OSDN Git Service

* config/mips/mips.h (LONG_MAX_SPEC): Rewrite, along with
[pf3gnuchains/gcc-fork.git] / gcc / config / mips / mips.h
1 /* Definitions of target machine for GNU compiler.  MIPS version.
2    Copyright (C) 1989, 1990, 1991, 1992, 1993, 1994, 1995, 1996, 1997, 1998
3    1999, 2000, 2001, 2002 Free Software Foundation, Inc.
4    Contributed by A. Lichnewsky (lich@inria.inria.fr).
5    Changed by Michael Meissner  (meissner@osf.org).
6    64 bit r4000 support by Ian Lance Taylor (ian@cygnus.com) and
7    Brendan Eich (brendan@microunity.com).
8
9 This file is part of GNU CC.
10
11 GNU CC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 2, or (at your option)
14 any later version.
15
16 GNU CC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GNU CC; see the file COPYING.  If not, write to
23 the Free Software Foundation, 59 Temple Place - Suite 330,
24 Boston, MA 02111-1307, USA.  */
25
26
27 /* Standard GCC variables that we reference.  */
28
29 extern char    *asm_file_name;
30 extern char     call_used_regs[];
31 extern int      may_call_alloca;
32 extern char   **save_argv;
33 extern int      target_flags;
34
35 /* MIPS external variables defined in mips.c.  */
36
37 /* comparison type */
38 enum cmp_type {
39   CMP_SI,                               /* compare four byte integers */
40   CMP_DI,                               /* compare eight byte integers */
41   CMP_SF,                               /* compare single precision floats */
42   CMP_DF,                               /* compare double precision floats */
43   CMP_MAX                               /* max comparison type */
44 };
45
46 /* types of delay slot */
47 enum delay_type {
48   DELAY_NONE,                           /* no delay slot */
49   DELAY_LOAD,                           /* load from memory delay */
50   DELAY_HILO,                           /* move from/to hi/lo registers */
51   DELAY_FCMP                            /* delay after doing c.<xx>.{d,s} */
52 };
53
54 /* Which processor to schedule for.  Since there is no difference between
55    a R2000 and R3000 in terms of the scheduler, we collapse them into
56    just an R3000.  The elements of the enumeration must match exactly
57    the cpu attribute in the mips.md machine description.  */
58
59 enum processor_type {
60   PROCESSOR_DEFAULT,
61   PROCESSOR_R3000,
62   PROCESSOR_R3900,
63   PROCESSOR_R6000,
64   PROCESSOR_R4000,
65   PROCESSOR_R4100,
66   PROCESSOR_R4300,
67   PROCESSOR_R4600,
68   PROCESSOR_R4650,
69   PROCESSOR_R5000,
70   PROCESSOR_R8000,
71   PROCESSOR_R4KC,
72   PROCESSOR_R5KC,
73   PROCESSOR_R20KC
74 };
75
76 /* Recast the cpu class to be the cpu attribute.  */
77 #define mips_cpu_attr ((enum attr_cpu)mips_tune)
78
79 /* Which ABI to use.  These are constants because abi64.h must check their
80    value at preprocessing time.
81
82    ABI_32 (original 32, or o32), ABI_N32 (n32), ABI_64 (n64) are all
83    defined by SGI.  ABI_O64 is o32 extended to work on a 64 bit machine.  */
84
85 #define ABI_32  0
86 #define ABI_N32 1
87 #define ABI_64  2
88 #define ABI_EABI 3
89 #define ABI_O64  4
90 /* MEABI is gcc's internal name for MIPS' new EABI (defined by MIPS)
91    which is not the same as the above EABI (defined by Cygnus,
92    Greenhills, and Toshiba?).  MEABI is not yet complete or published,
93    but at this point it looks like N32 as far as calling conventions go,
94    but allows for either 32 or 64 bit registers.
95
96    Currently MIPS is calling their EABI "the" MIPS EABI, and Cygnus'
97    EABI the legacy EABI.  In the end we may end up calling both ABI's
98    EABI but give them different version numbers, but for now I'm going
99    with different names.  */
100 #define ABI_MEABI 5
101
102 /* Whether to emit abicalls code sequences or not.  */
103
104 enum mips_abicalls_type {
105   MIPS_ABICALLS_NO,
106   MIPS_ABICALLS_YES
107 };
108
109 /* Recast the abicalls class to be the abicalls attribute.  */
110 #define mips_abicalls_attr ((enum attr_abicalls)mips_abicalls)
111
112 /* Which type of block move to do (whether or not the last store is
113    split out so it can fill a branch delay slot).  */
114
115 enum block_move_type {
116   BLOCK_MOVE_NORMAL,                    /* generate complete block move */
117   BLOCK_MOVE_NOT_LAST,                  /* generate all but last store */
118   BLOCK_MOVE_LAST                       /* generate just the last store */
119 };
120
121 extern char mips_reg_names[][8];        /* register names (a0 vs. $4).  */
122 extern char mips_print_operand_punct[256]; /* print_operand punctuation chars */
123 extern const char *current_function_file; /* filename current function is in */
124 extern int num_source_filenames;        /* current .file # */
125 extern int inside_function;             /* != 0 if inside of a function */
126 extern int ignore_line_number;          /* != 0 if we are to ignore next .loc */
127 extern int file_in_function_warning;    /* warning given about .file in func */
128 extern int sdb_label_count;             /* block start/end next label # */
129 extern int sdb_begin_function_line;     /* Starting Line of current function */
130 extern int mips_section_threshold;      /* # bytes of data/sdata cutoff */
131 extern int g_switch_value;              /* value of the -G xx switch */
132 extern int g_switch_set;                /* whether -G xx was passed.  */
133 extern int sym_lineno;                  /* sgi next label # for each stmt */
134 extern int set_noreorder;               /* # of nested .set noreorder's  */
135 extern int set_nomacro;                 /* # of nested .set nomacro's  */
136 extern int set_noat;                    /* # of nested .set noat's  */
137 extern int set_volatile;                /* # of nested .set volatile's  */
138 extern int mips_branch_likely;          /* emit 'l' after br (branch likely) */
139 extern int mips_dbx_regno[];            /* Map register # to debug register # */
140 extern struct rtx_def *branch_cmp[2];   /* operands for compare */
141 extern enum cmp_type branch_type;       /* what type of branch to use */
142 extern enum processor_type mips_arch;   /* which cpu to codegen for */
143 extern enum processor_type mips_tune;   /* which cpu to schedule for */
144 extern enum mips_abicalls_type mips_abicalls;/* for svr4 abi pic calls */
145 extern int mips_isa;                    /* architectural level */
146 extern int mips16;                      /* whether generating mips16 code */
147 extern int mips16_hard_float;           /* mips16 without -msoft-float */
148 extern int mips_entry;                  /* generate entry/exit for mips16 */
149 extern const char *mips_cpu_string;     /* for -mcpu=<xxx> */
150 extern const char *mips_arch_string;    /* for -march=<xxx> */
151 extern const char *mips_tune_string;    /* for -mtune=<xxx> */
152 extern const char *mips_isa_string;     /* for -mips{1,2,3,4} */
153 extern const char *mips_abi_string;     /* for -mabi={32,n32,64} */
154 extern const char *mips_entry_string;   /* for -mentry */
155 extern const char *mips_no_mips16_string;/* for -mno-mips16 */
156 extern const char *mips_explicit_type_size_string;/* for -mexplicit-type-size */
157 extern const char *mips_cache_flush_func;/* for -mflush-func= and -mno-flush-func */
158 extern int mips_split_addresses;        /* perform high/lo_sum support */
159 extern int dslots_load_total;           /* total # load related delay slots */
160 extern int dslots_load_filled;          /* # filled load delay slots */
161 extern int dslots_jump_total;           /* total # jump related delay slots */
162 extern int dslots_jump_filled;          /* # filled jump delay slots */
163 extern int dslots_number_nops;          /* # of nops needed by previous insn */
164 extern int num_refs[3];                 /* # 1/2/3 word references */
165 extern struct rtx_def *mips_load_reg;   /* register to check for load delay */
166 extern struct rtx_def *mips_load_reg2;  /* 2nd reg to check for load delay */
167 extern struct rtx_def *mips_load_reg3;  /* 3rd reg to check for load delay */
168 extern struct rtx_def *mips_load_reg4;  /* 4th reg to check for load delay */
169 extern struct rtx_def *embedded_pic_fnaddr_rtx; /* function address */
170 extern int mips_string_length;          /* length of strings for mips16 */
171 extern struct rtx_def *mips16_gp_pseudo_rtx; /* psuedo reg holding $gp */
172
173 /* Functions to change what output section we are using.  */
174 extern void             rdata_section PARAMS ((void));
175 extern void             sdata_section PARAMS ((void));
176 extern void             sbss_section PARAMS ((void));
177
178 /* Stubs for half-pic support if not OSF/1 reference platform.  */
179
180 #ifndef HALF_PIC_P
181 #define HALF_PIC_P() 0
182 #define HALF_PIC_NUMBER_PTRS 0
183 #define HALF_PIC_NUMBER_REFS 0
184 #define HALF_PIC_ENCODE(DECL)
185 #define HALF_PIC_DECLARE(NAME)
186 #define HALF_PIC_INIT() error ("half-pic init called on systems that don't support it")
187 #define HALF_PIC_ADDRESS_P(X) 0
188 #define HALF_PIC_PTR(X) X
189 #define HALF_PIC_FINISH(STREAM)
190 #endif
191
192 /* Macros to silence warnings about numbers being signed in traditional
193    C and unsigned in ISO C when compiled on 32-bit hosts.  */
194
195 #define BITMASK_HIGH    (((unsigned long)1) << 31)      /* 0x80000000 */
196 #define BITMASK_UPPER16 ((unsigned long)0xffff << 16)   /* 0xffff0000 */
197 #define BITMASK_LOWER16 ((unsigned long)0xffff)         /* 0x0000ffff */
198
199 \f
200 /* Run-time compilation parameters selecting different hardware subsets.  */
201
202 /* Macros used in the machine description to test the flags.  */
203
204                                         /* Bits for real switches */
205 #define MASK_INT64         0x00000001   /* ints are 64 bits */
206 #define MASK_LONG64        0x00000002   /* longs are 64 bits */
207 #define MASK_SPLIT_ADDR    0x00000004   /* Address splitting is enabled.  */
208 #define MASK_GPOPT         0x00000008   /* Optimize for global pointer */
209 #define MASK_GAS           0x00000010   /* Gas used instead of MIPS as */
210 #define MASK_NAME_REGS     0x00000020   /* Use MIPS s/w reg name convention */
211 #define MASK_STATS         0x00000040   /* print statistics to stderr */
212 #define MASK_MEMCPY        0x00000080   /* call memcpy instead of inline code*/
213 #define MASK_SOFT_FLOAT    0x00000100   /* software floating point */
214 #define MASK_FLOAT64       0x00000200   /* fp registers are 64 bits */
215 #define MASK_ABICALLS      0x00000400   /* emit .abicalls/.cprestore/.cpload */
216 #define MASK_HALF_PIC      0x00000800   /* Emit OSF-style pic refs to externs*/
217 #define MASK_LONG_CALLS    0x00001000   /* Always call through a register */
218 #define MASK_64BIT         0x00002000   /* Use 64 bit GP registers and insns */
219 #define MASK_EMBEDDED_PIC  0x00004000   /* Generate embedded PIC code */
220 #define MASK_EMBEDDED_DATA 0x00008000   /* Reduce RAM usage, not fast code */
221 #define MASK_BIG_ENDIAN    0x00010000   /* Generate big endian code */
222 #define MASK_SINGLE_FLOAT  0x00020000   /* Only single precision FPU.  */
223 #define MASK_MAD           0x00040000   /* Generate mad/madu as on 4650.  */
224 #define MASK_4300_MUL_FIX  0x00080000   /* Work-around early Vr4300 CPU bug */
225 #define MASK_MIPS16        0x00100000   /* Generate mips16 code */
226 #define MASK_NO_CHECK_ZERO_DIV \
227                            0x00200000   /* divide by zero checking */
228 #define MASK_CHECK_RANGE_DIV \
229                            0x00400000   /* divide result range checking */
230 #define MASK_UNINIT_CONST_IN_RODATA \
231                            0x00800000   /* Store uninitialized
232                                            consts in rodata */
233 #define MASK_NO_FUSED_MADD 0x01000000   /* Don't generate floating point
234                                            multiply-add operations.  */
235
236                                         /* Debug switches, not documented */
237 #define MASK_DEBUG      0               /* unused */
238 #define MASK_DEBUG_A    0               /* don't allow <label>($reg) addrs */
239 #define MASK_DEBUG_B    0               /* GO_IF_LEGITIMATE_ADDRESS debug */
240 #define MASK_DEBUG_C    0               /* don't expand seq, etc.  */
241 #define MASK_DEBUG_D    0               /* don't do define_split's */
242 #define MASK_DEBUG_E    0               /* function_arg debug */
243 #define MASK_DEBUG_F    0               /* ??? */
244 #define MASK_DEBUG_G    0               /* don't support 64 bit arithmetic */
245 #define MASK_DEBUG_H    0               /* allow ints in FP registers */
246 #define MASK_DEBUG_I    0               /* unused */
247
248                                         /* Dummy switches used only in specs */
249 #define MASK_MIPS_TFILE 0               /* flag for mips-tfile usage */
250
251                                         /* r4000 64 bit sizes */
252 #define TARGET_INT64            (target_flags & MASK_INT64)
253 #define TARGET_LONG64           (target_flags & MASK_LONG64)
254 #define TARGET_FLOAT64          (target_flags & MASK_FLOAT64)
255 #define TARGET_64BIT            (target_flags & MASK_64BIT)
256
257                                         /* Mips vs. GNU linker */
258 #define TARGET_SPLIT_ADDRESSES  (target_flags & MASK_SPLIT_ADDR)
259
260                                         /* Mips vs. GNU assembler */
261 #define TARGET_GAS              (target_flags & MASK_GAS)
262 #define TARGET_MIPS_AS          (!TARGET_GAS)
263
264                                         /* Debug Modes */
265 #define TARGET_DEBUG_MODE       (target_flags & MASK_DEBUG)
266 #define TARGET_DEBUG_A_MODE     (target_flags & MASK_DEBUG_A)
267 #define TARGET_DEBUG_B_MODE     (target_flags & MASK_DEBUG_B)
268 #define TARGET_DEBUG_C_MODE     (target_flags & MASK_DEBUG_C)
269 #define TARGET_DEBUG_D_MODE     (target_flags & MASK_DEBUG_D)
270 #define TARGET_DEBUG_E_MODE     (target_flags & MASK_DEBUG_E)
271 #define TARGET_DEBUG_F_MODE     (target_flags & MASK_DEBUG_F)
272 #define TARGET_DEBUG_G_MODE     (target_flags & MASK_DEBUG_G)
273 #define TARGET_DEBUG_H_MODE     (target_flags & MASK_DEBUG_H)
274 #define TARGET_DEBUG_I_MODE     (target_flags & MASK_DEBUG_I)
275
276                                         /* Reg. Naming in .s ($21 vs. $a0) */
277 #define TARGET_NAME_REGS        (target_flags & MASK_NAME_REGS)
278
279                                         /* Optimize for Sdata/Sbss */
280 #define TARGET_GP_OPT           (target_flags & MASK_GPOPT)
281
282                                         /* print program statistics */
283 #define TARGET_STATS            (target_flags & MASK_STATS)
284
285                                         /* call memcpy instead of inline code */
286 #define TARGET_MEMCPY           (target_flags & MASK_MEMCPY)
287
288                                         /* .abicalls, etc from Pyramid V.4 */
289 #define TARGET_ABICALLS         (target_flags & MASK_ABICALLS)
290
291                                         /* OSF pic references to externs */
292 #define TARGET_HALF_PIC         (target_flags & MASK_HALF_PIC)
293
294                                         /* software floating point */
295 #define TARGET_SOFT_FLOAT       (target_flags & MASK_SOFT_FLOAT)
296 #define TARGET_HARD_FLOAT       (! TARGET_SOFT_FLOAT)
297
298                                         /* always call through a register */
299 #define TARGET_LONG_CALLS       (target_flags & MASK_LONG_CALLS)
300
301                                         /* generate embedded PIC code;
302                                            requires gas.  */
303 #define TARGET_EMBEDDED_PIC     (target_flags & MASK_EMBEDDED_PIC)
304
305                                         /* for embedded systems, optimize for
306                                            reduced RAM space instead of for
307                                            fastest code.  */
308 #define TARGET_EMBEDDED_DATA    (target_flags & MASK_EMBEDDED_DATA)
309
310                                         /* always store uninitialized const
311                                            variables in rodata, requires
312                                            TARGET_EMBEDDED_DATA.  */
313 #define TARGET_UNINIT_CONST_IN_RODATA   (target_flags & MASK_UNINIT_CONST_IN_RODATA)
314
315                                         /* generate big endian code.  */
316 #define TARGET_BIG_ENDIAN       (target_flags & MASK_BIG_ENDIAN)
317
318 #define TARGET_SINGLE_FLOAT     (target_flags & MASK_SINGLE_FLOAT)
319 #define TARGET_DOUBLE_FLOAT     (! TARGET_SINGLE_FLOAT)
320
321 #define TARGET_MAD              (target_flags & MASK_MAD)
322
323 #define TARGET_FUSED_MADD       (! (target_flags & MASK_NO_FUSED_MADD))
324
325 #define TARGET_4300_MUL_FIX     (target_flags & MASK_4300_MUL_FIX)
326
327 #define TARGET_NO_CHECK_ZERO_DIV (target_flags & MASK_NO_CHECK_ZERO_DIV)
328 #define TARGET_CHECK_RANGE_DIV  (target_flags & MASK_CHECK_RANGE_DIV)
329
330 /* This is true if we must enable the assembly language file switching
331    code.  */
332
333 #define TARGET_FILE_SWITCHING \
334   (TARGET_GP_OPT && ! TARGET_GAS && ! TARGET_MIPS16)
335
336 /* We must disable the function end stabs when doing the file switching trick,
337    because the Lscope stabs end up in the wrong place, making it impossible
338    to debug the resulting code.  */
339 #define NO_DBX_FUNCTION_END TARGET_FILE_SWITCHING
340
341                                         /* Generate mips16 code */
342 #define TARGET_MIPS16           (target_flags & MASK_MIPS16)
343
344 /* Architecture target defines.  */
345 #define TARGET_MIPS3900             (mips_arch == PROCESSOR_R3900)
346 #define TARGET_MIPS4000             (mips_arch == PROCESSOR_R4000)
347 #define TARGET_MIPS4100             (mips_arch == PROCESSOR_R4100)
348 #define TARGET_MIPS4300             (mips_arch == PROCESSOR_R4300)
349 #define TARGET_MIPS4KC              (mips_arch == PROCESSOR_R4KC)
350 #define TARGET_MIPS5KC              (mips_arch == PROCESSOR_R5KC)
351
352 /* Scheduling target defines.  */
353 #define TUNE_MIPS3000               (mips_tune == PROCESSOR_R3000)
354 #define TUNE_MIPS3900               (mips_tune == PROCESSOR_R3900)
355 #define TUNE_MIPS4000               (mips_tune == PROCESSOR_R4000)
356 #define TUNE_MIPS5000               (mips_tune == PROCESSOR_R5000)
357 #define TUNE_MIPS6000               (mips_tune == PROCESSOR_R6000)
358
359 /* Macro to define tables used to set the flags.
360    This is a list in braces of pairs in braces,
361    each pair being { "NAME", VALUE }
362    where VALUE is the bits to set or minus the bits to clear.
363    An empty string NAME is used to identify the default VALUE.  */
364
365 #define TARGET_SWITCHES                                                 \
366 {                                                                       \
367   {"no-crt0",          0,                                               \
368      N_("No default crt0.o") },                                         \
369   {"int64",               MASK_INT64 | MASK_LONG64,                     \
370      N_("Use 64-bit int type")},                                        \
371   {"long64",              MASK_LONG64,                                  \
372      N_("Use 64-bit long type")},                                       \
373   {"long32",             -(MASK_LONG64 | MASK_INT64),                   \
374      N_("Use 32-bit long type")},                                       \
375   {"split-addresses",     MASK_SPLIT_ADDR,                              \
376      N_("Optimize lui/addiu address loads")},                           \
377   {"no-split-addresses", -MASK_SPLIT_ADDR,                              \
378      N_("Don't optimize lui/addiu address loads")},                     \
379   {"mips-as",            -MASK_GAS,                                     \
380      N_("Use MIPS as")},                                                \
381   {"gas",                 MASK_GAS,                                     \
382      N_("Use GNU as")},                                                 \
383   {"rnames",              MASK_NAME_REGS,                               \
384      N_("Use symbolic register names")},                                \
385   {"no-rnames",          -MASK_NAME_REGS,                               \
386      N_("Don't use symbolic register names")},                          \
387   {"gpOPT",               MASK_GPOPT,                                   \
388      N_("Use GP relative sdata/sbss sections")},                        \
389   {"gpopt",               MASK_GPOPT,                                   \
390      N_("Use GP relative sdata/sbss sections")},                        \
391   {"no-gpOPT",           -MASK_GPOPT,                                   \
392      N_("Don't use GP relative sdata/sbss sections")},                  \
393   {"no-gpopt",           -MASK_GPOPT,                                   \
394      N_("Don't use GP relative sdata/sbss sections")},                  \
395   {"stats",               MASK_STATS,                                   \
396      N_("Output compiler statistics")},                                 \
397   {"no-stats",           -MASK_STATS,                                   \
398      N_("Don't output compiler statistics")},                           \
399   {"memcpy",              MASK_MEMCPY,                                  \
400      N_("Don't optimize block moves")},                                 \
401   {"no-memcpy",          -MASK_MEMCPY,                                  \
402      N_("Optimize block moves")},                                       \
403   {"mips-tfile",          MASK_MIPS_TFILE,                              \
404      N_("Use mips-tfile asm postpass")},                                \
405   {"no-mips-tfile",      -MASK_MIPS_TFILE,                              \
406      N_("Don't use mips-tfile asm postpass")},                          \
407   {"soft-float",          MASK_SOFT_FLOAT,                              \
408      N_("Use software floating point")},                                \
409   {"hard-float",         -MASK_SOFT_FLOAT,                              \
410      N_("Use hardware floating point")},                                \
411   {"fp64",                MASK_FLOAT64,                                 \
412      N_("Use 64-bit FP registers")},                                    \
413   {"fp32",               -MASK_FLOAT64,                                 \
414      N_("Use 32-bit FP registers")},                                    \
415   {"gp64",                MASK_64BIT,                                   \
416      N_("Use 64-bit general registers")},                               \
417   {"gp32",               -MASK_64BIT,                                   \
418      N_("Use 32-bit general registers")},                               \
419   {"abicalls",            MASK_ABICALLS,                                \
420      N_("Use Irix PIC")},                                               \
421   {"no-abicalls",        -MASK_ABICALLS,                                \
422      N_("Don't use Irix PIC")},                                         \
423   {"half-pic",            MASK_HALF_PIC,                                \
424      N_("Use OSF PIC")},                                                \
425   {"no-half-pic",        -MASK_HALF_PIC,                                \
426      N_("Don't use OSF PIC")},                                          \
427   {"long-calls",          MASK_LONG_CALLS,                              \
428      N_("Use indirect calls")},                                         \
429   {"no-long-calls",      -MASK_LONG_CALLS,                              \
430      N_("Don't use indirect calls")},                                   \
431   {"embedded-pic",        MASK_EMBEDDED_PIC,                            \
432      N_("Use embedded PIC")},                                           \
433   {"no-embedded-pic",    -MASK_EMBEDDED_PIC,                            \
434      N_("Don't use embedded PIC")},                                     \
435   {"embedded-data",       MASK_EMBEDDED_DATA,                           \
436      N_("Use ROM instead of RAM")},                                     \
437   {"no-embedded-data",   -MASK_EMBEDDED_DATA,                           \
438      N_("Don't use ROM instead of RAM")},                               \
439   {"uninit-const-in-rodata", MASK_UNINIT_CONST_IN_RODATA,               \
440      N_("Put uninitialized constants in ROM (needs -membedded-data)")}, \
441   {"no-uninit-const-in-rodata", -MASK_UNINIT_CONST_IN_RODATA,           \
442      N_("Don't put uninitialized constants in ROM")},                   \
443   {"eb",                  MASK_BIG_ENDIAN,                              \
444      N_("Use big-endian byte order")},                                  \
445   {"el",                 -MASK_BIG_ENDIAN,                              \
446      N_("Use little-endian byte order")},                               \
447   {"single-float",        MASK_SINGLE_FLOAT,                            \
448      N_("Use single (32-bit) FP only")},                                \
449   {"double-float",       -MASK_SINGLE_FLOAT,                            \
450      N_("Don't use single (32-bit) FP only")},                          \
451   {"mad",                 MASK_MAD,                                     \
452      N_("Use multiply accumulate")},                                    \
453   {"no-mad",             -MASK_MAD,                                     \
454      N_("Don't use multiply accumulate")},                              \
455   {"no-fused-madd",       MASK_NO_FUSED_MADD,                           \
456      N_("Don't generate fused multiply/add instructions")},             \
457   {"fused-madd",         -MASK_NO_FUSED_MADD,                           \
458      N_("Generate fused multiply/add instructions")},                   \
459   {"fix4300",             MASK_4300_MUL_FIX,                            \
460      N_("Work around early 4300 hardware bug")},                        \
461   {"no-fix4300",         -MASK_4300_MUL_FIX,                            \
462      N_("Don't work around early 4300 hardware bug")},                  \
463   {"3900",                0,                                            \
464      N_("Optimize for 3900")},                                          \
465   {"4650",                0,                                            \
466      N_("Optimize for 4650")},                                          \
467   {"check-zero-division",-MASK_NO_CHECK_ZERO_DIV,                       \
468      N_("Trap on integer divide by zero")},                             \
469   {"no-check-zero-division", MASK_NO_CHECK_ZERO_DIV,                    \
470      N_("Don't trap on integer divide by zero")},                       \
471   {"check-range-division",MASK_CHECK_RANGE_DIV,                         \
472      N_("Trap on integer divide overflow")},                            \
473   {"no-check-range-division",-MASK_CHECK_RANGE_DIV,                     \
474      N_("Don't trap on integer divide overflow")},                      \
475   {"debug",               MASK_DEBUG,                                   \
476      NULL},                                                             \
477   {"debuga",              MASK_DEBUG_A,                                 \
478      NULL},                                                             \
479   {"debugb",              MASK_DEBUG_B,                                 \
480      NULL},                                                             \
481   {"debugc",              MASK_DEBUG_C,                                 \
482      NULL},                                                             \
483   {"debugd",              MASK_DEBUG_D,                                 \
484      NULL},                                                             \
485   {"debuge",              MASK_DEBUG_E,                                 \
486      NULL},                                                             \
487   {"debugf",              MASK_DEBUG_F,                                 \
488      NULL},                                                             \
489   {"debugg",              MASK_DEBUG_G,                                 \
490      NULL},                                                             \
491   {"debugh",              MASK_DEBUG_H,                                 \
492      NULL},                                                             \
493   {"debugi",              MASK_DEBUG_I,                                 \
494      NULL},                                                             \
495   {"",                    (TARGET_DEFAULT                               \
496                            | TARGET_CPU_DEFAULT                         \
497                            | TARGET_ENDIAN_DEFAULT),                    \
498      NULL},                                                             \
499 }
500
501 /* Default target_flags if no switches are specified  */
502
503 #ifndef TARGET_DEFAULT
504 #define TARGET_DEFAULT 0
505 #endif
506
507 #ifndef TARGET_CPU_DEFAULT
508 #define TARGET_CPU_DEFAULT 0
509 #endif
510
511 #ifndef TARGET_ENDIAN_DEFAULT
512 #ifndef DECSTATION
513 #define TARGET_ENDIAN_DEFAULT MASK_BIG_ENDIAN
514 #else
515 #define TARGET_ENDIAN_DEFAULT 0
516 #endif
517 #endif
518
519 #ifndef MIPS_ISA_DEFAULT
520 #define MIPS_ISA_DEFAULT 1
521 #endif
522
523 #ifdef IN_LIBGCC2
524 #undef TARGET_64BIT
525 /* Make this compile time constant for libgcc2 */
526 #ifdef __mips64
527 #define TARGET_64BIT            1
528 #else
529 #define TARGET_64BIT            0
530 #endif
531 #endif /* IN_LIBGCC2 */
532
533 #ifndef MULTILIB_ENDIAN_DEFAULT
534 #if TARGET_ENDIAN_DEFAULT == 0
535 #define MULTILIB_ENDIAN_DEFAULT "EL"
536 #else
537 #define MULTILIB_ENDIAN_DEFAULT "EB"
538 #endif
539 #endif
540
541 #ifndef MULTILIB_ISA_DEFAULT
542 #  if MIPS_ISA_DEFAULT == 1
543 #    define MULTILIB_ISA_DEFAULT "mips1"
544 #  else
545 #    if MIPS_ISA_DEFAULT == 2
546 #      define MULTILIB_ISA_DEFAULT "mips2"
547 #    else
548 #      if MIPS_ISA_DEFAULT == 3
549 #        define MULTILIB_ISA_DEFAULT "mips3"
550 #      else
551 #        if MIPS_ISA_DEFAULT == 4
552 #          define MULTILIB_ISA_DEFAULT "mips4"
553 #        else
554 #          if MIPS_ISA_DEFAULT == 32
555 #            define MULTILIB_ISA_DEFAULT "mips32"
556 #          else
557 #            if MIPS_ISA_DEFAULT == 64
558 #              define MULTILIB_ISA_DEFAULT "mips64"
559 #            else
560 #          define MULTILIB_ISA_DEFAULT "mips1"
561 #         endif
562 #        endif
563 #       endif
564 #      endif
565 #    endif
566 #  endif
567 #endif
568
569 #ifndef MULTILIB_DEFAULTS
570 #define MULTILIB_DEFAULTS { MULTILIB_ENDIAN_DEFAULT, MULTILIB_ISA_DEFAULT }
571 #endif
572
573 /* We must pass -EL to the linker by default for little endian embedded
574    targets using linker scripts with a OUTPUT_FORMAT line.  Otherwise, the
575    linker will default to using big-endian output files.  The OUTPUT_FORMAT
576    line must be in the linker script, otherwise -EB/-EL will not work.  */
577
578 #ifndef ENDIAN_SPEC
579 #if TARGET_ENDIAN_DEFAULT == 0
580 #define ENDIAN_SPEC "%{!EB:%{!meb:-EL}} %{EB|meb:-EB}"
581 #else
582 #define ENDIAN_SPEC "%{!EL:%{!mel:-EB}} %{EL|mel:-EL}"
583 #endif
584 #endif
585
586 #define TARGET_OPTIONS                                                  \
587 {                                                                       \
588   SUBTARGET_TARGET_OPTIONS                                              \
589   { "cpu=",     &mips_cpu_string,                                       \
590       N_("Specify CPU for scheduling purposes")},                       \
591   { "tune=",    &mips_tune_string,                                   \
592       N_("Specify CPU for scheduling purposes")},                       \
593   { "arch=",    &mips_arch_string,                                      \
594       N_("Specify CPU for code generation purposes")},                  \
595   { "ips",      &mips_isa_string,                                       \
596       N_("Specify a Standard MIPS ISA")},                               \
597   { "entry",    &mips_entry_string,                                     \
598       N_("Use mips16 entry/exit psuedo ops")},                          \
599   { "no-mips16", &mips_no_mips16_string,                                \
600       N_("Don't use MIPS16 instructions")},                             \
601   { "explicit-type-size", &mips_explicit_type_size_string,              \
602       NULL},                                                            \
603   { "no-flush-func", &mips_cache_flush_func,                            \
604       N_("Don't call any cache flush functions")},                      \
605   { "flush-func=", &mips_cache_flush_func,                              \
606       N_("Specify cache flush function")},                              \
607 }
608
609 /* This is meant to be redefined in the host dependent files.  */
610 #define SUBTARGET_TARGET_OPTIONS
611
612 #define GENERATE_BRANCHLIKELY  (!TARGET_MIPS16 && ISA_HAS_BRANCHLIKELY)
613
614 /* Generate three-operand multiply instructions for SImode.  */
615 #define GENERATE_MULT3_SI       ((TARGET_MIPS3900                       \
616                                   || mips_isa == 32                     \
617                                   || mips_isa == 64)                    \
618                                  && !TARGET_MIPS16)
619
620 /* Generate three-operand multiply instructions for DImode.  */
621 #define GENERATE_MULT3_DI       ((TARGET_MIPS3900)                      \
622                                  && !TARGET_MIPS16)
623
624 /* Macros to decide whether certain features are available or not,
625    depending on the instruction set architecture level.  */
626
627 #define BRANCH_LIKELY_P()       GENERATE_BRANCHLIKELY
628 #define HAVE_SQRT_P()           (mips_isa != 1)
629
630 /* ISA has instructions for managing 64 bit fp and gp regs (eg. mips3).  */
631 #define ISA_HAS_64BIT_REGS      (mips_isa == 3          \
632                                  || mips_isa == 4       \
633                                  || mips_isa == 64)
634
635 /* ISA has branch likely instructions (eg. mips2).  */
636 /* Disable branchlikely for tx39 until compare rewrite.  They haven't
637    been generated up to this point.  */
638 #define ISA_HAS_BRANCHLIKELY    (mips_isa != 1                          \
639                                  /* || TARGET_MIPS3900 */)
640
641 /* ISA has the conditional move instructions introduced in mips4.  */
642 #define ISA_HAS_CONDMOVE        (mips_isa == 4                          \
643                                  || mips_isa == 32                      \
644                                  || mips_isa == 64)
645
646 /* ISA has just the integer condition move instructions (movn,movz) */
647 #define ISA_HAS_INT_CONDMOVE     0
648
649
650
651 /* ISA has the mips4 FP condition code instructions: FP-compare to CC,
652    branch on CC, and move (both FP and non-FP) on CC.  */
653 #define ISA_HAS_8CC             (mips_isa == 4                          \
654                                  || mips_isa == 32                      \
655                                  || mips_isa == 64)
656
657
658 /* This is a catch all for the other new mips4 instructions: indexed load and
659    indexed prefetch instructions, the FP madd,msub,nmadd, and nmsub instructions,
660    and the FP recip and recip sqrt instructions */
661 #define ISA_HAS_FP4             (mips_isa == 4                          \
662                                 )
663
664 /* ISA has conditional trap instructions.  */
665 #define ISA_HAS_COND_TRAP       (mips_isa >= 2)
666
667 /* ISA has multiply-accumulate instructions, madd and msub.  */
668 #define ISA_HAS_MADD_MSUB       (mips_isa == 32                         \
669                                 || mips_isa == 64                       \
670                                 )
671
672 /* ISA has nmadd and nmsub instructions.  */
673 #define ISA_HAS_NMADD_NMSUB     (mips_isa == 4                          \
674                                 )
675
676 /* ISA has count leading zeroes/ones instruction (not implemented).  */
677 #define ISA_HAS_CLZ_CLO         (mips_isa == 32                         \
678                                 || mips_isa == 64                       \
679                                 )
680
681 /* ISA has double-word count leading zeroes/ones instruction (not
682    implemented).  */
683 #define ISA_HAS_DCLZ_DCLO       (mips_isa == 64)
684
685
686 /* CC1_SPEC causes -mips3 and -mips4 to set -mfp64 and -mgp64; -mips1 or
687    -mips2 sets -mfp32 and -mgp32.  This can be overridden by an explicit
688    -mfp32, -mfp64, -mgp32 or -mgp64.  -mfp64 sets MASK_FLOAT64 in
689    target_flags, and -mgp64 sets MASK_64BIT.
690
691    Setting MASK_64BIT in target_flags will cause gcc to assume that
692    registers are 64 bits wide.  int, long and void * will be 32 bit;
693    this may be changed with -mint64 or -mlong64.
694
695    The gen* programs link code that refers to MASK_64BIT.  They don't
696    actually use the information in target_flags; they just refer to
697    it.  */
698 \f
699 /* Switch  Recognition by gcc.c.  Add -G xx support */
700
701 #undef  SWITCH_TAKES_ARG
702 #define SWITCH_TAKES_ARG(CHAR)                                          \
703   (DEFAULT_SWITCH_TAKES_ARG (CHAR) || (CHAR) == 'G')
704
705 /* Sometimes certain combinations of command options do not make sense
706    on a particular target machine.  You can define a macro
707    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
708    defined, is executed once just after all the command options have
709    been parsed.
710
711    On the MIPS, it is used to handle -G.  We also use it to set up all
712    of the tables referenced in the other macros.  */
713
714 #define OVERRIDE_OPTIONS override_options ()
715
716 /* Zero or more C statements that may conditionally modify two
717    variables `fixed_regs' and `call_used_regs' (both of type `char
718    []') after they have been initialized from the two preceding
719    macros.
720
721    This is necessary in case the fixed or call-clobbered registers
722    depend on target flags.
723
724    You need not define this macro if it has no work to do.
725
726    If the usage of an entire class of registers depends on the target
727    flags, you may indicate this to GCC by using this macro to modify
728    `fixed_regs' and `call_used_regs' to 1 for each of the registers in
729    the classes which should not be used by GCC.  Also define the macro
730    `REG_CLASS_FROM_LETTER' to return `NO_REGS' if it is called with a
731    letter for a class that shouldn't be used.
732
733    (However, if this class is not included in `GENERAL_REGS' and all
734    of the insn patterns whose constraints permit this class are
735    controlled by target switches, then GCC will automatically avoid
736    using these registers when the target switches are opposed to
737    them.)  */
738
739 #define CONDITIONAL_REGISTER_USAGE                                      \
740 do                                                                      \
741   {                                                                     \
742     if (!TARGET_HARD_FLOAT)                                             \
743       {                                                                 \
744         int regno;                                                      \
745                                                                         \
746         for (regno = FP_REG_FIRST; regno <= FP_REG_LAST; regno++)       \
747           fixed_regs[regno] = call_used_regs[regno] = 1;                \
748         for (regno = ST_REG_FIRST; regno <= ST_REG_LAST; regno++)       \
749           fixed_regs[regno] = call_used_regs[regno] = 1;                \
750       }                                                                 \
751     else if (! ISA_HAS_8CC)                                             \
752       {                                                                 \
753         int regno;                                                      \
754                                                                         \
755         /* We only have a single condition code register.  We           \
756            implement this by hiding all the condition code registers,   \
757            and generating RTL that refers directly to ST_REG_FIRST.  */ \
758         for (regno = ST_REG_FIRST; regno <= ST_REG_LAST; regno++)       \
759           fixed_regs[regno] = call_used_regs[regno] = 1;                \
760       }                                                                 \
761     /* In mips16 mode, we permit the $t temporary registers to be used  \
762        for reload.  We prohibit the unused $s registers, since they     \
763        are caller saved, and saving them via a mips16 register would    \
764        probably waste more time than just reloading the value.  */      \
765     if (TARGET_MIPS16)                                                  \
766       {                                                                 \
767         fixed_regs[18] = call_used_regs[18] = 1;                        \
768         fixed_regs[19] = call_used_regs[19] = 1;                        \
769         fixed_regs[20] = call_used_regs[20] = 1;                        \
770         fixed_regs[21] = call_used_regs[21] = 1;                        \
771         fixed_regs[22] = call_used_regs[22] = 1;                        \
772         fixed_regs[23] = call_used_regs[23] = 1;                        \
773         fixed_regs[26] = call_used_regs[26] = 1;                        \
774         fixed_regs[27] = call_used_regs[27] = 1;                        \
775         fixed_regs[30] = call_used_regs[30] = 1;                        \
776       }                                                                 \
777     SUBTARGET_CONDITIONAL_REGISTER_USAGE                                \
778   }                                                                     \
779 while (0)
780
781 /* This is meant to be redefined in the host dependent files.  */
782 #define SUBTARGET_CONDITIONAL_REGISTER_USAGE
783
784 /* Show we can debug even without a frame pointer.  */
785 #define CAN_DEBUG_WITHOUT_FP
786 \f
787 /* Complain about missing specs and predefines that should be defined in each
788    of the target tm files to override the defaults.  This is mostly a place-
789    holder until I can get each of the files updated [mm].  */
790
791 #if defined(OSF_OS) \
792     || defined(DECSTATION) \
793     || defined(SGI_TARGET) \
794     || defined(MIPS_NEWS) \
795     || defined(MIPS_SYSV) \
796     || defined(MIPS_SVR4) \
797     || defined(MIPS_BSD43)
798
799 #ifndef CPP_PREDEFINES
800         #error "Define CPP_PREDEFINES in the appropriate tm.h file"
801 #endif
802
803 #ifndef LIB_SPEC
804         #error "Define LIB_SPEC in the appropriate tm.h file"
805 #endif
806
807 #ifndef STARTFILE_SPEC
808         #error "Define STARTFILE_SPEC in the appropriate tm.h file"
809 #endif
810
811 #ifndef MACHINE_TYPE
812         #error "Define MACHINE_TYPE in the appropriate tm.h file"
813 #endif
814 #endif
815
816 /* Tell collect what flags to pass to nm.  */
817 #ifndef NM_FLAGS
818 #define NM_FLAGS "-Bn"
819 #endif
820
821 \f
822 /* Names to predefine in the preprocessor for this target machine.  */
823
824 #ifndef CPP_PREDEFINES
825 #define CPP_PREDEFINES "-Dmips -Dunix -Dhost_mips -DMIPSEB -DR3000 -DSYSTYPE_BSD43 \
826 -D_mips -D_unix -D_host_mips -D_MIPSEB -D_R3000 -D_SYSTYPE_BSD43 \
827 -Asystem=unix -Asystem=bsd -Acpu=mips -Amachine=mips"
828 #endif
829
830 /* Assembler specs.  */
831
832 /* MIPS_AS_ASM_SPEC is passed when using the MIPS assembler rather
833    than gas.  */
834
835 #define MIPS_AS_ASM_SPEC "\
836 %{!.s:-nocpp} %{.s: %{cpp} %{nocpp}} \
837 %{pipe: %e-pipe is not supported} \
838 %{K} %(subtarget_mips_as_asm_spec)"
839
840 /* SUBTARGET_MIPS_AS_ASM_SPEC is passed when using the MIPS assembler
841    rather than gas.  It may be overridden by subtargets.  */
842
843 #ifndef SUBTARGET_MIPS_AS_ASM_SPEC
844 #define SUBTARGET_MIPS_AS_ASM_SPEC "%{v}"
845 #endif
846
847 /* GAS_ASM_SPEC is passed when using gas, rather than the MIPS
848    assembler.  */
849
850 #define GAS_ASM_SPEC "%{march=*} %{mtune=*} %{mcpu=*} %{m4650} %{mmad:-m4650} %{m3900} %{v} %{mgp32} %{mgp64} %(abi_gas_asm_spec) %{mabi=32:%{!mips*:-mips1}}"
851
852
853 extern int mips_abi;
854
855 #ifndef MIPS_ABI_DEFAULT
856 #define MIPS_ABI_DEFAULT ABI_32
857 #endif
858
859 #ifndef ABI_GAS_ASM_SPEC
860 #define ABI_GAS_ASM_SPEC ""
861 #endif
862
863 /* TARGET_ASM_SPEC is used to select either MIPS_AS_ASM_SPEC or
864    GAS_ASM_SPEC as the default, depending upon the value of
865    TARGET_DEFAULT.  */
866
867 #if ((TARGET_CPU_DEFAULT | TARGET_DEFAULT) & MASK_GAS) != 0
868 /* GAS */
869
870 #define TARGET_ASM_SPEC "\
871 %{mmips-as: %(mips_as_asm_spec)} \
872 %{!mmips-as: %(gas_asm_spec)}"
873
874 #else /* not GAS */
875
876 #define TARGET_ASM_SPEC "\
877 %{!mgas: %(mips_as_asm_spec)} \
878 %{mgas: %(gas_asm_spec)}"
879
880 #endif /* not GAS */
881
882 /* SUBTARGET_ASM_OPTIMIZING_SPEC handles passing optimization options
883    to the assembler.  It may be overridden by subtargets.  */
884 #ifndef SUBTARGET_ASM_OPTIMIZING_SPEC
885 #define SUBTARGET_ASM_OPTIMIZING_SPEC "\
886 %{noasmopt:-O0} \
887 %{!noasmopt:%{O:-O2} %{O1:-O2} %{O2:-O2} %{O3:-O3}}"
888 #endif
889
890 /* SUBTARGET_ASM_DEBUGGING_SPEC handles passing debugging options to
891    the assembler.  It may be overridden by subtargets.  */
892 #ifndef SUBTARGET_ASM_DEBUGGING_SPEC
893 #define SUBTARGET_ASM_DEBUGGING_SPEC "\
894 %{g} %{g0} %{g1} %{g2} %{g3} \
895 %{ggdb:-g} %{ggdb0:-g0} %{ggdb1:-g1} %{ggdb2:-g2} %{ggdb3:-g3} \
896 %{gstabs:-g} %{gstabs0:-g0} %{gstabs1:-g1} %{gstabs2:-g2} %{gstabs3:-g3} \
897 %{gstabs+:-g} %{gstabs+0:-g0} %{gstabs+1:-g1} %{gstabs+2:-g2} %{gstabs+3:-g3} \
898 %{gcoff:-g} %{gcoff0:-g0} %{gcoff1:-g1} %{gcoff2:-g2} %{gcoff3:-g3}"
899 #endif
900
901 /* SUBTARGET_ASM_SPEC is always passed to the assembler.  It may be
902    overridden by subtargets.  */
903
904 #ifndef SUBTARGET_ASM_SPEC
905 #define SUBTARGET_ASM_SPEC ""
906 #endif
907
908 /* ASM_SPEC is the set of arguments to pass to the assembler.  */
909
910 #undef ASM_SPEC
911 #define ASM_SPEC "\
912 %{G*} %{EB} %{EL} %{mips1} %{mips2} %{mips3} %{mips4} %{mips32} %{mips64}\
913 %{mips16:%{!mno-mips16:-mips16}} %{mno-mips16:-no-mips16} \
914 %(subtarget_asm_optimizing_spec) \
915 %(subtarget_asm_debugging_spec) \
916 %{membedded-pic} \
917 %{mabi=32:-32}%{mabi=o32:-32}%{mabi=n32:-n32}%{mabi=64:-64}%{mabi=n64:-64} \
918 %(target_asm_spec) \
919 %(subtarget_asm_spec)"
920
921 /* Specify to run a post-processor, mips-tfile after the assembler
922    has run to stuff the mips debug information into the object file.
923    This is needed because the $#!%^ MIPS assembler provides no way
924    of specifying such information in the assembly file.  If we are
925    cross compiling, disable mips-tfile unless the user specifies
926    -mmips-tfile.  */
927
928 #ifndef ASM_FINAL_SPEC
929 #if ((TARGET_CPU_DEFAULT | TARGET_DEFAULT) & MASK_GAS) != 0
930 /* GAS */
931 #define ASM_FINAL_SPEC "\
932 %{mmips-as: %{!mno-mips-tfile: \
933         \n mips-tfile %{v*: -v} \
934                 %{K: -I %b.o~} \
935                 %{!K: %{save-temps: -I %b.o~}} \
936                 %{c:%W{o*}%{!o*:-o %b.o}}%{!c:-o %U.o} \
937                 %{.s:%i} %{!.s:%g.s}}}"
938
939 #else
940 /* not GAS */
941 #define ASM_FINAL_SPEC "\
942 %{!mgas: %{!mno-mips-tfile: \
943         \n mips-tfile %{v*: -v} \
944                 %{K: -I %b.o~} \
945                 %{!K: %{save-temps: -I %b.o~}} \
946                 %{c:%W{o*}%{!o*:-o %b.o}}%{!c:-o %U.o} \
947                 %{.s:%i} %{!.s:%g.s}}}"
948
949 #endif
950 #endif  /* ASM_FINAL_SPEC */
951
952 /* Redefinition of libraries used.  Mips doesn't support normal
953    UNIX style profiling via calling _mcount.  It does offer
954    profiling that samples the PC, so do what we can...  */
955
956 #ifndef LIB_SPEC
957 #define LIB_SPEC "%{pg:-lprof1} %{p:-lprof1} -lc"
958 #endif
959
960 /* Extra switches sometimes passed to the linker.  */
961 /* ??? The bestGnum will never be passed to the linker, because the gcc driver
962   will interpret it as a -b option.  */
963
964 #ifndef LINK_SPEC
965 #define LINK_SPEC "\
966 %(endian_spec) \
967 %{G*} %{mips1} %{mips2} %{mips3} %{mips4} %{mips32} %{mips64} \
968 %{bestGnum} %{shared} %{non_shared}"
969 #endif  /* LINK_SPEC defined */
970
971
972 /* Specs for the compiler proper */
973
974 /* SUBTARGET_CC1_SPEC is passed to the compiler proper.  It may be
975    overridden by subtargets.  */
976 #ifndef SUBTARGET_CC1_SPEC
977 #define SUBTARGET_CC1_SPEC ""
978 #endif
979
980 /* Deal with historic options.  */
981 #ifndef CC1_CPU_SPEC
982 #define CC1_CPU_SPEC "\
983 %{!mcpu*: \
984 %{m3900:-march=r3900 -mips1 -mfp32 -mgp32 \
985 %n`-m3900' is deprecated. Use `-march=r3900' instead.\n} \
986 %{m4650:-march=r4650 -mmad -msingle-float \
987 %n`-m4650' is deprecated. Use `-march=r4650' instead.\n}}"
988 #endif
989
990 /* CC1_SPEC is the set of arguments to pass to the compiler proper.  */
991 /* Note, we will need to adjust the following if we ever find a MIPS variant
992    that has 32-bit GPRs and 64-bit FPRs as well as fix all of the reload bugs
993    that show up in this case.  */
994
995 #ifndef CC1_SPEC
996 #define CC1_SPEC "\
997 %{gline:%{!g:%{!g0:%{!g1:%{!g2: -g1}}}}} \
998 %{mips1:-mfp32 -mgp32} %{mips2:-mfp32 -mgp32}\
999 %{mips3:%{!msingle-float:%{!m4650:-mfp64}} -mgp64} \
1000 %{mips4:%{!msingle-float:%{!m4650:-mfp64}} -mgp64} \
1001 %{mips32:-mfp32 -mgp32} \
1002 %{mips64:%{!msingle-float:%{!m4650:-mfp64}} -mgp64} \
1003 %{mfp64:%{msingle-float:%emay not use both -mfp64 and -msingle-float}} \
1004 %{mfp64:%{m4650:%emay not use both -mfp64 and -m4650}} \
1005 %{mint64|mlong64|mlong32:-mexplicit-type-size }\
1006 %{mgp32: %{mfp64:%emay not use both -mgp32 and -mfp64} %{!mfp32: -mfp32}} \
1007 %{G*} %{EB:-meb} %{EL:-mel} %{EB:%{EL:%emay not use both -EB and -EL}} \
1008 %{pic-none:   -mno-half-pic} \
1009 %{pic-lib:    -mhalf-pic} \
1010 %{pic-extern: -mhalf-pic} \
1011 %{pic-calls:  -mhalf-pic} \
1012 %{save-temps: } \
1013 %(subtarget_cc1_spec) \
1014 %(cc1_cpu_spec)"
1015 #endif
1016
1017 /* Preprocessor specs.  */
1018
1019 /* SUBTARGET_CPP_SIZE_SPEC defines SIZE_TYPE and PTRDIFF_TYPE.  It may
1020    be overridden by subtargets.  */
1021
1022 #ifndef SUBTARGET_CPP_SIZE_SPEC
1023
1024 /* Rules for SIZE_TYPE and PTRDIFF_TYPE are:
1025
1026    both gp64 and long64 (not the options, but the corresponding flags,
1027    so defaults came into play) are required in order to have `long' in
1028    SIZE_TYPE and PTRDIFF_TYPE.
1029
1030    on eabi, -mips1, -mips2 and -mips32 disable gp64, whereas mips3,
1031    -mips4, -mips5 and -mips64 enable it.
1032
1033    on other ABIs, -mips* options do not affect gp32/64, but the
1034    default ISA affects the default gp size.
1035
1036    -mgp32 disables gp64, whereas -mgp64 enables it.
1037
1038    on eabi, gp64 implies long64.
1039
1040    -mlong64, and -mabi=64 are the only other ways to enable long64.
1041
1042 */
1043
1044 #if MIPS_ISA_DEFAULT != 3 && MIPS_ISA_DEFAULT != 4 && MIPS_ISA_DEFAULT != 5 && MIPS_ISA_DEFAULT != 64
1045
1046 /* 32-bit cases first.  */
1047
1048 #if MIPS_ABI_DEFAULT == ABI_EABI
1049 #define SUBTARGET_CPP_SIZE_SPEC "\
1050 %{mabi=eabi|!mabi=*:\
1051   %{mips1|mips2|mips32|mgp32|mlong32: \
1052     -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1053   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1054     %{mips3|mips4|mips5|mips64|mgp64: \
1055       -D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int} \
1056     %{!mips3:%{!mips4:%{!mips5:%{!mips64:%{!mgp64: \
1057       -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int}}}}}}}}}}} \
1058 %{mabi=o64:\
1059  %{!mgp64|!-mlong64:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1060  %{mgp64:%{mlong64:-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}} \
1061 %{mabi=32:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1062 "
1063 #define LONG_MAX_SPEC "\
1064 %{mlong64:-D__LONG_MAX__=9223372036854775807L}\
1065 %{!mlong64:\
1066  %{mabi=eabi|!mabi=*:\
1067   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1068     %{mips3|mips4|mips5|mips64|mgp64: \
1069       -D__LONG_MAX__=9223372036854775807L}}}}}}}} \
1070 "
1071 #else /* ABI_DEFAULT != ABI_EABI */
1072 #define LONG_MAX_SPEC "\
1073 %{mlong64:-D__LONG_MAX__=9223372036854775807L}\
1074 %{!mlong64:\
1075  %{mabi=eabi:\
1076   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1077     %{mips3|mips4|mips5|mips64|mgp64: \
1078       -D__LONG_MAX__=9223372036854775807L}}}}}}}} \
1079 "
1080 #endif
1081
1082 #if MIPS_ABI_DEFAULT == ABI_O64
1083 #define SUBTARGET_CPP_SIZE_SPEC "\
1084 %{mabi=eabi:\
1085   %{mips1|mips2|mips32|mgp32|mlong32: \
1086     -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1087   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1088     %{mips3|mips4|mips5|mips64|mgp64: \
1089       -D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int} \
1090     %{!mips3:%{!mips4:%{!mips5:%{!mips64:%{!mgp64: \
1091       -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int}}}}}}}}}}} \
1092 %{mabi=o64|!mabi=*:\
1093  %{!mgp64|!-mlong64:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1094  %{mgp64:%{mlong64:-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}} \
1095 %{mabi=32:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1096 "
1097 #endif
1098
1099 #if MIPS_ABI_DEFAULT == ABI_32
1100 #define SUBTARGET_CPP_SIZE_SPEC "\
1101 %{mabi=eabi:\
1102   %{mips1|mips2|mips32|mgp32|mlong32: \
1103     -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1104   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1105     %{mips3|mips4|mips5|mips64|mgp64: \
1106       -D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int} \
1107     %{!mips3:%{!mips4:%{!mips5:%{!mips64:%{!mgp64: \
1108       -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int}}}}}}}}}}} \
1109 %{mabi=o64:\
1110  %{!mgp64|!-mlong64:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1111  %{mgp64:%{mlong64:-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}} \
1112 %{mabi=32|!mabi=*:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1113 "
1114 #endif
1115
1116 #if MIPS_ABI_DEFAULT == ABI_MEABI
1117 #define SUBTARGET_CPP_SIZE_SPEC "\
1118 %{mabi=eabi:\
1119   %{mips1|mips2|mips32|mgp32|mlong32: \
1120     -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1121   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1122     %{mips3|mips4|mips5|mips64|mgp64: \
1123       -D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int} \
1124     %{!mips3:%{!mips4:%{!mips5:%{!mips64:%{!mgp64: \
1125       -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int}}}}}}}}}}} \
1126 %{mabi=o64:\
1127  %{!mgp64|!-mlong64:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1128  %{mgp64:%{mlong64:-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}} \
1129 %{mabi=32|!mabi=*:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1130 %{mabi=meabi|!mabi=*: \
1131   %{mips3|mips4|mips5|mips64|mlong64:-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int} \
1132   %{!mips3:%{!mips4:%{!mips5:%{!mips64:%{!mlong64:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int}}}}}} \
1133 "
1134 #endif
1135
1136 #else
1137
1138 /* 64-bit default ISA.  */
1139 #if MIPS_ABI_DEFAULT == ABI_EABI
1140 #define SUBTARGET_CPP_SIZE_SPEC "\
1141 %{mabi=eabi|!mabi=*: \
1142   %{mips1|mips2|mips32|mgp32|mlong32: \
1143     -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1144   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1145     -D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}}}}} \
1146 %{mabi=o64:\
1147  %{mgp32|!-mlong64:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1148  %{!mgp32:%{mlong64:-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}} \
1149 %{mabi=32:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1150 "
1151 #define LONG_MAX_SPEC "\
1152 %{mlong64:-D__LONG_MAX__=9223372036854775807L}\
1153 %{!mlong64:\
1154  %{mabi=eabi|!mabi=*:\
1155   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1156     -D__LONG_MAX__=9223372036854775807L}}}}}}}\
1157 "
1158 #else /* ABI_DEFAULT != ABI_EABI */
1159 #define LONG_MAX_SPEC "\
1160 %{mlong64:-D__LONG_MAX__=9223372036854775807L}\
1161 %{!mlong64:\
1162  %{mabi=eabi:\
1163   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1164     -D__LONG_MAX__=9223372036854775807L}}}}}}}\
1165 "
1166 #endif
1167
1168 #if MIPS_ABI_DEFAULT == ABI_O64
1169 #define SUBTARGET_CPP_SIZE_SPEC "\
1170 %{mabi=eabi: \
1171   %{mips1|mips2|mips32|mgp32|mlong32: \
1172     -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1173   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1174     -D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}}}}} \
1175 %{mabi=o64|!mabi=*:\
1176  %{mgp32|!-mlong64:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1177  %{!mgp32:%{mlong64:-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}} \
1178 %{mabi=32:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1179 "
1180 #endif
1181
1182 #if MIPS_ABI_DEFAULT == ABI_32
1183 #define SUBTARGET_CPP_SIZE_SPEC "\
1184 %{mabi=eabi:\
1185   %{mips1|mips2|mips32|mgp32|mlong32: \
1186     -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1187   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1188     -D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}}}}} \
1189 %{mabi=o64:\
1190  %{mgp32|!-mlong64:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1191  %{!mgp32:%{mlong64:-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}} \
1192 %{mabi=32|!mabi=*:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1193 "
1194 #endif
1195
1196 #if MIPS_ABI_DEFAULT == ABI_MEABI
1197 #define SUBTARGET_CPP_SIZE_SPEC "\
1198 %{mabi=eabi:\
1199   %{mips1|mips2|mips32|mgp32|mlong32: \
1200     -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1201   %{!mips1:%{!mips2:%{!mips32:%{!mgp32:%{!mlong32: \
1202     -D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}}}}} \
1203 %{mabi=o64:\
1204  %{mgp32|!-mlong64:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1205  %{!mgp32:%{mlong64:-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}} \
1206 %{mabi=32|!mabi=*:-D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1207 %{mabi=meabi|!mabi=*:\
1208   %{mips1|mips2|mips32|mlong32: -D__SIZE_TYPE__=unsigned\\ int -D__PTRDIFF_TYPE__=int} \
1209   %{!mips1:%{!mips2:%{!mips32:%{!mlong32:-D__SIZE_TYPE__=long\\ unsigned\\ int -D__PTRDIFF_TYPE__=long\\ int}}}}} \
1210 "
1211 #endif
1212
1213 #endif
1214
1215 #endif
1216
1217 /* SUBTARGET_CPP_SPEC is passed to the preprocessor.  It may be
1218    overridden by subtargets.  */
1219 #ifndef SUBTARGET_CPP_SPEC
1220 #define SUBTARGET_CPP_SPEC ""
1221 #endif
1222
1223 /* Define appropriate macros for fpr register size.  */
1224 #ifndef CPP_FPR_SPEC
1225 #if ((TARGET_DEFAULT | TARGET_CPU_DEFAULT) & MASK_FLOAT64)
1226 #define CPP_FPR_SPEC "-D__mips_fpr=64"
1227 #else
1228 #define CPP_FPR_SPEC "-D__mips_fpr=32"
1229 #endif
1230 #endif
1231
1232 /* For C++ we need to ensure that _LANGUAGE_C_PLUS_PLUS is defined independent
1233    of the source file extension.  */
1234 #undef CPLUSPLUS_CPP_SPEC
1235 #define CPLUSPLUS_CPP_SPEC "\
1236 -D__LANGUAGE_C_PLUS_PLUS -D_LANGUAGE_C_PLUS_PLUS \
1237 %(cpp) \
1238 "
1239 /* CPP_SPEC is the set of arguments to pass to the preprocessor.  */
1240
1241 #ifndef CPP_SPEC
1242 #define CPP_SPEC "\
1243 %{.m:   -D__LANGUAGE_OBJECTIVE_C -D_LANGUAGE_OBJECTIVE_C -D__LANGUAGE_C -D_LANGUAGE_C} \
1244 %{.S|.s: -D__LANGUAGE_ASSEMBLY -D_LANGUAGE_ASSEMBLY %{!ansi:-DLANGUAGE_ASSEMBLY}} \
1245 %{!.S: %{!.s: %{!.cc: %{!.cxx: %{!.cpp: %{!.cp: %{!.c++: %{!.C: %{!.m: -D__LANGUAGE_C -D_LANGUAGE_C %{!ansi:-DLANGUAGE_C}}}}}}}}}} \
1246 %(subtarget_cpp_size_spec) \
1247 %{mips3:-U__mips -D__mips=3 -D__mips64} \
1248 %{mips4:-U__mips -D__mips=4 -D__mips64} \
1249 %{mips32:-U__mips -D__mips=32} \
1250 %{mips64:-U__mips -D__mips=64 -D__mips64} \
1251 %{mgp32:-U__mips64} %{mgp64:-D__mips64} \
1252 %{mfp32:-D__mips_fpr=32} %{mfp64:-D__mips_fpr=64} %{!mfp32: %{!mfp64: %{mgp32:-D__mips_fpr=32} %{!mgp32: %(cpp_fpr_spec)}}} \
1253 %{msingle-float:%{!msoft-float:-D__mips_single_float}} \
1254 %{m4650:%{!msoft-float:-D__mips_single_float}} \
1255 %{msoft-float:-D__mips_soft_float} \
1256 %{mabi=eabi:-D__mips_eabi} \
1257 %{mips16:%{!mno-mips16:-D__mips16}} \
1258 %{EB:-UMIPSEL -U_MIPSEL -U__MIPSEL -U__MIPSEL__ -D_MIPSEB -D__MIPSEB -D__MIPSEB__ %{!ansi:-DMIPSEB}} \
1259 %{EL:-UMIPSEB -U_MIPSEB -U__MIPSEB -U__MIPSEB__ -D_MIPSEL -D__MIPSEL -D__MIPSEL__ %{!ansi:-DMIPSEL}} \
1260 %(long_max_spec) \
1261 %(subtarget_cpp_spec) "
1262 #endif
1263
1264 /* This macro defines names of additional specifications to put in the specs
1265    that can be used in various specifications like CC1_SPEC.  Its definition
1266    is an initializer with a subgrouping for each command option.
1267
1268    Each subgrouping contains a string constant, that defines the
1269    specification name, and a string constant that used by the GNU CC driver
1270    program.
1271
1272    Do not define this macro if it does not need to do anything.  */
1273
1274 #define EXTRA_SPECS                                                     \
1275   { "subtarget_cc1_spec", SUBTARGET_CC1_SPEC },                         \
1276   { "cc1_cpu_spec", CC1_CPU_SPEC},                                      \
1277   { "subtarget_cpp_spec", SUBTARGET_CPP_SPEC },                         \
1278   { "subtarget_cpp_size_spec", SUBTARGET_CPP_SIZE_SPEC },               \
1279   { "long_max_spec", LONG_MAX_SPEC },                                   \
1280   { "cpp_fpr_spec", CPP_FPR_SPEC },                                     \
1281   { "mips_as_asm_spec", MIPS_AS_ASM_SPEC },                             \
1282   { "gas_asm_spec", GAS_ASM_SPEC },                                     \
1283   { "abi_gas_asm_spec", ABI_GAS_ASM_SPEC },                             \
1284   { "target_asm_spec", TARGET_ASM_SPEC },                               \
1285   { "subtarget_mips_as_asm_spec", SUBTARGET_MIPS_AS_ASM_SPEC },         \
1286   { "subtarget_asm_optimizing_spec", SUBTARGET_ASM_OPTIMIZING_SPEC },   \
1287   { "subtarget_asm_debugging_spec", SUBTARGET_ASM_DEBUGGING_SPEC },     \
1288   { "subtarget_asm_spec", SUBTARGET_ASM_SPEC },                         \
1289   { "endian_spec", ENDIAN_SPEC },                                       \
1290   SUBTARGET_EXTRA_SPECS
1291
1292 #ifndef SUBTARGET_EXTRA_SPECS
1293 #define SUBTARGET_EXTRA_SPECS
1294 #endif
1295
1296 /* If defined, this macro is an additional prefix to try after
1297    `STANDARD_EXEC_PREFIX'.  */
1298
1299 #ifndef MD_EXEC_PREFIX
1300 #define MD_EXEC_PREFIX "/usr/lib/cmplrs/cc/"
1301 #endif
1302
1303 #ifndef MD_STARTFILE_PREFIX
1304 #define MD_STARTFILE_PREFIX "/usr/lib/cmplrs/cc/"
1305 #endif
1306
1307 \f
1308 /* Print subsidiary information on the compiler version in use.  */
1309
1310 #define MIPS_VERSION "[AL 1.1, MM 40]"
1311
1312 #ifndef MACHINE_TYPE
1313 #define MACHINE_TYPE "BSD Mips"
1314 #endif
1315
1316 #ifndef TARGET_VERSION_INTERNAL
1317 #define TARGET_VERSION_INTERNAL(STREAM)                                 \
1318   fprintf (STREAM, " %s %s", MIPS_VERSION, MACHINE_TYPE)
1319 #endif
1320
1321 #ifndef TARGET_VERSION
1322 #define TARGET_VERSION TARGET_VERSION_INTERNAL (stderr)
1323 #endif
1324
1325 \f
1326 #define SDB_DEBUGGING_INFO              /* generate info for mips-tfile */
1327 #define DBX_DEBUGGING_INFO              /* generate stabs (OSF/rose) */
1328 #define MIPS_DEBUGGING_INFO             /* MIPS specific debugging info */
1329
1330 #ifndef PREFERRED_DEBUGGING_TYPE        /* assume SDB_DEBUGGING_INFO */
1331 #define PREFERRED_DEBUGGING_TYPE SDB_DEBUG
1332 #endif
1333
1334 /* By default, turn on GDB extensions.  */
1335 #define DEFAULT_GDB_EXTENSIONS 1
1336
1337 /* If we are passing smuggling stabs through the MIPS ECOFF object
1338    format, put a comment in front of the .stab<x> operation so
1339    that the MIPS assembler does not choke.  The mips-tfile program
1340    will correctly put the stab into the object file.  */
1341
1342 #define ASM_STABS_OP    ((TARGET_GAS) ? "\t.stabs\t" : " #.stabs\t")
1343 #define ASM_STABN_OP    ((TARGET_GAS) ? "\t.stabn\t" : " #.stabn\t")
1344 #define ASM_STABD_OP    ((TARGET_GAS) ? "\t.stabd\t" : " #.stabd\t")
1345
1346 /* Local compiler-generated symbols must have a prefix that the assembler
1347    understands.   By default, this is $, although some targets (e.g.,
1348    NetBSD-ELF) need to override this.  */
1349
1350 #ifndef LOCAL_LABEL_PREFIX
1351 #define LOCAL_LABEL_PREFIX      "$"
1352 #endif
1353
1354 /* By default on the mips, external symbols do not have an underscore
1355    prepended, but some targets (e.g., NetBSD) require this.  */
1356
1357 #ifndef USER_LABEL_PREFIX
1358 #define USER_LABEL_PREFIX       ""
1359 #endif
1360
1361 /* Forward references to tags are allowed.  */
1362 #define SDB_ALLOW_FORWARD_REFERENCES
1363
1364 /* Unknown tags are also allowed.  */
1365 #define SDB_ALLOW_UNKNOWN_REFERENCES
1366
1367 /* On Sun 4, this limit is 2048.  We use 1500 to be safe,
1368    since the length can run past this up to a continuation point.  */
1369 #undef DBX_CONTIN_LENGTH
1370 #define DBX_CONTIN_LENGTH 1500
1371
1372 /* How to renumber registers for dbx and gdb.  */
1373 #define DBX_REGISTER_NUMBER(REGNO) mips_dbx_regno[ (REGNO) ]
1374
1375 /* The mapping from gcc register number to DWARF 2 CFA column number.
1376    This mapping does not allow for tracking register 0, since SGI's broken
1377    dwarf reader thinks column 0 is used for the frame address, but since
1378    register 0 is fixed this is not a problem.  */
1379 #define DWARF_FRAME_REGNUM(REG)                         \
1380   (REG == GP_REG_FIRST + 31 ? DWARF_FRAME_RETURN_COLUMN : REG)
1381
1382 /* The DWARF 2 CFA column which tracks the return address.  */
1383 #define DWARF_FRAME_RETURN_COLUMN (FP_REG_LAST + 1)
1384
1385 /* Before the prologue, RA lives in r31.  */
1386 #define INCOMING_RETURN_ADDR_RTX  gen_rtx_REG (VOIDmode, GP_REG_FIRST + 31)
1387
1388 /* Describe how we implement __builtin_eh_return.  */
1389 #define EH_RETURN_DATA_REGNO(N) ((N) < (TARGET_MIPS16 ? 2 : 4) ? (N) + GP_ARG_FIRST : INVALID_REGNUM)
1390 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, GP_REG_FIRST + 3)
1391
1392 /* Offsets recorded in opcodes are a multiple of this alignment factor.
1393    The default for this in 64-bit mode is 8, which causes problems with
1394    SFmode register saves.  */
1395 #define DWARF_CIE_DATA_ALIGNMENT 4
1396
1397 /* Overrides for the COFF debug format.  */
1398 #define PUT_SDB_SCL(a)                                  \
1399 do {                                                    \
1400   extern FILE *asm_out_text_file;                       \
1401   fprintf (asm_out_text_file, "\t.scl\t%d;", (a));      \
1402 } while (0)
1403
1404 #define PUT_SDB_INT_VAL(a)                              \
1405 do {                                                    \
1406   extern FILE *asm_out_text_file;                       \
1407   fprintf (asm_out_text_file, "\t.val\t");              \
1408   fprintf (asm_out_text_file, HOST_WIDE_INT_PRINT_DEC, (HOST_WIDE_INT)(a)); \
1409   fprintf (asm_out_text_file, ";");                     \
1410 } while (0)
1411
1412 #define PUT_SDB_VAL(a)                                  \
1413 do {                                                    \
1414   extern FILE *asm_out_text_file;                       \
1415   fputs ("\t.val\t", asm_out_text_file);                \
1416   output_addr_const (asm_out_text_file, (a));           \
1417   fputc (';', asm_out_text_file);                       \
1418 } while (0)
1419
1420 #define PUT_SDB_DEF(a)                                  \
1421 do {                                                    \
1422   extern FILE *asm_out_text_file;                       \
1423   fprintf (asm_out_text_file, "\t%s.def\t",             \
1424            (TARGET_GAS) ? "" : "#");                    \
1425   ASM_OUTPUT_LABELREF (asm_out_text_file, a);           \
1426   fputc (';', asm_out_text_file);                       \
1427 } while (0)
1428
1429 #define PUT_SDB_PLAIN_DEF(a)                            \
1430 do {                                                    \
1431   extern FILE *asm_out_text_file;                       \
1432   fprintf (asm_out_text_file, "\t%s.def\t.%s;",         \
1433            (TARGET_GAS) ? "" : "#", (a));               \
1434 } while (0)
1435
1436 #define PUT_SDB_ENDEF                                   \
1437 do {                                                    \
1438   extern FILE *asm_out_text_file;                       \
1439   fprintf (asm_out_text_file, "\t.endef\n");            \
1440 } while (0)
1441
1442 #define PUT_SDB_TYPE(a)                                 \
1443 do {                                                    \
1444   extern FILE *asm_out_text_file;                       \
1445   fprintf (asm_out_text_file, "\t.type\t0x%x;", (a));   \
1446 } while (0)
1447
1448 #define PUT_SDB_SIZE(a)                                 \
1449 do {                                                    \
1450   extern FILE *asm_out_text_file;                       \
1451   fprintf (asm_out_text_file, "\t.size\t");             \
1452   fprintf (asm_out_text_file, HOST_WIDE_INT_PRINT_DEC, (HOST_WIDE_INT)(a)); \
1453   fprintf (asm_out_text_file, ";");                     \
1454 } while (0)
1455
1456 #define PUT_SDB_DIM(a)                                  \
1457 do {                                                    \
1458   extern FILE *asm_out_text_file;                       \
1459   fprintf (asm_out_text_file, "\t.dim\t%d;", (a));      \
1460 } while (0)
1461
1462 #ifndef PUT_SDB_START_DIM
1463 #define PUT_SDB_START_DIM                               \
1464 do {                                                    \
1465   extern FILE *asm_out_text_file;                       \
1466   fprintf (asm_out_text_file, "\t.dim\t");              \
1467 } while (0)
1468 #endif
1469
1470 #ifndef PUT_SDB_NEXT_DIM
1471 #define PUT_SDB_NEXT_DIM(a)                             \
1472 do {                                                    \
1473   extern FILE *asm_out_text_file;                       \
1474   fprintf (asm_out_text_file, "%d,", a);                \
1475 } while (0)
1476 #endif
1477
1478 #ifndef PUT_SDB_LAST_DIM
1479 #define PUT_SDB_LAST_DIM(a)                             \
1480 do {                                                    \
1481   extern FILE *asm_out_text_file;                       \
1482   fprintf (asm_out_text_file, "%d;", a);                \
1483 } while (0)
1484 #endif
1485
1486 #define PUT_SDB_TAG(a)                                  \
1487 do {                                                    \
1488   extern FILE *asm_out_text_file;                       \
1489   fprintf (asm_out_text_file, "\t.tag\t");              \
1490   ASM_OUTPUT_LABELREF (asm_out_text_file, a);           \
1491   fputc (';', asm_out_text_file);                       \
1492 } while (0)
1493
1494 /* For block start and end, we create labels, so that
1495    later we can figure out where the correct offset is.
1496    The normal .ent/.end serve well enough for functions,
1497    so those are just commented out.  */
1498
1499 #define PUT_SDB_BLOCK_START(LINE)                       \
1500 do {                                                    \
1501   extern FILE *asm_out_text_file;                       \
1502   fprintf (asm_out_text_file,                           \
1503            "%sLb%d:\n\t%s.begin\t%sLb%d\t%d\n",         \
1504            LOCAL_LABEL_PREFIX,                          \
1505            sdb_label_count,                             \
1506            (TARGET_GAS) ? "" : "#",                     \
1507            LOCAL_LABEL_PREFIX,                          \
1508            sdb_label_count,                             \
1509            (LINE));                                     \
1510   sdb_label_count++;                                    \
1511 } while (0)
1512
1513 #define PUT_SDB_BLOCK_END(LINE)                         \
1514 do {                                                    \
1515   extern FILE *asm_out_text_file;                       \
1516   fprintf (asm_out_text_file,                           \
1517            "%sLe%d:\n\t%s.bend\t%sLe%d\t%d\n",          \
1518            LOCAL_LABEL_PREFIX,                          \
1519            sdb_label_count,                             \
1520            (TARGET_GAS) ? "" : "#",                     \
1521            LOCAL_LABEL_PREFIX,                          \
1522            sdb_label_count,                             \
1523            (LINE));                                     \
1524   sdb_label_count++;                                    \
1525 } while (0)
1526
1527 #define PUT_SDB_FUNCTION_START(LINE)
1528
1529 #define PUT_SDB_FUNCTION_END(LINE)            \
1530 do {                                                  \
1531   extern FILE *asm_out_text_file;             \
1532   ASM_OUTPUT_SOURCE_LINE (asm_out_text_file, LINE + sdb_begin_function_line); \
1533 } while (0)
1534
1535 #define PUT_SDB_EPILOGUE_END(NAME)
1536
1537 #define PUT_SDB_SRC_FILE(FILENAME) \
1538 do {                                                    \
1539   extern FILE *asm_out_text_file;                       \
1540   output_file_directive (asm_out_text_file, (FILENAME)); \
1541 } while (0)
1542
1543 #define SDB_GENERATE_FAKE(BUFFER, NUMBER) \
1544   sprintf ((BUFFER), ".%dfake", (NUMBER));
1545
1546 /* Correct the offset of automatic variables and arguments.  Note that
1547    the MIPS debug format wants all automatic variables and arguments
1548    to be in terms of the virtual frame pointer (stack pointer before
1549    any adjustment in the function), while the MIPS 3.0 linker wants
1550    the frame pointer to be the stack pointer after the initial
1551    adjustment.  */
1552
1553 #define DEBUGGER_AUTO_OFFSET(X)  \
1554   mips_debugger_offset (X, (HOST_WIDE_INT) 0)
1555 #define DEBUGGER_ARG_OFFSET(OFFSET, X)  \
1556   mips_debugger_offset (X, (HOST_WIDE_INT) OFFSET)
1557
1558 /* Tell collect that the object format is ECOFF */
1559 #ifndef OBJECT_FORMAT_ROSE
1560 #define OBJECT_FORMAT_COFF      /* Object file looks like COFF */
1561 #define EXTENDED_COFF           /* ECOFF, not normal coff */
1562 #endif
1563 \f
1564 /* Target machine storage layout */
1565
1566 /* Define this if most significant bit is lowest numbered
1567    in instructions that operate on numbered bit-fields.
1568 */
1569 #define BITS_BIG_ENDIAN 0
1570
1571 /* Define this if most significant byte of a word is the lowest numbered.  */
1572 #define BYTES_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
1573
1574 /* Define this if most significant word of a multiword number is the lowest.  */
1575 #define WORDS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
1576
1577 /* Define this to set the endianness to use in libgcc2.c, which can
1578    not depend on target_flags.  */
1579 #if !defined(MIPSEL) && !defined(__MIPSEL__)
1580 #define LIBGCC2_WORDS_BIG_ENDIAN 1
1581 #else
1582 #define LIBGCC2_WORDS_BIG_ENDIAN 0
1583 #endif
1584
1585 #define MAX_BITS_PER_WORD 64
1586
1587 /* Width of a word, in units (bytes).  */
1588 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
1589 #define MIN_UNITS_PER_WORD 4
1590
1591 /* For MIPS, width of a floating point register.  */
1592 #define UNITS_PER_FPREG (TARGET_FLOAT64 ? 8 : 4)
1593
1594 /* A C expression for the size in bits of the type `int' on the
1595    target machine.  If you don't define this, the default is one
1596    word.  */
1597 #define INT_TYPE_SIZE (TARGET_INT64 ? 64 : 32)
1598
1599 /* Tell the preprocessor the maximum size of wchar_t.  */
1600 #ifndef MAX_WCHAR_TYPE_SIZE
1601 #ifndef WCHAR_TYPE_SIZE
1602 #define MAX_WCHAR_TYPE_SIZE 64
1603 #endif
1604 #endif
1605
1606 /* A C expression for the size in bits of the type `short' on the
1607    target machine.  If you don't define this, the default is half a
1608    word.  (If this would be less than one storage unit, it is
1609    rounded up to one unit.)  */
1610 #define SHORT_TYPE_SIZE 16
1611
1612 /* A C expression for the size in bits of the type `long' on the
1613    target machine.  If you don't define this, the default is one
1614    word.  */
1615 #define LONG_TYPE_SIZE (TARGET_LONG64 ? 64 : 32)
1616 #define MAX_LONG_TYPE_SIZE 64
1617
1618 /* A C expression for the size in bits of the type `long long' on the
1619    target machine.  If you don't define this, the default is two
1620    words.  */
1621 #define LONG_LONG_TYPE_SIZE 64
1622
1623 /* A C expression for the size in bits of the type `float' on the
1624    target machine.  If you don't define this, the default is one
1625    word.  */
1626 #define FLOAT_TYPE_SIZE 32
1627
1628 /* A C expression for the size in bits of the type `double' on the
1629    target machine.  If you don't define this, the default is two
1630    words.  */
1631 #define DOUBLE_TYPE_SIZE 64
1632
1633 /* A C expression for the size in bits of the type `long double' on
1634    the target machine.  If you don't define this, the default is two
1635    words.  */
1636 #define LONG_DOUBLE_TYPE_SIZE 64
1637
1638 /* Width in bits of a pointer.
1639    See also the macro `Pmode' defined below.  */
1640 #ifndef POINTER_SIZE
1641 #define POINTER_SIZE (Pmode == DImode ? 64 : 32)
1642 #endif
1643
1644 /* Allocation boundary (in *bits*) for storing pointers in memory.  */
1645 #define POINTER_BOUNDARY (Pmode == DImode ? 64 : 32)
1646
1647 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
1648 #define PARM_BOUNDARY ((mips_abi == ABI_O64 || mips_abi == ABI_N32 \
1649                         || mips_abi == ABI_64 \
1650                         || (mips_abi == ABI_EABI && TARGET_64BIT)) ? 64 : 32)
1651
1652 /* Allocation boundary (in *bits*) for the code of a function.  */
1653 #define FUNCTION_BOUNDARY 32
1654
1655 /* Alignment of field after `int : 0' in a structure.  */
1656 #define EMPTY_FIELD_BOUNDARY 32
1657
1658 /* Every structure's size must be a multiple of this.  */
1659 /* 8 is observed right on a DECstation and on riscos 4.02.  */
1660 #define STRUCTURE_SIZE_BOUNDARY 8
1661
1662 /* There is no point aligning anything to a rounder boundary than this.  */
1663 #define BIGGEST_ALIGNMENT 64
1664
1665 /* Set this nonzero if move instructions will actually fail to work
1666    when given unaligned data.  */
1667 #define STRICT_ALIGNMENT 1
1668
1669 /* Define this if you wish to imitate the way many other C compilers
1670    handle alignment of bitfields and the structures that contain
1671    them.
1672
1673    The behavior is that the type written for a bitfield (`int',
1674    `short', or other integer type) imposes an alignment for the
1675    entire structure, as if the structure really did contain an
1676    ordinary field of that type.  In addition, the bitfield is placed
1677    within the structure so that it would fit within such a field,
1678    not crossing a boundary for it.
1679
1680    Thus, on most machines, a bitfield whose type is written as `int'
1681    would not cross a four-byte boundary, and would force four-byte
1682    alignment for the whole structure.  (The alignment used may not
1683    be four bytes; it is controlled by the other alignment
1684    parameters.)
1685
1686    If the macro is defined, its definition should be a C expression;
1687    a nonzero value for the expression enables this behavior.  */
1688
1689 #define PCC_BITFIELD_TYPE_MATTERS 1
1690
1691 /* If defined, a C expression to compute the alignment given to a
1692    constant that is being placed in memory.  CONSTANT is the constant
1693    and ALIGN is the alignment that the object would ordinarily have.
1694    The value of this macro is used instead of that alignment to align
1695    the object.
1696
1697    If this macro is not defined, then ALIGN is used.
1698
1699    The typical use of this macro is to increase alignment for string
1700    constants to be word aligned so that `strcpy' calls that copy
1701    constants can be done inline.  */
1702
1703 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                                  \
1704   ((TREE_CODE (EXP) == STRING_CST  || TREE_CODE (EXP) == CONSTRUCTOR)   \
1705    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
1706
1707 /* If defined, a C expression to compute the alignment for a static
1708    variable.  TYPE is the data type, and ALIGN is the alignment that
1709    the object would ordinarily have.  The value of this macro is used
1710    instead of that alignment to align the object.
1711
1712    If this macro is not defined, then ALIGN is used.
1713
1714    One use of this macro is to increase alignment of medium-size
1715    data to make it all fit in fewer cache lines.  Another is to
1716    cause character arrays to be word-aligned so that `strcpy' calls
1717    that copy constants to character arrays can be done inline.  */
1718
1719 #undef DATA_ALIGNMENT
1720 #define DATA_ALIGNMENT(TYPE, ALIGN)                                     \
1721   ((((ALIGN) < BITS_PER_WORD)                                           \
1722     && (TREE_CODE (TYPE) == ARRAY_TYPE                                  \
1723         || TREE_CODE (TYPE) == UNION_TYPE                               \
1724         || TREE_CODE (TYPE) == RECORD_TYPE)) ? BITS_PER_WORD : (ALIGN))
1725
1726
1727 /* Force right-alignment for small varargs in 32 bit little_endian mode */
1728
1729 #define PAD_VARARGS_DOWN (TARGET_64BIT                                  \
1730                           || mips_abi == ABI_MEABI                      \
1731                              ? BYTES_BIG_ENDIAN : !BYTES_BIG_ENDIAN)
1732
1733 /* Define this macro if an argument declared as `char' or `short' in a
1734    prototype should actually be passed as an `int'.  In addition to
1735    avoiding errors in certain cases of mismatch, it also makes for
1736    better code on certain machines.  */
1737
1738 #define PROMOTE_PROTOTYPES 1
1739
1740 /* Define if operations between registers always perform the operation
1741    on the full register even if a narrower mode is specified.  */
1742 #define WORD_REGISTER_OPERATIONS
1743
1744 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1745    will either zero-extend or sign-extend.  The value of this macro should
1746    be the code that says which one of the two operations is implicitly
1747    done, NIL if none.
1748
1749    When in 64 bit mode, mips_move_1word will sign extend SImode and CCmode
1750    moves.  All other referces are zero extended.  */
1751 #define LOAD_EXTEND_OP(MODE) \
1752   (TARGET_64BIT && ((MODE) == SImode || (MODE) == CCmode) \
1753    ? SIGN_EXTEND : ZERO_EXTEND)
1754
1755 /* Define this macro if it is advisable to hold scalars in registers
1756    in a wider mode than that declared by the program.  In such cases,
1757    the value is constrained to be within the bounds of the declared
1758    type, but kept valid in the wider mode.  The signedness of the
1759    extension may differ from that of the type.
1760
1761    We promote any value smaller than SImode up to SImode.  We don't
1762    want to promote to DImode when in 64 bit mode, because that would
1763    prevent us from using the faster SImode multiply and divide
1764    instructions.  */
1765
1766 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
1767   if (GET_MODE_CLASS (MODE) == MODE_INT         \
1768       && GET_MODE_SIZE (MODE) < 4)              \
1769     (MODE) = SImode;
1770
1771 /* Define this if function arguments should also be promoted using the above
1772    procedure.  */
1773
1774 #define PROMOTE_FUNCTION_ARGS
1775
1776 /* Likewise, if the function return value is promoted.  */
1777
1778 #define PROMOTE_FUNCTION_RETURN
1779 \f
1780 /* Standard register usage.  */
1781
1782 /* Number of actual hardware registers.
1783    The hardware registers are assigned numbers for the compiler
1784    from 0 to just below FIRST_PSEUDO_REGISTER.
1785    All registers that the compiler knows about must be given numbers,
1786    even those that are not normally considered general registers.
1787
1788    On the Mips, we have 32 integer registers, 32 floating point
1789    registers, 8 condition code registers, and the special registers
1790    hi, lo, hilo, and rap.  The 8 condition code registers are only
1791    used if mips_isa >= 4.  The hilo register is only used in 64 bit
1792    mode.  It represents a 64 bit value stored as two 32 bit values in
1793    the hi and lo registers; this is the result of the mult
1794    instruction.  rap is a pointer to the stack where the return
1795    address reg ($31) was stored.  This is needed for C++ exception
1796    handling.  */
1797
1798 #define FIRST_PSEUDO_REGISTER 76
1799
1800 /* 1 for registers that have pervasive standard uses
1801    and are not available for the register allocator.
1802
1803    On the MIPS, see conventions, page D-2  */
1804
1805 #define FIXED_REGISTERS                                                 \
1806 {                                                                       \
1807   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1808   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1,                       \
1809   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1810   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1811   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1                                    \
1812 }
1813
1814
1815 /* 1 for registers not available across function calls.
1816    These must include the FIXED_REGISTERS and also any
1817    registers that can be used without being saved.
1818    The latter must include the registers where values are returned
1819    and the register where structure-value addresses are passed.
1820    Aside from that, you can include as many other registers as you like.  */
1821
1822 #define CALL_USED_REGISTERS                                             \
1823 {                                                                       \
1824   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1825   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 0, 1,                       \
1826   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1827   1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1828   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1                                    \
1829 }
1830
1831 /* Like `CALL_USED_REGISTERS' but used to overcome a historical
1832    problem which makes CALL_USED_REGISTERS *always* include
1833    all the FIXED_REGISTERS.  Until this problem has been
1834    resolved this macro can be used to overcome this situation.
1835    In particular, block_propagate() requires this list
1836    be acurate, or we can remove registers which should be live.
1837    This macro is used in regs_invalidated_by_call.  */
1838
1839
1840 #define CALL_REALLY_USED_REGISTERS                                      \
1841 { /* General registers.  */                                             \
1842   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1843   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1, 0, 1,                       \
1844   /* Floating-point registers.  */                                      \
1845   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1846   1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1847   /* Others.  */                                                        \
1848   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1                                    \
1849 }
1850
1851 /* Internal macros to classify a register number as to whether it's a
1852    general purpose register, a floating point register, a
1853    multiply/divide register, or a status register.  */
1854
1855 #define GP_REG_FIRST 0
1856 #define GP_REG_LAST  31
1857 #define GP_REG_NUM   (GP_REG_LAST - GP_REG_FIRST + 1)
1858 #define GP_DBX_FIRST 0
1859
1860 #define FP_REG_FIRST 32
1861 #define FP_REG_LAST  63
1862 #define FP_REG_NUM   (FP_REG_LAST - FP_REG_FIRST + 1)
1863 #define FP_DBX_FIRST ((write_symbols == DBX_DEBUG) ? 38 : 32)
1864
1865 #define MD_REG_FIRST 64
1866 #define MD_REG_LAST  66
1867 #define MD_REG_NUM   (MD_REG_LAST - MD_REG_FIRST + 1)
1868
1869 #define ST_REG_FIRST 67
1870 #define ST_REG_LAST  74
1871 #define ST_REG_NUM   (ST_REG_LAST - ST_REG_FIRST + 1)
1872
1873 #define RAP_REG_NUM   75
1874
1875 #define AT_REGNUM       (GP_REG_FIRST + 1)
1876 #define HI_REGNUM       (MD_REG_FIRST + 0)
1877 #define LO_REGNUM       (MD_REG_FIRST + 1)
1878 #define HILO_REGNUM     (MD_REG_FIRST + 2)
1879
1880 /* FPSW_REGNUM is the single condition code used if mips_isa < 4.  If
1881    mips_isa >= 4, it should not be used, and an arbitrary ST_REG
1882    should be used instead.  */
1883 #define FPSW_REGNUM     ST_REG_FIRST
1884
1885 #define GP_REG_P(REGNO) \
1886   ((unsigned int) ((int) (REGNO) - GP_REG_FIRST) < GP_REG_NUM)
1887 #define M16_REG_P(REGNO) \
1888   (((REGNO) >= 2 && (REGNO) <= 7) || (REGNO) == 16 || (REGNO) == 17)
1889 #define FP_REG_P(REGNO)  \
1890   ((unsigned int) ((int) (REGNO) - FP_REG_FIRST) < FP_REG_NUM)
1891 #define MD_REG_P(REGNO) \
1892   ((unsigned int) ((int) (REGNO) - MD_REG_FIRST) < MD_REG_NUM)
1893 #define ST_REG_P(REGNO) \
1894   ((unsigned int) ((int) (REGNO) - ST_REG_FIRST) < ST_REG_NUM)
1895
1896 /* Return number of consecutive hard regs needed starting at reg REGNO
1897    to hold something of mode MODE.
1898    This is ordinarily the length in words of a value of mode MODE
1899    but can be less for certain modes in special long registers.
1900
1901    On the MIPS, all general registers are one word long.  Except on
1902    the R4000 with the FR bit set, the floating point uses register
1903    pairs, with the second register not being allocable.  */
1904
1905 #define HARD_REGNO_NREGS(REGNO, MODE) mips_hard_regno_nregs (REGNO, MODE)
1906
1907 /* Value is 1 if hard register REGNO can hold a value of machine-mode
1908    MODE.  In 32 bit mode, require that DImode and DFmode be in even
1909    registers.  For DImode, this makes some of the insns easier to
1910    write, since you don't have to worry about a DImode value in
1911    registers 3 & 4, producing a result in 4 & 5.
1912
1913    To make the code simpler HARD_REGNO_MODE_OK now just references an
1914    array built in override_options.  Because machmodes.h is not yet
1915    included before this file is processed, the MODE bound can't be
1916    expressed here.  */
1917
1918 extern char mips_hard_regno_mode_ok[][FIRST_PSEUDO_REGISTER];
1919
1920 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
1921   mips_hard_regno_mode_ok[ (int)(MODE) ][ (REGNO) ]
1922
1923 /* Value is 1 if it is a good idea to tie two pseudo registers
1924    when one has mode MODE1 and one has mode MODE2.
1925    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1926    for any hard reg, then this must be 0 for correct output.  */
1927 #define MODES_TIEABLE_P(MODE1, MODE2)                                   \
1928   ((GET_MODE_CLASS (MODE1) == MODE_FLOAT ||                             \
1929     GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)                       \
1930    == (GET_MODE_CLASS (MODE2) == MODE_FLOAT ||                          \
1931        GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT))
1932
1933 /* MIPS pc is not overloaded on a register.     */
1934 /* #define PC_REGNUM xx                         */
1935
1936 /* Register to use for pushing function arguments.  */
1937 #define STACK_POINTER_REGNUM (GP_REG_FIRST + 29)
1938
1939 /* Offset from the stack pointer to the first available location.  Use
1940    the default value zero.  */
1941 /* #define STACK_POINTER_OFFSET 0 */
1942
1943 /* Base register for access to local variables of the function.  We
1944    pretend that the frame pointer is $1, and then eliminate it to
1945    HARD_FRAME_POINTER_REGNUM.  We can get away with this because $1 is
1946    a fixed register, and will not be used for anything else.  */
1947 #define FRAME_POINTER_REGNUM (GP_REG_FIRST + 1)
1948
1949 /* Temporary scratch register for use by the assembler.  */
1950 #define ASSEMBLER_SCRATCH_REGNUM (GP_REG_FIRST + 1)
1951
1952 /* $30 is not available on the mips16, so we use $17 as the frame
1953    pointer.  */
1954 #define HARD_FRAME_POINTER_REGNUM \
1955   (TARGET_MIPS16 ? GP_REG_FIRST + 17 : GP_REG_FIRST + 30)
1956
1957 /* Value should be nonzero if functions must have frame pointers.
1958    Zero means the frame pointer need not be set up (and parms
1959    may be accessed via the stack pointer) in functions that seem suitable.
1960    This is computed in `reload', in reload1.c.  */
1961 #define FRAME_POINTER_REQUIRED (current_function_calls_alloca)
1962
1963 /* Base register for access to arguments of the function.  */
1964 #define ARG_POINTER_REGNUM GP_REG_FIRST
1965
1966 /* Fake register that holds the address on the stack of the
1967    current function's return address.  */
1968 #define RETURN_ADDRESS_POINTER_REGNUM RAP_REG_NUM
1969
1970 /* Register in which static-chain is passed to a function.  */
1971 #define STATIC_CHAIN_REGNUM (GP_REG_FIRST + 2)
1972
1973 /* If the structure value address is passed in a register, then
1974    `STRUCT_VALUE_REGNUM' should be the number of that register.  */
1975 /* #define STRUCT_VALUE_REGNUM (GP_REG_FIRST + 4) */
1976
1977 /* If the structure value address is not passed in a register, define
1978    `STRUCT_VALUE' as an expression returning an RTX for the place
1979    where the address is passed.  If it returns 0, the address is
1980    passed as an "invisible" first argument.  */
1981 #define STRUCT_VALUE 0
1982
1983 /* Mips registers used in prologue/epilogue code when the stack frame
1984    is larger than 32K bytes.  These registers must come from the
1985    scratch register set, and not used for passing and returning
1986    arguments and any other information used in the calling sequence
1987    (such as pic).  Must start at 12, since t0/t3 are parameter passing
1988    registers in the 64 bit ABI.  */
1989
1990 #define MIPS_TEMP1_REGNUM (GP_REG_FIRST + 12)
1991 #define MIPS_TEMP2_REGNUM (GP_REG_FIRST + 13)
1992
1993 /* Define this macro if it is as good or better to call a constant
1994    function address than to call an address kept in a register.  */
1995 #define NO_FUNCTION_CSE 1
1996
1997 /* Define this macro if it is as good or better for a function to
1998    call itself with an explicit address than to call an address
1999    kept in a register.  */
2000 #define NO_RECURSIVE_FUNCTION_CSE 1
2001
2002 /* The register number of the register used to address a table of
2003    static data addresses in memory.  In some cases this register is
2004    defined by a processor's "application binary interface" (ABI).
2005    When this macro is defined, RTL is generated for this register
2006    once, as with the stack pointer and frame pointer registers.  If
2007    this macro is not defined, it is up to the machine-dependent
2008    files to allocate such a register (if necessary).  */
2009 #define PIC_OFFSET_TABLE_REGNUM (GP_REG_FIRST + 28)
2010
2011 #define PIC_FUNCTION_ADDR_REGNUM (GP_REG_FIRST + 25)
2012
2013 /* Initialize embedded_pic_fnaddr_rtx before RTL generation for
2014    each function.  We used to do this in FINALIZE_PIC, but FINALIZE_PIC
2015    isn't always called for static inline functions.  */
2016 #define INIT_EXPANDERS                  \
2017 do {                                    \
2018   embedded_pic_fnaddr_rtx = NULL;       \
2019   mips16_gp_pseudo_rtx = NULL;          \
2020 } while (0)
2021 \f
2022 /* Define the classes of registers for register constraints in the
2023    machine description.  Also define ranges of constants.
2024
2025    One of the classes must always be named ALL_REGS and include all hard regs.
2026    If there is more than one class, another class must be named NO_REGS
2027    and contain no registers.
2028
2029    The name GENERAL_REGS must be the name of a class (or an alias for
2030    another name such as ALL_REGS).  This is the class of registers
2031    that is allowed by "g" or "r" in a register constraint.
2032    Also, registers outside this class are allocated only when
2033    instructions express preferences for them.
2034
2035    The classes must be numbered in nondecreasing order; that is,
2036    a larger-numbered class must never be contained completely
2037    in a smaller-numbered class.
2038
2039    For any two classes, it is very desirable that there be another
2040    class that represents their union.  */
2041
2042 enum reg_class
2043 {
2044   NO_REGS,                      /* no registers in set */
2045   M16_NA_REGS,                  /* mips16 regs not used to pass args */
2046   M16_REGS,                     /* mips16 directly accessible registers */
2047   T_REG,                        /* mips16 T register ($24) */
2048   M16_T_REGS,                   /* mips16 registers plus T register */
2049   GR_REGS,                      /* integer registers */
2050   FP_REGS,                      /* floating point registers */
2051   HI_REG,                       /* hi register */
2052   LO_REG,                       /* lo register */
2053   HILO_REG,                     /* hilo register pair for 64 bit mode mult */
2054   MD_REGS,                      /* multiply/divide registers (hi/lo) */
2055   HI_AND_GR_REGS,               /* union classes */
2056   LO_AND_GR_REGS,
2057   HILO_AND_GR_REGS,
2058   HI_AND_FP_REGS,
2059   ST_REGS,                      /* status registers (fp status) */
2060   ALL_REGS,                     /* all registers */
2061   LIM_REG_CLASSES               /* max value + 1 */
2062 };
2063
2064 #define N_REG_CLASSES (int) LIM_REG_CLASSES
2065
2066 #define GENERAL_REGS GR_REGS
2067
2068 /* An initializer containing the names of the register classes as C
2069    string constants.  These names are used in writing some of the
2070    debugging dumps.  */
2071
2072 #define REG_CLASS_NAMES                                                 \
2073 {                                                                       \
2074   "NO_REGS",                                                            \
2075   "M16_NA_REGS",                                                        \
2076   "M16_REGS",                                                           \
2077   "T_REG",                                                              \
2078   "M16_T_REGS",                                                         \
2079   "GR_REGS",                                                            \
2080   "FP_REGS",                                                            \
2081   "HI_REG",                                                             \
2082   "LO_REG",                                                             \
2083   "HILO_REG",                                                           \
2084   "MD_REGS",                                                            \
2085   "HI_AND_GR_REGS",                                                     \
2086   "LO_AND_GR_REGS",                                                     \
2087   "HILO_AND_GR_REGS",                                                   \
2088   "HI_AND_FP_REGS",                                                     \
2089   "ST_REGS",                                                            \
2090   "ALL_REGS"                                                            \
2091 }
2092
2093 /* An initializer containing the contents of the register classes,
2094    as integers which are bit masks.  The Nth integer specifies the
2095    contents of class N.  The way the integer MASK is interpreted is
2096    that register R is in the class if `MASK & (1 << R)' is 1.
2097
2098    When the machine has more than 32 registers, an integer does not
2099    suffice.  Then the integers are replaced by sub-initializers,
2100    braced groupings containing several integers.  Each
2101    sub-initializer must be suitable as an initializer for the type
2102    `HARD_REG_SET' which is defined in `hard-reg-set.h'.  */
2103
2104 #define REG_CLASS_CONTENTS                                              \
2105 {                                                                       \
2106   { 0x00000000, 0x00000000, 0x00000000 },       /* no registers */      \
2107   { 0x0003000c, 0x00000000, 0x00000000 },       /* mips16 nonarg regs */\
2108   { 0x000300fc, 0x00000000, 0x00000000 },       /* mips16 registers */  \
2109   { 0x01000000, 0x00000000, 0x00000000 },       /* mips16 T register */ \
2110   { 0x010300fc, 0x00000000, 0x00000000 },       /* mips16 and T regs */ \
2111   { 0xffffffff, 0x00000000, 0x00000000 },       /* integer registers */ \
2112   { 0x00000000, 0xffffffff, 0x00000000 },       /* floating registers*/ \
2113   { 0x00000000, 0x00000000, 0x00000001 },       /* hi register */       \
2114   { 0x00000000, 0x00000000, 0x00000002 },       /* lo register */       \
2115   { 0x00000000, 0x00000000, 0x00000004 },       /* hilo register */     \
2116   { 0x00000000, 0x00000000, 0x00000003 },       /* mul/div registers */ \
2117   { 0xffffffff, 0x00000000, 0x00000001 },       /* union classes */     \
2118   { 0xffffffff, 0x00000000, 0x00000002 },                               \
2119   { 0xffffffff, 0x00000000, 0x00000004 },                               \
2120   { 0x00000000, 0xffffffff, 0x00000001 },                               \
2121   { 0x00000000, 0x00000000, 0x000007f8 },       /* status registers */  \
2122   { 0xffffffff, 0xffffffff, 0x000007ff }        /* all registers */     \
2123 }
2124
2125
2126 /* A C expression whose value is a register class containing hard
2127    register REGNO.  In general there is more that one such class;
2128    choose a class which is "minimal", meaning that no smaller class
2129    also contains the register.  */
2130
2131 extern const enum reg_class mips_regno_to_class[];
2132
2133 #define REGNO_REG_CLASS(REGNO) mips_regno_to_class[ (REGNO) ]
2134
2135 /* A macro whose definition is the name of the class to which a
2136    valid base register must belong.  A base register is one used in
2137    an address which is the register value plus a displacement.  */
2138
2139 #define BASE_REG_CLASS  (TARGET_MIPS16 ? M16_REGS : GR_REGS)
2140
2141 /* A macro whose definition is the name of the class to which a
2142    valid index register must belong.  An index register is one used
2143    in an address where its value is either multiplied by a scale
2144    factor or added to another register (as well as added to a
2145    displacement).  */
2146
2147 #define INDEX_REG_CLASS NO_REGS
2148
2149 /* When SMALL_REGISTER_CLASSES is nonzero, the compiler allows
2150    registers explicitly used in the rtl to be used as spill registers
2151    but prevents the compiler from extending the lifetime of these
2152    registers.  */
2153
2154 #define SMALL_REGISTER_CLASSES (TARGET_MIPS16)
2155
2156 /* This macro is used later on in the file.  */
2157 #define GR_REG_CLASS_P(CLASS)                                           \
2158   ((CLASS) == GR_REGS || (CLASS) == M16_REGS || (CLASS) == T_REG        \
2159    || (CLASS) == M16_T_REGS || (CLASS) == M16_NA_REGS)
2160
2161 /* REG_ALLOC_ORDER is to order in which to allocate registers.  This
2162    is the default value (allocate the registers in numeric order).  We
2163    define it just so that we can override it for the mips16 target in
2164    ORDER_REGS_FOR_LOCAL_ALLOC.  */
2165
2166 #define REG_ALLOC_ORDER                                                 \
2167 {  0,  1,  2,  3,  4,  5,  6,  7,  8,  9, 10, 11, 12, 13, 14, 15,       \
2168   16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31,       \
2169   32, 33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,       \
2170   48, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60, 61, 62, 63,       \
2171   64, 65, 66, 67, 68, 69, 70, 71, 72, 73, 74, 75                        \
2172 }
2173
2174 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
2175    to be rearranged based on a particular function.  On the mips16, we
2176    want to allocate $24 (T_REG) before other registers for
2177    instructions for which it is possible.  */
2178
2179 #define ORDER_REGS_FOR_LOCAL_ALLOC mips_order_regs_for_local_alloc ()
2180
2181 /* REGISTER AND CONSTANT CLASSES */
2182
2183 /* Get reg_class from a letter such as appears in the machine
2184    description.
2185
2186    DEFINED REGISTER CLASSES:
2187
2188    'd'  General (aka integer) registers
2189         Normally this is GR_REGS, but in mips16 mode this is M16_REGS
2190    'y'  General registers (in both mips16 and non mips16 mode)
2191    'e'  mips16 non argument registers (M16_NA_REGS)
2192    't'  mips16 temporary register ($24)
2193    'f'  Floating point registers
2194    'h'  Hi register
2195    'l'  Lo register
2196    'x'  Multiply/divide registers
2197    'a'  HILO_REG
2198    'z'  FP Status register
2199    'b'  All registers */
2200
2201 extern enum reg_class mips_char_to_class[256];
2202
2203 #define REG_CLASS_FROM_LETTER(C) mips_char_to_class[(unsigned char)(C)]
2204
2205 /* The letters I, J, K, L, M, N, O, and P in a register constraint
2206    string can be used to stand for particular ranges of immediate
2207    operands.  This macro defines what the ranges are.  C is the
2208    letter, and VALUE is a constant value.  Return 1 if VALUE is
2209    in the range specified by C.  */
2210
2211 /* For MIPS:
2212
2213    `I'  is used for the range of constants an arithmetic insn can
2214         actually contain (16 bits signed integers).
2215
2216    `J'  is used for the range which is just zero (ie, $r0).
2217
2218    `K'  is used for the range of constants a logical insn can actually
2219         contain (16 bit zero-extended integers).
2220
2221    `L'  is used for the range of constants that be loaded with lui
2222         (ie, the bottom 16 bits are zero).
2223
2224    `M'  is used for the range of constants that take two words to load
2225         (ie, not matched by `I', `K', and `L').
2226
2227    `N'  is used for negative 16 bit constants other than -65536.
2228
2229    `O'  is a 15 bit signed integer.
2230
2231    `P'  is used for positive 16 bit constants.  */
2232
2233 #define SMALL_INT(X) ((unsigned HOST_WIDE_INT) (INTVAL (X) + 0x8000) < 0x10000)
2234 #define SMALL_INT_UNSIGNED(X) ((unsigned HOST_WIDE_INT) (INTVAL (X)) < 0x10000)
2235
2236 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
2237   ((C) == 'I' ? ((unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000) \
2238    : (C) == 'J' ? ((VALUE) == 0)                                        \
2239    : (C) == 'K' ? ((unsigned HOST_WIDE_INT) (VALUE) < 0x10000)          \
2240    : (C) == 'L' ? (((VALUE) & 0x0000ffff) == 0                          \
2241                    && (((VALUE) & ~2147483647) == 0                     \
2242                        || ((VALUE) & ~2147483647) == ~2147483647))      \
2243    : (C) == 'M' ? ((((VALUE) & ~0x0000ffff) != 0)                       \
2244                    && (((VALUE) & ~0x0000ffff) != ~0x0000ffff)          \
2245                    && (((VALUE) & 0x0000ffff) != 0                      \
2246                        || (((VALUE) & ~2147483647) != 0                 \
2247                            && ((VALUE) & ~2147483647) != ~2147483647))) \
2248    : (C) == 'N' ? ((unsigned HOST_WIDE_INT) ((VALUE) + 0xffff) < 0xffff) \
2249    : (C) == 'O' ? ((unsigned HOST_WIDE_INT) ((VALUE) + 0x4000) < 0x8000) \
2250    : (C) == 'P' ? ((VALUE) != 0 && (((VALUE) & ~0x0000ffff) == 0))      \
2251    : 0)
2252
2253 /* Similar, but for floating constants, and defining letters G and H.
2254    Here VALUE is the CONST_DOUBLE rtx itself.  */
2255
2256 /* For Mips
2257
2258   'G'   : Floating point 0 */
2259
2260 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
2261   ((C) == 'G'                                                           \
2262    && (VALUE) == CONST0_RTX (GET_MODE (VALUE)))
2263
2264 /* Letters in the range `Q' through `U' may be defined in a
2265    machine-dependent fashion to stand for arbitrary operand types.
2266    The machine description macro `EXTRA_CONSTRAINT' is passed the
2267    operand as its first argument and the constraint letter as its
2268    second operand.
2269
2270    `Q'  is for mips16 GP relative constants
2271    `R'  is for memory references which take 1 word for the instruction.
2272    `S'  is for references to extern items which are PIC for OSF/rose.
2273    `T'  is for memory addresses that can be used to load two words.  */
2274
2275 #define EXTRA_CONSTRAINT(OP,CODE)                                       \
2276   (((CODE) == 'T')        ? double_memory_operand (OP, GET_MODE (OP))   \
2277    : ((CODE) == 'Q')      ? (GET_CODE (OP) == CONST                     \
2278                              && mips16_gp_offset_p (OP))                \
2279    : (GET_CODE (OP) != MEM) ? FALSE                                     \
2280    : ((CODE) == 'R')      ? simple_memory_operand (OP, GET_MODE (OP))   \
2281    : ((CODE) == 'S')      ? (HALF_PIC_P () && CONSTANT_P (OP)           \
2282                              && HALF_PIC_ADDRESS_P (OP))                \
2283    : FALSE)
2284
2285 /* Given an rtx X being reloaded into a reg required to be
2286    in class CLASS, return the class of reg to actually use.
2287    In general this is just CLASS; but on some machines
2288    in some cases it is preferable to use a more restrictive class.  */
2289
2290 #define PREFERRED_RELOAD_CLASS(X,CLASS)                                 \
2291   ((CLASS) != ALL_REGS                                                  \
2292    ? (! TARGET_MIPS16                                                   \
2293       ? (CLASS)                                                         \
2294       : ((CLASS) != GR_REGS                                             \
2295          ? (CLASS)                                                      \
2296          : M16_REGS))                                                   \
2297    : ((GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT                      \
2298        || GET_MODE_CLASS (GET_MODE (X)) == MODE_COMPLEX_FLOAT)          \
2299       ? (TARGET_SOFT_FLOAT                                              \
2300          ? (TARGET_MIPS16 ? M16_REGS : GR_REGS)                         \
2301          : FP_REGS)                                                     \
2302       : ((GET_MODE_CLASS (GET_MODE (X)) == MODE_INT                     \
2303           || GET_MODE (X) == VOIDmode)                                  \
2304          ? (TARGET_MIPS16 ? M16_REGS : GR_REGS)                         \
2305          : (CLASS))))
2306
2307 /* Certain machines have the property that some registers cannot be
2308    copied to some other registers without using memory.  Define this
2309    macro on those machines to be a C expression that is non-zero if
2310    objects of mode MODE in registers of CLASS1 can only be copied to
2311    registers of class CLASS2 by storing a register of CLASS1 into
2312    memory and loading that memory location into a register of CLASS2.
2313
2314    Do not define this macro if its value would always be zero.  */
2315
2316 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)                   \
2317   ((!TARGET_DEBUG_H_MODE                                                \
2318     && GET_MODE_CLASS (MODE) == MODE_INT                                \
2319     && ((CLASS1 == FP_REGS && GR_REG_CLASS_P (CLASS2))                  \
2320         || (GR_REG_CLASS_P (CLASS1) && CLASS2 == FP_REGS)))             \
2321    || (TARGET_FLOAT64 && !TARGET_64BIT && (MODE) == DFmode              \
2322        && ((GR_REG_CLASS_P (CLASS1) && CLASS2 == FP_REGS)               \
2323            || (GR_REG_CLASS_P (CLASS2) && CLASS1 == FP_REGS))))
2324
2325 /* The HI and LO registers can only be reloaded via the general
2326    registers.  Condition code registers can only be loaded to the
2327    general registers, and from the floating point registers.  */
2328
2329 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)                    \
2330   mips_secondary_reload_class (CLASS, MODE, X, 1)
2331 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)                   \
2332   mips_secondary_reload_class (CLASS, MODE, X, 0)
2333
2334 /* Return the maximum number of consecutive registers
2335    needed to represent mode MODE in a register of class CLASS.  */
2336
2337 #define CLASS_UNITS(mode, size)                                         \
2338   ((GET_MODE_SIZE (mode) + (size) - 1) / (size))
2339
2340 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
2341   ((CLASS) == FP_REGS                                                   \
2342    ? (TARGET_FLOAT64                                                    \
2343       ? CLASS_UNITS (MODE, 8)                                           \
2344       : 2 * CLASS_UNITS (MODE, 8))                                      \
2345    : CLASS_UNITS (MODE, UNITS_PER_WORD))
2346
2347 /* If defined, gives a class of registers that cannot be used as the
2348    operand of a SUBREG that changes the mode of the object illegally.
2349    When FP regs are larger than integer regs... Er, anyone remember what
2350    goes wrong?
2351
2352    In little-endian mode, the hi-lo registers are numbered backwards,
2353    so (subreg:SI (reg:DI hi) 0) gets the high word instead of the low
2354    word as intended.  */
2355
2356 #define CLASS_CANNOT_CHANGE_MODE                                        \
2357   (TARGET_BIG_ENDIAN                                                    \
2358    ? (TARGET_FLOAT64 && ! TARGET_64BIT ? FP_REGS : NO_REGS)             \
2359    : (TARGET_FLOAT64 && ! TARGET_64BIT ? HI_AND_FP_REGS : HI_REG))
2360
2361 /* Defines illegal mode changes for CLASS_CANNOT_CHANGE_MODE.  */
2362
2363 #define CLASS_CANNOT_CHANGE_MODE_P(FROM,TO) \
2364   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO))
2365 \f
2366 /* Stack layout; function entry, exit and calling.  */
2367
2368 /* Define this if pushing a word on the stack
2369    makes the stack pointer a smaller address.  */
2370 #define STACK_GROWS_DOWNWARD
2371
2372 /* Define this if the nominal address of the stack frame
2373    is at the high-address end of the local variables;
2374    that is, each additional local variable allocated
2375    goes at a more negative offset in the frame.  */
2376 /* #define FRAME_GROWS_DOWNWARD */
2377
2378 /* Offset within stack frame to start allocating local variables at.
2379    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
2380    first local allocated.  Otherwise, it is the offset to the BEGINNING
2381    of the first local allocated.  */
2382 #define STARTING_FRAME_OFFSET                                           \
2383   (current_function_outgoing_args_size                                  \
2384    + (TARGET_ABICALLS ? MIPS_STACK_ALIGN (UNITS_PER_WORD) : 0))
2385
2386 /* Offset from the stack pointer register to an item dynamically
2387    allocated on the stack, e.g., by `alloca'.
2388
2389    The default value for this macro is `STACK_POINTER_OFFSET' plus the
2390    length of the outgoing arguments.  The default is correct for most
2391    machines.  See `function.c' for details.
2392
2393    The MIPS ABI states that functions which dynamically allocate the
2394    stack must not have 0 for STACK_DYNAMIC_OFFSET, since it looks like
2395    we are trying to create a second frame pointer to the function, so
2396    allocate some stack space to make it happy.
2397
2398    However, the linker currently complains about linking any code that
2399    dynamically allocates stack space, and there seems to be a bug in
2400    STACK_DYNAMIC_OFFSET, so don't define this right now.  */
2401
2402 #if 0
2403 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
2404   ((current_function_outgoing_args_size == 0 && current_function_calls_alloca) \
2405         ? 4*UNITS_PER_WORD                                              \
2406         : current_function_outgoing_args_size)
2407 #endif
2408
2409 /* The return address for the current frame is in r31 is this is a leaf
2410    function.  Otherwise, it is on the stack.  It is at a variable offset
2411    from sp/fp/ap, so we define a fake hard register rap which is a
2412    poiner to the return address on the stack.  This always gets eliminated
2413    during reload to be either the frame pointer or the stack pointer plus
2414    an offset.  */
2415
2416 /* ??? This definition fails for leaf functions.  There is currently no
2417    general solution for this problem.  */
2418
2419 /* ??? There appears to be no way to get the return address of any previous
2420    frame except by disassembling instructions in the prologue/epilogue.
2421    So currently we support only the current frame.  */
2422
2423 #define RETURN_ADDR_RTX(count, frame)                   \
2424   ((count == 0)                                         \
2425    ? gen_rtx_MEM (Pmode, gen_rtx_REG (Pmode, RETURN_ADDRESS_POINTER_REGNUM))\
2426    : (rtx) 0)
2427
2428 /* Structure to be filled in by compute_frame_size with register
2429    save masks, and offsets for the current function.  */
2430
2431 struct mips_frame_info
2432 {
2433   long total_size;              /* # bytes that the entire frame takes up */
2434   long var_size;                /* # bytes that variables take up */
2435   long args_size;               /* # bytes that outgoing arguments take up */
2436   long extra_size;              /* # bytes of extra gunk */
2437   int  gp_reg_size;             /* # bytes needed to store gp regs */
2438   int  fp_reg_size;             /* # bytes needed to store fp regs */
2439   long mask;                    /* mask of saved gp registers */
2440   long fmask;                   /* mask of saved fp registers */
2441   long gp_save_offset;          /* offset from vfp to store gp registers */
2442   long fp_save_offset;          /* offset from vfp to store fp registers */
2443   long gp_sp_offset;            /* offset from new sp to store gp registers */
2444   long fp_sp_offset;            /* offset from new sp to store fp registers */
2445   int  initialized;             /* != 0 if frame size already calculated */
2446   int  num_gp;                  /* number of gp registers saved */
2447   int  num_fp;                  /* number of fp registers saved */
2448   long insns_len;               /* length of insns; mips16 only */
2449 };
2450
2451 extern struct mips_frame_info current_frame_info;
2452
2453 /* If defined, this macro specifies a table of register pairs used to
2454    eliminate unneeded registers that point into the stack frame.  If
2455    it is not defined, the only elimination attempted by the compiler
2456    is to replace references to the frame pointer with references to
2457    the stack pointer.
2458
2459    The definition of this macro is a list of structure
2460    initializations, each of which specifies an original and
2461    replacement register.
2462
2463    On some machines, the position of the argument pointer is not
2464    known until the compilation is completed.  In such a case, a
2465    separate hard register must be used for the argument pointer.
2466    This register can be eliminated by replacing it with either the
2467    frame pointer or the argument pointer, depending on whether or not
2468    the frame pointer has been eliminated.
2469
2470    In this case, you might specify:
2471         #define ELIMINABLE_REGS  \
2472         {{ARG_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
2473          {ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM}, \
2474          {FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}}
2475
2476    Note that the elimination of the argument pointer with the stack
2477    pointer is specified first since that is the preferred elimination.
2478
2479    The eliminations to $17 are only used on the mips16.  See the
2480    definition of HARD_FRAME_POINTER_REGNUM.  */
2481
2482 #define ELIMINABLE_REGS                                                 \
2483 {{ ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM},                         \
2484  { ARG_POINTER_REGNUM,   GP_REG_FIRST + 30},                            \
2485  { ARG_POINTER_REGNUM,   GP_REG_FIRST + 17},                            \
2486  { RETURN_ADDRESS_POINTER_REGNUM, STACK_POINTER_REGNUM},                \
2487  { RETURN_ADDRESS_POINTER_REGNUM, GP_REG_FIRST + 30},                   \
2488  { RETURN_ADDRESS_POINTER_REGNUM, GP_REG_FIRST + 17},                   \
2489  { RETURN_ADDRESS_POINTER_REGNUM, GP_REG_FIRST + 31},                   \
2490  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                         \
2491  { FRAME_POINTER_REGNUM, GP_REG_FIRST + 30},                            \
2492  { FRAME_POINTER_REGNUM, GP_REG_FIRST + 17}}
2493
2494 /* A C expression that returns non-zero if the compiler is allowed to
2495    try to replace register number FROM-REG with register number
2496    TO-REG.  This macro need only be defined if `ELIMINABLE_REGS' is
2497    defined, and will usually be the constant 1, since most of the
2498    cases preventing register elimination are things that the compiler
2499    already knows about.
2500
2501    When not in mips16 and mips64, we can always eliminate to the
2502    frame pointer.  We can eliminate to the stack pointer unless
2503    a frame pointer is needed.  In mips16 mode, we need a frame
2504    pointer for a large frame; otherwise, reload may be unable
2505    to compute the address of a local variable, since there is
2506    no way to add a large constant to the stack pointer
2507    without using a temporary register.
2508
2509    In mips16, for some instructions (eg lwu), we can't eliminate the
2510    frame pointer for the stack pointer.  These instructions are
2511    only generated in TARGET_64BIT mode.
2512    */
2513
2514 #define CAN_ELIMINATE(FROM, TO)                                         \
2515   (((FROM) == RETURN_ADDRESS_POINTER_REGNUM && (! leaf_function_p ()    \
2516    || (TO == GP_REG_FIRST + 31 && leaf_function_p)))                    \
2517   || ((FROM) != RETURN_ADDRESS_POINTER_REGNUM                           \
2518    && ((TO) == HARD_FRAME_POINTER_REGNUM                                \
2519    || ((TO) == STACK_POINTER_REGNUM && ! frame_pointer_needed           \
2520        && ! (TARGET_MIPS16 && TARGET_64BIT)                             \
2521        && (! TARGET_MIPS16                                              \
2522            || compute_frame_size (get_frame_size ()) < 32768)))))
2523
2524 /* This macro is similar to `INITIAL_FRAME_POINTER_OFFSET'.  It
2525    specifies the initial difference between the specified pair of
2526    registers.  This macro must be defined if `ELIMINABLE_REGS' is
2527    defined.  */
2528
2529 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                     \
2530 {  compute_frame_size (get_frame_size ());                               \
2531   if (TARGET_MIPS16 && (FROM) == FRAME_POINTER_REGNUM                    \
2532       && (TO) == HARD_FRAME_POINTER_REGNUM)                              \
2533     (OFFSET) = - current_function_outgoing_args_size;                    \
2534   else if ((FROM) == FRAME_POINTER_REGNUM)                               \
2535     (OFFSET) = 0;                                                        \
2536   else if (TARGET_MIPS16 && (FROM) == ARG_POINTER_REGNUM                 \
2537            && (TO) == HARD_FRAME_POINTER_REGNUM)                         \
2538     (OFFSET) = (current_frame_info.total_size                            \
2539                 - current_function_outgoing_args_size                    \
2540                 - ((mips_abi != ABI_32                                   \
2541                     && mips_abi != ABI_O64                               \
2542                     && mips_abi != ABI_EABI)                             \
2543                    ? current_function_pretend_args_size                  \
2544                    : 0));                                                \
2545   else if ((FROM) == ARG_POINTER_REGNUM)                                 \
2546     (OFFSET) = (current_frame_info.total_size                            \
2547                 - ((mips_abi != ABI_32                                   \
2548                     && mips_abi != ABI_O64                               \
2549                     && mips_abi != ABI_EABI)                             \
2550                    ? current_function_pretend_args_size                  \
2551                    : 0));                                                \
2552   /* Some ABIs store 64 bits to the stack, but Pmode is 32 bits,         \
2553      so we must add 4 bytes to the offset to get the right value.  */    \
2554   else if ((FROM) == RETURN_ADDRESS_POINTER_REGNUM)                      \
2555   {                                                                      \
2556    if (leaf_function_p ())                                               \
2557       (OFFSET) = 0;                                                      \
2558    else (OFFSET) = current_frame_info.gp_sp_offset                       \
2559                + ((UNITS_PER_WORD - (POINTER_SIZE / BITS_PER_UNIT))      \
2560                   * (BYTES_BIG_ENDIAN != 0));                            \
2561   }                                                                      \
2562   else                                                                   \
2563     abort();                                                             \
2564 }
2565
2566 /* If we generate an insn to push BYTES bytes,
2567    this says how many the stack pointer really advances by.
2568    On the VAX, sp@- in a byte insn really pushes a word.  */
2569
2570 /* #define PUSH_ROUNDING(BYTES) 0 */
2571
2572 /* If defined, the maximum amount of space required for outgoing
2573    arguments will be computed and placed into the variable
2574    `current_function_outgoing_args_size'.  No space will be pushed
2575    onto the stack for each call; instead, the function prologue
2576    should increase the stack frame size by this amount.
2577
2578    It is not proper to define both `PUSH_ROUNDING' and
2579    `ACCUMULATE_OUTGOING_ARGS'.  */
2580 #define ACCUMULATE_OUTGOING_ARGS 1
2581
2582 /* Offset from the argument pointer register to the first argument's
2583    address.  On some machines it may depend on the data type of the
2584    function.
2585
2586    If `ARGS_GROW_DOWNWARD', this is the offset to the location above
2587    the first argument's address.
2588
2589    On the MIPS, we must skip the first argument position if we are
2590    returning a structure or a union, to account for its address being
2591    passed in $4.  However, at the current time, this produces a compiler
2592    that can't bootstrap, so comment it out for now.  */
2593
2594 #if 0
2595 #define FIRST_PARM_OFFSET(FNDECL)                                       \
2596   (FNDECL != 0                                                          \
2597    && TREE_TYPE (FNDECL) != 0                                           \
2598    && TREE_TYPE (TREE_TYPE (FNDECL)) != 0                               \
2599    && (TREE_CODE (TREE_TYPE (TREE_TYPE (FNDECL))) == RECORD_TYPE        \
2600        || TREE_CODE (TREE_TYPE (TREE_TYPE (FNDECL))) == UNION_TYPE)     \
2601                 ? UNITS_PER_WORD                                        \
2602                 : 0)
2603 #else
2604 #define FIRST_PARM_OFFSET(FNDECL) 0
2605 #endif
2606
2607 /* When a parameter is passed in a register, stack space is still
2608    allocated for it.  For the MIPS, stack space must be allocated, cf
2609    Asm Lang Prog Guide page 7-8.
2610
2611    BEWARE that some space is also allocated for non existing arguments
2612    in register. In case an argument list is of form GF used registers
2613    are a0 (a2,a3), but we should push over a1...  */
2614
2615 #define REG_PARM_STACK_SPACE(FNDECL)    \
2616   ((MAX_ARGS_IN_REGISTERS*UNITS_PER_WORD) - FIRST_PARM_OFFSET (FNDECL))
2617
2618 /* Define this if it is the responsibility of the caller to
2619    allocate the area reserved for arguments passed in registers.
2620    If `ACCUMULATE_OUTGOING_ARGS' is also defined, the only effect
2621    of this macro is to determine whether the space is included in
2622    `current_function_outgoing_args_size'.  */
2623 #define OUTGOING_REG_PARM_STACK_SPACE
2624
2625 /* Align stack frames on 64 bits (Double Word ).  */
2626 #ifndef STACK_BOUNDARY
2627 #define STACK_BOUNDARY 64
2628 #endif
2629
2630 /* Make sure 4 words are always allocated on the stack.  */
2631
2632 #ifndef STACK_ARGS_ADJUST
2633 #define STACK_ARGS_ADJUST(SIZE)                                         \
2634 {                                                                       \
2635   if (SIZE.constant < 4 * UNITS_PER_WORD)                               \
2636     SIZE.constant = 4 * UNITS_PER_WORD;                                 \
2637 }
2638 #endif
2639
2640 \f
2641 /* A C expression that should indicate the number of bytes of its
2642    own arguments that a function pops on returning, or 0
2643    if the function pops no arguments and the caller must therefore
2644    pop them all after the function returns.
2645
2646    FUNDECL is the declaration node of the function (as a tree).
2647
2648    FUNTYPE is a C variable whose value is a tree node that
2649    describes the function in question.  Normally it is a node of
2650    type `FUNCTION_TYPE' that describes the data type of the function.
2651    From this it is possible to obtain the data types of the value
2652    and arguments (if known).
2653
2654    When a call to a library function is being considered, FUNTYPE
2655    will contain an identifier node for the library function.  Thus,
2656    if you need to distinguish among various library functions, you
2657    can do so by their names.  Note that "library function" in this
2658    context means a function used to perform arithmetic, whose name
2659    is known specially in the compiler and was not mentioned in the
2660    C code being compiled.
2661
2662    STACK-SIZE is the number of bytes of arguments passed on the
2663    stack.  If a variable number of bytes is passed, it is zero, and
2664    argument popping will always be the responsibility of the
2665    calling function.  */
2666
2667 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
2668
2669
2670 /* Symbolic macros for the registers used to return integer and floating
2671    point values.  */
2672
2673 #define GP_RETURN (GP_REG_FIRST + 2)
2674 #define FP_RETURN ((TARGET_SOFT_FLOAT) ? GP_RETURN : (FP_REG_FIRST + 0))
2675
2676 /* Symbolic macros for the first/last argument registers.  */
2677
2678 #define GP_ARG_FIRST (GP_REG_FIRST + 4)
2679 #define GP_ARG_LAST  (GP_REG_FIRST + 7)
2680 #define FP_ARG_FIRST (FP_REG_FIRST + 12)
2681 #define FP_ARG_LAST  (FP_REG_FIRST + 15)
2682
2683 #define MAX_ARGS_IN_REGISTERS   4
2684
2685 /* Define how to find the value returned by a library function
2686    assuming the value has mode MODE.  Because we define
2687    PROMOTE_FUNCTION_RETURN, we must promote the mode just as
2688    PROMOTE_MODE does.  */
2689
2690 #define LIBCALL_VALUE(MODE)                                             \
2691   gen_rtx (REG,                                                         \
2692            ((GET_MODE_CLASS (MODE) != MODE_INT                          \
2693              || GET_MODE_SIZE (MODE) >= 4)                              \
2694             ? (MODE)                                                    \
2695             : SImode),                                                  \
2696            ((GET_MODE_CLASS (MODE) == MODE_FLOAT                        \
2697              && (! TARGET_SINGLE_FLOAT                                  \
2698                  || GET_MODE_SIZE (MODE) <= 4))                         \
2699             ? FP_RETURN                                                 \
2700             : GP_RETURN))
2701
2702 /* Define how to find the value returned by a function.
2703    VALTYPE is the data type of the value (as a tree).
2704    If the precise function being called is known, FUNC is its FUNCTION_DECL;
2705    otherwise, FUNC is 0.  */
2706
2707 #define FUNCTION_VALUE(VALTYPE, FUNC) LIBCALL_VALUE (TYPE_MODE (VALTYPE))
2708
2709
2710 /* 1 if N is a possible register number for a function value.
2711    On the MIPS, R2 R3 and F0 F2 are the only register thus used.
2712    Currently, R2 and F0 are only implemented  here (C has no complex type)  */
2713
2714 #define FUNCTION_VALUE_REGNO_P(N) ((N) == GP_RETURN || (N) == FP_RETURN)
2715
2716 /* 1 if N is a possible register number for function argument passing.
2717    We have no FP argument registers when soft-float.  When FP registers
2718    are 32 bits, we can't directly reference the odd numbered ones.  */
2719
2720 #define FUNCTION_ARG_REGNO_P(N)                                 \
2721   (((N) >= GP_ARG_FIRST && (N) <= GP_ARG_LAST)                  \
2722    || ((! TARGET_SOFT_FLOAT                                     \
2723        && ((N) >= FP_ARG_FIRST && (N) <= FP_ARG_LAST)           \
2724        && (TARGET_FLOAT64 || (0 == (N) % 2)))                   \
2725        && ! fixed_regs[N]))
2726
2727 /* A C expression which can inhibit the returning of certain function
2728    values in registers, based on the type of value.  A nonzero value says
2729    to return the function value in memory, just as large structures are
2730    always returned.  Here TYPE will be a C expression of type
2731    `tree', representing the data type of the value.
2732
2733    Note that values of mode `BLKmode' must be explicitly
2734    handled by this macro.  Also, the option `-fpcc-struct-return'
2735    takes effect regardless of this macro.  On most systems, it is
2736    possible to leave the macro undefined; this causes a default
2737    definition to be used, whose value is the constant 1 for BLKmode
2738    values, and 0 otherwise.
2739
2740    GCC normally converts 1 byte structures into chars, 2 byte
2741    structs into shorts, and 4 byte structs into ints, and returns
2742    them this way.  Defining the following macro overrides this,
2743    to give us MIPS cc compatibility.  */
2744
2745 #define RETURN_IN_MEMORY(TYPE)  \
2746   (TYPE_MODE (TYPE) == BLKmode)
2747 \f
2748
2749 #define TARGET_FLOAT_FORMAT IEEE_FLOAT_FORMAT
2750
2751 \f
2752 /* Define a data type for recording info about an argument list
2753    during the scan of that argument list.  This data type should
2754    hold all necessary information about the function itself
2755    and about the args processed so far, enough to enable macros
2756    such as FUNCTION_ARG to determine where the next arg should go.
2757
2758    On the mips16, we need to keep track of which floating point
2759    arguments were passed in general registers, but would have been
2760    passed in the FP regs if this were a 32 bit function, so that we
2761    can move them to the FP regs if we wind up calling a 32 bit
2762    function.  We record this information in fp_code, encoded in base
2763    four.  A zero digit means no floating point argument, a one digit
2764    means an SFmode argument, and a two digit means a DFmode argument,
2765    and a three digit is not used.  The low order digit is the first
2766    argument.  Thus 6 == 1 * 4 + 2 means a DFmode argument followed by
2767    an SFmode argument.  ??? A more sophisticated approach will be
2768    needed if MIPS_ABI != ABI_32.  */
2769
2770 typedef struct mips_args {
2771   int gp_reg_found;             /* whether a gp register was found yet */
2772   unsigned int arg_number;      /* argument number */
2773   unsigned int arg_words;       /* # total words the arguments take */
2774   unsigned int fp_arg_words;    /* # words for FP args (MIPS_EABI only) */
2775   int last_arg_fp;              /* nonzero if last arg was FP (EABI only) */
2776   int fp_code;                  /* Mode of FP arguments (mips16) */
2777   unsigned int num_adjusts;     /* number of adjustments made */
2778                                 /* Adjustments made to args pass in regs.  */
2779                                 /* ??? The size is doubled to work around a
2780                                    bug in the code that sets the adjustments
2781                                    in function_arg.  */
2782   int prototype;                /* True if the function has a prototype.  */
2783   struct rtx_def *adjust[MAX_ARGS_IN_REGISTERS*2];
2784 } CUMULATIVE_ARGS;
2785
2786 /* Initialize a variable CUM of type CUMULATIVE_ARGS
2787    for a call to a function whose data type is FNTYPE.
2788    For a library call, FNTYPE is 0.
2789
2790 */
2791
2792 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT)               \
2793   init_cumulative_args (&CUM, FNTYPE, LIBNAME)                          \
2794
2795 /* Update the data in CUM to advance over an argument
2796    of mode MODE and data type TYPE.
2797    (TYPE is null for libcalls where that information may not be available.)  */
2798
2799 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
2800   function_arg_advance (&CUM, MODE, TYPE, NAMED)
2801
2802 /* Determine where to put an argument to a function.
2803    Value is zero to push the argument on the stack,
2804    or a hard register in which to store the argument.
2805
2806    MODE is the argument's machine mode.
2807    TYPE is the data type of the argument (as a tree).
2808     This is null for libcalls where that information may
2809     not be available.
2810    CUM is a variable of type CUMULATIVE_ARGS which gives info about
2811     the preceding args and about the function being called.
2812    NAMED is nonzero if this argument is a named parameter
2813     (otherwise it is an extra parameter matching an ellipsis).  */
2814
2815 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
2816   function_arg( &CUM, MODE, TYPE, NAMED)
2817
2818 /* For an arg passed partly in registers and partly in memory,
2819    this is the number of registers used.
2820    For args passed entirely in registers or entirely in memory, zero.  */
2821
2822 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
2823   function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
2824
2825 /* If defined, a C expression that gives the alignment boundary, in
2826    bits, of an argument with the specified mode and type.  If it is
2827    not defined,  `PARM_BOUNDARY' is used for all arguments.  */
2828
2829 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE)                               \
2830   (((TYPE) != 0)                                                        \
2831         ? ((TYPE_ALIGN(TYPE) <= PARM_BOUNDARY)                          \
2832                 ? PARM_BOUNDARY                                         \
2833                 : TYPE_ALIGN(TYPE))                                     \
2834         : ((GET_MODE_ALIGNMENT(MODE) <= PARM_BOUNDARY)                  \
2835                 ? PARM_BOUNDARY                                         \
2836                 : GET_MODE_ALIGNMENT(MODE)))
2837
2838 \f
2839 /* Tell prologue and epilogue if register REGNO should be saved / restored.  */
2840
2841 #define MUST_SAVE_REGISTER(regno) \
2842  ((regs_ever_live[regno] && !call_used_regs[regno])                     \
2843   || (regno == HARD_FRAME_POINTER_REGNUM && frame_pointer_needed)       \
2844   || (regno == (GP_REG_FIRST + 31) && regs_ever_live[GP_REG_FIRST + 31]))
2845
2846 /* ALIGN FRAMES on double word boundaries */
2847 #ifndef MIPS_STACK_ALIGN
2848 #define MIPS_STACK_ALIGN(LOC) (((LOC) + 7) & ~7)
2849 #endif
2850
2851 \f
2852 /* Define the `__builtin_va_list' type for the ABI.  */
2853 #define BUILD_VA_LIST_TYPE(VALIST) \
2854   (VALIST) = mips_build_va_list ()
2855
2856 /* Implement `va_start' for varargs and stdarg.  */
2857 #define EXPAND_BUILTIN_VA_START(stdarg, valist, nextarg) \
2858   mips_va_start (stdarg, valist, nextarg)
2859
2860 /* Implement `va_arg'.  */
2861 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
2862   mips_va_arg (valist, type)
2863 \f
2864 /* Output assembler code to FILE to increment profiler label # LABELNO
2865    for profiling a function entry.  */
2866
2867 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
2868 {                                                                       \
2869   if (TARGET_MIPS16)                                                    \
2870     sorry ("mips16 function profiling");                                \
2871   fprintf (FILE, "\t.set\tnoat\n");                                     \
2872   fprintf (FILE, "\tmove\t%s,%s\t\t# save current return address\n",    \
2873            reg_names[GP_REG_FIRST + 1], reg_names[GP_REG_FIRST + 31]);  \
2874   fprintf (FILE,                                                        \
2875            "\t%s\t%s,%s,%d\t\t# _mcount pops 2 words from  stack\n",    \
2876            TARGET_64BIT ? "dsubu" : "subu",                             \
2877            reg_names[STACK_POINTER_REGNUM],                             \
2878            reg_names[STACK_POINTER_REGNUM],                             \
2879            Pmode == DImode ? 16 : 8);                                   \
2880   fprintf (FILE, "\tjal\t_mcount\n");                                   \
2881   fprintf (FILE, "\t.set\tat\n");                                       \
2882 }
2883
2884 /* Define this macro if the code for function profiling should come
2885    before the function prologue.  Normally, the profiling code comes
2886    after.  */
2887
2888 /* #define PROFILE_BEFORE_PROLOGUE */
2889
2890 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
2891    the stack pointer does not matter.  The value is tested only in
2892    functions that have frame pointers.
2893    No definition is equivalent to always zero.  */
2894
2895 #define EXIT_IGNORE_STACK 1
2896
2897 \f
2898 /* A C statement to output, on the stream FILE, assembler code for a
2899    block of data that contains the constant parts of a trampoline.
2900    This code should not include a label--the label is taken care of
2901    automatically.  */
2902
2903 #define TRAMPOLINE_TEMPLATE(STREAM)                                      \
2904 {                                                                        \
2905   fprintf (STREAM, "\t.word\t0x03e00821\t\t# move   $1,$31\n");         \
2906   fprintf (STREAM, "\t.word\t0x04110001\t\t# bgezal $0,.+8\n");         \
2907   fprintf (STREAM, "\t.word\t0x00000000\t\t# nop\n");                   \
2908   if (Pmode == DImode)                                                  \
2909     {                                                                   \
2910       fprintf (STREAM, "\t.word\t0xdfe30014\t\t# ld     $3,20($31)\n"); \
2911       fprintf (STREAM, "\t.word\t0xdfe2001c\t\t# ld     $2,28($31)\n"); \
2912     }                                                                   \
2913   else                                                                  \
2914     {                                                                   \
2915       fprintf (STREAM, "\t.word\t0x8fe30014\t\t# lw     $3,20($31)\n"); \
2916       fprintf (STREAM, "\t.word\t0x8fe20018\t\t# lw     $2,24($31)\n"); \
2917     }                                                                   \
2918   fprintf (STREAM, "\t.word\t0x0060c821\t\t# move   $25,$3 (abicalls)\n"); \
2919   fprintf (STREAM, "\t.word\t0x00600008\t\t# jr     $3\n");             \
2920   fprintf (STREAM, "\t.word\t0x0020f821\t\t# move   $31,$1\n");         \
2921   if (Pmode == DImode)                                                  \
2922     {                                                                   \
2923       fprintf (STREAM, "\t.dword\t0x00000000\t\t# <function address>\n"); \
2924       fprintf (STREAM, "\t.dword\t0x00000000\t\t# <static chain value>\n"); \
2925     }                                                                   \
2926   else                                                                  \
2927     {                                                                   \
2928       fprintf (STREAM, "\t.word\t0x00000000\t\t# <function address>\n"); \
2929       fprintf (STREAM, "\t.word\t0x00000000\t\t# <static chain value>\n"); \
2930     }                                                                   \
2931 }
2932
2933 /* A C expression for the size in bytes of the trampoline, as an
2934    integer.  */
2935
2936 #define TRAMPOLINE_SIZE (32 + (Pmode == DImode ? 16 : 8))
2937
2938 /* Alignment required for trampolines, in bits.  */
2939
2940 #define TRAMPOLINE_ALIGNMENT (Pmode == DImode ? 64 : 32)
2941
2942 /* INITIALIZE_TRAMPOLINE calls this library function to flush
2943    program and data caches.  */
2944
2945 #ifndef CACHE_FLUSH_FUNC
2946 #define CACHE_FLUSH_FUNC "_flush_cache"
2947 #endif
2948
2949 /* A C statement to initialize the variable parts of a trampoline.
2950    ADDR is an RTX for the address of the trampoline; FNADDR is an
2951    RTX for the address of the nested function; STATIC_CHAIN is an
2952    RTX for the static chain value that should be passed to the
2953    function when it is called.  */
2954
2955 #define INITIALIZE_TRAMPOLINE(ADDR, FUNC, CHAIN)                            \
2956 {                                                                           \
2957   rtx addr = ADDR;                                                          \
2958   if (Pmode == DImode)                                                      \
2959     {                                                                       \
2960       emit_move_insn (gen_rtx_MEM (DImode, plus_constant (addr, 32)), FUNC); \
2961       emit_move_insn (gen_rtx_MEM (DImode, plus_constant (addr, 40)), CHAIN);\
2962     }                                                                       \
2963   else                                                                      \
2964     {                                                                       \
2965       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (addr, 32)), FUNC); \
2966       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (addr, 36)), CHAIN);\
2967     }                                                                       \
2968                                                                             \
2969   /* Flush both caches.  We need to flush the data cache in case            \
2970      the system has a write-back cache.  */                                 \
2971   /* ??? Should check the return value for errors.  */                      \
2972   if (mips_cache_flush_func && mips_cache_flush_func[0])                    \
2973     emit_library_call (gen_rtx_SYMBOL_REF (Pmode, mips_cache_flush_func),   \
2974                        0, VOIDmode, 3, addr, Pmode,                         \
2975                        GEN_INT (TRAMPOLINE_SIZE), TYPE_MODE (integer_type_node),\
2976                        GEN_INT (3), TYPE_MODE (integer_type_node));         \
2977 }
2978 \f
2979 /* Addressing modes, and classification of registers for them.  */
2980
2981 /* #define HAVE_POST_INCREMENT 0 */
2982 /* #define HAVE_POST_DECREMENT 0 */
2983
2984 /* #define HAVE_PRE_DECREMENT 0 */
2985 /* #define HAVE_PRE_INCREMENT 0 */
2986
2987 /* These assume that REGNO is a hard or pseudo reg number.
2988    They give nonzero only if REGNO is a hard reg of the suitable class
2989    or a pseudo reg currently allocated to a suitable hard reg.
2990    These definitions are NOT overridden anywhere.  */
2991
2992 #define BASE_REG_P(regno, mode)                                 \
2993   (TARGET_MIPS16                                                \
2994    ? (M16_REG_P (regno)                                         \
2995       || (regno) == FRAME_POINTER_REGNUM                        \
2996       || (regno) == ARG_POINTER_REGNUM                          \
2997       || ((regno) == STACK_POINTER_REGNUM                       \
2998           && (GET_MODE_SIZE (mode) == 4                         \
2999               || GET_MODE_SIZE (mode) == 8)))                   \
3000    : GP_REG_P (regno))
3001
3002 #define GP_REG_OR_PSEUDO_STRICT_P(regno, mode)                              \
3003   BASE_REG_P((regno < FIRST_PSEUDO_REGISTER) ? (int) regno : reg_renumber[regno], \
3004              (mode))
3005
3006 #define GP_REG_OR_PSEUDO_NONSTRICT_P(regno, mode) \
3007   (((regno) >= FIRST_PSEUDO_REGISTER) || (BASE_REG_P ((regno), (mode))))
3008
3009 #define REGNO_OK_FOR_INDEX_P(regno)     0
3010 #define REGNO_MODE_OK_FOR_BASE_P(regno, mode) \
3011   GP_REG_OR_PSEUDO_STRICT_P ((regno), (mode))
3012
3013 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
3014    and check its validity for a certain class.
3015    We have two alternate definitions for each of them.
3016    The usual definition accepts all pseudo regs; the other rejects them all.
3017    The symbol REG_OK_STRICT causes the latter definition to be used.
3018
3019    Most source files want to accept pseudo regs in the hope that
3020    they will get allocated to the class that the insn wants them to be in.
3021    Some source files that are used after register allocation
3022    need to be strict.  */
3023
3024 #ifndef REG_OK_STRICT
3025 #define REG_MODE_OK_FOR_BASE_P(X, MODE) \
3026   mips_reg_mode_ok_for_base_p (X, MODE, 0)
3027 #else
3028 #define REG_MODE_OK_FOR_BASE_P(X, MODE) \
3029   mips_reg_mode_ok_for_base_p (X, MODE, 1)
3030 #endif
3031
3032 #define REG_OK_FOR_INDEX_P(X) 0
3033
3034 \f
3035 /* Maximum number of registers that can appear in a valid memory address.  */
3036
3037 #define MAX_REGS_PER_ADDRESS 1
3038
3039 /* A C compound statement with a conditional `goto LABEL;' executed
3040    if X (an RTX) is a legitimate memory address on the target
3041    machine for a memory operand of mode MODE.
3042
3043    It usually pays to define several simpler macros to serve as
3044    subroutines for this one.  Otherwise it may be too complicated
3045    to understand.
3046
3047    This macro must exist in two variants: a strict variant and a
3048    non-strict one.  The strict variant is used in the reload pass.
3049    It must be defined so that any pseudo-register that has not been
3050    allocated a hard register is considered a memory reference.  In
3051    contexts where some kind of register is required, a
3052    pseudo-register with no hard register must be rejected.
3053
3054    The non-strict variant is used in other passes.  It must be
3055    defined to accept all pseudo-registers in every context where
3056    some kind of register is required.
3057
3058    Compiler source files that want to use the strict variant of
3059    this macro define the macro `REG_OK_STRICT'.  You should use an
3060    `#ifdef REG_OK_STRICT' conditional to define the strict variant
3061    in that case and the non-strict variant otherwise.
3062
3063    Typically among the subroutines used to define
3064    `GO_IF_LEGITIMATE_ADDRESS' are subroutines to check for
3065    acceptable registers for various purposes (one for base
3066    registers, one for index registers, and so on).  Then only these
3067    subroutine macros need have two variants; the higher levels of
3068    macros may be the same whether strict or not.
3069
3070    Normally, constant addresses which are the sum of a `symbol_ref'
3071    and an integer are stored inside a `const' RTX to mark them as
3072    constant.  Therefore, there is no need to recognize such sums
3073    specifically as legitimate addresses.  Normally you would simply
3074    recognize any `const' as legitimate.
3075
3076    Usually `PRINT_OPERAND_ADDRESS' is not prepared to handle
3077    constant sums that are not marked with  `const'.  It assumes
3078    that a naked `plus' indicates indexing.  If so, then you *must*
3079    reject such naked constant sums as illegitimate addresses, so
3080    that none of them will be given to `PRINT_OPERAND_ADDRESS'.
3081
3082    On some machines, whether a symbolic address is legitimate
3083    depends on the section that the address refers to.  On these
3084    machines, define the macro `ENCODE_SECTION_INFO' to store the
3085    information into the `symbol_ref', and then check for it here.
3086    When you see a `const', you will have to look inside it to find
3087    the `symbol_ref' in order to determine the section.  */
3088
3089 #if 1
3090 #define GO_PRINTF(x)    fprintf(stderr, (x))
3091 #define GO_PRINTF2(x,y) fprintf(stderr, (x), (y))
3092 #define GO_DEBUG_RTX(x) debug_rtx(x)
3093
3094 #else
3095 #define GO_PRINTF(x)
3096 #define GO_PRINTF2(x,y)
3097 #define GO_DEBUG_RTX(x)
3098 #endif
3099
3100 #ifdef REG_OK_STRICT
3101 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
3102 {                                               \
3103   if (mips_legitimate_address_p (MODE, X, 1))   \
3104     goto ADDR;                                  \
3105 }
3106 #else
3107 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
3108 {                                               \
3109   if (mips_legitimate_address_p (MODE, X, 0))   \
3110     goto ADDR;                                  \
3111 }
3112 #endif
3113
3114 /* A C expression that is 1 if the RTX X is a constant which is a
3115    valid address.  This is defined to be the same as `CONSTANT_P (X)',
3116    but rejecting CONST_DOUBLE.  */
3117 /* When pic, we must reject addresses of the form symbol+large int.
3118    This is because an instruction `sw $4,s+70000' needs to be converted
3119    by the assembler to `lw $at,s($gp);sw $4,70000($at)'.  Normally the
3120    assembler would use $at as a temp to load in the large offset.  In this
3121    case $at is already in use.  We convert such problem addresses to
3122    `la $5,s;sw $4,70000($5)' via LEGITIMIZE_ADDRESS.  */
3123 /* ??? SGI Irix 6 assembler fails for CONST address, so reject them.  */
3124 #define CONSTANT_ADDRESS_P(X)                                           \
3125   ((GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF             \
3126     || GET_CODE (X) == CONST_INT || GET_CODE (X) == HIGH                \
3127     || (GET_CODE (X) == CONST                                           \
3128         && ! (flag_pic && pic_address_needs_scratch (X))                \
3129         && (mips_abi == ABI_32                                          \
3130             || mips_abi == ABI_O64                                      \
3131             || mips_abi == ABI_EABI)))                                  \
3132    && (!HALF_PIC_P () || !HALF_PIC_ADDRESS_P (X)))
3133
3134 /* Define this, so that when PIC, reload won't try to reload invalid
3135    addresses which require two reload registers.  */
3136
3137 #define LEGITIMATE_PIC_OPERAND_P(X)  (! pic_address_needs_scratch (X))
3138
3139 /* Nonzero if the constant value X is a legitimate general operand.
3140    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
3141
3142    At present, GAS doesn't understand li.[sd], so don't allow it
3143    to be generated at present.  Also, the MIPS assembler does not
3144    grok li.d Infinity.  */
3145
3146 /* ??? SGI Irix 6 assembler fails for CONST address, so reject them.
3147    Note that the Irix 6 assembler problem may already be fixed.
3148    Note also that the GET_CODE (X) == CONST test catches the mips16
3149    gp pseudo reg (see mips16_gp_pseudo_reg) deciding it is not
3150    a LEGITIMATE_CONSTANT.  If we ever want mips16 and ABI_N32 or
3151    ABI_64 to work together, we'll need to fix this.  */
3152 #define LEGITIMATE_CONSTANT_P(X)                                        \
3153   ((GET_CODE (X) != CONST_DOUBLE                                        \
3154     || mips_const_double_ok (X, GET_MODE (X)))                          \
3155    && ! (GET_CODE (X) == CONST                                          \
3156          && ! TARGET_GAS                                                \
3157          && (mips_abi == ABI_N32                                        \
3158              || mips_abi == ABI_64))                                    \
3159    && (! TARGET_MIPS16 || mips16_constant (X, GET_MODE (X), 0, 0)))
3160
3161 /* A C compound statement that attempts to replace X with a valid
3162    memory address for an operand of mode MODE.  WIN will be a C
3163    statement label elsewhere in the code; the macro definition may
3164    use
3165
3166           GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN);
3167
3168    to avoid further processing if the address has become legitimate.
3169
3170    X will always be the result of a call to `break_out_memory_refs',
3171    and OLDX will be the operand that was given to that function to
3172    produce X.
3173
3174    The code generated by this macro should not alter the
3175    substructure of X.  If it transforms X into a more legitimate
3176    form, it should assign X (which will always be a C variable) a
3177    new value.
3178
3179    It is not necessary for this macro to come up with a legitimate
3180    address.  The compiler has standard ways of doing so in all
3181    cases.  In fact, it is safe for this macro to do nothing.  But
3182    often a machine-dependent strategy can generate better code.
3183
3184    For the MIPS, transform:
3185
3186         memory(X + <large int>)
3187
3188    into:
3189
3190         Y = <large int> & ~0x7fff;
3191         Z = X + Y
3192         memory (Z + (<large int> & 0x7fff));
3193
3194    This is for CSE to find several similar references, and only use one Z.
3195
3196    When PIC, convert addresses of the form memory (symbol+large int) to
3197    memory (reg+large int).  */
3198
3199
3200 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                             \
3201 {                                                                       \
3202   register rtx xinsn = (X);                                             \
3203                                                                         \
3204   if (TARGET_DEBUG_B_MODE)                                              \
3205     {                                                                   \
3206       GO_PRINTF ("\n========== LEGITIMIZE_ADDRESS\n");                  \
3207       GO_DEBUG_RTX (xinsn);                                             \
3208     }                                                                   \
3209                                                                         \
3210   if (mips_split_addresses && mips_check_split (X, MODE))               \
3211     {                                                                   \
3212       /* ??? Is this ever executed?  */                                 \
3213       X = gen_rtx_LO_SUM (Pmode,                                        \
3214                           copy_to_mode_reg (Pmode,                      \
3215                                             gen_rtx (HIGH, Pmode, X)),  \
3216                           X);                                           \
3217       goto WIN;                                                         \
3218     }                                                                   \
3219                                                                         \
3220   if (GET_CODE (xinsn) == CONST                                         \
3221       && ((flag_pic && pic_address_needs_scratch (xinsn))               \
3222           /* ??? SGI's Irix 6 assembler can't handle CONST.  */         \
3223           || (mips_abi != ABI_32                                        \
3224               && mips_abi != ABI_O64                                    \
3225               && mips_abi != ABI_EABI)))                                \
3226     {                                                                   \
3227       rtx ptr_reg = gen_reg_rtx (Pmode);                                \
3228       rtx constant = XEXP (XEXP (xinsn, 0), 1);                         \
3229                                                                         \
3230       emit_move_insn (ptr_reg, XEXP (XEXP (xinsn, 0), 0));              \
3231                                                                         \
3232       X = gen_rtx_PLUS (Pmode, ptr_reg, constant);                      \
3233       if (SMALL_INT (constant))                                         \
3234         goto WIN;                                                       \
3235       /* Otherwise we fall through so the code below will fix the       \
3236          constant.  */                                                  \
3237       xinsn = X;                                                        \
3238     }                                                                   \
3239                                                                         \
3240   if (GET_CODE (xinsn) == PLUS)                                         \
3241     {                                                                   \
3242       register rtx xplus0 = XEXP (xinsn, 0);                            \
3243       register rtx xplus1 = XEXP (xinsn, 1);                            \
3244       register enum rtx_code code0 = GET_CODE (xplus0);                 \
3245       register enum rtx_code code1 = GET_CODE (xplus1);                 \
3246                                                                         \
3247       if (code0 != REG && code1 == REG)                                 \
3248         {                                                               \
3249           xplus0 = XEXP (xinsn, 1);                                     \
3250           xplus1 = XEXP (xinsn, 0);                                     \
3251           code0 = GET_CODE (xplus0);                                    \
3252           code1 = GET_CODE (xplus1);                                    \
3253         }                                                               \
3254                                                                         \
3255       if (code0 == REG && REG_MODE_OK_FOR_BASE_P (xplus0, MODE)         \
3256           && code1 == CONST_INT && !SMALL_INT (xplus1))                 \
3257         {                                                               \
3258           rtx int_reg = gen_reg_rtx (Pmode);                            \
3259           rtx ptr_reg = gen_reg_rtx (Pmode);                            \
3260                                                                         \
3261           emit_move_insn (int_reg,                                      \
3262                           GEN_INT (INTVAL (xplus1) & ~ 0x7fff));        \
3263                                                                         \
3264           emit_insn (gen_rtx_SET (VOIDmode,                             \
3265                                   ptr_reg,                              \
3266                                   gen_rtx_PLUS (Pmode, xplus0, int_reg))); \
3267                                                                         \
3268           X = plus_constant (ptr_reg, INTVAL (xplus1) & 0x7fff);        \
3269           goto WIN;                                                     \
3270         }                                                               \
3271     }                                                                   \
3272                                                                         \
3273   if (TARGET_DEBUG_B_MODE)                                              \
3274     GO_PRINTF ("LEGITIMIZE_ADDRESS could not fix.\n");                  \
3275 }
3276
3277
3278 /* A C statement or compound statement with a conditional `goto
3279    LABEL;' executed if memory address X (an RTX) can have different
3280    meanings depending on the machine mode of the memory reference it
3281    is used for.
3282
3283    Autoincrement and autodecrement addresses typically have
3284    mode-dependent effects because the amount of the increment or
3285    decrement is the size of the operand being addressed.  Some
3286    machines have other mode-dependent addresses.  Many RISC machines
3287    have no mode-dependent addresses.
3288
3289    You may assume that ADDR is a valid address for the machine.  */
3290
3291 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL) {}
3292
3293
3294 /* Define this macro if references to a symbol must be treated
3295    differently depending on something about the variable or
3296    function named by the symbol (such as what section it is in).
3297
3298    The macro definition, if any, is executed immediately after the
3299    rtl for DECL has been created and stored in `DECL_RTL (DECL)'.
3300    The value of the rtl will be a `mem' whose address is a
3301    `symbol_ref'.
3302
3303    The usual thing for this macro to do is to a flag in the
3304    `symbol_ref' (such as `SYMBOL_REF_FLAG') or to store a modified
3305    name string in the `symbol_ref' (if one bit is not enough
3306    information).
3307
3308    The best way to modify the name string is by adding text to the
3309    beginning, with suitable punctuation to prevent any ambiguity.
3310    Allocate the new name in `saveable_obstack'.  You will have to
3311    modify `ASM_OUTPUT_LABELREF' to remove and decode the added text
3312    and output the name accordingly.
3313
3314    You can also check the information stored in the `symbol_ref' in
3315    the definition of `GO_IF_LEGITIMATE_ADDRESS' or
3316    `PRINT_OPERAND_ADDRESS'.
3317
3318    When optimizing for the $gp pointer, SYMBOL_REF_FLAG is set for all
3319    small objects.
3320
3321    When generating embedded PIC code, SYMBOL_REF_FLAG is set for
3322    symbols which are not in the .text section.
3323
3324    When generating mips16 code, SYMBOL_REF_FLAG is set for string
3325    constants which are put in the .text section.  We also record the
3326    total length of all such strings; this total is used to decide
3327    whether we need to split the constant table, and need not be
3328    precisely correct.
3329
3330    When not mips16 code nor embedded PIC, if a symbol is in a
3331    gp addresable section, SYMBOL_REF_FLAG is set prevent gcc from
3332    splitting the reference so that gas can generate a gp relative
3333    reference.
3334
3335    When TARGET_EMBEDDED_DATA is set, we assume that all const
3336    variables will be stored in ROM, which is too far from %gp to use
3337    %gprel addressing.  Note that (1) we include "extern const"
3338    variables in this, which mips_select_section doesn't, and (2) we
3339    can't always tell if they're really const (they might be const C++
3340    objects with non-const constructors), so we err on the side of
3341    caution and won't use %gprel anyway (otherwise we'd have to defer
3342    this decision to the linker/loader).  The handling of extern consts
3343    is why the DECL_INITIAL macros differ from mips_select_section.
3344
3345    If you are changing this macro, you should look at
3346    mips_select_section and see if it needs a similar change.  */
3347
3348 #define ENCODE_SECTION_INFO(DECL, FIRST)                                \
3349 do                                                                      \
3350   {                                                                     \
3351     if (TARGET_MIPS16)                                                  \
3352       {                                                                 \
3353         if ((FIRST) && TREE_CODE (DECL) == STRING_CST                   \
3354             && ! flag_writable_strings                                  \
3355             /* If this string is from a function, and the function will \
3356                go in a gnu linkonce section, then we can't directly     \
3357                access the string.  This gets an assembler error         \
3358                "unsupported PC relative reference to different section".\
3359                If we modify SELECT_SECTION to put it in function_section\
3360                instead of text_section, it still fails because          \
3361                DECL_SECTION_NAME isn't set until assemble_start_function.\
3362                If we fix that, it still fails because strings are shared\
3363                among multiple functions, and we have cross section      \
3364                references again.  We force it to work by putting string \
3365                addresses in the constant pool and indirecting.  */      \
3366             && (! current_function_decl                                 \
3367                 || ! DECL_ONE_ONLY (current_function_decl)))            \
3368           {                                                             \
3369             SYMBOL_REF_FLAG (XEXP (TREE_CST_RTL (DECL), 0)) = 1;        \
3370             mips_string_length += TREE_STRING_LENGTH (DECL);            \
3371           }                                                             \
3372       }                                                                 \
3373                                                                         \
3374     if (TARGET_EMBEDDED_DATA                                            \
3375         && (TREE_CODE (DECL) == VAR_DECL                                \
3376             && TREE_READONLY (DECL) && !TREE_SIDE_EFFECTS (DECL))       \
3377             && (!DECL_INITIAL (DECL)                                    \
3378                 || TREE_CONSTANT (DECL_INITIAL (DECL))))                \
3379       {                                                                 \
3380         SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 0;                \
3381       }                                                                 \
3382                                                                         \
3383     else if (TARGET_EMBEDDED_PIC)                                       \
3384       {                                                                 \
3385         if (TREE_CODE (DECL) == VAR_DECL)                               \
3386           SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 1;              \
3387         else if (TREE_CODE (DECL) == FUNCTION_DECL)                     \
3388           SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 0;              \
3389         else if (TREE_CODE (DECL) == STRING_CST                         \
3390                  && ! flag_writable_strings)                            \
3391           SYMBOL_REF_FLAG (XEXP (TREE_CST_RTL (DECL), 0)) = 0;          \
3392         else                                                            \
3393           SYMBOL_REF_FLAG (XEXP (TREE_CST_RTL (DECL), 0)) = 1;          \
3394       }                                                                 \
3395                                                                         \
3396     else if (TREE_CODE (DECL) == VAR_DECL                               \
3397              && DECL_SECTION_NAME (DECL) != NULL_TREE                   \
3398              && (0 == strcmp (TREE_STRING_POINTER (DECL_SECTION_NAME (DECL)), \
3399                               ".sdata")                                 \
3400                 || 0 == strcmp (TREE_STRING_POINTER (DECL_SECTION_NAME (DECL)),\
3401                               ".sbss")))                                \
3402       {                                                                 \
3403         SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 1;                \
3404       }                                                                 \
3405                                                                         \
3406     /* We can not perform GP optimizations on variables which are in    \
3407        specific sections, except for .sdata and .sbss which are         \
3408        handled above.  */                                               \
3409     else if (TARGET_GP_OPT && TREE_CODE (DECL) == VAR_DECL              \
3410              && DECL_SECTION_NAME (DECL) == NULL_TREE)                  \
3411       {                                                                 \
3412         int size = int_size_in_bytes (TREE_TYPE (DECL));                \
3413                                                                         \
3414         if (size > 0 && size <= mips_section_threshold)                 \
3415           SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 1;              \
3416       }                                                                 \
3417                                                                         \
3418     else if (HALF_PIC_P ())                                             \
3419       {                                                                 \
3420         if (FIRST)                                                      \
3421           HALF_PIC_ENCODE (DECL);                                       \
3422       }                                                                 \
3423   }                                                                     \
3424 while (0)
3425
3426 /* This handles the magic '..CURRENT_FUNCTION' symbol, which means
3427    'the start of the function that this code is output in'.  */
3428
3429 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
3430   if (strcmp (NAME, "..CURRENT_FUNCTION") == 0)                         \
3431     asm_fprintf ((FILE), "%U%s",                                        \
3432                  XSTR (XEXP (DECL_RTL (current_function_decl), 0), 0)); \
3433   else                                                                  \
3434     asm_fprintf ((FILE), "%U%s", (NAME))
3435
3436 /* The mips16 wants the constant pool to be after the function,
3437    because the PC relative load instructions use unsigned offsets.  */
3438
3439 #define CONSTANT_POOL_BEFORE_FUNCTION (! TARGET_MIPS16)
3440
3441 #define ASM_OUTPUT_POOL_EPILOGUE(FILE, FNNAME, FNDECL, SIZE)    \
3442   mips_string_length = 0;
3443
3444 #if 0
3445 /* In mips16 mode, put most string constants after the function.  */
3446 #define CONSTANT_AFTER_FUNCTION_P(tree)                         \
3447   (TARGET_MIPS16 && mips16_constant_after_function_p (tree))
3448 #endif
3449 \f
3450 /* Specify the machine mode that this machine uses
3451    for the index in the tablejump instruction.
3452    ??? Using HImode in mips16 mode can cause overflow.  However, the
3453    overflow is no more likely than the overflow in a branch
3454    instruction.  Large functions can currently break in both ways.  */
3455 #define CASE_VECTOR_MODE \
3456   (TARGET_MIPS16 ? HImode : Pmode == DImode ? DImode : SImode)
3457
3458 /* Define as C expression which evaluates to nonzero if the tablejump
3459    instruction expects the table to contain offsets from the address of the
3460    table.
3461    Do not define this if the table should contain absolute addresses.  */
3462 #define CASE_VECTOR_PC_RELATIVE (TARGET_MIPS16)
3463
3464 /* Define this as 1 if `char' should by default be signed; else as 0.  */
3465 #ifndef DEFAULT_SIGNED_CHAR
3466 #define DEFAULT_SIGNED_CHAR 1
3467 #endif
3468
3469 /* Max number of bytes we can move from memory to memory
3470    in one reasonably fast instruction.  */
3471 #define MOVE_MAX (TARGET_64BIT ? 8 : 4)
3472 #define MAX_MOVE_MAX 8
3473
3474 /* Define this macro as a C expression which is nonzero if
3475    accessing less than a word of memory (i.e. a `char' or a
3476    `short') is no faster than accessing a word of memory, i.e., if
3477    such access require more than one instruction or if there is no
3478    difference in cost between byte and (aligned) word loads.
3479
3480    On RISC machines, it tends to generate better code to define
3481    this as 1, since it avoids making a QI or HI mode register.  */
3482 #define SLOW_BYTE_ACCESS 1
3483
3484 /* We assume that the store-condition-codes instructions store 0 for false
3485    and some other value for true.  This is the value stored for true.  */
3486
3487 #define STORE_FLAG_VALUE 1
3488
3489 /* Define this to be nonzero if shift instructions ignore all but the low-order
3490    few bits.  */
3491 #define SHIFT_COUNT_TRUNCATED 1
3492
3493 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
3494    is done just by pretending it is already truncated.  */
3495 /* In 64 bit mode, 32 bit instructions require that register values be properly
3496    sign-extended to 64 bits.  As a result, a truncate is not a no-op if it
3497    converts a value >32 bits to a value <32 bits.  */
3498 /* ??? This results in inefficient code for 64 bit to 32 conversions.
3499    Something needs to be done about this.  Perhaps not use any 32 bit
3500    instructions?  Perhaps use PROMOTE_MODE?  */
3501 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) \
3502   (TARGET_64BIT ? ((INPREC) <= 32 || (OUTPREC) > 32) : 1)
3503
3504 /* Specify the machine mode that pointers have.
3505    After generation of rtl, the compiler makes no further distinction
3506    between pointers and any other objects of this machine mode.
3507
3508    For MIPS we make pointers are the smaller of longs and gp-registers.  */
3509
3510 #ifndef Pmode
3511 #define Pmode ((TARGET_LONG64 && TARGET_64BIT) ? DImode : SImode)
3512 #endif
3513
3514 /* A function address in a call instruction
3515    is a word address (for indexing purposes)
3516    so give the MEM rtx a words's mode.  */
3517
3518 #define FUNCTION_MODE (Pmode == DImode ? DImode : SImode)
3519
3520 /* Define TARGET_MEM_FUNCTIONS if we want to use calls to memcpy and
3521    memset, instead of the BSD functions bcopy and bzero.  */
3522
3523 #if defined(MIPS_SYSV) || defined(OSF_OS)
3524 #define TARGET_MEM_FUNCTIONS
3525 #endif
3526
3527 \f
3528 /* A part of a C `switch' statement that describes the relative
3529    costs of constant RTL expressions.  It must contain `case'
3530    labels for expression codes `const_int', `const', `symbol_ref',
3531    `label_ref' and `const_double'.  Each case must ultimately reach
3532    a `return' statement to return the relative cost of the use of
3533    that kind of constant value in an expression.  The cost may
3534    depend on the precise value of the constant, which is available
3535    for examination in X.
3536
3537    CODE is the expression code--redundant, since it can be obtained
3538    with `GET_CODE (X)'.  */
3539
3540 #define CONST_COSTS(X,CODE,OUTER_CODE)                                  \
3541   case CONST_INT:                                                       \
3542     if (! TARGET_MIPS16)                                                \
3543       {                                                                 \
3544         /* Always return 0, since we don't have different sized         \
3545            instructions, hence different costs according to Richard     \
3546            Kenner */                                                    \
3547         return 0;                                                       \
3548       }                                                                 \
3549     if ((OUTER_CODE) == SET)                                            \
3550       {                                                                 \
3551         if (INTVAL (X) >= 0 && INTVAL (X) < 0x100)                      \
3552           return 0;                                                     \
3553         else if ((INTVAL (X) >= 0 && INTVAL (X) < 0x10000)              \
3554                  || (INTVAL (X) < 0 && INTVAL (X) > -0x100))            \
3555           return COSTS_N_INSNS (1);                                     \
3556         else                                                            \
3557           return COSTS_N_INSNS (2);                                     \
3558       }                                                                 \
3559     /* A PLUS could be an address.  We don't want to force an address   \
3560        to use a register, so accept any signed 16 bit value without     \
3561        complaint.  */                                                   \
3562     if ((OUTER_CODE) == PLUS                                            \
3563         && INTVAL (X) >= -0x8000 && INTVAL (X) < 0x8000)                \
3564       return 0;                                                         \
3565     /* A number between 1 and 8 inclusive is efficient for a shift.     \
3566        Otherwise, we will need an extended instruction.  */             \
3567     if ((OUTER_CODE) == ASHIFT || (OUTER_CODE) == ASHIFTRT              \
3568         || (OUTER_CODE) == LSHIFTRT)                                    \
3569       {                                                                 \
3570         if (INTVAL (X) >= 1 && INTVAL (X) <= 8)                         \
3571           return 0;                                                     \
3572         return COSTS_N_INSNS (1);                                       \
3573       }                                                                 \
3574     /* We can use cmpi for an xor with an unsigned 16 bit value.  */    \
3575     if ((OUTER_CODE) == XOR                                             \
3576         && INTVAL (X) >= 0 && INTVAL (X) < 0x10000)                     \
3577       return 0;                                                         \
3578     /* We may be able to use slt or sltu for a comparison with a        \
3579        signed 16 bit value.  (The boundary conditions aren't quite      \
3580        right, but this is just a heuristic anyhow.)  */                 \
3581     if (((OUTER_CODE) == LT || (OUTER_CODE) == LE                       \
3582          || (OUTER_CODE) == GE || (OUTER_CODE) == GT                    \
3583          || (OUTER_CODE) == LTU || (OUTER_CODE) == LEU                  \
3584          || (OUTER_CODE) == GEU || (OUTER_CODE) == GTU)                 \
3585         && INTVAL (X) >= -0x8000 && INTVAL (X) < 0x8000)                \
3586       return 0;                                                         \
3587     /* Equality comparisons with 0 are cheap.  */                       \
3588     if (((OUTER_CODE) == EQ || (OUTER_CODE) == NE)                      \
3589         && INTVAL (X) == 0)                                             \
3590       return 0;                                                         \
3591                                                                         \
3592     /* Otherwise, work out the cost to load the value into a            \
3593        register.  */                                                    \
3594     if (INTVAL (X) >= 0 && INTVAL (X) < 0x100)                          \
3595       return COSTS_N_INSNS (1);                                         \
3596     else if ((INTVAL (X) >= 0 && INTVAL (X) < 0x10000)                  \
3597              || (INTVAL (X) < 0 && INTVAL (X) > -0x100))                \
3598       return COSTS_N_INSNS (2);                                         \
3599     else                                                                \
3600       return COSTS_N_INSNS (3);                                         \
3601                                                                         \
3602   case LABEL_REF:                                                       \
3603     return COSTS_N_INSNS (2);                                           \
3604                                                                         \
3605   case CONST:                                                           \
3606     {                                                                   \
3607       rtx offset = const0_rtx;                                          \
3608       rtx symref = eliminate_constant_term (XEXP (X, 0), &offset);      \
3609                                                                         \
3610       if (TARGET_MIPS16 && mips16_gp_offset_p (X))                      \
3611         {                                                               \
3612           /* Treat this like a signed 16 bit CONST_INT.  */             \
3613           if ((OUTER_CODE) == PLUS)                                     \
3614             return 0;                                                   \
3615           else if ((OUTER_CODE) == SET)                                 \
3616             return COSTS_N_INSNS (1);                                   \
3617           else                                                          \
3618             return COSTS_N_INSNS (2);                                   \
3619         }                                                               \
3620                                                                         \
3621       if (GET_CODE (symref) == LABEL_REF)                               \
3622         return COSTS_N_INSNS (2);                                       \
3623                                                                         \
3624       if (GET_CODE (symref) != SYMBOL_REF)                              \
3625         return COSTS_N_INSNS (4);                                       \
3626                                                                         \
3627       /* let's be paranoid....  */                                      \
3628       if (INTVAL (offset) < -32768 || INTVAL (offset) > 32767)          \
3629         return COSTS_N_INSNS (2);                                       \
3630                                                                         \
3631       return COSTS_N_INSNS (SYMBOL_REF_FLAG (symref) ? 1 : 2);          \
3632     }                                                                   \
3633                                                                         \
3634   case SYMBOL_REF:                                                      \
3635     return COSTS_N_INSNS (SYMBOL_REF_FLAG (X) ? 1 : 2);                 \
3636                                                                         \
3637   case CONST_DOUBLE:                                                    \
3638     {                                                                   \
3639       rtx high, low;                                                    \
3640       if (TARGET_MIPS16)                                                \
3641         return COSTS_N_INSNS (4);                                       \
3642       split_double (X, &high, &low);                                    \
3643       return COSTS_N_INSNS ((high == CONST0_RTX (GET_MODE (high))       \
3644                              || low == CONST0_RTX (GET_MODE (low)))     \
3645                             ? 2 : 4);                                   \
3646     }
3647
3648 /* Like `CONST_COSTS' but applies to nonconstant RTL expressions.
3649    This can be used, for example, to indicate how costly a multiply
3650    instruction is.  In writing this macro, you can use the construct
3651    `COSTS_N_INSNS (N)' to specify a cost equal to N fast instructions.
3652
3653    This macro is optional; do not define it if the default cost
3654    assumptions are adequate for the target machine.
3655
3656    If -mdebugd is used, change the multiply cost to 2, so multiply by
3657    a constant isn't converted to a series of shifts.  This helps
3658    strength reduction, and also makes it easier to identify what the
3659    compiler is doing.  */
3660
3661 /* ??? Fix this to be right for the R8000.  */
3662 #define RTX_COSTS(X,CODE,OUTER_CODE)                                    \
3663   case MEM:                                                             \
3664     {                                                                   \
3665       int num_words = (GET_MODE_SIZE (GET_MODE (X)) > UNITS_PER_WORD) ? 2 : 1; \
3666       if (simple_memory_operand (X, GET_MODE (X)))                      \
3667         return COSTS_N_INSNS (num_words);                               \
3668                                                                         \
3669       return COSTS_N_INSNS (2*num_words);                               \
3670     }                                                                   \
3671                                                                         \
3672   case FFS:                                                             \
3673     return COSTS_N_INSNS (6);                                           \
3674                                                                         \
3675   case NOT:                                                             \
3676     return COSTS_N_INSNS ((GET_MODE (X) == DImode && !TARGET_64BIT) ? 2 : 1); \
3677                                                                         \
3678   case AND:                                                             \
3679   case IOR:                                                             \
3680   case XOR:                                                             \
3681     if (GET_MODE (X) == DImode && !TARGET_64BIT)                        \
3682       return COSTS_N_INSNS (2);                                         \
3683                                                                         \
3684     break;                                                              \
3685                                                                         \
3686   case ASHIFT:                                                          \
3687   case ASHIFTRT:                                                        \
3688   case LSHIFTRT:                                                        \
3689     if (GET_MODE (X) == DImode && !TARGET_64BIT)                        \
3690       return COSTS_N_INSNS ((GET_CODE (XEXP (X, 1)) == CONST_INT) ? 4 : 12); \
3691                                                                         \
3692     break;                                                              \
3693                                                                         \
3694   case ABS:                                                             \
3695     {                                                                   \
3696       enum machine_mode xmode = GET_MODE (X);                           \
3697       if (xmode == SFmode || xmode == DFmode)                           \
3698         return COSTS_N_INSNS (1);                                       \
3699                                                                         \
3700       return COSTS_N_INSNS (4);                                         \
3701     }                                                                   \
3702                                                                         \
3703   case PLUS:                                                            \
3704   case MINUS:                                                           \
3705     {                                                                   \
3706       enum machine_mode xmode = GET_MODE (X);                           \
3707       if (xmode == SFmode || xmode == DFmode)                           \
3708         {                                                               \
3709           if (TUNE_MIPS3000                                             \
3710               || TUNE_MIPS3900)                                         \
3711             return COSTS_N_INSNS (2);                                   \
3712           else if (TUNE_MIPS6000)                                       \
3713             return COSTS_N_INSNS (3);                                   \
3714           else                                                          \
3715             return COSTS_N_INSNS (6);                                   \
3716         }                                                               \
3717                                                                         \
3718       if (xmode == DImode && !TARGET_64BIT)                             \
3719         return COSTS_N_INSNS (4);                                       \
3720                                                                         \
3721       break;                                                            \
3722     }                                                                   \
3723                                                                         \
3724   case NEG:                                                             \
3725     if (GET_MODE (X) == DImode && !TARGET_64BIT)                        \
3726       return 4;                                                         \
3727                                                                         \
3728     break;                                                              \
3729                                                                         \
3730   case MULT:                                                            \
3731     {                                                                   \
3732       enum machine_mode xmode = GET_MODE (X);                           \
3733       if (xmode == SFmode)                                              \
3734         {                                                               \
3735           if (TUNE_MIPS3000                             \
3736               || TUNE_MIPS3900                          \
3737               || TUNE_MIPS5000)                         \
3738             return COSTS_N_INSNS (4);                                   \
3739           else if (TUNE_MIPS6000)                               \
3740             return COSTS_N_INSNS (5);                                   \
3741           else                                                          \
3742             return COSTS_N_INSNS (7);                                   \
3743         }                                                               \
3744                                                                         \
3745       if (xmode == DFmode)                                              \
3746         {                                                               \
3747           if (TUNE_MIPS3000                             \
3748               || TUNE_MIPS3900                          \
3749               || TUNE_MIPS5000)                         \
3750             return COSTS_N_INSNS (5);                                   \
3751           else if (TUNE_MIPS6000)                               \
3752             return COSTS_N_INSNS (6);                                   \
3753           else                                                          \
3754             return COSTS_N_INSNS (8);                                   \
3755         }                                                               \
3756                                                                         \
3757       if (TUNE_MIPS3000)                                        \
3758         return COSTS_N_INSNS (12);                                      \
3759       else if (TUNE_MIPS3900)                           \
3760         return COSTS_N_INSNS (2);                                       \
3761       else if (TUNE_MIPS6000)                           \
3762         return COSTS_N_INSNS (17);                                      \
3763       else if (TUNE_MIPS5000)                           \
3764         return COSTS_N_INSNS (5);                                       \
3765       else                                                              \
3766         return COSTS_N_INSNS (10);                                      \
3767     }                                                                   \
3768                                                                         \
3769   case DIV:                                                             \
3770   case MOD:                                                             \
3771     {                                                                   \
3772       enum machine_mode xmode = GET_MODE (X);                           \
3773       if (xmode == SFmode)                                              \
3774         {                                                               \
3775           if (TUNE_MIPS3000                             \
3776               || TUNE_MIPS3900)                         \
3777             return COSTS_N_INSNS (12);                                  \
3778           else if (TUNE_MIPS6000)                               \
3779             return COSTS_N_INSNS (15);                                  \
3780           else                                                          \
3781             return COSTS_N_INSNS (23);                                  \
3782         }                                                               \
3783                                                                         \
3784       if (xmode == DFmode)                                              \
3785         {                                                               \
3786           if (TUNE_MIPS3000                             \
3787               || TUNE_MIPS3900)                         \
3788             return COSTS_N_INSNS (19);                                  \
3789           else if (TUNE_MIPS6000)                               \
3790             return COSTS_N_INSNS (16);                                  \
3791           else                                                          \
3792             return COSTS_N_INSNS (36);                                  \
3793         }                                                               \
3794     }                                                                   \
3795     /* fall through */                                                  \
3796                                                                         \
3797   case UDIV:                                                            \
3798   case UMOD:                                                            \
3799     if (TUNE_MIPS3000                                   \
3800         || TUNE_MIPS3900)                                       \
3801       return COSTS_N_INSNS (35);                                        \
3802     else if (TUNE_MIPS6000)                             \
3803       return COSTS_N_INSNS (38);                                        \
3804     else if (TUNE_MIPS5000)                             \
3805       return COSTS_N_INSNS (36);                                        \
3806     else                                                                \
3807       return COSTS_N_INSNS (69);                                        \
3808                                                                         \
3809   case SIGN_EXTEND:                                                     \
3810     /* A sign extend from SImode to DImode in 64 bit mode is often      \
3811        zero instructions, because the result can often be used          \
3812        directly by another instruction; we'll call it one.  */          \
3813     if (TARGET_64BIT && GET_MODE (X) == DImode                          \
3814         && GET_MODE (XEXP (X, 0)) == SImode)                            \
3815       return COSTS_N_INSNS (1);                                         \
3816     else                                                                \
3817       return COSTS_N_INSNS (2);                                         \
3818                                                                         \
3819   case ZERO_EXTEND:                                                     \
3820     if (TARGET_64BIT && GET_MODE (X) == DImode                          \
3821         && GET_MODE (XEXP (X, 0)) == SImode)                            \
3822       return COSTS_N_INSNS (2);                                         \
3823     else                                                                \
3824       return COSTS_N_INSNS (1);
3825
3826 /* An expression giving the cost of an addressing mode that
3827    contains ADDRESS.  If not defined, the cost is computed from the
3828    form of the ADDRESS expression and the `CONST_COSTS' values.
3829
3830    For most CISC machines, the default cost is a good approximation
3831    of the true cost of the addressing mode.  However, on RISC
3832    machines, all instructions normally have the same length and
3833    execution time.  Hence all addresses will have equal costs.
3834
3835    In cases where more than one form of an address is known, the
3836    form with the lowest cost will be used.  If multiple forms have
3837    the same, lowest, cost, the one that is the most complex will be
3838    used.
3839
3840    For example, suppose an address that is equal to the sum of a
3841    register and a constant is used twice in the same basic block.
3842    When this macro is not defined, the address will be computed in
3843    a register and memory references will be indirect through that
3844    register.  On machines where the cost of the addressing mode
3845    containing the sum is no higher than that of a simple indirect
3846    reference, this will produce an additional instruction and
3847    possibly require an additional register.  Proper specification
3848    of this macro eliminates this overhead for such machines.
3849
3850    Similar use of this macro is made in strength reduction of loops.
3851
3852    ADDRESS need not be valid as an address.  In such a case, the
3853    cost is not relevant and can be any value; invalid addresses
3854    need not be assigned a different cost.
3855
3856    On machines where an address involving more than one register is
3857    as cheap as an address computation involving only one register,
3858    defining `ADDRESS_COST' to reflect this can cause two registers
3859    to be live over a region of code where only one would have been
3860    if `ADDRESS_COST' were not defined in that manner.  This effect
3861    should be considered in the definition of this macro.
3862    Equivalent costs should probably only be given to addresses with
3863    different numbers of registers on machines with lots of registers.
3864
3865    This macro will normally either not be defined or be defined as
3866    a constant.  */
3867
3868 #define ADDRESS_COST(ADDR) (REG_P (ADDR) ? 1 : mips_address_cost (ADDR))
3869
3870 /* A C expression for the cost of moving data from a register in
3871    class FROM to one in class TO.  The classes are expressed using
3872    the enumeration values such as `GENERAL_REGS'.  A value of 2 is
3873    the default; other values are interpreted relative to that.
3874
3875    It is not required that the cost always equal 2 when FROM is the
3876    same as TO; on some machines it is expensive to move between
3877    registers if they are not general registers.
3878
3879    If reload sees an insn consisting of a single `set' between two
3880    hard registers, and if `REGISTER_MOVE_COST' applied to their
3881    classes returns a value of 2, reload does not check to ensure
3882    that the constraints of the insn are met.  Setting a cost of
3883    other than 2 will allow reload to verify that the constraints are
3884    met.  You should do this if the `movM' pattern's constraints do
3885    not allow such copying.
3886
3887    ??? We make make the cost of moving from HI/LO/HILO/MD into general
3888    registers the same as for one of moving general registers to
3889    HI/LO/HILO/MD for TARGET_MIPS16 in order to prevent allocating a
3890    pseudo to HI/LO/HILO/MD.  This might hurt optimizations though, it
3891    isn't clear if it is wise.  And it might not work in all cases.  We
3892    could solve the DImode LO reg problem by using a multiply, just like
3893    reload_{in,out}si.  We could solve the SImode/HImode HI reg problem
3894    by using divide instructions.  divu puts the remainder in the HI
3895    reg, so doing a divide by -1 will move the value in the HI reg for
3896    all values except -1.  We could handle that case by using a signed
3897    divide, e.g.  -1 / 2 (or maybe 1 / -2?).  We'd have to emit a
3898    compare/branch to test the input value to see which instruction we
3899    need to use.  This gets pretty messy, but it is feasible.  */
3900
3901 #define REGISTER_MOVE_COST(MODE, FROM, TO)      \
3902   ((FROM) == M16_REGS && GR_REG_CLASS_P (TO) ? 2                        \
3903    : (FROM) == M16_NA_REGS && GR_REG_CLASS_P (TO) ? 2                   \
3904    : GR_REG_CLASS_P (FROM) && (TO) == M16_REGS ? 2                      \
3905    : GR_REG_CLASS_P (FROM) && (TO) == M16_NA_REGS ? 2                   \
3906    : GR_REG_CLASS_P (FROM) && GR_REG_CLASS_P (TO) ? (TARGET_MIPS16 ? 4 : 2) \
3907    : (FROM) == FP_REGS && (TO) == FP_REGS ? 2                           \
3908    : GR_REG_CLASS_P (FROM) && (TO) == FP_REGS ? 4                       \
3909    : (FROM) == FP_REGS && GR_REG_CLASS_P (TO) ? 4                       \
3910    : (((FROM) == HI_REG || (FROM) == LO_REG                             \
3911        || (FROM) == MD_REGS || (FROM) == HILO_REG)                      \
3912       && GR_REG_CLASS_P (TO)) ? (TARGET_MIPS16 ? 12 : 6)                \
3913    : (((TO) == HI_REG || (TO) == LO_REG                                 \
3914        || (TO) == MD_REGS || (TO) == HILO_REG)                          \
3915       && GR_REG_CLASS_P (FROM)) ? (TARGET_MIPS16 ? 12 : 6)              \
3916    : (FROM) == ST_REGS && GR_REG_CLASS_P (TO) ? 4                       \
3917    : (FROM) == FP_REGS && (TO) == ST_REGS ? 8                           \
3918    : 12)
3919
3920 /* ??? Fix this to be right for the R8000.  */
3921 #define MEMORY_MOVE_COST(MODE,CLASS,TO_P) \
3922   (((TUNE_MIPS4000 || TUNE_MIPS6000) ? 6 : 4) \
3923    + memory_move_secondary_cost ((MODE), (CLASS), (TO_P)))
3924
3925 /* Define if copies to/from condition code registers should be avoided.
3926
3927    This is needed for the MIPS because reload_outcc is not complete;
3928    it needs to handle cases where the source is a general or another
3929    condition code register.  */
3930 #define AVOID_CCMODE_COPIES
3931
3932 /* A C expression for the cost of a branch instruction.  A value of
3933    1 is the default; other values are interpreted relative to that.  */
3934
3935 /* ??? Fix this to be right for the R8000.  */
3936 #define BRANCH_COST                                                     \
3937   ((! TARGET_MIPS16                                                     \
3938     && (TUNE_MIPS4000 || TUNE_MIPS6000))        \
3939    ? 2 : 1)
3940
3941 /* If defined, modifies the length assigned to instruction INSN as a
3942    function of the context in which it is used.  LENGTH is an lvalue
3943    that contains the initially computed length of the insn and should
3944    be updated with the correct length of the insn.  */
3945 #define ADJUST_INSN_LENGTH(INSN, LENGTH) \
3946   ((LENGTH) = mips_adjust_insn_length ((INSN), (LENGTH)))
3947
3948 \f
3949 /* Optionally define this if you have added predicates to
3950    `MACHINE.c'.  This macro is called within an initializer of an
3951    array of structures.  The first field in the structure is the
3952    name of a predicate and the second field is an array of rtl
3953    codes.  For each predicate, list all rtl codes that can be in
3954    expressions matched by the predicate.  The list should have a
3955    trailing comma.  Here is an example of two entries in the list
3956    for a typical RISC machine:
3957
3958    #define PREDICATE_CODES \
3959      {"gen_reg_rtx_operand", {SUBREG, REG}},  \
3960      {"reg_or_short_cint_operand", {SUBREG, REG, CONST_INT}},
3961
3962    Defining this macro does not affect the generated code (however,
3963    incorrect definitions that omit an rtl code that may be matched
3964    by the predicate can cause the compiler to malfunction).
3965    Instead, it allows the table built by `genrecog' to be more
3966    compact and efficient, thus speeding up the compiler.  The most
3967    important predicates to include in the list specified by this
3968    macro are thoses used in the most insn patterns.  */
3969
3970 #define PREDICATE_CODES                                                 \
3971   {"uns_arith_operand",         { REG, CONST_INT, SUBREG }},            \
3972   {"arith_operand",             { REG, CONST_INT, SUBREG }},            \
3973   {"arith32_operand",           { REG, CONST_INT, SUBREG }},            \
3974   {"reg_or_0_operand",          { REG, CONST_INT, CONST_DOUBLE, SUBREG }}, \
3975   {"true_reg_or_0_operand",     { REG, CONST_INT, CONST_DOUBLE, SUBREG }}, \
3976   {"small_int",                 { CONST_INT }},                         \
3977   {"large_int",                 { CONST_INT }},                         \
3978   {"mips_const_double_ok",      { CONST_DOUBLE }},                      \
3979   {"const_float_1_operand",     { CONST_DOUBLE }},                      \
3980   {"simple_memory_operand",     { MEM, SUBREG }},                       \
3981   {"equality_op",               { EQ, NE }},                            \
3982   {"cmp_op",                    { EQ, NE, GT, GE, GTU, GEU, LT, LE,     \
3983                                   LTU, LEU }},                          \
3984   {"trap_cmp_op",               { EQ, NE, GE, GEU, LT, LTU }},          \
3985   {"pc_or_label_operand",       { PC, LABEL_REF }},                     \
3986   {"call_insn_operand",         { CONST_INT, CONST, SYMBOL_REF, REG}},  \
3987   {"move_operand",              { CONST_INT, CONST_DOUBLE, CONST,       \
3988                                   SYMBOL_REF, LABEL_REF, SUBREG,        \
3989                                   REG, MEM}},                           \
3990   {"movdi_operand",             { CONST_INT, CONST_DOUBLE, CONST,       \
3991                                   SYMBOL_REF, LABEL_REF, SUBREG, REG,   \
3992                                   MEM, SIGN_EXTEND }},                  \
3993   {"se_register_operand",       { SUBREG, REG, SIGN_EXTEND }},          \
3994   {"se_reg_or_0_operand",       { REG, CONST_INT, CONST_DOUBLE, SUBREG, \
3995                                   SIGN_EXTEND }},                       \
3996   {"se_uns_arith_operand",      { REG, CONST_INT, SUBREG,               \
3997                                   SIGN_EXTEND }},                       \
3998   {"se_arith_operand",          { REG, CONST_INT, SUBREG,               \
3999                                   SIGN_EXTEND }},                       \
4000   {"se_nonmemory_operand",      { CONST_INT, CONST_DOUBLE, CONST,       \
4001                                   SYMBOL_REF, LABEL_REF, SUBREG,        \
4002                                   REG, SIGN_EXTEND }},                  \
4003   {"se_nonimmediate_operand",   { SUBREG, REG, MEM, SIGN_EXTEND }},     \
4004   {"consttable_operand",        { LABEL_REF, SYMBOL_REF, CONST_INT,     \
4005                                   CONST_DOUBLE, CONST }},               \
4006   {"extend_operator",           { SIGN_EXTEND, ZERO_EXTEND }},          \
4007   {"highpart_shift_operator",   { ASHIFTRT, LSHIFTRT, ROTATERT, ROTATE }},
4008
4009 /* A list of predicates that do special things with modes, and so
4010    should not elicit warnings for VOIDmode match_operand.  */
4011
4012 #define SPECIAL_MODE_PREDICATES \
4013   "pc_or_label_operand",
4014
4015 \f
4016 /* If defined, a C statement to be executed just prior to the
4017    output of assembler code for INSN, to modify the extracted
4018    operands so they will be output differently.
4019
4020    Here the argument OPVEC is the vector containing the operands
4021    extracted from INSN, and NOPERANDS is the number of elements of
4022    the vector which contain meaningful data for this insn.  The
4023    contents of this vector are what will be used to convert the
4024    insn template into assembler code, so you can change the
4025    assembler output by changing the contents of the vector.
4026
4027    We use it to check if the current insn needs a nop in front of it
4028    because of load delays, and also to update the delay slot
4029    statistics.  */
4030
4031 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS)                      \
4032   final_prescan_insn (INSN, OPVEC, NOPERANDS)
4033
4034 \f
4035 /* Control the assembler format that we output.  */
4036
4037 /* Output at beginning of assembler file.
4038    If we are optimizing to use the global pointer, create a temporary
4039    file to hold all of the text stuff, and write it out to the end.
4040    This is needed because the MIPS assembler is evidently one pass,
4041    and if it hasn't seen the relevant .comm/.lcomm/.extern/.sdata
4042    declaration when the code is processed, it generates a two
4043    instruction sequence.  */
4044
4045 #undef ASM_FILE_START
4046 #define ASM_FILE_START(STREAM) mips_asm_file_start (STREAM)
4047
4048 /* Output to assembler file text saying following lines
4049    may contain character constants, extra white space, comments, etc.  */
4050
4051 #ifndef ASM_APP_ON
4052 #define ASM_APP_ON " #APP\n"
4053 #endif
4054
4055 /* Output to assembler file text saying following lines
4056    no longer contain unusual constructs.  */
4057
4058 #ifndef ASM_APP_OFF
4059 #define ASM_APP_OFF " #NO_APP\n"
4060 #endif
4061
4062 /* How to refer to registers in assembler output.
4063    This sequence is indexed by compiler's hard-register-number (see above).
4064
4065    In order to support the two different conventions for register names,
4066    we use the name of a table set up in mips.c, which is overwritten
4067    if -mrnames is used.  */
4068
4069 #define REGISTER_NAMES                                                  \
4070 {                                                                       \
4071   &mips_reg_names[ 0][0],                                               \
4072   &mips_reg_names[ 1][0],                                               \
4073   &mips_reg_names[ 2][0],                                               \
4074   &mips_reg_names[ 3][0],                                               \
4075   &mips_reg_names[ 4][0],                                               \
4076   &mips_reg_names[ 5][0],                                               \
4077   &mips_reg_names[ 6][0],                                               \
4078   &mips_reg_names[ 7][0],                                               \
4079   &mips_reg_names[ 8][0],                                               \
4080   &mips_reg_names[ 9][0],                                               \
4081   &mips_reg_names[10][0],                                               \
4082   &mips_reg_names[11][0],                                               \
4083   &mips_reg_names[12][0],                                               \
4084   &mips_reg_names[13][0],                                               \
4085   &mips_reg_names[14][0],                                               \
4086   &mips_reg_names[15][0],                                               \
4087   &mips_reg_names[16][0],                                               \
4088   &mips_reg_names[17][0],                                               \
4089   &mips_reg_names[18][0],                                               \
4090   &mips_reg_names[19][0],                                               \
4091   &mips_reg_names[20][0],                                               \
4092   &mips_reg_names[21][0],                                               \
4093   &mips_reg_names[22][0],                                               \
4094   &mips_reg_names[23][0],                                               \
4095   &mips_reg_names[24][0],                                               \
4096   &mips_reg_names[25][0],                                               \
4097   &mips_reg_names[26][0],                                               \
4098   &mips_reg_names[27][0],                                               \
4099   &mips_reg_names[28][0],                                               \
4100   &mips_reg_names[29][0],                                               \
4101   &mips_reg_names[30][0],                                               \
4102   &mips_reg_names[31][0],                                               \
4103   &mips_reg_names[32][0],                                               \
4104   &mips_reg_names[33][0],                                               \
4105   &mips_reg_names[34][0],                                               \
4106   &mips_reg_names[35][0],                                               \
4107   &mips_reg_names[36][0],                                               \
4108   &mips_reg_names[37][0],                                               \
4109   &mips_reg_names[38][0],                                               \
4110   &mips_reg_names[39][0],                                               \
4111   &mips_reg_names[40][0],                                               \
4112   &mips_reg_names[41][0],                                               \
4113   &mips_reg_names[42][0],                                               \
4114   &mips_reg_names[43][0],                                               \
4115   &mips_reg_names[44][0],                                               \
4116   &mips_reg_names[45][0],                                               \
4117   &mips_reg_names[46][0],                                               \
4118   &mips_reg_names[47][0],                                               \
4119   &mips_reg_names[48][0],                                               \
4120   &mips_reg_names[49][0],                                               \
4121   &mips_reg_names[50][0],                                               \
4122   &mips_reg_names[51][0],                                               \
4123   &mips_reg_names[52][0],                                               \
4124   &mips_reg_names[53][0],                                               \
4125   &mips_reg_names[54][0],                                               \
4126   &mips_reg_names[55][0],                                               \
4127   &mips_reg_names[56][0],                                               \
4128   &mips_reg_names[57][0],                                               \
4129   &mips_reg_names[58][0],                                               \
4130   &mips_reg_names[59][0],                                               \
4131   &mips_reg_names[60][0],                                               \
4132   &mips_reg_names[61][0],                                               \
4133   &mips_reg_names[62][0],                                               \
4134   &mips_reg_names[63][0],                                               \
4135   &mips_reg_names[64][0],                                               \
4136   &mips_reg_names[65][0],                                               \
4137   &mips_reg_names[66][0],                                               \
4138   &mips_reg_names[67][0],                                               \
4139   &mips_reg_names[68][0],                                               \
4140   &mips_reg_names[69][0],                                               \
4141   &mips_reg_names[70][0],                                               \
4142   &mips_reg_names[71][0],                                               \
4143   &mips_reg_names[72][0],                                               \
4144   &mips_reg_names[73][0],                                               \
4145   &mips_reg_names[74][0],                                               \
4146   &mips_reg_names[75][0],                                               \
4147 }
4148
4149 /* print-rtl.c can't use REGISTER_NAMES, since it depends on mips.c.
4150    So define this for it.  */
4151 #define DEBUG_REGISTER_NAMES                                            \
4152 {                                                                       \
4153   "$0",   "at",   "v0",   "v1",   "a0",   "a1",   "a2",   "a3",         \
4154   "t0",   "t1",   "t2",   "t3",   "t4",   "t5",   "t6",   "t7",         \
4155   "s0",   "s1",   "s2",   "s3",   "s4",   "s5",   "s6",   "s7",         \
4156   "t8",   "t9",   "k0",   "k1",   "gp",   "sp",   "$fp",   "ra",        \
4157   "$f0",  "$f1",  "$f2",  "$f3",  "$f4",  "$f5",  "$f6",  "$f7",        \
4158   "$f8",  "$f9",  "$f10", "$f11", "$f12", "$f13", "$f14", "$f15",       \
4159   "$f16", "$f17", "$f18", "$f19", "$f20", "$f21", "$f22", "$f23",       \
4160   "$f24", "$f25", "$f26", "$f27", "$f28", "$f29", "$f30", "$f31",       \
4161   "hi",   "lo",   "accum","$fcc0","$fcc1","$fcc2","$fcc3","$fcc4",      \
4162   "$fcc5","$fcc6","$fcc7","$rap"                                        \
4163 }
4164
4165 /* If defined, a C initializer for an array of structures
4166    containing a name and a register number.  This macro defines
4167    additional names for hard registers, thus allowing the `asm'
4168    option in declarations to refer to registers using alternate
4169    names.
4170
4171    We define both names for the integer registers here.  */
4172
4173 #define ADDITIONAL_REGISTER_NAMES                                       \
4174 {                                                                       \
4175   { "$0",        0 + GP_REG_FIRST },                                    \
4176   { "$1",        1 + GP_REG_FIRST },                                    \
4177   { "$2",        2 + GP_REG_FIRST },                                    \
4178   { "$3",        3 + GP_REG_FIRST },                                    \
4179   { "$4",        4 + GP_REG_FIRST },                                    \
4180   { "$5",        5 + GP_REG_FIRST },                                    \
4181   { "$6",        6 + GP_REG_FIRST },                                    \
4182   { "$7",        7 + GP_REG_FIRST },                                    \
4183   { "$8",        8 + GP_REG_FIRST },                                    \
4184   { "$9",        9 + GP_REG_FIRST },                                    \
4185   { "$10",      10 + GP_REG_FIRST },                                    \
4186   { "$11",      11 + GP_REG_FIRST },                                    \
4187   { "$12",      12 + GP_REG_FIRST },                                    \
4188   { "$13",      13 + GP_REG_FIRST },                                    \
4189   { "$14",      14 + GP_REG_FIRST },                                    \
4190   { "$15",      15 + GP_REG_FIRST },                                    \
4191   { "$16",      16 + GP_REG_FIRST },                                    \
4192   { "$17",      17 + GP_REG_FIRST },                                    \
4193   { "$18",      18 + GP_REG_FIRST },                                    \
4194   { "$19",      19 + GP_REG_FIRST },                                    \
4195   { "$20",      20 + GP_REG_FIRST },                                    \
4196   { "$21",      21 + GP_REG_FIRST },                                    \
4197   { "$22",      22 + GP_REG_FIRST },                                    \
4198   { "$23",      23 + GP_REG_FIRST },                                    \
4199   { "$24",      24 + GP_REG_FIRST },                                    \
4200   { "$25",      25 + GP_REG_FIRST },                                    \
4201   { "$26",      26 + GP_REG_FIRST },                                    \
4202   { "$27",      27 + GP_REG_FIRST },                                    \
4203   { "$28",      28 + GP_REG_FIRST },                                    \
4204   { "$29",      29 + GP_REG_FIRST },                                    \
4205   { "$30",      30 + GP_REG_FIRST },                                    \
4206   { "$31",      31 + GP_REG_FIRST },                                    \
4207   { "$sp",      29 + GP_REG_FIRST },                                    \
4208   { "$fp",      30 + GP_REG_FIRST },                                    \
4209   { "at",        1 + GP_REG_FIRST },                                    \
4210   { "v0",        2 + GP_REG_FIRST },                                    \
4211   { "v1",        3 + GP_REG_FIRST },                                    \
4212   { "a0",        4 + GP_REG_FIRST },                                    \
4213   { "a1",        5 + GP_REG_FIRST },                                    \
4214   { "a2",        6 + GP_REG_FIRST },                                    \
4215   { "a3",        7 + GP_REG_FIRST },                                    \
4216   { "t0",        8 + GP_REG_FIRST },                                    \
4217   { "t1",        9 + GP_REG_FIRST },                                    \
4218   { "t2",       10 + GP_REG_FIRST },                                    \
4219   { "t3",       11 + GP_REG_FIRST },                                    \
4220   { "t4",       12 + GP_REG_FIRST },                                    \
4221   { "t5",       13 + GP_REG_FIRST },                                    \
4222   { "t6",       14 + GP_REG_FIRST },                                    \
4223   { "t7",       15 + GP_REG_FIRST },                                    \
4224   { "s0",       16 + GP_REG_FIRST },                                    \
4225   { "s1",       17 + GP_REG_FIRST },                                    \
4226   { "s2",       18 + GP_REG_FIRST },                                    \
4227   { "s3",       19 + GP_REG_FIRST },                                    \
4228   { "s4",       20 + GP_REG_FIRST },                                    \
4229   { "s5",       21 + GP_REG_FIRST },                                    \
4230   { "s6",       22 + GP_REG_FIRST },                                    \
4231   { "s7",       23 + GP_REG_FIRST },                                    \
4232   { "t8",       24 + GP_REG_FIRST },                                    \
4233   { "t9",       25 + GP_REG_FIRST },                                    \
4234   { "k0",       26 + GP_REG_FIRST },                                    \
4235   { "k1",       27 + GP_REG_FIRST },                                    \
4236   { "gp",       28 + GP_REG_FIRST },                                    \
4237   { "sp",       29 + GP_REG_FIRST },                                    \
4238   { "fp",       30 + GP_REG_FIRST },                                    \
4239   { "ra",       31 + GP_REG_FIRST },                                    \
4240   { "$sp",      29 + GP_REG_FIRST },                                    \
4241   { "$fp",      30 + GP_REG_FIRST }                                     \
4242 }
4243
4244 /* A C compound statement to output to stdio stream STREAM the
4245    assembler syntax for an instruction operand X.  X is an RTL
4246    expression.
4247
4248    CODE is a value that can be used to specify one of several ways
4249    of printing the operand.  It is used when identical operands
4250    must be printed differently depending on the context.  CODE
4251    comes from the `%' specification that was used to request
4252    printing of the operand.  If the specification was just `%DIGIT'
4253    then CODE is 0; if the specification was `%LTR DIGIT' then CODE
4254    is the ASCII code for LTR.
4255
4256    If X is a register, this macro should print the register's name.
4257    The names can be found in an array `reg_names' whose type is
4258    `char *[]'.  `reg_names' is initialized from `REGISTER_NAMES'.
4259
4260    When the machine description has a specification `%PUNCT' (a `%'
4261    followed by a punctuation character), this macro is called with
4262    a null pointer for X and the punctuation character for CODE.
4263
4264    See mips.c for the MIPS specific codes.  */
4265
4266 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
4267
4268 /* A C expression which evaluates to true if CODE is a valid
4269    punctuation character for use in the `PRINT_OPERAND' macro.  If
4270    `PRINT_OPERAND_PUNCT_VALID_P' is not defined, it means that no
4271    punctuation characters (except for the standard one, `%') are
4272    used in this way.  */
4273
4274 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) mips_print_operand_punct[CODE]
4275
4276 /* A C compound statement to output to stdio stream STREAM the
4277    assembler syntax for an instruction operand that is a memory
4278    reference whose address is ADDR.  ADDR is an RTL expression.
4279
4280    On some machines, the syntax for a symbolic address depends on
4281    the section that the address refers to.  On these machines,
4282    define the macro `ENCODE_SECTION_INFO' to store the information
4283    into the `symbol_ref', and then check for it here.  */
4284
4285 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
4286
4287
4288 /* A C statement, to be executed after all slot-filler instructions
4289    have been output.  If necessary, call `dbr_sequence_length' to
4290    determine the number of slots filled in a sequence (zero if not
4291    currently outputting a sequence), to decide how many no-ops to
4292    output, or whatever.
4293
4294    Don't define this macro if it has nothing to do, but it is
4295    helpful in reading assembly output if the extent of the delay
4296    sequence is made explicit (e.g. with white space).
4297
4298    Note that output routines for instructions with delay slots must
4299    be prepared to deal with not being output as part of a sequence
4300    (i.e.  when the scheduling pass is not run, or when no slot
4301    fillers could be found.)  The variable `final_sequence' is null
4302    when not processing a sequence, otherwise it contains the
4303    `sequence' rtx being output.  */
4304
4305 #define DBR_OUTPUT_SEQEND(STREAM)                                       \
4306 do                                                                      \
4307   {                                                                     \
4308     if (set_nomacro > 0 && --set_nomacro == 0)                          \
4309       fputs ("\t.set\tmacro\n", STREAM);                                \
4310                                                                         \
4311     if (set_noreorder > 0 && --set_noreorder == 0)                      \
4312       fputs ("\t.set\treorder\n", STREAM);                              \
4313                                                                         \
4314     dslots_jump_filled++;                                               \
4315     fputs ("\n", STREAM);                                               \
4316   }                                                                     \
4317 while (0)
4318
4319
4320 /* How to tell the debugger about changes of source files.  Note, the
4321    mips ECOFF format cannot deal with changes of files inside of
4322    functions, which means the output of parser generators like bison
4323    is generally not debuggable without using the -l switch.  Lose,
4324    lose, lose.  Silicon graphics seems to want all .file's hardwired
4325    to 1.  */
4326
4327 #ifndef SET_FILE_NUMBER
4328 #define SET_FILE_NUMBER() ++num_source_filenames
4329 #endif
4330
4331 #define ASM_OUTPUT_SOURCE_FILENAME(STREAM, NAME)                        \
4332   mips_output_filename (STREAM, NAME)
4333
4334 /* This is defined so that it can be overridden in iris6.h.  */
4335 #define ASM_OUTPUT_FILENAME(STREAM, NUM_SOURCE_FILENAMES, NAME) \
4336 do                                                              \
4337   {                                                             \
4338     fprintf (STREAM, "\t.file\t%d ", NUM_SOURCE_FILENAMES);     \
4339     output_quoted_string (STREAM, NAME);                        \
4340     fputs ("\n", STREAM);                                       \
4341   }                                                             \
4342 while (0)
4343
4344 /* This is how to output a note the debugger telling it the line number
4345    to which the following sequence of instructions corresponds.
4346    Silicon graphics puts a label after each .loc.  */
4347
4348 #ifndef LABEL_AFTER_LOC
4349 #define LABEL_AFTER_LOC(STREAM)
4350 #endif
4351
4352 #ifndef ASM_OUTPUT_SOURCE_LINE
4353 #define ASM_OUTPUT_SOURCE_LINE(STREAM, LINE)                            \
4354   mips_output_lineno (STREAM, LINE)
4355 #endif
4356
4357 /* The MIPS implementation uses some labels for its own purpose.  The
4358    following lists what labels are created, and are all formed by the
4359    pattern $L[a-z].*.  The machine independent portion of GCC creates
4360    labels matching:  $L[A-Z][0-9]+ and $L[0-9]+.
4361
4362         LM[0-9]+        Silicon Graphics/ECOFF stabs label before each stmt.
4363         $Lb[0-9]+       Begin blocks for MIPS debug support
4364         $Lc[0-9]+       Label for use in s<xx> operation.
4365         $Le[0-9]+       End blocks for MIPS debug support
4366         $Lp\..+         Half-pic labels.  */
4367
4368 /* This is how to output the definition of a user-level label named NAME,
4369    such as the label on a static function or variable NAME.
4370
4371    If we are optimizing the gp, remember that this label has been put
4372    out, so we know not to emit an .extern for it in mips_asm_file_end.
4373    We use one of the common bits in the IDENTIFIER tree node for this,
4374    since those bits seem to be unused, and we don't have any method
4375    of getting the decl nodes from the name.  */
4376
4377 #define ASM_OUTPUT_LABEL(STREAM,NAME)                                   \
4378 do {                                                                    \
4379   assemble_name (STREAM, NAME);                                         \
4380   fputs (":\n", STREAM);                                                \
4381 } while (0)
4382
4383
4384 /* A C statement (sans semicolon) to output to the stdio stream
4385    STREAM any text necessary for declaring the name NAME of an
4386    initialized variable which is being defined.  This macro must
4387    output the label definition (perhaps using `ASM_OUTPUT_LABEL').
4388    The argument DECL is the `VAR_DECL' tree node representing the
4389    variable.
4390
4391    If this macro is not defined, then the variable name is defined
4392    in the usual manner as a label (by means of `ASM_OUTPUT_LABEL').  */
4393
4394 #undef ASM_DECLARE_OBJECT_NAME
4395 #define ASM_DECLARE_OBJECT_NAME(STREAM, NAME, DECL)                     \
4396 do                                                                      \
4397  {                                                                      \
4398    mips_declare_object (STREAM, NAME, "", ":\n", 0);                    \
4399    HALF_PIC_DECLARE (NAME);                                             \
4400  }                                                                      \
4401 while (0)
4402
4403
4404 /* This is how to output a command to make the user-level label named NAME
4405    defined for reference from other files.  */
4406
4407 #define ASM_GLOBALIZE_LABEL(STREAM,NAME)                                \
4408   do {                                                                  \
4409     fputs ("\t.globl\t", STREAM);                                       \
4410     assemble_name (STREAM, NAME);                                       \
4411     fputs ("\n", STREAM);                                               \
4412   } while (0)
4413
4414 /* This says how to define a global common symbol.  */
4415
4416 #define ASM_OUTPUT_ALIGNED_DECL_COMMON(STREAM, DECL, NAME, SIZE, ALIGN) \
4417   do {                                                                  \
4418     /* If the target wants uninitialized const declarations in          \
4419        .rdata then don't put them in .comm */                           \
4420     if (TARGET_EMBEDDED_DATA && TARGET_UNINIT_CONST_IN_RODATA           \
4421         && TREE_CODE (DECL) == VAR_DECL && TREE_READONLY (DECL)         \
4422         && (DECL_INITIAL (DECL) == 0                                    \
4423             || DECL_INITIAL (DECL) == error_mark_node))                 \
4424       {                                                                 \
4425         if (TREE_PUBLIC (DECL) && DECL_NAME (DECL))                     \
4426           ASM_GLOBALIZE_LABEL (STREAM, NAME);                           \
4427                                                                         \
4428         READONLY_DATA_SECTION ();                                       \
4429         ASM_OUTPUT_ALIGN (STREAM, floor_log2 (ALIGN / BITS_PER_UNIT));  \
4430         mips_declare_object (STREAM, NAME, "", ":\n\t.space\t%u\n",     \
4431             (SIZE));                                                    \
4432       }                                                                 \
4433     else                                                                \
4434       mips_declare_object (STREAM, NAME, "\n\t.comm\t", ",%u\n",        \
4435           (SIZE));                                                      \
4436   } while (0)
4437
4438
4439 /* This says how to define a local common symbol (ie, not visible to
4440    linker).  */
4441
4442 #define ASM_OUTPUT_LOCAL(STREAM, NAME, SIZE, ROUNDED)                   \
4443   mips_declare_object (STREAM, NAME, "\n\t.lcomm\t", ",%u\n", (SIZE))
4444
4445
4446 /* This says how to output an external.  It would be possible not to
4447    output anything and let undefined symbol become external. However
4448    the assembler uses length information on externals to allocate in
4449    data/sdata bss/sbss, thereby saving exec time.  */
4450
4451 #define ASM_OUTPUT_EXTERNAL(STREAM,DECL,NAME) \
4452   mips_output_external(STREAM,DECL,NAME)
4453
4454 /* This says what to print at the end of the assembly file */
4455 #undef ASM_FILE_END
4456 #define ASM_FILE_END(STREAM) mips_asm_file_end(STREAM)
4457
4458
4459 /* Play switch file games if we're optimizing the global pointer.  */
4460
4461 #undef TEXT_SECTION
4462 #define TEXT_SECTION()                                  \
4463 do {                                                    \
4464   extern FILE *asm_out_text_file;                       \
4465   if (TARGET_FILE_SWITCHING)                            \
4466     asm_out_file = asm_out_text_file;                   \
4467   fputs (TEXT_SECTION_ASM_OP, asm_out_file);            \
4468   fputc ('\n', asm_out_file);                           \
4469 } while (0)
4470
4471
4472 /* This is how to declare a function name.  The actual work of
4473    emitting the label is moved to function_prologue, so that we can
4474    get the line number correctly emitted before the .ent directive,
4475    and after any .file directives.  */
4476
4477 #undef ASM_DECLARE_FUNCTION_NAME
4478 #define ASM_DECLARE_FUNCTION_NAME(STREAM,NAME,DECL)     \
4479   HALF_PIC_DECLARE (NAME)
4480
4481 /* This is how to output an internal numbered label where
4482    PREFIX is the class of label and NUM is the number within the class.  */
4483
4484 #undef ASM_OUTPUT_INTERNAL_LABEL
4485 #define ASM_OUTPUT_INTERNAL_LABEL(STREAM,PREFIX,NUM)                    \
4486   fprintf (STREAM, "%s%s%d:\n", LOCAL_LABEL_PREFIX, PREFIX, NUM)
4487
4488 /* This is how to store into the string LABEL
4489    the symbol_ref name of an internal numbered label where
4490    PREFIX is the class of label and NUM is the number within the class.
4491    This is suitable for output with `assemble_name'.  */
4492
4493 #undef ASM_GENERATE_INTERNAL_LABEL
4494 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)                   \
4495   sprintf ((LABEL), "*%s%s%ld", (LOCAL_LABEL_PREFIX), (PREFIX), (long)(NUM))
4496
4497 /* This is how to output an element of a case-vector that is absolute.  */
4498
4499 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE)                          \
4500   fprintf (STREAM, "\t%s\t%sL%d\n",                                     \
4501            Pmode == DImode ? ".dword" : ".word",                        \
4502            LOCAL_LABEL_PREFIX,                                          \
4503            VALUE)
4504
4505 /* This is how to output an element of a case-vector that is relative.
4506    This is used for pc-relative code (e.g. when TARGET_ABICALLS or
4507    TARGET_EMBEDDED_PIC).  */
4508
4509 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, BODY, VALUE, REL)              \
4510 do {                                                                    \
4511   if (TARGET_MIPS16)                                                    \
4512     fprintf (STREAM, "\t.half\t%sL%d-%sL%d\n",                          \
4513              LOCAL_LABEL_PREFIX, VALUE, LOCAL_LABEL_PREFIX, REL);       \
4514   else if (TARGET_EMBEDDED_PIC)                                         \
4515     fprintf (STREAM, "\t%s\t%sL%d-%sLS%d\n",                            \
4516              Pmode == DImode ? ".dword" : ".word",                      \
4517              LOCAL_LABEL_PREFIX, VALUE, LOCAL_LABEL_PREFIX, REL);       \
4518   else if (mips_abi == ABI_32 || mips_abi == ABI_O64)                   \
4519     fprintf (STREAM, "\t%s\t%sL%d\n",                                   \
4520              Pmode == DImode ? ".gpdword" : ".gpword",                  \
4521              LOCAL_LABEL_PREFIX, VALUE);                                \
4522   else                                                                  \
4523     fprintf (STREAM, "\t%s\t%sL%d\n",                                   \
4524              Pmode == DImode ? ".dword" : ".word",                      \
4525              LOCAL_LABEL_PREFIX, VALUE);                                \
4526 } while (0)
4527
4528 /* When generating embedded PIC or mips16 code we want to put the jump
4529    table in the .text section.  In all other cases, we want to put the
4530    jump table in the .rdata section.  Unfortunately, we can't use
4531    JUMP_TABLES_IN_TEXT_SECTION, because it is not conditional.
4532    Instead, we use ASM_OUTPUT_CASE_LABEL to switch back to the .text
4533    section if appropriate.  */
4534 #undef ASM_OUTPUT_CASE_LABEL
4535 #define ASM_OUTPUT_CASE_LABEL(FILE, PREFIX, NUM, INSN)                  \
4536 do {                                                                    \
4537   if (TARGET_EMBEDDED_PIC || TARGET_MIPS16)                             \
4538     function_section (current_function_decl);                           \
4539   ASM_OUTPUT_INTERNAL_LABEL (FILE, PREFIX, NUM);                        \
4540 } while (0)
4541
4542 /* This is how to output an assembler line
4543    that says to advance the location counter
4544    to a multiple of 2**LOG bytes.  */
4545
4546 #define ASM_OUTPUT_ALIGN(STREAM,LOG)                                    \
4547   fprintf (STREAM, "\t.align\t%d\n", (LOG))
4548
4549 /* This is how to output an assembler line to advance the location
4550    counter by SIZE bytes.  */
4551
4552 #undef ASM_OUTPUT_SKIP
4553 #define ASM_OUTPUT_SKIP(STREAM,SIZE)                                    \
4554   fprintf (STREAM, "\t.space\t%u\n", (SIZE))
4555
4556 /* This is how to output a string.  */
4557 #undef ASM_OUTPUT_ASCII
4558 #define ASM_OUTPUT_ASCII(STREAM, STRING, LEN)                           \
4559   mips_output_ascii (STREAM, STRING, LEN)
4560
4561 /* Handle certain cpp directives used in header files on sysV.  */
4562 #define SCCS_DIRECTIVE
4563
4564 /* Output #ident as a in the read-only data section.  */
4565 #undef  ASM_OUTPUT_IDENT
4566 #define ASM_OUTPUT_IDENT(FILE, STRING)                                  \
4567 {                                                                       \
4568   const char *p = STRING;                                               \
4569   int size = strlen (p) + 1;                                            \
4570   rdata_section ();                                                     \
4571   assemble_string (p, size);                                            \
4572 }
4573 \f
4574 /* Default to -G 8 */
4575 #ifndef MIPS_DEFAULT_GVALUE
4576 #define MIPS_DEFAULT_GVALUE 8
4577 #endif
4578
4579 /* Define the strings to put out for each section in the object file.  */
4580 #define TEXT_SECTION_ASM_OP     "\t.text"       /* instructions */
4581 #define DATA_SECTION_ASM_OP     "\t.data"       /* large data */
4582 #define SDATA_SECTION_ASM_OP    "\t.sdata"      /* small data */
4583 #define RDATA_SECTION_ASM_OP    "\t.rdata"      /* read-only data */
4584 #undef READONLY_DATA_SECTION
4585 #define READONLY_DATA_SECTION   rdata_section
4586 #define SMALL_DATA_SECTION      sdata_section
4587
4588 /* What other sections we support other than the normal .data/.text.  */
4589
4590 #undef EXTRA_SECTIONS
4591 #define EXTRA_SECTIONS in_sdata, in_rdata
4592
4593 /* Define the additional functions to select our additional sections.  */
4594
4595 /* on the MIPS it is not a good idea to put constants in the text
4596    section, since this defeats the sdata/data mechanism. This is
4597    especially true when -O is used. In this case an effort is made to
4598    address with faster (gp) register relative addressing, which can
4599    only get at sdata and sbss items (there is no stext !!)  However,
4600    if the constant is too large for sdata, and it's readonly, it
4601    will go into the .rdata section.  */
4602
4603 #undef EXTRA_SECTION_FUNCTIONS
4604 #define EXTRA_SECTION_FUNCTIONS                                         \
4605 void                                                                    \
4606 sdata_section ()                                                        \
4607 {                                                                       \
4608   if (in_section != in_sdata)                                           \
4609     {                                                                   \
4610       fprintf (asm_out_file, "%s\n", SDATA_SECTION_ASM_OP);             \
4611       in_section = in_sdata;                                            \
4612     }                                                                   \
4613 }                                                                       \
4614                                                                         \
4615 void                                                                    \
4616 rdata_section ()                                                        \
4617 {                                                                       \
4618   if (in_section != in_rdata)                                           \
4619     {                                                                   \
4620       fprintf (asm_out_file, "%s\n", RDATA_SECTION_ASM_OP);             \
4621       in_section = in_rdata;                                            \
4622     }                                                                   \
4623 }
4624
4625 /* Given a decl node or constant node, choose the section to output it in
4626    and select that section.  */
4627
4628 #undef SELECT_RTX_SECTION
4629 #define SELECT_RTX_SECTION(MODE, RTX, ALIGN) \
4630   mips_select_rtx_section (MODE, RTX)
4631
4632 #undef SELECT_SECTION
4633 #define SELECT_SECTION(DECL, RELOC, ALIGN) \
4634   mips_select_section (DECL, RELOC)
4635
4636 \f
4637 /* Store in OUTPUT a string (made with alloca) containing
4638    an assembler-name for a local static variable named NAME.
4639    LABELNO is an integer which is different for each call.  */
4640
4641 #define ASM_FORMAT_PRIVATE_NAME(OUTPUT, NAME, LABELNO)                  \
4642 ( (OUTPUT) = (char *) alloca (strlen ((NAME)) + 10),                    \
4643   sprintf ((OUTPUT), "%s.%d", (NAME), (LABELNO)))
4644
4645 #define ASM_OUTPUT_REG_PUSH(STREAM,REGNO)                               \
4646 do                                                                      \
4647   {                                                                     \
4648     fprintf (STREAM, "\t%s\t%s,%s,8\n\t%s\t%s,0(%s)\n",                 \
4649              TARGET_64BIT ? "dsubu" : "subu",                           \
4650              reg_names[STACK_POINTER_REGNUM],                           \
4651              reg_names[STACK_POINTER_REGNUM],                           \
4652              TARGET_64BIT ? "sd" : "sw",                                \
4653              reg_names[REGNO],                                          \
4654              reg_names[STACK_POINTER_REGNUM]);                          \
4655   }                                                                     \
4656 while (0)
4657
4658 #define ASM_OUTPUT_REG_POP(STREAM,REGNO)                                \
4659 do                                                                      \
4660   {                                                                     \
4661     if (! set_noreorder)                                                \
4662       fprintf (STREAM, "\t.set\tnoreorder\n");                          \
4663                                                                         \
4664     dslots_load_total++;                                                \
4665     dslots_load_filled++;                                               \
4666     fprintf (STREAM, "\t%s\t%s,0(%s)\n\t%s\t%s,%s,8\n",                 \
4667              TARGET_64BIT ? "ld" : "lw",                                \
4668              reg_names[REGNO],                                          \
4669              reg_names[STACK_POINTER_REGNUM],                           \
4670              TARGET_64BIT ? "daddu" : "addu",                           \
4671              reg_names[STACK_POINTER_REGNUM],                           \
4672              reg_names[STACK_POINTER_REGNUM]);                          \
4673                                                                         \
4674     if (! set_noreorder)                                                \
4675       fprintf (STREAM, "\t.set\treorder\n");                            \
4676   }                                                                     \
4677 while (0)
4678
4679 /* How to start an assembler comment.
4680    The leading space is important (the mips native assembler requires it).  */
4681 #ifndef ASM_COMMENT_START
4682 #define ASM_COMMENT_START " #"
4683 #endif
4684 \f
4685
4686 /* Macros for mips-tfile.c to encapsulate stabs in ECOFF, and for
4687    and mips-tdump.c to print them out.
4688
4689    These must match the corresponding definitions in gdb/mipsread.c.
4690    Unfortunately, gcc and gdb do not currently share any directories.  */
4691
4692 #define CODE_MASK 0x8F300
4693 #define MIPS_IS_STAB(sym) (((sym)->index & 0xFFF00) == CODE_MASK)
4694 #define MIPS_MARK_STAB(code) ((code)+CODE_MASK)
4695 #define MIPS_UNMARK_STAB(code) ((code)-CODE_MASK)
4696
4697 \f
4698 /* Default definitions for size_t and ptrdiff_t.  */
4699
4700 #ifndef SIZE_TYPE
4701 #define NO_BUILTIN_SIZE_TYPE
4702 #define SIZE_TYPE (Pmode == DImode ? "long unsigned int" : "unsigned int")
4703 #endif
4704
4705 #ifndef PTRDIFF_TYPE
4706 #define NO_BUILTIN_PTRDIFF_TYPE
4707 #define PTRDIFF_TYPE (Pmode == DImode ? "long int" : "int")
4708 #endif
4709
4710 /* See mips_expand_prologue's use of loadgp for when this should be
4711    true.  */
4712
4713 #define DONT_ACCESS_GBLS_AFTER_EPILOGUE (TARGET_ABICALLS                \
4714                                          && mips_abi != ABI_32          \
4715                                          && mips_abi != ABI_O64)
4716 \f
4717 /* In mips16 mode, we need to look through the function to check for
4718    PC relative loads that are out of range.  */
4719 #define MACHINE_DEPENDENT_REORG(X) machine_dependent_reorg (X)
4720
4721 /* We need to use a special set of functions to handle hard floating
4722    point code in mips16 mode.  */
4723
4724 #ifndef INIT_SUBTARGET_OPTABS
4725 #define INIT_SUBTARGET_OPTABS
4726 #endif
4727
4728 #define INIT_TARGET_OPTABS                                              \
4729 do                                                                      \
4730   {                                                                     \
4731     if (! TARGET_MIPS16 || ! mips16_hard_float)                         \
4732       INIT_SUBTARGET_OPTABS;                                            \
4733     else                                                                \
4734       {                                                                 \
4735         add_optab->handlers[(int) SFmode].libfunc =                     \
4736           init_one_libfunc ("__mips16_addsf3");                         \
4737         sub_optab->handlers[(int) SFmode].libfunc =                     \
4738           init_one_libfunc ("__mips16_subsf3");                         \
4739         smul_optab->handlers[(int) SFmode].libfunc =                    \
4740           init_one_libfunc ("__mips16_mulsf3");                         \
4741         sdiv_optab->handlers[(int) SFmode].libfunc =                    \
4742           init_one_libfunc ("__mips16_divsf3");                         \
4743                                                                         \
4744         eqsf2_libfunc = init_one_libfunc ("__mips16_eqsf2");            \
4745         nesf2_libfunc = init_one_libfunc ("__mips16_nesf2");            \
4746         gtsf2_libfunc = init_one_libfunc ("__mips16_gtsf2");            \
4747         gesf2_libfunc = init_one_libfunc ("__mips16_gesf2");            \
4748         ltsf2_libfunc = init_one_libfunc ("__mips16_ltsf2");            \
4749         lesf2_libfunc = init_one_libfunc ("__mips16_lesf2");            \
4750                                                                         \
4751         floatsisf_libfunc =                                             \
4752           init_one_libfunc ("__mips16_floatsisf");                      \
4753         fixsfsi_libfunc =                                               \
4754           init_one_libfunc ("__mips16_fixsfsi");                        \
4755                                                                         \
4756         if (TARGET_DOUBLE_FLOAT)                                        \
4757           {                                                             \
4758             add_optab->handlers[(int) DFmode].libfunc =                 \
4759               init_one_libfunc ("__mips16_adddf3");                     \
4760             sub_optab->handlers[(int) DFmode].libfunc =                 \
4761               init_one_libfunc ("__mips16_subdf3");                     \
4762             smul_optab->handlers[(int) DFmode].libfunc =                \
4763               init_one_libfunc ("__mips16_muldf3");                     \
4764             sdiv_optab->handlers[(int) DFmode].libfunc =                \
4765               init_one_libfunc ("__mips16_divdf3");                     \
4766                                                                         \
4767             extendsfdf2_libfunc =                                       \
4768               init_one_libfunc ("__mips16_extendsfdf2");                \
4769             truncdfsf2_libfunc =                                        \
4770               init_one_libfunc ("__mips16_truncdfsf2");                 \
4771                                                                         \
4772             eqdf2_libfunc =                                             \
4773               init_one_libfunc ("__mips16_eqdf2");                      \
4774             nedf2_libfunc =                                             \
4775               init_one_libfunc ("__mips16_nedf2");                      \
4776             gtdf2_libfunc =                                             \
4777               init_one_libfunc ("__mips16_gtdf2");                      \
4778             gedf2_libfunc =                                             \
4779               init_one_libfunc ("__mips16_gedf2");                      \
4780             ltdf2_libfunc =                                             \
4781               init_one_libfunc ("__mips16_ltdf2");                      \
4782             ledf2_libfunc =                                             \
4783               init_one_libfunc ("__mips16_ledf2");                      \
4784                                                                         \
4785             floatsidf_libfunc =                                         \
4786               init_one_libfunc ("__mips16_floatsidf");                  \
4787             fixdfsi_libfunc =                                           \
4788               init_one_libfunc ("__mips16_fixdfsi");                    \
4789           }                                                             \
4790       }                                                                 \
4791   }                                                                     \
4792 while (0)