OSDN Git Service

Support scheduling for ColdFire V1 and V3 microarchitecture.
[pf3gnuchains/gcc-fork.git] / gcc / config / m68k / m68k.h
1 /* Definitions of target machine for GCC for Motorola 680x0/ColdFire.
2    Copyright (C) 1987, 1988, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 3, or (at your option)
10 any later version.
11
12 GCC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING3.  If not see
19 <http://www.gnu.org/licenses/>.  */
20
21 /* We need to have MOTOROLA always defined (either 0 or 1) because we use
22    if-statements and ?: on it.  This way we have compile-time error checking
23    for both the MOTOROLA and MIT code paths.  We do rely on the host compiler
24    to optimize away all constant tests.  */
25 #if MOTOROLA  /* Use the Motorola assembly syntax.  */
26 # define TARGET_VERSION fprintf (stderr, " (68k, Motorola syntax)")
27 #else
28 # define MOTOROLA 0  /* Use the MIT assembly syntax.  */
29 # define TARGET_VERSION fprintf (stderr, " (68k, MIT syntax)")
30 #endif
31
32 /* Handle --with-cpu default option from configure script.  */
33 #define OPTION_DEFAULT_SPECS                                            \
34   { "cpu",   "%{!mc68000:%{!m68000:%{!m68302:%{!m68010:%{!mc68020:%{!m68020:\
35 %{!m68030:%{!m68040:%{!m68020-40:%{!m68020-60:%{!m68060:%{!mcpu32:\
36 %{!m68332:%{!m5200:%{!m5206e:%{!m528x:%{!m5307:%{!m5407:%{!mcfv4e:\
37 %{!mcpu=*:%{!march=*:-%(VALUE)}}}}}}}}}}}}}}}}}}}}}" },
38
39 /* Pass flags to gas indicating which type of processor we have.  This
40    can be simplified when we can rely on the assembler supporting .cpu
41    and .arch directives.  */
42
43 #define ASM_CPU_SPEC "\
44 %{m68851}%{mno-68851} %{m68881}%{mno-68881} %{msoft-float:-mno-float} \
45 %{m68000}%{m68302}%{mc68000}%{m68010}%{m68020}%{mc68020}%{m68030}\
46 %{m68040}%{m68020-40:-m68040}%{m68020-60:-m68040}\
47 %{m68060}%{mcpu32}%{m68332}%{m5200}%{m5206e}%{m528x}%{m5307}%{m5407}%{mcfv4e}\
48 %{mcpu=*:-mcpu=%*}%{march=*:-march=%*}\
49 "
50 #define ASM_PCREL_SPEC "%{fPIC|fpic|mpcrel:--pcrel} \
51  %{msep-data|mid-shared-library:--pcrel} \
52 "
53
54 #define ASM_SPEC "%(asm_cpu_spec) %(asm_pcrel_spec)"
55
56 #define EXTRA_SPECS                                     \
57   { "asm_cpu_spec", ASM_CPU_SPEC },                     \
58   { "asm_pcrel_spec", ASM_PCREL_SPEC },                 \
59   SUBTARGET_EXTRA_SPECS
60
61 #define SUBTARGET_EXTRA_SPECS
62
63 /* Note that some other tm.h files include this one and then override
64    many of the definitions that relate to assembler syntax.  */
65
66 #define TARGET_CPU_CPP_BUILTINS()                                       \
67   do                                                                    \
68     {                                                                   \
69       builtin_define ("__m68k__");                                      \
70       builtin_define_std ("mc68000");                                   \
71       /* The other mc680x0 macros have traditionally been derived       \
72          from the tuning setting.  For example, -m68020-60 defines      \
73          m68060, even though it generates pure 68020 code.  */          \
74       switch (m68k_tune)                                                \
75         {                                                               \
76         case u68010:                                                    \
77           builtin_define_std ("mc68010");                               \
78           break;                                                        \
79                                                                         \
80         case u68020:                                                    \
81           builtin_define_std ("mc68020");                               \
82           break;                                                        \
83                                                                         \
84         case u68030:                                                    \
85           builtin_define_std ("mc68030");                               \
86           break;                                                        \
87                                                                         \
88         case u68040:                                                    \
89           builtin_define_std ("mc68040");                               \
90           break;                                                        \
91                                                                         \
92         case u68060:                                                    \
93           builtin_define_std ("mc68060");                               \
94           break;                                                        \
95                                                                         \
96         case u68020_60:                                                 \
97           builtin_define_std ("mc68060");                               \
98           /* Fall through.  */                                          \
99         case u68020_40:                                                 \
100           builtin_define_std ("mc68040");                               \
101           builtin_define_std ("mc68030");                               \
102           builtin_define_std ("mc68020");                               \
103           break;                                                        \
104                                                                         \
105         case ucpu32:                                                    \
106           builtin_define_std ("mc68332");                               \
107           builtin_define_std ("mcpu32");                                \
108           builtin_define_std ("mc68020");                               \
109           break;                                                        \
110                                                                         \
111         case ucfv1:                                                     \
112           builtin_define ("__mcfv1__");                                 \
113           break;                                                        \
114                                                                         \
115         case ucfv2:                                                     \
116           builtin_define ("__mcfv2__");                                 \
117           break;                                                        \
118                                                                         \
119         case ucfv3:                                                     \
120           builtin_define ("__mcfv3__");                                 \
121           break;                                                        \
122                                                                         \
123         case ucfv4:                                                     \
124           builtin_define ("__mcfv4__");                                 \
125           break;                                                        \
126                                                                         \
127         case ucfv4e:                                                    \
128           builtin_define ("__mcfv4e__");                                \
129           break;                                                        \
130                                                                         \
131         case ucfv5:                                                     \
132           builtin_define ("__mcfv5__");                                 \
133           break;                                                        \
134                                                                         \
135         default:                                                        \
136           break;                                                        \
137         }                                                               \
138                                                                         \
139       if (TARGET_68881)                                                 \
140         builtin_define ("__HAVE_68881__");                              \
141                                                                         \
142       if (TARGET_COLDFIRE)                                              \
143         {                                                               \
144           const char *tmp;                                              \
145                                                                         \
146           tmp = m68k_cpp_cpu_ident ("cf");                              \
147           if (tmp)                                                      \
148             builtin_define (tmp);                                       \
149           tmp = m68k_cpp_cpu_family ("cf");                             \
150           if (tmp)                                                      \
151             builtin_define (tmp);                                       \
152           builtin_define ("__mcoldfire__");                             \
153                                                                         \
154           if (TARGET_ISAC)                                              \
155             builtin_define ("__mcfisac__");                             \
156           else if (TARGET_ISAB)                                         \
157             {                                                           \
158               builtin_define ("__mcfisab__");                           \
159               /* ISA_B: Legacy 5407 defines.  */                        \
160               builtin_define ("__mcf5400__");                           \
161               builtin_define ("__mcf5407__");                           \
162             }                                                           \
163           else if (TARGET_ISAAPLUS)                                     \
164             {                                                           \
165               builtin_define ("__mcfisaaplus__");                       \
166               /* ISA_A+: legacy defines.  */                            \
167               builtin_define ("__mcf528x__");                           \
168               builtin_define ("__mcf5200__");                           \
169             }                                                           \
170           else                                                          \
171             {                                                           \
172               builtin_define ("__mcfisaa__");                           \
173               /* ISA_A: legacy defines.  */                             \
174               switch (m68k_tune)                                        \
175                 {                                                       \
176                 case ucfv2:                                             \
177                   builtin_define ("__mcf5200__");                       \
178                   break;                                                \
179                                                                         \
180                 case ucfv3:                                             \
181                   builtin_define ("__mcf5307__");                       \
182                   builtin_define ("__mcf5300__");                       \
183                   break;                                                \
184                                                                         \
185                 default:                                                \
186                   break;                                                \
187                 }                                                       \
188             }                                                           \
189         }                                                               \
190                                                                         \
191       if (TARGET_COLDFIRE_FPU)                                          \
192         builtin_define ("__mcffpu__");                                  \
193                                                                         \
194       if (TARGET_CF_HWDIV)                                              \
195         builtin_define ("__mcfhwdiv__");                                \
196                                                                         \
197       if (TARGET_FIDOA)                                                 \
198         builtin_define ("__mfido__");                                   \
199                                                                         \
200       builtin_assert ("cpu=m68k");                                      \
201       builtin_assert ("machine=m68k");                                  \
202     }                                                                   \
203   while (0)
204
205 /* Classify the groups of pseudo-ops used to assemble QI, HI and SI
206    quantities.  */
207 #define INT_OP_STANDARD 0       /* .byte, .short, .long */
208 #define INT_OP_DOT_WORD 1       /* .byte, .word, .long */
209 #define INT_OP_NO_DOT   2       /* byte, short, long */
210 #define INT_OP_DC       3       /* dc.b, dc.w, dc.l */
211
212 /* Set the default.  */
213 #define INT_OP_GROUP INT_OP_DOT_WORD
214
215 /* Bit values used by m68k-devices.def to identify processor capabilities.  */
216 #define FL_BITFIELD  (1 << 0)    /* Support bitfield instructions.  */
217 #define FL_68881     (1 << 1)    /* (Default) support for 68881/2.  */
218 #define FL_COLDFIRE  (1 << 2)    /* ColdFire processor.  */
219 #define FL_CF_HWDIV  (1 << 3)    /* ColdFire hardware divide supported.  */
220 #define FL_CF_MAC    (1 << 4)    /* ColdFire MAC unit supported.  */
221 #define FL_CF_EMAC   (1 << 5)    /* ColdFire eMAC unit supported.  */
222 #define FL_CF_EMAC_B (1 << 6)    /* ColdFire eMAC-B unit supported.  */
223 #define FL_CF_USP    (1 << 7)    /* ColdFire User Stack Pointer supported.  */
224 #define FL_CF_FPU    (1 << 8)    /* ColdFire FPU supported.  */
225 #define FL_ISA_68000 (1 << 9)
226 #define FL_ISA_68010 (1 << 10)
227 #define FL_ISA_68020 (1 << 11)
228 #define FL_ISA_68040 (1 << 12)
229 #define FL_ISA_A     (1 << 13)
230 #define FL_ISA_APLUS (1 << 14)
231 #define FL_ISA_B     (1 << 15)
232 #define FL_ISA_C     (1 << 16)
233 #define FL_FIDOA     (1 << 17)
234 #define FL_MMU       0   /* Used by multilib machinery.  */
235
236 #define TARGET_68010            ((m68k_cpu_flags & FL_ISA_68010) != 0)
237 #define TARGET_68020            ((m68k_cpu_flags & FL_ISA_68020) != 0)
238 #define TARGET_68040            ((m68k_cpu_flags & FL_ISA_68040) != 0)
239 #define TARGET_COLDFIRE         ((m68k_cpu_flags & FL_COLDFIRE) != 0)
240 #define TARGET_COLDFIRE_FPU     (m68k_fpu == FPUTYPE_COLDFIRE)
241 #define TARGET_68881            (m68k_fpu == FPUTYPE_68881)
242 #define TARGET_FIDOA            ((m68k_cpu_flags & FL_FIDOA) != 0)
243
244 /* Size (in bytes) of FPU registers.  */
245 #define TARGET_FP_REG_SIZE      (TARGET_COLDFIRE ? 8 : 12)
246
247 #define TARGET_ISAAPLUS         ((m68k_cpu_flags & FL_ISA_APLUS) != 0)
248 #define TARGET_ISAB             ((m68k_cpu_flags & FL_ISA_B) != 0)
249 #define TARGET_ISAC             ((m68k_cpu_flags & FL_ISA_C) != 0)
250
251 /* Some instructions are common to more than one ISA.  */
252 #define ISA_HAS_MVS_MVZ (TARGET_ISAB || TARGET_ISAC)
253 #define ISA_HAS_FF1     (TARGET_ISAAPLUS || TARGET_ISAC)
254
255 #define TUNE_68000      (m68k_tune == u68000)
256 #define TUNE_68010      (m68k_tune == u68010)
257 #define TUNE_68000_10   (TUNE_68000 || TUNE_68010)
258 #define TUNE_68030      (m68k_tune == u68030 \
259                          || m68k_tune == u68020_40 \
260                          || m68k_tune == u68020_60)
261 #define TUNE_68040      (m68k_tune == u68040 \
262                          || m68k_tune == u68020_40 \
263                          || m68k_tune == u68020_60)
264 #define TUNE_68060      (m68k_tune == u68060 || m68k_tune == u68020_60)
265 #define TUNE_68040_60   (TUNE_68040 || TUNE_68060)
266 #define TUNE_CPU32      (m68k_tune == ucpu32)
267 #define TUNE_CFV1       (m68k_tune == ucfv1)
268 #define TUNE_CFV2       (m68k_tune == ucfv2)
269 #define TUNE_CFV3       (m68k_tune == ucfv3)
270
271 #define OVERRIDE_OPTIONS   override_options()
272
273 /* These are meant to be redefined in the host dependent files */
274 #define SUBTARGET_OVERRIDE_OPTIONS
275 \f
276 /* target machine storage layout */
277
278 /* "long double" is the same as "double" on ColdFire and fido
279    targets.  */
280
281 #define LONG_DOUBLE_TYPE_SIZE                   \
282   ((TARGET_COLDFIRE || TARGET_FIDOA) ? 64 : 80)
283
284 /* We need to know the size of long double at compile-time in libgcc2.  */
285
286 #if defined(__mcoldfire__) || defined(__mfido__)
287 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
288 #else
289 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 80
290 #endif
291
292 /* Set the value of FLT_EVAL_METHOD in float.h.  When using 68040 fp
293    instructions, we get proper intermediate rounding, otherwise we
294    get extended precision results.  */
295 #define TARGET_FLT_EVAL_METHOD ((TARGET_68040 || ! TARGET_68881) ? 0 : 2)
296
297 #define BITS_BIG_ENDIAN 1
298 #define BYTES_BIG_ENDIAN 1
299 #define WORDS_BIG_ENDIAN 1
300
301 #define UNITS_PER_WORD 4
302
303 #define PARM_BOUNDARY (TARGET_SHORT ? 16 : 32)
304 #define STACK_BOUNDARY 16
305 #define FUNCTION_BOUNDARY 16
306 #define EMPTY_FIELD_BOUNDARY 16
307 /* ColdFire and fido strongly prefer a 32-bit aligned stack.  */
308 #define PREFERRED_STACK_BOUNDARY \
309   ((TARGET_COLDFIRE || TARGET_FIDOA) ? 32 : 16)
310
311 /* No data type wants to be aligned rounder than this.
312    Most published ABIs say that ints should be aligned on 16-bit
313    boundaries, but CPUs with 32-bit busses get better performance
314    aligned on 32-bit boundaries.  */
315 #define BIGGEST_ALIGNMENT (TARGET_ALIGN_INT ? 32 : 16)
316
317 #define STRICT_ALIGNMENT (TARGET_STRICT_ALIGNMENT)
318 #define M68K_HONOR_TARGET_STRICT_ALIGNMENT 1
319
320 #define DWARF_CIE_DATA_ALIGNMENT -2
321
322 #define INT_TYPE_SIZE (TARGET_SHORT ? 16 : 32)
323
324 /* Define these to avoid dependence on meaning of `int'.  */
325 #define WCHAR_TYPE "long int"
326 #define WCHAR_TYPE_SIZE 32
327
328 /* Maximum number of library IDs we permit with -mid-shared-library.  */
329 #define MAX_LIBRARY_ID 255
330
331 \f
332 /* Standard register usage.  */
333
334 /* For the m68k, we give the data registers numbers 0-7,
335    the address registers numbers 010-017 (8-15),
336    and the 68881 floating point registers numbers 020-027 (16-23).
337    We also have a fake `arg-pointer' register 030 (24) used for
338    register elimination.  */
339 #define FIRST_PSEUDO_REGISTER 25
340
341 /* All m68k targets (except AmigaOS) use %a5 as the PIC register  */
342 #define PIC_OFFSET_TABLE_REGNUM                         \
343   (!flag_pic ? INVALID_REGNUM                           \
344    : reload_completed ? REGNO (pic_offset_table_rtx)    \
345    : PIC_REG)
346
347 /* 1 for registers that have pervasive standard uses
348    and are not available for the register allocator.
349    On the m68k, only the stack pointer is such.
350    Our fake arg-pointer is obviously fixed as well.  */
351 #define FIXED_REGISTERS        \
352  {/* Data registers.  */       \
353   0, 0, 0, 0, 0, 0, 0, 0,      \
354                                \
355   /* Address registers.  */    \
356   0, 0, 0, 0, 0, 0, 0, 1,      \
357                                \
358   /* Floating point registers  \
359      (if available).  */       \
360   0, 0, 0, 0, 0, 0, 0, 0,      \
361                                \
362   /* Arg pointer.  */          \
363   1 }
364
365 /* 1 for registers not available across function calls.
366    These must include the FIXED_REGISTERS and also any
367    registers that can be used without being saved.
368    The latter must include the registers where values are returned
369    and the register where structure-value addresses are passed.
370    Aside from that, you can include as many other registers as you like.  */
371 #define CALL_USED_REGISTERS     \
372  {/* Data registers.  */        \
373   1, 1, 0, 0, 0, 0, 0, 0,       \
374                                 \
375   /* Address registers.  */     \
376   1, 1, 0, 0, 0, 0, 0, 1,       \
377                                 \
378   /* Floating point registers   \
379      (if available).  */        \
380   1, 1, 0, 0, 0, 0, 0, 0,       \
381                                 \
382   /* Arg pointer.  */           \
383   1 }
384
385 #define REG_ALLOC_ORDER         \
386 { /* d0/d1/a0/a1 */             \
387   0, 1, 8, 9,                   \
388   /* d2-d7 */                   \
389   2, 3, 4, 5, 6, 7,             \
390   /* a2-a7/arg */               \
391   10, 11, 12, 13, 14, 15, 24,   \
392   /* fp0-fp7 */                 \
393   16, 17, 18, 19, 20, 21, 22, 23\
394 }
395
396
397 /* Make sure everything's fine if we *don't* have a given processor.
398    This assumes that putting a register in fixed_regs will keep the
399    compiler's mitts completely off it.  We don't bother to zero it out
400    of register classes.  */
401 #define CONDITIONAL_REGISTER_USAGE                              \
402 {                                                               \
403   int i;                                                        \
404   HARD_REG_SET x;                                               \
405   if (!TARGET_HARD_FLOAT)                                       \
406     {                                                           \
407       COPY_HARD_REG_SET (x, reg_class_contents[(int)FP_REGS]);  \
408       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)               \
409         if (TEST_HARD_REG_BIT (x, i))                           \
410           fixed_regs[i] = call_used_regs[i] = 1;                \
411     }                                                           \
412   if (flag_pic)                                                 \
413     fixed_regs[PIC_REG] = call_used_regs[PIC_REG] = 1;          \
414 }
415
416 /* On the m68k, ordinary registers hold 32 bits worth;
417    for the 68881 registers, a single register is always enough for
418    anything that can be stored in them at all.  */
419 #define HARD_REGNO_NREGS(REGNO, MODE)   \
420   ((REGNO) >= 16 ? GET_MODE_NUNITS (MODE)       \
421    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
422
423 /* A C expression that is nonzero if hard register NEW_REG can be
424    considered for use as a rename register for OLD_REG register.  */
425
426 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
427   m68k_hard_regno_rename_ok (OLD_REG, NEW_REG)
428
429 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
430   m68k_regno_mode_ok ((REGNO), (MODE))
431
432 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
433   m68k_secondary_reload_class (CLASS, MODE, X)
434
435 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
436   (! TARGET_HARD_FLOAT                                  \
437    || ((GET_MODE_CLASS (MODE1) == MODE_FLOAT            \
438         || GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)        \
439        == (GET_MODE_CLASS (MODE2) == MODE_FLOAT         \
440            || GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT)))
441
442 /* Specify the registers used for certain standard purposes.
443    The values of these macros are register numbers.  */
444
445 #define STACK_POINTER_REGNUM SP_REG
446
447 /* Most m68k targets use %a6 as a frame pointer.  The AmigaOS
448    ABI uses %a6 for shared library calls, therefore the frame
449    pointer is shifted to %a5 on this target.  */
450 #define FRAME_POINTER_REGNUM A6_REG
451
452 #define FRAME_POINTER_REQUIRED 0
453
454 /* Base register for access to arguments of the function.
455  * This isn't a hardware register. It will be eliminated to the
456  * stack pointer or frame pointer.
457  */
458 #define ARG_POINTER_REGNUM 24
459
460 #define STATIC_CHAIN_REGNUM A0_REG
461 #define M68K_STATIC_CHAIN_REG_NAME REGISTER_PREFIX "a0"
462
463 /* Register in which address to store a structure value
464    is passed to a function.  */
465 #define M68K_STRUCT_VALUE_REGNUM A1_REG
466
467 \f
468
469 /* The m68k has three kinds of registers, so eight classes would be
470    a complete set.  One of them is not needed.  */
471 enum reg_class {
472   NO_REGS, DATA_REGS,
473   ADDR_REGS, FP_REGS,
474   GENERAL_REGS, DATA_OR_FP_REGS,
475   ADDR_OR_FP_REGS, ALL_REGS,
476   LIM_REG_CLASSES };
477
478 #define N_REG_CLASSES (int) LIM_REG_CLASSES
479
480 #define REG_CLASS_NAMES \
481  { "NO_REGS", "DATA_REGS",              \
482    "ADDR_REGS", "FP_REGS",              \
483    "GENERAL_REGS", "DATA_OR_FP_REGS",   \
484    "ADDR_OR_FP_REGS", "ALL_REGS" }
485
486 #define REG_CLASS_CONTENTS \
487 {                                       \
488   {0x00000000},  /* NO_REGS */          \
489   {0x000000ff},  /* DATA_REGS */        \
490   {0x0100ff00},  /* ADDR_REGS */        \
491   {0x00ff0000},  /* FP_REGS */          \
492   {0x0100ffff},  /* GENERAL_REGS */     \
493   {0x00ff00ff},  /* DATA_OR_FP_REGS */  \
494   {0x01ffff00},  /* ADDR_OR_FP_REGS */  \
495   {0x01ffffff},  /* ALL_REGS */         \
496 }
497
498 extern enum reg_class regno_reg_class[];
499 #define REGNO_REG_CLASS(REGNO) (regno_reg_class[(REGNO)])
500 #define INDEX_REG_CLASS GENERAL_REGS
501 #define BASE_REG_CLASS ADDR_REGS
502
503 #define PREFERRED_RELOAD_CLASS(X,CLASS) \
504   m68k_preferred_reload_class (X, CLASS)
505
506 /* On the m68k, this is the size of MODE in words,
507    except in the FP regs, where a single reg is always enough.  */
508 #define CLASS_MAX_NREGS(CLASS, MODE)    \
509  ((CLASS) == FP_REGS ? 1 \
510   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
511
512 /* Moves between fp regs and other regs are two insns.  */
513 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)        \
514   ((((CLASS1) == FP_REGS) != ((CLASS2) == FP_REGS)) ? 4 : 2)
515 \f
516 /* Stack layout; function entry, exit and calling.  */
517
518 #define STACK_GROWS_DOWNWARD 1
519 #define FRAME_GROWS_DOWNWARD 1
520 #define STARTING_FRAME_OFFSET 0
521
522 /* On the 680x0, sp@- in a byte insn really pushes a word.
523    On the ColdFire, sp@- in a byte insn pushes just a byte.  */
524 #define PUSH_ROUNDING(BYTES) (TARGET_COLDFIRE ? BYTES : ((BYTES) + 1) & ~1)
525
526 #define FIRST_PARM_OFFSET(FNDECL) 8
527
528 /* On the 68000, the RTS insn cannot pop anything.
529    On the 68010, the RTD insn may be used to pop them if the number
530      of args is fixed, but if the number is variable then the caller
531      must pop them all.  RTD can't be used for library calls now
532      because the library is compiled with the Unix compiler.
533    Use of RTD is a selectable option, since it is incompatible with
534    standard Unix calling sequences.  If the option is not selected,
535    the caller must always pop the args.  */
536 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE)   \
537   ((TARGET_RTD && (!(FUNDECL) || TREE_CODE (FUNDECL) != IDENTIFIER_NODE)        \
538     && (TYPE_ARG_TYPES (FUNTYPE) == 0                           \
539         || (TREE_VALUE (tree_last (TYPE_ARG_TYPES (FUNTYPE)))   \
540             == void_type_node)))                                \
541    ? (SIZE) : 0)
542
543 /* On the m68k the return value defaults to D0.  */
544 #define FUNCTION_VALUE(VALTYPE, FUNC)  \
545   gen_rtx_REG (TYPE_MODE (VALTYPE), D0_REG)
546
547 /* On the m68k the return value defaults to D0.  */
548 #define LIBCALL_VALUE(MODE)  gen_rtx_REG (MODE, D0_REG)
549
550 /* On the m68k, D0 is usually the only register used.  */
551 #define FUNCTION_VALUE_REGNO_P(N) ((N) == D0_REG)
552
553 /* Define this to be true when FUNCTION_VALUE_REGNO_P is true for
554    more than one register.
555    XXX This macro is m68k specific and used only for m68kemb.h.  */
556 #define NEEDS_UNTYPED_CALL 0
557
558 /* On the m68k, all arguments are usually pushed on the stack.  */
559 #define FUNCTION_ARG_REGNO_P(N) 0
560 \f
561 /* On the m68k, this is a single integer, which is a number of bytes
562    of arguments scanned so far.  */
563 #define CUMULATIVE_ARGS int
564
565 /* On the m68k, the offset starts at 0.  */
566 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
567  ((CUM) = 0)
568
569 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
570  ((CUM) += ((MODE) != BLKmode                   \
571             ? (GET_MODE_SIZE (MODE) + 3) & ~3   \
572             : (int_size_in_bytes (TYPE) + 3) & ~3))
573
574 /* On the m68k all args are always pushed.  */
575 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) 0
576
577 #define FUNCTION_PROFILER(FILE, LABELNO)  \
578   asm_fprintf (FILE, "\tlea %LLP%d,%Ra0\n\tjsr mcount\n", (LABELNO))
579
580 #define EXIT_IGNORE_STACK 1
581
582 /* Output assembler code for a block containing the constant parts
583    of a trampoline, leaving space for the variable parts.
584
585    On the m68k, the trampoline looks like this:
586      movl #STATIC,a0
587      jmp  FUNCTION
588
589    WARNING: Targets that may run on 68040+ cpus must arrange for
590    the instruction cache to be flushed.  Previous incarnations of
591    the m68k trampoline code attempted to get around this by either
592    using an out-of-line transfer function or pc-relative data, but
593    the fact remains that the code to jump to the transfer function
594    or the code to load the pc-relative data needs to be flushed
595    just as much as the "variable" portion of the trampoline.
596    Recognizing that a cache flush is going to be required anyway,
597    dispense with such notions and build a smaller trampoline.
598
599    Since more instructions are required to move a template into
600    place than to create it on the spot, don't use a template.  */
601
602 #define TRAMPOLINE_SIZE 12
603 #define TRAMPOLINE_ALIGNMENT 16
604
605 /* Targets redefine this to invoke code to either flush the cache,
606    or enable stack execution (or both).  */
607 #ifndef FINALIZE_TRAMPOLINE
608 #define FINALIZE_TRAMPOLINE(TRAMP)
609 #endif
610
611 /* We generate a two-instructions program at address TRAMP :
612         movea.l &CXT,%a0
613         jmp FNADDR  */
614 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
615 {                                                                       \
616   emit_move_insn (gen_rtx_MEM (HImode, TRAMP),                          \
617                   GEN_INT(0x207C + ((STATIC_CHAIN_REGNUM-8) << 9)));    \
618   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 2)), CXT); \
619   emit_move_insn (gen_rtx_MEM (HImode, plus_constant (TRAMP, 6)),       \
620                   GEN_INT(0x4EF9));                                     \
621   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 8)), FNADDR); \
622   FINALIZE_TRAMPOLINE(TRAMP);                                           \
623 }
624
625 /* This is the library routine that is used to transfer control from the
626    trampoline to the actual nested function.  It is defined for backward
627    compatibility, for linking with object code that used the old trampoline
628    definition.
629
630    A colon is used with no explicit operands to cause the template string
631    to be scanned for %-constructs.
632
633    The function name __transfer_from_trampoline is not actually used.
634    The function definition just permits use of "asm with operands"
635    (though the operand list is empty).  */
636 #define TRANSFER_FROM_TRAMPOLINE                                \
637 void                                                            \
638 __transfer_from_trampoline ()                                   \
639 {                                                               \
640   register char *a0 asm (M68K_STATIC_CHAIN_REG_NAME);           \
641   asm (GLOBAL_ASM_OP "___trampoline");                          \
642   asm ("___trampoline:");                                       \
643   asm volatile ("move%.l %0,%@" : : "m" (a0[22]));              \
644   asm volatile ("move%.l %1,%0" : "=a" (a0) : "m" (a0[18]));    \
645   asm ("rts":);                                                 \
646 }
647 \f
648 /* There are two registers that can always be eliminated on the m68k.
649    The frame pointer and the arg pointer can be replaced by either the
650    hard frame pointer or to the stack pointer, depending upon the
651    circumstances.  The hard frame pointer is not used before reload and
652    so it is not eligible for elimination.  */
653 #define ELIMINABLE_REGS                                 \
654 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM },          \
655  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM },          \
656  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM }}
657
658 #define CAN_ELIMINATE(FROM, TO) \
659   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
660
661 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
662   (OFFSET) = m68k_initial_elimination_offset(FROM, TO)
663 \f
664 /* Addressing modes, and classification of registers for them.  */
665
666 #define HAVE_POST_INCREMENT 1
667 #define HAVE_PRE_DECREMENT 1
668
669 /* Macros to check register numbers against specific register classes.  */
670
671 /* True for data registers, D0 through D7.  */
672 #define DATA_REGNO_P(REGNO)     IN_RANGE (REGNO, 0, 7)
673
674 /* True for address registers, A0 through A7.  */
675 #define ADDRESS_REGNO_P(REGNO)  IN_RANGE (REGNO, 8, 15)
676
677 /* True for integer registers, D0 through D7 and A0 through A7.  */
678 #define INT_REGNO_P(REGNO)      IN_RANGE (REGNO, 0, 15)
679
680 /* True for floating point registers, FP0 through FP7.  */
681 #define FP_REGNO_P(REGNO)       IN_RANGE (REGNO, 16, 23)
682
683 #define REGNO_OK_FOR_INDEX_P(REGNO)                     \
684   (INT_REGNO_P (REGNO)                                  \
685    || INT_REGNO_P (reg_renumber[REGNO]))
686
687 #define REGNO_OK_FOR_BASE_P(REGNO)                      \
688   (ADDRESS_REGNO_P (REGNO)                              \
689    || ADDRESS_REGNO_P (reg_renumber[REGNO]))
690
691 #define REGNO_OK_FOR_INDEX_NONSTRICT_P(REGNO)           \
692   (INT_REGNO_P (REGNO)                                  \
693    || REGNO == ARG_POINTER_REGNUM                       \
694    || REGNO >= FIRST_PSEUDO_REGISTER)
695
696 #define REGNO_OK_FOR_BASE_NONSTRICT_P(REGNO)            \
697   (ADDRESS_REGNO_P (REGNO)                              \
698    || REGNO == ARG_POINTER_REGNUM                       \
699    || REGNO >= FIRST_PSEUDO_REGISTER)
700
701 /* Now macros that check whether X is a register and also,
702    strictly, whether it is in a specified class.
703
704    These macros are specific to the m68k, and may be used only
705    in code for printing assembler insns and in conditions for
706    define_optimization.  */
707
708 /* 1 if X is a data register.  */
709 #define DATA_REG_P(X)   (REG_P (X) && DATA_REGNO_P (REGNO (X)))
710
711 /* 1 if X is an fp register.  */
712 #define FP_REG_P(X)     (REG_P (X) && FP_REGNO_P (REGNO (X)))
713
714 /* 1 if X is an address register  */
715 #define ADDRESS_REG_P(X) (REG_P (X) && ADDRESS_REGNO_P (REGNO (X)))
716 \f
717 /* True if SYMBOL + OFFSET constants must refer to something within
718    SYMBOL's section.  */
719 #ifndef M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P
720 #define M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P 0
721 #endif
722
723 #define MAX_REGS_PER_ADDRESS 2
724
725 #define CONSTANT_ADDRESS_P(X)                                           \
726   ((GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF             \
727     || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST               \
728     || GET_CODE (X) == HIGH)                                            \
729    && LEGITIMATE_CONSTANT_P (X))
730
731 /* Nonzero if the constant value X is a legitimate general operand.
732    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
733 #define LEGITIMATE_CONSTANT_P(X)                                \
734   (GET_MODE (X) != XFmode                                       \
735    && !m68k_illegitimate_symbolic_constant_p (X))
736
737 #ifndef REG_OK_STRICT
738 #define REG_STRICT_P 0
739 #else
740 #define REG_STRICT_P 1
741 #endif
742
743 #define LEGITIMATE_PIC_OPERAND_P(X)                             \
744   (!symbolic_operand (X, VOIDmode)                              \
745    || (TARGET_PCREL && REG_STRICT_P))
746
747 #define REG_OK_FOR_BASE_P(X) \
748   m68k_legitimate_base_reg_p (X, REG_STRICT_P)
749
750 #define REG_OK_FOR_INDEX_P(X) \
751   m68k_legitimate_index_reg_p (X, REG_STRICT_P)
752
753 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
754   do                                                                    \
755     {                                                                   \
756       if (m68k_legitimate_address_p (MODE, X, REG_STRICT_P))            \
757         goto ADDR;                                                      \
758     }                                                                   \
759   while (0)
760
761 /* This address is OK as it stands.  */
762 #define PIC_CASE_VECTOR_ADDRESS(index) index
763 \f
764 /* For the 68000, we handle X+REG by loading X into a register R and
765    using R+REG.  R will go in an address reg and indexing will be used.
766    However, if REG is a broken-out memory address or multiplication,
767    nothing needs to be done because REG can certainly go in an address reg.  */
768 #define COPY_ONCE(Y) if (!copied) { Y = copy_rtx (Y); copied = ch = 1; }
769 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)   \
770 { register int ch = (X) != (OLDX);                                      \
771   if (GET_CODE (X) == PLUS)                                             \
772     { int copied = 0;                                                   \
773       if (GET_CODE (XEXP (X, 0)) == MULT)                               \
774         { COPY_ONCE (X); XEXP (X, 0) = force_operand (XEXP (X, 0), 0);} \
775       if (GET_CODE (XEXP (X, 1)) == MULT)                               \
776         { COPY_ONCE (X); XEXP (X, 1) = force_operand (XEXP (X, 1), 0);} \
777       if (ch && GET_CODE (XEXP (X, 1)) == REG                           \
778           && GET_CODE (XEXP (X, 0)) == REG)                             \
779         { if (TARGET_COLDFIRE_FPU                                       \
780               && GET_MODE_CLASS (MODE) == MODE_FLOAT)                   \
781             { COPY_ONCE (X); X = force_operand (X, 0);}                 \
782           goto WIN; }                                                   \
783       if (ch) { GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN); }              \
784       if (GET_CODE (XEXP (X, 0)) == REG                                 \
785                || (GET_CODE (XEXP (X, 0)) == SIGN_EXTEND                \
786                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == REG           \
787                    && GET_MODE (XEXP (XEXP (X, 0), 0)) == HImode))      \
788         { register rtx temp = gen_reg_rtx (Pmode);                      \
789           register rtx val = force_operand (XEXP (X, 1), 0);            \
790           emit_move_insn (temp, val);                                   \
791           COPY_ONCE (X);                                                \
792           XEXP (X, 1) = temp;                                           \
793           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
794               && GET_CODE (XEXP (X, 0)) == REG)                         \
795             X = force_operand (X, 0);                                   \
796           goto WIN; }                                                   \
797       else if (GET_CODE (XEXP (X, 1)) == REG                            \
798                || (GET_CODE (XEXP (X, 1)) == SIGN_EXTEND                \
799                    && GET_CODE (XEXP (XEXP (X, 1), 0)) == REG           \
800                    && GET_MODE (XEXP (XEXP (X, 1), 0)) == HImode))      \
801         { register rtx temp = gen_reg_rtx (Pmode);                      \
802           register rtx val = force_operand (XEXP (X, 0), 0);            \
803           emit_move_insn (temp, val);                                   \
804           COPY_ONCE (X);                                                \
805           XEXP (X, 0) = temp;                                           \
806           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
807               && GET_CODE (XEXP (X, 1)) == REG)                         \
808             X = force_operand (X, 0);                                   \
809           goto WIN; }}}
810
811 /* On the 68000, only predecrement and postincrement address depend thus
812    (the amount of decrement or increment being the length of the operand).
813    These are now treated generically in recog.c.  */
814 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)
815 \f
816 #define CASE_VECTOR_MODE HImode
817 #define CASE_VECTOR_PC_RELATIVE 1
818
819 #define DEFAULT_SIGNED_CHAR 1
820 #define MOVE_MAX 4
821 #define SLOW_BYTE_ACCESS 0
822
823 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
824
825 /* The ColdFire FF1 instruction returns 32 for zero. */
826 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = 32, 1)
827
828 #define STORE_FLAG_VALUE (-1)
829
830 #define Pmode SImode
831 #define FUNCTION_MODE QImode
832
833 \f
834 /* Tell final.c how to eliminate redundant test instructions.  */
835
836 /* Here we define machine-dependent flags and fields in cc_status
837    (see `conditions.h').  */
838
839 /* Set if the cc value is actually in the 68881, so a floating point
840    conditional branch must be output.  */
841 #define CC_IN_68881 04000
842
843 /* On the 68000, all the insns to store in an address register fail to
844    set the cc's.  However, in some cases these instructions can make it
845    possibly invalid to use the saved cc's.  In those cases we clear out
846    some or all of the saved cc's so they won't be used.  */
847 #define NOTICE_UPDATE_CC(EXP,INSN) notice_update_cc (EXP, INSN)
848
849 #define OUTPUT_JUMP(NORMAL, FLOAT, NO_OV)  \
850 do { if (cc_prev_status.flags & CC_IN_68881)                    \
851     return FLOAT;                                               \
852   if (cc_prev_status.flags & CC_NO_OVERFLOW)                    \
853     return NO_OV;                                               \
854   return NORMAL; } while (0)
855 \f
856 /* Control the assembler format that we output.  */
857
858 #define ASM_APP_ON "#APP\n"
859 #define ASM_APP_OFF "#NO_APP\n"
860 #define TEXT_SECTION_ASM_OP "\t.text"
861 #define DATA_SECTION_ASM_OP "\t.data"
862 #define GLOBAL_ASM_OP "\t.globl\t"
863 #define REGISTER_PREFIX ""
864 #define LOCAL_LABEL_PREFIX ""
865 #define USER_LABEL_PREFIX "_"
866 #define IMMEDIATE_PREFIX "#"
867
868 #define REGISTER_NAMES \
869 {REGISTER_PREFIX"d0", REGISTER_PREFIX"d1", REGISTER_PREFIX"d2", \
870  REGISTER_PREFIX"d3", REGISTER_PREFIX"d4", REGISTER_PREFIX"d5", \
871  REGISTER_PREFIX"d6", REGISTER_PREFIX"d7",                      \
872  REGISTER_PREFIX"a0", REGISTER_PREFIX"a1", REGISTER_PREFIX"a2", \
873  REGISTER_PREFIX"a3", REGISTER_PREFIX"a4", REGISTER_PREFIX"a5", \
874  REGISTER_PREFIX"a6", REGISTER_PREFIX"sp",                      \
875  REGISTER_PREFIX"fp0", REGISTER_PREFIX"fp1", REGISTER_PREFIX"fp2", \
876  REGISTER_PREFIX"fp3", REGISTER_PREFIX"fp4", REGISTER_PREFIX"fp5", \
877  REGISTER_PREFIX"fp6", REGISTER_PREFIX"fp7", REGISTER_PREFIX"argptr" }
878
879 #define M68K_FP_REG_NAME REGISTER_PREFIX"fp"
880
881 /* Return a register name by index, handling %fp nicely.
882    We don't replace %fp for targets that don't map it to %a6
883    since it may confuse GAS.  */
884 #define M68K_REGNAME(r) ( \
885   ((FRAME_POINTER_REGNUM == A6_REG) \
886     && ((r) == FRAME_POINTER_REGNUM) \
887     && frame_pointer_needed) ? \
888     M68K_FP_REG_NAME : reg_names[(r)])
889
890 /* On the Sun-3, the floating point registers have numbers
891    18 to 25, not 16 to 23 as they do in the compiler.  */
892 #define DBX_REGISTER_NUMBER(REGNO) ((REGNO) < 16 ? (REGNO) : (REGNO) + 2)
893
894 /* Before the prologue, RA is at 0(%sp).  */
895 #define INCOMING_RETURN_ADDR_RTX \
896   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
897
898 /* After the prologue, RA is at 4(AP) in the current frame.  */
899 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
900   ((COUNT) == 0                                                            \
901    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, UNITS_PER_WORD)) \
902    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
903
904 /* We must not use the DBX register numbers for the DWARF 2 CFA column
905    numbers because that maps to numbers beyond FIRST_PSEUDO_REGISTER.
906    Instead use the identity mapping.  */
907 #define DWARF_FRAME_REGNUM(REG) \
908   (INT_REGNO_P (REG) || FP_REGNO_P (REG) ? (REG) : INVALID_REGNUM)
909
910 /* The return column was originally 24, but gcc used 25 for a while too.
911    Define both registers 24 and 25 as Pmode ones and use 24 in our own
912    unwind information.  */
913 #define DWARF_FRAME_REGISTERS 25
914 #define DWARF_FRAME_RETURN_COLUMN 24
915 #define DWARF_ALT_FRAME_RETURN_COLUMN 25
916
917 /* Before the prologue, the top of the frame is at 4(%sp).  */
918 #define INCOMING_FRAME_SP_OFFSET 4
919
920 /* All registers are live on exit from an interrupt routine.  */
921 #define EPILOGUE_USES(REGNO)                                    \
922   (reload_completed                                             \
923    && (m68k_get_function_kind (current_function_decl)   \
924        == m68k_fk_interrupt_handler))
925
926 /* Describe how we implement __builtin_eh_return.  */
927 #define EH_RETURN_DATA_REGNO(N) \
928   ((N) < 2 ? (N) : INVALID_REGNUM)
929 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, A0_REG)
930 #define EH_RETURN_HANDLER_RTX                                       \
931   gen_rtx_MEM (Pmode,                                               \
932                gen_rtx_PLUS (Pmode, arg_pointer_rtx,                \
933                              plus_constant (EH_RETURN_STACKADJ_RTX, \
934                                             UNITS_PER_WORD)))
935
936 /* Select a format to encode pointers in exception handling data.  CODE
937    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
938    true if the symbol may be affected by dynamic relocations.
939
940    TARGET_ID_SHARED_LIBRARY and TARGET_SEP_DATA are designed to support
941    a read-only text segment without imposing a fixed gap between the
942    text and data segments.  As a result, the text segment cannot refer
943    to anything in the data segment, even in PC-relative form.  Because
944    .eh_frame refers to both code and data, it follows that .eh_frame
945    must be in the data segment itself, and that the offset between
946    .eh_frame and code will not be a link-time constant.
947
948    In theory, we could create a read-only .eh_frame by using DW_EH_PE_pcrel
949    | DW_EH_PE_indirect for all code references.  However, gcc currently
950    handles indirect references using a per-TU constant pool.  This means
951    that if a function and its eh_frame are removed by the linker, the
952    eh_frame's indirect references to the removed function will not be
953    removed, leading to an unresolved symbol error.
954
955    It isn't clear that any -msep-data or -mid-shared-library target
956    would benefit from a read-only .eh_frame anyway.  In particular,
957    no known target that supports these options has a feature like
958    PT_GNU_RELRO.  Without any such feature to motivate them, indirect
959    references would be unnecessary bloat, so we simply use an absolute
960    pointer for code and global references.  We still use pc-relative
961    references to data, as this avoids a relocation.  */
962 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                         \
963   (flag_pic                                                                \
964    && !((TARGET_ID_SHARED_LIBRARY || TARGET_SEP_DATA)                      \
965         && ((GLOBAL) || (CODE)))                                           \
966    ? ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4 \
967    : DW_EH_PE_absptr)
968
969 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
970   asm_fprintf (FILE, "%U%s", NAME)
971
972 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
973   sprintf (LABEL, "*%s%s%ld", LOCAL_LABEL_PREFIX, PREFIX, (long)(NUM))
974
975 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)                 \
976   asm_fprintf (FILE, (MOTOROLA                          \
977                       ? "\tmove.l %s,-(%Rsp)\n"         \
978                       : "\tmovel %s,%Rsp@-\n"),         \
979                reg_names[REGNO])
980
981 #define ASM_OUTPUT_REG_POP(FILE,REGNO)                  \
982   asm_fprintf (FILE, (MOTOROLA                          \
983                       ? "\tmove.l (%Rsp)+,%s\n"         \
984                       : "\tmovel %Rsp@+,%s\n"),         \
985                reg_names[REGNO])
986
987 /* The m68k does not use absolute case-vectors, but we must define this macro
988    anyway.  */
989 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
990   asm_fprintf (FILE, "\t.long %LL%d\n", VALUE)
991
992 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
993   asm_fprintf (FILE, "\t.word %LL%d-%LL%d\n", VALUE, REL)
994
995 /* We don't have a way to align to more than a two-byte boundary, so do the
996    best we can and don't complain.  */
997 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
998   if ((LOG) >= 1)                       \
999     fprintf (FILE, "\t.even\n");
1000
1001 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1002   fprintf (FILE, "\t.skip %u\n", (int)(SIZE))
1003
1004 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
1005 ( fputs (".comm ", (FILE)),                     \
1006   assemble_name ((FILE), (NAME)),               \
1007   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1008
1009 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE, ROUNDED)  \
1010 ( fputs (".lcomm ", (FILE)),                    \
1011   assemble_name ((FILE), (NAME)),               \
1012   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1013
1014 /* Output a float value (represented as a C double) as an immediate operand.
1015    This macro is m68k-specific.  */
1016 #define ASM_OUTPUT_FLOAT_OPERAND(CODE,FILE,VALUE)               \
1017  do {                                                           \
1018       if (CODE == 'f')                                          \
1019         {                                                       \
1020           char dstr[30];                                        \
1021           real_to_decimal (dstr, &(VALUE), sizeof (dstr), 9, 0); \
1022           asm_fprintf ((FILE), "%I0r%s", dstr);                 \
1023         }                                                       \
1024       else                                                      \
1025         {                                                       \
1026           long l;                                               \
1027           REAL_VALUE_TO_TARGET_SINGLE (VALUE, l);               \
1028           asm_fprintf ((FILE), "%I0x%lx", l);                   \
1029         }                                                       \
1030      } while (0)
1031
1032 /* Output a double value (represented as a C double) as an immediate operand.
1033    This macro is m68k-specific.  */
1034 #define ASM_OUTPUT_DOUBLE_OPERAND(FILE,VALUE)                           \
1035  do { char dstr[30];                                                    \
1036       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1037       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1038     } while (0)
1039
1040 /* Note, long double immediate operands are not actually
1041    generated by m68k.md.  */
1042 #define ASM_OUTPUT_LONG_DOUBLE_OPERAND(FILE,VALUE)                      \
1043  do { char dstr[30];                                                    \
1044       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1045       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1046     } while (0)
1047
1048 /* On the 68000, we use several CODE characters:
1049    '.' for dot needed in Motorola-style opcode names.
1050    '-' for an operand pushing on the stack:
1051        sp@-, -(sp) or -(%sp) depending on the style of syntax.
1052    '+' for an operand pushing on the stack:
1053        sp@+, (sp)+ or (%sp)+ depending on the style of syntax.
1054    '@' for a reference to the top word on the stack:
1055        sp@, (sp) or (%sp) depending on the style of syntax.
1056    '#' for an immediate operand prefix (# in MIT and Motorola syntax
1057        but & in SGS syntax).
1058    '!' for the fpcr register (used in some float-to-fixed conversions).
1059    '$' for the letter `s' in an op code, but only on the 68040.
1060    '&' for the letter `d' in an op code, but only on the 68040.
1061    '/' for register prefix needed by longlong.h.
1062    '?' for m68k_library_id_string
1063
1064    'b' for byte insn (no effect, on the Sun; this is for the ISI).
1065    'd' to force memory addressing to be absolute, not relative.
1066    'f' for float insn (print a CONST_DOUBLE as a float rather than in hex)
1067    'x' for float insn (print a CONST_DOUBLE as a float rather than in hex),
1068        or print pair of registers as rx:ry.  */
1069
1070 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)                               \
1071   ((CODE) == '.' || (CODE) == '#' || (CODE) == '-'                      \
1072    || (CODE) == '+' || (CODE) == '@' || (CODE) == '!'                   \
1073    || (CODE) == '$' || (CODE) == '&' || (CODE) == '/' || (CODE) == '?')
1074
1075
1076 /* See m68k.c for the m68k specific codes.  */
1077 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1078
1079 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
1080
1081 /* Values used in the MICROARCH argument to M68K_DEVICE.  */
1082 enum uarch_type
1083 {
1084   u68000,
1085   u68010,
1086   u68020,
1087   u68020_40,
1088   u68020_60,
1089   u68030,
1090   u68040,
1091   u68060,
1092   ucpu32,
1093   ucfv1,
1094   ucfv2,
1095   ucfv3,
1096   ucfv4,
1097   ucfv4e,
1098   ucfv5,
1099   unk_arch
1100 };
1101
1102 /* An enumeration of all supported target devices.  */
1103 enum target_device
1104 {
1105 #define M68K_DEVICE(NAME,ENUM_VALUE,FAMILY,MULTILIB,MICROARCH,ISA,FLAGS) \
1106   ENUM_VALUE,
1107 #include "m68k-devices.def"
1108 #undef M68K_DEVICE
1109   unk_device
1110 };
1111
1112 enum fpu_type
1113 {
1114   FPUTYPE_NONE,
1115   FPUTYPE_68881,
1116   FPUTYPE_COLDFIRE
1117 };
1118
1119 enum m68k_function_kind
1120 {
1121   m68k_fk_normal_function,
1122   m68k_fk_interrupt_handler,
1123   m68k_fk_interrupt_thread
1124 };
1125
1126 /* Variables in m68k.c; see there for details.  */
1127 extern const char *m68k_library_id_string;
1128 extern int m68k_last_compare_had_fp_operands;
1129 extern enum target_device m68k_cpu;
1130 extern enum uarch_type m68k_tune;
1131 extern enum fpu_type m68k_fpu;
1132 extern unsigned int m68k_cpu_flags;
1133 extern const char *m68k_symbolic_call;
1134 extern const char *m68k_symbolic_jump;
1135
1136 enum M68K_SYMBOLIC_CALL { M68K_SYMBOLIC_CALL_NONE, M68K_SYMBOLIC_CALL_JSR,
1137                           M68K_SYMBOLIC_CALL_BSR_C, M68K_SYMBOLIC_CALL_BSR_P };
1138
1139 extern enum M68K_SYMBOLIC_CALL m68k_symbolic_call_var;
1140
1141 /* ??? HOST_WIDE_INT is not being defined for auto-generated files.
1142    Workaround that.  */
1143 #ifdef HOST_WIDE_INT
1144 typedef enum { MOVL, SWAP, NEGW, NOTW, NOTB, MOVQ, MVS, MVZ }
1145   M68K_CONST_METHOD;
1146
1147 extern M68K_CONST_METHOD m68k_const_method (HOST_WIDE_INT);
1148 #endif
1149
1150 extern void m68k_emit_move_double (rtx [2]);
1151
1152 #define CPU_UNITS_QUERY 1