OSDN Git Service

* config/i386/i386.c (enum pta_flags): Move out of struct scope...
[pf3gnuchains/gcc-fork.git] / gcc / config / m68k / m68k.h
1 /* Definitions of target machine for GCC for Motorola 680x0/ColdFire.
2    Copyright (C) 1987, 1988, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 2, or (at your option)
10 any later version.
11
12 GCC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to
19 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
20 Boston, MA 02110-1301, USA.  */
21
22 /* We need to have MOTOROLA always defined (either 0 or 1) because we use
23    if-statements and ?: on it.  This way we have compile-time error checking
24    for both the MOTOROLA and MIT code paths.  We do rely on the host compiler
25    to optimize away all constant tests.  */
26 #if MOTOROLA  /* Use the Motorola assembly syntax.  */
27 # define TARGET_VERSION fprintf (stderr, " (68k, Motorola syntax)")
28 #else
29 # define MOTOROLA 0  /* Use the MIT assembly syntax.  */
30 # define TARGET_VERSION fprintf (stderr, " (68k, MIT syntax)")
31 #endif
32
33 /* Handle --with-cpu default option from configure script.  */
34 #define OPTION_DEFAULT_SPECS                                            \
35   { "cpu",   "%{!mc68000:%{!m68000:%{!m68302:%{!m68010:%{!mc68020:%{!m68020:\
36 %{!m68030:%{!m68040:%{!m68020-40:%{!m68020-60:%{!m68060:%{!mcpu32:\
37 %{!m68332:%{!m5200:%{!m5206e:%{!m528x:%{!m5307:%{!m5407:%{!mcfv4e:\
38 %{!mcpu=*:%{!march=*:-%(VALUE)}}}}}}}}}}}}}}}}}}}}}" },
39
40 /* Pass flags to gas indicating which type of processor we have.  This
41    can be simplified when we can rely on the assembler supporting .cpu
42    and .arch directives.  */
43
44 #define ASM_CPU_SPEC "\
45 %{m68851}%{mno-68851} %{m68881}%{mno-68881} %{msoft-float:-mno-float} \
46 %{m68000}%{m68302}%{mc68000}%{m68010}%{m68020}%{mc68020}%{m68030}\
47 %{m68040}%{m68020-40:-m68040}%{m68020-60:-m68040}\
48 %{m68060}%{mcpu32}%{m68332}%{m5200}%{m5206e}%{m528x}%{m5307}%{m5407}%{mcfv4e}\
49 %{mcpu=*:-mcpu=%*}%{march=*:-march=%*}\
50 "
51 #define ASM_PCREL_SPEC "%{fPIC|fpic|mpcrel:--pcrel} \
52  %{msep-data|mid-shared-library:--pcrel} \
53 "
54
55 #define ASM_SPEC "%(asm_cpu_spec) %(asm_pcrel_spec)"
56
57 #define EXTRA_SPECS                                     \
58   { "asm_cpu_spec", ASM_CPU_SPEC },                     \
59   { "asm_pcrel_spec", ASM_PCREL_SPEC },                 \
60   SUBTARGET_EXTRA_SPECS
61
62 #define SUBTARGET_EXTRA_SPECS
63
64 /* Note that some other tm.h files include this one and then override
65    many of the definitions that relate to assembler syntax.  */
66
67 #define TARGET_CPU_CPP_BUILTINS()                                       \
68   do                                                                    \
69     {                                                                   \
70       builtin_define ("__m68k__");                                      \
71       builtin_define_std ("mc68000");                                   \
72       /* The other mc680x0 macros have traditionally been derived       \
73          from the tuning setting.  For example, -m68020-60 defines      \
74          m68060, even though it generates pure 68020 code.  */          \
75       switch (m68k_tune)                                                \
76         {                                                               \
77         case u68010:                                                    \
78           builtin_define_std ("mc68010");                               \
79           break;                                                        \
80                                                                         \
81         case u68020:                                                    \
82           builtin_define_std ("mc68020");                               \
83           break;                                                        \
84                                                                         \
85         case u68030:                                                    \
86           builtin_define_std ("mc68030");                               \
87           break;                                                        \
88                                                                         \
89         case u68040:                                                    \
90           builtin_define_std ("mc68040");                               \
91           break;                                                        \
92                                                                         \
93         case u68060:                                                    \
94           builtin_define_std ("mc68060");                               \
95           break;                                                        \
96                                                                         \
97         case u68020_60:                                                 \
98           builtin_define_std ("mc68060");                               \
99           /* Fall through.  */                                          \
100         case u68020_40:                                                 \
101           builtin_define_std ("mc68040");                               \
102           builtin_define_std ("mc68030");                               \
103           builtin_define_std ("mc68020");                               \
104           break;                                                        \
105                                                                         \
106         case ucpu32:                                                    \
107           builtin_define_std ("mc68332");                               \
108           builtin_define_std ("mcpu32");                                \
109           builtin_define_std ("mc68020");                               \
110           break;                                                        \
111                                                                         \
112         case ucfv2:                                                     \
113           builtin_define ("__mcfv2__");                                 \
114           break;                                                        \
115                                                                         \
116         case ucfv3:                                                     \
117           builtin_define ("__mcfv3__");                                 \
118           break;                                                        \
119                                                                         \
120         case ucfv4:                                                     \
121           builtin_define ("__mcfv4__");                                 \
122           break;                                                        \
123                                                                         \
124         case ucfv4e:                                                    \
125           builtin_define ("__mcfv4e__");                                \
126           break;                                                        \
127                                                                         \
128         case ucfv5:                                                     \
129           builtin_define ("__mcfv5__");                                 \
130           break;                                                        \
131                                                                         \
132         default:                                                        \
133           break;                                                        \
134         }                                                               \
135                                                                         \
136       if (TARGET_68881)                                                 \
137         builtin_define ("__HAVE_68881__");                              \
138                                                                         \
139       if (TARGET_COLDFIRE)                                              \
140         {                                                               \
141           const char *tmp;                                              \
142                                                                         \
143           tmp = m68k_cpp_cpu_ident ("cf");                              \
144           if (tmp)                                                      \
145             builtin_define (tmp);                                       \
146           tmp = m68k_cpp_cpu_family ("cf");                             \
147           if (tmp)                                                      \
148             builtin_define (tmp);                                       \
149           builtin_define ("__mcoldfire__");                             \
150                                                                         \
151           if (TARGET_ISAC)                                              \
152             builtin_define ("__mcfisac__");                             \
153           else if (TARGET_ISAB)                                         \
154             {                                                           \
155               builtin_define ("__mcfisab__");                           \
156               /* ISA_B: Legacy 5407 defines.  */                        \
157               builtin_define ("__mcf5400__");                           \
158               builtin_define ("__mcf5407__");                           \
159             }                                                           \
160           else if (TARGET_ISAAPLUS)                                     \
161             {                                                           \
162               builtin_define ("__mcfisaaplus__");                       \
163               /* ISA_A+: legacy defines.  */                            \
164               builtin_define ("__mcf528x__");                           \
165               builtin_define ("__mcf5200__");                           \
166             }                                                           \
167           else                                                          \
168             {                                                           \
169               builtin_define ("__mcfisaa__");                           \
170               /* ISA_A: legacy defines.  */                             \
171               switch (m68k_tune)                                        \
172                 {                                                       \
173                 case ucfv2:                                             \
174                   builtin_define ("__mcf5200__");                       \
175                   break;                                                \
176                                                                         \
177                 case ucfv3:                                             \
178                   builtin_define ("__mcf5307__");                       \
179                   builtin_define ("__mcf5300__");                       \
180                   break;                                                \
181                                                                         \
182                 default:                                                \
183                   break;                                                \
184                 }                                                       \
185             }                                                           \
186         }                                                               \
187                                                                         \
188       if (TARGET_COLDFIRE_FPU)                                          \
189         builtin_define ("__mcffpu__");                                  \
190                                                                         \
191       if (TARGET_CF_HWDIV)                                              \
192         builtin_define ("__mcfhwdiv__");                                \
193                                                                         \
194       if (TARGET_FIDOA)                                                 \
195         builtin_define ("__mfido__");                                   \
196                                                                         \
197       builtin_assert ("cpu=m68k");                                      \
198       builtin_assert ("machine=m68k");                                  \
199     }                                                                   \
200   while (0)
201
202 /* Classify the groups of pseudo-ops used to assemble QI, HI and SI
203    quantities.  */
204 #define INT_OP_STANDARD 0       /* .byte, .short, .long */
205 #define INT_OP_DOT_WORD 1       /* .byte, .word, .long */
206 #define INT_OP_NO_DOT   2       /* byte, short, long */
207 #define INT_OP_DC       3       /* dc.b, dc.w, dc.l */
208
209 /* Set the default.  */
210 #define INT_OP_GROUP INT_OP_DOT_WORD
211
212 /* Bit values used by m68k-devices.def to identify processor capabilities.  */
213 #define FL_BITFIELD  (1 << 0)    /* Support bitfield instructions.  */
214 #define FL_68881     (1 << 1)    /* (Default) support for 68881/2.  */
215 #define FL_COLDFIRE  (1 << 2)    /* ColdFire processor.  */
216 #define FL_CF_HWDIV  (1 << 3)    /* ColdFire hardware divide supported.  */
217 #define FL_CF_MAC    (1 << 4)    /* ColdFire MAC unit supported.  */
218 #define FL_CF_EMAC   (1 << 5)    /* ColdFire eMAC unit supported.  */
219 #define FL_CF_EMAC_B (1 << 6)    /* ColdFire eMAC-B unit supported.  */
220 #define FL_CF_USP    (1 << 7)    /* ColdFire User Stack Pointer supported.  */
221 #define FL_CF_FPU    (1 << 8)    /* ColdFire FPU supported.  */
222 #define FL_ISA_68000 (1 << 9)
223 #define FL_ISA_68010 (1 << 10)
224 #define FL_ISA_68020 (1 << 11)
225 #define FL_ISA_68040 (1 << 12)
226 #define FL_ISA_A     (1 << 13)
227 #define FL_ISA_APLUS (1 << 14)
228 #define FL_ISA_B     (1 << 15)
229 #define FL_ISA_C     (1 << 16)
230 #define FL_FIDOA     (1 << 17)
231 #define FL_MMU       0   /* Used by multilib machinery.  */
232
233 #define TARGET_68010            ((m68k_cpu_flags & FL_ISA_68010) != 0)
234 #define TARGET_68020            ((m68k_cpu_flags & FL_ISA_68020) != 0)
235 #define TARGET_68040            ((m68k_cpu_flags & FL_ISA_68040) != 0)
236 #define TARGET_COLDFIRE         ((m68k_cpu_flags & FL_COLDFIRE) != 0)
237 #define TARGET_COLDFIRE_FPU     (m68k_fpu == FPUTYPE_COLDFIRE)
238 #define TARGET_68881            (m68k_fpu == FPUTYPE_68881)
239 #define TARGET_FIDOA            ((m68k_cpu_flags & FL_FIDOA) != 0)
240
241 /* Size (in bytes) of FPU registers.  */
242 #define TARGET_FP_REG_SIZE      (TARGET_COLDFIRE ? 8 : 12)
243
244 #define TARGET_ISAAPLUS         ((m68k_cpu_flags & FL_ISA_APLUS) != 0)
245 #define TARGET_ISAB             ((m68k_cpu_flags & FL_ISA_B) != 0)
246 #define TARGET_ISAC             ((m68k_cpu_flags & FL_ISA_C) != 0)
247
248 #define TUNE_68000      (m68k_tune == u68000)
249 #define TUNE_68010      (m68k_tune == u68010)
250 #define TUNE_68000_10   (TUNE_68000 || TUNE_68010)
251 #define TUNE_68030      (m68k_tune == u68030 \
252                          || m68k_tune == u68020_40 \
253                          || m68k_tune == u68020_60)
254 #define TUNE_68040      (m68k_tune == u68040 \
255                          || m68k_tune == u68020_40 \
256                          || m68k_tune == u68020_60)
257 #define TUNE_68060      (m68k_tune == u68060 || m68k_tune == u68020_60)
258 #define TUNE_68040_60   (TUNE_68040 || TUNE_68060)
259 #define TUNE_CPU32      (m68k_tune == ucpu32)
260 #define TUNE_CFV2       (m68k_tune == ucfv2)
261
262 #define OVERRIDE_OPTIONS   override_options()
263
264 /* These are meant to be redefined in the host dependent files */
265 #define SUBTARGET_OVERRIDE_OPTIONS
266 \f
267 /* target machine storage layout */
268
269 /* "long double" is the same as "double" on ColdFire and fido
270    targets.  */
271
272 #define LONG_DOUBLE_TYPE_SIZE                   \
273   ((TARGET_COLDFIRE || TARGET_FIDOA) ? 64 : 80)
274
275 /* We need to know the size of long double at compile-time in libgcc2.  */
276
277 #if defined(__mcoldfire__) || defined(__mfido__)
278 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
279 #else
280 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 80
281 #endif
282
283 /* Set the value of FLT_EVAL_METHOD in float.h.  When using 68040 fp
284    instructions, we get proper intermediate rounding, otherwise we
285    get extended precision results.  */
286 #define TARGET_FLT_EVAL_METHOD ((TARGET_68040 || ! TARGET_68881) ? 0 : 2)
287
288 #define BITS_BIG_ENDIAN 1
289 #define BYTES_BIG_ENDIAN 1
290 #define WORDS_BIG_ENDIAN 1
291
292 #define UNITS_PER_WORD 4
293
294 #define PARM_BOUNDARY (TARGET_SHORT ? 16 : 32)
295 #define STACK_BOUNDARY 16
296 #define FUNCTION_BOUNDARY 16
297 #define EMPTY_FIELD_BOUNDARY 16
298 /* ColdFire and fido strongly prefer a 32-bit aligned stack.  */
299 #define PREFERRED_STACK_BOUNDARY \
300   ((TARGET_COLDFIRE || TARGET_FIDOA) ? 32 : 16)
301
302 /* No data type wants to be aligned rounder than this.
303    Most published ABIs say that ints should be aligned on 16-bit
304    boundaries, but CPUs with 32-bit busses get better performance
305    aligned on 32-bit boundaries.  ColdFires without a misalignment
306    module require 32-bit alignment.  */
307 #define BIGGEST_ALIGNMENT (TARGET_ALIGN_INT ? 32 : 16)
308
309 #define STRICT_ALIGNMENT (TARGET_STRICT_ALIGNMENT)
310
311 #define INT_TYPE_SIZE (TARGET_SHORT ? 16 : 32)
312
313 /* Define these to avoid dependence on meaning of `int'.  */
314 #define WCHAR_TYPE "long int"
315 #define WCHAR_TYPE_SIZE 32
316
317 /* Maximum number of library IDs we permit with -mid-shared-library.  */
318 #define MAX_LIBRARY_ID 255
319
320 \f
321 /* Standard register usage.  */
322
323 /* For the m68k, we give the data registers numbers 0-7,
324    the address registers numbers 010-017 (8-15),
325    and the 68881 floating point registers numbers 020-027 (16-23).
326    We also have a fake `arg-pointer' register 030 (24) used for
327    register elimination.  */
328 #define FIRST_PSEUDO_REGISTER 25
329
330 /* All m68k targets (except AmigaOS) use %a5 as the PIC register  */
331 #define PIC_OFFSET_TABLE_REGNUM                         \
332   (!flag_pic ? INVALID_REGNUM                           \
333    : reload_completed ? REGNO (pic_offset_table_rtx)    \
334    : PIC_REG)
335
336 /* 1 for registers that have pervasive standard uses
337    and are not available for the register allocator.
338    On the m68k, only the stack pointer is such.
339    Our fake arg-pointer is obviously fixed as well.  */
340 #define FIXED_REGISTERS        \
341  {/* Data registers.  */       \
342   0, 0, 0, 0, 0, 0, 0, 0,      \
343                                \
344   /* Address registers.  */    \
345   0, 0, 0, 0, 0, 0, 0, 1,      \
346                                \
347   /* Floating point registers  \
348      (if available).  */       \
349   0, 0, 0, 0, 0, 0, 0, 0,      \
350                                \
351   /* Arg pointer.  */          \
352   1 }
353
354 /* 1 for registers not available across function calls.
355    These must include the FIXED_REGISTERS and also any
356    registers that can be used without being saved.
357    The latter must include the registers where values are returned
358    and the register where structure-value addresses are passed.
359    Aside from that, you can include as many other registers as you like.  */
360 #define CALL_USED_REGISTERS     \
361  {/* Data registers.  */        \
362   1, 1, 0, 0, 0, 0, 0, 0,       \
363                                 \
364   /* Address registers.  */     \
365   1, 1, 0, 0, 0, 0, 0, 1,       \
366                                 \
367   /* Floating point registers   \
368      (if available).  */        \
369   1, 1, 0, 0, 0, 0, 0, 0,       \
370                                 \
371   /* Arg pointer.  */           \
372   1 }
373
374 #define REG_ALLOC_ORDER         \
375 { /* d0/d1/a0/a1 */             \
376   0, 1, 8, 9,                   \
377   /* d2-d7 */                   \
378   2, 3, 4, 5, 6, 7,             \
379   /* a2-a7/arg */               \
380   10, 11, 12, 13, 14, 15, 24,   \
381   /* fp0-fp7 */                 \
382   16, 17, 18, 19, 20, 21, 22, 23\
383 }
384
385
386 /* Make sure everything's fine if we *don't* have a given processor.
387    This assumes that putting a register in fixed_regs will keep the
388    compiler's mitts completely off it.  We don't bother to zero it out
389    of register classes.  */
390 #define CONDITIONAL_REGISTER_USAGE                              \
391 {                                                               \
392   int i;                                                        \
393   HARD_REG_SET x;                                               \
394   if (!TARGET_HARD_FLOAT)                                       \
395     {                                                           \
396       COPY_HARD_REG_SET (x, reg_class_contents[(int)FP_REGS]);  \
397       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)               \
398         if (TEST_HARD_REG_BIT (x, i))                           \
399           fixed_regs[i] = call_used_regs[i] = 1;                \
400     }                                                           \
401   if (flag_pic)                                                 \
402     fixed_regs[PIC_REG] = call_used_regs[PIC_REG] = 1;          \
403 }
404
405 /* On the m68k, ordinary registers hold 32 bits worth;
406    for the 68881 registers, a single register is always enough for
407    anything that can be stored in them at all.  */
408 #define HARD_REGNO_NREGS(REGNO, MODE)   \
409   ((REGNO) >= 16 ? GET_MODE_NUNITS (MODE)       \
410    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
411
412 /* A C expression that is nonzero if hard register NEW_REG can be
413    considered for use as a rename register for OLD_REG register.  */
414
415 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
416   m68k_hard_regno_rename_ok (OLD_REG, NEW_REG)
417
418 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
419   m68k_regno_mode_ok ((REGNO), (MODE))
420
421 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
422   m68k_secondary_reload_class (CLASS, MODE, X)
423
424 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
425   (! TARGET_HARD_FLOAT                                  \
426    || ((GET_MODE_CLASS (MODE1) == MODE_FLOAT            \
427         || GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)        \
428        == (GET_MODE_CLASS (MODE2) == MODE_FLOAT         \
429            || GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT)))
430
431 /* Specify the registers used for certain standard purposes.
432    The values of these macros are register numbers.  */
433
434 #define STACK_POINTER_REGNUM SP_REG
435
436 /* Most m68k targets use %a6 as a frame pointer.  The AmigaOS
437    ABI uses %a6 for shared library calls, therefore the frame
438    pointer is shifted to %a5 on this target.  */
439 #define FRAME_POINTER_REGNUM A6_REG
440
441 #define FRAME_POINTER_REQUIRED 0
442
443 /* Base register for access to arguments of the function.
444  * This isn't a hardware register. It will be eliminated to the
445  * stack pointer or frame pointer.
446  */
447 #define ARG_POINTER_REGNUM 24
448
449 #define STATIC_CHAIN_REGNUM A0_REG
450 #define M68K_STATIC_CHAIN_REG_NAME REGISTER_PREFIX "a0"
451
452 /* Register in which address to store a structure value
453    is passed to a function.  */
454 #define M68K_STRUCT_VALUE_REGNUM A1_REG
455
456 \f
457
458 /* The m68k has three kinds of registers, so eight classes would be
459    a complete set.  One of them is not needed.  */
460 enum reg_class {
461   NO_REGS, DATA_REGS,
462   ADDR_REGS, FP_REGS,
463   GENERAL_REGS, DATA_OR_FP_REGS,
464   ADDR_OR_FP_REGS, ALL_REGS,
465   LIM_REG_CLASSES };
466
467 #define N_REG_CLASSES (int) LIM_REG_CLASSES
468
469 #define REG_CLASS_NAMES \
470  { "NO_REGS", "DATA_REGS",              \
471    "ADDR_REGS", "FP_REGS",              \
472    "GENERAL_REGS", "DATA_OR_FP_REGS",   \
473    "ADDR_OR_FP_REGS", "ALL_REGS" }
474
475 #define REG_CLASS_CONTENTS \
476 {                                       \
477   {0x00000000},  /* NO_REGS */          \
478   {0x000000ff},  /* DATA_REGS */        \
479   {0x0100ff00},  /* ADDR_REGS */        \
480   {0x00ff0000},  /* FP_REGS */          \
481   {0x0100ffff},  /* GENERAL_REGS */     \
482   {0x00ff00ff},  /* DATA_OR_FP_REGS */  \
483   {0x01ffff00},  /* ADDR_OR_FP_REGS */  \
484   {0x01ffffff},  /* ALL_REGS */         \
485 }
486
487 extern enum reg_class regno_reg_class[];
488 #define REGNO_REG_CLASS(REGNO) (regno_reg_class[(REGNO)])
489 #define INDEX_REG_CLASS GENERAL_REGS
490 #define BASE_REG_CLASS ADDR_REGS
491
492 #define PREFERRED_RELOAD_CLASS(X,CLASS) \
493   m68k_preferred_reload_class (X, CLASS)
494
495 /* On the m68k, this is the size of MODE in words,
496    except in the FP regs, where a single reg is always enough.  */
497 #define CLASS_MAX_NREGS(CLASS, MODE)    \
498  ((CLASS) == FP_REGS ? 1 \
499   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
500
501 /* Moves between fp regs and other regs are two insns.  */
502 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)        \
503   ((((CLASS1) == FP_REGS) != ((CLASS2) == FP_REGS)) ? 4 : 2)
504 \f
505 /* Stack layout; function entry, exit and calling.  */
506
507 #define STACK_GROWS_DOWNWARD 1
508 #define FRAME_GROWS_DOWNWARD 1
509 #define STARTING_FRAME_OFFSET 0
510
511 /* On the 680x0, sp@- in a byte insn really pushes a word.
512    On the ColdFire, sp@- in a byte insn pushes just a byte.  */
513 #define PUSH_ROUNDING(BYTES) (TARGET_COLDFIRE ? BYTES : ((BYTES) + 1) & ~1)
514
515 #define FIRST_PARM_OFFSET(FNDECL) 8
516
517 /* On the 68000, the RTS insn cannot pop anything.
518    On the 68010, the RTD insn may be used to pop them if the number
519      of args is fixed, but if the number is variable then the caller
520      must pop them all.  RTD can't be used for library calls now
521      because the library is compiled with the Unix compiler.
522    Use of RTD is a selectable option, since it is incompatible with
523    standard Unix calling sequences.  If the option is not selected,
524    the caller must always pop the args.  */
525 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE)   \
526   ((TARGET_RTD && (!(FUNDECL) || TREE_CODE (FUNDECL) != IDENTIFIER_NODE)        \
527     && (TYPE_ARG_TYPES (FUNTYPE) == 0                           \
528         || (TREE_VALUE (tree_last (TYPE_ARG_TYPES (FUNTYPE)))   \
529             == void_type_node)))                                \
530    ? (SIZE) : 0)
531
532 /* On the m68k the return value defaults to D0.  */
533 #define FUNCTION_VALUE(VALTYPE, FUNC)  \
534   gen_rtx_REG (TYPE_MODE (VALTYPE), D0_REG)
535
536 /* On the m68k the return value defaults to D0.  */
537 #define LIBCALL_VALUE(MODE)  gen_rtx_REG (MODE, D0_REG)
538
539 /* On the m68k, D0 is usually the only register used.  */
540 #define FUNCTION_VALUE_REGNO_P(N) ((N) == D0_REG)
541
542 /* Define this to be true when FUNCTION_VALUE_REGNO_P is true for
543    more than one register.
544    XXX This macro is m68k specific and used only for m68kemb.h.  */
545 #define NEEDS_UNTYPED_CALL 0
546
547 /* On the m68k, all arguments are usually pushed on the stack.  */
548 #define FUNCTION_ARG_REGNO_P(N) 0
549 \f
550 /* On the m68k, this is a single integer, which is a number of bytes
551    of arguments scanned so far.  */
552 #define CUMULATIVE_ARGS int
553
554 /* On the m68k, the offset starts at 0.  */
555 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
556  ((CUM) = 0)
557
558 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
559  ((CUM) += ((MODE) != BLKmode                   \
560             ? (GET_MODE_SIZE (MODE) + 3) & ~3   \
561             : (int_size_in_bytes (TYPE) + 3) & ~3))
562
563 /* On the m68k all args are always pushed.  */
564 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) 0
565
566 #define FUNCTION_PROFILER(FILE, LABELNO)  \
567   asm_fprintf (FILE, "\tlea %LLP%d,%Ra0\n\tjsr mcount\n", (LABELNO))
568
569 #define EXIT_IGNORE_STACK 1
570
571 /* Output assembler code for a block containing the constant parts
572    of a trampoline, leaving space for the variable parts.
573
574    On the m68k, the trampoline looks like this:
575      movl #STATIC,a0
576      jmp  FUNCTION
577
578    WARNING: Targets that may run on 68040+ cpus must arrange for
579    the instruction cache to be flushed.  Previous incarnations of
580    the m68k trampoline code attempted to get around this by either
581    using an out-of-line transfer function or pc-relative data, but
582    the fact remains that the code to jump to the transfer function
583    or the code to load the pc-relative data needs to be flushed
584    just as much as the "variable" portion of the trampoline.
585    Recognizing that a cache flush is going to be required anyway,
586    dispense with such notions and build a smaller trampoline.
587
588    Since more instructions are required to move a template into
589    place than to create it on the spot, don't use a template.  */
590
591 #define TRAMPOLINE_SIZE 12
592 #define TRAMPOLINE_ALIGNMENT 16
593
594 /* Targets redefine this to invoke code to either flush the cache,
595    or enable stack execution (or both).  */
596 #ifndef FINALIZE_TRAMPOLINE
597 #define FINALIZE_TRAMPOLINE(TRAMP)
598 #endif
599
600 /* We generate a two-instructions program at address TRAMP :
601         movea.l &CXT,%a0
602         jmp FNADDR  */
603 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
604 {                                                                       \
605   emit_move_insn (gen_rtx_MEM (HImode, TRAMP),                          \
606                   GEN_INT(0x207C + ((STATIC_CHAIN_REGNUM-8) << 9)));    \
607   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 2)), CXT); \
608   emit_move_insn (gen_rtx_MEM (HImode, plus_constant (TRAMP, 6)),       \
609                   GEN_INT(0x4EF9));                                     \
610   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 8)), FNADDR); \
611   FINALIZE_TRAMPOLINE(TRAMP);                                           \
612 }
613
614 /* This is the library routine that is used to transfer control from the
615    trampoline to the actual nested function.  It is defined for backward
616    compatibility, for linking with object code that used the old trampoline
617    definition.
618
619    A colon is used with no explicit operands to cause the template string
620    to be scanned for %-constructs.
621
622    The function name __transfer_from_trampoline is not actually used.
623    The function definition just permits use of "asm with operands"
624    (though the operand list is empty).  */
625 #define TRANSFER_FROM_TRAMPOLINE                                \
626 void                                                            \
627 __transfer_from_trampoline ()                                   \
628 {                                                               \
629   register char *a0 asm (M68K_STATIC_CHAIN_REG_NAME);           \
630   asm (GLOBAL_ASM_OP "___trampoline");                          \
631   asm ("___trampoline:");                                       \
632   asm volatile ("move%.l %0,%@" : : "m" (a0[22]));              \
633   asm volatile ("move%.l %1,%0" : "=a" (a0) : "m" (a0[18]));    \
634   asm ("rts":);                                                 \
635 }
636 \f
637 /* There are two registers that can always be eliminated on the m68k.
638    The frame pointer and the arg pointer can be replaced by either the
639    hard frame pointer or to the stack pointer, depending upon the
640    circumstances.  The hard frame pointer is not used before reload and
641    so it is not eligible for elimination.  */
642 #define ELIMINABLE_REGS                                 \
643 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM },          \
644  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM },          \
645  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM }}
646
647 #define CAN_ELIMINATE(FROM, TO) \
648   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
649
650 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
651   (OFFSET) = m68k_initial_elimination_offset(FROM, TO)
652 \f
653 /* Addressing modes, and classification of registers for them.  */
654
655 #define HAVE_POST_INCREMENT 1
656 #define HAVE_PRE_DECREMENT 1
657
658 /* Macros to check register numbers against specific register classes.  */
659
660 /* True for data registers, D0 through D7.  */
661 #define DATA_REGNO_P(REGNO) ((unsigned int) (REGNO) < 8)
662
663 /* True for address registers, A0 through A7.  */
664 #define ADDRESS_REGNO_P(REGNO) (((unsigned int) (REGNO) - 8) < 8)
665
666 /* True for integer registers, D0 through D7 and A0 through A7.  */
667 #define INT_REGNO_P(REGNO) ((unsigned int) (REGNO) < 16)
668
669 /* True for floating point registers, FP0 through FP7.  */
670 #define FP_REGNO_P(REGNO) (((unsigned int) (REGNO) - 16) < 8)
671
672 #define REGNO_OK_FOR_INDEX_P(REGNO)                     \
673   (INT_REGNO_P (REGNO)                                  \
674    || INT_REGNO_P (reg_renumber[REGNO]))
675
676 #define REGNO_OK_FOR_BASE_P(REGNO)                      \
677   (ADDRESS_REGNO_P (REGNO)                              \
678    || ADDRESS_REGNO_P (reg_renumber[REGNO]))
679
680 #define REGNO_OK_FOR_DATA_P(REGNO)                      \
681   (DATA_REGNO_P (REGNO)                                 \
682    || DATA_REGNO_P (reg_renumber[REGNO]))
683
684 #define REGNO_OK_FOR_FP_P(REGNO)                        \
685   (FP_REGNO_P (REGNO)                                   \
686    || FP_REGNO_P (reg_renumber[REGNO]))
687
688 /* Now macros that check whether X is a register and also,
689    strictly, whether it is in a specified class.
690
691    These macros are specific to the m68k, and may be used only
692    in code for printing assembler insns and in conditions for
693    define_optimization.  */
694
695 /* 1 if X is a data register.  */
696 #define DATA_REG_P(X) (REG_P (X) && REGNO_OK_FOR_DATA_P (REGNO (X)))
697
698 /* 1 if X is an fp register.  */
699 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
700
701 /* 1 if X is an address register  */
702 #define ADDRESS_REG_P(X) (REG_P (X) && REGNO_OK_FOR_BASE_P (REGNO (X)))
703 \f
704 /* True if SYMBOL + OFFSET constants must refer to something within
705    SYMBOL's section.  */
706 #ifndef M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P
707 #define M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P 0
708 #endif
709
710 #define MAX_REGS_PER_ADDRESS 2
711
712 #define CONSTANT_ADDRESS_P(X)                                           \
713   ((GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF             \
714     || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST               \
715     || GET_CODE (X) == HIGH)                                            \
716    && LEGITIMATE_CONSTANT_P (X))
717
718 /* Nonzero if the constant value X is a legitimate general operand.
719    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
720 #define LEGITIMATE_CONSTANT_P(X)                                \
721   (GET_MODE (X) != XFmode                                       \
722    && !m68k_illegitimate_symbolic_constant_p (X))
723
724 #ifndef REG_OK_STRICT
725 #define REG_STRICT_P 0
726 #else
727 #define REG_STRICT_P 1
728 #endif
729
730 #define LEGITIMATE_PIC_OPERAND_P(X)                             \
731   (!symbolic_operand (X, VOIDmode)                              \
732    || (TARGET_PCREL && REG_STRICT_P))
733
734 #define REG_OK_FOR_BASE_P(X) \
735   m68k_legitimate_base_reg_p (X, REG_STRICT_P)
736
737 #define REG_OK_FOR_INDEX_P(X) \
738   m68k_legitimate_index_reg_p (X, REG_STRICT_P)
739
740 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
741   do                                                                    \
742     {                                                                   \
743       if (m68k_legitimate_address_p (MODE, X, REG_STRICT_P))            \
744         goto ADDR;                                                      \
745     }                                                                   \
746   while (0)
747
748 /* Don't call memory_address_noforce for the address to fetch
749    the switch offset.  This address is ok as it stands,
750    but memory_address_noforce would alter it.  */
751 #define PIC_CASE_VECTOR_ADDRESS(index) index
752 \f
753 /* For the 68000, we handle X+REG by loading X into a register R and
754    using R+REG.  R will go in an address reg and indexing will be used.
755    However, if REG is a broken-out memory address or multiplication,
756    nothing needs to be done because REG can certainly go in an address reg.  */
757 #define COPY_ONCE(Y) if (!copied) { Y = copy_rtx (Y); copied = ch = 1; }
758 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)   \
759 { register int ch = (X) != (OLDX);                                      \
760   if (GET_CODE (X) == PLUS)                                             \
761     { int copied = 0;                                                   \
762       if (GET_CODE (XEXP (X, 0)) == MULT)                               \
763         { COPY_ONCE (X); XEXP (X, 0) = force_operand (XEXP (X, 0), 0);} \
764       if (GET_CODE (XEXP (X, 1)) == MULT)                               \
765         { COPY_ONCE (X); XEXP (X, 1) = force_operand (XEXP (X, 1), 0);} \
766       if (ch && GET_CODE (XEXP (X, 1)) == REG                           \
767           && GET_CODE (XEXP (X, 0)) == REG)                             \
768         { if (TARGET_COLDFIRE_FPU                                       \
769               && GET_MODE_CLASS (MODE) == MODE_FLOAT)                   \
770             { COPY_ONCE (X); X = force_operand (X, 0);}                 \
771           goto WIN; }                                                   \
772       if (ch) { GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN); }              \
773       if (GET_CODE (XEXP (X, 0)) == REG                                 \
774                || (GET_CODE (XEXP (X, 0)) == SIGN_EXTEND                \
775                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == REG           \
776                    && GET_MODE (XEXP (XEXP (X, 0), 0)) == HImode))      \
777         { register rtx temp = gen_reg_rtx (Pmode);                      \
778           register rtx val = force_operand (XEXP (X, 1), 0);            \
779           emit_move_insn (temp, val);                                   \
780           COPY_ONCE (X);                                                \
781           XEXP (X, 1) = temp;                                           \
782           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
783               && GET_CODE (XEXP (X, 0)) == REG)                         \
784             X = force_operand (X, 0);                                   \
785           goto WIN; }                                                   \
786       else if (GET_CODE (XEXP (X, 1)) == REG                            \
787                || (GET_CODE (XEXP (X, 1)) == SIGN_EXTEND                \
788                    && GET_CODE (XEXP (XEXP (X, 1), 0)) == REG           \
789                    && GET_MODE (XEXP (XEXP (X, 1), 0)) == HImode))      \
790         { register rtx temp = gen_reg_rtx (Pmode);                      \
791           register rtx val = force_operand (XEXP (X, 0), 0);            \
792           emit_move_insn (temp, val);                                   \
793           COPY_ONCE (X);                                                \
794           XEXP (X, 0) = temp;                                           \
795           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
796               && GET_CODE (XEXP (X, 1)) == REG)                         \
797             X = force_operand (X, 0);                                   \
798           goto WIN; }}}
799
800 /* On the 68000, only predecrement and postincrement address depend thus
801    (the amount of decrement or increment being the length of the operand).
802    These are now treated generically in recog.c.  */
803 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)
804 \f
805 #define CASE_VECTOR_MODE HImode
806 #define CASE_VECTOR_PC_RELATIVE 1
807
808 #define DEFAULT_SIGNED_CHAR 1
809 #define MOVE_MAX 4
810 #define SLOW_BYTE_ACCESS 0
811
812 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
813
814 /* The ColdFire FF1 instruction returns 32 for zero. */
815 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = 32, 1)
816
817 #define STORE_FLAG_VALUE (-1)
818
819 #define Pmode SImode
820 #define FUNCTION_MODE QImode
821
822 \f
823 /* Tell final.c how to eliminate redundant test instructions.  */
824
825 /* Here we define machine-dependent flags and fields in cc_status
826    (see `conditions.h').  */
827
828 /* Set if the cc value is actually in the 68881, so a floating point
829    conditional branch must be output.  */
830 #define CC_IN_68881 04000
831
832 /* On the 68000, all the insns to store in an address register fail to
833    set the cc's.  However, in some cases these instructions can make it
834    possibly invalid to use the saved cc's.  In those cases we clear out
835    some or all of the saved cc's so they won't be used.  */
836 #define NOTICE_UPDATE_CC(EXP,INSN) notice_update_cc (EXP, INSN)
837
838 #define OUTPUT_JUMP(NORMAL, FLOAT, NO_OV)  \
839 do { if (cc_prev_status.flags & CC_IN_68881)                    \
840     return FLOAT;                                               \
841   if (cc_prev_status.flags & CC_NO_OVERFLOW)                    \
842     return NO_OV;                                               \
843   return NORMAL; } while (0)
844 \f
845 /* Control the assembler format that we output.  */
846
847 #define ASM_APP_ON "#APP\n"
848 #define ASM_APP_OFF "#NO_APP\n"
849 #define TEXT_SECTION_ASM_OP "\t.text"
850 #define DATA_SECTION_ASM_OP "\t.data"
851 #define GLOBAL_ASM_OP "\t.globl\t"
852 #define REGISTER_PREFIX ""
853 #define LOCAL_LABEL_PREFIX ""
854 #define USER_LABEL_PREFIX "_"
855 #define IMMEDIATE_PREFIX "#"
856
857 #define REGISTER_NAMES \
858 {REGISTER_PREFIX"d0", REGISTER_PREFIX"d1", REGISTER_PREFIX"d2", \
859  REGISTER_PREFIX"d3", REGISTER_PREFIX"d4", REGISTER_PREFIX"d5", \
860  REGISTER_PREFIX"d6", REGISTER_PREFIX"d7",                      \
861  REGISTER_PREFIX"a0", REGISTER_PREFIX"a1", REGISTER_PREFIX"a2", \
862  REGISTER_PREFIX"a3", REGISTER_PREFIX"a4", REGISTER_PREFIX"a5", \
863  REGISTER_PREFIX"a6", REGISTER_PREFIX"sp",                      \
864  REGISTER_PREFIX"fp0", REGISTER_PREFIX"fp1", REGISTER_PREFIX"fp2", \
865  REGISTER_PREFIX"fp3", REGISTER_PREFIX"fp4", REGISTER_PREFIX"fp5", \
866  REGISTER_PREFIX"fp6", REGISTER_PREFIX"fp7", REGISTER_PREFIX"argptr" }
867
868 #define M68K_FP_REG_NAME REGISTER_PREFIX"fp"
869
870 /* Return a register name by index, handling %fp nicely.
871    We don't replace %fp for targets that don't map it to %a6
872    since it may confuse GAS.  */
873 #define M68K_REGNAME(r) ( \
874   ((FRAME_POINTER_REGNUM == A6_REG) \
875     && ((r) == FRAME_POINTER_REGNUM) \
876     && frame_pointer_needed) ? \
877     M68K_FP_REG_NAME : reg_names[(r)])
878
879 /* On the Sun-3, the floating point registers have numbers
880    18 to 25, not 16 to 23 as they do in the compiler.  */
881 #define DBX_REGISTER_NUMBER(REGNO) ((REGNO) < 16 ? (REGNO) : (REGNO) + 2)
882
883 /* Before the prologue, RA is at 0(%sp).  */
884 #define INCOMING_RETURN_ADDR_RTX \
885   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
886
887 /* After the prologue, RA is at 4(AP) in the current frame.  */
888 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
889   ((COUNT) == 0                                                            \
890    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, UNITS_PER_WORD)) \
891    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
892
893 /* We must not use the DBX register numbers for the DWARF 2 CFA column
894    numbers because that maps to numbers beyond FIRST_PSEUDO_REGISTER.
895    Instead use the identity mapping.  */
896 #define DWARF_FRAME_REGNUM(REG) \
897   (INT_REGNO_P (REG) || FP_REGNO_P (REG) ? (REG) : INVALID_REGNUM)
898
899 /* The return column was originally 24, but gcc used 25 for a while too.
900    Define both registers 24 and 25 as Pmode ones and use 24 in our own
901    unwind information.  */
902 #define DWARF_FRAME_REGISTERS 25
903 #define DWARF_FRAME_RETURN_COLUMN 24
904 #define DWARF_ALT_FRAME_RETURN_COLUMN 25
905
906 /* Before the prologue, the top of the frame is at 4(%sp).  */
907 #define INCOMING_FRAME_SP_OFFSET 4
908
909 /* All registers are live on exit from an interrupt routine.  */
910 #define EPILOGUE_USES(REGNO)                                    \
911   (reload_completed                                             \
912    && (m68k_get_function_kind (current_function_decl)   \
913        == m68k_fk_interrupt_handler))
914
915 /* Describe how we implement __builtin_eh_return.  */
916 #define EH_RETURN_DATA_REGNO(N) \
917   ((N) < 2 ? (N) : INVALID_REGNUM)
918 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, A0_REG)
919 #define EH_RETURN_HANDLER_RTX                                       \
920   gen_rtx_MEM (Pmode,                                               \
921                gen_rtx_PLUS (Pmode, arg_pointer_rtx,                \
922                              plus_constant (EH_RETURN_STACKADJ_RTX, \
923                                             UNITS_PER_WORD)))
924
925 /* Select a format to encode pointers in exception handling data.  CODE
926    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
927    true if the symbol may be affected by dynamic relocations.
928
929    TARGET_ID_SHARED_LIBRARY and TARGET_SEP_DATA are designed to support
930    a read-only text segment without imposing a fixed gap between the
931    text and data segments.  As a result, the text segment cannot refer
932    to anything in the data segment, even in PC-relative form.  Because
933    .eh_frame refers to both code and data, it follows that .eh_frame
934    must be in the data segment itself, and that the offset between
935    .eh_frame and code will not be a link-time constant.
936
937    In theory, we could create a read-only .eh_frame by using DW_EH_PE_pcrel
938    | DW_EH_PE_indirect for all code references.  However, gcc currently
939    handles indirect references using a per-TU constant pool.  This means
940    that if a function and its eh_frame are removed by the linker, the
941    eh_frame's indirect references to the removed function will not be
942    removed, leading to an unresolved symbol error.
943
944    It isn't clear that any -msep-data or -mid-shared-library target
945    would benefit from a read-only .eh_frame anyway.  In particular,
946    no known target that supports these options has a feature like
947    PT_GNU_RELRO.  Without any such feature to motivate them, indirect
948    references would be unnecessary bloat, so we simply use an absolute
949    pointer for code and global references.  We still use pc-relative
950    references to data, as this avoids a relocation.  */
951 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                         \
952   (flag_pic                                                                \
953    && !((TARGET_ID_SHARED_LIBRARY || TARGET_SEP_DATA)                      \
954         && ((GLOBAL) || (CODE)))                                           \
955    ? ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4 \
956    : DW_EH_PE_absptr)
957
958 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
959   asm_fprintf (FILE, "%U%s", NAME)
960
961 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
962   sprintf (LABEL, "*%s%s%ld", LOCAL_LABEL_PREFIX, PREFIX, (long)(NUM))
963
964 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)                 \
965   asm_fprintf (FILE, (MOTOROLA                          \
966                       ? "\tmove.l %s,-(%Rsp)\n"         \
967                       : "\tmovel %s,%Rsp@-\n"),         \
968                reg_names[REGNO])
969
970 #define ASM_OUTPUT_REG_POP(FILE,REGNO)                  \
971   asm_fprintf (FILE, (MOTOROLA                          \
972                       ? "\tmove.l (%Rsp)+,%s\n"         \
973                       : "\tmovel %Rsp@+,%s\n"),         \
974                reg_names[REGNO])
975
976 /* The m68k does not use absolute case-vectors, but we must define this macro
977    anyway.  */
978 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
979   asm_fprintf (FILE, "\t.long %LL%d\n", VALUE)
980
981 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
982   asm_fprintf (FILE, "\t.word %LL%d-%LL%d\n", VALUE, REL)
983
984 /* We don't have a way to align to more than a two-byte boundary, so do the
985    best we can and don't complain.  */
986 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
987   if ((LOG) >= 1)                       \
988     fprintf (FILE, "\t.even\n");
989
990 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
991   fprintf (FILE, "\t.skip %u\n", (int)(SIZE))
992
993 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
994 ( fputs (".comm ", (FILE)),                     \
995   assemble_name ((FILE), (NAME)),               \
996   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
997
998 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE, ROUNDED)  \
999 ( fputs (".lcomm ", (FILE)),                    \
1000   assemble_name ((FILE), (NAME)),               \
1001   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1002
1003 /* Output a float value (represented as a C double) as an immediate operand.
1004    This macro is m68k-specific.  */
1005 #define ASM_OUTPUT_FLOAT_OPERAND(CODE,FILE,VALUE)               \
1006  do {                                                           \
1007       if (CODE == 'f')                                          \
1008         {                                                       \
1009           char dstr[30];                                        \
1010           real_to_decimal (dstr, &(VALUE), sizeof (dstr), 9, 0); \
1011           asm_fprintf ((FILE), "%I0r%s", dstr);                 \
1012         }                                                       \
1013       else                                                      \
1014         {                                                       \
1015           long l;                                               \
1016           REAL_VALUE_TO_TARGET_SINGLE (VALUE, l);               \
1017           asm_fprintf ((FILE), "%I0x%lx", l);                   \
1018         }                                                       \
1019      } while (0)
1020
1021 /* Output a double value (represented as a C double) as an immediate operand.
1022    This macro is m68k-specific.  */
1023 #define ASM_OUTPUT_DOUBLE_OPERAND(FILE,VALUE)                           \
1024  do { char dstr[30];                                                    \
1025       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1026       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1027     } while (0)
1028
1029 /* Note, long double immediate operands are not actually
1030    generated by m68k.md.  */
1031 #define ASM_OUTPUT_LONG_DOUBLE_OPERAND(FILE,VALUE)                      \
1032  do { char dstr[30];                                                    \
1033       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1034       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1035     } while (0)
1036
1037 /* On the 68000, we use several CODE characters:
1038    '.' for dot needed in Motorola-style opcode names.
1039    '-' for an operand pushing on the stack:
1040        sp@-, -(sp) or -(%sp) depending on the style of syntax.
1041    '+' for an operand pushing on the stack:
1042        sp@+, (sp)+ or (%sp)+ depending on the style of syntax.
1043    '@' for a reference to the top word on the stack:
1044        sp@, (sp) or (%sp) depending on the style of syntax.
1045    '#' for an immediate operand prefix (# in MIT and Motorola syntax
1046        but & in SGS syntax).
1047    '!' for the fpcr register (used in some float-to-fixed conversions).
1048    '$' for the letter `s' in an op code, but only on the 68040.
1049    '&' for the letter `d' in an op code, but only on the 68040.
1050    '/' for register prefix needed by longlong.h.
1051    '?' for m68k_library_id_string
1052
1053    'b' for byte insn (no effect, on the Sun; this is for the ISI).
1054    'd' to force memory addressing to be absolute, not relative.
1055    'f' for float insn (print a CONST_DOUBLE as a float rather than in hex)
1056    'x' for float insn (print a CONST_DOUBLE as a float rather than in hex),
1057        or print pair of registers as rx:ry.  */
1058
1059 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)                               \
1060   ((CODE) == '.' || (CODE) == '#' || (CODE) == '-'                      \
1061    || (CODE) == '+' || (CODE) == '@' || (CODE) == '!'                   \
1062    || (CODE) == '$' || (CODE) == '&' || (CODE) == '/' || (CODE) == '?')
1063
1064
1065 /* See m68k.c for the m68k specific codes.  */
1066 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1067
1068 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
1069
1070 /* Values used in the MICROARCH argument to M68K_DEVICE.  */
1071 enum uarch_type
1072 {
1073   u68000,
1074   u68010,
1075   u68020,
1076   u68020_40,
1077   u68020_60,
1078   u68030,
1079   u68040,
1080   u68060,
1081   ucpu32,
1082   ucfv2,
1083   ucfv3,
1084   ucfv4,
1085   ucfv4e,
1086   ucfv5,
1087   unk_arch
1088 };
1089
1090 /* An enumeration of all supported target devices.  */
1091 enum target_device
1092 {
1093 #define M68K_DEVICE(NAME,ENUM_VALUE,FAMILY,MULTILIB,MICROARCH,ISA,FLAGS) \
1094   ENUM_VALUE,
1095 #include "m68k-devices.def"
1096 #undef M68K_DEVICE
1097   unk_device
1098 };
1099
1100 enum fpu_type
1101 {
1102   FPUTYPE_NONE,
1103   FPUTYPE_68881,
1104   FPUTYPE_COLDFIRE
1105 };
1106
1107 enum m68k_function_kind
1108 {
1109   m68k_fk_normal_function,
1110   m68k_fk_interrupt_handler,
1111   m68k_fk_interrupt_thread
1112 };
1113
1114 /* Variables in m68k.c; see there for details.  */
1115 extern const char *m68k_library_id_string;
1116 extern int m68k_last_compare_had_fp_operands;
1117 extern enum target_device m68k_cpu;
1118 extern enum uarch_type m68k_tune;
1119 extern enum fpu_type m68k_fpu;
1120 extern unsigned int m68k_cpu_flags;
1121 extern const char *m68k_symbolic_call;
1122 extern const char *m68k_symbolic_jump;