OSDN Git Service

* real.h (UNKNOWN_FLOAT_FORMAT, IEEE_FLOAT_FORMAT, VAX_FLOAT_FORMAT,
[pf3gnuchains/gcc-fork.git] / gcc / config / ia64 / ia64.h
1 /* Definitions of target machine GNU compiler.  IA-64 version.
2    Copyright (C) 1999, 2000, 2001, 2002 Free Software Foundation, Inc.
3    Contributed by James E. Wilson <wilson@cygnus.com> and
4                   David Mosberger <davidm@hpl.hp.com>.
5
6 This file is part of GNU CC.
7
8 GNU CC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 2, or (at your option)
11 any later version.
12
13 GNU CC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GNU CC; see the file COPYING.  If not, write to
20 the Free Software Foundation, 59 Temple Place - Suite 330,
21 Boston, MA 02111-1307, USA.  */
22
23 /* ??? Look at ABI group documents for list of preprocessor macros and
24    other features required for ABI compliance.  */
25
26 /* ??? Functions containing a non-local goto target save many registers.  Why?
27    See for instance execute/920428-2.c.  */
28
29 /* ??? Add support for short data/bss sections.  */
30
31 \f
32 /* Run-time target specifications */
33
34 /* Target CPU builtins.  */
35 #define TARGET_CPU_CPP_BUILTINS()               \
36 do {                                            \
37         builtin_assert("cpu=ia64");             \
38         builtin_assert("machine=ia64");         \
39         builtin_define("__ia64");               \
40         builtin_define("__ia64__");             \
41         builtin_define("__itanium__");          \
42         builtin_define("__ELF__");              \
43         if (!TARGET_ILP32)                      \
44           {                                     \
45             builtin_define("_LP64");            \
46             builtin_define("__LP64__");         \
47           }                                     \
48         if (TARGET_BIG_ENDIAN)                  \
49           builtin_define("__BIG_ENDIAN__");     \
50 } while (0)
51
52 #define EXTRA_SPECS \
53   { "asm_extra", ASM_EXTRA_SPEC },
54
55 #define CC1_SPEC "%(cc1_cpu) "
56
57 #define ASM_EXTRA_SPEC ""
58
59
60 /* This declaration should be present.  */
61 extern int target_flags;
62
63 /* This series of macros is to allow compiler command arguments to enable or
64    disable the use of optional features of the target machine.  */
65
66 #define MASK_BIG_ENDIAN 0x00000001      /* Generate big endian code.  */
67
68 #define MASK_GNU_AS     0x00000002      /* Generate code for GNU as.  */
69
70 #define MASK_GNU_LD     0x00000004      /* Generate code for GNU ld.  */
71
72 #define MASK_NO_PIC     0x00000008      /* Generate code without GP reg.  */
73
74 #define MASK_VOL_ASM_STOP 0x00000010    /* Emit stop bits for vol ext asm.  */
75
76 #define MASK_ILP32      0x00000020      /* Generate ILP32 code.  */
77
78 #define MASK_B_STEP     0x00000040      /* Emit code for Itanium B step.  */
79
80 #define MASK_REG_NAMES  0x00000080      /* Use in/loc/out register names.  */
81
82 #define MASK_NO_SDATA   0x00000100      /* Disable sdata/scommon/sbss.  */
83
84 #define MASK_CONST_GP   0x00000200      /* treat gp as program-wide constant */
85
86 #define MASK_AUTO_PIC   0x00000400      /* generate automatically PIC */
87
88 #define MASK_INLINE_DIV_LAT 0x00000800  /* inline div, min latency.  */
89
90 #define MASK_INLINE_DIV_THR 0x00001000  /* inline div, max throughput.  */
91
92 #define MASK_DWARF2_ASM 0x40000000      /* test dwarf2 line info via gas.  */
93
94 #define TARGET_BIG_ENDIAN       (target_flags & MASK_BIG_ENDIAN)
95
96 #define TARGET_GNU_AS           (target_flags & MASK_GNU_AS)
97
98 #define TARGET_GNU_LD           (target_flags & MASK_GNU_LD)
99
100 #define TARGET_NO_PIC           (target_flags & MASK_NO_PIC)
101
102 #define TARGET_VOL_ASM_STOP     (target_flags & MASK_VOL_ASM_STOP)
103
104 #define TARGET_ILP32            (target_flags & MASK_ILP32)
105
106 #define TARGET_B_STEP           (target_flags & MASK_B_STEP)
107
108 #define TARGET_REG_NAMES        (target_flags & MASK_REG_NAMES)
109
110 #define TARGET_NO_SDATA         (target_flags & MASK_NO_SDATA)
111
112 #define TARGET_CONST_GP         (target_flags & MASK_CONST_GP)
113
114 #define TARGET_AUTO_PIC         (target_flags & MASK_AUTO_PIC)
115
116 #define TARGET_INLINE_DIV_LAT   (target_flags & MASK_INLINE_DIV_LAT)
117
118 #define TARGET_INLINE_DIV_THR   (target_flags & MASK_INLINE_DIV_THR)
119
120 #define TARGET_INLINE_DIV \
121   (target_flags & (MASK_INLINE_DIV_LAT | MASK_INLINE_DIV_THR))
122
123 #define TARGET_DWARF2_ASM       (target_flags & MASK_DWARF2_ASM)
124
125 extern int ia64_tls_size;
126 #define TARGET_TLS14            (ia64_tls_size == 14)
127 #define TARGET_TLS22            (ia64_tls_size == 22)
128 #define TARGET_TLS64            (ia64_tls_size == 64)
129
130 #define TARGET_HPUX_LD          0
131
132 /* This macro defines names of command options to set and clear bits in
133    `target_flags'.  Its definition is an initializer with a subgrouping for
134    each command option.  */
135
136 #define TARGET_SWITCHES                                                 \
137 {                                                                       \
138   { "big-endian",       MASK_BIG_ENDIAN,                                \
139       N_("Generate big endian code") },                                 \
140   { "little-endian",    -MASK_BIG_ENDIAN,                               \
141       N_("Generate little endian code") },                              \
142   { "gnu-as",           MASK_GNU_AS,                                    \
143       N_("Generate code for GNU as") },                                 \
144   { "no-gnu-as",        -MASK_GNU_AS,                                   \
145       N_("Generate code for Intel as") },                               \
146   { "gnu-ld",           MASK_GNU_LD,                                    \
147       N_("Generate code for GNU ld") },                                 \
148   { "no-gnu-ld",        -MASK_GNU_LD,                                   \
149       N_("Generate code for Intel ld") },                               \
150   { "no-pic",           MASK_NO_PIC,                                    \
151       N_("Generate code without GP reg") },                             \
152   { "volatile-asm-stop", MASK_VOL_ASM_STOP,                             \
153       N_("Emit stop bits before and after volatile extended asms") },   \
154   { "no-volatile-asm-stop", -MASK_VOL_ASM_STOP,                         \
155       N_("Don't emit stop bits before and after volatile extended asms") }, \
156   { "b-step",           MASK_B_STEP,                                    \
157       N_("Emit code for Itanium (TM) processor B step")},               \
158   { "register-names",   MASK_REG_NAMES,                                 \
159       N_("Use in/loc/out register names")},                             \
160   { "no-sdata",         MASK_NO_SDATA,                                  \
161       N_("Disable use of sdata/scommon/sbss")},                         \
162   { "sdata",            -MASK_NO_SDATA,                                 \
163       N_("Enable use of sdata/scommon/sbss")},                          \
164   { "constant-gp",      MASK_CONST_GP,                                  \
165       N_("gp is constant (but save/restore gp on indirect calls)") },   \
166   { "auto-pic",         MASK_AUTO_PIC,                                  \
167       N_("Generate self-relocatable code") },                           \
168   { "inline-divide-min-latency", MASK_INLINE_DIV_LAT,                   \
169       N_("Generate inline division, optimize for latency") },           \
170   { "inline-divide-max-throughput", MASK_INLINE_DIV_THR,                \
171       N_("Generate inline division, optimize for throughput") },        \
172   { "dwarf2-asm",       MASK_DWARF2_ASM,                                \
173       N_("Enable Dwarf 2 line debug info via GNU as")},                 \
174   { "no-dwarf2-asm",    -MASK_DWARF2_ASM,                               \
175       N_("Disable Dwarf 2 line debug info via GNU as")},                \
176   SUBTARGET_SWITCHES                                                    \
177   { "",                 TARGET_DEFAULT | TARGET_CPU_DEFAULT,            \
178       NULL }                                                            \
179 }
180
181 /* Default target_flags if no switches are specified  */
182
183 #ifndef TARGET_DEFAULT
184 #define TARGET_DEFAULT MASK_DWARF2_ASM
185 #endif
186
187 #ifndef TARGET_CPU_DEFAULT
188 #define TARGET_CPU_DEFAULT 0
189 #endif
190
191 #ifndef SUBTARGET_SWITCHES
192 #define SUBTARGET_SWITCHES
193 #endif
194
195 /* This macro is similar to `TARGET_SWITCHES' but defines names of command
196    options that have values.  Its definition is an initializer with a
197    subgrouping for each command option.  */
198
199 extern const char *ia64_fixed_range_string;
200 extern const char *ia64_tls_size_string;
201 #define TARGET_OPTIONS \
202 {                                                                       \
203   { "fixed-range=",     &ia64_fixed_range_string,                       \
204       N_("Specify range of registers to make fixed")},                  \
205   { "tls-size=",        &ia64_tls_size_string,                          \
206       N_("Specify bit size of immediate TLS offsets")},                 \
207 }
208
209 /* Sometimes certain combinations of command options do not make sense on a
210    particular target machine.  You can define a macro `OVERRIDE_OPTIONS' to
211    take account of this.  This macro, if defined, is executed once just after
212    all the command options have been parsed.  */
213
214 #define OVERRIDE_OPTIONS ia64_override_options ()
215
216 /* Some machines may desire to change what optimizations are performed for
217    various optimization levels.  This macro, if defined, is executed once just
218    after the optimization level is determined and before the remainder of the
219    command options have been parsed.  Values set in this macro are used as the
220    default values for the other command line options.  */
221
222 /* #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) */
223 \f
224 /* Driver configuration */
225
226 /* A C string constant that tells the GNU CC driver program options to pass to
227    `cc1'.  It can also specify how to translate options you give to GNU CC into
228    options for GNU CC to pass to the `cc1'.  */
229
230 #undef CC1_SPEC
231 #define CC1_SPEC "%{G*}"
232
233 /* A C string constant that tells the GNU CC driver program options to pass to
234    `cc1plus'.  It can also specify how to translate options you give to GNU CC
235    into options for GNU CC to pass to the `cc1plus'.  */
236
237 /* #define CC1PLUS_SPEC "" */
238 \f
239 /* Storage Layout */
240
241 /* Define this macro to have the value 1 if the most significant bit in a byte
242    has the lowest number; otherwise define it to have the value zero.  */
243
244 #define BITS_BIG_ENDIAN 0
245
246 #define BYTES_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
247
248 /* Define this macro to have the value 1 if, in a multiword object, the most
249    significant word has the lowest number.  */
250
251 #define WORDS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
252
253 #if defined(__BIG_ENDIAN__)
254 #define LIBGCC2_WORDS_BIG_ENDIAN 1
255 #else
256 #define LIBGCC2_WORDS_BIG_ENDIAN 0
257 #endif
258
259 #define UNITS_PER_WORD 8
260
261 #define POINTER_SIZE (TARGET_ILP32 ? 32 : 64)
262
263 /* A C expression whose value is zero if pointers that need to be extended
264    from being `POINTER_SIZE' bits wide to `Pmode' are sign-extended and one if
265    they are zero-extended and negative one if there is an ptr_extend operation.
266
267    You need not define this macro if the `POINTER_SIZE' is equal to the width
268    of `Pmode'.  */
269 /* Need this for 32 bit pointers, see hpux.h for setting it.  */
270 /* #define POINTERS_EXTEND_UNSIGNED */
271
272 /* A macro to update MODE and UNSIGNEDP when an object whose type is TYPE and
273    which has the specified mode and signedness is to be stored in a register.
274    This macro is only called when TYPE is a scalar type.  */
275 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)                               \
276 do                                                                      \
277   {                                                                     \
278     if (GET_MODE_CLASS (MODE) == MODE_INT                               \
279         && GET_MODE_SIZE (MODE) < 4)                                    \
280       (MODE) = SImode;                                                  \
281   }                                                                     \
282 while (0)
283
284 /* ??? ABI doesn't allow us to define this.  */
285 /* #define PROMOTE_FUNCTION_ARGS */
286
287 /* ??? ABI doesn't allow us to define this.  */
288 /* #define PROMOTE_FUNCTION_RETURN */
289
290 #define PARM_BOUNDARY 64
291
292 /* Define this macro if you wish to preserve a certain alignment for the stack
293    pointer.  The definition is a C expression for the desired alignment
294    (measured in bits).  */
295
296 #define STACK_BOUNDARY 128
297
298 /* Align frames on double word boundaries */
299 #ifndef IA64_STACK_ALIGN
300 #define IA64_STACK_ALIGN(LOC) (((LOC) + 15) & ~15)
301 #endif
302
303 #define FUNCTION_BOUNDARY 128
304
305 /* Optional x86 80-bit float, quad-precision 128-bit float, and quad-word
306    128 bit integers all require 128 bit alignment.  */
307 #define BIGGEST_ALIGNMENT 128
308
309 /* If defined, a C expression to compute the alignment for a static variable.
310    TYPE is the data type, and ALIGN is the alignment that the object
311    would ordinarily have.  The value of this macro is used instead of that
312    alignment to align the object.  */
313
314 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
315   (TREE_CODE (TYPE) == ARRAY_TYPE               \
316    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
317    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
318
319 /* If defined, a C expression to compute the alignment given to a constant that
320    is being placed in memory.  CONSTANT is the constant and ALIGN is the
321    alignment that the object would ordinarily have.  The value of this macro is
322    used instead of that alignment to align the object.  */
323
324 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
325   (TREE_CODE (EXP) == STRING_CST        \
326    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
327
328 #define STRICT_ALIGNMENT 1
329
330 /* Define this if you wish to imitate the way many other C compilers handle
331    alignment of bitfields and the structures that contain them.
332    The behavior is that the type written for a bitfield (`int', `short', or
333    other integer type) imposes an alignment for the entire structure, as if the
334    structure really did contain an ordinary field of that type.  In addition,
335    the bitfield is placed within the structure so that it would fit within such
336    a field, not crossing a boundary for it.  */
337 #define PCC_BITFIELD_TYPE_MATTERS 1
338
339 /* An integer expression for the size in bits of the largest integer machine
340    mode that should actually be used.  */
341
342 /* Allow pairs of registers to be used, which is the intent of the default.  */
343 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TImode)
344
345 /* By default, the C++ compiler will use function addresses in the
346    vtable entries.  Setting this nonzero tells the compiler to use
347    function descriptors instead.  The value of this macro says how
348    many words wide the descriptor is (normally 2).  It is assumed
349    that the address of a function descriptor may be treated as a
350    pointer to a function.
351
352    For reasons known only to HP, the vtable entries (as opposed to
353    normal function descriptors) are 16 bytes wide in 32-bit mode as
354    well, even though the 3rd and 4th words are unused.  */
355 #define TARGET_VTABLE_USES_DESCRIPTORS (TARGET_ILP32 ? 4 : 2)
356
357 /* Due to silliness in the HPUX linker, vtable entries must be
358    8-byte aligned even in 32-bit mode.  Rather than create multiple
359    ABIs, force this restriction on everyone else too.  */
360 #define TARGET_VTABLE_ENTRY_ALIGN  64
361
362 /* Due to the above, we need extra padding for the data entries below 0
363    to retain the alignment of the descriptors.  */
364 #define TARGET_VTABLE_DATA_ENTRY_DISTANCE (TARGET_ILP32 ? 2 : 1)
365 \f
366 /* Layout of Source Language Data Types */
367
368 #define INT_TYPE_SIZE 32
369
370 #define SHORT_TYPE_SIZE 16
371
372 #define LONG_TYPE_SIZE (TARGET_ILP32 ? 32 : 64)
373
374 #define MAX_LONG_TYPE_SIZE 64
375
376 #define LONG_LONG_TYPE_SIZE 64
377
378 #define FLOAT_TYPE_SIZE 32
379
380 #define DOUBLE_TYPE_SIZE 64
381
382 #define LONG_DOUBLE_TYPE_SIZE 128
383
384 /* Tell real.c that this is the 80-bit Intel extended float format
385    packaged in a 128-bit entity.  */
386
387 #define INTEL_EXTENDED_IEEE_FORMAT 1
388
389 #define DEFAULT_SIGNED_CHAR 1
390
391 /* A C expression for a string describing the name of the data type to use for
392    size values.  The typedef name `size_t' is defined using the contents of the
393    string.  */
394 /* ??? Needs to be defined for P64 code.  */
395 /* #define SIZE_TYPE */
396
397 /* A C expression for a string describing the name of the data type to use for
398    the result of subtracting two pointers.  The typedef name `ptrdiff_t' is
399    defined using the contents of the string.  See `SIZE_TYPE' above for more
400    information.  */
401 /* ??? Needs to be defined for P64 code.  */
402 /* #define PTRDIFF_TYPE */
403
404 /* A C expression for a string describing the name of the data type to use for
405    wide characters.  The typedef name `wchar_t' is defined using the contents
406    of the string.  See `SIZE_TYPE' above for more information.  */
407 /* #define WCHAR_TYPE */
408
409 /* A C expression for the size in bits of the data type for wide characters.
410    This is used in `cpp', which cannot make use of `WCHAR_TYPE'.  */
411 /* #define WCHAR_TYPE_SIZE */
412
413 \f
414 /* Register Basics */
415
416 /* Number of hardware registers known to the compiler.
417    We have 128 general registers, 128 floating point registers,
418    64 predicate registers, 8 branch registers, one frame pointer,
419    and several "application" registers.  */
420
421 #define FIRST_PSEUDO_REGISTER 335
422
423 /* Ranges for the various kinds of registers.  */
424 #define ADDL_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 3)
425 #define GR_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 127)
426 #define FR_REGNO_P(REGNO) ((REGNO) >= 128 && (REGNO) <= 255)
427 #define PR_REGNO_P(REGNO) ((REGNO) >= 256 && (REGNO) <= 319)
428 #define BR_REGNO_P(REGNO) ((REGNO) >= 320 && (REGNO) <= 327)
429 #define GENERAL_REGNO_P(REGNO) \
430   (GR_REGNO_P (REGNO)                                                   \
431    || (REGNO) == FRAME_POINTER_REGNUM                                   \
432    || (REGNO) == RETURN_ADDRESS_POINTER_REGNUM)
433
434 #define GR_REG(REGNO) ((REGNO) + 0)
435 #define FR_REG(REGNO) ((REGNO) + 128)
436 #define PR_REG(REGNO) ((REGNO) + 256)
437 #define BR_REG(REGNO) ((REGNO) + 320)
438 #define OUT_REG(REGNO) ((REGNO) + 120)
439 #define IN_REG(REGNO) ((REGNO) + 112)
440 #define LOC_REG(REGNO) ((REGNO) + 32)
441
442 #define AR_CCV_REGNUM   330
443 #define AR_UNAT_REGNUM  331
444 #define AR_PFS_REGNUM   332
445 #define AR_LC_REGNUM    333
446 #define AR_EC_REGNUM    334
447
448 #define IN_REGNO_P(REGNO) ((REGNO) >= IN_REG (0) && (REGNO) <= IN_REG (7))
449 #define LOC_REGNO_P(REGNO) ((REGNO) >= LOC_REG (0) && (REGNO) <= LOC_REG (79))
450 #define OUT_REGNO_P(REGNO) ((REGNO) >= OUT_REG (0) && (REGNO) <= OUT_REG (7))
451
452 #define AR_M_REGNO_P(REGNO) ((REGNO) == AR_CCV_REGNUM \
453                              || (REGNO) == AR_UNAT_REGNUM)
454 #define AR_I_REGNO_P(REGNO) ((REGNO) >= AR_PFS_REGNUM \
455                              && (REGNO) < FIRST_PSEUDO_REGISTER)
456 #define AR_REGNO_P(REGNO) ((REGNO) >= AR_CCV_REGNUM \
457                            && (REGNO) < FIRST_PSEUDO_REGISTER)
458
459
460 /* ??? Don't really need two sets of macros.  I like this one better because
461    it is less typing.  */
462 #define R_GR(REGNO) GR_REG (REGNO)
463 #define R_FR(REGNO) FR_REG (REGNO)
464 #define R_PR(REGNO) PR_REG (REGNO)
465 #define R_BR(REGNO) BR_REG (REGNO)
466
467 /* An initializer that says which registers are used for fixed purposes all
468    throughout the compiled code and are therefore not available for general
469    allocation.
470
471    r0: constant 0
472    r1: global pointer (gp)
473    r12: stack pointer (sp)
474    r13: thread pointer (tp)
475    f0: constant 0.0
476    f1: constant 1.0
477    p0: constant true
478    fp: eliminable frame pointer */
479
480 /* The last 16 stacked regs are reserved for the 8 input and 8 output
481    registers.  */
482
483 #define FIXED_REGISTERS \
484 { /* General registers.  */                             \
485   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0,       \
486   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
487   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
488   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
489   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
490   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
491   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
492   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
493   /* Floating-point registers.  */                      \
494   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
495   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
496   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
497   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
498   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
499   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
500   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
501   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
502   /* Predicate registers.  */                           \
503   1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
504   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
505   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
506   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
507   /* Branch registers.  */                              \
508   0, 0, 0, 0, 0, 0, 0, 0,                               \
509   /*FP RA CCV UNAT PFS LC EC */                         \
510      1, 1,  1,   1,  1, 0, 1                            \
511  }
512
513 /* Like `FIXED_REGISTERS' but has 1 for each register that is clobbered
514    (in general) by function calls as well as for fixed registers.  This
515    macro therefore identifies the registers that are not available for
516    general allocation of values that must live across function calls.  */
517
518 #define CALL_USED_REGISTERS \
519 { /* General registers.  */                             \
520   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
521   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
522   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
523   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
524   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
525   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
526   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
527   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
528   /* Floating-point registers.  */                      \
529   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
530   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
531   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
532   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
533   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
534   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
535   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
536   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
537   /* Predicate registers.  */                           \
538   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
539   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
540   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
541   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
542   /* Branch registers.  */                              \
543   1, 0, 0, 0, 0, 0, 1, 1,                               \
544   /*FP RA CCV UNAT PFS LC EC */                         \
545      1, 1,  1,   1,  1, 0, 1                            \
546 }
547
548 /* Like `CALL_USED_REGISTERS' but used to overcome a historical
549    problem which makes CALL_USED_REGISTERS *always* include
550    all the FIXED_REGISTERS.  Until this problem has been
551    resolved this macro can be used to overcome this situation.
552    In particular, block_propagate() requires this list
553    be acurate, or we can remove registers which should be live.
554    This macro is used in regs_invalidated_by_call.  */
555
556 #define CALL_REALLY_USED_REGISTERS \
557 { /* General registers.  */                             \
558   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1, 1, 1,       \
559   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
560   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
561   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
562   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
563   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
564   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
565   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
566   /* Floating-point registers.  */                      \
567   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
568   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
569   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
570   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
571   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
572   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
573   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
574   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
575   /* Predicate registers.  */                           \
576   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
577   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
578   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
579   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
580   /* Branch registers.  */                              \
581   1, 0, 0, 0, 0, 0, 1, 1,                               \
582   /*FP RA CCV UNAT PFS LC EC */                         \
583      0, 0,  1,   0,  1, 0, 0                            \
584 }
585
586
587 /* Define this macro if the target machine has register windows.  This C
588    expression returns the register number as seen by the called function
589    corresponding to the register number OUT as seen by the calling function.
590    Return OUT if register number OUT is not an outbound register.  */
591
592 #define INCOMING_REGNO(OUT) \
593   ((unsigned) ((OUT) - OUT_REG (0)) < 8 ? IN_REG ((OUT) - OUT_REG (0)) : (OUT))
594
595 /* Define this macro if the target machine has register windows.  This C
596    expression returns the register number as seen by the calling function
597    corresponding to the register number IN as seen by the called function.
598    Return IN if register number IN is not an inbound register.  */
599
600 #define OUTGOING_REGNO(IN) \
601   ((unsigned) ((IN) - IN_REG (0)) < 8 ? OUT_REG ((IN) - IN_REG (0)) : (IN))
602
603 /* Define this macro if the target machine has register windows.  This
604    C expression returns true if the register is call-saved but is in the
605    register window.  */
606
607 #define LOCAL_REGNO(REGNO) \
608   (IN_REGNO_P (REGNO) || LOC_REGNO_P (REGNO))
609
610 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
611    return the mode to be used for the comparison.  Must be defined if
612    EXTRA_CC_MODES is defined.  */
613
614 #define SELECT_CC_MODE(OP,X,Y)  CCmode
615 \f
616 /* Order of allocation of registers */
617
618 /* If defined, an initializer for a vector of integers, containing the numbers
619    of hard registers in the order in which GNU CC should prefer to use them
620    (from most preferred to least).
621
622    If this macro is not defined, registers are used lowest numbered first (all
623    else being equal).
624
625    One use of this macro is on machines where the highest numbered registers
626    must always be saved and the save-multiple-registers instruction supports
627    only sequences of consecutive registers.  On such machines, define
628    `REG_ALLOC_ORDER' to be an initializer that lists the highest numbered
629    allocatable register first.  */
630
631 /* ??? Should the GR return value registers come before or after the rest
632    of the caller-save GRs?  */
633
634 #define REG_ALLOC_ORDER                                                    \
635 {                                                                          \
636   /* Caller-saved general registers.  */                                   \
637   R_GR (14), R_GR (15), R_GR (16), R_GR (17),                              \
638   R_GR (18), R_GR (19), R_GR (20), R_GR (21), R_GR (22), R_GR (23),        \
639   R_GR (24), R_GR (25), R_GR (26), R_GR (27), R_GR (28), R_GR (29),        \
640   R_GR (30), R_GR (31),                                                    \
641   /* Output registers.  */                                                 \
642   R_GR (120), R_GR (121), R_GR (122), R_GR (123), R_GR (124), R_GR (125),  \
643   R_GR (126), R_GR (127),                                                  \
644   /* Caller-saved general registers, also used for return values.  */      \
645   R_GR (8), R_GR (9), R_GR (10), R_GR (11),                                \
646   /* addl caller-saved general registers.  */                              \
647   R_GR (2), R_GR (3),                                                      \
648   /* Caller-saved FP registers.  */                                        \
649   R_FR (6), R_FR (7),                                                      \
650   /* Caller-saved FP registers, used for parameters and return values.  */ \
651   R_FR (8), R_FR (9), R_FR (10), R_FR (11),                                \
652   R_FR (12), R_FR (13), R_FR (14), R_FR (15),                              \
653   /* Rotating caller-saved FP registers.  */                               \
654   R_FR (32), R_FR (33), R_FR (34), R_FR (35),                              \
655   R_FR (36), R_FR (37), R_FR (38), R_FR (39), R_FR (40), R_FR (41),        \
656   R_FR (42), R_FR (43), R_FR (44), R_FR (45), R_FR (46), R_FR (47),        \
657   R_FR (48), R_FR (49), R_FR (50), R_FR (51), R_FR (52), R_FR (53),        \
658   R_FR (54), R_FR (55), R_FR (56), R_FR (57), R_FR (58), R_FR (59),        \
659   R_FR (60), R_FR (61), R_FR (62), R_FR (63), R_FR (64), R_FR (65),        \
660   R_FR (66), R_FR (67), R_FR (68), R_FR (69), R_FR (70), R_FR (71),        \
661   R_FR (72), R_FR (73), R_FR (74), R_FR (75), R_FR (76), R_FR (77),        \
662   R_FR (78), R_FR (79), R_FR (80), R_FR (81), R_FR (82), R_FR (83),        \
663   R_FR (84), R_FR (85), R_FR (86), R_FR (87), R_FR (88), R_FR (89),        \
664   R_FR (90), R_FR (91), R_FR (92), R_FR (93), R_FR (94), R_FR (95),        \
665   R_FR (96), R_FR (97), R_FR (98), R_FR (99), R_FR (100), R_FR (101),      \
666   R_FR (102), R_FR (103), R_FR (104), R_FR (105), R_FR (106), R_FR (107),  \
667   R_FR (108), R_FR (109), R_FR (110), R_FR (111), R_FR (112), R_FR (113),  \
668   R_FR (114), R_FR (115), R_FR (116), R_FR (117), R_FR (118), R_FR (119),  \
669   R_FR (120), R_FR (121), R_FR (122), R_FR (123), R_FR (124), R_FR (125),  \
670   R_FR (126), R_FR (127),                                                  \
671   /* Caller-saved predicate registers.  */                                 \
672   R_PR (6), R_PR (7), R_PR (8), R_PR (9), R_PR (10), R_PR (11),            \
673   R_PR (12), R_PR (13), R_PR (14), R_PR (15),                              \
674   /* Rotating caller-saved predicate registers.  */                        \
675   R_PR (16), R_PR (17),                                                    \
676   R_PR (18), R_PR (19), R_PR (20), R_PR (21), R_PR (22), R_PR (23),        \
677   R_PR (24), R_PR (25), R_PR (26), R_PR (27), R_PR (28), R_PR (29),        \
678   R_PR (30), R_PR (31), R_PR (32), R_PR (33), R_PR (34), R_PR (35),        \
679   R_PR (36), R_PR (37), R_PR (38), R_PR (39), R_PR (40), R_PR (41),        \
680   R_PR (42), R_PR (43), R_PR (44), R_PR (45), R_PR (46), R_PR (47),        \
681   R_PR (48), R_PR (49), R_PR (50), R_PR (51), R_PR (52), R_PR (53),        \
682   R_PR (54), R_PR (55), R_PR (56), R_PR (57), R_PR (58), R_PR (59),        \
683   R_PR (60), R_PR (61), R_PR (62), R_PR (63),                              \
684   /* Caller-saved branch registers.  */                                    \
685   R_BR (6), R_BR (7),                                                      \
686                                                                            \
687   /* Stacked callee-saved general registers.  */                           \
688   R_GR (32), R_GR (33), R_GR (34), R_GR (35),                              \
689   R_GR (36), R_GR (37), R_GR (38), R_GR (39), R_GR (40), R_GR (41),        \
690   R_GR (42), R_GR (43), R_GR (44), R_GR (45), R_GR (46), R_GR (47),        \
691   R_GR (48), R_GR (49), R_GR (50), R_GR (51), R_GR (52), R_GR (53),        \
692   R_GR (54), R_GR (55), R_GR (56), R_GR (57), R_GR (58), R_GR (59),        \
693   R_GR (60), R_GR (61), R_GR (62), R_GR (63), R_GR (64), R_GR (65),        \
694   R_GR (66), R_GR (67), R_GR (68), R_GR (69), R_GR (70), R_GR (71),        \
695   R_GR (72), R_GR (73), R_GR (74), R_GR (75), R_GR (76), R_GR (77),        \
696   R_GR (78), R_GR (79), R_GR (80), R_GR (81), R_GR (82), R_GR (83),        \
697   R_GR (84), R_GR (85), R_GR (86), R_GR (87), R_GR (88), R_GR (89),        \
698   R_GR (90), R_GR (91), R_GR (92), R_GR (93), R_GR (94), R_GR (95),        \
699   R_GR (96), R_GR (97), R_GR (98), R_GR (99), R_GR (100), R_GR (101),      \
700   R_GR (102), R_GR (103), R_GR (104), R_GR (105), R_GR (106), R_GR (107),  \
701   R_GR (108),                                                              \
702   /* Input registers.  */                                                  \
703   R_GR (112), R_GR (113), R_GR (114), R_GR (115), R_GR (116), R_GR (117),  \
704   R_GR (118), R_GR (119),                                                  \
705   /* Callee-saved general registers.  */                                   \
706   R_GR (4), R_GR (5), R_GR (6), R_GR (7),                                  \
707   /* Callee-saved FP registers.  */                                        \
708   R_FR (2), R_FR (3), R_FR (4), R_FR (5), R_FR (16), R_FR (17),            \
709   R_FR (18), R_FR (19), R_FR (20), R_FR (21), R_FR (22), R_FR (23),        \
710   R_FR (24), R_FR (25), R_FR (26), R_FR (27), R_FR (28), R_FR (29),        \
711   R_FR (30), R_FR (31),                                                    \
712   /* Callee-saved predicate registers.  */                                 \
713   R_PR (1), R_PR (2), R_PR (3), R_PR (4), R_PR (5),                        \
714   /* Callee-saved branch registers.  */                                    \
715   R_BR (1), R_BR (2), R_BR (3), R_BR (4), R_BR (5),                        \
716                                                                            \
717   /* ??? Stacked registers reserved for fp, rp, and ar.pfs.  */            \
718   R_GR (109), R_GR (110), R_GR (111),                                      \
719                                                                            \
720   /* Special general registers.  */                                        \
721   R_GR (0), R_GR (1), R_GR (12), R_GR (13),                                \
722   /* Special FP registers.  */                                             \
723   R_FR (0), R_FR (1),                                                      \
724   /* Special predicate registers.  */                                      \
725   R_PR (0),                                                                \
726   /* Special branch registers.  */                                         \
727   R_BR (0),                                                                \
728   /* Other fixed registers.  */                                            \
729   FRAME_POINTER_REGNUM, RETURN_ADDRESS_POINTER_REGNUM,                     \
730   AR_CCV_REGNUM, AR_UNAT_REGNUM, AR_PFS_REGNUM, AR_LC_REGNUM,              \
731   AR_EC_REGNUM                                                             \
732 }
733 \f
734 /* How Values Fit in Registers */
735
736 /* A C expression for the number of consecutive hard registers, starting at
737    register number REGNO, required to hold a value of mode MODE.  */
738
739 /* ??? We say that BImode PR values require two registers.  This allows us to
740    easily store the normal and inverted values.  We use CCImode to indicate
741    a single predicate register.  */
742
743 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
744   ((REGNO) == PR_REG (0) && (MODE) == DImode ? 64                       \
745    : PR_REGNO_P (REGNO) && (MODE) == BImode ? 2                         \
746    : PR_REGNO_P (REGNO) && (MODE) == CCImode ? 1                        \
747    : FR_REGNO_P (REGNO) && (MODE) == TFmode && INTEL_EXTENDED_IEEE_FORMAT ? 1 \
748    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
749
750 /* A C expression that is nonzero if it is permissible to store a value of mode
751    MODE in hard register number REGNO (or in several registers starting with
752    that one).  */
753
754 #define HARD_REGNO_MODE_OK(REGNO, MODE)                         \
755   (FR_REGNO_P (REGNO) ?                                         \
756      GET_MODE_CLASS (MODE) != MODE_CC &&                        \
757      (MODE) != TImode &&                                        \
758      (MODE) != BImode &&                                        \
759      ((MODE) != TFmode || INTEL_EXTENDED_IEEE_FORMAT)           \
760    : PR_REGNO_P (REGNO) ?                                       \
761      (MODE) == BImode || GET_MODE_CLASS (MODE) == MODE_CC       \
762    : GR_REGNO_P (REGNO) ? (MODE) != CCImode && (MODE) != TFmode \
763    : AR_REGNO_P (REGNO) ? (MODE) == DImode                      \
764    : BR_REGNO_P (REGNO) ? (MODE) == DImode                      \
765    : 0)
766
767 /* A C expression that is nonzero if it is desirable to choose register
768    allocation so as to avoid move instructions between a value of mode MODE1
769    and a value of mode MODE2.
770
771    If `HARD_REGNO_MODE_OK (R, MODE1)' and `HARD_REGNO_MODE_OK (R, MODE2)' are
772    ever different for any R, then `MODES_TIEABLE_P (MODE1, MODE2)' must be
773    zero.  */
774 /* Don't tie integer and FP modes, as that causes us to get integer registers
775    allocated for FP instructions.  TFmode only supported in FP registers so
776    we can't tie it with any other modes.  */
777 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
778   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)     \
779    && (((MODE1) == TFmode) == ((MODE2) == TFmode))      \
780    && (((MODE1) == BImode) == ((MODE2) == BImode)))
781 \f
782 /* Handling Leaf Functions */
783
784 /* A C initializer for a vector, indexed by hard register number, which
785    contains 1 for a register that is allowable in a candidate for leaf function
786    treatment.  */
787 /* ??? This might be useful.  */
788 /* #define LEAF_REGISTERS */
789
790 /* A C expression whose value is the register number to which REGNO should be
791    renumbered, when a function is treated as a leaf function.  */
792 /* ??? This might be useful.  */
793 /* #define LEAF_REG_REMAP(REGNO) */
794
795 \f
796 /* Register Classes */
797
798 /* An enumeral type that must be defined with all the register class names as
799    enumeral values.  `NO_REGS' must be first.  `ALL_REGS' must be the last
800    register class, followed by one more enumeral value, `LIM_REG_CLASSES',
801    which is not a register class but rather tells how many classes there
802    are.  */
803 /* ??? When compiling without optimization, it is possible for the only use of
804    a pseudo to be a parameter load from the stack with a REG_EQUIV note.
805    Regclass handles this case specially and does not assign any costs to the
806    pseudo.  The pseudo then ends up using the last class before ALL_REGS.
807    Thus we must not let either PR_REGS or BR_REGS be the last class.  The
808    testcase for this is gcc.c-torture/execute/va-arg-7.c.  */
809 enum reg_class
810 {
811   NO_REGS,
812   PR_REGS,
813   BR_REGS,
814   AR_M_REGS,
815   AR_I_REGS,
816   ADDL_REGS,
817   GR_REGS,
818   FR_REGS,
819   GR_AND_BR_REGS,
820   GR_AND_FR_REGS,
821   ALL_REGS,
822   LIM_REG_CLASSES
823 };
824
825 #define GENERAL_REGS GR_REGS
826
827 /* The number of distinct register classes.  */
828 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
829
830 /* An initializer containing the names of the register classes as C string
831    constants.  These names are used in writing some of the debugging dumps.  */
832 #define REG_CLASS_NAMES \
833 { "NO_REGS", "PR_REGS", "BR_REGS", "AR_M_REGS", "AR_I_REGS", \
834   "ADDL_REGS", "GR_REGS", "FR_REGS", \
835   "GR_AND_BR_REGS", "GR_AND_FR_REGS", "ALL_REGS" }
836
837 /* An initializer containing the contents of the register classes, as integers
838    which are bit masks.  The Nth integer specifies the contents of class N.
839    The way the integer MASK is interpreted is that register R is in the class
840    if `MASK & (1 << R)' is 1.  */
841 #define REG_CLASS_CONTENTS \
842 {                                                       \
843   /* NO_REGS.  */                                       \
844   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
845     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
846     0x00000000, 0x00000000, 0x0000 },                   \
847   /* PR_REGS.  */                                       \
848   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
849     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
850     0xFFFFFFFF, 0xFFFFFFFF, 0x0000 },                   \
851   /* BR_REGS.  */                                       \
852   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
853     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
854     0x00000000, 0x00000000, 0x00FF },                   \
855   /* AR_M_REGS.  */                                     \
856   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
857     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
858     0x00000000, 0x00000000, 0x0C00 },                   \
859   /* AR_I_REGS.  */                                     \
860   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
861     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
862     0x00000000, 0x00000000, 0x7000 },                   \
863   /* ADDL_REGS.  */                                     \
864   { 0x0000000F, 0x00000000, 0x00000000, 0x00000000,     \
865     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
866     0x00000000, 0x00000000, 0x0000 },                   \
867   /* GR_REGS.  */                                       \
868   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
869     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
870     0x00000000, 0x00000000, 0x0300 },                   \
871   /* FR_REGS.  */                                       \
872   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
873     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
874     0x00000000, 0x00000000, 0x0000 },                   \
875   /* GR_AND_BR_REGS.  */                                \
876   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
877     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
878     0x00000000, 0x00000000, 0x03FF },                   \
879   /* GR_AND_FR_REGS.  */                                \
880   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
881     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
882     0x00000000, 0x00000000, 0x0300 },                   \
883   /* ALL_REGS.  */                                      \
884   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
885     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
886     0xFFFFFFFF, 0xFFFFFFFF, 0x7FFF },                   \
887 }
888
889 /* A C expression whose value is a register class containing hard register
890    REGNO.  In general there is more than one such class; choose a class which
891    is "minimal", meaning that no smaller class also contains the register.  */
892 /* The NO_REGS case is primarily for the benefit of rws_access_reg, which
893    may call here with private (invalid) register numbers, such as
894    REG_VOLATILE.  */
895 #define REGNO_REG_CLASS(REGNO) \
896 (ADDL_REGNO_P (REGNO) ? ADDL_REGS       \
897  : GENERAL_REGNO_P (REGNO) ? GR_REGS    \
898  : FR_REGNO_P (REGNO) ? FR_REGS         \
899  : PR_REGNO_P (REGNO) ? PR_REGS         \
900  : BR_REGNO_P (REGNO) ? BR_REGS         \
901  : AR_M_REGNO_P (REGNO) ? AR_M_REGS     \
902  : AR_I_REGNO_P (REGNO) ? AR_I_REGS     \
903  : NO_REGS)
904
905 /* A macro whose definition is the name of the class to which a valid base
906    register must belong.  A base register is one used in an address which is
907    the register value plus a displacement.  */
908 #define BASE_REG_CLASS GENERAL_REGS
909
910 /* A macro whose definition is the name of the class to which a valid index
911    register must belong.  An index register is one used in an address where its
912    value is either multiplied by a scale factor or added to another register
913    (as well as added to a displacement).  This is needed for POST_MODIFY.  */
914 #define INDEX_REG_CLASS GENERAL_REGS
915
916 /* A C expression which defines the machine-dependent operand constraint
917    letters for register classes.  If CHAR is such a letter, the value should be
918    the register class corresponding to it.  Otherwise, the value should be
919    `NO_REGS'.  The register letter `r', corresponding to class `GENERAL_REGS',
920    will not be passed to this macro; you do not need to handle it.  */
921
922 #define REG_CLASS_FROM_LETTER(CHAR) \
923 ((CHAR) == 'f' ? FR_REGS                \
924  : (CHAR) == 'a' ? ADDL_REGS            \
925  : (CHAR) == 'b' ? BR_REGS              \
926  : (CHAR) == 'c' ? PR_REGS              \
927  : (CHAR) == 'd' ? AR_M_REGS            \
928  : (CHAR) == 'e' ? AR_I_REGS            \
929  : NO_REGS)
930
931 /* A C expression which is nonzero if register number NUM is suitable for use
932    as a base register in operand addresses.  It may be either a suitable hard
933    register or a pseudo register that has been allocated such a hard reg.  */
934 #define REGNO_OK_FOR_BASE_P(REGNO) \
935   (GENERAL_REGNO_P (REGNO) || GENERAL_REGNO_P (reg_renumber[REGNO]))
936
937 /* A C expression which is nonzero if register number NUM is suitable for use
938    as an index register in operand addresses.  It may be either a suitable hard
939    register or a pseudo register that has been allocated such a hard reg.
940    This is needed for POST_MODIFY.  */
941 #define REGNO_OK_FOR_INDEX_P(NUM) REGNO_OK_FOR_BASE_P (NUM)
942
943 /* A C expression that places additional restrictions on the register class to
944    use when it is necessary to copy value X into a register in class CLASS.
945    The value is a register class; perhaps CLASS, or perhaps another, smaller
946    class.  */
947
948 /* Don't allow volatile mem reloads into floating point registers.  This
949    is defined to force reload to choose the r/m case instead of the f/f case
950    when reloading (set (reg fX) (mem/v)).
951
952    Do not reload expressions into AR regs.  */
953
954 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
955   (CLASS == FR_REGS && GET_CODE (X) == MEM && MEM_VOLATILE_P (X) ? NO_REGS   \
956    : CLASS == FR_REGS && GET_CODE (X) == CONST_DOUBLE ? NO_REGS              \
957    : GET_RTX_CLASS (GET_CODE (X)) != 'o'                                     \
958      && (CLASS == AR_M_REGS || CLASS == AR_I_REGS) ? NO_REGS                 \
959    : CLASS)
960
961 /* You should define this macro to indicate to the reload phase that it may
962    need to allocate at least one register for a reload in addition to the
963    register to contain the data.  Specifically, if copying X to a register
964    CLASS in MODE requires an intermediate register, you should define this
965    to return the largest register class all of whose registers can be used
966    as intermediate registers or scratch registers.  */
967
968 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
969  ia64_secondary_reload_class (CLASS, MODE, X)
970
971 /* Certain machines have the property that some registers cannot be copied to
972    some other registers without using memory.  Define this macro on those
973    machines to be a C expression that is nonzero if objects of mode M in
974    registers of CLASS1 can only be copied to registers of class CLASS2 by
975    storing a register of CLASS1 into memory and loading that memory location
976    into a register of CLASS2.  */
977
978 #if 0
979 /* ??? May need this, but since we've disallowed TFmode in GR_REGS,
980    I'm not quite sure how it could be invoked.  The normal problems
981    with unions should be solved with the addressof fiddling done by
982    movtf and friends.  */
983 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)                   \
984   ((MODE) == TFmode && (((CLASS1) == GR_REGS && (CLASS2) == FR_REGS)    \
985                         || ((CLASS1) == FR_REGS && (CLASS2) == GR_REGS)))
986 #endif
987
988 /* A C expression for the maximum number of consecutive registers of
989    class CLASS needed to hold a value of mode MODE.
990    This is closely related to the macro `HARD_REGNO_NREGS'.  */
991
992 #define CLASS_MAX_NREGS(CLASS, MODE) \
993   ((MODE) == BImode && (CLASS) == PR_REGS ? 2                   \
994    : ((CLASS) == FR_REGS && (MODE) == TFmode) ? 1               \
995    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
996
997 /* If defined, gives a class of registers that cannot be used as the
998    operand of a SUBREG that changes the mode of the object illegally.  */
999
1000 #define CLASS_CANNOT_CHANGE_MODE        FR_REGS
1001
1002 /* Defines illegal mode changes for CLASS_CANNOT_CHANGE_MODE.
1003    In FP regs, we can't change FP values to integer values and vice
1004    versa, but we can change e.g. DImode to SImode.  */
1005
1006 #define CLASS_CANNOT_CHANGE_MODE_P(FROM,TO) \
1007   (GET_MODE_CLASS (FROM) != GET_MODE_CLASS (TO))
1008
1009 /* A C expression that defines the machine-dependent operand constraint
1010    letters (`I', `J', `K', .. 'P') that specify particular ranges of
1011    integer values.  */
1012
1013 /* 14 bit signed immediate for arithmetic instructions.  */
1014 #define CONST_OK_FOR_I(VALUE) \
1015   ((unsigned HOST_WIDE_INT)(VALUE) + 0x2000 < 0x4000)
1016 /* 22 bit signed immediate for arith instructions with r0/r1/r2/r3 source.  */
1017 #define CONST_OK_FOR_J(VALUE) \
1018   ((unsigned HOST_WIDE_INT)(VALUE) + 0x200000 < 0x400000)
1019 /* 8 bit signed immediate for logical instructions.  */
1020 #define CONST_OK_FOR_K(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x80 < 0x100)
1021 /* 8 bit adjusted signed immediate for compare pseudo-ops.  */
1022 #define CONST_OK_FOR_L(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x7F < 0x100)
1023 /* 6 bit unsigned immediate for shift counts.  */
1024 #define CONST_OK_FOR_M(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) < 0x40)
1025 /* 9 bit signed immediate for load/store post-increments.  */
1026 #define CONST_OK_FOR_N(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x100 < 0x200)
1027 /* 0 for r0.  Used by Linux kernel, do not change.  */
1028 #define CONST_OK_FOR_O(VALUE) ((VALUE) == 0)
1029 /* 0 or -1 for dep instruction.  */
1030 #define CONST_OK_FOR_P(VALUE) ((VALUE) == 0 || (VALUE) == -1)
1031
1032 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
1033 ((C) == 'I' ? CONST_OK_FOR_I (VALUE)            \
1034  : (C) == 'J' ? CONST_OK_FOR_J (VALUE)          \
1035  : (C) == 'K' ? CONST_OK_FOR_K (VALUE)          \
1036  : (C) == 'L' ? CONST_OK_FOR_L (VALUE)          \
1037  : (C) == 'M' ? CONST_OK_FOR_M (VALUE)          \
1038  : (C) == 'N' ? CONST_OK_FOR_N (VALUE)          \
1039  : (C) == 'O' ? CONST_OK_FOR_O (VALUE)          \
1040  : (C) == 'P' ? CONST_OK_FOR_P (VALUE)          \
1041  : 0)
1042
1043 /* A C expression that defines the machine-dependent operand constraint letters
1044    (`G', `H') that specify particular ranges of `const_double' values.  */
1045
1046 /* 0.0 and 1.0 for fr0 and fr1.  */
1047 #define CONST_DOUBLE_OK_FOR_G(VALUE) \
1048   ((VALUE) == CONST0_RTX (GET_MODE (VALUE))     \
1049    || (VALUE) == CONST1_RTX (GET_MODE (VALUE)))
1050
1051 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C) \
1052   ((C) == 'G' ? CONST_DOUBLE_OK_FOR_G (VALUE) : 0)
1053
1054 /* A C expression that defines the optional machine-dependent constraint
1055    letters (`Q', `R', `S', `T', `U') that can be used to segregate specific
1056    types of operands, usually memory references, for the target machine.  */
1057
1058 /* Non-volatile memory for FP_REG loads/stores.  */
1059 #define CONSTRAINT_OK_FOR_Q(VALUE) \
1060   (memory_operand((VALUE), VOIDmode) && ! MEM_VOLATILE_P (VALUE))
1061 /* 1..4 for shladd arguments.  */
1062 #define CONSTRAINT_OK_FOR_R(VALUE) \
1063   (GET_CODE (VALUE) == CONST_INT && INTVAL (VALUE) >= 1 && INTVAL (VALUE) <= 4)
1064 /* Non-post-inc memory for asms and other unsavory creatures.  */
1065 #define CONSTRAINT_OK_FOR_S(VALUE)                              \
1066   (GET_CODE (VALUE) == MEM                                      \
1067    && GET_RTX_CLASS (GET_CODE (XEXP ((VALUE), 0))) != 'a'       \
1068    && (reload_in_progress || memory_operand ((VALUE), VOIDmode)))
1069
1070 #define EXTRA_CONSTRAINT(VALUE, C) \
1071   ((C) == 'Q' ? CONSTRAINT_OK_FOR_Q (VALUE)     \
1072    : (C) == 'R' ? CONSTRAINT_OK_FOR_R (VALUE)   \
1073    : (C) == 'S' ? CONSTRAINT_OK_FOR_S (VALUE)   \
1074    : 0)
1075 \f
1076 /* Basic Stack Layout */
1077
1078 /* Define this macro if pushing a word onto the stack moves the stack pointer
1079    to a smaller address.  */
1080 #define STACK_GROWS_DOWNWARD 1
1081
1082 /* Define this macro if the addresses of local variable slots are at negative
1083    offsets from the frame pointer.  */
1084 /* #define FRAME_GROWS_DOWNWARD */
1085
1086 /* Offset from the frame pointer to the first local variable slot to
1087    be allocated.  */
1088 #define STARTING_FRAME_OFFSET 0
1089
1090 /* Offset from the stack pointer register to the first location at which
1091    outgoing arguments are placed.  If not specified, the default value of zero
1092    is used.  This is the proper value for most machines.  */
1093 /* IA64 has a 16 byte scratch area that is at the bottom of the stack.  */
1094 #define STACK_POINTER_OFFSET 16
1095
1096 /* Offset from the argument pointer register to the first argument's address.
1097    On some machines it may depend on the data type of the function.  */
1098 #define FIRST_PARM_OFFSET(FUNDECL) 0
1099
1100 /* A C expression whose value is RTL representing the value of the return
1101    address for the frame COUNT steps up from the current frame, after the
1102    prologue.  */
1103
1104 /* ??? Frames other than zero would likely require interpreting the frame
1105    unwind info, so we don't try to support them.  We would also need to define
1106    DYNAMIC_CHAIN_ADDRESS and SETUP_FRAME_ADDRESS (for the reg stack flush).  */
1107
1108 #define RETURN_ADDR_RTX(COUNT, FRAME) \
1109   ((COUNT) == 0 ? return_address_pointer_rtx : const0_rtx)
1110
1111 /* A C expression whose value is RTL representing the location of the incoming
1112    return address at the beginning of any function, before the prologue.  This
1113    RTL is either a `REG', indicating that the return value is saved in `REG',
1114    or a `MEM' representing a location in the stack.  This enables DWARF2
1115    unwind info for C++ EH.  */
1116 #define INCOMING_RETURN_ADDR_RTX gen_rtx_REG (VOIDmode, BR_REG (0))
1117
1118 /* ??? This is not defined because of three problems.
1119    1) dwarf2out.c assumes that DWARF_FRAME_RETURN_COLUMN fits in one byte.
1120    The default value is FIRST_PSEUDO_REGISTER which doesn't.  This can be
1121    worked around by setting PC_REGNUM to FR_REG (0) which is an otherwise
1122    unused register number.
1123    2) dwarf2out_frame_debug core dumps while processing prologue insns.  We
1124    need to refine which insns have RTX_FRAME_RELATED_P set and which don't.
1125    3) It isn't possible to turn off EH frame info by defining DWARF2_UNIND_INFO
1126    to zero, despite what the documentation implies, because it is tested in
1127    a few places with #ifdef instead of #if.  */
1128 #undef INCOMING_RETURN_ADDR_RTX
1129
1130 /* A C expression whose value is an integer giving the offset, in bytes, from
1131    the value of the stack pointer register to the top of the stack frame at the
1132    beginning of any function, before the prologue.  The top of the frame is
1133    defined to be the value of the stack pointer in the previous frame, just
1134    before the call instruction.  */
1135 #define INCOMING_FRAME_SP_OFFSET 0
1136
1137 \f
1138 /* Register That Address the Stack Frame.  */
1139
1140 /* The register number of the stack pointer register, which must also be a
1141    fixed register according to `FIXED_REGISTERS'.  On most machines, the
1142    hardware determines which register this is.  */
1143
1144 #define STACK_POINTER_REGNUM 12
1145
1146 /* The register number of the frame pointer register, which is used to access
1147    automatic variables in the stack frame.  On some machines, the hardware
1148    determines which register this is.  On other machines, you can choose any
1149    register you wish for this purpose.  */
1150
1151 #define FRAME_POINTER_REGNUM 328
1152
1153 /* Base register for access to local variables of the function.  */
1154 #define HARD_FRAME_POINTER_REGNUM  LOC_REG (79)
1155
1156 /* The register number of the arg pointer register, which is used to access the
1157    function's argument list.  */
1158 /* r0 won't otherwise be used, so put the always eliminated argument pointer
1159    in it.  */
1160 #define ARG_POINTER_REGNUM R_GR(0)
1161
1162 /* Due to the way varargs and argument spilling happens, the argument
1163    pointer is not 16-byte aligned like the stack pointer.  */
1164 #define INIT_EXPANDERS                                  \
1165   do {                                                  \
1166     if (cfun && cfun->emit->regno_pointer_align)        \
1167       REGNO_POINTER_ALIGN (ARG_POINTER_REGNUM) = 64;    \
1168   } while (0)
1169
1170 /* The register number for the return address register.  For IA-64, this
1171    is not actually a pointer as the name suggests, but that's a name that
1172    gen_rtx_REG already takes care to keep unique.  We modify
1173    return_address_pointer_rtx in ia64_expand_prologue to reference the
1174    final output regnum.  */
1175 #define RETURN_ADDRESS_POINTER_REGNUM 329
1176
1177 /* Register numbers used for passing a function's static chain pointer.  */
1178 /* ??? The ABI sez the static chain should be passed as a normal parameter.  */
1179 #define STATIC_CHAIN_REGNUM 15
1180 \f
1181 /* Eliminating the Frame Pointer and the Arg Pointer */
1182
1183 /* A C expression which is nonzero if a function must have and use a frame
1184    pointer.  This expression is evaluated in the reload pass.  If its value is
1185    nonzero the function will have a frame pointer.  */
1186 #define FRAME_POINTER_REQUIRED 0
1187
1188 /* Show we can debug even without a frame pointer.  */
1189 #define CAN_DEBUG_WITHOUT_FP
1190
1191 /* If defined, this macro specifies a table of register pairs used to eliminate
1192    unneeded registers that point into the stack frame.  */
1193
1194 #define ELIMINABLE_REGS                                                 \
1195 {                                                                       \
1196   {ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM},                         \
1197   {ARG_POINTER_REGNUM,   HARD_FRAME_POINTER_REGNUM},                    \
1198   {FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                         \
1199   {FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},                    \
1200   {RETURN_ADDRESS_POINTER_REGNUM, BR_REG (0)},                          \
1201 }
1202
1203 /* A C expression that returns nonzero if the compiler is allowed to try to
1204    replace register number FROM with register number TO.  The frame pointer
1205    is automatically handled.  */
1206
1207 #define CAN_ELIMINATE(FROM, TO) \
1208   (TO == BR_REG (0) ? current_function_is_leaf : 1)
1209
1210 /* This macro is similar to `INITIAL_FRAME_POINTER_OFFSET'.  It
1211    specifies the initial difference between the specified pair of
1212    registers.  This macro must be defined if `ELIMINABLE_REGS' is
1213    defined.  */
1214 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1215   ((OFFSET) = ia64_initial_elimination_offset ((FROM), (TO)))
1216 \f
1217 /* Passing Function Arguments on the Stack */
1218
1219 /* Define this macro if an argument declared in a prototype as an integral type
1220    smaller than `int' should actually be passed as an `int'.  In addition to
1221    avoiding errors in certain cases of mismatch, it also makes for better code
1222    on certain machines.  */
1223 /* ??? Investigate.  */
1224 /* #define PROMOTE_PROTOTYPES */
1225
1226 /* If defined, the maximum amount of space required for outgoing arguments will
1227    be computed and placed into the variable
1228    `current_function_outgoing_args_size'.  */
1229
1230 #define ACCUMULATE_OUTGOING_ARGS 1
1231
1232 /* A C expression that should indicate the number of bytes of its own arguments
1233    that a function pops on returning, or 0 if the function pops no arguments
1234    and the caller must therefore pop them all after the function returns.  */
1235
1236 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, STACK_SIZE) 0
1237
1238 \f
1239 /* Function Arguments in Registers */
1240
1241 #define MAX_ARGUMENT_SLOTS 8
1242 #define MAX_INT_RETURN_SLOTS 4
1243 #define GR_ARG_FIRST IN_REG (0)
1244 #define GR_RET_FIRST GR_REG (8)
1245 #define GR_RET_LAST  GR_REG (11)
1246 #define FR_ARG_FIRST FR_REG (8)
1247 #define FR_RET_FIRST FR_REG (8)
1248 #define FR_RET_LAST  FR_REG (15)
1249 #define AR_ARG_FIRST OUT_REG (0)
1250
1251 /* A C expression that controls whether a function argument is passed in a
1252    register, and which register.  */
1253
1254 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1255   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 0)
1256
1257 /* Define this macro if the target machine has "register windows", so that the
1258    register in which a function sees an arguments is not necessarily the same
1259    as the one in which the caller passed the argument.  */
1260
1261 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1262   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 1)
1263
1264 /* A C expression for the number of words, at the beginning of an argument,
1265    must be put in registers.  The value must be zero for arguments that are
1266    passed entirely in registers or that are entirely pushed on the stack.  */
1267
1268 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1269  ia64_function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
1270
1271 /* A C expression that indicates when an argument must be passed by reference.
1272    If nonzero for an argument, a copy of that argument is made in memory and a
1273    pointer to the argument is passed instead of the argument itself.  The
1274    pointer is passed in whatever way is appropriate for passing a pointer to
1275    that type.  */
1276
1277 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1278   ia64_function_arg_pass_by_reference (&CUM, MODE, TYPE, NAMED)
1279
1280 /* A C type for declaring a variable that is used as the first argument of
1281    `FUNCTION_ARG' and other related values.  For some target machines, the type
1282    `int' suffices and can hold the number of bytes of argument so far.  */
1283
1284 typedef struct ia64_args
1285 {
1286   int words;                    /* # words of arguments so far  */
1287   int int_regs;                 /* # GR registers used so far  */
1288   int fp_regs;                  /* # FR registers used so far  */
1289   int prototype;                /* whether function prototyped  */
1290 } CUMULATIVE_ARGS;
1291
1292 /* A C statement (sans semicolon) for initializing the variable CUM for the
1293    state at the beginning of the argument list.  */
1294
1295 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT) \
1296 do {                                                                    \
1297   (CUM).words = 0;                                                      \
1298   (CUM).int_regs = 0;                                                   \
1299   (CUM).fp_regs = 0;                                                    \
1300   (CUM).prototype = ((FNTYPE) && TYPE_ARG_TYPES (FNTYPE)) || (LIBNAME); \
1301 } while (0)
1302
1303 /* Like `INIT_CUMULATIVE_ARGS' but overrides it for the purposes of finding the
1304    arguments for the function being compiled.  If this macro is undefined,
1305    `INIT_CUMULATIVE_ARGS' is used instead.  */
1306
1307 /* We set prototype to true so that we never try to return a PARALLEL from
1308    function_arg.  */
1309 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1310 do {                                                                    \
1311   (CUM).words = 0;                                                      \
1312   (CUM).int_regs = 0;                                                   \
1313   (CUM).fp_regs = 0;                                                    \
1314   (CUM).prototype = 1;                                                  \
1315 } while (0)
1316
1317 /* A C statement (sans semicolon) to update the summarizer variable CUM to
1318    advance past an argument in the argument list.  The values MODE, TYPE and
1319    NAMED describe that argument.  Once this is done, the variable CUM is
1320    suitable for analyzing the *following* argument with `FUNCTION_ARG'.  */
1321
1322 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1323  ia64_function_arg_advance (&CUM, MODE, TYPE, NAMED)
1324
1325 /* If defined, a C expression that gives the alignment boundary, in bits, of an
1326    argument with the specified mode and type.  */
1327
1328 /* Arguments with alignment larger than 8 bytes start at the next even
1329    boundary.  See ia64_function_arg.  */
1330
1331 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1332   (((TYPE) ? (TYPE_ALIGN (TYPE) > 8 * BITS_PER_UNIT)            \
1333     : (((((MODE) == BLKmode                                     \
1334           ? int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))    \
1335          + UNITS_PER_WORD - 1) / UNITS_PER_WORD) > 1))          \
1336     ? 128 : PARM_BOUNDARY)
1337
1338 /* A C expression that is nonzero if REGNO is the number of a hard register in
1339    which function arguments are sometimes passed.  This does *not* include
1340    implicit arguments such as the static chain and the structure-value address.
1341    On many machines, no registers can be used for this purpose since all
1342    function arguments are pushed on the stack.  */
1343 #define FUNCTION_ARG_REGNO_P(REGNO) \
1344 (((REGNO) >= GR_ARG_FIRST && (REGNO) < (GR_ARG_FIRST + MAX_ARGUMENT_SLOTS)) \
1345  || ((REGNO) >= FR_ARG_FIRST && (REGNO) < (FR_ARG_FIRST + MAX_ARGUMENT_SLOTS)))
1346 \f
1347 /* Implement `va_arg'.  */
1348 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1349   ia64_va_arg (valist, type)
1350 \f
1351 /* How Scalar Function Values are Returned */
1352
1353 /* A C expression to create an RTX representing the place where a function
1354    returns a value of data type VALTYPE.  */
1355
1356 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1357   ia64_function_value (VALTYPE, FUNC)
1358
1359 /* A C expression to create an RTX representing the place where a library
1360    function returns a value of mode MODE.  */
1361
1362 #define LIBCALL_VALUE(MODE) \
1363   gen_rtx_REG (MODE,                                                    \
1364                (((GET_MODE_CLASS (MODE) == MODE_FLOAT                   \
1365                  || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) &&     \
1366                       ((MODE) != TFmode || INTEL_EXTENDED_IEEE_FORMAT)) \
1367                 ? FR_RET_FIRST : GR_RET_FIRST))
1368
1369 /* A C expression that is nonzero if REGNO is the number of a hard register in
1370    which the values of called function may come back.  */
1371
1372 #define FUNCTION_VALUE_REGNO_P(REGNO)                           \
1373   (((REGNO) >= GR_RET_FIRST && (REGNO) <= GR_RET_LAST)          \
1374    || ((REGNO) >= FR_RET_FIRST && (REGNO) <= FR_RET_LAST))
1375
1376 \f
1377 /* How Large Values are Returned */
1378
1379 /* A nonzero value says to return the function value in memory, just as large
1380    structures are always returned.  */
1381
1382 #define RETURN_IN_MEMORY(TYPE) \
1383   ia64_return_in_memory (TYPE)
1384
1385 /* If you define this macro to be 0, then the conventions used for structure
1386    and union return values are decided by the `RETURN_IN_MEMORY' macro.  */
1387
1388 #define DEFAULT_PCC_STRUCT_RETURN 0
1389
1390 /* If the structure value address is passed in a register, then
1391    `STRUCT_VALUE_REGNUM' should be the number of that register.  */
1392
1393 #define STRUCT_VALUE_REGNUM GR_REG (8)
1394
1395 \f
1396 /* Caller-Saves Register Allocation */
1397
1398 /* A C expression to determine whether it is worthwhile to consider placing a
1399    pseudo-register in a call-clobbered hard register and saving and restoring
1400    it around each function call.  The expression should be 1 when this is worth
1401    doing, and 0 otherwise.
1402
1403    If you don't define this macro, a default is used which is good on most
1404    machines: `4 * CALLS < REFS'.  */
1405 /* ??? Investigate.  */
1406 /* #define CALLER_SAVE_PROFITABLE(REFS, CALLS) */
1407
1408 \f
1409 /* Function Entry and Exit */
1410
1411 /* Define this macro as a C expression that is nonzero if the return
1412    instruction or the function epilogue ignores the value of the stack pointer;
1413    in other words, if it is safe to delete an instruction to adjust the stack
1414    pointer before a return from the function.  */
1415
1416 #define EXIT_IGNORE_STACK 1
1417
1418 /* Define this macro as a C expression that is nonzero for registers
1419    used by the epilogue or the `return' pattern.  */
1420
1421 #define EPILOGUE_USES(REGNO) ia64_epilogue_uses (REGNO)
1422
1423 /* Nonzero for registers used by the exception handling mechanism.  */
1424
1425 #define EH_USES(REGNO) ia64_eh_uses (REGNO)
1426
1427 /* Output at beginning of assembler file.  */
1428
1429 #define ASM_FILE_START(FILE) \
1430   emit_safe_across_calls (FILE)
1431
1432 /* A C compound statement that outputs the assembler code for a thunk function,
1433    used to implement C++ virtual function calls with multiple inheritance.  */
1434
1435 #define ASM_OUTPUT_MI_THUNK(FILE, THUNK_FNDECL, DELTA, FUNCTION) \
1436 do {                                                                    \
1437   if (CONST_OK_FOR_I (DELTA))                                           \
1438     {                                                                   \
1439       fprintf (FILE, "\tadds r32 = ");                                  \
1440       fprintf (FILE, HOST_WIDE_INT_PRINT_DEC, (DELTA));                 \
1441       fprintf (FILE, ", r32\n");                                        \
1442     }                                                                   \
1443   else                                                                  \
1444     {                                                                   \
1445       if (CONST_OK_FOR_J (DELTA))                                       \
1446         {                                                               \
1447           fprintf (FILE, "\taddl r2 = ");                               \
1448           fprintf (FILE, HOST_WIDE_INT_PRINT_DEC, (DELTA));             \
1449           fprintf (FILE, ", r0\n");                                     \
1450         }                                                               \
1451       else                                                              \
1452         {                                                               \
1453           fprintf (FILE, "\tmovl r2 = ");                               \
1454           fprintf (FILE, HOST_WIDE_INT_PRINT_DEC, (DELTA));             \
1455           fprintf (FILE, "\n");                                         \
1456         }                                                               \
1457       fprintf (FILE, "\t;;\n");                                         \
1458       fprintf (FILE, "\tadd r32 = r2, r32\n");                          \
1459     }                                                                   \
1460   fprintf (FILE, "\tbr ");                                              \
1461   assemble_name (FILE, XSTR (XEXP (DECL_RTL (FUNCTION), 0), 0));        \
1462   fprintf (FILE, "\n");                                                 \
1463 } while (0)
1464
1465 /* Output part N of a function descriptor for DECL.  For ia64, both
1466    words are emitted with a single relocation, so ignore N > 0.  */
1467 #define ASM_OUTPUT_FDESC(FILE, DECL, PART)                              \
1468 do {                                                                    \
1469   if ((PART) == 0)                                                      \
1470     {                                                                   \
1471       if (TARGET_ILP32)                                                 \
1472         fputs ("\tdata8.ua @iplt(", FILE);                              \
1473       else                                                              \
1474         fputs ("\tdata16.ua @iplt(", FILE);                             \
1475       assemble_name (FILE, XSTR (XEXP (DECL_RTL (DECL), 0), 0));        \
1476       fputs (")\n", FILE);                                              \
1477       if (TARGET_ILP32)                                                 \
1478         fputs ("\tdata8.ua 0\n", FILE);                                 \
1479     }                                                                   \
1480 } while (0)
1481 \f
1482 /* Generating Code for Profiling.  */
1483
1484 /* A C statement or compound statement to output to FILE some assembler code to
1485    call the profiling subroutine `mcount'.  */
1486
1487 #undef FUNCTION_PROFILER
1488 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
1489 do {                                                                    \
1490   char buf[20];                                                         \
1491   ASM_GENERATE_INTERNAL_LABEL (buf, "LP", LABELNO);                     \
1492   fputs ("\talloc out0 = ar.pfs, 8, 0, 4, 0\n", FILE);                  \
1493   if (TARGET_AUTO_PIC)                                                  \
1494     fputs ("\tmovl out3 = @gprel(", FILE);                              \
1495   else                                                                  \
1496     fputs ("\taddl out3 = @ltoff(", FILE);                              \
1497   assemble_name (FILE, buf);                                            \
1498   if (TARGET_AUTO_PIC)                                                  \
1499     fputs (");;\n", FILE);                                              \
1500   else                                                                  \
1501     fputs ("), r1;;\n", FILE);                                          \
1502   fputs ("\tmov out1 = r1\n", FILE);                                    \
1503   fputs ("\tmov out2 = b0\n", FILE);                                    \
1504   fputs ("\tbr.call.sptk.many b0 = _mcount;;\n", FILE);                 \
1505 } while (0)
1506 \f
1507 /* Implementing the Varargs Macros.  */
1508
1509 /* Define this macro to store the anonymous register arguments into the stack
1510    so that all the arguments appear to have been passed consecutively on the
1511    stack.  */
1512
1513 #define SETUP_INCOMING_VARARGS(ARGS_SO_FAR, MODE, TYPE, PRETEND_ARGS_SIZE, SECOND_TIME) \
1514     ia64_setup_incoming_varargs (ARGS_SO_FAR, MODE, TYPE, & PRETEND_ARGS_SIZE, SECOND_TIME)
1515
1516 /* Define this macro if the location where a function argument is passed
1517    depends on whether or not it is a named argument.  */
1518
1519 #define STRICT_ARGUMENT_NAMING  1
1520
1521 \f
1522 /* Trampolines for Nested Functions.  */
1523
1524 /* We need 32 bytes, so we can save the sp, ar.rnat, ar.bsp, and ar.pfs of
1525    the function containing a non-local goto target.  */
1526
1527 #define STACK_SAVEAREA_MODE(LEVEL) \
1528   ((LEVEL) == SAVE_NONLOCAL ? OImode : Pmode)
1529
1530 /* Output assembler code for a block containing the constant parts of
1531    a trampoline, leaving space for the variable parts.
1532
1533    The trampoline should set the static chain pointer to value placed
1534    into the trampoline and should branch to the specified routine.
1535    To make the normal indirect-subroutine calling convention work,
1536    the trampoline must look like a function descriptor; the first
1537    word being the target address and the second being the target's
1538    global pointer.
1539
1540    We abuse the concept of a global pointer by arranging for it
1541    to point to the data we need to load.  The complete trampoline
1542    has the following form:
1543
1544                 +-------------------+ \
1545         TRAMP:  | __ia64_trampoline | |
1546                 +-------------------+  > fake function descriptor
1547                 | TRAMP+16          | |
1548                 +-------------------+ /
1549                 | target descriptor |
1550                 +-------------------+
1551                 | static link       |
1552                 +-------------------+
1553 */
1554
1555 /* A C expression for the size in bytes of the trampoline, as an integer.  */
1556
1557 #define TRAMPOLINE_SIZE         32
1558
1559 /* Alignment required for trampolines, in bits.  */
1560
1561 #define TRAMPOLINE_ALIGNMENT    64
1562
1563 /* A C statement to initialize the variable parts of a trampoline.  */
1564
1565 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, STATIC_CHAIN) \
1566   ia64_initialize_trampoline((ADDR), (FNADDR), (STATIC_CHAIN))
1567 \f
1568 /* Implicit Calls to Library Routines */
1569
1570 /* Define this macro if GNU CC should generate calls to the System V (and ANSI
1571    C) library functions `memcpy' and `memset' rather than the BSD functions
1572    `bcopy' and `bzero'.  */
1573
1574 #define TARGET_MEM_FUNCTIONS
1575
1576 \f
1577 /* Addressing Modes */
1578
1579 /* Define this macro if the machine supports post-increment addressing.  */
1580
1581 #define HAVE_POST_INCREMENT 1
1582 #define HAVE_POST_DECREMENT 1
1583 #define HAVE_POST_MODIFY_DISP 1
1584 #define HAVE_POST_MODIFY_REG 1
1585
1586 /* A C expression that is 1 if the RTX X is a constant which is a valid
1587    address.  */
1588
1589 #define CONSTANT_ADDRESS_P(X) 0
1590
1591 /* The max number of registers that can appear in a valid memory address.  */
1592
1593 #define MAX_REGS_PER_ADDRESS 2
1594
1595 /* A C compound statement with a conditional `goto LABEL;' executed if X (an
1596    RTX) is a legitimate memory address on the target machine for a memory
1597    operand of mode MODE.  */
1598
1599 #define LEGITIMATE_ADDRESS_REG(X)                                       \
1600   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
1601    || (GET_CODE (X) == SUBREG && GET_CODE (XEXP (X, 0)) == REG          \
1602        && REG_OK_FOR_BASE_P (XEXP (X, 0))))
1603
1604 #define LEGITIMATE_ADDRESS_DISP(R, X)                                   \
1605   (GET_CODE (X) == PLUS                                                 \
1606    && rtx_equal_p (R, XEXP (X, 0))                                      \
1607    && (LEGITIMATE_ADDRESS_REG (XEXP (X, 1))                             \
1608        || (GET_CODE (XEXP (X, 1)) == CONST_INT                          \
1609            && INTVAL (XEXP (X, 1)) >= -256                              \
1610            && INTVAL (XEXP (X, 1)) < 256)))
1611
1612 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                        \
1613 do {                                                                    \
1614   if (LEGITIMATE_ADDRESS_REG (X))                                       \
1615     goto LABEL;                                                         \
1616   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == POST_DEC)       \
1617            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1618            && XEXP (X, 0) != arg_pointer_rtx)                           \
1619     goto LABEL;                                                         \
1620   else if (GET_CODE (X) == POST_MODIFY                                  \
1621            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1622            && XEXP (X, 0) != arg_pointer_rtx                            \
1623            && LEGITIMATE_ADDRESS_DISP (XEXP (X, 0), XEXP (X, 1)))       \
1624     goto LABEL;                                                         \
1625 } while (0)
1626
1627 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1628    use as a base register.  */
1629
1630 #ifdef REG_OK_STRICT
1631 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1632 #else
1633 #define REG_OK_FOR_BASE_P(X) \
1634   (GENERAL_REGNO_P (REGNO (X)) || (REGNO (X) >= FIRST_PSEUDO_REGISTER))
1635 #endif
1636
1637 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1638    use as an index register.  This is needed for POST_MODIFY.  */
1639
1640 #define REG_OK_FOR_INDEX_P(X) REG_OK_FOR_BASE_P (X)
1641
1642 /* A C compound statement that attempts to replace X with a valid memory
1643    address for an operand of mode MODE.
1644
1645    This must be present, but there is nothing useful to be done here.  */
1646
1647 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)
1648
1649 /* A C statement or compound statement with a conditional `goto LABEL;'
1650    executed if memory address X (an RTX) can have different meanings depending
1651    on the machine mode of the memory reference it is used for or if the address
1652    is valid for some modes but not others.  */
1653
1654 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                       \
1655   if (GET_CODE (ADDR) == POST_DEC || GET_CODE (ADDR) == POST_INC)       \
1656     goto LABEL;
1657
1658 /* A C expression that is nonzero if X is a legitimate constant for an
1659    immediate operand on the target machine.  */
1660
1661 #define LEGITIMATE_CONSTANT_P(X) \
1662   (GET_CODE (X) != CONST_DOUBLE || GET_MODE (X) == VOIDmode     \
1663    || GET_MODE (X) == DImode || CONST_DOUBLE_OK_FOR_G (X))      \
1664
1665 \f
1666 /* Condition Code Status */
1667
1668 /* One some machines not all possible comparisons are defined, but you can
1669    convert an invalid comparison into a valid one.  */
1670 /* ??? Investigate.  See the alpha definition.  */
1671 /* #define CANONICALIZE_COMPARISON(CODE, OP0, OP1) */
1672
1673 \f
1674 /* Describing Relative Costs of Operations */
1675
1676 /* A part of a C `switch' statement that describes the relative costs of
1677    constant RTL expressions.  */
1678
1679 /* ??? This is incomplete.  */
1680
1681 #define CONST_COSTS(X, CODE, OUTER_CODE)                                \
1682   case CONST_INT:                                                       \
1683     if ((X) == const0_rtx)                                              \
1684       return 0;                                                         \
1685     switch (OUTER_CODE)                                                 \
1686       {                                                                 \
1687       case SET:                                                         \
1688         return CONST_OK_FOR_J (INTVAL (X)) ? 0 : COSTS_N_INSNS (1);     \
1689       case PLUS:                                                        \
1690         if (CONST_OK_FOR_I (INTVAL (X)))                                \
1691           return 0;                                                     \
1692         if (CONST_OK_FOR_J (INTVAL (X)))                                \
1693           return 1;                                                     \
1694         return COSTS_N_INSNS (1);                                       \
1695       default:                                                          \
1696         if (CONST_OK_FOR_K (INTVAL (X)) || CONST_OK_FOR_L (INTVAL (X))) \
1697           return 0;                                                     \
1698         return COSTS_N_INSNS (1);                                       \
1699       }                                                                 \
1700   case CONST_DOUBLE:                                                    \
1701     return COSTS_N_INSNS (1);                                           \
1702   case CONST:                                                           \
1703   case SYMBOL_REF:                                                      \
1704   case LABEL_REF:                                                       \
1705     return COSTS_N_INSNS (3);
1706
1707 /* Like `CONST_COSTS' but applies to nonconstant RTL expressions.  */
1708
1709 #define RTX_COSTS(X, CODE, OUTER_CODE)                                  \
1710   case MULT:                                                            \
1711     /* For multiplies wider than HImode, we have to go to the FPU,      \
1712        which normally involves copies.  Plus there's the latency        \
1713        of the multiply itself, and the latency of the instructions to   \
1714        transfer integer regs to FP regs.  */                            \
1715     if (GET_MODE_SIZE (GET_MODE (X)) > 2)                               \
1716       return COSTS_N_INSNS (10);                                        \
1717     return COSTS_N_INSNS (2);                                           \
1718   case PLUS:                                                            \
1719   case MINUS:                                                           \
1720   case ASHIFT:                                                          \
1721   case ASHIFTRT:                                                        \
1722   case LSHIFTRT:                                                        \
1723     return COSTS_N_INSNS (1);                                           \
1724   case DIV:                                                             \
1725   case UDIV:                                                            \
1726   case MOD:                                                             \
1727   case UMOD:                                                            \
1728     /* We make divide expensive, so that divide-by-constant will be     \
1729        optimized to a multiply.  */                                     \
1730     return COSTS_N_INSNS (60);
1731
1732 /* An expression giving the cost of an addressing mode that contains ADDRESS.
1733    If not defined, the cost is computed from the ADDRESS expression and the
1734    `CONST_COSTS' values.  */
1735
1736 #define ADDRESS_COST(ADDRESS) 0
1737
1738 /* A C expression for the cost of moving data from a register in class FROM to
1739    one in class TO, using MODE.  */
1740
1741 #define REGISTER_MOVE_COST  ia64_register_move_cost
1742
1743 /* A C expression for the cost of moving data of mode M between a
1744    register and memory.  */
1745 #define MEMORY_MOVE_COST(MODE,CLASS,IN) \
1746   ((CLASS) == GENERAL_REGS || (CLASS) == FR_REGS \
1747    || (CLASS) == GR_AND_FR_REGS ? 4 : 10)
1748
1749 /* A C expression for the cost of a branch instruction.  A value of 1 is the
1750    default; other values are interpreted relative to that.  Used by the
1751    if-conversion code as max instruction count.  */
1752 /* ??? This requires investigation.  The primary effect might be how
1753    many additional insn groups we run into, vs how good the dynamic
1754    branch predictor is.  */
1755
1756 #define BRANCH_COST 6
1757
1758 /* Define this macro as a C expression which is nonzero if accessing less than
1759    a word of memory (i.e. a `char' or a `short') is no faster than accessing a
1760    word of memory.  */
1761
1762 #define SLOW_BYTE_ACCESS 1
1763
1764 /* Define this macro if it is as good or better to call a constant function
1765    address than to call an address kept in a register.
1766
1767    Indirect function calls are more expensive that direct function calls, so
1768    don't cse function addresses.  */
1769
1770 #define NO_FUNCTION_CSE
1771
1772 \f
1773 /* Dividing the output into sections.  */
1774
1775 /* A C expression whose value is a string containing the assembler operation
1776    that should precede instructions and read-only data.  */
1777
1778 #define TEXT_SECTION_ASM_OP "\t.text"
1779
1780 /* A C expression whose value is a string containing the assembler operation to
1781    identify the following data as writable initialized data.  */
1782
1783 #define DATA_SECTION_ASM_OP "\t.data"
1784
1785 /* If defined, a C expression whose value is a string containing the assembler
1786    operation to identify the following data as uninitialized global data.  */
1787
1788 #define BSS_SECTION_ASM_OP "\t.bss"
1789
1790 #define ENCODE_SECTION_INFO_CHAR '@'
1791
1792 #define IA64_DEFAULT_GVALUE 8
1793 \f
1794 /* Position Independent Code.  */
1795
1796 /* The register number of the register used to address a table of static data
1797    addresses in memory.  */
1798
1799 /* ??? Should modify ia64.md to use pic_offset_table_rtx instead of
1800    gen_rtx_REG (DImode, 1).  */
1801
1802 /* ??? Should we set flag_pic?  Probably need to define
1803    LEGITIMIZE_PIC_OPERAND_P to make that work.  */
1804
1805 #define PIC_OFFSET_TABLE_REGNUM GR_REG (1)
1806
1807 /* Define this macro if the register defined by `PIC_OFFSET_TABLE_REGNUM' is
1808    clobbered by calls.  */
1809
1810 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED
1811
1812 \f
1813 /* The Overall Framework of an Assembler File.  */
1814
1815 /* A C string constant describing how to begin a comment in the target
1816    assembler language.  The compiler assumes that the comment will end at the
1817    end of the line.  */
1818
1819 #define ASM_COMMENT_START "//"
1820
1821 /* A C string constant for text to be output before each `asm' statement or
1822    group of consecutive ones.  */
1823
1824 /* ??? This won't work with the Intel assembler, because it does not accept
1825    # as a comment start character.  However, //APP does not work in gas, so we
1826    can't use that either.  Same problem for ASM_APP_OFF below.  */
1827
1828 #define ASM_APP_ON "#APP\n"
1829
1830 /* A C string constant for text to be output after each `asm' statement or
1831    group of consecutive ones.  */
1832
1833 #define ASM_APP_OFF "#NO_APP\n"
1834
1835 \f
1836 /* Output of Data.  */
1837
1838 /* This is how to output an assembler line defining a `char' constant
1839    to an xdata segment.  */
1840
1841 #define ASM_OUTPUT_XDATA_CHAR(FILE, SECTION, VALUE)                     \
1842 do {                                                                    \
1843   fprintf (FILE, "\t.xdata1\t\"%s\", ", SECTION);                       \
1844   output_addr_const (FILE, (VALUE));                                    \
1845   fprintf (FILE, "\n");                                                 \
1846 } while (0)
1847
1848 /* This is how to output an assembler line defining a `short' constant
1849    to an xdata segment.  */
1850
1851 #define ASM_OUTPUT_XDATA_SHORT(FILE, SECTION, VALUE)                    \
1852 do {                                                                    \
1853   fprintf (FILE, "\t.xdata2\t\"%s\", ", SECTION);                       \
1854   output_addr_const (FILE, (VALUE));                                    \
1855   fprintf (FILE, "\n");                                                 \
1856 } while (0)
1857
1858 /* This is how to output an assembler line defining an `int' constant
1859    to an xdata segment.  We also handle symbol output here.  */
1860
1861 /* ??? For ILP32, also need to handle function addresses here.  */
1862
1863 #define ASM_OUTPUT_XDATA_INT(FILE, SECTION, VALUE)                      \
1864 do {                                                                    \
1865   fprintf (FILE, "\t.xdata4\t\"%s\", ", SECTION);                       \
1866   output_addr_const (FILE, (VALUE));                                    \
1867   fprintf (FILE, "\n");                                                 \
1868 } while (0)
1869
1870 /* This is how to output an assembler line defining a `long' constant
1871    to an xdata segment.  We also handle symbol output here.  */
1872
1873 #define ASM_OUTPUT_XDATA_DOUBLE_INT(FILE, SECTION, VALUE)               \
1874 do {                                                                    \
1875   int need_closing_paren = 0;                                           \
1876   fprintf (FILE, "\t.xdata8\t\"%s\", ", SECTION);                       \
1877   if (!(TARGET_NO_PIC || TARGET_AUTO_PIC)                               \
1878       && GET_CODE (VALUE) == SYMBOL_REF)                                \
1879     {                                                                   \
1880       fprintf (FILE, SYMBOL_REF_FLAG (VALUE) ? "@fptr(" : "@segrel(");  \
1881       need_closing_paren = 1;                                           \
1882     }                                                                   \
1883   output_addr_const (FILE, VALUE);                                      \
1884   if (need_closing_paren)                                               \
1885     fprintf (FILE, ")");                                                \
1886   fprintf (FILE, "\n");                                                 \
1887 } while (0)
1888
1889
1890 \f
1891 /* Output of Uninitialized Variables.  */
1892
1893 /* This is all handled by svr4.h.  */
1894
1895 \f
1896 /* Output and Generation of Labels.  */
1897
1898 /* A C statement (sans semicolon) to output to the stdio stream STREAM the
1899    assembler definition of a label named NAME.  */
1900
1901 /* See the ASM_OUTPUT_LABELREF definition in sysv4.h for an explanation of
1902    why ia64_asm_output_label exists.  */
1903
1904 extern int ia64_asm_output_label;
1905 #define ASM_OUTPUT_LABEL(STREAM, NAME)                                  \
1906 do {                                                                    \
1907   ia64_asm_output_label = 1;                                            \
1908   assemble_name (STREAM, NAME);                                         \
1909   fputs (":\n", STREAM);                                                \
1910   ia64_asm_output_label = 0;                                            \
1911 } while (0)
1912
1913 /* Globalizing directive for a label.  */
1914 #define GLOBAL_ASM_OP "\t.global "
1915
1916 /* A C statement (sans semicolon) to output to the stdio stream STREAM any text
1917    necessary for declaring the name of an external symbol named NAME which is
1918    referenced in this compilation but not defined.  */
1919
1920 #define ASM_OUTPUT_EXTERNAL(FILE, DECL, NAME) \
1921   ia64_asm_output_external (FILE, DECL, NAME)
1922
1923 /* A C statement to store into the string STRING a label whose name is made
1924    from the string PREFIX and the number NUM.  */
1925
1926 #define ASM_GENERATE_INTERNAL_LABEL(LABEL, PREFIX, NUM) \
1927 do {                                                                    \
1928   sprintf (LABEL, "*.%s%d", PREFIX, NUM);                               \
1929 } while (0)
1930
1931 /* A C expression to assign to OUTVAR (which is a variable of type `char *') a
1932    newly allocated string made from the string NAME and the number NUMBER, with
1933    some suitable punctuation added.  */
1934
1935 /* ??? Not sure if using a ? in the name for Intel as is safe.  */
1936
1937 #define ASM_FORMAT_PRIVATE_NAME(OUTVAR, NAME, NUMBER)                   \
1938 do {                                                                    \
1939   (OUTVAR) = (char *) alloca (strlen (NAME) + 12);                      \
1940   sprintf (OUTVAR, "%s%c%ld", (NAME), (TARGET_GNU_AS ? '.' : '?'),      \
1941            (long)(NUMBER));                                             \
1942 } while (0)
1943
1944 /* A C statement to output to the stdio stream STREAM assembler code which
1945    defines (equates) the symbol NAME to have the value VALUE.  */
1946
1947 #define ASM_OUTPUT_DEF(STREAM, NAME, VALUE) \
1948 do {                                                                    \
1949   assemble_name (STREAM, NAME);                                         \
1950   fputs (" = ", STREAM);                                                \
1951   assemble_name (STREAM, VALUE);                                        \
1952   fputc ('\n', STREAM);                                                 \
1953 } while (0)
1954
1955 \f
1956 /* Macros Controlling Initialization Routines.  */
1957
1958 /* This is handled by svr4.h and sysv4.h.  */
1959
1960 \f
1961 /* Output of Assembler Instructions.  */
1962
1963 /* A C initializer containing the assembler's names for the machine registers,
1964    each one as a C string constant.  */
1965
1966 #define REGISTER_NAMES \
1967 {                                                                       \
1968   /* General registers.  */                                             \
1969   "r0", "r1", "r2", "r3", "r4", "r5", "r6", "r7", "r8", "r9",           \
1970   "r10", "r11", "r12", "r13", "r14", "r15", "r16", "r17", "r18", "r19", \
1971   "r20", "r21", "r22", "r23", "r24", "r25", "r26", "r27", "r28", "r29", \
1972   "r30", "r31",                                                         \
1973   /* Local registers.  */                                               \
1974   "loc0", "loc1", "loc2", "loc3", "loc4", "loc5", "loc6", "loc7",       \
1975   "loc8", "loc9", "loc10","loc11","loc12","loc13","loc14","loc15",      \
1976   "loc16","loc17","loc18","loc19","loc20","loc21","loc22","loc23",      \
1977   "loc24","loc25","loc26","loc27","loc28","loc29","loc30","loc31",      \
1978   "loc32","loc33","loc34","loc35","loc36","loc37","loc38","loc39",      \
1979   "loc40","loc41","loc42","loc43","loc44","loc45","loc46","loc47",      \
1980   "loc48","loc49","loc50","loc51","loc52","loc53","loc54","loc55",      \
1981   "loc56","loc57","loc58","loc59","loc60","loc61","loc62","loc63",      \
1982   "loc64","loc65","loc66","loc67","loc68","loc69","loc70","loc71",      \
1983   "loc72","loc73","loc74","loc75","loc76","loc77","loc78","loc79",      \
1984   /* Input registers.  */                                               \
1985   "in0",  "in1",  "in2",  "in3",  "in4",  "in5",  "in6",  "in7",        \
1986   /* Output registers.  */                                              \
1987   "out0", "out1", "out2", "out3", "out4", "out5", "out6", "out7",       \
1988   /* Floating-point registers.  */                                      \
1989   "f0", "f1", "f2", "f3", "f4", "f5", "f6", "f7", "f8", "f9",           \
1990   "f10", "f11", "f12", "f13", "f14", "f15", "f16", "f17", "f18", "f19", \
1991   "f20", "f21", "f22", "f23", "f24", "f25", "f26", "f27", "f28", "f29", \
1992   "f30", "f31", "f32", "f33", "f34", "f35", "f36", "f37", "f38", "f39", \
1993   "f40", "f41", "f42", "f43", "f44", "f45", "f46", "f47", "f48", "f49", \
1994   "f50", "f51", "f52", "f53", "f54", "f55", "f56", "f57", "f58", "f59", \
1995   "f60", "f61", "f62", "f63", "f64", "f65", "f66", "f67", "f68", "f69", \
1996   "f70", "f71", "f72", "f73", "f74", "f75", "f76", "f77", "f78", "f79", \
1997   "f80", "f81", "f82", "f83", "f84", "f85", "f86", "f87", "f88", "f89", \
1998   "f90", "f91", "f92", "f93", "f94", "f95", "f96", "f97", "f98", "f99", \
1999   "f100","f101","f102","f103","f104","f105","f106","f107","f108","f109",\
2000   "f110","f111","f112","f113","f114","f115","f116","f117","f118","f119",\
2001   "f120","f121","f122","f123","f124","f125","f126","f127",              \
2002   /* Predicate registers.  */                                           \
2003   "p0", "p1", "p2", "p3", "p4", "p5", "p6", "p7", "p8", "p9",           \
2004   "p10", "p11", "p12", "p13", "p14", "p15", "p16", "p17", "p18", "p19", \
2005   "p20", "p21", "p22", "p23", "p24", "p25", "p26", "p27", "p28", "p29", \
2006   "p30", "p31", "p32", "p33", "p34", "p35", "p36", "p37", "p38", "p39", \
2007   "p40", "p41", "p42", "p43", "p44", "p45", "p46", "p47", "p48", "p49", \
2008   "p50", "p51", "p52", "p53", "p54", "p55", "p56", "p57", "p58", "p59", \
2009   "p60", "p61", "p62", "p63",                                           \
2010   /* Branch registers.  */                                              \
2011   "b0", "b1", "b2", "b3", "b4", "b5", "b6", "b7",                       \
2012   /* Frame pointer.  Return address.  */                                \
2013   "sfp", "retaddr", "ar.ccv", "ar.unat", "ar.pfs", "ar.lc", "ar.ec",    \
2014 }
2015
2016 /* If defined, a C initializer for an array of structures containing a name and
2017    a register number.  This macro defines additional names for hard registers,
2018    thus allowing the `asm' option in declarations to refer to registers using
2019    alternate names.  */
2020
2021 #define ADDITIONAL_REGISTER_NAMES \
2022 {                                                                       \
2023   { "gp", R_GR (1) },                                                   \
2024   { "sp", R_GR (12) },                                                  \
2025   { "in0", IN_REG (0) },                                                \
2026   { "in1", IN_REG (1) },                                                \
2027   { "in2", IN_REG (2) },                                                \
2028   { "in3", IN_REG (3) },                                                \
2029   { "in4", IN_REG (4) },                                                \
2030   { "in5", IN_REG (5) },                                                \
2031   { "in6", IN_REG (6) },                                                \
2032   { "in7", IN_REG (7) },                                                \
2033   { "out0", OUT_REG (0) },                                              \
2034   { "out1", OUT_REG (1) },                                              \
2035   { "out2", OUT_REG (2) },                                              \
2036   { "out3", OUT_REG (3) },                                              \
2037   { "out4", OUT_REG (4) },                                              \
2038   { "out5", OUT_REG (5) },                                              \
2039   { "out6", OUT_REG (6) },                                              \
2040   { "out7", OUT_REG (7) },                                              \
2041   { "loc0", LOC_REG (0) },                                              \
2042   { "loc1", LOC_REG (1) },                                              \
2043   { "loc2", LOC_REG (2) },                                              \
2044   { "loc3", LOC_REG (3) },                                              \
2045   { "loc4", LOC_REG (4) },                                              \
2046   { "loc5", LOC_REG (5) },                                              \
2047   { "loc6", LOC_REG (6) },                                              \
2048   { "loc7", LOC_REG (7) },                                              \
2049   { "loc8", LOC_REG (8) },                                              \
2050   { "loc9", LOC_REG (9) },                                              \
2051   { "loc10", LOC_REG (10) },                                            \
2052   { "loc11", LOC_REG (11) },                                            \
2053   { "loc12", LOC_REG (12) },                                            \
2054   { "loc13", LOC_REG (13) },                                            \
2055   { "loc14", LOC_REG (14) },                                            \
2056   { "loc15", LOC_REG (15) },                                            \
2057   { "loc16", LOC_REG (16) },                                            \
2058   { "loc17", LOC_REG (17) },                                            \
2059   { "loc18", LOC_REG (18) },                                            \
2060   { "loc19", LOC_REG (19) },                                            \
2061   { "loc20", LOC_REG (20) },                                            \
2062   { "loc21", LOC_REG (21) },                                            \
2063   { "loc22", LOC_REG (22) },                                            \
2064   { "loc23", LOC_REG (23) },                                            \
2065   { "loc24", LOC_REG (24) },                                            \
2066   { "loc25", LOC_REG (25) },                                            \
2067   { "loc26", LOC_REG (26) },                                            \
2068   { "loc27", LOC_REG (27) },                                            \
2069   { "loc28", LOC_REG (28) },                                            \
2070   { "loc29", LOC_REG (29) },                                            \
2071   { "loc30", LOC_REG (30) },                                            \
2072   { "loc31", LOC_REG (31) },                                            \
2073   { "loc32", LOC_REG (32) },                                            \
2074   { "loc33", LOC_REG (33) },                                            \
2075   { "loc34", LOC_REG (34) },                                            \
2076   { "loc35", LOC_REG (35) },                                            \
2077   { "loc36", LOC_REG (36) },                                            \
2078   { "loc37", LOC_REG (37) },                                            \
2079   { "loc38", LOC_REG (38) },                                            \
2080   { "loc39", LOC_REG (39) },                                            \
2081   { "loc40", LOC_REG (40) },                                            \
2082   { "loc41", LOC_REG (41) },                                            \
2083   { "loc42", LOC_REG (42) },                                            \
2084   { "loc43", LOC_REG (43) },                                            \
2085   { "loc44", LOC_REG (44) },                                            \
2086   { "loc45", LOC_REG (45) },                                            \
2087   { "loc46", LOC_REG (46) },                                            \
2088   { "loc47", LOC_REG (47) },                                            \
2089   { "loc48", LOC_REG (48) },                                            \
2090   { "loc49", LOC_REG (49) },                                            \
2091   { "loc50", LOC_REG (50) },                                            \
2092   { "loc51", LOC_REG (51) },                                            \
2093   { "loc52", LOC_REG (52) },                                            \
2094   { "loc53", LOC_REG (53) },                                            \
2095   { "loc54", LOC_REG (54) },                                            \
2096   { "loc55", LOC_REG (55) },                                            \
2097   { "loc56", LOC_REG (56) },                                            \
2098   { "loc57", LOC_REG (57) },                                            \
2099   { "loc58", LOC_REG (58) },                                            \
2100   { "loc59", LOC_REG (59) },                                            \
2101   { "loc60", LOC_REG (60) },                                            \
2102   { "loc61", LOC_REG (61) },                                            \
2103   { "loc62", LOC_REG (62) },                                            \
2104   { "loc63", LOC_REG (63) },                                            \
2105   { "loc64", LOC_REG (64) },                                            \
2106   { "loc65", LOC_REG (65) },                                            \
2107   { "loc66", LOC_REG (66) },                                            \
2108   { "loc67", LOC_REG (67) },                                            \
2109   { "loc68", LOC_REG (68) },                                            \
2110   { "loc69", LOC_REG (69) },                                            \
2111   { "loc70", LOC_REG (70) },                                            \
2112   { "loc71", LOC_REG (71) },                                            \
2113   { "loc72", LOC_REG (72) },                                            \
2114   { "loc73", LOC_REG (73) },                                            \
2115   { "loc74", LOC_REG (74) },                                            \
2116   { "loc75", LOC_REG (75) },                                            \
2117   { "loc76", LOC_REG (76) },                                            \
2118   { "loc77", LOC_REG (77) },                                            \
2119   { "loc78", LOC_REG (78) },                                            \
2120   { "loc79", LOC_REG (79) },                                            \
2121 }
2122
2123 /* A C compound statement to output to stdio stream STREAM the assembler syntax
2124    for an instruction operand X.  X is an RTL expression.  */
2125
2126 #define PRINT_OPERAND(STREAM, X, CODE) \
2127   ia64_print_operand (STREAM, X, CODE)
2128
2129 /* A C expression which evaluates to true if CODE is a valid punctuation
2130    character for use in the `PRINT_OPERAND' macro.  */
2131
2132 /* ??? Keep this around for now, as we might need it later.  */
2133
2134 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2135   ((CODE) == '+' || (CODE) == ',')
2136
2137 /* A C compound statement to output to stdio stream STREAM the assembler syntax
2138    for an instruction operand that is a memory reference whose address is X.  X
2139    is an RTL expression.  */
2140
2141 #define PRINT_OPERAND_ADDRESS(STREAM, X) \
2142   ia64_print_operand_address (STREAM, X)
2143
2144 /* If defined, C string expressions to be used for the `%R', `%L', `%U', and
2145    `%I' options of `asm_fprintf' (see `final.c').  */
2146
2147 #define REGISTER_PREFIX ""
2148 #define LOCAL_LABEL_PREFIX "."
2149 #define USER_LABEL_PREFIX ""
2150 #define IMMEDIATE_PREFIX ""
2151
2152 \f
2153 /* Output of dispatch tables.  */
2154
2155 /* This macro should be provided on machines where the addresses in a dispatch
2156    table are relative to the table's own address.  */
2157
2158 /* ??? Depends on the pointer size.  */
2159
2160 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, BODY, VALUE, REL) \
2161   fprintf (STREAM, "\tdata8 @pcrel(.L%d)\n", VALUE)
2162
2163 /* This is how to output an element of a case-vector that is absolute.
2164    (Ia64 does not use such vectors, but we must define this macro anyway.)  */
2165
2166 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE) abort ()
2167
2168 /* Jump tables only need 8 byte alignment.  */
2169
2170 #define ADDR_VEC_ALIGN(ADDR_VEC) 3
2171
2172 \f
2173 /* Assembler Commands for Exception Regions.  */
2174
2175 /* Select a format to encode pointers in exception handling data.  CODE
2176    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2177    true if the symbol may be affected by dynamic relocations.  */
2178 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)       \
2179   (((CODE) == 1 ? DW_EH_PE_textrel : DW_EH_PE_datarel)  \
2180    | ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_udata8)
2181
2182 /* Handle special EH pointer encodings.  Absolute, pc-relative, and
2183    indirect are handled automatically.  */
2184 #define ASM_MAYBE_OUTPUT_ENCODED_ADDR_RTX(FILE, ENCODING, SIZE, ADDR, DONE) \
2185   do {                                                                  \
2186     const char *reltag = NULL;                                          \
2187     if (((ENCODING) & 0xF0) == DW_EH_PE_textrel)                        \
2188       reltag = "@segrel(";                                              \
2189     else if (((ENCODING) & 0xF0) == DW_EH_PE_datarel)                   \
2190       reltag = "@gprel(";                                               \
2191     if (reltag)                                                         \
2192       {                                                                 \
2193         fputs (integer_asm_op (SIZE, FALSE), FILE);                     \
2194         fputs (reltag, FILE);                                           \
2195         assemble_name (FILE, XSTR (ADDR, 0));                           \
2196         fputc (')', FILE);                                              \
2197         goto DONE;                                                      \
2198       }                                                                 \
2199   } while (0)
2200
2201 \f
2202 /* Assembler Commands for Alignment.  */
2203
2204 /* ??? Investigate.  */
2205
2206 /* The alignment (log base 2) to put in front of LABEL, which follows
2207    a BARRIER.  */
2208
2209 /* #define LABEL_ALIGN_AFTER_BARRIER(LABEL) */
2210
2211 /* The desired alignment for the location counter at the beginning
2212    of a loop.  */
2213
2214 /* #define LOOP_ALIGN(LABEL) */
2215
2216 /* Define this macro if `ASM_OUTPUT_SKIP' should not be used in the text
2217    section because it fails put zeros in the bytes that are skipped.  */
2218
2219 #define ASM_NO_SKIP_IN_TEXT 1
2220
2221 /* A C statement to output to the stdio stream STREAM an assembler command to
2222    advance the location counter to a multiple of 2 to the POWER bytes.  */
2223
2224 #define ASM_OUTPUT_ALIGN(STREAM, POWER) \
2225   fprintf (STREAM, "\t.align %d\n", 1<<(POWER))
2226
2227 \f
2228 /* Macros Affecting all Debug Formats.  */
2229
2230 /* This is handled in svr4.h and sysv4.h.  */
2231
2232 \f
2233 /* Specific Options for DBX Output.  */
2234
2235 /* This is handled by dbxelf.h which is included by svr4.h.  */
2236
2237 \f
2238 /* Open ended Hooks for DBX Output.  */
2239
2240 /* Likewise.  */
2241
2242 \f
2243 /* File names in DBX format.  */
2244
2245 /* Likewise.  */
2246
2247 \f
2248 /* Macros for SDB and Dwarf Output.  */
2249
2250 /* Define this macro if GNU CC should produce dwarf version 2 format debugging
2251    output in response to the `-g' option.  */
2252
2253 #define DWARF2_DEBUGGING_INFO 1
2254
2255 #define DWARF2_ASM_LINE_DEBUG_INFO (TARGET_DWARF2_ASM)
2256
2257 /* Use tags for debug info labels, so that they don't break instruction
2258    bundles.  This also avoids getting spurious DV warnings from the
2259    assembler.  This is similar to ASM_OUTPUT_INTERNAL_LABEL, except that we
2260    add brackets around the label.  */
2261
2262 #define ASM_OUTPUT_DEBUG_LABEL(FILE, PREFIX, NUM) \
2263   fprintf (FILE, "[.%s%d:]\n", PREFIX, NUM)
2264
2265 /* Use section-relative relocations for debugging offsets.  Unlike other
2266    targets that fake this by putting the section VMA at 0, IA-64 has
2267    proper relocations for them.  */
2268 #define ASM_OUTPUT_DWARF_OFFSET(FILE, SIZE, LABEL)      \
2269   do {                                                  \
2270     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2271     fputs ("@secrel(", FILE);                           \
2272     assemble_name (FILE, LABEL);                        \
2273     fputc (')', FILE);                                  \
2274   } while (0)
2275
2276 /* Emit a PC-relative relocation.  */
2277 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
2278   do {                                                  \
2279     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2280     fputs ("@pcrel(", FILE);                            \
2281     assemble_name (FILE, LABEL);                        \
2282     fputc (')', FILE);                                  \
2283   } while (0)
2284 \f
2285 /* Register Renaming Parameters.  */
2286
2287 /* A C expression that is nonzero if hard register number REGNO2 can be
2288    considered for use as a rename register for REGNO1 */
2289
2290 #define HARD_REGNO_RENAME_OK(REGNO1,REGNO2) \
2291   ia64_hard_regno_rename_ok((REGNO1), (REGNO2))
2292
2293 \f
2294 /* Miscellaneous Parameters.  */
2295
2296 /* Define this if you have defined special-purpose predicates in the file
2297    `MACHINE.c'.  For each predicate, list all rtl codes that can be in
2298    expressions matched by the predicate.  */
2299
2300 #define PREDICATE_CODES \
2301 { "call_operand", {SUBREG, REG, SYMBOL_REF}},                           \
2302 { "got_symbolic_operand", {SYMBOL_REF, CONST, LABEL_REF}},              \
2303 { "sdata_symbolic_operand", {SYMBOL_REF, CONST}},                       \
2304 { "symbolic_operand", {SYMBOL_REF, CONST, LABEL_REF}},                  \
2305 { "function_operand", {SYMBOL_REF}},                                    \
2306 { "setjmp_operand", {SYMBOL_REF}},                                      \
2307 { "destination_operand", {SUBREG, REG, MEM}},                           \
2308 { "not_postinc_memory_operand", {MEM}},                                 \
2309 { "move_operand", {SUBREG, REG, MEM, CONST_INT, CONST_DOUBLE,           \
2310                      CONSTANT_P_RTX, SYMBOL_REF, CONST, LABEL_REF}},    \
2311 { "gr_register_operand", {SUBREG, REG}},                                \
2312 { "fr_register_operand", {SUBREG, REG}},                                \
2313 { "grfr_register_operand", {SUBREG, REG}},                              \
2314 { "gr_nonimmediate_operand", {SUBREG, REG, MEM}},                       \
2315 { "fr_nonimmediate_operand", {SUBREG, REG, MEM}},                       \
2316 { "grfr_nonimmediate_operand", {SUBREG, REG, MEM}},                     \
2317 { "gr_reg_or_0_operand", {SUBREG, REG, CONST_INT}},                     \
2318 { "gr_reg_or_5bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2319 { "gr_reg_or_6bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2320 { "gr_reg_or_8bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2321 { "grfr_reg_or_8bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2322 { "gr_reg_or_8bit_adjusted_operand", {SUBREG, REG, CONST_INT,           \
2323                                      CONSTANT_P_RTX}},                  \
2324 { "gr_reg_or_8bit_and_adjusted_operand", {SUBREG, REG, CONST_INT,       \
2325                                          CONSTANT_P_RTX}},              \
2326 { "gr_reg_or_14bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2327 { "gr_reg_or_22bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2328 { "shift_count_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},     \
2329 { "shift_32bit_count_operand", {SUBREG, REG, CONST_INT,                 \
2330                                   CONSTANT_P_RTX}},                     \
2331 { "shladd_operand", {CONST_INT}},                                       \
2332 { "fetchadd_operand", {CONST_INT}},                                     \
2333 { "fr_reg_or_fp01_operand", {SUBREG, REG, CONST_DOUBLE}},               \
2334 { "normal_comparison_operator", {EQ, NE, GT, LE, GTU, LEU}},            \
2335 { "adjusted_comparison_operator", {LT, GE, LTU, GEU}},                  \
2336 { "signed_inequality_operator", {GE, GT, LE, LT}},                      \
2337 { "predicate_operator", {NE, EQ}},                                      \
2338 { "condop_operator", {PLUS, MINUS, IOR, XOR, AND}},                     \
2339 { "ar_lc_reg_operand", {REG}},                                          \
2340 { "ar_ccv_reg_operand", {REG}},                                         \
2341 { "ar_pfs_reg_operand", {REG}},                                         \
2342 { "general_tfmode_operand", {SUBREG, REG, CONST_DOUBLE, MEM}},          \
2343 { "destination_tfmode_operand", {SUBREG, REG, MEM}},                    \
2344 { "tfreg_or_fp01_operand", {REG, CONST_DOUBLE}},                        \
2345 { "basereg_operand", {SUBREG, REG}},
2346
2347 /* An alias for a machine mode name.  This is the machine mode that elements of
2348    a jump-table should have.  */
2349
2350 #define CASE_VECTOR_MODE Pmode
2351
2352 /* Define as C expression which evaluates to nonzero if the tablejump
2353    instruction expects the table to contain offsets from the address of the
2354    table.  */
2355
2356 #define CASE_VECTOR_PC_RELATIVE 1
2357
2358 /* Define this macro if operations between registers with integral mode smaller
2359    than a word are always performed on the entire register.  */
2360
2361 #define WORD_REGISTER_OPERATIONS
2362
2363 /* Define this macro to be a C expression indicating when insns that read
2364    memory in MODE, an integral mode narrower than a word, set the bits outside
2365    of MODE to be either the sign-extension or the zero-extension of the data
2366    read.  */
2367
2368 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2369
2370 /* The maximum number of bytes that a single instruction can move quickly from
2371    memory to memory.  */
2372 #define MOVE_MAX 8
2373
2374 /* A C expression which is nonzero if on this machine it is safe to "convert"
2375    an integer of INPREC bits to one of OUTPREC bits (where OUTPREC is smaller
2376    than INPREC) by merely operating on it as if it had only OUTPREC bits.  */
2377
2378 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2379
2380 /* A C expression describing the value returned by a comparison operator with
2381    an integral mode and stored by a store-flag instruction (`sCOND') when the
2382    condition is true.  */
2383
2384 /* ??? Investigate using -1 instead of 1.  */
2385
2386 #define STORE_FLAG_VALUE 1
2387
2388 /* An alias for the machine mode for pointers.  */
2389
2390 /* ??? This would change if we had ILP32 support.  */
2391
2392 #define Pmode DImode
2393
2394 /* An alias for the machine mode used for memory references to functions being
2395    called, in `call' RTL expressions.  */
2396
2397 #define FUNCTION_MODE Pmode
2398
2399 /* Define this macro to handle System V style pragmas: #pragma pack and
2400    #pragma weak.  Note, #pragma weak will only be supported if SUPPORT_WEAK is
2401    defined.  */
2402
2403 /* If this architecture supports prefetch, define this to be the number of
2404    prefetch commands that can be executed in parallel.
2405
2406    ??? This number is bogus and needs to be replaced before the value is
2407    actually used in optimizations.  */
2408
2409 #define SIMULTANEOUS_PREFETCHES 6
2410
2411 /* If this architecture supports prefetch, define this to be the size of
2412    the cache line that is prefetched.  */
2413
2414 #define PREFETCH_BLOCK 32
2415
2416 #define HANDLE_SYSV_PRAGMA
2417
2418 /* In rare cases, correct code generation requires extra machine dependent
2419    processing between the second jump optimization pass and delayed branch
2420    scheduling.  On those machines, define this macro as a C statement to act on
2421    the code starting at INSN.  */
2422
2423 #define MACHINE_DEPENDENT_REORG(INSN) ia64_reorg (INSN)
2424
2425 /* A C expression for the maximum number of instructions to execute via
2426    conditional execution instructions instead of a branch.  A value of
2427    BRANCH_COST+1 is the default if the machine does not use
2428    cc0, and 1 if it does use cc0.  */
2429 /* ??? Investigate.  */
2430 #define MAX_CONDITIONAL_EXECUTE 12
2431
2432 extern int ia64_final_schedule;
2433
2434 #define IA64_UNWIND_INFO        1
2435 #define IA64_UNWIND_EMIT(f,i)   process_for_unwind_directive (f,i)
2436
2437 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 15 : INVALID_REGNUM)
2438
2439 /* This function contains machine specific function data.  */
2440 struct machine_function GTY(())
2441 {
2442   /* The new stack pointer when unwinding from EH.  */
2443   rtx ia64_eh_epilogue_sp;
2444
2445   /* The new bsp value when unwinding from EH.  */
2446   rtx ia64_eh_epilogue_bsp;
2447
2448   /* The GP value save register.  */
2449   rtx ia64_gp_save;
2450
2451   /* The number of varargs registers to save.  */
2452   int n_varargs;
2453 };
2454
2455
2456 enum ia64_builtins
2457 {
2458   IA64_BUILTIN_SYNCHRONIZE,
2459
2460   IA64_BUILTIN_FETCH_AND_ADD_SI,
2461   IA64_BUILTIN_FETCH_AND_SUB_SI,
2462   IA64_BUILTIN_FETCH_AND_OR_SI,
2463   IA64_BUILTIN_FETCH_AND_AND_SI,
2464   IA64_BUILTIN_FETCH_AND_XOR_SI,
2465   IA64_BUILTIN_FETCH_AND_NAND_SI,
2466
2467   IA64_BUILTIN_ADD_AND_FETCH_SI,
2468   IA64_BUILTIN_SUB_AND_FETCH_SI,
2469   IA64_BUILTIN_OR_AND_FETCH_SI,
2470   IA64_BUILTIN_AND_AND_FETCH_SI,
2471   IA64_BUILTIN_XOR_AND_FETCH_SI,
2472   IA64_BUILTIN_NAND_AND_FETCH_SI,
2473
2474   IA64_BUILTIN_BOOL_COMPARE_AND_SWAP_SI,
2475   IA64_BUILTIN_VAL_COMPARE_AND_SWAP_SI,
2476
2477   IA64_BUILTIN_SYNCHRONIZE_SI,
2478
2479   IA64_BUILTIN_LOCK_TEST_AND_SET_SI,
2480
2481   IA64_BUILTIN_LOCK_RELEASE_SI,
2482
2483   IA64_BUILTIN_FETCH_AND_ADD_DI,
2484   IA64_BUILTIN_FETCH_AND_SUB_DI,
2485   IA64_BUILTIN_FETCH_AND_OR_DI,
2486   IA64_BUILTIN_FETCH_AND_AND_DI,
2487   IA64_BUILTIN_FETCH_AND_XOR_DI,
2488   IA64_BUILTIN_FETCH_AND_NAND_DI,
2489
2490   IA64_BUILTIN_ADD_AND_FETCH_DI,
2491   IA64_BUILTIN_SUB_AND_FETCH_DI,
2492   IA64_BUILTIN_OR_AND_FETCH_DI,
2493   IA64_BUILTIN_AND_AND_FETCH_DI,
2494   IA64_BUILTIN_XOR_AND_FETCH_DI,
2495   IA64_BUILTIN_NAND_AND_FETCH_DI,
2496
2497   IA64_BUILTIN_BOOL_COMPARE_AND_SWAP_DI,
2498   IA64_BUILTIN_VAL_COMPARE_AND_SWAP_DI,
2499
2500   IA64_BUILTIN_SYNCHRONIZE_DI,
2501
2502   IA64_BUILTIN_LOCK_TEST_AND_SET_DI,
2503
2504   IA64_BUILTIN_LOCK_RELEASE_DI,
2505
2506   IA64_BUILTIN_BSP,
2507   IA64_BUILTIN_FLUSHRS
2508 };
2509
2510 /* Codes for expand_compare_and_swap and expand_swap_and_compare.  */
2511 enum fetchop_code {
2512   IA64_ADD_OP, IA64_SUB_OP, IA64_OR_OP, IA64_AND_OP, IA64_XOR_OP, IA64_NAND_OP
2513 };
2514
2515 #define DONT_USE_BUILTIN_SETJMP
2516
2517 /* Output any profiling code before the prologue.  */
2518
2519 #undef  PROFILE_BEFORE_PROLOGUE
2520 #define PROFILE_BEFORE_PROLOGUE 1
2521
2522 /* End of ia64.h */