OSDN Git Service

* target.h (struct gcc_target): Line wrap.
[pf3gnuchains/gcc-fork.git] / gcc / config / ia64 / ia64.h
1 /* Definitions of target machine GNU compiler.  IA-64 version.
2    Copyright (C) 1999, 2000, 2001, 2002 Free Software Foundation, Inc.
3    Contributed by James E. Wilson <wilson@cygnus.com> and
4                   David Mosberger <davidm@hpl.hp.com>.
5
6 This file is part of GNU CC.
7
8 GNU CC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 2, or (at your option)
11 any later version.
12
13 GNU CC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GNU CC; see the file COPYING.  If not, write to
20 the Free Software Foundation, 59 Temple Place - Suite 330,
21 Boston, MA 02111-1307, USA.  */
22
23 /* ??? Look at ABI group documents for list of preprocessor macros and
24    other features required for ABI compliance.  */
25
26 /* ??? Functions containing a non-local goto target save many registers.  Why?
27    See for instance execute/920428-2.c.  */
28
29 /* ??? Add support for short data/bss sections.  */
30
31 \f
32 /* Run-time target specifications */
33
34 /* Target CPU builtins.  */
35 #define TARGET_CPU_CPP_BUILTINS()               \
36 do {                                            \
37         builtin_assert("cpu=ia64");             \
38         builtin_assert("machine=ia64");         \
39         builtin_define("__ia64");               \
40         builtin_define("__ia64__");             \
41         builtin_define("__itanium__");          \
42         builtin_define("__ELF__");              \
43         if (!TARGET_ILP32)                      \
44           {                                     \
45             builtin_define("_LP64");            \
46             builtin_define("__LP64__");         \
47           }                                     \
48         if (TARGET_BIG_ENDIAN)                  \
49           builtin_define("__BIG_ENDIAN__");     \
50 } while (0)
51
52 #define EXTRA_SPECS \
53   { "asm_extra", ASM_EXTRA_SPEC },
54
55 #define CC1_SPEC "%(cc1_cpu) "
56
57 #define ASM_EXTRA_SPEC ""
58
59
60 /* This declaration should be present.  */
61 extern int target_flags;
62
63 /* This series of macros is to allow compiler command arguments to enable or
64    disable the use of optional features of the target machine.  */
65
66 #define MASK_BIG_ENDIAN 0x00000001      /* Generate big endian code.  */
67
68 #define MASK_GNU_AS     0x00000002      /* Generate code for GNU as.  */
69
70 #define MASK_GNU_LD     0x00000004      /* Generate code for GNU ld.  */
71
72 #define MASK_NO_PIC     0x00000008      /* Generate code without GP reg.  */
73
74 #define MASK_VOL_ASM_STOP 0x00000010    /* Emit stop bits for vol ext asm.  */
75
76 #define MASK_ILP32      0x00000020      /* Generate ILP32 code.  */
77
78 #define MASK_B_STEP     0x00000040      /* Emit code for Itanium B step.  */
79
80 #define MASK_REG_NAMES  0x00000080      /* Use in/loc/out register names.  */
81
82 #define MASK_NO_SDATA   0x00000100      /* Disable sdata/scommon/sbss.  */
83
84 #define MASK_CONST_GP   0x00000200      /* treat gp as program-wide constant */
85
86 #define MASK_AUTO_PIC   0x00000400      /* generate automatically PIC */
87
88 #define MASK_INLINE_DIV_LAT 0x00000800  /* inline div, min latency.  */
89
90 #define MASK_INLINE_DIV_THR 0x00001000  /* inline div, max throughput.  */
91
92 #define MASK_DWARF2_ASM 0x40000000      /* test dwarf2 line info via gas.  */
93
94 #define TARGET_BIG_ENDIAN       (target_flags & MASK_BIG_ENDIAN)
95
96 #define TARGET_GNU_AS           (target_flags & MASK_GNU_AS)
97
98 #define TARGET_GNU_LD           (target_flags & MASK_GNU_LD)
99
100 #define TARGET_NO_PIC           (target_flags & MASK_NO_PIC)
101
102 #define TARGET_VOL_ASM_STOP     (target_flags & MASK_VOL_ASM_STOP)
103
104 #define TARGET_ILP32            (target_flags & MASK_ILP32)
105
106 #define TARGET_B_STEP           (target_flags & MASK_B_STEP)
107
108 #define TARGET_REG_NAMES        (target_flags & MASK_REG_NAMES)
109
110 #define TARGET_NO_SDATA         (target_flags & MASK_NO_SDATA)
111
112 #define TARGET_CONST_GP         (target_flags & MASK_CONST_GP)
113
114 #define TARGET_AUTO_PIC         (target_flags & MASK_AUTO_PIC)
115
116 #define TARGET_INLINE_DIV_LAT   (target_flags & MASK_INLINE_DIV_LAT)
117
118 #define TARGET_INLINE_DIV_THR   (target_flags & MASK_INLINE_DIV_THR)
119
120 #define TARGET_INLINE_DIV \
121   (target_flags & (MASK_INLINE_DIV_LAT | MASK_INLINE_DIV_THR))
122
123 #define TARGET_DWARF2_ASM       (target_flags & MASK_DWARF2_ASM)
124
125 extern int ia64_tls_size;
126 #define TARGET_TLS14            (ia64_tls_size == 14)
127 #define TARGET_TLS22            (ia64_tls_size == 22)
128 #define TARGET_TLS64            (ia64_tls_size == 64)
129
130 #define TARGET_HPUX_LD          0
131
132 /* This macro defines names of command options to set and clear bits in
133    `target_flags'.  Its definition is an initializer with a subgrouping for
134    each command option.  */
135
136 #define TARGET_SWITCHES                                                 \
137 {                                                                       \
138   { "big-endian",       MASK_BIG_ENDIAN,                                \
139       N_("Generate big endian code") },                                 \
140   { "little-endian",    -MASK_BIG_ENDIAN,                               \
141       N_("Generate little endian code") },                              \
142   { "gnu-as",           MASK_GNU_AS,                                    \
143       N_("Generate code for GNU as") },                                 \
144   { "no-gnu-as",        -MASK_GNU_AS,                                   \
145       N_("Generate code for Intel as") },                               \
146   { "gnu-ld",           MASK_GNU_LD,                                    \
147       N_("Generate code for GNU ld") },                                 \
148   { "no-gnu-ld",        -MASK_GNU_LD,                                   \
149       N_("Generate code for Intel ld") },                               \
150   { "no-pic",           MASK_NO_PIC,                                    \
151       N_("Generate code without GP reg") },                             \
152   { "volatile-asm-stop", MASK_VOL_ASM_STOP,                             \
153       N_("Emit stop bits before and after volatile extended asms") },   \
154   { "no-volatile-asm-stop", -MASK_VOL_ASM_STOP,                         \
155       N_("Don't emit stop bits before and after volatile extended asms") }, \
156   { "b-step",           MASK_B_STEP,                                    \
157       N_("Emit code for Itanium (TM) processor B step")},               \
158   { "register-names",   MASK_REG_NAMES,                                 \
159       N_("Use in/loc/out register names")},                             \
160   { "no-sdata",         MASK_NO_SDATA,                                  \
161       N_("Disable use of sdata/scommon/sbss")},                         \
162   { "sdata",            -MASK_NO_SDATA,                                 \
163       N_("Enable use of sdata/scommon/sbss")},                          \
164   { "constant-gp",      MASK_CONST_GP,                                  \
165       N_("gp is constant (but save/restore gp on indirect calls)") },   \
166   { "auto-pic",         MASK_AUTO_PIC,                                  \
167       N_("Generate self-relocatable code") },                           \
168   { "inline-divide-min-latency", MASK_INLINE_DIV_LAT,                   \
169       N_("Generate inline division, optimize for latency") },           \
170   { "inline-divide-max-throughput", MASK_INLINE_DIV_THR,                \
171       N_("Generate inline division, optimize for throughput") },        \
172   { "dwarf2-asm",       MASK_DWARF2_ASM,                                \
173       N_("Enable Dwarf 2 line debug info via GNU as")},                 \
174   { "no-dwarf2-asm",    -MASK_DWARF2_ASM,                               \
175       N_("Disable Dwarf 2 line debug info via GNU as")},                \
176   SUBTARGET_SWITCHES                                                    \
177   { "",                 TARGET_DEFAULT | TARGET_CPU_DEFAULT,            \
178       NULL }                                                            \
179 }
180
181 /* Default target_flags if no switches are specified  */
182
183 #ifndef TARGET_DEFAULT
184 #define TARGET_DEFAULT MASK_DWARF2_ASM
185 #endif
186
187 #ifndef TARGET_CPU_DEFAULT
188 #define TARGET_CPU_DEFAULT 0
189 #endif
190
191 #ifndef SUBTARGET_SWITCHES
192 #define SUBTARGET_SWITCHES
193 #endif
194
195 /* This macro is similar to `TARGET_SWITCHES' but defines names of command
196    options that have values.  Its definition is an initializer with a
197    subgrouping for each command option.  */
198
199 extern const char *ia64_fixed_range_string;
200 extern const char *ia64_tls_size_string;
201 #define TARGET_OPTIONS \
202 {                                                                       \
203   { "fixed-range=",     &ia64_fixed_range_string,                       \
204       N_("Specify range of registers to make fixed")},                  \
205   { "tls-size=",        &ia64_tls_size_string,                          \
206       N_("Specify bit size of immediate TLS offsets")},                 \
207 }
208
209 /* Sometimes certain combinations of command options do not make sense on a
210    particular target machine.  You can define a macro `OVERRIDE_OPTIONS' to
211    take account of this.  This macro, if defined, is executed once just after
212    all the command options have been parsed.  */
213
214 #define OVERRIDE_OPTIONS ia64_override_options ()
215
216 /* Some machines may desire to change what optimizations are performed for
217    various optimization levels.  This macro, if defined, is executed once just
218    after the optimization level is determined and before the remainder of the
219    command options have been parsed.  Values set in this macro are used as the
220    default values for the other command line options.  */
221
222 /* #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) */
223 \f
224 /* Driver configuration */
225
226 /* A C string constant that tells the GNU CC driver program options to pass to
227    `cc1'.  It can also specify how to translate options you give to GNU CC into
228    options for GNU CC to pass to the `cc1'.  */
229
230 #undef CC1_SPEC
231 #define CC1_SPEC "%{G*}"
232
233 /* A C string constant that tells the GNU CC driver program options to pass to
234    `cc1plus'.  It can also specify how to translate options you give to GNU CC
235    into options for GNU CC to pass to the `cc1plus'.  */
236
237 /* #define CC1PLUS_SPEC "" */
238 \f
239 /* Storage Layout */
240
241 /* Define this macro to have the value 1 if the most significant bit in a byte
242    has the lowest number; otherwise define it to have the value zero.  */
243
244 #define BITS_BIG_ENDIAN 0
245
246 #define BYTES_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
247
248 /* Define this macro to have the value 1 if, in a multiword object, the most
249    significant word has the lowest number.  */
250
251 #define WORDS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
252
253 #if defined(__BIG_ENDIAN__)
254 #define LIBGCC2_WORDS_BIG_ENDIAN 1
255 #else
256 #define LIBGCC2_WORDS_BIG_ENDIAN 0
257 #endif
258
259 #define UNITS_PER_WORD 8
260
261 #define POINTER_SIZE (TARGET_ILP32 ? 32 : 64)
262
263 /* A C expression whose value is zero if pointers that need to be extended
264    from being `POINTER_SIZE' bits wide to `Pmode' are sign-extended and one if
265    they are zero-extended and negative one if there is an ptr_extend operation.
266
267    You need not define this macro if the `POINTER_SIZE' is equal to the width
268    of `Pmode'.  */
269 /* Need this for 32 bit pointers, see hpux.h for setting it.  */
270 /* #define POINTERS_EXTEND_UNSIGNED */
271
272 /* A macro to update MODE and UNSIGNEDP when an object whose type is TYPE and
273    which has the specified mode and signedness is to be stored in a register.
274    This macro is only called when TYPE is a scalar type.  */
275 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)                               \
276 do                                                                      \
277   {                                                                     \
278     if (GET_MODE_CLASS (MODE) == MODE_INT                               \
279         && GET_MODE_SIZE (MODE) < 4)                                    \
280       (MODE) = SImode;                                                  \
281   }                                                                     \
282 while (0)
283
284 /* ??? ABI doesn't allow us to define this.  */
285 /* #define PROMOTE_FUNCTION_ARGS */
286
287 /* ??? ABI doesn't allow us to define this.  */
288 /* #define PROMOTE_FUNCTION_RETURN */
289
290 #define PARM_BOUNDARY 64
291
292 /* Define this macro if you wish to preserve a certain alignment for the stack
293    pointer.  The definition is a C expression for the desired alignment
294    (measured in bits).  */
295
296 #define STACK_BOUNDARY 128
297
298 /* Align frames on double word boundaries */
299 #ifndef IA64_STACK_ALIGN
300 #define IA64_STACK_ALIGN(LOC) (((LOC) + 15) & ~15)
301 #endif
302
303 #define FUNCTION_BOUNDARY 128
304
305 /* Optional x86 80-bit float, quad-precision 128-bit float, and quad-word
306    128 bit integers all require 128 bit alignment.  */
307 #define BIGGEST_ALIGNMENT 128
308
309 /* If defined, a C expression to compute the alignment for a static variable.
310    TYPE is the data type, and ALIGN is the alignment that the object
311    would ordinarily have.  The value of this macro is used instead of that
312    alignment to align the object.  */
313
314 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
315   (TREE_CODE (TYPE) == ARRAY_TYPE               \
316    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
317    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
318
319 /* If defined, a C expression to compute the alignment given to a constant that
320    is being placed in memory.  CONSTANT is the constant and ALIGN is the
321    alignment that the object would ordinarily have.  The value of this macro is
322    used instead of that alignment to align the object.  */
323
324 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
325   (TREE_CODE (EXP) == STRING_CST        \
326    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
327
328 #define STRICT_ALIGNMENT 1
329
330 /* Define this if you wish to imitate the way many other C compilers handle
331    alignment of bitfields and the structures that contain them.
332    The behavior is that the type written for a bit-field (`int', `short', or
333    other integer type) imposes an alignment for the entire structure, as if the
334    structure really did contain an ordinary field of that type.  In addition,
335    the bit-field is placed within the structure so that it would fit within such
336    a field, not crossing a boundary for it.  */
337 #define PCC_BITFIELD_TYPE_MATTERS 1
338
339 /* An integer expression for the size in bits of the largest integer machine
340    mode that should actually be used.  */
341
342 /* Allow pairs of registers to be used, which is the intent of the default.  */
343 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TImode)
344
345 /* By default, the C++ compiler will use function addresses in the
346    vtable entries.  Setting this nonzero tells the compiler to use
347    function descriptors instead.  The value of this macro says how
348    many words wide the descriptor is (normally 2).  It is assumed
349    that the address of a function descriptor may be treated as a
350    pointer to a function.
351
352    For reasons known only to HP, the vtable entries (as opposed to
353    normal function descriptors) are 16 bytes wide in 32-bit mode as
354    well, even though the 3rd and 4th words are unused.  */
355 #define TARGET_VTABLE_USES_DESCRIPTORS (TARGET_ILP32 ? 4 : 2)
356
357 /* Due to silliness in the HPUX linker, vtable entries must be
358    8-byte aligned even in 32-bit mode.  Rather than create multiple
359    ABIs, force this restriction on everyone else too.  */
360 #define TARGET_VTABLE_ENTRY_ALIGN  64
361
362 /* Due to the above, we need extra padding for the data entries below 0
363    to retain the alignment of the descriptors.  */
364 #define TARGET_VTABLE_DATA_ENTRY_DISTANCE (TARGET_ILP32 ? 2 : 1)
365 \f
366 /* Layout of Source Language Data Types */
367
368 #define INT_TYPE_SIZE 32
369
370 #define SHORT_TYPE_SIZE 16
371
372 #define LONG_TYPE_SIZE (TARGET_ILP32 ? 32 : 64)
373
374 #define MAX_LONG_TYPE_SIZE 64
375
376 #define LONG_LONG_TYPE_SIZE 64
377
378 #define FLOAT_TYPE_SIZE 32
379
380 #define DOUBLE_TYPE_SIZE 64
381
382 #define LONG_DOUBLE_TYPE_SIZE 128
383
384 /* By default we use the 80-bit Intel extended float format packaged
385    in a 128-bit entity.  */
386 #define INTEL_EXTENDED_IEEE_FORMAT 1
387
388 #define DEFAULT_SIGNED_CHAR 1
389
390 /* A C expression for a string describing the name of the data type to use for
391    size values.  The typedef name `size_t' is defined using the contents of the
392    string.  */
393 /* ??? Needs to be defined for P64 code.  */
394 /* #define SIZE_TYPE */
395
396 /* A C expression for a string describing the name of the data type to use for
397    the result of subtracting two pointers.  The typedef name `ptrdiff_t' is
398    defined using the contents of the string.  See `SIZE_TYPE' above for more
399    information.  */
400 /* ??? Needs to be defined for P64 code.  */
401 /* #define PTRDIFF_TYPE */
402
403 /* A C expression for a string describing the name of the data type to use for
404    wide characters.  The typedef name `wchar_t' is defined using the contents
405    of the string.  See `SIZE_TYPE' above for more information.  */
406 /* #define WCHAR_TYPE */
407
408 /* A C expression for the size in bits of the data type for wide characters.
409    This is used in `cpp', which cannot make use of `WCHAR_TYPE'.  */
410 /* #define WCHAR_TYPE_SIZE */
411
412 \f
413 /* Register Basics */
414
415 /* Number of hardware registers known to the compiler.
416    We have 128 general registers, 128 floating point registers,
417    64 predicate registers, 8 branch registers, one frame pointer,
418    and several "application" registers.  */
419
420 #define FIRST_PSEUDO_REGISTER 335
421
422 /* Ranges for the various kinds of registers.  */
423 #define ADDL_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 3)
424 #define GR_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 127)
425 #define FR_REGNO_P(REGNO) ((REGNO) >= 128 && (REGNO) <= 255)
426 #define PR_REGNO_P(REGNO) ((REGNO) >= 256 && (REGNO) <= 319)
427 #define BR_REGNO_P(REGNO) ((REGNO) >= 320 && (REGNO) <= 327)
428 #define GENERAL_REGNO_P(REGNO) \
429   (GR_REGNO_P (REGNO)                                                   \
430    || (REGNO) == FRAME_POINTER_REGNUM                                   \
431    || (REGNO) == RETURN_ADDRESS_POINTER_REGNUM)
432
433 #define GR_REG(REGNO) ((REGNO) + 0)
434 #define FR_REG(REGNO) ((REGNO) + 128)
435 #define PR_REG(REGNO) ((REGNO) + 256)
436 #define BR_REG(REGNO) ((REGNO) + 320)
437 #define OUT_REG(REGNO) ((REGNO) + 120)
438 #define IN_REG(REGNO) ((REGNO) + 112)
439 #define LOC_REG(REGNO) ((REGNO) + 32)
440
441 #define AR_CCV_REGNUM   330
442 #define AR_UNAT_REGNUM  331
443 #define AR_PFS_REGNUM   332
444 #define AR_LC_REGNUM    333
445 #define AR_EC_REGNUM    334
446
447 #define IN_REGNO_P(REGNO) ((REGNO) >= IN_REG (0) && (REGNO) <= IN_REG (7))
448 #define LOC_REGNO_P(REGNO) ((REGNO) >= LOC_REG (0) && (REGNO) <= LOC_REG (79))
449 #define OUT_REGNO_P(REGNO) ((REGNO) >= OUT_REG (0) && (REGNO) <= OUT_REG (7))
450
451 #define AR_M_REGNO_P(REGNO) ((REGNO) == AR_CCV_REGNUM \
452                              || (REGNO) == AR_UNAT_REGNUM)
453 #define AR_I_REGNO_P(REGNO) ((REGNO) >= AR_PFS_REGNUM \
454                              && (REGNO) < FIRST_PSEUDO_REGISTER)
455 #define AR_REGNO_P(REGNO) ((REGNO) >= AR_CCV_REGNUM \
456                            && (REGNO) < FIRST_PSEUDO_REGISTER)
457
458
459 /* ??? Don't really need two sets of macros.  I like this one better because
460    it is less typing.  */
461 #define R_GR(REGNO) GR_REG (REGNO)
462 #define R_FR(REGNO) FR_REG (REGNO)
463 #define R_PR(REGNO) PR_REG (REGNO)
464 #define R_BR(REGNO) BR_REG (REGNO)
465
466 /* An initializer that says which registers are used for fixed purposes all
467    throughout the compiled code and are therefore not available for general
468    allocation.
469
470    r0: constant 0
471    r1: global pointer (gp)
472    r12: stack pointer (sp)
473    r13: thread pointer (tp)
474    f0: constant 0.0
475    f1: constant 1.0
476    p0: constant true
477    fp: eliminable frame pointer */
478
479 /* The last 16 stacked regs are reserved for the 8 input and 8 output
480    registers.  */
481
482 #define FIXED_REGISTERS \
483 { /* General registers.  */                             \
484   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0,       \
485   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
486   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
487   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
488   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
489   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
490   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
491   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
492   /* Floating-point registers.  */                      \
493   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
494   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
495   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
496   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
497   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
498   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
499   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
500   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
501   /* Predicate registers.  */                           \
502   1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
503   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
504   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
505   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
506   /* Branch registers.  */                              \
507   0, 0, 0, 0, 0, 0, 0, 0,                               \
508   /*FP RA CCV UNAT PFS LC EC */                         \
509      1, 1,  1,   1,  1, 0, 1                            \
510  }
511
512 /* Like `FIXED_REGISTERS' but has 1 for each register that is clobbered
513    (in general) by function calls as well as for fixed registers.  This
514    macro therefore identifies the registers that are not available for
515    general allocation of values that must live across function calls.  */
516
517 #define CALL_USED_REGISTERS \
518 { /* General registers.  */                             \
519   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
520   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
521   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
522   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
523   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
524   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
525   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
526   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
527   /* Floating-point registers.  */                      \
528   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
529   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
530   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
531   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
532   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
533   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
534   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
535   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
536   /* Predicate registers.  */                           \
537   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
538   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
539   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
540   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
541   /* Branch registers.  */                              \
542   1, 0, 0, 0, 0, 0, 1, 1,                               \
543   /*FP RA CCV UNAT PFS LC EC */                         \
544      1, 1,  1,   1,  1, 0, 1                            \
545 }
546
547 /* Like `CALL_USED_REGISTERS' but used to overcome a historical
548    problem which makes CALL_USED_REGISTERS *always* include
549    all the FIXED_REGISTERS.  Until this problem has been
550    resolved this macro can be used to overcome this situation.
551    In particular, block_propagate() requires this list
552    be acurate, or we can remove registers which should be live.
553    This macro is used in regs_invalidated_by_call.  */
554
555 #define CALL_REALLY_USED_REGISTERS \
556 { /* General registers.  */                             \
557   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1, 1, 1,       \
558   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
559   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
560   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
561   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
562   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
563   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
564   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
565   /* Floating-point registers.  */                      \
566   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
567   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
568   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
569   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
570   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
571   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
572   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
573   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
574   /* Predicate registers.  */                           \
575   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
576   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
577   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
578   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
579   /* Branch registers.  */                              \
580   1, 0, 0, 0, 0, 0, 1, 1,                               \
581   /*FP RA CCV UNAT PFS LC EC */                         \
582      0, 0,  1,   0,  1, 0, 0                            \
583 }
584
585
586 /* Define this macro if the target machine has register windows.  This C
587    expression returns the register number as seen by the called function
588    corresponding to the register number OUT as seen by the calling function.
589    Return OUT if register number OUT is not an outbound register.  */
590
591 #define INCOMING_REGNO(OUT) \
592   ((unsigned) ((OUT) - OUT_REG (0)) < 8 ? IN_REG ((OUT) - OUT_REG (0)) : (OUT))
593
594 /* Define this macro if the target machine has register windows.  This C
595    expression returns the register number as seen by the calling function
596    corresponding to the register number IN as seen by the called function.
597    Return IN if register number IN is not an inbound register.  */
598
599 #define OUTGOING_REGNO(IN) \
600   ((unsigned) ((IN) - IN_REG (0)) < 8 ? OUT_REG ((IN) - IN_REG (0)) : (IN))
601
602 /* Define this macro if the target machine has register windows.  This
603    C expression returns true if the register is call-saved but is in the
604    register window.  */
605
606 #define LOCAL_REGNO(REGNO) \
607   (IN_REGNO_P (REGNO) || LOC_REGNO_P (REGNO))
608
609 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
610    return the mode to be used for the comparison.  Must be defined if
611    EXTRA_CC_MODES is defined.  */
612
613 #define SELECT_CC_MODE(OP,X,Y)  CCmode
614 \f
615 /* Order of allocation of registers */
616
617 /* If defined, an initializer for a vector of integers, containing the numbers
618    of hard registers in the order in which GNU CC should prefer to use them
619    (from most preferred to least).
620
621    If this macro is not defined, registers are used lowest numbered first (all
622    else being equal).
623
624    One use of this macro is on machines where the highest numbered registers
625    must always be saved and the save-multiple-registers instruction supports
626    only sequences of consecutive registers.  On such machines, define
627    `REG_ALLOC_ORDER' to be an initializer that lists the highest numbered
628    allocatable register first.  */
629
630 /* ??? Should the GR return value registers come before or after the rest
631    of the caller-save GRs?  */
632
633 #define REG_ALLOC_ORDER                                                    \
634 {                                                                          \
635   /* Caller-saved general registers.  */                                   \
636   R_GR (14), R_GR (15), R_GR (16), R_GR (17),                              \
637   R_GR (18), R_GR (19), R_GR (20), R_GR (21), R_GR (22), R_GR (23),        \
638   R_GR (24), R_GR (25), R_GR (26), R_GR (27), R_GR (28), R_GR (29),        \
639   R_GR (30), R_GR (31),                                                    \
640   /* Output registers.  */                                                 \
641   R_GR (120), R_GR (121), R_GR (122), R_GR (123), R_GR (124), R_GR (125),  \
642   R_GR (126), R_GR (127),                                                  \
643   /* Caller-saved general registers, also used for return values.  */      \
644   R_GR (8), R_GR (9), R_GR (10), R_GR (11),                                \
645   /* addl caller-saved general registers.  */                              \
646   R_GR (2), R_GR (3),                                                      \
647   /* Caller-saved FP registers.  */                                        \
648   R_FR (6), R_FR (7),                                                      \
649   /* Caller-saved FP registers, used for parameters and return values.  */ \
650   R_FR (8), R_FR (9), R_FR (10), R_FR (11),                                \
651   R_FR (12), R_FR (13), R_FR (14), R_FR (15),                              \
652   /* Rotating caller-saved FP registers.  */                               \
653   R_FR (32), R_FR (33), R_FR (34), R_FR (35),                              \
654   R_FR (36), R_FR (37), R_FR (38), R_FR (39), R_FR (40), R_FR (41),        \
655   R_FR (42), R_FR (43), R_FR (44), R_FR (45), R_FR (46), R_FR (47),        \
656   R_FR (48), R_FR (49), R_FR (50), R_FR (51), R_FR (52), R_FR (53),        \
657   R_FR (54), R_FR (55), R_FR (56), R_FR (57), R_FR (58), R_FR (59),        \
658   R_FR (60), R_FR (61), R_FR (62), R_FR (63), R_FR (64), R_FR (65),        \
659   R_FR (66), R_FR (67), R_FR (68), R_FR (69), R_FR (70), R_FR (71),        \
660   R_FR (72), R_FR (73), R_FR (74), R_FR (75), R_FR (76), R_FR (77),        \
661   R_FR (78), R_FR (79), R_FR (80), R_FR (81), R_FR (82), R_FR (83),        \
662   R_FR (84), R_FR (85), R_FR (86), R_FR (87), R_FR (88), R_FR (89),        \
663   R_FR (90), R_FR (91), R_FR (92), R_FR (93), R_FR (94), R_FR (95),        \
664   R_FR (96), R_FR (97), R_FR (98), R_FR (99), R_FR (100), R_FR (101),      \
665   R_FR (102), R_FR (103), R_FR (104), R_FR (105), R_FR (106), R_FR (107),  \
666   R_FR (108), R_FR (109), R_FR (110), R_FR (111), R_FR (112), R_FR (113),  \
667   R_FR (114), R_FR (115), R_FR (116), R_FR (117), R_FR (118), R_FR (119),  \
668   R_FR (120), R_FR (121), R_FR (122), R_FR (123), R_FR (124), R_FR (125),  \
669   R_FR (126), R_FR (127),                                                  \
670   /* Caller-saved predicate registers.  */                                 \
671   R_PR (6), R_PR (7), R_PR (8), R_PR (9), R_PR (10), R_PR (11),            \
672   R_PR (12), R_PR (13), R_PR (14), R_PR (15),                              \
673   /* Rotating caller-saved predicate registers.  */                        \
674   R_PR (16), R_PR (17),                                                    \
675   R_PR (18), R_PR (19), R_PR (20), R_PR (21), R_PR (22), R_PR (23),        \
676   R_PR (24), R_PR (25), R_PR (26), R_PR (27), R_PR (28), R_PR (29),        \
677   R_PR (30), R_PR (31), R_PR (32), R_PR (33), R_PR (34), R_PR (35),        \
678   R_PR (36), R_PR (37), R_PR (38), R_PR (39), R_PR (40), R_PR (41),        \
679   R_PR (42), R_PR (43), R_PR (44), R_PR (45), R_PR (46), R_PR (47),        \
680   R_PR (48), R_PR (49), R_PR (50), R_PR (51), R_PR (52), R_PR (53),        \
681   R_PR (54), R_PR (55), R_PR (56), R_PR (57), R_PR (58), R_PR (59),        \
682   R_PR (60), R_PR (61), R_PR (62), R_PR (63),                              \
683   /* Caller-saved branch registers.  */                                    \
684   R_BR (6), R_BR (7),                                                      \
685                                                                            \
686   /* Stacked callee-saved general registers.  */                           \
687   R_GR (32), R_GR (33), R_GR (34), R_GR (35),                              \
688   R_GR (36), R_GR (37), R_GR (38), R_GR (39), R_GR (40), R_GR (41),        \
689   R_GR (42), R_GR (43), R_GR (44), R_GR (45), R_GR (46), R_GR (47),        \
690   R_GR (48), R_GR (49), R_GR (50), R_GR (51), R_GR (52), R_GR (53),        \
691   R_GR (54), R_GR (55), R_GR (56), R_GR (57), R_GR (58), R_GR (59),        \
692   R_GR (60), R_GR (61), R_GR (62), R_GR (63), R_GR (64), R_GR (65),        \
693   R_GR (66), R_GR (67), R_GR (68), R_GR (69), R_GR (70), R_GR (71),        \
694   R_GR (72), R_GR (73), R_GR (74), R_GR (75), R_GR (76), R_GR (77),        \
695   R_GR (78), R_GR (79), R_GR (80), R_GR (81), R_GR (82), R_GR (83),        \
696   R_GR (84), R_GR (85), R_GR (86), R_GR (87), R_GR (88), R_GR (89),        \
697   R_GR (90), R_GR (91), R_GR (92), R_GR (93), R_GR (94), R_GR (95),        \
698   R_GR (96), R_GR (97), R_GR (98), R_GR (99), R_GR (100), R_GR (101),      \
699   R_GR (102), R_GR (103), R_GR (104), R_GR (105), R_GR (106), R_GR (107),  \
700   R_GR (108),                                                              \
701   /* Input registers.  */                                                  \
702   R_GR (112), R_GR (113), R_GR (114), R_GR (115), R_GR (116), R_GR (117),  \
703   R_GR (118), R_GR (119),                                                  \
704   /* Callee-saved general registers.  */                                   \
705   R_GR (4), R_GR (5), R_GR (6), R_GR (7),                                  \
706   /* Callee-saved FP registers.  */                                        \
707   R_FR (2), R_FR (3), R_FR (4), R_FR (5), R_FR (16), R_FR (17),            \
708   R_FR (18), R_FR (19), R_FR (20), R_FR (21), R_FR (22), R_FR (23),        \
709   R_FR (24), R_FR (25), R_FR (26), R_FR (27), R_FR (28), R_FR (29),        \
710   R_FR (30), R_FR (31),                                                    \
711   /* Callee-saved predicate registers.  */                                 \
712   R_PR (1), R_PR (2), R_PR (3), R_PR (4), R_PR (5),                        \
713   /* Callee-saved branch registers.  */                                    \
714   R_BR (1), R_BR (2), R_BR (3), R_BR (4), R_BR (5),                        \
715                                                                            \
716   /* ??? Stacked registers reserved for fp, rp, and ar.pfs.  */            \
717   R_GR (109), R_GR (110), R_GR (111),                                      \
718                                                                            \
719   /* Special general registers.  */                                        \
720   R_GR (0), R_GR (1), R_GR (12), R_GR (13),                                \
721   /* Special FP registers.  */                                             \
722   R_FR (0), R_FR (1),                                                      \
723   /* Special predicate registers.  */                                      \
724   R_PR (0),                                                                \
725   /* Special branch registers.  */                                         \
726   R_BR (0),                                                                \
727   /* Other fixed registers.  */                                            \
728   FRAME_POINTER_REGNUM, RETURN_ADDRESS_POINTER_REGNUM,                     \
729   AR_CCV_REGNUM, AR_UNAT_REGNUM, AR_PFS_REGNUM, AR_LC_REGNUM,              \
730   AR_EC_REGNUM                                                             \
731 }
732 \f
733 /* How Values Fit in Registers */
734
735 /* A C expression for the number of consecutive hard registers, starting at
736    register number REGNO, required to hold a value of mode MODE.  */
737
738 /* ??? We say that BImode PR values require two registers.  This allows us to
739    easily store the normal and inverted values.  We use CCImode to indicate
740    a single predicate register.  */
741
742 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
743   ((REGNO) == PR_REG (0) && (MODE) == DImode ? 64                       \
744    : PR_REGNO_P (REGNO) && (MODE) == BImode ? 2                         \
745    : PR_REGNO_P (REGNO) && (MODE) == CCImode ? 1                        \
746    : FR_REGNO_P (REGNO) && (MODE) == TFmode && INTEL_EXTENDED_IEEE_FORMAT ? 1 \
747    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
748
749 /* A C expression that is nonzero if it is permissible to store a value of mode
750    MODE in hard register number REGNO (or in several registers starting with
751    that one).  */
752
753 #define HARD_REGNO_MODE_OK(REGNO, MODE)                         \
754   (FR_REGNO_P (REGNO) ?                                         \
755      GET_MODE_CLASS (MODE) != MODE_CC &&                        \
756      (MODE) != TImode &&                                        \
757      (MODE) != BImode &&                                        \
758      ((MODE) != TFmode || INTEL_EXTENDED_IEEE_FORMAT)           \
759    : PR_REGNO_P (REGNO) ?                                       \
760      (MODE) == BImode || GET_MODE_CLASS (MODE) == MODE_CC       \
761    : GR_REGNO_P (REGNO) ? (MODE) != CCImode && (MODE) != TFmode \
762    : AR_REGNO_P (REGNO) ? (MODE) == DImode                      \
763    : BR_REGNO_P (REGNO) ? (MODE) == DImode                      \
764    : 0)
765
766 /* A C expression that is nonzero if it is desirable to choose register
767    allocation so as to avoid move instructions between a value of mode MODE1
768    and a value of mode MODE2.
769
770    If `HARD_REGNO_MODE_OK (R, MODE1)' and `HARD_REGNO_MODE_OK (R, MODE2)' are
771    ever different for any R, then `MODES_TIEABLE_P (MODE1, MODE2)' must be
772    zero.  */
773 /* Don't tie integer and FP modes, as that causes us to get integer registers
774    allocated for FP instructions.  TFmode only supported in FP registers so
775    we can't tie it with any other modes.  */
776 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
777   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)     \
778    && (((MODE1) == TFmode) == ((MODE2) == TFmode))      \
779    && (((MODE1) == BImode) == ((MODE2) == BImode)))
780 \f
781 /* Handling Leaf Functions */
782
783 /* A C initializer for a vector, indexed by hard register number, which
784    contains 1 for a register that is allowable in a candidate for leaf function
785    treatment.  */
786 /* ??? This might be useful.  */
787 /* #define LEAF_REGISTERS */
788
789 /* A C expression whose value is the register number to which REGNO should be
790    renumbered, when a function is treated as a leaf function.  */
791 /* ??? This might be useful.  */
792 /* #define LEAF_REG_REMAP(REGNO) */
793
794 \f
795 /* Register Classes */
796
797 /* An enumeral type that must be defined with all the register class names as
798    enumeral values.  `NO_REGS' must be first.  `ALL_REGS' must be the last
799    register class, followed by one more enumeral value, `LIM_REG_CLASSES',
800    which is not a register class but rather tells how many classes there
801    are.  */
802 /* ??? When compiling without optimization, it is possible for the only use of
803    a pseudo to be a parameter load from the stack with a REG_EQUIV note.
804    Regclass handles this case specially and does not assign any costs to the
805    pseudo.  The pseudo then ends up using the last class before ALL_REGS.
806    Thus we must not let either PR_REGS or BR_REGS be the last class.  The
807    testcase for this is gcc.c-torture/execute/va-arg-7.c.  */
808 enum reg_class
809 {
810   NO_REGS,
811   PR_REGS,
812   BR_REGS,
813   AR_M_REGS,
814   AR_I_REGS,
815   ADDL_REGS,
816   GR_REGS,
817   FR_REGS,
818   GR_AND_BR_REGS,
819   GR_AND_FR_REGS,
820   ALL_REGS,
821   LIM_REG_CLASSES
822 };
823
824 #define GENERAL_REGS GR_REGS
825
826 /* The number of distinct register classes.  */
827 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
828
829 /* An initializer containing the names of the register classes as C string
830    constants.  These names are used in writing some of the debugging dumps.  */
831 #define REG_CLASS_NAMES \
832 { "NO_REGS", "PR_REGS", "BR_REGS", "AR_M_REGS", "AR_I_REGS", \
833   "ADDL_REGS", "GR_REGS", "FR_REGS", \
834   "GR_AND_BR_REGS", "GR_AND_FR_REGS", "ALL_REGS" }
835
836 /* An initializer containing the contents of the register classes, as integers
837    which are bit masks.  The Nth integer specifies the contents of class N.
838    The way the integer MASK is interpreted is that register R is in the class
839    if `MASK & (1 << R)' is 1.  */
840 #define REG_CLASS_CONTENTS \
841 {                                                       \
842   /* NO_REGS.  */                                       \
843   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
844     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
845     0x00000000, 0x00000000, 0x0000 },                   \
846   /* PR_REGS.  */                                       \
847   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
848     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
849     0xFFFFFFFF, 0xFFFFFFFF, 0x0000 },                   \
850   /* BR_REGS.  */                                       \
851   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
852     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
853     0x00000000, 0x00000000, 0x00FF },                   \
854   /* AR_M_REGS.  */                                     \
855   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
856     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
857     0x00000000, 0x00000000, 0x0C00 },                   \
858   /* AR_I_REGS.  */                                     \
859   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
860     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
861     0x00000000, 0x00000000, 0x7000 },                   \
862   /* ADDL_REGS.  */                                     \
863   { 0x0000000F, 0x00000000, 0x00000000, 0x00000000,     \
864     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
865     0x00000000, 0x00000000, 0x0000 },                   \
866   /* GR_REGS.  */                                       \
867   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
868     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
869     0x00000000, 0x00000000, 0x0300 },                   \
870   /* FR_REGS.  */                                       \
871   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
872     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
873     0x00000000, 0x00000000, 0x0000 },                   \
874   /* GR_AND_BR_REGS.  */                                \
875   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
876     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
877     0x00000000, 0x00000000, 0x03FF },                   \
878   /* GR_AND_FR_REGS.  */                                \
879   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
880     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
881     0x00000000, 0x00000000, 0x0300 },                   \
882   /* ALL_REGS.  */                                      \
883   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
884     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
885     0xFFFFFFFF, 0xFFFFFFFF, 0x7FFF },                   \
886 }
887
888 /* A C expression whose value is a register class containing hard register
889    REGNO.  In general there is more than one such class; choose a class which
890    is "minimal", meaning that no smaller class also contains the register.  */
891 /* The NO_REGS case is primarily for the benefit of rws_access_reg, which
892    may call here with private (invalid) register numbers, such as
893    REG_VOLATILE.  */
894 #define REGNO_REG_CLASS(REGNO) \
895 (ADDL_REGNO_P (REGNO) ? ADDL_REGS       \
896  : GENERAL_REGNO_P (REGNO) ? GR_REGS    \
897  : FR_REGNO_P (REGNO) ? FR_REGS         \
898  : PR_REGNO_P (REGNO) ? PR_REGS         \
899  : BR_REGNO_P (REGNO) ? BR_REGS         \
900  : AR_M_REGNO_P (REGNO) ? AR_M_REGS     \
901  : AR_I_REGNO_P (REGNO) ? AR_I_REGS     \
902  : NO_REGS)
903
904 /* A macro whose definition is the name of the class to which a valid base
905    register must belong.  A base register is one used in an address which is
906    the register value plus a displacement.  */
907 #define BASE_REG_CLASS GENERAL_REGS
908
909 /* A macro whose definition is the name of the class to which a valid index
910    register must belong.  An index register is one used in an address where its
911    value is either multiplied by a scale factor or added to another register
912    (as well as added to a displacement).  This is needed for POST_MODIFY.  */
913 #define INDEX_REG_CLASS GENERAL_REGS
914
915 /* A C expression which defines the machine-dependent operand constraint
916    letters for register classes.  If CHAR is such a letter, the value should be
917    the register class corresponding to it.  Otherwise, the value should be
918    `NO_REGS'.  The register letter `r', corresponding to class `GENERAL_REGS',
919    will not be passed to this macro; you do not need to handle it.  */
920
921 #define REG_CLASS_FROM_LETTER(CHAR) \
922 ((CHAR) == 'f' ? FR_REGS                \
923  : (CHAR) == 'a' ? ADDL_REGS            \
924  : (CHAR) == 'b' ? BR_REGS              \
925  : (CHAR) == 'c' ? PR_REGS              \
926  : (CHAR) == 'd' ? AR_M_REGS            \
927  : (CHAR) == 'e' ? AR_I_REGS            \
928  : NO_REGS)
929
930 /* A C expression which is nonzero if register number NUM is suitable for use
931    as a base register in operand addresses.  It may be either a suitable hard
932    register or a pseudo register that has been allocated such a hard reg.  */
933 #define REGNO_OK_FOR_BASE_P(REGNO) \
934   (GENERAL_REGNO_P (REGNO) || GENERAL_REGNO_P (reg_renumber[REGNO]))
935
936 /* A C expression which is nonzero if register number NUM is suitable for use
937    as an index register in operand addresses.  It may be either a suitable hard
938    register or a pseudo register that has been allocated such a hard reg.
939    This is needed for POST_MODIFY.  */
940 #define REGNO_OK_FOR_INDEX_P(NUM) REGNO_OK_FOR_BASE_P (NUM)
941
942 /* A C expression that places additional restrictions on the register class to
943    use when it is necessary to copy value X into a register in class CLASS.
944    The value is a register class; perhaps CLASS, or perhaps another, smaller
945    class.  */
946
947 /* Don't allow volatile mem reloads into floating point registers.  This
948    is defined to force reload to choose the r/m case instead of the f/f case
949    when reloading (set (reg fX) (mem/v)).
950
951    Do not reload expressions into AR regs.  */
952
953 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
954   (CLASS == FR_REGS && GET_CODE (X) == MEM && MEM_VOLATILE_P (X) ? NO_REGS   \
955    : CLASS == FR_REGS && GET_CODE (X) == CONST_DOUBLE ? NO_REGS              \
956    : GET_RTX_CLASS (GET_CODE (X)) != 'o'                                     \
957      && (CLASS == AR_M_REGS || CLASS == AR_I_REGS) ? NO_REGS                 \
958    : CLASS)
959
960 /* You should define this macro to indicate to the reload phase that it may
961    need to allocate at least one register for a reload in addition to the
962    register to contain the data.  Specifically, if copying X to a register
963    CLASS in MODE requires an intermediate register, you should define this
964    to return the largest register class all of whose registers can be used
965    as intermediate registers or scratch registers.  */
966
967 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
968  ia64_secondary_reload_class (CLASS, MODE, X)
969
970 /* Certain machines have the property that some registers cannot be copied to
971    some other registers without using memory.  Define this macro on those
972    machines to be a C expression that is nonzero if objects of mode M in
973    registers of CLASS1 can only be copied to registers of class CLASS2 by
974    storing a register of CLASS1 into memory and loading that memory location
975    into a register of CLASS2.  */
976
977 #if 0
978 /* ??? May need this, but since we've disallowed TFmode in GR_REGS,
979    I'm not quite sure how it could be invoked.  The normal problems
980    with unions should be solved with the addressof fiddling done by
981    movtf and friends.  */
982 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)                   \
983   ((MODE) == TFmode && (((CLASS1) == GR_REGS && (CLASS2) == FR_REGS)    \
984                         || ((CLASS1) == FR_REGS && (CLASS2) == GR_REGS)))
985 #endif
986
987 /* A C expression for the maximum number of consecutive registers of
988    class CLASS needed to hold a value of mode MODE.
989    This is closely related to the macro `HARD_REGNO_NREGS'.  */
990
991 #define CLASS_MAX_NREGS(CLASS, MODE) \
992   ((MODE) == BImode && (CLASS) == PR_REGS ? 2                   \
993    : ((CLASS) == FR_REGS && (MODE) == TFmode) ? 1               \
994    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
995
996 /* If defined, gives a class of registers that cannot be used as the
997    operand of a SUBREG that changes the mode of the object illegally.  */
998
999 #define CLASS_CANNOT_CHANGE_MODE        FR_REGS
1000
1001 /* Defines illegal mode changes for CLASS_CANNOT_CHANGE_MODE.
1002    In FP regs, we can't change FP values to integer values and vice
1003    versa, but we can change e.g. DImode to SImode.  */
1004
1005 #define CLASS_CANNOT_CHANGE_MODE_P(FROM,TO) \
1006   (GET_MODE_CLASS (FROM) != GET_MODE_CLASS (TO))
1007
1008 /* A C expression that defines the machine-dependent operand constraint
1009    letters (`I', `J', `K', .. 'P') that specify particular ranges of
1010    integer values.  */
1011
1012 /* 14 bit signed immediate for arithmetic instructions.  */
1013 #define CONST_OK_FOR_I(VALUE) \
1014   ((unsigned HOST_WIDE_INT)(VALUE) + 0x2000 < 0x4000)
1015 /* 22 bit signed immediate for arith instructions with r0/r1/r2/r3 source.  */
1016 #define CONST_OK_FOR_J(VALUE) \
1017   ((unsigned HOST_WIDE_INT)(VALUE) + 0x200000 < 0x400000)
1018 /* 8 bit signed immediate for logical instructions.  */
1019 #define CONST_OK_FOR_K(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x80 < 0x100)
1020 /* 8 bit adjusted signed immediate for compare pseudo-ops.  */
1021 #define CONST_OK_FOR_L(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x7F < 0x100)
1022 /* 6 bit unsigned immediate for shift counts.  */
1023 #define CONST_OK_FOR_M(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) < 0x40)
1024 /* 9 bit signed immediate for load/store post-increments.  */
1025 #define CONST_OK_FOR_N(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x100 < 0x200)
1026 /* 0 for r0.  Used by Linux kernel, do not change.  */
1027 #define CONST_OK_FOR_O(VALUE) ((VALUE) == 0)
1028 /* 0 or -1 for dep instruction.  */
1029 #define CONST_OK_FOR_P(VALUE) ((VALUE) == 0 || (VALUE) == -1)
1030
1031 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
1032 ((C) == 'I' ? CONST_OK_FOR_I (VALUE)            \
1033  : (C) == 'J' ? CONST_OK_FOR_J (VALUE)          \
1034  : (C) == 'K' ? CONST_OK_FOR_K (VALUE)          \
1035  : (C) == 'L' ? CONST_OK_FOR_L (VALUE)          \
1036  : (C) == 'M' ? CONST_OK_FOR_M (VALUE)          \
1037  : (C) == 'N' ? CONST_OK_FOR_N (VALUE)          \
1038  : (C) == 'O' ? CONST_OK_FOR_O (VALUE)          \
1039  : (C) == 'P' ? CONST_OK_FOR_P (VALUE)          \
1040  : 0)
1041
1042 /* A C expression that defines the machine-dependent operand constraint letters
1043    (`G', `H') that specify particular ranges of `const_double' values.  */
1044
1045 /* 0.0 and 1.0 for fr0 and fr1.  */
1046 #define CONST_DOUBLE_OK_FOR_G(VALUE) \
1047   ((VALUE) == CONST0_RTX (GET_MODE (VALUE))     \
1048    || (VALUE) == CONST1_RTX (GET_MODE (VALUE)))
1049
1050 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C) \
1051   ((C) == 'G' ? CONST_DOUBLE_OK_FOR_G (VALUE) : 0)
1052
1053 /* A C expression that defines the optional machine-dependent constraint
1054    letters (`Q', `R', `S', `T', `U') that can be used to segregate specific
1055    types of operands, usually memory references, for the target machine.  */
1056
1057 /* Non-volatile memory for FP_REG loads/stores.  */
1058 #define CONSTRAINT_OK_FOR_Q(VALUE) \
1059   (memory_operand((VALUE), VOIDmode) && ! MEM_VOLATILE_P (VALUE))
1060 /* 1..4 for shladd arguments.  */
1061 #define CONSTRAINT_OK_FOR_R(VALUE) \
1062   (GET_CODE (VALUE) == CONST_INT && INTVAL (VALUE) >= 1 && INTVAL (VALUE) <= 4)
1063 /* Non-post-inc memory for asms and other unsavory creatures.  */
1064 #define CONSTRAINT_OK_FOR_S(VALUE)                              \
1065   (GET_CODE (VALUE) == MEM                                      \
1066    && GET_RTX_CLASS (GET_CODE (XEXP ((VALUE), 0))) != 'a'       \
1067    && (reload_in_progress || memory_operand ((VALUE), VOIDmode)))
1068
1069 #define EXTRA_CONSTRAINT(VALUE, C) \
1070   ((C) == 'Q' ? CONSTRAINT_OK_FOR_Q (VALUE)     \
1071    : (C) == 'R' ? CONSTRAINT_OK_FOR_R (VALUE)   \
1072    : (C) == 'S' ? CONSTRAINT_OK_FOR_S (VALUE)   \
1073    : 0)
1074 \f
1075 /* Basic Stack Layout */
1076
1077 /* Define this macro if pushing a word onto the stack moves the stack pointer
1078    to a smaller address.  */
1079 #define STACK_GROWS_DOWNWARD 1
1080
1081 /* Define this macro if the addresses of local variable slots are at negative
1082    offsets from the frame pointer.  */
1083 /* #define FRAME_GROWS_DOWNWARD */
1084
1085 /* Offset from the frame pointer to the first local variable slot to
1086    be allocated.  */
1087 #define STARTING_FRAME_OFFSET 0
1088
1089 /* Offset from the stack pointer register to the first location at which
1090    outgoing arguments are placed.  If not specified, the default value of zero
1091    is used.  This is the proper value for most machines.  */
1092 /* IA64 has a 16 byte scratch area that is at the bottom of the stack.  */
1093 #define STACK_POINTER_OFFSET 16
1094
1095 /* Offset from the argument pointer register to the first argument's address.
1096    On some machines it may depend on the data type of the function.  */
1097 #define FIRST_PARM_OFFSET(FUNDECL) 0
1098
1099 /* A C expression whose value is RTL representing the value of the return
1100    address for the frame COUNT steps up from the current frame, after the
1101    prologue.  */
1102
1103 /* ??? Frames other than zero would likely require interpreting the frame
1104    unwind info, so we don't try to support them.  We would also need to define
1105    DYNAMIC_CHAIN_ADDRESS and SETUP_FRAME_ADDRESS (for the reg stack flush).  */
1106
1107 #define RETURN_ADDR_RTX(COUNT, FRAME) \
1108   ((COUNT) == 0 ? return_address_pointer_rtx : const0_rtx)
1109
1110 /* A C expression whose value is RTL representing the location of the incoming
1111    return address at the beginning of any function, before the prologue.  This
1112    RTL is either a `REG', indicating that the return value is saved in `REG',
1113    or a `MEM' representing a location in the stack.  This enables DWARF2
1114    unwind info for C++ EH.  */
1115 #define INCOMING_RETURN_ADDR_RTX gen_rtx_REG (VOIDmode, BR_REG (0))
1116
1117 /* ??? This is not defined because of three problems.
1118    1) dwarf2out.c assumes that DWARF_FRAME_RETURN_COLUMN fits in one byte.
1119    The default value is FIRST_PSEUDO_REGISTER which doesn't.  This can be
1120    worked around by setting PC_REGNUM to FR_REG (0) which is an otherwise
1121    unused register number.
1122    2) dwarf2out_frame_debug core dumps while processing prologue insns.  We
1123    need to refine which insns have RTX_FRAME_RELATED_P set and which don't.
1124    3) It isn't possible to turn off EH frame info by defining DWARF2_UNIND_INFO
1125    to zero, despite what the documentation implies, because it is tested in
1126    a few places with #ifdef instead of #if.  */
1127 #undef INCOMING_RETURN_ADDR_RTX
1128
1129 /* A C expression whose value is an integer giving the offset, in bytes, from
1130    the value of the stack pointer register to the top of the stack frame at the
1131    beginning of any function, before the prologue.  The top of the frame is
1132    defined to be the value of the stack pointer in the previous frame, just
1133    before the call instruction.  */
1134 #define INCOMING_FRAME_SP_OFFSET 0
1135
1136 \f
1137 /* Register That Address the Stack Frame.  */
1138
1139 /* The register number of the stack pointer register, which must also be a
1140    fixed register according to `FIXED_REGISTERS'.  On most machines, the
1141    hardware determines which register this is.  */
1142
1143 #define STACK_POINTER_REGNUM 12
1144
1145 /* The register number of the frame pointer register, which is used to access
1146    automatic variables in the stack frame.  On some machines, the hardware
1147    determines which register this is.  On other machines, you can choose any
1148    register you wish for this purpose.  */
1149
1150 #define FRAME_POINTER_REGNUM 328
1151
1152 /* Base register for access to local variables of the function.  */
1153 #define HARD_FRAME_POINTER_REGNUM  LOC_REG (79)
1154
1155 /* The register number of the arg pointer register, which is used to access the
1156    function's argument list.  */
1157 /* r0 won't otherwise be used, so put the always eliminated argument pointer
1158    in it.  */
1159 #define ARG_POINTER_REGNUM R_GR(0)
1160
1161 /* Due to the way varargs and argument spilling happens, the argument
1162    pointer is not 16-byte aligned like the stack pointer.  */
1163 #define INIT_EXPANDERS                                  \
1164   do {                                                  \
1165     if (cfun && cfun->emit->regno_pointer_align)        \
1166       REGNO_POINTER_ALIGN (ARG_POINTER_REGNUM) = 64;    \
1167   } while (0)
1168
1169 /* The register number for the return address register.  For IA-64, this
1170    is not actually a pointer as the name suggests, but that's a name that
1171    gen_rtx_REG already takes care to keep unique.  We modify
1172    return_address_pointer_rtx in ia64_expand_prologue to reference the
1173    final output regnum.  */
1174 #define RETURN_ADDRESS_POINTER_REGNUM 329
1175
1176 /* Register numbers used for passing a function's static chain pointer.  */
1177 /* ??? The ABI sez the static chain should be passed as a normal parameter.  */
1178 #define STATIC_CHAIN_REGNUM 15
1179 \f
1180 /* Eliminating the Frame Pointer and the Arg Pointer */
1181
1182 /* A C expression which is nonzero if a function must have and use a frame
1183    pointer.  This expression is evaluated in the reload pass.  If its value is
1184    nonzero the function will have a frame pointer.  */
1185 #define FRAME_POINTER_REQUIRED 0
1186
1187 /* Show we can debug even without a frame pointer.  */
1188 #define CAN_DEBUG_WITHOUT_FP
1189
1190 /* If defined, this macro specifies a table of register pairs used to eliminate
1191    unneeded registers that point into the stack frame.  */
1192
1193 #define ELIMINABLE_REGS                                                 \
1194 {                                                                       \
1195   {ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM},                         \
1196   {ARG_POINTER_REGNUM,   HARD_FRAME_POINTER_REGNUM},                    \
1197   {FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                         \
1198   {FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},                    \
1199   {RETURN_ADDRESS_POINTER_REGNUM, BR_REG (0)},                          \
1200 }
1201
1202 /* A C expression that returns nonzero if the compiler is allowed to try to
1203    replace register number FROM with register number TO.  The frame pointer
1204    is automatically handled.  */
1205
1206 #define CAN_ELIMINATE(FROM, TO) \
1207   (TO == BR_REG (0) ? current_function_is_leaf : 1)
1208
1209 /* This macro is similar to `INITIAL_FRAME_POINTER_OFFSET'.  It
1210    specifies the initial difference between the specified pair of
1211    registers.  This macro must be defined if `ELIMINABLE_REGS' is
1212    defined.  */
1213 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1214   ((OFFSET) = ia64_initial_elimination_offset ((FROM), (TO)))
1215 \f
1216 /* Passing Function Arguments on the Stack */
1217
1218 /* Define this macro if an argument declared in a prototype as an integral type
1219    smaller than `int' should actually be passed as an `int'.  In addition to
1220    avoiding errors in certain cases of mismatch, it also makes for better code
1221    on certain machines.  */
1222 /* ??? Investigate.  */
1223 /* #define PROMOTE_PROTOTYPES */
1224
1225 /* If defined, the maximum amount of space required for outgoing arguments will
1226    be computed and placed into the variable
1227    `current_function_outgoing_args_size'.  */
1228
1229 #define ACCUMULATE_OUTGOING_ARGS 1
1230
1231 /* A C expression that should indicate the number of bytes of its own arguments
1232    that a function pops on returning, or 0 if the function pops no arguments
1233    and the caller must therefore pop them all after the function returns.  */
1234
1235 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, STACK_SIZE) 0
1236
1237 \f
1238 /* Function Arguments in Registers */
1239
1240 #define MAX_ARGUMENT_SLOTS 8
1241 #define MAX_INT_RETURN_SLOTS 4
1242 #define GR_ARG_FIRST IN_REG (0)
1243 #define GR_RET_FIRST GR_REG (8)
1244 #define GR_RET_LAST  GR_REG (11)
1245 #define FR_ARG_FIRST FR_REG (8)
1246 #define FR_RET_FIRST FR_REG (8)
1247 #define FR_RET_LAST  FR_REG (15)
1248 #define AR_ARG_FIRST OUT_REG (0)
1249
1250 /* A C expression that controls whether a function argument is passed in a
1251    register, and which register.  */
1252
1253 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1254   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 0)
1255
1256 /* Define this macro if the target machine has "register windows", so that the
1257    register in which a function sees an arguments is not necessarily the same
1258    as the one in which the caller passed the argument.  */
1259
1260 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1261   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 1)
1262
1263 /* A C expression for the number of words, at the beginning of an argument,
1264    must be put in registers.  The value must be zero for arguments that are
1265    passed entirely in registers or that are entirely pushed on the stack.  */
1266
1267 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1268  ia64_function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
1269
1270 /* A C expression that indicates when an argument must be passed by reference.
1271    If nonzero for an argument, a copy of that argument is made in memory and a
1272    pointer to the argument is passed instead of the argument itself.  The
1273    pointer is passed in whatever way is appropriate for passing a pointer to
1274    that type.  */
1275
1276 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1277   ia64_function_arg_pass_by_reference (&CUM, MODE, TYPE, NAMED)
1278
1279 /* A C type for declaring a variable that is used as the first argument of
1280    `FUNCTION_ARG' and other related values.  For some target machines, the type
1281    `int' suffices and can hold the number of bytes of argument so far.  */
1282
1283 typedef struct ia64_args
1284 {
1285   int words;                    /* # words of arguments so far  */
1286   int int_regs;                 /* # GR registers used so far  */
1287   int fp_regs;                  /* # FR registers used so far  */
1288   int prototype;                /* whether function prototyped  */
1289 } CUMULATIVE_ARGS;
1290
1291 /* A C statement (sans semicolon) for initializing the variable CUM for the
1292    state at the beginning of the argument list.  */
1293
1294 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT) \
1295 do {                                                                    \
1296   (CUM).words = 0;                                                      \
1297   (CUM).int_regs = 0;                                                   \
1298   (CUM).fp_regs = 0;                                                    \
1299   (CUM).prototype = ((FNTYPE) && TYPE_ARG_TYPES (FNTYPE)) || (LIBNAME); \
1300 } while (0)
1301
1302 /* Like `INIT_CUMULATIVE_ARGS' but overrides it for the purposes of finding the
1303    arguments for the function being compiled.  If this macro is undefined,
1304    `INIT_CUMULATIVE_ARGS' is used instead.  */
1305
1306 /* We set prototype to true so that we never try to return a PARALLEL from
1307    function_arg.  */
1308 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1309 do {                                                                    \
1310   (CUM).words = 0;                                                      \
1311   (CUM).int_regs = 0;                                                   \
1312   (CUM).fp_regs = 0;                                                    \
1313   (CUM).prototype = 1;                                                  \
1314 } while (0)
1315
1316 /* A C statement (sans semicolon) to update the summarizer variable CUM to
1317    advance past an argument in the argument list.  The values MODE, TYPE and
1318    NAMED describe that argument.  Once this is done, the variable CUM is
1319    suitable for analyzing the *following* argument with `FUNCTION_ARG'.  */
1320
1321 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1322  ia64_function_arg_advance (&CUM, MODE, TYPE, NAMED)
1323
1324 /* If defined, a C expression that gives the alignment boundary, in bits, of an
1325    argument with the specified mode and type.  */
1326
1327 /* Arguments with alignment larger than 8 bytes start at the next even
1328    boundary.  See ia64_function_arg.  */
1329
1330 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1331   (((TYPE) ? (TYPE_ALIGN (TYPE) > 8 * BITS_PER_UNIT)            \
1332     : (((((MODE) == BLKmode                                     \
1333           ? int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))    \
1334          + UNITS_PER_WORD - 1) / UNITS_PER_WORD) > 1))          \
1335     ? 128 : PARM_BOUNDARY)
1336
1337 /* A C expression that is nonzero if REGNO is the number of a hard register in
1338    which function arguments are sometimes passed.  This does *not* include
1339    implicit arguments such as the static chain and the structure-value address.
1340    On many machines, no registers can be used for this purpose since all
1341    function arguments are pushed on the stack.  */
1342 #define FUNCTION_ARG_REGNO_P(REGNO) \
1343 (((REGNO) >= GR_ARG_FIRST && (REGNO) < (GR_ARG_FIRST + MAX_ARGUMENT_SLOTS)) \
1344  || ((REGNO) >= FR_ARG_FIRST && (REGNO) < (FR_ARG_FIRST + MAX_ARGUMENT_SLOTS)))
1345 \f
1346 /* Implement `va_arg'.  */
1347 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1348   ia64_va_arg (valist, type)
1349 \f
1350 /* How Scalar Function Values are Returned */
1351
1352 /* A C expression to create an RTX representing the place where a function
1353    returns a value of data type VALTYPE.  */
1354
1355 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1356   ia64_function_value (VALTYPE, FUNC)
1357
1358 /* A C expression to create an RTX representing the place where a library
1359    function returns a value of mode MODE.  */
1360
1361 #define LIBCALL_VALUE(MODE) \
1362   gen_rtx_REG (MODE,                                                    \
1363                (((GET_MODE_CLASS (MODE) == MODE_FLOAT                   \
1364                  || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) &&     \
1365                       ((MODE) != TFmode || INTEL_EXTENDED_IEEE_FORMAT)) \
1366                 ? FR_RET_FIRST : GR_RET_FIRST))
1367
1368 /* A C expression that is nonzero if REGNO is the number of a hard register in
1369    which the values of called function may come back.  */
1370
1371 #define FUNCTION_VALUE_REGNO_P(REGNO)                           \
1372   (((REGNO) >= GR_RET_FIRST && (REGNO) <= GR_RET_LAST)          \
1373    || ((REGNO) >= FR_RET_FIRST && (REGNO) <= FR_RET_LAST))
1374
1375 \f
1376 /* How Large Values are Returned */
1377
1378 /* A nonzero value says to return the function value in memory, just as large
1379    structures are always returned.  */
1380
1381 #define RETURN_IN_MEMORY(TYPE) \
1382   ia64_return_in_memory (TYPE)
1383
1384 /* If you define this macro to be 0, then the conventions used for structure
1385    and union return values are decided by the `RETURN_IN_MEMORY' macro.  */
1386
1387 #define DEFAULT_PCC_STRUCT_RETURN 0
1388
1389 /* If the structure value address is passed in a register, then
1390    `STRUCT_VALUE_REGNUM' should be the number of that register.  */
1391
1392 #define STRUCT_VALUE_REGNUM GR_REG (8)
1393
1394 \f
1395 /* Caller-Saves Register Allocation */
1396
1397 /* A C expression to determine whether it is worthwhile to consider placing a
1398    pseudo-register in a call-clobbered hard register and saving and restoring
1399    it around each function call.  The expression should be 1 when this is worth
1400    doing, and 0 otherwise.
1401
1402    If you don't define this macro, a default is used which is good on most
1403    machines: `4 * CALLS < REFS'.  */
1404 /* ??? Investigate.  */
1405 /* #define CALLER_SAVE_PROFITABLE(REFS, CALLS) */
1406
1407 \f
1408 /* Function Entry and Exit */
1409
1410 /* Define this macro as a C expression that is nonzero if the return
1411    instruction or the function epilogue ignores the value of the stack pointer;
1412    in other words, if it is safe to delete an instruction to adjust the stack
1413    pointer before a return from the function.  */
1414
1415 #define EXIT_IGNORE_STACK 1
1416
1417 /* Define this macro as a C expression that is nonzero for registers
1418    used by the epilogue or the `return' pattern.  */
1419
1420 #define EPILOGUE_USES(REGNO) ia64_epilogue_uses (REGNO)
1421
1422 /* Nonzero for registers used by the exception handling mechanism.  */
1423
1424 #define EH_USES(REGNO) ia64_eh_uses (REGNO)
1425
1426 /* Output at beginning of assembler file.  */
1427
1428 #define ASM_FILE_START(FILE) \
1429   emit_safe_across_calls (FILE)
1430
1431 /* Output part N of a function descriptor for DECL.  For ia64, both
1432    words are emitted with a single relocation, so ignore N > 0.  */
1433 #define ASM_OUTPUT_FDESC(FILE, DECL, PART)                              \
1434 do {                                                                    \
1435   if ((PART) == 0)                                                      \
1436     {                                                                   \
1437       if (TARGET_ILP32)                                                 \
1438         fputs ("\tdata8.ua @iplt(", FILE);                              \
1439       else                                                              \
1440         fputs ("\tdata16.ua @iplt(", FILE);                             \
1441       assemble_name (FILE, XSTR (XEXP (DECL_RTL (DECL), 0), 0));        \
1442       fputs (")\n", FILE);                                              \
1443       if (TARGET_ILP32)                                                 \
1444         fputs ("\tdata8.ua 0\n", FILE);                                 \
1445     }                                                                   \
1446 } while (0)
1447 \f
1448 /* Generating Code for Profiling.  */
1449
1450 /* A C statement or compound statement to output to FILE some assembler code to
1451    call the profiling subroutine `mcount'.  */
1452
1453 #undef FUNCTION_PROFILER
1454 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
1455 do {                                                                    \
1456   char buf[20];                                                         \
1457   ASM_GENERATE_INTERNAL_LABEL (buf, "LP", LABELNO);                     \
1458   fputs ("\talloc out0 = ar.pfs, 8, 0, 4, 0\n", FILE);                  \
1459   if (TARGET_AUTO_PIC)                                                  \
1460     fputs ("\tmovl out3 = @gprel(", FILE);                              \
1461   else                                                                  \
1462     fputs ("\taddl out3 = @ltoff(", FILE);                              \
1463   assemble_name (FILE, buf);                                            \
1464   if (TARGET_AUTO_PIC)                                                  \
1465     fputs (");;\n", FILE);                                              \
1466   else                                                                  \
1467     fputs ("), r1;;\n", FILE);                                          \
1468   fputs ("\tmov out1 = r1\n", FILE);                                    \
1469   fputs ("\tmov out2 = b0\n", FILE);                                    \
1470   fputs ("\tbr.call.sptk.many b0 = _mcount;;\n", FILE);                 \
1471 } while (0)
1472 \f
1473 /* Implementing the Varargs Macros.  */
1474
1475 /* Define this macro to store the anonymous register arguments into the stack
1476    so that all the arguments appear to have been passed consecutively on the
1477    stack.  */
1478
1479 #define SETUP_INCOMING_VARARGS(ARGS_SO_FAR, MODE, TYPE, PRETEND_ARGS_SIZE, SECOND_TIME) \
1480     ia64_setup_incoming_varargs (ARGS_SO_FAR, MODE, TYPE, & PRETEND_ARGS_SIZE, SECOND_TIME)
1481
1482 /* Define this macro if the location where a function argument is passed
1483    depends on whether or not it is a named argument.  */
1484
1485 #define STRICT_ARGUMENT_NAMING  1
1486
1487 \f
1488 /* Trampolines for Nested Functions.  */
1489
1490 /* We need 32 bytes, so we can save the sp, ar.rnat, ar.bsp, and ar.pfs of
1491    the function containing a non-local goto target.  */
1492
1493 #define STACK_SAVEAREA_MODE(LEVEL) \
1494   ((LEVEL) == SAVE_NONLOCAL ? OImode : Pmode)
1495
1496 /* Output assembler code for a block containing the constant parts of
1497    a trampoline, leaving space for the variable parts.
1498
1499    The trampoline should set the static chain pointer to value placed
1500    into the trampoline and should branch to the specified routine.
1501    To make the normal indirect-subroutine calling convention work,
1502    the trampoline must look like a function descriptor; the first
1503    word being the target address and the second being the target's
1504    global pointer.
1505
1506    We abuse the concept of a global pointer by arranging for it
1507    to point to the data we need to load.  The complete trampoline
1508    has the following form:
1509
1510                 +-------------------+ \
1511         TRAMP:  | __ia64_trampoline | |
1512                 +-------------------+  > fake function descriptor
1513                 | TRAMP+16          | |
1514                 +-------------------+ /
1515                 | target descriptor |
1516                 +-------------------+
1517                 | static link       |
1518                 +-------------------+
1519 */
1520
1521 /* A C expression for the size in bytes of the trampoline, as an integer.  */
1522
1523 #define TRAMPOLINE_SIZE         32
1524
1525 /* Alignment required for trampolines, in bits.  */
1526
1527 #define TRAMPOLINE_ALIGNMENT    64
1528
1529 /* A C statement to initialize the variable parts of a trampoline.  */
1530
1531 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, STATIC_CHAIN) \
1532   ia64_initialize_trampoline((ADDR), (FNADDR), (STATIC_CHAIN))
1533 \f
1534 /* Implicit Calls to Library Routines */
1535
1536 /* Define this macro if GNU CC should generate calls to the System V (and ANSI
1537    C) library functions `memcpy' and `memset' rather than the BSD functions
1538    `bcopy' and `bzero'.  */
1539
1540 #define TARGET_MEM_FUNCTIONS
1541
1542 \f
1543 /* Addressing Modes */
1544
1545 /* Define this macro if the machine supports post-increment addressing.  */
1546
1547 #define HAVE_POST_INCREMENT 1
1548 #define HAVE_POST_DECREMENT 1
1549 #define HAVE_POST_MODIFY_DISP 1
1550 #define HAVE_POST_MODIFY_REG 1
1551
1552 /* A C expression that is 1 if the RTX X is a constant which is a valid
1553    address.  */
1554
1555 #define CONSTANT_ADDRESS_P(X) 0
1556
1557 /* The max number of registers that can appear in a valid memory address.  */
1558
1559 #define MAX_REGS_PER_ADDRESS 2
1560
1561 /* A C compound statement with a conditional `goto LABEL;' executed if X (an
1562    RTX) is a legitimate memory address on the target machine for a memory
1563    operand of mode MODE.  */
1564
1565 #define LEGITIMATE_ADDRESS_REG(X)                                       \
1566   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
1567    || (GET_CODE (X) == SUBREG && GET_CODE (XEXP (X, 0)) == REG          \
1568        && REG_OK_FOR_BASE_P (XEXP (X, 0))))
1569
1570 #define LEGITIMATE_ADDRESS_DISP(R, X)                                   \
1571   (GET_CODE (X) == PLUS                                                 \
1572    && rtx_equal_p (R, XEXP (X, 0))                                      \
1573    && (LEGITIMATE_ADDRESS_REG (XEXP (X, 1))                             \
1574        || (GET_CODE (XEXP (X, 1)) == CONST_INT                          \
1575            && INTVAL (XEXP (X, 1)) >= -256                              \
1576            && INTVAL (XEXP (X, 1)) < 256)))
1577
1578 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                        \
1579 do {                                                                    \
1580   if (LEGITIMATE_ADDRESS_REG (X))                                       \
1581     goto LABEL;                                                         \
1582   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == POST_DEC)       \
1583            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1584            && XEXP (X, 0) != arg_pointer_rtx)                           \
1585     goto LABEL;                                                         \
1586   else if (GET_CODE (X) == POST_MODIFY                                  \
1587            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1588            && XEXP (X, 0) != arg_pointer_rtx                            \
1589            && LEGITIMATE_ADDRESS_DISP (XEXP (X, 0), XEXP (X, 1)))       \
1590     goto LABEL;                                                         \
1591 } while (0)
1592
1593 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1594    use as a base register.  */
1595
1596 #ifdef REG_OK_STRICT
1597 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1598 #else
1599 #define REG_OK_FOR_BASE_P(X) \
1600   (GENERAL_REGNO_P (REGNO (X)) || (REGNO (X) >= FIRST_PSEUDO_REGISTER))
1601 #endif
1602
1603 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1604    use as an index register.  This is needed for POST_MODIFY.  */
1605
1606 #define REG_OK_FOR_INDEX_P(X) REG_OK_FOR_BASE_P (X)
1607
1608 /* A C compound statement that attempts to replace X with a valid memory
1609    address for an operand of mode MODE.
1610
1611    This must be present, but there is nothing useful to be done here.  */
1612
1613 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)
1614
1615 /* A C statement or compound statement with a conditional `goto LABEL;'
1616    executed if memory address X (an RTX) can have different meanings depending
1617    on the machine mode of the memory reference it is used for or if the address
1618    is valid for some modes but not others.  */
1619
1620 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                       \
1621   if (GET_CODE (ADDR) == POST_DEC || GET_CODE (ADDR) == POST_INC)       \
1622     goto LABEL;
1623
1624 /* A C expression that is nonzero if X is a legitimate constant for an
1625    immediate operand on the target machine.  */
1626
1627 #define LEGITIMATE_CONSTANT_P(X) \
1628   (GET_CODE (X) != CONST_DOUBLE || GET_MODE (X) == VOIDmode     \
1629    || GET_MODE (X) == DImode || CONST_DOUBLE_OK_FOR_G (X))      \
1630
1631 \f
1632 /* Condition Code Status */
1633
1634 /* One some machines not all possible comparisons are defined, but you can
1635    convert an invalid comparison into a valid one.  */
1636 /* ??? Investigate.  See the alpha definition.  */
1637 /* #define CANONICALIZE_COMPARISON(CODE, OP0, OP1) */
1638
1639 \f
1640 /* Describing Relative Costs of Operations */
1641
1642 /* A part of a C `switch' statement that describes the relative costs of
1643    constant RTL expressions.  */
1644
1645 /* ??? This is incomplete.  */
1646
1647 #define CONST_COSTS(X, CODE, OUTER_CODE)                                \
1648   case CONST_INT:                                                       \
1649     if ((X) == const0_rtx)                                              \
1650       return 0;                                                         \
1651     switch (OUTER_CODE)                                                 \
1652       {                                                                 \
1653       case SET:                                                         \
1654         return CONST_OK_FOR_J (INTVAL (X)) ? 0 : COSTS_N_INSNS (1);     \
1655       case PLUS:                                                        \
1656         if (CONST_OK_FOR_I (INTVAL (X)))                                \
1657           return 0;                                                     \
1658         if (CONST_OK_FOR_J (INTVAL (X)))                                \
1659           return 1;                                                     \
1660         return COSTS_N_INSNS (1);                                       \
1661       default:                                                          \
1662         if (CONST_OK_FOR_K (INTVAL (X)) || CONST_OK_FOR_L (INTVAL (X))) \
1663           return 0;                                                     \
1664         return COSTS_N_INSNS (1);                                       \
1665       }                                                                 \
1666   case CONST_DOUBLE:                                                    \
1667     return COSTS_N_INSNS (1);                                           \
1668   case CONST:                                                           \
1669   case SYMBOL_REF:                                                      \
1670   case LABEL_REF:                                                       \
1671     return COSTS_N_INSNS (3);
1672
1673 /* Like `CONST_COSTS' but applies to nonconstant RTL expressions.  */
1674
1675 #define RTX_COSTS(X, CODE, OUTER_CODE)                                  \
1676   case MULT:                                                            \
1677     /* For multiplies wider than HImode, we have to go to the FPU,      \
1678        which normally involves copies.  Plus there's the latency        \
1679        of the multiply itself, and the latency of the instructions to   \
1680        transfer integer regs to FP regs.  */                            \
1681     if (GET_MODE_SIZE (GET_MODE (X)) > 2)                               \
1682       return COSTS_N_INSNS (10);                                        \
1683     return COSTS_N_INSNS (2);                                           \
1684   case PLUS:                                                            \
1685   case MINUS:                                                           \
1686   case ASHIFT:                                                          \
1687   case ASHIFTRT:                                                        \
1688   case LSHIFTRT:                                                        \
1689     return COSTS_N_INSNS (1);                                           \
1690   case DIV:                                                             \
1691   case UDIV:                                                            \
1692   case MOD:                                                             \
1693   case UMOD:                                                            \
1694     /* We make divide expensive, so that divide-by-constant will be     \
1695        optimized to a multiply.  */                                     \
1696     return COSTS_N_INSNS (60);
1697
1698 /* An expression giving the cost of an addressing mode that contains ADDRESS.
1699    If not defined, the cost is computed from the ADDRESS expression and the
1700    `CONST_COSTS' values.  */
1701
1702 #define ADDRESS_COST(ADDRESS) 0
1703
1704 /* A C expression for the cost of moving data from a register in class FROM to
1705    one in class TO, using MODE.  */
1706
1707 #define REGISTER_MOVE_COST  ia64_register_move_cost
1708
1709 /* A C expression for the cost of moving data of mode M between a
1710    register and memory.  */
1711 #define MEMORY_MOVE_COST(MODE,CLASS,IN) \
1712   ((CLASS) == GENERAL_REGS || (CLASS) == FR_REGS \
1713    || (CLASS) == GR_AND_FR_REGS ? 4 : 10)
1714
1715 /* A C expression for the cost of a branch instruction.  A value of 1 is the
1716    default; other values are interpreted relative to that.  Used by the
1717    if-conversion code as max instruction count.  */
1718 /* ??? This requires investigation.  The primary effect might be how
1719    many additional insn groups we run into, vs how good the dynamic
1720    branch predictor is.  */
1721
1722 #define BRANCH_COST 6
1723
1724 /* Define this macro as a C expression which is nonzero if accessing less than
1725    a word of memory (i.e. a `char' or a `short') is no faster than accessing a
1726    word of memory.  */
1727
1728 #define SLOW_BYTE_ACCESS 1
1729
1730 /* Define this macro if it is as good or better to call a constant function
1731    address than to call an address kept in a register.
1732
1733    Indirect function calls are more expensive that direct function calls, so
1734    don't cse function addresses.  */
1735
1736 #define NO_FUNCTION_CSE
1737
1738 \f
1739 /* Dividing the output into sections.  */
1740
1741 /* A C expression whose value is a string containing the assembler operation
1742    that should precede instructions and read-only data.  */
1743
1744 #define TEXT_SECTION_ASM_OP "\t.text"
1745
1746 /* A C expression whose value is a string containing the assembler operation to
1747    identify the following data as writable initialized data.  */
1748
1749 #define DATA_SECTION_ASM_OP "\t.data"
1750
1751 /* If defined, a C expression whose value is a string containing the assembler
1752    operation to identify the following data as uninitialized global data.  */
1753
1754 #define BSS_SECTION_ASM_OP "\t.bss"
1755
1756 #define ENCODE_SECTION_INFO_CHAR '@'
1757
1758 #define IA64_DEFAULT_GVALUE 8
1759 \f
1760 /* Position Independent Code.  */
1761
1762 /* The register number of the register used to address a table of static data
1763    addresses in memory.  */
1764
1765 /* ??? Should modify ia64.md to use pic_offset_table_rtx instead of
1766    gen_rtx_REG (DImode, 1).  */
1767
1768 /* ??? Should we set flag_pic?  Probably need to define
1769    LEGITIMIZE_PIC_OPERAND_P to make that work.  */
1770
1771 #define PIC_OFFSET_TABLE_REGNUM GR_REG (1)
1772
1773 /* Define this macro if the register defined by `PIC_OFFSET_TABLE_REGNUM' is
1774    clobbered by calls.  */
1775
1776 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED
1777
1778 \f
1779 /* The Overall Framework of an Assembler File.  */
1780
1781 /* A C string constant describing how to begin a comment in the target
1782    assembler language.  The compiler assumes that the comment will end at the
1783    end of the line.  */
1784
1785 #define ASM_COMMENT_START "//"
1786
1787 /* A C string constant for text to be output before each `asm' statement or
1788    group of consecutive ones.  */
1789
1790 /* ??? This won't work with the Intel assembler, because it does not accept
1791    # as a comment start character.  However, //APP does not work in gas, so we
1792    can't use that either.  Same problem for ASM_APP_OFF below.  */
1793
1794 #define ASM_APP_ON "#APP\n"
1795
1796 /* A C string constant for text to be output after each `asm' statement or
1797    group of consecutive ones.  */
1798
1799 #define ASM_APP_OFF "#NO_APP\n"
1800
1801 \f
1802 /* Output of Data.  */
1803
1804 /* This is how to output an assembler line defining a `char' constant
1805    to an xdata segment.  */
1806
1807 #define ASM_OUTPUT_XDATA_CHAR(FILE, SECTION, VALUE)                     \
1808 do {                                                                    \
1809   fprintf (FILE, "\t.xdata1\t\"%s\", ", SECTION);                       \
1810   output_addr_const (FILE, (VALUE));                                    \
1811   fprintf (FILE, "\n");                                                 \
1812 } while (0)
1813
1814 /* This is how to output an assembler line defining a `short' constant
1815    to an xdata segment.  */
1816
1817 #define ASM_OUTPUT_XDATA_SHORT(FILE, SECTION, VALUE)                    \
1818 do {                                                                    \
1819   fprintf (FILE, "\t.xdata2\t\"%s\", ", SECTION);                       \
1820   output_addr_const (FILE, (VALUE));                                    \
1821   fprintf (FILE, "\n");                                                 \
1822 } while (0)
1823
1824 /* This is how to output an assembler line defining an `int' constant
1825    to an xdata segment.  We also handle symbol output here.  */
1826
1827 /* ??? For ILP32, also need to handle function addresses here.  */
1828
1829 #define ASM_OUTPUT_XDATA_INT(FILE, SECTION, VALUE)                      \
1830 do {                                                                    \
1831   fprintf (FILE, "\t.xdata4\t\"%s\", ", SECTION);                       \
1832   output_addr_const (FILE, (VALUE));                                    \
1833   fprintf (FILE, "\n");                                                 \
1834 } while (0)
1835
1836 /* This is how to output an assembler line defining a `long' constant
1837    to an xdata segment.  We also handle symbol output here.  */
1838
1839 #define ASM_OUTPUT_XDATA_DOUBLE_INT(FILE, SECTION, VALUE)               \
1840 do {                                                                    \
1841   int need_closing_paren = 0;                                           \
1842   fprintf (FILE, "\t.xdata8\t\"%s\", ", SECTION);                       \
1843   if (!(TARGET_NO_PIC || TARGET_AUTO_PIC)                               \
1844       && GET_CODE (VALUE) == SYMBOL_REF)                                \
1845     {                                                                   \
1846       fprintf (FILE, SYMBOL_REF_FLAG (VALUE) ? "@fptr(" : "@segrel(");  \
1847       need_closing_paren = 1;                                           \
1848     }                                                                   \
1849   output_addr_const (FILE, VALUE);                                      \
1850   if (need_closing_paren)                                               \
1851     fprintf (FILE, ")");                                                \
1852   fprintf (FILE, "\n");                                                 \
1853 } while (0)
1854
1855
1856 \f
1857 /* Output of Uninitialized Variables.  */
1858
1859 /* This is all handled by svr4.h.  */
1860
1861 \f
1862 /* Output and Generation of Labels.  */
1863
1864 /* A C statement (sans semicolon) to output to the stdio stream STREAM the
1865    assembler definition of a label named NAME.  */
1866
1867 /* See the ASM_OUTPUT_LABELREF definition in sysv4.h for an explanation of
1868    why ia64_asm_output_label exists.  */
1869
1870 extern int ia64_asm_output_label;
1871 #define ASM_OUTPUT_LABEL(STREAM, NAME)                                  \
1872 do {                                                                    \
1873   ia64_asm_output_label = 1;                                            \
1874   assemble_name (STREAM, NAME);                                         \
1875   fputs (":\n", STREAM);                                                \
1876   ia64_asm_output_label = 0;                                            \
1877 } while (0)
1878
1879 /* Globalizing directive for a label.  */
1880 #define GLOBAL_ASM_OP "\t.global "
1881
1882 /* A C statement (sans semicolon) to output to the stdio stream STREAM any text
1883    necessary for declaring the name of an external symbol named NAME which is
1884    referenced in this compilation but not defined.  */
1885
1886 #define ASM_OUTPUT_EXTERNAL(FILE, DECL, NAME) \
1887   ia64_asm_output_external (FILE, DECL, NAME)
1888
1889 /* A C statement to store into the string STRING a label whose name is made
1890    from the string PREFIX and the number NUM.  */
1891
1892 #define ASM_GENERATE_INTERNAL_LABEL(LABEL, PREFIX, NUM) \
1893 do {                                                                    \
1894   sprintf (LABEL, "*.%s%d", PREFIX, NUM);                               \
1895 } while (0)
1896
1897 /* A C expression to assign to OUTVAR (which is a variable of type `char *') a
1898    newly allocated string made from the string NAME and the number NUMBER, with
1899    some suitable punctuation added.  */
1900
1901 /* ??? Not sure if using a ? in the name for Intel as is safe.  */
1902
1903 #define ASM_FORMAT_PRIVATE_NAME(OUTVAR, NAME, NUMBER)                   \
1904 do {                                                                    \
1905   (OUTVAR) = (char *) alloca (strlen (NAME) + 12);                      \
1906   sprintf (OUTVAR, "%s%c%ld", (NAME), (TARGET_GNU_AS ? '.' : '?'),      \
1907            (long)(NUMBER));                                             \
1908 } while (0)
1909
1910 /* A C statement to output to the stdio stream STREAM assembler code which
1911    defines (equates) the symbol NAME to have the value VALUE.  */
1912
1913 #define ASM_OUTPUT_DEF(STREAM, NAME, VALUE) \
1914 do {                                                                    \
1915   assemble_name (STREAM, NAME);                                         \
1916   fputs (" = ", STREAM);                                                \
1917   assemble_name (STREAM, VALUE);                                        \
1918   fputc ('\n', STREAM);                                                 \
1919 } while (0)
1920
1921 \f
1922 /* Macros Controlling Initialization Routines.  */
1923
1924 /* This is handled by svr4.h and sysv4.h.  */
1925
1926 \f
1927 /* Output of Assembler Instructions.  */
1928
1929 /* A C initializer containing the assembler's names for the machine registers,
1930    each one as a C string constant.  */
1931
1932 #define REGISTER_NAMES \
1933 {                                                                       \
1934   /* General registers.  */                                             \
1935   "r0", "r1", "r2", "r3", "r4", "r5", "r6", "r7", "r8", "r9",           \
1936   "r10", "r11", "r12", "r13", "r14", "r15", "r16", "r17", "r18", "r19", \
1937   "r20", "r21", "r22", "r23", "r24", "r25", "r26", "r27", "r28", "r29", \
1938   "r30", "r31",                                                         \
1939   /* Local registers.  */                                               \
1940   "loc0", "loc1", "loc2", "loc3", "loc4", "loc5", "loc6", "loc7",       \
1941   "loc8", "loc9", "loc10","loc11","loc12","loc13","loc14","loc15",      \
1942   "loc16","loc17","loc18","loc19","loc20","loc21","loc22","loc23",      \
1943   "loc24","loc25","loc26","loc27","loc28","loc29","loc30","loc31",      \
1944   "loc32","loc33","loc34","loc35","loc36","loc37","loc38","loc39",      \
1945   "loc40","loc41","loc42","loc43","loc44","loc45","loc46","loc47",      \
1946   "loc48","loc49","loc50","loc51","loc52","loc53","loc54","loc55",      \
1947   "loc56","loc57","loc58","loc59","loc60","loc61","loc62","loc63",      \
1948   "loc64","loc65","loc66","loc67","loc68","loc69","loc70","loc71",      \
1949   "loc72","loc73","loc74","loc75","loc76","loc77","loc78","loc79",      \
1950   /* Input registers.  */                                               \
1951   "in0",  "in1",  "in2",  "in3",  "in4",  "in5",  "in6",  "in7",        \
1952   /* Output registers.  */                                              \
1953   "out0", "out1", "out2", "out3", "out4", "out5", "out6", "out7",       \
1954   /* Floating-point registers.  */                                      \
1955   "f0", "f1", "f2", "f3", "f4", "f5", "f6", "f7", "f8", "f9",           \
1956   "f10", "f11", "f12", "f13", "f14", "f15", "f16", "f17", "f18", "f19", \
1957   "f20", "f21", "f22", "f23", "f24", "f25", "f26", "f27", "f28", "f29", \
1958   "f30", "f31", "f32", "f33", "f34", "f35", "f36", "f37", "f38", "f39", \
1959   "f40", "f41", "f42", "f43", "f44", "f45", "f46", "f47", "f48", "f49", \
1960   "f50", "f51", "f52", "f53", "f54", "f55", "f56", "f57", "f58", "f59", \
1961   "f60", "f61", "f62", "f63", "f64", "f65", "f66", "f67", "f68", "f69", \
1962   "f70", "f71", "f72", "f73", "f74", "f75", "f76", "f77", "f78", "f79", \
1963   "f80", "f81", "f82", "f83", "f84", "f85", "f86", "f87", "f88", "f89", \
1964   "f90", "f91", "f92", "f93", "f94", "f95", "f96", "f97", "f98", "f99", \
1965   "f100","f101","f102","f103","f104","f105","f106","f107","f108","f109",\
1966   "f110","f111","f112","f113","f114","f115","f116","f117","f118","f119",\
1967   "f120","f121","f122","f123","f124","f125","f126","f127",              \
1968   /* Predicate registers.  */                                           \
1969   "p0", "p1", "p2", "p3", "p4", "p5", "p6", "p7", "p8", "p9",           \
1970   "p10", "p11", "p12", "p13", "p14", "p15", "p16", "p17", "p18", "p19", \
1971   "p20", "p21", "p22", "p23", "p24", "p25", "p26", "p27", "p28", "p29", \
1972   "p30", "p31", "p32", "p33", "p34", "p35", "p36", "p37", "p38", "p39", \
1973   "p40", "p41", "p42", "p43", "p44", "p45", "p46", "p47", "p48", "p49", \
1974   "p50", "p51", "p52", "p53", "p54", "p55", "p56", "p57", "p58", "p59", \
1975   "p60", "p61", "p62", "p63",                                           \
1976   /* Branch registers.  */                                              \
1977   "b0", "b1", "b2", "b3", "b4", "b5", "b6", "b7",                       \
1978   /* Frame pointer.  Return address.  */                                \
1979   "sfp", "retaddr", "ar.ccv", "ar.unat", "ar.pfs", "ar.lc", "ar.ec",    \
1980 }
1981
1982 /* If defined, a C initializer for an array of structures containing a name and
1983    a register number.  This macro defines additional names for hard registers,
1984    thus allowing the `asm' option in declarations to refer to registers using
1985    alternate names.  */
1986
1987 #define ADDITIONAL_REGISTER_NAMES \
1988 {                                                                       \
1989   { "gp", R_GR (1) },                                                   \
1990   { "sp", R_GR (12) },                                                  \
1991   { "in0", IN_REG (0) },                                                \
1992   { "in1", IN_REG (1) },                                                \
1993   { "in2", IN_REG (2) },                                                \
1994   { "in3", IN_REG (3) },                                                \
1995   { "in4", IN_REG (4) },                                                \
1996   { "in5", IN_REG (5) },                                                \
1997   { "in6", IN_REG (6) },                                                \
1998   { "in7", IN_REG (7) },                                                \
1999   { "out0", OUT_REG (0) },                                              \
2000   { "out1", OUT_REG (1) },                                              \
2001   { "out2", OUT_REG (2) },                                              \
2002   { "out3", OUT_REG (3) },                                              \
2003   { "out4", OUT_REG (4) },                                              \
2004   { "out5", OUT_REG (5) },                                              \
2005   { "out6", OUT_REG (6) },                                              \
2006   { "out7", OUT_REG (7) },                                              \
2007   { "loc0", LOC_REG (0) },                                              \
2008   { "loc1", LOC_REG (1) },                                              \
2009   { "loc2", LOC_REG (2) },                                              \
2010   { "loc3", LOC_REG (3) },                                              \
2011   { "loc4", LOC_REG (4) },                                              \
2012   { "loc5", LOC_REG (5) },                                              \
2013   { "loc6", LOC_REG (6) },                                              \
2014   { "loc7", LOC_REG (7) },                                              \
2015   { "loc8", LOC_REG (8) },                                              \
2016   { "loc9", LOC_REG (9) },                                              \
2017   { "loc10", LOC_REG (10) },                                            \
2018   { "loc11", LOC_REG (11) },                                            \
2019   { "loc12", LOC_REG (12) },                                            \
2020   { "loc13", LOC_REG (13) },                                            \
2021   { "loc14", LOC_REG (14) },                                            \
2022   { "loc15", LOC_REG (15) },                                            \
2023   { "loc16", LOC_REG (16) },                                            \
2024   { "loc17", LOC_REG (17) },                                            \
2025   { "loc18", LOC_REG (18) },                                            \
2026   { "loc19", LOC_REG (19) },                                            \
2027   { "loc20", LOC_REG (20) },                                            \
2028   { "loc21", LOC_REG (21) },                                            \
2029   { "loc22", LOC_REG (22) },                                            \
2030   { "loc23", LOC_REG (23) },                                            \
2031   { "loc24", LOC_REG (24) },                                            \
2032   { "loc25", LOC_REG (25) },                                            \
2033   { "loc26", LOC_REG (26) },                                            \
2034   { "loc27", LOC_REG (27) },                                            \
2035   { "loc28", LOC_REG (28) },                                            \
2036   { "loc29", LOC_REG (29) },                                            \
2037   { "loc30", LOC_REG (30) },                                            \
2038   { "loc31", LOC_REG (31) },                                            \
2039   { "loc32", LOC_REG (32) },                                            \
2040   { "loc33", LOC_REG (33) },                                            \
2041   { "loc34", LOC_REG (34) },                                            \
2042   { "loc35", LOC_REG (35) },                                            \
2043   { "loc36", LOC_REG (36) },                                            \
2044   { "loc37", LOC_REG (37) },                                            \
2045   { "loc38", LOC_REG (38) },                                            \
2046   { "loc39", LOC_REG (39) },                                            \
2047   { "loc40", LOC_REG (40) },                                            \
2048   { "loc41", LOC_REG (41) },                                            \
2049   { "loc42", LOC_REG (42) },                                            \
2050   { "loc43", LOC_REG (43) },                                            \
2051   { "loc44", LOC_REG (44) },                                            \
2052   { "loc45", LOC_REG (45) },                                            \
2053   { "loc46", LOC_REG (46) },                                            \
2054   { "loc47", LOC_REG (47) },                                            \
2055   { "loc48", LOC_REG (48) },                                            \
2056   { "loc49", LOC_REG (49) },                                            \
2057   { "loc50", LOC_REG (50) },                                            \
2058   { "loc51", LOC_REG (51) },                                            \
2059   { "loc52", LOC_REG (52) },                                            \
2060   { "loc53", LOC_REG (53) },                                            \
2061   { "loc54", LOC_REG (54) },                                            \
2062   { "loc55", LOC_REG (55) },                                            \
2063   { "loc56", LOC_REG (56) },                                            \
2064   { "loc57", LOC_REG (57) },                                            \
2065   { "loc58", LOC_REG (58) },                                            \
2066   { "loc59", LOC_REG (59) },                                            \
2067   { "loc60", LOC_REG (60) },                                            \
2068   { "loc61", LOC_REG (61) },                                            \
2069   { "loc62", LOC_REG (62) },                                            \
2070   { "loc63", LOC_REG (63) },                                            \
2071   { "loc64", LOC_REG (64) },                                            \
2072   { "loc65", LOC_REG (65) },                                            \
2073   { "loc66", LOC_REG (66) },                                            \
2074   { "loc67", LOC_REG (67) },                                            \
2075   { "loc68", LOC_REG (68) },                                            \
2076   { "loc69", LOC_REG (69) },                                            \
2077   { "loc70", LOC_REG (70) },                                            \
2078   { "loc71", LOC_REG (71) },                                            \
2079   { "loc72", LOC_REG (72) },                                            \
2080   { "loc73", LOC_REG (73) },                                            \
2081   { "loc74", LOC_REG (74) },                                            \
2082   { "loc75", LOC_REG (75) },                                            \
2083   { "loc76", LOC_REG (76) },                                            \
2084   { "loc77", LOC_REG (77) },                                            \
2085   { "loc78", LOC_REG (78) },                                            \
2086   { "loc79", LOC_REG (79) },                                            \
2087 }
2088
2089 /* A C compound statement to output to stdio stream STREAM the assembler syntax
2090    for an instruction operand X.  X is an RTL expression.  */
2091
2092 #define PRINT_OPERAND(STREAM, X, CODE) \
2093   ia64_print_operand (STREAM, X, CODE)
2094
2095 /* A C expression which evaluates to true if CODE is a valid punctuation
2096    character for use in the `PRINT_OPERAND' macro.  */
2097
2098 /* ??? Keep this around for now, as we might need it later.  */
2099
2100 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2101   ((CODE) == '+' || (CODE) == ',')
2102
2103 /* A C compound statement to output to stdio stream STREAM the assembler syntax
2104    for an instruction operand that is a memory reference whose address is X.  X
2105    is an RTL expression.  */
2106
2107 #define PRINT_OPERAND_ADDRESS(STREAM, X) \
2108   ia64_print_operand_address (STREAM, X)
2109
2110 /* If defined, C string expressions to be used for the `%R', `%L', `%U', and
2111    `%I' options of `asm_fprintf' (see `final.c').  */
2112
2113 #define REGISTER_PREFIX ""
2114 #define LOCAL_LABEL_PREFIX "."
2115 #define USER_LABEL_PREFIX ""
2116 #define IMMEDIATE_PREFIX ""
2117
2118 \f
2119 /* Output of dispatch tables.  */
2120
2121 /* This macro should be provided on machines where the addresses in a dispatch
2122    table are relative to the table's own address.  */
2123
2124 /* ??? Depends on the pointer size.  */
2125
2126 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, BODY, VALUE, REL) \
2127   fprintf (STREAM, "\tdata8 @pcrel(.L%d)\n", VALUE)
2128
2129 /* This is how to output an element of a case-vector that is absolute.
2130    (Ia64 does not use such vectors, but we must define this macro anyway.)  */
2131
2132 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE) abort ()
2133
2134 /* Jump tables only need 8 byte alignment.  */
2135
2136 #define ADDR_VEC_ALIGN(ADDR_VEC) 3
2137
2138 \f
2139 /* Assembler Commands for Exception Regions.  */
2140
2141 /* Select a format to encode pointers in exception handling data.  CODE
2142    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2143    true if the symbol may be affected by dynamic relocations.  */
2144 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)       \
2145   (((CODE) == 1 ? DW_EH_PE_textrel : DW_EH_PE_datarel)  \
2146    | ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_udata8)
2147
2148 /* Handle special EH pointer encodings.  Absolute, pc-relative, and
2149    indirect are handled automatically.  */
2150 #define ASM_MAYBE_OUTPUT_ENCODED_ADDR_RTX(FILE, ENCODING, SIZE, ADDR, DONE) \
2151   do {                                                                  \
2152     const char *reltag = NULL;                                          \
2153     if (((ENCODING) & 0xF0) == DW_EH_PE_textrel)                        \
2154       reltag = "@segrel(";                                              \
2155     else if (((ENCODING) & 0xF0) == DW_EH_PE_datarel)                   \
2156       reltag = "@gprel(";                                               \
2157     if (reltag)                                                         \
2158       {                                                                 \
2159         fputs (integer_asm_op (SIZE, FALSE), FILE);                     \
2160         fputs (reltag, FILE);                                           \
2161         assemble_name (FILE, XSTR (ADDR, 0));                           \
2162         fputc (')', FILE);                                              \
2163         goto DONE;                                                      \
2164       }                                                                 \
2165   } while (0)
2166
2167 \f
2168 /* Assembler Commands for Alignment.  */
2169
2170 /* ??? Investigate.  */
2171
2172 /* The alignment (log base 2) to put in front of LABEL, which follows
2173    a BARRIER.  */
2174
2175 /* #define LABEL_ALIGN_AFTER_BARRIER(LABEL) */
2176
2177 /* The desired alignment for the location counter at the beginning
2178    of a loop.  */
2179
2180 /* #define LOOP_ALIGN(LABEL) */
2181
2182 /* Define this macro if `ASM_OUTPUT_SKIP' should not be used in the text
2183    section because it fails put zeros in the bytes that are skipped.  */
2184
2185 #define ASM_NO_SKIP_IN_TEXT 1
2186
2187 /* A C statement to output to the stdio stream STREAM an assembler command to
2188    advance the location counter to a multiple of 2 to the POWER bytes.  */
2189
2190 #define ASM_OUTPUT_ALIGN(STREAM, POWER) \
2191   fprintf (STREAM, "\t.align %d\n", 1<<(POWER))
2192
2193 \f
2194 /* Macros Affecting all Debug Formats.  */
2195
2196 /* This is handled in svr4.h and sysv4.h.  */
2197
2198 \f
2199 /* Specific Options for DBX Output.  */
2200
2201 /* This is handled by dbxelf.h which is included by svr4.h.  */
2202
2203 \f
2204 /* Open ended Hooks for DBX Output.  */
2205
2206 /* Likewise.  */
2207
2208 \f
2209 /* File names in DBX format.  */
2210
2211 /* Likewise.  */
2212
2213 \f
2214 /* Macros for SDB and Dwarf Output.  */
2215
2216 /* Define this macro if GNU CC should produce dwarf version 2 format debugging
2217    output in response to the `-g' option.  */
2218
2219 #define DWARF2_DEBUGGING_INFO 1
2220
2221 #define DWARF2_ASM_LINE_DEBUG_INFO (TARGET_DWARF2_ASM)
2222
2223 /* Use tags for debug info labels, so that they don't break instruction
2224    bundles.  This also avoids getting spurious DV warnings from the
2225    assembler.  This is similar to ASM_OUTPUT_INTERNAL_LABEL, except that we
2226    add brackets around the label.  */
2227
2228 #define ASM_OUTPUT_DEBUG_LABEL(FILE, PREFIX, NUM) \
2229   fprintf (FILE, "[.%s%d:]\n", PREFIX, NUM)
2230
2231 /* Use section-relative relocations for debugging offsets.  Unlike other
2232    targets that fake this by putting the section VMA at 0, IA-64 has
2233    proper relocations for them.  */
2234 #define ASM_OUTPUT_DWARF_OFFSET(FILE, SIZE, LABEL)      \
2235   do {                                                  \
2236     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2237     fputs ("@secrel(", FILE);                           \
2238     assemble_name (FILE, LABEL);                        \
2239     fputc (')', FILE);                                  \
2240   } while (0)
2241
2242 /* Emit a PC-relative relocation.  */
2243 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
2244   do {                                                  \
2245     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2246     fputs ("@pcrel(", FILE);                            \
2247     assemble_name (FILE, LABEL);                        \
2248     fputc (')', FILE);                                  \
2249   } while (0)
2250 \f
2251 /* Register Renaming Parameters.  */
2252
2253 /* A C expression that is nonzero if hard register number REGNO2 can be
2254    considered for use as a rename register for REGNO1 */
2255
2256 #define HARD_REGNO_RENAME_OK(REGNO1,REGNO2) \
2257   ia64_hard_regno_rename_ok((REGNO1), (REGNO2))
2258
2259 \f
2260 /* Miscellaneous Parameters.  */
2261
2262 /* Define this if you have defined special-purpose predicates in the file
2263    `MACHINE.c'.  For each predicate, list all rtl codes that can be in
2264    expressions matched by the predicate.  */
2265
2266 #define PREDICATE_CODES \
2267 { "call_operand", {SUBREG, REG, SYMBOL_REF}},                           \
2268 { "got_symbolic_operand", {SYMBOL_REF, CONST, LABEL_REF}},              \
2269 { "sdata_symbolic_operand", {SYMBOL_REF, CONST}},                       \
2270 { "symbolic_operand", {SYMBOL_REF, CONST, LABEL_REF}},                  \
2271 { "function_operand", {SYMBOL_REF}},                                    \
2272 { "setjmp_operand", {SYMBOL_REF}},                                      \
2273 { "destination_operand", {SUBREG, REG, MEM}},                           \
2274 { "not_postinc_memory_operand", {MEM}},                                 \
2275 { "move_operand", {SUBREG, REG, MEM, CONST_INT, CONST_DOUBLE,           \
2276                      CONSTANT_P_RTX, SYMBOL_REF, CONST, LABEL_REF}},    \
2277 { "gr_register_operand", {SUBREG, REG}},                                \
2278 { "fr_register_operand", {SUBREG, REG}},                                \
2279 { "grfr_register_operand", {SUBREG, REG}},                              \
2280 { "gr_nonimmediate_operand", {SUBREG, REG, MEM}},                       \
2281 { "fr_nonimmediate_operand", {SUBREG, REG, MEM}},                       \
2282 { "grfr_nonimmediate_operand", {SUBREG, REG, MEM}},                     \
2283 { "gr_reg_or_0_operand", {SUBREG, REG, CONST_INT}},                     \
2284 { "gr_reg_or_5bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2285 { "gr_reg_or_6bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2286 { "gr_reg_or_8bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2287 { "grfr_reg_or_8bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2288 { "gr_reg_or_8bit_adjusted_operand", {SUBREG, REG, CONST_INT,           \
2289                                      CONSTANT_P_RTX}},                  \
2290 { "gr_reg_or_8bit_and_adjusted_operand", {SUBREG, REG, CONST_INT,       \
2291                                          CONSTANT_P_RTX}},              \
2292 { "gr_reg_or_14bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2293 { "gr_reg_or_22bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2294 { "shift_count_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},     \
2295 { "shift_32bit_count_operand", {SUBREG, REG, CONST_INT,                 \
2296                                   CONSTANT_P_RTX}},                     \
2297 { "shladd_operand", {CONST_INT}},                                       \
2298 { "fetchadd_operand", {CONST_INT}},                                     \
2299 { "fr_reg_or_fp01_operand", {SUBREG, REG, CONST_DOUBLE}},               \
2300 { "normal_comparison_operator", {EQ, NE, GT, LE, GTU, LEU}},            \
2301 { "adjusted_comparison_operator", {LT, GE, LTU, GEU}},                  \
2302 { "signed_inequality_operator", {GE, GT, LE, LT}},                      \
2303 { "predicate_operator", {NE, EQ}},                                      \
2304 { "condop_operator", {PLUS, MINUS, IOR, XOR, AND}},                     \
2305 { "ar_lc_reg_operand", {REG}},                                          \
2306 { "ar_ccv_reg_operand", {REG}},                                         \
2307 { "ar_pfs_reg_operand", {REG}},                                         \
2308 { "general_tfmode_operand", {SUBREG, REG, CONST_DOUBLE, MEM}},          \
2309 { "destination_tfmode_operand", {SUBREG, REG, MEM}},                    \
2310 { "tfreg_or_fp01_operand", {REG, CONST_DOUBLE}},                        \
2311 { "basereg_operand", {SUBREG, REG}},
2312
2313 /* An alias for a machine mode name.  This is the machine mode that elements of
2314    a jump-table should have.  */
2315
2316 #define CASE_VECTOR_MODE Pmode
2317
2318 /* Define as C expression which evaluates to nonzero if the tablejump
2319    instruction expects the table to contain offsets from the address of the
2320    table.  */
2321
2322 #define CASE_VECTOR_PC_RELATIVE 1
2323
2324 /* Define this macro if operations between registers with integral mode smaller
2325    than a word are always performed on the entire register.  */
2326
2327 #define WORD_REGISTER_OPERATIONS
2328
2329 /* Define this macro to be a C expression indicating when insns that read
2330    memory in MODE, an integral mode narrower than a word, set the bits outside
2331    of MODE to be either the sign-extension or the zero-extension of the data
2332    read.  */
2333
2334 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2335
2336 /* The maximum number of bytes that a single instruction can move quickly from
2337    memory to memory.  */
2338 #define MOVE_MAX 8
2339
2340 /* A C expression which is nonzero if on this machine it is safe to "convert"
2341    an integer of INPREC bits to one of OUTPREC bits (where OUTPREC is smaller
2342    than INPREC) by merely operating on it as if it had only OUTPREC bits.  */
2343
2344 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2345
2346 /* A C expression describing the value returned by a comparison operator with
2347    an integral mode and stored by a store-flag instruction (`sCOND') when the
2348    condition is true.  */
2349
2350 /* ??? Investigate using -1 instead of 1.  */
2351
2352 #define STORE_FLAG_VALUE 1
2353
2354 /* An alias for the machine mode for pointers.  */
2355
2356 /* ??? This would change if we had ILP32 support.  */
2357
2358 #define Pmode DImode
2359
2360 /* An alias for the machine mode used for memory references to functions being
2361    called, in `call' RTL expressions.  */
2362
2363 #define FUNCTION_MODE Pmode
2364
2365 /* Define this macro to handle System V style pragmas: #pragma pack and
2366    #pragma weak.  Note, #pragma weak will only be supported if SUPPORT_WEAK is
2367    defined.  */
2368
2369 /* If this architecture supports prefetch, define this to be the number of
2370    prefetch commands that can be executed in parallel.
2371
2372    ??? This number is bogus and needs to be replaced before the value is
2373    actually used in optimizations.  */
2374
2375 #define SIMULTANEOUS_PREFETCHES 6
2376
2377 /* If this architecture supports prefetch, define this to be the size of
2378    the cache line that is prefetched.  */
2379
2380 #define PREFETCH_BLOCK 32
2381
2382 #define HANDLE_SYSV_PRAGMA
2383
2384 /* In rare cases, correct code generation requires extra machine dependent
2385    processing between the second jump optimization pass and delayed branch
2386    scheduling.  On those machines, define this macro as a C statement to act on
2387    the code starting at INSN.  */
2388
2389 #define MACHINE_DEPENDENT_REORG(INSN) ia64_reorg (INSN)
2390
2391 /* A C expression for the maximum number of instructions to execute via
2392    conditional execution instructions instead of a branch.  A value of
2393    BRANCH_COST+1 is the default if the machine does not use
2394    cc0, and 1 if it does use cc0.  */
2395 /* ??? Investigate.  */
2396 #define MAX_CONDITIONAL_EXECUTE 12
2397
2398 extern int ia64_final_schedule;
2399
2400 #define IA64_UNWIND_INFO        1
2401 #define IA64_UNWIND_EMIT(f,i)   process_for_unwind_directive (f,i)
2402
2403 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 15 : INVALID_REGNUM)
2404
2405 /* This function contains machine specific function data.  */
2406 struct machine_function GTY(())
2407 {
2408   /* The new stack pointer when unwinding from EH.  */
2409   rtx ia64_eh_epilogue_sp;
2410
2411   /* The new bsp value when unwinding from EH.  */
2412   rtx ia64_eh_epilogue_bsp;
2413
2414   /* The GP value save register.  */
2415   rtx ia64_gp_save;
2416
2417   /* The number of varargs registers to save.  */
2418   int n_varargs;
2419 };
2420
2421
2422 enum ia64_builtins
2423 {
2424   IA64_BUILTIN_SYNCHRONIZE,
2425
2426   IA64_BUILTIN_FETCH_AND_ADD_SI,
2427   IA64_BUILTIN_FETCH_AND_SUB_SI,
2428   IA64_BUILTIN_FETCH_AND_OR_SI,
2429   IA64_BUILTIN_FETCH_AND_AND_SI,
2430   IA64_BUILTIN_FETCH_AND_XOR_SI,
2431   IA64_BUILTIN_FETCH_AND_NAND_SI,
2432
2433   IA64_BUILTIN_ADD_AND_FETCH_SI,
2434   IA64_BUILTIN_SUB_AND_FETCH_SI,
2435   IA64_BUILTIN_OR_AND_FETCH_SI,
2436   IA64_BUILTIN_AND_AND_FETCH_SI,
2437   IA64_BUILTIN_XOR_AND_FETCH_SI,
2438   IA64_BUILTIN_NAND_AND_FETCH_SI,
2439
2440   IA64_BUILTIN_BOOL_COMPARE_AND_SWAP_SI,
2441   IA64_BUILTIN_VAL_COMPARE_AND_SWAP_SI,
2442
2443   IA64_BUILTIN_SYNCHRONIZE_SI,
2444
2445   IA64_BUILTIN_LOCK_TEST_AND_SET_SI,
2446
2447   IA64_BUILTIN_LOCK_RELEASE_SI,
2448
2449   IA64_BUILTIN_FETCH_AND_ADD_DI,
2450   IA64_BUILTIN_FETCH_AND_SUB_DI,
2451   IA64_BUILTIN_FETCH_AND_OR_DI,
2452   IA64_BUILTIN_FETCH_AND_AND_DI,
2453   IA64_BUILTIN_FETCH_AND_XOR_DI,
2454   IA64_BUILTIN_FETCH_AND_NAND_DI,
2455
2456   IA64_BUILTIN_ADD_AND_FETCH_DI,
2457   IA64_BUILTIN_SUB_AND_FETCH_DI,
2458   IA64_BUILTIN_OR_AND_FETCH_DI,
2459   IA64_BUILTIN_AND_AND_FETCH_DI,
2460   IA64_BUILTIN_XOR_AND_FETCH_DI,
2461   IA64_BUILTIN_NAND_AND_FETCH_DI,
2462
2463   IA64_BUILTIN_BOOL_COMPARE_AND_SWAP_DI,
2464   IA64_BUILTIN_VAL_COMPARE_AND_SWAP_DI,
2465
2466   IA64_BUILTIN_SYNCHRONIZE_DI,
2467
2468   IA64_BUILTIN_LOCK_TEST_AND_SET_DI,
2469
2470   IA64_BUILTIN_LOCK_RELEASE_DI,
2471
2472   IA64_BUILTIN_BSP,
2473   IA64_BUILTIN_FLUSHRS
2474 };
2475
2476 /* Codes for expand_compare_and_swap and expand_swap_and_compare.  */
2477 enum fetchop_code {
2478   IA64_ADD_OP, IA64_SUB_OP, IA64_OR_OP, IA64_AND_OP, IA64_XOR_OP, IA64_NAND_OP
2479 };
2480
2481 #define DONT_USE_BUILTIN_SETJMP
2482
2483 /* Output any profiling code before the prologue.  */
2484
2485 #undef  PROFILE_BEFORE_PROLOGUE
2486 #define PROFILE_BEFORE_PROLOGUE 1
2487
2488 /* End of ia64.h */