OSDN Git Service

74c5465b355c596f04051c35d206b0edc6442913
[pf3gnuchains/gcc-fork.git] / gcc / config / ia64 / ia64.h
1 /* Definitions of target machine GNU compiler.  IA-64 version.
2    Copyright (C) 1999, 2000, 2001, 2002, 2003, 2004
3    Free Software Foundation, Inc.
4    Contributed by James E. Wilson <wilson@cygnus.com> and
5                   David Mosberger <davidm@hpl.hp.com>.
6
7 This file is part of GCC.
8
9 GCC is free software; you can redistribute it and/or modify
10 it under the terms of the GNU General Public License as published by
11 the Free Software Foundation; either version 2, or (at your option)
12 any later version.
13
14 GCC is distributed in the hope that it will be useful,
15 but WITHOUT ANY WARRANTY; without even the implied warranty of
16 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17 GNU General Public License for more details.
18
19 You should have received a copy of the GNU General Public License
20 along with GCC; see the file COPYING.  If not, write to
21 the Free Software Foundation, 59 Temple Place - Suite 330,
22 Boston, MA 02111-1307, USA.  */
23
24 /* ??? Look at ABI group documents for list of preprocessor macros and
25    other features required for ABI compliance.  */
26
27 /* ??? Functions containing a non-local goto target save many registers.  Why?
28    See for instance execute/920428-2.c.  */
29
30 /* ??? Add support for short data/bss sections.  */
31
32 \f
33 /* Run-time target specifications */
34
35 /* Target CPU builtins.  */
36 #define TARGET_CPU_CPP_BUILTINS()               \
37 do {                                            \
38         builtin_assert("cpu=ia64");             \
39         builtin_assert("machine=ia64");         \
40         builtin_define("__ia64");               \
41         builtin_define("__ia64__");             \
42         builtin_define("__itanium__");          \
43         if (TARGET_BIG_ENDIAN)                  \
44           builtin_define("__BIG_ENDIAN__");     \
45 } while (0)
46
47 #define EXTRA_SPECS \
48   { "asm_extra", ASM_EXTRA_SPEC },
49
50 #define CC1_SPEC "%(cc1_cpu) "
51
52 #define ASM_EXTRA_SPEC ""
53
54
55 /* This declaration should be present.  */
56 extern int target_flags;
57
58 /* This series of macros is to allow compiler command arguments to enable or
59    disable the use of optional features of the target machine.  */
60
61 #define MASK_BIG_ENDIAN 0x00000001      /* Generate big endian code.  */
62
63 #define MASK_GNU_AS     0x00000002      /* Generate code for GNU as.  */
64
65 #define MASK_GNU_LD     0x00000004      /* Generate code for GNU ld.  */
66
67 #define MASK_NO_PIC     0x00000008      /* Generate code without GP reg.  */
68
69 #define MASK_VOL_ASM_STOP 0x00000010    /* Emit stop bits for vol ext asm.  */
70
71 #define MASK_ILP32      0x00000020      /* Generate ILP32 code.  */
72
73 #define MASK_B_STEP     0x00000040      /* Emit code for Itanium B step.  */
74
75 #define MASK_REG_NAMES  0x00000080      /* Use in/loc/out register names.  */
76
77 #define MASK_NO_SDATA   0x00000100      /* Disable sdata/scommon/sbss.  */
78
79 #define MASK_CONST_GP   0x00000200      /* treat gp as program-wide constant */
80
81 #define MASK_AUTO_PIC   0x00000400      /* generate automatically PIC */
82
83 #define MASK_INLINE_FLOAT_DIV_LAT 0x00000800 /* inline div, min latency.  */
84
85 #define MASK_INLINE_FLOAT_DIV_THR 0x00001000 /* inline div, max throughput.  */
86
87 #define MASK_INLINE_INT_DIV_LAT   0x00000800 /* inline div, min latency.  */
88
89 #define MASK_INLINE_INT_DIV_THR   0x00001000 /* inline div, max throughput.  */
90
91 #define MASK_INLINE_SQRT_LAT      0x00002000 /* inline sqrt, min latency.  */
92
93 #define MASK_INLINE_SQRT_THR      0x00004000 /* inline sqrt, max throughput. */
94
95 #define MASK_DWARF2_ASM 0x40000000      /* test dwarf2 line info via gas.  */
96
97 #define MASK_EARLY_STOP_BITS 0x00002000 /* tune stop bits for the model.  */
98
99 #define TARGET_BIG_ENDIAN       (target_flags & MASK_BIG_ENDIAN)
100
101 #define TARGET_GNU_AS           (target_flags & MASK_GNU_AS)
102
103 #define TARGET_GNU_LD           (target_flags & MASK_GNU_LD)
104
105 #define TARGET_NO_PIC           (target_flags & MASK_NO_PIC)
106
107 #define TARGET_VOL_ASM_STOP     (target_flags & MASK_VOL_ASM_STOP)
108
109 #define TARGET_ILP32            (target_flags & MASK_ILP32)
110
111 #define TARGET_B_STEP           (target_flags & MASK_B_STEP)
112
113 #define TARGET_REG_NAMES        (target_flags & MASK_REG_NAMES)
114
115 #define TARGET_NO_SDATA         (target_flags & MASK_NO_SDATA)
116
117 #define TARGET_CONST_GP         (target_flags & MASK_CONST_GP)
118
119 #define TARGET_AUTO_PIC         (target_flags & MASK_AUTO_PIC)
120
121 #define TARGET_INLINE_FLOAT_DIV_LAT (target_flags & MASK_INLINE_FLOAT_DIV_LAT)
122
123 #define TARGET_INLINE_FLOAT_DIV_THR (target_flags & MASK_INLINE_FLOAT_DIV_THR)
124
125 #define TARGET_INLINE_INT_DIV_LAT   (target_flags & MASK_INLINE_INT_DIV_LAT)
126
127 #define TARGET_INLINE_INT_DIV_THR   (target_flags & MASK_INLINE_INT_DIV_THR)
128
129 #define TARGET_INLINE_FLOAT_DIV \
130   (target_flags & (MASK_INLINE_FLOAT_DIV_LAT | MASK_INLINE_FLOAT_DIV_THR))
131
132 #define TARGET_INLINE_INT_DIV \
133   (target_flags & (MASK_INLINE_INT_DIV_LAT | MASK_INLINE_INT_DIV_THR))
134
135 #define TARGET_INLINE_SQRT_LAT (target_flags & MASK_INLINE_SQRT_LAT)
136
137 #define TARGET_INLINE_SQRT_THR (target_flags & MASK_INLINE_SQRT_THR)
138
139 #define TARGET_INLINE_SQRT \
140   (target_flags & (MASK_INLINE_SQRT_LAT | MASK_INLINE_SQRT_THR))
141
142 #define TARGET_DWARF2_ASM       (target_flags & MASK_DWARF2_ASM)
143
144 /* If the assembler supports thread-local storage, assume that the
145    system does as well.  If a particular target system has an
146    assembler that supports TLS -- but the rest of the system does not
147    support TLS -- that system should explicit define TARGET_HAVE_TLS
148    to false in its own configuration file.  */
149 #if !defined(TARGET_HAVE_TLS) && defined(HAVE_AS_TLS)
150 #define TARGET_HAVE_TLS true
151 #endif
152
153 extern int ia64_tls_size;
154 #define TARGET_TLS14            (ia64_tls_size == 14)
155 #define TARGET_TLS22            (ia64_tls_size == 22)
156 #define TARGET_TLS64            (ia64_tls_size == 64)
157 #define TARGET_EARLY_STOP_BITS  (target_flags & MASK_EARLY_STOP_BITS)
158
159 #define TARGET_HPUX             0
160 #define TARGET_HPUX_LD          0
161
162 #ifndef HAVE_AS_LTOFFX_LDXMOV_RELOCS
163 #define HAVE_AS_LTOFFX_LDXMOV_RELOCS 0
164 #endif
165
166 /* This macro defines names of command options to set and clear bits in
167    `target_flags'.  Its definition is an initializer with a subgrouping for
168    each command option.  */
169
170 #define TARGET_SWITCHES                                                 \
171 {                                                                       \
172   { "big-endian",       MASK_BIG_ENDIAN,                                \
173       N_("Generate big endian code") },                                 \
174   { "little-endian",    -MASK_BIG_ENDIAN,                               \
175       N_("Generate little endian code") },                              \
176   { "gnu-as",           MASK_GNU_AS,                                    \
177       N_("Generate code for GNU as") },                                 \
178   { "no-gnu-as",        -MASK_GNU_AS,                                   \
179       N_("Generate code for Intel as") },                               \
180   { "gnu-ld",           MASK_GNU_LD,                                    \
181       N_("Generate code for GNU ld") },                                 \
182   { "no-gnu-ld",        -MASK_GNU_LD,                                   \
183       N_("Generate code for Intel ld") },                               \
184   { "no-pic",           MASK_NO_PIC,                                    \
185       N_("Generate code without GP reg") },                             \
186   { "volatile-asm-stop", MASK_VOL_ASM_STOP,                             \
187       N_("Emit stop bits before and after volatile extended asms") },   \
188   { "no-volatile-asm-stop", -MASK_VOL_ASM_STOP,                         \
189       N_("Don't emit stop bits before and after volatile extended asms") }, \
190   { "b-step",           MASK_B_STEP,                                    \
191       N_("Emit code for Itanium (TM) processor B step")},               \
192   { "register-names",   MASK_REG_NAMES,                                 \
193       N_("Use in/loc/out register names")},                             \
194   { "no-sdata",         MASK_NO_SDATA,                                  \
195       N_("Disable use of sdata/scommon/sbss")},                         \
196   { "sdata",            -MASK_NO_SDATA,                                 \
197       N_("Enable use of sdata/scommon/sbss")},                          \
198   { "constant-gp",      MASK_CONST_GP,                                  \
199       N_("gp is constant (but save/restore gp on indirect calls)") },   \
200   { "auto-pic",         MASK_AUTO_PIC,                                  \
201       N_("Generate self-relocatable code") },                           \
202   { "inline-float-divide-min-latency", MASK_INLINE_FLOAT_DIV_LAT,       \
203       N_("Generate inline floating point division, optimize for latency") },\
204   { "inline-float-divide-max-throughput", MASK_INLINE_FLOAT_DIV_THR,    \
205       N_("Generate inline floating point division, optimize for throughput") },\
206   { "inline-int-divide-min-latency", MASK_INLINE_INT_DIV_LAT,           \
207       N_("Generate inline integer division, optimize for latency") },   \
208   { "inline-int-divide-max-throughput", MASK_INLINE_INT_DIV_THR,        \
209       N_("Generate inline integer division, optimize for throughput") },\
210   { "inline-sqrt-min-latency", MASK_INLINE_SQRT_LAT,                    \
211       N_("Generate inline square root, optimize for latency") },        \
212   { "inline-sqrt-max-throughput", MASK_INLINE_SQRT_THR,                 \
213       N_("Generate inline square root, optimize for throughput") },     \
214   { "dwarf2-asm",       MASK_DWARF2_ASM,                                \
215       N_("Enable Dwarf 2 line debug info via GNU as")},                 \
216   { "no-dwarf2-asm",    -MASK_DWARF2_ASM,                               \
217       N_("Disable Dwarf 2 line debug info via GNU as")},                \
218   { "early-stop-bits", MASK_EARLY_STOP_BITS,                            \
219       N_("Enable earlier placing stop bits for better scheduling")},    \
220   { "no-early-stop-bits", -MASK_EARLY_STOP_BITS,                        \
221       N_("Disable earlier placing stop bits")},                         \
222   SUBTARGET_SWITCHES                                                    \
223   { "",                 TARGET_DEFAULT | TARGET_CPU_DEFAULT,            \
224       NULL }                                                            \
225 }
226
227 /* Default target_flags if no switches are specified  */
228
229 #ifndef TARGET_DEFAULT
230 #define TARGET_DEFAULT MASK_DWARF2_ASM
231 #endif
232
233 #ifndef TARGET_CPU_DEFAULT
234 #define TARGET_CPU_DEFAULT 0
235 #endif
236
237 #ifndef SUBTARGET_SWITCHES
238 #define SUBTARGET_SWITCHES
239 #endif
240
241 /* This macro is similar to `TARGET_SWITCHES' but defines names of command
242    options that have values.  Its definition is an initializer with a
243    subgrouping for each command option.  */
244
245 extern const char *ia64_fixed_range_string;
246 extern const char *ia64_tls_size_string;
247
248 /* Which processor to schedule for. The cpu attribute defines a list
249    that mirrors this list, so changes to i64.md must be made at the
250    same time.  */
251
252 enum processor_type
253 {
254   PROCESSOR_ITANIUM,                    /* Original Itanium. */
255   PROCESSOR_ITANIUM2,
256   PROCESSOR_max
257 };
258
259 extern enum processor_type ia64_tune;
260
261 extern const char *ia64_tune_string;
262
263 #define TARGET_OPTIONS \
264 {                                                                       \
265   { "fixed-range=",     &ia64_fixed_range_string,                       \
266       N_("Specify range of registers to make fixed"), 0},               \
267   { "tls-size=",        &ia64_tls_size_string,                          \
268       N_("Specify bit size of immediate TLS offsets"), 0},              \
269   { "tune=",            &ia64_tune_string,                              \
270       N_("Schedule code for given CPU"), 0},                            \
271 }
272
273 /* Sometimes certain combinations of command options do not make sense on a
274    particular target machine.  You can define a macro `OVERRIDE_OPTIONS' to
275    take account of this.  This macro, if defined, is executed once just after
276    all the command options have been parsed.  */
277
278 #define OVERRIDE_OPTIONS ia64_override_options ()
279
280 /* Some machines may desire to change what optimizations are performed for
281    various optimization levels.  This macro, if defined, is executed once just
282    after the optimization level is determined and before the remainder of the
283    command options have been parsed.  Values set in this macro are used as the
284    default values for the other command line options.  */
285
286 /* #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) */
287 \f
288 /* Driver configuration */
289
290 /* A C string constant that tells the GCC driver program options to pass to
291    `cc1'.  It can also specify how to translate options you give to GCC into
292    options for GCC to pass to the `cc1'.  */
293
294 #undef CC1_SPEC
295 #define CC1_SPEC "%{G*}"
296
297 /* A C string constant that tells the GCC driver program options to pass to
298    `cc1plus'.  It can also specify how to translate options you give to GCC
299    into options for GCC to pass to the `cc1plus'.  */
300
301 /* #define CC1PLUS_SPEC "" */
302 \f
303 /* Storage Layout */
304
305 /* Define this macro to have the value 1 if the most significant bit in a byte
306    has the lowest number; otherwise define it to have the value zero.  */
307
308 #define BITS_BIG_ENDIAN 0
309
310 #define BYTES_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
311
312 /* Define this macro to have the value 1 if, in a multiword object, the most
313    significant word has the lowest number.  */
314
315 #define WORDS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
316
317 #if defined(__BIG_ENDIAN__)
318 #define LIBGCC2_WORDS_BIG_ENDIAN 1
319 #else
320 #define LIBGCC2_WORDS_BIG_ENDIAN 0
321 #endif
322
323 #define UNITS_PER_WORD 8
324
325 #define POINTER_SIZE (TARGET_ILP32 ? 32 : 64)
326
327 /* A C expression whose value is zero if pointers that need to be extended
328    from being `POINTER_SIZE' bits wide to `Pmode' are sign-extended and one if
329    they are zero-extended and negative one if there is a ptr_extend operation.
330
331    You need not define this macro if the `POINTER_SIZE' is equal to the width
332    of `Pmode'.  */
333 /* Need this for 32 bit pointers, see hpux.h for setting it.  */
334 /* #define POINTERS_EXTEND_UNSIGNED */
335
336 /* A macro to update MODE and UNSIGNEDP when an object whose type is TYPE and
337    which has the specified mode and signedness is to be stored in a register.
338    This macro is only called when TYPE is a scalar type.  */
339 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)                               \
340 do                                                                      \
341   {                                                                     \
342     if (GET_MODE_CLASS (MODE) == MODE_INT                               \
343         && GET_MODE_SIZE (MODE) < 4)                                    \
344       (MODE) = SImode;                                                  \
345   }                                                                     \
346 while (0)
347
348 #define PARM_BOUNDARY 64
349
350 /* Define this macro if you wish to preserve a certain alignment for the stack
351    pointer.  The definition is a C expression for the desired alignment
352    (measured in bits).  */
353
354 #define STACK_BOUNDARY 128
355
356 /* Align frames on double word boundaries */
357 #ifndef IA64_STACK_ALIGN
358 #define IA64_STACK_ALIGN(LOC) (((LOC) + 15) & ~15)
359 #endif
360
361 #define FUNCTION_BOUNDARY 128
362
363 /* Optional x86 80-bit float, quad-precision 128-bit float, and quad-word
364    128 bit integers all require 128 bit alignment.  */
365 #define BIGGEST_ALIGNMENT 128
366
367 /* If defined, a C expression to compute the alignment for a static variable.
368    TYPE is the data type, and ALIGN is the alignment that the object
369    would ordinarily have.  The value of this macro is used instead of that
370    alignment to align the object.  */
371
372 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
373   (TREE_CODE (TYPE) == ARRAY_TYPE               \
374    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
375    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
376
377 /* If defined, a C expression to compute the alignment given to a constant that
378    is being placed in memory.  CONSTANT is the constant and ALIGN is the
379    alignment that the object would ordinarily have.  The value of this macro is
380    used instead of that alignment to align the object.  */
381
382 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
383   (TREE_CODE (EXP) == STRING_CST        \
384    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
385
386 #define STRICT_ALIGNMENT 1
387
388 /* Define this if you wish to imitate the way many other C compilers handle
389    alignment of bitfields and the structures that contain them.
390    The behavior is that the type written for a bit-field (`int', `short', or
391    other integer type) imposes an alignment for the entire structure, as if the
392    structure really did contain an ordinary field of that type.  In addition,
393    the bit-field is placed within the structure so that it would fit within such
394    a field, not crossing a boundary for it.  */
395 #define PCC_BITFIELD_TYPE_MATTERS 1
396
397 /* An integer expression for the size in bits of the largest integer machine
398    mode that should actually be used.  */
399
400 /* Allow pairs of registers to be used, which is the intent of the default.  */
401 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TImode)
402
403 /* By default, the C++ compiler will use function addresses in the
404    vtable entries.  Setting this nonzero tells the compiler to use
405    function descriptors instead.  The value of this macro says how
406    many words wide the descriptor is (normally 2).  It is assumed
407    that the address of a function descriptor may be treated as a
408    pointer to a function.
409
410    For reasons known only to HP, the vtable entries (as opposed to
411    normal function descriptors) are 16 bytes wide in 32-bit mode as
412    well, even though the 3rd and 4th words are unused.  */
413 #define TARGET_VTABLE_USES_DESCRIPTORS (TARGET_ILP32 ? 4 : 2)
414
415 /* Due to silliness in the HPUX linker, vtable entries must be
416    8-byte aligned even in 32-bit mode.  Rather than create multiple
417    ABIs, force this restriction on everyone else too.  */
418 #define TARGET_VTABLE_ENTRY_ALIGN  64
419
420 /* Due to the above, we need extra padding for the data entries below 0
421    to retain the alignment of the descriptors.  */
422 #define TARGET_VTABLE_DATA_ENTRY_DISTANCE (TARGET_ILP32 ? 2 : 1)
423 \f
424 /* Layout of Source Language Data Types */
425
426 #define INT_TYPE_SIZE 32
427
428 #define SHORT_TYPE_SIZE 16
429
430 #define LONG_TYPE_SIZE (TARGET_ILP32 ? 32 : 64)
431
432 #define MAX_LONG_TYPE_SIZE 64
433
434 #define LONG_LONG_TYPE_SIZE 64
435
436 #define FLOAT_TYPE_SIZE 32
437
438 #define DOUBLE_TYPE_SIZE 64
439
440 /* long double is XFmode normally, TFmode for HPUX.  */
441 #define LONG_DOUBLE_TYPE_SIZE (TARGET_HPUX ? 128 : 96)
442
443 /* We always want the XFmode operations from libgcc2.c.  */
444 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 96
445
446 #define DEFAULT_SIGNED_CHAR 1
447
448 /* A C expression for a string describing the name of the data type to use for
449    size values.  The typedef name `size_t' is defined using the contents of the
450    string.  */
451 /* ??? Needs to be defined for P64 code.  */
452 /* #define SIZE_TYPE */
453
454 /* A C expression for a string describing the name of the data type to use for
455    the result of subtracting two pointers.  The typedef name `ptrdiff_t' is
456    defined using the contents of the string.  See `SIZE_TYPE' above for more
457    information.  */
458 /* ??? Needs to be defined for P64 code.  */
459 /* #define PTRDIFF_TYPE */
460
461 /* A C expression for a string describing the name of the data type to use for
462    wide characters.  The typedef name `wchar_t' is defined using the contents
463    of the string.  See `SIZE_TYPE' above for more information.  */
464 /* #define WCHAR_TYPE */
465
466 /* A C expression for the size in bits of the data type for wide characters.
467    This is used in `cpp', which cannot make use of `WCHAR_TYPE'.  */
468 /* #define WCHAR_TYPE_SIZE */
469
470 \f
471 /* Register Basics */
472
473 /* Number of hardware registers known to the compiler.
474    We have 128 general registers, 128 floating point registers,
475    64 predicate registers, 8 branch registers, one frame pointer,
476    and several "application" registers.  */
477
478 #define FIRST_PSEUDO_REGISTER 334
479
480 /* Ranges for the various kinds of registers.  */
481 #define ADDL_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 3)
482 #define GR_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 127)
483 #define FR_REGNO_P(REGNO) ((REGNO) >= 128 && (REGNO) <= 255)
484 #define PR_REGNO_P(REGNO) ((REGNO) >= 256 && (REGNO) <= 319)
485 #define BR_REGNO_P(REGNO) ((REGNO) >= 320 && (REGNO) <= 327)
486 #define GENERAL_REGNO_P(REGNO) \
487   (GR_REGNO_P (REGNO) || (REGNO) == FRAME_POINTER_REGNUM)
488
489 #define GR_REG(REGNO) ((REGNO) + 0)
490 #define FR_REG(REGNO) ((REGNO) + 128)
491 #define PR_REG(REGNO) ((REGNO) + 256)
492 #define BR_REG(REGNO) ((REGNO) + 320)
493 #define OUT_REG(REGNO) ((REGNO) + 120)
494 #define IN_REG(REGNO) ((REGNO) + 112)
495 #define LOC_REG(REGNO) ((REGNO) + 32)
496
497 #define AR_CCV_REGNUM   329
498 #define AR_UNAT_REGNUM  330
499 #define AR_PFS_REGNUM   331
500 #define AR_LC_REGNUM    332
501 #define AR_EC_REGNUM    333
502
503 #define IN_REGNO_P(REGNO) ((REGNO) >= IN_REG (0) && (REGNO) <= IN_REG (7))
504 #define LOC_REGNO_P(REGNO) ((REGNO) >= LOC_REG (0) && (REGNO) <= LOC_REG (79))
505 #define OUT_REGNO_P(REGNO) ((REGNO) >= OUT_REG (0) && (REGNO) <= OUT_REG (7))
506
507 #define AR_M_REGNO_P(REGNO) ((REGNO) == AR_CCV_REGNUM \
508                              || (REGNO) == AR_UNAT_REGNUM)
509 #define AR_I_REGNO_P(REGNO) ((REGNO) >= AR_PFS_REGNUM \
510                              && (REGNO) < FIRST_PSEUDO_REGISTER)
511 #define AR_REGNO_P(REGNO) ((REGNO) >= AR_CCV_REGNUM \
512                            && (REGNO) < FIRST_PSEUDO_REGISTER)
513
514
515 /* ??? Don't really need two sets of macros.  I like this one better because
516    it is less typing.  */
517 #define R_GR(REGNO) GR_REG (REGNO)
518 #define R_FR(REGNO) FR_REG (REGNO)
519 #define R_PR(REGNO) PR_REG (REGNO)
520 #define R_BR(REGNO) BR_REG (REGNO)
521
522 /* An initializer that says which registers are used for fixed purposes all
523    throughout the compiled code and are therefore not available for general
524    allocation.
525
526    r0: constant 0
527    r1: global pointer (gp)
528    r12: stack pointer (sp)
529    r13: thread pointer (tp)
530    f0: constant 0.0
531    f1: constant 1.0
532    p0: constant true
533    fp: eliminable frame pointer */
534
535 /* The last 16 stacked regs are reserved for the 8 input and 8 output
536    registers.  */
537
538 #define FIXED_REGISTERS \
539 { /* General registers.  */                             \
540   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0,       \
541   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
542   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
543   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
544   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
545   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
546   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
547   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
548   /* Floating-point registers.  */                      \
549   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
550   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
551   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
552   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
553   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
554   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
555   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
556   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
557   /* Predicate registers.  */                           \
558   1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
559   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
560   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
561   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
562   /* Branch registers.  */                              \
563   0, 0, 0, 0, 0, 0, 0, 0,                               \
564   /*FP CCV UNAT PFS LC EC */                            \
565      1,  1,   1,  1, 0, 1                               \
566  }
567
568 /* Like `FIXED_REGISTERS' but has 1 for each register that is clobbered
569    (in general) by function calls as well as for fixed registers.  This
570    macro therefore identifies the registers that are not available for
571    general allocation of values that must live across function calls.  */
572
573 #define CALL_USED_REGISTERS \
574 { /* General registers.  */                             \
575   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
576   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
577   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
578   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
579   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
580   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
581   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
582   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
583   /* Floating-point registers.  */                      \
584   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
585   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
586   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
587   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
588   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
589   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
590   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
591   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
592   /* Predicate registers.  */                           \
593   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
594   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
595   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
596   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
597   /* Branch registers.  */                              \
598   1, 0, 0, 0, 0, 0, 1, 1,                               \
599   /*FP CCV UNAT PFS LC EC */                            \
600      1,  1,   1,  1, 0, 1                               \
601 }
602
603 /* Like `CALL_USED_REGISTERS' but used to overcome a historical
604    problem which makes CALL_USED_REGISTERS *always* include
605    all the FIXED_REGISTERS.  Until this problem has been
606    resolved this macro can be used to overcome this situation.
607    In particular, block_propagate() requires this list
608    be accurate, or we can remove registers which should be live.
609    This macro is used in regs_invalidated_by_call.  */
610
611 #define CALL_REALLY_USED_REGISTERS \
612 { /* General registers.  */                             \
613   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1, 1, 1,       \
614   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
615   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
616   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
617   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
618   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
619   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
620   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
621   /* Floating-point registers.  */                      \
622   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
623   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
624   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
625   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
626   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
627   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
628   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
629   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
630   /* Predicate registers.  */                           \
631   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
632   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
633   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
634   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
635   /* Branch registers.  */                              \
636   1, 0, 0, 0, 0, 0, 1, 1,                               \
637   /*FP CCV UNAT PFS LC EC */                            \
638      0,  1,   0,  1, 0, 0                               \
639 }
640
641
642 /* Define this macro if the target machine has register windows.  This C
643    expression returns the register number as seen by the called function
644    corresponding to the register number OUT as seen by the calling function.
645    Return OUT if register number OUT is not an outbound register.  */
646
647 #define INCOMING_REGNO(OUT) \
648   ((unsigned) ((OUT) - OUT_REG (0)) < 8 ? IN_REG ((OUT) - OUT_REG (0)) : (OUT))
649
650 /* Define this macro if the target machine has register windows.  This C
651    expression returns the register number as seen by the calling function
652    corresponding to the register number IN as seen by the called function.
653    Return IN if register number IN is not an inbound register.  */
654
655 #define OUTGOING_REGNO(IN) \
656   ((unsigned) ((IN) - IN_REG (0)) < 8 ? OUT_REG ((IN) - IN_REG (0)) : (IN))
657
658 /* Define this macro if the target machine has register windows.  This
659    C expression returns true if the register is call-saved but is in the
660    register window.  */
661
662 #define LOCAL_REGNO(REGNO) \
663   (IN_REGNO_P (REGNO) || LOC_REGNO_P (REGNO))
664
665 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
666    return the mode to be used for the comparison.  Must be defined if
667    EXTRA_CC_MODES is defined.  */
668
669 #define SELECT_CC_MODE(OP,X,Y)  CCmode
670 \f
671 /* Order of allocation of registers */
672
673 /* If defined, an initializer for a vector of integers, containing the numbers
674    of hard registers in the order in which GCC should prefer to use them
675    (from most preferred to least).
676
677    If this macro is not defined, registers are used lowest numbered first (all
678    else being equal).
679
680    One use of this macro is on machines where the highest numbered registers
681    must always be saved and the save-multiple-registers instruction supports
682    only sequences of consecutive registers.  On such machines, define
683    `REG_ALLOC_ORDER' to be an initializer that lists the highest numbered
684    allocatable register first.  */
685
686 /* ??? Should the GR return value registers come before or after the rest
687    of the caller-save GRs?  */
688
689 #define REG_ALLOC_ORDER                                                    \
690 {                                                                          \
691   /* Caller-saved general registers.  */                                   \
692   R_GR (14), R_GR (15), R_GR (16), R_GR (17),                              \
693   R_GR (18), R_GR (19), R_GR (20), R_GR (21), R_GR (22), R_GR (23),        \
694   R_GR (24), R_GR (25), R_GR (26), R_GR (27), R_GR (28), R_GR (29),        \
695   R_GR (30), R_GR (31),                                                    \
696   /* Output registers.  */                                                 \
697   R_GR (120), R_GR (121), R_GR (122), R_GR (123), R_GR (124), R_GR (125),  \
698   R_GR (126), R_GR (127),                                                  \
699   /* Caller-saved general registers, also used for return values.  */      \
700   R_GR (8), R_GR (9), R_GR (10), R_GR (11),                                \
701   /* addl caller-saved general registers.  */                              \
702   R_GR (2), R_GR (3),                                                      \
703   /* Caller-saved FP registers.  */                                        \
704   R_FR (6), R_FR (7),                                                      \
705   /* Caller-saved FP registers, used for parameters and return values.  */ \
706   R_FR (8), R_FR (9), R_FR (10), R_FR (11),                                \
707   R_FR (12), R_FR (13), R_FR (14), R_FR (15),                              \
708   /* Rotating caller-saved FP registers.  */                               \
709   R_FR (32), R_FR (33), R_FR (34), R_FR (35),                              \
710   R_FR (36), R_FR (37), R_FR (38), R_FR (39), R_FR (40), R_FR (41),        \
711   R_FR (42), R_FR (43), R_FR (44), R_FR (45), R_FR (46), R_FR (47),        \
712   R_FR (48), R_FR (49), R_FR (50), R_FR (51), R_FR (52), R_FR (53),        \
713   R_FR (54), R_FR (55), R_FR (56), R_FR (57), R_FR (58), R_FR (59),        \
714   R_FR (60), R_FR (61), R_FR (62), R_FR (63), R_FR (64), R_FR (65),        \
715   R_FR (66), R_FR (67), R_FR (68), R_FR (69), R_FR (70), R_FR (71),        \
716   R_FR (72), R_FR (73), R_FR (74), R_FR (75), R_FR (76), R_FR (77),        \
717   R_FR (78), R_FR (79), R_FR (80), R_FR (81), R_FR (82), R_FR (83),        \
718   R_FR (84), R_FR (85), R_FR (86), R_FR (87), R_FR (88), R_FR (89),        \
719   R_FR (90), R_FR (91), R_FR (92), R_FR (93), R_FR (94), R_FR (95),        \
720   R_FR (96), R_FR (97), R_FR (98), R_FR (99), R_FR (100), R_FR (101),      \
721   R_FR (102), R_FR (103), R_FR (104), R_FR (105), R_FR (106), R_FR (107),  \
722   R_FR (108), R_FR (109), R_FR (110), R_FR (111), R_FR (112), R_FR (113),  \
723   R_FR (114), R_FR (115), R_FR (116), R_FR (117), R_FR (118), R_FR (119),  \
724   R_FR (120), R_FR (121), R_FR (122), R_FR (123), R_FR (124), R_FR (125),  \
725   R_FR (126), R_FR (127),                                                  \
726   /* Caller-saved predicate registers.  */                                 \
727   R_PR (6), R_PR (7), R_PR (8), R_PR (9), R_PR (10), R_PR (11),            \
728   R_PR (12), R_PR (13), R_PR (14), R_PR (15),                              \
729   /* Rotating caller-saved predicate registers.  */                        \
730   R_PR (16), R_PR (17),                                                    \
731   R_PR (18), R_PR (19), R_PR (20), R_PR (21), R_PR (22), R_PR (23),        \
732   R_PR (24), R_PR (25), R_PR (26), R_PR (27), R_PR (28), R_PR (29),        \
733   R_PR (30), R_PR (31), R_PR (32), R_PR (33), R_PR (34), R_PR (35),        \
734   R_PR (36), R_PR (37), R_PR (38), R_PR (39), R_PR (40), R_PR (41),        \
735   R_PR (42), R_PR (43), R_PR (44), R_PR (45), R_PR (46), R_PR (47),        \
736   R_PR (48), R_PR (49), R_PR (50), R_PR (51), R_PR (52), R_PR (53),        \
737   R_PR (54), R_PR (55), R_PR (56), R_PR (57), R_PR (58), R_PR (59),        \
738   R_PR (60), R_PR (61), R_PR (62), R_PR (63),                              \
739   /* Caller-saved branch registers.  */                                    \
740   R_BR (6), R_BR (7),                                                      \
741                                                                            \
742   /* Stacked callee-saved general registers.  */                           \
743   R_GR (32), R_GR (33), R_GR (34), R_GR (35),                              \
744   R_GR (36), R_GR (37), R_GR (38), R_GR (39), R_GR (40), R_GR (41),        \
745   R_GR (42), R_GR (43), R_GR (44), R_GR (45), R_GR (46), R_GR (47),        \
746   R_GR (48), R_GR (49), R_GR (50), R_GR (51), R_GR (52), R_GR (53),        \
747   R_GR (54), R_GR (55), R_GR (56), R_GR (57), R_GR (58), R_GR (59),        \
748   R_GR (60), R_GR (61), R_GR (62), R_GR (63), R_GR (64), R_GR (65),        \
749   R_GR (66), R_GR (67), R_GR (68), R_GR (69), R_GR (70), R_GR (71),        \
750   R_GR (72), R_GR (73), R_GR (74), R_GR (75), R_GR (76), R_GR (77),        \
751   R_GR (78), R_GR (79), R_GR (80), R_GR (81), R_GR (82), R_GR (83),        \
752   R_GR (84), R_GR (85), R_GR (86), R_GR (87), R_GR (88), R_GR (89),        \
753   R_GR (90), R_GR (91), R_GR (92), R_GR (93), R_GR (94), R_GR (95),        \
754   R_GR (96), R_GR (97), R_GR (98), R_GR (99), R_GR (100), R_GR (101),      \
755   R_GR (102), R_GR (103), R_GR (104), R_GR (105), R_GR (106), R_GR (107),  \
756   R_GR (108),                                                              \
757   /* Input registers.  */                                                  \
758   R_GR (112), R_GR (113), R_GR (114), R_GR (115), R_GR (116), R_GR (117),  \
759   R_GR (118), R_GR (119),                                                  \
760   /* Callee-saved general registers.  */                                   \
761   R_GR (4), R_GR (5), R_GR (6), R_GR (7),                                  \
762   /* Callee-saved FP registers.  */                                        \
763   R_FR (2), R_FR (3), R_FR (4), R_FR (5), R_FR (16), R_FR (17),            \
764   R_FR (18), R_FR (19), R_FR (20), R_FR (21), R_FR (22), R_FR (23),        \
765   R_FR (24), R_FR (25), R_FR (26), R_FR (27), R_FR (28), R_FR (29),        \
766   R_FR (30), R_FR (31),                                                    \
767   /* Callee-saved predicate registers.  */                                 \
768   R_PR (1), R_PR (2), R_PR (3), R_PR (4), R_PR (5),                        \
769   /* Callee-saved branch registers.  */                                    \
770   R_BR (1), R_BR (2), R_BR (3), R_BR (4), R_BR (5),                        \
771                                                                            \
772   /* ??? Stacked registers reserved for fp, rp, and ar.pfs.  */            \
773   R_GR (109), R_GR (110), R_GR (111),                                      \
774                                                                            \
775   /* Special general registers.  */                                        \
776   R_GR (0), R_GR (1), R_GR (12), R_GR (13),                                \
777   /* Special FP registers.  */                                             \
778   R_FR (0), R_FR (1),                                                      \
779   /* Special predicate registers.  */                                      \
780   R_PR (0),                                                                \
781   /* Special branch registers.  */                                         \
782   R_BR (0),                                                                \
783   /* Other fixed registers.  */                                            \
784   FRAME_POINTER_REGNUM,                                                    \
785   AR_CCV_REGNUM, AR_UNAT_REGNUM, AR_PFS_REGNUM, AR_LC_REGNUM,              \
786   AR_EC_REGNUM                                                             \
787 }
788 \f
789 /* How Values Fit in Registers */
790
791 /* A C expression for the number of consecutive hard registers, starting at
792    register number REGNO, required to hold a value of mode MODE.  */
793
794 /* ??? We say that BImode PR values require two registers.  This allows us to
795    easily store the normal and inverted values.  We use CCImode to indicate
796    a single predicate register.  */
797
798 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
799   ((REGNO) == PR_REG (0) && (MODE) == DImode ? 64                       \
800    : PR_REGNO_P (REGNO) && (MODE) == BImode ? 2                         \
801    : PR_REGNO_P (REGNO) && (MODE) == CCImode ? 1                        \
802    : FR_REGNO_P (REGNO) && (MODE) == XFmode ? 1                         \
803    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
804
805 /* A C expression that is nonzero if it is permissible to store a value of mode
806    MODE in hard register number REGNO (or in several registers starting with
807    that one).  */
808
809 #define HARD_REGNO_MODE_OK(REGNO, MODE)                         \
810   (FR_REGNO_P (REGNO) ?                                         \
811      GET_MODE_CLASS (MODE) != MODE_CC &&                        \
812      (MODE) != TImode &&                                        \
813      (MODE) != BImode &&                                        \
814      (MODE) != TFmode                                           \
815    : PR_REGNO_P (REGNO) ?                                       \
816      (MODE) == BImode || GET_MODE_CLASS (MODE) == MODE_CC       \
817    : GR_REGNO_P (REGNO) ? (MODE) != CCImode && (MODE) != XFmode \
818    : AR_REGNO_P (REGNO) ? (MODE) == DImode                      \
819    : BR_REGNO_P (REGNO) ? (MODE) == DImode                      \
820    : 0)
821
822 /* A C expression that is nonzero if it is desirable to choose register
823    allocation so as to avoid move instructions between a value of mode MODE1
824    and a value of mode MODE2.
825
826    If `HARD_REGNO_MODE_OK (R, MODE1)' and `HARD_REGNO_MODE_OK (R, MODE2)' are
827    ever different for any R, then `MODES_TIEABLE_P (MODE1, MODE2)' must be
828    zero.  */
829 /* Don't tie integer and FP modes, as that causes us to get integer registers
830    allocated for FP instructions.  XFmode only supported in FP registers so
831    we can't tie it with any other modes.  */
832 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
833   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)     \
834    && (((MODE1) == XFmode) == ((MODE2) == XFmode))      \
835    && (((MODE1) == BImode) == ((MODE2) == BImode)))
836 \f
837 /* Handling Leaf Functions */
838
839 /* A C initializer for a vector, indexed by hard register number, which
840    contains 1 for a register that is allowable in a candidate for leaf function
841    treatment.  */
842 /* ??? This might be useful.  */
843 /* #define LEAF_REGISTERS */
844
845 /* A C expression whose value is the register number to which REGNO should be
846    renumbered, when a function is treated as a leaf function.  */
847 /* ??? This might be useful.  */
848 /* #define LEAF_REG_REMAP(REGNO) */
849
850 \f
851 /* Register Classes */
852
853 /* An enumeral type that must be defined with all the register class names as
854    enumeral values.  `NO_REGS' must be first.  `ALL_REGS' must be the last
855    register class, followed by one more enumeral value, `LIM_REG_CLASSES',
856    which is not a register class but rather tells how many classes there
857    are.  */
858 /* ??? When compiling without optimization, it is possible for the only use of
859    a pseudo to be a parameter load from the stack with a REG_EQUIV note.
860    Regclass handles this case specially and does not assign any costs to the
861    pseudo.  The pseudo then ends up using the last class before ALL_REGS.
862    Thus we must not let either PR_REGS or BR_REGS be the last class.  The
863    testcase for this is gcc.c-torture/execute/va-arg-7.c.  */
864 enum reg_class
865 {
866   NO_REGS,
867   PR_REGS,
868   BR_REGS,
869   AR_M_REGS,
870   AR_I_REGS,
871   ADDL_REGS,
872   GR_REGS,
873   FR_REGS,
874   GR_AND_BR_REGS,
875   GR_AND_FR_REGS,
876   ALL_REGS,
877   LIM_REG_CLASSES
878 };
879
880 #define GENERAL_REGS GR_REGS
881
882 /* The number of distinct register classes.  */
883 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
884
885 /* An initializer containing the names of the register classes as C string
886    constants.  These names are used in writing some of the debugging dumps.  */
887 #define REG_CLASS_NAMES \
888 { "NO_REGS", "PR_REGS", "BR_REGS", "AR_M_REGS", "AR_I_REGS", \
889   "ADDL_REGS", "GR_REGS", "FR_REGS", \
890   "GR_AND_BR_REGS", "GR_AND_FR_REGS", "ALL_REGS" }
891
892 /* An initializer containing the contents of the register classes, as integers
893    which are bit masks.  The Nth integer specifies the contents of class N.
894    The way the integer MASK is interpreted is that register R is in the class
895    if `MASK & (1 << R)' is 1.  */
896 #define REG_CLASS_CONTENTS \
897 {                                                       \
898   /* NO_REGS.  */                                       \
899   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
900     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
901     0x00000000, 0x00000000, 0x0000 },                   \
902   /* PR_REGS.  */                                       \
903   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
904     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
905     0xFFFFFFFF, 0xFFFFFFFF, 0x0000 },                   \
906   /* BR_REGS.  */                                       \
907   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
908     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
909     0x00000000, 0x00000000, 0x00FF },                   \
910   /* AR_M_REGS.  */                                     \
911   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
912     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
913     0x00000000, 0x00000000, 0x0600 },                   \
914   /* AR_I_REGS.  */                                     \
915   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
916     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
917     0x00000000, 0x00000000, 0x3800 },                   \
918   /* ADDL_REGS.  */                                     \
919   { 0x0000000F, 0x00000000, 0x00000000, 0x00000000,     \
920     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
921     0x00000000, 0x00000000, 0x0000 },                   \
922   /* GR_REGS.  */                                       \
923   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
924     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
925     0x00000000, 0x00000000, 0x0100 },                   \
926   /* FR_REGS.  */                                       \
927   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
928     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
929     0x00000000, 0x00000000, 0x0000 },                   \
930   /* GR_AND_BR_REGS.  */                                \
931   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
932     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
933     0x00000000, 0x00000000, 0x01FF },                   \
934   /* GR_AND_FR_REGS.  */                                \
935   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
936     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
937     0x00000000, 0x00000000, 0x0100 },                   \
938   /* ALL_REGS.  */                                      \
939   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
940     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
941     0xFFFFFFFF, 0xFFFFFFFF, 0x3FFF },                   \
942 }
943
944 /* A C expression whose value is a register class containing hard register
945    REGNO.  In general there is more than one such class; choose a class which
946    is "minimal", meaning that no smaller class also contains the register.  */
947 /* The NO_REGS case is primarily for the benefit of rws_access_reg, which
948    may call here with private (invalid) register numbers, such as
949    REG_VOLATILE.  */
950 #define REGNO_REG_CLASS(REGNO) \
951 (ADDL_REGNO_P (REGNO) ? ADDL_REGS       \
952  : GENERAL_REGNO_P (REGNO) ? GR_REGS    \
953  : FR_REGNO_P (REGNO) ? FR_REGS         \
954  : PR_REGNO_P (REGNO) ? PR_REGS         \
955  : BR_REGNO_P (REGNO) ? BR_REGS         \
956  : AR_M_REGNO_P (REGNO) ? AR_M_REGS     \
957  : AR_I_REGNO_P (REGNO) ? AR_I_REGS     \
958  : NO_REGS)
959
960 /* A macro whose definition is the name of the class to which a valid base
961    register must belong.  A base register is one used in an address which is
962    the register value plus a displacement.  */
963 #define BASE_REG_CLASS GENERAL_REGS
964
965 /* A macro whose definition is the name of the class to which a valid index
966    register must belong.  An index register is one used in an address where its
967    value is either multiplied by a scale factor or added to another register
968    (as well as added to a displacement).  This is needed for POST_MODIFY.  */
969 #define INDEX_REG_CLASS GENERAL_REGS
970
971 /* A C expression which defines the machine-dependent operand constraint
972    letters for register classes.  If CHAR is such a letter, the value should be
973    the register class corresponding to it.  Otherwise, the value should be
974    `NO_REGS'.  The register letter `r', corresponding to class `GENERAL_REGS',
975    will not be passed to this macro; you do not need to handle it.  */
976
977 #define REG_CLASS_FROM_LETTER(CHAR) \
978 ((CHAR) == 'f' ? FR_REGS                \
979  : (CHAR) == 'a' ? ADDL_REGS            \
980  : (CHAR) == 'b' ? BR_REGS              \
981  : (CHAR) == 'c' ? PR_REGS              \
982  : (CHAR) == 'd' ? AR_M_REGS            \
983  : (CHAR) == 'e' ? AR_I_REGS            \
984  : NO_REGS)
985
986 /* A C expression which is nonzero if register number NUM is suitable for use
987    as a base register in operand addresses.  It may be either a suitable hard
988    register or a pseudo register that has been allocated such a hard reg.  */
989 #define REGNO_OK_FOR_BASE_P(REGNO) \
990   (GENERAL_REGNO_P (REGNO) || GENERAL_REGNO_P (reg_renumber[REGNO]))
991
992 /* A C expression which is nonzero if register number NUM is suitable for use
993    as an index register in operand addresses.  It may be either a suitable hard
994    register or a pseudo register that has been allocated such a hard reg.
995    This is needed for POST_MODIFY.  */
996 #define REGNO_OK_FOR_INDEX_P(NUM) REGNO_OK_FOR_BASE_P (NUM)
997
998 /* A C expression that places additional restrictions on the register class to
999    use when it is necessary to copy value X into a register in class CLASS.
1000    The value is a register class; perhaps CLASS, or perhaps another, smaller
1001    class.  */
1002
1003 /* Don't allow volatile mem reloads into floating point registers.  This
1004    is defined to force reload to choose the r/m case instead of the f/f case
1005    when reloading (set (reg fX) (mem/v)).
1006
1007    Do not reload expressions into AR regs.  */
1008
1009 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1010   (CLASS == FR_REGS && GET_CODE (X) == MEM && MEM_VOLATILE_P (X) ? NO_REGS   \
1011    : CLASS == FR_REGS && GET_CODE (X) == CONST_DOUBLE ? NO_REGS              \
1012    : GET_RTX_CLASS (GET_CODE (X)) != 'o'                                     \
1013      && (CLASS == AR_M_REGS || CLASS == AR_I_REGS) ? NO_REGS                 \
1014    : CLASS)
1015
1016 /* You should define this macro to indicate to the reload phase that it may
1017    need to allocate at least one register for a reload in addition to the
1018    register to contain the data.  Specifically, if copying X to a register
1019    CLASS in MODE requires an intermediate register, you should define this
1020    to return the largest register class all of whose registers can be used
1021    as intermediate registers or scratch registers.  */
1022
1023 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
1024  ia64_secondary_reload_class (CLASS, MODE, X)
1025
1026 /* Certain machines have the property that some registers cannot be copied to
1027    some other registers without using memory.  Define this macro on those
1028    machines to be a C expression that is nonzero if objects of mode M in
1029    registers of CLASS1 can only be copied to registers of class CLASS2 by
1030    storing a register of CLASS1 into memory and loading that memory location
1031    into a register of CLASS2.  */
1032
1033 #if 0
1034 /* ??? May need this, but since we've disallowed XFmode in GR_REGS,
1035    I'm not quite sure how it could be invoked.  The normal problems
1036    with unions should be solved with the addressof fiddling done by
1037    movxf and friends.  */
1038 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)                   \
1039   ((MODE) == XFmode && (((CLASS1) == GR_REGS && (CLASS2) == FR_REGS)    \
1040                         || ((CLASS1) == FR_REGS && (CLASS2) == GR_REGS)))
1041 #endif
1042
1043 /* A C expression for the maximum number of consecutive registers of
1044    class CLASS needed to hold a value of mode MODE.
1045    This is closely related to the macro `HARD_REGNO_NREGS'.  */
1046
1047 #define CLASS_MAX_NREGS(CLASS, MODE) \
1048   ((MODE) == BImode && (CLASS) == PR_REGS ? 2                   \
1049    : ((CLASS) == FR_REGS && (MODE) == XFmode) ? 1               \
1050    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1051
1052 /* In FP regs, we can't change FP values to integer values and vice
1053    versa, but we can change e.g. DImode to SImode.  */
1054
1055 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)       \
1056   (GET_MODE_CLASS (FROM) != GET_MODE_CLASS (TO)         \
1057    ? reg_classes_intersect_p (CLASS, FR_REGS) : 0)
1058
1059 /* A C expression that defines the machine-dependent operand constraint
1060    letters (`I', `J', `K', .. 'P') that specify particular ranges of
1061    integer values.  */
1062
1063 /* 14 bit signed immediate for arithmetic instructions.  */
1064 #define CONST_OK_FOR_I(VALUE) \
1065   ((unsigned HOST_WIDE_INT)(VALUE) + 0x2000 < 0x4000)
1066 /* 22 bit signed immediate for arith instructions with r0/r1/r2/r3 source.  */
1067 #define CONST_OK_FOR_J(VALUE) \
1068   ((unsigned HOST_WIDE_INT)(VALUE) + 0x200000 < 0x400000)
1069 /* 8 bit signed immediate for logical instructions.  */
1070 #define CONST_OK_FOR_K(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x80 < 0x100)
1071 /* 8 bit adjusted signed immediate for compare pseudo-ops.  */
1072 #define CONST_OK_FOR_L(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x7F < 0x100)
1073 /* 6 bit unsigned immediate for shift counts.  */
1074 #define CONST_OK_FOR_M(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) < 0x40)
1075 /* 9 bit signed immediate for load/store post-increments.  */
1076 #define CONST_OK_FOR_N(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x100 < 0x200)
1077 /* 0 for r0.  Used by Linux kernel, do not change.  */
1078 #define CONST_OK_FOR_O(VALUE) ((VALUE) == 0)
1079 /* 0 or -1 for dep instruction.  */
1080 #define CONST_OK_FOR_P(VALUE) ((VALUE) == 0 || (VALUE) == -1)
1081
1082 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
1083 ((C) == 'I' ? CONST_OK_FOR_I (VALUE)            \
1084  : (C) == 'J' ? CONST_OK_FOR_J (VALUE)          \
1085  : (C) == 'K' ? CONST_OK_FOR_K (VALUE)          \
1086  : (C) == 'L' ? CONST_OK_FOR_L (VALUE)          \
1087  : (C) == 'M' ? CONST_OK_FOR_M (VALUE)          \
1088  : (C) == 'N' ? CONST_OK_FOR_N (VALUE)          \
1089  : (C) == 'O' ? CONST_OK_FOR_O (VALUE)          \
1090  : (C) == 'P' ? CONST_OK_FOR_P (VALUE)          \
1091  : 0)
1092
1093 /* A C expression that defines the machine-dependent operand constraint letters
1094    (`G', `H') that specify particular ranges of `const_double' values.  */
1095
1096 /* 0.0 and 1.0 for fr0 and fr1.  */
1097 #define CONST_DOUBLE_OK_FOR_G(VALUE) \
1098   ((VALUE) == CONST0_RTX (GET_MODE (VALUE))     \
1099    || (VALUE) == CONST1_RTX (GET_MODE (VALUE)))
1100
1101 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C) \
1102   ((C) == 'G' ? CONST_DOUBLE_OK_FOR_G (VALUE) : 0)
1103
1104 /* A C expression that defines the optional machine-dependent constraint
1105    letters (`Q', `R', `S', `T', `U') that can be used to segregate specific
1106    types of operands, usually memory references, for the target machine.  */
1107
1108 /* Non-volatile memory for FP_REG loads/stores.  */
1109 #define CONSTRAINT_OK_FOR_Q(VALUE) \
1110   (memory_operand((VALUE), VOIDmode) && ! MEM_VOLATILE_P (VALUE))
1111 /* 1..4 for shladd arguments.  */
1112 #define CONSTRAINT_OK_FOR_R(VALUE) \
1113   (GET_CODE (VALUE) == CONST_INT && INTVAL (VALUE) >= 1 && INTVAL (VALUE) <= 4)
1114 /* Non-post-inc memory for asms and other unsavory creatures.  */
1115 #define CONSTRAINT_OK_FOR_S(VALUE)                              \
1116   (GET_CODE (VALUE) == MEM                                      \
1117    && GET_RTX_CLASS (GET_CODE (XEXP ((VALUE), 0))) != 'a'       \
1118    && (reload_in_progress || memory_operand ((VALUE), VOIDmode)))
1119 /* Symbol ref to small-address-area: */
1120 #define CONSTRAINT_OK_FOR_T(VALUE)                                              \
1121         (GET_CODE (VALUE) == SYMBOL_REF && SYMBOL_REF_SMALL_ADDR_P (VALUE))
1122
1123 #define EXTRA_CONSTRAINT(VALUE, C) \
1124   ((C) == 'Q' ? CONSTRAINT_OK_FOR_Q (VALUE)     \
1125    : (C) == 'R' ? CONSTRAINT_OK_FOR_R (VALUE)   \
1126    : (C) == 'S' ? CONSTRAINT_OK_FOR_S (VALUE)   \
1127    : (C) == 'T' ? CONSTRAINT_OK_FOR_T (VALUE)   \
1128    : 0)
1129 \f
1130 /* Basic Stack Layout */
1131
1132 /* Define this macro if pushing a word onto the stack moves the stack pointer
1133    to a smaller address.  */
1134 #define STACK_GROWS_DOWNWARD 1
1135
1136 /* Define this macro if the addresses of local variable slots are at negative
1137    offsets from the frame pointer.  */
1138 /* #define FRAME_GROWS_DOWNWARD */
1139
1140 /* Offset from the frame pointer to the first local variable slot to
1141    be allocated.  */
1142 #define STARTING_FRAME_OFFSET 0
1143
1144 /* Offset from the stack pointer register to the first location at which
1145    outgoing arguments are placed.  If not specified, the default value of zero
1146    is used.  This is the proper value for most machines.  */
1147 /* IA64 has a 16 byte scratch area that is at the bottom of the stack.  */
1148 #define STACK_POINTER_OFFSET 16
1149
1150 /* Offset from the argument pointer register to the first argument's address.
1151    On some machines it may depend on the data type of the function.  */
1152 #define FIRST_PARM_OFFSET(FUNDECL) 0
1153
1154 /* A C expression whose value is RTL representing the value of the return
1155    address for the frame COUNT steps up from the current frame, after the
1156    prologue.  */
1157
1158 /* ??? Frames other than zero would likely require interpreting the frame
1159    unwind info, so we don't try to support them.  We would also need to define
1160    DYNAMIC_CHAIN_ADDRESS and SETUP_FRAME_ADDRESS (for the reg stack flush).  */
1161
1162 #define RETURN_ADDR_RTX(COUNT, FRAME) \
1163   ia64_return_addr_rtx (COUNT, FRAME)
1164
1165 /* A C expression whose value is RTL representing the location of the incoming
1166    return address at the beginning of any function, before the prologue.  This
1167    RTL is either a `REG', indicating that the return value is saved in `REG',
1168    or a `MEM' representing a location in the stack.  This enables DWARF2
1169    unwind info for C++ EH.  */
1170 #define INCOMING_RETURN_ADDR_RTX gen_rtx_REG (VOIDmode, BR_REG (0))
1171
1172 /* ??? This is not defined because of three problems.
1173    1) dwarf2out.c assumes that DWARF_FRAME_RETURN_COLUMN fits in one byte.
1174    The default value is FIRST_PSEUDO_REGISTER which doesn't.  This can be
1175    worked around by setting PC_REGNUM to FR_REG (0) which is an otherwise
1176    unused register number.
1177    2) dwarf2out_frame_debug core dumps while processing prologue insns.  We
1178    need to refine which insns have RTX_FRAME_RELATED_P set and which don't.
1179    3) It isn't possible to turn off EH frame info by defining DWARF2_UNIND_INFO
1180    to zero, despite what the documentation implies, because it is tested in
1181    a few places with #ifdef instead of #if.  */
1182 #undef INCOMING_RETURN_ADDR_RTX
1183
1184 /* A C expression whose value is an integer giving the offset, in bytes, from
1185    the value of the stack pointer register to the top of the stack frame at the
1186    beginning of any function, before the prologue.  The top of the frame is
1187    defined to be the value of the stack pointer in the previous frame, just
1188    before the call instruction.  */
1189 #define INCOMING_FRAME_SP_OFFSET 0
1190
1191 \f
1192 /* Register That Address the Stack Frame.  */
1193
1194 /* The register number of the stack pointer register, which must also be a
1195    fixed register according to `FIXED_REGISTERS'.  On most machines, the
1196    hardware determines which register this is.  */
1197
1198 #define STACK_POINTER_REGNUM 12
1199
1200 /* The register number of the frame pointer register, which is used to access
1201    automatic variables in the stack frame.  On some machines, the hardware
1202    determines which register this is.  On other machines, you can choose any
1203    register you wish for this purpose.  */
1204
1205 #define FRAME_POINTER_REGNUM 328
1206
1207 /* Base register for access to local variables of the function.  */
1208 #define HARD_FRAME_POINTER_REGNUM  LOC_REG (79)
1209
1210 /* The register number of the arg pointer register, which is used to access the
1211    function's argument list.  */
1212 /* r0 won't otherwise be used, so put the always eliminated argument pointer
1213    in it.  */
1214 #define ARG_POINTER_REGNUM R_GR(0)
1215
1216 /* Due to the way varargs and argument spilling happens, the argument
1217    pointer is not 16-byte aligned like the stack pointer.  */
1218 #define INIT_EXPANDERS                                  \
1219   do {                                                  \
1220     if (cfun && cfun->emit->regno_pointer_align)        \
1221       REGNO_POINTER_ALIGN (ARG_POINTER_REGNUM) = 64;    \
1222   } while (0)
1223
1224 /* Register numbers used for passing a function's static chain pointer.  */
1225 /* ??? The ABI sez the static chain should be passed as a normal parameter.  */
1226 #define STATIC_CHAIN_REGNUM 15
1227 \f
1228 /* Eliminating the Frame Pointer and the Arg Pointer */
1229
1230 /* A C expression which is nonzero if a function must have and use a frame
1231    pointer.  This expression is evaluated in the reload pass.  If its value is
1232    nonzero the function will have a frame pointer.  */
1233 #define FRAME_POINTER_REQUIRED 0
1234
1235 /* Show we can debug even without a frame pointer.  */
1236 #define CAN_DEBUG_WITHOUT_FP
1237
1238 /* If defined, this macro specifies a table of register pairs used to eliminate
1239    unneeded registers that point into the stack frame.  */
1240
1241 #define ELIMINABLE_REGS                                                 \
1242 {                                                                       \
1243   {ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM},                         \
1244   {ARG_POINTER_REGNUM,   HARD_FRAME_POINTER_REGNUM},                    \
1245   {FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                         \
1246   {FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},                    \
1247 }
1248
1249 /* A C expression that returns nonzero if the compiler is allowed to try to
1250    replace register number FROM with register number TO.  The frame pointer
1251    is automatically handled.  */
1252
1253 #define CAN_ELIMINATE(FROM, TO) \
1254   (TO == BR_REG (0) ? current_function_is_leaf : 1)
1255
1256 /* This macro is similar to `INITIAL_FRAME_POINTER_OFFSET'.  It
1257    specifies the initial difference between the specified pair of
1258    registers.  This macro must be defined if `ELIMINABLE_REGS' is
1259    defined.  */
1260 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1261   ((OFFSET) = ia64_initial_elimination_offset ((FROM), (TO)))
1262 \f
1263 /* Passing Function Arguments on the Stack */
1264
1265 /* If defined, the maximum amount of space required for outgoing arguments will
1266    be computed and placed into the variable
1267    `current_function_outgoing_args_size'.  */
1268
1269 #define ACCUMULATE_OUTGOING_ARGS 1
1270
1271 /* A C expression that should indicate the number of bytes of its own arguments
1272    that a function pops on returning, or 0 if the function pops no arguments
1273    and the caller must therefore pop them all after the function returns.  */
1274
1275 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, STACK_SIZE) 0
1276
1277 \f
1278 /* Function Arguments in Registers */
1279
1280 #define MAX_ARGUMENT_SLOTS 8
1281 #define MAX_INT_RETURN_SLOTS 4
1282 #define GR_ARG_FIRST IN_REG (0)
1283 #define GR_RET_FIRST GR_REG (8)
1284 #define GR_RET_LAST  GR_REG (11)
1285 #define FR_ARG_FIRST FR_REG (8)
1286 #define FR_RET_FIRST FR_REG (8)
1287 #define FR_RET_LAST  FR_REG (15)
1288 #define AR_ARG_FIRST OUT_REG (0)
1289
1290 /* A C expression that controls whether a function argument is passed in a
1291    register, and which register.  */
1292
1293 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1294   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 0)
1295
1296 /* Define this macro if the target machine has "register windows", so that the
1297    register in which a function sees an arguments is not necessarily the same
1298    as the one in which the caller passed the argument.  */
1299
1300 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1301   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 1)
1302
1303 /* A C expression for the number of words, at the beginning of an argument,
1304    must be put in registers.  The value must be zero for arguments that are
1305    passed entirely in registers or that are entirely pushed on the stack.  */
1306
1307 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1308  ia64_function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
1309
1310 /* A C expression that indicates when an argument must be passed by reference.
1311    If nonzero for an argument, a copy of that argument is made in memory and a
1312    pointer to the argument is passed instead of the argument itself.  The
1313    pointer is passed in whatever way is appropriate for passing a pointer to
1314    that type.  */
1315
1316 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1317   ia64_function_arg_pass_by_reference (&CUM, MODE, TYPE, NAMED)
1318
1319 /* Nonzero if we do not know how to pass TYPE solely in registers.  */
1320
1321 #define MUST_PASS_IN_STACK(MODE, TYPE) \
1322   ((TYPE) != 0                                                  \
1323    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST              \
1324        || TREE_ADDRESSABLE (TYPE)))
1325
1326 /* A C type for declaring a variable that is used as the first argument of
1327    `FUNCTION_ARG' and other related values.  For some target machines, the type
1328    `int' suffices and can hold the number of bytes of argument so far.  */
1329
1330 typedef struct ia64_args
1331 {
1332   int words;                    /* # words of arguments so far  */
1333   int int_regs;                 /* # GR registers used so far  */
1334   int fp_regs;                  /* # FR registers used so far  */
1335   int prototype;                /* whether function prototyped  */
1336 } CUMULATIVE_ARGS;
1337
1338 /* A C statement (sans semicolon) for initializing the variable CUM for the
1339    state at the beginning of the argument list.  */
1340
1341 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT) \
1342 do {                                                                    \
1343   (CUM).words = 0;                                                      \
1344   (CUM).int_regs = 0;                                                   \
1345   (CUM).fp_regs = 0;                                                    \
1346   (CUM).prototype = ((FNTYPE) && TYPE_ARG_TYPES (FNTYPE)) || (LIBNAME); \
1347 } while (0)
1348
1349 /* Like `INIT_CUMULATIVE_ARGS' but overrides it for the purposes of finding the
1350    arguments for the function being compiled.  If this macro is undefined,
1351    `INIT_CUMULATIVE_ARGS' is used instead.  */
1352
1353 /* We set prototype to true so that we never try to return a PARALLEL from
1354    function_arg.  */
1355 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1356 do {                                                                    \
1357   (CUM).words = 0;                                                      \
1358   (CUM).int_regs = 0;                                                   \
1359   (CUM).fp_regs = 0;                                                    \
1360   (CUM).prototype = 1;                                                  \
1361 } while (0)
1362
1363 /* A C statement (sans semicolon) to update the summarizer variable CUM to
1364    advance past an argument in the argument list.  The values MODE, TYPE and
1365    NAMED describe that argument.  Once this is done, the variable CUM is
1366    suitable for analyzing the *following* argument with `FUNCTION_ARG'.  */
1367
1368 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1369  ia64_function_arg_advance (&CUM, MODE, TYPE, NAMED)
1370
1371 /* If defined, a C expression that gives the alignment boundary, in bits, of an
1372    argument with the specified mode and type.  */
1373
1374 /* Arguments with alignment larger than 8 bytes start at the next even
1375    boundary.  See ia64_function_arg.  */
1376
1377 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1378   (((TYPE) ? (TYPE_ALIGN (TYPE) > 8 * BITS_PER_UNIT)            \
1379     : (((((MODE) == BLKmode                                     \
1380           ? int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))    \
1381          + UNITS_PER_WORD - 1) / UNITS_PER_WORD) > 1))          \
1382     ? 128 : PARM_BOUNDARY)
1383
1384 /* A C expression that is nonzero if REGNO is the number of a hard register in
1385    which function arguments are sometimes passed.  This does *not* include
1386    implicit arguments such as the static chain and the structure-value address.
1387    On many machines, no registers can be used for this purpose since all
1388    function arguments are pushed on the stack.  */
1389 #define FUNCTION_ARG_REGNO_P(REGNO) \
1390 (((REGNO) >= AR_ARG_FIRST && (REGNO) < (AR_ARG_FIRST + MAX_ARGUMENT_SLOTS)) \
1391  || ((REGNO) >= FR_ARG_FIRST && (REGNO) < (FR_ARG_FIRST + MAX_ARGUMENT_SLOTS)))
1392 \f
1393 /* Implement `va_arg'.  */
1394 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1395   ia64_va_arg (valist, type)
1396 \f
1397 /* How Scalar Function Values are Returned */
1398
1399 /* A C expression to create an RTX representing the place where a function
1400    returns a value of data type VALTYPE.  */
1401
1402 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1403   ia64_function_value (VALTYPE, FUNC)
1404
1405 /* A C expression to create an RTX representing the place where a library
1406    function returns a value of mode MODE.  */
1407
1408 #define LIBCALL_VALUE(MODE) \
1409   gen_rtx_REG (MODE,                                                    \
1410                (((GET_MODE_CLASS (MODE) == MODE_FLOAT                   \
1411                  || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) &&     \
1412                       (MODE) != TFmode) \
1413                 ? FR_RET_FIRST : GR_RET_FIRST))
1414
1415 /* A C expression that is nonzero if REGNO is the number of a hard register in
1416    which the values of called function may come back.  */
1417
1418 #define FUNCTION_VALUE_REGNO_P(REGNO)                           \
1419   (((REGNO) >= GR_RET_FIRST && (REGNO) <= GR_RET_LAST)          \
1420    || ((REGNO) >= FR_RET_FIRST && (REGNO) <= FR_RET_LAST))
1421
1422 \f
1423 /* How Large Values are Returned */
1424
1425 #define DEFAULT_PCC_STRUCT_RETURN 0
1426
1427 \f
1428 /* Caller-Saves Register Allocation */
1429
1430 /* A C expression to determine whether it is worthwhile to consider placing a
1431    pseudo-register in a call-clobbered hard register and saving and restoring
1432    it around each function call.  The expression should be 1 when this is worth
1433    doing, and 0 otherwise.
1434
1435    If you don't define this macro, a default is used which is good on most
1436    machines: `4 * CALLS < REFS'.  */
1437 /* ??? Investigate.  */
1438 /* #define CALLER_SAVE_PROFITABLE(REFS, CALLS) */
1439
1440 \f
1441 /* Function Entry and Exit */
1442
1443 /* Define this macro as a C expression that is nonzero if the return
1444    instruction or the function epilogue ignores the value of the stack pointer;
1445    in other words, if it is safe to delete an instruction to adjust the stack
1446    pointer before a return from the function.  */
1447
1448 #define EXIT_IGNORE_STACK 1
1449
1450 /* Define this macro as a C expression that is nonzero for registers
1451    used by the epilogue or the `return' pattern.  */
1452
1453 #define EPILOGUE_USES(REGNO) ia64_epilogue_uses (REGNO)
1454
1455 /* Nonzero for registers used by the exception handling mechanism.  */
1456
1457 #define EH_USES(REGNO) ia64_eh_uses (REGNO)
1458
1459 /* Output part N of a function descriptor for DECL.  For ia64, both
1460    words are emitted with a single relocation, so ignore N > 0.  */
1461 #define ASM_OUTPUT_FDESC(FILE, DECL, PART)                              \
1462 do {                                                                    \
1463   if ((PART) == 0)                                                      \
1464     {                                                                   \
1465       if (TARGET_ILP32)                                                 \
1466         fputs ("\tdata8.ua @iplt(", FILE);                              \
1467       else                                                              \
1468         fputs ("\tdata16.ua @iplt(", FILE);                             \
1469       assemble_name (FILE, XSTR (XEXP (DECL_RTL (DECL), 0), 0));        \
1470       fputs (")\n", FILE);                                              \
1471       if (TARGET_ILP32)                                                 \
1472         fputs ("\tdata8.ua 0\n", FILE);                                 \
1473     }                                                                   \
1474 } while (0)
1475 \f
1476 /* Generating Code for Profiling.  */
1477
1478 /* A C statement or compound statement to output to FILE some assembler code to
1479    call the profiling subroutine `mcount'.  */
1480
1481 #undef FUNCTION_PROFILER
1482 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
1483 do {                                                                    \
1484   char buf[20];                                                         \
1485   ASM_GENERATE_INTERNAL_LABEL (buf, "LP", LABELNO);                     \
1486   fputs ("\talloc out0 = ar.pfs, 8, 0, 4, 0\n", FILE);                  \
1487   if (TARGET_AUTO_PIC)                                                  \
1488     fputs ("\tmovl out3 = @gprel(", FILE);                              \
1489   else                                                                  \
1490     fputs ("\taddl out3 = @ltoff(", FILE);                              \
1491   assemble_name (FILE, buf);                                            \
1492   if (TARGET_AUTO_PIC)                                                  \
1493     fputs (");;\n", FILE);                                              \
1494   else                                                                  \
1495     fputs ("), r1;;\n", FILE);                                          \
1496   fputs ("\tmov out1 = r1\n", FILE);                                    \
1497   fputs ("\tmov out2 = b0\n", FILE);                                    \
1498   fputs ("\tbr.call.sptk.many b0 = _mcount;;\n", FILE);                 \
1499 } while (0)
1500 \f
1501 /* Trampolines for Nested Functions.  */
1502
1503 /* We need 32 bytes, so we can save the sp, ar.rnat, ar.bsp, and ar.pfs of
1504    the function containing a non-local goto target.  */
1505
1506 #define STACK_SAVEAREA_MODE(LEVEL) \
1507   ((LEVEL) == SAVE_NONLOCAL ? OImode : Pmode)
1508
1509 /* Output assembler code for a block containing the constant parts of
1510    a trampoline, leaving space for the variable parts.
1511
1512    The trampoline should set the static chain pointer to value placed
1513    into the trampoline and should branch to the specified routine.
1514    To make the normal indirect-subroutine calling convention work,
1515    the trampoline must look like a function descriptor; the first
1516    word being the target address and the second being the target's
1517    global pointer.
1518
1519    We abuse the concept of a global pointer by arranging for it
1520    to point to the data we need to load.  The complete trampoline
1521    has the following form:
1522
1523                 +-------------------+ \
1524         TRAMP:  | __ia64_trampoline | |
1525                 +-------------------+  > fake function descriptor
1526                 | TRAMP+16          | |
1527                 +-------------------+ /
1528                 | target descriptor |
1529                 +-------------------+
1530                 | static link       |
1531                 +-------------------+
1532 */
1533
1534 /* A C expression for the size in bytes of the trampoline, as an integer.  */
1535
1536 #define TRAMPOLINE_SIZE         32
1537
1538 /* Alignment required for trampolines, in bits.  */
1539
1540 #define TRAMPOLINE_ALIGNMENT    64
1541
1542 /* A C statement to initialize the variable parts of a trampoline.  */
1543
1544 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, STATIC_CHAIN) \
1545   ia64_initialize_trampoline((ADDR), (FNADDR), (STATIC_CHAIN))
1546 \f
1547 /* Implicit Calls to Library Routines */
1548
1549 /* Define this macro if GCC should generate calls to the System V (and ANSI
1550    C) library functions `memcpy' and `memset' rather than the BSD functions
1551    `bcopy' and `bzero'.  */
1552
1553 #define TARGET_MEM_FUNCTIONS
1554
1555 \f
1556 /* Addressing Modes */
1557
1558 /* Define this macro if the machine supports post-increment addressing.  */
1559
1560 #define HAVE_POST_INCREMENT 1
1561 #define HAVE_POST_DECREMENT 1
1562 #define HAVE_POST_MODIFY_DISP 1
1563 #define HAVE_POST_MODIFY_REG 1
1564
1565 /* A C expression that is 1 if the RTX X is a constant which is a valid
1566    address.  */
1567
1568 #define CONSTANT_ADDRESS_P(X) 0
1569
1570 /* The max number of registers that can appear in a valid memory address.  */
1571
1572 #define MAX_REGS_PER_ADDRESS 2
1573
1574 /* A C compound statement with a conditional `goto LABEL;' executed if X (an
1575    RTX) is a legitimate memory address on the target machine for a memory
1576    operand of mode MODE.  */
1577
1578 #define LEGITIMATE_ADDRESS_REG(X)                                       \
1579   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
1580    || (GET_CODE (X) == SUBREG && GET_CODE (XEXP (X, 0)) == REG          \
1581        && REG_OK_FOR_BASE_P (XEXP (X, 0))))
1582
1583 #define LEGITIMATE_ADDRESS_DISP(R, X)                                   \
1584   (GET_CODE (X) == PLUS                                                 \
1585    && rtx_equal_p (R, XEXP (X, 0))                                      \
1586    && (LEGITIMATE_ADDRESS_REG (XEXP (X, 1))                             \
1587        || (GET_CODE (XEXP (X, 1)) == CONST_INT                          \
1588            && INTVAL (XEXP (X, 1)) >= -256                              \
1589            && INTVAL (XEXP (X, 1)) < 256)))
1590
1591 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                        \
1592 do {                                                                    \
1593   if (LEGITIMATE_ADDRESS_REG (X))                                       \
1594     goto LABEL;                                                         \
1595   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == POST_DEC)       \
1596            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1597            && XEXP (X, 0) != arg_pointer_rtx)                           \
1598     goto LABEL;                                                         \
1599   else if (GET_CODE (X) == POST_MODIFY                                  \
1600            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1601            && XEXP (X, 0) != arg_pointer_rtx                            \
1602            && LEGITIMATE_ADDRESS_DISP (XEXP (X, 0), XEXP (X, 1)))       \
1603     goto LABEL;                                                         \
1604 } while (0)
1605
1606 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1607    use as a base register.  */
1608
1609 #ifdef REG_OK_STRICT
1610 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1611 #else
1612 #define REG_OK_FOR_BASE_P(X) \
1613   (GENERAL_REGNO_P (REGNO (X)) || (REGNO (X) >= FIRST_PSEUDO_REGISTER))
1614 #endif
1615
1616 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1617    use as an index register.  This is needed for POST_MODIFY.  */
1618
1619 #define REG_OK_FOR_INDEX_P(X) REG_OK_FOR_BASE_P (X)
1620
1621 /* A C compound statement that attempts to replace X with a valid memory
1622    address for an operand of mode MODE.
1623
1624    This must be present, but there is nothing useful to be done here.  */
1625
1626 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)
1627
1628 /* A C statement or compound statement with a conditional `goto LABEL;'
1629    executed if memory address X (an RTX) can have different meanings depending
1630    on the machine mode of the memory reference it is used for or if the address
1631    is valid for some modes but not others.  */
1632
1633 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                       \
1634   if (GET_CODE (ADDR) == POST_DEC || GET_CODE (ADDR) == POST_INC)       \
1635     goto LABEL;
1636
1637 /* A C expression that is nonzero if X is a legitimate constant for an
1638    immediate operand on the target machine.  */
1639
1640 #define LEGITIMATE_CONSTANT_P(X) \
1641   (GET_CODE (X) != CONST_DOUBLE || GET_MODE (X) == VOIDmode     \
1642    || GET_MODE (X) == DImode || CONST_DOUBLE_OK_FOR_G (X))      \
1643
1644 \f
1645 /* Condition Code Status */
1646
1647 /* One some machines not all possible comparisons are defined, but you can
1648    convert an invalid comparison into a valid one.  */
1649 /* ??? Investigate.  See the alpha definition.  */
1650 /* #define CANONICALIZE_COMPARISON(CODE, OP0, OP1) */
1651
1652 \f
1653 /* Describing Relative Costs of Operations */
1654
1655 /* A C expression for the cost of moving data from a register in class FROM to
1656    one in class TO, using MODE.  */
1657
1658 #define REGISTER_MOVE_COST  ia64_register_move_cost
1659
1660 /* A C expression for the cost of moving data of mode M between a
1661    register and memory.  */
1662 #define MEMORY_MOVE_COST(MODE,CLASS,IN) \
1663   ((CLASS) == GENERAL_REGS || (CLASS) == FR_REGS \
1664    || (CLASS) == GR_AND_FR_REGS ? 4 : 10)
1665
1666 /* A C expression for the cost of a branch instruction.  A value of 1 is the
1667    default; other values are interpreted relative to that.  Used by the
1668    if-conversion code as max instruction count.  */
1669 /* ??? This requires investigation.  The primary effect might be how
1670    many additional insn groups we run into, vs how good the dynamic
1671    branch predictor is.  */
1672
1673 #define BRANCH_COST 6
1674
1675 /* Define this macro as a C expression which is nonzero if accessing less than
1676    a word of memory (i.e. a `char' or a `short') is no faster than accessing a
1677    word of memory.  */
1678
1679 #define SLOW_BYTE_ACCESS 1
1680
1681 /* Define this macro if it is as good or better to call a constant function
1682    address than to call an address kept in a register.
1683
1684    Indirect function calls are more expensive that direct function calls, so
1685    don't cse function addresses.  */
1686
1687 #define NO_FUNCTION_CSE
1688
1689 \f
1690 /* Dividing the output into sections.  */
1691
1692 /* A C expression whose value is a string containing the assembler operation
1693    that should precede instructions and read-only data.  */
1694
1695 #define TEXT_SECTION_ASM_OP "\t.text"
1696
1697 /* A C expression whose value is a string containing the assembler operation to
1698    identify the following data as writable initialized data.  */
1699
1700 #define DATA_SECTION_ASM_OP "\t.data"
1701
1702 /* If defined, a C expression whose value is a string containing the assembler
1703    operation to identify the following data as uninitialized global data.  */
1704
1705 #define BSS_SECTION_ASM_OP "\t.bss"
1706
1707 #define IA64_DEFAULT_GVALUE 8
1708 \f
1709 /* Position Independent Code.  */
1710
1711 /* The register number of the register used to address a table of static data
1712    addresses in memory.  */
1713
1714 /* ??? Should modify ia64.md to use pic_offset_table_rtx instead of
1715    gen_rtx_REG (DImode, 1).  */
1716
1717 /* ??? Should we set flag_pic?  Probably need to define
1718    LEGITIMIZE_PIC_OPERAND_P to make that work.  */
1719
1720 #define PIC_OFFSET_TABLE_REGNUM GR_REG (1)
1721
1722 /* Define this macro if the register defined by `PIC_OFFSET_TABLE_REGNUM' is
1723    clobbered by calls.  */
1724
1725 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED
1726
1727 \f
1728 /* The Overall Framework of an Assembler File.  */
1729
1730 /* A C string constant describing how to begin a comment in the target
1731    assembler language.  The compiler assumes that the comment will end at the
1732    end of the line.  */
1733
1734 #define ASM_COMMENT_START "//"
1735
1736 /* A C string constant for text to be output before each `asm' statement or
1737    group of consecutive ones.  */
1738
1739 #define ASM_APP_ON (TARGET_GNU_AS ? "#APP\n" : "//APP\n")
1740
1741 /* A C string constant for text to be output after each `asm' statement or
1742    group of consecutive ones.  */
1743
1744 #define ASM_APP_OFF (TARGET_GNU_AS ? "#NO_APP\n" : "//NO_APP\n")
1745 \f
1746 /* Output of Uninitialized Variables.  */
1747
1748 /* This is all handled by svr4.h.  */
1749
1750 \f
1751 /* Output and Generation of Labels.  */
1752
1753 /* A C statement (sans semicolon) to output to the stdio stream STREAM the
1754    assembler definition of a label named NAME.  */
1755
1756 /* See the ASM_OUTPUT_LABELREF definition in sysv4.h for an explanation of
1757    why ia64_asm_output_label exists.  */
1758
1759 extern int ia64_asm_output_label;
1760 #define ASM_OUTPUT_LABEL(STREAM, NAME)                                  \
1761 do {                                                                    \
1762   ia64_asm_output_label = 1;                                            \
1763   assemble_name (STREAM, NAME);                                         \
1764   fputs (":\n", STREAM);                                                \
1765   ia64_asm_output_label = 0;                                            \
1766 } while (0)
1767
1768 /* Globalizing directive for a label.  */
1769 #define GLOBAL_ASM_OP "\t.global "
1770
1771 /* A C statement (sans semicolon) to output to the stdio stream STREAM any text
1772    necessary for declaring the name of an external symbol named NAME which is
1773    referenced in this compilation but not defined.  */
1774
1775 #define ASM_OUTPUT_EXTERNAL(FILE, DECL, NAME) \
1776   ia64_asm_output_external (FILE, DECL, NAME)
1777
1778 /* A C statement to store into the string STRING a label whose name is made
1779    from the string PREFIX and the number NUM.  */
1780
1781 #define ASM_GENERATE_INTERNAL_LABEL(LABEL, PREFIX, NUM) \
1782 do {                                                                    \
1783   sprintf (LABEL, "*.%s%d", PREFIX, NUM);                               \
1784 } while (0)
1785
1786 /* ??? Not sure if using a ? in the name for Intel as is safe.  */
1787
1788 #define ASM_PN_FORMAT (TARGET_GNU_AS ? "%s.%lu" : "%s?%lu")
1789
1790 /* A C statement to output to the stdio stream STREAM assembler code which
1791    defines (equates) the symbol NAME to have the value VALUE.  */
1792
1793 #define ASM_OUTPUT_DEF(STREAM, NAME, VALUE) \
1794 do {                                                                    \
1795   assemble_name (STREAM, NAME);                                         \
1796   fputs (" = ", STREAM);                                                \
1797   assemble_name (STREAM, VALUE);                                        \
1798   fputc ('\n', STREAM);                                                 \
1799 } while (0)
1800
1801 \f
1802 /* Macros Controlling Initialization Routines.  */
1803
1804 /* This is handled by svr4.h and sysv4.h.  */
1805
1806 \f
1807 /* Output of Assembler Instructions.  */
1808
1809 /* A C initializer containing the assembler's names for the machine registers,
1810    each one as a C string constant.  */
1811
1812 #define REGISTER_NAMES \
1813 {                                                                       \
1814   /* General registers.  */                                             \
1815   "ap", "r1", "r2", "r3", "r4", "r5", "r6", "r7", "r8", "r9",           \
1816   "r10", "r11", "r12", "r13", "r14", "r15", "r16", "r17", "r18", "r19", \
1817   "r20", "r21", "r22", "r23", "r24", "r25", "r26", "r27", "r28", "r29", \
1818   "r30", "r31",                                                         \
1819   /* Local registers.  */                                               \
1820   "loc0", "loc1", "loc2", "loc3", "loc4", "loc5", "loc6", "loc7",       \
1821   "loc8", "loc9", "loc10","loc11","loc12","loc13","loc14","loc15",      \
1822   "loc16","loc17","loc18","loc19","loc20","loc21","loc22","loc23",      \
1823   "loc24","loc25","loc26","loc27","loc28","loc29","loc30","loc31",      \
1824   "loc32","loc33","loc34","loc35","loc36","loc37","loc38","loc39",      \
1825   "loc40","loc41","loc42","loc43","loc44","loc45","loc46","loc47",      \
1826   "loc48","loc49","loc50","loc51","loc52","loc53","loc54","loc55",      \
1827   "loc56","loc57","loc58","loc59","loc60","loc61","loc62","loc63",      \
1828   "loc64","loc65","loc66","loc67","loc68","loc69","loc70","loc71",      \
1829   "loc72","loc73","loc74","loc75","loc76","loc77","loc78","loc79",      \
1830   /* Input registers.  */                                               \
1831   "in0",  "in1",  "in2",  "in3",  "in4",  "in5",  "in6",  "in7",        \
1832   /* Output registers.  */                                              \
1833   "out0", "out1", "out2", "out3", "out4", "out5", "out6", "out7",       \
1834   /* Floating-point registers.  */                                      \
1835   "f0", "f1", "f2", "f3", "f4", "f5", "f6", "f7", "f8", "f9",           \
1836   "f10", "f11", "f12", "f13", "f14", "f15", "f16", "f17", "f18", "f19", \
1837   "f20", "f21", "f22", "f23", "f24", "f25", "f26", "f27", "f28", "f29", \
1838   "f30", "f31", "f32", "f33", "f34", "f35", "f36", "f37", "f38", "f39", \
1839   "f40", "f41", "f42", "f43", "f44", "f45", "f46", "f47", "f48", "f49", \
1840   "f50", "f51", "f52", "f53", "f54", "f55", "f56", "f57", "f58", "f59", \
1841   "f60", "f61", "f62", "f63", "f64", "f65", "f66", "f67", "f68", "f69", \
1842   "f70", "f71", "f72", "f73", "f74", "f75", "f76", "f77", "f78", "f79", \
1843   "f80", "f81", "f82", "f83", "f84", "f85", "f86", "f87", "f88", "f89", \
1844   "f90", "f91", "f92", "f93", "f94", "f95", "f96", "f97", "f98", "f99", \
1845   "f100","f101","f102","f103","f104","f105","f106","f107","f108","f109",\
1846   "f110","f111","f112","f113","f114","f115","f116","f117","f118","f119",\
1847   "f120","f121","f122","f123","f124","f125","f126","f127",              \
1848   /* Predicate registers.  */                                           \
1849   "p0", "p1", "p2", "p3", "p4", "p5", "p6", "p7", "p8", "p9",           \
1850   "p10", "p11", "p12", "p13", "p14", "p15", "p16", "p17", "p18", "p19", \
1851   "p20", "p21", "p22", "p23", "p24", "p25", "p26", "p27", "p28", "p29", \
1852   "p30", "p31", "p32", "p33", "p34", "p35", "p36", "p37", "p38", "p39", \
1853   "p40", "p41", "p42", "p43", "p44", "p45", "p46", "p47", "p48", "p49", \
1854   "p50", "p51", "p52", "p53", "p54", "p55", "p56", "p57", "p58", "p59", \
1855   "p60", "p61", "p62", "p63",                                           \
1856   /* Branch registers.  */                                              \
1857   "b0", "b1", "b2", "b3", "b4", "b5", "b6", "b7",                       \
1858   /* Frame pointer.  Application registers.  */                         \
1859   "sfp", "ar.ccv", "ar.unat", "ar.pfs", "ar.lc", "ar.ec",       \
1860 }
1861
1862 /* If defined, a C initializer for an array of structures containing a name and
1863    a register number.  This macro defines additional names for hard registers,
1864    thus allowing the `asm' option in declarations to refer to registers using
1865    alternate names.  */
1866
1867 #define ADDITIONAL_REGISTER_NAMES \
1868 {                                                                       \
1869   { "gp", R_GR (1) },                                                   \
1870   { "sp", R_GR (12) },                                                  \
1871   { "in0", IN_REG (0) },                                                \
1872   { "in1", IN_REG (1) },                                                \
1873   { "in2", IN_REG (2) },                                                \
1874   { "in3", IN_REG (3) },                                                \
1875   { "in4", IN_REG (4) },                                                \
1876   { "in5", IN_REG (5) },                                                \
1877   { "in6", IN_REG (6) },                                                \
1878   { "in7", IN_REG (7) },                                                \
1879   { "out0", OUT_REG (0) },                                              \
1880   { "out1", OUT_REG (1) },                                              \
1881   { "out2", OUT_REG (2) },                                              \
1882   { "out3", OUT_REG (3) },                                              \
1883   { "out4", OUT_REG (4) },                                              \
1884   { "out5", OUT_REG (5) },                                              \
1885   { "out6", OUT_REG (6) },                                              \
1886   { "out7", OUT_REG (7) },                                              \
1887   { "loc0", LOC_REG (0) },                                              \
1888   { "loc1", LOC_REG (1) },                                              \
1889   { "loc2", LOC_REG (2) },                                              \
1890   { "loc3", LOC_REG (3) },                                              \
1891   { "loc4", LOC_REG (4) },                                              \
1892   { "loc5", LOC_REG (5) },                                              \
1893   { "loc6", LOC_REG (6) },                                              \
1894   { "loc7", LOC_REG (7) },                                              \
1895   { "loc8", LOC_REG (8) },                                              \
1896   { "loc9", LOC_REG (9) },                                              \
1897   { "loc10", LOC_REG (10) },                                            \
1898   { "loc11", LOC_REG (11) },                                            \
1899   { "loc12", LOC_REG (12) },                                            \
1900   { "loc13", LOC_REG (13) },                                            \
1901   { "loc14", LOC_REG (14) },                                            \
1902   { "loc15", LOC_REG (15) },                                            \
1903   { "loc16", LOC_REG (16) },                                            \
1904   { "loc17", LOC_REG (17) },                                            \
1905   { "loc18", LOC_REG (18) },                                            \
1906   { "loc19", LOC_REG (19) },                                            \
1907   { "loc20", LOC_REG (20) },                                            \
1908   { "loc21", LOC_REG (21) },                                            \
1909   { "loc22", LOC_REG (22) },                                            \
1910   { "loc23", LOC_REG (23) },                                            \
1911   { "loc24", LOC_REG (24) },                                            \
1912   { "loc25", LOC_REG (25) },                                            \
1913   { "loc26", LOC_REG (26) },                                            \
1914   { "loc27", LOC_REG (27) },                                            \
1915   { "loc28", LOC_REG (28) },                                            \
1916   { "loc29", LOC_REG (29) },                                            \
1917   { "loc30", LOC_REG (30) },                                            \
1918   { "loc31", LOC_REG (31) },                                            \
1919   { "loc32", LOC_REG (32) },                                            \
1920   { "loc33", LOC_REG (33) },                                            \
1921   { "loc34", LOC_REG (34) },                                            \
1922   { "loc35", LOC_REG (35) },                                            \
1923   { "loc36", LOC_REG (36) },                                            \
1924   { "loc37", LOC_REG (37) },                                            \
1925   { "loc38", LOC_REG (38) },                                            \
1926   { "loc39", LOC_REG (39) },                                            \
1927   { "loc40", LOC_REG (40) },                                            \
1928   { "loc41", LOC_REG (41) },                                            \
1929   { "loc42", LOC_REG (42) },                                            \
1930   { "loc43", LOC_REG (43) },                                            \
1931   { "loc44", LOC_REG (44) },                                            \
1932   { "loc45", LOC_REG (45) },                                            \
1933   { "loc46", LOC_REG (46) },                                            \
1934   { "loc47", LOC_REG (47) },                                            \
1935   { "loc48", LOC_REG (48) },                                            \
1936   { "loc49", LOC_REG (49) },                                            \
1937   { "loc50", LOC_REG (50) },                                            \
1938   { "loc51", LOC_REG (51) },                                            \
1939   { "loc52", LOC_REG (52) },                                            \
1940   { "loc53", LOC_REG (53) },                                            \
1941   { "loc54", LOC_REG (54) },                                            \
1942   { "loc55", LOC_REG (55) },                                            \
1943   { "loc56", LOC_REG (56) },                                            \
1944   { "loc57", LOC_REG (57) },                                            \
1945   { "loc58", LOC_REG (58) },                                            \
1946   { "loc59", LOC_REG (59) },                                            \
1947   { "loc60", LOC_REG (60) },                                            \
1948   { "loc61", LOC_REG (61) },                                            \
1949   { "loc62", LOC_REG (62) },                                            \
1950   { "loc63", LOC_REG (63) },                                            \
1951   { "loc64", LOC_REG (64) },                                            \
1952   { "loc65", LOC_REG (65) },                                            \
1953   { "loc66", LOC_REG (66) },                                            \
1954   { "loc67", LOC_REG (67) },                                            \
1955   { "loc68", LOC_REG (68) },                                            \
1956   { "loc69", LOC_REG (69) },                                            \
1957   { "loc70", LOC_REG (70) },                                            \
1958   { "loc71", LOC_REG (71) },                                            \
1959   { "loc72", LOC_REG (72) },                                            \
1960   { "loc73", LOC_REG (73) },                                            \
1961   { "loc74", LOC_REG (74) },                                            \
1962   { "loc75", LOC_REG (75) },                                            \
1963   { "loc76", LOC_REG (76) },                                            \
1964   { "loc77", LOC_REG (77) },                                            \
1965   { "loc78", LOC_REG (78) },                                            \
1966   { "loc79", LOC_REG (79) },                                            \
1967 }
1968
1969 /* Emit a dtp-relative reference to a TLS variable.  */
1970
1971 #ifdef HAVE_AS_TLS
1972 #define ASM_OUTPUT_DWARF_DTPREL(FILE, SIZE, X) \
1973   ia64_output_dwarf_dtprel (FILE, SIZE, X)
1974 #endif
1975
1976 /* A C compound statement to output to stdio stream STREAM the assembler syntax
1977    for an instruction operand X.  X is an RTL expression.  */
1978
1979 #define PRINT_OPERAND(STREAM, X, CODE) \
1980   ia64_print_operand (STREAM, X, CODE)
1981
1982 /* A C expression which evaluates to true if CODE is a valid punctuation
1983    character for use in the `PRINT_OPERAND' macro.  */
1984
1985 /* ??? Keep this around for now, as we might need it later.  */
1986
1987 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
1988   ((CODE) == '+' || (CODE) == ',')
1989
1990 /* A C compound statement to output to stdio stream STREAM the assembler syntax
1991    for an instruction operand that is a memory reference whose address is X.  X
1992    is an RTL expression.  */
1993
1994 #define PRINT_OPERAND_ADDRESS(STREAM, X) \
1995   ia64_print_operand_address (STREAM, X)
1996
1997 /* If defined, C string expressions to be used for the `%R', `%L', `%U', and
1998    `%I' options of `asm_fprintf' (see `final.c').  */
1999
2000 #define REGISTER_PREFIX ""
2001 #define LOCAL_LABEL_PREFIX "."
2002 #define USER_LABEL_PREFIX ""
2003 #define IMMEDIATE_PREFIX ""
2004
2005 \f
2006 /* Output of dispatch tables.  */
2007
2008 /* This macro should be provided on machines where the addresses in a dispatch
2009    table are relative to the table's own address.  */
2010
2011 /* ??? Depends on the pointer size.  */
2012
2013 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, BODY, VALUE, REL)      \
2014   do {                                                          \
2015   if (TARGET_ILP32)                                             \
2016     fprintf (STREAM, "\tdata4 @pcrel(.L%d)\n", VALUE);          \
2017   else                                                          \
2018     fprintf (STREAM, "\tdata8 @pcrel(.L%d)\n", VALUE);          \
2019   } while (0)
2020
2021 /* This is how to output an element of a case-vector that is absolute.
2022    (Ia64 does not use such vectors, but we must define this macro anyway.)  */
2023
2024 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE) abort ()
2025
2026 /* Jump tables only need 8 byte alignment.  */
2027
2028 #define ADDR_VEC_ALIGN(ADDR_VEC) 3
2029
2030 \f
2031 /* Assembler Commands for Exception Regions.  */
2032
2033 /* Select a format to encode pointers in exception handling data.  CODE
2034    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2035    true if the symbol may be affected by dynamic relocations.  */
2036 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)       \
2037   (((CODE) == 1 ? DW_EH_PE_textrel : DW_EH_PE_datarel)  \
2038    | ((GLOBAL) ? DW_EH_PE_indirect : 0)                 \
2039    | (TARGET_ILP32 ? DW_EH_PE_udata4 : DW_EH_PE_udata8))
2040
2041 /* Handle special EH pointer encodings.  Absolute, pc-relative, and
2042    indirect are handled automatically.  */
2043 #define ASM_MAYBE_OUTPUT_ENCODED_ADDR_RTX(FILE, ENCODING, SIZE, ADDR, DONE) \
2044   do {                                                                  \
2045     const char *reltag = NULL;                                          \
2046     if (((ENCODING) & 0xF0) == DW_EH_PE_textrel)                        \
2047       reltag = "@segrel(";                                              \
2048     else if (((ENCODING) & 0xF0) == DW_EH_PE_datarel)                   \
2049       reltag = "@gprel(";                                               \
2050     if (reltag)                                                         \
2051       {                                                                 \
2052         fputs (integer_asm_op (SIZE, FALSE), FILE);                     \
2053         fputs (reltag, FILE);                                           \
2054         assemble_name (FILE, XSTR (ADDR, 0));                           \
2055         fputc (')', FILE);                                              \
2056         goto DONE;                                                      \
2057       }                                                                 \
2058   } while (0)
2059
2060 \f
2061 /* Assembler Commands for Alignment.  */
2062
2063 /* ??? Investigate.  */
2064
2065 /* The alignment (log base 2) to put in front of LABEL, which follows
2066    a BARRIER.  */
2067
2068 /* #define LABEL_ALIGN_AFTER_BARRIER(LABEL) */
2069
2070 /* The desired alignment for the location counter at the beginning
2071    of a loop.  */
2072
2073 /* #define LOOP_ALIGN(LABEL) */
2074
2075 /* Define this macro if `ASM_OUTPUT_SKIP' should not be used in the text
2076    section because it fails put zeros in the bytes that are skipped.  */
2077
2078 #define ASM_NO_SKIP_IN_TEXT 1
2079
2080 /* A C statement to output to the stdio stream STREAM an assembler command to
2081    advance the location counter to a multiple of 2 to the POWER bytes.  */
2082
2083 #define ASM_OUTPUT_ALIGN(STREAM, POWER) \
2084   fprintf (STREAM, "\t.align %d\n", 1<<(POWER))
2085
2086 \f
2087 /* Macros Affecting all Debug Formats.  */
2088
2089 /* This is handled in svr4.h and sysv4.h.  */
2090
2091 \f
2092 /* Specific Options for DBX Output.  */
2093
2094 /* This is handled by dbxelf.h which is included by svr4.h.  */
2095
2096 \f
2097 /* Open ended Hooks for DBX Output.  */
2098
2099 /* Likewise.  */
2100
2101 \f
2102 /* File names in DBX format.  */
2103
2104 /* Likewise.  */
2105
2106 \f
2107 /* Macros for SDB and Dwarf Output.  */
2108
2109 /* Define this macro if GCC should produce dwarf version 2 format debugging
2110    output in response to the `-g' option.  */
2111
2112 #define DWARF2_DEBUGGING_INFO 1
2113
2114 #define DWARF2_ASM_LINE_DEBUG_INFO (TARGET_DWARF2_ASM)
2115
2116 /* Use tags for debug info labels, so that they don't break instruction
2117    bundles.  This also avoids getting spurious DV warnings from the
2118    assembler.  This is similar to (*targetm.asm_out.internal_label), except that we
2119    add brackets around the label.  */
2120
2121 #define ASM_OUTPUT_DEBUG_LABEL(FILE, PREFIX, NUM) \
2122   fprintf (FILE, TARGET_GNU_AS ? "[.%s%d:]\n" : ".%s%d:\n", PREFIX, NUM)
2123
2124 /* Use section-relative relocations for debugging offsets.  Unlike other
2125    targets that fake this by putting the section VMA at 0, IA-64 has
2126    proper relocations for them.  */
2127 #define ASM_OUTPUT_DWARF_OFFSET(FILE, SIZE, LABEL)      \
2128   do {                                                  \
2129     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2130     fputs ("@secrel(", FILE);                           \
2131     assemble_name (FILE, LABEL);                        \
2132     fputc (')', FILE);                                  \
2133   } while (0)
2134
2135 /* Emit a PC-relative relocation.  */
2136 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
2137   do {                                                  \
2138     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2139     fputs ("@pcrel(", FILE);                            \
2140     assemble_name (FILE, LABEL);                        \
2141     fputc (')', FILE);                                  \
2142   } while (0)
2143 \f
2144 /* Register Renaming Parameters.  */
2145
2146 /* A C expression that is nonzero if hard register number REGNO2 can be
2147    considered for use as a rename register for REGNO1 */
2148
2149 #define HARD_REGNO_RENAME_OK(REGNO1,REGNO2) \
2150   ia64_hard_regno_rename_ok((REGNO1), (REGNO2))
2151
2152 \f
2153 /* Miscellaneous Parameters.  */
2154
2155 /* Flag to mark data that is in the small address area (addressable
2156    via "addl", that is, within a 2MByte offset of 0.  */
2157 #define SYMBOL_FLAG_SMALL_ADDR          (SYMBOL_FLAG_MACH_DEP << 0)
2158 #define SYMBOL_REF_SMALL_ADDR_P(X)      \
2159         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_SMALL_ADDR) != 0)
2160
2161 /* Define this if you have defined special-purpose predicates in the file
2162    `MACHINE.c'.  For each predicate, list all rtl codes that can be in
2163    expressions matched by the predicate.  */
2164
2165 #define PREDICATE_CODES \
2166 { "call_operand", {SUBREG, REG, SYMBOL_REF}},                           \
2167 { "got_symbolic_operand", {SYMBOL_REF, CONST, LABEL_REF}},              \
2168 { "sdata_symbolic_operand", {SYMBOL_REF, CONST}},                       \
2169 { "small_addr_symbolic_operand", {SYMBOL_REF}},                         \
2170 { "symbolic_operand", {SYMBOL_REF, CONST, LABEL_REF}},                  \
2171 { "function_operand", {SYMBOL_REF}},                                    \
2172 { "setjmp_operand", {SYMBOL_REF}},                                      \
2173 { "destination_operand", {SUBREG, REG, MEM}},                           \
2174 { "not_postinc_memory_operand", {MEM}},                                 \
2175 { "move_operand", {SUBREG, REG, MEM, CONST_INT, CONST_DOUBLE,           \
2176                      CONSTANT_P_RTX, SYMBOL_REF, CONST, LABEL_REF}},    \
2177 { "gr_register_operand", {SUBREG, REG}},                                \
2178 { "fr_register_operand", {SUBREG, REG}},                                \
2179 { "grfr_register_operand", {SUBREG, REG}},                              \
2180 { "gr_nonimmediate_operand", {SUBREG, REG, MEM}},                       \
2181 { "fr_nonimmediate_operand", {SUBREG, REG, MEM}},                       \
2182 { "grfr_nonimmediate_operand", {SUBREG, REG, MEM}},                     \
2183 { "gr_reg_or_0_operand", {SUBREG, REG, CONST_INT}},                     \
2184 { "gr_reg_or_5bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2185 { "gr_reg_or_6bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2186 { "gr_reg_or_8bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2187 { "grfr_reg_or_8bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2188 { "gr_reg_or_8bit_adjusted_operand", {SUBREG, REG, CONST_INT,           \
2189                                      CONSTANT_P_RTX}},                  \
2190 { "gr_reg_or_8bit_and_adjusted_operand", {SUBREG, REG, CONST_INT,       \
2191                                          CONSTANT_P_RTX}},              \
2192 { "gr_reg_or_14bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2193 { "gr_reg_or_22bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2194 { "shift_count_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},     \
2195 { "shift_32bit_count_operand", {SUBREG, REG, CONST_INT,                 \
2196                                   CONSTANT_P_RTX}},                     \
2197 { "shladd_operand", {CONST_INT}},                                       \
2198 { "fetchadd_operand", {CONST_INT}},                                     \
2199 { "fr_reg_or_fp01_operand", {SUBREG, REG, CONST_DOUBLE}},               \
2200 { "normal_comparison_operator", {EQ, NE, GT, LE, GTU, LEU}},            \
2201 { "adjusted_comparison_operator", {LT, GE, LTU, GEU}},                  \
2202 { "signed_inequality_operator", {GE, GT, LE, LT}},                      \
2203 { "predicate_operator", {NE, EQ}},                                      \
2204 { "condop_operator", {PLUS, MINUS, IOR, XOR, AND}},                     \
2205 { "ar_lc_reg_operand", {REG}},                                          \
2206 { "ar_ccv_reg_operand", {REG}},                                         \
2207 { "ar_pfs_reg_operand", {REG}},                                         \
2208 { "general_xfmode_operand", {SUBREG, REG, CONST_DOUBLE, MEM}},          \
2209 { "destination_xfmode_operand", {SUBREG, REG, MEM}},                    \
2210 { "xfreg_or_fp01_operand", {REG, CONST_DOUBLE}},                        \
2211 { "basereg_operand", {SUBREG, REG}},
2212
2213 /* An alias for a machine mode name.  This is the machine mode that elements of
2214    a jump-table should have.  */
2215
2216 #define CASE_VECTOR_MODE ptr_mode
2217
2218 /* Define as C expression which evaluates to nonzero if the tablejump
2219    instruction expects the table to contain offsets from the address of the
2220    table.  */
2221
2222 #define CASE_VECTOR_PC_RELATIVE 1
2223
2224 /* Define this macro if operations between registers with integral mode smaller
2225    than a word are always performed on the entire register.  */
2226
2227 #define WORD_REGISTER_OPERATIONS
2228
2229 /* Define this macro to be a C expression indicating when insns that read
2230    memory in MODE, an integral mode narrower than a word, set the bits outside
2231    of MODE to be either the sign-extension or the zero-extension of the data
2232    read.  */
2233
2234 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2235
2236 /* The maximum number of bytes that a single instruction can move quickly from
2237    memory to memory.  */
2238 #define MOVE_MAX 8
2239
2240 /* A C expression which is nonzero if on this machine it is safe to "convert"
2241    an integer of INPREC bits to one of OUTPREC bits (where OUTPREC is smaller
2242    than INPREC) by merely operating on it as if it had only OUTPREC bits.  */
2243
2244 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2245
2246 /* A C expression describing the value returned by a comparison operator with
2247    an integral mode and stored by a store-flag instruction (`sCOND') when the
2248    condition is true.  */
2249
2250 /* ??? Investigate using STORE_FLAG_VALUE of -1 instead of 1.  */
2251
2252 /* An alias for the machine mode for pointers.  */
2253
2254 /* ??? This would change if we had ILP32 support.  */
2255
2256 #define Pmode DImode
2257
2258 /* An alias for the machine mode used for memory references to functions being
2259    called, in `call' RTL expressions.  */
2260
2261 #define FUNCTION_MODE Pmode
2262
2263 /* Define this macro to handle System V style pragmas: #pragma pack and
2264    #pragma weak.  Note, #pragma weak will only be supported if SUPPORT_WEAK is
2265    defined.  */
2266
2267 /* If this architecture supports prefetch, define this to be the number of
2268    prefetch commands that can be executed in parallel.
2269
2270    ??? This number is bogus and needs to be replaced before the value is
2271    actually used in optimizations.  */
2272
2273 #define SIMULTANEOUS_PREFETCHES 6
2274
2275 /* If this architecture supports prefetch, define this to be the size of
2276    the cache line that is prefetched.  */
2277
2278 #define PREFETCH_BLOCK 32
2279
2280 #define HANDLE_SYSV_PRAGMA 1
2281
2282 /* A C expression for the maximum number of instructions to execute via
2283    conditional execution instructions instead of a branch.  A value of
2284    BRANCH_COST+1 is the default if the machine does not use
2285    cc0, and 1 if it does use cc0.  */
2286 /* ??? Investigate.  */
2287 #define MAX_CONDITIONAL_EXECUTE 12
2288
2289 extern int ia64_final_schedule;
2290
2291 #define IA64_UNWIND_INFO        1
2292 #define IA64_UNWIND_EMIT(f,i)   process_for_unwind_directive (f,i)
2293
2294 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 15 : INVALID_REGNUM)
2295
2296 /* This function contains machine specific function data.  */
2297 struct machine_function GTY(())
2298 {
2299   /* The new stack pointer when unwinding from EH.  */
2300   rtx ia64_eh_epilogue_sp;
2301
2302   /* The new bsp value when unwinding from EH.  */
2303   rtx ia64_eh_epilogue_bsp;
2304
2305   /* The GP value save register.  */
2306   rtx ia64_gp_save;
2307
2308   /* The number of varargs registers to save.  */
2309   int n_varargs;
2310 };
2311
2312
2313 enum ia64_builtins
2314 {
2315   IA64_BUILTIN_SYNCHRONIZE,
2316
2317   IA64_BUILTIN_FETCH_AND_ADD_SI,
2318   IA64_BUILTIN_FETCH_AND_SUB_SI,
2319   IA64_BUILTIN_FETCH_AND_OR_SI,
2320   IA64_BUILTIN_FETCH_AND_AND_SI,
2321   IA64_BUILTIN_FETCH_AND_XOR_SI,
2322   IA64_BUILTIN_FETCH_AND_NAND_SI,
2323
2324   IA64_BUILTIN_ADD_AND_FETCH_SI,
2325   IA64_BUILTIN_SUB_AND_FETCH_SI,
2326   IA64_BUILTIN_OR_AND_FETCH_SI,
2327   IA64_BUILTIN_AND_AND_FETCH_SI,
2328   IA64_BUILTIN_XOR_AND_FETCH_SI,
2329   IA64_BUILTIN_NAND_AND_FETCH_SI,
2330
2331   IA64_BUILTIN_BOOL_COMPARE_AND_SWAP_SI,
2332   IA64_BUILTIN_VAL_COMPARE_AND_SWAP_SI,
2333
2334   IA64_BUILTIN_SYNCHRONIZE_SI,
2335
2336   IA64_BUILTIN_LOCK_TEST_AND_SET_SI,
2337
2338   IA64_BUILTIN_LOCK_RELEASE_SI,
2339
2340   IA64_BUILTIN_FETCH_AND_ADD_DI,
2341   IA64_BUILTIN_FETCH_AND_SUB_DI,
2342   IA64_BUILTIN_FETCH_AND_OR_DI,
2343   IA64_BUILTIN_FETCH_AND_AND_DI,
2344   IA64_BUILTIN_FETCH_AND_XOR_DI,
2345   IA64_BUILTIN_FETCH_AND_NAND_DI,
2346
2347   IA64_BUILTIN_ADD_AND_FETCH_DI,
2348   IA64_BUILTIN_SUB_AND_FETCH_DI,
2349   IA64_BUILTIN_OR_AND_FETCH_DI,
2350   IA64_BUILTIN_AND_AND_FETCH_DI,
2351   IA64_BUILTIN_XOR_AND_FETCH_DI,
2352   IA64_BUILTIN_NAND_AND_FETCH_DI,
2353
2354   IA64_BUILTIN_BOOL_COMPARE_AND_SWAP_DI,
2355   IA64_BUILTIN_VAL_COMPARE_AND_SWAP_DI,
2356
2357   IA64_BUILTIN_SYNCHRONIZE_DI,
2358
2359   IA64_BUILTIN_LOCK_TEST_AND_SET_DI,
2360
2361   IA64_BUILTIN_LOCK_RELEASE_DI,
2362
2363   IA64_BUILTIN_BSP,
2364   IA64_BUILTIN_FLUSHRS
2365 };
2366
2367 /* Codes for expand_compare_and_swap and expand_swap_and_compare.  */
2368 enum fetchop_code {
2369   IA64_ADD_OP, IA64_SUB_OP, IA64_OR_OP, IA64_AND_OP, IA64_XOR_OP, IA64_NAND_OP
2370 };
2371
2372 #define DONT_USE_BUILTIN_SETJMP
2373
2374 /* Output any profiling code before the prologue.  */
2375
2376 #undef  PROFILE_BEFORE_PROLOGUE
2377 #define PROFILE_BEFORE_PROLOGUE 1
2378
2379 \f
2380
2381 /* Switch on code for querying unit reservations.  */
2382 #define CPU_UNITS_QUERY 1
2383
2384 /* End of ia64.h */