OSDN Git Service

* config/i386/i386.h (X87_FLOAT_MODE_P): Check for TARGET_80387.
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007 Free Software Foundation,
4    Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 2, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING.  If not, write to
20 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
21 Boston, MA 02110-1301, USA.  */
22
23 /* The purpose of this file is to define the characteristics of the i386,
24    independent of assembler syntax or operating system.
25
26    Three other files build on this one to describe a specific assembler syntax:
27    bsd386.h, att386.h, and sun386.h.
28
29    The actual tm.h file for a particular system should include
30    this file, and then the file for the appropriate assembler syntax.
31
32    Many macros that specify assembler syntax are omitted entirely from
33    this file because they really belong in the files for particular
34    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
35    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
36    that start with ASM_ or end in ASM_OP.  */
37
38 #include "config/vxworks-dummy.h"
39
40 /* Algorithm to expand string function with.  */
41 enum stringop_alg
42 {
43    no_stringop,
44    libcall,
45    rep_prefix_1_byte,
46    rep_prefix_4_byte,
47    rep_prefix_8_byte,
48    loop_1_byte,
49    loop,
50    unrolled_loop
51 };
52
53 #define NAX_STRINGOP_ALGS 4
54
55 /* Specify what algorithm to use for stringops on known size.
56    When size is unknown, the UNKNOWN_SIZE alg is used.  When size is
57    known at compile time or estimated via feedback, the SIZE array
58    is walked in order until MAX is greater then the estimate (or -1
59    means infinity).  Corresponding ALG is used then.  
60    For example initializer:
61     {{256, loop}, {-1, rep_prefix_4_byte}}              
62    will use loop for blocks smaller or equal to 256 bytes, rep prefix will
63    be used otherwise.  */
64 struct stringop_algs
65 {
66   const enum stringop_alg unknown_size;
67   const struct stringop_strategy {
68     const int max;
69     const enum stringop_alg alg;
70   } size [NAX_STRINGOP_ALGS];
71 };
72
73 /* Define the specific costs for a given cpu */
74
75 struct processor_costs {
76   const int add;                /* cost of an add instruction */
77   const int lea;                /* cost of a lea instruction */
78   const int shift_var;          /* variable shift costs */
79   const int shift_const;        /* constant shift costs */
80   const int mult_init[5];       /* cost of starting a multiply
81                                    in QImode, HImode, SImode, DImode, TImode*/
82   const int mult_bit;           /* cost of multiply per each bit set */
83   const int divide[5];          /* cost of a divide/mod
84                                    in QImode, HImode, SImode, DImode, TImode*/
85   int movsx;                    /* The cost of movsx operation.  */
86   int movzx;                    /* The cost of movzx operation.  */
87   const int large_insn;         /* insns larger than this cost more */
88   const int move_ratio;         /* The threshold of number of scalar
89                                    memory-to-memory move insns.  */
90   const int movzbl_load;        /* cost of loading using movzbl */
91   const int int_load[3];        /* cost of loading integer registers
92                                    in QImode, HImode and SImode relative
93                                    to reg-reg move (2).  */
94   const int int_store[3];       /* cost of storing integer register
95                                    in QImode, HImode and SImode */
96   const int fp_move;            /* cost of reg,reg fld/fst */
97   const int fp_load[3];         /* cost of loading FP register
98                                    in SFmode, DFmode and XFmode */
99   const int fp_store[3];        /* cost of storing FP register
100                                    in SFmode, DFmode and XFmode */
101   const int mmx_move;           /* cost of moving MMX register.  */
102   const int mmx_load[2];        /* cost of loading MMX register
103                                    in SImode and DImode */
104   const int mmx_store[2];       /* cost of storing MMX register
105                                    in SImode and DImode */
106   const int sse_move;           /* cost of moving SSE register.  */
107   const int sse_load[3];        /* cost of loading SSE register
108                                    in SImode, DImode and TImode*/
109   const int sse_store[3];       /* cost of storing SSE register
110                                    in SImode, DImode and TImode*/
111   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
112                                    integer and vice versa.  */
113   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
114   const int simultaneous_prefetches; /* number of parallel prefetch
115                                    operations.  */
116   const int branch_cost;        /* Default value for BRANCH_COST.  */
117   const int fadd;               /* cost of FADD and FSUB instructions.  */
118   const int fmul;               /* cost of FMUL instruction.  */
119   const int fdiv;               /* cost of FDIV instruction.  */
120   const int fabs;               /* cost of FABS instruction.  */
121   const int fchs;               /* cost of FCHS instruction.  */
122   const int fsqrt;              /* cost of FSQRT instruction.  */
123                                 /* Specify what algorithm
124                                    to use for stringops on unknown size.  */
125   struct stringop_algs memcpy[2], memset[2];
126 };
127
128 extern const struct processor_costs *ix86_cost;
129
130 /* Macros used in the machine description to test the flags.  */
131
132 /* configure can arrange to make this 2, to force a 486.  */
133
134 #ifndef TARGET_CPU_DEFAULT
135 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_generic
136 #endif
137
138 #ifndef TARGET_FPMATH_DEFAULT
139 #define TARGET_FPMATH_DEFAULT \
140   (TARGET_64BIT && TARGET_SSE ? FPMATH_SSE : FPMATH_387)
141 #endif
142
143 #define TARGET_FLOAT_RETURNS_IN_80387 TARGET_FLOAT_RETURNS
144
145 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
146    compile-time constant.  */
147 #ifdef IN_LIBGCC2
148 #undef TARGET_64BIT
149 #ifdef __x86_64__
150 #define TARGET_64BIT 1
151 #else
152 #define TARGET_64BIT 0
153 #endif
154 #else
155 #ifndef TARGET_BI_ARCH
156 #undef TARGET_64BIT
157 #if TARGET_64BIT_DEFAULT
158 #define TARGET_64BIT 1
159 #else
160 #define TARGET_64BIT 0
161 #endif
162 #endif
163 #endif
164
165 #define HAS_LONG_COND_BRANCH 1
166 #define HAS_LONG_UNCOND_BRANCH 1
167
168 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
169 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
170 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
171 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
172 #define TARGET_GEODE (ix86_tune == PROCESSOR_GEODE)
173 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
174 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
175 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
176 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
177 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
178 #define TARGET_NOCONA (ix86_tune == PROCESSOR_NOCONA)
179 #define TARGET_CORE2 (ix86_tune == PROCESSOR_CORE2)
180 #define TARGET_GENERIC32 (ix86_tune == PROCESSOR_GENERIC32)
181 #define TARGET_GENERIC64 (ix86_tune == PROCESSOR_GENERIC64)
182 #define TARGET_GENERIC (TARGET_GENERIC32 || TARGET_GENERIC64)
183 #define TARGET_AMDFAM10 (ix86_tune == PROCESSOR_AMDFAM10)
184
185 /* Feature tests against the various tunings.  */
186 enum ix86_tune_indices {
187   X86_TUNE_USE_LEAVE,
188   X86_TUNE_PUSH_MEMORY,
189   X86_TUNE_ZERO_EXTEND_WITH_AND,
190   X86_TUNE_USE_BIT_TEST,
191   X86_TUNE_UNROLL_STRLEN,
192   X86_TUNE_DEEP_BRANCH_PREDICTION,
193   X86_TUNE_BRANCH_PREDICTION_HINTS,
194   X86_TUNE_DOUBLE_WITH_ADD,
195   X86_TUNE_USE_SAHF,
196   X86_TUNE_MOVX,
197   X86_TUNE_PARTIAL_REG_STALL,
198   X86_TUNE_PARTIAL_FLAG_REG_STALL,
199   X86_TUNE_USE_HIMODE_FIOP,
200   X86_TUNE_USE_SIMODE_FIOP,
201   X86_TUNE_USE_MOV0,
202   X86_TUNE_USE_CLTD,
203   X86_TUNE_USE_XCHGB,
204   X86_TUNE_SPLIT_LONG_MOVES,
205   X86_TUNE_READ_MODIFY_WRITE,
206   X86_TUNE_READ_MODIFY,
207   X86_TUNE_PROMOTE_QIMODE,
208   X86_TUNE_FAST_PREFIX,
209   X86_TUNE_SINGLE_STRINGOP,
210   X86_TUNE_QIMODE_MATH,
211   X86_TUNE_HIMODE_MATH,
212   X86_TUNE_PROMOTE_QI_REGS,
213   X86_TUNE_PROMOTE_HI_REGS,
214   X86_TUNE_ADD_ESP_4,
215   X86_TUNE_ADD_ESP_8,
216   X86_TUNE_SUB_ESP_4,
217   X86_TUNE_SUB_ESP_8,
218   X86_TUNE_INTEGER_DFMODE_MOVES,
219   X86_TUNE_PARTIAL_REG_DEPENDENCY,
220   X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY,
221   X86_TUNE_SSE_UNALIGNED_MOVE_OPTIMAL,
222   X86_TUNE_SSE_SPLIT_REGS,
223   X86_TUNE_SSE_TYPELESS_STORES,
224   X86_TUNE_SSE_LOAD0_BY_PXOR,
225   X86_TUNE_MEMORY_MISMATCH_STALL,
226   X86_TUNE_PROLOGUE_USING_MOVE,
227   X86_TUNE_EPILOGUE_USING_MOVE,
228   X86_TUNE_SHIFT1,
229   X86_TUNE_USE_FFREEP,
230   X86_TUNE_INTER_UNIT_MOVES,
231   X86_TUNE_FOUR_JUMP_LIMIT,
232   X86_TUNE_SCHEDULE,
233   X86_TUNE_USE_BT,
234   X86_TUNE_USE_INCDEC,
235   X86_TUNE_PAD_RETURNS,
236   X86_TUNE_EXT_80387_CONSTANTS,
237   X86_TUNE_SHORTEN_X87_SSE,
238   X86_TUNE_AVOID_VECTOR_DECODE,
239   X86_TUNE_PROMOTE_HIMODE_IMUL,
240   X86_TUNE_SLOW_IMUL_IMM32_MEM,
241   X86_TUNE_SLOW_IMUL_IMM8,
242   X86_TUNE_MOVE_M1_VIA_OR,
243   X86_TUNE_NOT_UNPAIRABLE,
244   X86_TUNE_NOT_VECTORMODE,
245
246   X86_TUNE_LAST
247 };
248
249 extern unsigned int ix86_tune_features[X86_TUNE_LAST];
250
251 #define TARGET_USE_LEAVE        ix86_tune_features[X86_TUNE_USE_LEAVE]
252 #define TARGET_PUSH_MEMORY      ix86_tune_features[X86_TUNE_PUSH_MEMORY]
253 #define TARGET_ZERO_EXTEND_WITH_AND \
254         ix86_tune_features[X86_TUNE_ZERO_EXTEND_WITH_AND]
255 #define TARGET_USE_BIT_TEST     ix86_tune_features[X86_TUNE_USE_BIT_TEST]
256 #define TARGET_UNROLL_STRLEN    ix86_tune_features[X86_TUNE_UNROLL_STRLEN]
257 #define TARGET_DEEP_BRANCH_PREDICTION \
258         ix86_tune_features[X86_TUNE_DEEP_BRANCH_PREDICTION]
259 #define TARGET_BRANCH_PREDICTION_HINTS \
260         ix86_tune_features[X86_TUNE_BRANCH_PREDICTION_HINTS]
261 #define TARGET_DOUBLE_WITH_ADD  ix86_tune_features[X86_TUNE_DOUBLE_WITH_ADD]
262 #define TARGET_USE_SAHF         ix86_tune_features[X86_TUNE_USE_SAHF]
263 #define TARGET_MOVX             ix86_tune_features[X86_TUNE_MOVX]
264 #define TARGET_PARTIAL_REG_STALL ix86_tune_features[X86_TUNE_PARTIAL_REG_STALL]
265 #define TARGET_PARTIAL_FLAG_REG_STALL \
266         ix86_tune_features[X86_TUNE_PARTIAL_FLAG_REG_STALL]
267 #define TARGET_USE_HIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_HIMODE_FIOP]
268 #define TARGET_USE_SIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_SIMODE_FIOP]
269 #define TARGET_USE_MOV0         ix86_tune_features[X86_TUNE_USE_MOV0]
270 #define TARGET_USE_CLTD         ix86_tune_features[X86_TUNE_USE_CLTD]
271 #define TARGET_USE_XCHGB        ix86_tune_features[X86_TUNE_USE_XCHGB]
272 #define TARGET_SPLIT_LONG_MOVES ix86_tune_features[X86_TUNE_SPLIT_LONG_MOVES]
273 #define TARGET_READ_MODIFY_WRITE ix86_tune_features[X86_TUNE_READ_MODIFY_WRITE]
274 #define TARGET_READ_MODIFY      ix86_tune_features[X86_TUNE_READ_MODIFY]
275 #define TARGET_PROMOTE_QImode   ix86_tune_features[X86_TUNE_PROMOTE_QIMODE]
276 #define TARGET_FAST_PREFIX      ix86_tune_features[X86_TUNE_FAST_PREFIX]
277 #define TARGET_SINGLE_STRINGOP  ix86_tune_features[X86_TUNE_SINGLE_STRINGOP]
278 #define TARGET_QIMODE_MATH      ix86_tune_features[X86_TUNE_QIMODE_MATH]
279 #define TARGET_HIMODE_MATH      ix86_tune_features[X86_TUNE_HIMODE_MATH]
280 #define TARGET_PROMOTE_QI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_QI_REGS]
281 #define TARGET_PROMOTE_HI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_HI_REGS]
282 #define TARGET_ADD_ESP_4        ix86_tune_features[X86_TUNE_ADD_ESP_4]
283 #define TARGET_ADD_ESP_8        ix86_tune_features[X86_TUNE_ADD_ESP_8]
284 #define TARGET_SUB_ESP_4        ix86_tune_features[X86_TUNE_SUB_ESP_4]
285 #define TARGET_SUB_ESP_8        ix86_tune_features[X86_TUNE_SUB_ESP_8]
286 #define TARGET_INTEGER_DFMODE_MOVES \
287         ix86_tune_features[X86_TUNE_INTEGER_DFMODE_MOVES]
288 #define TARGET_PARTIAL_REG_DEPENDENCY \
289         ix86_tune_features[X86_TUNE_PARTIAL_REG_DEPENDENCY]
290 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY \
291         ix86_tune_features[X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY]
292 #define TARGET_SSE_UNALIGNED_MOVE_OPTIMAL \
293         ix86_tune_features[X86_TUNE_SSE_UNALIGNED_MOVE_OPTIMAL]
294 #define TARGET_SSE_SPLIT_REGS   ix86_tune_features[X86_TUNE_SSE_SPLIT_REGS]
295 #define TARGET_SSE_TYPELESS_STORES \
296         ix86_tune_features[X86_TUNE_SSE_TYPELESS_STORES]
297 #define TARGET_SSE_LOAD0_BY_PXOR ix86_tune_features[X86_TUNE_SSE_LOAD0_BY_PXOR]
298 #define TARGET_MEMORY_MISMATCH_STALL \
299         ix86_tune_features[X86_TUNE_MEMORY_MISMATCH_STALL]
300 #define TARGET_PROLOGUE_USING_MOVE \
301         ix86_tune_features[X86_TUNE_PROLOGUE_USING_MOVE]
302 #define TARGET_EPILOGUE_USING_MOVE \
303         ix86_tune_features[X86_TUNE_EPILOGUE_USING_MOVE]
304 #define TARGET_SHIFT1           ix86_tune_features[X86_TUNE_SHIFT1]
305 #define TARGET_USE_FFREEP       ix86_tune_features[X86_TUNE_USE_FFREEP]
306 #define TARGET_INTER_UNIT_MOVES ix86_tune_features[X86_TUNE_INTER_UNIT_MOVES]
307 #define TARGET_FOUR_JUMP_LIMIT  ix86_tune_features[X86_TUNE_FOUR_JUMP_LIMIT]
308 #define TARGET_SCHEDULE         ix86_tune_features[X86_TUNE_SCHEDULE]
309 #define TARGET_USE_BT           ix86_tune_features[X86_TUNE_USE_BT]
310 #define TARGET_USE_INCDEC       ix86_tune_features[X86_TUNE_USE_INCDEC]
311 #define TARGET_PAD_RETURNS      ix86_tune_features[X86_TUNE_PAD_RETURNS]
312 #define TARGET_EXT_80387_CONSTANTS \
313         ix86_tune_features[X86_TUNE_EXT_80387_CONSTANTS]
314 #define TARGET_SHORTEN_X87_SSE  ix86_tune_features[X86_TUNE_SHORTEN_X87_SSE]
315 #define TARGET_AVOID_VECTOR_DECODE \
316         ix86_tune_features[X86_TUNE_AVOID_VECTOR_DECODE]
317 #define TARGET_TUNE_PROMOTE_HIMODE_IMUL \
318         ix86_tune_features[X86_TUNE_PROMOTE_HIMODE_IMUL]
319 #define TARGET_SLOW_IMUL_IMM32_MEM \
320         ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM32_MEM]
321 #define TARGET_SLOW_IMUL_IMM8   ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM8]
322 #define TARGET_MOVE_M1_VIA_OR   ix86_tune_features[X86_TUNE_MOVE_M1_VIA_OR]
323 #define TARGET_NOT_UNPAIRABLE   ix86_tune_features[X86_TUNE_NOT_UNPAIRABLE]
324 #define TARGET_NOT_VECTORMODE   ix86_tune_features[X86_TUNE_NOT_VECTORMODE]
325
326 /* Feature tests against the various architecture variations.  */
327 enum ix86_arch_indices {
328   X86_ARCH_CMOVE,               /* || TARGET_SSE */
329   X86_ARCH_CMPXCHG,
330   X86_ARCH_CMPXCHG8B,
331   X86_ARCH_XADD,
332   X86_ARCH_BSWAP,
333
334   X86_ARCH_LAST
335 };
336   
337 extern unsigned int ix86_arch_features[X86_ARCH_LAST];
338
339 #define TARGET_CMOVE            ix86_arch_features[X86_ARCH_CMOVE]
340 #define TARGET_CMPXCHG          ix86_arch_features[X86_ARCH_CMPXCHG]
341 #define TARGET_CMPXCHG8B        ix86_arch_features[X86_ARCH_CMPXCHG8B]
342 #define TARGET_XADD             ix86_arch_features[X86_ARCH_XADD]
343 #define TARGET_BSWAP            ix86_arch_features[X86_ARCH_BSWAP]
344
345 #define TARGET_CMPXCHG16B       x86_cmpxchg16b
346 #define TARGET_SAHF             x86_sahf
347
348 #define TARGET_FISTTP           (TARGET_SSE3 && TARGET_80387)
349
350 extern int x86_prefetch_sse;
351 #define TARGET_PREFETCH_SSE     x86_prefetch_sse
352
353 #define ASSEMBLER_DIALECT       (ix86_asm_dialect)
354
355 #define TARGET_SSE_MATH         ((ix86_fpmath & FPMATH_SSE) != 0)
356 #define TARGET_MIX_SSE_I387 \
357  ((ix86_fpmath & (FPMATH_SSE | FPMATH_387)) == (FPMATH_SSE | FPMATH_387))
358
359 #define TARGET_GNU_TLS          (ix86_tls_dialect == TLS_DIALECT_GNU)
360 #define TARGET_GNU2_TLS         (ix86_tls_dialect == TLS_DIALECT_GNU2)
361 #define TARGET_ANY_GNU_TLS      (TARGET_GNU_TLS || TARGET_GNU2_TLS)
362 #define TARGET_SUN_TLS          (ix86_tls_dialect == TLS_DIALECT_SUN)
363
364 #ifndef TARGET_64BIT_DEFAULT
365 #define TARGET_64BIT_DEFAULT 0
366 #endif
367 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
368 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
369 #endif
370
371 /* Once GDB has been enhanced to deal with functions without frame
372    pointers, we can change this to allow for elimination of
373    the frame pointer in leaf functions.  */
374 #define TARGET_DEFAULT 0
375
376 /* Extra bits to force on w/ 64-bit mode.  */
377 #define TARGET_SUBTARGET64_DEFAULT 0
378
379 /* This is not really a target flag, but is done this way so that
380    it's analogous to similar code for Mach-O on PowerPC.  darwin.h
381    redefines this to 1.  */
382 #define TARGET_MACHO 0
383
384 /* Likewise, for the Windows 64-bit ABI.  */
385 #define TARGET_64BIT_MS_ABI 0
386
387 /* Subtargets may reset this to 1 in order to enable 96-bit long double
388    with the rounding mode forced to 53 bits.  */
389 #define TARGET_96_ROUND_53_LONG_DOUBLE 0
390
391 /* Sometimes certain combinations of command options do not make
392    sense on a particular target machine.  You can define a macro
393    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
394    defined, is executed once just after all the command options have
395    been parsed.
396
397    Don't use this macro to turn on various extra optimizations for
398    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
399
400 #define OVERRIDE_OPTIONS override_options ()
401
402 /* Define this to change the optimizations performed by default.  */
403 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE) \
404   optimization_options ((LEVEL), (SIZE))
405
406 /* -march=native handling only makes sense with compiler running on
407    an x86 or x86_64 chip.  If changing this condition, also change
408    the condition in driver-i386.c.  */
409 #if defined(__i386__) || defined(__x86_64__)
410 /* In driver-i386.c.  */
411 extern const char *host_detect_local_cpu (int argc, const char **argv);
412 #define EXTRA_SPEC_FUNCTIONS \
413   { "local_cpu_detect", host_detect_local_cpu },
414 #define HAVE_LOCAL_CPU_DETECT
415 #endif
416
417 /* Support for configure-time defaults of some command line options.
418    The order here is important so that -march doesn't squash the
419    tune or cpu values.  */
420 #define OPTION_DEFAULT_SPECS \
421   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
422   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
423   {"arch", "%{!march=*:-march=%(VALUE)}"}
424
425 /* Specs for the compiler proper */
426
427 #ifndef CC1_CPU_SPEC
428 #define CC1_CPU_SPEC_1 "\
429 %{!mtune*: \
430 %{m386:mtune=i386 \
431 %n`-m386' is deprecated. Use `-march=i386' or `-mtune=i386' instead.\n} \
432 %{m486:-mtune=i486 \
433 %n`-m486' is deprecated. Use `-march=i486' or `-mtune=i486' instead.\n} \
434 %{mpentium:-mtune=pentium \
435 %n`-mpentium' is deprecated. Use `-march=pentium' or `-mtune=pentium' instead.\n} \
436 %{mpentiumpro:-mtune=pentiumpro \
437 %n`-mpentiumpro' is deprecated. Use `-march=pentiumpro' or `-mtune=pentiumpro' instead.\n} \
438 %{mcpu=*:-mtune=%* \
439 %n`-mcpu=' is deprecated. Use `-mtune=' or '-march=' instead.\n}} \
440 %<mcpu=* \
441 %{mintel-syntax:-masm=intel \
442 %n`-mintel-syntax' is deprecated. Use `-masm=intel' instead.\n} \
443 %{mno-intel-syntax:-masm=att \
444 %n`-mno-intel-syntax' is deprecated. Use `-masm=att' instead.\n}"
445
446 #ifndef HAVE_LOCAL_CPU_DETECT
447 #define CC1_CPU_SPEC CC1_CPU_SPEC_1
448 #else
449 #define CC1_CPU_SPEC CC1_CPU_SPEC_1 \
450 "%{march=native:%<march=native %:local_cpu_detect(arch) \
451   %{!mtune=*:%<mtune=native %:local_cpu_detect(tune)}} \
452 %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
453 #endif
454 #endif
455 \f
456 /* Target CPU builtins.  */
457 #define TARGET_CPU_CPP_BUILTINS()                               \
458   do                                                            \
459     {                                                           \
460       size_t arch_len = strlen (ix86_arch_string);              \
461       size_t tune_len = strlen (ix86_tune_string);              \
462       int last_arch_char = ix86_arch_string[arch_len - 1];      \
463       int last_tune_char = ix86_tune_string[tune_len - 1];      \
464                                                                 \
465       if (TARGET_64BIT)                                         \
466         {                                                       \
467           builtin_assert ("cpu=x86_64");                        \
468           builtin_assert ("machine=x86_64");                    \
469           builtin_define ("__amd64");                           \
470           builtin_define ("__amd64__");                         \
471           builtin_define ("__x86_64");                          \
472           builtin_define ("__x86_64__");                        \
473         }                                                       \
474       else                                                      \
475         {                                                       \
476           builtin_assert ("cpu=i386");                          \
477           builtin_assert ("machine=i386");                      \
478           builtin_define_std ("i386");                          \
479         }                                                       \
480                                                                 \
481       /* Built-ins based on -mtune= (or -march= if no           \
482          -mtune= given).  */                                    \
483       if (TARGET_386)                                           \
484         builtin_define ("__tune_i386__");                       \
485       else if (TARGET_486)                                      \
486         builtin_define ("__tune_i486__");                       \
487       else if (TARGET_PENTIUM)                                  \
488         {                                                       \
489           builtin_define ("__tune_i586__");                     \
490           builtin_define ("__tune_pentium__");                  \
491           if (last_tune_char == 'x')                            \
492             builtin_define ("__tune_pentium_mmx__");            \
493         }                                                       \
494       else if (TARGET_PENTIUMPRO)                               \
495         {                                                       \
496           builtin_define ("__tune_i686__");                     \
497           builtin_define ("__tune_pentiumpro__");               \
498           switch (last_tune_char)                               \
499             {                                                   \
500             case '3':                                           \
501               builtin_define ("__tune_pentium3__");             \
502               /* FALLTHRU */                                    \
503             case '2':                                           \
504               builtin_define ("__tune_pentium2__");             \
505               break;                                            \
506             }                                                   \
507         }                                                       \
508       else if (TARGET_GEODE)                                    \
509         {                                                       \
510           builtin_define ("__tune_geode__");                    \
511         }                                                       \
512       else if (TARGET_K6)                                       \
513         {                                                       \
514           builtin_define ("__tune_k6__");                       \
515           if (last_tune_char == '2')                            \
516             builtin_define ("__tune_k6_2__");                   \
517           else if (last_tune_char == '3')                       \
518             builtin_define ("__tune_k6_3__");                   \
519         }                                                       \
520       else if (TARGET_ATHLON)                                   \
521         {                                                       \
522           builtin_define ("__tune_athlon__");                   \
523           /* Only plain "athlon" lacks SSE.  */                 \
524           if (last_tune_char != 'n')                            \
525             builtin_define ("__tune_athlon_sse__");             \
526         }                                                       \
527       else if (TARGET_K8)                                       \
528         builtin_define ("__tune_k8__");                         \
529       else if (TARGET_AMDFAM10)                                 \
530         builtin_define ("__tune_amdfam10__");                   \
531       else if (TARGET_PENTIUM4)                                 \
532         builtin_define ("__tune_pentium4__");                   \
533       else if (TARGET_NOCONA)                                   \
534         builtin_define ("__tune_nocona__");                     \
535       else if (TARGET_CORE2)                                    \
536         builtin_define ("__tune_core2__");                      \
537                                                                 \
538       if (TARGET_MMX)                                           \
539         builtin_define ("__MMX__");                             \
540       if (TARGET_3DNOW)                                         \
541         builtin_define ("__3dNOW__");                           \
542       if (TARGET_3DNOW_A)                                       \
543         builtin_define ("__3dNOW_A__");                         \
544       if (TARGET_SSE)                                           \
545         builtin_define ("__SSE__");                             \
546       if (TARGET_SSE2)                                          \
547         builtin_define ("__SSE2__");                            \
548       if (TARGET_SSE3)                                          \
549         builtin_define ("__SSE3__");                            \
550       if (TARGET_SSSE3)                                         \
551         builtin_define ("__SSSE3__");                           \
552       if (TARGET_SSE4A)                                         \
553         builtin_define ("__SSE4A__");                           \
554       if (TARGET_SSE_MATH && TARGET_SSE)                        \
555         builtin_define ("__SSE_MATH__");                        \
556       if (TARGET_SSE_MATH && TARGET_SSE2)                       \
557         builtin_define ("__SSE2_MATH__");                       \
558                                                                 \
559       /* Built-ins based on -march=.  */                        \
560       if (ix86_arch == PROCESSOR_I486)                          \
561         {                                                       \
562           builtin_define ("__i486");                            \
563           builtin_define ("__i486__");                          \
564         }                                                       \
565       else if (ix86_arch == PROCESSOR_PENTIUM)                  \
566         {                                                       \
567           builtin_define ("__i586");                            \
568           builtin_define ("__i586__");                          \
569           builtin_define ("__pentium");                         \
570           builtin_define ("__pentium__");                       \
571           if (last_arch_char == 'x')                            \
572             builtin_define ("__pentium_mmx__");                 \
573         }                                                       \
574       else if (ix86_arch == PROCESSOR_PENTIUMPRO)               \
575         {                                                       \
576           builtin_define ("__i686");                            \
577           builtin_define ("__i686__");                          \
578           builtin_define ("__pentiumpro");                      \
579           builtin_define ("__pentiumpro__");                    \
580         }                                                       \
581       else if (ix86_arch == PROCESSOR_GEODE)                    \
582         {                                                       \
583           builtin_define ("__geode");                           \
584           builtin_define ("__geode__");                         \
585         }                                                       \
586       else if (ix86_arch == PROCESSOR_K6)                       \
587         {                                                       \
588                                                                 \
589           builtin_define ("__k6");                              \
590           builtin_define ("__k6__");                            \
591           if (last_arch_char == '2')                            \
592             builtin_define ("__k6_2__");                        \
593           else if (last_arch_char == '3')                       \
594             builtin_define ("__k6_3__");                        \
595         }                                                       \
596       else if (ix86_arch == PROCESSOR_ATHLON)                   \
597         {                                                       \
598           builtin_define ("__athlon");                          \
599           builtin_define ("__athlon__");                        \
600           /* Only plain "athlon" lacks SSE.  */                 \
601           if (last_arch_char != 'n')                            \
602             builtin_define ("__athlon_sse__");                  \
603         }                                                       \
604       else if (ix86_arch == PROCESSOR_K8)                       \
605         {                                                       \
606           builtin_define ("__k8");                              \
607           builtin_define ("__k8__");                            \
608         }                                                       \
609       else if (ix86_arch == PROCESSOR_AMDFAM10)                 \
610         {                                                       \
611           builtin_define ("__amdfam10");                        \
612           builtin_define ("__amdfam10__");                      \
613         }                                                       \
614       else if (ix86_arch == PROCESSOR_PENTIUM4)                 \
615         {                                                       \
616           builtin_define ("__pentium4");                        \
617           builtin_define ("__pentium4__");                      \
618         }                                                       \
619       else if (ix86_arch == PROCESSOR_NOCONA)                   \
620         {                                                       \
621           builtin_define ("__nocona");                          \
622           builtin_define ("__nocona__");                        \
623         }                                                       \
624       else if (ix86_arch == PROCESSOR_CORE2)                    \
625         {                                                       \
626           builtin_define ("__core2");                           \
627           builtin_define ("__core2__");                         \
628         }                                                       \
629     }                                                           \
630   while (0)
631
632 #define TARGET_CPU_DEFAULT_i386 0
633 #define TARGET_CPU_DEFAULT_i486 1
634 #define TARGET_CPU_DEFAULT_pentium 2
635 #define TARGET_CPU_DEFAULT_pentium_mmx 3
636 #define TARGET_CPU_DEFAULT_pentiumpro 4
637 #define TARGET_CPU_DEFAULT_pentium2 5
638 #define TARGET_CPU_DEFAULT_pentium3 6
639 #define TARGET_CPU_DEFAULT_pentium4 7
640 #define TARGET_CPU_DEFAULT_geode 8
641 #define TARGET_CPU_DEFAULT_k6 9
642 #define TARGET_CPU_DEFAULT_k6_2 10
643 #define TARGET_CPU_DEFAULT_k6_3 11
644 #define TARGET_CPU_DEFAULT_athlon 12
645 #define TARGET_CPU_DEFAULT_athlon_sse 13
646 #define TARGET_CPU_DEFAULT_k8 14
647 #define TARGET_CPU_DEFAULT_pentium_m 15
648 #define TARGET_CPU_DEFAULT_prescott 16
649 #define TARGET_CPU_DEFAULT_nocona 17
650 #define TARGET_CPU_DEFAULT_core2 18
651 #define TARGET_CPU_DEFAULT_generic 19
652 #define TARGET_CPU_DEFAULT_amdfam10 20
653
654 #define TARGET_CPU_DEFAULT_NAMES {"i386", "i486", "pentium", "pentium-mmx",\
655                                   "pentiumpro", "pentium2", "pentium3", \
656                                   "pentium4", "geode", "k6", "k6-2", "k6-3", \
657                                   "athlon", "athlon-4", "k8", \
658                                   "pentium-m", "prescott", "nocona", \
659                                   "core2", "generic", "amdfam10"}
660
661 #ifndef CC1_SPEC
662 #define CC1_SPEC "%(cc1_cpu) "
663 #endif
664
665 /* This macro defines names of additional specifications to put in the
666    specs that can be used in various specifications like CC1_SPEC.  Its
667    definition is an initializer with a subgrouping for each command option.
668
669    Each subgrouping contains a string constant, that defines the
670    specification name, and a string constant that used by the GCC driver
671    program.
672
673    Do not define this macro if it does not need to do anything.  */
674
675 #ifndef SUBTARGET_EXTRA_SPECS
676 #define SUBTARGET_EXTRA_SPECS
677 #endif
678
679 #define EXTRA_SPECS                                                     \
680   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
681   SUBTARGET_EXTRA_SPECS
682 \f
683 /* target machine storage layout */
684
685 #define LONG_DOUBLE_TYPE_SIZE 80
686
687 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
688    FPU, assume that the fpcw is set to extended precision; when using
689    only SSE, rounding is correct; when using both SSE and the FPU,
690    the rounding precision is indeterminate, since either may be chosen
691    apparently at random.  */
692 #define TARGET_FLT_EVAL_METHOD \
693   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
694
695 #define SHORT_TYPE_SIZE 16
696 #define INT_TYPE_SIZE 32
697 #define FLOAT_TYPE_SIZE 32
698 #define LONG_TYPE_SIZE BITS_PER_WORD
699 #define DOUBLE_TYPE_SIZE 64
700 #define LONG_LONG_TYPE_SIZE 64
701
702 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
703 #define MAX_BITS_PER_WORD 64
704 #else
705 #define MAX_BITS_PER_WORD 32
706 #endif
707
708 /* Define this if most significant byte of a word is the lowest numbered.  */
709 /* That is true on the 80386.  */
710
711 #define BITS_BIG_ENDIAN 0
712
713 /* Define this if most significant byte of a word is the lowest numbered.  */
714 /* That is not true on the 80386.  */
715 #define BYTES_BIG_ENDIAN 0
716
717 /* Define this if most significant word of a multiword number is the lowest
718    numbered.  */
719 /* Not true for 80386 */
720 #define WORDS_BIG_ENDIAN 0
721
722 /* Width of a word, in units (bytes).  */
723 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
724 #ifdef IN_LIBGCC2
725 #define MIN_UNITS_PER_WORD      (TARGET_64BIT ? 8 : 4)
726 #else
727 #define MIN_UNITS_PER_WORD      4
728 #endif
729
730 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
731 #define PARM_BOUNDARY BITS_PER_WORD
732
733 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
734 #define STACK_BOUNDARY BITS_PER_WORD
735
736 /* Boundary (in *bits*) on which the stack pointer prefers to be
737    aligned; the compiler cannot rely on having this alignment.  */
738 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
739
740 /* As of July 2001, many runtimes do not align the stack properly when
741    entering main.  This causes expand_main_function to forcibly align
742    the stack, which results in aligned frames for functions called from
743    main, though it does nothing for the alignment of main itself.  */
744 #define FORCE_PREFERRED_STACK_BOUNDARY_IN_MAIN \
745   (ix86_preferred_stack_boundary > STACK_BOUNDARY && !TARGET_64BIT)
746
747 /* Target OS keeps a vector-aligned (128-bit, 16-byte) stack.  This is
748    mandatory for the 64-bit ABI, and may or may not be true for other
749    operating systems.  */
750 #define TARGET_KEEPS_VECTOR_ALIGNED_STACK TARGET_64BIT
751
752 /* Minimum allocation boundary for the code of a function.  */
753 #define FUNCTION_BOUNDARY 8
754
755 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
756 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
757
758 /* Alignment of field after `int : 0' in a structure.  */
759
760 #define EMPTY_FIELD_BOUNDARY BITS_PER_WORD
761
762 /* Minimum size in bits of the largest boundary to which any
763    and all fundamental data types supported by the hardware
764    might need to be aligned. No data type wants to be aligned
765    rounder than this.
766
767    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
768    and Pentium Pro XFmode values at 128 bit boundaries.  */
769
770 #define BIGGEST_ALIGNMENT 128
771
772 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
773 #define ALIGN_MODE_128(MODE) \
774  ((MODE) == XFmode || SSE_REG_MODE_P (MODE))
775
776 /* The published ABIs say that doubles should be aligned on word
777    boundaries, so lower the alignment for structure fields unless
778    -malign-double is set.  */
779
780 /* ??? Blah -- this macro is used directly by libobjc.  Since it
781    supports no vector modes, cut out the complexity and fall back
782    on BIGGEST_FIELD_ALIGNMENT.  */
783 #ifdef IN_TARGET_LIBS
784 #ifdef __x86_64__
785 #define BIGGEST_FIELD_ALIGNMENT 128
786 #else
787 #define BIGGEST_FIELD_ALIGNMENT 32
788 #endif
789 #else
790 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
791    x86_field_alignment (FIELD, COMPUTED)
792 #endif
793
794 /* If defined, a C expression to compute the alignment given to a
795    constant that is being placed in memory.  EXP is the constant
796    and ALIGN is the alignment that the object would ordinarily have.
797    The value of this macro is used instead of that alignment to align
798    the object.
799
800    If this macro is not defined, then ALIGN is used.
801
802    The typical use of this macro is to increase alignment for string
803    constants to be word aligned so that `strcpy' calls that copy
804    constants can be done inline.  */
805
806 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
807
808 /* If defined, a C expression to compute the alignment for a static
809    variable.  TYPE is the data type, and ALIGN is the alignment that
810    the object would ordinarily have.  The value of this macro is used
811    instead of that alignment to align the object.
812
813    If this macro is not defined, then ALIGN is used.
814
815    One use of this macro is to increase alignment of medium-size
816    data to make it all fit in fewer cache lines.  Another is to
817    cause character arrays to be word-aligned so that `strcpy' calls
818    that copy constants to character arrays can be done inline.  */
819
820 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
821
822 /* If defined, a C expression to compute the alignment for a local
823    variable.  TYPE is the data type, and ALIGN is the alignment that
824    the object would ordinarily have.  The value of this macro is used
825    instead of that alignment to align the object.
826
827    If this macro is not defined, then ALIGN is used.
828
829    One use of this macro is to increase alignment of medium-size
830    data to make it all fit in fewer cache lines.  */
831
832 #define LOCAL_ALIGNMENT(TYPE, ALIGN) ix86_local_alignment ((TYPE), (ALIGN))
833
834 /* If defined, a C expression that gives the alignment boundary, in
835    bits, of an argument with the specified mode and type.  If it is
836    not defined, `PARM_BOUNDARY' is used for all arguments.  */
837
838 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
839   ix86_function_arg_boundary ((MODE), (TYPE))
840
841 /* Set this nonzero if move instructions will actually fail to work
842    when given unaligned data.  */
843 #define STRICT_ALIGNMENT 0
844
845 /* If bit field type is int, don't let it cross an int,
846    and give entire struct the alignment of an int.  */
847 /* Required on the 386 since it doesn't have bit-field insns.  */
848 #define PCC_BITFIELD_TYPE_MATTERS 1
849 \f
850 /* Standard register usage.  */
851
852 /* This processor has special stack-like registers.  See reg-stack.c
853    for details.  */
854
855 #define STACK_REGS
856 #define IS_STACK_MODE(MODE)                                     \
857   (((MODE) == SFmode && (!TARGET_SSE || !TARGET_SSE_MATH))      \
858    || ((MODE) == DFmode && (!TARGET_SSE2 || !TARGET_SSE_MATH))  \
859    || (MODE) == XFmode)
860
861 /* Number of actual hardware registers.
862    The hardware registers are assigned numbers for the compiler
863    from 0 to just below FIRST_PSEUDO_REGISTER.
864    All registers that the compiler knows about must be given numbers,
865    even those that are not normally considered general registers.
866
867    In the 80386 we give the 8 general purpose registers the numbers 0-7.
868    We number the floating point registers 8-15.
869    Note that registers 0-7 can be accessed as a  short or int,
870    while only 0-3 may be used with byte `mov' instructions.
871
872    Reg 16 does not correspond to any hardware register, but instead
873    appears in the RTL as an argument pointer prior to reload, and is
874    eliminated during reloading in favor of either the stack or frame
875    pointer.  */
876
877 #define FIRST_PSEUDO_REGISTER 53
878
879 /* Number of hardware registers that go into the DWARF-2 unwind info.
880    If not defined, equals FIRST_PSEUDO_REGISTER.  */
881
882 #define DWARF_FRAME_REGISTERS 17
883
884 /* 1 for registers that have pervasive standard uses
885    and are not available for the register allocator.
886    On the 80386, the stack pointer is such, as is the arg pointer.
887
888    The value is zero if the register is not fixed on either 32 or
889    64 bit targets, one if the register if fixed on both 32 and 64
890    bit targets, two if it is only fixed on 32bit targets and three
891    if its only fixed on 64bit targets.
892    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
893  */
894 #define FIXED_REGISTERS                                         \
895 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
896 {  0, 0, 0, 0, 0, 0, 0, 1, 0,  0,  0,  0,  0,  0,  0,  0,       \
897 /*arg,flags,fpsr,fpcr,frame*/                                   \
898     1,    1,   1,   1,    1,                                    \
899 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
900      0,   0,   0,   0,   0,   0,   0,   0,                      \
901 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
902      0,   0,   0,   0,   0,   0,   0,   0,                      \
903 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
904      2,   2,   2,   2,   2,   2,   2,   2,                      \
905 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
906      2,   2,    2,    2,    2,    2,    2,    2}
907
908
909 /* 1 for registers not available across function calls.
910    These must include the FIXED_REGISTERS and also any
911    registers that can be used without being saved.
912    The latter must include the registers where values are returned
913    and the register where structure-value addresses are passed.
914    Aside from that, you can include as many other registers as you like.
915
916    The value is zero if the register is not call used on either 32 or
917    64 bit targets, one if the register if call used on both 32 and 64
918    bit targets, two if it is only call used on 32bit targets and three
919    if its only call used on 64bit targets.
920    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
921 */
922 #define CALL_USED_REGISTERS                                     \
923 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
924 {  1, 1, 1, 0, 3, 3, 0, 1, 1,  1,  1,  1,  1,  1,  1,  1,       \
925 /*arg,flags,fpsr,fpcr,frame*/                                   \
926     1,   1,    1,   1,    1,                                    \
927 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
928      1,   1,   1,   1,   1,   1,   1,   1,                      \
929 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
930      1,   1,   1,   1,   1,   1,   1,   1,                      \
931 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
932      1,   1,   1,   1,   2,   2,   2,   2,                      \
933 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
934      1,   1,    1,    1,    1,    1,    1,    1}                \
935
936 /* Order in which to allocate registers.  Each register must be
937    listed once, even those in FIXED_REGISTERS.  List frame pointer
938    late and fixed registers last.  Note that, in general, we prefer
939    registers listed in CALL_USED_REGISTERS, keeping the others
940    available for storage of persistent values.
941
942    The ORDER_REGS_FOR_LOCAL_ALLOC actually overwrite the order,
943    so this is just empty initializer for array.  */
944
945 #define REG_ALLOC_ORDER                                         \
946 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
947    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
948    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
949    48, 49, 50, 51, 52 }
950
951 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
952    to be rearranged based on a particular function.  When using sse math,
953    we want to allocate SSE before x87 registers and vice versa.  */
954
955 #define ORDER_REGS_FOR_LOCAL_ALLOC x86_order_regs_for_local_alloc ()
956
957
958 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
959 #define CONDITIONAL_REGISTER_USAGE                                      \
960 do {                                                                    \
961     int i;                                                              \
962     unsigned int j;                                                     \
963     for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                         \
964       {                                                                 \
965         if (fixed_regs[i] > 1)                                          \
966           fixed_regs[i] = (fixed_regs[i] == (TARGET_64BIT ? 3 : 2));    \
967         if (call_used_regs[i] > 1)                                      \
968           call_used_regs[i] = (call_used_regs[i]                        \
969                                == (TARGET_64BIT ? 3 : 2));              \
970       }                                                                 \
971     j = PIC_OFFSET_TABLE_REGNUM;                                        \
972     if (j != INVALID_REGNUM)                                            \
973       {                                                                 \
974         fixed_regs[j] = 1;                                              \
975         call_used_regs[j] = 1;                                          \
976       }                                                                 \
977     if (! TARGET_MMX)                                                   \
978       {                                                                 \
979         int i;                                                          \
980         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
981           if (TEST_HARD_REG_BIT (reg_class_contents[(int)MMX_REGS], i)) \
982             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
983       }                                                                 \
984     if (! TARGET_SSE)                                                   \
985       {                                                                 \
986         int i;                                                          \
987         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
988           if (TEST_HARD_REG_BIT (reg_class_contents[(int)SSE_REGS], i)) \
989             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
990       }                                                                 \
991     if (! TARGET_80387 && ! TARGET_FLOAT_RETURNS_IN_80387)              \
992       {                                                                 \
993         int i;                                                          \
994         HARD_REG_SET x;                                                 \
995         COPY_HARD_REG_SET (x, reg_class_contents[(int)FLOAT_REGS]);     \
996         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
997           if (TEST_HARD_REG_BIT (x, i))                                 \
998             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
999       }                                                                 \
1000     if (! TARGET_64BIT)                                                 \
1001       {                                                                 \
1002         int i;                                                          \
1003         for (i = FIRST_REX_INT_REG; i <= LAST_REX_INT_REG; i++)         \
1004           reg_names[i] = "";                                            \
1005         for (i = FIRST_REX_SSE_REG; i <= LAST_REX_SSE_REG; i++)         \
1006           reg_names[i] = "";                                            \
1007       }                                                                 \
1008     if (TARGET_64BIT_MS_ABI)                                            \
1009       {                                                                 \
1010         call_used_regs[4 /*RSI*/] = 0;                                  \
1011         call_used_regs[5 /*RDI*/] = 0;                                  \
1012       }                                                                 \
1013   } while (0)
1014
1015 /* Return number of consecutive hard regs needed starting at reg REGNO
1016    to hold something of mode MODE.
1017    This is ordinarily the length in words of a value of mode MODE
1018    but can be less for certain modes in special long registers.
1019
1020    Actually there are no two word move instructions for consecutive
1021    registers.  And only registers 0-3 may have mov byte instructions
1022    applied to them.
1023    */
1024
1025 #define HARD_REGNO_NREGS(REGNO, MODE)   \
1026   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
1027    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
1028    : ((MODE) == XFmode                                                  \
1029       ? (TARGET_64BIT ? 2 : 3)                                          \
1030       : (MODE) == XCmode                                                \
1031       ? (TARGET_64BIT ? 4 : 6)                                          \
1032       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
1033
1034 #define HARD_REGNO_NREGS_HAS_PADDING(REGNO, MODE)                       \
1035   ((TARGET_128BIT_LONG_DOUBLE && !TARGET_64BIT)                         \
1036    ? (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)  \
1037       ? 0                                                               \
1038       : ((MODE) == XFmode || (MODE) == XCmode))                         \
1039    : 0)
1040
1041 #define HARD_REGNO_NREGS_WITH_PADDING(REGNO, MODE) ((MODE) == XFmode ? 4 : 8)
1042
1043 #define VALID_SSE2_REG_MODE(MODE) \
1044     ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode    \
1045      || (MODE) == V2DImode || (MODE) == DFmode)
1046
1047 #define VALID_SSE_REG_MODE(MODE)                                        \
1048     ((MODE) == TImode || (MODE) == V4SFmode || (MODE) == V4SImode       \
1049      || (MODE) == SFmode || (MODE) == TFmode)
1050
1051 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
1052     ((MODE) == V2SFmode || (MODE) == SFmode)
1053
1054 #define VALID_MMX_REG_MODE(MODE)                                        \
1055     ((MODE) == DImode || (MODE) == V8QImode || (MODE) == V4HImode       \
1056      || (MODE) == V2SImode || (MODE) == SImode)
1057
1058 /* ??? No autovectorization into MMX or 3DNOW until we can reliably
1059    place emms and femms instructions.  */
1060 #define UNITS_PER_SIMD_WORD (TARGET_SSE ? 16 : UNITS_PER_WORD)
1061
1062 #define VALID_FP_MODE_P(MODE)                                           \
1063     ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode           \
1064      || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)       \
1065
1066 #define VALID_INT_MODE_P(MODE)                                          \
1067     ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode           \
1068      || (MODE) == DImode                                                \
1069      || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode     \
1070      || (MODE) == CDImode                                               \
1071      || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode         \
1072          || (MODE) == TFmode || (MODE) == TCmode)))
1073
1074 /* Return true for modes passed in SSE registers.  */
1075 #define SSE_REG_MODE_P(MODE) \
1076  ((MODE) == TImode || (MODE) == V16QImode || (MODE) == TFmode           \
1077    || (MODE) == V8HImode || (MODE) == V2DFmode || (MODE) == V2DImode    \
1078    || (MODE) == V4SFmode || (MODE) == V4SImode)
1079
1080 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
1081
1082 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1083    ix86_hard_regno_mode_ok ((REGNO), (MODE))
1084
1085 /* Value is 1 if it is a good idea to tie two pseudo registers
1086    when one has mode MODE1 and one has mode MODE2.
1087    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1088    for any hard reg, then this must be 0 for correct output.  */
1089
1090 #define MODES_TIEABLE_P(MODE1, MODE2)  ix86_modes_tieable_p (MODE1, MODE2)
1091
1092 /* It is possible to write patterns to move flags; but until someone
1093    does it,  */
1094 #define AVOID_CCMODE_COPIES
1095
1096 /* Specify the modes required to caller save a given hard regno.
1097    We do this on i386 to prevent flags from being saved at all.
1098
1099    Kill any attempts to combine saving of modes.  */
1100
1101 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1102   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
1103    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
1104    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false)\
1105    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
1106    : (MODE) == QImode && (REGNO) >= 4 && !TARGET_64BIT ? SImode         \
1107    : (MODE))
1108 /* Specify the registers used for certain standard purposes.
1109    The values of these macros are register numbers.  */
1110
1111 /* on the 386 the pc register is %eip, and is not usable as a general
1112    register.  The ordinary mov instructions won't work */
1113 /* #define PC_REGNUM  */
1114
1115 /* Register to use for pushing function arguments.  */
1116 #define STACK_POINTER_REGNUM 7
1117
1118 /* Base register for access to local variables of the function.  */
1119 #define HARD_FRAME_POINTER_REGNUM 6
1120
1121 /* Base register for access to local variables of the function.  */
1122 #define FRAME_POINTER_REGNUM 20
1123
1124 /* First floating point reg */
1125 #define FIRST_FLOAT_REG 8
1126
1127 /* First & last stack-like regs */
1128 #define FIRST_STACK_REG FIRST_FLOAT_REG
1129 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
1130
1131 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
1132 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
1133
1134 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
1135 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
1136
1137 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
1138 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
1139
1140 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
1141 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
1142
1143 /* Value should be nonzero if functions must have frame pointers.
1144    Zero means the frame pointer need not be set up (and parms
1145    may be accessed via the stack pointer) in functions that seem suitable.
1146    This is computed in `reload', in reload1.c.  */
1147 #define FRAME_POINTER_REQUIRED  ix86_frame_pointer_required ()
1148
1149 /* Override this in other tm.h files to cope with various OS lossage
1150    requiring a frame pointer.  */
1151 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1152 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1153 #endif
1154
1155 /* Make sure we can access arbitrary call frames.  */
1156 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
1157
1158 /* Base register for access to arguments of the function.  */
1159 #define ARG_POINTER_REGNUM 16
1160
1161 /* Register in which static-chain is passed to a function.
1162    We do use ECX as static chain register for 32 bit ABI.  On the
1163    64bit ABI, ECX is an argument register, so we use R10 instead.  */
1164 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? FIRST_REX_INT_REG + 10 - 8 : 2)
1165
1166 /* Register to hold the addressing base for position independent
1167    code access to data items.  We don't use PIC pointer for 64bit
1168    mode.  Define the regnum to dummy value to prevent gcc from
1169    pessimizing code dealing with EBX.
1170
1171    To avoid clobbering a call-saved register unnecessarily, we renumber
1172    the pic register when possible.  The change is visible after the
1173    prologue has been emitted.  */
1174
1175 #define REAL_PIC_OFFSET_TABLE_REGNUM  3
1176
1177 #define PIC_OFFSET_TABLE_REGNUM                         \
1178   ((TARGET_64BIT && ix86_cmodel == CM_SMALL_PIC)        \
1179    || !flag_pic ? INVALID_REGNUM                        \
1180    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1181    : REAL_PIC_OFFSET_TABLE_REGNUM)
1182
1183 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1184
1185 /* A C expression which can inhibit the returning of certain function
1186    values in registers, based on the type of value.  A nonzero value
1187    says to return the function value in memory, just as large
1188    structures are always returned.  Here TYPE will be a C expression
1189    of type `tree', representing the data type of the value.
1190
1191    Note that values of mode `BLKmode' must be explicitly handled by
1192    this macro.  Also, the option `-fpcc-struct-return' takes effect
1193    regardless of this macro.  On most systems, it is possible to
1194    leave the macro undefined; this causes a default definition to be
1195    used, whose value is the constant 1 for `BLKmode' values, and 0
1196    otherwise.
1197
1198    Do not use this macro to indicate that structures and unions
1199    should always be returned in memory.  You should instead use
1200    `DEFAULT_PCC_STRUCT_RETURN' to indicate this.  */
1201
1202 #define RETURN_IN_MEMORY(TYPE) \
1203   ix86_return_in_memory (TYPE)
1204
1205 /* This is overridden by <cygwin.h>.  */
1206 #define MS_AGGREGATE_RETURN 0
1207
1208 /* This is overridden by <netware.h>.  */
1209 #define KEEP_AGGREGATE_RETURN_POINTER 0
1210 \f
1211 /* Define the classes of registers for register constraints in the
1212    machine description.  Also define ranges of constants.
1213
1214    One of the classes must always be named ALL_REGS and include all hard regs.
1215    If there is more than one class, another class must be named NO_REGS
1216    and contain no registers.
1217
1218    The name GENERAL_REGS must be the name of a class (or an alias for
1219    another name such as ALL_REGS).  This is the class of registers
1220    that is allowed by "g" or "r" in a register constraint.
1221    Also, registers outside this class are allocated only when
1222    instructions express preferences for them.
1223
1224    The classes must be numbered in nondecreasing order; that is,
1225    a larger-numbered class must never be contained completely
1226    in a smaller-numbered class.
1227
1228    For any two classes, it is very desirable that there be another
1229    class that represents their union.
1230
1231    It might seem that class BREG is unnecessary, since no useful 386
1232    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1233    and the "b" register constraint is useful in asms for syscalls.
1234
1235    The flags, fpsr and fpcr registers are in no class.  */
1236
1237 enum reg_class
1238 {
1239   NO_REGS,
1240   AREG, DREG, CREG, BREG, SIREG, DIREG,
1241   AD_REGS,                      /* %eax/%edx for DImode */
1242   Q_REGS,                       /* %eax %ebx %ecx %edx */
1243   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1244   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1245   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1246   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp %r8 - %r15*/
1247   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1248   FLOAT_REGS,
1249   SSE_REGS,
1250   MMX_REGS,
1251   FP_TOP_SSE_REGS,
1252   FP_SECOND_SSE_REGS,
1253   FLOAT_SSE_REGS,
1254   FLOAT_INT_REGS,
1255   INT_SSE_REGS,
1256   FLOAT_INT_SSE_REGS,
1257   ALL_REGS, LIM_REG_CLASSES
1258 };
1259
1260 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1261
1262 #define INTEGER_CLASS_P(CLASS) \
1263   reg_class_subset_p ((CLASS), GENERAL_REGS)
1264 #define FLOAT_CLASS_P(CLASS) \
1265   reg_class_subset_p ((CLASS), FLOAT_REGS)
1266 #define SSE_CLASS_P(CLASS) \
1267   ((CLASS) == SSE_REGS)
1268 #define MMX_CLASS_P(CLASS) \
1269   ((CLASS) == MMX_REGS)
1270 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1271   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1272 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1273   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1274 #define MAYBE_SSE_CLASS_P(CLASS) \
1275   reg_classes_intersect_p (SSE_REGS, (CLASS))
1276 #define MAYBE_MMX_CLASS_P(CLASS) \
1277   reg_classes_intersect_p (MMX_REGS, (CLASS))
1278
1279 #define Q_CLASS_P(CLASS) \
1280   reg_class_subset_p ((CLASS), Q_REGS)
1281
1282 /* Give names of register classes as strings for dump file.  */
1283
1284 #define REG_CLASS_NAMES \
1285 {  "NO_REGS",                           \
1286    "AREG", "DREG", "CREG", "BREG",      \
1287    "SIREG", "DIREG",                    \
1288    "AD_REGS",                           \
1289    "Q_REGS", "NON_Q_REGS",              \
1290    "INDEX_REGS",                        \
1291    "LEGACY_REGS",                       \
1292    "GENERAL_REGS",                      \
1293    "FP_TOP_REG", "FP_SECOND_REG",       \
1294    "FLOAT_REGS",                        \
1295    "SSE_REGS",                          \
1296    "MMX_REGS",                          \
1297    "FP_TOP_SSE_REGS",                   \
1298    "FP_SECOND_SSE_REGS",                \
1299    "FLOAT_SSE_REGS",                    \
1300    "FLOAT_INT_REGS",                    \
1301    "INT_SSE_REGS",                      \
1302    "FLOAT_INT_SSE_REGS",                \
1303    "ALL_REGS" }
1304
1305 /* Define which registers fit in which classes.
1306    This is an initializer for a vector of HARD_REG_SET
1307    of length N_REG_CLASSES.  */
1308
1309 #define REG_CLASS_CONTENTS                                              \
1310 {     { 0x00,     0x0 },                                                \
1311       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1312       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1313       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1314       { 0x03,     0x0 },                /* AD_REGS */                   \
1315       { 0x0f,     0x0 },                /* Q_REGS */                    \
1316   { 0x1100f0,  0x1fe0 },                /* NON_Q_REGS */                \
1317       { 0x7f,  0x1fe0 },                /* INDEX_REGS */                \
1318   { 0x1100ff,     0x0 },                /* LEGACY_REGS */               \
1319   { 0x1100ff,  0x1fe0 },                /* GENERAL_REGS */              \
1320      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1321     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1322 { 0x1fe00000,0x1fe000 },                /* SSE_REGS */                  \
1323 { 0xe0000000,    0x1f },                /* MMX_REGS */                  \
1324 { 0x1fe00100,0x1fe000 },                /* FP_TOP_SSE_REG */            \
1325 { 0x1fe00200,0x1fe000 },                /* FP_SECOND_SSE_REG */         \
1326 { 0x1fe0ff00,0x3fe000 },                /* FLOAT_SSE_REGS */            \
1327    { 0x1ffff,  0x1fe0 },                /* FLOAT_INT_REGS */            \
1328 { 0x1fe100ff,0x1fffe0 },                /* INT_SSE_REGS */              \
1329 { 0x1fe1ffff,0x1fffe0 },                /* FLOAT_INT_SSE_REGS */        \
1330 { 0xffffffff,0x1fffff }                                                 \
1331 }
1332
1333 /* The same information, inverted:
1334    Return the class number of the smallest class containing
1335    reg number REGNO.  This could be a conditional expression
1336    or could index an array.  */
1337
1338 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1339
1340 /* When defined, the compiler allows registers explicitly used in the
1341    rtl to be used as spill registers but prevents the compiler from
1342    extending the lifetime of these registers.  */
1343
1344 #define SMALL_REGISTER_CLASSES 1
1345
1346 #define QI_REG_P(X) (REG_P (X) && REGNO (X) < 4)
1347
1348 #define GENERAL_REGNO_P(N) \
1349   ((N) <= STACK_POINTER_REGNUM || REX_INT_REGNO_P (N))
1350
1351 #define GENERAL_REG_P(X) \
1352   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1353
1354 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1355
1356 #define REX_INT_REGNO_P(N) \
1357   IN_RANGE ((N), FIRST_REX_INT_REG, LAST_REX_INT_REG)
1358 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1359
1360 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1361 #define FP_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1362 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1363 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1364
1365 #define X87_FLOAT_MODE_P(MODE)  \
1366   (TARGET_80387 && ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode))
1367
1368 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1369 #define SSE_REGNO_P(N)                                          \
1370   (IN_RANGE ((N), FIRST_SSE_REG, LAST_SSE_REG)                  \
1371    || REX_SSE_REGNO_P (N))
1372
1373 #define REX_SSE_REGNO_P(N) \
1374   IN_RANGE ((N), FIRST_REX_SSE_REG, LAST_REX_SSE_REG)
1375
1376 #define SSE_REGNO(N) \
1377   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1378
1379 #define SSE_FLOAT_MODE_P(MODE) \
1380   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1381
1382 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1383 #define MMX_REGNO_P(N) IN_RANGE ((N), FIRST_MMX_REG, LAST_MMX_REG)
1384
1385 #define STACK_REG_P(XOP) (REG_P (XOP) && STACK_REGNO_P (REGNO (XOP)))
1386 #define STACK_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1387
1388 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1389
1390 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1391 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1392
1393 /* The class value for index registers, and the one for base regs.  */
1394
1395 #define INDEX_REG_CLASS INDEX_REGS
1396 #define BASE_REG_CLASS GENERAL_REGS
1397
1398 /* Place additional restrictions on the register class to use when it
1399    is necessary to be able to hold a value of mode MODE in a reload
1400    register for which class CLASS would ordinarily be used.  */
1401
1402 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1403   ((MODE) == QImode && !TARGET_64BIT                            \
1404    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1405        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1406    ? Q_REGS : (CLASS))
1407
1408 /* Given an rtx X being reloaded into a reg required to be
1409    in class CLASS, return the class of reg to actually use.
1410    In general this is just CLASS; but on some machines
1411    in some cases it is preferable to use a more restrictive class.
1412    On the 80386 series, we prevent floating constants from being
1413    reloaded into floating registers (since no move-insn can do that)
1414    and we ensure that QImodes aren't reloaded into the esi or edi reg.  */
1415
1416 /* Put float CONST_DOUBLE in the constant pool instead of fp regs.
1417    QImode must go into class Q_REGS.
1418    Narrow ALL_REGS to GENERAL_REGS.  This supports allowing movsf and
1419    movdf to do mem-to-mem moves through integer regs.  */
1420
1421 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1422    ix86_preferred_reload_class ((X), (CLASS))
1423
1424 /* Discourage putting floating-point values in SSE registers unless
1425    SSE math is being used, and likewise for the 387 registers.  */
1426
1427 #define PREFERRED_OUTPUT_RELOAD_CLASS(X, CLASS) \
1428    ix86_preferred_output_reload_class ((X), (CLASS))
1429
1430 /* If we are copying between general and FP registers, we need a memory
1431    location. The same is true for SSE and MMX registers.  */
1432 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1433   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1434
1435 /* QImode spills from non-QI registers need a scratch.  This does not
1436    happen often -- the only example so far requires an uninitialized
1437    pseudo.  */
1438
1439 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, OUT)                 \
1440   (((CLASS) == GENERAL_REGS || (CLASS) == LEGACY_REGS                   \
1441     || (CLASS) == INDEX_REGS) && !TARGET_64BIT && (MODE) == QImode      \
1442    ? Q_REGS : NO_REGS)
1443
1444 /* Return the maximum number of consecutive registers
1445    needed to represent mode MODE in a register of class CLASS.  */
1446 /* On the 80386, this is the size of MODE in words,
1447    except in the FP regs, where a single reg is always enough.  */
1448 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1449  (!MAYBE_INTEGER_CLASS_P (CLASS)                                        \
1450   ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                     \
1451   : (((((MODE) == XFmode ? 12 : GET_MODE_SIZE (MODE)))                  \
1452       + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1453
1454 /* A C expression whose value is nonzero if pseudos that have been
1455    assigned to registers of class CLASS would likely be spilled
1456    because registers of CLASS are needed for spill registers.
1457
1458    The default value of this macro returns 1 if CLASS has exactly one
1459    register and zero otherwise.  On most machines, this default
1460    should be used.  Only define this macro to some other expression
1461    if pseudo allocated by `local-alloc.c' end up in memory because
1462    their hard registers were needed for spill registers.  If this
1463    macro returns nonzero for those classes, those pseudos will only
1464    be allocated by `global.c', which knows how to reallocate the
1465    pseudo to another register.  If there would not be another
1466    register available for reallocation, you should not change the
1467    definition of this macro since the only effect of such a
1468    definition would be to slow down register allocation.  */
1469
1470 #define CLASS_LIKELY_SPILLED_P(CLASS)                                   \
1471   (((CLASS) == AREG)                                                    \
1472    || ((CLASS) == DREG)                                                 \
1473    || ((CLASS) == CREG)                                                 \
1474    || ((CLASS) == BREG)                                                 \
1475    || ((CLASS) == AD_REGS)                                              \
1476    || ((CLASS) == SIREG)                                                \
1477    || ((CLASS) == DIREG)                                                \
1478    || ((CLASS) == FP_TOP_REG)                                           \
1479    || ((CLASS) == FP_SECOND_REG))
1480
1481 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1482
1483 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
1484   ix86_cannot_change_mode_class (FROM, TO, CLASS)
1485 \f
1486 /* Stack layout; function entry, exit and calling.  */
1487
1488 /* Define this if pushing a word on the stack
1489    makes the stack pointer a smaller address.  */
1490 #define STACK_GROWS_DOWNWARD
1491
1492 /* Define this to nonzero if the nominal address of the stack frame
1493    is at the high-address end of the local variables;
1494    that is, each additional local variable allocated
1495    goes at a more negative offset in the frame.  */
1496 #define FRAME_GROWS_DOWNWARD 1
1497
1498 /* Offset within stack frame to start allocating local variables at.
1499    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1500    first local allocated.  Otherwise, it is the offset to the BEGINNING
1501    of the first local allocated.  */
1502 #define STARTING_FRAME_OFFSET 0
1503
1504 /* If we generate an insn to push BYTES bytes,
1505    this says how many the stack pointer really advances by.
1506    On 386, we have pushw instruction that decrements by exactly 2 no
1507    matter what the position was, there is no pushb.
1508    But as CIE data alignment factor on this arch is -4, we need to make
1509    sure all stack pointer adjustments are in multiple of 4.
1510
1511    For 64bit ABI we round up to 8 bytes.
1512  */
1513
1514 #define PUSH_ROUNDING(BYTES) \
1515   (TARGET_64BIT              \
1516    ? (((BYTES) + 7) & (-8))  \
1517    : (((BYTES) + 3) & (-4)))
1518
1519 /* If defined, the maximum amount of space required for outgoing arguments will
1520    be computed and placed into the variable
1521    `current_function_outgoing_args_size'.  No space will be pushed onto the
1522    stack for each call; instead, the function prologue should increase the stack
1523    frame size by this amount.  */
1524
1525 #define ACCUMULATE_OUTGOING_ARGS TARGET_ACCUMULATE_OUTGOING_ARGS
1526
1527 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1528    instructions to pass outgoing arguments.  */
1529
1530 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1531
1532 /* We want the stack and args grow in opposite directions, even if
1533    PUSH_ARGS is 0.  */
1534 #define PUSH_ARGS_REVERSED 1
1535
1536 /* Offset of first parameter from the argument pointer register value.  */
1537 #define FIRST_PARM_OFFSET(FNDECL) 0
1538
1539 /* Define this macro if functions should assume that stack space has been
1540    allocated for arguments even when their values are passed in registers.
1541
1542    The value of this macro is the size, in bytes, of the area reserved for
1543    arguments passed in registers for the function represented by FNDECL.
1544
1545    This space can be allocated by the caller, or be a part of the
1546    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1547    which.  */
1548 #define REG_PARM_STACK_SPACE(FNDECL) 0
1549
1550 /* Value is the number of bytes of arguments automatically
1551    popped when returning from a subroutine call.
1552    FUNDECL is the declaration node of the function (as a tree),
1553    FUNTYPE is the data type of the function (as a tree),
1554    or for a library call it is an identifier node for the subroutine name.
1555    SIZE is the number of bytes of arguments passed on the stack.
1556
1557    On the 80386, the RTD insn may be used to pop them if the number
1558      of args is fixed, but if the number is variable then the caller
1559      must pop them all.  RTD can't be used for library calls now
1560      because the library is compiled with the Unix compiler.
1561    Use of RTD is a selectable option, since it is incompatible with
1562    standard Unix calling sequences.  If the option is not selected,
1563    the caller must always pop the args.
1564
1565    The attribute stdcall is equivalent to RTD on a per module basis.  */
1566
1567 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE) \
1568   ix86_return_pops_args ((FUNDECL), (FUNTYPE), (SIZE))
1569
1570 #define FUNCTION_VALUE_REGNO_P(N) \
1571   ix86_function_value_regno_p (N)
1572
1573 /* Define how to find the value returned by a library function
1574    assuming the value has mode MODE.  */
1575
1576 #define LIBCALL_VALUE(MODE) \
1577   ix86_libcall_value (MODE)
1578
1579 /* Define the size of the result block used for communication between
1580    untyped_call and untyped_return.  The block contains a DImode value
1581    followed by the block used by fnsave and frstor.  */
1582
1583 #define APPLY_RESULT_SIZE (8+108)
1584
1585 /* 1 if N is a possible register number for function argument passing.  */
1586 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1587
1588 /* Define a data type for recording info about an argument list
1589    during the scan of that argument list.  This data type should
1590    hold all necessary information about the function itself
1591    and about the args processed so far, enough to enable macros
1592    such as FUNCTION_ARG to determine where the next arg should go.  */
1593
1594 typedef struct ix86_args {
1595   int words;                    /* # words passed so far */
1596   int nregs;                    /* # registers available for passing */
1597   int regno;                    /* next available register number */
1598   int fastcall;                 /* fastcall calling convention is used */
1599   int sse_words;                /* # sse words passed so far */
1600   int sse_nregs;                /* # sse registers available for passing */
1601   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1602   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1603   int sse_regno;                /* next available sse register number */
1604   int mmx_words;                /* # mmx words passed so far */
1605   int mmx_nregs;                /* # mmx registers available for passing */
1606   int mmx_regno;                /* next available mmx register number */
1607   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1608   int float_in_sse;             /* 1 if in 32-bit mode SFmode (2 for DFmode) should
1609                                    be passed in SSE registers.  Otherwise 0.  */
1610 } CUMULATIVE_ARGS;
1611
1612 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1613    for a call to a function whose data type is FNTYPE.
1614    For a library call, FNTYPE is 0.  */
1615
1616 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1617   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1618
1619 /* Update the data in CUM to advance over an argument
1620    of mode MODE and data type TYPE.
1621    (TYPE is null for libcalls where that information may not be available.)  */
1622
1623 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1624   function_arg_advance (&(CUM), (MODE), (TYPE), (NAMED))
1625
1626 /* Define where to put the arguments to a function.
1627    Value is zero to push the argument on the stack,
1628    or a hard register in which to store the argument.
1629
1630    MODE is the argument's machine mode.
1631    TYPE is the data type of the argument (as a tree).
1632     This is null for libcalls where that information may
1633     not be available.
1634    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1635     the preceding args and about the function being called.
1636    NAMED is nonzero if this argument is a named parameter
1637     (otherwise it is an extra parameter matching an ellipsis).  */
1638
1639 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1640   function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1641
1642 /* Implement `va_start' for varargs and stdarg.  */
1643 #define EXPAND_BUILTIN_VA_START(VALIST, NEXTARG) \
1644   ix86_va_start (VALIST, NEXTARG)
1645
1646 #define TARGET_ASM_FILE_END ix86_file_end
1647 #define NEED_INDICATE_EXEC_STACK 0
1648
1649 /* Output assembler code to FILE to increment profiler label # LABELNO
1650    for profiling a function entry.  */
1651
1652 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1653
1654 #define MCOUNT_NAME "_mcount"
1655
1656 #define PROFILE_COUNT_REGISTER "edx"
1657
1658 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1659    the stack pointer does not matter.  The value is tested only in
1660    functions that have frame pointers.
1661    No definition is equivalent to always zero.  */
1662 /* Note on the 386 it might be more efficient not to define this since
1663    we have to restore it ourselves from the frame pointer, in order to
1664    use pop */
1665
1666 #define EXIT_IGNORE_STACK 1
1667
1668 /* Output assembler code for a block containing the constant parts
1669    of a trampoline, leaving space for the variable parts.  */
1670
1671 /* On the 386, the trampoline contains two instructions:
1672      mov #STATIC,ecx
1673      jmp FUNCTION
1674    The trampoline is generated entirely at runtime.  The operand of JMP
1675    is the address of FUNCTION relative to the instruction following the
1676    JMP (which is 5 bytes long).  */
1677
1678 /* Length in units of the trampoline for entering a nested function.  */
1679
1680 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 23 : 10)
1681
1682 /* Emit RTL insns to initialize the variable parts of a trampoline.
1683    FNADDR is an RTX for the address of the function's pure code.
1684    CXT is an RTX for the static chain value for the function.  */
1685
1686 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1687   x86_initialize_trampoline ((TRAMP), (FNADDR), (CXT))
1688 \f
1689 /* Definitions for register eliminations.
1690
1691    This is an array of structures.  Each structure initializes one pair
1692    of eliminable registers.  The "from" register number is given first,
1693    followed by "to".  Eliminations of the same "from" register are listed
1694    in order of preference.
1695
1696    There are two registers that can always be eliminated on the i386.
1697    The frame pointer and the arg pointer can be replaced by either the
1698    hard frame pointer or to the stack pointer, depending upon the
1699    circumstances.  The hard frame pointer is not used before reload and
1700    so it is not eligible for elimination.  */
1701
1702 #define ELIMINABLE_REGS                                 \
1703 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1704  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1705  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1706  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1707
1708 /* Given FROM and TO register numbers, say whether this elimination is
1709    allowed.  Frame pointer elimination is automatically handled.
1710
1711    All other eliminations are valid.  */
1712
1713 #define CAN_ELIMINATE(FROM, TO) \
1714   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
1715
1716 /* Define the offset between two registers, one to be eliminated, and the other
1717    its replacement, at the start of a routine.  */
1718
1719 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1720   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1721 \f
1722 /* Addressing modes, and classification of registers for them.  */
1723
1724 /* Macros to check register numbers against specific register classes.  */
1725
1726 /* These assume that REGNO is a hard or pseudo reg number.
1727    They give nonzero only if REGNO is a hard reg of the suitable class
1728    or a pseudo reg currently allocated to a suitable hard reg.
1729    Since they use reg_renumber, they are safe only once reg_renumber
1730    has been allocated, which happens in local-alloc.c.  */
1731
1732 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1733   ((REGNO) < STACK_POINTER_REGNUM                                       \
1734    || REX_INT_REGNO_P (REGNO)                                           \
1735    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM           \
1736    || REX_INT_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1737
1738 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1739   (GENERAL_REGNO_P (REGNO)                                              \
1740    || (REGNO) == ARG_POINTER_REGNUM                                     \
1741    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1742    || GENERAL_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1743
1744 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1745    and check its validity for a certain class.
1746    We have two alternate definitions for each of them.
1747    The usual definition accepts all pseudo regs; the other rejects
1748    them unless they have been allocated suitable hard regs.
1749    The symbol REG_OK_STRICT causes the latter definition to be used.
1750
1751    Most source files want to accept pseudo regs in the hope that
1752    they will get allocated to the class that the insn wants them to be in.
1753    Source files for reload pass need to be strict.
1754    After reload, it makes no difference, since pseudo regs have
1755    been eliminated by then.  */
1756
1757
1758 /* Non strict versions, pseudos are ok.  */
1759 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1760   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1761    || REX_INT_REGNO_P (REGNO (X))                                       \
1762    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1763
1764 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1765   (GENERAL_REGNO_P (REGNO (X))                                          \
1766    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1767    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1768    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1769
1770 /* Strict versions, hard registers only */
1771 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1772 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1773
1774 #ifndef REG_OK_STRICT
1775 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1776 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1777
1778 #else
1779 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1780 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1781 #endif
1782
1783 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1784    that is a valid memory address for an instruction.
1785    The MODE argument is the machine mode for the MEM expression
1786    that wants to use this address.
1787
1788    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS,
1789    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1790
1791    See legitimize_pic_address in i386.c for details as to what
1792    constitutes a legitimate address when -fpic is used.  */
1793
1794 #define MAX_REGS_PER_ADDRESS 2
1795
1796 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1797
1798 /* Nonzero if the constant value X is a legitimate general operand.
1799    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1800
1801 #define LEGITIMATE_CONSTANT_P(X)  legitimate_constant_p (X)
1802
1803 #ifdef REG_OK_STRICT
1804 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1805 do {                                                                    \
1806   if (legitimate_address_p ((MODE), (X), 1))                            \
1807     goto ADDR;                                                          \
1808 } while (0)
1809
1810 #else
1811 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1812 do {                                                                    \
1813   if (legitimate_address_p ((MODE), (X), 0))                            \
1814     goto ADDR;                                                          \
1815 } while (0)
1816
1817 #endif
1818
1819 /* If defined, a C expression to determine the base term of address X.
1820    This macro is used in only one place: `find_base_term' in alias.c.
1821
1822    It is always safe for this macro to not be defined.  It exists so
1823    that alias analysis can understand machine-dependent addresses.
1824
1825    The typical use of this macro is to handle addresses containing
1826    a label_ref or symbol_ref within an UNSPEC.  */
1827
1828 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1829
1830 /* Try machine-dependent ways of modifying an illegitimate address
1831    to be legitimate.  If we find one, return the new, valid address.
1832    This macro is used in only one place: `memory_address' in explow.c.
1833
1834    OLDX is the address as it was before break_out_memory_refs was called.
1835    In some cases it is useful to look at this to decide what needs to be done.
1836
1837    MODE and WIN are passed so that this macro can use
1838    GO_IF_LEGITIMATE_ADDRESS.
1839
1840    It is always safe for this macro to do nothing.  It exists to recognize
1841    opportunities to optimize the output.
1842
1843    For the 80386, we handle X+REG by loading X into a register R and
1844    using R+REG.  R will go in a general reg and indexing will be used.
1845    However, if REG is a broken-out memory address or multiplication,
1846    nothing needs to be done because REG can certainly go in a general reg.
1847
1848    When -fpic is used, special handling is needed for symbolic references.
1849    See comments by legitimize_pic_address in i386.c for details.  */
1850
1851 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                          \
1852 do {                                                                    \
1853   (X) = legitimize_address ((X), (OLDX), (MODE));                       \
1854   if (memory_address_p ((MODE), (X)))                                   \
1855     goto WIN;                                                           \
1856 } while (0)
1857
1858 /* Nonzero if the constant value X is a legitimate general operand
1859    when generating PIC code.  It is given that flag_pic is on and
1860    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1861
1862 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1863
1864 #define SYMBOLIC_CONST(X)       \
1865   (GET_CODE (X) == SYMBOL_REF                                           \
1866    || GET_CODE (X) == LABEL_REF                                         \
1867    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
1868
1869 /* Go to LABEL if ADDR (a legitimate address expression)
1870    has an effect that depends on the machine mode it is used for.
1871    On the 80386, only postdecrement and postincrement address depend thus
1872    (the amount of decrement or increment being the length of the operand).
1873    These are now caught in recog.c.  */
1874 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)
1875 \f
1876 /* Max number of args passed in registers.  If this is more than 3, we will
1877    have problems with ebx (register #4), since it is a caller save register and
1878    is also used as the pic register in ELF.  So for now, don't allow more than
1879    3 registers to be passed in registers.  */
1880
1881 #define REGPARM_MAX (TARGET_64BIT ? 6 : 3)
1882
1883 #define SSE_REGPARM_MAX (TARGET_64BIT ? 8 : (TARGET_SSE ? 3 : 0))
1884
1885 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
1886
1887 \f
1888 /* Specify the machine mode that this machine uses
1889    for the index in the tablejump instruction.  */
1890 #define CASE_VECTOR_MODE \
1891  (!TARGET_64BIT || (flag_pic && ix86_cmodel != CM_LARGE_PIC) ? SImode : DImode)
1892
1893 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1894 #define DEFAULT_SIGNED_CHAR 1
1895
1896 /* Max number of bytes we can move from memory to memory
1897    in one reasonably fast instruction.  */
1898 #define MOVE_MAX 16
1899
1900 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
1901    move efficiently, as opposed to  MOVE_MAX which is the maximum
1902    number of bytes we can move with a single instruction.  */
1903 #define MOVE_MAX_PIECES (TARGET_64BIT ? 8 : 4)
1904
1905 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1906    move-instruction pairs, we will do a movmem or libcall instead.
1907    Increasing the value will always make code faster, but eventually
1908    incurs high cost in increased code size.
1909
1910    If you don't define this, a reasonable default is used.  */
1911
1912 #define MOVE_RATIO (optimize_size ? 3 : ix86_cost->move_ratio)
1913
1914 /* If a clear memory operation would take CLEAR_RATIO or more simple
1915    move-instruction sequences, we will do a clrmem or libcall instead.  */
1916
1917 #define CLEAR_RATIO (optimize_size ? 2 \
1918                      : ix86_cost->move_ratio > 6 ? 6 : ix86_cost->move_ratio)
1919
1920 /* Define if shifts truncate the shift count
1921    which implies one can omit a sign-extension or zero-extension
1922    of a shift count.  */
1923 /* On i386, shifts do truncate the count.  But bit opcodes don't.  */
1924
1925 /* #define SHIFT_COUNT_TRUNCATED */
1926
1927 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1928    is done just by pretending it is already truncated.  */
1929 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1930
1931 /* A macro to update M and UNSIGNEDP when an object whose type is
1932    TYPE and which has the specified mode and signedness is to be
1933    stored in a register.  This macro is only called when TYPE is a
1934    scalar type.
1935
1936    On i386 it is sometimes useful to promote HImode and QImode
1937    quantities to SImode.  The choice depends on target type.  */
1938
1939 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
1940 do {                                                    \
1941   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
1942       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
1943     (MODE) = SImode;                                    \
1944 } while (0)
1945
1946 /* Specify the machine mode that pointers have.
1947    After generation of rtl, the compiler makes no further distinction
1948    between pointers and any other objects of this machine mode.  */
1949 #define Pmode (TARGET_64BIT ? DImode : SImode)
1950
1951 /* A function address in a call instruction
1952    is a byte address (for indexing purposes)
1953    so give the MEM rtx a byte's mode.  */
1954 #define FUNCTION_MODE QImode
1955 \f
1956 /* A C expression for the cost of moving data from a register in class FROM to
1957    one in class TO.  The classes are expressed using the enumeration values
1958    such as `GENERAL_REGS'.  A value of 2 is the default; other values are
1959    interpreted relative to that.
1960
1961    It is not required that the cost always equal 2 when FROM is the same as TO;
1962    on some machines it is expensive to move between registers if they are not
1963    general registers.  */
1964
1965 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1966    ix86_register_move_cost ((MODE), (CLASS1), (CLASS2))
1967
1968 /* A C expression for the cost of moving data of mode M between a
1969    register and memory.  A value of 2 is the default; this cost is
1970    relative to those in `REGISTER_MOVE_COST'.
1971
1972    If moving between registers and memory is more expensive than
1973    between two registers, you should define this macro to express the
1974    relative cost.  */
1975
1976 #define MEMORY_MOVE_COST(MODE, CLASS, IN)       \
1977   ix86_memory_move_cost ((MODE), (CLASS), (IN))
1978
1979 /* A C expression for the cost of a branch instruction.  A value of 1
1980    is the default; other values are interpreted relative to that.  */
1981
1982 #define BRANCH_COST ix86_branch_cost
1983
1984 /* Define this macro as a C expression which is nonzero if accessing
1985    less than a word of memory (i.e. a `char' or a `short') is no
1986    faster than accessing a word of memory, i.e., if such access
1987    require more than one instruction or if there is no difference in
1988    cost between byte and (aligned) word loads.
1989
1990    When this macro is not defined, the compiler will access a field by
1991    finding the smallest containing object; when it is defined, a
1992    fullword load will be used if alignment permits.  Unless bytes
1993    accesses are faster than word accesses, using word accesses is
1994    preferable since it may eliminate subsequent memory access if
1995    subsequent accesses occur to other fields in the same word of the
1996    structure, but to different bytes.  */
1997
1998 #define SLOW_BYTE_ACCESS 0
1999
2000 /* Nonzero if access to memory by shorts is slow and undesirable.  */
2001 #define SLOW_SHORT_ACCESS 0
2002
2003 /* Define this macro to be the value 1 if unaligned accesses have a
2004    cost many times greater than aligned accesses, for example if they
2005    are emulated in a trap handler.
2006
2007    When this macro is nonzero, the compiler will act as if
2008    `STRICT_ALIGNMENT' were nonzero when generating code for block
2009    moves.  This can cause significantly more instructions to be
2010    produced.  Therefore, do not set this macro nonzero if unaligned
2011    accesses only add a cycle or two to the time for a memory access.
2012
2013    If the value of this macro is always zero, it need not be defined.  */
2014
2015 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
2016
2017 /* Define this macro if it is as good or better to call a constant
2018    function address than to call an address kept in a register.
2019
2020    Desirable on the 386 because a CALL with a constant address is
2021    faster than one with a register address.  */
2022
2023 #define NO_FUNCTION_CSE
2024 \f
2025 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2026    return the mode to be used for the comparison.
2027
2028    For floating-point equality comparisons, CCFPEQmode should be used.
2029    VOIDmode should be used in all other cases.
2030
2031    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
2032    possible, to allow for more combinations.  */
2033
2034 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
2035
2036 /* Return nonzero if MODE implies a floating point inequality can be
2037    reversed.  */
2038
2039 #define REVERSIBLE_CC_MODE(MODE) 1
2040
2041 /* A C expression whose value is reversed condition code of the CODE for
2042    comparison done in CC_MODE mode.  */
2043 #define REVERSE_CONDITION(CODE, MODE) ix86_reverse_condition ((CODE), (MODE))
2044
2045 \f
2046 /* Control the assembler format that we output, to the extent
2047    this does not vary between assemblers.  */
2048
2049 /* How to refer to registers in assembler output.
2050    This sequence is indexed by compiler's hard-register-number (see above).  */
2051
2052 /* In order to refer to the first 8 regs as 32-bit regs, prefix an "e".
2053    For non floating point regs, the following are the HImode names.
2054
2055    For float regs, the stack top is sometimes referred to as "%st(0)"
2056    instead of just "%st".  PRINT_OPERAND handles this with the "y" code.  */
2057
2058 #define HI_REGISTER_NAMES                                               \
2059 {"ax","dx","cx","bx","si","di","bp","sp",                               \
2060  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
2061  "argp", "flags", "fpsr", "fpcr", "frame",                              \
2062  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
2063  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7",                \
2064  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
2065  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
2066
2067 #define REGISTER_NAMES HI_REGISTER_NAMES
2068
2069 /* Table of additional register names to use in user input.  */
2070
2071 #define ADDITIONAL_REGISTER_NAMES \
2072 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
2073   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
2074   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
2075   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
2076   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
2077   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 } }
2078
2079 /* Note we are omitting these since currently I don't know how
2080 to get gcc to use these, since they want the same but different
2081 number as al, and ax.
2082 */
2083
2084 #define QI_REGISTER_NAMES \
2085 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
2086
2087 /* These parallel the array above, and can be used to access bits 8:15
2088    of regs 0 through 3.  */
2089
2090 #define QI_HIGH_REGISTER_NAMES \
2091 {"ah", "dh", "ch", "bh", }
2092
2093 /* How to renumber registers for dbx and gdb.  */
2094
2095 #define DBX_REGISTER_NUMBER(N) \
2096   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
2097
2098 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
2099 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
2100 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
2101
2102 /* Before the prologue, RA is at 0(%esp).  */
2103 #define INCOMING_RETURN_ADDR_RTX \
2104   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
2105
2106 /* After the prologue, RA is at -4(AP) in the current frame.  */
2107 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
2108   ((COUNT) == 0                                                            \
2109    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
2110    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
2111
2112 /* PC is dbx register 8; let's use that column for RA.  */
2113 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
2114
2115 /* Before the prologue, the top of the frame is at 4(%esp).  */
2116 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
2117
2118 /* Describe how we implement __builtin_eh_return.  */
2119 #define EH_RETURN_DATA_REGNO(N) ((N) < 2 ? (N) : INVALID_REGNUM)
2120 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 2)
2121
2122
2123 /* Select a format to encode pointers in exception handling data.  CODE
2124    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2125    true if the symbol may be affected by dynamic relocations.
2126
2127    ??? All x86 object file formats are capable of representing this.
2128    After all, the relocation needed is the same as for the call insn.
2129    Whether or not a particular assembler allows us to enter such, I
2130    guess we'll have to see.  */
2131 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
2132   asm_preferred_eh_data_format ((CODE), (GLOBAL))
2133
2134 /* This is how to output an insn to push a register on the stack.
2135    It need not be very fast code.  */
2136
2137 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
2138 do {                                                                    \
2139   if (TARGET_64BIT)                                                     \
2140     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
2141                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2142   else                                                                  \
2143     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
2144 } while (0)
2145
2146 /* This is how to output an insn to pop a register from the stack.
2147    It need not be very fast code.  */
2148
2149 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
2150 do {                                                                    \
2151   if (TARGET_64BIT)                                                     \
2152     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
2153                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2154   else                                                                  \
2155     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
2156 } while (0)
2157
2158 /* This is how to output an element of a case-vector that is absolute.  */
2159
2160 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2161   ix86_output_addr_vec_elt ((FILE), (VALUE))
2162
2163 /* This is how to output an element of a case-vector that is relative.  */
2164
2165 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2166   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
2167
2168 /* Under some conditions we need jump tables in the text section,
2169    because the assembler cannot handle label differences between
2170    sections.  This is the case for x86_64 on Mach-O for example.  */
2171
2172 #define JUMP_TABLES_IN_TEXT_SECTION \
2173   (flag_pic && ((TARGET_MACHO && TARGET_64BIT) \
2174    || (!TARGET_64BIT && !HAVE_AS_GOTOFF_IN_DATA)))
2175
2176 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
2177    and switch back.  For x86 we do this only to save a few bytes that
2178    would otherwise be unused in the text section.  */
2179 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
2180    asm (SECTION_OP "\n\t"                               \
2181         "call " USER_LABEL_PREFIX #FUNC "\n"            \
2182         TEXT_SECTION_ASM_OP);
2183 \f
2184 /* Print operand X (an rtx) in assembler syntax to file FILE.
2185    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2186    Effect of various CODE letters is described in i386.c near
2187    print_operand function.  */
2188
2189 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2190   ((CODE) == '*' || (CODE) == '+' || (CODE) == '&')
2191
2192 #define PRINT_OPERAND(FILE, X, CODE)  \
2193   print_operand ((FILE), (X), (CODE))
2194
2195 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2196   print_operand_address ((FILE), (ADDR))
2197
2198 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2199 do {                                            \
2200   if (! output_addr_const_extra (FILE, (X)))    \
2201     goto FAIL;                                  \
2202 } while (0);
2203 \f
2204 /* Which processor to schedule for. The cpu attribute defines a list that
2205    mirrors this list, so changes to i386.md must be made at the same time.  */
2206
2207 enum processor_type
2208 {
2209   PROCESSOR_I386,                       /* 80386 */
2210   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2211   PROCESSOR_PENTIUM,
2212   PROCESSOR_PENTIUMPRO,
2213   PROCESSOR_GEODE,
2214   PROCESSOR_K6,
2215   PROCESSOR_ATHLON,
2216   PROCESSOR_PENTIUM4,
2217   PROCESSOR_K8,
2218   PROCESSOR_NOCONA,
2219   PROCESSOR_CORE2,
2220   PROCESSOR_GENERIC32,
2221   PROCESSOR_GENERIC64,
2222   PROCESSOR_AMDFAM10,
2223   PROCESSOR_max
2224 };
2225
2226 extern enum processor_type ix86_tune;
2227 extern enum processor_type ix86_arch;
2228
2229 enum fpmath_unit
2230 {
2231   FPMATH_387 = 1,
2232   FPMATH_SSE = 2
2233 };
2234
2235 extern enum fpmath_unit ix86_fpmath;
2236
2237 enum tls_dialect
2238 {
2239   TLS_DIALECT_GNU,
2240   TLS_DIALECT_GNU2,
2241   TLS_DIALECT_SUN
2242 };
2243
2244 extern enum tls_dialect ix86_tls_dialect;
2245
2246 enum cmodel {
2247   CM_32,        /* The traditional 32-bit ABI.  */
2248   CM_SMALL,     /* Assumes all code and data fits in the low 31 bits.  */
2249   CM_KERNEL,    /* Assumes all code and data fits in the high 31 bits.  */
2250   CM_MEDIUM,    /* Assumes code fits in the low 31 bits; data unlimited.  */
2251   CM_LARGE,     /* No assumptions.  */
2252   CM_SMALL_PIC, /* Assumes code+data+got/plt fits in a 31 bit region.  */
2253   CM_MEDIUM_PIC,/* Assumes code+got/plt fits in a 31 bit region.  */
2254   CM_LARGE_PIC  /* No assumptions.  */
2255 };
2256
2257 extern enum cmodel ix86_cmodel;
2258
2259 /* Size of the RED_ZONE area.  */
2260 #define RED_ZONE_SIZE 128
2261 /* Reserved area of the red zone for temporaries.  */
2262 #define RED_ZONE_RESERVE 8
2263
2264 enum asm_dialect {
2265   ASM_ATT,
2266   ASM_INTEL
2267 };
2268
2269 extern enum asm_dialect ix86_asm_dialect;
2270 extern unsigned int ix86_preferred_stack_boundary;
2271 extern int ix86_branch_cost, ix86_section_threshold;
2272
2273 /* Smallest class containing REGNO.  */
2274 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
2275
2276 extern rtx ix86_compare_op0;    /* operand 0 for comparisons */
2277 extern rtx ix86_compare_op1;    /* operand 1 for comparisons */
2278 extern rtx ix86_compare_emitted;
2279 \f
2280 /* To properly truncate FP values into integers, we need to set i387 control
2281    word.  We can't emit proper mode switching code before reload, as spills
2282    generated by reload may truncate values incorrectly, but we still can avoid
2283    redundant computation of new control word by the mode switching pass.
2284    The fldcw instructions are still emitted redundantly, but this is probably
2285    not going to be noticeable problem, as most CPUs do have fast path for
2286    the sequence.
2287
2288    The machinery is to emit simple truncation instructions and split them
2289    before reload to instructions having USEs of two memory locations that
2290    are filled by this code to old and new control word.
2291
2292    Post-reload pass may be later used to eliminate the redundant fildcw if
2293    needed.  */
2294
2295 enum ix86_entity
2296 {
2297   I387_TRUNC = 0,
2298   I387_FLOOR,
2299   I387_CEIL,
2300   I387_MASK_PM,
2301   MAX_386_ENTITIES
2302 };
2303
2304 enum ix86_stack_slot
2305 {
2306   SLOT_TEMP = 0,
2307   SLOT_CW_STORED,
2308   SLOT_CW_TRUNC,
2309   SLOT_CW_FLOOR,
2310   SLOT_CW_CEIL,
2311   SLOT_CW_MASK_PM,
2312   MAX_386_STACK_LOCALS
2313 };
2314
2315 /* Define this macro if the port needs extra instructions inserted
2316    for mode switching in an optimizing compilation.  */
2317
2318 #define OPTIMIZE_MODE_SWITCHING(ENTITY) \
2319    ix86_optimize_mode_switching[(ENTITY)]
2320
2321 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
2322    initializer for an array of integers.  Each initializer element N
2323    refers to an entity that needs mode switching, and specifies the
2324    number of different modes that might need to be set for this
2325    entity.  The position of the initializer in the initializer -
2326    starting counting at zero - determines the integer that is used to
2327    refer to the mode-switched entity in question.  */
2328
2329 #define NUM_MODES_FOR_MODE_SWITCHING \
2330    { I387_CW_ANY, I387_CW_ANY, I387_CW_ANY, I387_CW_ANY }
2331
2332 /* ENTITY is an integer specifying a mode-switched entity.  If
2333    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
2334    return an integer value not larger than the corresponding element
2335    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
2336    must be switched into prior to the execution of INSN. */
2337
2338 #define MODE_NEEDED(ENTITY, I) ix86_mode_needed ((ENTITY), (I))
2339
2340 /* This macro specifies the order in which modes for ENTITY are
2341    processed.  0 is the highest priority.  */
2342
2343 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
2344
2345 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
2346    is the set of hard registers live at the point where the insn(s)
2347    are to be inserted.  */
2348
2349 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
2350   ((MODE) != I387_CW_ANY && (MODE) != I387_CW_UNINITIALIZED             \
2351    ? emit_i387_cw_initialization (MODE), 0                              \
2352    : 0)
2353
2354 \f
2355 /* Avoid renaming of stack registers, as doing so in combination with
2356    scheduling just increases amount of live registers at time and in
2357    the turn amount of fxch instructions needed.
2358
2359    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
2360
2361 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
2362   (! IN_RANGE ((SRC), FIRST_STACK_REG, LAST_STACK_REG))
2363
2364 \f
2365 #define FASTCALL_PREFIX '@'
2366 \f
2367 struct machine_function GTY(())
2368 {
2369   struct stack_local_entry *stack_locals;
2370   const char *some_ld_name;
2371   rtx force_align_arg_pointer;
2372   int save_varrargs_registers;
2373   int accesses_prev_frame;
2374   int optimize_mode_switching[MAX_386_ENTITIES];
2375   /* Set by ix86_compute_frame_layout and used by prologue/epilogue expander to
2376      determine the style used.  */
2377   int use_fast_prologue_epilogue;
2378   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE has been computed
2379      for.  */
2380   int use_fast_prologue_epilogue_nregs;
2381   /* If true, the current function needs the default PIC register, not
2382      an alternate register (on x86) and must not use the red zone (on
2383      x86_64), even if it's a leaf function.  We don't want the
2384      function to be regarded as non-leaf because TLS calls need not
2385      affect register allocation.  This flag is set when a TLS call
2386      instruction is expanded within a function, and never reset, even
2387      if all such instructions are optimized away.  Use the
2388      ix86_current_function_calls_tls_descriptor macro for a better
2389      approximation.  */
2390   int tls_descriptor_call_expanded_p;
2391 };
2392
2393 #define ix86_stack_locals (cfun->machine->stack_locals)
2394 #define ix86_save_varrargs_registers (cfun->machine->save_varrargs_registers)
2395 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
2396 #define ix86_tls_descriptor_calls_expanded_in_cfun \
2397   (cfun->machine->tls_descriptor_call_expanded_p)
2398 /* Since tls_descriptor_call_expanded is not cleared, even if all TLS
2399    calls are optimized away, we try to detect cases in which it was
2400    optimized away.  Since such instructions (use (reg REG_SP)), we can
2401    verify whether there's any such instruction live by testing that
2402    REG_SP is live.  */
2403 #define ix86_current_function_calls_tls_descriptor \
2404   (ix86_tls_descriptor_calls_expanded_in_cfun && regs_ever_live[SP_REG])
2405
2406 /* Control behavior of x86_file_start.  */
2407 #define X86_FILE_START_VERSION_DIRECTIVE false
2408 #define X86_FILE_START_FLTUSED false
2409
2410 /* Flag to mark data that is in the large address area.  */
2411 #define SYMBOL_FLAG_FAR_ADDR            (SYMBOL_FLAG_MACH_DEP << 0)
2412 #define SYMBOL_REF_FAR_ADDR_P(X)        \
2413         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_FAR_ADDR) != 0)
2414
2415 /* Flags to mark dllimport/dllexport.  Used by PE ports, but handy to
2416    have defined always, to avoid ifdefing.  */
2417 #define SYMBOL_FLAG_DLLIMPORT           (SYMBOL_FLAG_MACH_DEP << 1)
2418 #define SYMBOL_REF_DLLIMPORT_P(X) \
2419         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLIMPORT) != 0)
2420
2421 #define SYMBOL_FLAG_DLLEXPORT           (SYMBOL_FLAG_MACH_DEP << 2)
2422 #define SYMBOL_REF_DLLEXPORT_P(X) \
2423         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLEXPORT) != 0)
2424
2425 /*
2426 Local variables:
2427 version-control: t
2428 End:
2429 */