OSDN Git Service

* config/i386/i386.h (TUNEMASK): Remove define.
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007 Free Software Foundation,
4    Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 2, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING.  If not, write to
20 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
21 Boston, MA 02110-1301, USA.  */
22
23 /* Algorithm to expand string function with.  */
24 enum stringop_alg
25 {
26    no_stringop,
27    libcall,
28    rep_prefix_1_byte,
29    rep_prefix_4_byte,
30    rep_prefix_8_byte,
31    loop_1_byte,
32    loop,
33    unrolled_loop
34 };
35 #define NAX_STRINGOP_ALGS 4
36 /* Specify what algorithm to use for stringops on known size.
37    When size is unknown, the UNKNOWN_SIZE alg is used.  When size is
38    known at compile time or estimated via feedback, the SIZE array
39    is walked in order until MAX is greater then the estimate (or -1
40    means infinity).  Corresponding ALG is used then.  
41    For example initializer:
42     {{256, loop}, {-1, rep_prefix_4_byte}}              
43    will use loop for blocks smaller or equal to 256 bytes, rep prefix will
44    be used otherwise.
45 */
46 struct stringop_algs
47 {
48   const enum stringop_alg unknown_size;
49   const struct stringop_strategy {
50     const int max;
51     const enum stringop_alg alg;
52   } size [NAX_STRINGOP_ALGS];
53 };
54
55 /* The purpose of this file is to define the characteristics of the i386,
56    independent of assembler syntax or operating system.
57
58    Three other files build on this one to describe a specific assembler syntax:
59    bsd386.h, att386.h, and sun386.h.
60
61    The actual tm.h file for a particular system should include
62    this file, and then the file for the appropriate assembler syntax.
63
64    Many macros that specify assembler syntax are omitted entirely from
65    this file because they really belong in the files for particular
66    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
67    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
68    that start with ASM_ or end in ASM_OP.  */
69
70 /* Define the specific costs for a given cpu */
71
72 struct processor_costs {
73   const int add;                /* cost of an add instruction */
74   const int lea;                /* cost of a lea instruction */
75   const int shift_var;          /* variable shift costs */
76   const int shift_const;        /* constant shift costs */
77   const int mult_init[5];       /* cost of starting a multiply
78                                    in QImode, HImode, SImode, DImode, TImode*/
79   const int mult_bit;           /* cost of multiply per each bit set */
80   const int divide[5];          /* cost of a divide/mod
81                                    in QImode, HImode, SImode, DImode, TImode*/
82   int movsx;                    /* The cost of movsx operation.  */
83   int movzx;                    /* The cost of movzx operation.  */
84   const int large_insn;         /* insns larger than this cost more */
85   const int move_ratio;         /* The threshold of number of scalar
86                                    memory-to-memory move insns.  */
87   const int movzbl_load;        /* cost of loading using movzbl */
88   const int int_load[3];        /* cost of loading integer registers
89                                    in QImode, HImode and SImode relative
90                                    to reg-reg move (2).  */
91   const int int_store[3];       /* cost of storing integer register
92                                    in QImode, HImode and SImode */
93   const int fp_move;            /* cost of reg,reg fld/fst */
94   const int fp_load[3];         /* cost of loading FP register
95                                    in SFmode, DFmode and XFmode */
96   const int fp_store[3];        /* cost of storing FP register
97                                    in SFmode, DFmode and XFmode */
98   const int mmx_move;           /* cost of moving MMX register.  */
99   const int mmx_load[2];        /* cost of loading MMX register
100                                    in SImode and DImode */
101   const int mmx_store[2];       /* cost of storing MMX register
102                                    in SImode and DImode */
103   const int sse_move;           /* cost of moving SSE register.  */
104   const int sse_load[3];        /* cost of loading SSE register
105                                    in SImode, DImode and TImode*/
106   const int sse_store[3];       /* cost of storing SSE register
107                                    in SImode, DImode and TImode*/
108   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
109                                    integer and vice versa.  */
110   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
111   const int simultaneous_prefetches; /* number of parallel prefetch
112                                    operations.  */
113   const int branch_cost;        /* Default value for BRANCH_COST.  */
114   const int fadd;               /* cost of FADD and FSUB instructions.  */
115   const int fmul;               /* cost of FMUL instruction.  */
116   const int fdiv;               /* cost of FDIV instruction.  */
117   const int fabs;               /* cost of FABS instruction.  */
118   const int fchs;               /* cost of FCHS instruction.  */
119   const int fsqrt;              /* cost of FSQRT instruction.  */
120                                 /* Specify what algorithm
121                                    to use for stringops on unknown size.  */
122   struct stringop_algs memcpy[2], memset[2];
123 };
124
125 extern const struct processor_costs *ix86_cost;
126
127 /* Macros used in the machine description to test the flags.  */
128
129 /* configure can arrange to make this 2, to force a 486.  */
130
131 #ifndef TARGET_CPU_DEFAULT
132 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_generic
133 #endif
134
135 #ifndef TARGET_FPMATH_DEFAULT
136 #define TARGET_FPMATH_DEFAULT \
137   (TARGET_64BIT && TARGET_SSE ? FPMATH_SSE : FPMATH_387)
138 #endif
139
140 #define TARGET_FLOAT_RETURNS_IN_80387 TARGET_FLOAT_RETURNS
141
142 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
143    compile-time constant.  */
144 #ifdef IN_LIBGCC2
145 #undef TARGET_64BIT
146 #ifdef __x86_64__
147 #define TARGET_64BIT 1
148 #else
149 #define TARGET_64BIT 0
150 #endif
151 #else
152 #ifndef TARGET_BI_ARCH
153 #undef TARGET_64BIT
154 #if TARGET_64BIT_DEFAULT
155 #define TARGET_64BIT 1
156 #else
157 #define TARGET_64BIT 0
158 #endif
159 #endif
160 #endif
161
162 #define HAS_LONG_COND_BRANCH 1
163 #define HAS_LONG_UNCOND_BRANCH 1
164
165 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
166 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
167 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
168 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
169 #define TARGET_GEODE (ix86_tune == PROCESSOR_GEODE)
170 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
171 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
172 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
173 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
174 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
175 #define TARGET_NOCONA (ix86_tune == PROCESSOR_NOCONA)
176 #define TARGET_CORE2 (ix86_tune == PROCESSOR_CORE2)
177 #define TARGET_GENERIC32 (ix86_tune == PROCESSOR_GENERIC32)
178 #define TARGET_GENERIC64 (ix86_tune == PROCESSOR_GENERIC64)
179 #define TARGET_GENERIC (TARGET_GENERIC32 || TARGET_GENERIC64)
180 #define TARGET_AMDFAM10 (ix86_tune == PROCESSOR_AMDFAM10)
181
182 extern const int x86_use_leave, x86_push_memory, x86_zero_extend_with_and;
183 extern const int x86_use_bit_test, x86_cmove, x86_deep_branch;
184 extern const int x86_branch_hints, x86_unroll_strlen;
185 extern const int x86_double_with_add, x86_partial_reg_stall, x86_movx;
186 extern const int x86_use_himode_fiop, x86_use_simode_fiop;
187 extern const int x86_use_mov0, x86_use_cltd, x86_use_xchgb;
188 extern const int x86_read_modify_write, x86_read_modify, x86_split_long_moves;
189 extern const int x86_promote_QImode, x86_single_stringop, x86_fast_prefix;
190 extern const int x86_himode_math, x86_qimode_math, x86_promote_qi_regs;
191 extern const int x86_promote_hi_regs, x86_integer_DFmode_moves;
192 extern const int x86_add_esp_4, x86_add_esp_8, x86_sub_esp_4, x86_sub_esp_8;
193 extern const int x86_partial_reg_dependency, x86_memory_mismatch_stall;
194 extern const int x86_accumulate_outgoing_args, x86_prologue_using_move;
195 extern const int x86_epilogue_using_move, x86_decompose_lea;
196 extern const int x86_arch_always_fancy_math_387, x86_shift1;
197 extern const int x86_sse_partial_reg_dependency, x86_sse_split_regs;
198 extern const int x86_sse_unaligned_move_optimal;
199 extern const int x86_sse_typeless_stores, x86_sse_load0_by_pxor;
200 extern const int x86_use_ffreep;
201 extern const int x86_inter_unit_moves, x86_schedule;
202 extern const int x86_use_bt;
203 extern const int x86_cmpxchg, x86_cmpxchg8b, x86_xadd;
204 extern const int x86_use_incdec;
205 extern const int x86_pad_returns;
206 extern const int x86_bswap;
207 extern const int x86_partial_flag_reg_stall;
208 extern int x86_prefetch_sse, x86_cmpxchg16b;
209
210 #define TARGET_USE_LEAVE (x86_use_leave & ix86_tune_mask)
211 #define TARGET_PUSH_MEMORY (x86_push_memory & ix86_tune_mask)
212 #define TARGET_ZERO_EXTEND_WITH_AND (x86_zero_extend_with_and & ix86_tune_mask)
213 #define TARGET_USE_BIT_TEST (x86_use_bit_test & ix86_tune_mask)
214 #define TARGET_UNROLL_STRLEN (x86_unroll_strlen & ix86_tune_mask)
215 /* For sane SSE instruction set generation we need fcomi instruction.  It is
216    safe to enable all CMOVE instructions.  */
217 #define TARGET_CMOVE ((x86_cmove & ix86_arch_mask) || TARGET_SSE)
218 #define TARGET_FISTTP (TARGET_SSE3 && TARGET_80387)
219 #define TARGET_DEEP_BRANCH_PREDICTION (x86_deep_branch & ix86_tune_mask)
220 #define TARGET_BRANCH_PREDICTION_HINTS (x86_branch_hints & ix86_tune_mask)
221 #define TARGET_DOUBLE_WITH_ADD (x86_double_with_add & ix86_tune_mask)
222 #define TARGET_USE_SAHF ((x86_use_sahf & ix86_tune_mask) && !TARGET_64BIT)
223 #define TARGET_MOVX (x86_movx & ix86_tune_mask)
224 #define TARGET_PARTIAL_REG_STALL (x86_partial_reg_stall & ix86_tune_mask)
225 #define TARGET_PARTIAL_FLAG_REG_STALL           \
226   (x86_partial_flag_reg_stall & ix86_tune_mask)
227 #define TARGET_USE_HIMODE_FIOP (x86_use_himode_fiop & ix86_tune_mask)
228 #define TARGET_USE_SIMODE_FIOP (x86_use_simode_fiop & ix86_tune_mask)
229 #define TARGET_USE_MOV0 (x86_use_mov0 & ix86_tune_mask)
230 #define TARGET_USE_CLTD (x86_use_cltd & ix86_tune_mask)
231 #define TARGET_USE_XCHGB (x86_use_xchgb & ix86_tune_mask)
232 #define TARGET_SPLIT_LONG_MOVES (x86_split_long_moves & ix86_tune_mask)
233 #define TARGET_READ_MODIFY_WRITE (x86_read_modify_write & ix86_tune_mask)
234 #define TARGET_READ_MODIFY (x86_read_modify & ix86_tune_mask)
235 #define TARGET_PROMOTE_QImode (x86_promote_QImode & ix86_tune_mask)
236 #define TARGET_FAST_PREFIX (x86_fast_prefix & ix86_tune_mask)
237 #define TARGET_SINGLE_STRINGOP (x86_single_stringop & ix86_tune_mask)
238 #define TARGET_QIMODE_MATH (x86_qimode_math & ix86_tune_mask)
239 #define TARGET_HIMODE_MATH (x86_himode_math & ix86_tune_mask)
240 #define TARGET_PROMOTE_QI_REGS (x86_promote_qi_regs & ix86_tune_mask)
241 #define TARGET_PROMOTE_HI_REGS (x86_promote_hi_regs & ix86_tune_mask)
242 #define TARGET_ADD_ESP_4 (x86_add_esp_4 & ix86_tune_mask)
243 #define TARGET_ADD_ESP_8 (x86_add_esp_8 & ix86_tune_mask)
244 #define TARGET_SUB_ESP_4 (x86_sub_esp_4 & ix86_tune_mask)
245 #define TARGET_SUB_ESP_8 (x86_sub_esp_8 & ix86_tune_mask)
246 #define TARGET_INTEGER_DFMODE_MOVES (x86_integer_DFmode_moves & ix86_tune_mask)
247 #define TARGET_PARTIAL_REG_DEPENDENCY           \
248   (x86_partial_reg_dependency & ix86_tune_mask)
249 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY               \
250   (x86_sse_partial_reg_dependency & ix86_tune_mask)
251 #define TARGET_SSE_UNALIGNED_MOVE_OPTIMAL               \
252   (x86_sse_unaligned_move_optimal & ix86_tune_mask)
253 #define TARGET_SSE_SPLIT_REGS (x86_sse_split_regs & ix86_tune_mask)
254 #define TARGET_SSE_TYPELESS_STORES (x86_sse_typeless_stores & ix86_tune_mask)
255 #define TARGET_SSE_LOAD0_BY_PXOR (x86_sse_load0_by_pxor & ix86_tune_mask)
256 #define TARGET_MEMORY_MISMATCH_STALL            \
257   (x86_memory_mismatch_stall & ix86_tune_mask)
258 #define TARGET_PROLOGUE_USING_MOVE (x86_prologue_using_move & ix86_tune_mask)
259 #define TARGET_EPILOGUE_USING_MOVE (x86_epilogue_using_move & ix86_tune_mask)
260 #define TARGET_PREFETCH_SSE (x86_prefetch_sse)
261 #define TARGET_SHIFT1 (x86_shift1 & ix86_tune_mask)
262 #define TARGET_USE_FFREEP (x86_use_ffreep & ix86_tune_mask)
263 #define TARGET_INTER_UNIT_MOVES (x86_inter_unit_moves & ix86_tune_mask)
264 #define TARGET_FOUR_JUMP_LIMIT (x86_four_jump_limit & ix86_tune_mask)
265 #define TARGET_SCHEDULE (x86_schedule & ix86_tune_mask)
266 #define TARGET_USE_BT (x86_use_bt & ix86_tune_mask)
267 #define TARGET_USE_INCDEC (x86_use_incdec & ix86_tune_mask)
268 #define TARGET_PAD_RETURNS (x86_pad_returns & ix86_tune_mask)
269
270 #define ASSEMBLER_DIALECT (ix86_asm_dialect)
271
272 #define TARGET_SSE_MATH ((ix86_fpmath & FPMATH_SSE) != 0)
273 #define TARGET_MIX_SSE_I387 ((ix86_fpmath & FPMATH_SSE) \
274                              && (ix86_fpmath & FPMATH_387))
275
276 #define TARGET_GNU_TLS (ix86_tls_dialect == TLS_DIALECT_GNU)
277 #define TARGET_GNU2_TLS (ix86_tls_dialect == TLS_DIALECT_GNU2)
278 #define TARGET_ANY_GNU_TLS (TARGET_GNU_TLS || TARGET_GNU2_TLS)
279 #define TARGET_SUN_TLS (ix86_tls_dialect == TLS_DIALECT_SUN)
280
281 #define TARGET_CMPXCHG (x86_cmpxchg & ix86_arch_mask)
282 #define TARGET_CMPXCHG8B (x86_cmpxchg8b & ix86_arch_mask)
283 #define TARGET_CMPXCHG16B (x86_cmpxchg16b)
284 #define TARGET_XADD (x86_xadd & ix86_arch_mask)
285 #define TARGET_BSWAP (x86_bswap & ix86_arch_mask)
286
287 #ifndef TARGET_64BIT_DEFAULT
288 #define TARGET_64BIT_DEFAULT 0
289 #endif
290 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
291 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
292 #endif
293
294 /* Once GDB has been enhanced to deal with functions without frame
295    pointers, we can change this to allow for elimination of
296    the frame pointer in leaf functions.  */
297 #define TARGET_DEFAULT 0
298
299 /* This is not really a target flag, but is done this way so that
300    it's analogous to similar code for Mach-O on PowerPC.  darwin.h
301    redefines this to 1.  */
302 #define TARGET_MACHO 0
303
304 /* Subtargets may reset this to 1 in order to enable 96-bit long double
305    with the rounding mode forced to 53 bits.  */
306 #define TARGET_96_ROUND_53_LONG_DOUBLE 0
307
308 /* Sometimes certain combinations of command options do not make
309    sense on a particular target machine.  You can define a macro
310    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
311    defined, is executed once just after all the command options have
312    been parsed.
313
314    Don't use this macro to turn on various extra optimizations for
315    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
316
317 #define OVERRIDE_OPTIONS override_options ()
318
319 /* Define this to change the optimizations performed by default.  */
320 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE) \
321   optimization_options ((LEVEL), (SIZE))
322
323 /* -march=native handling only makes sense with compiler running on
324    an x86 or x86_64 chip.  If changing this condition, also change
325    the condition in driver-i386.c.  */
326 #if defined(__i386__) || defined(__x86_64__)
327 /* In driver-i386.c.  */
328 extern const char *host_detect_local_cpu (int argc, const char **argv);
329 #define EXTRA_SPEC_FUNCTIONS \
330   { "local_cpu_detect", host_detect_local_cpu },
331 #define HAVE_LOCAL_CPU_DETECT
332 #endif
333
334 /* Support for configure-time defaults of some command line options.
335    The order here is important so that -march doesn't squash the
336    tune or cpu values.  */
337 #define OPTION_DEFAULT_SPECS \
338   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
339   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
340   {"arch", "%{!march=*:-march=%(VALUE)}"}
341
342 /* Specs for the compiler proper */
343
344 #ifndef CC1_CPU_SPEC
345 #define CC1_CPU_SPEC_1 "\
346 %{!mtune*: \
347 %{m386:mtune=i386 \
348 %n`-m386' is deprecated. Use `-march=i386' or `-mtune=i386' instead.\n} \
349 %{m486:-mtune=i486 \
350 %n`-m486' is deprecated. Use `-march=i486' or `-mtune=i486' instead.\n} \
351 %{mpentium:-mtune=pentium \
352 %n`-mpentium' is deprecated. Use `-march=pentium' or `-mtune=pentium' instead.\n} \
353 %{mpentiumpro:-mtune=pentiumpro \
354 %n`-mpentiumpro' is deprecated. Use `-march=pentiumpro' or `-mtune=pentiumpro' instead.\n} \
355 %{mcpu=*:-mtune=%* \
356 %n`-mcpu=' is deprecated. Use `-mtune=' or '-march=' instead.\n}} \
357 %<mcpu=* \
358 %{mintel-syntax:-masm=intel \
359 %n`-mintel-syntax' is deprecated. Use `-masm=intel' instead.\n} \
360 %{mno-intel-syntax:-masm=att \
361 %n`-mno-intel-syntax' is deprecated. Use `-masm=att' instead.\n}"
362
363 #ifndef HAVE_LOCAL_CPU_DETECT
364 #define CC1_CPU_SPEC CC1_CPU_SPEC_1
365 #else
366 #define CC1_CPU_SPEC CC1_CPU_SPEC_1 \
367 "%{march=native:%<march=native %:local_cpu_detect(arch) \
368   %{!mtune=*:%<mtune=native %:local_cpu_detect(tune)}} \
369 %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
370 #endif
371 #endif
372 \f
373 /* Target CPU builtins.  */
374 #define TARGET_CPU_CPP_BUILTINS()                               \
375   do                                                            \
376     {                                                           \
377       size_t arch_len = strlen (ix86_arch_string);              \
378       size_t tune_len = strlen (ix86_tune_string);              \
379       int last_arch_char = ix86_arch_string[arch_len - 1];      \
380       int last_tune_char = ix86_tune_string[tune_len - 1];              \
381                                                                 \
382       if (TARGET_64BIT)                                         \
383         {                                                       \
384           builtin_assert ("cpu=x86_64");                        \
385           builtin_assert ("machine=x86_64");                    \
386           builtin_define ("__amd64");                           \
387           builtin_define ("__amd64__");                         \
388           builtin_define ("__x86_64");                          \
389           builtin_define ("__x86_64__");                        \
390         }                                                       \
391       else                                                      \
392         {                                                       \
393           builtin_assert ("cpu=i386");                          \
394           builtin_assert ("machine=i386");                      \
395           builtin_define_std ("i386");                          \
396         }                                                       \
397                                                                 \
398       /* Built-ins based on -mtune= (or -march= if no           \
399          -mtune= given).  */                                    \
400       if (TARGET_386)                                           \
401         builtin_define ("__tune_i386__");                       \
402       else if (TARGET_486)                                      \
403         builtin_define ("__tune_i486__");                       \
404       else if (TARGET_PENTIUM)                                  \
405         {                                                       \
406           builtin_define ("__tune_i586__");                     \
407           builtin_define ("__tune_pentium__");                  \
408           if (last_tune_char == 'x')                            \
409             builtin_define ("__tune_pentium_mmx__");            \
410         }                                                       \
411       else if (TARGET_PENTIUMPRO)                               \
412         {                                                       \
413           builtin_define ("__tune_i686__");                     \
414           builtin_define ("__tune_pentiumpro__");               \
415           switch (last_tune_char)                               \
416             {                                                   \
417             case '3':                                           \
418               builtin_define ("__tune_pentium3__");             \
419               /* FALLTHRU */                                    \
420             case '2':                                           \
421               builtin_define ("__tune_pentium2__");             \
422               break;                                            \
423             }                                                   \
424         }                                                       \
425       else if (TARGET_GEODE)                                    \
426         {                                                       \
427           builtin_define ("__tune_geode__");                    \
428         }                                                       \
429       else if (TARGET_K6)                                       \
430         {                                                       \
431           builtin_define ("__tune_k6__");                       \
432           if (last_tune_char == '2')                            \
433             builtin_define ("__tune_k6_2__");                   \
434           else if (last_tune_char == '3')                       \
435             builtin_define ("__tune_k6_3__");                   \
436         }                                                       \
437       else if (TARGET_ATHLON)                                   \
438         {                                                       \
439           builtin_define ("__tune_athlon__");                   \
440           /* Only plain "athlon" lacks SSE.  */                 \
441           if (last_tune_char != 'n')                            \
442             builtin_define ("__tune_athlon_sse__");             \
443         }                                                       \
444       else if (TARGET_K8)                                       \
445         builtin_define ("__tune_k8__");                         \
446       else if (TARGET_AMDFAM10)                                 \
447         builtin_define ("__tune_amdfam10__");                   \
448       else if (TARGET_PENTIUM4)                                 \
449         builtin_define ("__tune_pentium4__");                   \
450       else if (TARGET_NOCONA)                                   \
451         builtin_define ("__tune_nocona__");                     \
452       else if (TARGET_CORE2)                                    \
453         builtin_define ("__tune_core2__");                      \
454                                                                 \
455       if (TARGET_MMX)                                           \
456         builtin_define ("__MMX__");                             \
457       if (TARGET_3DNOW)                                         \
458         builtin_define ("__3dNOW__");                           \
459       if (TARGET_3DNOW_A)                                       \
460         builtin_define ("__3dNOW_A__");                         \
461       if (TARGET_SSE)                                           \
462         builtin_define ("__SSE__");                             \
463       if (TARGET_SSE2)                                          \
464         builtin_define ("__SSE2__");                            \
465       if (TARGET_SSE3)                                          \
466         builtin_define ("__SSE3__");                            \
467       if (TARGET_SSSE3)                                         \
468         builtin_define ("__SSSE3__");                           \
469       if (TARGET_SSE4A)                                 \
470         builtin_define ("__SSE4A__");                           \
471       if (TARGET_SSE_MATH && TARGET_SSE)                        \
472         builtin_define ("__SSE_MATH__");                        \
473       if (TARGET_SSE_MATH && TARGET_SSE2)                       \
474         builtin_define ("__SSE2_MATH__");                       \
475                                                                 \
476       /* Built-ins based on -march=.  */                        \
477       if (ix86_arch == PROCESSOR_I486)                          \
478         {                                                       \
479           builtin_define ("__i486");                            \
480           builtin_define ("__i486__");                          \
481         }                                                       \
482       else if (ix86_arch == PROCESSOR_PENTIUM)                  \
483         {                                                       \
484           builtin_define ("__i586");                            \
485           builtin_define ("__i586__");                          \
486           builtin_define ("__pentium");                         \
487           builtin_define ("__pentium__");                       \
488           if (last_arch_char == 'x')                            \
489             builtin_define ("__pentium_mmx__");                 \
490         }                                                       \
491       else if (ix86_arch == PROCESSOR_PENTIUMPRO)               \
492         {                                                       \
493           builtin_define ("__i686");                            \
494           builtin_define ("__i686__");                          \
495           builtin_define ("__pentiumpro");                      \
496           builtin_define ("__pentiumpro__");                    \
497         }                                                       \
498       else if (ix86_arch == PROCESSOR_GEODE)                    \
499         {                                                       \
500           builtin_define ("__geode");                           \
501           builtin_define ("__geode__");                         \
502         }                                                       \
503       else if (ix86_arch == PROCESSOR_K6)                       \
504         {                                                       \
505                                                                 \
506           builtin_define ("__k6");                              \
507           builtin_define ("__k6__");                            \
508           if (last_arch_char == '2')                            \
509             builtin_define ("__k6_2__");                        \
510           else if (last_arch_char == '3')                       \
511             builtin_define ("__k6_3__");                        \
512         }                                                       \
513       else if (ix86_arch == PROCESSOR_ATHLON)                   \
514         {                                                       \
515           builtin_define ("__athlon");                          \
516           builtin_define ("__athlon__");                        \
517           /* Only plain "athlon" lacks SSE.  */                 \
518           if (last_arch_char != 'n')                            \
519             builtin_define ("__athlon_sse__");                  \
520         }                                                       \
521       else if (ix86_arch == PROCESSOR_K8)                       \
522         {                                                       \
523           builtin_define ("__k8");                              \
524           builtin_define ("__k8__");                            \
525         }                                                       \
526       else if (ix86_arch == PROCESSOR_AMDFAM10)                 \
527         {                                                       \
528           builtin_define ("__amdfam10");                        \
529           builtin_define ("__amdfam10__");                      \
530         }                                                       \
531       else if (ix86_arch == PROCESSOR_PENTIUM4)                 \
532         {                                                       \
533           builtin_define ("__pentium4");                        \
534           builtin_define ("__pentium4__");                      \
535         }                                                       \
536       else if (ix86_arch == PROCESSOR_NOCONA)                   \
537         {                                                       \
538           builtin_define ("__nocona");                          \
539           builtin_define ("__nocona__");                        \
540         }                                                       \
541       else if (ix86_arch == PROCESSOR_CORE2)                    \
542         {                                                       \
543           builtin_define ("__core2");                           \
544           builtin_define ("__core2__");                         \
545         }                                                       \
546     }                                                           \
547   while (0)
548
549 #define TARGET_CPU_DEFAULT_i386 0
550 #define TARGET_CPU_DEFAULT_i486 1
551 #define TARGET_CPU_DEFAULT_pentium 2
552 #define TARGET_CPU_DEFAULT_pentium_mmx 3
553 #define TARGET_CPU_DEFAULT_pentiumpro 4
554 #define TARGET_CPU_DEFAULT_pentium2 5
555 #define TARGET_CPU_DEFAULT_pentium3 6
556 #define TARGET_CPU_DEFAULT_pentium4 7
557 #define TARGET_CPU_DEFAULT_geode 8
558 #define TARGET_CPU_DEFAULT_k6 9
559 #define TARGET_CPU_DEFAULT_k6_2 10
560 #define TARGET_CPU_DEFAULT_k6_3 11
561 #define TARGET_CPU_DEFAULT_athlon 12
562 #define TARGET_CPU_DEFAULT_athlon_sse 13
563 #define TARGET_CPU_DEFAULT_k8 14
564 #define TARGET_CPU_DEFAULT_pentium_m 15
565 #define TARGET_CPU_DEFAULT_prescott 16
566 #define TARGET_CPU_DEFAULT_nocona 17
567 #define TARGET_CPU_DEFAULT_core2 18
568 #define TARGET_CPU_DEFAULT_generic 19
569 #define TARGET_CPU_DEFAULT_amdfam10 20
570
571 #define TARGET_CPU_DEFAULT_NAMES {"i386", "i486", "pentium", "pentium-mmx",\
572                                   "pentiumpro", "pentium2", "pentium3", \
573                                   "pentium4", "geode", "k6", "k6-2", "k6-3", \
574                                   "athlon", "athlon-4", "k8", \
575                                   "pentium-m", "prescott", "nocona", \
576                                   "core2", "generic", "amdfam10"}
577
578 #ifndef CC1_SPEC
579 #define CC1_SPEC "%(cc1_cpu) "
580 #endif
581
582 /* This macro defines names of additional specifications to put in the
583    specs that can be used in various specifications like CC1_SPEC.  Its
584    definition is an initializer with a subgrouping for each command option.
585
586    Each subgrouping contains a string constant, that defines the
587    specification name, and a string constant that used by the GCC driver
588    program.
589
590    Do not define this macro if it does not need to do anything.  */
591
592 #ifndef SUBTARGET_EXTRA_SPECS
593 #define SUBTARGET_EXTRA_SPECS
594 #endif
595
596 #define EXTRA_SPECS                                                     \
597   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
598   SUBTARGET_EXTRA_SPECS
599 \f
600 /* target machine storage layout */
601
602 #define LONG_DOUBLE_TYPE_SIZE 80
603
604 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
605    FPU, assume that the fpcw is set to extended precision; when using
606    only SSE, rounding is correct; when using both SSE and the FPU,
607    the rounding precision is indeterminate, since either may be chosen
608    apparently at random.  */
609 #define TARGET_FLT_EVAL_METHOD \
610   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
611
612 #define SHORT_TYPE_SIZE 16
613 #define INT_TYPE_SIZE 32
614 #define FLOAT_TYPE_SIZE 32
615 #define LONG_TYPE_SIZE BITS_PER_WORD
616 #define DOUBLE_TYPE_SIZE 64
617 #define LONG_LONG_TYPE_SIZE 64
618
619 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
620 #define MAX_BITS_PER_WORD 64
621 #else
622 #define MAX_BITS_PER_WORD 32
623 #endif
624
625 /* Define this if most significant byte of a word is the lowest numbered.  */
626 /* That is true on the 80386.  */
627
628 #define BITS_BIG_ENDIAN 0
629
630 /* Define this if most significant byte of a word is the lowest numbered.  */
631 /* That is not true on the 80386.  */
632 #define BYTES_BIG_ENDIAN 0
633
634 /* Define this if most significant word of a multiword number is the lowest
635    numbered.  */
636 /* Not true for 80386 */
637 #define WORDS_BIG_ENDIAN 0
638
639 /* Width of a word, in units (bytes).  */
640 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
641 #ifdef IN_LIBGCC2
642 #define MIN_UNITS_PER_WORD      (TARGET_64BIT ? 8 : 4)
643 #else
644 #define MIN_UNITS_PER_WORD      4
645 #endif
646
647 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
648 #define PARM_BOUNDARY BITS_PER_WORD
649
650 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
651 #define STACK_BOUNDARY BITS_PER_WORD
652
653 /* Boundary (in *bits*) on which the stack pointer prefers to be
654    aligned; the compiler cannot rely on having this alignment.  */
655 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
656
657 /* As of July 2001, many runtimes do not align the stack properly when
658    entering main.  This causes expand_main_function to forcibly align
659    the stack, which results in aligned frames for functions called from
660    main, though it does nothing for the alignment of main itself.  */
661 #define FORCE_PREFERRED_STACK_BOUNDARY_IN_MAIN \
662   (ix86_preferred_stack_boundary > STACK_BOUNDARY && !TARGET_64BIT)
663
664 /* Target OS keeps a vector-aligned (128-bit, 16-byte) stack.  This is
665    mandatory for the 64-bit ABI, and may or may not be true for other
666    operating systems.  */
667 #define TARGET_KEEPS_VECTOR_ALIGNED_STACK TARGET_64BIT
668
669 /* Minimum allocation boundary for the code of a function.  */
670 #define FUNCTION_BOUNDARY 8
671
672 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
673 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
674
675 /* Alignment of field after `int : 0' in a structure.  */
676
677 #define EMPTY_FIELD_BOUNDARY BITS_PER_WORD
678
679 /* Minimum size in bits of the largest boundary to which any
680    and all fundamental data types supported by the hardware
681    might need to be aligned. No data type wants to be aligned
682    rounder than this.
683
684    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
685    and Pentium Pro XFmode values at 128 bit boundaries.  */
686
687 #define BIGGEST_ALIGNMENT 128
688
689 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
690 #define ALIGN_MODE_128(MODE) \
691  ((MODE) == XFmode || SSE_REG_MODE_P (MODE))
692
693 /* The published ABIs say that doubles should be aligned on word
694    boundaries, so lower the alignment for structure fields unless
695    -malign-double is set.  */
696
697 /* ??? Blah -- this macro is used directly by libobjc.  Since it
698    supports no vector modes, cut out the complexity and fall back
699    on BIGGEST_FIELD_ALIGNMENT.  */
700 #ifdef IN_TARGET_LIBS
701 #ifdef __x86_64__
702 #define BIGGEST_FIELD_ALIGNMENT 128
703 #else
704 #define BIGGEST_FIELD_ALIGNMENT 32
705 #endif
706 #else
707 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
708    x86_field_alignment (FIELD, COMPUTED)
709 #endif
710
711 /* If defined, a C expression to compute the alignment given to a
712    constant that is being placed in memory.  EXP is the constant
713    and ALIGN is the alignment that the object would ordinarily have.
714    The value of this macro is used instead of that alignment to align
715    the object.
716
717    If this macro is not defined, then ALIGN is used.
718
719    The typical use of this macro is to increase alignment for string
720    constants to be word aligned so that `strcpy' calls that copy
721    constants can be done inline.  */
722
723 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
724
725 /* If defined, a C expression to compute the alignment for a static
726    variable.  TYPE is the data type, and ALIGN is the alignment that
727    the object would ordinarily have.  The value of this macro is used
728    instead of that alignment to align the object.
729
730    If this macro is not defined, then ALIGN is used.
731
732    One use of this macro is to increase alignment of medium-size
733    data to make it all fit in fewer cache lines.  Another is to
734    cause character arrays to be word-aligned so that `strcpy' calls
735    that copy constants to character arrays can be done inline.  */
736
737 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
738
739 /* If defined, a C expression to compute the alignment for a local
740    variable.  TYPE is the data type, and ALIGN is the alignment that
741    the object would ordinarily have.  The value of this macro is used
742    instead of that alignment to align the object.
743
744    If this macro is not defined, then ALIGN is used.
745
746    One use of this macro is to increase alignment of medium-size
747    data to make it all fit in fewer cache lines.  */
748
749 #define LOCAL_ALIGNMENT(TYPE, ALIGN) ix86_local_alignment ((TYPE), (ALIGN))
750
751 /* If defined, a C expression that gives the alignment boundary, in
752    bits, of an argument with the specified mode and type.  If it is
753    not defined, `PARM_BOUNDARY' is used for all arguments.  */
754
755 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
756   ix86_function_arg_boundary ((MODE), (TYPE))
757
758 /* Set this nonzero if move instructions will actually fail to work
759    when given unaligned data.  */
760 #define STRICT_ALIGNMENT 0
761
762 /* If bit field type is int, don't let it cross an int,
763    and give entire struct the alignment of an int.  */
764 /* Required on the 386 since it doesn't have bit-field insns.  */
765 #define PCC_BITFIELD_TYPE_MATTERS 1
766 \f
767 /* Standard register usage.  */
768
769 /* This processor has special stack-like registers.  See reg-stack.c
770    for details.  */
771
772 #define STACK_REGS
773 #define IS_STACK_MODE(MODE)                                     \
774   (((MODE) == SFmode && (!TARGET_SSE || !TARGET_SSE_MATH))      \
775    || ((MODE) == DFmode && (!TARGET_SSE2 || !TARGET_SSE_MATH))  \
776    || (MODE) == XFmode)
777
778 /* Number of actual hardware registers.
779    The hardware registers are assigned numbers for the compiler
780    from 0 to just below FIRST_PSEUDO_REGISTER.
781    All registers that the compiler knows about must be given numbers,
782    even those that are not normally considered general registers.
783
784    In the 80386 we give the 8 general purpose registers the numbers 0-7.
785    We number the floating point registers 8-15.
786    Note that registers 0-7 can be accessed as a  short or int,
787    while only 0-3 may be used with byte `mov' instructions.
788
789    Reg 16 does not correspond to any hardware register, but instead
790    appears in the RTL as an argument pointer prior to reload, and is
791    eliminated during reloading in favor of either the stack or frame
792    pointer.  */
793
794 #define FIRST_PSEUDO_REGISTER 53
795
796 /* Number of hardware registers that go into the DWARF-2 unwind info.
797    If not defined, equals FIRST_PSEUDO_REGISTER.  */
798
799 #define DWARF_FRAME_REGISTERS 17
800
801 /* 1 for registers that have pervasive standard uses
802    and are not available for the register allocator.
803    On the 80386, the stack pointer is such, as is the arg pointer.
804
805    The value is zero if the register is not fixed on either 32 or
806    64 bit targets, one if the register if fixed on both 32 and 64
807    bit targets, two if it is only fixed on 32bit targets and three
808    if its only fixed on 64bit targets.
809    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
810  */
811 #define FIXED_REGISTERS                                         \
812 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
813 {  0, 0, 0, 0, 0, 0, 0, 1, 0,  0,  0,  0,  0,  0,  0,  0,       \
814 /*arg,flags,fpsr,fpcr,frame*/                                   \
815     1,    1,   1,   1,    1,                                    \
816 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
817      0,   0,   0,   0,   0,   0,   0,   0,                      \
818 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
819      0,   0,   0,   0,   0,   0,   0,   0,                      \
820 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
821      2,   2,   2,   2,   2,   2,   2,   2,                      \
822 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
823      2,   2,    2,    2,    2,    2,    2,    2}
824
825
826 /* 1 for registers not available across function calls.
827    These must include the FIXED_REGISTERS and also any
828    registers that can be used without being saved.
829    The latter must include the registers where values are returned
830    and the register where structure-value addresses are passed.
831    Aside from that, you can include as many other registers as you like.
832
833    The value is zero if the register is not call used on either 32 or
834    64 bit targets, one if the register if call used on both 32 and 64
835    bit targets, two if it is only call used on 32bit targets and three
836    if its only call used on 64bit targets.
837    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
838 */
839 #define CALL_USED_REGISTERS                                     \
840 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
841 {  1, 1, 1, 0, 3, 3, 0, 1, 1,  1,  1,  1,  1,  1,  1,  1,       \
842 /*arg,flags,fpsr,fpcr,frame*/                                   \
843     1,   1,    1,   1,    1,                                    \
844 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
845      1,   1,   1,   1,   1,   1,   1,   1,                      \
846 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
847      1,   1,   1,   1,   1,   1,   1,   1,                      \
848 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
849      1,   1,   1,   1,   2,   2,   2,   2,                      \
850 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
851      1,   1,    1,    1,    1,    1,    1,    1}                \
852
853 /* Order in which to allocate registers.  Each register must be
854    listed once, even those in FIXED_REGISTERS.  List frame pointer
855    late and fixed registers last.  Note that, in general, we prefer
856    registers listed in CALL_USED_REGISTERS, keeping the others
857    available for storage of persistent values.
858
859    The ORDER_REGS_FOR_LOCAL_ALLOC actually overwrite the order,
860    so this is just empty initializer for array.  */
861
862 #define REG_ALLOC_ORDER                                         \
863 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
864    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
865    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
866    48, 49, 50, 51, 52 }
867
868 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
869    to be rearranged based on a particular function.  When using sse math,
870    we want to allocate SSE before x87 registers and vice versa.  */
871
872 #define ORDER_REGS_FOR_LOCAL_ALLOC x86_order_regs_for_local_alloc ()
873
874
875 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
876 #define CONDITIONAL_REGISTER_USAGE                                      \
877 do {                                                                    \
878     int i;                                                              \
879     unsigned int j;                                                     \
880     for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                         \
881       {                                                                 \
882         if (fixed_regs[i] > 1)                                          \
883           fixed_regs[i] = (fixed_regs[i] == (TARGET_64BIT ? 3 : 2));    \
884         if (call_used_regs[i] > 1)                                      \
885           call_used_regs[i] = (call_used_regs[i]                        \
886                                == (TARGET_64BIT ? 3 : 2));              \
887       }                                                                 \
888     j = PIC_OFFSET_TABLE_REGNUM;                                        \
889     if (j != INVALID_REGNUM)                    \
890       {                                                                 \
891         fixed_regs[j] = 1;                      \
892         call_used_regs[j] = 1;                  \
893       }                                                                 \
894     if (! TARGET_MMX)                                                   \
895       {                                                                 \
896         int i;                                                          \
897         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
898           if (TEST_HARD_REG_BIT (reg_class_contents[(int)MMX_REGS], i)) \
899             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
900       }                                                                 \
901     if (! TARGET_SSE)                                                   \
902       {                                                                 \
903         int i;                                                          \
904         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
905           if (TEST_HARD_REG_BIT (reg_class_contents[(int)SSE_REGS], i)) \
906             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
907       }                                                                 \
908     if (! TARGET_80387 && ! TARGET_FLOAT_RETURNS_IN_80387)              \
909       {                                                                 \
910         int i;                                                          \
911         HARD_REG_SET x;                                                 \
912         COPY_HARD_REG_SET (x, reg_class_contents[(int)FLOAT_REGS]);     \
913         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
914           if (TEST_HARD_REG_BIT (x, i))                                 \
915             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
916       }                                                                 \
917     if (! TARGET_64BIT)                                                 \
918       {                                                                 \
919         int i;                                                          \
920         for (i = FIRST_REX_INT_REG; i <= LAST_REX_INT_REG; i++)         \
921           reg_names[i] = "";                                            \
922         for (i = FIRST_REX_SSE_REG; i <= LAST_REX_SSE_REG; i++)         \
923           reg_names[i] = "";                                            \
924       }                                                                 \
925   } while (0)
926
927 /* Return number of consecutive hard regs needed starting at reg REGNO
928    to hold something of mode MODE.
929    This is ordinarily the length in words of a value of mode MODE
930    but can be less for certain modes in special long registers.
931
932    Actually there are no two word move instructions for consecutive
933    registers.  And only registers 0-3 may have mov byte instructions
934    applied to them.
935    */
936
937 #define HARD_REGNO_NREGS(REGNO, MODE)   \
938   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
939    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
940    : ((MODE) == XFmode                                                  \
941       ? (TARGET_64BIT ? 2 : 3)                                          \
942       : (MODE) == XCmode                                                \
943       ? (TARGET_64BIT ? 4 : 6)                                          \
944       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
945
946 #define HARD_REGNO_NREGS_HAS_PADDING(REGNO, MODE)                       \
947   ((TARGET_128BIT_LONG_DOUBLE && !TARGET_64BIT)                         \
948    ? (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)  \
949       ? 0                                                               \
950       : ((MODE) == XFmode || (MODE) == XCmode))                         \
951    : 0)
952
953 #define HARD_REGNO_NREGS_WITH_PADDING(REGNO, MODE) ((MODE) == XFmode ? 4 : 8)
954
955 #define VALID_SSE2_REG_MODE(MODE) \
956     ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode    \
957      || (MODE) == V2DImode || (MODE) == DFmode)
958
959 #define VALID_SSE_REG_MODE(MODE)                                        \
960     ((MODE) == TImode || (MODE) == V4SFmode || (MODE) == V4SImode       \
961      || (MODE) == SFmode || (MODE) == TFmode)
962
963 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
964     ((MODE) == V2SFmode || (MODE) == SFmode)
965
966 #define VALID_MMX_REG_MODE(MODE)                                        \
967     ((MODE) == DImode || (MODE) == V8QImode || (MODE) == V4HImode       \
968      || (MODE) == V2SImode || (MODE) == SImode)
969
970 /* ??? No autovectorization into MMX or 3DNOW until we can reliably
971    place emms and femms instructions.  */
972 #define UNITS_PER_SIMD_WORD (TARGET_SSE ? 16 : UNITS_PER_WORD)
973
974 #define VALID_FP_MODE_P(MODE)                                           \
975     ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode           \
976      || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)       \
977
978 #define VALID_INT_MODE_P(MODE)                                          \
979     ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode           \
980      || (MODE) == DImode                                                \
981      || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode     \
982      || (MODE) == CDImode                                               \
983      || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode         \
984          || (MODE) == TFmode || (MODE) == TCmode)))
985
986 /* Return true for modes passed in SSE registers.  */
987 #define SSE_REG_MODE_P(MODE) \
988  ((MODE) == TImode || (MODE) == V16QImode || (MODE) == TFmode           \
989    || (MODE) == V8HImode || (MODE) == V2DFmode || (MODE) == V2DImode    \
990    || (MODE) == V4SFmode || (MODE) == V4SImode)
991
992 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
993
994 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
995    ix86_hard_regno_mode_ok ((REGNO), (MODE))
996
997 /* Value is 1 if it is a good idea to tie two pseudo registers
998    when one has mode MODE1 and one has mode MODE2.
999    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1000    for any hard reg, then this must be 0 for correct output.  */
1001
1002 #define MODES_TIEABLE_P(MODE1, MODE2)  ix86_modes_tieable_p (MODE1, MODE2)
1003
1004 /* It is possible to write patterns to move flags; but until someone
1005    does it,  */
1006 #define AVOID_CCMODE_COPIES
1007
1008 /* Specify the modes required to caller save a given hard regno.
1009    We do this on i386 to prevent flags from being saved at all.
1010
1011    Kill any attempts to combine saving of modes.  */
1012
1013 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1014   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
1015    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
1016    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false)\
1017    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
1018    : (MODE) == QImode && (REGNO) >= 4 && !TARGET_64BIT ? SImode         \
1019    : (MODE))
1020 /* Specify the registers used for certain standard purposes.
1021    The values of these macros are register numbers.  */
1022
1023 /* on the 386 the pc register is %eip, and is not usable as a general
1024    register.  The ordinary mov instructions won't work */
1025 /* #define PC_REGNUM  */
1026
1027 /* Register to use for pushing function arguments.  */
1028 #define STACK_POINTER_REGNUM 7
1029
1030 /* Base register for access to local variables of the function.  */
1031 #define HARD_FRAME_POINTER_REGNUM 6
1032
1033 /* Base register for access to local variables of the function.  */
1034 #define FRAME_POINTER_REGNUM 20
1035
1036 /* First floating point reg */
1037 #define FIRST_FLOAT_REG 8
1038
1039 /* First & last stack-like regs */
1040 #define FIRST_STACK_REG FIRST_FLOAT_REG
1041 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
1042
1043 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
1044 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
1045
1046 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
1047 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
1048
1049 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
1050 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
1051
1052 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
1053 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
1054
1055 /* Value should be nonzero if functions must have frame pointers.
1056    Zero means the frame pointer need not be set up (and parms
1057    may be accessed via the stack pointer) in functions that seem suitable.
1058    This is computed in `reload', in reload1.c.  */
1059 #define FRAME_POINTER_REQUIRED  ix86_frame_pointer_required ()
1060
1061 /* Override this in other tm.h files to cope with various OS lossage
1062    requiring a frame pointer.  */
1063 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1064 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1065 #endif
1066
1067 /* Make sure we can access arbitrary call frames.  */
1068 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
1069
1070 /* Base register for access to arguments of the function.  */
1071 #define ARG_POINTER_REGNUM 16
1072
1073 /* Register in which static-chain is passed to a function.
1074    We do use ECX as static chain register for 32 bit ABI.  On the
1075    64bit ABI, ECX is an argument register, so we use R10 instead.  */
1076 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? FIRST_REX_INT_REG + 10 - 8 : 2)
1077
1078 /* Register to hold the addressing base for position independent
1079    code access to data items.  We don't use PIC pointer for 64bit
1080    mode.  Define the regnum to dummy value to prevent gcc from
1081    pessimizing code dealing with EBX.
1082
1083    To avoid clobbering a call-saved register unnecessarily, we renumber
1084    the pic register when possible.  The change is visible after the
1085    prologue has been emitted.  */
1086
1087 #define REAL_PIC_OFFSET_TABLE_REGNUM  3
1088
1089 #define PIC_OFFSET_TABLE_REGNUM                         \
1090   ((TARGET_64BIT && ix86_cmodel == CM_SMALL_PIC)        \
1091    || !flag_pic ? INVALID_REGNUM                        \
1092    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1093    : REAL_PIC_OFFSET_TABLE_REGNUM)
1094
1095 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1096
1097 /* A C expression which can inhibit the returning of certain function
1098    values in registers, based on the type of value.  A nonzero value
1099    says to return the function value in memory, just as large
1100    structures are always returned.  Here TYPE will be a C expression
1101    of type `tree', representing the data type of the value.
1102
1103    Note that values of mode `BLKmode' must be explicitly handled by
1104    this macro.  Also, the option `-fpcc-struct-return' takes effect
1105    regardless of this macro.  On most systems, it is possible to
1106    leave the macro undefined; this causes a default definition to be
1107    used, whose value is the constant 1 for `BLKmode' values, and 0
1108    otherwise.
1109
1110    Do not use this macro to indicate that structures and unions
1111    should always be returned in memory.  You should instead use
1112    `DEFAULT_PCC_STRUCT_RETURN' to indicate this.  */
1113
1114 #define RETURN_IN_MEMORY(TYPE) \
1115   ix86_return_in_memory (TYPE)
1116
1117 /* This is overridden by <cygwin.h>.  */
1118 #define MS_AGGREGATE_RETURN 0
1119
1120 /* This is overridden by <netware.h>.  */
1121 #define KEEP_AGGREGATE_RETURN_POINTER 0
1122 \f
1123 /* Define the classes of registers for register constraints in the
1124    machine description.  Also define ranges of constants.
1125
1126    One of the classes must always be named ALL_REGS and include all hard regs.
1127    If there is more than one class, another class must be named NO_REGS
1128    and contain no registers.
1129
1130    The name GENERAL_REGS must be the name of a class (or an alias for
1131    another name such as ALL_REGS).  This is the class of registers
1132    that is allowed by "g" or "r" in a register constraint.
1133    Also, registers outside this class are allocated only when
1134    instructions express preferences for them.
1135
1136    The classes must be numbered in nondecreasing order; that is,
1137    a larger-numbered class must never be contained completely
1138    in a smaller-numbered class.
1139
1140    For any two classes, it is very desirable that there be another
1141    class that represents their union.
1142
1143    It might seem that class BREG is unnecessary, since no useful 386
1144    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1145    and the "b" register constraint is useful in asms for syscalls.
1146
1147    The flags, fpsr and fpcr registers are in no class.  */
1148
1149 enum reg_class
1150 {
1151   NO_REGS,
1152   AREG, DREG, CREG, BREG, SIREG, DIREG,
1153   AD_REGS,                      /* %eax/%edx for DImode */
1154   Q_REGS,                       /* %eax %ebx %ecx %edx */
1155   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1156   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1157   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1158   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp %r8 - %r15*/
1159   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1160   FLOAT_REGS,
1161   SSE_REGS,
1162   MMX_REGS,
1163   FP_TOP_SSE_REGS,
1164   FP_SECOND_SSE_REGS,
1165   FLOAT_SSE_REGS,
1166   FLOAT_INT_REGS,
1167   INT_SSE_REGS,
1168   FLOAT_INT_SSE_REGS,
1169   ALL_REGS, LIM_REG_CLASSES
1170 };
1171
1172 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1173
1174 #define INTEGER_CLASS_P(CLASS) \
1175   reg_class_subset_p ((CLASS), GENERAL_REGS)
1176 #define FLOAT_CLASS_P(CLASS) \
1177   reg_class_subset_p ((CLASS), FLOAT_REGS)
1178 #define SSE_CLASS_P(CLASS) \
1179   ((CLASS) == SSE_REGS)
1180 #define MMX_CLASS_P(CLASS) \
1181   ((CLASS) == MMX_REGS)
1182 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1183   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1184 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1185   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1186 #define MAYBE_SSE_CLASS_P(CLASS) \
1187   reg_classes_intersect_p (SSE_REGS, (CLASS))
1188 #define MAYBE_MMX_CLASS_P(CLASS) \
1189   reg_classes_intersect_p (MMX_REGS, (CLASS))
1190
1191 #define Q_CLASS_P(CLASS) \
1192   reg_class_subset_p ((CLASS), Q_REGS)
1193
1194 /* Give names of register classes as strings for dump file.  */
1195
1196 #define REG_CLASS_NAMES \
1197 {  "NO_REGS",                           \
1198    "AREG", "DREG", "CREG", "BREG",      \
1199    "SIREG", "DIREG",                    \
1200    "AD_REGS",                           \
1201    "Q_REGS", "NON_Q_REGS",              \
1202    "INDEX_REGS",                        \
1203    "LEGACY_REGS",                       \
1204    "GENERAL_REGS",                      \
1205    "FP_TOP_REG", "FP_SECOND_REG",       \
1206    "FLOAT_REGS",                        \
1207    "SSE_REGS",                          \
1208    "MMX_REGS",                          \
1209    "FP_TOP_SSE_REGS",                   \
1210    "FP_SECOND_SSE_REGS",                \
1211    "FLOAT_SSE_REGS",                    \
1212    "FLOAT_INT_REGS",                    \
1213    "INT_SSE_REGS",                      \
1214    "FLOAT_INT_SSE_REGS",                \
1215    "ALL_REGS" }
1216
1217 /* Define which registers fit in which classes.
1218    This is an initializer for a vector of HARD_REG_SET
1219    of length N_REG_CLASSES.  */
1220
1221 #define REG_CLASS_CONTENTS                                              \
1222 {     { 0x00,     0x0 },                                                \
1223       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1224       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1225       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1226       { 0x03,     0x0 },                /* AD_REGS */                   \
1227       { 0x0f,     0x0 },                /* Q_REGS */                    \
1228   { 0x1100f0,  0x1fe0 },                /* NON_Q_REGS */                \
1229       { 0x7f,  0x1fe0 },                /* INDEX_REGS */                \
1230   { 0x1100ff,     0x0 },                /* LEGACY_REGS */               \
1231   { 0x1100ff,  0x1fe0 },                /* GENERAL_REGS */              \
1232      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1233     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1234 { 0x1fe00000,0x1fe000 },                /* SSE_REGS */                  \
1235 { 0xe0000000,    0x1f },                /* MMX_REGS */                  \
1236 { 0x1fe00100,0x1fe000 },                /* FP_TOP_SSE_REG */            \
1237 { 0x1fe00200,0x1fe000 },                /* FP_SECOND_SSE_REG */         \
1238 { 0x1fe0ff00,0x3fe000 },                /* FLOAT_SSE_REGS */            \
1239    { 0x1ffff,  0x1fe0 },                /* FLOAT_INT_REGS */            \
1240 { 0x1fe100ff,0x1fffe0 },                /* INT_SSE_REGS */              \
1241 { 0x1fe1ffff,0x1fffe0 },                /* FLOAT_INT_SSE_REGS */        \
1242 { 0xffffffff,0x1fffff }                                                 \
1243 }
1244
1245 /* The same information, inverted:
1246    Return the class number of the smallest class containing
1247    reg number REGNO.  This could be a conditional expression
1248    or could index an array.  */
1249
1250 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1251
1252 /* When defined, the compiler allows registers explicitly used in the
1253    rtl to be used as spill registers but prevents the compiler from
1254    extending the lifetime of these registers.  */
1255
1256 #define SMALL_REGISTER_CLASSES 1
1257
1258 #define QI_REG_P(X) (REG_P (X) && REGNO (X) < 4)
1259
1260 #define GENERAL_REGNO_P(N) \
1261   ((N) <= STACK_POINTER_REGNUM || REX_INT_REGNO_P (N))
1262
1263 #define GENERAL_REG_P(X) \
1264   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1265
1266 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1267
1268 #define REX_INT_REGNO_P(N) \
1269   IN_RANGE ((N), FIRST_REX_INT_REG, LAST_REX_INT_REG)
1270 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1271
1272 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1273 #define FP_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1274 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1275 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1276
1277 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1278 #define SSE_REGNO_P(N)                                          \
1279   (IN_RANGE ((N), FIRST_SSE_REG, LAST_SSE_REG)                  \
1280    || REX_SSE_REGNO_P (N))
1281
1282 #define REX_SSE_REGNO_P(N) \
1283   IN_RANGE ((N), FIRST_REX_SSE_REG, LAST_REX_SSE_REG)
1284
1285 #define SSE_REGNO(N) \
1286   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1287
1288 #define SSE_FLOAT_MODE_P(MODE) \
1289   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1290
1291 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1292 #define MMX_REGNO_P(N) IN_RANGE ((N), FIRST_MMX_REG, LAST_MMX_REG)
1293
1294 #define STACK_REG_P(XOP) (REG_P (XOP) && STACK_REGNO_P (REGNO (XOP)))
1295 #define STACK_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1296
1297 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1298
1299 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1300 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1301
1302 /* The class value for index registers, and the one for base regs.  */
1303
1304 #define INDEX_REG_CLASS INDEX_REGS
1305 #define BASE_REG_CLASS GENERAL_REGS
1306
1307 /* Place additional restrictions on the register class to use when it
1308    is necessary to be able to hold a value of mode MODE in a reload
1309    register for which class CLASS would ordinarily be used.  */
1310
1311 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1312   ((MODE) == QImode && !TARGET_64BIT                            \
1313    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1314        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1315    ? Q_REGS : (CLASS))
1316
1317 /* Given an rtx X being reloaded into a reg required to be
1318    in class CLASS, return the class of reg to actually use.
1319    In general this is just CLASS; but on some machines
1320    in some cases it is preferable to use a more restrictive class.
1321    On the 80386 series, we prevent floating constants from being
1322    reloaded into floating registers (since no move-insn can do that)
1323    and we ensure that QImodes aren't reloaded into the esi or edi reg.  */
1324
1325 /* Put float CONST_DOUBLE in the constant pool instead of fp regs.
1326    QImode must go into class Q_REGS.
1327    Narrow ALL_REGS to GENERAL_REGS.  This supports allowing movsf and
1328    movdf to do mem-to-mem moves through integer regs.  */
1329
1330 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1331    ix86_preferred_reload_class ((X), (CLASS))
1332
1333 /* Discourage putting floating-point values in SSE registers unless
1334    SSE math is being used, and likewise for the 387 registers.  */
1335
1336 #define PREFERRED_OUTPUT_RELOAD_CLASS(X, CLASS) \
1337    ix86_preferred_output_reload_class ((X), (CLASS))
1338
1339 /* If we are copying between general and FP registers, we need a memory
1340    location. The same is true for SSE and MMX registers.  */
1341 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1342   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1343
1344 /* QImode spills from non-QI registers need a scratch.  This does not
1345    happen often -- the only example so far requires an uninitialized
1346    pseudo.  */
1347
1348 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, OUT)                 \
1349   (((CLASS) == GENERAL_REGS || (CLASS) == LEGACY_REGS                   \
1350     || (CLASS) == INDEX_REGS) && !TARGET_64BIT && (MODE) == QImode      \
1351    ? Q_REGS : NO_REGS)
1352
1353 /* Return the maximum number of consecutive registers
1354    needed to represent mode MODE in a register of class CLASS.  */
1355 /* On the 80386, this is the size of MODE in words,
1356    except in the FP regs, where a single reg is always enough.  */
1357 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1358  (!MAYBE_INTEGER_CLASS_P (CLASS)                                        \
1359   ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                     \
1360   : (((((MODE) == XFmode ? 12 : GET_MODE_SIZE (MODE)))                  \
1361       + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1362
1363 /* A C expression whose value is nonzero if pseudos that have been
1364    assigned to registers of class CLASS would likely be spilled
1365    because registers of CLASS are needed for spill registers.
1366
1367    The default value of this macro returns 1 if CLASS has exactly one
1368    register and zero otherwise.  On most machines, this default
1369    should be used.  Only define this macro to some other expression
1370    if pseudo allocated by `local-alloc.c' end up in memory because
1371    their hard registers were needed for spill registers.  If this
1372    macro returns nonzero for those classes, those pseudos will only
1373    be allocated by `global.c', which knows how to reallocate the
1374    pseudo to another register.  If there would not be another
1375    register available for reallocation, you should not change the
1376    definition of this macro since the only effect of such a
1377    definition would be to slow down register allocation.  */
1378
1379 #define CLASS_LIKELY_SPILLED_P(CLASS)                                   \
1380   (((CLASS) == AREG)                                                    \
1381    || ((CLASS) == DREG)                                                 \
1382    || ((CLASS) == CREG)                                                 \
1383    || ((CLASS) == BREG)                                                 \
1384    || ((CLASS) == AD_REGS)                                              \
1385    || ((CLASS) == SIREG)                                                \
1386    || ((CLASS) == DIREG)                                                \
1387    || ((CLASS) == FP_TOP_REG)                                           \
1388    || ((CLASS) == FP_SECOND_REG))
1389
1390 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1391
1392 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
1393   ix86_cannot_change_mode_class (FROM, TO, CLASS)
1394 \f
1395 /* Stack layout; function entry, exit and calling.  */
1396
1397 /* Define this if pushing a word on the stack
1398    makes the stack pointer a smaller address.  */
1399 #define STACK_GROWS_DOWNWARD
1400
1401 /* Define this to nonzero if the nominal address of the stack frame
1402    is at the high-address end of the local variables;
1403    that is, each additional local variable allocated
1404    goes at a more negative offset in the frame.  */
1405 #define FRAME_GROWS_DOWNWARD 1
1406
1407 /* Offset within stack frame to start allocating local variables at.
1408    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1409    first local allocated.  Otherwise, it is the offset to the BEGINNING
1410    of the first local allocated.  */
1411 #define STARTING_FRAME_OFFSET 0
1412
1413 /* If we generate an insn to push BYTES bytes,
1414    this says how many the stack pointer really advances by.
1415    On 386, we have pushw instruction that decrements by exactly 2 no
1416    matter what the position was, there is no pushb.
1417    But as CIE data alignment factor on this arch is -4, we need to make
1418    sure all stack pointer adjustments are in multiple of 4.
1419
1420    For 64bit ABI we round up to 8 bytes.
1421  */
1422
1423 #define PUSH_ROUNDING(BYTES) \
1424   (TARGET_64BIT              \
1425    ? (((BYTES) + 7) & (-8))  \
1426    : (((BYTES) + 3) & (-4)))
1427
1428 /* If defined, the maximum amount of space required for outgoing arguments will
1429    be computed and placed into the variable
1430    `current_function_outgoing_args_size'.  No space will be pushed onto the
1431    stack for each call; instead, the function prologue should increase the stack
1432    frame size by this amount.  */
1433
1434 #define ACCUMULATE_OUTGOING_ARGS TARGET_ACCUMULATE_OUTGOING_ARGS
1435
1436 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1437    instructions to pass outgoing arguments.  */
1438
1439 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1440
1441 /* We want the stack and args grow in opposite directions, even if
1442    PUSH_ARGS is 0.  */
1443 #define PUSH_ARGS_REVERSED 1
1444
1445 /* Offset of first parameter from the argument pointer register value.  */
1446 #define FIRST_PARM_OFFSET(FNDECL) 0
1447
1448 /* Define this macro if functions should assume that stack space has been
1449    allocated for arguments even when their values are passed in registers.
1450
1451    The value of this macro is the size, in bytes, of the area reserved for
1452    arguments passed in registers for the function represented by FNDECL.
1453
1454    This space can be allocated by the caller, or be a part of the
1455    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1456    which.  */
1457 #define REG_PARM_STACK_SPACE(FNDECL) 0
1458
1459 /* Value is the number of bytes of arguments automatically
1460    popped when returning from a subroutine call.
1461    FUNDECL is the declaration node of the function (as a tree),
1462    FUNTYPE is the data type of the function (as a tree),
1463    or for a library call it is an identifier node for the subroutine name.
1464    SIZE is the number of bytes of arguments passed on the stack.
1465
1466    On the 80386, the RTD insn may be used to pop them if the number
1467      of args is fixed, but if the number is variable then the caller
1468      must pop them all.  RTD can't be used for library calls now
1469      because the library is compiled with the Unix compiler.
1470    Use of RTD is a selectable option, since it is incompatible with
1471    standard Unix calling sequences.  If the option is not selected,
1472    the caller must always pop the args.
1473
1474    The attribute stdcall is equivalent to RTD on a per module basis.  */
1475
1476 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE) \
1477   ix86_return_pops_args ((FUNDECL), (FUNTYPE), (SIZE))
1478
1479 #define FUNCTION_VALUE_REGNO_P(N) \
1480   ix86_function_value_regno_p (N)
1481
1482 /* Define how to find the value returned by a library function
1483    assuming the value has mode MODE.  */
1484
1485 #define LIBCALL_VALUE(MODE) \
1486   ix86_libcall_value (MODE)
1487
1488 /* Define the size of the result block used for communication between
1489    untyped_call and untyped_return.  The block contains a DImode value
1490    followed by the block used by fnsave and frstor.  */
1491
1492 #define APPLY_RESULT_SIZE (8+108)
1493
1494 /* 1 if N is a possible register number for function argument passing.  */
1495 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1496
1497 /* Define a data type for recording info about an argument list
1498    during the scan of that argument list.  This data type should
1499    hold all necessary information about the function itself
1500    and about the args processed so far, enough to enable macros
1501    such as FUNCTION_ARG to determine where the next arg should go.  */
1502
1503 typedef struct ix86_args {
1504   int words;                    /* # words passed so far */
1505   int nregs;                    /* # registers available for passing */
1506   int regno;                    /* next available register number */
1507   int fastcall;                 /* fastcall calling convention is used */
1508   int sse_words;                /* # sse words passed so far */
1509   int sse_nregs;                /* # sse registers available for passing */
1510   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1511   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1512   int sse_regno;                /* next available sse register number */
1513   int mmx_words;                /* # mmx words passed so far */
1514   int mmx_nregs;                /* # mmx registers available for passing */
1515   int mmx_regno;                /* next available mmx register number */
1516   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1517   int float_in_sse;             /* 1 if in 32-bit mode SFmode (2 for DFmode) should
1518                                    be passed in SSE registers.  Otherwise 0.  */
1519 } CUMULATIVE_ARGS;
1520
1521 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1522    for a call to a function whose data type is FNTYPE.
1523    For a library call, FNTYPE is 0.  */
1524
1525 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1526   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1527
1528 /* Update the data in CUM to advance over an argument
1529    of mode MODE and data type TYPE.
1530    (TYPE is null for libcalls where that information may not be available.)  */
1531
1532 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1533   function_arg_advance (&(CUM), (MODE), (TYPE), (NAMED))
1534
1535 /* Define where to put the arguments to a function.
1536    Value is zero to push the argument on the stack,
1537    or a hard register in which to store the argument.
1538
1539    MODE is the argument's machine mode.
1540    TYPE is the data type of the argument (as a tree).
1541     This is null for libcalls where that information may
1542     not be available.
1543    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1544     the preceding args and about the function being called.
1545    NAMED is nonzero if this argument is a named parameter
1546     (otherwise it is an extra parameter matching an ellipsis).  */
1547
1548 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1549   function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1550
1551 /* Implement `va_start' for varargs and stdarg.  */
1552 #define EXPAND_BUILTIN_VA_START(VALIST, NEXTARG) \
1553   ix86_va_start (VALIST, NEXTARG)
1554
1555 #define TARGET_ASM_FILE_END ix86_file_end
1556 #define NEED_INDICATE_EXEC_STACK 0
1557
1558 /* Output assembler code to FILE to increment profiler label # LABELNO
1559    for profiling a function entry.  */
1560
1561 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1562
1563 #define MCOUNT_NAME "_mcount"
1564
1565 #define PROFILE_COUNT_REGISTER "edx"
1566
1567 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1568    the stack pointer does not matter.  The value is tested only in
1569    functions that have frame pointers.
1570    No definition is equivalent to always zero.  */
1571 /* Note on the 386 it might be more efficient not to define this since
1572    we have to restore it ourselves from the frame pointer, in order to
1573    use pop */
1574
1575 #define EXIT_IGNORE_STACK 1
1576
1577 /* Output assembler code for a block containing the constant parts
1578    of a trampoline, leaving space for the variable parts.  */
1579
1580 /* On the 386, the trampoline contains two instructions:
1581      mov #STATIC,ecx
1582      jmp FUNCTION
1583    The trampoline is generated entirely at runtime.  The operand of JMP
1584    is the address of FUNCTION relative to the instruction following the
1585    JMP (which is 5 bytes long).  */
1586
1587 /* Length in units of the trampoline for entering a nested function.  */
1588
1589 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 23 : 10)
1590
1591 /* Emit RTL insns to initialize the variable parts of a trampoline.
1592    FNADDR is an RTX for the address of the function's pure code.
1593    CXT is an RTX for the static chain value for the function.  */
1594
1595 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1596   x86_initialize_trampoline ((TRAMP), (FNADDR), (CXT))
1597 \f
1598 /* Definitions for register eliminations.
1599
1600    This is an array of structures.  Each structure initializes one pair
1601    of eliminable registers.  The "from" register number is given first,
1602    followed by "to".  Eliminations of the same "from" register are listed
1603    in order of preference.
1604
1605    There are two registers that can always be eliminated on the i386.
1606    The frame pointer and the arg pointer can be replaced by either the
1607    hard frame pointer or to the stack pointer, depending upon the
1608    circumstances.  The hard frame pointer is not used before reload and
1609    so it is not eligible for elimination.  */
1610
1611 #define ELIMINABLE_REGS                                 \
1612 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1613  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1614  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1615  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1616
1617 /* Given FROM and TO register numbers, say whether this elimination is
1618    allowed.  Frame pointer elimination is automatically handled.
1619
1620    All other eliminations are valid.  */
1621
1622 #define CAN_ELIMINATE(FROM, TO) \
1623   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
1624
1625 /* Define the offset between two registers, one to be eliminated, and the other
1626    its replacement, at the start of a routine.  */
1627
1628 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1629   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1630 \f
1631 /* Addressing modes, and classification of registers for them.  */
1632
1633 /* Macros to check register numbers against specific register classes.  */
1634
1635 /* These assume that REGNO is a hard or pseudo reg number.
1636    They give nonzero only if REGNO is a hard reg of the suitable class
1637    or a pseudo reg currently allocated to a suitable hard reg.
1638    Since they use reg_renumber, they are safe only once reg_renumber
1639    has been allocated, which happens in local-alloc.c.  */
1640
1641 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1642   ((REGNO) < STACK_POINTER_REGNUM                                       \
1643    || REX_INT_REGNO_P (REGNO)                                           \
1644    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM           \
1645    || REX_INT_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1646
1647 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1648   (GENERAL_REGNO_P (REGNO)                                              \
1649    || (REGNO) == ARG_POINTER_REGNUM                                     \
1650    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1651    || GENERAL_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1652
1653 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1654    and check its validity for a certain class.
1655    We have two alternate definitions for each of them.
1656    The usual definition accepts all pseudo regs; the other rejects
1657    them unless they have been allocated suitable hard regs.
1658    The symbol REG_OK_STRICT causes the latter definition to be used.
1659
1660    Most source files want to accept pseudo regs in the hope that
1661    they will get allocated to the class that the insn wants them to be in.
1662    Source files for reload pass need to be strict.
1663    After reload, it makes no difference, since pseudo regs have
1664    been eliminated by then.  */
1665
1666
1667 /* Non strict versions, pseudos are ok.  */
1668 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1669   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1670    || REX_INT_REGNO_P (REGNO (X))                                       \
1671    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1672
1673 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1674   (GENERAL_REGNO_P (REGNO (X))                                          \
1675    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1676    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1677    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1678
1679 /* Strict versions, hard registers only */
1680 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1681 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1682
1683 #ifndef REG_OK_STRICT
1684 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1685 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1686
1687 #else
1688 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1689 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1690 #endif
1691
1692 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1693    that is a valid memory address for an instruction.
1694    The MODE argument is the machine mode for the MEM expression
1695    that wants to use this address.
1696
1697    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS,
1698    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1699
1700    See legitimize_pic_address in i386.c for details as to what
1701    constitutes a legitimate address when -fpic is used.  */
1702
1703 #define MAX_REGS_PER_ADDRESS 2
1704
1705 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1706
1707 /* Nonzero if the constant value X is a legitimate general operand.
1708    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1709
1710 #define LEGITIMATE_CONSTANT_P(X)  legitimate_constant_p (X)
1711
1712 #ifdef REG_OK_STRICT
1713 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1714 do {                                                                    \
1715   if (legitimate_address_p ((MODE), (X), 1))                            \
1716     goto ADDR;                                                          \
1717 } while (0)
1718
1719 #else
1720 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1721 do {                                                                    \
1722   if (legitimate_address_p ((MODE), (X), 0))                            \
1723     goto ADDR;                                                          \
1724 } while (0)
1725
1726 #endif
1727
1728 /* If defined, a C expression to determine the base term of address X.
1729    This macro is used in only one place: `find_base_term' in alias.c.
1730
1731    It is always safe for this macro to not be defined.  It exists so
1732    that alias analysis can understand machine-dependent addresses.
1733
1734    The typical use of this macro is to handle addresses containing
1735    a label_ref or symbol_ref within an UNSPEC.  */
1736
1737 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1738
1739 /* Try machine-dependent ways of modifying an illegitimate address
1740    to be legitimate.  If we find one, return the new, valid address.
1741    This macro is used in only one place: `memory_address' in explow.c.
1742
1743    OLDX is the address as it was before break_out_memory_refs was called.
1744    In some cases it is useful to look at this to decide what needs to be done.
1745
1746    MODE and WIN are passed so that this macro can use
1747    GO_IF_LEGITIMATE_ADDRESS.
1748
1749    It is always safe for this macro to do nothing.  It exists to recognize
1750    opportunities to optimize the output.
1751
1752    For the 80386, we handle X+REG by loading X into a register R and
1753    using R+REG.  R will go in a general reg and indexing will be used.
1754    However, if REG is a broken-out memory address or multiplication,
1755    nothing needs to be done because REG can certainly go in a general reg.
1756
1757    When -fpic is used, special handling is needed for symbolic references.
1758    See comments by legitimize_pic_address in i386.c for details.  */
1759
1760 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                          \
1761 do {                                                                    \
1762   (X) = legitimize_address ((X), (OLDX), (MODE));                       \
1763   if (memory_address_p ((MODE), (X)))                                   \
1764     goto WIN;                                                           \
1765 } while (0)
1766
1767 /* Nonzero if the constant value X is a legitimate general operand
1768    when generating PIC code.  It is given that flag_pic is on and
1769    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1770
1771 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1772
1773 #define SYMBOLIC_CONST(X)       \
1774   (GET_CODE (X) == SYMBOL_REF                                           \
1775    || GET_CODE (X) == LABEL_REF                                         \
1776    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
1777
1778 /* Go to LABEL if ADDR (a legitimate address expression)
1779    has an effect that depends on the machine mode it is used for.
1780    On the 80386, only postdecrement and postincrement address depend thus
1781    (the amount of decrement or increment being the length of the operand).
1782    These are now caught in recog.c.  */
1783 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)
1784 \f
1785 /* Max number of args passed in registers.  If this is more than 3, we will
1786    have problems with ebx (register #4), since it is a caller save register and
1787    is also used as the pic register in ELF.  So for now, don't allow more than
1788    3 registers to be passed in registers.  */
1789
1790 #define REGPARM_MAX (TARGET_64BIT ? 6 : 3)
1791
1792 #define SSE_REGPARM_MAX (TARGET_64BIT ? 8 : (TARGET_SSE ? 3 : 0))
1793
1794 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
1795
1796 \f
1797 /* Specify the machine mode that this machine uses
1798    for the index in the tablejump instruction.  */
1799 #define CASE_VECTOR_MODE (!TARGET_64BIT || flag_pic ? SImode : DImode)
1800
1801 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1802 #define DEFAULT_SIGNED_CHAR 1
1803
1804 /* Max number of bytes we can move from memory to memory
1805    in one reasonably fast instruction.  */
1806 #define MOVE_MAX 16
1807
1808 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
1809    move efficiently, as opposed to  MOVE_MAX which is the maximum
1810    number of bytes we can move with a single instruction.  */
1811 #define MOVE_MAX_PIECES (TARGET_64BIT ? 8 : 4)
1812
1813 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1814    move-instruction pairs, we will do a movmem or libcall instead.
1815    Increasing the value will always make code faster, but eventually
1816    incurs high cost in increased code size.
1817
1818    If you don't define this, a reasonable default is used.  */
1819
1820 #define MOVE_RATIO (optimize_size ? 3 : ix86_cost->move_ratio)
1821
1822 /* If a clear memory operation would take CLEAR_RATIO or more simple
1823    move-instruction sequences, we will do a clrmem or libcall instead.  */
1824
1825 #define CLEAR_RATIO (optimize_size ? 2 \
1826                      : ix86_cost->move_ratio > 6 ? 6 : ix86_cost->move_ratio)
1827
1828 /* Define if shifts truncate the shift count
1829    which implies one can omit a sign-extension or zero-extension
1830    of a shift count.  */
1831 /* On i386, shifts do truncate the count.  But bit opcodes don't.  */
1832
1833 /* #define SHIFT_COUNT_TRUNCATED */
1834
1835 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1836    is done just by pretending it is already truncated.  */
1837 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1838
1839 /* A macro to update M and UNSIGNEDP when an object whose type is
1840    TYPE and which has the specified mode and signedness is to be
1841    stored in a register.  This macro is only called when TYPE is a
1842    scalar type.
1843
1844    On i386 it is sometimes useful to promote HImode and QImode
1845    quantities to SImode.  The choice depends on target type.  */
1846
1847 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
1848 do {                                                    \
1849   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
1850       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
1851     (MODE) = SImode;                                    \
1852 } while (0)
1853
1854 /* Specify the machine mode that pointers have.
1855    After generation of rtl, the compiler makes no further distinction
1856    between pointers and any other objects of this machine mode.  */
1857 #define Pmode (TARGET_64BIT ? DImode : SImode)
1858
1859 /* A function address in a call instruction
1860    is a byte address (for indexing purposes)
1861    so give the MEM rtx a byte's mode.  */
1862 #define FUNCTION_MODE QImode
1863 \f
1864 /* A C expression for the cost of moving data from a register in class FROM to
1865    one in class TO.  The classes are expressed using the enumeration values
1866    such as `GENERAL_REGS'.  A value of 2 is the default; other values are
1867    interpreted relative to that.
1868
1869    It is not required that the cost always equal 2 when FROM is the same as TO;
1870    on some machines it is expensive to move between registers if they are not
1871    general registers.  */
1872
1873 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1874    ix86_register_move_cost ((MODE), (CLASS1), (CLASS2))
1875
1876 /* A C expression for the cost of moving data of mode M between a
1877    register and memory.  A value of 2 is the default; this cost is
1878    relative to those in `REGISTER_MOVE_COST'.
1879
1880    If moving between registers and memory is more expensive than
1881    between two registers, you should define this macro to express the
1882    relative cost.  */
1883
1884 #define MEMORY_MOVE_COST(MODE, CLASS, IN)       \
1885   ix86_memory_move_cost ((MODE), (CLASS), (IN))
1886
1887 /* A C expression for the cost of a branch instruction.  A value of 1
1888    is the default; other values are interpreted relative to that.  */
1889
1890 #define BRANCH_COST ix86_branch_cost
1891
1892 /* Define this macro as a C expression which is nonzero if accessing
1893    less than a word of memory (i.e. a `char' or a `short') is no
1894    faster than accessing a word of memory, i.e., if such access
1895    require more than one instruction or if there is no difference in
1896    cost between byte and (aligned) word loads.
1897
1898    When this macro is not defined, the compiler will access a field by
1899    finding the smallest containing object; when it is defined, a
1900    fullword load will be used if alignment permits.  Unless bytes
1901    accesses are faster than word accesses, using word accesses is
1902    preferable since it may eliminate subsequent memory access if
1903    subsequent accesses occur to other fields in the same word of the
1904    structure, but to different bytes.  */
1905
1906 #define SLOW_BYTE_ACCESS 0
1907
1908 /* Nonzero if access to memory by shorts is slow and undesirable.  */
1909 #define SLOW_SHORT_ACCESS 0
1910
1911 /* Define this macro to be the value 1 if unaligned accesses have a
1912    cost many times greater than aligned accesses, for example if they
1913    are emulated in a trap handler.
1914
1915    When this macro is nonzero, the compiler will act as if
1916    `STRICT_ALIGNMENT' were nonzero when generating code for block
1917    moves.  This can cause significantly more instructions to be
1918    produced.  Therefore, do not set this macro nonzero if unaligned
1919    accesses only add a cycle or two to the time for a memory access.
1920
1921    If the value of this macro is always zero, it need not be defined.  */
1922
1923 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
1924
1925 /* Define this macro if it is as good or better to call a constant
1926    function address than to call an address kept in a register.
1927
1928    Desirable on the 386 because a CALL with a constant address is
1929    faster than one with a register address.  */
1930
1931 #define NO_FUNCTION_CSE
1932 \f
1933 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1934    return the mode to be used for the comparison.
1935
1936    For floating-point equality comparisons, CCFPEQmode should be used.
1937    VOIDmode should be used in all other cases.
1938
1939    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
1940    possible, to allow for more combinations.  */
1941
1942 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
1943
1944 /* Return nonzero if MODE implies a floating point inequality can be
1945    reversed.  */
1946
1947 #define REVERSIBLE_CC_MODE(MODE) 1
1948
1949 /* A C expression whose value is reversed condition code of the CODE for
1950    comparison done in CC_MODE mode.  */
1951 #define REVERSE_CONDITION(CODE, MODE) ix86_reverse_condition ((CODE), (MODE))
1952
1953 \f
1954 /* Control the assembler format that we output, to the extent
1955    this does not vary between assemblers.  */
1956
1957 /* How to refer to registers in assembler output.
1958    This sequence is indexed by compiler's hard-register-number (see above).  */
1959
1960 /* In order to refer to the first 8 regs as 32-bit regs, prefix an "e".
1961    For non floating point regs, the following are the HImode names.
1962
1963    For float regs, the stack top is sometimes referred to as "%st(0)"
1964    instead of just "%st".  PRINT_OPERAND handles this with the "y" code.  */
1965
1966 #define HI_REGISTER_NAMES                                               \
1967 {"ax","dx","cx","bx","si","di","bp","sp",                               \
1968  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
1969  "argp", "flags", "fpsr", "fpcr", "frame",                              \
1970  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
1971  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7",                \
1972  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
1973  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
1974
1975 #define REGISTER_NAMES HI_REGISTER_NAMES
1976
1977 /* Table of additional register names to use in user input.  */
1978
1979 #define ADDITIONAL_REGISTER_NAMES \
1980 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
1981   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
1982   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
1983   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
1984   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
1985   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 } }
1986
1987 /* Note we are omitting these since currently I don't know how
1988 to get gcc to use these, since they want the same but different
1989 number as al, and ax.
1990 */
1991
1992 #define QI_REGISTER_NAMES \
1993 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
1994
1995 /* These parallel the array above, and can be used to access bits 8:15
1996    of regs 0 through 3.  */
1997
1998 #define QI_HIGH_REGISTER_NAMES \
1999 {"ah", "dh", "ch", "bh", }
2000
2001 /* How to renumber registers for dbx and gdb.  */
2002
2003 #define DBX_REGISTER_NUMBER(N) \
2004   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
2005
2006 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
2007 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
2008 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
2009
2010 /* Before the prologue, RA is at 0(%esp).  */
2011 #define INCOMING_RETURN_ADDR_RTX \
2012   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
2013
2014 /* After the prologue, RA is at -4(AP) in the current frame.  */
2015 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
2016   ((COUNT) == 0                                                            \
2017    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
2018    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
2019
2020 /* PC is dbx register 8; let's use that column for RA.  */
2021 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
2022
2023 /* Before the prologue, the top of the frame is at 4(%esp).  */
2024 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
2025
2026 /* Describe how we implement __builtin_eh_return.  */
2027 #define EH_RETURN_DATA_REGNO(N) ((N) < 2 ? (N) : INVALID_REGNUM)
2028 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 2)
2029
2030
2031 /* Select a format to encode pointers in exception handling data.  CODE
2032    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2033    true if the symbol may be affected by dynamic relocations.
2034
2035    ??? All x86 object file formats are capable of representing this.
2036    After all, the relocation needed is the same as for the call insn.
2037    Whether or not a particular assembler allows us to enter such, I
2038    guess we'll have to see.  */
2039 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
2040   asm_preferred_eh_data_format ((CODE), (GLOBAL))
2041
2042 /* This is how to output an insn to push a register on the stack.
2043    It need not be very fast code.  */
2044
2045 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
2046 do {                                                                    \
2047   if (TARGET_64BIT)                                                     \
2048     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
2049                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2050   else                                                                  \
2051     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
2052 } while (0)
2053
2054 /* This is how to output an insn to pop a register from the stack.
2055    It need not be very fast code.  */
2056
2057 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
2058 do {                                                                    \
2059   if (TARGET_64BIT)                                                     \
2060     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
2061                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2062   else                                                                  \
2063     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
2064 } while (0)
2065
2066 /* This is how to output an element of a case-vector that is absolute.  */
2067
2068 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2069   ix86_output_addr_vec_elt ((FILE), (VALUE))
2070
2071 /* This is how to output an element of a case-vector that is relative.  */
2072
2073 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2074   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
2075
2076 /* Under some conditions we need jump tables in the text section,
2077    because the assembler cannot handle label differences between
2078    sections.  This is the case for x86_64 on Mach-O for example.  */
2079
2080 #define JUMP_TABLES_IN_TEXT_SECTION \
2081   (flag_pic && ((TARGET_MACHO && TARGET_64BIT) \
2082    || (!TARGET_64BIT && !HAVE_AS_GOTOFF_IN_DATA)))
2083
2084 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
2085    and switch back.  For x86 we do this only to save a few bytes that
2086    would otherwise be unused in the text section.  */
2087 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
2088    asm (SECTION_OP "\n\t"                               \
2089         "call " USER_LABEL_PREFIX #FUNC "\n"            \
2090         TEXT_SECTION_ASM_OP);
2091 \f
2092 /* Print operand X (an rtx) in assembler syntax to file FILE.
2093    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2094    Effect of various CODE letters is described in i386.c near
2095    print_operand function.  */
2096
2097 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2098   ((CODE) == '*' || (CODE) == '+' || (CODE) == '&')
2099
2100 #define PRINT_OPERAND(FILE, X, CODE)  \
2101   print_operand ((FILE), (X), (CODE))
2102
2103 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2104   print_operand_address ((FILE), (ADDR))
2105
2106 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2107 do {                                            \
2108   if (! output_addr_const_extra (FILE, (X)))    \
2109     goto FAIL;                                  \
2110 } while (0);
2111 \f
2112 /* Which processor to schedule for. The cpu attribute defines a list that
2113    mirrors this list, so changes to i386.md must be made at the same time.  */
2114
2115 enum processor_type
2116 {
2117   PROCESSOR_I386,                       /* 80386 */
2118   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2119   PROCESSOR_PENTIUM,
2120   PROCESSOR_PENTIUMPRO,
2121   PROCESSOR_GEODE,
2122   PROCESSOR_K6,
2123   PROCESSOR_ATHLON,
2124   PROCESSOR_PENTIUM4,
2125   PROCESSOR_K8,
2126   PROCESSOR_NOCONA,
2127   PROCESSOR_CORE2,
2128   PROCESSOR_GENERIC32,
2129   PROCESSOR_GENERIC64,
2130   PROCESSOR_AMDFAM10,
2131   PROCESSOR_max
2132 };
2133
2134 extern enum processor_type ix86_tune;
2135 extern int ix86_tune_mask;
2136
2137 extern enum processor_type ix86_arch;
2138 extern int ix86_arch_mask;
2139
2140 enum fpmath_unit
2141 {
2142   FPMATH_387 = 1,
2143   FPMATH_SSE = 2
2144 };
2145
2146 extern enum fpmath_unit ix86_fpmath;
2147
2148 enum tls_dialect
2149 {
2150   TLS_DIALECT_GNU,
2151   TLS_DIALECT_GNU2,
2152   TLS_DIALECT_SUN
2153 };
2154
2155 extern enum tls_dialect ix86_tls_dialect;
2156
2157 enum cmodel {
2158   CM_32,        /* The traditional 32-bit ABI.  */
2159   CM_SMALL,     /* Assumes all code and data fits in the low 31 bits.  */
2160   CM_KERNEL,    /* Assumes all code and data fits in the high 31 bits.  */
2161   CM_MEDIUM,    /* Assumes code fits in the low 31 bits; data unlimited.  */
2162   CM_LARGE,     /* No assumptions.  */
2163   CM_SMALL_PIC, /* Assumes code+data+got/plt fits in a 31 bit region.  */
2164   CM_MEDIUM_PIC /* Assumes code+got/plt fits in a 31 bit region.  */
2165 };
2166
2167 extern enum cmodel ix86_cmodel;
2168
2169 /* Size of the RED_ZONE area.  */
2170 #define RED_ZONE_SIZE 128
2171 /* Reserved area of the red zone for temporaries.  */
2172 #define RED_ZONE_RESERVE 8
2173
2174 enum asm_dialect {
2175   ASM_ATT,
2176   ASM_INTEL
2177 };
2178
2179 extern enum asm_dialect ix86_asm_dialect;
2180 extern unsigned int ix86_preferred_stack_boundary;
2181 extern int ix86_branch_cost, ix86_section_threshold;
2182
2183 /* Smallest class containing REGNO.  */
2184 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
2185
2186 extern rtx ix86_compare_op0;    /* operand 0 for comparisons */
2187 extern rtx ix86_compare_op1;    /* operand 1 for comparisons */
2188 extern rtx ix86_compare_emitted;
2189 \f
2190 /* To properly truncate FP values into integers, we need to set i387 control
2191    word.  We can't emit proper mode switching code before reload, as spills
2192    generated by reload may truncate values incorrectly, but we still can avoid
2193    redundant computation of new control word by the mode switching pass.
2194    The fldcw instructions are still emitted redundantly, but this is probably
2195    not going to be noticeable problem, as most CPUs do have fast path for
2196    the sequence.
2197
2198    The machinery is to emit simple truncation instructions and split them
2199    before reload to instructions having USEs of two memory locations that
2200    are filled by this code to old and new control word.
2201
2202    Post-reload pass may be later used to eliminate the redundant fildcw if
2203    needed.  */
2204
2205 enum ix86_entity
2206 {
2207   I387_TRUNC = 0,
2208   I387_FLOOR,
2209   I387_CEIL,
2210   I387_MASK_PM,
2211   MAX_386_ENTITIES
2212 };
2213
2214 enum ix86_stack_slot
2215 {
2216   SLOT_TEMP = 0,
2217   SLOT_CW_STORED,
2218   SLOT_CW_TRUNC,
2219   SLOT_CW_FLOOR,
2220   SLOT_CW_CEIL,
2221   SLOT_CW_MASK_PM,
2222   MAX_386_STACK_LOCALS
2223 };
2224
2225 /* Define this macro if the port needs extra instructions inserted
2226    for mode switching in an optimizing compilation.  */
2227
2228 #define OPTIMIZE_MODE_SWITCHING(ENTITY) \
2229    ix86_optimize_mode_switching[(ENTITY)]
2230
2231 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
2232    initializer for an array of integers.  Each initializer element N
2233    refers to an entity that needs mode switching, and specifies the
2234    number of different modes that might need to be set for this
2235    entity.  The position of the initializer in the initializer -
2236    starting counting at zero - determines the integer that is used to
2237    refer to the mode-switched entity in question.  */
2238
2239 #define NUM_MODES_FOR_MODE_SWITCHING \
2240    { I387_CW_ANY, I387_CW_ANY, I387_CW_ANY, I387_CW_ANY }
2241
2242 /* ENTITY is an integer specifying a mode-switched entity.  If
2243    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
2244    return an integer value not larger than the corresponding element
2245    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
2246    must be switched into prior to the execution of INSN. */
2247
2248 #define MODE_NEEDED(ENTITY, I) ix86_mode_needed ((ENTITY), (I))
2249
2250 /* This macro specifies the order in which modes for ENTITY are
2251    processed.  0 is the highest priority.  */
2252
2253 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
2254
2255 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
2256    is the set of hard registers live at the point where the insn(s)
2257    are to be inserted.  */
2258
2259 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
2260   ((MODE) != I387_CW_ANY && (MODE) != I387_CW_UNINITIALIZED             \
2261    ? emit_i387_cw_initialization (MODE), 0                              \
2262    : 0)
2263
2264 \f
2265 /* Avoid renaming of stack registers, as doing so in combination with
2266    scheduling just increases amount of live registers at time and in
2267    the turn amount of fxch instructions needed.
2268
2269    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
2270
2271 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
2272   (! IN_RANGE ((SRC), FIRST_STACK_REG, LAST_STACK_REG))
2273
2274 \f
2275 #define DLL_IMPORT_EXPORT_PREFIX '#'
2276
2277 #define FASTCALL_PREFIX '@'
2278 \f
2279 struct machine_function GTY(())
2280 {
2281   struct stack_local_entry *stack_locals;
2282   const char *some_ld_name;
2283   rtx force_align_arg_pointer;
2284   int save_varrargs_registers;
2285   int accesses_prev_frame;
2286   int optimize_mode_switching[MAX_386_ENTITIES];
2287   /* Set by ix86_compute_frame_layout and used by prologue/epilogue expander to
2288      determine the style used.  */
2289   int use_fast_prologue_epilogue;
2290   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE has been computed
2291      for.  */
2292   int use_fast_prologue_epilogue_nregs;
2293   /* If true, the current function needs the default PIC register, not
2294      an alternate register (on x86) and must not use the red zone (on
2295      x86_64), even if it's a leaf function.  We don't want the
2296      function to be regarded as non-leaf because TLS calls need not
2297      affect register allocation.  This flag is set when a TLS call
2298      instruction is expanded within a function, and never reset, even
2299      if all such instructions are optimized away.  Use the
2300      ix86_current_function_calls_tls_descriptor macro for a better
2301      approximation.  */
2302   int tls_descriptor_call_expanded_p;
2303 };
2304
2305 #define ix86_stack_locals (cfun->machine->stack_locals)
2306 #define ix86_save_varrargs_registers (cfun->machine->save_varrargs_registers)
2307 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
2308 #define ix86_tls_descriptor_calls_expanded_in_cfun \
2309   (cfun->machine->tls_descriptor_call_expanded_p)
2310 /* Since tls_descriptor_call_expanded is not cleared, even if all TLS
2311    calls are optimized away, we try to detect cases in which it was
2312    optimized away.  Since such instructions (use (reg REG_SP)), we can
2313    verify whether there's any such instruction live by testing that
2314    REG_SP is live.  */
2315 #define ix86_current_function_calls_tls_descriptor \
2316   (ix86_tls_descriptor_calls_expanded_in_cfun && regs_ever_live[SP_REG])
2317
2318 /* Control behavior of x86_file_start.  */
2319 #define X86_FILE_START_VERSION_DIRECTIVE false
2320 #define X86_FILE_START_FLTUSED false
2321
2322 /* Flag to mark data that is in the large address area.  */
2323 #define SYMBOL_FLAG_FAR_ADDR            (SYMBOL_FLAG_MACH_DEP << 0)
2324 #define SYMBOL_REF_FAR_ADDR_P(X)        \
2325         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_FAR_ADDR) != 0)
2326 /*
2327 Local variables:
2328 version-control: t
2329 End:
2330 */