OSDN Git Service

amdfam10
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007 Free Software Foundation,
4    Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 2, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING.  If not, write to
20 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
21 Boston, MA 02110-1301, USA.  */
22
23 /* Algorithm to expand string function with.  */
24 enum stringop_alg
25 {
26    no_stringop,
27    libcall,
28    rep_prefix_1_byte,
29    rep_prefix_4_byte,
30    rep_prefix_8_byte,
31    loop_1_byte,
32    loop,
33    unrolled_loop
34 };
35 #define NAX_STRINGOP_ALGS 4
36 /* Specify what algorithm to use for stringops on known size.
37    When size is unknown, the UNKNOWN_SIZE alg is used.  When size is
38    known at compile time or estimated via feedback, the SIZE array
39    is walked in order until MAX is greater then the estimate (or -1
40    means infinity).  Corresponding ALG is used then.  
41    For example initializer:
42     {{256, loop}, {-1, rep_prefix_4_byte}}              
43    will use loop for blocks smaller or equal to 256 bytes, rep prefix will
44    be used otherwise.
45 */
46 struct stringop_algs
47 {
48   const enum stringop_alg unknown_size;
49   const struct stringop_strategy {
50     const int max;
51     const enum stringop_alg alg;
52   } size [NAX_STRINGOP_ALGS];
53 };
54
55 /* The purpose of this file is to define the characteristics of the i386,
56    independent of assembler syntax or operating system.
57
58    Three other files build on this one to describe a specific assembler syntax:
59    bsd386.h, att386.h, and sun386.h.
60
61    The actual tm.h file for a particular system should include
62    this file, and then the file for the appropriate assembler syntax.
63
64    Many macros that specify assembler syntax are omitted entirely from
65    this file because they really belong in the files for particular
66    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
67    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
68    that start with ASM_ or end in ASM_OP.  */
69
70 /* Define the specific costs for a given cpu */
71
72 struct processor_costs {
73   const int add;                /* cost of an add instruction */
74   const int lea;                /* cost of a lea instruction */
75   const int shift_var;          /* variable shift costs */
76   const int shift_const;        /* constant shift costs */
77   const int mult_init[5];       /* cost of starting a multiply
78                                    in QImode, HImode, SImode, DImode, TImode*/
79   const int mult_bit;           /* cost of multiply per each bit set */
80   const int divide[5];          /* cost of a divide/mod
81                                    in QImode, HImode, SImode, DImode, TImode*/
82   int movsx;                    /* The cost of movsx operation.  */
83   int movzx;                    /* The cost of movzx operation.  */
84   const int large_insn;         /* insns larger than this cost more */
85   const int move_ratio;         /* The threshold of number of scalar
86                                    memory-to-memory move insns.  */
87   const int movzbl_load;        /* cost of loading using movzbl */
88   const int int_load[3];        /* cost of loading integer registers
89                                    in QImode, HImode and SImode relative
90                                    to reg-reg move (2).  */
91   const int int_store[3];       /* cost of storing integer register
92                                    in QImode, HImode and SImode */
93   const int fp_move;            /* cost of reg,reg fld/fst */
94   const int fp_load[3];         /* cost of loading FP register
95                                    in SFmode, DFmode and XFmode */
96   const int fp_store[3];        /* cost of storing FP register
97                                    in SFmode, DFmode and XFmode */
98   const int mmx_move;           /* cost of moving MMX register.  */
99   const int mmx_load[2];        /* cost of loading MMX register
100                                    in SImode and DImode */
101   const int mmx_store[2];       /* cost of storing MMX register
102                                    in SImode and DImode */
103   const int sse_move;           /* cost of moving SSE register.  */
104   const int sse_load[3];        /* cost of loading SSE register
105                                    in SImode, DImode and TImode*/
106   const int sse_store[3];       /* cost of storing SSE register
107                                    in SImode, DImode and TImode*/
108   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
109                                    integer and vice versa.  */
110   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
111   const int simultaneous_prefetches; /* number of parallel prefetch
112                                    operations.  */
113   const int branch_cost;        /* Default value for BRANCH_COST.  */
114   const int fadd;               /* cost of FADD and FSUB instructions.  */
115   const int fmul;               /* cost of FMUL instruction.  */
116   const int fdiv;               /* cost of FDIV instruction.  */
117   const int fabs;               /* cost of FABS instruction.  */
118   const int fchs;               /* cost of FCHS instruction.  */
119   const int fsqrt;              /* cost of FSQRT instruction.  */
120                                 /* Specify what algorithm
121                                    to use for stringops on unknown size.  */
122   struct stringop_algs memcpy[2], memset[2];
123 };
124
125 extern const struct processor_costs *ix86_cost;
126
127 /* Macros used in the machine description to test the flags.  */
128
129 /* configure can arrange to make this 2, to force a 486.  */
130
131 #ifndef TARGET_CPU_DEFAULT
132 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_generic
133 #endif
134
135 #ifndef TARGET_FPMATH_DEFAULT
136 #define TARGET_FPMATH_DEFAULT \
137   (TARGET_64BIT && TARGET_SSE ? FPMATH_SSE : FPMATH_387)
138 #endif
139
140 #define TARGET_FLOAT_RETURNS_IN_80387 TARGET_FLOAT_RETURNS
141
142 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
143    compile-time constant.  */
144 #ifdef IN_LIBGCC2
145 #undef TARGET_64BIT
146 #ifdef __x86_64__
147 #define TARGET_64BIT 1
148 #else
149 #define TARGET_64BIT 0
150 #endif
151 #else
152 #ifndef TARGET_BI_ARCH
153 #undef TARGET_64BIT
154 #if TARGET_64BIT_DEFAULT
155 #define TARGET_64BIT 1
156 #else
157 #define TARGET_64BIT 0
158 #endif
159 #endif
160 #endif
161
162 #define HAS_LONG_COND_BRANCH 1
163 #define HAS_LONG_UNCOND_BRANCH 1
164
165 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
166 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
167 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
168 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
169 #define TARGET_GEODE (ix86_tune == PROCESSOR_GEODE)
170 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
171 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
172 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
173 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
174 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
175 #define TARGET_NOCONA (ix86_tune == PROCESSOR_NOCONA)
176 #define TARGET_CORE2 (ix86_tune == PROCESSOR_CORE2)
177 #define TARGET_GENERIC32 (ix86_tune == PROCESSOR_GENERIC32)
178 #define TARGET_GENERIC64 (ix86_tune == PROCESSOR_GENERIC64)
179 #define TARGET_GENERIC (TARGET_GENERIC32 || TARGET_GENERIC64)
180 #define TARGET_AMDFAM10 (ix86_tune == PROCESSOR_AMDFAM10)
181
182 #define TUNEMASK (1 << ix86_tune)
183 extern const int x86_use_leave, x86_push_memory, x86_zero_extend_with_and;
184 extern const int x86_use_bit_test, x86_cmove, x86_deep_branch;
185 extern const int x86_branch_hints, x86_unroll_strlen;
186 extern const int x86_double_with_add, x86_partial_reg_stall, x86_movx;
187 extern const int x86_use_himode_fiop, x86_use_simode_fiop;
188 extern const int x86_use_mov0, x86_use_cltd, x86_read_modify_write;
189 extern const int x86_read_modify, x86_split_long_moves;
190 extern const int x86_promote_QImode, x86_single_stringop, x86_fast_prefix;
191 extern const int x86_himode_math, x86_qimode_math, x86_promote_qi_regs;
192 extern const int x86_promote_hi_regs, x86_integer_DFmode_moves;
193 extern const int x86_add_esp_4, x86_add_esp_8, x86_sub_esp_4, x86_sub_esp_8;
194 extern const int x86_partial_reg_dependency, x86_memory_mismatch_stall;
195 extern const int x86_accumulate_outgoing_args, x86_prologue_using_move;
196 extern const int x86_epilogue_using_move, x86_decompose_lea;
197 extern const int x86_arch_always_fancy_math_387, x86_shift1;
198 extern const int x86_sse_partial_reg_dependency, x86_sse_split_regs;
199 extern const int x86_sse_unaligned_move_optimal;
200 extern const int x86_sse_typeless_stores, x86_sse_load0_by_pxor;
201 extern const int x86_use_ffreep;
202 extern const int x86_inter_unit_moves, x86_schedule;
203 extern const int x86_use_bt;
204 extern const int x86_cmpxchg, x86_cmpxchg8b, x86_xadd;
205 extern const int x86_use_incdec;
206 extern const int x86_pad_returns;
207 extern const int x86_bswap;
208 extern const int x86_partial_flag_reg_stall;
209 extern int x86_prefetch_sse, x86_cmpxchg16b;
210
211 #define TARGET_USE_LEAVE (x86_use_leave & TUNEMASK)
212 #define TARGET_PUSH_MEMORY (x86_push_memory & TUNEMASK)
213 #define TARGET_ZERO_EXTEND_WITH_AND (x86_zero_extend_with_and & TUNEMASK)
214 #define TARGET_USE_BIT_TEST (x86_use_bit_test & TUNEMASK)
215 #define TARGET_UNROLL_STRLEN (x86_unroll_strlen & TUNEMASK)
216 /* For sane SSE instruction set generation we need fcomi instruction.  It is
217    safe to enable all CMOVE instructions.  */
218 #define TARGET_CMOVE ((x86_cmove & (1 << ix86_arch)) || TARGET_SSE)
219 #define TARGET_FISTTP (TARGET_SSE3 && TARGET_80387)
220 #define TARGET_DEEP_BRANCH_PREDICTION (x86_deep_branch & TUNEMASK)
221 #define TARGET_BRANCH_PREDICTION_HINTS (x86_branch_hints & TUNEMASK)
222 #define TARGET_DOUBLE_WITH_ADD (x86_double_with_add & TUNEMASK)
223 #define TARGET_USE_SAHF ((x86_use_sahf & TUNEMASK) && !TARGET_64BIT)
224 #define TARGET_MOVX (x86_movx & TUNEMASK)
225 #define TARGET_PARTIAL_REG_STALL (x86_partial_reg_stall & TUNEMASK)
226 #define TARGET_PARTIAL_FLAG_REG_STALL (x86_partial_flag_reg_stall & TUNEMASK)
227 #define TARGET_USE_HIMODE_FIOP (x86_use_himode_fiop & TUNEMASK)
228 #define TARGET_USE_SIMODE_FIOP (x86_use_simode_fiop & TUNEMASK)
229 #define TARGET_USE_MOV0 (x86_use_mov0 & TUNEMASK)
230 #define TARGET_USE_CLTD (x86_use_cltd & TUNEMASK)
231 #define TARGET_SPLIT_LONG_MOVES (x86_split_long_moves & TUNEMASK)
232 #define TARGET_READ_MODIFY_WRITE (x86_read_modify_write & TUNEMASK)
233 #define TARGET_READ_MODIFY (x86_read_modify & TUNEMASK)
234 #define TARGET_PROMOTE_QImode (x86_promote_QImode & TUNEMASK)
235 #define TARGET_FAST_PREFIX (x86_fast_prefix & TUNEMASK)
236 #define TARGET_SINGLE_STRINGOP (x86_single_stringop & TUNEMASK)
237 #define TARGET_QIMODE_MATH (x86_qimode_math & TUNEMASK)
238 #define TARGET_HIMODE_MATH (x86_himode_math & TUNEMASK)
239 #define TARGET_PROMOTE_QI_REGS (x86_promote_qi_regs & TUNEMASK)
240 #define TARGET_PROMOTE_HI_REGS (x86_promote_hi_regs & TUNEMASK)
241 #define TARGET_ADD_ESP_4 (x86_add_esp_4 & TUNEMASK)
242 #define TARGET_ADD_ESP_8 (x86_add_esp_8 & TUNEMASK)
243 #define TARGET_SUB_ESP_4 (x86_sub_esp_4 & TUNEMASK)
244 #define TARGET_SUB_ESP_8 (x86_sub_esp_8 & TUNEMASK)
245 #define TARGET_INTEGER_DFMODE_MOVES (x86_integer_DFmode_moves & TUNEMASK)
246 #define TARGET_PARTIAL_REG_DEPENDENCY (x86_partial_reg_dependency & TUNEMASK)
247 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY \
248                                       (x86_sse_partial_reg_dependency & TUNEMASK)
249 #define TARGET_SSE_UNALIGNED_MOVE_OPTIMAL \
250                                       (x86_sse_unaligned_move_optimal & TUNEMASK)
251 #define TARGET_SSE_SPLIT_REGS (x86_sse_split_regs & TUNEMASK)
252 #define TARGET_SSE_TYPELESS_STORES (x86_sse_typeless_stores & TUNEMASK)
253 #define TARGET_SSE_LOAD0_BY_PXOR (x86_sse_load0_by_pxor & TUNEMASK)
254 #define TARGET_MEMORY_MISMATCH_STALL (x86_memory_mismatch_stall & TUNEMASK)
255 #define TARGET_PROLOGUE_USING_MOVE (x86_prologue_using_move & TUNEMASK)
256 #define TARGET_EPILOGUE_USING_MOVE (x86_epilogue_using_move & TUNEMASK)
257 #define TARGET_PREFETCH_SSE (x86_prefetch_sse)
258 #define TARGET_SHIFT1 (x86_shift1 & TUNEMASK)
259 #define TARGET_USE_FFREEP (x86_use_ffreep & TUNEMASK)
260 #define TARGET_INTER_UNIT_MOVES (x86_inter_unit_moves & TUNEMASK)
261 #define TARGET_FOUR_JUMP_LIMIT (x86_four_jump_limit & TUNEMASK)
262 #define TARGET_SCHEDULE (x86_schedule & TUNEMASK)
263 #define TARGET_USE_BT (x86_use_bt & TUNEMASK)
264 #define TARGET_USE_INCDEC (x86_use_incdec & TUNEMASK)
265 #define TARGET_PAD_RETURNS (x86_pad_returns & TUNEMASK)
266
267 #define ASSEMBLER_DIALECT (ix86_asm_dialect)
268
269 #define TARGET_SSE_MATH ((ix86_fpmath & FPMATH_SSE) != 0)
270 #define TARGET_MIX_SSE_I387 ((ix86_fpmath & FPMATH_SSE) \
271                              && (ix86_fpmath & FPMATH_387))
272
273 #define TARGET_GNU_TLS (ix86_tls_dialect == TLS_DIALECT_GNU)
274 #define TARGET_GNU2_TLS (ix86_tls_dialect == TLS_DIALECT_GNU2)
275 #define TARGET_ANY_GNU_TLS (TARGET_GNU_TLS || TARGET_GNU2_TLS)
276 #define TARGET_SUN_TLS (ix86_tls_dialect == TLS_DIALECT_SUN)
277
278 #define TARGET_CMPXCHG (x86_cmpxchg & (1 << ix86_arch))
279 #define TARGET_CMPXCHG8B (x86_cmpxchg8b & (1 << ix86_arch))
280 #define TARGET_CMPXCHG16B (x86_cmpxchg16b)
281 #define TARGET_XADD (x86_xadd & (1 << ix86_arch))
282 #define TARGET_BSWAP (x86_bswap & (1 << ix86_arch))
283
284 #ifndef TARGET_64BIT_DEFAULT
285 #define TARGET_64BIT_DEFAULT 0
286 #endif
287 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
288 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
289 #endif
290
291 /* Once GDB has been enhanced to deal with functions without frame
292    pointers, we can change this to allow for elimination of
293    the frame pointer in leaf functions.  */
294 #define TARGET_DEFAULT 0
295
296 /* This is not really a target flag, but is done this way so that
297    it's analogous to similar code for Mach-O on PowerPC.  darwin.h
298    redefines this to 1.  */
299 #define TARGET_MACHO 0
300
301 /* Subtargets may reset this to 1 in order to enable 96-bit long double
302    with the rounding mode forced to 53 bits.  */
303 #define TARGET_96_ROUND_53_LONG_DOUBLE 0
304
305 /* Sometimes certain combinations of command options do not make
306    sense on a particular target machine.  You can define a macro
307    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
308    defined, is executed once just after all the command options have
309    been parsed.
310
311    Don't use this macro to turn on various extra optimizations for
312    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
313
314 #define OVERRIDE_OPTIONS override_options ()
315
316 /* Define this to change the optimizations performed by default.  */
317 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE) \
318   optimization_options ((LEVEL), (SIZE))
319
320 /* -march=native handling only makes sense with compiler running on
321    an x86 or x86_64 chip.  If changing this condition, also change
322    the condition in driver-i386.c.  */
323 #if defined(__i386__) || defined(__x86_64__)
324 /* In driver-i386.c.  */
325 extern const char *host_detect_local_cpu (int argc, const char **argv);
326 #define EXTRA_SPEC_FUNCTIONS \
327   { "local_cpu_detect", host_detect_local_cpu },
328 #define HAVE_LOCAL_CPU_DETECT
329 #endif
330
331 /* Support for configure-time defaults of some command line options.
332    The order here is important so that -march doesn't squash the
333    tune or cpu values.  */
334 #define OPTION_DEFAULT_SPECS \
335   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
336   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
337   {"arch", "%{!march=*:-march=%(VALUE)}"}
338
339 /* Specs for the compiler proper */
340
341 #ifndef CC1_CPU_SPEC
342 #define CC1_CPU_SPEC_1 "\
343 %{!mtune*: \
344 %{m386:mtune=i386 \
345 %n`-m386' is deprecated. Use `-march=i386' or `-mtune=i386' instead.\n} \
346 %{m486:-mtune=i486 \
347 %n`-m486' is deprecated. Use `-march=i486' or `-mtune=i486' instead.\n} \
348 %{mpentium:-mtune=pentium \
349 %n`-mpentium' is deprecated. Use `-march=pentium' or `-mtune=pentium' instead.\n} \
350 %{mpentiumpro:-mtune=pentiumpro \
351 %n`-mpentiumpro' is deprecated. Use `-march=pentiumpro' or `-mtune=pentiumpro' instead.\n} \
352 %{mcpu=*:-mtune=%* \
353 %n`-mcpu=' is deprecated. Use `-mtune=' or '-march=' instead.\n}} \
354 %<mcpu=* \
355 %{mintel-syntax:-masm=intel \
356 %n`-mintel-syntax' is deprecated. Use `-masm=intel' instead.\n} \
357 %{mno-intel-syntax:-masm=att \
358 %n`-mno-intel-syntax' is deprecated. Use `-masm=att' instead.\n}"
359
360 #ifndef HAVE_LOCAL_CPU_DETECT
361 #define CC1_CPU_SPEC CC1_CPU_SPEC_1
362 #else
363 #define CC1_CPU_SPEC CC1_CPU_SPEC_1 \
364 "%{march=native:%<march=native %:local_cpu_detect(arch) \
365   %{!mtune=*:%<mtune=native %:local_cpu_detect(tune)}} \
366 %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
367 #endif
368 #endif
369 \f
370 /* Target CPU builtins.  */
371 #define TARGET_CPU_CPP_BUILTINS()                               \
372   do                                                            \
373     {                                                           \
374       size_t arch_len = strlen (ix86_arch_string);              \
375       size_t tune_len = strlen (ix86_tune_string);              \
376       int last_arch_char = ix86_arch_string[arch_len - 1];      \
377       int last_tune_char = ix86_tune_string[tune_len - 1];              \
378                                                                 \
379       if (TARGET_64BIT)                                         \
380         {                                                       \
381           builtin_assert ("cpu=x86_64");                        \
382           builtin_assert ("machine=x86_64");                    \
383           builtin_define ("__amd64");                           \
384           builtin_define ("__amd64__");                         \
385           builtin_define ("__x86_64");                          \
386           builtin_define ("__x86_64__");                        \
387         }                                                       \
388       else                                                      \
389         {                                                       \
390           builtin_assert ("cpu=i386");                          \
391           builtin_assert ("machine=i386");                      \
392           builtin_define_std ("i386");                          \
393         }                                                       \
394                                                                 \
395       /* Built-ins based on -mtune= (or -march= if no           \
396          -mtune= given).  */                                    \
397       if (TARGET_386)                                           \
398         builtin_define ("__tune_i386__");                       \
399       else if (TARGET_486)                                      \
400         builtin_define ("__tune_i486__");                       \
401       else if (TARGET_PENTIUM)                                  \
402         {                                                       \
403           builtin_define ("__tune_i586__");                     \
404           builtin_define ("__tune_pentium__");                  \
405           if (last_tune_char == 'x')                            \
406             builtin_define ("__tune_pentium_mmx__");            \
407         }                                                       \
408       else if (TARGET_PENTIUMPRO)                               \
409         {                                                       \
410           builtin_define ("__tune_i686__");                     \
411           builtin_define ("__tune_pentiumpro__");               \
412           switch (last_tune_char)                               \
413             {                                                   \
414             case '3':                                           \
415               builtin_define ("__tune_pentium3__");             \
416               /* FALLTHRU */                                    \
417             case '2':                                           \
418               builtin_define ("__tune_pentium2__");             \
419               break;                                            \
420             }                                                   \
421         }                                                       \
422       else if (TARGET_GEODE)                                    \
423         {                                                       \
424           builtin_define ("__tune_geode__");                    \
425         }                                                       \
426       else if (TARGET_K6)                                       \
427         {                                                       \
428           builtin_define ("__tune_k6__");                       \
429           if (last_tune_char == '2')                            \
430             builtin_define ("__tune_k6_2__");                   \
431           else if (last_tune_char == '3')                       \
432             builtin_define ("__tune_k6_3__");                   \
433         }                                                       \
434       else if (TARGET_ATHLON)                                   \
435         {                                                       \
436           builtin_define ("__tune_athlon__");                   \
437           /* Only plain "athlon" lacks SSE.  */                 \
438           if (last_tune_char != 'n')                            \
439             builtin_define ("__tune_athlon_sse__");             \
440         }                                                       \
441       else if (TARGET_K8)                                       \
442         builtin_define ("__tune_k8__");                         \
443       else if (TARGET_AMDFAM10)                                 \
444         builtin_define ("__tune_amdfam10__");                   \
445       else if (TARGET_PENTIUM4)                                 \
446         builtin_define ("__tune_pentium4__");                   \
447       else if (TARGET_NOCONA)                                   \
448         builtin_define ("__tune_nocona__");                     \
449       else if (TARGET_CORE2)                                    \
450         builtin_define ("__tune_core2__");                      \
451                                                                 \
452       if (TARGET_MMX)                                           \
453         builtin_define ("__MMX__");                             \
454       if (TARGET_3DNOW)                                         \
455         builtin_define ("__3dNOW__");                           \
456       if (TARGET_3DNOW_A)                                       \
457         builtin_define ("__3dNOW_A__");                         \
458       if (TARGET_SSE)                                           \
459         builtin_define ("__SSE__");                             \
460       if (TARGET_SSE2)                                          \
461         builtin_define ("__SSE2__");                            \
462       if (TARGET_SSE3)                                          \
463         builtin_define ("__SSE3__");                            \
464       if (TARGET_SSSE3)                                         \
465         builtin_define ("__SSSE3__");                           \
466       if (TARGET_SSE4A)                                 \
467         builtin_define ("__SSE4A__");                           \
468       if (TARGET_SSE_MATH && TARGET_SSE)                        \
469         builtin_define ("__SSE_MATH__");                        \
470       if (TARGET_SSE_MATH && TARGET_SSE2)                       \
471         builtin_define ("__SSE2_MATH__");                       \
472                                                                 \
473       /* Built-ins based on -march=.  */                        \
474       if (ix86_arch == PROCESSOR_I486)                          \
475         {                                                       \
476           builtin_define ("__i486");                            \
477           builtin_define ("__i486__");                          \
478         }                                                       \
479       else if (ix86_arch == PROCESSOR_PENTIUM)                  \
480         {                                                       \
481           builtin_define ("__i586");                            \
482           builtin_define ("__i586__");                          \
483           builtin_define ("__pentium");                         \
484           builtin_define ("__pentium__");                       \
485           if (last_arch_char == 'x')                            \
486             builtin_define ("__pentium_mmx__");                 \
487         }                                                       \
488       else if (ix86_arch == PROCESSOR_PENTIUMPRO)               \
489         {                                                       \
490           builtin_define ("__i686");                            \
491           builtin_define ("__i686__");                          \
492           builtin_define ("__pentiumpro");                      \
493           builtin_define ("__pentiumpro__");                    \
494         }                                                       \
495       else if (ix86_arch == PROCESSOR_GEODE)                    \
496         {                                                       \
497           builtin_define ("__geode");                           \
498           builtin_define ("__geode__");                         \
499         }                                                       \
500       else if (ix86_arch == PROCESSOR_K6)                       \
501         {                                                       \
502                                                                 \
503           builtin_define ("__k6");                              \
504           builtin_define ("__k6__");                            \
505           if (last_arch_char == '2')                            \
506             builtin_define ("__k6_2__");                        \
507           else if (last_arch_char == '3')                       \
508             builtin_define ("__k6_3__");                        \
509         }                                                       \
510       else if (ix86_arch == PROCESSOR_ATHLON)                   \
511         {                                                       \
512           builtin_define ("__athlon");                          \
513           builtin_define ("__athlon__");                        \
514           /* Only plain "athlon" lacks SSE.  */                 \
515           if (last_arch_char != 'n')                            \
516             builtin_define ("__athlon_sse__");                  \
517         }                                                       \
518       else if (ix86_arch == PROCESSOR_K8)                       \
519         {                                                       \
520           builtin_define ("__k8");                              \
521           builtin_define ("__k8__");                            \
522         }                                                       \
523       else if (ix86_arch == PROCESSOR_AMDFAM10)                 \
524         {                                                       \
525           builtin_define ("__amdfam10");                        \
526           builtin_define ("__amdfam10__");                      \
527         }                                                       \
528       else if (ix86_arch == PROCESSOR_PENTIUM4)                 \
529         {                                                       \
530           builtin_define ("__pentium4");                        \
531           builtin_define ("__pentium4__");                      \
532         }                                                       \
533       else if (ix86_arch == PROCESSOR_NOCONA)                   \
534         {                                                       \
535           builtin_define ("__nocona");                          \
536           builtin_define ("__nocona__");                        \
537         }                                                       \
538       else if (ix86_arch == PROCESSOR_CORE2)                    \
539         {                                                       \
540           builtin_define ("__core2");                           \
541           builtin_define ("__core2__");                         \
542         }                                                       \
543     }                                                           \
544   while (0)
545
546 #define TARGET_CPU_DEFAULT_i386 0
547 #define TARGET_CPU_DEFAULT_i486 1
548 #define TARGET_CPU_DEFAULT_pentium 2
549 #define TARGET_CPU_DEFAULT_pentium_mmx 3
550 #define TARGET_CPU_DEFAULT_pentiumpro 4
551 #define TARGET_CPU_DEFAULT_pentium2 5
552 #define TARGET_CPU_DEFAULT_pentium3 6
553 #define TARGET_CPU_DEFAULT_pentium4 7
554 #define TARGET_CPU_DEFAULT_geode 8
555 #define TARGET_CPU_DEFAULT_k6 9
556 #define TARGET_CPU_DEFAULT_k6_2 10
557 #define TARGET_CPU_DEFAULT_k6_3 11
558 #define TARGET_CPU_DEFAULT_athlon 12
559 #define TARGET_CPU_DEFAULT_athlon_sse 13
560 #define TARGET_CPU_DEFAULT_k8 14
561 #define TARGET_CPU_DEFAULT_pentium_m 15
562 #define TARGET_CPU_DEFAULT_prescott 16
563 #define TARGET_CPU_DEFAULT_nocona 17
564 #define TARGET_CPU_DEFAULT_core2 18
565 #define TARGET_CPU_DEFAULT_generic 19
566 #define TARGET_CPU_DEFAULT_amdfam10 20
567
568 #define TARGET_CPU_DEFAULT_NAMES {"i386", "i486", "pentium", "pentium-mmx",\
569                                   "pentiumpro", "pentium2", "pentium3", \
570                                   "pentium4", "geode", "k6", "k6-2", "k6-3", \
571                                   "athlon", "athlon-4", "k8", \
572                                   "pentium-m", "prescott", "nocona", \
573                                   "core2", "generic", "amdfam10"}
574
575 #ifndef CC1_SPEC
576 #define CC1_SPEC "%(cc1_cpu) "
577 #endif
578
579 /* This macro defines names of additional specifications to put in the
580    specs that can be used in various specifications like CC1_SPEC.  Its
581    definition is an initializer with a subgrouping for each command option.
582
583    Each subgrouping contains a string constant, that defines the
584    specification name, and a string constant that used by the GCC driver
585    program.
586
587    Do not define this macro if it does not need to do anything.  */
588
589 #ifndef SUBTARGET_EXTRA_SPECS
590 #define SUBTARGET_EXTRA_SPECS
591 #endif
592
593 #define EXTRA_SPECS                                                     \
594   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
595   SUBTARGET_EXTRA_SPECS
596 \f
597 /* target machine storage layout */
598
599 #define LONG_DOUBLE_TYPE_SIZE 80
600
601 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
602    FPU, assume that the fpcw is set to extended precision; when using
603    only SSE, rounding is correct; when using both SSE and the FPU,
604    the rounding precision is indeterminate, since either may be chosen
605    apparently at random.  */
606 #define TARGET_FLT_EVAL_METHOD \
607   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
608
609 #define SHORT_TYPE_SIZE 16
610 #define INT_TYPE_SIZE 32
611 #define FLOAT_TYPE_SIZE 32
612 #define LONG_TYPE_SIZE BITS_PER_WORD
613 #define DOUBLE_TYPE_SIZE 64
614 #define LONG_LONG_TYPE_SIZE 64
615
616 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
617 #define MAX_BITS_PER_WORD 64
618 #else
619 #define MAX_BITS_PER_WORD 32
620 #endif
621
622 /* Define this if most significant byte of a word is the lowest numbered.  */
623 /* That is true on the 80386.  */
624
625 #define BITS_BIG_ENDIAN 0
626
627 /* Define this if most significant byte of a word is the lowest numbered.  */
628 /* That is not true on the 80386.  */
629 #define BYTES_BIG_ENDIAN 0
630
631 /* Define this if most significant word of a multiword number is the lowest
632    numbered.  */
633 /* Not true for 80386 */
634 #define WORDS_BIG_ENDIAN 0
635
636 /* Width of a word, in units (bytes).  */
637 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
638 #ifdef IN_LIBGCC2
639 #define MIN_UNITS_PER_WORD      (TARGET_64BIT ? 8 : 4)
640 #else
641 #define MIN_UNITS_PER_WORD      4
642 #endif
643
644 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
645 #define PARM_BOUNDARY BITS_PER_WORD
646
647 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
648 #define STACK_BOUNDARY BITS_PER_WORD
649
650 /* Boundary (in *bits*) on which the stack pointer prefers to be
651    aligned; the compiler cannot rely on having this alignment.  */
652 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
653
654 /* As of July 2001, many runtimes do not align the stack properly when
655    entering main.  This causes expand_main_function to forcibly align
656    the stack, which results in aligned frames for functions called from
657    main, though it does nothing for the alignment of main itself.  */
658 #define FORCE_PREFERRED_STACK_BOUNDARY_IN_MAIN \
659   (ix86_preferred_stack_boundary > STACK_BOUNDARY && !TARGET_64BIT)
660
661 /* Minimum allocation boundary for the code of a function.  */
662 #define FUNCTION_BOUNDARY 8
663
664 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
665 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
666
667 /* Alignment of field after `int : 0' in a structure.  */
668
669 #define EMPTY_FIELD_BOUNDARY BITS_PER_WORD
670
671 /* Minimum size in bits of the largest boundary to which any
672    and all fundamental data types supported by the hardware
673    might need to be aligned. No data type wants to be aligned
674    rounder than this.
675
676    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
677    and Pentium Pro XFmode values at 128 bit boundaries.  */
678
679 #define BIGGEST_ALIGNMENT 128
680
681 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
682 #define ALIGN_MODE_128(MODE) \
683  ((MODE) == XFmode || SSE_REG_MODE_P (MODE))
684
685 /* The published ABIs say that doubles should be aligned on word
686    boundaries, so lower the alignment for structure fields unless
687    -malign-double is set.  */
688
689 /* ??? Blah -- this macro is used directly by libobjc.  Since it
690    supports no vector modes, cut out the complexity and fall back
691    on BIGGEST_FIELD_ALIGNMENT.  */
692 #ifdef IN_TARGET_LIBS
693 #ifdef __x86_64__
694 #define BIGGEST_FIELD_ALIGNMENT 128
695 #else
696 #define BIGGEST_FIELD_ALIGNMENT 32
697 #endif
698 #else
699 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
700    x86_field_alignment (FIELD, COMPUTED)
701 #endif
702
703 /* If defined, a C expression to compute the alignment given to a
704    constant that is being placed in memory.  EXP is the constant
705    and ALIGN is the alignment that the object would ordinarily have.
706    The value of this macro is used instead of that alignment to align
707    the object.
708
709    If this macro is not defined, then ALIGN is used.
710
711    The typical use of this macro is to increase alignment for string
712    constants to be word aligned so that `strcpy' calls that copy
713    constants can be done inline.  */
714
715 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
716
717 /* If defined, a C expression to compute the alignment for a static
718    variable.  TYPE is the data type, and ALIGN is the alignment that
719    the object would ordinarily have.  The value of this macro is used
720    instead of that alignment to align the object.
721
722    If this macro is not defined, then ALIGN is used.
723
724    One use of this macro is to increase alignment of medium-size
725    data to make it all fit in fewer cache lines.  Another is to
726    cause character arrays to be word-aligned so that `strcpy' calls
727    that copy constants to character arrays can be done inline.  */
728
729 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
730
731 /* If defined, a C expression to compute the alignment for a local
732    variable.  TYPE is the data type, and ALIGN is the alignment that
733    the object would ordinarily have.  The value of this macro is used
734    instead of that alignment to align the object.
735
736    If this macro is not defined, then ALIGN is used.
737
738    One use of this macro is to increase alignment of medium-size
739    data to make it all fit in fewer cache lines.  */
740
741 #define LOCAL_ALIGNMENT(TYPE, ALIGN) ix86_local_alignment ((TYPE), (ALIGN))
742
743 /* If defined, a C expression that gives the alignment boundary, in
744    bits, of an argument with the specified mode and type.  If it is
745    not defined, `PARM_BOUNDARY' is used for all arguments.  */
746
747 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
748   ix86_function_arg_boundary ((MODE), (TYPE))
749
750 /* Set this nonzero if move instructions will actually fail to work
751    when given unaligned data.  */
752 #define STRICT_ALIGNMENT 0
753
754 /* If bit field type is int, don't let it cross an int,
755    and give entire struct the alignment of an int.  */
756 /* Required on the 386 since it doesn't have bit-field insns.  */
757 #define PCC_BITFIELD_TYPE_MATTERS 1
758 \f
759 /* Standard register usage.  */
760
761 /* This processor has special stack-like registers.  See reg-stack.c
762    for details.  */
763
764 #define STACK_REGS
765 #define IS_STACK_MODE(MODE)                                     \
766   (((MODE) == SFmode && (!TARGET_SSE || !TARGET_SSE_MATH))      \
767    || ((MODE) == DFmode && (!TARGET_SSE2 || !TARGET_SSE_MATH))  \
768    || (MODE) == XFmode)
769
770 /* Number of actual hardware registers.
771    The hardware registers are assigned numbers for the compiler
772    from 0 to just below FIRST_PSEUDO_REGISTER.
773    All registers that the compiler knows about must be given numbers,
774    even those that are not normally considered general registers.
775
776    In the 80386 we give the 8 general purpose registers the numbers 0-7.
777    We number the floating point registers 8-15.
778    Note that registers 0-7 can be accessed as a  short or int,
779    while only 0-3 may be used with byte `mov' instructions.
780
781    Reg 16 does not correspond to any hardware register, but instead
782    appears in the RTL as an argument pointer prior to reload, and is
783    eliminated during reloading in favor of either the stack or frame
784    pointer.  */
785
786 #define FIRST_PSEUDO_REGISTER 53
787
788 /* Number of hardware registers that go into the DWARF-2 unwind info.
789    If not defined, equals FIRST_PSEUDO_REGISTER.  */
790
791 #define DWARF_FRAME_REGISTERS 17
792
793 /* 1 for registers that have pervasive standard uses
794    and are not available for the register allocator.
795    On the 80386, the stack pointer is such, as is the arg pointer.
796
797    The value is zero if the register is not fixed on either 32 or
798    64 bit targets, one if the register if fixed on both 32 and 64
799    bit targets, two if it is only fixed on 32bit targets and three
800    if its only fixed on 64bit targets.
801    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
802  */
803 #define FIXED_REGISTERS                                         \
804 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
805 {  0, 0, 0, 0, 0, 0, 0, 1, 0,  0,  0,  0,  0,  0,  0,  0,       \
806 /*arg,flags,fpsr,fpcr,frame*/                                   \
807     1,    1,   1,   1,    1,                                    \
808 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
809      0,   0,   0,   0,   0,   0,   0,   0,                      \
810 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
811      0,   0,   0,   0,   0,   0,   0,   0,                      \
812 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
813      2,   2,   2,   2,   2,   2,   2,   2,                      \
814 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
815      2,   2,    2,    2,    2,    2,    2,    2}
816
817
818 /* 1 for registers not available across function calls.
819    These must include the FIXED_REGISTERS and also any
820    registers that can be used without being saved.
821    The latter must include the registers where values are returned
822    and the register where structure-value addresses are passed.
823    Aside from that, you can include as many other registers as you like.
824
825    The value is zero if the register is not call used on either 32 or
826    64 bit targets, one if the register if call used on both 32 and 64
827    bit targets, two if it is only call used on 32bit targets and three
828    if its only call used on 64bit targets.
829    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
830 */
831 #define CALL_USED_REGISTERS                                     \
832 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
833 {  1, 1, 1, 0, 3, 3, 0, 1, 1,  1,  1,  1,  1,  1,  1,  1,       \
834 /*arg,flags,fpsr,fpcr,frame*/                                   \
835     1,   1,    1,   1,    1,                                    \
836 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
837      1,   1,   1,   1,   1,   1,   1,   1,                      \
838 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
839      1,   1,   1,   1,   1,   1,   1,   1,                      \
840 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
841      1,   1,   1,   1,   2,   2,   2,   2,                      \
842 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
843      1,   1,    1,    1,    1,    1,    1,    1}                \
844
845 /* Order in which to allocate registers.  Each register must be
846    listed once, even those in FIXED_REGISTERS.  List frame pointer
847    late and fixed registers last.  Note that, in general, we prefer
848    registers listed in CALL_USED_REGISTERS, keeping the others
849    available for storage of persistent values.
850
851    The ORDER_REGS_FOR_LOCAL_ALLOC actually overwrite the order,
852    so this is just empty initializer for array.  */
853
854 #define REG_ALLOC_ORDER                                         \
855 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
856    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
857    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
858    48, 49, 50, 51, 52 }
859
860 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
861    to be rearranged based on a particular function.  When using sse math,
862    we want to allocate SSE before x87 registers and vice versa.  */
863
864 #define ORDER_REGS_FOR_LOCAL_ALLOC x86_order_regs_for_local_alloc ()
865
866
867 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
868 #define CONDITIONAL_REGISTER_USAGE                                      \
869 do {                                                                    \
870     int i;                                                              \
871     unsigned int j;                                                     \
872     for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                         \
873       {                                                                 \
874         if (fixed_regs[i] > 1)                                          \
875           fixed_regs[i] = (fixed_regs[i] == (TARGET_64BIT ? 3 : 2));    \
876         if (call_used_regs[i] > 1)                                      \
877           call_used_regs[i] = (call_used_regs[i]                        \
878                                == (TARGET_64BIT ? 3 : 2));              \
879       }                                                                 \
880     j = PIC_OFFSET_TABLE_REGNUM;                                        \
881     if (j != INVALID_REGNUM)                    \
882       {                                                                 \
883         fixed_regs[j] = 1;                      \
884         call_used_regs[j] = 1;                  \
885       }                                                                 \
886     if (! TARGET_MMX)                                                   \
887       {                                                                 \
888         int i;                                                          \
889         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
890           if (TEST_HARD_REG_BIT (reg_class_contents[(int)MMX_REGS], i)) \
891             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
892       }                                                                 \
893     if (! TARGET_SSE)                                                   \
894       {                                                                 \
895         int i;                                                          \
896         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
897           if (TEST_HARD_REG_BIT (reg_class_contents[(int)SSE_REGS], i)) \
898             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
899       }                                                                 \
900     if (! TARGET_80387 && ! TARGET_FLOAT_RETURNS_IN_80387)              \
901       {                                                                 \
902         int i;                                                          \
903         HARD_REG_SET x;                                                 \
904         COPY_HARD_REG_SET (x, reg_class_contents[(int)FLOAT_REGS]);     \
905         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
906           if (TEST_HARD_REG_BIT (x, i))                                 \
907             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
908       }                                                                 \
909     if (! TARGET_64BIT)                                                 \
910       {                                                                 \
911         int i;                                                          \
912         for (i = FIRST_REX_INT_REG; i <= LAST_REX_INT_REG; i++)         \
913           reg_names[i] = "";                                            \
914         for (i = FIRST_REX_SSE_REG; i <= LAST_REX_SSE_REG; i++)         \
915           reg_names[i] = "";                                            \
916       }                                                                 \
917   } while (0)
918
919 /* Return number of consecutive hard regs needed starting at reg REGNO
920    to hold something of mode MODE.
921    This is ordinarily the length in words of a value of mode MODE
922    but can be less for certain modes in special long registers.
923
924    Actually there are no two word move instructions for consecutive
925    registers.  And only registers 0-3 may have mov byte instructions
926    applied to them.
927    */
928
929 #define HARD_REGNO_NREGS(REGNO, MODE)   \
930   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
931    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
932    : ((MODE) == XFmode                                                  \
933       ? (TARGET_64BIT ? 2 : 3)                                          \
934       : (MODE) == XCmode                                                \
935       ? (TARGET_64BIT ? 4 : 6)                                          \
936       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
937
938 #define HARD_REGNO_NREGS_HAS_PADDING(REGNO, MODE)                       \
939   ((TARGET_128BIT_LONG_DOUBLE && !TARGET_64BIT)                         \
940    ? (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)  \
941       ? 0                                                               \
942       : ((MODE) == XFmode || (MODE) == XCmode))                         \
943    : 0)
944
945 #define HARD_REGNO_NREGS_WITH_PADDING(REGNO, MODE) ((MODE) == XFmode ? 4 : 8)
946
947 #define VALID_SSE2_REG_MODE(MODE) \
948     ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode    \
949      || (MODE) == V2DImode || (MODE) == DFmode)
950
951 #define VALID_SSE_REG_MODE(MODE)                                        \
952     ((MODE) == TImode || (MODE) == V4SFmode || (MODE) == V4SImode       \
953      || (MODE) == SFmode || (MODE) == TFmode)
954
955 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
956     ((MODE) == V2SFmode || (MODE) == SFmode)
957
958 #define VALID_MMX_REG_MODE(MODE)                                        \
959     ((MODE) == DImode || (MODE) == V8QImode || (MODE) == V4HImode       \
960      || (MODE) == V2SImode || (MODE) == SImode)
961
962 /* ??? No autovectorization into MMX or 3DNOW until we can reliably
963    place emms and femms instructions.  */
964 #define UNITS_PER_SIMD_WORD (TARGET_SSE ? 16 : UNITS_PER_WORD)
965
966 #define VALID_FP_MODE_P(MODE)                                           \
967     ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode           \
968      || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)       \
969
970 #define VALID_INT_MODE_P(MODE)                                          \
971     ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode           \
972      || (MODE) == DImode                                                \
973      || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode     \
974      || (MODE) == CDImode                                               \
975      || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode         \
976          || (MODE) == TFmode || (MODE) == TCmode)))
977
978 /* Return true for modes passed in SSE registers.  */
979 #define SSE_REG_MODE_P(MODE) \
980  ((MODE) == TImode || (MODE) == V16QImode || (MODE) == TFmode           \
981    || (MODE) == V8HImode || (MODE) == V2DFmode || (MODE) == V2DImode    \
982    || (MODE) == V4SFmode || (MODE) == V4SImode)
983
984 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
985
986 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
987    ix86_hard_regno_mode_ok ((REGNO), (MODE))
988
989 /* Value is 1 if it is a good idea to tie two pseudo registers
990    when one has mode MODE1 and one has mode MODE2.
991    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
992    for any hard reg, then this must be 0 for correct output.  */
993
994 #define MODES_TIEABLE_P(MODE1, MODE2)  ix86_modes_tieable_p (MODE1, MODE2)
995
996 /* It is possible to write patterns to move flags; but until someone
997    does it,  */
998 #define AVOID_CCMODE_COPIES
999
1000 /* Specify the modes required to caller save a given hard regno.
1001    We do this on i386 to prevent flags from being saved at all.
1002
1003    Kill any attempts to combine saving of modes.  */
1004
1005 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1006   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
1007    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
1008    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false)\
1009    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
1010    : (MODE) == QImode && (REGNO) >= 4 && !TARGET_64BIT ? SImode         \
1011    : (MODE))
1012 /* Specify the registers used for certain standard purposes.
1013    The values of these macros are register numbers.  */
1014
1015 /* on the 386 the pc register is %eip, and is not usable as a general
1016    register.  The ordinary mov instructions won't work */
1017 /* #define PC_REGNUM  */
1018
1019 /* Register to use for pushing function arguments.  */
1020 #define STACK_POINTER_REGNUM 7
1021
1022 /* Base register for access to local variables of the function.  */
1023 #define HARD_FRAME_POINTER_REGNUM 6
1024
1025 /* Base register for access to local variables of the function.  */
1026 #define FRAME_POINTER_REGNUM 20
1027
1028 /* First floating point reg */
1029 #define FIRST_FLOAT_REG 8
1030
1031 /* First & last stack-like regs */
1032 #define FIRST_STACK_REG FIRST_FLOAT_REG
1033 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
1034
1035 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
1036 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
1037
1038 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
1039 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
1040
1041 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
1042 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
1043
1044 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
1045 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
1046
1047 /* Value should be nonzero if functions must have frame pointers.
1048    Zero means the frame pointer need not be set up (and parms
1049    may be accessed via the stack pointer) in functions that seem suitable.
1050    This is computed in `reload', in reload1.c.  */
1051 #define FRAME_POINTER_REQUIRED  ix86_frame_pointer_required ()
1052
1053 /* Override this in other tm.h files to cope with various OS lossage
1054    requiring a frame pointer.  */
1055 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1056 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1057 #endif
1058
1059 /* Make sure we can access arbitrary call frames.  */
1060 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
1061
1062 /* Base register for access to arguments of the function.  */
1063 #define ARG_POINTER_REGNUM 16
1064
1065 /* Register in which static-chain is passed to a function.
1066    We do use ECX as static chain register for 32 bit ABI.  On the
1067    64bit ABI, ECX is an argument register, so we use R10 instead.  */
1068 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? FIRST_REX_INT_REG + 10 - 8 : 2)
1069
1070 /* Register to hold the addressing base for position independent
1071    code access to data items.  We don't use PIC pointer for 64bit
1072    mode.  Define the regnum to dummy value to prevent gcc from
1073    pessimizing code dealing with EBX.
1074
1075    To avoid clobbering a call-saved register unnecessarily, we renumber
1076    the pic register when possible.  The change is visible after the
1077    prologue has been emitted.  */
1078
1079 #define REAL_PIC_OFFSET_TABLE_REGNUM  3
1080
1081 #define PIC_OFFSET_TABLE_REGNUM                         \
1082   ((TARGET_64BIT && ix86_cmodel == CM_SMALL_PIC)        \
1083    || !flag_pic ? INVALID_REGNUM                        \
1084    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1085    : REAL_PIC_OFFSET_TABLE_REGNUM)
1086
1087 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1088
1089 /* A C expression which can inhibit the returning of certain function
1090    values in registers, based on the type of value.  A nonzero value
1091    says to return the function value in memory, just as large
1092    structures are always returned.  Here TYPE will be a C expression
1093    of type `tree', representing the data type of the value.
1094
1095    Note that values of mode `BLKmode' must be explicitly handled by
1096    this macro.  Also, the option `-fpcc-struct-return' takes effect
1097    regardless of this macro.  On most systems, it is possible to
1098    leave the macro undefined; this causes a default definition to be
1099    used, whose value is the constant 1 for `BLKmode' values, and 0
1100    otherwise.
1101
1102    Do not use this macro to indicate that structures and unions
1103    should always be returned in memory.  You should instead use
1104    `DEFAULT_PCC_STRUCT_RETURN' to indicate this.  */
1105
1106 #define RETURN_IN_MEMORY(TYPE) \
1107   ix86_return_in_memory (TYPE)
1108
1109 /* This is overridden by <cygwin.h>.  */
1110 #define MS_AGGREGATE_RETURN 0
1111
1112 /* This is overridden by <netware.h>.  */
1113 #define KEEP_AGGREGATE_RETURN_POINTER 0
1114 \f
1115 /* Define the classes of registers for register constraints in the
1116    machine description.  Also define ranges of constants.
1117
1118    One of the classes must always be named ALL_REGS and include all hard regs.
1119    If there is more than one class, another class must be named NO_REGS
1120    and contain no registers.
1121
1122    The name GENERAL_REGS must be the name of a class (or an alias for
1123    another name such as ALL_REGS).  This is the class of registers
1124    that is allowed by "g" or "r" in a register constraint.
1125    Also, registers outside this class are allocated only when
1126    instructions express preferences for them.
1127
1128    The classes must be numbered in nondecreasing order; that is,
1129    a larger-numbered class must never be contained completely
1130    in a smaller-numbered class.
1131
1132    For any two classes, it is very desirable that there be another
1133    class that represents their union.
1134
1135    It might seem that class BREG is unnecessary, since no useful 386
1136    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1137    and the "b" register constraint is useful in asms for syscalls.
1138
1139    The flags, fpsr and fpcr registers are in no class.  */
1140
1141 enum reg_class
1142 {
1143   NO_REGS,
1144   AREG, DREG, CREG, BREG, SIREG, DIREG,
1145   AD_REGS,                      /* %eax/%edx for DImode */
1146   Q_REGS,                       /* %eax %ebx %ecx %edx */
1147   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1148   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1149   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1150   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp %r8 - %r15*/
1151   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1152   FLOAT_REGS,
1153   SSE_REGS,
1154   MMX_REGS,
1155   FP_TOP_SSE_REGS,
1156   FP_SECOND_SSE_REGS,
1157   FLOAT_SSE_REGS,
1158   FLOAT_INT_REGS,
1159   INT_SSE_REGS,
1160   FLOAT_INT_SSE_REGS,
1161   ALL_REGS, LIM_REG_CLASSES
1162 };
1163
1164 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1165
1166 #define INTEGER_CLASS_P(CLASS) \
1167   reg_class_subset_p ((CLASS), GENERAL_REGS)
1168 #define FLOAT_CLASS_P(CLASS) \
1169   reg_class_subset_p ((CLASS), FLOAT_REGS)
1170 #define SSE_CLASS_P(CLASS) \
1171   ((CLASS) == SSE_REGS)
1172 #define MMX_CLASS_P(CLASS) \
1173   ((CLASS) == MMX_REGS)
1174 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1175   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1176 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1177   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1178 #define MAYBE_SSE_CLASS_P(CLASS) \
1179   reg_classes_intersect_p (SSE_REGS, (CLASS))
1180 #define MAYBE_MMX_CLASS_P(CLASS) \
1181   reg_classes_intersect_p (MMX_REGS, (CLASS))
1182
1183 #define Q_CLASS_P(CLASS) \
1184   reg_class_subset_p ((CLASS), Q_REGS)
1185
1186 /* Give names of register classes as strings for dump file.  */
1187
1188 #define REG_CLASS_NAMES \
1189 {  "NO_REGS",                           \
1190    "AREG", "DREG", "CREG", "BREG",      \
1191    "SIREG", "DIREG",                    \
1192    "AD_REGS",                           \
1193    "Q_REGS", "NON_Q_REGS",              \
1194    "INDEX_REGS",                        \
1195    "LEGACY_REGS",                       \
1196    "GENERAL_REGS",                      \
1197    "FP_TOP_REG", "FP_SECOND_REG",       \
1198    "FLOAT_REGS",                        \
1199    "SSE_REGS",                          \
1200    "MMX_REGS",                          \
1201    "FP_TOP_SSE_REGS",                   \
1202    "FP_SECOND_SSE_REGS",                \
1203    "FLOAT_SSE_REGS",                    \
1204    "FLOAT_INT_REGS",                    \
1205    "INT_SSE_REGS",                      \
1206    "FLOAT_INT_SSE_REGS",                \
1207    "ALL_REGS" }
1208
1209 /* Define which registers fit in which classes.
1210    This is an initializer for a vector of HARD_REG_SET
1211    of length N_REG_CLASSES.  */
1212
1213 #define REG_CLASS_CONTENTS                                              \
1214 {     { 0x00,     0x0 },                                                \
1215       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1216       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1217       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1218       { 0x03,     0x0 },                /* AD_REGS */                   \
1219       { 0x0f,     0x0 },                /* Q_REGS */                    \
1220   { 0x1100f0,  0x1fe0 },                /* NON_Q_REGS */                \
1221       { 0x7f,  0x1fe0 },                /* INDEX_REGS */                \
1222   { 0x1100ff,     0x0 },                /* LEGACY_REGS */               \
1223   { 0x1100ff,  0x1fe0 },                /* GENERAL_REGS */              \
1224      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1225     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1226 { 0x1fe00000,0x1fe000 },                /* SSE_REGS */                  \
1227 { 0xe0000000,    0x1f },                /* MMX_REGS */                  \
1228 { 0x1fe00100,0x1fe000 },                /* FP_TOP_SSE_REG */            \
1229 { 0x1fe00200,0x1fe000 },                /* FP_SECOND_SSE_REG */         \
1230 { 0x1fe0ff00,0x3fe000 },                /* FLOAT_SSE_REGS */            \
1231    { 0x1ffff,  0x1fe0 },                /* FLOAT_INT_REGS */            \
1232 { 0x1fe100ff,0x1fffe0 },                /* INT_SSE_REGS */              \
1233 { 0x1fe1ffff,0x1fffe0 },                /* FLOAT_INT_SSE_REGS */        \
1234 { 0xffffffff,0x1fffff }                                                 \
1235 }
1236
1237 /* The same information, inverted:
1238    Return the class number of the smallest class containing
1239    reg number REGNO.  This could be a conditional expression
1240    or could index an array.  */
1241
1242 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1243
1244 /* When defined, the compiler allows registers explicitly used in the
1245    rtl to be used as spill registers but prevents the compiler from
1246    extending the lifetime of these registers.  */
1247
1248 #define SMALL_REGISTER_CLASSES 1
1249
1250 #define QI_REG_P(X) (REG_P (X) && REGNO (X) < 4)
1251
1252 #define GENERAL_REGNO_P(N) \
1253   ((N) <= STACK_POINTER_REGNUM || REX_INT_REGNO_P (N))
1254
1255 #define GENERAL_REG_P(X) \
1256   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1257
1258 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1259
1260 #define REX_INT_REGNO_P(N) \
1261   IN_RANGE ((N), FIRST_REX_INT_REG, LAST_REX_INT_REG)
1262 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1263
1264 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1265 #define FP_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1266 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1267 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1268
1269 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1270 #define SSE_REGNO_P(N)                                          \
1271   (IN_RANGE ((N), FIRST_SSE_REG, LAST_SSE_REG)                  \
1272    || REX_SSE_REGNO_P (N))
1273
1274 #define REX_SSE_REGNO_P(N) \
1275   IN_RANGE ((N), FIRST_REX_SSE_REG, LAST_REX_SSE_REG)
1276
1277 #define SSE_REGNO(N) \
1278   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1279
1280 #define SSE_FLOAT_MODE_P(MODE) \
1281   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1282
1283 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1284 #define MMX_REGNO_P(N) IN_RANGE ((N), FIRST_MMX_REG, LAST_MMX_REG)
1285
1286 #define STACK_REG_P(XOP) (REG_P (XOP) && STACK_REGNO_P (REGNO (XOP)))
1287 #define STACK_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1288
1289 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1290
1291 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1292 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1293
1294 /* The class value for index registers, and the one for base regs.  */
1295
1296 #define INDEX_REG_CLASS INDEX_REGS
1297 #define BASE_REG_CLASS GENERAL_REGS
1298
1299 /* Place additional restrictions on the register class to use when it
1300    is necessary to be able to hold a value of mode MODE in a reload
1301    register for which class CLASS would ordinarily be used.  */
1302
1303 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1304   ((MODE) == QImode && !TARGET_64BIT                            \
1305    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1306        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1307    ? Q_REGS : (CLASS))
1308
1309 /* Given an rtx X being reloaded into a reg required to be
1310    in class CLASS, return the class of reg to actually use.
1311    In general this is just CLASS; but on some machines
1312    in some cases it is preferable to use a more restrictive class.
1313    On the 80386 series, we prevent floating constants from being
1314    reloaded into floating registers (since no move-insn can do that)
1315    and we ensure that QImodes aren't reloaded into the esi or edi reg.  */
1316
1317 /* Put float CONST_DOUBLE in the constant pool instead of fp regs.
1318    QImode must go into class Q_REGS.
1319    Narrow ALL_REGS to GENERAL_REGS.  This supports allowing movsf and
1320    movdf to do mem-to-mem moves through integer regs.  */
1321
1322 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1323    ix86_preferred_reload_class ((X), (CLASS))
1324
1325 /* Discourage putting floating-point values in SSE registers unless
1326    SSE math is being used, and likewise for the 387 registers.  */
1327
1328 #define PREFERRED_OUTPUT_RELOAD_CLASS(X, CLASS) \
1329    ix86_preferred_output_reload_class ((X), (CLASS))
1330
1331 /* If we are copying between general and FP registers, we need a memory
1332    location. The same is true for SSE and MMX registers.  */
1333 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1334   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1335
1336 /* QImode spills from non-QI registers need a scratch.  This does not
1337    happen often -- the only example so far requires an uninitialized
1338    pseudo.  */
1339
1340 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, OUT)                 \
1341   (((CLASS) == GENERAL_REGS || (CLASS) == LEGACY_REGS                   \
1342     || (CLASS) == INDEX_REGS) && !TARGET_64BIT && (MODE) == QImode      \
1343    ? Q_REGS : NO_REGS)
1344
1345 /* Return the maximum number of consecutive registers
1346    needed to represent mode MODE in a register of class CLASS.  */
1347 /* On the 80386, this is the size of MODE in words,
1348    except in the FP regs, where a single reg is always enough.  */
1349 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1350  (!MAYBE_INTEGER_CLASS_P (CLASS)                                        \
1351   ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                     \
1352   : (((((MODE) == XFmode ? 12 : GET_MODE_SIZE (MODE)))                  \
1353       + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1354
1355 /* A C expression whose value is nonzero if pseudos that have been
1356    assigned to registers of class CLASS would likely be spilled
1357    because registers of CLASS are needed for spill registers.
1358
1359    The default value of this macro returns 1 if CLASS has exactly one
1360    register and zero otherwise.  On most machines, this default
1361    should be used.  Only define this macro to some other expression
1362    if pseudo allocated by `local-alloc.c' end up in memory because
1363    their hard registers were needed for spill registers.  If this
1364    macro returns nonzero for those classes, those pseudos will only
1365    be allocated by `global.c', which knows how to reallocate the
1366    pseudo to another register.  If there would not be another
1367    register available for reallocation, you should not change the
1368    definition of this macro since the only effect of such a
1369    definition would be to slow down register allocation.  */
1370
1371 #define CLASS_LIKELY_SPILLED_P(CLASS)                                   \
1372   (((CLASS) == AREG)                                                    \
1373    || ((CLASS) == DREG)                                                 \
1374    || ((CLASS) == CREG)                                                 \
1375    || ((CLASS) == BREG)                                                 \
1376    || ((CLASS) == AD_REGS)                                              \
1377    || ((CLASS) == SIREG)                                                \
1378    || ((CLASS) == DIREG)                                                \
1379    || ((CLASS) == FP_TOP_REG)                                           \
1380    || ((CLASS) == FP_SECOND_REG))
1381
1382 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1383
1384 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
1385   ix86_cannot_change_mode_class (FROM, TO, CLASS)
1386 \f
1387 /* Stack layout; function entry, exit and calling.  */
1388
1389 /* Define this if pushing a word on the stack
1390    makes the stack pointer a smaller address.  */
1391 #define STACK_GROWS_DOWNWARD
1392
1393 /* Define this to nonzero if the nominal address of the stack frame
1394    is at the high-address end of the local variables;
1395    that is, each additional local variable allocated
1396    goes at a more negative offset in the frame.  */
1397 #define FRAME_GROWS_DOWNWARD 1
1398
1399 /* Offset within stack frame to start allocating local variables at.
1400    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1401    first local allocated.  Otherwise, it is the offset to the BEGINNING
1402    of the first local allocated.  */
1403 #define STARTING_FRAME_OFFSET 0
1404
1405 /* If we generate an insn to push BYTES bytes,
1406    this says how many the stack pointer really advances by.
1407    On 386, we have pushw instruction that decrements by exactly 2 no
1408    matter what the position was, there is no pushb.
1409    But as CIE data alignment factor on this arch is -4, we need to make
1410    sure all stack pointer adjustments are in multiple of 4.
1411
1412    For 64bit ABI we round up to 8 bytes.
1413  */
1414
1415 #define PUSH_ROUNDING(BYTES) \
1416   (TARGET_64BIT              \
1417    ? (((BYTES) + 7) & (-8))  \
1418    : (((BYTES) + 3) & (-4)))
1419
1420 /* If defined, the maximum amount of space required for outgoing arguments will
1421    be computed and placed into the variable
1422    `current_function_outgoing_args_size'.  No space will be pushed onto the
1423    stack for each call; instead, the function prologue should increase the stack
1424    frame size by this amount.  */
1425
1426 #define ACCUMULATE_OUTGOING_ARGS TARGET_ACCUMULATE_OUTGOING_ARGS
1427
1428 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1429    instructions to pass outgoing arguments.  */
1430
1431 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1432
1433 /* We want the stack and args grow in opposite directions, even if
1434    PUSH_ARGS is 0.  */
1435 #define PUSH_ARGS_REVERSED 1
1436
1437 /* Offset of first parameter from the argument pointer register value.  */
1438 #define FIRST_PARM_OFFSET(FNDECL) 0
1439
1440 /* Define this macro if functions should assume that stack space has been
1441    allocated for arguments even when their values are passed in registers.
1442
1443    The value of this macro is the size, in bytes, of the area reserved for
1444    arguments passed in registers for the function represented by FNDECL.
1445
1446    This space can be allocated by the caller, or be a part of the
1447    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1448    which.  */
1449 #define REG_PARM_STACK_SPACE(FNDECL) 0
1450
1451 /* Value is the number of bytes of arguments automatically
1452    popped when returning from a subroutine call.
1453    FUNDECL is the declaration node of the function (as a tree),
1454    FUNTYPE is the data type of the function (as a tree),
1455    or for a library call it is an identifier node for the subroutine name.
1456    SIZE is the number of bytes of arguments passed on the stack.
1457
1458    On the 80386, the RTD insn may be used to pop them if the number
1459      of args is fixed, but if the number is variable then the caller
1460      must pop them all.  RTD can't be used for library calls now
1461      because the library is compiled with the Unix compiler.
1462    Use of RTD is a selectable option, since it is incompatible with
1463    standard Unix calling sequences.  If the option is not selected,
1464    the caller must always pop the args.
1465
1466    The attribute stdcall is equivalent to RTD on a per module basis.  */
1467
1468 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE) \
1469   ix86_return_pops_args ((FUNDECL), (FUNTYPE), (SIZE))
1470
1471 #define FUNCTION_VALUE_REGNO_P(N) \
1472   ix86_function_value_regno_p (N)
1473
1474 /* Define how to find the value returned by a library function
1475    assuming the value has mode MODE.  */
1476
1477 #define LIBCALL_VALUE(MODE) \
1478   ix86_libcall_value (MODE)
1479
1480 /* Define the size of the result block used for communication between
1481    untyped_call and untyped_return.  The block contains a DImode value
1482    followed by the block used by fnsave and frstor.  */
1483
1484 #define APPLY_RESULT_SIZE (8+108)
1485
1486 /* 1 if N is a possible register number for function argument passing.  */
1487 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1488
1489 /* Define a data type for recording info about an argument list
1490    during the scan of that argument list.  This data type should
1491    hold all necessary information about the function itself
1492    and about the args processed so far, enough to enable macros
1493    such as FUNCTION_ARG to determine where the next arg should go.  */
1494
1495 typedef struct ix86_args {
1496   int words;                    /* # words passed so far */
1497   int nregs;                    /* # registers available for passing */
1498   int regno;                    /* next available register number */
1499   int fastcall;                 /* fastcall calling convention is used */
1500   int sse_words;                /* # sse words passed so far */
1501   int sse_nregs;                /* # sse registers available for passing */
1502   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1503   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1504   int sse_regno;                /* next available sse register number */
1505   int mmx_words;                /* # mmx words passed so far */
1506   int mmx_nregs;                /* # mmx registers available for passing */
1507   int mmx_regno;                /* next available mmx register number */
1508   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1509   int float_in_sse;             /* 1 if in 32-bit mode SFmode (2 for DFmode) should
1510                                    be passed in SSE registers.  Otherwise 0.  */
1511 } CUMULATIVE_ARGS;
1512
1513 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1514    for a call to a function whose data type is FNTYPE.
1515    For a library call, FNTYPE is 0.  */
1516
1517 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1518   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1519
1520 /* Update the data in CUM to advance over an argument
1521    of mode MODE and data type TYPE.
1522    (TYPE is null for libcalls where that information may not be available.)  */
1523
1524 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1525   function_arg_advance (&(CUM), (MODE), (TYPE), (NAMED))
1526
1527 /* Define where to put the arguments to a function.
1528    Value is zero to push the argument on the stack,
1529    or a hard register in which to store the argument.
1530
1531    MODE is the argument's machine mode.
1532    TYPE is the data type of the argument (as a tree).
1533     This is null for libcalls where that information may
1534     not be available.
1535    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1536     the preceding args and about the function being called.
1537    NAMED is nonzero if this argument is a named parameter
1538     (otherwise it is an extra parameter matching an ellipsis).  */
1539
1540 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1541   function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1542
1543 /* Implement `va_start' for varargs and stdarg.  */
1544 #define EXPAND_BUILTIN_VA_START(VALIST, NEXTARG) \
1545   ix86_va_start (VALIST, NEXTARG)
1546
1547 #define TARGET_ASM_FILE_END ix86_file_end
1548 #define NEED_INDICATE_EXEC_STACK 0
1549
1550 /* Output assembler code to FILE to increment profiler label # LABELNO
1551    for profiling a function entry.  */
1552
1553 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1554
1555 #define MCOUNT_NAME "_mcount"
1556
1557 #define PROFILE_COUNT_REGISTER "edx"
1558
1559 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1560    the stack pointer does not matter.  The value is tested only in
1561    functions that have frame pointers.
1562    No definition is equivalent to always zero.  */
1563 /* Note on the 386 it might be more efficient not to define this since
1564    we have to restore it ourselves from the frame pointer, in order to
1565    use pop */
1566
1567 #define EXIT_IGNORE_STACK 1
1568
1569 /* Output assembler code for a block containing the constant parts
1570    of a trampoline, leaving space for the variable parts.  */
1571
1572 /* On the 386, the trampoline contains two instructions:
1573      mov #STATIC,ecx
1574      jmp FUNCTION
1575    The trampoline is generated entirely at runtime.  The operand of JMP
1576    is the address of FUNCTION relative to the instruction following the
1577    JMP (which is 5 bytes long).  */
1578
1579 /* Length in units of the trampoline for entering a nested function.  */
1580
1581 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 23 : 10)
1582
1583 /* Emit RTL insns to initialize the variable parts of a trampoline.
1584    FNADDR is an RTX for the address of the function's pure code.
1585    CXT is an RTX for the static chain value for the function.  */
1586
1587 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1588   x86_initialize_trampoline ((TRAMP), (FNADDR), (CXT))
1589 \f
1590 /* Definitions for register eliminations.
1591
1592    This is an array of structures.  Each structure initializes one pair
1593    of eliminable registers.  The "from" register number is given first,
1594    followed by "to".  Eliminations of the same "from" register are listed
1595    in order of preference.
1596
1597    There are two registers that can always be eliminated on the i386.
1598    The frame pointer and the arg pointer can be replaced by either the
1599    hard frame pointer or to the stack pointer, depending upon the
1600    circumstances.  The hard frame pointer is not used before reload and
1601    so it is not eligible for elimination.  */
1602
1603 #define ELIMINABLE_REGS                                 \
1604 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1605  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1606  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1607  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1608
1609 /* Given FROM and TO register numbers, say whether this elimination is
1610    allowed.  Frame pointer elimination is automatically handled.
1611
1612    All other eliminations are valid.  */
1613
1614 #define CAN_ELIMINATE(FROM, TO) \
1615   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
1616
1617 /* Define the offset between two registers, one to be eliminated, and the other
1618    its replacement, at the start of a routine.  */
1619
1620 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1621   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1622 \f
1623 /* Addressing modes, and classification of registers for them.  */
1624
1625 /* Macros to check register numbers against specific register classes.  */
1626
1627 /* These assume that REGNO is a hard or pseudo reg number.
1628    They give nonzero only if REGNO is a hard reg of the suitable class
1629    or a pseudo reg currently allocated to a suitable hard reg.
1630    Since they use reg_renumber, they are safe only once reg_renumber
1631    has been allocated, which happens in local-alloc.c.  */
1632
1633 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1634   ((REGNO) < STACK_POINTER_REGNUM                                       \
1635    || REX_INT_REGNO_P (REGNO)                                           \
1636    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM           \
1637    || REX_INT_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1638
1639 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1640   (GENERAL_REGNO_P (REGNO)                                              \
1641    || (REGNO) == ARG_POINTER_REGNUM                                     \
1642    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1643    || GENERAL_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1644
1645 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1646    and check its validity for a certain class.
1647    We have two alternate definitions for each of them.
1648    The usual definition accepts all pseudo regs; the other rejects
1649    them unless they have been allocated suitable hard regs.
1650    The symbol REG_OK_STRICT causes the latter definition to be used.
1651
1652    Most source files want to accept pseudo regs in the hope that
1653    they will get allocated to the class that the insn wants them to be in.
1654    Source files for reload pass need to be strict.
1655    After reload, it makes no difference, since pseudo regs have
1656    been eliminated by then.  */
1657
1658
1659 /* Non strict versions, pseudos are ok.  */
1660 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1661   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1662    || REX_INT_REGNO_P (REGNO (X))                                       \
1663    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1664
1665 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1666   (GENERAL_REGNO_P (REGNO (X))                                          \
1667    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1668    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1669    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1670
1671 /* Strict versions, hard registers only */
1672 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1673 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1674
1675 #ifndef REG_OK_STRICT
1676 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1677 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1678
1679 #else
1680 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1681 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1682 #endif
1683
1684 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1685    that is a valid memory address for an instruction.
1686    The MODE argument is the machine mode for the MEM expression
1687    that wants to use this address.
1688
1689    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS,
1690    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1691
1692    See legitimize_pic_address in i386.c for details as to what
1693    constitutes a legitimate address when -fpic is used.  */
1694
1695 #define MAX_REGS_PER_ADDRESS 2
1696
1697 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1698
1699 /* Nonzero if the constant value X is a legitimate general operand.
1700    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1701
1702 #define LEGITIMATE_CONSTANT_P(X)  legitimate_constant_p (X)
1703
1704 #ifdef REG_OK_STRICT
1705 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1706 do {                                                                    \
1707   if (legitimate_address_p ((MODE), (X), 1))                            \
1708     goto ADDR;                                                          \
1709 } while (0)
1710
1711 #else
1712 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1713 do {                                                                    \
1714   if (legitimate_address_p ((MODE), (X), 0))                            \
1715     goto ADDR;                                                          \
1716 } while (0)
1717
1718 #endif
1719
1720 /* If defined, a C expression to determine the base term of address X.
1721    This macro is used in only one place: `find_base_term' in alias.c.
1722
1723    It is always safe for this macro to not be defined.  It exists so
1724    that alias analysis can understand machine-dependent addresses.
1725
1726    The typical use of this macro is to handle addresses containing
1727    a label_ref or symbol_ref within an UNSPEC.  */
1728
1729 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1730
1731 /* Try machine-dependent ways of modifying an illegitimate address
1732    to be legitimate.  If we find one, return the new, valid address.
1733    This macro is used in only one place: `memory_address' in explow.c.
1734
1735    OLDX is the address as it was before break_out_memory_refs was called.
1736    In some cases it is useful to look at this to decide what needs to be done.
1737
1738    MODE and WIN are passed so that this macro can use
1739    GO_IF_LEGITIMATE_ADDRESS.
1740
1741    It is always safe for this macro to do nothing.  It exists to recognize
1742    opportunities to optimize the output.
1743
1744    For the 80386, we handle X+REG by loading X into a register R and
1745    using R+REG.  R will go in a general reg and indexing will be used.
1746    However, if REG is a broken-out memory address or multiplication,
1747    nothing needs to be done because REG can certainly go in a general reg.
1748
1749    When -fpic is used, special handling is needed for symbolic references.
1750    See comments by legitimize_pic_address in i386.c for details.  */
1751
1752 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                          \
1753 do {                                                                    \
1754   (X) = legitimize_address ((X), (OLDX), (MODE));                       \
1755   if (memory_address_p ((MODE), (X)))                                   \
1756     goto WIN;                                                           \
1757 } while (0)
1758
1759 /* Nonzero if the constant value X is a legitimate general operand
1760    when generating PIC code.  It is given that flag_pic is on and
1761    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1762
1763 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1764
1765 #define SYMBOLIC_CONST(X)       \
1766   (GET_CODE (X) == SYMBOL_REF                                           \
1767    || GET_CODE (X) == LABEL_REF                                         \
1768    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
1769
1770 /* Go to LABEL if ADDR (a legitimate address expression)
1771    has an effect that depends on the machine mode it is used for.
1772    On the 80386, only postdecrement and postincrement address depend thus
1773    (the amount of decrement or increment being the length of the operand).
1774    These are now caught in recog.c.  */
1775 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)
1776 \f
1777 /* Max number of args passed in registers.  If this is more than 3, we will
1778    have problems with ebx (register #4), since it is a caller save register and
1779    is also used as the pic register in ELF.  So for now, don't allow more than
1780    3 registers to be passed in registers.  */
1781
1782 #define REGPARM_MAX (TARGET_64BIT ? 6 : 3)
1783
1784 #define SSE_REGPARM_MAX (TARGET_64BIT ? 8 : (TARGET_SSE ? 3 : 0))
1785
1786 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
1787
1788 \f
1789 /* Specify the machine mode that this machine uses
1790    for the index in the tablejump instruction.  */
1791 #define CASE_VECTOR_MODE (!TARGET_64BIT || flag_pic ? SImode : DImode)
1792
1793 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1794 #define DEFAULT_SIGNED_CHAR 1
1795
1796 /* Max number of bytes we can move from memory to memory
1797    in one reasonably fast instruction.  */
1798 #define MOVE_MAX 16
1799
1800 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
1801    move efficiently, as opposed to  MOVE_MAX which is the maximum
1802    number of bytes we can move with a single instruction.  */
1803 #define MOVE_MAX_PIECES (TARGET_64BIT ? 8 : 4)
1804
1805 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1806    move-instruction pairs, we will do a movmem or libcall instead.
1807    Increasing the value will always make code faster, but eventually
1808    incurs high cost in increased code size.
1809
1810    If you don't define this, a reasonable default is used.  */
1811
1812 #define MOVE_RATIO (optimize_size ? 3 : ix86_cost->move_ratio)
1813
1814 /* If a clear memory operation would take CLEAR_RATIO or more simple
1815    move-instruction sequences, we will do a clrmem or libcall instead.  */
1816
1817 #define CLEAR_RATIO (optimize_size ? 2 \
1818                      : ix86_cost->move_ratio > 6 ? 6 : ix86_cost->move_ratio)
1819
1820 /* Define if shifts truncate the shift count
1821    which implies one can omit a sign-extension or zero-extension
1822    of a shift count.  */
1823 /* On i386, shifts do truncate the count.  But bit opcodes don't.  */
1824
1825 /* #define SHIFT_COUNT_TRUNCATED */
1826
1827 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1828    is done just by pretending it is already truncated.  */
1829 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1830
1831 /* A macro to update M and UNSIGNEDP when an object whose type is
1832    TYPE and which has the specified mode and signedness is to be
1833    stored in a register.  This macro is only called when TYPE is a
1834    scalar type.
1835
1836    On i386 it is sometimes useful to promote HImode and QImode
1837    quantities to SImode.  The choice depends on target type.  */
1838
1839 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
1840 do {                                                    \
1841   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
1842       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
1843     (MODE) = SImode;                                    \
1844 } while (0)
1845
1846 /* Specify the machine mode that pointers have.
1847    After generation of rtl, the compiler makes no further distinction
1848    between pointers and any other objects of this machine mode.  */
1849 #define Pmode (TARGET_64BIT ? DImode : SImode)
1850
1851 /* A function address in a call instruction
1852    is a byte address (for indexing purposes)
1853    so give the MEM rtx a byte's mode.  */
1854 #define FUNCTION_MODE QImode
1855 \f
1856 /* A C expression for the cost of moving data from a register in class FROM to
1857    one in class TO.  The classes are expressed using the enumeration values
1858    such as `GENERAL_REGS'.  A value of 2 is the default; other values are
1859    interpreted relative to that.
1860
1861    It is not required that the cost always equal 2 when FROM is the same as TO;
1862    on some machines it is expensive to move between registers if they are not
1863    general registers.  */
1864
1865 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1866    ix86_register_move_cost ((MODE), (CLASS1), (CLASS2))
1867
1868 /* A C expression for the cost of moving data of mode M between a
1869    register and memory.  A value of 2 is the default; this cost is
1870    relative to those in `REGISTER_MOVE_COST'.
1871
1872    If moving between registers and memory is more expensive than
1873    between two registers, you should define this macro to express the
1874    relative cost.  */
1875
1876 #define MEMORY_MOVE_COST(MODE, CLASS, IN)       \
1877   ix86_memory_move_cost ((MODE), (CLASS), (IN))
1878
1879 /* A C expression for the cost of a branch instruction.  A value of 1
1880    is the default; other values are interpreted relative to that.  */
1881
1882 #define BRANCH_COST ix86_branch_cost
1883
1884 /* Define this macro as a C expression which is nonzero if accessing
1885    less than a word of memory (i.e. a `char' or a `short') is no
1886    faster than accessing a word of memory, i.e., if such access
1887    require more than one instruction or if there is no difference in
1888    cost between byte and (aligned) word loads.
1889
1890    When this macro is not defined, the compiler will access a field by
1891    finding the smallest containing object; when it is defined, a
1892    fullword load will be used if alignment permits.  Unless bytes
1893    accesses are faster than word accesses, using word accesses is
1894    preferable since it may eliminate subsequent memory access if
1895    subsequent accesses occur to other fields in the same word of the
1896    structure, but to different bytes.  */
1897
1898 #define SLOW_BYTE_ACCESS 0
1899
1900 /* Nonzero if access to memory by shorts is slow and undesirable.  */
1901 #define SLOW_SHORT_ACCESS 0
1902
1903 /* Define this macro to be the value 1 if unaligned accesses have a
1904    cost many times greater than aligned accesses, for example if they
1905    are emulated in a trap handler.
1906
1907    When this macro is nonzero, the compiler will act as if
1908    `STRICT_ALIGNMENT' were nonzero when generating code for block
1909    moves.  This can cause significantly more instructions to be
1910    produced.  Therefore, do not set this macro nonzero if unaligned
1911    accesses only add a cycle or two to the time for a memory access.
1912
1913    If the value of this macro is always zero, it need not be defined.  */
1914
1915 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
1916
1917 /* Define this macro if it is as good or better to call a constant
1918    function address than to call an address kept in a register.
1919
1920    Desirable on the 386 because a CALL with a constant address is
1921    faster than one with a register address.  */
1922
1923 #define NO_FUNCTION_CSE
1924 \f
1925 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1926    return the mode to be used for the comparison.
1927
1928    For floating-point equality comparisons, CCFPEQmode should be used.
1929    VOIDmode should be used in all other cases.
1930
1931    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
1932    possible, to allow for more combinations.  */
1933
1934 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
1935
1936 /* Return nonzero if MODE implies a floating point inequality can be
1937    reversed.  */
1938
1939 #define REVERSIBLE_CC_MODE(MODE) 1
1940
1941 /* A C expression whose value is reversed condition code of the CODE for
1942    comparison done in CC_MODE mode.  */
1943 #define REVERSE_CONDITION(CODE, MODE) ix86_reverse_condition ((CODE), (MODE))
1944
1945 \f
1946 /* Control the assembler format that we output, to the extent
1947    this does not vary between assemblers.  */
1948
1949 /* How to refer to registers in assembler output.
1950    This sequence is indexed by compiler's hard-register-number (see above).  */
1951
1952 /* In order to refer to the first 8 regs as 32 bit regs, prefix an "e".
1953    For non floating point regs, the following are the HImode names.
1954
1955    For float regs, the stack top is sometimes referred to as "%st(0)"
1956    instead of just "%st".  PRINT_OPERAND handles this with the "y" code.  */
1957
1958 #define HI_REGISTER_NAMES                                               \
1959 {"ax","dx","cx","bx","si","di","bp","sp",                               \
1960  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
1961  "argp", "flags", "fpsr", "fpcr", "frame",                              \
1962  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
1963  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7",                \
1964  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
1965  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
1966
1967 #define REGISTER_NAMES HI_REGISTER_NAMES
1968
1969 /* Table of additional register names to use in user input.  */
1970
1971 #define ADDITIONAL_REGISTER_NAMES \
1972 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
1973   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
1974   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
1975   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
1976   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
1977   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 } }
1978
1979 /* Note we are omitting these since currently I don't know how
1980 to get gcc to use these, since they want the same but different
1981 number as al, and ax.
1982 */
1983
1984 #define QI_REGISTER_NAMES \
1985 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
1986
1987 /* These parallel the array above, and can be used to access bits 8:15
1988    of regs 0 through 3.  */
1989
1990 #define QI_HIGH_REGISTER_NAMES \
1991 {"ah", "dh", "ch", "bh", }
1992
1993 /* How to renumber registers for dbx and gdb.  */
1994
1995 #define DBX_REGISTER_NUMBER(N) \
1996   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
1997
1998 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
1999 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
2000 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
2001
2002 /* Before the prologue, RA is at 0(%esp).  */
2003 #define INCOMING_RETURN_ADDR_RTX \
2004   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
2005
2006 /* After the prologue, RA is at -4(AP) in the current frame.  */
2007 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
2008   ((COUNT) == 0                                                            \
2009    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
2010    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
2011
2012 /* PC is dbx register 8; let's use that column for RA.  */
2013 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
2014
2015 /* Before the prologue, the top of the frame is at 4(%esp).  */
2016 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
2017
2018 /* Describe how we implement __builtin_eh_return.  */
2019 #define EH_RETURN_DATA_REGNO(N) ((N) < 2 ? (N) : INVALID_REGNUM)
2020 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 2)
2021
2022
2023 /* Select a format to encode pointers in exception handling data.  CODE
2024    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2025    true if the symbol may be affected by dynamic relocations.
2026
2027    ??? All x86 object file formats are capable of representing this.
2028    After all, the relocation needed is the same as for the call insn.
2029    Whether or not a particular assembler allows us to enter such, I
2030    guess we'll have to see.  */
2031 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
2032   asm_preferred_eh_data_format ((CODE), (GLOBAL))
2033
2034 /* This is how to output an insn to push a register on the stack.
2035    It need not be very fast code.  */
2036
2037 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
2038 do {                                                                    \
2039   if (TARGET_64BIT)                                                     \
2040     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
2041                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2042   else                                                                  \
2043     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
2044 } while (0)
2045
2046 /* This is how to output an insn to pop a register from the stack.
2047    It need not be very fast code.  */
2048
2049 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
2050 do {                                                                    \
2051   if (TARGET_64BIT)                                                     \
2052     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
2053                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2054   else                                                                  \
2055     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
2056 } while (0)
2057
2058 /* This is how to output an element of a case-vector that is absolute.  */
2059
2060 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2061   ix86_output_addr_vec_elt ((FILE), (VALUE))
2062
2063 /* This is how to output an element of a case-vector that is relative.  */
2064
2065 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2066   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
2067
2068 /* Under some conditions we need jump tables in the text section,
2069    because the assembler cannot handle label differences between
2070    sections.  This is the case for x86_64 on Mach-O for example.  */
2071
2072 #define JUMP_TABLES_IN_TEXT_SECTION \
2073   (flag_pic && ((TARGET_MACHO && TARGET_64BIT) \
2074    || (!TARGET_64BIT && !HAVE_AS_GOTOFF_IN_DATA)))
2075
2076 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
2077    and switch back.  For x86 we do this only to save a few bytes that
2078    would otherwise be unused in the text section.  */
2079 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
2080    asm (SECTION_OP "\n\t"                               \
2081         "call " USER_LABEL_PREFIX #FUNC "\n"            \
2082         TEXT_SECTION_ASM_OP);
2083 \f
2084 /* Print operand X (an rtx) in assembler syntax to file FILE.
2085    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2086    Effect of various CODE letters is described in i386.c near
2087    print_operand function.  */
2088
2089 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2090   ((CODE) == '*' || (CODE) == '+' || (CODE) == '&')
2091
2092 #define PRINT_OPERAND(FILE, X, CODE)  \
2093   print_operand ((FILE), (X), (CODE))
2094
2095 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2096   print_operand_address ((FILE), (ADDR))
2097
2098 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2099 do {                                            \
2100   if (! output_addr_const_extra (FILE, (X)))    \
2101     goto FAIL;                                  \
2102 } while (0);
2103 \f
2104 /* Which processor to schedule for. The cpu attribute defines a list that
2105    mirrors this list, so changes to i386.md must be made at the same time.  */
2106
2107 enum processor_type
2108 {
2109   PROCESSOR_I386,                       /* 80386 */
2110   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2111   PROCESSOR_PENTIUM,
2112   PROCESSOR_PENTIUMPRO,
2113   PROCESSOR_GEODE,
2114   PROCESSOR_K6,
2115   PROCESSOR_ATHLON,
2116   PROCESSOR_PENTIUM4,
2117   PROCESSOR_K8,
2118   PROCESSOR_NOCONA,
2119   PROCESSOR_CORE2,
2120   PROCESSOR_GENERIC32,
2121   PROCESSOR_GENERIC64,
2122   PROCESSOR_AMDFAM10,
2123   PROCESSOR_max
2124 };
2125
2126 extern enum processor_type ix86_tune;
2127 extern enum processor_type ix86_arch;
2128
2129 enum fpmath_unit
2130 {
2131   FPMATH_387 = 1,
2132   FPMATH_SSE = 2
2133 };
2134
2135 extern enum fpmath_unit ix86_fpmath;
2136
2137 enum tls_dialect
2138 {
2139   TLS_DIALECT_GNU,
2140   TLS_DIALECT_GNU2,
2141   TLS_DIALECT_SUN
2142 };
2143
2144 extern enum tls_dialect ix86_tls_dialect;
2145
2146 enum cmodel {
2147   CM_32,        /* The traditional 32-bit ABI.  */
2148   CM_SMALL,     /* Assumes all code and data fits in the low 31 bits.  */
2149   CM_KERNEL,    /* Assumes all code and data fits in the high 31 bits.  */
2150   CM_MEDIUM,    /* Assumes code fits in the low 31 bits; data unlimited.  */
2151   CM_LARGE,     /* No assumptions.  */
2152   CM_SMALL_PIC, /* Assumes code+data+got/plt fits in a 31 bit region.  */
2153   CM_MEDIUM_PIC /* Assumes code+got/plt fits in a 31 bit region.  */
2154 };
2155
2156 extern enum cmodel ix86_cmodel;
2157
2158 /* Size of the RED_ZONE area.  */
2159 #define RED_ZONE_SIZE 128
2160 /* Reserved area of the red zone for temporaries.  */
2161 #define RED_ZONE_RESERVE 8
2162
2163 enum asm_dialect {
2164   ASM_ATT,
2165   ASM_INTEL
2166 };
2167
2168 extern enum asm_dialect ix86_asm_dialect;
2169 extern unsigned int ix86_preferred_stack_boundary;
2170 extern int ix86_branch_cost, ix86_section_threshold;
2171
2172 /* Smallest class containing REGNO.  */
2173 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
2174
2175 extern rtx ix86_compare_op0;    /* operand 0 for comparisons */
2176 extern rtx ix86_compare_op1;    /* operand 1 for comparisons */
2177 extern rtx ix86_compare_emitted;
2178 \f
2179 /* To properly truncate FP values into integers, we need to set i387 control
2180    word.  We can't emit proper mode switching code before reload, as spills
2181    generated by reload may truncate values incorrectly, but we still can avoid
2182    redundant computation of new control word by the mode switching pass.
2183    The fldcw instructions are still emitted redundantly, but this is probably
2184    not going to be noticeable problem, as most CPUs do have fast path for
2185    the sequence.
2186
2187    The machinery is to emit simple truncation instructions and split them
2188    before reload to instructions having USEs of two memory locations that
2189    are filled by this code to old and new control word.
2190
2191    Post-reload pass may be later used to eliminate the redundant fildcw if
2192    needed.  */
2193
2194 enum ix86_entity
2195 {
2196   I387_TRUNC = 0,
2197   I387_FLOOR,
2198   I387_CEIL,
2199   I387_MASK_PM,
2200   MAX_386_ENTITIES
2201 };
2202
2203 enum ix86_stack_slot
2204 {
2205   SLOT_TEMP = 0,
2206   SLOT_CW_STORED,
2207   SLOT_CW_TRUNC,
2208   SLOT_CW_FLOOR,
2209   SLOT_CW_CEIL,
2210   SLOT_CW_MASK_PM,
2211   MAX_386_STACK_LOCALS
2212 };
2213
2214 /* Define this macro if the port needs extra instructions inserted
2215    for mode switching in an optimizing compilation.  */
2216
2217 #define OPTIMIZE_MODE_SWITCHING(ENTITY) \
2218    ix86_optimize_mode_switching[(ENTITY)]
2219
2220 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
2221    initializer for an array of integers.  Each initializer element N
2222    refers to an entity that needs mode switching, and specifies the
2223    number of different modes that might need to be set for this
2224    entity.  The position of the initializer in the initializer -
2225    starting counting at zero - determines the integer that is used to
2226    refer to the mode-switched entity in question.  */
2227
2228 #define NUM_MODES_FOR_MODE_SWITCHING \
2229    { I387_CW_ANY, I387_CW_ANY, I387_CW_ANY, I387_CW_ANY }
2230
2231 /* ENTITY is an integer specifying a mode-switched entity.  If
2232    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
2233    return an integer value not larger than the corresponding element
2234    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
2235    must be switched into prior to the execution of INSN. */
2236
2237 #define MODE_NEEDED(ENTITY, I) ix86_mode_needed ((ENTITY), (I))
2238
2239 /* This macro specifies the order in which modes for ENTITY are
2240    processed.  0 is the highest priority.  */
2241
2242 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
2243
2244 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
2245    is the set of hard registers live at the point where the insn(s)
2246    are to be inserted.  */
2247
2248 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
2249   ((MODE) != I387_CW_ANY && (MODE) != I387_CW_UNINITIALIZED             \
2250    ? emit_i387_cw_initialization (MODE), 0                              \
2251    : 0)
2252
2253 \f
2254 /* Avoid renaming of stack registers, as doing so in combination with
2255    scheduling just increases amount of live registers at time and in
2256    the turn amount of fxch instructions needed.
2257
2258    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
2259
2260 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
2261   (! IN_RANGE ((SRC), FIRST_STACK_REG, LAST_STACK_REG))
2262
2263 \f
2264 #define DLL_IMPORT_EXPORT_PREFIX '#'
2265
2266 #define FASTCALL_PREFIX '@'
2267 \f
2268 struct machine_function GTY(())
2269 {
2270   struct stack_local_entry *stack_locals;
2271   const char *some_ld_name;
2272   rtx force_align_arg_pointer;
2273   int save_varrargs_registers;
2274   int accesses_prev_frame;
2275   int optimize_mode_switching[MAX_386_ENTITIES];
2276   /* Set by ix86_compute_frame_layout and used by prologue/epilogue expander to
2277      determine the style used.  */
2278   int use_fast_prologue_epilogue;
2279   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE has been computed
2280      for.  */
2281   int use_fast_prologue_epilogue_nregs;
2282   /* If true, the current function needs the default PIC register, not
2283      an alternate register (on x86) and must not use the red zone (on
2284      x86_64), even if it's a leaf function.  We don't want the
2285      function to be regarded as non-leaf because TLS calls need not
2286      affect register allocation.  This flag is set when a TLS call
2287      instruction is expanded within a function, and never reset, even
2288      if all such instructions are optimized away.  Use the
2289      ix86_current_function_calls_tls_descriptor macro for a better
2290      approximation.  */
2291   int tls_descriptor_call_expanded_p;
2292 };
2293
2294 #define ix86_stack_locals (cfun->machine->stack_locals)
2295 #define ix86_save_varrargs_registers (cfun->machine->save_varrargs_registers)
2296 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
2297 #define ix86_tls_descriptor_calls_expanded_in_cfun \
2298   (cfun->machine->tls_descriptor_call_expanded_p)
2299 /* Since tls_descriptor_call_expanded is not cleared, even if all TLS
2300    calls are optimized away, we try to detect cases in which it was
2301    optimized away.  Since such instructions (use (reg REG_SP)), we can
2302    verify whether there's any such instruction live by testing that
2303    REG_SP is live.  */
2304 #define ix86_current_function_calls_tls_descriptor \
2305   (ix86_tls_descriptor_calls_expanded_in_cfun && regs_ever_live[SP_REG])
2306
2307 /* Control behavior of x86_file_start.  */
2308 #define X86_FILE_START_VERSION_DIRECTIVE false
2309 #define X86_FILE_START_FLTUSED false
2310
2311 /* Flag to mark data that is in the large address area.  */
2312 #define SYMBOL_FLAG_FAR_ADDR            (SYMBOL_FLAG_MACH_DEP << 0)
2313 #define SYMBOL_REF_FAR_ADDR_P(X)        \
2314         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_FAR_ADDR) != 0)
2315 /*
2316 Local variables:
2317 version-control: t
2318 End:
2319 */