OSDN Git Service

* config/i386/i386.h (GENERAL_REGNO_P): Use STACK_POINTER_REGNUM.
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 2, or (at your option)
10 any later version.
11
12 GCC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to
19 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
20 Boston, MA 02110-1301, USA.  */
21
22 /* The purpose of this file is to define the characteristics of the i386,
23    independent of assembler syntax or operating system.
24
25    Three other files build on this one to describe a specific assembler syntax:
26    bsd386.h, att386.h, and sun386.h.
27
28    The actual tm.h file for a particular system should include
29    this file, and then the file for the appropriate assembler syntax.
30
31    Many macros that specify assembler syntax are omitted entirely from
32    this file because they really belong in the files for particular
33    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
34    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
35    that start with ASM_ or end in ASM_OP.  */
36
37 /* Define the specific costs for a given cpu */
38
39 struct processor_costs {
40   const int add;                /* cost of an add instruction */
41   const int lea;                /* cost of a lea instruction */
42   const int shift_var;          /* variable shift costs */
43   const int shift_const;        /* constant shift costs */
44   const int mult_init[5];       /* cost of starting a multiply
45                                    in QImode, HImode, SImode, DImode, TImode*/
46   const int mult_bit;           /* cost of multiply per each bit set */
47   const int divide[5];          /* cost of a divide/mod
48                                    in QImode, HImode, SImode, DImode, TImode*/
49   int movsx;                    /* The cost of movsx operation.  */
50   int movzx;                    /* The cost of movzx operation.  */
51   const int large_insn;         /* insns larger than this cost more */
52   const int move_ratio;         /* The threshold of number of scalar
53                                    memory-to-memory move insns.  */
54   const int movzbl_load;        /* cost of loading using movzbl */
55   const int int_load[3];        /* cost of loading integer registers
56                                    in QImode, HImode and SImode relative
57                                    to reg-reg move (2).  */
58   const int int_store[3];       /* cost of storing integer register
59                                    in QImode, HImode and SImode */
60   const int fp_move;            /* cost of reg,reg fld/fst */
61   const int fp_load[3];         /* cost of loading FP register
62                                    in SFmode, DFmode and XFmode */
63   const int fp_store[3];        /* cost of storing FP register
64                                    in SFmode, DFmode and XFmode */
65   const int mmx_move;           /* cost of moving MMX register.  */
66   const int mmx_load[2];        /* cost of loading MMX register
67                                    in SImode and DImode */
68   const int mmx_store[2];       /* cost of storing MMX register
69                                    in SImode and DImode */
70   const int sse_move;           /* cost of moving SSE register.  */
71   const int sse_load[3];        /* cost of loading SSE register
72                                    in SImode, DImode and TImode*/
73   const int sse_store[3];       /* cost of storing SSE register
74                                    in SImode, DImode and TImode*/
75   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
76                                    integer and vice versa.  */
77   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
78   const int simultaneous_prefetches; /* number of parallel prefetch
79                                    operations.  */
80   const int branch_cost;        /* Default value for BRANCH_COST.  */
81   const int fadd;               /* cost of FADD and FSUB instructions.  */
82   const int fmul;               /* cost of FMUL instruction.  */
83   const int fdiv;               /* cost of FDIV instruction.  */
84   const int fabs;               /* cost of FABS instruction.  */
85   const int fchs;               /* cost of FCHS instruction.  */
86   const int fsqrt;              /* cost of FSQRT instruction.  */
87 };
88
89 extern const struct processor_costs *ix86_cost;
90
91 /* Macros used in the machine description to test the flags.  */
92
93 /* configure can arrange to make this 2, to force a 486.  */
94
95 #ifndef TARGET_CPU_DEFAULT
96 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_generic
97 #endif
98
99 #ifndef TARGET_FPMATH_DEFAULT
100 #define TARGET_FPMATH_DEFAULT \
101   (TARGET_64BIT && TARGET_SSE ? FPMATH_SSE : FPMATH_387)
102 #endif
103
104 #define TARGET_FLOAT_RETURNS_IN_80387 TARGET_FLOAT_RETURNS
105
106 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
107    compile-time constant.  */
108 #ifdef IN_LIBGCC2
109 #undef TARGET_64BIT
110 #ifdef __x86_64__
111 #define TARGET_64BIT 1
112 #else
113 #define TARGET_64BIT 0
114 #endif
115 #else
116 #ifndef TARGET_BI_ARCH
117 #undef TARGET_64BIT
118 #if TARGET_64BIT_DEFAULT
119 #define TARGET_64BIT 1
120 #else
121 #define TARGET_64BIT 0
122 #endif
123 #endif
124 #endif
125
126 #define HAS_LONG_COND_BRANCH 1
127 #define HAS_LONG_UNCOND_BRANCH 1
128
129 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
130 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
131 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
132 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
133 #define TARGET_GEODE (ix86_tune == PROCESSOR_GEODE)
134 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
135 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
136 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
137 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
138 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
139 #define TARGET_NOCONA (ix86_tune == PROCESSOR_NOCONA)
140 #define TARGET_GENERIC32 (ix86_tune == PROCESSOR_GENERIC32)
141 #define TARGET_GENERIC64 (ix86_tune == PROCESSOR_GENERIC64)
142 #define TARGET_GENERIC (TARGET_GENERIC32 || TARGET_GENERIC64)
143
144 #define TUNEMASK (1 << ix86_tune)
145 extern const int x86_use_leave, x86_push_memory, x86_zero_extend_with_and;
146 extern const int x86_use_bit_test, x86_cmove, x86_deep_branch;
147 extern const int x86_branch_hints, x86_unroll_strlen;
148 extern const int x86_double_with_add, x86_partial_reg_stall, x86_movx;
149 extern const int x86_use_himode_fiop, x86_use_simode_fiop;
150 extern const int x86_use_mov0, x86_use_cltd, x86_read_modify_write;
151 extern const int x86_read_modify, x86_split_long_moves;
152 extern const int x86_promote_QImode, x86_single_stringop, x86_fast_prefix;
153 extern const int x86_himode_math, x86_qimode_math, x86_promote_qi_regs;
154 extern const int x86_promote_hi_regs, x86_integer_DFmode_moves;
155 extern const int x86_add_esp_4, x86_add_esp_8, x86_sub_esp_4, x86_sub_esp_8;
156 extern const int x86_partial_reg_dependency, x86_memory_mismatch_stall;
157 extern const int x86_accumulate_outgoing_args, x86_prologue_using_move;
158 extern const int x86_epilogue_using_move, x86_decompose_lea;
159 extern const int x86_arch_always_fancy_math_387, x86_shift1;
160 extern const int x86_sse_partial_reg_dependency, x86_sse_split_regs;
161 extern const int x86_sse_typeless_stores, x86_sse_load0_by_pxor;
162 extern const int x86_use_ffreep;
163 extern const int x86_inter_unit_moves, x86_schedule;
164 extern const int x86_use_bt;
165 extern const int x86_cmpxchg, x86_cmpxchg8b, x86_cmpxchg16b, x86_xadd;
166 extern const int x86_use_incdec;
167 extern const int x86_pad_returns;
168 extern const int x86_partial_flag_reg_stall;
169 extern int x86_prefetch_sse;
170
171 #define TARGET_USE_LEAVE (x86_use_leave & TUNEMASK)
172 #define TARGET_PUSH_MEMORY (x86_push_memory & TUNEMASK)
173 #define TARGET_ZERO_EXTEND_WITH_AND (x86_zero_extend_with_and & TUNEMASK)
174 #define TARGET_USE_BIT_TEST (x86_use_bit_test & TUNEMASK)
175 #define TARGET_UNROLL_STRLEN (x86_unroll_strlen & TUNEMASK)
176 /* For sane SSE instruction set generation we need fcomi instruction.  It is
177    safe to enable all CMOVE instructions.  */
178 #define TARGET_CMOVE ((x86_cmove & (1 << ix86_arch)) || TARGET_SSE)
179 #define TARGET_FISTTP (TARGET_SSE3 && TARGET_80387)
180 #define TARGET_DEEP_BRANCH_PREDICTION (x86_deep_branch & TUNEMASK)
181 #define TARGET_BRANCH_PREDICTION_HINTS (x86_branch_hints & TUNEMASK)
182 #define TARGET_DOUBLE_WITH_ADD (x86_double_with_add & TUNEMASK)
183 #define TARGET_USE_SAHF ((x86_use_sahf & TUNEMASK) && !TARGET_64BIT)
184 #define TARGET_MOVX (x86_movx & TUNEMASK)
185 #define TARGET_PARTIAL_REG_STALL (x86_partial_reg_stall & TUNEMASK)
186 #define TARGET_PARTIAL_FLAG_REG_STALL (x86_partial_flag_reg_stall & TUNEMASK)
187 #define TARGET_USE_HIMODE_FIOP (x86_use_himode_fiop & TUNEMASK)
188 #define TARGET_USE_SIMODE_FIOP (x86_use_simode_fiop & TUNEMASK)
189 #define TARGET_USE_MOV0 (x86_use_mov0 & TUNEMASK)
190 #define TARGET_USE_CLTD (x86_use_cltd & TUNEMASK)
191 #define TARGET_SPLIT_LONG_MOVES (x86_split_long_moves & TUNEMASK)
192 #define TARGET_READ_MODIFY_WRITE (x86_read_modify_write & TUNEMASK)
193 #define TARGET_READ_MODIFY (x86_read_modify & TUNEMASK)
194 #define TARGET_PROMOTE_QImode (x86_promote_QImode & TUNEMASK)
195 #define TARGET_FAST_PREFIX (x86_fast_prefix & TUNEMASK)
196 #define TARGET_SINGLE_STRINGOP (x86_single_stringop & TUNEMASK)
197 #define TARGET_QIMODE_MATH (x86_qimode_math & TUNEMASK)
198 #define TARGET_HIMODE_MATH (x86_himode_math & TUNEMASK)
199 #define TARGET_PROMOTE_QI_REGS (x86_promote_qi_regs & TUNEMASK)
200 #define TARGET_PROMOTE_HI_REGS (x86_promote_hi_regs & TUNEMASK)
201 #define TARGET_ADD_ESP_4 (x86_add_esp_4 & TUNEMASK)
202 #define TARGET_ADD_ESP_8 (x86_add_esp_8 & TUNEMASK)
203 #define TARGET_SUB_ESP_4 (x86_sub_esp_4 & TUNEMASK)
204 #define TARGET_SUB_ESP_8 (x86_sub_esp_8 & TUNEMASK)
205 #define TARGET_INTEGER_DFMODE_MOVES (x86_integer_DFmode_moves & TUNEMASK)
206 #define TARGET_PARTIAL_REG_DEPENDENCY (x86_partial_reg_dependency & TUNEMASK)
207 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY \
208                                       (x86_sse_partial_reg_dependency & TUNEMASK)
209 #define TARGET_SSE_SPLIT_REGS (x86_sse_split_regs & TUNEMASK)
210 #define TARGET_SSE_TYPELESS_STORES (x86_sse_typeless_stores & TUNEMASK)
211 #define TARGET_SSE_LOAD0_BY_PXOR (x86_sse_load0_by_pxor & TUNEMASK)
212 #define TARGET_MEMORY_MISMATCH_STALL (x86_memory_mismatch_stall & TUNEMASK)
213 #define TARGET_PROLOGUE_USING_MOVE (x86_prologue_using_move & TUNEMASK)
214 #define TARGET_EPILOGUE_USING_MOVE (x86_epilogue_using_move & TUNEMASK)
215 #define TARGET_PREFETCH_SSE (x86_prefetch_sse)
216 #define TARGET_SHIFT1 (x86_shift1 & TUNEMASK)
217 #define TARGET_USE_FFREEP (x86_use_ffreep & TUNEMASK)
218 #define TARGET_REP_MOVL_OPTIMAL (x86_rep_movl_optimal & TUNEMASK)
219 #define TARGET_INTER_UNIT_MOVES (x86_inter_unit_moves & TUNEMASK)
220 #define TARGET_FOUR_JUMP_LIMIT (x86_four_jump_limit & TUNEMASK)
221 #define TARGET_SCHEDULE (x86_schedule & TUNEMASK)
222 #define TARGET_USE_BT (x86_use_bt & TUNEMASK)
223 #define TARGET_USE_INCDEC (x86_use_incdec & TUNEMASK)
224 #define TARGET_PAD_RETURNS (x86_pad_returns & TUNEMASK)
225
226 #define ASSEMBLER_DIALECT (ix86_asm_dialect)
227
228 #define TARGET_SSE_MATH ((ix86_fpmath & FPMATH_SSE) != 0)
229 #define TARGET_MIX_SSE_I387 ((ix86_fpmath & FPMATH_SSE) \
230                              && (ix86_fpmath & FPMATH_387))
231
232 #define TARGET_GNU_TLS (ix86_tls_dialect == TLS_DIALECT_GNU)
233 #define TARGET_GNU2_TLS (ix86_tls_dialect == TLS_DIALECT_GNU2)
234 #define TARGET_ANY_GNU_TLS (TARGET_GNU_TLS || TARGET_GNU2_TLS)
235 #define TARGET_SUN_TLS (ix86_tls_dialect == TLS_DIALECT_SUN)
236
237 #define TARGET_CMPXCHG (x86_cmpxchg & (1 << ix86_arch))
238 #define TARGET_CMPXCHG8B (x86_cmpxchg8b & (1 << ix86_arch))
239 #define TARGET_CMPXCHG16B (x86_cmpxchg16b & (1 << ix86_arch))
240 #define TARGET_XADD (x86_xadd & (1 << ix86_arch))
241
242 #ifndef TARGET_64BIT_DEFAULT
243 #define TARGET_64BIT_DEFAULT 0
244 #endif
245 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
246 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
247 #endif
248
249 /* Once GDB has been enhanced to deal with functions without frame
250    pointers, we can change this to allow for elimination of
251    the frame pointer in leaf functions.  */
252 #define TARGET_DEFAULT 0
253
254 /* This is not really a target flag, but is done this way so that
255    it's analogous to similar code for Mach-O on PowerPC.  darwin.h
256    redefines this to 1.  */
257 #define TARGET_MACHO 0
258
259 /* Subtargets may reset this to 1 in order to enable 96-bit long double
260    with the rounding mode forced to 53 bits.  */
261 #define TARGET_96_ROUND_53_LONG_DOUBLE 0
262
263 /* Sometimes certain combinations of command options do not make
264    sense on a particular target machine.  You can define a macro
265    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
266    defined, is executed once just after all the command options have
267    been parsed.
268
269    Don't use this macro to turn on various extra optimizations for
270    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
271
272 #define OVERRIDE_OPTIONS override_options ()
273
274 /* Define this to change the optimizations performed by default.  */
275 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE) \
276   optimization_options ((LEVEL), (SIZE))
277
278 /* -march=native handling only makes sense with compiler running on
279    an x86 or x86_64 chip.  If changing this condition, also change
280    the condition in driver-i386.c.  */
281 #if defined(__i386__) || defined(__x86_64__)
282 /* In driver-i386.c.  */
283 extern const char *host_detect_local_cpu (int argc, const char **argv);
284 #define EXTRA_SPEC_FUNCTIONS \
285   { "local_cpu_detect", host_detect_local_cpu },
286 #define HAVE_LOCAL_CPU_DETECT
287 #endif
288
289 /* Support for configure-time defaults of some command line options.
290    The order here is important so that -march doesn't squash the
291    tune or cpu values.  */
292 #define OPTION_DEFAULT_SPECS \
293   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
294   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
295   {"arch", "%{!march=*:-march=%(VALUE)}"}
296
297 /* Specs for the compiler proper */
298
299 #ifndef CC1_CPU_SPEC
300 #define CC1_CPU_SPEC_1 "\
301 %{!mtune*: \
302 %{m386:mtune=i386 \
303 %n`-m386' is deprecated. Use `-march=i386' or `-mtune=i386' instead.\n} \
304 %{m486:-mtune=i486 \
305 %n`-m486' is deprecated. Use `-march=i486' or `-mtune=i486' instead.\n} \
306 %{mpentium:-mtune=pentium \
307 %n`-mpentium' is deprecated. Use `-march=pentium' or `-mtune=pentium' instead.\n} \
308 %{mpentiumpro:-mtune=pentiumpro \
309 %n`-mpentiumpro' is deprecated. Use `-march=pentiumpro' or `-mtune=pentiumpro' instead.\n} \
310 %{mcpu=*:-mtune=%* \
311 %n`-mcpu=' is deprecated. Use `-mtune=' or '-march=' instead.\n}} \
312 %<mcpu=* \
313 %{mintel-syntax:-masm=intel \
314 %n`-mintel-syntax' is deprecated. Use `-masm=intel' instead.\n} \
315 %{mno-intel-syntax:-masm=att \
316 %n`-mno-intel-syntax' is deprecated. Use `-masm=att' instead.\n}"
317
318 #ifndef HAVE_LOCAL_CPU_DETECT
319 #define CC1_CPU_SPEC CC1_CPU_SPEC_1
320 #else
321 #define CC1_CPU_SPEC CC1_CPU_SPEC_1 \
322 "%{march=native:%<march=native %:local_cpu_detect(arch)} \
323 %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
324 #endif
325 #endif
326 \f
327 /* Target CPU builtins.  */
328 #define TARGET_CPU_CPP_BUILTINS()                               \
329   do                                                            \
330     {                                                           \
331       size_t arch_len = strlen (ix86_arch_string);              \
332       size_t tune_len = strlen (ix86_tune_string);              \
333       int last_arch_char = ix86_arch_string[arch_len - 1];      \
334       int last_tune_char = ix86_tune_string[tune_len - 1];              \
335                                                                 \
336       if (TARGET_64BIT)                                         \
337         {                                                       \
338           builtin_assert ("cpu=x86_64");                        \
339           builtin_assert ("machine=x86_64");                    \
340           builtin_define ("__amd64");                           \
341           builtin_define ("__amd64__");                         \
342           builtin_define ("__x86_64");                          \
343           builtin_define ("__x86_64__");                        \
344         }                                                       \
345       else                                                      \
346         {                                                       \
347           builtin_assert ("cpu=i386");                          \
348           builtin_assert ("machine=i386");                      \
349           builtin_define_std ("i386");                          \
350         }                                                       \
351                                                                 \
352       /* Built-ins based on -mtune= (or -march= if no           \
353          -mtune= given).  */                                    \
354       if (TARGET_386)                                           \
355         builtin_define ("__tune_i386__");                       \
356       else if (TARGET_486)                                      \
357         builtin_define ("__tune_i486__");                       \
358       else if (TARGET_PENTIUM)                                  \
359         {                                                       \
360           builtin_define ("__tune_i586__");                     \
361           builtin_define ("__tune_pentium__");                  \
362           if (last_tune_char == 'x')                            \
363             builtin_define ("__tune_pentium_mmx__");            \
364         }                                                       \
365       else if (TARGET_PENTIUMPRO)                               \
366         {                                                       \
367           builtin_define ("__tune_i686__");                     \
368           builtin_define ("__tune_pentiumpro__");               \
369           switch (last_tune_char)                               \
370             {                                                   \
371             case '3':                                           \
372               builtin_define ("__tune_pentium3__");             \
373               /* FALLTHRU */                                    \
374             case '2':                                           \
375               builtin_define ("__tune_pentium2__");             \
376               break;                                            \
377             }                                                   \
378         }                                                       \
379       else if (TARGET_GEODE)                                    \
380         {                                                       \
381           builtin_define ("__tune_geode__");                    \
382         }                                                       \
383       else if (TARGET_K6)                                       \
384         {                                                       \
385           builtin_define ("__tune_k6__");                       \
386           if (last_tune_char == '2')                            \
387             builtin_define ("__tune_k6_2__");                   \
388           else if (last_tune_char == '3')                       \
389             builtin_define ("__tune_k6_3__");                   \
390         }                                                       \
391       else if (TARGET_ATHLON)                                   \
392         {                                                       \
393           builtin_define ("__tune_athlon__");                   \
394           /* Only plain "athlon" lacks SSE.  */                 \
395           if (last_tune_char != 'n')                            \
396             builtin_define ("__tune_athlon_sse__");             \
397         }                                                       \
398       else if (TARGET_K8)                                       \
399         builtin_define ("__tune_k8__");                         \
400       else if (TARGET_PENTIUM4)                                 \
401         builtin_define ("__tune_pentium4__");                   \
402       else if (TARGET_NOCONA)                                   \
403         builtin_define ("__tune_nocona__");                     \
404                                                                 \
405       if (TARGET_MMX)                                           \
406         builtin_define ("__MMX__");                             \
407       if (TARGET_3DNOW)                                         \
408         builtin_define ("__3dNOW__");                           \
409       if (TARGET_3DNOW_A)                                       \
410         builtin_define ("__3dNOW_A__");                         \
411       if (TARGET_SSE)                                           \
412         builtin_define ("__SSE__");                             \
413       if (TARGET_SSE2)                                          \
414         builtin_define ("__SSE2__");                            \
415       if (TARGET_SSE3)                                          \
416         builtin_define ("__SSE3__");                            \
417       if (TARGET_SSSE3)                                         \
418         builtin_define ("__SSSE3__");                           \
419       if (TARGET_SSE_MATH && TARGET_SSE)                        \
420         builtin_define ("__SSE_MATH__");                        \
421       if (TARGET_SSE_MATH && TARGET_SSE2)                       \
422         builtin_define ("__SSE2_MATH__");                       \
423                                                                 \
424       /* Built-ins based on -march=.  */                        \
425       if (ix86_arch == PROCESSOR_I486)                          \
426         {                                                       \
427           builtin_define ("__i486");                            \
428           builtin_define ("__i486__");                          \
429         }                                                       \
430       else if (ix86_arch == PROCESSOR_PENTIUM)                  \
431         {                                                       \
432           builtin_define ("__i586");                            \
433           builtin_define ("__i586__");                          \
434           builtin_define ("__pentium");                         \
435           builtin_define ("__pentium__");                       \
436           if (last_arch_char == 'x')                            \
437             builtin_define ("__pentium_mmx__");                 \
438         }                                                       \
439       else if (ix86_arch == PROCESSOR_PENTIUMPRO)               \
440         {                                                       \
441           builtin_define ("__i686");                            \
442           builtin_define ("__i686__");                          \
443           builtin_define ("__pentiumpro");                      \
444           builtin_define ("__pentiumpro__");                    \
445         }                                                       \
446       else if (ix86_arch == PROCESSOR_GEODE)                    \
447         {                                                       \
448           builtin_define ("__geode");                           \
449           builtin_define ("__geode__");                         \
450         }                                                       \
451       else if (ix86_arch == PROCESSOR_K6)                       \
452         {                                                       \
453                                                                 \
454           builtin_define ("__k6");                              \
455           builtin_define ("__k6__");                            \
456           if (last_arch_char == '2')                            \
457             builtin_define ("__k6_2__");                        \
458           else if (last_arch_char == '3')                       \
459             builtin_define ("__k6_3__");                        \
460         }                                                       \
461       else if (ix86_arch == PROCESSOR_ATHLON)                   \
462         {                                                       \
463           builtin_define ("__athlon");                          \
464           builtin_define ("__athlon__");                        \
465           /* Only plain "athlon" lacks SSE.  */                 \
466           if (last_arch_char != 'n')                            \
467             builtin_define ("__athlon_sse__");                  \
468         }                                                       \
469       else if (ix86_arch == PROCESSOR_K8)                       \
470         {                                                       \
471           builtin_define ("__k8");                              \
472           builtin_define ("__k8__");                            \
473         }                                                       \
474       else if (ix86_arch == PROCESSOR_PENTIUM4)                 \
475         {                                                       \
476           builtin_define ("__pentium4");                        \
477           builtin_define ("__pentium4__");                      \
478         }                                                       \
479       else if (ix86_arch == PROCESSOR_NOCONA)                   \
480         {                                                       \
481           builtin_define ("__nocona");                          \
482           builtin_define ("__nocona__");                        \
483         }                                                       \
484     }                                                           \
485   while (0)
486
487 #define TARGET_CPU_DEFAULT_i386 0
488 #define TARGET_CPU_DEFAULT_i486 1
489 #define TARGET_CPU_DEFAULT_pentium 2
490 #define TARGET_CPU_DEFAULT_pentium_mmx 3
491 #define TARGET_CPU_DEFAULT_pentiumpro 4
492 #define TARGET_CPU_DEFAULT_pentium2 5
493 #define TARGET_CPU_DEFAULT_pentium3 6
494 #define TARGET_CPU_DEFAULT_pentium4 7
495 #define TARGET_CPU_DEFAULT_geode 8
496 #define TARGET_CPU_DEFAULT_k6 9
497 #define TARGET_CPU_DEFAULT_k6_2 10
498 #define TARGET_CPU_DEFAULT_k6_3 11
499 #define TARGET_CPU_DEFAULT_athlon 12
500 #define TARGET_CPU_DEFAULT_athlon_sse 13
501 #define TARGET_CPU_DEFAULT_k8 14
502 #define TARGET_CPU_DEFAULT_pentium_m 15
503 #define TARGET_CPU_DEFAULT_prescott 16
504 #define TARGET_CPU_DEFAULT_nocona 17
505 #define TARGET_CPU_DEFAULT_generic 18
506
507 #define TARGET_CPU_DEFAULT_NAMES {"i386", "i486", "pentium", "pentium-mmx",\
508                                   "pentiumpro", "pentium2", "pentium3", \
509                                   "pentium4", "geode", "k6", "k6-2", "k6-3", \
510                                   "athlon", "athlon-4", "k8", \
511                                   "pentium-m", "prescott", "nocona", \
512                                   "generic"}
513
514 #ifndef CC1_SPEC
515 #define CC1_SPEC "%(cc1_cpu) "
516 #endif
517
518 /* This macro defines names of additional specifications to put in the
519    specs that can be used in various specifications like CC1_SPEC.  Its
520    definition is an initializer with a subgrouping for each command option.
521
522    Each subgrouping contains a string constant, that defines the
523    specification name, and a string constant that used by the GCC driver
524    program.
525
526    Do not define this macro if it does not need to do anything.  */
527
528 #ifndef SUBTARGET_EXTRA_SPECS
529 #define SUBTARGET_EXTRA_SPECS
530 #endif
531
532 #define EXTRA_SPECS                                                     \
533   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
534   SUBTARGET_EXTRA_SPECS
535 \f
536 /* target machine storage layout */
537
538 #define LONG_DOUBLE_TYPE_SIZE 80
539
540 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
541    FPU, assume that the fpcw is set to extended precision; when using
542    only SSE, rounding is correct; when using both SSE and the FPU,
543    the rounding precision is indeterminate, since either may be chosen
544    apparently at random.  */
545 #define TARGET_FLT_EVAL_METHOD \
546   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
547
548 #define SHORT_TYPE_SIZE 16
549 #define INT_TYPE_SIZE 32
550 #define FLOAT_TYPE_SIZE 32
551 #define LONG_TYPE_SIZE BITS_PER_WORD
552 #define DOUBLE_TYPE_SIZE 64
553 #define LONG_LONG_TYPE_SIZE 64
554
555 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
556 #define MAX_BITS_PER_WORD 64
557 #else
558 #define MAX_BITS_PER_WORD 32
559 #endif
560
561 /* Define this if most significant byte of a word is the lowest numbered.  */
562 /* That is true on the 80386.  */
563
564 #define BITS_BIG_ENDIAN 0
565
566 /* Define this if most significant byte of a word is the lowest numbered.  */
567 /* That is not true on the 80386.  */
568 #define BYTES_BIG_ENDIAN 0
569
570 /* Define this if most significant word of a multiword number is the lowest
571    numbered.  */
572 /* Not true for 80386 */
573 #define WORDS_BIG_ENDIAN 0
574
575 /* Width of a word, in units (bytes).  */
576 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
577 #ifdef IN_LIBGCC2
578 #define MIN_UNITS_PER_WORD      (TARGET_64BIT ? 8 : 4)
579 #else
580 #define MIN_UNITS_PER_WORD      4
581 #endif
582
583 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
584 #define PARM_BOUNDARY BITS_PER_WORD
585
586 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
587 #define STACK_BOUNDARY BITS_PER_WORD
588
589 /* Boundary (in *bits*) on which the stack pointer prefers to be
590    aligned; the compiler cannot rely on having this alignment.  */
591 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
592
593 /* As of July 2001, many runtimes do not align the stack properly when
594    entering main.  This causes expand_main_function to forcibly align
595    the stack, which results in aligned frames for functions called from
596    main, though it does nothing for the alignment of main itself.  */
597 #define FORCE_PREFERRED_STACK_BOUNDARY_IN_MAIN \
598   (ix86_preferred_stack_boundary > STACK_BOUNDARY && !TARGET_64BIT)
599
600 /* Minimum allocation boundary for the code of a function.  */
601 #define FUNCTION_BOUNDARY 8
602
603 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
604 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
605
606 /* Alignment of field after `int : 0' in a structure.  */
607
608 #define EMPTY_FIELD_BOUNDARY BITS_PER_WORD
609
610 /* Minimum size in bits of the largest boundary to which any
611    and all fundamental data types supported by the hardware
612    might need to be aligned. No data type wants to be aligned
613    rounder than this.
614
615    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
616    and Pentium Pro XFmode values at 128 bit boundaries.  */
617
618 #define BIGGEST_ALIGNMENT 128
619
620 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
621 #define ALIGN_MODE_128(MODE) \
622  ((MODE) == XFmode || SSE_REG_MODE_P (MODE))
623
624 /* The published ABIs say that doubles should be aligned on word
625    boundaries, so lower the alignment for structure fields unless
626    -malign-double is set.  */
627
628 /* ??? Blah -- this macro is used directly by libobjc.  Since it
629    supports no vector modes, cut out the complexity and fall back
630    on BIGGEST_FIELD_ALIGNMENT.  */
631 #ifdef IN_TARGET_LIBS
632 #ifdef __x86_64__
633 #define BIGGEST_FIELD_ALIGNMENT 128
634 #else
635 #define BIGGEST_FIELD_ALIGNMENT 32
636 #endif
637 #else
638 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
639    x86_field_alignment (FIELD, COMPUTED)
640 #endif
641
642 /* If defined, a C expression to compute the alignment given to a
643    constant that is being placed in memory.  EXP is the constant
644    and ALIGN is the alignment that the object would ordinarily have.
645    The value of this macro is used instead of that alignment to align
646    the object.
647
648    If this macro is not defined, then ALIGN is used.
649
650    The typical use of this macro is to increase alignment for string
651    constants to be word aligned so that `strcpy' calls that copy
652    constants can be done inline.  */
653
654 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
655
656 /* If defined, a C expression to compute the alignment for a static
657    variable.  TYPE is the data type, and ALIGN is the alignment that
658    the object would ordinarily have.  The value of this macro is used
659    instead of that alignment to align the object.
660
661    If this macro is not defined, then ALIGN is used.
662
663    One use of this macro is to increase alignment of medium-size
664    data to make it all fit in fewer cache lines.  Another is to
665    cause character arrays to be word-aligned so that `strcpy' calls
666    that copy constants to character arrays can be done inline.  */
667
668 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
669
670 /* If defined, a C expression to compute the alignment for a local
671    variable.  TYPE is the data type, and ALIGN is the alignment that
672    the object would ordinarily have.  The value of this macro is used
673    instead of that alignment to align the object.
674
675    If this macro is not defined, then ALIGN is used.
676
677    One use of this macro is to increase alignment of medium-size
678    data to make it all fit in fewer cache lines.  */
679
680 #define LOCAL_ALIGNMENT(TYPE, ALIGN) ix86_local_alignment ((TYPE), (ALIGN))
681
682 /* If defined, a C expression that gives the alignment boundary, in
683    bits, of an argument with the specified mode and type.  If it is
684    not defined, `PARM_BOUNDARY' is used for all arguments.  */
685
686 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
687   ix86_function_arg_boundary ((MODE), (TYPE))
688
689 /* Set this nonzero if move instructions will actually fail to work
690    when given unaligned data.  */
691 #define STRICT_ALIGNMENT 0
692
693 /* If bit field type is int, don't let it cross an int,
694    and give entire struct the alignment of an int.  */
695 /* Required on the 386 since it doesn't have bit-field insns.  */
696 #define PCC_BITFIELD_TYPE_MATTERS 1
697 \f
698 /* Standard register usage.  */
699
700 /* This processor has special stack-like registers.  See reg-stack.c
701    for details.  */
702
703 #define STACK_REGS
704 #define IS_STACK_MODE(MODE)                                     \
705   (((MODE) == SFmode && (!TARGET_SSE || !TARGET_SSE_MATH))      \
706    || ((MODE) == DFmode && (!TARGET_SSE2 || !TARGET_SSE_MATH))  \
707    || (MODE) == XFmode)
708
709 /* Number of actual hardware registers.
710    The hardware registers are assigned numbers for the compiler
711    from 0 to just below FIRST_PSEUDO_REGISTER.
712    All registers that the compiler knows about must be given numbers,
713    even those that are not normally considered general registers.
714
715    In the 80386 we give the 8 general purpose registers the numbers 0-7.
716    We number the floating point registers 8-15.
717    Note that registers 0-7 can be accessed as a  short or int,
718    while only 0-3 may be used with byte `mov' instructions.
719
720    Reg 16 does not correspond to any hardware register, but instead
721    appears in the RTL as an argument pointer prior to reload, and is
722    eliminated during reloading in favor of either the stack or frame
723    pointer.  */
724
725 #define FIRST_PSEUDO_REGISTER 54
726
727 /* Number of hardware registers that go into the DWARF-2 unwind info.
728    If not defined, equals FIRST_PSEUDO_REGISTER.  */
729
730 #define DWARF_FRAME_REGISTERS 17
731
732 /* 1 for registers that have pervasive standard uses
733    and are not available for the register allocator.
734    On the 80386, the stack pointer is such, as is the arg pointer.
735
736    The value is zero if the register is not fixed on either 32 or
737    64 bit targets, one if the register if fixed on both 32 and 64
738    bit targets, two if it is only fixed on 32bit targets and three
739    if its only fixed on 64bit targets.
740    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
741  */
742 #define FIXED_REGISTERS                                         \
743 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
744 {  0, 0, 0, 0, 0, 0, 0, 1, 0,  0,  0,  0,  0,  0,  0,  0,       \
745 /*arg,flags,fpsr,fpcr,dir,frame*/                               \
746     1,    1,   1,   1,  1,    1,                                \
747 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
748      0,   0,   0,   0,   0,   0,   0,   0,                      \
749 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
750      0,   0,   0,   0,   0,   0,   0,   0,                      \
751 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
752      2,   2,   2,   2,   2,   2,   2,   2,                      \
753 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
754      2,   2,    2,    2,    2,    2,    2,    2}
755
756
757 /* 1 for registers not available across function calls.
758    These must include the FIXED_REGISTERS and also any
759    registers that can be used without being saved.
760    The latter must include the registers where values are returned
761    and the register where structure-value addresses are passed.
762    Aside from that, you can include as many other registers as you like.
763
764    The value is zero if the register is not call used on either 32 or
765    64 bit targets, one if the register if call used on both 32 and 64
766    bit targets, two if it is only call used on 32bit targets and three
767    if its only call used on 64bit targets.
768    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
769 */
770 #define CALL_USED_REGISTERS                                     \
771 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
772 {  1, 1, 1, 0, 3, 3, 0, 1, 1,  1,  1,  1,  1,  1,  1,  1,       \
773 /*arg,flags,fpsr,fpcr,dir,frame*/                               \
774     1,   1,    1,   1,  1,    1,                                \
775 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
776      1,   1,   1,   1,   1,   1,   1,   1,                      \
777 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
778      1,   1,   1,   1,   1,   1,   1,   1,                      \
779 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
780      1,   1,   1,   1,   2,   2,   2,   2,                      \
781 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
782      1,   1,    1,    1,    1,    1,    1,    1}                \
783
784 /* Order in which to allocate registers.  Each register must be
785    listed once, even those in FIXED_REGISTERS.  List frame pointer
786    late and fixed registers last.  Note that, in general, we prefer
787    registers listed in CALL_USED_REGISTERS, keeping the others
788    available for storage of persistent values.
789
790    The ORDER_REGS_FOR_LOCAL_ALLOC actually overwrite the order,
791    so this is just empty initializer for array.  */
792
793 #define REG_ALLOC_ORDER                                         \
794 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
795    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
796    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
797    48, 49, 50, 51, 52, 53 }
798
799 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
800    to be rearranged based on a particular function.  When using sse math,
801    we want to allocate SSE before x87 registers and vice versa.  */
802
803 #define ORDER_REGS_FOR_LOCAL_ALLOC x86_order_regs_for_local_alloc ()
804
805
806 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
807 #define CONDITIONAL_REGISTER_USAGE                                      \
808 do {                                                                    \
809     int i;                                                              \
810     for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                         \
811       {                                                                 \
812         if (fixed_regs[i] > 1)                                          \
813           fixed_regs[i] = (fixed_regs[i] == (TARGET_64BIT ? 3 : 2));    \
814         if (call_used_regs[i] > 1)                                      \
815           call_used_regs[i] = (call_used_regs[i]                        \
816                                == (TARGET_64BIT ? 3 : 2));              \
817       }                                                                 \
818     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)                      \
819       {                                                                 \
820         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                        \
821         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                    \
822       }                                                                 \
823     if (! TARGET_MMX)                                                   \
824       {                                                                 \
825         int i;                                                          \
826         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
827           if (TEST_HARD_REG_BIT (reg_class_contents[(int)MMX_REGS], i)) \
828             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
829       }                                                                 \
830     if (! TARGET_SSE)                                                   \
831       {                                                                 \
832         int i;                                                          \
833         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
834           if (TEST_HARD_REG_BIT (reg_class_contents[(int)SSE_REGS], i)) \
835             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
836       }                                                                 \
837     if (! TARGET_80387 && ! TARGET_FLOAT_RETURNS_IN_80387)              \
838       {                                                                 \
839         int i;                                                          \
840         HARD_REG_SET x;                                                 \
841         COPY_HARD_REG_SET (x, reg_class_contents[(int)FLOAT_REGS]);     \
842         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
843           if (TEST_HARD_REG_BIT (x, i))                                 \
844             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
845       }                                                                 \
846     if (! TARGET_64BIT)                                                 \
847       {                                                                 \
848         int i;                                                          \
849         for (i = FIRST_REX_INT_REG; i <= LAST_REX_INT_REG; i++)         \
850           reg_names[i] = "";                                            \
851         for (i = FIRST_REX_SSE_REG; i <= LAST_REX_SSE_REG; i++)         \
852           reg_names[i] = "";                                            \
853       }                                                                 \
854   } while (0)
855
856 /* Return number of consecutive hard regs needed starting at reg REGNO
857    to hold something of mode MODE.
858    This is ordinarily the length in words of a value of mode MODE
859    but can be less for certain modes in special long registers.
860
861    Actually there are no two word move instructions for consecutive
862    registers.  And only registers 0-3 may have mov byte instructions
863    applied to them.
864    */
865
866 #define HARD_REGNO_NREGS(REGNO, MODE)   \
867   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
868    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
869    : ((MODE) == XFmode                                                  \
870       ? (TARGET_64BIT ? 2 : 3)                                          \
871       : (MODE) == XCmode                                                \
872       ? (TARGET_64BIT ? 4 : 6)                                          \
873       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
874
875 #define VALID_SSE2_REG_MODE(MODE) \
876     ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode    \
877      || (MODE) == V2DImode || (MODE) == DFmode)
878
879 #define VALID_SSE_REG_MODE(MODE)                                        \
880     ((MODE) == TImode || (MODE) == V4SFmode || (MODE) == V4SImode       \
881      || (MODE) == SFmode || (MODE) == TFmode)
882
883 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
884     ((MODE) == V2SFmode || (MODE) == SFmode)
885
886 #define VALID_MMX_REG_MODE(MODE)                                        \
887     ((MODE) == DImode || (MODE) == V8QImode || (MODE) == V4HImode       \
888      || (MODE) == V2SImode || (MODE) == SImode)
889
890 /* ??? No autovectorization into MMX or 3DNOW until we can reliably
891    place emms and femms instructions.  */
892 #define UNITS_PER_SIMD_WORD (TARGET_SSE ? 16 : UNITS_PER_WORD)
893
894 #define VALID_FP_MODE_P(MODE)                                           \
895     ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode           \
896      || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)       \
897
898 #define VALID_INT_MODE_P(MODE)                                          \
899     ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode           \
900      || (MODE) == DImode                                                \
901      || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode     \
902      || (MODE) == CDImode                                               \
903      || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode         \
904          || (MODE) == TFmode || (MODE) == TCmode)))
905
906 /* Return true for modes passed in SSE registers.  */
907 #define SSE_REG_MODE_P(MODE) \
908  ((MODE) == TImode || (MODE) == V16QImode || (MODE) == TFmode           \
909    || (MODE) == V8HImode || (MODE) == V2DFmode || (MODE) == V2DImode    \
910    || (MODE) == V4SFmode || (MODE) == V4SImode)
911
912 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
913
914 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
915    ix86_hard_regno_mode_ok ((REGNO), (MODE))
916
917 /* Value is 1 if it is a good idea to tie two pseudo registers
918    when one has mode MODE1 and one has mode MODE2.
919    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
920    for any hard reg, then this must be 0 for correct output.  */
921
922 #define MODES_TIEABLE_P(MODE1, MODE2)  ix86_modes_tieable_p (MODE1, MODE2)
923
924 /* It is possible to write patterns to move flags; but until someone
925    does it,  */
926 #define AVOID_CCMODE_COPIES
927
928 /* Specify the modes required to caller save a given hard regno.
929    We do this on i386 to prevent flags from being saved at all.
930
931    Kill any attempts to combine saving of modes.  */
932
933 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
934   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
935    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
936    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false)\
937    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
938    : (MODE) == QImode && (REGNO) >= 4 && !TARGET_64BIT ? SImode         \
939    : (MODE))
940 /* Specify the registers used for certain standard purposes.
941    The values of these macros are register numbers.  */
942
943 /* on the 386 the pc register is %eip, and is not usable as a general
944    register.  The ordinary mov instructions won't work */
945 /* #define PC_REGNUM  */
946
947 /* Register to use for pushing function arguments.  */
948 #define STACK_POINTER_REGNUM 7
949
950 /* Base register for access to local variables of the function.  */
951 #define HARD_FRAME_POINTER_REGNUM 6
952
953 /* Base register for access to local variables of the function.  */
954 #define FRAME_POINTER_REGNUM 21
955
956 /* First floating point reg */
957 #define FIRST_FLOAT_REG 8
958
959 /* First & last stack-like regs */
960 #define FIRST_STACK_REG FIRST_FLOAT_REG
961 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
962
963 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
964 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
965
966 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
967 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
968
969 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
970 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
971
972 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
973 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
974
975 /* Value should be nonzero if functions must have frame pointers.
976    Zero means the frame pointer need not be set up (and parms
977    may be accessed via the stack pointer) in functions that seem suitable.
978    This is computed in `reload', in reload1.c.  */
979 #define FRAME_POINTER_REQUIRED  ix86_frame_pointer_required ()
980
981 /* Override this in other tm.h files to cope with various OS lossage
982    requiring a frame pointer.  */
983 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
984 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
985 #endif
986
987 /* Make sure we can access arbitrary call frames.  */
988 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
989
990 /* Base register for access to arguments of the function.  */
991 #define ARG_POINTER_REGNUM 16
992
993 /* Register in which static-chain is passed to a function.
994    We do use ECX as static chain register for 32 bit ABI.  On the
995    64bit ABI, ECX is an argument register, so we use R10 instead.  */
996 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? FIRST_REX_INT_REG + 10 - 8 : 2)
997
998 /* Register to hold the addressing base for position independent
999    code access to data items.  We don't use PIC pointer for 64bit
1000    mode.  Define the regnum to dummy value to prevent gcc from
1001    pessimizing code dealing with EBX.
1002
1003    To avoid clobbering a call-saved register unnecessarily, we renumber
1004    the pic register when possible.  The change is visible after the
1005    prologue has been emitted.  */
1006
1007 #define REAL_PIC_OFFSET_TABLE_REGNUM  3
1008
1009 #define PIC_OFFSET_TABLE_REGNUM                         \
1010   ((TARGET_64BIT && ix86_cmodel == CM_SMALL_PIC)        \
1011    || !flag_pic ? INVALID_REGNUM                        \
1012    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1013    : REAL_PIC_OFFSET_TABLE_REGNUM)
1014
1015 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1016
1017 /* A C expression which can inhibit the returning of certain function
1018    values in registers, based on the type of value.  A nonzero value
1019    says to return the function value in memory, just as large
1020    structures are always returned.  Here TYPE will be a C expression
1021    of type `tree', representing the data type of the value.
1022
1023    Note that values of mode `BLKmode' must be explicitly handled by
1024    this macro.  Also, the option `-fpcc-struct-return' takes effect
1025    regardless of this macro.  On most systems, it is possible to
1026    leave the macro undefined; this causes a default definition to be
1027    used, whose value is the constant 1 for `BLKmode' values, and 0
1028    otherwise.
1029
1030    Do not use this macro to indicate that structures and unions
1031    should always be returned in memory.  You should instead use
1032    `DEFAULT_PCC_STRUCT_RETURN' to indicate this.  */
1033
1034 #define RETURN_IN_MEMORY(TYPE) \
1035   ix86_return_in_memory (TYPE)
1036
1037 /* This is overridden by <cygwin.h>.  */
1038 #define MS_AGGREGATE_RETURN 0
1039
1040 /* This is overridden by <netware.h>.  */
1041 #define KEEP_AGGREGATE_RETURN_POINTER 0
1042 \f
1043 /* Define the classes of registers for register constraints in the
1044    machine description.  Also define ranges of constants.
1045
1046    One of the classes must always be named ALL_REGS and include all hard regs.
1047    If there is more than one class, another class must be named NO_REGS
1048    and contain no registers.
1049
1050    The name GENERAL_REGS must be the name of a class (or an alias for
1051    another name such as ALL_REGS).  This is the class of registers
1052    that is allowed by "g" or "r" in a register constraint.
1053    Also, registers outside this class are allocated only when
1054    instructions express preferences for them.
1055
1056    The classes must be numbered in nondecreasing order; that is,
1057    a larger-numbered class must never be contained completely
1058    in a smaller-numbered class.
1059
1060    For any two classes, it is very desirable that there be another
1061    class that represents their union.
1062
1063    It might seem that class BREG is unnecessary, since no useful 386
1064    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1065    and the "b" register constraint is useful in asms for syscalls.
1066
1067    The flags, fpsr and fpcr registers are in no class.  */
1068
1069 enum reg_class
1070 {
1071   NO_REGS,
1072   AREG, DREG, CREG, BREG, SIREG, DIREG,
1073   AD_REGS,                      /* %eax/%edx for DImode */
1074   Q_REGS,                       /* %eax %ebx %ecx %edx */
1075   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1076   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1077   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1078   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp %r8 - %r15*/
1079   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1080   FLOAT_REGS,
1081   SSE_REGS,
1082   MMX_REGS,
1083   FP_TOP_SSE_REGS,
1084   FP_SECOND_SSE_REGS,
1085   FLOAT_SSE_REGS,
1086   FLOAT_INT_REGS,
1087   INT_SSE_REGS,
1088   FLOAT_INT_SSE_REGS,
1089   ALL_REGS, LIM_REG_CLASSES
1090 };
1091
1092 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1093
1094 #define INTEGER_CLASS_P(CLASS) \
1095   reg_class_subset_p ((CLASS), GENERAL_REGS)
1096 #define FLOAT_CLASS_P(CLASS) \
1097   reg_class_subset_p ((CLASS), FLOAT_REGS)
1098 #define SSE_CLASS_P(CLASS) \
1099   ((CLASS) == SSE_REGS)
1100 #define MMX_CLASS_P(CLASS) \
1101   ((CLASS) == MMX_REGS)
1102 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1103   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1104 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1105   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1106 #define MAYBE_SSE_CLASS_P(CLASS) \
1107   reg_classes_intersect_p (SSE_REGS, (CLASS))
1108 #define MAYBE_MMX_CLASS_P(CLASS) \
1109   reg_classes_intersect_p (MMX_REGS, (CLASS))
1110
1111 #define Q_CLASS_P(CLASS) \
1112   reg_class_subset_p ((CLASS), Q_REGS)
1113
1114 /* Give names of register classes as strings for dump file.  */
1115
1116 #define REG_CLASS_NAMES \
1117 {  "NO_REGS",                           \
1118    "AREG", "DREG", "CREG", "BREG",      \
1119    "SIREG", "DIREG",                    \
1120    "AD_REGS",                           \
1121    "Q_REGS", "NON_Q_REGS",              \
1122    "INDEX_REGS",                        \
1123    "LEGACY_REGS",                       \
1124    "GENERAL_REGS",                      \
1125    "FP_TOP_REG", "FP_SECOND_REG",       \
1126    "FLOAT_REGS",                        \
1127    "SSE_REGS",                          \
1128    "MMX_REGS",                          \
1129    "FP_TOP_SSE_REGS",                   \
1130    "FP_SECOND_SSE_REGS",                \
1131    "FLOAT_SSE_REGS",                    \
1132    "FLOAT_INT_REGS",                    \
1133    "INT_SSE_REGS",                      \
1134    "FLOAT_INT_SSE_REGS",                \
1135    "ALL_REGS" }
1136
1137 /* Define which registers fit in which classes.
1138    This is an initializer for a vector of HARD_REG_SET
1139    of length N_REG_CLASSES.  */
1140
1141 #define REG_CLASS_CONTENTS                                              \
1142 {     { 0x00,     0x0 },                                                \
1143       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1144       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1145       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1146       { 0x03,     0x0 },                /* AD_REGS */                   \
1147       { 0x0f,     0x0 },                /* Q_REGS */                    \
1148   { 0x2100f0,  0x3fc0 },                /* NON_Q_REGS */                \
1149       { 0x7f,  0x3fc0 },                /* INDEX_REGS */                \
1150   { 0x2100ff,     0x0 },                /* LEGACY_REGS */               \
1151   { 0x2100ff,  0x3fc0 },                /* GENERAL_REGS */              \
1152      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1153     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1154 { 0x3fc00000,0x3fc000 },                /* SSE_REGS */                  \
1155 { 0xc0000000,    0x3f },                /* MMX_REGS */                  \
1156 { 0x3fc00100,0x3fc000 },                /* FP_TOP_SSE_REG */            \
1157 { 0x3fc00200,0x3fc000 },                /* FP_SECOND_SSE_REG */         \
1158 { 0x3fc0ff00,0x3fc000 },                /* FLOAT_SSE_REGS */            \
1159    { 0x1ffff,  0x3fc0 },                /* FLOAT_INT_REGS */            \
1160 { 0x3fc100ff,0x3fffc0 },                /* INT_SSE_REGS */              \
1161 { 0x3fc1ffff,0x3fffc0 },                /* FLOAT_INT_SSE_REGS */        \
1162 { 0xffffffff,0x3fffff }                                                 \
1163 }
1164
1165 /* The same information, inverted:
1166    Return the class number of the smallest class containing
1167    reg number REGNO.  This could be a conditional expression
1168    or could index an array.  */
1169
1170 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1171
1172 /* When defined, the compiler allows registers explicitly used in the
1173    rtl to be used as spill registers but prevents the compiler from
1174    extending the lifetime of these registers.  */
1175
1176 #define SMALL_REGISTER_CLASSES 1
1177
1178 #define QI_REG_P(X) (REG_P (X) && REGNO (X) < 4)
1179
1180 #define GENERAL_REGNO_P(N) \
1181   ((N) <= STACK_POINTER_REGNUM || REX_INT_REGNO_P (N))
1182
1183 #define GENERAL_REG_P(X) \
1184   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1185
1186 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1187
1188 #define NON_QI_REG_P(X) \
1189   (REG_P (X) && IN_RANGE (REGNO (X), 4, FIRST_PSEUDO_REGISTER - 1))
1190
1191 #define REX_INT_REGNO_P(N) \
1192   IN_RANGE ((N), FIRST_REX_INT_REG, LAST_REX_INT_REG)
1193 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1194
1195 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1196 #define FP_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1197 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1198 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1199
1200 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1201 #define SSE_REGNO_P(N)                                          \
1202   (IN_RANGE ((N), FIRST_SSE_REG, LAST_SSE_REG)                  \
1203    || REX_SSE_REGNO_P (N))
1204
1205 #define REX_SSE_REGNO_P(N) \
1206   IN_RANGE ((N), FIRST_REX_SSE_REG, LAST_REX_SSE_REG)
1207
1208 #define SSE_REGNO(N) \
1209   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1210
1211 #define SSE_FLOAT_MODE_P(MODE) \
1212   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1213
1214 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1215 #define MMX_REGNO_P(N) IN_RANGE ((N), FIRST_MMX_REG, LAST_MMX_REG)
1216
1217 #define STACK_REG_P(XOP) (REG_P (XOP) && STACK_REGNO_P (REGNO (XOP)))
1218 #define NON_STACK_REG_P(XOP) \
1219   (REG_P (XOP) && ! STACK_REGNO_P (REGNO (XOP)))
1220 #define STACK_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1221
1222 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1223
1224 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1225 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1226
1227 /* The class value for index registers, and the one for base regs.  */
1228
1229 #define INDEX_REG_CLASS INDEX_REGS
1230 #define BASE_REG_CLASS GENERAL_REGS
1231
1232 /* Place additional restrictions on the register class to use when it
1233    is necessary to be able to hold a value of mode MODE in a reload
1234    register for which class CLASS would ordinarily be used.  */
1235
1236 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1237   ((MODE) == QImode && !TARGET_64BIT                            \
1238    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1239        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1240    ? Q_REGS : (CLASS))
1241
1242 /* Given an rtx X being reloaded into a reg required to be
1243    in class CLASS, return the class of reg to actually use.
1244    In general this is just CLASS; but on some machines
1245    in some cases it is preferable to use a more restrictive class.
1246    On the 80386 series, we prevent floating constants from being
1247    reloaded into floating registers (since no move-insn can do that)
1248    and we ensure that QImodes aren't reloaded into the esi or edi reg.  */
1249
1250 /* Put float CONST_DOUBLE in the constant pool instead of fp regs.
1251    QImode must go into class Q_REGS.
1252    Narrow ALL_REGS to GENERAL_REGS.  This supports allowing movsf and
1253    movdf to do mem-to-mem moves through integer regs.  */
1254
1255 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1256    ix86_preferred_reload_class ((X), (CLASS))
1257
1258 /* Discourage putting floating-point values in SSE registers unless
1259    SSE math is being used, and likewise for the 387 registers.  */
1260
1261 #define PREFERRED_OUTPUT_RELOAD_CLASS(X, CLASS) \
1262    ix86_preferred_output_reload_class ((X), (CLASS))
1263
1264 /* If we are copying between general and FP registers, we need a memory
1265    location. The same is true for SSE and MMX registers.  */
1266 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1267   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1268
1269 /* QImode spills from non-QI registers need a scratch.  This does not
1270    happen often -- the only example so far requires an uninitialized
1271    pseudo.  */
1272
1273 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, OUT)                 \
1274   (((CLASS) == GENERAL_REGS || (CLASS) == LEGACY_REGS                   \
1275     || (CLASS) == INDEX_REGS) && !TARGET_64BIT && (MODE) == QImode      \
1276    ? Q_REGS : NO_REGS)
1277
1278 /* Return the maximum number of consecutive registers
1279    needed to represent mode MODE in a register of class CLASS.  */
1280 /* On the 80386, this is the size of MODE in words,
1281    except in the FP regs, where a single reg is always enough.  */
1282 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1283  (!MAYBE_INTEGER_CLASS_P (CLASS)                                        \
1284   ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                     \
1285   : (((((MODE) == XFmode ? 12 : GET_MODE_SIZE (MODE)))                  \
1286       + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1287
1288 /* A C expression whose value is nonzero if pseudos that have been
1289    assigned to registers of class CLASS would likely be spilled
1290    because registers of CLASS are needed for spill registers.
1291
1292    The default value of this macro returns 1 if CLASS has exactly one
1293    register and zero otherwise.  On most machines, this default
1294    should be used.  Only define this macro to some other expression
1295    if pseudo allocated by `local-alloc.c' end up in memory because
1296    their hard registers were needed for spill registers.  If this
1297    macro returns nonzero for those classes, those pseudos will only
1298    be allocated by `global.c', which knows how to reallocate the
1299    pseudo to another register.  If there would not be another
1300    register available for reallocation, you should not change the
1301    definition of this macro since the only effect of such a
1302    definition would be to slow down register allocation.  */
1303
1304 #define CLASS_LIKELY_SPILLED_P(CLASS)                                   \
1305   (((CLASS) == AREG)                                                    \
1306    || ((CLASS) == DREG)                                                 \
1307    || ((CLASS) == CREG)                                                 \
1308    || ((CLASS) == BREG)                                                 \
1309    || ((CLASS) == AD_REGS)                                              \
1310    || ((CLASS) == SIREG)                                                \
1311    || ((CLASS) == DIREG)                                                \
1312    || ((CLASS) == FP_TOP_REG)                                           \
1313    || ((CLASS) == FP_SECOND_REG))
1314
1315 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1316
1317 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
1318   ix86_cannot_change_mode_class (FROM, TO, CLASS)
1319 \f
1320 /* Stack layout; function entry, exit and calling.  */
1321
1322 /* Define this if pushing a word on the stack
1323    makes the stack pointer a smaller address.  */
1324 #define STACK_GROWS_DOWNWARD
1325
1326 /* Define this to nonzero if the nominal address of the stack frame
1327    is at the high-address end of the local variables;
1328    that is, each additional local variable allocated
1329    goes at a more negative offset in the frame.  */
1330 #define FRAME_GROWS_DOWNWARD 1
1331
1332 /* Offset within stack frame to start allocating local variables at.
1333    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1334    first local allocated.  Otherwise, it is the offset to the BEGINNING
1335    of the first local allocated.  */
1336 #define STARTING_FRAME_OFFSET 0
1337
1338 /* If we generate an insn to push BYTES bytes,
1339    this says how many the stack pointer really advances by.
1340    On 386, we have pushw instruction that decrements by exactly 2 no
1341    matter what the position was, there is no pushb.
1342    But as CIE data alignment factor on this arch is -4, we need to make
1343    sure all stack pointer adjustments are in multiple of 4.
1344
1345    For 64bit ABI we round up to 8 bytes.
1346  */
1347
1348 #define PUSH_ROUNDING(BYTES) \
1349   (TARGET_64BIT              \
1350    ? (((BYTES) + 7) & (-8))  \
1351    : (((BYTES) + 3) & (-4)))
1352
1353 /* If defined, the maximum amount of space required for outgoing arguments will
1354    be computed and placed into the variable
1355    `current_function_outgoing_args_size'.  No space will be pushed onto the
1356    stack for each call; instead, the function prologue should increase the stack
1357    frame size by this amount.  */
1358
1359 #define ACCUMULATE_OUTGOING_ARGS TARGET_ACCUMULATE_OUTGOING_ARGS
1360
1361 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1362    instructions to pass outgoing arguments.  */
1363
1364 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1365
1366 /* We want the stack and args grow in opposite directions, even if
1367    PUSH_ARGS is 0.  */
1368 #define PUSH_ARGS_REVERSED 1
1369
1370 /* Offset of first parameter from the argument pointer register value.  */
1371 #define FIRST_PARM_OFFSET(FNDECL) 0
1372
1373 /* Define this macro if functions should assume that stack space has been
1374    allocated for arguments even when their values are passed in registers.
1375
1376    The value of this macro is the size, in bytes, of the area reserved for
1377    arguments passed in registers for the function represented by FNDECL.
1378
1379    This space can be allocated by the caller, or be a part of the
1380    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1381    which.  */
1382 #define REG_PARM_STACK_SPACE(FNDECL) 0
1383
1384 /* Value is the number of bytes of arguments automatically
1385    popped when returning from a subroutine call.
1386    FUNDECL is the declaration node of the function (as a tree),
1387    FUNTYPE is the data type of the function (as a tree),
1388    or for a library call it is an identifier node for the subroutine name.
1389    SIZE is the number of bytes of arguments passed on the stack.
1390
1391    On the 80386, the RTD insn may be used to pop them if the number
1392      of args is fixed, but if the number is variable then the caller
1393      must pop them all.  RTD can't be used for library calls now
1394      because the library is compiled with the Unix compiler.
1395    Use of RTD is a selectable option, since it is incompatible with
1396    standard Unix calling sequences.  If the option is not selected,
1397    the caller must always pop the args.
1398
1399    The attribute stdcall is equivalent to RTD on a per module basis.  */
1400
1401 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE) \
1402   ix86_return_pops_args ((FUNDECL), (FUNTYPE), (SIZE))
1403
1404 #define FUNCTION_VALUE_REGNO_P(N) \
1405   ix86_function_value_regno_p (N)
1406
1407 /* Define how to find the value returned by a library function
1408    assuming the value has mode MODE.  */
1409
1410 #define LIBCALL_VALUE(MODE) \
1411   ix86_libcall_value (MODE)
1412
1413 /* Define the size of the result block used for communication between
1414    untyped_call and untyped_return.  The block contains a DImode value
1415    followed by the block used by fnsave and frstor.  */
1416
1417 #define APPLY_RESULT_SIZE (8+108)
1418
1419 /* 1 if N is a possible register number for function argument passing.  */
1420 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1421
1422 /* Define a data type for recording info about an argument list
1423    during the scan of that argument list.  This data type should
1424    hold all necessary information about the function itself
1425    and about the args processed so far, enough to enable macros
1426    such as FUNCTION_ARG to determine where the next arg should go.  */
1427
1428 typedef struct ix86_args {
1429   int words;                    /* # words passed so far */
1430   int nregs;                    /* # registers available for passing */
1431   int regno;                    /* next available register number */
1432   int fastcall;                 /* fastcall calling convention is used */
1433   int sse_words;                /* # sse words passed so far */
1434   int sse_nregs;                /* # sse registers available for passing */
1435   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1436   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1437   int sse_regno;                /* next available sse register number */
1438   int mmx_words;                /* # mmx words passed so far */
1439   int mmx_nregs;                /* # mmx registers available for passing */
1440   int mmx_regno;                /* next available mmx register number */
1441   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1442   int float_in_sse;             /* 1 if in 32-bit mode SFmode (2 for DFmode) should
1443                                    be passed in SSE registers.  Otherwise 0.  */
1444 } CUMULATIVE_ARGS;
1445
1446 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1447    for a call to a function whose data type is FNTYPE.
1448    For a library call, FNTYPE is 0.  */
1449
1450 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1451   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1452
1453 /* Update the data in CUM to advance over an argument
1454    of mode MODE and data type TYPE.
1455    (TYPE is null for libcalls where that information may not be available.)  */
1456
1457 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1458   function_arg_advance (&(CUM), (MODE), (TYPE), (NAMED))
1459
1460 /* Define where to put the arguments to a function.
1461    Value is zero to push the argument on the stack,
1462    or a hard register in which to store the argument.
1463
1464    MODE is the argument's machine mode.
1465    TYPE is the data type of the argument (as a tree).
1466     This is null for libcalls where that information may
1467     not be available.
1468    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1469     the preceding args and about the function being called.
1470    NAMED is nonzero if this argument is a named parameter
1471     (otherwise it is an extra parameter matching an ellipsis).  */
1472
1473 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1474   function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1475
1476 /* Implement `va_start' for varargs and stdarg.  */
1477 #define EXPAND_BUILTIN_VA_START(VALIST, NEXTARG) \
1478   ix86_va_start (VALIST, NEXTARG)
1479
1480 #define TARGET_ASM_FILE_END ix86_file_end
1481 #define NEED_INDICATE_EXEC_STACK 0
1482
1483 /* Output assembler code to FILE to increment profiler label # LABELNO
1484    for profiling a function entry.  */
1485
1486 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1487
1488 #define MCOUNT_NAME "_mcount"
1489
1490 #define PROFILE_COUNT_REGISTER "edx"
1491
1492 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1493    the stack pointer does not matter.  The value is tested only in
1494    functions that have frame pointers.
1495    No definition is equivalent to always zero.  */
1496 /* Note on the 386 it might be more efficient not to define this since
1497    we have to restore it ourselves from the frame pointer, in order to
1498    use pop */
1499
1500 #define EXIT_IGNORE_STACK 1
1501
1502 /* Output assembler code for a block containing the constant parts
1503    of a trampoline, leaving space for the variable parts.  */
1504
1505 /* On the 386, the trampoline contains two instructions:
1506      mov #STATIC,ecx
1507      jmp FUNCTION
1508    The trampoline is generated entirely at runtime.  The operand of JMP
1509    is the address of FUNCTION relative to the instruction following the
1510    JMP (which is 5 bytes long).  */
1511
1512 /* Length in units of the trampoline for entering a nested function.  */
1513
1514 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 23 : 10)
1515
1516 /* Emit RTL insns to initialize the variable parts of a trampoline.
1517    FNADDR is an RTX for the address of the function's pure code.
1518    CXT is an RTX for the static chain value for the function.  */
1519
1520 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1521   x86_initialize_trampoline ((TRAMP), (FNADDR), (CXT))
1522 \f
1523 /* Definitions for register eliminations.
1524
1525    This is an array of structures.  Each structure initializes one pair
1526    of eliminable registers.  The "from" register number is given first,
1527    followed by "to".  Eliminations of the same "from" register are listed
1528    in order of preference.
1529
1530    There are two registers that can always be eliminated on the i386.
1531    The frame pointer and the arg pointer can be replaced by either the
1532    hard frame pointer or to the stack pointer, depending upon the
1533    circumstances.  The hard frame pointer is not used before reload and
1534    so it is not eligible for elimination.  */
1535
1536 #define ELIMINABLE_REGS                                 \
1537 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1538  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1539  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1540  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1541
1542 /* Given FROM and TO register numbers, say whether this elimination is
1543    allowed.  Frame pointer elimination is automatically handled.
1544
1545    All other eliminations are valid.  */
1546
1547 #define CAN_ELIMINATE(FROM, TO) \
1548   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
1549
1550 /* Define the offset between two registers, one to be eliminated, and the other
1551    its replacement, at the start of a routine.  */
1552
1553 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1554   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1555 \f
1556 /* Addressing modes, and classification of registers for them.  */
1557
1558 /* Macros to check register numbers against specific register classes.  */
1559
1560 /* These assume that REGNO is a hard or pseudo reg number.
1561    They give nonzero only if REGNO is a hard reg of the suitable class
1562    or a pseudo reg currently allocated to a suitable hard reg.
1563    Since they use reg_renumber, they are safe only once reg_renumber
1564    has been allocated, which happens in local-alloc.c.  */
1565
1566 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1567   ((REGNO) < STACK_POINTER_REGNUM                                       \
1568    || REX_INT_REGNO_P (REGNO)                                           \
1569    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM           \
1570    || REX_INT_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1571
1572 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1573   (GENERAL_REGNO_P (REGNO)                                              \
1574    || (REGNO) == ARG_POINTER_REGNUM                                     \
1575    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1576    || GENERAL_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1577
1578 #define REGNO_OK_FOR_SIREG_P(REGNO) \
1579   ((REGNO) == 4 || reg_renumber[(REGNO)] == 4)
1580 #define REGNO_OK_FOR_DIREG_P(REGNO) \
1581   ((REGNO) == 5 || reg_renumber[(REGNO)] == 5)
1582
1583 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1584    and check its validity for a certain class.
1585    We have two alternate definitions for each of them.
1586    The usual definition accepts all pseudo regs; the other rejects
1587    them unless they have been allocated suitable hard regs.
1588    The symbol REG_OK_STRICT causes the latter definition to be used.
1589
1590    Most source files want to accept pseudo regs in the hope that
1591    they will get allocated to the class that the insn wants them to be in.
1592    Source files for reload pass need to be strict.
1593    After reload, it makes no difference, since pseudo regs have
1594    been eliminated by then.  */
1595
1596
1597 /* Non strict versions, pseudos are ok.  */
1598 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1599   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1600    || REX_INT_REGNO_P (REGNO (X))                                       \
1601    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1602
1603 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1604   (GENERAL_REGNO_P (REGNO (X))                                          \
1605    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1606    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1607    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1608
1609 /* Strict versions, hard registers only */
1610 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1611 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1612
1613 #ifndef REG_OK_STRICT
1614 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1615 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1616
1617 #else
1618 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1619 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1620 #endif
1621
1622 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1623    that is a valid memory address for an instruction.
1624    The MODE argument is the machine mode for the MEM expression
1625    that wants to use this address.
1626
1627    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS,
1628    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1629
1630    See legitimize_pic_address in i386.c for details as to what
1631    constitutes a legitimate address when -fpic is used.  */
1632
1633 #define MAX_REGS_PER_ADDRESS 2
1634
1635 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1636
1637 /* Nonzero if the constant value X is a legitimate general operand.
1638    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1639
1640 #define LEGITIMATE_CONSTANT_P(X)  legitimate_constant_p (X)
1641
1642 #ifdef REG_OK_STRICT
1643 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1644 do {                                                                    \
1645   if (legitimate_address_p ((MODE), (X), 1))                            \
1646     goto ADDR;                                                          \
1647 } while (0)
1648
1649 #else
1650 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1651 do {                                                                    \
1652   if (legitimate_address_p ((MODE), (X), 0))                            \
1653     goto ADDR;                                                          \
1654 } while (0)
1655
1656 #endif
1657
1658 /* If defined, a C expression to determine the base term of address X.
1659    This macro is used in only one place: `find_base_term' in alias.c.
1660
1661    It is always safe for this macro to not be defined.  It exists so
1662    that alias analysis can understand machine-dependent addresses.
1663
1664    The typical use of this macro is to handle addresses containing
1665    a label_ref or symbol_ref within an UNSPEC.  */
1666
1667 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1668
1669 /* Try machine-dependent ways of modifying an illegitimate address
1670    to be legitimate.  If we find one, return the new, valid address.
1671    This macro is used in only one place: `memory_address' in explow.c.
1672
1673    OLDX is the address as it was before break_out_memory_refs was called.
1674    In some cases it is useful to look at this to decide what needs to be done.
1675
1676    MODE and WIN are passed so that this macro can use
1677    GO_IF_LEGITIMATE_ADDRESS.
1678
1679    It is always safe for this macro to do nothing.  It exists to recognize
1680    opportunities to optimize the output.
1681
1682    For the 80386, we handle X+REG by loading X into a register R and
1683    using R+REG.  R will go in a general reg and indexing will be used.
1684    However, if REG is a broken-out memory address or multiplication,
1685    nothing needs to be done because REG can certainly go in a general reg.
1686
1687    When -fpic is used, special handling is needed for symbolic references.
1688    See comments by legitimize_pic_address in i386.c for details.  */
1689
1690 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                          \
1691 do {                                                                    \
1692   (X) = legitimize_address ((X), (OLDX), (MODE));                       \
1693   if (memory_address_p ((MODE), (X)))                                   \
1694     goto WIN;                                                           \
1695 } while (0)
1696
1697 #define REWRITE_ADDRESS(X) rewrite_address (X)
1698
1699 /* Nonzero if the constant value X is a legitimate general operand
1700    when generating PIC code.  It is given that flag_pic is on and
1701    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1702
1703 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1704
1705 #define SYMBOLIC_CONST(X)       \
1706   (GET_CODE (X) == SYMBOL_REF                                           \
1707    || GET_CODE (X) == LABEL_REF                                         \
1708    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
1709
1710 /* Go to LABEL if ADDR (a legitimate address expression)
1711    has an effect that depends on the machine mode it is used for.
1712    On the 80386, only postdecrement and postincrement address depend thus
1713    (the amount of decrement or increment being the length of the operand).  */
1714 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
1715 do {                                                    \
1716  if (GET_CODE (ADDR) == POST_INC                        \
1717      || GET_CODE (ADDR) == POST_DEC)                    \
1718    goto LABEL;                                          \
1719 } while (0)
1720 \f
1721 /* Max number of args passed in registers.  If this is more than 3, we will
1722    have problems with ebx (register #4), since it is a caller save register and
1723    is also used as the pic register in ELF.  So for now, don't allow more than
1724    3 registers to be passed in registers.  */
1725
1726 #define REGPARM_MAX (TARGET_64BIT ? 6 : 3)
1727
1728 #define SSE_REGPARM_MAX (TARGET_64BIT ? 8 : (TARGET_SSE ? 3 : 0))
1729
1730 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
1731
1732 \f
1733 /* Specify the machine mode that this machine uses
1734    for the index in the tablejump instruction.  */
1735 #define CASE_VECTOR_MODE (!TARGET_64BIT || flag_pic ? SImode : DImode)
1736
1737 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1738 #define DEFAULT_SIGNED_CHAR 1
1739
1740 /* Number of bytes moved into a data cache for a single prefetch operation.  */
1741 #define PREFETCH_BLOCK ix86_cost->prefetch_block
1742
1743 /* Number of prefetch operations that can be done in parallel.  */
1744 #define SIMULTANEOUS_PREFETCHES ix86_cost->simultaneous_prefetches
1745
1746 /* Max number of bytes we can move from memory to memory
1747    in one reasonably fast instruction.  */
1748 #define MOVE_MAX 16
1749
1750 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
1751    move efficiently, as opposed to  MOVE_MAX which is the maximum
1752    number of bytes we can move with a single instruction.  */
1753 #define MOVE_MAX_PIECES (TARGET_64BIT ? 8 : 4)
1754
1755 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1756    move-instruction pairs, we will do a movmem or libcall instead.
1757    Increasing the value will always make code faster, but eventually
1758    incurs high cost in increased code size.
1759
1760    If you don't define this, a reasonable default is used.  */
1761
1762 #define MOVE_RATIO (optimize_size ? 3 : ix86_cost->move_ratio)
1763
1764 /* If a clear memory operation would take CLEAR_RATIO or more simple
1765    move-instruction sequences, we will do a clrmem or libcall instead.  */
1766
1767 #define CLEAR_RATIO (optimize_size ? 2 \
1768                      : ix86_cost->move_ratio > 6 ? 6 : ix86_cost->move_ratio)
1769
1770 /* Define if shifts truncate the shift count
1771    which implies one can omit a sign-extension or zero-extension
1772    of a shift count.  */
1773 /* On i386, shifts do truncate the count.  But bit opcodes don't.  */
1774
1775 /* #define SHIFT_COUNT_TRUNCATED */
1776
1777 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1778    is done just by pretending it is already truncated.  */
1779 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1780
1781 /* A macro to update M and UNSIGNEDP when an object whose type is
1782    TYPE and which has the specified mode and signedness is to be
1783    stored in a register.  This macro is only called when TYPE is a
1784    scalar type.
1785
1786    On i386 it is sometimes useful to promote HImode and QImode
1787    quantities to SImode.  The choice depends on target type.  */
1788
1789 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
1790 do {                                                    \
1791   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
1792       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
1793     (MODE) = SImode;                                    \
1794 } while (0)
1795
1796 /* Specify the machine mode that pointers have.
1797    After generation of rtl, the compiler makes no further distinction
1798    between pointers and any other objects of this machine mode.  */
1799 #define Pmode (TARGET_64BIT ? DImode : SImode)
1800
1801 /* A function address in a call instruction
1802    is a byte address (for indexing purposes)
1803    so give the MEM rtx a byte's mode.  */
1804 #define FUNCTION_MODE QImode
1805 \f
1806 /* A C expression for the cost of moving data from a register in class FROM to
1807    one in class TO.  The classes are expressed using the enumeration values
1808    such as `GENERAL_REGS'.  A value of 2 is the default; other values are
1809    interpreted relative to that.
1810
1811    It is not required that the cost always equal 2 when FROM is the same as TO;
1812    on some machines it is expensive to move between registers if they are not
1813    general registers.  */
1814
1815 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1816    ix86_register_move_cost ((MODE), (CLASS1), (CLASS2))
1817
1818 /* A C expression for the cost of moving data of mode M between a
1819    register and memory.  A value of 2 is the default; this cost is
1820    relative to those in `REGISTER_MOVE_COST'.
1821
1822    If moving between registers and memory is more expensive than
1823    between two registers, you should define this macro to express the
1824    relative cost.  */
1825
1826 #define MEMORY_MOVE_COST(MODE, CLASS, IN)       \
1827   ix86_memory_move_cost ((MODE), (CLASS), (IN))
1828
1829 /* A C expression for the cost of a branch instruction.  A value of 1
1830    is the default; other values are interpreted relative to that.  */
1831
1832 #define BRANCH_COST ix86_branch_cost
1833
1834 /* Define this macro as a C expression which is nonzero if accessing
1835    less than a word of memory (i.e. a `char' or a `short') is no
1836    faster than accessing a word of memory, i.e., if such access
1837    require more than one instruction or if there is no difference in
1838    cost between byte and (aligned) word loads.
1839
1840    When this macro is not defined, the compiler will access a field by
1841    finding the smallest containing object; when it is defined, a
1842    fullword load will be used if alignment permits.  Unless bytes
1843    accesses are faster than word accesses, using word accesses is
1844    preferable since it may eliminate subsequent memory access if
1845    subsequent accesses occur to other fields in the same word of the
1846    structure, but to different bytes.  */
1847
1848 #define SLOW_BYTE_ACCESS 0
1849
1850 /* Nonzero if access to memory by shorts is slow and undesirable.  */
1851 #define SLOW_SHORT_ACCESS 0
1852
1853 /* Define this macro to be the value 1 if unaligned accesses have a
1854    cost many times greater than aligned accesses, for example if they
1855    are emulated in a trap handler.
1856
1857    When this macro is nonzero, the compiler will act as if
1858    `STRICT_ALIGNMENT' were nonzero when generating code for block
1859    moves.  This can cause significantly more instructions to be
1860    produced.  Therefore, do not set this macro nonzero if unaligned
1861    accesses only add a cycle or two to the time for a memory access.
1862
1863    If the value of this macro is always zero, it need not be defined.  */
1864
1865 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
1866
1867 /* Define this macro if it is as good or better to call a constant
1868    function address than to call an address kept in a register.
1869
1870    Desirable on the 386 because a CALL with a constant address is
1871    faster than one with a register address.  */
1872
1873 #define NO_FUNCTION_CSE
1874 \f
1875 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1876    return the mode to be used for the comparison.
1877
1878    For floating-point equality comparisons, CCFPEQmode should be used.
1879    VOIDmode should be used in all other cases.
1880
1881    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
1882    possible, to allow for more combinations.  */
1883
1884 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
1885
1886 /* Return nonzero if MODE implies a floating point inequality can be
1887    reversed.  */
1888
1889 #define REVERSIBLE_CC_MODE(MODE) 1
1890
1891 /* A C expression whose value is reversed condition code of the CODE for
1892    comparison done in CC_MODE mode.  */
1893 #define REVERSE_CONDITION(CODE, MODE) ix86_reverse_condition ((CODE), (MODE))
1894
1895 \f
1896 /* Control the assembler format that we output, to the extent
1897    this does not vary between assemblers.  */
1898
1899 /* How to refer to registers in assembler output.
1900    This sequence is indexed by compiler's hard-register-number (see above).  */
1901
1902 /* In order to refer to the first 8 regs as 32 bit regs, prefix an "e".
1903    For non floating point regs, the following are the HImode names.
1904
1905    For float regs, the stack top is sometimes referred to as "%st(0)"
1906    instead of just "%st".  PRINT_OPERAND handles this with the "y" code.  */
1907
1908 #define HI_REGISTER_NAMES                                               \
1909 {"ax","dx","cx","bx","si","di","bp","sp",                               \
1910  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
1911  "argp", "flags", "fpsr", "fpcr", "dirflag", "frame",                   \
1912  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
1913  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7",                \
1914  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
1915  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
1916
1917 #define REGISTER_NAMES HI_REGISTER_NAMES
1918
1919 /* Table of additional register names to use in user input.  */
1920
1921 #define ADDITIONAL_REGISTER_NAMES \
1922 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
1923   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
1924   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
1925   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
1926   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
1927   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 } }
1928
1929 /* Note we are omitting these since currently I don't know how
1930 to get gcc to use these, since they want the same but different
1931 number as al, and ax.
1932 */
1933
1934 #define QI_REGISTER_NAMES \
1935 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
1936
1937 /* These parallel the array above, and can be used to access bits 8:15
1938    of regs 0 through 3.  */
1939
1940 #define QI_HIGH_REGISTER_NAMES \
1941 {"ah", "dh", "ch", "bh", }
1942
1943 /* How to renumber registers for dbx and gdb.  */
1944
1945 #define DBX_REGISTER_NUMBER(N) \
1946   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
1947
1948 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
1949 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
1950 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
1951
1952 /* Before the prologue, RA is at 0(%esp).  */
1953 #define INCOMING_RETURN_ADDR_RTX \
1954   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
1955
1956 /* After the prologue, RA is at -4(AP) in the current frame.  */
1957 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
1958   ((COUNT) == 0                                                            \
1959    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
1960    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
1961
1962 /* PC is dbx register 8; let's use that column for RA.  */
1963 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
1964
1965 /* Before the prologue, the top of the frame is at 4(%esp).  */
1966 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
1967
1968 /* Describe how we implement __builtin_eh_return.  */
1969 #define EH_RETURN_DATA_REGNO(N) ((N) < 2 ? (N) : INVALID_REGNUM)
1970 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 2)
1971
1972
1973 /* Select a format to encode pointers in exception handling data.  CODE
1974    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1975    true if the symbol may be affected by dynamic relocations.
1976
1977    ??? All x86 object file formats are capable of representing this.
1978    After all, the relocation needed is the same as for the call insn.
1979    Whether or not a particular assembler allows us to enter such, I
1980    guess we'll have to see.  */
1981 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
1982   asm_preferred_eh_data_format ((CODE), (GLOBAL))
1983
1984 /* This is how to output an insn to push a register on the stack.
1985    It need not be very fast code.  */
1986
1987 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
1988 do {                                                                    \
1989   if (TARGET_64BIT)                                                     \
1990     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
1991                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
1992   else                                                                  \
1993     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
1994 } while (0)
1995
1996 /* This is how to output an insn to pop a register from the stack.
1997    It need not be very fast code.  */
1998
1999 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
2000 do {                                                                    \
2001   if (TARGET_64BIT)                                                     \
2002     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
2003                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2004   else                                                                  \
2005     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
2006 } while (0)
2007
2008 /* This is how to output an element of a case-vector that is absolute.  */
2009
2010 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2011   ix86_output_addr_vec_elt ((FILE), (VALUE))
2012
2013 /* This is how to output an element of a case-vector that is relative.  */
2014
2015 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2016   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
2017
2018 /* Under some conditions we need jump tables in the text section,
2019    because the assembler cannot handle label differences between
2020    sections.  This is the case for x86_64 on Mach-O for example.  */
2021
2022 #define JUMP_TABLES_IN_TEXT_SECTION \
2023   (flag_pic && ((TARGET_MACHO && TARGET_64BIT) \
2024    || (!TARGET_64BIT && !HAVE_AS_GOTOFF_IN_DATA)))
2025
2026 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
2027    and switch back.  For x86 we do this only to save a few bytes that
2028    would otherwise be unused in the text section.  */
2029 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
2030    asm (SECTION_OP "\n\t"                               \
2031         "call " USER_LABEL_PREFIX #FUNC "\n"            \
2032         TEXT_SECTION_ASM_OP);
2033 \f
2034 /* Print operand X (an rtx) in assembler syntax to file FILE.
2035    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2036    Effect of various CODE letters is described in i386.c near
2037    print_operand function.  */
2038
2039 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2040   ((CODE) == '*' || (CODE) == '+' || (CODE) == '&')
2041
2042 #define PRINT_OPERAND(FILE, X, CODE)  \
2043   print_operand ((FILE), (X), (CODE))
2044
2045 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2046   print_operand_address ((FILE), (ADDR))
2047
2048 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2049 do {                                            \
2050   if (! output_addr_const_extra (FILE, (X)))    \
2051     goto FAIL;                                  \
2052 } while (0);
2053
2054 /* a letter which is not needed by the normal asm syntax, which
2055    we can use for operand syntax in the extended asm */
2056
2057 #define ASM_OPERAND_LETTER '#'
2058 #define RET return ""
2059 #define AT_SP(MODE) (gen_rtx_MEM ((MODE), stack_pointer_rtx))
2060 \f
2061 /* Which processor to schedule for. The cpu attribute defines a list that
2062    mirrors this list, so changes to i386.md must be made at the same time.  */
2063
2064 enum processor_type
2065 {
2066   PROCESSOR_I386,                       /* 80386 */
2067   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2068   PROCESSOR_PENTIUM,
2069   PROCESSOR_PENTIUMPRO,
2070   PROCESSOR_GEODE,
2071   PROCESSOR_K6,
2072   PROCESSOR_ATHLON,
2073   PROCESSOR_PENTIUM4,
2074   PROCESSOR_K8,
2075   PROCESSOR_NOCONA,
2076   PROCESSOR_GENERIC32,
2077   PROCESSOR_GENERIC64,
2078   PROCESSOR_max
2079 };
2080
2081 extern enum processor_type ix86_tune;
2082 extern enum processor_type ix86_arch;
2083
2084 enum fpmath_unit
2085 {
2086   FPMATH_387 = 1,
2087   FPMATH_SSE = 2
2088 };
2089
2090 extern enum fpmath_unit ix86_fpmath;
2091
2092 enum tls_dialect
2093 {
2094   TLS_DIALECT_GNU,
2095   TLS_DIALECT_GNU2,
2096   TLS_DIALECT_SUN
2097 };
2098
2099 extern enum tls_dialect ix86_tls_dialect;
2100
2101 enum cmodel {
2102   CM_32,        /* The traditional 32-bit ABI.  */
2103   CM_SMALL,     /* Assumes all code and data fits in the low 31 bits.  */
2104   CM_KERNEL,    /* Assumes all code and data fits in the high 31 bits.  */
2105   CM_MEDIUM,    /* Assumes code fits in the low 31 bits; data unlimited.  */
2106   CM_LARGE,     /* No assumptions.  */
2107   CM_SMALL_PIC, /* Assumes code+data+got/plt fits in a 31 bit region.  */
2108   CM_MEDIUM_PIC /* Assumes code+got/plt fits in a 31 bit region.  */
2109 };
2110
2111 extern enum cmodel ix86_cmodel;
2112
2113 /* Size of the RED_ZONE area.  */
2114 #define RED_ZONE_SIZE 128
2115 /* Reserved area of the red zone for temporaries.  */
2116 #define RED_ZONE_RESERVE 8
2117
2118 enum asm_dialect {
2119   ASM_ATT,
2120   ASM_INTEL
2121 };
2122
2123 extern enum asm_dialect ix86_asm_dialect;
2124 extern unsigned int ix86_preferred_stack_boundary;
2125 extern int ix86_branch_cost, ix86_section_threshold;
2126
2127 /* Smallest class containing REGNO.  */
2128 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
2129
2130 extern rtx ix86_compare_op0;    /* operand 0 for comparisons */
2131 extern rtx ix86_compare_op1;    /* operand 1 for comparisons */
2132 extern rtx ix86_compare_emitted;
2133 \f
2134 /* To properly truncate FP values into integers, we need to set i387 control
2135    word.  We can't emit proper mode switching code before reload, as spills
2136    generated by reload may truncate values incorrectly, but we still can avoid
2137    redundant computation of new control word by the mode switching pass.
2138    The fldcw instructions are still emitted redundantly, but this is probably
2139    not going to be noticeable problem, as most CPUs do have fast path for
2140    the sequence.
2141
2142    The machinery is to emit simple truncation instructions and split them
2143    before reload to instructions having USEs of two memory locations that
2144    are filled by this code to old and new control word.
2145
2146    Post-reload pass may be later used to eliminate the redundant fildcw if
2147    needed.  */
2148
2149 enum ix86_entity
2150 {
2151   I387_TRUNC = 0,
2152   I387_FLOOR,
2153   I387_CEIL,
2154   I387_MASK_PM,
2155   MAX_386_ENTITIES
2156 };
2157
2158 enum ix86_stack_slot
2159 {
2160   SLOT_TEMP = 0,
2161   SLOT_CW_STORED,
2162   SLOT_CW_TRUNC,
2163   SLOT_CW_FLOOR,
2164   SLOT_CW_CEIL,
2165   SLOT_CW_MASK_PM,
2166   MAX_386_STACK_LOCALS
2167 };
2168
2169 /* Define this macro if the port needs extra instructions inserted
2170    for mode switching in an optimizing compilation.  */
2171
2172 #define OPTIMIZE_MODE_SWITCHING(ENTITY) \
2173    ix86_optimize_mode_switching[(ENTITY)]
2174
2175 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
2176    initializer for an array of integers.  Each initializer element N
2177    refers to an entity that needs mode switching, and specifies the
2178    number of different modes that might need to be set for this
2179    entity.  The position of the initializer in the initializer -
2180    starting counting at zero - determines the integer that is used to
2181    refer to the mode-switched entity in question.  */
2182
2183 #define NUM_MODES_FOR_MODE_SWITCHING \
2184    { I387_CW_ANY, I387_CW_ANY, I387_CW_ANY, I387_CW_ANY }
2185
2186 /* ENTITY is an integer specifying a mode-switched entity.  If
2187    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
2188    return an integer value not larger than the corresponding element
2189    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
2190    must be switched into prior to the execution of INSN. */
2191
2192 #define MODE_NEEDED(ENTITY, I) ix86_mode_needed ((ENTITY), (I))
2193
2194 /* This macro specifies the order in which modes for ENTITY are
2195    processed.  0 is the highest priority.  */
2196
2197 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
2198
2199 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
2200    is the set of hard registers live at the point where the insn(s)
2201    are to be inserted.  */
2202
2203 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
2204   ((MODE) != I387_CW_ANY && (MODE) != I387_CW_UNINITIALIZED             \
2205    ? emit_i387_cw_initialization (MODE), 0                              \
2206    : 0)
2207
2208 \f
2209 /* Avoid renaming of stack registers, as doing so in combination with
2210    scheduling just increases amount of live registers at time and in
2211    the turn amount of fxch instructions needed.
2212
2213    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
2214
2215 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
2216   (! IN_RANGE ((SRC), FIRST_STACK_REG, LAST_STACK_REG))
2217
2218 \f
2219 #define DLL_IMPORT_EXPORT_PREFIX '#'
2220
2221 #define FASTCALL_PREFIX '@'
2222 \f
2223 struct machine_function GTY(())
2224 {
2225   struct stack_local_entry *stack_locals;
2226   const char *some_ld_name;
2227   rtx force_align_arg_pointer;
2228   int save_varrargs_registers;
2229   int accesses_prev_frame;
2230   int optimize_mode_switching[MAX_386_ENTITIES];
2231   /* Set by ix86_compute_frame_layout and used by prologue/epilogue expander to
2232      determine the style used.  */
2233   int use_fast_prologue_epilogue;
2234   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE has been computed
2235      for.  */
2236   int use_fast_prologue_epilogue_nregs;
2237   /* If true, the current function needs the default PIC register, not
2238      an alternate register (on x86) and must not use the red zone (on
2239      x86_64), even if it's a leaf function.  We don't want the
2240      function to be regarded as non-leaf because TLS calls need not
2241      affect register allocation.  This flag is set when a TLS call
2242      instruction is expanded within a function, and never reset, even
2243      if all such instructions are optimized away.  Use the
2244      ix86_current_function_calls_tls_descriptor macro for a better
2245      approximation.  */
2246   int tls_descriptor_call_expanded_p;
2247 };
2248
2249 #define ix86_stack_locals (cfun->machine->stack_locals)
2250 #define ix86_save_varrargs_registers (cfun->machine->save_varrargs_registers)
2251 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
2252 #define ix86_tls_descriptor_calls_expanded_in_cfun \
2253   (cfun->machine->tls_descriptor_call_expanded_p)
2254 /* Since tls_descriptor_call_expanded is not cleared, even if all TLS
2255    calls are optimized away, we try to detect cases in which it was
2256    optimized away.  Since such instructions (use (reg REG_SP)), we can
2257    verify whether there's any such instruction live by testing that
2258    REG_SP is live.  */
2259 #define ix86_current_function_calls_tls_descriptor \
2260   (ix86_tls_descriptor_calls_expanded_in_cfun && regs_ever_live[SP_REG])
2261
2262 /* Control behavior of x86_file_start.  */
2263 #define X86_FILE_START_VERSION_DIRECTIVE false
2264 #define X86_FILE_START_FLTUSED false
2265
2266 /* Flag to mark data that is in the large address area.  */
2267 #define SYMBOL_FLAG_FAR_ADDR            (SYMBOL_FLAG_MACH_DEP << 0)
2268 #define SYMBOL_REF_FAR_ADDR_P(X)        \
2269         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_FAR_ADDR) != 0)
2270 /*
2271 Local variables:
2272 version-control: t
2273 End:
2274 */