OSDN Git Service

2009-11-13 Uros Bizjak <ubizjak@gmail.com>
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009
4    Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 3, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 Under Section 7 of GPL version 3, you are granted additional
19 permissions described in the GCC Runtime Library Exception, version
20 3.1, as published by the Free Software Foundation.
21
22 You should have received a copy of the GNU General Public License and
23 a copy of the GCC Runtime Library Exception along with this program;
24 see the files COPYING3 and COPYING.RUNTIME respectively.  If not, see
25 <http://www.gnu.org/licenses/>.  */
26
27 /* The purpose of this file is to define the characteristics of the i386,
28    independent of assembler syntax or operating system.
29
30    Three other files build on this one to describe a specific assembler syntax:
31    bsd386.h, att386.h, and sun386.h.
32
33    The actual tm.h file for a particular system should include
34    this file, and then the file for the appropriate assembler syntax.
35
36    Many macros that specify assembler syntax are omitted entirely from
37    this file because they really belong in the files for particular
38    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
39    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
40    that start with ASM_ or end in ASM_OP.  */
41
42 /* Redefines for option macros.  */
43
44 #define TARGET_64BIT    OPTION_ISA_64BIT
45 #define TARGET_MMX      OPTION_ISA_MMX
46 #define TARGET_3DNOW    OPTION_ISA_3DNOW
47 #define TARGET_3DNOW_A  OPTION_ISA_3DNOW_A
48 #define TARGET_SSE      OPTION_ISA_SSE
49 #define TARGET_SSE2     OPTION_ISA_SSE2
50 #define TARGET_SSE3     OPTION_ISA_SSE3
51 #define TARGET_SSSE3    OPTION_ISA_SSSE3
52 #define TARGET_SSE4_1   OPTION_ISA_SSE4_1
53 #define TARGET_SSE4_2   OPTION_ISA_SSE4_2
54 #define TARGET_AVX      OPTION_ISA_AVX
55 #define TARGET_FMA      OPTION_ISA_FMA
56 #define TARGET_SSE4A    OPTION_ISA_SSE4A
57 #define TARGET_FMA4     OPTION_ISA_FMA4
58 #define TARGET_XOP      OPTION_ISA_XOP
59 #define TARGET_LWP      OPTION_ISA_LWP
60 #define TARGET_ROUND    OPTION_ISA_ROUND
61 #define TARGET_ABM      OPTION_ISA_ABM
62 #define TARGET_POPCNT   OPTION_ISA_POPCNT
63 #define TARGET_SAHF     OPTION_ISA_SAHF
64 #define TARGET_MOVBE    OPTION_ISA_MOVBE
65 #define TARGET_CRC32    OPTION_ISA_CRC32
66 #define TARGET_AES      OPTION_ISA_AES
67 #define TARGET_PCLMUL   OPTION_ISA_PCLMUL
68 #define TARGET_CMPXCHG16B OPTION_ISA_CX16
69
70
71 /* SSE4.1 defines round instructions */
72 #define OPTION_MASK_ISA_ROUND   OPTION_MASK_ISA_SSE4_1
73 #define OPTION_ISA_ROUND        ((ix86_isa_flags & OPTION_MASK_ISA_ROUND) != 0)
74
75 #include "config/vxworks-dummy.h"
76
77 /* Algorithm to expand string function with.  */
78 enum stringop_alg
79 {
80    no_stringop,
81    libcall,
82    rep_prefix_1_byte,
83    rep_prefix_4_byte,
84    rep_prefix_8_byte,
85    loop_1_byte,
86    loop,
87    unrolled_loop
88 };
89
90 #define NAX_STRINGOP_ALGS 4
91
92 /* Specify what algorithm to use for stringops on known size.
93    When size is unknown, the UNKNOWN_SIZE alg is used.  When size is
94    known at compile time or estimated via feedback, the SIZE array
95    is walked in order until MAX is greater then the estimate (or -1
96    means infinity).  Corresponding ALG is used then.
97    For example initializer:
98     {{256, loop}, {-1, rep_prefix_4_byte}}
99    will use loop for blocks smaller or equal to 256 bytes, rep prefix will
100    be used otherwise.  */
101 struct stringop_algs
102 {
103   const enum stringop_alg unknown_size;
104   const struct stringop_strategy {
105     const int max;
106     const enum stringop_alg alg;
107   } size [NAX_STRINGOP_ALGS];
108 };
109
110 /* Define the specific costs for a given cpu */
111
112 struct processor_costs {
113   const int add;                /* cost of an add instruction */
114   const int lea;                /* cost of a lea instruction */
115   const int shift_var;          /* variable shift costs */
116   const int shift_const;        /* constant shift costs */
117   const int mult_init[5];       /* cost of starting a multiply
118                                    in QImode, HImode, SImode, DImode, TImode*/
119   const int mult_bit;           /* cost of multiply per each bit set */
120   const int divide[5];          /* cost of a divide/mod
121                                    in QImode, HImode, SImode, DImode, TImode*/
122   int movsx;                    /* The cost of movsx operation.  */
123   int movzx;                    /* The cost of movzx operation.  */
124   const int large_insn;         /* insns larger than this cost more */
125   const int move_ratio;         /* The threshold of number of scalar
126                                    memory-to-memory move insns.  */
127   const int movzbl_load;        /* cost of loading using movzbl */
128   const int int_load[3];        /* cost of loading integer registers
129                                    in QImode, HImode and SImode relative
130                                    to reg-reg move (2).  */
131   const int int_store[3];       /* cost of storing integer register
132                                    in QImode, HImode and SImode */
133   const int fp_move;            /* cost of reg,reg fld/fst */
134   const int fp_load[3];         /* cost of loading FP register
135                                    in SFmode, DFmode and XFmode */
136   const int fp_store[3];        /* cost of storing FP register
137                                    in SFmode, DFmode and XFmode */
138   const int mmx_move;           /* cost of moving MMX register.  */
139   const int mmx_load[2];        /* cost of loading MMX register
140                                    in SImode and DImode */
141   const int mmx_store[2];       /* cost of storing MMX register
142                                    in SImode and DImode */
143   const int sse_move;           /* cost of moving SSE register.  */
144   const int sse_load[3];        /* cost of loading SSE register
145                                    in SImode, DImode and TImode*/
146   const int sse_store[3];       /* cost of storing SSE register
147                                    in SImode, DImode and TImode*/
148   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
149                                    integer and vice versa.  */
150   const int l1_cache_size;      /* size of l1 cache, in kilobytes.  */
151   const int l2_cache_size;      /* size of l2 cache, in kilobytes.  */
152   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
153   const int simultaneous_prefetches; /* number of parallel prefetch
154                                    operations.  */
155   const int branch_cost;        /* Default value for BRANCH_COST.  */
156   const int fadd;               /* cost of FADD and FSUB instructions.  */
157   const int fmul;               /* cost of FMUL instruction.  */
158   const int fdiv;               /* cost of FDIV instruction.  */
159   const int fabs;               /* cost of FABS instruction.  */
160   const int fchs;               /* cost of FCHS instruction.  */
161   const int fsqrt;              /* cost of FSQRT instruction.  */
162                                 /* Specify what algorithm
163                                    to use for stringops on unknown size.  */
164   struct stringop_algs memcpy[2], memset[2];
165   const int scalar_stmt_cost;   /* Cost of any scalar operation, excluding
166                                    load and store.  */
167   const int scalar_load_cost;   /* Cost of scalar load.  */
168   const int scalar_store_cost;  /* Cost of scalar store.  */
169   const int vec_stmt_cost;      /* Cost of any vector operation, excluding
170                                    load, store, vector-to-scalar and
171                                    scalar-to-vector operation.  */
172   const int vec_to_scalar_cost;    /* Cost of vect-to-scalar operation.  */
173   const int scalar_to_vec_cost;    /* Cost of scalar-to-vector operation.  */
174   const int vec_align_load_cost;   /* Cost of aligned vector load.  */
175   const int vec_unalign_load_cost; /* Cost of unaligned vector load.  */
176   const int vec_store_cost;        /* Cost of vector store.  */
177   const int cond_taken_branch_cost;    /* Cost of taken branch for vectorizer
178                                           cost model.  */
179   const int cond_not_taken_branch_cost;/* Cost of not taken branch for
180                                           vectorizer cost model.  */
181 };
182
183 extern const struct processor_costs *ix86_cost;
184 extern const struct processor_costs ix86_size_cost;
185
186 #define ix86_cur_cost() \
187   (optimize_insn_for_size_p () ? &ix86_size_cost: ix86_cost)
188
189 /* Macros used in the machine description to test the flags.  */
190
191 /* configure can arrange to make this 2, to force a 486.  */
192
193 #ifndef TARGET_CPU_DEFAULT
194 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_generic
195 #endif
196
197 #ifndef TARGET_FPMATH_DEFAULT
198 #define TARGET_FPMATH_DEFAULT \
199   (TARGET_64BIT && TARGET_SSE ? FPMATH_SSE : FPMATH_387)
200 #endif
201
202 #define TARGET_FLOAT_RETURNS_IN_80387 TARGET_FLOAT_RETURNS
203
204 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
205    compile-time constant.  */
206 #ifdef IN_LIBGCC2
207 #undef TARGET_64BIT
208 #ifdef __x86_64__
209 #define TARGET_64BIT 1
210 #else
211 #define TARGET_64BIT 0
212 #endif
213 #else
214 #ifndef TARGET_BI_ARCH
215 #undef TARGET_64BIT
216 #if TARGET_64BIT_DEFAULT
217 #define TARGET_64BIT 1
218 #else
219 #define TARGET_64BIT 0
220 #endif
221 #endif
222 #endif
223
224 #define HAS_LONG_COND_BRANCH 1
225 #define HAS_LONG_UNCOND_BRANCH 1
226
227 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
228 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
229 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
230 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
231 #define TARGET_GEODE (ix86_tune == PROCESSOR_GEODE)
232 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
233 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
234 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
235 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
236 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
237 #define TARGET_NOCONA (ix86_tune == PROCESSOR_NOCONA)
238 #define TARGET_CORE2 (ix86_tune == PROCESSOR_CORE2)
239 #define TARGET_GENERIC32 (ix86_tune == PROCESSOR_GENERIC32)
240 #define TARGET_GENERIC64 (ix86_tune == PROCESSOR_GENERIC64)
241 #define TARGET_GENERIC (TARGET_GENERIC32 || TARGET_GENERIC64)
242 #define TARGET_AMDFAM10 (ix86_tune == PROCESSOR_AMDFAM10)
243 #define TARGET_ATOM (ix86_tune == PROCESSOR_ATOM)
244
245 /* Feature tests against the various tunings.  */
246 enum ix86_tune_indices {
247   X86_TUNE_USE_LEAVE,
248   X86_TUNE_PUSH_MEMORY,
249   X86_TUNE_ZERO_EXTEND_WITH_AND,
250   X86_TUNE_UNROLL_STRLEN,
251   X86_TUNE_DEEP_BRANCH_PREDICTION,
252   X86_TUNE_BRANCH_PREDICTION_HINTS,
253   X86_TUNE_DOUBLE_WITH_ADD,
254   X86_TUNE_USE_SAHF,
255   X86_TUNE_MOVX,
256   X86_TUNE_PARTIAL_REG_STALL,
257   X86_TUNE_PARTIAL_FLAG_REG_STALL,
258   X86_TUNE_USE_HIMODE_FIOP,
259   X86_TUNE_USE_SIMODE_FIOP,
260   X86_TUNE_USE_MOV0,
261   X86_TUNE_USE_CLTD,
262   X86_TUNE_USE_XCHGB,
263   X86_TUNE_SPLIT_LONG_MOVES,
264   X86_TUNE_READ_MODIFY_WRITE,
265   X86_TUNE_READ_MODIFY,
266   X86_TUNE_PROMOTE_QIMODE,
267   X86_TUNE_FAST_PREFIX,
268   X86_TUNE_SINGLE_STRINGOP,
269   X86_TUNE_QIMODE_MATH,
270   X86_TUNE_HIMODE_MATH,
271   X86_TUNE_PROMOTE_QI_REGS,
272   X86_TUNE_PROMOTE_HI_REGS,
273   X86_TUNE_ADD_ESP_4,
274   X86_TUNE_ADD_ESP_8,
275   X86_TUNE_SUB_ESP_4,
276   X86_TUNE_SUB_ESP_8,
277   X86_TUNE_INTEGER_DFMODE_MOVES,
278   X86_TUNE_PARTIAL_REG_DEPENDENCY,
279   X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY,
280   X86_TUNE_SSE_UNALIGNED_MOVE_OPTIMAL,
281   X86_TUNE_SSE_SPLIT_REGS,
282   X86_TUNE_SSE_TYPELESS_STORES,
283   X86_TUNE_SSE_LOAD0_BY_PXOR,
284   X86_TUNE_MEMORY_MISMATCH_STALL,
285   X86_TUNE_PROLOGUE_USING_MOVE,
286   X86_TUNE_EPILOGUE_USING_MOVE,
287   X86_TUNE_SHIFT1,
288   X86_TUNE_USE_FFREEP,
289   X86_TUNE_INTER_UNIT_MOVES,
290   X86_TUNE_INTER_UNIT_CONVERSIONS,
291   X86_TUNE_FOUR_JUMP_LIMIT,
292   X86_TUNE_SCHEDULE,
293   X86_TUNE_USE_BT,
294   X86_TUNE_USE_INCDEC,
295   X86_TUNE_PAD_RETURNS,
296   X86_TUNE_EXT_80387_CONSTANTS,
297   X86_TUNE_SHORTEN_X87_SSE,
298   X86_TUNE_AVOID_VECTOR_DECODE,
299   X86_TUNE_PROMOTE_HIMODE_IMUL,
300   X86_TUNE_SLOW_IMUL_IMM32_MEM,
301   X86_TUNE_SLOW_IMUL_IMM8,
302   X86_TUNE_MOVE_M1_VIA_OR,
303   X86_TUNE_NOT_UNPAIRABLE,
304   X86_TUNE_NOT_VECTORMODE,
305   X86_TUNE_USE_VECTOR_FP_CONVERTS,
306   X86_TUNE_USE_VECTOR_CONVERTS,
307   X86_TUNE_FUSE_CMP_AND_BRANCH,
308   X86_TUNE_OPT_AGU,
309
310   X86_TUNE_LAST
311 };
312
313 extern unsigned char ix86_tune_features[X86_TUNE_LAST];
314
315 #define TARGET_USE_LEAVE        ix86_tune_features[X86_TUNE_USE_LEAVE]
316 #define TARGET_PUSH_MEMORY      ix86_tune_features[X86_TUNE_PUSH_MEMORY]
317 #define TARGET_ZERO_EXTEND_WITH_AND \
318         ix86_tune_features[X86_TUNE_ZERO_EXTEND_WITH_AND]
319 #define TARGET_UNROLL_STRLEN    ix86_tune_features[X86_TUNE_UNROLL_STRLEN]
320 #define TARGET_DEEP_BRANCH_PREDICTION \
321         ix86_tune_features[X86_TUNE_DEEP_BRANCH_PREDICTION]
322 #define TARGET_BRANCH_PREDICTION_HINTS \
323         ix86_tune_features[X86_TUNE_BRANCH_PREDICTION_HINTS]
324 #define TARGET_DOUBLE_WITH_ADD  ix86_tune_features[X86_TUNE_DOUBLE_WITH_ADD]
325 #define TARGET_USE_SAHF         ix86_tune_features[X86_TUNE_USE_SAHF]
326 #define TARGET_MOVX             ix86_tune_features[X86_TUNE_MOVX]
327 #define TARGET_PARTIAL_REG_STALL ix86_tune_features[X86_TUNE_PARTIAL_REG_STALL]
328 #define TARGET_PARTIAL_FLAG_REG_STALL \
329         ix86_tune_features[X86_TUNE_PARTIAL_FLAG_REG_STALL]
330 #define TARGET_USE_HIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_HIMODE_FIOP]
331 #define TARGET_USE_SIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_SIMODE_FIOP]
332 #define TARGET_USE_MOV0         ix86_tune_features[X86_TUNE_USE_MOV0]
333 #define TARGET_USE_CLTD         ix86_tune_features[X86_TUNE_USE_CLTD]
334 #define TARGET_USE_XCHGB        ix86_tune_features[X86_TUNE_USE_XCHGB]
335 #define TARGET_SPLIT_LONG_MOVES ix86_tune_features[X86_TUNE_SPLIT_LONG_MOVES]
336 #define TARGET_READ_MODIFY_WRITE ix86_tune_features[X86_TUNE_READ_MODIFY_WRITE]
337 #define TARGET_READ_MODIFY      ix86_tune_features[X86_TUNE_READ_MODIFY]
338 #define TARGET_PROMOTE_QImode   ix86_tune_features[X86_TUNE_PROMOTE_QIMODE]
339 #define TARGET_FAST_PREFIX      ix86_tune_features[X86_TUNE_FAST_PREFIX]
340 #define TARGET_SINGLE_STRINGOP  ix86_tune_features[X86_TUNE_SINGLE_STRINGOP]
341 #define TARGET_QIMODE_MATH      ix86_tune_features[X86_TUNE_QIMODE_MATH]
342 #define TARGET_HIMODE_MATH      ix86_tune_features[X86_TUNE_HIMODE_MATH]
343 #define TARGET_PROMOTE_QI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_QI_REGS]
344 #define TARGET_PROMOTE_HI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_HI_REGS]
345 #define TARGET_ADD_ESP_4        ix86_tune_features[X86_TUNE_ADD_ESP_4]
346 #define TARGET_ADD_ESP_8        ix86_tune_features[X86_TUNE_ADD_ESP_8]
347 #define TARGET_SUB_ESP_4        ix86_tune_features[X86_TUNE_SUB_ESP_4]
348 #define TARGET_SUB_ESP_8        ix86_tune_features[X86_TUNE_SUB_ESP_8]
349 #define TARGET_INTEGER_DFMODE_MOVES \
350         ix86_tune_features[X86_TUNE_INTEGER_DFMODE_MOVES]
351 #define TARGET_PARTIAL_REG_DEPENDENCY \
352         ix86_tune_features[X86_TUNE_PARTIAL_REG_DEPENDENCY]
353 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY \
354         ix86_tune_features[X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY]
355 #define TARGET_SSE_UNALIGNED_MOVE_OPTIMAL \
356         ix86_tune_features[X86_TUNE_SSE_UNALIGNED_MOVE_OPTIMAL]
357 #define TARGET_SSE_SPLIT_REGS   ix86_tune_features[X86_TUNE_SSE_SPLIT_REGS]
358 #define TARGET_SSE_TYPELESS_STORES \
359         ix86_tune_features[X86_TUNE_SSE_TYPELESS_STORES]
360 #define TARGET_SSE_LOAD0_BY_PXOR ix86_tune_features[X86_TUNE_SSE_LOAD0_BY_PXOR]
361 #define TARGET_MEMORY_MISMATCH_STALL \
362         ix86_tune_features[X86_TUNE_MEMORY_MISMATCH_STALL]
363 #define TARGET_PROLOGUE_USING_MOVE \
364         ix86_tune_features[X86_TUNE_PROLOGUE_USING_MOVE]
365 #define TARGET_EPILOGUE_USING_MOVE \
366         ix86_tune_features[X86_TUNE_EPILOGUE_USING_MOVE]
367 #define TARGET_SHIFT1           ix86_tune_features[X86_TUNE_SHIFT1]
368 #define TARGET_USE_FFREEP       ix86_tune_features[X86_TUNE_USE_FFREEP]
369 #define TARGET_INTER_UNIT_MOVES ix86_tune_features[X86_TUNE_INTER_UNIT_MOVES]
370 #define TARGET_INTER_UNIT_CONVERSIONS\
371         ix86_tune_features[X86_TUNE_INTER_UNIT_CONVERSIONS]
372 #define TARGET_FOUR_JUMP_LIMIT  ix86_tune_features[X86_TUNE_FOUR_JUMP_LIMIT]
373 #define TARGET_SCHEDULE         ix86_tune_features[X86_TUNE_SCHEDULE]
374 #define TARGET_USE_BT           ix86_tune_features[X86_TUNE_USE_BT]
375 #define TARGET_USE_INCDEC       ix86_tune_features[X86_TUNE_USE_INCDEC]
376 #define TARGET_PAD_RETURNS      ix86_tune_features[X86_TUNE_PAD_RETURNS]
377 #define TARGET_EXT_80387_CONSTANTS \
378         ix86_tune_features[X86_TUNE_EXT_80387_CONSTANTS]
379 #define TARGET_SHORTEN_X87_SSE  ix86_tune_features[X86_TUNE_SHORTEN_X87_SSE]
380 #define TARGET_AVOID_VECTOR_DECODE \
381         ix86_tune_features[X86_TUNE_AVOID_VECTOR_DECODE]
382 #define TARGET_TUNE_PROMOTE_HIMODE_IMUL \
383         ix86_tune_features[X86_TUNE_PROMOTE_HIMODE_IMUL]
384 #define TARGET_SLOW_IMUL_IMM32_MEM \
385         ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM32_MEM]
386 #define TARGET_SLOW_IMUL_IMM8   ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM8]
387 #define TARGET_MOVE_M1_VIA_OR   ix86_tune_features[X86_TUNE_MOVE_M1_VIA_OR]
388 #define TARGET_NOT_UNPAIRABLE   ix86_tune_features[X86_TUNE_NOT_UNPAIRABLE]
389 #define TARGET_NOT_VECTORMODE   ix86_tune_features[X86_TUNE_NOT_VECTORMODE]
390 #define TARGET_USE_VECTOR_FP_CONVERTS \
391         ix86_tune_features[X86_TUNE_USE_VECTOR_FP_CONVERTS]
392 #define TARGET_USE_VECTOR_CONVERTS \
393         ix86_tune_features[X86_TUNE_USE_VECTOR_CONVERTS]
394 #define TARGET_FUSE_CMP_AND_BRANCH \
395         ix86_tune_features[X86_TUNE_FUSE_CMP_AND_BRANCH]
396 #define TARGET_OPT_AGU ix86_tune_features[X86_TUNE_OPT_AGU]
397
398 /* Feature tests against the various architecture variations.  */
399 enum ix86_arch_indices {
400   X86_ARCH_CMOVE,               /* || TARGET_SSE */
401   X86_ARCH_CMPXCHG,
402   X86_ARCH_CMPXCHG8B,
403   X86_ARCH_XADD,
404   X86_ARCH_BSWAP,
405
406   X86_ARCH_LAST
407 };
408
409 extern unsigned char ix86_arch_features[X86_ARCH_LAST];
410
411 #define TARGET_CMOVE            ix86_arch_features[X86_ARCH_CMOVE]
412 #define TARGET_CMPXCHG          ix86_arch_features[X86_ARCH_CMPXCHG]
413 #define TARGET_CMPXCHG8B        ix86_arch_features[X86_ARCH_CMPXCHG8B]
414 #define TARGET_XADD             ix86_arch_features[X86_ARCH_XADD]
415 #define TARGET_BSWAP            ix86_arch_features[X86_ARCH_BSWAP]
416
417 #define TARGET_FISTTP           (TARGET_SSE3 && TARGET_80387)
418
419 extern int x86_prefetch_sse;
420
421 #define TARGET_PREFETCH_SSE     x86_prefetch_sse
422
423 #define ASSEMBLER_DIALECT       (ix86_asm_dialect)
424
425 #define TARGET_SSE_MATH         ((ix86_fpmath & FPMATH_SSE) != 0)
426 #define TARGET_MIX_SSE_I387 \
427  ((ix86_fpmath & (FPMATH_SSE | FPMATH_387)) == (FPMATH_SSE | FPMATH_387))
428
429 #define TARGET_GNU_TLS          (ix86_tls_dialect == TLS_DIALECT_GNU)
430 #define TARGET_GNU2_TLS         (ix86_tls_dialect == TLS_DIALECT_GNU2)
431 #define TARGET_ANY_GNU_TLS      (TARGET_GNU_TLS || TARGET_GNU2_TLS)
432 #define TARGET_SUN_TLS          (ix86_tls_dialect == TLS_DIALECT_SUN)
433
434 extern int ix86_isa_flags;
435
436 #ifndef TARGET_64BIT_DEFAULT
437 #define TARGET_64BIT_DEFAULT 0
438 #endif
439 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
440 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
441 #endif
442
443 /* Fence to use after loop using storent.  */
444
445 extern tree x86_mfence;
446 #define FENCE_FOLLOWING_MOVNT x86_mfence
447
448 /* Once GDB has been enhanced to deal with functions without frame
449    pointers, we can change this to allow for elimination of
450    the frame pointer in leaf functions.  */
451 #define TARGET_DEFAULT 0
452
453 /* Extra bits to force.  */
454 #define TARGET_SUBTARGET_DEFAULT 0
455 #define TARGET_SUBTARGET_ISA_DEFAULT 0
456
457 /* Extra bits to force on w/ 32-bit mode.  */
458 #define TARGET_SUBTARGET32_DEFAULT 0
459 #define TARGET_SUBTARGET32_ISA_DEFAULT 0
460
461 /* Extra bits to force on w/ 64-bit mode.  */
462 #define TARGET_SUBTARGET64_DEFAULT 0
463 #define TARGET_SUBTARGET64_ISA_DEFAULT 0
464
465 /* This is not really a target flag, but is done this way so that
466    it's analogous to similar code for Mach-O on PowerPC.  darwin.h
467    redefines this to 1.  */
468 #define TARGET_MACHO 0
469
470 /* Likewise, for the Windows 64-bit ABI.  */
471 #define TARGET_64BIT_MS_ABI (TARGET_64BIT && ix86_cfun_abi () == MS_ABI)
472
473 /* Available call abi.  */
474 enum calling_abi
475 {
476   SYSV_ABI = 0,
477   MS_ABI = 1
478 };
479
480 /* The abi used by target.  */
481 extern enum calling_abi ix86_abi;
482
483 /* The default abi used by target.  */
484 #define DEFAULT_ABI SYSV_ABI
485
486 /* Subtargets may reset this to 1 in order to enable 96-bit long double
487    with the rounding mode forced to 53 bits.  */
488 #define TARGET_96_ROUND_53_LONG_DOUBLE 0
489
490 /* Sometimes certain combinations of command options do not make
491    sense on a particular target machine.  You can define a macro
492    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
493    defined, is executed once just after all the command options have
494    been parsed.
495
496    Don't use this macro to turn on various extra optimizations for
497    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
498
499 #define OVERRIDE_OPTIONS override_options (true)
500
501 /* Define this to change the optimizations performed by default.  */
502 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE) \
503   optimization_options ((LEVEL), (SIZE))
504
505 /* -march=native handling only makes sense with compiler running on
506    an x86 or x86_64 chip.  If changing this condition, also change
507    the condition in driver-i386.c.  */
508 #if defined(__i386__) || defined(__x86_64__)
509 /* In driver-i386.c.  */
510 extern const char *host_detect_local_cpu (int argc, const char **argv);
511 #define EXTRA_SPEC_FUNCTIONS \
512   { "local_cpu_detect", host_detect_local_cpu },
513 #define HAVE_LOCAL_CPU_DETECT
514 #endif
515
516 #if TARGET_64BIT_DEFAULT
517 #define OPT_ARCH64 "!m32"
518 #define OPT_ARCH32 "m32"
519 #else
520 #define OPT_ARCH64 "m64"
521 #define OPT_ARCH32 "!m64"
522 #endif
523
524 /* Support for configure-time defaults of some command line options.
525    The order here is important so that -march doesn't squash the
526    tune or cpu values.  */
527 #define OPTION_DEFAULT_SPECS                                       \
528   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
529   {"tune_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
530   {"tune_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
531   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" },  \
532   {"cpu_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
533   {"cpu_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
534   {"arch", "%{!march=*:-march=%(VALUE)}"},                         \
535   {"arch_32", "%{" OPT_ARCH32 ":%{!march=*:-march=%(VALUE)}}"},    \
536   {"arch_64", "%{" OPT_ARCH64 ":%{!march=*:-march=%(VALUE)}}"},
537
538 /* Specs for the compiler proper */
539
540 #ifndef CC1_CPU_SPEC
541 #define CC1_CPU_SPEC_1 "\
542 %{mcpu=*:-mtune=%* \
543 %n`-mcpu=' is deprecated. Use `-mtune=' or '-march=' instead.\n} \
544 %<mcpu=* \
545 %{mintel-syntax:-masm=intel \
546 %n`-mintel-syntax' is deprecated. Use `-masm=intel' instead.\n} \
547 %{msse5:-mavx \
548 %n'-msse5' was removed.\n} \
549 %{mfused-madd:-mavx \
550 %n'-mfused-madd' was removed.\n} \
551 %{mno-intel-syntax:-masm=att \
552 %n`-mno-intel-syntax' is deprecated. Use `-masm=att' instead.\n}"
553
554 #ifndef HAVE_LOCAL_CPU_DETECT
555 #define CC1_CPU_SPEC CC1_CPU_SPEC_1
556 #else
557 #define CC1_CPU_SPEC CC1_CPU_SPEC_1 \
558 "%{march=native:%<march=native %:local_cpu_detect(arch) \
559   %{!mtune=*:%<mtune=native %:local_cpu_detect(tune)}} \
560 %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
561 #endif
562 #endif
563 \f
564 /* Target CPU builtins.  */
565 #define TARGET_CPU_CPP_BUILTINS() ix86_target_macros ()
566
567 /* Target Pragmas.  */
568 #define REGISTER_TARGET_PRAGMAS() ix86_register_pragmas ()
569
570 enum target_cpu_default
571 {
572   TARGET_CPU_DEFAULT_generic = 0,
573
574   TARGET_CPU_DEFAULT_i386,
575   TARGET_CPU_DEFAULT_i486,
576   TARGET_CPU_DEFAULT_pentium,
577   TARGET_CPU_DEFAULT_pentium_mmx,
578   TARGET_CPU_DEFAULT_pentiumpro,
579   TARGET_CPU_DEFAULT_pentium2,
580   TARGET_CPU_DEFAULT_pentium3,
581   TARGET_CPU_DEFAULT_pentium4,
582   TARGET_CPU_DEFAULT_pentium_m,
583   TARGET_CPU_DEFAULT_prescott,
584   TARGET_CPU_DEFAULT_nocona,
585   TARGET_CPU_DEFAULT_core2,
586   TARGET_CPU_DEFAULT_atom,
587
588   TARGET_CPU_DEFAULT_geode,
589   TARGET_CPU_DEFAULT_k6,
590   TARGET_CPU_DEFAULT_k6_2,
591   TARGET_CPU_DEFAULT_k6_3,
592   TARGET_CPU_DEFAULT_athlon,
593   TARGET_CPU_DEFAULT_athlon_sse,
594   TARGET_CPU_DEFAULT_k8,
595   TARGET_CPU_DEFAULT_amdfam10,
596
597   TARGET_CPU_DEFAULT_max
598 };
599
600 #ifndef CC1_SPEC
601 #define CC1_SPEC "%(cc1_cpu) "
602 #endif
603
604 /* This macro defines names of additional specifications to put in the
605    specs that can be used in various specifications like CC1_SPEC.  Its
606    definition is an initializer with a subgrouping for each command option.
607
608    Each subgrouping contains a string constant, that defines the
609    specification name, and a string constant that used by the GCC driver
610    program.
611
612    Do not define this macro if it does not need to do anything.  */
613
614 #ifndef SUBTARGET_EXTRA_SPECS
615 #define SUBTARGET_EXTRA_SPECS
616 #endif
617
618 #define EXTRA_SPECS                                                     \
619   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
620   SUBTARGET_EXTRA_SPECS
621 \f
622
623 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
624    FPU, assume that the fpcw is set to extended precision; when using
625    only SSE, rounding is correct; when using both SSE and the FPU,
626    the rounding precision is indeterminate, since either may be chosen
627    apparently at random.  */
628 #define TARGET_FLT_EVAL_METHOD \
629   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
630
631 /* Whether to allow x87 floating-point arithmetic on MODE (one of
632    SFmode, DFmode and XFmode) in the current excess precision
633    configuration.  */
634 #define X87_ENABLE_ARITH(MODE) \
635   (flag_excess_precision == EXCESS_PRECISION_FAST || (MODE) == XFmode)
636
637 /* Likewise, whether to allow direct conversions from integer mode
638    IMODE (HImode, SImode or DImode) to MODE.  */
639 #define X87_ENABLE_FLOAT(MODE, IMODE)                   \
640   (flag_excess_precision == EXCESS_PRECISION_FAST       \
641    || (MODE) == XFmode                                  \
642    || ((MODE) == DFmode && (IMODE) == SImode)           \
643    || (IMODE) == HImode)
644
645 /* target machine storage layout */
646
647 #define SHORT_TYPE_SIZE 16
648 #define INT_TYPE_SIZE 32
649 #define FLOAT_TYPE_SIZE 32
650 #define LONG_TYPE_SIZE BITS_PER_WORD
651 #define DOUBLE_TYPE_SIZE 64
652 #define LONG_LONG_TYPE_SIZE 64
653 #define LONG_DOUBLE_TYPE_SIZE 80
654
655 #define WIDEST_HARDWARE_FP_SIZE LONG_DOUBLE_TYPE_SIZE
656
657 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
658 #define MAX_BITS_PER_WORD 64
659 #else
660 #define MAX_BITS_PER_WORD 32
661 #endif
662
663 /* Define this if most significant byte of a word is the lowest numbered.  */
664 /* That is true on the 80386.  */
665
666 #define BITS_BIG_ENDIAN 0
667
668 /* Define this if most significant byte of a word is the lowest numbered.  */
669 /* That is not true on the 80386.  */
670 #define BYTES_BIG_ENDIAN 0
671
672 /* Define this if most significant word of a multiword number is the lowest
673    numbered.  */
674 /* Not true for 80386 */
675 #define WORDS_BIG_ENDIAN 0
676
677 /* Width of a word, in units (bytes).  */
678 #define UNITS_PER_WORD          (TARGET_64BIT ? 8 : 4)
679 #ifdef IN_LIBGCC2
680 #define MIN_UNITS_PER_WORD      (TARGET_64BIT ? 8 : 4)
681 #else
682 #define MIN_UNITS_PER_WORD      4
683 #endif
684
685 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
686 #define PARM_BOUNDARY BITS_PER_WORD
687
688 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
689 #define STACK_BOUNDARY \
690  (TARGET_64BIT && ix86_abi == MS_ABI ? 128 : BITS_PER_WORD)
691
692 /* Stack boundary of the main function guaranteed by OS.  */
693 #define MAIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
694
695 /* Minimum stack boundary.  */
696 #define MIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
697
698 /* Boundary (in *bits*) on which the stack pointer prefers to be
699    aligned; the compiler cannot rely on having this alignment.  */
700 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
701
702 /* It should be MIN_STACK_BOUNDARY.  But we set it to 128 bits for
703    both 32bit and 64bit, to support codes that need 128 bit stack
704    alignment for SSE instructions, but can't realign the stack.  */
705 #define PREFERRED_STACK_BOUNDARY_DEFAULT 128
706
707 /* 1 if -mstackrealign should be turned on by default.  It will
708    generate an alternate prologue and epilogue that realigns the
709    runtime stack if nessary.  This supports mixing codes that keep a
710    4-byte aligned stack, as specified by i386 psABI, with codes that
711    need a 16-byte aligned stack, as required by SSE instructions.  */
712 #define STACK_REALIGN_DEFAULT 0
713
714 /* Boundary (in *bits*) on which the incoming stack is aligned.  */
715 #define INCOMING_STACK_BOUNDARY ix86_incoming_stack_boundary
716
717 /* Target OS keeps a vector-aligned (128-bit, 16-byte) stack.  This is
718    mandatory for the 64-bit ABI, and may or may not be true for other
719    operating systems.  */
720 #define TARGET_KEEPS_VECTOR_ALIGNED_STACK TARGET_64BIT
721
722 /* Minimum allocation boundary for the code of a function.  */
723 #define FUNCTION_BOUNDARY 8
724
725 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
726 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
727
728 /* Alignment of field after `int : 0' in a structure.  */
729
730 #define EMPTY_FIELD_BOUNDARY BITS_PER_WORD
731
732 /* Minimum size in bits of the largest boundary to which any
733    and all fundamental data types supported by the hardware
734    might need to be aligned. No data type wants to be aligned
735    rounder than this.
736
737    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
738    and Pentium Pro XFmode values at 128 bit boundaries.  */
739
740 #define BIGGEST_ALIGNMENT (TARGET_AVX ? 256: 128)
741
742 /* Maximum stack alignment.  */
743 #define MAX_STACK_ALIGNMENT MAX_OFILE_ALIGNMENT
744
745 /* Alignment value for attribute ((aligned)).  It is a constant since
746    it is the part of the ABI.  We shouldn't change it with -mavx.  */
747 #define ATTRIBUTE_ALIGNED_VALUE 128
748
749 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
750 #define ALIGN_MODE_128(MODE) \
751  ((MODE) == XFmode || SSE_REG_MODE_P (MODE))
752
753 /* The published ABIs say that doubles should be aligned on word
754    boundaries, so lower the alignment for structure fields unless
755    -malign-double is set.  */
756
757 /* ??? Blah -- this macro is used directly by libobjc.  Since it
758    supports no vector modes, cut out the complexity and fall back
759    on BIGGEST_FIELD_ALIGNMENT.  */
760 #ifdef IN_TARGET_LIBS
761 #ifdef __x86_64__
762 #define BIGGEST_FIELD_ALIGNMENT 128
763 #else
764 #define BIGGEST_FIELD_ALIGNMENT 32
765 #endif
766 #else
767 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
768    x86_field_alignment (FIELD, COMPUTED)
769 #endif
770
771 /* If defined, a C expression to compute the alignment given to a
772    constant that is being placed in memory.  EXP is the constant
773    and ALIGN is the alignment that the object would ordinarily have.
774    The value of this macro is used instead of that alignment to align
775    the object.
776
777    If this macro is not defined, then ALIGN is used.
778
779    The typical use of this macro is to increase alignment for string
780    constants to be word aligned so that `strcpy' calls that copy
781    constants can be done inline.  */
782
783 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
784
785 /* If defined, a C expression to compute the alignment for a static
786    variable.  TYPE is the data type, and ALIGN is the alignment that
787    the object would ordinarily have.  The value of this macro is used
788    instead of that alignment to align the object.
789
790    If this macro is not defined, then ALIGN is used.
791
792    One use of this macro is to increase alignment of medium-size
793    data to make it all fit in fewer cache lines.  Another is to
794    cause character arrays to be word-aligned so that `strcpy' calls
795    that copy constants to character arrays can be done inline.  */
796
797 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
798
799 /* If defined, a C expression to compute the alignment for a local
800    variable.  TYPE is the data type, and ALIGN is the alignment that
801    the object would ordinarily have.  The value of this macro is used
802    instead of that alignment to align the object.
803
804    If this macro is not defined, then ALIGN is used.
805
806    One use of this macro is to increase alignment of medium-size
807    data to make it all fit in fewer cache lines.  */
808
809 #define LOCAL_ALIGNMENT(TYPE, ALIGN) \
810   ix86_local_alignment ((TYPE), VOIDmode, (ALIGN))
811
812 /* If defined, a C expression to compute the alignment for stack slot.
813    TYPE is the data type, MODE is the widest mode available, and ALIGN
814    is the alignment that the slot would ordinarily have.  The value of
815    this macro is used instead of that alignment to align the slot.
816
817    If this macro is not defined, then ALIGN is used when TYPE is NULL,
818    Otherwise, LOCAL_ALIGNMENT will be used.
819
820    One use of this macro is to set alignment of stack slot to the
821    maximum alignment of all possible modes which the slot may have.  */
822
823 #define STACK_SLOT_ALIGNMENT(TYPE, MODE, ALIGN) \
824   ix86_local_alignment ((TYPE), (MODE), (ALIGN))
825
826 /* If defined, a C expression to compute the alignment for a local
827    variable DECL.
828
829    If this macro is not defined, then
830    LOCAL_ALIGNMENT (TREE_TYPE (DECL), DECL_ALIGN (DECL)) will be used.
831
832    One use of this macro is to increase alignment of medium-size
833    data to make it all fit in fewer cache lines.  */
834
835 #define LOCAL_DECL_ALIGNMENT(DECL) \
836   ix86_local_alignment ((DECL), VOIDmode, DECL_ALIGN (DECL))
837
838 /* If defined, a C expression to compute the minimum required alignment
839    for dynamic stack realignment purposes for EXP (a TYPE or DECL),
840    MODE, assuming normal alignment ALIGN.
841
842    If this macro is not defined, then (ALIGN) will be used.  */
843
844 #define MINIMUM_ALIGNMENT(EXP, MODE, ALIGN) \
845   ix86_minimum_alignment (EXP, MODE, ALIGN)
846
847
848 /* If defined, a C expression that gives the alignment boundary, in
849    bits, of an argument with the specified mode and type.  If it is
850    not defined, `PARM_BOUNDARY' is used for all arguments.  */
851
852 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
853   ix86_function_arg_boundary ((MODE), (TYPE))
854
855 /* Set this nonzero if move instructions will actually fail to work
856    when given unaligned data.  */
857 #define STRICT_ALIGNMENT 0
858
859 /* If bit field type is int, don't let it cross an int,
860    and give entire struct the alignment of an int.  */
861 /* Required on the 386 since it doesn't have bit-field insns.  */
862 #define PCC_BITFIELD_TYPE_MATTERS 1
863 \f
864 /* Standard register usage.  */
865
866 /* This processor has special stack-like registers.  See reg-stack.c
867    for details.  */
868
869 #define STACK_REGS
870
871 #define IS_STACK_MODE(MODE)                                     \
872   (((MODE) == SFmode && (!TARGET_SSE || !TARGET_SSE_MATH))      \
873    || ((MODE) == DFmode && (!TARGET_SSE2 || !TARGET_SSE_MATH))  \
874    || (MODE) == XFmode)
875
876 /* Cover class containing the stack registers.  */
877 #define STACK_REG_COVER_CLASS FLOAT_REGS
878
879 /* Number of actual hardware registers.
880    The hardware registers are assigned numbers for the compiler
881    from 0 to just below FIRST_PSEUDO_REGISTER.
882    All registers that the compiler knows about must be given numbers,
883    even those that are not normally considered general registers.
884
885    In the 80386 we give the 8 general purpose registers the numbers 0-7.
886    We number the floating point registers 8-15.
887    Note that registers 0-7 can be accessed as a  short or int,
888    while only 0-3 may be used with byte `mov' instructions.
889
890    Reg 16 does not correspond to any hardware register, but instead
891    appears in the RTL as an argument pointer prior to reload, and is
892    eliminated during reloading in favor of either the stack or frame
893    pointer.  */
894
895 #define FIRST_PSEUDO_REGISTER 53
896
897 /* Number of hardware registers that go into the DWARF-2 unwind info.
898    If not defined, equals FIRST_PSEUDO_REGISTER.  */
899
900 #define DWARF_FRAME_REGISTERS 17
901
902 /* 1 for registers that have pervasive standard uses
903    and are not available for the register allocator.
904    On the 80386, the stack pointer is such, as is the arg pointer.
905
906    The value is zero if the register is not fixed on either 32 or
907    64 bit targets, one if the register if fixed on both 32 and 64
908    bit targets, two if it is only fixed on 32bit targets and three
909    if its only fixed on 64bit targets.
910    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
911  */
912 #define FIXED_REGISTERS                                         \
913 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
914 {  0, 0, 0, 0, 0, 0, 0, 1, 0,  0,  0,  0,  0,  0,  0,  0,       \
915 /*arg,flags,fpsr,fpcr,frame*/                                   \
916     1,    1,   1,   1,    1,                                    \
917 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
918      0,   0,   0,   0,   0,   0,   0,   0,                      \
919 /* mm0, mm1, mm2, mm3, mm4, mm5, mm6, mm7*/                     \
920      0,   0,   0,   0,   0,   0,   0,   0,                      \
921 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
922      2,   2,   2,   2,   2,   2,   2,   2,                      \
923 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
924      2,   2,    2,    2,    2,    2,    2,    2 }
925
926
927 /* 1 for registers not available across function calls.
928    These must include the FIXED_REGISTERS and also any
929    registers that can be used without being saved.
930    The latter must include the registers where values are returned
931    and the register where structure-value addresses are passed.
932    Aside from that, you can include as many other registers as you like.
933
934    The value is zero if the register is not call used on either 32 or
935    64 bit targets, one if the register if call used on both 32 and 64
936    bit targets, two if it is only call used on 32bit targets and three
937    if its only call used on 64bit targets.
938    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
939 */
940 #define CALL_USED_REGISTERS                                     \
941 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
942 {  1, 1, 1, 0, 3, 3, 0, 1, 1,  1,  1,  1,  1,  1,  1,  1,       \
943 /*arg,flags,fpsr,fpcr,frame*/                                   \
944     1,   1,    1,   1,    1,                                    \
945 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
946      1,   1,   1,   1,   1,   1,   1,   1,                      \
947 /* mm0, mm1, mm2, mm3, mm4, mm5, mm6, mm7*/                     \
948      1,   1,   1,   1,   1,   1,   1,   1,                      \
949 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
950      1,   1,   1,   1,   2,   2,   2,   2,                      \
951 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
952      1,   1,    1,    1,    1,    1,    1,    1 }
953
954 /* Order in which to allocate registers.  Each register must be
955    listed once, even those in FIXED_REGISTERS.  List frame pointer
956    late and fixed registers last.  Note that, in general, we prefer
957    registers listed in CALL_USED_REGISTERS, keeping the others
958    available for storage of persistent values.
959
960    The ORDER_REGS_FOR_LOCAL_ALLOC actually overwrite the order,
961    so this is just empty initializer for array.  */
962
963 #define REG_ALLOC_ORDER                                         \
964 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
965    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
966    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
967    48, 49, 50, 51, 52 }
968
969 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
970    to be rearranged based on a particular function.  When using sse math,
971    we want to allocate SSE before x87 registers and vice versa.  */
972
973 #define ORDER_REGS_FOR_LOCAL_ALLOC x86_order_regs_for_local_alloc ()
974
975
976 #define OVERRIDE_ABI_FORMAT(FNDECL) ix86_call_abi_override (FNDECL)
977
978 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
979 #define CONDITIONAL_REGISTER_USAGE  ix86_conditional_register_usage ()
980
981 /* Return number of consecutive hard regs needed starting at reg REGNO
982    to hold something of mode MODE.
983    This is ordinarily the length in words of a value of mode MODE
984    but can be less for certain modes in special long registers.
985
986    Actually there are no two word move instructions for consecutive
987    registers.  And only registers 0-3 may have mov byte instructions
988    applied to them.
989    */
990
991 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
992   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
993    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
994    : ((MODE) == XFmode                                                  \
995       ? (TARGET_64BIT ? 2 : 3)                                          \
996       : (MODE) == XCmode                                                \
997       ? (TARGET_64BIT ? 4 : 6)                                          \
998       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
999
1000 #define HARD_REGNO_NREGS_HAS_PADDING(REGNO, MODE)                       \
1001   ((TARGET_128BIT_LONG_DOUBLE && !TARGET_64BIT)                         \
1002    ? (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)  \
1003       ? 0                                                               \
1004       : ((MODE) == XFmode || (MODE) == XCmode))                         \
1005    : 0)
1006
1007 #define HARD_REGNO_NREGS_WITH_PADDING(REGNO, MODE) ((MODE) == XFmode ? 4 : 8)
1008
1009 #define VALID_AVX256_REG_MODE(MODE)                                     \
1010   ((MODE) == V32QImode || (MODE) == V16HImode || (MODE) == V8SImode     \
1011    || (MODE) == V4DImode || (MODE) == V8SFmode || (MODE) == V4DFmode)
1012
1013 #define VALID_SSE2_REG_MODE(MODE)                                       \
1014   ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode      \
1015    || (MODE) == V2DImode || (MODE) == DFmode)
1016
1017 #define VALID_SSE_REG_MODE(MODE)                                        \
1018   ((MODE) == TImode || (MODE) == V4SFmode || (MODE) == V4SImode         \
1019    || (MODE) == SFmode || (MODE) == TFmode)
1020
1021 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
1022   ((MODE) == V2SFmode || (MODE) == SFmode)
1023
1024 #define VALID_MMX_REG_MODE(MODE)                                        \
1025   ((MODE == V1DImode) || (MODE) == DImode                               \
1026    || (MODE) == V2SImode || (MODE) == SImode                            \
1027    || (MODE) == V4HImode || (MODE) == V8QImode)
1028
1029 /* ??? No autovectorization into MMX or 3DNOW until we can reliably
1030    place emms and femms instructions.
1031    FIXME: AVX has 32byte floating point vector operations and 16byte
1032    integer vector operations.  But vectorizer doesn't support
1033    different sizes for integer and floating point vectors.  We limit
1034    vector size to 16byte.  */
1035 #define UNITS_PER_SIMD_WORD(MODE)                                       \
1036   (TARGET_AVX ? (((MODE) == DFmode || (MODE) == SFmode) ? 16 : 16)      \
1037               : (TARGET_SSE ? 16 : UNITS_PER_WORD))
1038
1039 #define VALID_DFP_MODE_P(MODE) \
1040   ((MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode)
1041
1042 #define VALID_FP_MODE_P(MODE)                                           \
1043   ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode             \
1044    || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)         \
1045
1046 #define VALID_INT_MODE_P(MODE)                                          \
1047   ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode             \
1048    || (MODE) == DImode                                                  \
1049    || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode       \
1050    || (MODE) == CDImode                                                 \
1051    || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode           \
1052                         || (MODE) == TFmode || (MODE) == TCmode)))
1053
1054 /* Return true for modes passed in SSE registers.  */
1055 #define SSE_REG_MODE_P(MODE)                                            \
1056   ((MODE) == TImode || (MODE) == V16QImode || (MODE) == TFmode          \
1057    || (MODE) == V8HImode || (MODE) == V2DFmode || (MODE) == V2DImode    \
1058    || (MODE) == V4SFmode || (MODE) == V4SImode || (MODE) == V32QImode   \
1059    || (MODE) == V16HImode || (MODE) == V8SImode || (MODE) == V4DImode   \
1060    || (MODE) == V8SFmode || (MODE) == V4DFmode)
1061
1062 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
1063
1064 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1065    ix86_hard_regno_mode_ok ((REGNO), (MODE))
1066
1067 /* Value is 1 if it is a good idea to tie two pseudo registers
1068    when one has mode MODE1 and one has mode MODE2.
1069    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1070    for any hard reg, then this must be 0 for correct output.  */
1071
1072 #define MODES_TIEABLE_P(MODE1, MODE2)  ix86_modes_tieable_p (MODE1, MODE2)
1073
1074 /* It is possible to write patterns to move flags; but until someone
1075    does it,  */
1076 #define AVOID_CCMODE_COPIES
1077
1078 /* Specify the modes required to caller save a given hard regno.
1079    We do this on i386 to prevent flags from being saved at all.
1080
1081    Kill any attempts to combine saving of modes.  */
1082
1083 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1084   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
1085    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
1086    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false) \
1087    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
1088    : (MODE) == QImode && (REGNO) > BX_REG && !TARGET_64BIT ? SImode     \
1089    : (MODE))
1090
1091 /* Specify the registers used for certain standard purposes.
1092    The values of these macros are register numbers.  */
1093
1094 /* on the 386 the pc register is %eip, and is not usable as a general
1095    register.  The ordinary mov instructions won't work */
1096 /* #define PC_REGNUM  */
1097
1098 /* Register to use for pushing function arguments.  */
1099 #define STACK_POINTER_REGNUM 7
1100
1101 /* Base register for access to local variables of the function.  */
1102 #define HARD_FRAME_POINTER_REGNUM 6
1103
1104 /* Base register for access to local variables of the function.  */
1105 #define FRAME_POINTER_REGNUM 20
1106
1107 /* First floating point reg */
1108 #define FIRST_FLOAT_REG 8
1109
1110 /* First & last stack-like regs */
1111 #define FIRST_STACK_REG FIRST_FLOAT_REG
1112 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
1113
1114 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
1115 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
1116
1117 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
1118 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
1119
1120 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
1121 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
1122
1123 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
1124 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
1125
1126 /* Override this in other tm.h files to cope with various OS lossage
1127    requiring a frame pointer.  */
1128 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1129 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1130 #endif
1131
1132 /* Make sure we can access arbitrary call frames.  */
1133 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
1134
1135 /* Base register for access to arguments of the function.  */
1136 #define ARG_POINTER_REGNUM 16
1137
1138 /* Register to hold the addressing base for position independent
1139    code access to data items.  We don't use PIC pointer for 64bit
1140    mode.  Define the regnum to dummy value to prevent gcc from
1141    pessimizing code dealing with EBX.
1142
1143    To avoid clobbering a call-saved register unnecessarily, we renumber
1144    the pic register when possible.  The change is visible after the
1145    prologue has been emitted.  */
1146
1147 #define REAL_PIC_OFFSET_TABLE_REGNUM  BX_REG
1148
1149 #define PIC_OFFSET_TABLE_REGNUM                         \
1150   ((TARGET_64BIT && ix86_cmodel == CM_SMALL_PIC)        \
1151    || !flag_pic ? INVALID_REGNUM                        \
1152    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1153    : REAL_PIC_OFFSET_TABLE_REGNUM)
1154
1155 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1156
1157 /* This is overridden by <cygwin.h>.  */
1158 #define MS_AGGREGATE_RETURN 0
1159
1160 /* This is overridden by <netware.h>.  */
1161 #define KEEP_AGGREGATE_RETURN_POINTER 0
1162 \f
1163 /* Define the classes of registers for register constraints in the
1164    machine description.  Also define ranges of constants.
1165
1166    One of the classes must always be named ALL_REGS and include all hard regs.
1167    If there is more than one class, another class must be named NO_REGS
1168    and contain no registers.
1169
1170    The name GENERAL_REGS must be the name of a class (or an alias for
1171    another name such as ALL_REGS).  This is the class of registers
1172    that is allowed by "g" or "r" in a register constraint.
1173    Also, registers outside this class are allocated only when
1174    instructions express preferences for them.
1175
1176    The classes must be numbered in nondecreasing order; that is,
1177    a larger-numbered class must never be contained completely
1178    in a smaller-numbered class.
1179
1180    For any two classes, it is very desirable that there be another
1181    class that represents their union.
1182
1183    It might seem that class BREG is unnecessary, since no useful 386
1184    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1185    and the "b" register constraint is useful in asms for syscalls.
1186
1187    The flags, fpsr and fpcr registers are in no class.  */
1188
1189 enum reg_class
1190 {
1191   NO_REGS,
1192   AREG, DREG, CREG, BREG, SIREG, DIREG,
1193   AD_REGS,                      /* %eax/%edx for DImode */
1194   CLOBBERED_REGS,               /* call-clobbered integers */
1195   Q_REGS,                       /* %eax %ebx %ecx %edx */
1196   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1197   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1198   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1199   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp %r8 - %r15*/
1200   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1201   FLOAT_REGS,
1202   SSE_FIRST_REG,
1203   SSE_REGS,
1204   MMX_REGS,
1205   FP_TOP_SSE_REGS,
1206   FP_SECOND_SSE_REGS,
1207   FLOAT_SSE_REGS,
1208   FLOAT_INT_REGS,
1209   INT_SSE_REGS,
1210   FLOAT_INT_SSE_REGS,
1211   ALL_REGS, LIM_REG_CLASSES
1212 };
1213
1214 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1215
1216 #define INTEGER_CLASS_P(CLASS) \
1217   reg_class_subset_p ((CLASS), GENERAL_REGS)
1218 #define FLOAT_CLASS_P(CLASS) \
1219   reg_class_subset_p ((CLASS), FLOAT_REGS)
1220 #define SSE_CLASS_P(CLASS) \
1221   reg_class_subset_p ((CLASS), SSE_REGS)
1222 #define MMX_CLASS_P(CLASS) \
1223   ((CLASS) == MMX_REGS)
1224 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1225   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1226 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1227   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1228 #define MAYBE_SSE_CLASS_P(CLASS) \
1229   reg_classes_intersect_p (SSE_REGS, (CLASS))
1230 #define MAYBE_MMX_CLASS_P(CLASS) \
1231   reg_classes_intersect_p (MMX_REGS, (CLASS))
1232
1233 #define Q_CLASS_P(CLASS) \
1234   reg_class_subset_p ((CLASS), Q_REGS)
1235
1236 /* Give names of register classes as strings for dump file.  */
1237
1238 #define REG_CLASS_NAMES \
1239 {  "NO_REGS",                           \
1240    "AREG", "DREG", "CREG", "BREG",      \
1241    "SIREG", "DIREG",                    \
1242    "AD_REGS",                           \
1243    "CLOBBERED_REGS",                    \
1244    "Q_REGS", "NON_Q_REGS",              \
1245    "INDEX_REGS",                        \
1246    "LEGACY_REGS",                       \
1247    "GENERAL_REGS",                      \
1248    "FP_TOP_REG", "FP_SECOND_REG",       \
1249    "FLOAT_REGS",                        \
1250    "SSE_FIRST_REG",                     \
1251    "SSE_REGS",                          \
1252    "MMX_REGS",                          \
1253    "FP_TOP_SSE_REGS",                   \
1254    "FP_SECOND_SSE_REGS",                \
1255    "FLOAT_SSE_REGS",                    \
1256    "FLOAT_INT_REGS",                    \
1257    "INT_SSE_REGS",                      \
1258    "FLOAT_INT_SSE_REGS",                \
1259    "ALL_REGS" }
1260
1261 /* Define which registers fit in which classes.  This is an initializer
1262    for a vector of HARD_REG_SET of length N_REG_CLASSES.
1263
1264    Note that the default setting of CLOBBERED_REGS is for 32-bit; this
1265    is adjusted by CONDITIONAL_REGISTER_USAGE for the 64-bit ABI in effect.  */
1266
1267 #define REG_CLASS_CONTENTS                                              \
1268 {     { 0x00,     0x0 },                                                \
1269       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1270       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1271       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1272       { 0x03,     0x0 },                /* AD_REGS */                   \
1273       { 0x07,     0x0 },                /* CLOBBERED_REGS */            \
1274       { 0x0f,     0x0 },                /* Q_REGS */                    \
1275   { 0x1100f0,  0x1fe0 },                /* NON_Q_REGS */                \
1276       { 0x7f,  0x1fe0 },                /* INDEX_REGS */                \
1277   { 0x1100ff,     0x0 },                /* LEGACY_REGS */               \
1278   { 0x1100ff,  0x1fe0 },                /* GENERAL_REGS */              \
1279      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1280     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1281   { 0x200000,     0x0 },                /* SSE_FIRST_REG */             \
1282 { 0x1fe00000,0x1fe000 },                /* SSE_REGS */                  \
1283 { 0xe0000000,    0x1f },                /* MMX_REGS */                  \
1284 { 0x1fe00100,0x1fe000 },                /* FP_TOP_SSE_REG */            \
1285 { 0x1fe00200,0x1fe000 },                /* FP_SECOND_SSE_REG */         \
1286 { 0x1fe0ff00,0x3fe000 },                /* FLOAT_SSE_REGS */            \
1287    { 0x1ffff,  0x1fe0 },                /* FLOAT_INT_REGS */            \
1288 { 0x1fe100ff,0x1fffe0 },                /* INT_SSE_REGS */              \
1289 { 0x1fe1ffff,0x1fffe0 },                /* FLOAT_INT_SSE_REGS */        \
1290 { 0xffffffff,0x1fffff }                                                 \
1291 }
1292
1293 /* The same information, inverted:
1294    Return the class number of the smallest class containing
1295    reg number REGNO.  This could be a conditional expression
1296    or could index an array.  */
1297
1298 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1299
1300 /* When defined, the compiler allows registers explicitly used in the
1301    rtl to be used as spill registers but prevents the compiler from
1302    extending the lifetime of these registers.  */
1303
1304 #define SMALL_REGISTER_CLASSES 1
1305
1306 #define QI_REG_P(X) (REG_P (X) && REGNO (X) <= BX_REG)
1307
1308 #define GENERAL_REGNO_P(N) \
1309   ((N) <= STACK_POINTER_REGNUM || REX_INT_REGNO_P (N))
1310
1311 #define GENERAL_REG_P(X) \
1312   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1313
1314 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1315
1316 #define REX_INT_REGNO_P(N) \
1317   IN_RANGE ((N), FIRST_REX_INT_REG, LAST_REX_INT_REG)
1318 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1319
1320 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1321 #define FP_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1322 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1323 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1324
1325 #define X87_FLOAT_MODE_P(MODE)  \
1326   (TARGET_80387 && ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode))
1327
1328 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1329 #define SSE_REGNO_P(N)                                          \
1330   (IN_RANGE ((N), FIRST_SSE_REG, LAST_SSE_REG)                  \
1331    || REX_SSE_REGNO_P (N))
1332
1333 #define REX_SSE_REGNO_P(N) \
1334   IN_RANGE ((N), FIRST_REX_SSE_REG, LAST_REX_SSE_REG)
1335
1336 #define SSE_REGNO(N) \
1337   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1338
1339 #define SSE_FLOAT_MODE_P(MODE) \
1340   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1341
1342 #define SSE_VEC_FLOAT_MODE_P(MODE) \
1343   ((TARGET_SSE && (MODE) == V4SFmode) || (TARGET_SSE2 && (MODE) == V2DFmode))
1344
1345 #define AVX_FLOAT_MODE_P(MODE) \
1346   (TARGET_AVX && ((MODE) == SFmode || (MODE) == DFmode))
1347
1348 #define AVX128_VEC_FLOAT_MODE_P(MODE) \
1349   (TARGET_AVX && ((MODE) == V4SFmode || (MODE) == V2DFmode))
1350
1351 #define AVX256_VEC_FLOAT_MODE_P(MODE) \
1352   (TARGET_AVX && ((MODE) == V8SFmode || (MODE) == V4DFmode))
1353
1354 #define AVX_VEC_FLOAT_MODE_P(MODE) \
1355   (TARGET_AVX && ((MODE) == V4SFmode || (MODE) == V2DFmode \
1356                   || (MODE) == V8SFmode || (MODE) == V4DFmode))
1357
1358 #define FMA4_VEC_FLOAT_MODE_P(MODE) \
1359   (TARGET_FMA4 && ((MODE) == V4SFmode || (MODE) == V2DFmode \
1360                   || (MODE) == V8SFmode || (MODE) == V4DFmode))
1361
1362 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1363 #define MMX_REGNO_P(N) IN_RANGE ((N), FIRST_MMX_REG, LAST_MMX_REG)
1364
1365 #define STACK_REG_P(XOP) (REG_P (XOP) && STACK_REGNO_P (REGNO (XOP)))
1366 #define STACK_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1367
1368 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1369
1370 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1371 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1372
1373 /* The class value for index registers, and the one for base regs.  */
1374
1375 #define INDEX_REG_CLASS INDEX_REGS
1376 #define BASE_REG_CLASS GENERAL_REGS
1377
1378 /* Place additional restrictions on the register class to use when it
1379    is necessary to be able to hold a value of mode MODE in a reload
1380    register for which class CLASS would ordinarily be used.  */
1381
1382 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1383   ((MODE) == QImode && !TARGET_64BIT                            \
1384    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1385        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1386    ? Q_REGS : (CLASS))
1387
1388 /* Given an rtx X being reloaded into a reg required to be
1389    in class CLASS, return the class of reg to actually use.
1390    In general this is just CLASS; but on some machines
1391    in some cases it is preferable to use a more restrictive class.
1392    On the 80386 series, we prevent floating constants from being
1393    reloaded into floating registers (since no move-insn can do that)
1394    and we ensure that QImodes aren't reloaded into the esi or edi reg.  */
1395
1396 /* Put float CONST_DOUBLE in the constant pool instead of fp regs.
1397    QImode must go into class Q_REGS.
1398    Narrow ALL_REGS to GENERAL_REGS.  This supports allowing movsf and
1399    movdf to do mem-to-mem moves through integer regs.  */
1400
1401 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1402    ix86_preferred_reload_class ((X), (CLASS))
1403
1404 /* Discourage putting floating-point values in SSE registers unless
1405    SSE math is being used, and likewise for the 387 registers.  */
1406
1407 #define PREFERRED_OUTPUT_RELOAD_CLASS(X, CLASS) \
1408    ix86_preferred_output_reload_class ((X), (CLASS))
1409
1410 /* If we are copying between general and FP registers, we need a memory
1411    location. The same is true for SSE and MMX registers.  */
1412 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1413   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1414
1415 /* Get_secondary_mem widens integral modes to BITS_PER_WORD.
1416    There is no need to emit full 64 bit move on 64 bit targets
1417    for integral modes that can be moved using 32 bit move.  */
1418 #define SECONDARY_MEMORY_NEEDED_MODE(MODE)                      \
1419   (GET_MODE_BITSIZE (MODE) < 32 && INTEGRAL_MODE_P (MODE)       \
1420    ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)               \
1421    : MODE)
1422
1423 /* Return the maximum number of consecutive registers
1424    needed to represent mode MODE in a register of class CLASS.  */
1425 /* On the 80386, this is the size of MODE in words,
1426    except in the FP regs, where a single reg is always enough.  */
1427 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1428  (!MAYBE_INTEGER_CLASS_P (CLASS)                                        \
1429   ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                     \
1430   : (((((MODE) == XFmode ? 12 : GET_MODE_SIZE (MODE)))                  \
1431       + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1432
1433 /* A C expression whose value is nonzero if pseudos that have been
1434    assigned to registers of class CLASS would likely be spilled
1435    because registers of CLASS are needed for spill registers.
1436
1437    The default value of this macro returns 1 if CLASS has exactly one
1438    register and zero otherwise.  On most machines, this default
1439    should be used.  Only define this macro to some other expression
1440    if pseudo allocated by `local-alloc.c' end up in memory because
1441    their hard registers were needed for spill registers.  If this
1442    macro returns nonzero for those classes, those pseudos will only
1443    be allocated by `global.c', which knows how to reallocate the
1444    pseudo to another register.  If there would not be another
1445    register available for reallocation, you should not change the
1446    definition of this macro since the only effect of such a
1447    definition would be to slow down register allocation.  */
1448
1449 #define CLASS_LIKELY_SPILLED_P(CLASS)                                   \
1450   (((CLASS) == AREG)                                                    \
1451    || ((CLASS) == DREG)                                                 \
1452    || ((CLASS) == CREG)                                                 \
1453    || ((CLASS) == BREG)                                                 \
1454    || ((CLASS) == AD_REGS)                                              \
1455    || ((CLASS) == SIREG)                                                \
1456    || ((CLASS) == DIREG)                                                \
1457    || ((CLASS) == SSE_FIRST_REG)                                        \
1458    || ((CLASS) == FP_TOP_REG)                                           \
1459    || ((CLASS) == FP_SECOND_REG))
1460
1461 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1462
1463 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
1464   ix86_cannot_change_mode_class (FROM, TO, CLASS)
1465 \f
1466 /* Stack layout; function entry, exit and calling.  */
1467
1468 /* Define this if pushing a word on the stack
1469    makes the stack pointer a smaller address.  */
1470 #define STACK_GROWS_DOWNWARD
1471
1472 /* Define this to nonzero if the nominal address of the stack frame
1473    is at the high-address end of the local variables;
1474    that is, each additional local variable allocated
1475    goes at a more negative offset in the frame.  */
1476 #define FRAME_GROWS_DOWNWARD 1
1477
1478 /* Offset within stack frame to start allocating local variables at.
1479    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1480    first local allocated.  Otherwise, it is the offset to the BEGINNING
1481    of the first local allocated.  */
1482 #define STARTING_FRAME_OFFSET 0
1483
1484 /* If we generate an insn to push BYTES bytes,
1485    this says how many the stack pointer really advances by.
1486    On 386, we have pushw instruction that decrements by exactly 2 no
1487    matter what the position was, there is no pushb.
1488    But as CIE data alignment factor on this arch is -4, we need to make
1489    sure all stack pointer adjustments are in multiple of 4.
1490
1491    For 64bit ABI we round up to 8 bytes.
1492  */
1493
1494 #define PUSH_ROUNDING(BYTES) \
1495   (TARGET_64BIT              \
1496    ? (((BYTES) + 7) & (-8))  \
1497    : (((BYTES) + 3) & (-4)))
1498
1499 /* If defined, the maximum amount of space required for outgoing arguments will
1500    be computed and placed into the variable
1501    `crtl->outgoing_args_size'.  No space will be pushed onto the
1502    stack for each call; instead, the function prologue should increase the stack
1503    frame size by this amount.  
1504    
1505    MS ABI seem to require 16 byte alignment everywhere except for function
1506    prologue and apilogue.  This is not possible without
1507    ACCUMULATE_OUTGOING_ARGS.  */
1508
1509 #define ACCUMULATE_OUTGOING_ARGS \
1510   (TARGET_ACCUMULATE_OUTGOING_ARGS || ix86_cfun_abi () == MS_ABI)
1511
1512 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1513    instructions to pass outgoing arguments.  */
1514
1515 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1516
1517 /* We want the stack and args grow in opposite directions, even if
1518    PUSH_ARGS is 0.  */
1519 #define PUSH_ARGS_REVERSED 1
1520
1521 /* Offset of first parameter from the argument pointer register value.  */
1522 #define FIRST_PARM_OFFSET(FNDECL) 0
1523
1524 /* Define this macro if functions should assume that stack space has been
1525    allocated for arguments even when their values are passed in registers.
1526
1527    The value of this macro is the size, in bytes, of the area reserved for
1528    arguments passed in registers for the function represented by FNDECL.
1529
1530    This space can be allocated by the caller, or be a part of the
1531    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1532    which.  */
1533 #define REG_PARM_STACK_SPACE(FNDECL) ix86_reg_parm_stack_space (FNDECL)
1534
1535 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) \
1536   (ix86_function_type_abi (FNTYPE) == MS_ABI)
1537
1538 /* Value is the number of bytes of arguments automatically
1539    popped when returning from a subroutine call.
1540    FUNDECL is the declaration node of the function (as a tree),
1541    FUNTYPE is the data type of the function (as a tree),
1542    or for a library call it is an identifier node for the subroutine name.
1543    SIZE is the number of bytes of arguments passed on the stack.
1544
1545    On the 80386, the RTD insn may be used to pop them if the number
1546      of args is fixed, but if the number is variable then the caller
1547      must pop them all.  RTD can't be used for library calls now
1548      because the library is compiled with the Unix compiler.
1549    Use of RTD is a selectable option, since it is incompatible with
1550    standard Unix calling sequences.  If the option is not selected,
1551    the caller must always pop the args.
1552
1553    The attribute stdcall is equivalent to RTD on a per module basis.  */
1554
1555 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE) \
1556   ix86_return_pops_args ((FUNDECL), (FUNTYPE), (SIZE))
1557
1558 #define FUNCTION_VALUE_REGNO_P(N) ix86_function_value_regno_p (N)
1559
1560 /* Define how to find the value returned by a library function
1561    assuming the value has mode MODE.  */
1562
1563 #define LIBCALL_VALUE(MODE) ix86_libcall_value (MODE)
1564
1565 /* Define the size of the result block used for communication between
1566    untyped_call and untyped_return.  The block contains a DImode value
1567    followed by the block used by fnsave and frstor.  */
1568
1569 #define APPLY_RESULT_SIZE (8+108)
1570
1571 /* 1 if N is a possible register number for function argument passing.  */
1572 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1573
1574 /* Define a data type for recording info about an argument list
1575    during the scan of that argument list.  This data type should
1576    hold all necessary information about the function itself
1577    and about the args processed so far, enough to enable macros
1578    such as FUNCTION_ARG to determine where the next arg should go.  */
1579
1580 typedef struct ix86_args {
1581   int words;                    /* # words passed so far */
1582   int nregs;                    /* # registers available for passing */
1583   int regno;                    /* next available register number */
1584   int fastcall;                 /* fastcall calling convention is used */
1585   int sse_words;                /* # sse words passed so far */
1586   int sse_nregs;                /* # sse registers available for passing */
1587   int warn_avx;                 /* True when we want to warn about AVX ABI.  */
1588   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1589   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1590   int sse_regno;                /* next available sse register number */
1591   int mmx_words;                /* # mmx words passed so far */
1592   int mmx_nregs;                /* # mmx registers available for passing */
1593   int mmx_regno;                /* next available mmx register number */
1594   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1595   int float_in_sse;             /* 1 if in 32-bit mode SFmode (2 for DFmode) should
1596                                    be passed in SSE registers.  Otherwise 0.  */
1597   enum calling_abi call_abi;    /* Set to SYSV_ABI for sysv abi. Otherwise
1598                                    MS_ABI for ms abi.  */
1599 } CUMULATIVE_ARGS;
1600
1601 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1602    for a call to a function whose data type is FNTYPE.
1603    For a library call, FNTYPE is 0.  */
1604
1605 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1606   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1607
1608 /* Update the data in CUM to advance over an argument
1609    of mode MODE and data type TYPE.
1610    (TYPE is null for libcalls where that information may not be available.)  */
1611
1612 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1613   function_arg_advance (&(CUM), (MODE), (TYPE), (NAMED))
1614
1615 /* Define where to put the arguments to a function.
1616    Value is zero to push the argument on the stack,
1617    or a hard register in which to store the argument.
1618
1619    MODE is the argument's machine mode.
1620    TYPE is the data type of the argument (as a tree).
1621     This is null for libcalls where that information may
1622     not be available.
1623    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1624     the preceding args and about the function being called.
1625    NAMED is nonzero if this argument is a named parameter
1626     (otherwise it is an extra parameter matching an ellipsis).  */
1627
1628 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1629   function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1630
1631 #define TARGET_ASM_FILE_END ix86_file_end
1632 #define NEED_INDICATE_EXEC_STACK 0
1633
1634 /* Output assembler code to FILE to increment profiler label # LABELNO
1635    for profiling a function entry.  */
1636
1637 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1638
1639 #define MCOUNT_NAME "_mcount"
1640
1641 #define PROFILE_COUNT_REGISTER "edx"
1642
1643 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1644    the stack pointer does not matter.  The value is tested only in
1645    functions that have frame pointers.
1646    No definition is equivalent to always zero.  */
1647 /* Note on the 386 it might be more efficient not to define this since
1648    we have to restore it ourselves from the frame pointer, in order to
1649    use pop */
1650
1651 #define EXIT_IGNORE_STACK 1
1652
1653 /* Output assembler code for a block containing the constant parts
1654    of a trampoline, leaving space for the variable parts.  */
1655
1656 /* On the 386, the trampoline contains two instructions:
1657      mov #STATIC,ecx
1658      jmp FUNCTION
1659    The trampoline is generated entirely at runtime.  The operand of JMP
1660    is the address of FUNCTION relative to the instruction following the
1661    JMP (which is 5 bytes long).  */
1662
1663 /* Length in units of the trampoline for entering a nested function.  */
1664
1665 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 24 : 10)
1666 \f
1667 /* Definitions for register eliminations.
1668
1669    This is an array of structures.  Each structure initializes one pair
1670    of eliminable registers.  The "from" register number is given first,
1671    followed by "to".  Eliminations of the same "from" register are listed
1672    in order of preference.
1673
1674    There are two registers that can always be eliminated on the i386.
1675    The frame pointer and the arg pointer can be replaced by either the
1676    hard frame pointer or to the stack pointer, depending upon the
1677    circumstances.  The hard frame pointer is not used before reload and
1678    so it is not eligible for elimination.  */
1679
1680 #define ELIMINABLE_REGS                                 \
1681 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1682  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1683  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1684  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1685
1686 /* Define the offset between two registers, one to be eliminated, and the other
1687    its replacement, at the start of a routine.  */
1688
1689 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1690   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1691 \f
1692 /* Addressing modes, and classification of registers for them.  */
1693
1694 /* Macros to check register numbers against specific register classes.  */
1695
1696 /* These assume that REGNO is a hard or pseudo reg number.
1697    They give nonzero only if REGNO is a hard reg of the suitable class
1698    or a pseudo reg currently allocated to a suitable hard reg.
1699    Since they use reg_renumber, they are safe only once reg_renumber
1700    has been allocated, which happens in local-alloc.c.  */
1701
1702 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1703   ((REGNO) < STACK_POINTER_REGNUM                                       \
1704    || REX_INT_REGNO_P (REGNO)                                           \
1705    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM           \
1706    || REX_INT_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1707
1708 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1709   (GENERAL_REGNO_P (REGNO)                                              \
1710    || (REGNO) == ARG_POINTER_REGNUM                                     \
1711    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1712    || GENERAL_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1713
1714 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1715    and check its validity for a certain class.
1716    We have two alternate definitions for each of them.
1717    The usual definition accepts all pseudo regs; the other rejects
1718    them unless they have been allocated suitable hard regs.
1719    The symbol REG_OK_STRICT causes the latter definition to be used.
1720
1721    Most source files want to accept pseudo regs in the hope that
1722    they will get allocated to the class that the insn wants them to be in.
1723    Source files for reload pass need to be strict.
1724    After reload, it makes no difference, since pseudo regs have
1725    been eliminated by then.  */
1726
1727
1728 /* Non strict versions, pseudos are ok.  */
1729 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1730   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1731    || REX_INT_REGNO_P (REGNO (X))                                       \
1732    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1733
1734 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1735   (GENERAL_REGNO_P (REGNO (X))                                          \
1736    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1737    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1738    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1739
1740 /* Strict versions, hard registers only */
1741 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1742 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1743
1744 #ifndef REG_OK_STRICT
1745 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1746 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1747
1748 #else
1749 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1750 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1751 #endif
1752
1753 /* TARGET_LEGITIMATE_ADDRESS_P recognizes an RTL expression
1754    that is a valid memory address for an instruction.
1755    The MODE argument is the machine mode for the MEM expression
1756    that wants to use this address.
1757
1758    The other macros defined here are used only in TARGET_LEGITIMATE_ADDRESS_P,
1759    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1760
1761    See legitimize_pic_address in i386.c for details as to what
1762    constitutes a legitimate address when -fpic is used.  */
1763
1764 #define MAX_REGS_PER_ADDRESS 2
1765
1766 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1767
1768 /* Nonzero if the constant value X is a legitimate general operand.
1769    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1770
1771 #define LEGITIMATE_CONSTANT_P(X)  legitimate_constant_p (X)
1772
1773 /* If defined, a C expression to determine the base term of address X.
1774    This macro is used in only one place: `find_base_term' in alias.c.
1775
1776    It is always safe for this macro to not be defined.  It exists so
1777    that alias analysis can understand machine-dependent addresses.
1778
1779    The typical use of this macro is to handle addresses containing
1780    a label_ref or symbol_ref within an UNSPEC.  */
1781
1782 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1783
1784 /* Nonzero if the constant value X is a legitimate general operand
1785    when generating PIC code.  It is given that flag_pic is on and
1786    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1787
1788 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1789
1790 #define SYMBOLIC_CONST(X)       \
1791   (GET_CODE (X) == SYMBOL_REF                                           \
1792    || GET_CODE (X) == LABEL_REF                                         \
1793    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
1794 \f
1795 /* Max number of args passed in registers.  If this is more than 3, we will
1796    have problems with ebx (register #4), since it is a caller save register and
1797    is also used as the pic register in ELF.  So for now, don't allow more than
1798    3 registers to be passed in registers.  */
1799
1800 /* Abi specific values for REGPARM_MAX and SSE_REGPARM_MAX */
1801 #define X86_64_REGPARM_MAX 6
1802 #define X86_64_MS_REGPARM_MAX 4
1803
1804 #define X86_32_REGPARM_MAX 3
1805
1806 #define REGPARM_MAX                                                     \
1807   (TARGET_64BIT ? (TARGET_64BIT_MS_ABI ? X86_64_MS_REGPARM_MAX          \
1808                    : X86_64_REGPARM_MAX)                                \
1809    : X86_32_REGPARM_MAX)
1810
1811 #define X86_64_SSE_REGPARM_MAX 8
1812 #define X86_64_MS_SSE_REGPARM_MAX 4
1813
1814 #define X86_32_SSE_REGPARM_MAX (TARGET_SSE ? 3 : 0)
1815
1816 #define SSE_REGPARM_MAX                                                 \
1817   (TARGET_64BIT ? (TARGET_64BIT_MS_ABI ? X86_64_MS_SSE_REGPARM_MAX      \
1818                    : X86_64_SSE_REGPARM_MAX)                            \
1819    : X86_32_SSE_REGPARM_MAX)
1820
1821 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
1822
1823 \f
1824 /* Specify the machine mode that this machine uses
1825    for the index in the tablejump instruction.  */
1826 #define CASE_VECTOR_MODE \
1827  (!TARGET_64BIT || (flag_pic && ix86_cmodel != CM_LARGE_PIC) ? SImode : DImode)
1828
1829 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1830 #define DEFAULT_SIGNED_CHAR 1
1831
1832 /* Max number of bytes we can move from memory to memory
1833    in one reasonably fast instruction.  */
1834 #define MOVE_MAX 16
1835
1836 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
1837    move efficiently, as opposed to  MOVE_MAX which is the maximum
1838    number of bytes we can move with a single instruction.  */
1839 #define MOVE_MAX_PIECES (TARGET_64BIT ? 8 : 4)
1840
1841 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1842    move-instruction pairs, we will do a movmem or libcall instead.
1843    Increasing the value will always make code faster, but eventually
1844    incurs high cost in increased code size.
1845
1846    If you don't define this, a reasonable default is used.  */
1847
1848 #define MOVE_RATIO(speed) ((speed) ? ix86_cost->move_ratio : 3)
1849
1850 /* If a clear memory operation would take CLEAR_RATIO or more simple
1851    move-instruction sequences, we will do a clrmem or libcall instead.  */
1852
1853 #define CLEAR_RATIO(speed) ((speed) ? MIN (6, ix86_cost->move_ratio) : 2)
1854
1855 /* Define if shifts truncate the shift count
1856    which implies one can omit a sign-extension or zero-extension
1857    of a shift count.  */
1858 /* On i386, shifts do truncate the count.  But bit opcodes don't.  */
1859
1860 /* #define SHIFT_COUNT_TRUNCATED */
1861
1862 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1863    is done just by pretending it is already truncated.  */
1864 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1865
1866 /* A macro to update M and UNSIGNEDP when an object whose type is
1867    TYPE and which has the specified mode and signedness is to be
1868    stored in a register.  This macro is only called when TYPE is a
1869    scalar type.
1870
1871    On i386 it is sometimes useful to promote HImode and QImode
1872    quantities to SImode.  The choice depends on target type.  */
1873
1874 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
1875 do {                                                    \
1876   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
1877       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
1878     (MODE) = SImode;                                    \
1879 } while (0)
1880
1881 /* Specify the machine mode that pointers have.
1882    After generation of rtl, the compiler makes no further distinction
1883    between pointers and any other objects of this machine mode.  */
1884 #define Pmode (TARGET_64BIT ? DImode : SImode)
1885
1886 /* A function address in a call instruction
1887    is a byte address (for indexing purposes)
1888    so give the MEM rtx a byte's mode.  */
1889 #define FUNCTION_MODE QImode
1890 \f
1891 /* A C expression for the cost of moving data from a register in class FROM to
1892    one in class TO.  The classes are expressed using the enumeration values
1893    such as `GENERAL_REGS'.  A value of 2 is the default; other values are
1894    interpreted relative to that.
1895
1896    It is not required that the cost always equal 2 when FROM is the same as TO;
1897    on some machines it is expensive to move between registers if they are not
1898    general registers.  */
1899
1900 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1901    ix86_register_move_cost ((MODE), (CLASS1), (CLASS2))
1902
1903 /* A C expression for the cost of moving data of mode M between a
1904    register and memory.  A value of 2 is the default; this cost is
1905    relative to those in `REGISTER_MOVE_COST'.
1906
1907    If moving between registers and memory is more expensive than
1908    between two registers, you should define this macro to express the
1909    relative cost.  */
1910
1911 #define MEMORY_MOVE_COST(MODE, CLASS, IN)       \
1912   ix86_memory_move_cost ((MODE), (CLASS), (IN))
1913
1914 /* A C expression for the cost of a branch instruction.  A value of 1
1915    is the default; other values are interpreted relative to that.  */
1916
1917 #define BRANCH_COST(speed_p, predictable_p) \
1918   (!(speed_p) ? 2 : (predictable_p) ? 0 : ix86_branch_cost)
1919
1920 /* Define this macro as a C expression which is nonzero if accessing
1921    less than a word of memory (i.e. a `char' or a `short') is no
1922    faster than accessing a word of memory, i.e., if such access
1923    require more than one instruction or if there is no difference in
1924    cost between byte and (aligned) word loads.
1925
1926    When this macro is not defined, the compiler will access a field by
1927    finding the smallest containing object; when it is defined, a
1928    fullword load will be used if alignment permits.  Unless bytes
1929    accesses are faster than word accesses, using word accesses is
1930    preferable since it may eliminate subsequent memory access if
1931    subsequent accesses occur to other fields in the same word of the
1932    structure, but to different bytes.  */
1933
1934 #define SLOW_BYTE_ACCESS 0
1935
1936 /* Nonzero if access to memory by shorts is slow and undesirable.  */
1937 #define SLOW_SHORT_ACCESS 0
1938
1939 /* Define this macro to be the value 1 if unaligned accesses have a
1940    cost many times greater than aligned accesses, for example if they
1941    are emulated in a trap handler.
1942
1943    When this macro is nonzero, the compiler will act as if
1944    `STRICT_ALIGNMENT' were nonzero when generating code for block
1945    moves.  This can cause significantly more instructions to be
1946    produced.  Therefore, do not set this macro nonzero if unaligned
1947    accesses only add a cycle or two to the time for a memory access.
1948
1949    If the value of this macro is always zero, it need not be defined.  */
1950
1951 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
1952
1953 /* Define this macro if it is as good or better to call a constant
1954    function address than to call an address kept in a register.
1955
1956    Desirable on the 386 because a CALL with a constant address is
1957    faster than one with a register address.  */
1958
1959 #define NO_FUNCTION_CSE
1960 \f
1961 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1962    return the mode to be used for the comparison.
1963
1964    For floating-point equality comparisons, CCFPEQmode should be used.
1965    VOIDmode should be used in all other cases.
1966
1967    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
1968    possible, to allow for more combinations.  */
1969
1970 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
1971
1972 /* Return nonzero if MODE implies a floating point inequality can be
1973    reversed.  */
1974
1975 #define REVERSIBLE_CC_MODE(MODE) 1
1976
1977 /* A C expression whose value is reversed condition code of the CODE for
1978    comparison done in CC_MODE mode.  */
1979 #define REVERSE_CONDITION(CODE, MODE) ix86_reverse_condition ((CODE), (MODE))
1980
1981 \f
1982 /* Control the assembler format that we output, to the extent
1983    this does not vary between assemblers.  */
1984
1985 /* How to refer to registers in assembler output.
1986    This sequence is indexed by compiler's hard-register-number (see above).  */
1987
1988 /* In order to refer to the first 8 regs as 32-bit regs, prefix an "e".
1989    For non floating point regs, the following are the HImode names.
1990
1991    For float regs, the stack top is sometimes referred to as "%st(0)"
1992    instead of just "%st".  PRINT_OPERAND handles this with the "y" code.  */
1993
1994 #define HI_REGISTER_NAMES                                               \
1995 {"ax","dx","cx","bx","si","di","bp","sp",                               \
1996  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
1997  "argp", "flags", "fpsr", "fpcr", "frame",                              \
1998  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
1999  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7",                \
2000  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
2001  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
2002
2003 #define REGISTER_NAMES HI_REGISTER_NAMES
2004
2005 /* Table of additional register names to use in user input.  */
2006
2007 #define ADDITIONAL_REGISTER_NAMES \
2008 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
2009   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
2010   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
2011   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
2012   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
2013   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 } }
2014
2015 /* Note we are omitting these since currently I don't know how
2016 to get gcc to use these, since they want the same but different
2017 number as al, and ax.
2018 */
2019
2020 #define QI_REGISTER_NAMES \
2021 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
2022
2023 /* These parallel the array above, and can be used to access bits 8:15
2024    of regs 0 through 3.  */
2025
2026 #define QI_HIGH_REGISTER_NAMES \
2027 {"ah", "dh", "ch", "bh", }
2028
2029 /* How to renumber registers for dbx and gdb.  */
2030
2031 #define DBX_REGISTER_NUMBER(N) \
2032   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
2033
2034 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
2035 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
2036 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
2037
2038 /* Before the prologue, RA is at 0(%esp).  */
2039 #define INCOMING_RETURN_ADDR_RTX \
2040   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
2041
2042 /* After the prologue, RA is at -4(AP) in the current frame.  */
2043 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
2044   ((COUNT) == 0                                                            \
2045    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
2046    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
2047
2048 /* PC is dbx register 8; let's use that column for RA.  */
2049 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
2050
2051 /* Before the prologue, the top of the frame is at 4(%esp).  */
2052 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
2053
2054 /* Describe how we implement __builtin_eh_return.  */
2055 #define EH_RETURN_DATA_REGNO(N) ((N) < 2 ? (N) : INVALID_REGNUM)
2056 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 2)
2057
2058
2059 /* Select a format to encode pointers in exception handling data.  CODE
2060    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2061    true if the symbol may be affected by dynamic relocations.
2062
2063    ??? All x86 object file formats are capable of representing this.
2064    After all, the relocation needed is the same as for the call insn.
2065    Whether or not a particular assembler allows us to enter such, I
2066    guess we'll have to see.  */
2067 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
2068   asm_preferred_eh_data_format ((CODE), (GLOBAL))
2069
2070 /* This is how to output an insn to push a register on the stack.
2071    It need not be very fast code.  */
2072
2073 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
2074 do {                                                                    \
2075   if (TARGET_64BIT)                                                     \
2076     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
2077                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2078   else                                                                  \
2079     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
2080 } while (0)
2081
2082 /* This is how to output an insn to pop a register from the stack.
2083    It need not be very fast code.  */
2084
2085 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
2086 do {                                                                    \
2087   if (TARGET_64BIT)                                                     \
2088     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
2089                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2090   else                                                                  \
2091     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
2092 } while (0)
2093
2094 /* This is how to output an element of a case-vector that is absolute.  */
2095
2096 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2097   ix86_output_addr_vec_elt ((FILE), (VALUE))
2098
2099 /* This is how to output an element of a case-vector that is relative.  */
2100
2101 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2102   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
2103
2104 /* When we see %v, we will print the 'v' prefix if TARGET_AVX is
2105    true.  */
2106
2107 #define ASM_OUTPUT_AVX_PREFIX(STREAM, PTR)      \
2108 {                                               \
2109   if ((PTR)[0] == '%' && (PTR)[1] == 'v')       \
2110     {                                           \
2111       if (TARGET_AVX)                           \
2112         (PTR) += 1;                             \
2113       else                                      \
2114         (PTR) += 2;                             \
2115     }                                           \
2116 }
2117
2118 /* A C statement or statements which output an assembler instruction
2119    opcode to the stdio stream STREAM.  The macro-operand PTR is a
2120    variable of type `char *' which points to the opcode name in
2121    its "internal" form--the form that is written in the machine
2122    description.  */
2123
2124 #define ASM_OUTPUT_OPCODE(STREAM, PTR) \
2125   ASM_OUTPUT_AVX_PREFIX ((STREAM), (PTR))
2126
2127 /* A C statement to output to the stdio stream FILE an assembler
2128    command to pad the location counter to a multiple of 1<<LOG
2129    bytes if it is within MAX_SKIP bytes.  */
2130
2131 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
2132 #undef  ASM_OUTPUT_MAX_SKIP_PAD
2133 #define ASM_OUTPUT_MAX_SKIP_PAD(FILE, LOG, MAX_SKIP)                    \
2134   if ((LOG) != 0)                                                       \
2135     {                                                                   \
2136       if ((MAX_SKIP) == 0)                                              \
2137         fprintf ((FILE), "\t.p2align %d\n", (LOG));                     \
2138       else                                                              \
2139         fprintf ((FILE), "\t.p2align %d,,%d\n", (LOG), (MAX_SKIP));     \
2140     }
2141 #endif
2142
2143 /* Under some conditions we need jump tables in the text section,
2144    because the assembler cannot handle label differences between
2145    sections.  This is the case for x86_64 on Mach-O for example.  */
2146
2147 #define JUMP_TABLES_IN_TEXT_SECTION \
2148   (flag_pic && ((TARGET_MACHO && TARGET_64BIT) \
2149    || (!TARGET_64BIT && !HAVE_AS_GOTOFF_IN_DATA)))
2150
2151 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
2152    and switch back.  For x86 we do this only to save a few bytes that
2153    would otherwise be unused in the text section.  */
2154 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
2155    asm (SECTION_OP "\n\t"                               \
2156         "call " USER_LABEL_PREFIX #FUNC "\n"            \
2157         TEXT_SECTION_ASM_OP);
2158 \f
2159 /* Print operand X (an rtx) in assembler syntax to file FILE.
2160    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2161    Effect of various CODE letters is described in i386.c near
2162    print_operand function.  */
2163
2164 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2165   ((CODE) == '*' || (CODE) == '+' || (CODE) == '&' || (CODE) == ';')
2166
2167 #define PRINT_OPERAND(FILE, X, CODE)  \
2168   print_operand ((FILE), (X), (CODE))
2169
2170 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2171   print_operand_address ((FILE), (ADDR))
2172
2173 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2174 do {                                            \
2175   if (! output_addr_const_extra (FILE, (X)))    \
2176     goto FAIL;                                  \
2177 } while (0);
2178 \f
2179 /* Which processor to schedule for. The cpu attribute defines a list that
2180    mirrors this list, so changes to i386.md must be made at the same time.  */
2181
2182 enum processor_type
2183 {
2184   PROCESSOR_I386 = 0,                   /* 80386 */
2185   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2186   PROCESSOR_PENTIUM,
2187   PROCESSOR_PENTIUMPRO,
2188   PROCESSOR_GEODE,
2189   PROCESSOR_K6,
2190   PROCESSOR_ATHLON,
2191   PROCESSOR_PENTIUM4,
2192   PROCESSOR_K8,
2193   PROCESSOR_NOCONA,
2194   PROCESSOR_CORE2,
2195   PROCESSOR_GENERIC32,
2196   PROCESSOR_GENERIC64,
2197   PROCESSOR_AMDFAM10,
2198   PROCESSOR_ATOM,
2199   PROCESSOR_max
2200 };
2201
2202 extern enum processor_type ix86_tune;
2203 extern enum processor_type ix86_arch;
2204
2205 enum fpmath_unit
2206 {
2207   FPMATH_387 = 1,
2208   FPMATH_SSE = 2
2209 };
2210
2211 extern enum fpmath_unit ix86_fpmath;
2212
2213 enum tls_dialect
2214 {
2215   TLS_DIALECT_GNU,
2216   TLS_DIALECT_GNU2,
2217   TLS_DIALECT_SUN
2218 };
2219
2220 extern enum tls_dialect ix86_tls_dialect;
2221
2222 enum cmodel {
2223   CM_32,        /* The traditional 32-bit ABI.  */
2224   CM_SMALL,     /* Assumes all code and data fits in the low 31 bits.  */
2225   CM_KERNEL,    /* Assumes all code and data fits in the high 31 bits.  */
2226   CM_MEDIUM,    /* Assumes code fits in the low 31 bits; data unlimited.  */
2227   CM_LARGE,     /* No assumptions.  */
2228   CM_SMALL_PIC, /* Assumes code+data+got/plt fits in a 31 bit region.  */
2229   CM_MEDIUM_PIC,/* Assumes code+got/plt fits in a 31 bit region.  */
2230   CM_LARGE_PIC  /* No assumptions.  */
2231 };
2232
2233 extern enum cmodel ix86_cmodel;
2234
2235 /* Size of the RED_ZONE area.  */
2236 #define RED_ZONE_SIZE 128
2237 /* Reserved area of the red zone for temporaries.  */
2238 #define RED_ZONE_RESERVE 8
2239
2240 enum asm_dialect {
2241   ASM_ATT,
2242   ASM_INTEL
2243 };
2244
2245 extern enum asm_dialect ix86_asm_dialect;
2246 extern unsigned int ix86_preferred_stack_boundary;
2247 extern unsigned int ix86_incoming_stack_boundary;
2248 extern int ix86_branch_cost, ix86_section_threshold;
2249
2250 /* Smallest class containing REGNO.  */
2251 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
2252
2253 extern rtx ix86_compare_op0;    /* operand 0 for comparisons */
2254 extern rtx ix86_compare_op1;    /* operand 1 for comparisons */
2255
2256 enum ix86_fpcmp_strategy {
2257   IX86_FPCMP_SAHF,
2258   IX86_FPCMP_COMI,
2259   IX86_FPCMP_ARITH
2260 };
2261 \f
2262 /* To properly truncate FP values into integers, we need to set i387 control
2263    word.  We can't emit proper mode switching code before reload, as spills
2264    generated by reload may truncate values incorrectly, but we still can avoid
2265    redundant computation of new control word by the mode switching pass.
2266    The fldcw instructions are still emitted redundantly, but this is probably
2267    not going to be noticeable problem, as most CPUs do have fast path for
2268    the sequence.
2269
2270    The machinery is to emit simple truncation instructions and split them
2271    before reload to instructions having USEs of two memory locations that
2272    are filled by this code to old and new control word.
2273
2274    Post-reload pass may be later used to eliminate the redundant fildcw if
2275    needed.  */
2276
2277 enum ix86_entity
2278 {
2279   I387_TRUNC = 0,
2280   I387_FLOOR,
2281   I387_CEIL,
2282   I387_MASK_PM,
2283   MAX_386_ENTITIES
2284 };
2285
2286 enum ix86_stack_slot
2287 {
2288   SLOT_VIRTUAL = 0,
2289   SLOT_TEMP,
2290   SLOT_CW_STORED,
2291   SLOT_CW_TRUNC,
2292   SLOT_CW_FLOOR,
2293   SLOT_CW_CEIL,
2294   SLOT_CW_MASK_PM,
2295   MAX_386_STACK_LOCALS
2296 };
2297
2298 /* Define this macro if the port needs extra instructions inserted
2299    for mode switching in an optimizing compilation.  */
2300
2301 #define OPTIMIZE_MODE_SWITCHING(ENTITY) \
2302    ix86_optimize_mode_switching[(ENTITY)]
2303
2304 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
2305    initializer for an array of integers.  Each initializer element N
2306    refers to an entity that needs mode switching, and specifies the
2307    number of different modes that might need to be set for this
2308    entity.  The position of the initializer in the initializer -
2309    starting counting at zero - determines the integer that is used to
2310    refer to the mode-switched entity in question.  */
2311
2312 #define NUM_MODES_FOR_MODE_SWITCHING \
2313    { I387_CW_ANY, I387_CW_ANY, I387_CW_ANY, I387_CW_ANY }
2314
2315 /* ENTITY is an integer specifying a mode-switched entity.  If
2316    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
2317    return an integer value not larger than the corresponding element
2318    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
2319    must be switched into prior to the execution of INSN. */
2320
2321 #define MODE_NEEDED(ENTITY, I) ix86_mode_needed ((ENTITY), (I))
2322
2323 /* This macro specifies the order in which modes for ENTITY are
2324    processed.  0 is the highest priority.  */
2325
2326 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
2327
2328 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
2329    is the set of hard registers live at the point where the insn(s)
2330    are to be inserted.  */
2331
2332 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
2333   ((MODE) != I387_CW_ANY && (MODE) != I387_CW_UNINITIALIZED             \
2334    ? emit_i387_cw_initialization (MODE), 0                              \
2335    : 0)
2336
2337 \f
2338 /* Avoid renaming of stack registers, as doing so in combination with
2339    scheduling just increases amount of live registers at time and in
2340    the turn amount of fxch instructions needed.
2341
2342    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
2343
2344 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
2345   (! IN_RANGE ((SRC), FIRST_STACK_REG, LAST_STACK_REG))
2346
2347 \f
2348 #define FASTCALL_PREFIX '@'
2349 \f
2350 /* Machine specific CFA tracking during prologue/epilogue generation.  */
2351
2352 #ifndef USED_FOR_TARGET
2353 struct GTY(()) machine_cfa_state
2354 {
2355   rtx reg;
2356   HOST_WIDE_INT offset;
2357 };
2358
2359 struct GTY(()) machine_function {
2360   struct stack_local_entry *stack_locals;
2361   const char *some_ld_name;
2362   int varargs_gpr_size;
2363   int varargs_fpr_size;
2364   int optimize_mode_switching[MAX_386_ENTITIES];
2365
2366   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE
2367      has been computed for.  */
2368   int use_fast_prologue_epilogue_nregs;
2369
2370   /* The CFA state at the end of the prologue.  */
2371   struct machine_cfa_state cfa;
2372
2373   /* This value is used for amd64 targets and specifies the current abi
2374      to be used. MS_ABI means ms abi. Otherwise SYSV_ABI means sysv abi.  */
2375   enum calling_abi call_abi;
2376
2377   /* Nonzero if the function accesses a previous frame.  */
2378   BOOL_BITFIELD accesses_prev_frame : 1;
2379
2380   /* Nonzero if the function requires a CLD in the prologue.  */
2381   BOOL_BITFIELD needs_cld : 1;
2382
2383   /* Set by ix86_compute_frame_layout and used by prologue/epilogue
2384      expander to determine the style used.  */
2385   BOOL_BITFIELD use_fast_prologue_epilogue : 1;
2386
2387   /* If true, the current function needs the default PIC register, not
2388      an alternate register (on x86) and must not use the red zone (on
2389      x86_64), even if it's a leaf function.  We don't want the
2390      function to be regarded as non-leaf because TLS calls need not
2391      affect register allocation.  This flag is set when a TLS call
2392      instruction is expanded within a function, and never reset, even
2393      if all such instructions are optimized away.  Use the
2394      ix86_current_function_calls_tls_descriptor macro for a better
2395      approximation.  */
2396   BOOL_BITFIELD tls_descriptor_call_expanded_p : 1;
2397
2398   /* If true, the current function has a STATIC_CHAIN is placed on the
2399      stack below the return address.  */
2400   BOOL_BITFIELD static_chain_on_stack : 1;
2401 };
2402 #endif
2403
2404 #define ix86_stack_locals (cfun->machine->stack_locals)
2405 #define ix86_varargs_gpr_size (cfun->machine->varargs_gpr_size)
2406 #define ix86_varargs_fpr_size (cfun->machine->varargs_fpr_size)
2407 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
2408 #define ix86_current_function_needs_cld (cfun->machine->needs_cld)
2409 #define ix86_tls_descriptor_calls_expanded_in_cfun \
2410   (cfun->machine->tls_descriptor_call_expanded_p)
2411 /* Since tls_descriptor_call_expanded is not cleared, even if all TLS
2412    calls are optimized away, we try to detect cases in which it was
2413    optimized away.  Since such instructions (use (reg REG_SP)), we can
2414    verify whether there's any such instruction live by testing that
2415    REG_SP is live.  */
2416 #define ix86_current_function_calls_tls_descriptor \
2417   (ix86_tls_descriptor_calls_expanded_in_cfun && df_regs_ever_live_p (SP_REG))
2418 #define ix86_cfa_state (&cfun->machine->cfa)
2419 #define ix86_static_chain_on_stack (cfun->machine->static_chain_on_stack)
2420
2421 /* Control behavior of x86_file_start.  */
2422 #define X86_FILE_START_VERSION_DIRECTIVE false
2423 #define X86_FILE_START_FLTUSED false
2424
2425 /* Flag to mark data that is in the large address area.  */
2426 #define SYMBOL_FLAG_FAR_ADDR            (SYMBOL_FLAG_MACH_DEP << 0)
2427 #define SYMBOL_REF_FAR_ADDR_P(X)        \
2428         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_FAR_ADDR) != 0)
2429
2430 /* Flags to mark dllimport/dllexport.  Used by PE ports, but handy to
2431    have defined always, to avoid ifdefing.  */
2432 #define SYMBOL_FLAG_DLLIMPORT           (SYMBOL_FLAG_MACH_DEP << 1)
2433 #define SYMBOL_REF_DLLIMPORT_P(X) \
2434         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLIMPORT) != 0)
2435
2436 #define SYMBOL_FLAG_DLLEXPORT           (SYMBOL_FLAG_MACH_DEP << 2)
2437 #define SYMBOL_REF_DLLEXPORT_P(X) \
2438         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLEXPORT) != 0)
2439
2440 /* Model costs for vectorizer.  */
2441
2442 /* Cost of conditional branch.  */
2443 #undef TARG_COND_BRANCH_COST
2444 #define TARG_COND_BRANCH_COST           ix86_cost->branch_cost
2445
2446 /* Enum through the target specific extra va_list types.
2447    Please, do not iterate the base va_list type name.  */
2448 #define TARGET_ENUM_VA_LIST(IDX, PNAME, PTYPE) \
2449   (TARGET_64BIT ? ix86_enum_va_list (IDX, PNAME, PTYPE) : 0)
2450
2451 /* Cost of any scalar operation, excluding load and store.  */
2452 #undef TARG_SCALAR_STMT_COST
2453 #define TARG_SCALAR_STMT_COST           ix86_cost->scalar_stmt_cost
2454
2455 /* Cost of scalar load.  */
2456 #undef TARG_SCALAR_LOAD_COST
2457 #define TARG_SCALAR_LOAD_COST           ix86_cost->scalar_load_cost
2458
2459 /* Cost of scalar store.  */
2460 #undef TARG_SCALAR_STORE_COST
2461 #define TARG_SCALAR_STORE_COST          ix86_cost->scalar_store_cost
2462
2463 /* Cost of any vector operation, excluding load, store or vector to scalar
2464    operation.  */
2465 #undef TARG_VEC_STMT_COST
2466 #define TARG_VEC_STMT_COST              ix86_cost->vec_stmt_cost
2467
2468 /* Cost of vector to scalar operation.  */
2469 #undef TARG_VEC_TO_SCALAR_COST
2470 #define TARG_VEC_TO_SCALAR_COST         ix86_cost->vec_to_scalar_cost
2471
2472 /* Cost of scalar to vector operation.  */
2473 #undef TARG_SCALAR_TO_VEC_COST
2474 #define TARG_SCALAR_TO_VEC_COST         ix86_cost->scalar_to_vec_cost
2475
2476 /* Cost of aligned vector load.  */
2477 #undef TARG_VEC_LOAD_COST
2478 #define TARG_VEC_LOAD_COST              ix86_cost->vec_align_load_cost
2479
2480 /* Cost of misaligned vector load.  */
2481 #undef TARG_VEC_UNALIGNED_LOAD_COST
2482 #define TARG_VEC_UNALIGNED_LOAD_COST    ix86_cost->vec_unalign_load_cost
2483
2484 /* Cost of vector store.  */
2485 #undef TARG_VEC_STORE_COST
2486 #define TARG_VEC_STORE_COST             ix86_cost->vec_store_cost
2487
2488 /* Cost of conditional taken branch for vectorizer cost model.  */
2489 #undef TARG_COND_TAKEN_BRANCH_COST
2490 #define TARG_COND_TAKEN_BRANCH_COST     ix86_cost->cond_taken_branch_cost
2491
2492 /* Cost of conditional not taken branch for vectorizer cost model.  */
2493 #undef TARG_COND_NOT_TAKEN_BRANCH_COST
2494 #define TARG_COND_NOT_TAKEN_BRANCH_COST ix86_cost->cond_not_taken_branch_cost
2495
2496 /*
2497 Local variables:
2498 version-control: t
2499 End:
2500 */