OSDN Git Service

* config/i386/sse.md (*absneg<mode>2): Fix split condition.
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010, 2011
4    Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 3, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 Under Section 7 of GPL version 3, you are granted additional
19 permissions described in the GCC Runtime Library Exception, version
20 3.1, as published by the Free Software Foundation.
21
22 You should have received a copy of the GNU General Public License and
23 a copy of the GCC Runtime Library Exception along with this program;
24 see the files COPYING3 and COPYING.RUNTIME respectively.  If not, see
25 <http://www.gnu.org/licenses/>.  */
26
27 /* The purpose of this file is to define the characteristics of the i386,
28    independent of assembler syntax or operating system.
29
30    Three other files build on this one to describe a specific assembler syntax:
31    bsd386.h, att386.h, and sun386.h.
32
33    The actual tm.h file for a particular system should include
34    this file, and then the file for the appropriate assembler syntax.
35
36    Many macros that specify assembler syntax are omitted entirely from
37    this file because they really belong in the files for particular
38    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
39    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
40    that start with ASM_ or end in ASM_OP.  */
41
42 /* Redefines for option macros.  */
43
44 #define TARGET_64BIT    OPTION_ISA_64BIT
45 #define TARGET_X32      OPTION_ISA_X32
46 #define TARGET_MMX      OPTION_ISA_MMX
47 #define TARGET_3DNOW    OPTION_ISA_3DNOW
48 #define TARGET_3DNOW_A  OPTION_ISA_3DNOW_A
49 #define TARGET_SSE      OPTION_ISA_SSE
50 #define TARGET_SSE2     OPTION_ISA_SSE2
51 #define TARGET_SSE3     OPTION_ISA_SSE3
52 #define TARGET_SSSE3    OPTION_ISA_SSSE3
53 #define TARGET_SSE4_1   OPTION_ISA_SSE4_1
54 #define TARGET_SSE4_2   OPTION_ISA_SSE4_2
55 #define TARGET_AVX      OPTION_ISA_AVX
56 #define TARGET_AVX2     OPTION_ISA_AVX2
57 #define TARGET_FMA      OPTION_ISA_FMA
58 #define TARGET_SSE4A    OPTION_ISA_SSE4A
59 #define TARGET_FMA4     OPTION_ISA_FMA4
60 #define TARGET_XOP      OPTION_ISA_XOP
61 #define TARGET_LWP      OPTION_ISA_LWP
62 #define TARGET_ROUND    OPTION_ISA_ROUND
63 #define TARGET_ABM      OPTION_ISA_ABM
64 #define TARGET_BMI      OPTION_ISA_BMI
65 #define TARGET_BMI2     OPTION_ISA_BMI2
66 #define TARGET_LZCNT    OPTION_ISA_LZCNT
67 #define TARGET_TBM      OPTION_ISA_TBM
68 #define TARGET_POPCNT   OPTION_ISA_POPCNT
69 #define TARGET_SAHF     OPTION_ISA_SAHF
70 #define TARGET_MOVBE    OPTION_ISA_MOVBE
71 #define TARGET_CRC32    OPTION_ISA_CRC32
72 #define TARGET_AES      OPTION_ISA_AES
73 #define TARGET_PCLMUL   OPTION_ISA_PCLMUL
74 #define TARGET_CMPXCHG16B OPTION_ISA_CX16
75 #define TARGET_FSGSBASE OPTION_ISA_FSGSBASE
76 #define TARGET_RDRND    OPTION_ISA_RDRND
77 #define TARGET_F16C     OPTION_ISA_F16C
78
79 #define TARGET_LP64     (TARGET_64BIT && !TARGET_X32)
80
81 /* SSE4.1 defines round instructions */
82 #define OPTION_MASK_ISA_ROUND   OPTION_MASK_ISA_SSE4_1
83 #define OPTION_ISA_ROUND        ((ix86_isa_flags & OPTION_MASK_ISA_ROUND) != 0)
84
85 #include "config/vxworks-dummy.h"
86
87 #include "config/i386/i386-opts.h"
88
89 #define MAX_STRINGOP_ALGS 4
90
91 /* Specify what algorithm to use for stringops on known size.
92    When size is unknown, the UNKNOWN_SIZE alg is used.  When size is
93    known at compile time or estimated via feedback, the SIZE array
94    is walked in order until MAX is greater then the estimate (or -1
95    means infinity).  Corresponding ALG is used then.
96    For example initializer:
97     {{256, loop}, {-1, rep_prefix_4_byte}}
98    will use loop for blocks smaller or equal to 256 bytes, rep prefix will
99    be used otherwise.  */
100 struct stringop_algs
101 {
102   const enum stringop_alg unknown_size;
103   const struct stringop_strategy {
104     const int max;
105     const enum stringop_alg alg;
106   } size [MAX_STRINGOP_ALGS];
107 };
108
109 /* Define the specific costs for a given cpu */
110
111 struct processor_costs {
112   const int add;                /* cost of an add instruction */
113   const int lea;                /* cost of a lea instruction */
114   const int shift_var;          /* variable shift costs */
115   const int shift_const;        /* constant shift costs */
116   const int mult_init[5];       /* cost of starting a multiply
117                                    in QImode, HImode, SImode, DImode, TImode*/
118   const int mult_bit;           /* cost of multiply per each bit set */
119   const int divide[5];          /* cost of a divide/mod
120                                    in QImode, HImode, SImode, DImode, TImode*/
121   int movsx;                    /* The cost of movsx operation.  */
122   int movzx;                    /* The cost of movzx operation.  */
123   const int large_insn;         /* insns larger than this cost more */
124   const int move_ratio;         /* The threshold of number of scalar
125                                    memory-to-memory move insns.  */
126   const int movzbl_load;        /* cost of loading using movzbl */
127   const int int_load[3];        /* cost of loading integer registers
128                                    in QImode, HImode and SImode relative
129                                    to reg-reg move (2).  */
130   const int int_store[3];       /* cost of storing integer register
131                                    in QImode, HImode and SImode */
132   const int fp_move;            /* cost of reg,reg fld/fst */
133   const int fp_load[3];         /* cost of loading FP register
134                                    in SFmode, DFmode and XFmode */
135   const int fp_store[3];        /* cost of storing FP register
136                                    in SFmode, DFmode and XFmode */
137   const int mmx_move;           /* cost of moving MMX register.  */
138   const int mmx_load[2];        /* cost of loading MMX register
139                                    in SImode and DImode */
140   const int mmx_store[2];       /* cost of storing MMX register
141                                    in SImode and DImode */
142   const int sse_move;           /* cost of moving SSE register.  */
143   const int sse_load[3];        /* cost of loading SSE register
144                                    in SImode, DImode and TImode*/
145   const int sse_store[3];       /* cost of storing SSE register
146                                    in SImode, DImode and TImode*/
147   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
148                                    integer and vice versa.  */
149   const int l1_cache_size;      /* size of l1 cache, in kilobytes.  */
150   const int l2_cache_size;      /* size of l2 cache, in kilobytes.  */
151   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
152   const int simultaneous_prefetches; /* number of parallel prefetch
153                                    operations.  */
154   const int branch_cost;        /* Default value for BRANCH_COST.  */
155   const int fadd;               /* cost of FADD and FSUB instructions.  */
156   const int fmul;               /* cost of FMUL instruction.  */
157   const int fdiv;               /* cost of FDIV instruction.  */
158   const int fabs;               /* cost of FABS instruction.  */
159   const int fchs;               /* cost of FCHS instruction.  */
160   const int fsqrt;              /* cost of FSQRT instruction.  */
161                                 /* Specify what algorithm
162                                    to use for stringops on unknown size.  */
163   struct stringop_algs memcpy[2], memset[2];
164   const int scalar_stmt_cost;   /* Cost of any scalar operation, excluding
165                                    load and store.  */
166   const int scalar_load_cost;   /* Cost of scalar load.  */
167   const int scalar_store_cost;  /* Cost of scalar store.  */
168   const int vec_stmt_cost;      /* Cost of any vector operation, excluding
169                                    load, store, vector-to-scalar and
170                                    scalar-to-vector operation.  */
171   const int vec_to_scalar_cost;    /* Cost of vect-to-scalar operation.  */
172   const int scalar_to_vec_cost;    /* Cost of scalar-to-vector operation.  */
173   const int vec_align_load_cost;   /* Cost of aligned vector load.  */
174   const int vec_unalign_load_cost; /* Cost of unaligned vector load.  */
175   const int vec_store_cost;        /* Cost of vector store.  */
176   const int cond_taken_branch_cost;    /* Cost of taken branch for vectorizer
177                                           cost model.  */
178   const int cond_not_taken_branch_cost;/* Cost of not taken branch for
179                                           vectorizer cost model.  */
180 };
181
182 extern const struct processor_costs *ix86_cost;
183 extern const struct processor_costs ix86_size_cost;
184
185 #define ix86_cur_cost() \
186   (optimize_insn_for_size_p () ? &ix86_size_cost: ix86_cost)
187
188 /* Macros used in the machine description to test the flags.  */
189
190 /* configure can arrange to make this 2, to force a 486.  */
191
192 #ifndef TARGET_CPU_DEFAULT
193 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_generic
194 #endif
195
196 #ifndef TARGET_FPMATH_DEFAULT
197 #define TARGET_FPMATH_DEFAULT \
198   (TARGET_64BIT && TARGET_SSE ? FPMATH_SSE : FPMATH_387)
199 #endif
200
201 #define TARGET_FLOAT_RETURNS_IN_80387 TARGET_FLOAT_RETURNS
202
203 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
204    compile-time constant.  */
205 #ifdef IN_LIBGCC2
206 #undef TARGET_64BIT
207 #ifdef __x86_64__
208 #define TARGET_64BIT 1
209 #else
210 #define TARGET_64BIT 0
211 #endif
212 #else
213 #ifndef TARGET_BI_ARCH
214 #undef TARGET_64BIT
215 #if TARGET_64BIT_DEFAULT
216 #define TARGET_64BIT 1
217 #else
218 #define TARGET_64BIT 0
219 #endif
220 #endif
221 #endif
222
223 #define HAS_LONG_COND_BRANCH 1
224 #define HAS_LONG_UNCOND_BRANCH 1
225
226 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
227 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
228 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
229 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
230 #define TARGET_GEODE (ix86_tune == PROCESSOR_GEODE)
231 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
232 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
233 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
234 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
235 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
236 #define TARGET_NOCONA (ix86_tune == PROCESSOR_NOCONA)
237 #define TARGET_CORE2_32 (ix86_tune == PROCESSOR_CORE2_32)
238 #define TARGET_CORE2_64 (ix86_tune == PROCESSOR_CORE2_64)
239 #define TARGET_CORE2 (TARGET_CORE2_32 || TARGET_CORE2_64)
240 #define TARGET_COREI7_32 (ix86_tune == PROCESSOR_COREI7_32)
241 #define TARGET_COREI7_64 (ix86_tune == PROCESSOR_COREI7_64)
242 #define TARGET_COREI7 (TARGET_COREI7_32 || TARGET_COREI7_64)
243 #define TARGET_GENERIC32 (ix86_tune == PROCESSOR_GENERIC32)
244 #define TARGET_GENERIC64 (ix86_tune == PROCESSOR_GENERIC64)
245 #define TARGET_GENERIC (TARGET_GENERIC32 || TARGET_GENERIC64)
246 #define TARGET_AMDFAM10 (ix86_tune == PROCESSOR_AMDFAM10)
247 #define TARGET_BDVER1 (ix86_tune == PROCESSOR_BDVER1)
248 #define TARGET_BDVER2 (ix86_tune == PROCESSOR_BDVER2)
249 #define TARGET_BTVER1 (ix86_tune == PROCESSOR_BTVER1)
250 #define TARGET_ATOM (ix86_tune == PROCESSOR_ATOM)
251
252 /* Feature tests against the various tunings.  */
253 enum ix86_tune_indices {
254   X86_TUNE_USE_LEAVE,
255   X86_TUNE_PUSH_MEMORY,
256   X86_TUNE_ZERO_EXTEND_WITH_AND,
257   X86_TUNE_UNROLL_STRLEN,
258   X86_TUNE_BRANCH_PREDICTION_HINTS,
259   X86_TUNE_DOUBLE_WITH_ADD,
260   X86_TUNE_USE_SAHF,
261   X86_TUNE_MOVX,
262   X86_TUNE_PARTIAL_REG_STALL,
263   X86_TUNE_PARTIAL_FLAG_REG_STALL,
264   X86_TUNE_USE_HIMODE_FIOP,
265   X86_TUNE_USE_SIMODE_FIOP,
266   X86_TUNE_USE_MOV0,
267   X86_TUNE_USE_CLTD,
268   X86_TUNE_USE_XCHGB,
269   X86_TUNE_SPLIT_LONG_MOVES,
270   X86_TUNE_READ_MODIFY_WRITE,
271   X86_TUNE_READ_MODIFY,
272   X86_TUNE_PROMOTE_QIMODE,
273   X86_TUNE_FAST_PREFIX,
274   X86_TUNE_SINGLE_STRINGOP,
275   X86_TUNE_QIMODE_MATH,
276   X86_TUNE_HIMODE_MATH,
277   X86_TUNE_PROMOTE_QI_REGS,
278   X86_TUNE_PROMOTE_HI_REGS,
279   X86_TUNE_SINGLE_POP,
280   X86_TUNE_DOUBLE_POP,
281   X86_TUNE_SINGLE_PUSH,
282   X86_TUNE_DOUBLE_PUSH,
283   X86_TUNE_INTEGER_DFMODE_MOVES,
284   X86_TUNE_PARTIAL_REG_DEPENDENCY,
285   X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY,
286   X86_TUNE_SSE_UNALIGNED_LOAD_OPTIMAL,
287   X86_TUNE_SSE_UNALIGNED_STORE_OPTIMAL,
288   X86_TUNE_SSE_PACKED_SINGLE_INSN_OPTIMAL,
289   X86_TUNE_SSE_SPLIT_REGS,
290   X86_TUNE_SSE_TYPELESS_STORES,
291   X86_TUNE_SSE_LOAD0_BY_PXOR,
292   X86_TUNE_MEMORY_MISMATCH_STALL,
293   X86_TUNE_PROLOGUE_USING_MOVE,
294   X86_TUNE_EPILOGUE_USING_MOVE,
295   X86_TUNE_SHIFT1,
296   X86_TUNE_USE_FFREEP,
297   X86_TUNE_INTER_UNIT_MOVES,
298   X86_TUNE_INTER_UNIT_CONVERSIONS,
299   X86_TUNE_FOUR_JUMP_LIMIT,
300   X86_TUNE_SCHEDULE,
301   X86_TUNE_USE_BT,
302   X86_TUNE_USE_INCDEC,
303   X86_TUNE_PAD_RETURNS,
304   X86_TUNE_PAD_SHORT_FUNCTION,
305   X86_TUNE_EXT_80387_CONSTANTS,
306   X86_TUNE_SHORTEN_X87_SSE,
307   X86_TUNE_AVOID_VECTOR_DECODE,
308   X86_TUNE_PROMOTE_HIMODE_IMUL,
309   X86_TUNE_SLOW_IMUL_IMM32_MEM,
310   X86_TUNE_SLOW_IMUL_IMM8,
311   X86_TUNE_MOVE_M1_VIA_OR,
312   X86_TUNE_NOT_UNPAIRABLE,
313   X86_TUNE_NOT_VECTORMODE,
314   X86_TUNE_USE_VECTOR_FP_CONVERTS,
315   X86_TUNE_USE_VECTOR_CONVERTS,
316   X86_TUNE_FUSE_CMP_AND_BRANCH,
317   X86_TUNE_OPT_AGU,
318   X86_TUNE_VECTORIZE_DOUBLE,
319   X86_TUNE_SOFTWARE_PREFETCHING_BENEFICIAL,
320   X86_TUNE_AVX128_OPTIMAL,
321
322   X86_TUNE_LAST
323 };
324
325 extern unsigned char ix86_tune_features[X86_TUNE_LAST];
326
327 #define TARGET_USE_LEAVE        ix86_tune_features[X86_TUNE_USE_LEAVE]
328 #define TARGET_PUSH_MEMORY      ix86_tune_features[X86_TUNE_PUSH_MEMORY]
329 #define TARGET_ZERO_EXTEND_WITH_AND \
330         ix86_tune_features[X86_TUNE_ZERO_EXTEND_WITH_AND]
331 #define TARGET_UNROLL_STRLEN    ix86_tune_features[X86_TUNE_UNROLL_STRLEN]
332 #define TARGET_BRANCH_PREDICTION_HINTS \
333         ix86_tune_features[X86_TUNE_BRANCH_PREDICTION_HINTS]
334 #define TARGET_DOUBLE_WITH_ADD  ix86_tune_features[X86_TUNE_DOUBLE_WITH_ADD]
335 #define TARGET_USE_SAHF         ix86_tune_features[X86_TUNE_USE_SAHF]
336 #define TARGET_MOVX             ix86_tune_features[X86_TUNE_MOVX]
337 #define TARGET_PARTIAL_REG_STALL ix86_tune_features[X86_TUNE_PARTIAL_REG_STALL]
338 #define TARGET_PARTIAL_FLAG_REG_STALL \
339         ix86_tune_features[X86_TUNE_PARTIAL_FLAG_REG_STALL]
340 #define TARGET_USE_HIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_HIMODE_FIOP]
341 #define TARGET_USE_SIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_SIMODE_FIOP]
342 #define TARGET_USE_MOV0         ix86_tune_features[X86_TUNE_USE_MOV0]
343 #define TARGET_USE_CLTD         ix86_tune_features[X86_TUNE_USE_CLTD]
344 #define TARGET_USE_XCHGB        ix86_tune_features[X86_TUNE_USE_XCHGB]
345 #define TARGET_SPLIT_LONG_MOVES ix86_tune_features[X86_TUNE_SPLIT_LONG_MOVES]
346 #define TARGET_READ_MODIFY_WRITE ix86_tune_features[X86_TUNE_READ_MODIFY_WRITE]
347 #define TARGET_READ_MODIFY      ix86_tune_features[X86_TUNE_READ_MODIFY]
348 #define TARGET_PROMOTE_QImode   ix86_tune_features[X86_TUNE_PROMOTE_QIMODE]
349 #define TARGET_FAST_PREFIX      ix86_tune_features[X86_TUNE_FAST_PREFIX]
350 #define TARGET_SINGLE_STRINGOP  ix86_tune_features[X86_TUNE_SINGLE_STRINGOP]
351 #define TARGET_QIMODE_MATH      ix86_tune_features[X86_TUNE_QIMODE_MATH]
352 #define TARGET_HIMODE_MATH      ix86_tune_features[X86_TUNE_HIMODE_MATH]
353 #define TARGET_PROMOTE_QI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_QI_REGS]
354 #define TARGET_PROMOTE_HI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_HI_REGS]
355 #define TARGET_SINGLE_POP       ix86_tune_features[X86_TUNE_SINGLE_POP]
356 #define TARGET_DOUBLE_POP       ix86_tune_features[X86_TUNE_DOUBLE_POP]
357 #define TARGET_SINGLE_PUSH      ix86_tune_features[X86_TUNE_SINGLE_PUSH]
358 #define TARGET_DOUBLE_PUSH      ix86_tune_features[X86_TUNE_DOUBLE_PUSH]
359 #define TARGET_INTEGER_DFMODE_MOVES \
360         ix86_tune_features[X86_TUNE_INTEGER_DFMODE_MOVES]
361 #define TARGET_PARTIAL_REG_DEPENDENCY \
362         ix86_tune_features[X86_TUNE_PARTIAL_REG_DEPENDENCY]
363 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY \
364         ix86_tune_features[X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY]
365 #define TARGET_SSE_UNALIGNED_LOAD_OPTIMAL \
366         ix86_tune_features[X86_TUNE_SSE_UNALIGNED_LOAD_OPTIMAL]
367 #define TARGET_SSE_UNALIGNED_STORE_OPTIMAL \
368         ix86_tune_features[X86_TUNE_SSE_UNALIGNED_STORE_OPTIMAL]
369 #define TARGET_SSE_PACKED_SINGLE_INSN_OPTIMAL \
370         ix86_tune_features[X86_TUNE_SSE_PACKED_SINGLE_INSN_OPTIMAL]
371 #define TARGET_SSE_SPLIT_REGS   ix86_tune_features[X86_TUNE_SSE_SPLIT_REGS]
372 #define TARGET_SSE_TYPELESS_STORES \
373         ix86_tune_features[X86_TUNE_SSE_TYPELESS_STORES]
374 #define TARGET_SSE_LOAD0_BY_PXOR ix86_tune_features[X86_TUNE_SSE_LOAD0_BY_PXOR]
375 #define TARGET_MEMORY_MISMATCH_STALL \
376         ix86_tune_features[X86_TUNE_MEMORY_MISMATCH_STALL]
377 #define TARGET_PROLOGUE_USING_MOVE \
378         ix86_tune_features[X86_TUNE_PROLOGUE_USING_MOVE]
379 #define TARGET_EPILOGUE_USING_MOVE \
380         ix86_tune_features[X86_TUNE_EPILOGUE_USING_MOVE]
381 #define TARGET_SHIFT1           ix86_tune_features[X86_TUNE_SHIFT1]
382 #define TARGET_USE_FFREEP       ix86_tune_features[X86_TUNE_USE_FFREEP]
383 #define TARGET_INTER_UNIT_MOVES ix86_tune_features[X86_TUNE_INTER_UNIT_MOVES]
384 #define TARGET_INTER_UNIT_CONVERSIONS\
385         ix86_tune_features[X86_TUNE_INTER_UNIT_CONVERSIONS]
386 #define TARGET_FOUR_JUMP_LIMIT  ix86_tune_features[X86_TUNE_FOUR_JUMP_LIMIT]
387 #define TARGET_SCHEDULE         ix86_tune_features[X86_TUNE_SCHEDULE]
388 #define TARGET_USE_BT           ix86_tune_features[X86_TUNE_USE_BT]
389 #define TARGET_USE_INCDEC       ix86_tune_features[X86_TUNE_USE_INCDEC]
390 #define TARGET_PAD_RETURNS      ix86_tune_features[X86_TUNE_PAD_RETURNS]
391 #define TARGET_PAD_SHORT_FUNCTION \
392         ix86_tune_features[X86_TUNE_PAD_SHORT_FUNCTION]
393 #define TARGET_EXT_80387_CONSTANTS \
394         ix86_tune_features[X86_TUNE_EXT_80387_CONSTANTS]
395 #define TARGET_SHORTEN_X87_SSE  ix86_tune_features[X86_TUNE_SHORTEN_X87_SSE]
396 #define TARGET_AVOID_VECTOR_DECODE \
397         ix86_tune_features[X86_TUNE_AVOID_VECTOR_DECODE]
398 #define TARGET_TUNE_PROMOTE_HIMODE_IMUL \
399         ix86_tune_features[X86_TUNE_PROMOTE_HIMODE_IMUL]
400 #define TARGET_SLOW_IMUL_IMM32_MEM \
401         ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM32_MEM]
402 #define TARGET_SLOW_IMUL_IMM8   ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM8]
403 #define TARGET_MOVE_M1_VIA_OR   ix86_tune_features[X86_TUNE_MOVE_M1_VIA_OR]
404 #define TARGET_NOT_UNPAIRABLE   ix86_tune_features[X86_TUNE_NOT_UNPAIRABLE]
405 #define TARGET_NOT_VECTORMODE   ix86_tune_features[X86_TUNE_NOT_VECTORMODE]
406 #define TARGET_USE_VECTOR_FP_CONVERTS \
407         ix86_tune_features[X86_TUNE_USE_VECTOR_FP_CONVERTS]
408 #define TARGET_USE_VECTOR_CONVERTS \
409         ix86_tune_features[X86_TUNE_USE_VECTOR_CONVERTS]
410 #define TARGET_FUSE_CMP_AND_BRANCH \
411         ix86_tune_features[X86_TUNE_FUSE_CMP_AND_BRANCH]
412 #define TARGET_OPT_AGU ix86_tune_features[X86_TUNE_OPT_AGU]
413 #define TARGET_VECTORIZE_DOUBLE \
414         ix86_tune_features[X86_TUNE_VECTORIZE_DOUBLE]
415 #define TARGET_SOFTWARE_PREFETCHING_BENEFICIAL \
416         ix86_tune_features[X86_TUNE_SOFTWARE_PREFETCHING_BENEFICIAL]
417 #define TARGET_AVX128_OPTIMAL \
418         ix86_tune_features[X86_TUNE_AVX128_OPTIMAL]
419 /* Feature tests against the various architecture variations.  */
420 enum ix86_arch_indices {
421   X86_ARCH_CMOVE,               /* || TARGET_SSE */
422   X86_ARCH_CMPXCHG,
423   X86_ARCH_CMPXCHG8B,
424   X86_ARCH_XADD,
425   X86_ARCH_BSWAP,
426
427   X86_ARCH_LAST
428 };
429
430 extern unsigned char ix86_arch_features[X86_ARCH_LAST];
431
432 #define TARGET_CMOVE            ix86_arch_features[X86_ARCH_CMOVE]
433 #define TARGET_CMPXCHG          ix86_arch_features[X86_ARCH_CMPXCHG]
434 #define TARGET_CMPXCHG8B        ix86_arch_features[X86_ARCH_CMPXCHG8B]
435 #define TARGET_XADD             ix86_arch_features[X86_ARCH_XADD]
436 #define TARGET_BSWAP            ix86_arch_features[X86_ARCH_BSWAP]
437
438 #define TARGET_FISTTP           (TARGET_SSE3 && TARGET_80387)
439
440 extern int x86_prefetch_sse;
441
442 #define TARGET_PREFETCH_SSE     x86_prefetch_sse
443
444 #define ASSEMBLER_DIALECT       (ix86_asm_dialect)
445
446 #define TARGET_SSE_MATH         ((ix86_fpmath & FPMATH_SSE) != 0)
447 #define TARGET_MIX_SSE_I387 \
448  ((ix86_fpmath & (FPMATH_SSE | FPMATH_387)) == (FPMATH_SSE | FPMATH_387))
449
450 #define TARGET_GNU_TLS          (ix86_tls_dialect == TLS_DIALECT_GNU)
451 #define TARGET_GNU2_TLS         (ix86_tls_dialect == TLS_DIALECT_GNU2)
452 #define TARGET_ANY_GNU_TLS      (TARGET_GNU_TLS || TARGET_GNU2_TLS)
453 #define TARGET_SUN_TLS          0
454
455 #ifndef TARGET_64BIT_DEFAULT
456 #define TARGET_64BIT_DEFAULT 0
457 #endif
458 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
459 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
460 #endif
461
462 /* Fence to use after loop using storent.  */
463
464 extern tree x86_mfence;
465 #define FENCE_FOLLOWING_MOVNT x86_mfence
466
467 /* Once GDB has been enhanced to deal with functions without frame
468    pointers, we can change this to allow for elimination of
469    the frame pointer in leaf functions.  */
470 #define TARGET_DEFAULT 0
471
472 /* Extra bits to force.  */
473 #define TARGET_SUBTARGET_DEFAULT 0
474 #define TARGET_SUBTARGET_ISA_DEFAULT 0
475
476 /* Extra bits to force on w/ 32-bit mode.  */
477 #define TARGET_SUBTARGET32_DEFAULT 0
478 #define TARGET_SUBTARGET32_ISA_DEFAULT 0
479
480 /* Extra bits to force on w/ 64-bit mode.  */
481 #define TARGET_SUBTARGET64_DEFAULT 0
482 #define TARGET_SUBTARGET64_ISA_DEFAULT 0
483
484 /* Replace MACH-O, ifdefs by in-line tests, where possible. 
485    (a) Macros defined in config/i386/darwin.h  */
486 #define TARGET_MACHO 0
487 #define TARGET_MACHO_BRANCH_ISLANDS 0
488 #define MACHOPIC_ATT_STUB 0
489 /* (b) Macros defined in config/darwin.h  */
490 #define MACHO_DYNAMIC_NO_PIC_P 0
491 #define MACHOPIC_INDIRECT 0
492 #define MACHOPIC_PURE 0
493
494 /* For the Windows 64-bit ABI.  */
495 #define TARGET_64BIT_MS_ABI (TARGET_64BIT && ix86_cfun_abi () == MS_ABI)
496
497 /* For the Windows 32-bit ABI.  */
498 #define TARGET_32BIT_MS_ABI (!TARGET_64BIT && ix86_cfun_abi () == MS_ABI)
499
500 /* This is re-defined by cygming.h.  */
501 #define TARGET_SEH 0
502
503 /* The default abi used by target.  */
504 #define DEFAULT_ABI SYSV_ABI
505
506 /* Subtargets may reset this to 1 in order to enable 96-bit long double
507    with the rounding mode forced to 53 bits.  */
508 #define TARGET_96_ROUND_53_LONG_DOUBLE 0
509
510 /* -march=native handling only makes sense with compiler running on
511    an x86 or x86_64 chip.  If changing this condition, also change
512    the condition in driver-i386.c.  */
513 #if defined(__i386__) || defined(__x86_64__)
514 /* In driver-i386.c.  */
515 extern const char *host_detect_local_cpu (int argc, const char **argv);
516 #define EXTRA_SPEC_FUNCTIONS \
517   { "local_cpu_detect", host_detect_local_cpu },
518 #define HAVE_LOCAL_CPU_DETECT
519 #endif
520
521 #if TARGET_64BIT_DEFAULT
522 #define OPT_ARCH64 "!m32"
523 #define OPT_ARCH32 "m32"
524 #else
525 #define OPT_ARCH64 "m64|mx32"
526 #define OPT_ARCH32 "m64|mx32:;"
527 #endif
528
529 /* Support for configure-time defaults of some command line options.
530    The order here is important so that -march doesn't squash the
531    tune or cpu values.  */
532 #define OPTION_DEFAULT_SPECS                                       \
533   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
534   {"tune_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
535   {"tune_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
536   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" },  \
537   {"cpu_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
538   {"cpu_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
539   {"arch", "%{!march=*:-march=%(VALUE)}"},                         \
540   {"arch_32", "%{" OPT_ARCH32 ":%{!march=*:-march=%(VALUE)}}"},    \
541   {"arch_64", "%{" OPT_ARCH64 ":%{!march=*:-march=%(VALUE)}}"},
542
543 /* Specs for the compiler proper */
544
545 #ifndef CC1_CPU_SPEC
546 #define CC1_CPU_SPEC_1 ""
547
548 #ifndef HAVE_LOCAL_CPU_DETECT
549 #define CC1_CPU_SPEC CC1_CPU_SPEC_1
550 #else
551 #define CC1_CPU_SPEC CC1_CPU_SPEC_1 \
552 "%{march=native:%>march=native %:local_cpu_detect(arch) \
553   %{!mtune=*:%>mtune=native %:local_cpu_detect(tune)}} \
554 %{mtune=native:%>mtune=native %:local_cpu_detect(tune)}"
555 #endif
556 #endif
557 \f
558 /* Target CPU builtins.  */
559 #define TARGET_CPU_CPP_BUILTINS() ix86_target_macros ()
560
561 /* Target Pragmas.  */
562 #define REGISTER_TARGET_PRAGMAS() ix86_register_pragmas ()
563
564 enum target_cpu_default
565 {
566   TARGET_CPU_DEFAULT_generic = 0,
567
568   TARGET_CPU_DEFAULT_i386,
569   TARGET_CPU_DEFAULT_i486,
570   TARGET_CPU_DEFAULT_pentium,
571   TARGET_CPU_DEFAULT_pentium_mmx,
572   TARGET_CPU_DEFAULT_pentiumpro,
573   TARGET_CPU_DEFAULT_pentium2,
574   TARGET_CPU_DEFAULT_pentium3,
575   TARGET_CPU_DEFAULT_pentium4,
576   TARGET_CPU_DEFAULT_pentium_m,
577   TARGET_CPU_DEFAULT_prescott,
578   TARGET_CPU_DEFAULT_nocona,
579   TARGET_CPU_DEFAULT_core2,
580   TARGET_CPU_DEFAULT_corei7,
581   TARGET_CPU_DEFAULT_atom,
582
583   TARGET_CPU_DEFAULT_geode,
584   TARGET_CPU_DEFAULT_k6,
585   TARGET_CPU_DEFAULT_k6_2,
586   TARGET_CPU_DEFAULT_k6_3,
587   TARGET_CPU_DEFAULT_athlon,
588   TARGET_CPU_DEFAULT_athlon_sse,
589   TARGET_CPU_DEFAULT_k8,
590   TARGET_CPU_DEFAULT_amdfam10,
591   TARGET_CPU_DEFAULT_bdver1,
592   TARGET_CPU_DEFAULT_bdver2,
593   TARGET_CPU_DEFAULT_btver1,
594
595   TARGET_CPU_DEFAULT_max
596 };
597
598 #ifndef CC1_SPEC
599 #define CC1_SPEC "%(cc1_cpu) "
600 #endif
601
602 /* This macro defines names of additional specifications to put in the
603    specs that can be used in various specifications like CC1_SPEC.  Its
604    definition is an initializer with a subgrouping for each command option.
605
606    Each subgrouping contains a string constant, that defines the
607    specification name, and a string constant that used by the GCC driver
608    program.
609
610    Do not define this macro if it does not need to do anything.  */
611
612 #ifndef SUBTARGET_EXTRA_SPECS
613 #define SUBTARGET_EXTRA_SPECS
614 #endif
615
616 #define EXTRA_SPECS                                                     \
617   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
618   SUBTARGET_EXTRA_SPECS
619 \f
620
621 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
622    FPU, assume that the fpcw is set to extended precision; when using
623    only SSE, rounding is correct; when using both SSE and the FPU,
624    the rounding precision is indeterminate, since either may be chosen
625    apparently at random.  */
626 #define TARGET_FLT_EVAL_METHOD \
627   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
628
629 /* Whether to allow x87 floating-point arithmetic on MODE (one of
630    SFmode, DFmode and XFmode) in the current excess precision
631    configuration.  */
632 #define X87_ENABLE_ARITH(MODE) \
633   (flag_excess_precision == EXCESS_PRECISION_FAST || (MODE) == XFmode)
634
635 /* Likewise, whether to allow direct conversions from integer mode
636    IMODE (HImode, SImode or DImode) to MODE.  */
637 #define X87_ENABLE_FLOAT(MODE, IMODE)                   \
638   (flag_excess_precision == EXCESS_PRECISION_FAST       \
639    || (MODE) == XFmode                                  \
640    || ((MODE) == DFmode && (IMODE) == SImode)           \
641    || (IMODE) == HImode)
642
643 /* target machine storage layout */
644
645 #define SHORT_TYPE_SIZE 16
646 #define INT_TYPE_SIZE 32
647 #define LONG_TYPE_SIZE (TARGET_X32 ? 32 : BITS_PER_WORD)
648 #define POINTER_SIZE (TARGET_X32 ? 32 : BITS_PER_WORD)
649 #define LONG_LONG_TYPE_SIZE 64
650 #define FLOAT_TYPE_SIZE 32
651 #define DOUBLE_TYPE_SIZE 64
652 #define LONG_DOUBLE_TYPE_SIZE 80
653
654 #define WIDEST_HARDWARE_FP_SIZE LONG_DOUBLE_TYPE_SIZE
655
656 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
657 #define MAX_BITS_PER_WORD 64
658 #else
659 #define MAX_BITS_PER_WORD 32
660 #endif
661
662 /* Define this if most significant byte of a word is the lowest numbered.  */
663 /* That is true on the 80386.  */
664
665 #define BITS_BIG_ENDIAN 0
666
667 /* Define this if most significant byte of a word is the lowest numbered.  */
668 /* That is not true on the 80386.  */
669 #define BYTES_BIG_ENDIAN 0
670
671 /* Define this if most significant word of a multiword number is the lowest
672    numbered.  */
673 /* Not true for 80386 */
674 #define WORDS_BIG_ENDIAN 0
675
676 /* Width of a word, in units (bytes).  */
677 #define UNITS_PER_WORD          (TARGET_64BIT ? 8 : 4)
678
679 #ifndef IN_LIBGCC2
680 #define MIN_UNITS_PER_WORD      4
681 #endif
682
683 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
684 #define PARM_BOUNDARY BITS_PER_WORD
685
686 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
687 #define STACK_BOUNDARY \
688  (TARGET_64BIT && ix86_abi == MS_ABI ? 128 : BITS_PER_WORD)
689
690 /* Stack boundary of the main function guaranteed by OS.  */
691 #define MAIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
692
693 /* Minimum stack boundary.  */
694 #define MIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
695
696 /* Boundary (in *bits*) on which the stack pointer prefers to be
697    aligned; the compiler cannot rely on having this alignment.  */
698 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
699
700 /* It should be MIN_STACK_BOUNDARY.  But we set it to 128 bits for
701    both 32bit and 64bit, to support codes that need 128 bit stack
702    alignment for SSE instructions, but can't realign the stack.  */
703 #define PREFERRED_STACK_BOUNDARY_DEFAULT 128
704
705 /* 1 if -mstackrealign should be turned on by default.  It will
706    generate an alternate prologue and epilogue that realigns the
707    runtime stack if nessary.  This supports mixing codes that keep a
708    4-byte aligned stack, as specified by i386 psABI, with codes that
709    need a 16-byte aligned stack, as required by SSE instructions.  */
710 #define STACK_REALIGN_DEFAULT 0
711
712 /* Boundary (in *bits*) on which the incoming stack is aligned.  */
713 #define INCOMING_STACK_BOUNDARY ix86_incoming_stack_boundary
714
715 /* Target OS keeps a vector-aligned (128-bit, 16-byte) stack.  This is
716    mandatory for the 64-bit ABI, and may or may not be true for other
717    operating systems.  */
718 #define TARGET_KEEPS_VECTOR_ALIGNED_STACK TARGET_64BIT
719
720 /* Minimum allocation boundary for the code of a function.  */
721 #define FUNCTION_BOUNDARY 8
722
723 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
724 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
725
726 /* Minimum size in bits of the largest boundary to which any
727    and all fundamental data types supported by the hardware
728    might need to be aligned. No data type wants to be aligned
729    rounder than this.
730
731    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
732    and Pentium Pro XFmode values at 128 bit boundaries.  */
733
734 #define BIGGEST_ALIGNMENT (TARGET_AVX ? 256 : 128)
735
736 /* Maximum stack alignment.  */
737 #define MAX_STACK_ALIGNMENT MAX_OFILE_ALIGNMENT
738
739 /* Alignment value for attribute ((aligned)).  It is a constant since
740    it is the part of the ABI.  We shouldn't change it with -mavx.  */
741 #define ATTRIBUTE_ALIGNED_VALUE 128
742
743 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
744 #define ALIGN_MODE_128(MODE) \
745  ((MODE) == XFmode || SSE_REG_MODE_P (MODE))
746
747 /* The published ABIs say that doubles should be aligned on word
748    boundaries, so lower the alignment for structure fields unless
749    -malign-double is set.  */
750
751 /* ??? Blah -- this macro is used directly by libobjc.  Since it
752    supports no vector modes, cut out the complexity and fall back
753    on BIGGEST_FIELD_ALIGNMENT.  */
754 #ifdef IN_TARGET_LIBS
755 #ifdef __x86_64__
756 #define BIGGEST_FIELD_ALIGNMENT 128
757 #else
758 #define BIGGEST_FIELD_ALIGNMENT 32
759 #endif
760 #else
761 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
762    x86_field_alignment (FIELD, COMPUTED)
763 #endif
764
765 /* If defined, a C expression to compute the alignment given to a
766    constant that is being placed in memory.  EXP is the constant
767    and ALIGN is the alignment that the object would ordinarily have.
768    The value of this macro is used instead of that alignment to align
769    the object.
770
771    If this macro is not defined, then ALIGN is used.
772
773    The typical use of this macro is to increase alignment for string
774    constants to be word aligned so that `strcpy' calls that copy
775    constants can be done inline.  */
776
777 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
778
779 /* If defined, a C expression to compute the alignment for a static
780    variable.  TYPE is the data type, and ALIGN is the alignment that
781    the object would ordinarily have.  The value of this macro is used
782    instead of that alignment to align the object.
783
784    If this macro is not defined, then ALIGN is used.
785
786    One use of this macro is to increase alignment of medium-size
787    data to make it all fit in fewer cache lines.  Another is to
788    cause character arrays to be word-aligned so that `strcpy' calls
789    that copy constants to character arrays can be done inline.  */
790
791 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
792
793 /* If defined, a C expression to compute the alignment for a local
794    variable.  TYPE is the data type, and ALIGN is the alignment that
795    the object would ordinarily have.  The value of this macro is used
796    instead of that alignment to align the object.
797
798    If this macro is not defined, then ALIGN is used.
799
800    One use of this macro is to increase alignment of medium-size
801    data to make it all fit in fewer cache lines.  */
802
803 #define LOCAL_ALIGNMENT(TYPE, ALIGN) \
804   ix86_local_alignment ((TYPE), VOIDmode, (ALIGN))
805
806 /* If defined, a C expression to compute the alignment for stack slot.
807    TYPE is the data type, MODE is the widest mode available, and ALIGN
808    is the alignment that the slot would ordinarily have.  The value of
809    this macro is used instead of that alignment to align the slot.
810
811    If this macro is not defined, then ALIGN is used when TYPE is NULL,
812    Otherwise, LOCAL_ALIGNMENT will be used.
813
814    One use of this macro is to set alignment of stack slot to the
815    maximum alignment of all possible modes which the slot may have.  */
816
817 #define STACK_SLOT_ALIGNMENT(TYPE, MODE, ALIGN) \
818   ix86_local_alignment ((TYPE), (MODE), (ALIGN))
819
820 /* If defined, a C expression to compute the alignment for a local
821    variable DECL.
822
823    If this macro is not defined, then
824    LOCAL_ALIGNMENT (TREE_TYPE (DECL), DECL_ALIGN (DECL)) will be used.
825
826    One use of this macro is to increase alignment of medium-size
827    data to make it all fit in fewer cache lines.  */
828
829 #define LOCAL_DECL_ALIGNMENT(DECL) \
830   ix86_local_alignment ((DECL), VOIDmode, DECL_ALIGN (DECL))
831
832 /* If defined, a C expression to compute the minimum required alignment
833    for dynamic stack realignment purposes for EXP (a TYPE or DECL),
834    MODE, assuming normal alignment ALIGN.
835
836    If this macro is not defined, then (ALIGN) will be used.  */
837
838 #define MINIMUM_ALIGNMENT(EXP, MODE, ALIGN) \
839   ix86_minimum_alignment (EXP, MODE, ALIGN)
840
841
842 /* Set this nonzero if move instructions will actually fail to work
843    when given unaligned data.  */
844 #define STRICT_ALIGNMENT 0
845
846 /* If bit field type is int, don't let it cross an int,
847    and give entire struct the alignment of an int.  */
848 /* Required on the 386 since it doesn't have bit-field insns.  */
849 #define PCC_BITFIELD_TYPE_MATTERS 1
850 \f
851 /* Standard register usage.  */
852
853 /* This processor has special stack-like registers.  See reg-stack.c
854    for details.  */
855
856 #define STACK_REGS
857
858 #define IS_STACK_MODE(MODE)                                     \
859   (((MODE) == SFmode && !(TARGET_SSE && TARGET_SSE_MATH))       \
860    || ((MODE) == DFmode && !(TARGET_SSE2 && TARGET_SSE_MATH))   \
861    || (MODE) == XFmode)
862
863 /* Number of actual hardware registers.
864    The hardware registers are assigned numbers for the compiler
865    from 0 to just below FIRST_PSEUDO_REGISTER.
866    All registers that the compiler knows about must be given numbers,
867    even those that are not normally considered general registers.
868
869    In the 80386 we give the 8 general purpose registers the numbers 0-7.
870    We number the floating point registers 8-15.
871    Note that registers 0-7 can be accessed as a  short or int,
872    while only 0-3 may be used with byte `mov' instructions.
873
874    Reg 16 does not correspond to any hardware register, but instead
875    appears in the RTL as an argument pointer prior to reload, and is
876    eliminated during reloading in favor of either the stack or frame
877    pointer.  */
878
879 #define FIRST_PSEUDO_REGISTER 53
880
881 /* Number of hardware registers that go into the DWARF-2 unwind info.
882    If not defined, equals FIRST_PSEUDO_REGISTER.  */
883
884 #define DWARF_FRAME_REGISTERS 17
885
886 /* 1 for registers that have pervasive standard uses
887    and are not available for the register allocator.
888    On the 80386, the stack pointer is such, as is the arg pointer.
889
890    The value is zero if the register is not fixed on either 32 or
891    64 bit targets, one if the register if fixed on both 32 and 64
892    bit targets, two if it is only fixed on 32bit targets and three
893    if its only fixed on 64bit targets.
894    Proper values are computed in TARGET_CONDITIONAL_REGISTER_USAGE.
895  */
896 #define FIXED_REGISTERS                                         \
897 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
898 {  0, 0, 0, 0, 0, 0, 0, 1, 0,  0,  0,  0,  0,  0,  0,  0,       \
899 /*arg,flags,fpsr,fpcr,frame*/                                   \
900     1,    1,   1,   1,    1,                                    \
901 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
902      0,   0,   0,   0,   0,   0,   0,   0,                      \
903 /* mm0, mm1, mm2, mm3, mm4, mm5, mm6, mm7*/                     \
904      0,   0,   0,   0,   0,   0,   0,   0,                      \
905 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
906      2,   2,   2,   2,   2,   2,   2,   2,                      \
907 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
908      2,   2,    2,    2,    2,    2,    2,    2 }
909
910
911 /* 1 for registers not available across function calls.
912    These must include the FIXED_REGISTERS and also any
913    registers that can be used without being saved.
914    The latter must include the registers where values are returned
915    and the register where structure-value addresses are passed.
916    Aside from that, you can include as many other registers as you like.
917
918    The value is zero if the register is not call used on either 32 or
919    64 bit targets, one if the register if call used on both 32 and 64
920    bit targets, two if it is only call used on 32bit targets and three
921    if its only call used on 64bit targets.
922    Proper values are computed in TARGET_CONDITIONAL_REGISTER_USAGE.
923 */
924 #define CALL_USED_REGISTERS                                     \
925 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
926 {  1, 1, 1, 0, 3, 3, 0, 1, 1,  1,  1,  1,  1,  1,  1,  1,       \
927 /*arg,flags,fpsr,fpcr,frame*/                                   \
928     1,   1,    1,   1,    1,                                    \
929 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
930      1,   1,   1,   1,   1,   1,   1,   1,                      \
931 /* mm0, mm1, mm2, mm3, mm4, mm5, mm6, mm7*/                     \
932      1,   1,   1,   1,   1,   1,   1,   1,                      \
933 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
934      1,   1,   1,   1,   2,   2,   2,   2,                      \
935 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
936      1,   1,    1,    1,    1,    1,    1,    1 }
937
938 /* Order in which to allocate registers.  Each register must be
939    listed once, even those in FIXED_REGISTERS.  List frame pointer
940    late and fixed registers last.  Note that, in general, we prefer
941    registers listed in CALL_USED_REGISTERS, keeping the others
942    available for storage of persistent values.
943
944    The ADJUST_REG_ALLOC_ORDER actually overwrite the order,
945    so this is just empty initializer for array.  */
946
947 #define REG_ALLOC_ORDER                                         \
948 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
949    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
950    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
951    48, 49, 50, 51, 52 }
952
953 /* ADJUST_REG_ALLOC_ORDER is a macro which permits reg_alloc_order
954    to be rearranged based on a particular function.  When using sse math,
955    we want to allocate SSE before x87 registers and vice versa.  */
956
957 #define ADJUST_REG_ALLOC_ORDER x86_order_regs_for_local_alloc ()
958
959
960 #define OVERRIDE_ABI_FORMAT(FNDECL) ix86_call_abi_override (FNDECL)
961
962 /* Return number of consecutive hard regs needed starting at reg REGNO
963    to hold something of mode MODE.
964    This is ordinarily the length in words of a value of mode MODE
965    but can be less for certain modes in special long registers.
966
967    Actually there are no two word move instructions for consecutive
968    registers.  And only registers 0-3 may have mov byte instructions
969    applied to them.  */
970
971 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
972   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
973    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
974    : ((MODE) == XFmode                                                  \
975       ? (TARGET_64BIT ? 2 : 3)                                          \
976       : (MODE) == XCmode                                                \
977       ? (TARGET_64BIT ? 4 : 6)                                          \
978       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
979
980 #define HARD_REGNO_NREGS_HAS_PADDING(REGNO, MODE)                       \
981   ((TARGET_128BIT_LONG_DOUBLE && !TARGET_64BIT)                         \
982    ? (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)  \
983       ? 0                                                               \
984       : ((MODE) == XFmode || (MODE) == XCmode))                         \
985    : 0)
986
987 #define HARD_REGNO_NREGS_WITH_PADDING(REGNO, MODE) ((MODE) == XFmode ? 4 : 8)
988
989 #define VALID_AVX256_REG_MODE(MODE)                                     \
990   ((MODE) == V32QImode || (MODE) == V16HImode || (MODE) == V8SImode     \
991    || (MODE) == V4DImode || (MODE) == V8SFmode || (MODE) == V4DFmode)
992
993 #define VALID_SSE2_REG_MODE(MODE)                                       \
994   ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode      \
995    || (MODE) == V2DImode || (MODE) == DFmode)
996
997 #define VALID_SSE_REG_MODE(MODE)                                        \
998   ((MODE) == V1TImode || (MODE) == TImode                               \
999    || (MODE) == V4SFmode || (MODE) == V4SImode                          \
1000    || (MODE) == SFmode || (MODE) == TFmode)
1001
1002 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
1003   ((MODE) == V2SFmode || (MODE) == SFmode)
1004
1005 #define VALID_MMX_REG_MODE(MODE)                                        \
1006   ((MODE == V1DImode) || (MODE) == DImode                               \
1007    || (MODE) == V2SImode || (MODE) == SImode                            \
1008    || (MODE) == V4HImode || (MODE) == V8QImode)
1009
1010 #define VALID_DFP_MODE_P(MODE) \
1011   ((MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode)
1012
1013 #define VALID_FP_MODE_P(MODE)                                           \
1014   ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode             \
1015    || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)         \
1016
1017 #define VALID_INT_MODE_P(MODE)                                          \
1018   ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode             \
1019    || (MODE) == DImode                                                  \
1020    || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode       \
1021    || (MODE) == CDImode                                                 \
1022    || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode           \
1023                         || (MODE) == TFmode || (MODE) == TCmode)))
1024
1025 /* Return true for modes passed in SSE registers.  */
1026 #define SSE_REG_MODE_P(MODE)                                            \
1027   ((MODE) == V1TImode || (MODE) == TImode || (MODE) == V16QImode        \
1028    || (MODE) == TFmode || (MODE) == V8HImode || (MODE) == V2DFmode      \
1029    || (MODE) == V2DImode || (MODE) == V4SFmode || (MODE) == V4SImode    \
1030    || (MODE) == V32QImode || (MODE) == V16HImode || (MODE) == V8SImode  \
1031    || (MODE) == V4DImode || (MODE) == V8SFmode || (MODE) == V4DFmode)
1032
1033 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
1034
1035 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1036    ix86_hard_regno_mode_ok ((REGNO), (MODE))
1037
1038 /* Value is 1 if it is a good idea to tie two pseudo registers
1039    when one has mode MODE1 and one has mode MODE2.
1040    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1041    for any hard reg, then this must be 0 for correct output.  */
1042
1043 #define MODES_TIEABLE_P(MODE1, MODE2)  ix86_modes_tieable_p (MODE1, MODE2)
1044
1045 /* It is possible to write patterns to move flags; but until someone
1046    does it,  */
1047 #define AVOID_CCMODE_COPIES
1048
1049 /* Specify the modes required to caller save a given hard regno.
1050    We do this on i386 to prevent flags from being saved at all.
1051
1052    Kill any attempts to combine saving of modes.  */
1053
1054 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1055   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
1056    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
1057    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false) \
1058    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
1059    : (MODE) == QImode && (REGNO) > BX_REG && !TARGET_64BIT ? SImode     \
1060    : (MODE))
1061
1062 /* The only ABI that saves SSE registers across calls is Win64 (thus no
1063    need to check the current ABI here), and with AVX enabled Win64 only
1064    guarantees that the low 16 bytes are saved.  */
1065 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)             \
1066   (SSE_REGNO_P (REGNO) && GET_MODE_SIZE (MODE) > 16)
1067
1068 /* Specify the registers used for certain standard purposes.
1069    The values of these macros are register numbers.  */
1070
1071 /* on the 386 the pc register is %eip, and is not usable as a general
1072    register.  The ordinary mov instructions won't work */
1073 /* #define PC_REGNUM  */
1074
1075 /* Register to use for pushing function arguments.  */
1076 #define STACK_POINTER_REGNUM 7
1077
1078 /* Base register for access to local variables of the function.  */
1079 #define HARD_FRAME_POINTER_REGNUM 6
1080
1081 /* Base register for access to local variables of the function.  */
1082 #define FRAME_POINTER_REGNUM 20
1083
1084 /* First floating point reg */
1085 #define FIRST_FLOAT_REG 8
1086
1087 /* First & last stack-like regs */
1088 #define FIRST_STACK_REG FIRST_FLOAT_REG
1089 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
1090
1091 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
1092 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
1093
1094 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
1095 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
1096
1097 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
1098 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
1099
1100 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
1101 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
1102
1103 /* Override this in other tm.h files to cope with various OS lossage
1104    requiring a frame pointer.  */
1105 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1106 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1107 #endif
1108
1109 /* Make sure we can access arbitrary call frames.  */
1110 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
1111
1112 /* Base register for access to arguments of the function.  */
1113 #define ARG_POINTER_REGNUM 16
1114
1115 /* Register to hold the addressing base for position independent
1116    code access to data items.  We don't use PIC pointer for 64bit
1117    mode.  Define the regnum to dummy value to prevent gcc from
1118    pessimizing code dealing with EBX.
1119
1120    To avoid clobbering a call-saved register unnecessarily, we renumber
1121    the pic register when possible.  The change is visible after the
1122    prologue has been emitted.  */
1123
1124 #define REAL_PIC_OFFSET_TABLE_REGNUM  BX_REG
1125
1126 #define PIC_OFFSET_TABLE_REGNUM                         \
1127   ((TARGET_64BIT && ix86_cmodel == CM_SMALL_PIC)        \
1128    || !flag_pic ? INVALID_REGNUM                        \
1129    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1130    : REAL_PIC_OFFSET_TABLE_REGNUM)
1131
1132 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1133
1134 /* This is overridden by <cygwin.h>.  */
1135 #define MS_AGGREGATE_RETURN 0
1136
1137 #define KEEP_AGGREGATE_RETURN_POINTER 0
1138 \f
1139 /* Define the classes of registers for register constraints in the
1140    machine description.  Also define ranges of constants.
1141
1142    One of the classes must always be named ALL_REGS and include all hard regs.
1143    If there is more than one class, another class must be named NO_REGS
1144    and contain no registers.
1145
1146    The name GENERAL_REGS must be the name of a class (or an alias for
1147    another name such as ALL_REGS).  This is the class of registers
1148    that is allowed by "g" or "r" in a register constraint.
1149    Also, registers outside this class are allocated only when
1150    instructions express preferences for them.
1151
1152    The classes must be numbered in nondecreasing order; that is,
1153    a larger-numbered class must never be contained completely
1154    in a smaller-numbered class.
1155
1156    For any two classes, it is very desirable that there be another
1157    class that represents their union.
1158
1159    It might seem that class BREG is unnecessary, since no useful 386
1160    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1161    and the "b" register constraint is useful in asms for syscalls.
1162
1163    The flags, fpsr and fpcr registers are in no class.  */
1164
1165 enum reg_class
1166 {
1167   NO_REGS,
1168   AREG, DREG, CREG, BREG, SIREG, DIREG,
1169   AD_REGS,                      /* %eax/%edx for DImode */
1170   CLOBBERED_REGS,               /* call-clobbered integers */
1171   Q_REGS,                       /* %eax %ebx %ecx %edx */
1172   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1173   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1174   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1175   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp
1176                                    %r8 %r9 %r10 %r11 %r12 %r13 %r14 %r15 */
1177   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1178   FLOAT_REGS,
1179   SSE_FIRST_REG,
1180   SSE_REGS,
1181   MMX_REGS,
1182   FP_TOP_SSE_REGS,
1183   FP_SECOND_SSE_REGS,
1184   FLOAT_SSE_REGS,
1185   FLOAT_INT_REGS,
1186   INT_SSE_REGS,
1187   FLOAT_INT_SSE_REGS,
1188   ALL_REGS, LIM_REG_CLASSES
1189 };
1190
1191 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1192
1193 #define INTEGER_CLASS_P(CLASS) \
1194   reg_class_subset_p ((CLASS), GENERAL_REGS)
1195 #define FLOAT_CLASS_P(CLASS) \
1196   reg_class_subset_p ((CLASS), FLOAT_REGS)
1197 #define SSE_CLASS_P(CLASS) \
1198   reg_class_subset_p ((CLASS), SSE_REGS)
1199 #define MMX_CLASS_P(CLASS) \
1200   ((CLASS) == MMX_REGS)
1201 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1202   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1203 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1204   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1205 #define MAYBE_SSE_CLASS_P(CLASS) \
1206   reg_classes_intersect_p (SSE_REGS, (CLASS))
1207 #define MAYBE_MMX_CLASS_P(CLASS) \
1208   reg_classes_intersect_p (MMX_REGS, (CLASS))
1209
1210 #define Q_CLASS_P(CLASS) \
1211   reg_class_subset_p ((CLASS), Q_REGS)
1212
1213 /* Give names of register classes as strings for dump file.  */
1214
1215 #define REG_CLASS_NAMES \
1216 {  "NO_REGS",                           \
1217    "AREG", "DREG", "CREG", "BREG",      \
1218    "SIREG", "DIREG",                    \
1219    "AD_REGS",                           \
1220    "CLOBBERED_REGS",                    \
1221    "Q_REGS", "NON_Q_REGS",              \
1222    "INDEX_REGS",                        \
1223    "LEGACY_REGS",                       \
1224    "GENERAL_REGS",                      \
1225    "FP_TOP_REG", "FP_SECOND_REG",       \
1226    "FLOAT_REGS",                        \
1227    "SSE_FIRST_REG",                     \
1228    "SSE_REGS",                          \
1229    "MMX_REGS",                          \
1230    "FP_TOP_SSE_REGS",                   \
1231    "FP_SECOND_SSE_REGS",                \
1232    "FLOAT_SSE_REGS",                    \
1233    "FLOAT_INT_REGS",                    \
1234    "INT_SSE_REGS",                      \
1235    "FLOAT_INT_SSE_REGS",                \
1236    "ALL_REGS" }
1237
1238 /* Define which registers fit in which classes.  This is an initializer
1239    for a vector of HARD_REG_SET of length N_REG_CLASSES.
1240
1241    Note that the default setting of CLOBBERED_REGS is for 32-bit; this
1242    is adjusted by TARGET_CONDITIONAL_REGISTER_USAGE for the 64-bit ABI
1243    in effect.  */
1244
1245 #define REG_CLASS_CONTENTS                                              \
1246 {     { 0x00,     0x0 },                                                \
1247       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1248       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1249       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1250       { 0x03,     0x0 },                /* AD_REGS */                   \
1251       { 0x07,     0x0 },                /* CLOBBERED_REGS */            \
1252       { 0x0f,     0x0 },                /* Q_REGS */                    \
1253   { 0x1100f0,  0x1fe0 },                /* NON_Q_REGS */                \
1254       { 0x7f,  0x1fe0 },                /* INDEX_REGS */                \
1255   { 0x1100ff,     0x0 },                /* LEGACY_REGS */               \
1256   { 0x1100ff,  0x1fe0 },                /* GENERAL_REGS */              \
1257      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1258     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1259   { 0x200000,     0x0 },                /* SSE_FIRST_REG */             \
1260 { 0x1fe00000,0x1fe000 },                /* SSE_REGS */                  \
1261 { 0xe0000000,    0x1f },                /* MMX_REGS */                  \
1262 { 0x1fe00100,0x1fe000 },                /* FP_TOP_SSE_REG */            \
1263 { 0x1fe00200,0x1fe000 },                /* FP_SECOND_SSE_REG */         \
1264 { 0x1fe0ff00,0x1fe000 },                /* FLOAT_SSE_REGS */            \
1265    { 0x1ffff,  0x1fe0 },                /* FLOAT_INT_REGS */            \
1266 { 0x1fe100ff,0x1fffe0 },                /* INT_SSE_REGS */              \
1267 { 0x1fe1ffff,0x1fffe0 },                /* FLOAT_INT_SSE_REGS */        \
1268 { 0xffffffff,0x1fffff }                                                 \
1269 }
1270
1271 /* The same information, inverted:
1272    Return the class number of the smallest class containing
1273    reg number REGNO.  This could be a conditional expression
1274    or could index an array.  */
1275
1276 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1277
1278 /* When this hook returns true for MODE, the compiler allows
1279    registers explicitly used in the rtl to be used as spill registers
1280    but prevents the compiler from extending the lifetime of these
1281    registers.  */
1282 #define TARGET_SMALL_REGISTER_CLASSES_FOR_MODE_P hook_bool_mode_true
1283
1284 #define QI_REG_P(X) (REG_P (X) && REGNO (X) <= BX_REG)
1285
1286 #define GENERAL_REGNO_P(N) \
1287   ((N) <= STACK_POINTER_REGNUM || REX_INT_REGNO_P (N))
1288
1289 #define GENERAL_REG_P(X) \
1290   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1291
1292 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1293
1294 #define REX_INT_REGNO_P(N) \
1295   IN_RANGE ((N), FIRST_REX_INT_REG, LAST_REX_INT_REG)
1296 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1297
1298 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1299 #define FP_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1300 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1301 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1302
1303 #define X87_FLOAT_MODE_P(MODE)  \
1304   (TARGET_80387 && ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode))
1305
1306 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1307 #define SSE_REGNO_P(N)                                          \
1308   (IN_RANGE ((N), FIRST_SSE_REG, LAST_SSE_REG)                  \
1309    || REX_SSE_REGNO_P (N))
1310
1311 #define REX_SSE_REGNO_P(N) \
1312   IN_RANGE ((N), FIRST_REX_SSE_REG, LAST_REX_SSE_REG)
1313
1314 #define SSE_REGNO(N) \
1315   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1316
1317 #define SSE_FLOAT_MODE_P(MODE) \
1318   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1319
1320 #define FMA4_VEC_FLOAT_MODE_P(MODE) \
1321   (TARGET_FMA4 && ((MODE) == V4SFmode || (MODE) == V2DFmode \
1322                   || (MODE) == V8SFmode || (MODE) == V4DFmode))
1323
1324 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1325 #define MMX_REGNO_P(N) IN_RANGE ((N), FIRST_MMX_REG, LAST_MMX_REG)
1326
1327 #define STACK_REG_P(XOP) (REG_P (XOP) && STACK_REGNO_P (REGNO (XOP)))
1328 #define STACK_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1329
1330 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1331
1332 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1333 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1334
1335 /* The class value for index registers, and the one for base regs.  */
1336
1337 #define INDEX_REG_CLASS INDEX_REGS
1338 #define BASE_REG_CLASS GENERAL_REGS
1339
1340 /* Place additional restrictions on the register class to use when it
1341    is necessary to be able to hold a value of mode MODE in a reload
1342    register for which class CLASS would ordinarily be used.  */
1343
1344 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1345   ((MODE) == QImode && !TARGET_64BIT                            \
1346    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1347        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1348    ? Q_REGS : (CLASS))
1349
1350 /* If we are copying between general and FP registers, we need a memory
1351    location. The same is true for SSE and MMX registers.  */
1352 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1353   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1354
1355 /* Get_secondary_mem widens integral modes to BITS_PER_WORD.
1356    There is no need to emit full 64 bit move on 64 bit targets
1357    for integral modes that can be moved using 32 bit move.  */
1358 #define SECONDARY_MEMORY_NEEDED_MODE(MODE)                      \
1359   (GET_MODE_BITSIZE (MODE) < 32 && INTEGRAL_MODE_P (MODE)       \
1360    ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)               \
1361    : MODE)
1362
1363 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1364
1365 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
1366   ix86_cannot_change_mode_class (FROM, TO, CLASS)
1367 \f
1368 /* Stack layout; function entry, exit and calling.  */
1369
1370 /* Define this if pushing a word on the stack
1371    makes the stack pointer a smaller address.  */
1372 #define STACK_GROWS_DOWNWARD
1373
1374 /* Define this to nonzero if the nominal address of the stack frame
1375    is at the high-address end of the local variables;
1376    that is, each additional local variable allocated
1377    goes at a more negative offset in the frame.  */
1378 #define FRAME_GROWS_DOWNWARD 1
1379
1380 /* Offset within stack frame to start allocating local variables at.
1381    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1382    first local allocated.  Otherwise, it is the offset to the BEGINNING
1383    of the first local allocated.  */
1384 #define STARTING_FRAME_OFFSET 0
1385
1386 /* If we generate an insn to push BYTES bytes, this says how many the stack
1387    pointer really advances by.  On 386, we have pushw instruction that
1388    decrements by exactly 2 no matter what the position was, there is no pushb.
1389
1390    But as CIE data alignment factor on this arch is -4 for 32bit targets
1391    and -8 for 64bit targets, we need to make sure all stack pointer adjustments
1392    are in multiple of 4 for 32bit targets and 8 for 64bit targets.  */
1393
1394 #define PUSH_ROUNDING(BYTES) \
1395   (((BYTES) + UNITS_PER_WORD - 1) & -UNITS_PER_WORD)
1396
1397 /* If defined, the maximum amount of space required for outgoing arguments
1398    will be computed and placed into the variable `crtl->outgoing_args_size'.
1399    No space will be pushed onto the stack for each call; instead, the
1400    function prologue should increase the stack frame size by this amount.  
1401    
1402    64-bit MS ABI seem to require 16 byte alignment everywhere except for
1403    function prologue and apilogue.  This is not possible without
1404    ACCUMULATE_OUTGOING_ARGS.  */
1405
1406 #define ACCUMULATE_OUTGOING_ARGS \
1407   (TARGET_ACCUMULATE_OUTGOING_ARGS || TARGET_64BIT_MS_ABI)
1408
1409 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1410    instructions to pass outgoing arguments.  */
1411
1412 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1413
1414 /* We want the stack and args grow in opposite directions, even if
1415    PUSH_ARGS is 0.  */
1416 #define PUSH_ARGS_REVERSED 1
1417
1418 /* Offset of first parameter from the argument pointer register value.  */
1419 #define FIRST_PARM_OFFSET(FNDECL) 0
1420
1421 /* Define this macro if functions should assume that stack space has been
1422    allocated for arguments even when their values are passed in registers.
1423
1424    The value of this macro is the size, in bytes, of the area reserved for
1425    arguments passed in registers for the function represented by FNDECL.
1426
1427    This space can be allocated by the caller, or be a part of the
1428    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1429    which.  */
1430 #define REG_PARM_STACK_SPACE(FNDECL) ix86_reg_parm_stack_space (FNDECL)
1431
1432 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) \
1433   (TARGET_64BIT && ix86_function_type_abi (FNTYPE) == MS_ABI)
1434
1435 /* Define how to find the value returned by a library function
1436    assuming the value has mode MODE.  */
1437
1438 #define LIBCALL_VALUE(MODE) ix86_libcall_value (MODE)
1439
1440 /* Define the size of the result block used for communication between
1441    untyped_call and untyped_return.  The block contains a DImode value
1442    followed by the block used by fnsave and frstor.  */
1443
1444 #define APPLY_RESULT_SIZE (8+108)
1445
1446 /* 1 if N is a possible register number for function argument passing.  */
1447 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1448
1449 /* Define a data type for recording info about an argument list
1450    during the scan of that argument list.  This data type should
1451    hold all necessary information about the function itself
1452    and about the args processed so far, enough to enable macros
1453    such as FUNCTION_ARG to determine where the next arg should go.  */
1454
1455 typedef struct ix86_args {
1456   int words;                    /* # words passed so far */
1457   int nregs;                    /* # registers available for passing */
1458   int regno;                    /* next available register number */
1459   int fastcall;                 /* fastcall or thiscall calling convention
1460                                    is used */
1461   int sse_words;                /* # sse words passed so far */
1462   int sse_nregs;                /* # sse registers available for passing */
1463   int warn_avx;                 /* True when we want to warn about AVX ABI.  */
1464   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1465   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1466   int sse_regno;                /* next available sse register number */
1467   int mmx_words;                /* # mmx words passed so far */
1468   int mmx_nregs;                /* # mmx registers available for passing */
1469   int mmx_regno;                /* next available mmx register number */
1470   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1471   int caller;                   /* true if it is caller.  */
1472   int float_in_sse;             /* Set to 1 or 2 for 32bit targets if
1473                                    SFmode/DFmode arguments should be passed
1474                                    in SSE registers.  Otherwise 0.  */
1475   enum calling_abi call_abi;    /* Set to SYSV_ABI for sysv abi. Otherwise
1476                                    MS_ABI for ms abi.  */
1477 } CUMULATIVE_ARGS;
1478
1479 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1480    for a call to a function whose data type is FNTYPE.
1481    For a library call, FNTYPE is 0.  */
1482
1483 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1484   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL), \
1485                         (N_NAMED_ARGS) != -1)
1486
1487 /* Output assembler code to FILE to increment profiler label # LABELNO
1488    for profiling a function entry.  */
1489
1490 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1491
1492 #define MCOUNT_NAME "_mcount"
1493
1494 #define MCOUNT_NAME_BEFORE_PROLOGUE "__fentry__"
1495
1496 #define PROFILE_COUNT_REGISTER "edx"
1497
1498 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1499    the stack pointer does not matter.  The value is tested only in
1500    functions that have frame pointers.
1501    No definition is equivalent to always zero.  */
1502 /* Note on the 386 it might be more efficient not to define this since
1503    we have to restore it ourselves from the frame pointer, in order to
1504    use pop */
1505
1506 #define EXIT_IGNORE_STACK 1
1507
1508 /* Output assembler code for a block containing the constant parts
1509    of a trampoline, leaving space for the variable parts.  */
1510
1511 /* On the 386, the trampoline contains two instructions:
1512      mov #STATIC,ecx
1513      jmp FUNCTION
1514    The trampoline is generated entirely at runtime.  The operand of JMP
1515    is the address of FUNCTION relative to the instruction following the
1516    JMP (which is 5 bytes long).  */
1517
1518 /* Length in units of the trampoline for entering a nested function.  */
1519
1520 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 24 : 10)
1521 \f
1522 /* Definitions for register eliminations.
1523
1524    This is an array of structures.  Each structure initializes one pair
1525    of eliminable registers.  The "from" register number is given first,
1526    followed by "to".  Eliminations of the same "from" register are listed
1527    in order of preference.
1528
1529    There are two registers that can always be eliminated on the i386.
1530    The frame pointer and the arg pointer can be replaced by either the
1531    hard frame pointer or to the stack pointer, depending upon the
1532    circumstances.  The hard frame pointer is not used before reload and
1533    so it is not eligible for elimination.  */
1534
1535 #define ELIMINABLE_REGS                                 \
1536 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1537  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1538  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1539  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1540
1541 /* Define the offset between two registers, one to be eliminated, and the other
1542    its replacement, at the start of a routine.  */
1543
1544 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1545   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1546 \f
1547 /* Addressing modes, and classification of registers for them.  */
1548
1549 /* Macros to check register numbers against specific register classes.  */
1550
1551 /* These assume that REGNO is a hard or pseudo reg number.
1552    They give nonzero only if REGNO is a hard reg of the suitable class
1553    or a pseudo reg currently allocated to a suitable hard reg.
1554    Since they use reg_renumber, they are safe only once reg_renumber
1555    has been allocated, which happens in local-alloc.c.  */
1556
1557 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1558   ((REGNO) < STACK_POINTER_REGNUM                                       \
1559    || REX_INT_REGNO_P (REGNO)                                           \
1560    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM           \
1561    || REX_INT_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1562
1563 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1564   (GENERAL_REGNO_P (REGNO)                                              \
1565    || (REGNO) == ARG_POINTER_REGNUM                                     \
1566    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1567    || GENERAL_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1568
1569 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1570    and check its validity for a certain class.
1571    We have two alternate definitions for each of them.
1572    The usual definition accepts all pseudo regs; the other rejects
1573    them unless they have been allocated suitable hard regs.
1574    The symbol REG_OK_STRICT causes the latter definition to be used.
1575
1576    Most source files want to accept pseudo regs in the hope that
1577    they will get allocated to the class that the insn wants them to be in.
1578    Source files for reload pass need to be strict.
1579    After reload, it makes no difference, since pseudo regs have
1580    been eliminated by then.  */
1581
1582
1583 /* Non strict versions, pseudos are ok.  */
1584 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1585   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1586    || REX_INT_REGNO_P (REGNO (X))                                       \
1587    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1588
1589 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1590   (GENERAL_REGNO_P (REGNO (X))                                          \
1591    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1592    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1593    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1594
1595 /* Strict versions, hard registers only */
1596 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1597 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1598
1599 #ifndef REG_OK_STRICT
1600 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1601 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1602
1603 #else
1604 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1605 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1606 #endif
1607
1608 /* TARGET_LEGITIMATE_ADDRESS_P recognizes an RTL expression
1609    that is a valid memory address for an instruction.
1610    The MODE argument is the machine mode for the MEM expression
1611    that wants to use this address.
1612
1613    The other macros defined here are used only in TARGET_LEGITIMATE_ADDRESS_P,
1614    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1615
1616    See legitimize_pic_address in i386.c for details as to what
1617    constitutes a legitimate address when -fpic is used.  */
1618
1619 #define MAX_REGS_PER_ADDRESS 2
1620
1621 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1622
1623 /* If defined, a C expression to determine the base term of address X.
1624    This macro is used in only one place: `find_base_term' in alias.c.
1625
1626    It is always safe for this macro to not be defined.  It exists so
1627    that alias analysis can understand machine-dependent addresses.
1628
1629    The typical use of this macro is to handle addresses containing
1630    a label_ref or symbol_ref within an UNSPEC.  */
1631
1632 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1633
1634 /* Nonzero if the constant value X is a legitimate general operand
1635    when generating PIC code.  It is given that flag_pic is on and
1636    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1637
1638 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1639
1640 #define SYMBOLIC_CONST(X)       \
1641   (GET_CODE (X) == SYMBOL_REF                                           \
1642    || GET_CODE (X) == LABEL_REF                                         \
1643    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
1644 \f
1645 /* Max number of args passed in registers.  If this is more than 3, we will
1646    have problems with ebx (register #4), since it is a caller save register and
1647    is also used as the pic register in ELF.  So for now, don't allow more than
1648    3 registers to be passed in registers.  */
1649
1650 /* Abi specific values for REGPARM_MAX and SSE_REGPARM_MAX */
1651 #define X86_64_REGPARM_MAX 6
1652 #define X86_64_MS_REGPARM_MAX 4
1653
1654 #define X86_32_REGPARM_MAX 3
1655
1656 #define REGPARM_MAX                                                     \
1657   (TARGET_64BIT                                                         \
1658    ? (TARGET_64BIT_MS_ABI                                               \
1659       ? X86_64_MS_REGPARM_MAX                                           \
1660       : X86_64_REGPARM_MAX)                                             \
1661    : X86_32_REGPARM_MAX)
1662
1663 #define X86_64_SSE_REGPARM_MAX 8
1664 #define X86_64_MS_SSE_REGPARM_MAX 4
1665
1666 #define X86_32_SSE_REGPARM_MAX (TARGET_SSE ? (TARGET_MACHO ? 4 : 3) : 0)
1667
1668 #define SSE_REGPARM_MAX                                                 \
1669   (TARGET_64BIT                                                         \
1670    ? (TARGET_64BIT_MS_ABI                                               \
1671       ? X86_64_MS_SSE_REGPARM_MAX                                       \
1672       : X86_64_SSE_REGPARM_MAX)                                         \
1673    : X86_32_SSE_REGPARM_MAX)
1674
1675 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
1676 \f
1677 /* Specify the machine mode that this machine uses
1678    for the index in the tablejump instruction.  */
1679 #define CASE_VECTOR_MODE \
1680  (!TARGET_LP64 || (flag_pic && ix86_cmodel != CM_LARGE_PIC) ? SImode : DImode)
1681
1682 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1683 #define DEFAULT_SIGNED_CHAR 1
1684
1685 /* Max number of bytes we can move from memory to memory
1686    in one reasonably fast instruction.  */
1687 #define MOVE_MAX 16
1688
1689 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
1690    move efficiently, as opposed to  MOVE_MAX which is the maximum
1691    number of bytes we can move with a single instruction.  */
1692 #define MOVE_MAX_PIECES UNITS_PER_WORD
1693
1694 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1695    move-instruction pairs, we will do a movmem or libcall instead.
1696    Increasing the value will always make code faster, but eventually
1697    incurs high cost in increased code size.
1698
1699    If you don't define this, a reasonable default is used.  */
1700
1701 #define MOVE_RATIO(speed) ((speed) ? ix86_cost->move_ratio : 3)
1702
1703 /* If a clear memory operation would take CLEAR_RATIO or more simple
1704    move-instruction sequences, we will do a clrmem or libcall instead.  */
1705
1706 #define CLEAR_RATIO(speed) ((speed) ? MIN (6, ix86_cost->move_ratio) : 2)
1707
1708 /* Define if shifts truncate the shift count which implies one can
1709    omit a sign-extension or zero-extension of a shift count.
1710
1711    On i386, shifts do truncate the count.  But bit test instructions
1712    take the modulo of the bit offset operand.  */
1713
1714 /* #define SHIFT_COUNT_TRUNCATED */
1715
1716 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1717    is done just by pretending it is already truncated.  */
1718 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1719
1720 /* A macro to update M and UNSIGNEDP when an object whose type is
1721    TYPE and which has the specified mode and signedness is to be
1722    stored in a register.  This macro is only called when TYPE is a
1723    scalar type.
1724
1725    On i386 it is sometimes useful to promote HImode and QImode
1726    quantities to SImode.  The choice depends on target type.  */
1727
1728 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
1729 do {                                                    \
1730   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
1731       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
1732     (MODE) = SImode;                                    \
1733 } while (0)
1734
1735 /* Specify the machine mode that pointers have.
1736    After generation of rtl, the compiler makes no further distinction
1737    between pointers and any other objects of this machine mode.  */
1738 #define Pmode (TARGET_64BIT ? DImode : SImode)
1739
1740 /* A C expression whose value is zero if pointers that need to be extended
1741    from being `POINTER_SIZE' bits wide to `Pmode' are sign-extended and
1742    greater then zero if they are zero-extended and less then zero if the
1743    ptr_extend instruction should be used.  */
1744
1745 #define POINTERS_EXTEND_UNSIGNED 1
1746
1747 /* A function address in a call instruction
1748    is a byte address (for indexing purposes)
1749    so give the MEM rtx a byte's mode.  */
1750 #define FUNCTION_MODE QImode
1751 \f
1752
1753 /* A C expression for the cost of a branch instruction.  A value of 1
1754    is the default; other values are interpreted relative to that.  */
1755
1756 #define BRANCH_COST(speed_p, predictable_p) \
1757   (!(speed_p) ? 2 : (predictable_p) ? 0 : ix86_branch_cost)
1758
1759 /* Define this macro as a C expression which is nonzero if accessing
1760    less than a word of memory (i.e. a `char' or a `short') is no
1761    faster than accessing a word of memory, i.e., if such access
1762    require more than one instruction or if there is no difference in
1763    cost between byte and (aligned) word loads.
1764
1765    When this macro is not defined, the compiler will access a field by
1766    finding the smallest containing object; when it is defined, a
1767    fullword load will be used if alignment permits.  Unless bytes
1768    accesses are faster than word accesses, using word accesses is
1769    preferable since it may eliminate subsequent memory access if
1770    subsequent accesses occur to other fields in the same word of the
1771    structure, but to different bytes.  */
1772
1773 #define SLOW_BYTE_ACCESS 0
1774
1775 /* Nonzero if access to memory by shorts is slow and undesirable.  */
1776 #define SLOW_SHORT_ACCESS 0
1777
1778 /* Define this macro to be the value 1 if unaligned accesses have a
1779    cost many times greater than aligned accesses, for example if they
1780    are emulated in a trap handler.
1781
1782    When this macro is nonzero, the compiler will act as if
1783    `STRICT_ALIGNMENT' were nonzero when generating code for block
1784    moves.  This can cause significantly more instructions to be
1785    produced.  Therefore, do not set this macro nonzero if unaligned
1786    accesses only add a cycle or two to the time for a memory access.
1787
1788    If the value of this macro is always zero, it need not be defined.  */
1789
1790 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
1791
1792 /* Define this macro if it is as good or better to call a constant
1793    function address than to call an address kept in a register.
1794
1795    Desirable on the 386 because a CALL with a constant address is
1796    faster than one with a register address.  */
1797
1798 #define NO_FUNCTION_CSE
1799 \f
1800 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1801    return the mode to be used for the comparison.
1802
1803    For floating-point equality comparisons, CCFPEQmode should be used.
1804    VOIDmode should be used in all other cases.
1805
1806    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
1807    possible, to allow for more combinations.  */
1808
1809 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
1810
1811 /* Return nonzero if MODE implies a floating point inequality can be
1812    reversed.  */
1813
1814 #define REVERSIBLE_CC_MODE(MODE) 1
1815
1816 /* A C expression whose value is reversed condition code of the CODE for
1817    comparison done in CC_MODE mode.  */
1818 #define REVERSE_CONDITION(CODE, MODE) ix86_reverse_condition ((CODE), (MODE))
1819
1820 \f
1821 /* Control the assembler format that we output, to the extent
1822    this does not vary between assemblers.  */
1823
1824 /* How to refer to registers in assembler output.
1825    This sequence is indexed by compiler's hard-register-number (see above).  */
1826
1827 /* In order to refer to the first 8 regs as 32-bit regs, prefix an "e".
1828    For non floating point regs, the following are the HImode names.
1829
1830    For float regs, the stack top is sometimes referred to as "%st(0)"
1831    instead of just "%st".  TARGET_PRINT_OPERAND handles this with the
1832    "y" code.  */
1833
1834 #define HI_REGISTER_NAMES                                               \
1835 {"ax","dx","cx","bx","si","di","bp","sp",                               \
1836  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
1837  "argp", "flags", "fpsr", "fpcr", "frame",                              \
1838  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
1839  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7",                \
1840  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
1841  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
1842
1843 #define REGISTER_NAMES HI_REGISTER_NAMES
1844
1845 /* Table of additional register names to use in user input.  */
1846
1847 #define ADDITIONAL_REGISTER_NAMES \
1848 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
1849   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
1850   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
1851   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
1852   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
1853   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 } }
1854
1855 /* Note we are omitting these since currently I don't know how
1856 to get gcc to use these, since they want the same but different
1857 number as al, and ax.
1858 */
1859
1860 #define QI_REGISTER_NAMES \
1861 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
1862
1863 /* These parallel the array above, and can be used to access bits 8:15
1864    of regs 0 through 3.  */
1865
1866 #define QI_HIGH_REGISTER_NAMES \
1867 {"ah", "dh", "ch", "bh", }
1868
1869 /* How to renumber registers for dbx and gdb.  */
1870
1871 #define DBX_REGISTER_NUMBER(N) \
1872   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
1873
1874 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
1875 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
1876 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
1877
1878 /* Before the prologue, RA is at 0(%esp).  */
1879 #define INCOMING_RETURN_ADDR_RTX \
1880   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
1881
1882 /* After the prologue, RA is at -4(AP) in the current frame.  */
1883 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
1884   ((COUNT) == 0                                                            \
1885    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
1886    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
1887
1888 /* PC is dbx register 8; let's use that column for RA.  */
1889 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
1890
1891 /* Before the prologue, the top of the frame is at 4(%esp).  */
1892 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
1893
1894 /* Describe how we implement __builtin_eh_return.  */
1895 #define EH_RETURN_DATA_REGNO(N) ((N) <= DX_REG ? (N) : INVALID_REGNUM)
1896 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, CX_REG)
1897
1898
1899 /* Select a format to encode pointers in exception handling data.  CODE
1900    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1901    true if the symbol may be affected by dynamic relocations.
1902
1903    ??? All x86 object file formats are capable of representing this.
1904    After all, the relocation needed is the same as for the call insn.
1905    Whether or not a particular assembler allows us to enter such, I
1906    guess we'll have to see.  */
1907 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
1908   asm_preferred_eh_data_format ((CODE), (GLOBAL))
1909
1910 /* This is how to output an insn to push a register on the stack.
1911    It need not be very fast code.  */
1912
1913 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
1914 do {                                                                    \
1915   if (TARGET_64BIT)                                                     \
1916     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
1917                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
1918   else                                                                  \
1919     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
1920 } while (0)
1921
1922 /* This is how to output an insn to pop a register from the stack.
1923    It need not be very fast code.  */
1924
1925 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
1926 do {                                                                    \
1927   if (TARGET_64BIT)                                                     \
1928     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
1929                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
1930   else                                                                  \
1931     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
1932 } while (0)
1933
1934 /* This is how to output an element of a case-vector that is absolute.  */
1935
1936 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1937   ix86_output_addr_vec_elt ((FILE), (VALUE))
1938
1939 /* This is how to output an element of a case-vector that is relative.  */
1940
1941 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
1942   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
1943
1944 /* When we see %v, we will print the 'v' prefix if TARGET_AVX is true.  */
1945
1946 #define ASM_OUTPUT_AVX_PREFIX(STREAM, PTR)      \
1947 {                                               \
1948   if ((PTR)[0] == '%' && (PTR)[1] == 'v')       \
1949     (PTR) += TARGET_AVX ? 1 : 2;                \
1950 }
1951
1952 /* A C statement or statements which output an assembler instruction
1953    opcode to the stdio stream STREAM.  The macro-operand PTR is a
1954    variable of type `char *' which points to the opcode name in
1955    its "internal" form--the form that is written in the machine
1956    description.  */
1957
1958 #define ASM_OUTPUT_OPCODE(STREAM, PTR) \
1959   ASM_OUTPUT_AVX_PREFIX ((STREAM), (PTR))
1960
1961 /* A C statement to output to the stdio stream FILE an assembler
1962    command to pad the location counter to a multiple of 1<<LOG
1963    bytes if it is within MAX_SKIP bytes.  */
1964
1965 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
1966 #undef  ASM_OUTPUT_MAX_SKIP_PAD
1967 #define ASM_OUTPUT_MAX_SKIP_PAD(FILE, LOG, MAX_SKIP)                    \
1968   if ((LOG) != 0)                                                       \
1969     {                                                                   \
1970       if ((MAX_SKIP) == 0)                                              \
1971         fprintf ((FILE), "\t.p2align %d\n", (LOG));                     \
1972       else                                                              \
1973         fprintf ((FILE), "\t.p2align %d,,%d\n", (LOG), (MAX_SKIP));     \
1974     }
1975 #endif
1976
1977 /* Write the extra assembler code needed to declare a function
1978    properly.  */
1979
1980 #undef ASM_OUTPUT_FUNCTION_LABEL
1981 #define ASM_OUTPUT_FUNCTION_LABEL(FILE, NAME, DECL) \
1982   ix86_asm_output_function_label (FILE, NAME, DECL)
1983
1984 /* Under some conditions we need jump tables in the text section,
1985    because the assembler cannot handle label differences between
1986    sections.  This is the case for x86_64 on Mach-O for example.  */
1987
1988 #define JUMP_TABLES_IN_TEXT_SECTION \
1989   (flag_pic && ((TARGET_MACHO && TARGET_64BIT) \
1990    || (!TARGET_64BIT && !HAVE_AS_GOTOFF_IN_DATA)))
1991
1992 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
1993    and switch back.  For x86 we do this only to save a few bytes that
1994    would otherwise be unused in the text section.  */
1995 #define CRT_MKSTR2(VAL) #VAL
1996 #define CRT_MKSTR(x) CRT_MKSTR2(x)
1997
1998 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)              \
1999    asm (SECTION_OP "\n\t"                                       \
2000         "call " CRT_MKSTR(__USER_LABEL_PREFIX__) #FUNC "\n"     \
2001         TEXT_SECTION_ASM_OP);
2002 \f
2003 /* Which processor to tune code generation for.  */
2004
2005 enum processor_type
2006 {
2007   PROCESSOR_I386 = 0,                   /* 80386 */
2008   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2009   PROCESSOR_PENTIUM,
2010   PROCESSOR_PENTIUMPRO,
2011   PROCESSOR_GEODE,
2012   PROCESSOR_K6,
2013   PROCESSOR_ATHLON,
2014   PROCESSOR_PENTIUM4,
2015   PROCESSOR_K8,
2016   PROCESSOR_NOCONA,
2017   PROCESSOR_CORE2_32,
2018   PROCESSOR_CORE2_64,
2019   PROCESSOR_COREI7_32,
2020   PROCESSOR_COREI7_64,
2021   PROCESSOR_GENERIC32,
2022   PROCESSOR_GENERIC64,
2023   PROCESSOR_AMDFAM10,
2024   PROCESSOR_BDVER1,
2025   PROCESSOR_BDVER2,
2026   PROCESSOR_BTVER1,
2027   PROCESSOR_ATOM,
2028   PROCESSOR_max
2029 };
2030
2031 extern enum processor_type ix86_tune;
2032 extern enum processor_type ix86_arch;
2033
2034 /* Size of the RED_ZONE area.  */
2035 #define RED_ZONE_SIZE 128
2036 /* Reserved area of the red zone for temporaries.  */
2037 #define RED_ZONE_RESERVE 8
2038
2039 extern unsigned int ix86_preferred_stack_boundary;
2040 extern unsigned int ix86_incoming_stack_boundary;
2041
2042 /* Smallest class containing REGNO.  */
2043 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
2044
2045 enum ix86_fpcmp_strategy {
2046   IX86_FPCMP_SAHF,
2047   IX86_FPCMP_COMI,
2048   IX86_FPCMP_ARITH
2049 };
2050 \f
2051 /* To properly truncate FP values into integers, we need to set i387 control
2052    word.  We can't emit proper mode switching code before reload, as spills
2053    generated by reload may truncate values incorrectly, but we still can avoid
2054    redundant computation of new control word by the mode switching pass.
2055    The fldcw instructions are still emitted redundantly, but this is probably
2056    not going to be noticeable problem, as most CPUs do have fast path for
2057    the sequence.
2058
2059    The machinery is to emit simple truncation instructions and split them
2060    before reload to instructions having USEs of two memory locations that
2061    are filled by this code to old and new control word.
2062
2063    Post-reload pass may be later used to eliminate the redundant fildcw if
2064    needed.  */
2065
2066 enum ix86_entity
2067 {
2068   I387_TRUNC = 0,
2069   I387_FLOOR,
2070   I387_CEIL,
2071   I387_MASK_PM,
2072   MAX_386_ENTITIES
2073 };
2074
2075 enum ix86_stack_slot
2076 {
2077   SLOT_VIRTUAL = 0,
2078   SLOT_TEMP,
2079   SLOT_CW_STORED,
2080   SLOT_CW_TRUNC,
2081   SLOT_CW_FLOOR,
2082   SLOT_CW_CEIL,
2083   SLOT_CW_MASK_PM,
2084   MAX_386_STACK_LOCALS
2085 };
2086
2087 /* Define this macro if the port needs extra instructions inserted
2088    for mode switching in an optimizing compilation.  */
2089
2090 #define OPTIMIZE_MODE_SWITCHING(ENTITY) \
2091    ix86_optimize_mode_switching[(ENTITY)]
2092
2093 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
2094    initializer for an array of integers.  Each initializer element N
2095    refers to an entity that needs mode switching, and specifies the
2096    number of different modes that might need to be set for this
2097    entity.  The position of the initializer in the initializer -
2098    starting counting at zero - determines the integer that is used to
2099    refer to the mode-switched entity in question.  */
2100
2101 #define NUM_MODES_FOR_MODE_SWITCHING \
2102    { I387_CW_ANY, I387_CW_ANY, I387_CW_ANY, I387_CW_ANY }
2103
2104 /* ENTITY is an integer specifying a mode-switched entity.  If
2105    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
2106    return an integer value not larger than the corresponding element
2107    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
2108    must be switched into prior to the execution of INSN. */
2109
2110 #define MODE_NEEDED(ENTITY, I) ix86_mode_needed ((ENTITY), (I))
2111
2112 /* This macro specifies the order in which modes for ENTITY are
2113    processed.  0 is the highest priority.  */
2114
2115 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
2116
2117 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
2118    is the set of hard registers live at the point where the insn(s)
2119    are to be inserted.  */
2120
2121 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
2122   ((MODE) != I387_CW_ANY && (MODE) != I387_CW_UNINITIALIZED             \
2123    ? emit_i387_cw_initialization (MODE), 0                              \
2124    : 0)
2125
2126 \f
2127 /* Avoid renaming of stack registers, as doing so in combination with
2128    scheduling just increases amount of live registers at time and in
2129    the turn amount of fxch instructions needed.
2130
2131    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
2132
2133 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
2134   (! IN_RANGE ((SRC), FIRST_STACK_REG, LAST_STACK_REG))
2135
2136 \f
2137 #define FASTCALL_PREFIX '@'
2138 \f
2139 /* Machine specific frame tracking during prologue/epilogue generation.  */
2140
2141 #ifndef USED_FOR_TARGET
2142 struct GTY(()) machine_frame_state
2143 {
2144   /* This pair tracks the currently active CFA as reg+offset.  When reg
2145      is drap_reg, we don't bother trying to record here the real CFA when
2146      it might really be a DW_CFA_def_cfa_expression.  */
2147   rtx cfa_reg;
2148   HOST_WIDE_INT cfa_offset;
2149
2150   /* The current offset (canonically from the CFA) of ESP and EBP.
2151      When stack frame re-alignment is active, these may not be relative
2152      to the CFA.  However, in all cases they are relative to the offsets
2153      of the saved registers stored in ix86_frame.  */
2154   HOST_WIDE_INT sp_offset;
2155   HOST_WIDE_INT fp_offset;
2156
2157   /* The size of the red-zone that may be assumed for the purposes of
2158      eliding register restore notes in the epilogue.  This may be zero
2159      if no red-zone is in effect, or may be reduced from the real
2160      red-zone value by a maximum runtime stack re-alignment value.  */
2161   int red_zone_offset;
2162
2163   /* Indicate whether each of ESP, EBP or DRAP currently holds a valid
2164      value within the frame.  If false then the offset above should be
2165      ignored.  Note that DRAP, if valid, *always* points to the CFA and
2166      thus has an offset of zero.  */
2167   BOOL_BITFIELD sp_valid : 1;
2168   BOOL_BITFIELD fp_valid : 1;
2169   BOOL_BITFIELD drap_valid : 1;
2170
2171   /* Indicate whether the local stack frame has been re-aligned.  When
2172      set, the SP/FP offsets above are relative to the aligned frame
2173      and not the CFA.  */
2174   BOOL_BITFIELD realigned : 1;
2175 };
2176
2177 /* Private to winnt.c.  */
2178 struct seh_frame_state;
2179
2180 struct GTY(()) machine_function {
2181   struct stack_local_entry *stack_locals;
2182   const char *some_ld_name;
2183   int varargs_gpr_size;
2184   int varargs_fpr_size;
2185   int optimize_mode_switching[MAX_386_ENTITIES];
2186
2187   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE
2188      has been computed for.  */
2189   int use_fast_prologue_epilogue_nregs;
2190
2191   /* For -fsplit-stack support: A stack local which holds a pointer to
2192      the stack arguments for a function with a variable number of
2193      arguments.  This is set at the start of the function and is used
2194      to initialize the overflow_arg_area field of the va_list
2195      structure.  */
2196   rtx split_stack_varargs_pointer;
2197
2198   /* This value is used for amd64 targets and specifies the current abi
2199      to be used. MS_ABI means ms abi. Otherwise SYSV_ABI means sysv abi.  */
2200   ENUM_BITFIELD(calling_abi) call_abi : 8;
2201
2202   /* Nonzero if the function accesses a previous frame.  */
2203   BOOL_BITFIELD accesses_prev_frame : 1;
2204
2205   /* Nonzero if the function requires a CLD in the prologue.  */
2206   BOOL_BITFIELD needs_cld : 1;
2207
2208   /* Set by ix86_compute_frame_layout and used by prologue/epilogue
2209      expander to determine the style used.  */
2210   BOOL_BITFIELD use_fast_prologue_epilogue : 1;
2211
2212   /* If true, the current function needs the default PIC register, not
2213      an alternate register (on x86) and must not use the red zone (on
2214      x86_64), even if it's a leaf function.  We don't want the
2215      function to be regarded as non-leaf because TLS calls need not
2216      affect register allocation.  This flag is set when a TLS call
2217      instruction is expanded within a function, and never reset, even
2218      if all such instructions are optimized away.  Use the
2219      ix86_current_function_calls_tls_descriptor macro for a better
2220      approximation.  */
2221   BOOL_BITFIELD tls_descriptor_call_expanded_p : 1;
2222
2223   /* If true, the current function has a STATIC_CHAIN is placed on the
2224      stack below the return address.  */
2225   BOOL_BITFIELD static_chain_on_stack : 1;
2226
2227   /* Nonzero if caller passes 256bit AVX modes.  */
2228   BOOL_BITFIELD caller_pass_avx256_p : 1;
2229
2230   /* Nonzero if caller returns 256bit AVX modes.  */
2231   BOOL_BITFIELD caller_return_avx256_p : 1;
2232
2233   /* Nonzero if the current callee passes 256bit AVX modes.  */
2234   BOOL_BITFIELD callee_pass_avx256_p : 1;
2235
2236   /* Nonzero if the current callee returns 256bit AVX modes.  */
2237   BOOL_BITFIELD callee_return_avx256_p : 1;
2238
2239   /* Nonzero if rescan vzerouppers in the current function is needed.  */
2240   BOOL_BITFIELD rescan_vzeroupper_p : 1;
2241
2242   /* During prologue/epilogue generation, the current frame state.
2243      Otherwise, the frame state at the end of the prologue.  */
2244   struct machine_frame_state fs;
2245
2246   /* During SEH output, this is non-null.  */
2247   struct seh_frame_state * GTY((skip(""))) seh;
2248 };
2249 #endif
2250
2251 #define ix86_stack_locals (cfun->machine->stack_locals)
2252 #define ix86_varargs_gpr_size (cfun->machine->varargs_gpr_size)
2253 #define ix86_varargs_fpr_size (cfun->machine->varargs_fpr_size)
2254 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
2255 #define ix86_current_function_needs_cld (cfun->machine->needs_cld)
2256 #define ix86_tls_descriptor_calls_expanded_in_cfun \
2257   (cfun->machine->tls_descriptor_call_expanded_p)
2258 /* Since tls_descriptor_call_expanded is not cleared, even if all TLS
2259    calls are optimized away, we try to detect cases in which it was
2260    optimized away.  Since such instructions (use (reg REG_SP)), we can
2261    verify whether there's any such instruction live by testing that
2262    REG_SP is live.  */
2263 #define ix86_current_function_calls_tls_descriptor \
2264   (ix86_tls_descriptor_calls_expanded_in_cfun && df_regs_ever_live_p (SP_REG))
2265 #define ix86_static_chain_on_stack (cfun->machine->static_chain_on_stack)
2266
2267 /* Control behavior of x86_file_start.  */
2268 #define X86_FILE_START_VERSION_DIRECTIVE false
2269 #define X86_FILE_START_FLTUSED false
2270
2271 /* Flag to mark data that is in the large address area.  */
2272 #define SYMBOL_FLAG_FAR_ADDR            (SYMBOL_FLAG_MACH_DEP << 0)
2273 #define SYMBOL_REF_FAR_ADDR_P(X)        \
2274         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_FAR_ADDR) != 0)
2275
2276 /* Flags to mark dllimport/dllexport.  Used by PE ports, but handy to
2277    have defined always, to avoid ifdefing.  */
2278 #define SYMBOL_FLAG_DLLIMPORT           (SYMBOL_FLAG_MACH_DEP << 1)
2279 #define SYMBOL_REF_DLLIMPORT_P(X) \
2280         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLIMPORT) != 0)
2281
2282 #define SYMBOL_FLAG_DLLEXPORT           (SYMBOL_FLAG_MACH_DEP << 2)
2283 #define SYMBOL_REF_DLLEXPORT_P(X) \
2284         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLEXPORT) != 0)
2285
2286 extern void debug_ready_dispatch (void);
2287 extern void debug_dispatch_window (int);
2288
2289 /* The value at zero is only defined for the BMI instructions
2290    LZCNT and TZCNT, not the BSR/BSF insns in the original isa.  */
2291 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
2292         ((VALUE) = GET_MODE_BITSIZE (MODE), TARGET_BMI)
2293 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
2294         ((VALUE) = GET_MODE_BITSIZE (MODE), TARGET_LZCNT)
2295
2296
2297 /* Flags returned by ix86_get_callcvt ().  */
2298 #define IX86_CALLCVT_CDECL      0x1
2299 #define IX86_CALLCVT_STDCALL    0x2
2300 #define IX86_CALLCVT_FASTCALL   0x4
2301 #define IX86_CALLCVT_THISCALL   0x8
2302 #define IX86_CALLCVT_REGPARM    0x10
2303 #define IX86_CALLCVT_SSEREGPARM 0x20
2304
2305 #define IX86_BASE_CALLCVT(FLAGS) \
2306         ((FLAGS) & (IX86_CALLCVT_CDECL | IX86_CALLCVT_STDCALL \
2307                     | IX86_CALLCVT_FASTCALL | IX86_CALLCVT_THISCALL))
2308
2309 /*
2310 Local variables:
2311 version-control: t
2312 End:
2313 */