OSDN Git Service

* config/arm/arm.c: Fix comment a typo.
[pf3gnuchains/gcc-fork.git] / gcc / config / arm / arm.h
1 /* Definitions of target machine for GNU compiler, for ARM.
2    Copyright (C) 1991, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001 Free Software Foundation, Inc.
4    Contributed by Pieter `Tiggr' Schoenmakers (rcpieter@win.tue.nl)
5    and Martin Simmons (@harleqn.co.uk).
6    More major hacks by Richard Earnshaw (rearnsha@arm.com)
7    Minor hacks by Nick Clifton (nickc@cygnus.com)
8
9 This file is part of GNU CC.
10
11 GNU CC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 2, or (at your option)
14 any later version.
15
16 GNU CC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GNU CC; see the file COPYING.  If not, write to
23 the Free Software Foundation, 59 Temple Place - Suite 330,
24 Boston, MA 02111-1307, USA.  */
25
26 #ifndef GCC_ARM_H
27 #define GCC_ARM_H
28
29 #define TARGET_CPU_arm2         0x0000
30 #define TARGET_CPU_arm250       0x0000
31 #define TARGET_CPU_arm3         0x0000
32 #define TARGET_CPU_arm6         0x0001
33 #define TARGET_CPU_arm600       0x0001
34 #define TARGET_CPU_arm610       0x0002
35 #define TARGET_CPU_arm7         0x0001
36 #define TARGET_CPU_arm7m        0x0004
37 #define TARGET_CPU_arm7dm       0x0004
38 #define TARGET_CPU_arm7dmi      0x0004
39 #define TARGET_CPU_arm700       0x0001
40 #define TARGET_CPU_arm710       0x0002
41 #define TARGET_CPU_arm7100      0x0002
42 #define TARGET_CPU_arm7500      0x0002
43 #define TARGET_CPU_arm7500fe    0x1001
44 #define TARGET_CPU_arm7tdmi     0x0008
45 #define TARGET_CPU_arm8         0x0010
46 #define TARGET_CPU_arm810       0x0020
47 #define TARGET_CPU_strongarm    0x0040
48 #define TARGET_CPU_strongarm110 0x0040
49 #define TARGET_CPU_strongarm1100 0x0040
50 #define TARGET_CPU_arm9         0x0080
51 #define TARGET_CPU_arm9tdmi     0x0080
52 #define TARGET_CPU_xscale       0x0100
53 /* Configure didn't specify.  */
54 #define TARGET_CPU_generic      0x8000
55
56 typedef enum arm_cond_code
57 {
58   ARM_EQ = 0, ARM_NE, ARM_CS, ARM_CC, ARM_MI, ARM_PL, ARM_VS, ARM_VC,
59   ARM_HI, ARM_LS, ARM_GE, ARM_LT, ARM_GT, ARM_LE, ARM_AL, ARM_NV
60 }
61 arm_cc;
62
63 extern arm_cc arm_current_cc;
64
65 #define ARM_INVERSE_CONDITION_CODE(X)  ((arm_cc) (((int)X) ^ 1))
66
67 extern int arm_target_label;
68 extern int arm_ccfsm_state;
69 extern struct rtx_def * arm_target_insn;
70 /* Run-time compilation parameters selecting different hardware subsets.  */
71 extern int target_flags;
72 /* The floating point instruction architecture, can be 2 or 3 */
73 extern const char * target_fp_name;
74 /* Define the information needed to generate branch insns.  This is
75    stored from the compare operation.  Note that we can't use "rtx" here
76    since it hasn't been defined!  */
77 extern struct rtx_def * arm_compare_op0;
78 extern struct rtx_def * arm_compare_op1;
79 /* The label of the current constant pool.  */
80 extern struct rtx_def * pool_vector_label;
81 /* Set to 1 when a return insn is output, this means that the epilogue
82    is not needed. */
83 extern int return_used_this_function;
84 /* Nonzero if the prologue must setup `fp'.  */
85 extern int current_function_anonymous_args;
86 \f
87 /* Just in case configure has failed to define anything. */
88 #ifndef TARGET_CPU_DEFAULT
89 #define TARGET_CPU_DEFAULT TARGET_CPU_generic
90 #endif
91
92 /* If the configuration file doesn't specify the cpu, the subtarget may
93    override it.  If it doesn't, then default to an ARM6.  */
94 #if TARGET_CPU_DEFAULT == TARGET_CPU_generic
95 #undef TARGET_CPU_DEFAULT
96
97 #ifdef SUBTARGET_CPU_DEFAULT
98 #define TARGET_CPU_DEFAULT SUBTARGET_CPU_DEFAULT
99 #else
100 #define TARGET_CPU_DEFAULT TARGET_CPU_arm6
101 #endif
102 #endif
103
104 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm2
105 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_2__"
106 #else
107 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm6 || TARGET_CPU_DEFAULT == TARGET_CPU_arm610 || TARGET_CPU_DEFAULT == TARGET_CPU_arm7500fe
108 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_3__"
109 #else
110 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm7m
111 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_3M__"
112 #else
113 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm7tdmi || TARGET_CPU_DEFAULT == TARGET_CPU_arm9 || TARGET_CPU_DEFAULT == TARGET_CPU_arm9tdmi
114 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_4T__"
115 #else
116 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm8 || TARGET_CPU_DEFAULT == TARGET_CPU_arm810 || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm110 || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm1100 
117 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_4__"
118 #else
119 #if TARGET_CPU_DEFAULT == TARGET_CPU_xscale
120 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_5TE__ -D__XSCALE__"
121 #else
122 Unrecognized value in TARGET_CPU_DEFAULT.
123 #endif
124 #endif
125 #endif
126 #endif
127 #endif
128 #endif
129
130 #ifndef CPP_PREDEFINES
131 #define CPP_PREDEFINES  "-Acpu=arm -Amachine=arm"
132 #endif
133
134 #define CPP_SPEC "\
135 %(cpp_cpu_arch) %(cpp_apcs_pc) %(cpp_float) \
136 %(cpp_endian) %(subtarget_cpp_spec) %(cpp_isa) %(cpp_interwork)"
137
138 #define CPP_ISA_SPEC "%{mthumb:-D__thumb__} %{!mthumb:-D__arm__}"
139
140 /* Set the architecture define -- if -march= is set, then it overrides
141    the -mcpu= setting.  */
142 #define CPP_CPU_ARCH_SPEC "\
143 %{march=arm2:-D__ARM_ARCH_2__} \
144 %{march=arm250:-D__ARM_ARCH_2__} \
145 %{march=arm3:-D__ARM_ARCH_2__} \
146 %{march=arm6:-D__ARM_ARCH_3__} \
147 %{march=arm600:-D__ARM_ARCH_3__} \
148 %{march=arm610:-D__ARM_ARCH_3__} \
149 %{march=arm7:-D__ARM_ARCH_3__} \
150 %{march=arm700:-D__ARM_ARCH_3__} \
151 %{march=arm710:-D__ARM_ARCH_3__} \
152 %{march=arm720:-D__ARM_ARCH_3__} \
153 %{march=arm7100:-D__ARM_ARCH_3__} \
154 %{march=arm7500:-D__ARM_ARCH_3__} \
155 %{march=arm7500fe:-D__ARM_ARCH_3__} \
156 %{march=arm7m:-D__ARM_ARCH_3M__} \
157 %{march=arm7dm:-D__ARM_ARCH_3M__} \
158 %{march=arm7dmi:-D__ARM_ARCH_3M__} \
159 %{march=arm7tdmi:-D__ARM_ARCH_4T__} \
160 %{march=arm8:-D__ARM_ARCH_4__} \
161 %{march=arm810:-D__ARM_ARCH_4__} \
162 %{march=arm9:-D__ARM_ARCH_4T__} \
163 %{march=arm920:-D__ARM_ARCH_4__} \
164 %{march=arm920t:-D__ARM_ARCH_4T__} \
165 %{march=arm9tdmi:-D__ARM_ARCH_4T__} \
166 %{march=strongarm:-D__ARM_ARCH_4__} \
167 %{march=strongarm110:-D__ARM_ARCH_4__} \
168 %{march=strongarm1100:-D__ARM_ARCH_4__} \
169 %{march=xscale:-D__ARM_ARCH_5TE__} \
170 %{march=xscale:-D__XSCALE__} \
171 %{march=armv2:-D__ARM_ARCH_2__} \
172 %{march=armv2a:-D__ARM_ARCH_2__} \
173 %{march=armv3:-D__ARM_ARCH_3__} \
174 %{march=armv3m:-D__ARM_ARCH_3M__} \
175 %{march=armv4:-D__ARM_ARCH_4__} \
176 %{march=armv4t:-D__ARM_ARCH_4T__} \
177 %{march=armv5:-D__ARM_ARCH_5__} \
178 %{march=armv5t:-D__ARM_ARCH_5T__} \
179 %{march=armv5e:-D__ARM_ARCH_5E__} \
180 %{march=armv5te:-D__ARM_ARCH_5TE__} \
181 %{!march=*: \
182  %{mcpu=arm2:-D__ARM_ARCH_2__} \
183  %{mcpu=arm250:-D__ARM_ARCH_2__} \
184  %{mcpu=arm3:-D__ARM_ARCH_2__} \
185  %{mcpu=arm6:-D__ARM_ARCH_3__} \
186  %{mcpu=arm600:-D__ARM_ARCH_3__} \
187  %{mcpu=arm610:-D__ARM_ARCH_3__} \
188  %{mcpu=arm7:-D__ARM_ARCH_3__} \
189  %{mcpu=arm700:-D__ARM_ARCH_3__} \
190  %{mcpu=arm710:-D__ARM_ARCH_3__} \
191  %{mcpu=arm720:-D__ARM_ARCH_3__} \
192  %{mcpu=arm7100:-D__ARM_ARCH_3__} \
193  %{mcpu=arm7500:-D__ARM_ARCH_3__} \
194  %{mcpu=arm7500fe:-D__ARM_ARCH_3__} \
195  %{mcpu=arm7m:-D__ARM_ARCH_3M__} \
196  %{mcpu=arm7dm:-D__ARM_ARCH_3M__} \
197  %{mcpu=arm7dmi:-D__ARM_ARCH_3M__} \
198  %{mcpu=arm7tdmi:-D__ARM_ARCH_4T__} \
199  %{mcpu=arm8:-D__ARM_ARCH_4__} \
200  %{mcpu=arm810:-D__ARM_ARCH_4__} \
201  %{mcpu=arm9:-D__ARM_ARCH_4T__} \
202  %{mcpu=arm920:-D__ARM_ARCH_4__} \
203  %{mcpu=arm920t:-D__ARM_ARCH_4T__} \
204  %{mcpu=arm9tdmi:-D__ARM_ARCH_4T__} \
205  %{mcpu=strongarm:-D__ARM_ARCH_4__} \
206  %{mcpu=strongarm110:-D__ARM_ARCH_4__} \
207  %{mcpu=strongarm1100:-D__ARM_ARCH_4__} \
208  %{mcpu=xscale:-D__ARM_ARCH_5TE__} \
209  %{mcpu=xscale:-D__XSCALE__} \
210  %{!mcpu*:%(cpp_cpu_arch_default)}} \
211 "
212
213 /* Define __APCS_26__ if the PC also contains the PSR */
214 #define CPP_APCS_PC_SPEC "\
215 %{mapcs-32:%{mapcs-26:%e-mapcs-26 and -mapcs-32 may not be used together} \
216  -D__APCS_32__} \
217 %{mapcs-26:-D__APCS_26__} \
218 %{!mapcs-32: %{!mapcs-26:%(cpp_apcs_pc_default)}} \
219 "
220
221 #ifndef CPP_APCS_PC_DEFAULT_SPEC
222 #define CPP_APCS_PC_DEFAULT_SPEC "-D__APCS_26__"
223 #endif
224
225 #define CPP_FLOAT_SPEC "\
226 %{msoft-float:\
227   %{mhard-float:%e-msoft-float and -mhard_float may not be used together} \
228   -D__SOFTFP__} \
229 %{!mhard-float:%{!msoft-float:%(cpp_float_default)}} \
230 "
231
232 /* Default is hard float, which doesn't define anything */
233 #define CPP_FLOAT_DEFAULT_SPEC ""
234
235 #define CPP_ENDIAN_SPEC "\
236 %{mbig-endian:                                                          \
237   %{mlittle-endian:                                                     \
238     %e-mbig-endian and -mlittle-endian may not be used together}        \
239   -D__ARMEB__ %{mwords-little-endian:-D__ARMWEL__} %{mthumb:-D__THUMBEB__}}\
240 %{mlittle-endian:-D__ARMEL__ %{mthumb:-D__THUMBEL__}}                   \
241 %{!mlittle-endian:%{!mbig-endian:%(cpp_endian_default)}}                \
242 "
243
244 /* Default is little endian.  */
245 #define CPP_ENDIAN_DEFAULT_SPEC "-D__ARMEL__ %{mthumb:-D__THUMBEL__}"
246
247 /* Add a define for interworking.  Needed when building libgcc.a.  
248    This must define __THUMB_INTERWORK__ to the pre-processor if
249    interworking is enabled by default.  */
250 #ifndef CPP_INTERWORK_DEFAULT_SPEC
251 #define CPP_INTERWORK_DEFAULT_SPEC ""
252 #endif
253
254 #define CPP_INTERWORK_SPEC "                                            \
255 %{mthumb-interwork:                                                     \
256   %{mno-thumb-interwork: %eIncompatible interworking options}           \
257   -D__THUMB_INTERWORK__}                                                \
258 %{!mthumb-interwork:%{!mno-thumb-interwork:%(cpp_interwork_default)}}   \
259 "
260
261 #ifndef CC1_SPEC
262 #define CC1_SPEC ""
263 #endif
264
265 /* This macro defines names of additional specifications to put in the specs
266    that can be used in various specifications like CC1_SPEC.  Its definition
267    is an initializer with a subgrouping for each command option.
268
269    Each subgrouping contains a string constant, that defines the
270    specification name, and a string constant that used by the GNU CC driver
271    program.
272
273    Do not define this macro if it does not need to do anything.  */
274 #define EXTRA_SPECS                                             \
275   { "cpp_cpu_arch",             CPP_CPU_ARCH_SPEC },            \
276   { "cpp_cpu_arch_default",     CPP_ARCH_DEFAULT_SPEC },        \
277   { "cpp_apcs_pc",              CPP_APCS_PC_SPEC },             \
278   { "cpp_apcs_pc_default",      CPP_APCS_PC_DEFAULT_SPEC },     \
279   { "cpp_float",                CPP_FLOAT_SPEC },               \
280   { "cpp_float_default",        CPP_FLOAT_DEFAULT_SPEC },       \
281   { "cpp_endian",               CPP_ENDIAN_SPEC },              \
282   { "cpp_endian_default",       CPP_ENDIAN_DEFAULT_SPEC },      \
283   { "cpp_isa",                  CPP_ISA_SPEC },                 \
284   { "cpp_interwork",            CPP_INTERWORK_SPEC },           \
285   { "cpp_interwork_default",    CPP_INTERWORK_DEFAULT_SPEC },   \
286   { "subtarget_cpp_spec",       SUBTARGET_CPP_SPEC },           \
287   SUBTARGET_EXTRA_SPECS
288
289 #ifndef SUBTARGET_EXTRA_SPECS
290 #define SUBTARGET_EXTRA_SPECS
291 #endif
292
293 #ifndef SUBTARGET_CPP_SPEC
294 #define SUBTARGET_CPP_SPEC      ""
295 #endif
296 \f
297 /* Run-time Target Specification.  */
298 #ifndef TARGET_VERSION
299 #define TARGET_VERSION fputs (" (ARM/generic)", stderr);
300 #endif
301
302 /* Nonzero if the function prologue (and epilogue) should obey
303    the ARM Procedure Call Standard.  */
304 #define ARM_FLAG_APCS_FRAME     (1 << 0)
305
306 /* Nonzero if the function prologue should output the function name to enable
307    the post mortem debugger to print a backtrace (very useful on RISCOS,
308    unused on RISCiX).  Specifying this flag also enables
309    -fno-omit-frame-pointer.
310    XXX Must still be implemented in the prologue.  */
311 #define ARM_FLAG_POKE           (1 << 1)
312
313 /* Nonzero if floating point instructions are emulated by the FPE, in which
314    case instruction scheduling becomes very uninteresting.  */
315 #define ARM_FLAG_FPE            (1 << 2)
316
317 /* Nonzero if destined for a processor in 32-bit program mode.  Takes out bit
318    that assume restoration of the condition flags when returning from a
319    branch and link (ie a function).  */
320 #define ARM_FLAG_APCS_32        (1 << 3)
321
322 /* FLAGS 0x0008 and 0x0010 are now spare (used to be arm3/6 selection).  */
323
324 /* Nonzero if stack checking should be performed on entry to each function
325    which allocates temporary variables on the stack.  */
326 #define ARM_FLAG_APCS_STACK     (1 << 4)
327
328 /* Nonzero if floating point parameters should be passed to functions in
329    floating point registers.  */
330 #define ARM_FLAG_APCS_FLOAT     (1 << 5)
331
332 /* Nonzero if re-entrant, position independent code should be generated.
333    This is equivalent to -fpic.  */
334 #define ARM_FLAG_APCS_REENT     (1 << 6)
335
336 /* Nonzero if the MMU will trap unaligned word accesses, so shorts must
337    be loaded using either LDRH or LDRB instructions.  */
338 #define ARM_FLAG_MMU_TRAPS      (1 << 7)
339
340 /* Nonzero if all floating point instructions are missing (and there is no
341    emulator either).  Generate function calls for all ops in this case.  */
342 #define ARM_FLAG_SOFT_FLOAT     (1 << 8)
343
344 /* Nonzero if we should compile with BYTES_BIG_ENDIAN set to 1.  */
345 #define ARM_FLAG_BIG_END        (1 << 9)
346
347 /* Nonzero if we should compile for Thumb interworking.  */
348 #define ARM_FLAG_INTERWORK      (1 << 10)
349
350 /* Nonzero if we should have little-endian words even when compiling for
351    big-endian (for backwards compatibility with older versions of GCC).  */
352 #define ARM_FLAG_LITTLE_WORDS   (1 << 11)
353
354 /* Nonzero if we need to protect the prolog from scheduling */
355 #define ARM_FLAG_NO_SCHED_PRO   (1 << 12)
356
357 /* Nonzero if a call to abort should be generated if a noreturn 
358    function tries to return.  */
359 #define ARM_FLAG_ABORT_NORETURN (1 << 13)
360
361 /* Nonzero if function prologues should not load the PIC register. */
362 #define ARM_FLAG_SINGLE_PIC_BASE (1 << 14)
363
364 /* Nonzero if all call instructions should be indirect.  */
365 #define ARM_FLAG_LONG_CALLS     (1 << 15)
366   
367 /* Nonzero means that the target ISA is the THUMB, not the ARM.  */
368 #define ARM_FLAG_THUMB          (1 << 16)
369
370 /* Set if a TPCS style stack frame should be generated, for non-leaf
371    functions, even if they do not need one.  */
372 #define THUMB_FLAG_BACKTRACE    (1 << 17)
373
374 /* Set if a TPCS style stack frame should be generated, for leaf
375    functions, even if they do not need one.  */
376 #define THUMB_FLAG_LEAF_BACKTRACE               (1 << 18)
377
378 /* Set if externally visible functions should assume that they
379    might be called in ARM mode, from a non-thumb aware code.  */
380 #define THUMB_FLAG_CALLEE_SUPER_INTERWORKING    (1 << 19)
381
382 /* Set if calls via function pointers should assume that their
383    destination is non-Thumb aware.  */
384 #define THUMB_FLAG_CALLER_SUPER_INTERWORKING    (1 << 20)
385
386 #define TARGET_APCS_FRAME               (target_flags & ARM_FLAG_APCS_FRAME)
387 #define TARGET_POKE_FUNCTION_NAME       (target_flags & ARM_FLAG_POKE)
388 #define TARGET_FPE                      (target_flags & ARM_FLAG_FPE)
389 #define TARGET_APCS_32                  (target_flags & ARM_FLAG_APCS_32)
390 #define TARGET_APCS_STACK               (target_flags & ARM_FLAG_APCS_STACK)
391 #define TARGET_APCS_FLOAT               (target_flags & ARM_FLAG_APCS_FLOAT)
392 #define TARGET_APCS_REENT               (target_flags & ARM_FLAG_APCS_REENT)
393 #define TARGET_MMU_TRAPS                (target_flags & ARM_FLAG_MMU_TRAPS)
394 #define TARGET_SOFT_FLOAT               (target_flags & ARM_FLAG_SOFT_FLOAT)
395 #define TARGET_HARD_FLOAT               (! TARGET_SOFT_FLOAT)
396 #define TARGET_BIG_END                  (target_flags & ARM_FLAG_BIG_END)
397 #define TARGET_INTERWORK                (target_flags & ARM_FLAG_INTERWORK)
398 #define TARGET_LITTLE_WORDS             (target_flags & ARM_FLAG_LITTLE_WORDS)
399 #define TARGET_NO_SCHED_PRO             (target_flags & ARM_FLAG_NO_SCHED_PRO)
400 #define TARGET_ABORT_NORETURN           (target_flags & ARM_FLAG_ABORT_NORETURN)
401 #define TARGET_SINGLE_PIC_BASE          (target_flags & ARM_FLAG_SINGLE_PIC_BASE)
402 #define TARGET_LONG_CALLS               (target_flags & ARM_FLAG_LONG_CALLS)
403 #define TARGET_THUMB                    (target_flags & ARM_FLAG_THUMB)
404 #define TARGET_ARM                      (! TARGET_THUMB)
405 #define TARGET_EITHER                   1 /* (TARGET_ARM | TARGET_THUMB) */
406 #define TARGET_CALLEE_INTERWORKING      (target_flags & THUMB_FLAG_CALLEE_SUPER_INTERWORKING)
407 #define TARGET_CALLER_INTERWORKING      (target_flags & THUMB_FLAG_CALLER_SUPER_INTERWORKING)
408 #define TARGET_BACKTRACE                (leaf_function_p ()                             \
409                                          ? (target_flags & THUMB_FLAG_LEAF_BACKTRACE)   \
410                                          : (target_flags & THUMB_FLAG_BACKTRACE))
411
412 /* SUBTARGET_SWITCHES is used to add flags on a per-config basis.
413    Bit 31 is reserved.  See riscix.h.  */
414 #ifndef SUBTARGET_SWITCHES
415 #define SUBTARGET_SWITCHES
416 #endif
417
418 #define TARGET_SWITCHES                                                 \
419 {                                                                       \
420   {"apcs",                      ARM_FLAG_APCS_FRAME, "" },              \
421   {"apcs-frame",                ARM_FLAG_APCS_FRAME,                    \
422    N_("Generate APCS conformant stack frames") },                       \
423   {"no-apcs-frame",            -ARM_FLAG_APCS_FRAME, "" },              \
424   {"poke-function-name",        ARM_FLAG_POKE,                          \
425    N_("Store function names in object code") },                         \
426   {"no-poke-function-name",    -ARM_FLAG_POKE, "" },                    \
427   {"fpe",                       ARM_FLAG_FPE,  "" },                    \
428   {"apcs-32",                   ARM_FLAG_APCS_32,                       \
429    N_("Use the 32-bit version of the APCS") },                          \
430   {"apcs-26",                  -ARM_FLAG_APCS_32,                       \
431    N_("Use the 26-bit version of the APCS") },                          \
432   {"apcs-stack-check",          ARM_FLAG_APCS_STACK, "" },              \
433   {"no-apcs-stack-check",      -ARM_FLAG_APCS_STACK, "" },              \
434   {"apcs-float",                ARM_FLAG_APCS_FLOAT,                    \
435    N_("Pass FP arguments in FP registers") },                           \
436   {"no-apcs-float",            -ARM_FLAG_APCS_FLOAT, "" },              \
437   {"apcs-reentrant",            ARM_FLAG_APCS_REENT,                    \
438    N_("Generate re-entrant, PIC code") },                               \
439   {"no-apcs-reentrant",        -ARM_FLAG_APCS_REENT, "" },              \
440   {"alignment-traps",           ARM_FLAG_MMU_TRAPS,                     \
441    N_("The MMU will trap on unaligned accesses") },                     \
442   {"no-alignment-traps",       -ARM_FLAG_MMU_TRAPS, "" },               \
443   {"short-load-bytes",          ARM_FLAG_MMU_TRAPS, "" },               \
444   {"no-short-load-bytes",      -ARM_FLAG_MMU_TRAPS, "" },               \
445   {"short-load-words",         -ARM_FLAG_MMU_TRAPS, "" },               \
446   {"no-short-load-words",       ARM_FLAG_MMU_TRAPS, "" },               \
447   {"soft-float",                ARM_FLAG_SOFT_FLOAT,                    \
448    N_("Use library calls to perform FP operations") },                  \
449   {"hard-float",               -ARM_FLAG_SOFT_FLOAT,                    \
450    N_("Use hardware floating point instructions") },                    \
451   {"big-endian",                ARM_FLAG_BIG_END,                       \
452    N_("Assume target CPU is configured as big endian") },               \
453   {"little-endian",            -ARM_FLAG_BIG_END,                       \
454    N_("Assume target CPU is configured as little endian") },            \
455   {"words-little-endian",       ARM_FLAG_LITTLE_WORDS,                  \
456    N_("Assume big endian bytes, little endian words") },                \
457   {"thumb-interwork",           ARM_FLAG_INTERWORK,                     \
458    N_("Support calls between Thumb and ARM instruction sets") },        \
459   {"no-thumb-interwork",       -ARM_FLAG_INTERWORK, "" },               \
460   {"abort-on-noreturn",         ARM_FLAG_ABORT_NORETURN,                \
461    N_("Generate a call to abort if a noreturn function returns")},      \
462   {"no-abort-on-noreturn",     -ARM_FLAG_ABORT_NORETURN, "" },          \
463   {"no-sched-prolog",           ARM_FLAG_NO_SCHED_PRO,                  \
464    N_("Do not move instructions into a function's prologue") },         \
465   {"sched-prolog",             -ARM_FLAG_NO_SCHED_PRO, "" },            \
466   {"single-pic-base",           ARM_FLAG_SINGLE_PIC_BASE,               \
467    N_("Do not load the PIC register in function prologues") },          \
468   {"no-single-pic-base",       -ARM_FLAG_SINGLE_PIC_BASE, "" },         \
469   {"long-calls",                ARM_FLAG_LONG_CALLS,                    \
470    N_("Generate call insns as indirect calls, if necessary") },         \
471   {"no-long-calls",            -ARM_FLAG_LONG_CALLS, "" },              \
472   {"thumb",                     ARM_FLAG_THUMB,                         \
473    N_("Compile for the Thumb not the ARM") },                           \
474   {"no-thumb",                 -ARM_FLAG_THUMB, "" },                   \
475   {"arm",                      -ARM_FLAG_THUMB, "" },                   \
476   {"tpcs-frame",                    THUMB_FLAG_BACKTRACE,               \
477    N_("Thumb: Generate (non-leaf) stack frames even if not needed") },     \
478   {"no-tpcs-frame",                -THUMB_FLAG_BACKTRACE, "" },            \
479   {"tpcs-leaf-frame",               THUMB_FLAG_LEAF_BACKTRACE,             \
480    N_("Thumb: Generate (leaf) stack frames even if not needed") },         \
481   {"no-tpcs-leaf-frame",           -THUMB_FLAG_LEAF_BACKTRACE, "" },       \
482   {"callee-super-interworking",     THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
483    N_("Thumb: Assume non-static functions may be called from ARM code") }, \
484   {"no-callee-super-interworking", -THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
485      "" },                                                                 \
486   {"caller-super-interworking",     THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
487    N_("Thumb: Assume function pointers may go to non-Thumb aware code") }, \
488   {"no-caller-super-interworking", -THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
489    "" },                                                                   \
490   SUBTARGET_SWITCHES                                                       \
491   {"",                          TARGET_DEFAULT, "" }                       \
492 }
493
494 #define TARGET_OPTIONS                                          \
495 {                                                               \
496   {"cpu=",  & arm_select[0].string,                             \
497    N_("Specify the name of the target CPU") },                  \
498   {"arch=", & arm_select[1].string,                             \
499    N_("Specify the name of the target architecture") },         \
500   {"tune=", & arm_select[2].string, "" },                       \
501   {"fpe=",  & target_fp_name, "" },                             \
502   {"fp=",   & target_fp_name,                                   \
503    N_("Specify the version of the floating point emulator") },  \
504   {"structure-size-boundary=", & structure_size_string,         \
505    N_("Specify the minimum bit alignment of structures") },     \
506   {"pic-register=", & arm_pic_register_string,                  \
507    N_("Specify the register to be used for PIC addressing") }   \
508 }
509
510 struct arm_cpu_select
511 {
512   const char *              string;
513   const char *              name;
514   const struct processors * processors;
515 };
516
517 /* This is a magic array.  If the user specifies a command line switch
518    which matches one of the entries in TARGET_OPTIONS then the corresponding
519    string pointer will be set to the value specified by the user.  */
520 extern struct arm_cpu_select arm_select[];
521
522 enum prog_mode_type
523 {
524   prog_mode26,
525   prog_mode32
526 };
527
528 /* Recast the program mode class to be the prog_mode attribute */
529 #define arm_prog_mode ((enum attr_prog_mode) arm_prgmode)
530
531 extern enum prog_mode_type arm_prgmode;
532
533 /* What sort of floating point unit do we have? Hardware or software.
534    If software, is it issue 2 or issue 3?  */
535 enum floating_point_type
536 {
537   FP_HARD,
538   FP_SOFT2,
539   FP_SOFT3
540 };
541
542 /* Recast the floating point class to be the floating point attribute.  */
543 #define arm_fpu_attr ((enum attr_fpu) arm_fpu)
544
545 /* What type of floating point to tune for */
546 extern enum floating_point_type arm_fpu;
547
548 /* What type of floating point instructions are available */
549 extern enum floating_point_type arm_fpu_arch;
550
551 /* Default floating point architecture.  Override in sub-target if
552    necessary.  */
553 #ifndef FP_DEFAULT
554 #define FP_DEFAULT FP_SOFT2
555 #endif
556
557 /* Nonzero if the processor has a fast multiply insn, and one that does
558    a 64-bit multiply of two 32-bit values.  */
559 extern int arm_fast_multiply;
560
561 /* Nonzero if this chip supports the ARM Architecture 4 extensions */
562 extern int arm_arch4;
563
564 /* Nonzero if this chip supports the ARM Architecture 5 extensions */
565 extern int arm_arch5;
566
567 /* Nonzero if this chip supports the ARM Architecture 5E extensions */
568 extern int arm_arch5e;
569
570 /* Nonzero if this chip can benefit from load scheduling.  */
571 extern int arm_ld_sched;
572
573 /* Nonzero if generating thumb code.  */
574 extern int thumb_code;
575
576 /* Nonzero if this chip is a StrongARM.  */
577 extern int arm_is_strong;
578
579 /* Nonzero if this chip is an XScale.  */
580 extern int arm_is_xscale;
581
582 /* Nonzero if this chip is an ARM6 or an ARM7.  */
583 extern int arm_is_6_or_7;
584
585 #ifndef TARGET_DEFAULT
586 #define TARGET_DEFAULT  (ARM_FLAG_APCS_FRAME)
587 #endif
588
589 /* The frame pointer register used in gcc has nothing to do with debugging;
590    that is controlled by the APCS-FRAME option.  */
591 #define CAN_DEBUG_WITHOUT_FP
592
593 #undef  TARGET_MEM_FUNCTIONS
594 #define TARGET_MEM_FUNCTIONS 1
595
596 #define OVERRIDE_OPTIONS  arm_override_options ()
597
598 /* Nonzero if PIC code requires explicit qualifiers to generate
599    PLT and GOT relocs rather than the assembler doing so implicitly.
600    Subtargets can override these if required.  */
601 #ifndef NEED_GOT_RELOC
602 #define NEED_GOT_RELOC  0
603 #endif
604 #ifndef NEED_PLT_RELOC
605 #define NEED_PLT_RELOC  0
606 #endif
607
608 /* Nonzero if we need to refer to the GOT with a PC-relative
609    offset.  In other words, generate
610
611    .word        _GLOBAL_OFFSET_TABLE_ - [. - (.Lxx + 8)]  
612
613    rather than
614
615    .word        _GLOBAL_OFFSET_TABLE_ - (.Lxx + 8)
616
617    The default is true, which matches NetBSD.  Subtargets can 
618    override this if required.  */
619 #ifndef GOT_PCREL
620 #define GOT_PCREL   1
621 #endif
622 \f
623 /* Target machine storage Layout.  */
624
625
626 /* Define this macro if it is advisable to hold scalars in registers
627    in a wider mode than that declared by the program.  In such cases,
628    the value is constrained to be within the bounds of the declared
629    type, but kept valid in the wider mode.  The signedness of the
630    extension may differ from that of the type.  */
631
632 /* It is far faster to zero extend chars than to sign extend them */
633
634 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
635   if (GET_MODE_CLASS (MODE) == MODE_INT         \
636       && GET_MODE_SIZE (MODE) < 4)              \
637     {                                           \
638       if (MODE == QImode)                       \
639         UNSIGNEDP = 1;                          \
640       else if (MODE == HImode)                  \
641         UNSIGNEDP = TARGET_MMU_TRAPS != 0;      \
642       (MODE) = SImode;                          \
643     }
644
645 /* Define this macro if the promotion described by `PROMOTE_MODE'
646    should also be done for outgoing function arguments.  */
647 /* This is required to ensure that push insns always push a word.  */
648 #define PROMOTE_FUNCTION_ARGS
649
650 /* Define for XFmode extended real floating point support.
651    This will automatically cause REAL_ARITHMETIC to be defined.  */
652 /* For the ARM:
653    I think I have added all the code to make this work.  Unfortunately,
654    early releases of the floating point emulation code on RISCiX used a
655    different format for extended precision numbers.  On my RISCiX box there
656    is a bug somewhere which causes the machine to lock up when running enquire
657    with long doubles.  There is the additional aspect that Norcroft C
658    treats long doubles as doubles and we ought to remain compatible.
659    Perhaps someone with an FPA coprocessor and not running RISCiX would like
660    to try this someday. */
661 /* #define LONG_DOUBLE_TYPE_SIZE 96 */
662
663 /* Disable XFmode patterns in md file */
664 #define ENABLE_XF_PATTERNS 0
665
666 /* Define if you don't want extended real, but do want to use the
667    software floating point emulator for REAL_ARITHMETIC and
668    decimal <-> binary conversion. */
669 /* See comment above */
670 #define REAL_ARITHMETIC
671
672 /* Define this if most significant bit is lowest numbered
673    in instructions that operate on numbered bit-fields.  */
674 #define BITS_BIG_ENDIAN  0
675
676 /* Define this if most significant byte of a word is the lowest numbered.  
677    Most ARM processors are run in little endian mode, so that is the default.
678    If you want to have it run-time selectable, change the definition in a
679    cover file to be TARGET_BIG_ENDIAN.  */
680 #define BYTES_BIG_ENDIAN  (TARGET_BIG_END != 0)
681
682 /* Define this if most significant word of a multiword number is the lowest
683    numbered.
684    This is always false, even when in big-endian mode.  */
685 #define WORDS_BIG_ENDIAN  (BYTES_BIG_ENDIAN && ! TARGET_LITTLE_WORDS)
686
687 /* LIBGCC2_WORDS_BIG_ENDIAN has to be a constant, so we define this based
688    on processor pre-defineds when compiling libgcc2.c.  */
689 #if defined(__ARMEB__) && !defined(__ARMWEL__)
690 #define LIBGCC2_WORDS_BIG_ENDIAN 1
691 #else
692 #define LIBGCC2_WORDS_BIG_ENDIAN 0
693 #endif
694
695 /* Define this if most significant word of doubles is the lowest numbered.
696    This is always true, even when in little-endian mode.  */
697 #define FLOAT_WORDS_BIG_ENDIAN 1
698
699 /* Number of bits in an addressable storage unit */
700 #define BITS_PER_UNIT  8
701
702 #define BITS_PER_WORD  32
703
704 #define UNITS_PER_WORD  4
705
706 #define POINTER_SIZE  32
707
708 #define PARM_BOUNDARY   32
709
710 #define STACK_BOUNDARY  32
711
712 #define FUNCTION_BOUNDARY  32
713
714 /* The lowest bit is used to indicate Thumb-mode functions, so the
715    vbit must go into the delta field of pointers to member
716    functions.  */
717 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_delta
718
719 #define EMPTY_FIELD_BOUNDARY  32
720
721 #define BIGGEST_ALIGNMENT  32
722
723 /* Make strings word-aligned so strcpy from constants will be faster.  */
724 #define CONSTANT_ALIGNMENT_FACTOR (TARGET_THUMB || ! arm_is_xscale ? 1 : 2)
725     
726 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                          \
727   ((TREE_CODE (EXP) == STRING_CST                               \
728     && (ALIGN) < BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR)     \
729    ? BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR : (ALIGN))
730
731 /* Setting STRUCTURE_SIZE_BOUNDARY to 32 produces more efficient code, but the
732    value set in previous versions of this toolchain was 8, which produces more
733    compact structures.  The command line option -mstructure_size_boundary=<n>
734    can be used to change this value.  For compatibility with the ARM SDK
735    however the value should be left at 32.  ARM SDT Reference Manual (ARM DUI
736    0020D) page 2-20 says "Structures are aligned on word boundaries".  */
737 #define STRUCTURE_SIZE_BOUNDARY arm_structure_size_boundary
738 extern int arm_structure_size_boundary;
739
740 /* This is the value used to initialise arm_structure_size_boundary.  If a
741    particular arm target wants to change the default value it should change
742    the definition of this macro, not STRUCTRUE_SIZE_BOUNDARY.  See netbsd.h
743    for an example of this.  */
744 #ifndef DEFAULT_STRUCTURE_SIZE_BOUNDARY
745 #define DEFAULT_STRUCTURE_SIZE_BOUNDARY 32
746 #endif
747
748 /* Used when parsing command line option -mstructure_size_boundary.  */
749 extern const char * structure_size_string;
750
751 /* Non-zero if move instructions will actually fail to work
752    when given unaligned data.  */
753 #define STRICT_ALIGNMENT 1
754
755 #define TARGET_FLOAT_FORMAT IEEE_FLOAT_FORMAT
756
757 \f
758 /* Standard register usage.  */
759
760 /* Register allocation in ARM Procedure Call Standard (as used on RISCiX):
761    (S - saved over call).
762
763         r0         *    argument word/integer result
764         r1-r3           argument word
765
766         r4-r8        S  register variable
767         r9           S  (rfp) register variable (real frame pointer)
768         
769         r10        F S  (sl) stack limit (used by -mapcs-stack-check)
770         r11        F S  (fp) argument pointer
771         r12             (ip) temp workspace
772         r13        F S  (sp) lower end of current stack frame
773         r14             (lr) link address/workspace
774         r15        F    (pc) program counter
775
776         f0              floating point result
777         f1-f3           floating point scratch
778
779         f4-f7        S  floating point variable
780
781         cc              This is NOT a real register, but is used internally
782                         to represent things that use or set the condition
783                         codes.
784         sfp             This isn't either.  It is used during rtl generation
785                         since the offset between the frame pointer and the
786                         auto's isn't known until after register allocation.
787         afp             Nor this, we only need this because of non-local
788                         goto.  Without it fp appears to be used and the
789                         elimination code won't get rid of sfp.  It tracks
790                         fp exactly at all times.
791
792    *: See CONDITIONAL_REGISTER_USAGE  */
793
794 /* The stack backtrace structure is as follows:
795   fp points to here:  |  save code pointer  |      [fp]
796                       |  return link value  |      [fp, #-4]
797                       |  return sp value    |      [fp, #-8]
798                       |  return fp value    |      [fp, #-12]
799                      [|  saved r10 value    |]
800                      [|  saved r9 value     |]
801                      [|  saved r8 value     |]
802                      [|  saved r7 value     |]
803                      [|  saved r6 value     |]
804                      [|  saved r5 value     |]
805                      [|  saved r4 value     |]
806                      [|  saved r3 value     |]
807                      [|  saved r2 value     |]
808                      [|  saved r1 value     |]
809                      [|  saved r0 value     |]
810                      [|  saved f7 value     |]     three words
811                      [|  saved f6 value     |]     three words
812                      [|  saved f5 value     |]     three words
813                      [|  saved f4 value     |]     three words
814   r0-r3 are not normally saved in a C function.  */
815
816 /* 1 for registers that have pervasive standard uses
817    and are not available for the register allocator.  */
818 #define FIXED_REGISTERS  \
819 {                        \
820   0,0,0,0,0,0,0,0,       \
821   0,0,0,0,0,1,0,1,       \
822   0,0,0,0,0,0,0,0,       \
823   1,1,1                  \
824 }
825
826 /* 1 for registers not available across function calls.
827    These must include the FIXED_REGISTERS and also any
828    registers that can be used without being saved.
829    The latter must include the registers where values are returned
830    and the register where structure-value addresses are passed.
831    Aside from that, you can include as many other registers as you like.
832    The CC is not preserved over function calls on the ARM 6, so it is 
833    easier to assume this for all.  SFP is preserved, since FP is. */
834 #define CALL_USED_REGISTERS  \
835 {                            \
836   1,1,1,1,0,0,0,0,           \
837   0,0,0,0,1,1,1,1,           \
838   1,1,1,1,0,0,0,0,           \
839   1,1,1                      \
840 }
841
842 #ifndef SUBTARGET_CONDITIONAL_REGISTER_USAGE
843 #define SUBTARGET_CONDITIONAL_REGISTER_USAGE
844 #endif
845
846 #define CONDITIONAL_REGISTER_USAGE                              \
847 {                                                               \
848   if (TARGET_SOFT_FLOAT || TARGET_THUMB)                        \
849     {                                                           \
850       int regno;                                                \
851       for (regno = FIRST_ARM_FP_REGNUM;                         \
852            regno <= LAST_ARM_FP_REGNUM; ++regno)                \
853         fixed_regs[regno] = call_used_regs[regno] = 1;          \
854     }                                                           \
855   if (flag_pic)                                                 \
856     {                                                           \
857       fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                  \
858       call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;              \
859     }                                                           \
860   else if (TARGET_APCS_STACK)                                   \
861     {                                                           \
862       fixed_regs[10]     = 1;                                   \
863       call_used_regs[10] = 1;                                   \
864     }                                                           \
865   if (TARGET_APCS_FRAME)                                        \
866     {                                                           \
867       fixed_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;            \
868       call_used_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;        \
869     }                                                           \
870   SUBTARGET_CONDITIONAL_REGISTER_USAGE                          \
871 }
872     
873 /* These are a couple of extensions to the formats accecpted
874    by asm_fprintf:
875      %@ prints out ASM_COMMENT_START
876      %r prints out REGISTER_PREFIX reg_names[arg]  */
877 #define ASM_FPRINTF_EXTENSIONS(FILE, ARGS, P)           \
878   case '@':                                             \
879     fputs (ASM_COMMENT_START, FILE);                    \
880     break;                                              \
881                                                         \
882   case 'r':                                             \
883     fputs (REGISTER_PREFIX, FILE);                      \
884     fputs (reg_names [va_arg (ARGS, int)], FILE);       \
885     break;
886
887 /* Round X up to the nearest word.  */
888 #define ROUND_UP(X) (((X) + 3) & ~3)
889
890 /* Convert fron bytes to ints.  */
891 #define NUM_INTS(X) (((X) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
892
893 /* The number of (integer) registers required to hold a quantity of type MODE.  */
894 #define NUM_REGS(MODE)                          \
895   NUM_INTS (GET_MODE_SIZE (MODE))
896
897 /* The number of (integer) registers required to hold a quantity of TYPE MODE.  */
898 #define NUM_REGS2(MODE, TYPE)                   \
899   NUM_INTS ((MODE) == BLKmode ?                 \
900   int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))
901
902 /* The number of (integer) argument register available.  */
903 #define NUM_ARG_REGS            4
904
905 /* Return the regiser number of the N'th (integer) argument.  */
906 #define ARG_REGISTER(N)         (N - 1)
907
908 /* RTX for structure returns.  NULL means use a hidden first argument.  */
909 #define STRUCT_VALUE            0
910
911 /* Specify the registers used for certain standard purposes.
912    The values of these macros are register numbers.  */
913
914 /* The number of the last argument register.  */
915 #define LAST_ARG_REGNUM         ARG_REGISTER (NUM_ARG_REGS)
916
917 /* The number of the last "lo" register (thumb).  */
918 #define LAST_LO_REGNUM          7
919
920 /* The register that holds the return address in exception handlers.  */
921 #define EXCEPTION_LR_REGNUM     2
922
923 /* The native (Norcroft) Pascal compiler for the ARM passes the static chain
924    as an invisible last argument (possible since varargs don't exist in
925    Pascal), so the following is not true.  */
926 #define STATIC_CHAIN_REGNUM     (TARGET_ARM ? 12 : 9)
927
928 /* Define this to be where the real frame pointer is if it is not possible to
929    work out the offset between the frame pointer and the automatic variables
930    until after register allocation has taken place.  FRAME_POINTER_REGNUM
931    should point to a special register that we will make sure is eliminated.
932
933    For the Thumb we have another problem.  The TPCS defines the frame pointer
934    as r11, and GCC belives that it is always possible to use the frame pointer
935    as base register for addressing purposes.  (See comments in
936    find_reloads_address()).  But - the Thumb does not allow high registers,
937    including r11, to be used as base address registers.  Hence our problem.
938
939    The solution used here, and in the old thumb port is to use r7 instead of
940    r11 as the hard frame pointer and to have special code to generate
941    backtrace structures on the stack (if required to do so via a command line
942    option) using r11.  This is the only 'user visable' use of r11 as a frame
943    pointer.  */
944 #define ARM_HARD_FRAME_POINTER_REGNUM   11
945 #define THUMB_HARD_FRAME_POINTER_REGNUM  7
946
947 #define HARD_FRAME_POINTER_REGNUM               \
948   (TARGET_ARM                                   \
949    ? ARM_HARD_FRAME_POINTER_REGNUM              \
950    : THUMB_HARD_FRAME_POINTER_REGNUM)
951
952 #define FP_REGNUM                       HARD_FRAME_POINTER_REGNUM
953
954 /* Register to use for pushing function arguments.  */
955 #define STACK_POINTER_REGNUM    SP_REGNUM
956
957 /* ARM floating pointer registers.  */
958 #define FIRST_ARM_FP_REGNUM     16
959 #define LAST_ARM_FP_REGNUM      23
960
961 /* Base register for access to local variables of the function.  */
962 #define FRAME_POINTER_REGNUM    25
963
964 /* Base register for access to arguments of the function.  */
965 #define ARG_POINTER_REGNUM      26
966
967 /* The number of hard registers is 16 ARM + 8 FPU + 1 CC + 1 SFP.  */
968 #define FIRST_PSEUDO_REGISTER   27
969
970 /* Value should be nonzero if functions must have frame pointers.
971    Zero means the frame pointer need not be set up (and parms may be accessed
972    via the stack pointer) in functions that seem suitable.  
973    If we have to have a frame pointer we might as well make use of it.
974    APCS says that the frame pointer does not need to be pushed in leaf
975    functions, or simple tail call functions.  */
976 #define FRAME_POINTER_REQUIRED                                  \
977   (current_function_has_nonlocal_label                          \
978    || (TARGET_ARM && TARGET_APCS_FRAME && ! leaf_function_p ()))
979
980 /* Return number of consecutive hard regs needed starting at reg REGNO
981    to hold something of mode MODE.
982    This is ordinarily the length in words of a value of mode MODE
983    but can be less for certain modes in special long registers.
984
985    On the ARM regs are UNITS_PER_WORD bits wide; FPU regs can hold any FP
986    mode.  */
987 #define HARD_REGNO_NREGS(REGNO, MODE)   \
988   ((TARGET_ARM                          \
989     && REGNO >= FIRST_ARM_FP_REGNUM     \
990     && REGNO != FRAME_POINTER_REGNUM    \
991     && REGNO != ARG_POINTER_REGNUM)     \
992    ? 1 : NUM_REGS (MODE))
993
994 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
995    This is TRUE for ARM regs since they can hold anything, and TRUE for FPU
996    regs holding FP.
997    For the Thumb we only allow values bigger than SImode in registers 0 - 6,
998    so that there is always a second lo register available to hold the upper
999    part of the value.  Probably we ought to ensure that the register is the
1000    start of an even numbered register pair.  */
1001 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
1002   (TARGET_ARM ?                                                         \
1003    ((GET_MODE_CLASS (MODE) == MODE_CC) ? (REGNO == CC_REGNUM) :         \
1004     (   REGNO <= LAST_ARM_REGNUM                                        \
1005      || REGNO == FRAME_POINTER_REGNUM                                   \
1006      || REGNO == ARG_POINTER_REGNUM                                     \
1007      || GET_MODE_CLASS (MODE) == MODE_FLOAT))                           \
1008    :                                                                    \
1009    ((GET_MODE_CLASS (MODE) == MODE_CC) ? (REGNO == CC_REGNUM) :         \
1010     (NUM_REGS (MODE) < 2 || REGNO < LAST_LO_REGNUM)))
1011
1012 /* Value is 1 if it is a good idea to tie two pseudo registers
1013    when one has mode MODE1 and one has mode MODE2.
1014    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1015    for any hard reg, then this must be 0 for correct output.  */
1016 #define MODES_TIEABLE_P(MODE1, MODE2)  \
1017   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
1018
1019 /* The order in which register should be allocated.  It is good to use ip
1020    since no saving is required (though calls clobber it) and it never contains
1021    function parameters.  It is quite good to use lr since other calls may
1022    clobber it anyway.  Allocate r0 through r3 in reverse order since r3 is 
1023    least likely to contain a function parameter; in addition results are
1024    returned in r0.  */
1025 #define REG_ALLOC_ORDER             \
1026 {                                   \
1027      3,  2,  1,  0, 12, 14,  4,  5, \
1028      6,  7,  8, 10,  9, 11, 13, 15, \
1029     16, 17, 18, 19, 20, 21, 22, 23, \
1030     24, 25, 26                      \
1031 }
1032 \f
1033 /* Register and constant classes.  */
1034
1035 /* Register classes: used to be simple, just all ARM regs or all FPU regs
1036    Now that the Thumb is involved it has become more compilcated.  */
1037 enum reg_class
1038 {
1039   NO_REGS,
1040   FPU_REGS,
1041   LO_REGS,
1042   STACK_REG,
1043   BASE_REGS,
1044   HI_REGS,
1045   CC_REG,
1046   GENERAL_REGS,
1047   ALL_REGS,
1048   LIM_REG_CLASSES
1049 };
1050
1051 #define N_REG_CLASSES  (int) LIM_REG_CLASSES
1052
1053 /* Give names of register classes as strings for dump file.   */
1054 #define REG_CLASS_NAMES  \
1055 {                       \
1056   "NO_REGS",            \
1057   "FPU_REGS",           \
1058   "LO_REGS",            \
1059   "STACK_REG",          \
1060   "BASE_REGS",          \
1061   "HI_REGS",            \
1062   "CC_REG",             \
1063   "GENERAL_REGS",       \
1064   "ALL_REGS",           \
1065 }
1066
1067 /* Define which registers fit in which classes.
1068    This is an initializer for a vector of HARD_REG_SET
1069    of length N_REG_CLASSES.  */
1070 #define REG_CLASS_CONTENTS              \
1071 {                                       \
1072   { 0x0000000 }, /* NO_REGS  */         \
1073   { 0x0FF0000 }, /* FPU_REGS */         \
1074   { 0x00000FF }, /* LO_REGS */          \
1075   { 0x0002000 }, /* STACK_REG */        \
1076   { 0x00020FF }, /* BASE_REGS */        \
1077   { 0x000FF00 }, /* HI_REGS */          \
1078   { 0x1000000 }, /* CC_REG */           \
1079   { 0x200FFFF }, /* GENERAL_REGS */     \
1080   { 0x2FFFFFF }  /* ALL_REGS */         \
1081 }
1082   
1083 /* The same information, inverted:
1084    Return the class number of the smallest class containing
1085    reg number REGNO.  This could be a conditional expression
1086    or could index an array.  */
1087 #define REGNO_REG_CLASS(REGNO)  arm_regno_class (REGNO)
1088
1089 /* The class value for index registers, and the one for base regs.  */
1090 #define INDEX_REG_CLASS  (TARGET_THUMB ? LO_REGS : GENERAL_REGS)
1091 #define BASE_REG_CLASS   (TARGET_THUMB ? BASE_REGS : GENERAL_REGS)
1092
1093 /* When SMALL_REGISTER_CLASSES is nonzero, the compiler allows
1094    registers explicitly used in the rtl to be used as spill registers
1095    but prevents the compiler from extending the lifetime of these
1096    registers. */
1097 #define SMALL_REGISTER_CLASSES   TARGET_THUMB
1098
1099 /* Get reg_class from a letter such as appears in the machine description.
1100    We only need constraint `f' for FPU_REGS (`r' == GENERAL_REGS) for the
1101    ARM, but several more letters for the Thumb.  */
1102 #define REG_CLASS_FROM_LETTER(C)        \
1103   (  (C) == 'f' ? FPU_REGS              \
1104    : (C) == 'l' ? (TARGET_ARM ? GENERAL_REGS : LO_REGS) \
1105    : TARGET_ARM ? NO_REGS               \
1106    : (C) == 'h' ? HI_REGS               \
1107    : (C) == 'b' ? BASE_REGS             \
1108    : (C) == 'k' ? STACK_REG             \
1109    : (C) == 'c' ? CC_REG                \
1110    : NO_REGS)
1111
1112 /* The letters I, J, K, L and M in a register constraint string
1113    can be used to stand for particular ranges of immediate operands.
1114    This macro defines what the ranges are.
1115    C is the letter, and VALUE is a constant value.
1116    Return 1 if VALUE is in the range specified by C.
1117         I: immediate arithmetic operand (i.e. 8 bits shifted as required).
1118         J: valid indexing constants.  
1119         K: ~value ok in rhs argument of data operand.
1120         L: -value ok in rhs argument of data operand. 
1121         M: 0..32, or a power of 2  (for shifts, or mult done by shift).  */
1122 #define CONST_OK_FOR_ARM_LETTER(VALUE, C)               \
1123   ((C) == 'I' ? const_ok_for_arm (VALUE) :              \
1124    (C) == 'J' ? ((VALUE) < 4096 && (VALUE) > -4096) :   \
1125    (C) == 'K' ? (const_ok_for_arm (~(VALUE))) :         \
1126    (C) == 'L' ? (const_ok_for_arm (-(VALUE))) :         \
1127    (C) == 'M' ? (((VALUE >= 0 && VALUE <= 32))          \
1128                  || (((VALUE) & ((VALUE) - 1)) == 0))   \
1129    : 0)
1130
1131 #define CONST_OK_FOR_THUMB_LETTER(VAL, C)               \
1132   ((C) == 'I' ? (unsigned HOST_WIDE_INT) (VAL) < 256 :  \
1133    (C) == 'J' ? (VAL) > -256 && (VAL) < 0 :             \
1134    (C) == 'K' ? thumb_shiftable_const (VAL) :           \
1135    (C) == 'L' ? (VAL) > -8 && (VAL) < 8 :               \
1136    (C) == 'M' ? ((unsigned HOST_WIDE_INT) (VAL) < 1024  \
1137                    && ((VAL) & 3) == 0) :               \
1138    (C) == 'N' ? ((unsigned HOST_WIDE_INT) (VAL) < 32) : \
1139    (C) == 'O' ? ((VAL) >= -508 && (VAL) <= 508)         \
1140    : 0)
1141
1142 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1143   (TARGET_ARM ?                                                         \
1144    CONST_OK_FOR_ARM_LETTER (VALUE, C) : CONST_OK_FOR_THUMB_LETTER (VALUE, C))
1145      
1146 /* Constant letter 'G' for the FPU immediate constants. 
1147    'H' means the same constant negated.  */
1148 #define CONST_DOUBLE_OK_FOR_ARM_LETTER(X, C)                    \
1149     ((C) == 'G' ? const_double_rtx_ok_for_fpu (X) :             \
1150      (C) == 'H' ? neg_const_double_rtx_ok_for_fpu (X) : 0)
1151
1152 #define CONST_DOUBLE_OK_FOR_LETTER_P(X, C)                      \
1153   (TARGET_ARM ?                                                 \
1154    CONST_DOUBLE_OK_FOR_ARM_LETTER (X, C) : 0)
1155
1156 /* For the ARM, `Q' means that this is a memory operand that is just
1157    an offset from a register.  
1158    `S' means any symbol that has the SYMBOL_REF_FLAG set or a CONSTANT_POOL
1159    address.  This means that the symbol is in the text segment and can be
1160    accessed without using a load. */
1161
1162 #define EXTRA_CONSTRAINT_ARM(OP, C)                                         \
1163   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG :    \
1164    (C) == 'R' ? (GET_CODE (OP) == MEM                                       \
1165                  && GET_CODE (XEXP (OP, 0)) == SYMBOL_REF                   \
1166                  && CONSTANT_POOL_ADDRESS_P (XEXP (OP, 0))) :               \
1167    (C) == 'S' ? (optimize > 0 && CONSTANT_ADDRESS_P (OP))                   \
1168    : 0)
1169
1170 #define EXTRA_CONSTRAINT_THUMB(X, C)                                    \
1171   ((C) == 'Q' ? (GET_CODE (X) == MEM                                    \
1172                  && GET_CODE (XEXP (X, 0)) == LABEL_REF) : 0)
1173
1174 #define EXTRA_CONSTRAINT(X, C)                                          \
1175   (TARGET_ARM ?                                                         \
1176    EXTRA_CONSTRAINT_ARM (X, C) : EXTRA_CONSTRAINT_THUMB (X, C))
1177
1178 /* Given an rtx X being reloaded into a reg required to be
1179    in class CLASS, return the class of reg to actually use.
1180    In general this is just CLASS, but for the Thumb we prefer
1181    a LO_REGS class or a subset.  */
1182 #define PREFERRED_RELOAD_CLASS(X, CLASS)        \
1183   (TARGET_ARM ? (CLASS) :                       \
1184    ((CLASS) == BASE_REGS ? (CLASS) : LO_REGS))
1185
1186 /* Must leave BASE_REGS reloads alone */
1187 #define THUMB_SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)              \
1188   ((CLASS) != LO_REGS && (CLASS) != BASE_REGS                           \
1189    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1190        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1191        : NO_REGS))                                                      \
1192    : NO_REGS)
1193
1194 #define THUMB_SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)             \
1195   ((CLASS) != LO_REGS                                                   \
1196    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1197        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1198        : NO_REGS))                                                      \
1199    : NO_REGS)
1200
1201 /* Return the register class of a scratch register needed to copy IN into
1202    or out of a register in CLASS in MODE.  If it can be done directly,
1203    NO_REGS is returned.  */
1204 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)           \
1205   (TARGET_ARM ?                                                 \
1206    (((MODE) == HImode && ! arm_arch4 && true_regnum (X) == -1)  \
1207     ? GENERAL_REGS : NO_REGS)                                   \
1208    : THUMB_SECONDARY_OUTPUT_RELOAD_CLASS (CLASS, MODE, X))
1209    
1210 /* If we need to load shorts byte-at-a-time, then we need a scratch. */
1211 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)            \
1212   (TARGET_ARM ?                                                 \
1213    (((MODE) == HImode && ! arm_arch4 && TARGET_MMU_TRAPS        \
1214      && (GET_CODE (X) == MEM                                    \
1215          || ((GET_CODE (X) == REG || GET_CODE (X) == SUBREG)    \
1216              && true_regnum (X) == -1)))                        \
1217     ? GENERAL_REGS : NO_REGS)                                   \
1218    : THUMB_SECONDARY_INPUT_RELOAD_CLASS (CLASS, MODE, X))
1219
1220 /* Try a machine-dependent way of reloading an illegitimate address
1221    operand.  If we find one, push the reload and jump to WIN.  This
1222    macro is used in only one place: `find_reloads_address' in reload.c.
1223
1224    For the ARM, we wish to handle large displacements off a base
1225    register by splitting the addend across a MOV and the mem insn.
1226    This can cut the number of reloads needed.  */
1227 #define ARM_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND, WIN)      \
1228   do                                                                       \
1229     {                                                                      \
1230       if (GET_CODE (X) == PLUS                                             \
1231           && GET_CODE (XEXP (X, 0)) == REG                                 \
1232           && REGNO (XEXP (X, 0)) < FIRST_PSEUDO_REGISTER                   \
1233           && REG_MODE_OK_FOR_BASE_P (XEXP (X, 0), MODE)                    \
1234           && GET_CODE (XEXP (X, 1)) == CONST_INT)                          \
1235         {                                                                  \
1236           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                        \
1237           HOST_WIDE_INT low, high;                                         \
1238                                                                            \
1239           if (MODE == DImode || (TARGET_SOFT_FLOAT && MODE == DFmode))     \
1240             low = ((val & 0xf) ^ 0x8) - 0x8;                               \
1241           else if (MODE == SImode                                          \
1242                    || (MODE == SFmode && TARGET_SOFT_FLOAT)                \
1243                    || ((MODE == HImode || MODE == QImode) && ! arm_arch4)) \
1244             /* Need to be careful, -4096 is not a valid offset.  */        \
1245             low = val >= 0 ? (val & 0xfff) : -((-val) & 0xfff);            \
1246           else if ((MODE == HImode || MODE == QImode) && arm_arch4)        \
1247             /* Need to be careful, -256 is not a valid offset.  */         \
1248             low = val >= 0 ? (val & 0xff) : -((-val) & 0xff);              \
1249           else if (GET_MODE_CLASS (MODE) == MODE_FLOAT                     \
1250                    && TARGET_HARD_FLOAT)                                   \
1251             /* Need to be careful, -1024 is not a valid offset.  */        \
1252             low = val >= 0 ? (val & 0x3ff) : -((-val) & 0x3ff);            \
1253           else                                                             \
1254             break;                                                         \
1255                                                                            \
1256           high = ((((val - low) & (unsigned HOST_WIDE_INT) 0xffffffff)     \
1257                    ^ (unsigned HOST_WIDE_INT) 0x80000000)                  \
1258                   - (unsigned HOST_WIDE_INT) 0x80000000);                  \
1259           /* Check for overflow or zero */                                 \
1260           if (low == 0 || high == 0 || (high + low != val))                \
1261             break;                                                         \
1262                                                                            \
1263           /* Reload the high part into a base reg; leave the low part      \
1264              in the mem.  */                                               \
1265           X = gen_rtx_PLUS (GET_MODE (X),                                  \
1266                             gen_rtx_PLUS (GET_MODE (X), XEXP (X, 0),       \
1267                                           GEN_INT (high)),                 \
1268                             GEN_INT (low));                                \
1269           push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,          \
1270                        BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,       \
1271                        OPNUM, TYPE);                                       \
1272           goto WIN;                                                        \
1273         }                                                                  \
1274     }                                                                      \
1275   while (0)
1276
1277 /* ??? If an HImode FP+large_offset address is converted to an HImode
1278    SP+large_offset address, then reload won't know how to fix it.  It sees
1279    only that SP isn't valid for HImode, and so reloads the SP into an index
1280    register, but the resulting address is still invalid because the offset
1281    is too big.  We fix it here instead by reloading the entire address.  */
1282 /* We could probably achieve better results by defining PROMOTE_MODE to help
1283    cope with the variances between the Thumb's signed and unsigned byte and
1284    halfword load instructions.  */
1285 #define THUMB_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)  \
1286 {                                                                       \
1287   if (GET_CODE (X) == PLUS                                              \
1288       && GET_MODE_SIZE (MODE) < 4                                       \
1289       && GET_CODE (XEXP (X, 0)) == REG                                  \
1290       && XEXP (X, 0) == stack_pointer_rtx                               \
1291       && GET_CODE (XEXP (X, 1)) == CONST_INT                            \
1292       && ! THUMB_LEGITIMATE_OFFSET (MODE, INTVAL (XEXP (X, 1))))        \
1293     {                                                                   \
1294       rtx orig_X = X;                                                   \
1295       X = copy_rtx (X);                                                 \
1296       push_reload (orig_X, NULL_RTX, &X, NULL,                          \
1297                    BASE_REG_CLASS,                                      \
1298                    Pmode, VOIDmode, 0, 0, OPNUM, TYPE);                 \
1299       goto WIN;                                                         \
1300     }                                                                   \
1301 }
1302
1303 #define LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)   \
1304   if (TARGET_ARM)                                                          \
1305     ARM_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN); \
1306   else                                                                     \
1307     THUMB_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)
1308   
1309 /* Return the maximum number of consecutive registers
1310    needed to represent mode MODE in a register of class CLASS.
1311    ARM regs are UNITS_PER_WORD bits while FPU regs can hold any FP mode */
1312 #define CLASS_MAX_NREGS(CLASS, MODE)  \
1313   ((CLASS) == FPU_REGS ? 1 : NUM_REGS (MODE))
1314
1315 /* Moves between FPU_REGS and GENERAL_REGS are two memory insns.  */
1316 #define REGISTER_MOVE_COST(MODE, FROM, TO)              \
1317   (TARGET_ARM ?                                         \
1318    ((FROM) == FPU_REGS && (TO) != FPU_REGS ? 20 :       \
1319     (FROM) != FPU_REGS && (TO) == FPU_REGS ? 20 : 2)    \
1320    :                                                    \
1321    ((FROM) == HI_REGS || (TO) == HI_REGS) ? 4 : 2)
1322 \f
1323 /* Stack layout; function entry, exit and calling.  */
1324
1325 /* Define this if pushing a word on the stack
1326    makes the stack pointer a smaller address.  */
1327 #define STACK_GROWS_DOWNWARD  1
1328
1329 /* Define this if the nominal address of the stack frame
1330    is at the high-address end of the local variables;
1331    that is, each additional local variable allocated
1332    goes at a more negative offset in the frame.  */
1333 #define FRAME_GROWS_DOWNWARD 1
1334
1335 /* Offset within stack frame to start allocating local variables at.
1336    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1337    first local allocated.  Otherwise, it is the offset to the BEGINNING
1338    of the first local allocated.  */
1339 #define STARTING_FRAME_OFFSET  0
1340
1341 /* If we generate an insn to push BYTES bytes,
1342    this says how many the stack pointer really advances by.  */
1343 /* The push insns do not do this rounding implicitly.
1344    So don't define this. */
1345 /* #define PUSH_ROUNDING(NPUSHED)  ROUND_UP (NPUSHED) */
1346
1347 /* Define this if the maximum size of all the outgoing args is to be
1348    accumulated and pushed during the prologue.  The amount can be
1349    found in the variable current_function_outgoing_args_size.  */
1350 #define ACCUMULATE_OUTGOING_ARGS 1
1351
1352 /* Offset of first parameter from the argument pointer register value.  */
1353 #define FIRST_PARM_OFFSET(FNDECL)  (TARGET_ARM ? 4 : 0)
1354
1355 /* Value is the number of byte of arguments automatically
1356    popped when returning from a subroutine call.
1357    FUNDECL is the declaration node of the function (as a tree),
1358    FUNTYPE is the data type of the function (as a tree),
1359    or for a library call it is an identifier node for the subroutine name.
1360    SIZE is the number of bytes of arguments passed on the stack.
1361
1362    On the ARM, the caller does not pop any of its arguments that were passed
1363    on the stack.  */
1364 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE)  0
1365
1366 /* Define how to find the value returned by a library function
1367    assuming the value has mode MODE.  */
1368 #define LIBCALL_VALUE(MODE)  \
1369   (TARGET_ARM && TARGET_HARD_FLOAT && GET_MODE_CLASS (MODE) == MODE_FLOAT \
1370    ? gen_rtx_REG (MODE, FIRST_ARM_FP_REGNUM) \
1371    : gen_rtx_REG (MODE, ARG_REGISTER (1)))
1372
1373 /* Define how to find the value returned by a function.
1374    VALTYPE is the data type of the value (as a tree).
1375    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1376    otherwise, FUNC is 0.  */
1377 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1378   LIBCALL_VALUE (TYPE_MODE (VALTYPE))
1379
1380 /* 1 if N is a possible register number for a function value.
1381    On the ARM, only r0 and f0 can return results.  */
1382 #define FUNCTION_VALUE_REGNO_P(REGNO)  \
1383   ((REGNO) == ARG_REGISTER (1) \
1384    || (TARGET_ARM && ((REGNO) == FIRST_ARM_FP_REGNUM) && TARGET_HARD_FLOAT))
1385
1386 /* How large values are returned */
1387 /* A C expression which can inhibit the returning of certain function values
1388    in registers, based on the type of value. */
1389 #define RETURN_IN_MEMORY(TYPE) arm_return_in_memory (TYPE)
1390
1391 /* Define DEFAULT_PCC_STRUCT_RETURN to 1 if all structure and union return
1392    values must be in memory.  On the ARM, they need only do so if larger
1393    than a word, or if they contain elements offset from zero in the struct. */
1394 #define DEFAULT_PCC_STRUCT_RETURN 0
1395
1396 /* Flags for the call/call_value rtl operations set up by function_arg.  */
1397 #define CALL_NORMAL             0x00000000      /* No special processing.  */
1398 #define CALL_LONG               0x00000001      /* Always call indirect.  */
1399 #define CALL_SHORT              0x00000002      /* Never call indirect.  */
1400
1401 /* These bits describe the different types of function supported
1402    by the ARM backend.  They are exclusive.  ie a function cannot be both a
1403    normal function and an interworked function, for example.  Knowing the
1404    type of a function is important for determining its prologue and
1405    epilogue sequences.
1406    Note value 7 is currently unassigned.  Also note that the interrupt
1407    function types all have bit 2 set, so that they can be tested for easily.
1408    Note that 0 is deliberately chosen for ARM_FT_UNKNOWN so that when the
1409    machine_function structure is initialised (to zero) func_type will
1410    default to unknown.  This will force the first use of arm_current_func_type
1411    to call arm_compute_func_type.  */
1412 #define ARM_FT_UNKNOWN           0 /* Type has not yet been determined.  */
1413 #define ARM_FT_NORMAL            1 /* Your normal, straightforward function.  */
1414 #define ARM_FT_INTERWORKED       2 /* A function that supports interworking.  */
1415 #define ARM_FT_EXCEPTION_HANDLER 3 /* A C++ exception handler.  */
1416 #define ARM_FT_ISR               4 /* An interrupt service routine.  */
1417 #define ARM_FT_FIQ               5 /* A fast interrupt service routine.  */
1418 #define ARM_FT_EXCEPTION         6 /* An ARM exception handler (subcase of ISR).  */
1419
1420 #define ARM_FT_TYPE_MASK        ((1 << 3) - 1)
1421
1422 /* In addition functions can have several type modifiers,
1423    outlined by these bit masks:  */
1424 #define ARM_FT_INTERRUPT        (1 << 2) /* Note overlap with FT_ISR and above.  */
1425 #define ARM_FT_NAKED            (1 << 3) /* No prologue or epilogue.  */
1426 #define ARM_FT_VOLATILE         (1 << 4) /* Does not return.  */
1427 #define ARM_FT_NESTED           (1 << 5) /* Embedded inside another func. */
1428
1429 /* Some macros to test these flags.  */
1430 #define ARM_FUNC_TYPE(t)        (t & ARM_FT_TYPE_MASK)
1431 #define IS_INTERRUPT(t)         (t & ARM_FT_INTERRUPT)
1432 #define IS_VOLATILE(t)          (t & ARM_FT_VOLATILE)
1433 #define IS_NAKED(t)             (t & ARM_FT_NAKED)
1434 #define IS_NESTED(t)            (t & ARM_FT_NESTED)
1435
1436 /* A C structure for machine-specific, per-function data.
1437    This is added to the cfun structure.  */
1438 typedef struct machine_function
1439 {
1440   /* Additionsl stack adjustment in __builtin_eh_throw.  */
1441   struct rtx_def *eh_epilogue_sp_ofs;
1442   /* Records if LR has to be saved for far jumps.  */
1443   int far_jump_used;
1444   /* Records if ARG_POINTER was ever live.  */
1445   int arg_pointer_live;
1446   /* Records if the save of LR has been eliminated.  */
1447   int lr_save_eliminated;
1448   /* Records the type of the current function.  */
1449   unsigned long func_type;
1450 }
1451 machine_function;
1452
1453 /* A C type for declaring a variable that is used as the first argument of
1454    `FUNCTION_ARG' and other related values.  For some target machines, the
1455    type `int' suffices and can hold the number of bytes of argument so far.  */
1456 typedef struct
1457 {
1458   /* This is the number of registers of arguments scanned so far.  */
1459   int nregs;
1460   /* One of CALL_NORMAL, CALL_LONG or CALL_SHORT . */
1461   int call_cookie;
1462 } CUMULATIVE_ARGS;
1463
1464 /* Define where to put the arguments to a function.
1465    Value is zero to push the argument on the stack,
1466    or a hard register in which to store the argument.
1467
1468    MODE is the argument's machine mode.
1469    TYPE is the data type of the argument (as a tree).
1470     This is null for libcalls where that information may
1471     not be available.
1472    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1473     the preceding args and about the function being called.
1474    NAMED is nonzero if this argument is a named parameter
1475     (otherwise it is an extra parameter matching an ellipsis).
1476
1477    On the ARM, normally the first 16 bytes are passed in registers r0-r3; all
1478    other arguments are passed on the stack.  If (NAMED == 0) (which happens
1479    only in assign_parms, since SETUP_INCOMING_VARARGS is defined), say it is
1480    passed in the stack (function_prologue will indeed make it pass in the
1481    stack if necessary).  */
1482 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1483   arm_function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1484
1485 /* For an arg passed partly in registers and partly in memory,
1486    this is the number of registers used.
1487    For args passed entirely in registers or entirely in memory, zero.  */
1488 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED)      \
1489   (    NUM_ARG_REGS > (CUM).nregs                               \
1490    && (NUM_ARG_REGS < ((CUM).nregs + NUM_REGS2 (MODE, TYPE)))   \
1491    ?   NUM_ARG_REGS - (CUM).nregs : 0)
1492
1493 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1494    for a call to a function whose data type is FNTYPE.
1495    For a library call, FNTYPE is 0.
1496    On the ARM, the offset starts at 0.  */
1497 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT) \
1498   arm_init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (INDIRECT))
1499
1500 /* Update the data in CUM to advance over an argument
1501    of mode MODE and data type TYPE.
1502    (TYPE is null for libcalls where that information may not be available.)  */
1503 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1504   (CUM).nregs += NUM_REGS2 (MODE, TYPE)
1505
1506 /* 1 if N is a possible register number for function argument passing.
1507    On the ARM, r0-r3 are used to pass args.  */
1508 #define FUNCTION_ARG_REGNO_P(REGNO)     (IN_RANGE ((REGNO), 0, 3))
1509
1510 \f
1511 /* Tail calling.  */
1512
1513 /* A C expression that evaluates to true if it is ok to perform a sibling
1514    call to DECL.  */
1515 #define FUNCTION_OK_FOR_SIBCALL(DECL) arm_function_ok_for_sibcall ((DECL))
1516
1517 /* Perform any actions needed for a function that is receiving a variable
1518    number of arguments.  CUM is as above.  MODE and TYPE are the mode and type
1519    of the current parameter.  PRETEND_SIZE is a variable that should be set to
1520    the amount of stack that must be pushed by the prolog to pretend that our
1521    caller pushed it.
1522
1523    Normally, this macro will push all remaining incoming registers on the
1524    stack and set PRETEND_SIZE to the length of the registers pushed.
1525
1526    On the ARM, PRETEND_SIZE is set in order to have the prologue push the last
1527    named arg and all anonymous args onto the stack.
1528    XXX I know the prologue shouldn't be pushing registers, but it is faster
1529    that way.  */
1530 #define SETUP_INCOMING_VARARGS(CUM, MODE, TYPE, PRETEND_SIZE, NO_RTL)   \
1531 {                                                                       \
1532   extern int current_function_anonymous_args;                           \
1533   current_function_anonymous_args = 1;                                  \
1534   if ((CUM).nregs < NUM_ARG_REGS)                                       \
1535     (PRETEND_SIZE) = (NUM_ARG_REGS - (CUM).nregs) * UNITS_PER_WORD;     \
1536 }
1537
1538 /* If your target environment doesn't prefix user functions with an
1539    underscore, you may wish to re-define this to prevent any conflicts.
1540    e.g. AOF may prefix mcount with an underscore.  */
1541 #ifndef ARM_MCOUNT_NAME
1542 #define ARM_MCOUNT_NAME "*mcount"
1543 #endif
1544
1545 /* Call the function profiler with a given profile label.  The Acorn
1546    compiler puts this BEFORE the prolog but gcc puts it afterwards.
1547    On the ARM the full profile code will look like:
1548         .data
1549         LP1
1550                 .word   0
1551         .text
1552                 mov     ip, lr
1553                 bl      mcount
1554                 .word   LP1
1555
1556    profile_function() in final.c outputs the .data section, FUNCTION_PROFILER
1557    will output the .text section.
1558
1559    The ``mov ip,lr'' seems like a good idea to stick with cc convention.
1560    ``prof'' doesn't seem to mind about this!  */
1561 #ifndef ARM_FUNCTION_PROFILER
1562 #define ARM_FUNCTION_PROFILER(STREAM, LABELNO)          \
1563 {                                                       \
1564   char temp[20];                                        \
1565   rtx sym;                                              \
1566                                                         \
1567   asm_fprintf (STREAM, "\tmov\t%r, %r\n\tbl\t",         \
1568            IP_REGNUM, LR_REGNUM);                       \
1569   assemble_name (STREAM, ARM_MCOUNT_NAME);              \
1570   fputc ('\n', STREAM);                                 \
1571   ASM_GENERATE_INTERNAL_LABEL (temp, "LP", LABELNO);    \
1572   sym = gen_rtx (SYMBOL_REF, Pmode, temp);              \
1573   ASM_OUTPUT_INT (STREAM, sym);                         \
1574 }
1575 #endif
1576
1577 #define THUMB_FUNCTION_PROFILER(STREAM, LABELNO)        \
1578 {                                                       \
1579   fprintf (STREAM, "\tmov\\tip, lr\n");                 \
1580   fprintf (STREAM, "\tbl\tmcount\n");                   \
1581   fprintf (STREAM, "\t.word\tLP%d\n", LABELNO);         \
1582 }
1583
1584 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1585   if (TARGET_ARM)                                       \
1586     ARM_FUNCTION_PROFILER (STREAM, LABELNO)             \
1587   else                                                  \
1588     THUMB_FUNCTION_PROFILER (STREAM, LABELNO)
1589
1590 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1591    the stack pointer does not matter.  The value is tested only in
1592    functions that have frame pointers.
1593    No definition is equivalent to always zero.
1594
1595    On the ARM, the function epilogue recovers the stack pointer from the
1596    frame.  */
1597 #define EXIT_IGNORE_STACK 1
1598
1599 #define EPILOGUE_USES(REGNO) (reload_completed && (REGNO) == LR_REGNUM)
1600
1601 /* Determine if the epilogue should be output as RTL.
1602    You should override this if you define FUNCTION_EXTRA_EPILOGUE.  */
1603 #define USE_RETURN_INSN(ISCOND)                         \
1604   (TARGET_ARM ? use_return_insn (ISCOND) : 0)
1605
1606 /* Definitions for register eliminations.
1607
1608    This is an array of structures.  Each structure initializes one pair
1609    of eliminable registers.  The "from" register number is given first,
1610    followed by "to".  Eliminations of the same "from" register are listed
1611    in order of preference.
1612
1613    We have two registers that can be eliminated on the ARM.  First, the
1614    arg pointer register can often be eliminated in favor of the stack
1615    pointer register.  Secondly, the pseudo frame pointer register can always
1616    be eliminated; it is replaced with either the stack or the real frame
1617    pointer.  Note we have to use {ARM|THUMB}_HARD_FRAME_POINTER_REGNUM
1618    because the defintion of HARD_FRAME_POINTER_REGNUM is not a constant.  */
1619
1620 #define ELIMINABLE_REGS                                         \
1621 {{ ARG_POINTER_REGNUM,        STACK_POINTER_REGNUM            },\
1622  { ARG_POINTER_REGNUM,        FRAME_POINTER_REGNUM            },\
1623  { ARG_POINTER_REGNUM,        ARM_HARD_FRAME_POINTER_REGNUM   },\
1624  { ARG_POINTER_REGNUM,        THUMB_HARD_FRAME_POINTER_REGNUM },\
1625  { FRAME_POINTER_REGNUM,      STACK_POINTER_REGNUM            },\
1626  { FRAME_POINTER_REGNUM,      ARM_HARD_FRAME_POINTER_REGNUM   },\
1627  { FRAME_POINTER_REGNUM,      THUMB_HARD_FRAME_POINTER_REGNUM }}
1628
1629 /* Given FROM and TO register numbers, say whether this elimination is
1630    allowed.  Frame pointer elimination is automatically handled.
1631
1632    All eliminations are permissible.  Note that ARG_POINTER_REGNUM and
1633    HARD_FRAME_POINTER_REGNUM are in fact the same thing.  If we need a frame
1634    pointer, we must eliminate FRAME_POINTER_REGNUM into
1635    HARD_FRAME_POINTER_REGNUM and not into STACK_POINTER_REGNUM or
1636    ARG_POINTER_REGNUM.  */
1637 #define CAN_ELIMINATE(FROM, TO)                                         \
1638   (((TO) == FRAME_POINTER_REGNUM && (FROM) == ARG_POINTER_REGNUM) ? 0 : \
1639    ((TO) == STACK_POINTER_REGNUM && frame_pointer_needed) ? 0 :         \
1640    ((TO) == ARM_HARD_FRAME_POINTER_REGNUM && TARGET_THUMB) ? 0 :        \
1641    ((TO) == THUMB_HARD_FRAME_POINTER_REGNUM && TARGET_ARM) ? 0 :        \
1642    1)
1643                                                                  
1644 /* Define the offset between two registers, one to be eliminated, and the
1645    other its replacement, at the start of a routine.  */
1646 #define ARM_INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                \
1647   do                                                                    \
1648     {                                                                   \
1649       (OFFSET) = arm_compute_initial_elimination_offset (FROM, TO);     \
1650     }                                                                   \
1651   while (0)
1652
1653 /* Note:  This macro must match the code in thumb_function_prologue().  */
1654 #define THUMB_INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)              \
1655 {                                                                       \
1656   (OFFSET) = 0;                                                         \
1657   if ((FROM) == ARG_POINTER_REGNUM)                                     \
1658     {                                                                   \
1659       int count_regs = 0;                                               \
1660       int regno;                                                        \
1661       for (regno = 8; regno < 13; regno ++)                             \
1662         if (regs_ever_live[regno] && ! call_used_regs[regno])           \
1663           count_regs ++;                                                \
1664       if (count_regs)                                                   \
1665         (OFFSET) += 4 * count_regs;                                     \
1666       count_regs = 0;                                                   \
1667       for (regno = 0; regno <= LAST_LO_REGNUM; regno ++)                \
1668         if (regs_ever_live[regno] && ! call_used_regs[regno])           \
1669           count_regs ++;                                                \
1670       if (count_regs || ! leaf_function_p () || thumb_far_jump_used_p (0))\
1671         (OFFSET) += 4 * (count_regs + 1);                               \
1672       if (TARGET_BACKTRACE)                                             \
1673         {                                                               \
1674           if ((count_regs & 0xFF) == 0 && (regs_ever_live[3] != 0))     \
1675             (OFFSET) += 20;                                             \
1676           else                                                          \
1677             (OFFSET) += 16;                                             \
1678         }                                                               \
1679     }                                                                   \
1680   if ((TO) == STACK_POINTER_REGNUM)                                     \
1681     {                                                                   \
1682       (OFFSET) += current_function_outgoing_args_size;                  \
1683       (OFFSET) += ROUND_UP (get_frame_size ());                         \
1684      }                                                                  \
1685 }
1686
1687 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1688   if (TARGET_ARM)                                                       \
1689     ARM_INITIAL_ELIMINATION_OFFSET (FROM, TO, OFFSET);                  \
1690   else                                                                  \
1691     THUMB_INITIAL_ELIMINATION_OFFSET (FROM, TO, OFFSET)
1692      
1693 /* Special case handling of the location of arguments passed on the stack.  */
1694 #define DEBUGGER_ARG_OFFSET(value, addr) value ? value : arm_debugger_arg_offset (value, addr)
1695      
1696 /* Initialize data used by insn expanders.  This is called from insn_emit,
1697    once for every function before code is generated.  */
1698 #define INIT_EXPANDERS  arm_init_expanders ()
1699
1700 /* Output assembler code for a block containing the constant parts
1701    of a trampoline, leaving space for the variable parts.
1702
1703    On the ARM, (if r8 is the static chain regnum, and remembering that
1704    referencing pc adds an offset of 8) the trampoline looks like:
1705            ldr          r8, [pc, #0]
1706            ldr          pc, [pc]
1707            .word        static chain value
1708            .word        function's address
1709    ??? FIXME: When the trampoline returns, r8 will be clobbered.  */
1710 #define ARM_TRAMPOLINE_TEMPLATE(FILE)                   \
1711 {                                                       \
1712   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",           \
1713                STATIC_CHAIN_REGNUM, PC_REGNUM);         \
1714   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",           \
1715                PC_REGNUM, PC_REGNUM);                   \
1716   ASM_OUTPUT_INT (FILE, const0_rtx);                    \
1717   ASM_OUTPUT_INT (FILE, const0_rtx);                    \
1718 }
1719
1720 /* On the Thumb we always switch into ARM mode to execute the trampoline.
1721    Why - because it is easier.  This code will always be branched to via
1722    a BX instruction and since the compiler magically generates the address
1723    of the function the linker has no opportunity to ensure that the
1724    bottom bit is set.  Thus the processor will be in ARM mode when it
1725    reaches this code.  So we duplicate the ARM trampoline code and add
1726    a switch into Thumb mode as well.  */
1727 #define THUMB_TRAMPOLINE_TEMPLATE(FILE)         \
1728 {                                               \
1729   fprintf (FILE, "\t.code 32\n");               \
1730   fprintf (FILE, ".Ltrampoline_start:\n");      \
1731   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1732                STATIC_CHAIN_REGNUM, PC_REGNUM); \
1733   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1734                IP_REGNUM, PC_REGNUM);           \
1735   asm_fprintf (FILE, "\torr\t%r, %r, #1\n",     \
1736                IP_REGNUM, IP_REGNUM);           \
1737   asm_fprintf (FILE, "\tbx\t%r\n", IP_REGNUM);  \
1738   fprintf (FILE, "\t.word\t0\n");               \
1739   fprintf (FILE, "\t.word\t0\n");               \
1740   fprintf (FILE, "\t.code 16\n");               \
1741 }
1742
1743 #define TRAMPOLINE_TEMPLATE(FILE)               \
1744   if (TARGET_ARM)                               \
1745     ARM_TRAMPOLINE_TEMPLATE (FILE)              \
1746   else                                          \
1747     THUMB_TRAMPOLINE_TEMPLATE (FILE)
1748        
1749 /* Length in units of the trampoline for entering a nested function.  */
1750 #define TRAMPOLINE_SIZE  (TARGET_ARM ? 16 : 24)
1751
1752 /* Alignment required for a trampoline in units.  */
1753 #define TRAMPOLINE_ALIGN  4
1754
1755 /* Emit RTL insns to initialize the variable parts of a trampoline.
1756    FNADDR is an RTX for the address of the function's pure code.
1757    CXT is an RTX for the static chain value for the function.  */
1758 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                                       \
1759 {                                                                                       \
1760   emit_move_insn                                                                        \
1761     (gen_rtx_MEM (SImode, plus_constant (TRAMP, TARGET_ARM ? 8 : 16)), CXT);            \
1762   emit_move_insn                                                                        \
1763     (gen_rtx_MEM (SImode, plus_constant (TRAMP, TARGET_ARM ? 12 : 20)), FNADDR);        \
1764 }
1765
1766 \f
1767 /* Addressing modes, and classification of registers for them.  */
1768 #define HAVE_POST_INCREMENT  1
1769 #define HAVE_PRE_INCREMENT   TARGET_ARM
1770 #define HAVE_POST_DECREMENT  TARGET_ARM
1771 #define HAVE_PRE_DECREMENT   TARGET_ARM
1772
1773 /* Macros to check register numbers against specific register classes.  */
1774
1775 /* These assume that REGNO is a hard or pseudo reg number.
1776    They give nonzero only if REGNO is a hard reg of the suitable class
1777    or a pseudo reg currently allocated to a suitable hard reg.
1778    Since they use reg_renumber, they are safe only once reg_renumber
1779    has been allocated, which happens in local-alloc.c. */
1780 #define TEST_REGNO(R, TEST, VALUE) \
1781   ((R TEST VALUE) || ((unsigned) reg_renumber[R] TEST VALUE))
1782
1783 /*   On the ARM, don't allow the pc to be used.  */
1784 #define ARM_REGNO_OK_FOR_BASE_P(REGNO)                  \
1785   (TEST_REGNO (REGNO, <, PC_REGNUM)                     \
1786    || TEST_REGNO (REGNO, ==, FRAME_POINTER_REGNUM)      \
1787    || TEST_REGNO (REGNO, ==, ARG_POINTER_REGNUM))
1788
1789 #define THUMB_REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)             \
1790   (TEST_REGNO (REGNO, <=, LAST_LO_REGNUM)                       \
1791    || (GET_MODE_SIZE (MODE) >= 4                                \
1792        && TEST_REGNO (REGNO, ==, STACK_POINTER_REGNUM)))
1793
1794 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)           \
1795   (TARGET_THUMB                                         \
1796    ? THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO, MODE)       \
1797    : ARM_REGNO_OK_FOR_BASE_P (REGNO))
1798
1799 /* For ARM code, we don't care about the mode, but for Thumb, the index
1800    must be suitable for use in a QImode load.  */
1801 #define REGNO_OK_FOR_INDEX_P(REGNO)     \
1802   REGNO_MODE_OK_FOR_BASE_P (REGNO, QImode)
1803
1804 /* Maximum number of registers that can appear in a valid memory address.
1805    Shifts in addresses can't be by a register. */
1806 #define MAX_REGS_PER_ADDRESS 2
1807
1808 /* Recognize any constant value that is a valid address.  */
1809 /* XXX We can address any constant, eventually...  */
1810
1811 #ifdef AOF_ASSEMBLER
1812
1813 #define CONSTANT_ADDRESS_P(X)           \
1814   (GET_CODE (X) == SYMBOL_REF && CONSTANT_POOL_ADDRESS_P (X))
1815
1816 #else
1817
1818 #define CONSTANT_ADDRESS_P(X)                   \
1819   (GET_CODE (X) == SYMBOL_REF                   \
1820    && (CONSTANT_POOL_ADDRESS_P (X)              \
1821        || (TARGET_ARM && optimize > 0 && SYMBOL_REF_FLAG (X))))
1822
1823 #endif /* AOF_ASSEMBLER */
1824
1825 /* Nonzero if the constant value X is a legitimate general operand.
1826    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1827
1828    On the ARM, allow any integer (invalid ones are removed later by insn
1829    patterns), nice doubles and symbol_refs which refer to the function's
1830    constant pool XXX.
1831    
1832    When generating pic allow anything.  */
1833 #define ARM_LEGITIMATE_CONSTANT_P(X)    (flag_pic || ! label_mentioned_p (X))
1834
1835 #define THUMB_LEGITIMATE_CONSTANT_P(X)  \
1836  (   GET_CODE (X) == CONST_INT          \
1837   || GET_CODE (X) == CONST_DOUBLE       \
1838   || CONSTANT_ADDRESS_P (X))
1839
1840 #define LEGITIMATE_CONSTANT_P(X)        \
1841   (TARGET_ARM ? ARM_LEGITIMATE_CONSTANT_P (X) : THUMB_LEGITIMATE_CONSTANT_P (X))
1842
1843 /* Special characters prefixed to function names
1844    in order to encode attribute like information.
1845    Note, '@' and '*' have already been taken.  */
1846 #define SHORT_CALL_FLAG_CHAR    '^'
1847 #define LONG_CALL_FLAG_CHAR     '#'
1848
1849 #define ENCODED_SHORT_CALL_ATTR_P(SYMBOL_NAME)  \
1850   (*(SYMBOL_NAME) == SHORT_CALL_FLAG_CHAR)
1851
1852 #define ENCODED_LONG_CALL_ATTR_P(SYMBOL_NAME)   \
1853   (*(SYMBOL_NAME) == LONG_CALL_FLAG_CHAR)
1854
1855 #ifndef SUBTARGET_NAME_ENCODING_LENGTHS
1856 #define SUBTARGET_NAME_ENCODING_LENGTHS
1857 #endif
1858
1859 /* This is a C fragement for the inside of a switch statement.
1860    Each case label should return the number of characters to
1861    be stripped from the start of a function's name, if that
1862    name starts with the indicated character.  */
1863 #define ARM_NAME_ENCODING_LENGTHS               \
1864   case SHORT_CALL_FLAG_CHAR: return 1;          \
1865   case LONG_CALL_FLAG_CHAR:  return 1;          \
1866   case '*':  return 1;                          \
1867   SUBTARGET_NAME_ENCODING_LENGTHS               
1868
1869 /* This has to be handled by a function because more than part of the
1870    ARM backend uses function name prefixes to encode attributes.  */
1871 #undef  STRIP_NAME_ENCODING
1872 #define STRIP_NAME_ENCODING(VAR, SYMBOL_NAME)   \
1873   (VAR) = arm_strip_name_encoding (SYMBOL_NAME)
1874
1875 /* This is how to output a reference to a user-level label named NAME.
1876    `assemble_name' uses this.  */
1877 #undef  ASM_OUTPUT_LABELREF
1878 #define ASM_OUTPUT_LABELREF(FILE, NAME)         \
1879   asm_fprintf (FILE, "%U%s", arm_strip_name_encoding (NAME))
1880
1881 /* If we are referencing a function that is weak then encode a long call
1882    flag in the function name, otherwise if the function is static or
1883    or known to be defined in this file then encode a short call flag.
1884    This macro is used inside the ENCODE_SECTION macro.  */
1885 #define ARM_ENCODE_CALL_TYPE(decl)                                      \
1886   if (TREE_CODE (decl) == FUNCTION_DECL)                                \
1887     {                                                                   \
1888       if (DECL_WEAK (decl))                                             \
1889         arm_encode_call_attribute (decl, LONG_CALL_FLAG_CHAR);          \
1890       else if (! TREE_PUBLIC (decl))                                    \
1891         arm_encode_call_attribute (decl, SHORT_CALL_FLAG_CHAR);         \
1892     }                                                                   \
1893
1894 /* Symbols in the text segment can be accessed without indirecting via the
1895    constant pool; it may take an extra binary operation, but this is still
1896    faster than indirecting via memory.  Don't do this when not optimizing,
1897    since we won't be calculating al of the offsets necessary to do this
1898    simplification.  */
1899 /* This doesn't work with AOF syntax, since the string table may be in
1900    a different AREA.  */
1901 #ifndef AOF_ASSEMBLER
1902 #define ENCODE_SECTION_INFO(decl)                                       \
1903 {                                                                       \
1904   if (optimize > 0 && TREE_CONSTANT (decl)                              \
1905       && (!flag_writable_strings || TREE_CODE (decl) != STRING_CST))    \
1906     {                                                                   \
1907       rtx rtl = (TREE_CODE_CLASS (TREE_CODE (decl)) != 'd'              \
1908                  ? TREE_CST_RTL (decl) : DECL_RTL (decl));              \
1909       SYMBOL_REF_FLAG (XEXP (rtl, 0)) = 1;                              \
1910     }                                                                   \
1911   ARM_ENCODE_CALL_TYPE (decl)                                           \
1912 }
1913 #else
1914 #define ENCODE_SECTION_INFO(decl)                                       \
1915 {                                                                       \
1916   ARM_ENCODE_CALL_TYPE (decl)                                           \
1917 }
1918 #endif
1919
1920 #define ARM_DECLARE_FUNCTION_SIZE(STREAM, NAME, DECL)   \
1921   arm_encode_call_attribute (DECL, SHORT_CALL_FLAG_CHAR)
1922
1923 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1924    and check its validity for a certain class.
1925    We have two alternate definitions for each of them.
1926    The usual definition accepts all pseudo regs; the other rejects
1927    them unless they have been allocated suitable hard regs.
1928    The symbol REG_OK_STRICT causes the latter definition to be used.  */
1929 #ifndef REG_OK_STRICT
1930
1931 #define ARM_REG_OK_FOR_BASE_P(X)                \
1932   (REGNO (X) <= LAST_ARM_REGNUM                 \
1933    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
1934    || REGNO (X) == FRAME_POINTER_REGNUM         \
1935    || REGNO (X) == ARG_POINTER_REGNUM)
1936
1937 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
1938   (REGNO (X) <= LAST_LO_REGNUM                  \
1939    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
1940    || (GET_MODE_SIZE (MODE) >= 4                \
1941        && (REGNO (X) == STACK_POINTER_REGNUM    \
1942            || (X) == hard_frame_pointer_rtx     \
1943            || (X) == arg_pointer_rtx)))
1944
1945 #else /* REG_OK_STRICT */
1946
1947 #define ARM_REG_OK_FOR_BASE_P(X)                \
1948   ARM_REGNO_OK_FOR_BASE_P (REGNO (X))
1949
1950 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
1951   THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO (X), MODE)
1952
1953 #endif /* REG_OK_STRICT */
1954
1955 /* Now define some helpers in terms of the above.  */
1956
1957 #define REG_MODE_OK_FOR_BASE_P(X, MODE)         \
1958   (TARGET_THUMB                                 \
1959    ? THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE)     \
1960    : ARM_REG_OK_FOR_BASE_P (X))
1961
1962 #define ARM_REG_OK_FOR_INDEX_P(X) ARM_REG_OK_FOR_BASE_P (X)
1963
1964 /* For Thumb, a valid index register is anything that can be used in
1965    a byte load instruction.  */
1966 #define THUMB_REG_OK_FOR_INDEX_P(X) THUMB_REG_MODE_OK_FOR_BASE_P (X, QImode)
1967
1968 /* Nonzero if X is a hard reg that can be used as an index
1969    or if it is a pseudo reg.  On the Thumb, the stack pointer
1970    is not suitable.  */
1971 #define REG_OK_FOR_INDEX_P(X)                   \
1972   (TARGET_THUMB                                 \
1973    ? THUMB_REG_OK_FOR_INDEX_P (X)               \
1974    : ARM_REG_OK_FOR_INDEX_P (X))
1975
1976 \f
1977 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1978    that is a valid memory address for an instruction.
1979    The MODE argument is the machine mode for the MEM expression
1980    that wants to use this address.
1981
1982    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS. */
1983      
1984 /* --------------------------------arm version----------------------------- */
1985 #define ARM_BASE_REGISTER_RTX_P(X)  \
1986   (GET_CODE (X) == REG && ARM_REG_OK_FOR_BASE_P (X))
1987
1988 #define ARM_INDEX_REGISTER_RTX_P(X)  \
1989   (GET_CODE (X) == REG && ARM_REG_OK_FOR_INDEX_P (X))
1990
1991 /* A C statement (sans semicolon) to jump to LABEL for legitimate index RTXs
1992    used by the macro GO_IF_LEGITIMATE_ADDRESS.  Floating point indices can
1993    only be small constants. */
1994 #define ARM_GO_IF_LEGITIMATE_INDEX(MODE, BASE_REGNO, INDEX, LABEL)      \
1995   do                                                                    \
1996     {                                                                   \
1997       HOST_WIDE_INT range;                                              \
1998       enum rtx_code code = GET_CODE (INDEX);                            \
1999                                                                         \
2000       if (TARGET_HARD_FLOAT && GET_MODE_CLASS (MODE) == MODE_FLOAT)     \
2001         {                                                               \
2002           if (code == CONST_INT && INTVAL (INDEX) < 1024                \
2003               && INTVAL (INDEX) > -1024                                 \
2004               && (INTVAL (INDEX) & 3) == 0)                             \
2005             goto LABEL;                                                 \
2006         }                                                               \
2007       else                                                              \
2008         {                                                               \
2009           if (ARM_INDEX_REGISTER_RTX_P (INDEX)                          \
2010               && GET_MODE_SIZE (MODE) <= 4)                             \
2011             goto LABEL;                                                 \
2012           if (GET_MODE_SIZE (MODE) <= 4  && code == MULT                \
2013               && (! arm_arch4 || (MODE) != HImode))                     \
2014             {                                                           \
2015               rtx xiop0 = XEXP (INDEX, 0);                              \
2016               rtx xiop1 = XEXP (INDEX, 1);                              \
2017               if (ARM_INDEX_REGISTER_RTX_P (xiop0)                      \
2018                   && power_of_two_operand (xiop1, SImode))              \
2019                 goto LABEL;                                             \
2020               if (ARM_INDEX_REGISTER_RTX_P (xiop1)                      \
2021                   && power_of_two_operand (xiop0, SImode))              \
2022                 goto LABEL;                                             \
2023             }                                                           \
2024           if (GET_MODE_SIZE (MODE) <= 4                                 \
2025               && (code == LSHIFTRT || code == ASHIFTRT                  \
2026                   || code == ASHIFT || code == ROTATERT)                \
2027               && (! arm_arch4 || (MODE) != HImode))                     \
2028             {                                                           \
2029               rtx op = XEXP (INDEX, 1);                                 \
2030               if (ARM_INDEX_REGISTER_RTX_P (XEXP (INDEX, 0))            \
2031                   && GET_CODE (op) == CONST_INT && INTVAL (op) > 0      \
2032                   && INTVAL (op) <= 31)                                 \
2033                 goto LABEL;                                             \
2034             }                                                           \
2035           /* NASTY: Since this limits the addressing of unsigned        \
2036              byte loads.  */                                            \
2037           range = ((MODE) == HImode || (MODE) == QImode)                \
2038             ? (arm_arch4 ? 256 : 4095) : 4096;                          \
2039           if (code == CONST_INT && INTVAL (INDEX) < range               \
2040               && INTVAL (INDEX) > -range)                               \
2041             goto LABEL;                                                 \
2042         }                                                               \
2043     }                                                                   \
2044   while (0)
2045
2046 /* Jump to LABEL if X is a valid address RTX.  This must take
2047    REG_OK_STRICT into account when deciding about valid registers.
2048
2049    Allow REG, REG+REG, REG+INDEX, INDEX+REG, REG-INDEX, and non
2050    floating SYMBOL_REF to the constant pool.  Allow REG-only and
2051    AUTINC-REG if handling TImode or HImode.  Other symbol refs must be
2052    forced though a static cell to ensure addressability.  */
2053 #define ARM_GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                    \
2054 {                                                                       \
2055   if (ARM_BASE_REGISTER_RTX_P (X))                                      \
2056     goto LABEL;                                                         \
2057   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == PRE_DEC)        \
2058            && GET_CODE (XEXP (X, 0)) == REG                             \
2059            && ARM_REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
2060     goto LABEL;                                                         \
2061   else if (GET_MODE_SIZE (MODE) >= 4 && reload_completed                \
2062            && (GET_CODE (X) == LABEL_REF                                \
2063                || (GET_CODE (X) == CONST                                \
2064                    && GET_CODE (XEXP ((X), 0)) == PLUS                  \
2065                    && GET_CODE (XEXP (XEXP ((X), 0), 0)) == LABEL_REF   \
2066                    && GET_CODE (XEXP (XEXP ((X), 0), 1)) == CONST_INT)))\
2067     goto LABEL;                                                         \
2068   else if ((MODE) == TImode)                                            \
2069     ;                                                                   \
2070   else if ((MODE) == DImode || (TARGET_SOFT_FLOAT && (MODE) == DFmode)) \
2071     {                                                                   \
2072       if (GET_CODE (X) == PLUS && ARM_BASE_REGISTER_RTX_P (XEXP (X, 0)) \
2073           && GET_CODE (XEXP (X, 1)) == CONST_INT)                       \
2074         {                                                               \
2075           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                     \
2076           if (val == 4 || val == -4 || val == -8)                       \
2077             goto LABEL;                                                 \
2078         }                                                               \
2079     }                                                                   \
2080   else if (GET_CODE (X) == PLUS)                                        \
2081     {                                                                   \
2082       rtx xop0 = XEXP (X, 0);                                           \
2083       rtx xop1 = XEXP (X, 1);                                           \
2084                                                                         \
2085       if (ARM_BASE_REGISTER_RTX_P (xop0))                               \
2086         ARM_GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop0), xop1, LABEL);   \
2087       else if (ARM_BASE_REGISTER_RTX_P (xop1))                          \
2088         ARM_GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop1), xop0, LABEL);   \
2089     }                                                                   \
2090   /* Reload currently can't handle MINUS, so disable this for now */    \
2091   /* else if (GET_CODE (X) == MINUS)                                    \
2092     {                                                                   \
2093       rtx xop0 = XEXP (X,0);                                            \
2094       rtx xop1 = XEXP (X,1);                                            \
2095                                                                         \
2096       if (ARM_BASE_REGISTER_RTX_P (xop0))                               \
2097         ARM_GO_IF_LEGITIMATE_INDEX (MODE, -1, xop1, LABEL);             \
2098     } */                                                                \
2099   else if (GET_MODE_CLASS (MODE) != MODE_FLOAT                          \
2100            && GET_CODE (X) == SYMBOL_REF                                \
2101            && CONSTANT_POOL_ADDRESS_P (X)                               \
2102            && ! (flag_pic                                               \
2103                  && symbol_mentioned_p (get_pool_constant (X))))        \
2104     goto LABEL;                                                         \
2105   else if ((GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_DEC)        \
2106            && (GET_MODE_SIZE (MODE) <= 4)                               \
2107            && GET_CODE (XEXP (X, 0)) == REG                             \
2108            && ARM_REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
2109     goto LABEL;                                                         \
2110 }
2111      
2112 /* ---------------------thumb version----------------------------------*/     
2113 #define THUMB_LEGITIMATE_OFFSET(MODE, VAL)                              \
2114   (GET_MODE_SIZE (MODE) == 1 ? ((unsigned HOST_WIDE_INT) (VAL) < 32)    \
2115    : GET_MODE_SIZE (MODE) == 2 ? ((unsigned HOST_WIDE_INT) (VAL) < 64   \
2116                                   && ((VAL) & 1) == 0)                  \
2117    : ((VAL) >= 0 && ((VAL) + GET_MODE_SIZE (MODE)) <= 128               \
2118       && ((VAL) & 3) == 0))
2119
2120 /* The AP may be eliminated to either the SP or the FP, so we use the
2121    least common denominator, e.g. SImode, and offsets from 0 to 64.  */
2122
2123 /* ??? Verify whether the above is the right approach.  */
2124
2125 /* ??? Also, the FP may be eliminated to the SP, so perhaps that
2126    needs special handling also.  */
2127
2128 /* ??? Look at how the mips16 port solves this problem.  It probably uses
2129    better ways to solve some of these problems.  */
2130
2131 /* Although it is not incorrect, we don't accept QImode and HImode
2132    addresses based on the frame pointer or arg pointer until the
2133    reload pass starts.  This is so that eliminating such addresses
2134    into stack based ones won't produce impossible code.  */
2135 #define THUMB_GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                    \
2136 {                                                                       \
2137 /* ??? Not clear if this is right.  Experiment.  */                     \
2138   if (GET_MODE_SIZE (MODE) < 4                                          \
2139       && ! (reload_in_progress || reload_completed)                     \
2140       && (   reg_mentioned_p (frame_pointer_rtx, X)                     \
2141           || reg_mentioned_p (arg_pointer_rtx, X)                       \
2142           || reg_mentioned_p (virtual_incoming_args_rtx, X)             \
2143           || reg_mentioned_p (virtual_outgoing_args_rtx, X)             \
2144           || reg_mentioned_p (virtual_stack_dynamic_rtx, X)             \
2145           || reg_mentioned_p (virtual_stack_vars_rtx, X)))              \
2146     ;                                                                   \
2147   /* Accept any base register.  SP only in SImode or larger.  */        \
2148   else if (GET_CODE (X) == REG                                          \
2149            && THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE))                   \
2150     goto WIN;                                                           \
2151   /* This is PC relative data before MACHINE_DEPENDENT_REORG runs.  */  \
2152   else if (GET_MODE_SIZE (MODE) >= 4 && CONSTANT_P (X)                  \
2153            && CONSTANT_POOL_ADDRESS_P (X) && ! flag_pic)                \
2154     goto WIN;                                                           \
2155   /* This is PC relative data after MACHINE_DEPENDENT_REORG runs.  */   \
2156   else if (GET_MODE_SIZE (MODE) >= 4 && reload_completed                \
2157            && (GET_CODE (X) == LABEL_REF                                \
2158                || (GET_CODE (X) == CONST                                \
2159                    && GET_CODE (XEXP (X, 0)) == PLUS                    \
2160                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == LABEL_REF     \
2161                    && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT)))  \
2162     goto WIN;                                                           \
2163   /* Post-inc indexing only supported for SImode and larger.  */        \
2164   else if (GET_CODE (X) == POST_INC && GET_MODE_SIZE (MODE) >= 4        \
2165            && GET_CODE (XEXP (X, 0)) == REG                             \
2166            && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0)))                   \
2167     goto WIN;                                                           \
2168   else if (GET_CODE (X) == PLUS)                                        \
2169     {                                                                   \
2170       /* REG+REG address can be any two index registers.  */            \
2171       /* We disallow FRAME+REG addressing since we know that FRAME      \
2172          will be replaced with STACK, and SP relative addressing only   \
2173          permits SP+OFFSET.  */                                         \
2174       if (GET_MODE_SIZE (MODE) <= 4                                     \
2175           && GET_CODE (XEXP (X, 0)) == REG                              \
2176           && GET_CODE (XEXP (X, 1)) == REG                              \
2177           && XEXP (X, 0) != frame_pointer_rtx                           \
2178           && XEXP (X, 1) != frame_pointer_rtx                           \
2179           && XEXP (X, 0) != virtual_stack_vars_rtx                      \
2180           && XEXP (X, 1) != virtual_stack_vars_rtx                      \
2181           && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0))                     \
2182           && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 1)))                    \
2183         goto WIN;                                                       \
2184       /* REG+const has 5-7 bit offset for non-SP registers.  */         \
2185       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2186                && (THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0))               \
2187                    || XEXP (X, 0) == arg_pointer_rtx)                   \
2188                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2189                && THUMB_LEGITIMATE_OFFSET (MODE, INTVAL (XEXP (X, 1)))) \
2190         goto WIN;                                                       \
2191       /* REG+const has 10 bit offset for SP, but only SImode and        \
2192          larger is supported.  */                                       \
2193       /* ??? Should probably check for DI/DFmode overflow here          \
2194          just like GO_IF_LEGITIMATE_OFFSET does.  */                    \
2195       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2196                && REGNO (XEXP (X, 0)) == STACK_POINTER_REGNUM           \
2197                && GET_MODE_SIZE (MODE) >= 4                             \
2198                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2199                && ((unsigned HOST_WIDE_INT) INTVAL (XEXP (X, 1))        \
2200                    + GET_MODE_SIZE (MODE)) <= 1024                      \
2201                && (INTVAL (XEXP (X, 1)) & 3) == 0)                      \
2202         goto WIN;                                                       \
2203       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2204                && REGNO (XEXP (X, 0)) == FRAME_POINTER_REGNUM           \
2205                && GET_MODE_SIZE (MODE) >= 4                             \
2206                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2207                && (INTVAL (XEXP (X, 1)) & 3) == 0)                      \
2208         goto WIN;                                                       \
2209     }                                                                   \
2210   else if (GET_MODE_CLASS (MODE) != MODE_FLOAT                          \
2211            && GET_CODE (X) == SYMBOL_REF                                \
2212            && CONSTANT_POOL_ADDRESS_P (X)                               \
2213            && ! (flag_pic                                               \
2214                  && symbol_mentioned_p (get_pool_constant (X))))        \
2215     goto WIN;                                                           \
2216 }
2217
2218 /* ------------------------------------------------------------------- */
2219 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                          \
2220   if (TARGET_ARM)                                                       \
2221     ARM_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)                         \
2222   else /* if (TARGET_THUMB) */                                          \
2223     THUMB_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)       
2224 /* ------------------------------------------------------------------- */
2225 \f
2226 /* Try machine-dependent ways of modifying an illegitimate address
2227    to be legitimate.  If we find one, return the new, valid address.
2228    This macro is used in only one place: `memory_address' in explow.c.
2229
2230    OLDX is the address as it was before break_out_memory_refs was called.
2231    In some cases it is useful to look at this to decide what needs to be done.
2232
2233    MODE and WIN are passed so that this macro can use
2234    GO_IF_LEGITIMATE_ADDRESS.
2235
2236    It is always safe for this macro to do nothing.  It exists to recognize
2237    opportunities to optimize the output.
2238
2239    On the ARM, try to convert [REG, #BIGCONST]
2240    into ADD BASE, REG, #UPPERCONST and [BASE, #VALIDCONST],
2241    where VALIDCONST == 0 in case of TImode.  */
2242 #define ARM_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                       \
2243 {                                                                        \
2244   if (GET_CODE (X) == PLUS)                                              \
2245     {                                                                    \
2246       rtx xop0 = XEXP (X, 0);                                            \
2247       rtx xop1 = XEXP (X, 1);                                            \
2248                                                                          \
2249       if (CONSTANT_P (xop0) && ! symbol_mentioned_p (xop0))              \
2250         xop0 = force_reg (SImode, xop0);                                 \
2251       if (CONSTANT_P (xop1) && ! symbol_mentioned_p (xop1))              \
2252         xop1 = force_reg (SImode, xop1);                                 \
2253       if (ARM_BASE_REGISTER_RTX_P (xop0)                                 \
2254           && GET_CODE (xop1) == CONST_INT)                               \
2255         {                                                                \
2256           HOST_WIDE_INT n, low_n;                                        \
2257           rtx base_reg, val;                                             \
2258           n = INTVAL (xop1);                                             \
2259                                                                          \
2260           if (MODE == DImode || (TARGET_SOFT_FLOAT && MODE == DFmode))   \
2261             {                                                            \
2262               low_n = n & 0x0f;                                          \
2263               n &= ~0x0f;                                                \
2264               if (low_n > 4)                                             \
2265                 {                                                        \
2266                   n += 16;                                               \
2267                   low_n -= 16;                                           \
2268                 }                                                        \
2269             }                                                            \
2270           else                                                           \
2271             {                                                            \
2272               low_n = ((MODE) == TImode ? 0                              \
2273                        : n >= 0 ? (n & 0xfff) : -((-n) & 0xfff));        \
2274               n -= low_n;                                                \
2275             }                                                            \
2276           base_reg = gen_reg_rtx (SImode);                               \
2277           val = force_operand (gen_rtx_PLUS (SImode, xop0,               \
2278                                              GEN_INT (n)), NULL_RTX);    \
2279           emit_move_insn (base_reg, val);                                \
2280           (X) = (low_n == 0 ? base_reg                                   \
2281                  : gen_rtx_PLUS (SImode, base_reg, GEN_INT (low_n)));    \
2282         }                                                                \
2283       else if (xop0 != XEXP (X, 0) || xop1 != XEXP (x, 1))               \
2284         (X) = gen_rtx_PLUS (SImode, xop0, xop1);                         \
2285     }                                                                    \
2286   else if (GET_CODE (X) == MINUS)                                        \
2287     {                                                                    \
2288       rtx xop0 = XEXP (X, 0);                                            \
2289       rtx xop1 = XEXP (X, 1);                                            \
2290                                                                          \
2291       if (CONSTANT_P (xop0))                                             \
2292         xop0 = force_reg (SImode, xop0);                                 \
2293       if (CONSTANT_P (xop1) && ! symbol_mentioned_p (xop1))              \
2294         xop1 = force_reg (SImode, xop1);                                 \
2295       if (xop0 != XEXP (X, 0) || xop1 != XEXP (X, 1))                    \
2296         (X) = gen_rtx_MINUS (SImode, xop0, xop1);                        \
2297     }                                                                    \
2298   if (flag_pic)                                                          \
2299     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);                 \
2300   if (memory_address_p (MODE, X))                                        \
2301     goto WIN;                                                            \
2302 }
2303
2304 #define THUMB_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)    \
2305   if (flag_pic)                                         \
2306     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);                
2307      
2308 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
2309   if (TARGET_ARM)                               \
2310     ARM_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN) \
2311   else                                          \
2312     THUMB_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN)
2313      
2314 /* Go to LABEL if ADDR (a legitimate address expression)
2315    has an effect that depends on the machine mode it is used for.  */
2316 #define ARM_GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                   \
2317 {                                                                       \
2318   if (   GET_CODE (ADDR) == PRE_DEC || GET_CODE (ADDR) == POST_DEC      \
2319       || GET_CODE (ADDR) == PRE_INC || GET_CODE (ADDR) == POST_INC)     \
2320     goto LABEL;                                                         \
2321 }
2322
2323 /* Nothing helpful to do for the Thumb */
2324 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2325   if (TARGET_ARM)                                       \
2326     ARM_GO_IF_MODE_DEPENDENT_ADDRESS (ADDR, LABEL)                      
2327 \f
2328
2329 /* Specify the machine mode that this machine uses
2330    for the index in the tablejump instruction.  */
2331 #define CASE_VECTOR_MODE Pmode
2332
2333 /* Define as C expression which evaluates to nonzero if the tablejump
2334    instruction expects the table to contain offsets from the address of the
2335    table.
2336    Do not define this if the table should contain absolute addresses. */
2337 /* #define CASE_VECTOR_PC_RELATIVE 1 */
2338
2339 /* Specify the tree operation to be used to convert reals to integers.  */
2340 #define IMPLICIT_FIX_EXPR  FIX_ROUND_EXPR
2341
2342 /* This is the kind of divide that is easiest to do in the general case.  */
2343 #define EASY_DIV_EXPR  TRUNC_DIV_EXPR
2344
2345 /* signed 'char' is most compatible, but RISC OS wants it unsigned.
2346    unsigned is probably best, but may break some code.  */
2347 #ifndef DEFAULT_SIGNED_CHAR
2348 #define DEFAULT_SIGNED_CHAR  0
2349 #endif
2350
2351 /* Don't cse the address of the function being compiled.  */
2352 #define NO_RECURSIVE_FUNCTION_CSE 1
2353
2354 /* Max number of bytes we can move from memory to memory
2355    in one reasonably fast instruction.  */
2356 #define MOVE_MAX 4
2357
2358 #undef  MOVE_RATIO
2359 #define MOVE_RATIO (arm_is_xscale ? 4 : 2)
2360
2361 /* Define if operations between registers always perform the operation
2362    on the full register even if a narrower mode is specified.  */
2363 #define WORD_REGISTER_OPERATIONS
2364
2365 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2366    will either zero-extend or sign-extend.  The value of this macro should
2367    be the code that says which one of the two operations is implicitly
2368    done, NIL if none.  */
2369 #define LOAD_EXTEND_OP(MODE)                                            \
2370   (TARGET_THUMB ? ZERO_EXTEND :                                         \
2371    ((arm_arch4 || (MODE) == QImode) ? ZERO_EXTEND                       \
2372     : ((BYTES_BIG_ENDIAN && (MODE) == HImode) ? SIGN_EXTEND : NIL)))
2373
2374 /* Define this if zero-extension is slow (more than one real instruction).
2375    On the ARM, it is more than one instruction only if not fetching from
2376    memory.  */
2377 /* #define SLOW_ZERO_EXTEND */
2378
2379 /* Nonzero if access to memory by bytes is slow and undesirable.  */
2380 #define SLOW_BYTE_ACCESS 0
2381
2382 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 1
2383      
2384 /* Immediate shift counts are truncated by the output routines (or was it
2385    the assembler?).  Shift counts in a register are truncated by ARM.  Note
2386    that the native compiler puts too large (> 32) immediate shift counts
2387    into a register and shifts by the register, letting the ARM decide what
2388    to do instead of doing that itself.  */
2389 /* This is all wrong.  Defining SHIFT_COUNT_TRUNCATED tells combine that
2390    code like (X << (Y % 32)) for register X, Y is equivalent to (X << Y).
2391    On the arm, Y in a register is used modulo 256 for the shift. Only for
2392    rotates is modulo 32 used. */
2393 /* #define SHIFT_COUNT_TRUNCATED 1 */
2394
2395 /* All integers have the same format so truncation is easy.  */
2396 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC)  1
2397
2398 /* Calling from registers is a massive pain.  */
2399 #define NO_FUNCTION_CSE 1
2400
2401 /* Chars and shorts should be passed as ints.  */
2402 #define PROMOTE_PROTOTYPES 1
2403
2404 /* The machine modes of pointers and functions */
2405 #define Pmode  SImode
2406 #define FUNCTION_MODE  Pmode
2407
2408 #define ARM_FRAME_RTX(X)                                        \
2409   (   (X) == frame_pointer_rtx || (X) == stack_pointer_rtx      \
2410    || (X) == arg_pointer_rtx)
2411
2412 #define DEFAULT_RTX_COSTS(X, CODE, OUTER_CODE)          \
2413   return arm_rtx_costs (X, CODE, OUTER_CODE);
2414
2415 /* Moves to and from memory are quite expensive */
2416 #define MEMORY_MOVE_COST(M, CLASS, IN)                  \
2417   (TARGET_ARM ? 10 :                                    \
2418    ((GET_MODE_SIZE (M) < 4 ? 8 : 2 * GET_MODE_SIZE (M)) \
2419     * (CLASS == LO_REGS ? 1 : 2)))
2420  
2421 /* All address computations that can be done are free, but rtx cost returns
2422    the same for practically all of them.  So we weight the different types
2423    of address here in the order (most pref first):
2424    PRE/POST_INC/DEC, SHIFT or NON-INT sum, INT sum, REG, MEM or LABEL. */
2425 #define ARM_ADDRESS_COST(X)                                                  \
2426   (10 - ((GET_CODE (X) == MEM || GET_CODE (X) == LABEL_REF                   \
2427           || GET_CODE (X) == SYMBOL_REF)                                     \
2428          ? 0                                                                 \
2429          : ((GET_CODE (X) == PRE_INC || GET_CODE (X) == PRE_DEC              \
2430              || GET_CODE (X) == POST_INC || GET_CODE (X) == POST_DEC)        \
2431             ? 10                                                             \
2432             : (((GET_CODE (X) == PLUS || GET_CODE (X) == MINUS)              \
2433                 ? 6 + (GET_CODE (XEXP (X, 1)) == CONST_INT ? 2               \
2434                        : ((GET_RTX_CLASS (GET_CODE (XEXP (X, 0))) == '2'     \
2435                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 0))) == 'c'  \
2436                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 1))) == '2'  \
2437                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 1))) == 'c') \
2438                           ? 1 : 0))                                          \
2439                 : 4)))))
2440          
2441 #define THUMB_ADDRESS_COST(X)                                   \
2442   ((GET_CODE (X) == REG                                         \
2443     || (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == REG   \
2444         && GET_CODE (XEXP (X, 1)) == CONST_INT))                \
2445    ? 1 : 2)
2446      
2447 #define ADDRESS_COST(X) \
2448      (TARGET_ARM ? ARM_ADDRESS_COST (X) : THUMB_ADDRESS_COST (X))
2449    
2450 /* Try to generate sequences that don't involve branches, we can then use
2451    conditional instructions */
2452 #define BRANCH_COST \
2453   (TARGET_ARM ? 4 : (optimize > 1 ? 1 : 0))
2454 \f
2455 /* Position Independent Code.  */
2456 /* We decide which register to use based on the compilation options and
2457    the assembler in use; this is more general than the APCS restriction of
2458    using sb (r9) all the time.  */
2459 extern int arm_pic_register;
2460
2461 /* Used when parsing command line option -mpic-register=.  */
2462 extern const char * arm_pic_register_string;
2463
2464 /* The register number of the register used to address a table of static
2465    data addresses in memory.  */
2466 #define PIC_OFFSET_TABLE_REGNUM arm_pic_register
2467
2468 #define FINALIZE_PIC arm_finalize_pic (1)
2469
2470 /* We can't directly access anything that contains a symbol,
2471    nor can we indirect via the constant pool.  */
2472 #define LEGITIMATE_PIC_OPERAND_P(X)                                     \
2473         (   ! symbol_mentioned_p (X)                                    \
2474          && ! label_mentioned_p (X)                                     \
2475          && (! CONSTANT_POOL_ADDRESS_P (X)                              \
2476              || (   ! symbol_mentioned_p (get_pool_constant (X))        \
2477                  && ! label_mentioned_p (get_pool_constant (X)))))
2478      
2479 /* We need to know when we are making a constant pool; this determines
2480    whether data needs to be in the GOT or can be referenced via a GOT
2481    offset.  */
2482 extern int making_const_table;
2483 \f
2484 /* Handle pragmas for compatibility with Intel's compilers.  */
2485 #define REGISTER_TARGET_PRAGMAS(PFILE) do { \
2486   cpp_register_pragma (PFILE, 0, "long_calls", arm_pr_long_calls); \
2487   cpp_register_pragma (PFILE, 0, "no_long_calls", arm_pr_no_long_calls); \
2488   cpp_register_pragma (PFILE, 0, "long_calls_off", arm_pr_long_calls_off); \
2489 } while (0)
2490
2491 /* Condition code information. */
2492 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2493    return the mode to be used for the comparison. 
2494    CCFPEmode should be used with floating inequalities,
2495    CCFPmode should be used with floating equalities.
2496    CC_NOOVmode should be used with SImode integer equalities.
2497    CC_Zmode should be used if only the Z flag is set correctly
2498    CCmode should be used otherwise. */
2499
2500 #define EXTRA_CC_MODES \
2501         CC(CC_NOOVmode, "CC_NOOV") \
2502         CC(CC_Zmode, "CC_Z") \
2503         CC(CC_SWPmode, "CC_SWP") \
2504         CC(CCFPmode, "CCFP") \
2505         CC(CCFPEmode, "CCFPE") \
2506         CC(CC_DNEmode, "CC_DNE") \
2507         CC(CC_DEQmode, "CC_DEQ") \
2508         CC(CC_DLEmode, "CC_DLE") \
2509         CC(CC_DLTmode, "CC_DLT") \
2510         CC(CC_DGEmode, "CC_DGE") \
2511         CC(CC_DGTmode, "CC_DGT") \
2512         CC(CC_DLEUmode, "CC_DLEU") \
2513         CC(CC_DLTUmode, "CC_DLTU") \
2514         CC(CC_DGEUmode, "CC_DGEU") \
2515         CC(CC_DGTUmode, "CC_DGTU") \
2516         CC(CC_Cmode, "CC_C")
2517
2518 #define SELECT_CC_MODE(OP, X, Y)  arm_select_cc_mode (OP, X, Y)
2519
2520 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode)
2521
2522 #define CANONICALIZE_COMPARISON(CODE, OP0, OP1)                         \
2523   do                                                                    \
2524     {                                                                   \
2525       if (GET_CODE (OP1) == CONST_INT                                   \
2526           && ! (const_ok_for_arm (INTVAL (OP1))                         \
2527                 || (const_ok_for_arm (- INTVAL (OP1)))))                \
2528         {                                                               \
2529           rtx const_op = OP1;                                           \
2530           CODE = arm_canonicalize_comparison ((CODE), &const_op);       \
2531           OP1 = const_op;                                               \
2532         }                                                               \
2533     }                                                                   \
2534   while (0)
2535
2536 #define STORE_FLAG_VALUE 1
2537
2538 \f
2539
2540 /* Gcc puts the pool in the wrong place for ARM, since we can only
2541    load addresses a limited distance around the pc.  We do some
2542    special munging to move the constant pool values to the correct
2543    point in the code.  */
2544 #define MACHINE_DEPENDENT_REORG(INSN)   \
2545     arm_reorg (INSN);                   \
2546
2547 #undef  ASM_APP_OFF
2548 #define ASM_APP_OFF (TARGET_THUMB ? "\t.code\t16\n" : "")
2549
2550 /* Output an internal label definition.  */
2551 #ifndef ASM_OUTPUT_INTERNAL_LABEL
2552 #define ASM_OUTPUT_INTERNAL_LABEL(STREAM, PREFIX, NUM)          \
2553   do                                                            \
2554     {                                                           \
2555       char * s = (char *) alloca (40 + strlen (PREFIX));        \
2556                                                                 \
2557       if (arm_ccfsm_state == 3 && arm_target_label == (NUM)     \
2558           && !strcmp (PREFIX, "L"))                             \
2559         {                                                       \
2560           arm_ccfsm_state = 0;                                  \
2561           arm_target_insn = NULL;                               \
2562         }                                                       \
2563       ASM_GENERATE_INTERNAL_LABEL (s, (PREFIX), (NUM));         \
2564       ASM_OUTPUT_LABEL (STREAM, s);                             \
2565     }                                                           \
2566   while (0)
2567 #endif
2568
2569 /* Output a push or a pop instruction (only used when profiling).  */
2570 #define ASM_OUTPUT_REG_PUSH(STREAM, REGNO)              \
2571   if (TARGET_ARM)                                       \
2572     asm_fprintf (STREAM,"\tstmfd\t%r!,{%r}\n",          \
2573                  STACK_POINTER_REGNUM, REGNO);          \
2574   else                                                  \
2575     asm_fprintf (STREAM, "\tpush {%r}\n", REGNO)
2576
2577
2578 #define ASM_OUTPUT_REG_POP(STREAM, REGNO)               \
2579   if (TARGET_ARM)                                       \
2580     asm_fprintf (STREAM, "\tldmfd\t%r!,{%r}\n",         \
2581                  STACK_POINTER_REGNUM, REGNO);          \
2582   else                                                  \
2583     asm_fprintf (STREAM, "\tpop {%r}\n", REGNO)
2584
2585 /* This is how to output a label which precedes a jumptable.  Since
2586    Thumb instructions are 2 bytes, we may need explicit alignment here.  */
2587 #undef  ASM_OUTPUT_CASE_LABEL
2588 #define ASM_OUTPUT_CASE_LABEL(FILE, PREFIX, NUM, JUMPTABLE)     \
2589   do                                                            \
2590     {                                                           \
2591       if (TARGET_THUMB)                                         \
2592         ASM_OUTPUT_ALIGN (FILE, 2);                             \
2593       ASM_OUTPUT_INTERNAL_LABEL (FILE, PREFIX, NUM);            \
2594     }                                                           \
2595   while (0)
2596
2597 #define ARM_DECLARE_FUNCTION_NAME(STREAM, NAME, DECL)   \
2598   do                                                    \
2599     {                                                   \
2600       if (TARGET_THUMB)                                 \
2601         {                                               \
2602           if (is_called_in_ARM_mode (DECL))             \
2603             fprintf (STREAM, "\t.code 32\n") ;          \
2604           else                                          \
2605            fprintf (STREAM, "\t.thumb_func\n") ;        \
2606         }                                               \
2607       if (TARGET_POKE_FUNCTION_NAME)                    \
2608         arm_poke_function_name (STREAM, (char *) NAME); \
2609     }                                                   \
2610   while (0)
2611
2612 /* For aliases of functions we use .thumb_set instead.  */
2613 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL1, DECL2)           \
2614   do                                                            \
2615     {                                                           \
2616       const char *const LABEL1 = XSTR (XEXP (DECL_RTL (decl), 0), 0); \
2617       const char *const LABEL2 = IDENTIFIER_POINTER (DECL2);    \
2618                                                                 \
2619       if (TARGET_THUMB && TREE_CODE (DECL1) == FUNCTION_DECL)   \
2620         {                                                       \
2621           fprintf (FILE, "\t.thumb_set ");                      \
2622           assemble_name (FILE, LABEL1);                         \
2623           fprintf (FILE, ",");                                  \
2624           assemble_name (FILE, LABEL2);                         \
2625           fprintf (FILE, "\n");                                 \
2626         }                                                       \
2627       else                                                      \
2628         ASM_OUTPUT_DEF (FILE, LABEL1, LABEL2);                  \
2629     }                                                           \
2630   while (0)
2631
2632 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
2633 /* To support -falign-* switches we need to use .p2align so
2634    that alignment directives in code sections will be padded
2635    with no-op instructions, rather than zeroes.  */
2636 #define ASM_OUTPUT_MAX_SKIP_ALIGN(FILE,LOG,MAX_SKIP)            \
2637   if ((LOG) != 0)                                               \
2638     {                                                           \
2639       if ((MAX_SKIP) == 0)                                      \
2640         fprintf ((FILE), "\t.p2align %d\n", (LOG));             \
2641       else                                                      \
2642         fprintf ((FILE), "\t.p2align %d,,%d\n",                 \
2643                  (LOG), (MAX_SKIP));                            \
2644     }
2645 #endif
2646 \f
2647 /* Only perform branch elimination (by making instructions conditional) if
2648    we're optimising.  Otherwise it's of no use anyway.  */
2649 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS)      \
2650   if (TARGET_ARM && optimize)                           \
2651     arm_final_prescan_insn (INSN);                      \
2652   else if (TARGET_THUMB)                                \
2653     thumb_final_prescan_insn (INSN)
2654
2655 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)       \
2656   (CODE == '@' || CODE == '|'                   \
2657    || (TARGET_ARM   && (CODE == '?'))           \
2658    || (TARGET_THUMB && (CODE == '_')))
2659
2660 /* Output an operand of an instruction.  */
2661 #define PRINT_OPERAND(STREAM, X, CODE)  \
2662   arm_print_operand (STREAM, X, CODE)
2663
2664 #define ARM_SIGN_EXTEND(x)  ((HOST_WIDE_INT)                    \
2665   (HOST_BITS_PER_WIDE_INT <= 32 ? (unsigned HOST_WIDE_INT) (x)  \
2666    : ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0xffffffff) |\
2667       ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0x80000000) \
2668        ? ((~ (unsigned HOST_WIDE_INT) 0)                        \
2669           & ~ (unsigned HOST_WIDE_INT) 0xffffffff)              \
2670        : 0))))
2671
2672 /* Output the address of an operand.  */
2673 #define ARM_PRINT_OPERAND_ADDRESS(STREAM, X)                    \
2674 {                                                               \
2675     int is_minus = GET_CODE (X) == MINUS;                       \
2676                                                                 \
2677     if (GET_CODE (X) == REG)                                    \
2678       asm_fprintf (STREAM, "[%r, #0]", REGNO (X));              \
2679     else if (GET_CODE (X) == PLUS || is_minus)                  \
2680       {                                                         \
2681         rtx base = XEXP (X, 0);                                 \
2682         rtx index = XEXP (X, 1);                                \
2683         HOST_WIDE_INT offset = 0;                               \
2684         if (GET_CODE (base) != REG)                             \
2685           {                                                     \
2686             /* Ensure that BASE is a register */                \
2687             /* (one of them must be). */                        \
2688             rtx temp = base;                                    \
2689             base = index;                                       \
2690             index = temp;                                       \
2691           }                                                     \
2692         switch (GET_CODE (index))                               \
2693           {                                                     \
2694           case CONST_INT:                                       \
2695             offset = INTVAL (index);                            \
2696             if (is_minus)                                       \
2697               offset = -offset;                                 \
2698             asm_fprintf (STREAM, "[%r, #%d]",                   \
2699                          REGNO (base), offset);                 \
2700             break;                                              \
2701                                                                 \
2702           case REG:                                             \
2703             asm_fprintf (STREAM, "[%r, %s%r]",                  \
2704                      REGNO (base), is_minus ? "-" : "",         \
2705                      REGNO (index));                            \
2706             break;                                              \
2707                                                                 \
2708           case MULT:                                            \
2709           case ASHIFTRT:                                        \
2710           case LSHIFTRT:                                        \
2711           case ASHIFT:                                          \
2712           case ROTATERT:                                        \
2713           {                                                     \
2714             asm_fprintf (STREAM, "[%r, %s%r",                   \
2715                          REGNO (base), is_minus ? "-" : "",     \
2716                          REGNO (XEXP (index, 0)));              \
2717             arm_print_operand (STREAM, index, 'S');             \
2718             fputs ("]", STREAM);                                \
2719             break;                                              \
2720           }                                                     \
2721                                                                 \
2722           default:                                              \
2723             abort();                                            \
2724         }                                                       \
2725     }                                                           \
2726   else if (   GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC\
2727            || GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC)\
2728     {                                                           \
2729       extern int output_memory_reference_mode;                  \
2730                                                                 \
2731       if (GET_CODE (XEXP (X, 0)) != REG)                        \
2732         abort ();                                               \
2733                                                                 \
2734       if (GET_CODE (X) == PRE_DEC || GET_CODE (X) == PRE_INC)   \
2735         asm_fprintf (STREAM, "[%r, #%s%d]!",                    \
2736                      REGNO (XEXP (X, 0)),                       \
2737                      GET_CODE (X) == PRE_DEC ? "-" : "",        \
2738                      GET_MODE_SIZE (output_memory_reference_mode));\
2739       else                                                      \
2740         asm_fprintf (STREAM, "[%r], #%s%d",                     \
2741                      REGNO (XEXP (X, 0)),                       \
2742                      GET_CODE (X) == POST_DEC ? "-" : "",       \
2743                      GET_MODE_SIZE (output_memory_reference_mode));\
2744     }                                                           \
2745   else output_addr_const (STREAM, X);                           \
2746 }
2747
2748 #define THUMB_PRINT_OPERAND_ADDRESS(STREAM, X)          \
2749 {                                                       \
2750   if (GET_CODE (X) == REG)                              \
2751     asm_fprintf (STREAM, "[%r]", REGNO (X));            \
2752   else if (GET_CODE (X) == POST_INC)                    \
2753     asm_fprintf (STREAM, "%r!", REGNO (XEXP (X, 0)));   \
2754   else if (GET_CODE (X) == PLUS)                        \
2755     {                                                   \
2756       if (GET_CODE (XEXP (X, 1)) == CONST_INT)          \
2757         asm_fprintf (STREAM, "[%r, #%d]",               \
2758                      REGNO (XEXP (X, 0)),               \
2759                      (int) INTVAL (XEXP (X, 1)));       \
2760       else                                              \
2761         asm_fprintf (STREAM, "[%r, %r]",                \
2762                      REGNO (XEXP (X, 0)),               \
2763                      REGNO (XEXP (X, 1)));              \
2764     }                                                   \
2765   else                                                  \
2766     output_addr_const (STREAM, X);                      \
2767 }
2768
2769 #define PRINT_OPERAND_ADDRESS(STREAM, X)        \
2770   if (TARGET_ARM)                               \
2771     ARM_PRINT_OPERAND_ADDRESS (STREAM, X)       \
2772   else                                          \
2773     THUMB_PRINT_OPERAND_ADDRESS (STREAM, X)
2774      
2775 #define OUTPUT_INT_ADDR_CONST(STREAM, X)                                \
2776   {                                                                     \
2777     output_addr_const (STREAM, X);                                      \
2778                                                                         \
2779     /* Mark symbols as position independent.  We only do this in the    \
2780       .text segment, not in the .data segment. */                       \
2781     if (NEED_GOT_RELOC && flag_pic && making_const_table &&             \
2782         (GET_CODE (X) == SYMBOL_REF || GET_CODE (X) == LABEL_REF))      \
2783      {                                                                  \
2784         if (GET_CODE (X) == SYMBOL_REF && CONSTANT_POOL_ADDRESS_P (X))  \
2785           fprintf (STREAM, "(GOTOFF)");                                 \
2786         else if (GET_CODE (X) == LABEL_REF)                             \
2787           fprintf (STREAM, "(GOTOFF)");                                 \
2788         else                                                            \
2789           fprintf (STREAM, "(GOT)");                                    \
2790      }                                                                  \
2791   }
2792
2793 /* Output code to add DELTA to the first argument, and then jump to FUNCTION.
2794    Used for C++ multiple inheritance.  */
2795 #define ASM_OUTPUT_MI_THUNK(FILE, THUNK_FNDECL, DELTA, FUNCTION)                \
2796   do                                                                            \
2797     {                                                                           \
2798       int mi_delta = (DELTA);                                                   \
2799       const char *const mi_op = mi_delta < 0 ? "sub" : "add";                   \
2800       int shift = 0;                                                            \
2801       int this_regno = (aggregate_value_p (TREE_TYPE (TREE_TYPE (FUNCTION)))    \
2802                         ? 1 : 0);                                               \
2803       if (mi_delta < 0)                                                         \
2804         mi_delta = - mi_delta;                                                  \
2805       while (mi_delta != 0)                                                     \
2806         {                                                                       \
2807           if ((mi_delta & (3 << shift)) == 0)                                   \
2808             shift += 2;                                                         \
2809           else                                                                  \
2810             {                                                                   \
2811               asm_fprintf (FILE, "\t%s\t%r, %r, #%d\n",                         \
2812                            mi_op, this_regno, this_regno,                       \
2813                            mi_delta & (0xff << shift));                         \
2814               mi_delta &= ~(0xff << shift);                                     \
2815               shift += 8;                                                       \
2816             }                                                                   \
2817         }                                                                       \
2818       fputs ("\tb\t", FILE);                                                    \
2819       assemble_name (FILE, XSTR (XEXP (DECL_RTL (FUNCTION), 0), 0));            \
2820       if (NEED_PLT_RELOC)                                                       \
2821         fputs ("(PLT)", FILE);                                                  \
2822       fputc ('\n', FILE);                                                       \
2823     }                                                                           \
2824   while (0)
2825
2826 /* A C expression whose value is RTL representing the value of the return
2827    address for the frame COUNT steps up from the current frame.  */
2828
2829 #define RETURN_ADDR_RTX(COUNT, FRAME) \
2830   arm_return_addr (COUNT, FRAME)
2831
2832 /* Mask of the bits in the PC that contain the real return address 
2833    when running in 26-bit mode.  */
2834 #define RETURN_ADDR_MASK26 (0x03fffffc)
2835
2836 /* Pick up the return address upon entry to a procedure. Used for
2837    dwarf2 unwind information.  This also enables the table driven
2838    mechanism.  */
2839 #define INCOMING_RETURN_ADDR_RTX        gen_rtx_REG (Pmode, LR_REGNUM)
2840 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (LR_REGNUM)
2841
2842 /* Used to mask out junk bits from the return address, such as
2843    processor state, interrupt status, condition codes and the like.  */
2844 #define MASK_RETURN_ADDR \
2845   /* If we are generating code for an ARM2/ARM3 machine or for an ARM6  \
2846      in 26 bit mode, the condition codes must be masked out of the      \
2847      return address.  This does not apply to ARM6 and later processors  \
2848      when running in 32 bit mode.  */                                   \
2849   ((!TARGET_APCS_32) ? (GEN_INT (RETURN_ADDR_MASK26))                   \
2850    : (GEN_INT ((unsigned long)0xffffffff)))
2851
2852 \f
2853 /* Define the codes that are matched by predicates in arm.c */
2854 #define PREDICATE_CODES                                                 \
2855   {"s_register_operand", {SUBREG, REG}},                                \
2856   {"arm_hard_register_operand", {REG}},                                 \
2857   {"f_register_operand", {SUBREG, REG}},                                \
2858   {"arm_add_operand",    {SUBREG, REG, CONST_INT}},                     \
2859   {"fpu_add_operand",    {SUBREG, REG, CONST_DOUBLE}},                  \
2860   {"fpu_rhs_operand",    {SUBREG, REG, CONST_DOUBLE}},                  \
2861   {"arm_rhs_operand",    {SUBREG, REG, CONST_INT}},                     \
2862   {"arm_not_operand",    {SUBREG, REG, CONST_INT}},                     \
2863   {"reg_or_int_operand", {SUBREG, REG, CONST_INT}},                     \
2864   {"index_operand",      {SUBREG, REG, CONST_INT}},                     \
2865   {"thumb_cmp_operand",  {SUBREG, REG, CONST_INT}},                     \
2866   {"offsettable_memory_operand", {MEM}},                                \
2867   {"bad_signed_byte_operand", {MEM}},                                   \
2868   {"alignable_memory_operand", {MEM}},                                  \
2869   {"shiftable_operator", {PLUS, MINUS, AND, IOR, XOR}},                 \
2870   {"minmax_operator", {SMIN, SMAX, UMIN, UMAX}},                        \
2871   {"shift_operator", {ASHIFT, ASHIFTRT, LSHIFTRT, ROTATERT, MULT}},     \
2872   {"di_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE, MEM}},          \
2873   {"nonimmediate_di_operand", {SUBREG, REG, MEM}},                      \
2874   {"soft_df_operand", {SUBREG, REG, CONST_DOUBLE, MEM}},                \
2875   {"nonimmediate_soft_df_operand", {SUBREG, REG, MEM}},                 \
2876   {"load_multiple_operation",  {PARALLEL}},                             \
2877   {"store_multiple_operation", {PARALLEL}},                             \
2878   {"equality_operator", {EQ, NE}},                                      \
2879   {"arm_comparison_operator", {EQ, NE, LE, LT, GE, GT, GEU, GTU, LEU,   \
2880                                LTU, UNORDERED, ORDERED, UNLT, UNLE,     \
2881                                UNGE, UNGT}},                            \
2882   {"arm_rhsm_operand", {SUBREG, REG, CONST_INT, MEM}},                  \
2883   {"const_shift_operand", {CONST_INT}},                                 \
2884   {"multi_register_push", {PARALLEL}},                                  \
2885   {"cc_register", {REG}},                                               \
2886   {"logical_binary_operator", {AND, IOR, XOR}},                         \
2887   {"dominant_cc_register", {REG}},
2888
2889 /* Define this if you have special predicates that know special things
2890    about modes.  Genrecog will warn about certain forms of
2891    match_operand without a mode; if the operand predicate is listed in
2892    SPECIAL_MODE_PREDICATES, the warning will be suppressed. */
2893 #define SPECIAL_MODE_PREDICATES                 \
2894  "cc_register", "dominant_cc_register",
2895
2896 enum arm_builtins
2897 {
2898   ARM_BUILTIN_CLZ,
2899   ARM_BUILTIN_PREFETCH,
2900   ARM_BUILTIN_MAX
2901 };
2902 #endif /* ! GCC_ARM_H */