OSDN Git Service

* ChangeLog.2, ChangeLog.3, ChangeLog.5, ChangeLog, alias.c,
[pf3gnuchains/gcc-fork.git] / gcc / config / arm / arm.h
1 /* Definitions of target machine for GNU compiler, for ARM.
2    Copyright (C) 1991, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001 Free Software Foundation, Inc.
4    Contributed by Pieter `Tiggr' Schoenmakers (rcpieter@win.tue.nl)
5    and Martin Simmons (@harleqn.co.uk).
6    More major hacks by Richard Earnshaw (rearnsha@arm.com)
7    Minor hacks by Nick Clifton (nickc@cygnus.com)
8
9 This file is part of GNU CC.
10
11 GNU CC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 2, or (at your option)
14 any later version.
15
16 GNU CC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GNU CC; see the file COPYING.  If not, write to
23 the Free Software Foundation, 59 Temple Place - Suite 330,
24 Boston, MA 02111-1307, USA.  */
25
26 #ifndef GCC_ARM_H
27 #define GCC_ARM_H
28
29 #define TARGET_CPU_arm2         0x0000
30 #define TARGET_CPU_arm250       0x0000
31 #define TARGET_CPU_arm3         0x0000
32 #define TARGET_CPU_arm6         0x0001
33 #define TARGET_CPU_arm600       0x0001
34 #define TARGET_CPU_arm610       0x0002
35 #define TARGET_CPU_arm7         0x0001
36 #define TARGET_CPU_arm7m        0x0004
37 #define TARGET_CPU_arm7dm       0x0004
38 #define TARGET_CPU_arm7dmi      0x0004
39 #define TARGET_CPU_arm700       0x0001
40 #define TARGET_CPU_arm710       0x0002
41 #define TARGET_CPU_arm7100      0x0002
42 #define TARGET_CPU_arm7500      0x0002
43 #define TARGET_CPU_arm7500fe    0x1001
44 #define TARGET_CPU_arm7tdmi     0x0008
45 #define TARGET_CPU_arm8         0x0010
46 #define TARGET_CPU_arm810       0x0020
47 #define TARGET_CPU_strongarm    0x0040
48 #define TARGET_CPU_strongarm110 0x0040
49 #define TARGET_CPU_strongarm1100 0x0040
50 #define TARGET_CPU_arm9         0x0080
51 #define TARGET_CPU_arm9tdmi     0x0080
52 #define TARGET_CPU_xscale       0x0100
53 /* Configure didn't specify.  */
54 #define TARGET_CPU_generic      0x8000
55
56 typedef enum arm_cond_code
57 {
58   ARM_EQ = 0, ARM_NE, ARM_CS, ARM_CC, ARM_MI, ARM_PL, ARM_VS, ARM_VC,
59   ARM_HI, ARM_LS, ARM_GE, ARM_LT, ARM_GT, ARM_LE, ARM_AL, ARM_NV
60 }
61 arm_cc;
62
63 extern arm_cc arm_current_cc;
64
65 #define ARM_INVERSE_CONDITION_CODE(X)  ((arm_cc) (((int)X) ^ 1))
66
67 extern int arm_target_label;
68 extern int arm_ccfsm_state;
69 extern struct rtx_def * arm_target_insn;
70 /* Run-time compilation parameters selecting different hardware subsets.  */
71 extern int target_flags;
72 /* The floating point instruction architecture, can be 2 or 3 */
73 extern const char * target_fp_name;
74 /* Define the information needed to generate branch insns.  This is
75    stored from the compare operation.  Note that we can't use "rtx" here
76    since it hasn't been defined!  */
77 extern struct rtx_def * arm_compare_op0;
78 extern struct rtx_def * arm_compare_op1;
79 /* The label of the current constant pool.  */
80 extern struct rtx_def * pool_vector_label;
81 /* Set to 1 when a return insn is output, this means that the epilogue
82    is not needed. */
83 extern int return_used_this_function;
84 /* Nonzero if the prologue must setup `fp'.  */
85 extern int current_function_anonymous_args;
86 \f
87 /* Just in case configure has failed to define anything. */
88 #ifndef TARGET_CPU_DEFAULT
89 #define TARGET_CPU_DEFAULT TARGET_CPU_generic
90 #endif
91
92 /* If the configuration file doesn't specify the cpu, the subtarget may
93    override it.  If it doesn't, then default to an ARM6.  */
94 #if TARGET_CPU_DEFAULT == TARGET_CPU_generic
95 #undef TARGET_CPU_DEFAULT
96
97 #ifdef SUBTARGET_CPU_DEFAULT
98 #define TARGET_CPU_DEFAULT SUBTARGET_CPU_DEFAULT
99 #else
100 #define TARGET_CPU_DEFAULT TARGET_CPU_arm6
101 #endif
102 #endif
103
104 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm2
105 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_2__"
106 #else
107 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm6 || TARGET_CPU_DEFAULT == TARGET_CPU_arm610 || TARGET_CPU_DEFAULT == TARGET_CPU_arm7500fe
108 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_3__"
109 #else
110 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm7m
111 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_3M__"
112 #else
113 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm7tdmi || TARGET_CPU_DEFAULT == TARGET_CPU_arm9 || TARGET_CPU_DEFAULT == TARGET_CPU_arm9tdmi
114 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_4T__"
115 #else
116 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm8 || TARGET_CPU_DEFAULT == TARGET_CPU_arm810 || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm110 || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm1100 
117 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_4__"
118 #else
119 #if TARGET_CPU_DEFAULT == TARGET_CPU_xscale
120 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_5TE__ -D__XSCALE__"
121 #else
122 Unrecognized value in TARGET_CPU_DEFAULT.
123 #endif
124 #endif
125 #endif
126 #endif
127 #endif
128 #endif
129
130 #ifndef CPP_PREDEFINES
131 #define CPP_PREDEFINES  "-Acpu=arm -Amachine=arm"
132 #endif
133
134 #define CPP_SPEC "\
135 %(cpp_cpu_arch) %(cpp_apcs_pc) %(cpp_float) \
136 %(cpp_endian) %(subtarget_cpp_spec) %(cpp_isa) %(cpp_interwork)"
137
138 #define CPP_ISA_SPEC "%{mthumb:-D__thumb__} %{!mthumb:-D__arm__}"
139
140 /* Set the architecture define -- if -march= is set, then it overrides
141    the -mcpu= setting.  */
142 #define CPP_CPU_ARCH_SPEC "\
143 %{march=arm2:-D__ARM_ARCH_2__} \
144 %{march=arm250:-D__ARM_ARCH_2__} \
145 %{march=arm3:-D__ARM_ARCH_2__} \
146 %{march=arm6:-D__ARM_ARCH_3__} \
147 %{march=arm600:-D__ARM_ARCH_3__} \
148 %{march=arm610:-D__ARM_ARCH_3__} \
149 %{march=arm7:-D__ARM_ARCH_3__} \
150 %{march=arm700:-D__ARM_ARCH_3__} \
151 %{march=arm710:-D__ARM_ARCH_3__} \
152 %{march=arm720:-D__ARM_ARCH_3__} \
153 %{march=arm7100:-D__ARM_ARCH_3__} \
154 %{march=arm7500:-D__ARM_ARCH_3__} \
155 %{march=arm7500fe:-D__ARM_ARCH_3__} \
156 %{march=arm7m:-D__ARM_ARCH_3M__} \
157 %{march=arm7dm:-D__ARM_ARCH_3M__} \
158 %{march=arm7dmi:-D__ARM_ARCH_3M__} \
159 %{march=arm7tdmi:-D__ARM_ARCH_4T__} \
160 %{march=arm8:-D__ARM_ARCH_4__} \
161 %{march=arm810:-D__ARM_ARCH_4__} \
162 %{march=arm9:-D__ARM_ARCH_4T__} \
163 %{march=arm920:-D__ARM_ARCH_4__} \
164 %{march=arm920t:-D__ARM_ARCH_4T__} \
165 %{march=arm9tdmi:-D__ARM_ARCH_4T__} \
166 %{march=strongarm:-D__ARM_ARCH_4__} \
167 %{march=strongarm110:-D__ARM_ARCH_4__} \
168 %{march=strongarm1100:-D__ARM_ARCH_4__} \
169 %{march=xscale:-D__ARM_ARCH_5TE__} \
170 %{march=xscale:-D__XSCALE__} \
171 %{march=armv2:-D__ARM_ARCH_2__} \
172 %{march=armv2a:-D__ARM_ARCH_2__} \
173 %{march=armv3:-D__ARM_ARCH_3__} \
174 %{march=armv3m:-D__ARM_ARCH_3M__} \
175 %{march=armv4:-D__ARM_ARCH_4__} \
176 %{march=armv4t:-D__ARM_ARCH_4T__} \
177 %{march=armv5:-D__ARM_ARCH_5__} \
178 %{march=armv5t:-D__ARM_ARCH_5T__} \
179 %{march=armv5e:-D__ARM_ARCH_5E__} \
180 %{march=armv5te:-D__ARM_ARCH_5TE__} \
181 %{!march=*: \
182  %{mcpu=arm2:-D__ARM_ARCH_2__} \
183  %{mcpu=arm250:-D__ARM_ARCH_2__} \
184  %{mcpu=arm3:-D__ARM_ARCH_2__} \
185  %{mcpu=arm6:-D__ARM_ARCH_3__} \
186  %{mcpu=arm600:-D__ARM_ARCH_3__} \
187  %{mcpu=arm610:-D__ARM_ARCH_3__} \
188  %{mcpu=arm7:-D__ARM_ARCH_3__} \
189  %{mcpu=arm700:-D__ARM_ARCH_3__} \
190  %{mcpu=arm710:-D__ARM_ARCH_3__} \
191  %{mcpu=arm720:-D__ARM_ARCH_3__} \
192  %{mcpu=arm7100:-D__ARM_ARCH_3__} \
193  %{mcpu=arm7500:-D__ARM_ARCH_3__} \
194  %{mcpu=arm7500fe:-D__ARM_ARCH_3__} \
195  %{mcpu=arm7m:-D__ARM_ARCH_3M__} \
196  %{mcpu=arm7dm:-D__ARM_ARCH_3M__} \
197  %{mcpu=arm7dmi:-D__ARM_ARCH_3M__} \
198  %{mcpu=arm7tdmi:-D__ARM_ARCH_4T__} \
199  %{mcpu=arm8:-D__ARM_ARCH_4__} \
200  %{mcpu=arm810:-D__ARM_ARCH_4__} \
201  %{mcpu=arm9:-D__ARM_ARCH_4T__} \
202  %{mcpu=arm920:-D__ARM_ARCH_4__} \
203  %{mcpu=arm920t:-D__ARM_ARCH_4T__} \
204  %{mcpu=arm9tdmi:-D__ARM_ARCH_4T__} \
205  %{mcpu=strongarm:-D__ARM_ARCH_4__} \
206  %{mcpu=strongarm110:-D__ARM_ARCH_4__} \
207  %{mcpu=strongarm1100:-D__ARM_ARCH_4__} \
208  %{mcpu=xscale:-D__ARM_ARCH_5TE__} \
209  %{mcpu=xscale:-D__XSCALE__} \
210  %{!mcpu*:%(cpp_cpu_arch_default)}} \
211 "
212
213 /* Define __APCS_26__ if the PC also contains the PSR */
214 #define CPP_APCS_PC_SPEC "\
215 %{mapcs-32:%{mapcs-26:%e-mapcs-26 and -mapcs-32 may not be used together} \
216  -D__APCS_32__} \
217 %{mapcs-26:-D__APCS_26__} \
218 %{!mapcs-32: %{!mapcs-26:%(cpp_apcs_pc_default)}} \
219 "
220
221 #ifndef CPP_APCS_PC_DEFAULT_SPEC
222 #define CPP_APCS_PC_DEFAULT_SPEC "-D__APCS_26__"
223 #endif
224
225 #define CPP_FLOAT_SPEC "\
226 %{msoft-float:\
227   %{mhard-float:%e-msoft-float and -mhard_float may not be used together} \
228   -D__SOFTFP__} \
229 %{!mhard-float:%{!msoft-float:%(cpp_float_default)}} \
230 "
231
232 /* Default is hard float, which doesn't define anything */
233 #define CPP_FLOAT_DEFAULT_SPEC ""
234
235 #define CPP_ENDIAN_SPEC "\
236 %{mbig-endian:                                                          \
237   %{mlittle-endian:                                                     \
238     %e-mbig-endian and -mlittle-endian may not be used together}        \
239   -D__ARMEB__ %{mwords-little-endian:-D__ARMWEL__} %{mthumb:-D__THUMBEB__}}\
240 %{mlittle-endian:-D__ARMEL__ %{mthumb:-D__THUMBEL__}}                   \
241 %{!mlittle-endian:%{!mbig-endian:%(cpp_endian_default)}}                \
242 "
243
244 /* Default is little endian.  */
245 #define CPP_ENDIAN_DEFAULT_SPEC "-D__ARMEL__ %{mthumb:-D__THUMBEL__}"
246
247 /* Add a define for interworking.  Needed when building libgcc.a.  
248    This must define __THUMB_INTERWORK__ to the pre-processor if
249    interworking is enabled by default.  */
250 #ifndef CPP_INTERWORK_DEFAULT_SPEC
251 #define CPP_INTERWORK_DEFAULT_SPEC ""
252 #endif
253
254 #define CPP_INTERWORK_SPEC "                                            \
255 %{mthumb-interwork:                                                     \
256   %{mno-thumb-interwork: %eincompatible interworking options}           \
257   -D__THUMB_INTERWORK__}                                                \
258 %{!mthumb-interwork:%{!mno-thumb-interwork:%(cpp_interwork_default)}}   \
259 "
260
261 #ifndef CC1_SPEC
262 #define CC1_SPEC ""
263 #endif
264
265 /* This macro defines names of additional specifications to put in the specs
266    that can be used in various specifications like CC1_SPEC.  Its definition
267    is an initializer with a subgrouping for each command option.
268
269    Each subgrouping contains a string constant, that defines the
270    specification name, and a string constant that used by the GNU CC driver
271    program.
272
273    Do not define this macro if it does not need to do anything.  */
274 #define EXTRA_SPECS                                             \
275   { "cpp_cpu_arch",             CPP_CPU_ARCH_SPEC },            \
276   { "cpp_cpu_arch_default",     CPP_ARCH_DEFAULT_SPEC },        \
277   { "cpp_apcs_pc",              CPP_APCS_PC_SPEC },             \
278   { "cpp_apcs_pc_default",      CPP_APCS_PC_DEFAULT_SPEC },     \
279   { "cpp_float",                CPP_FLOAT_SPEC },               \
280   { "cpp_float_default",        CPP_FLOAT_DEFAULT_SPEC },       \
281   { "cpp_endian",               CPP_ENDIAN_SPEC },              \
282   { "cpp_endian_default",       CPP_ENDIAN_DEFAULT_SPEC },      \
283   { "cpp_isa",                  CPP_ISA_SPEC },                 \
284   { "cpp_interwork",            CPP_INTERWORK_SPEC },           \
285   { "cpp_interwork_default",    CPP_INTERWORK_DEFAULT_SPEC },   \
286   { "subtarget_cpp_spec",       SUBTARGET_CPP_SPEC },           \
287   SUBTARGET_EXTRA_SPECS
288
289 #ifndef SUBTARGET_EXTRA_SPECS
290 #define SUBTARGET_EXTRA_SPECS
291 #endif
292
293 #ifndef SUBTARGET_CPP_SPEC
294 #define SUBTARGET_CPP_SPEC      ""
295 #endif
296 \f
297 /* Run-time Target Specification.  */
298 #ifndef TARGET_VERSION
299 #define TARGET_VERSION fputs (" (ARM/generic)", stderr);
300 #endif
301
302 /* Nonzero if the function prologue (and epilogue) should obey
303    the ARM Procedure Call Standard.  */
304 #define ARM_FLAG_APCS_FRAME     (1 << 0)
305
306 /* Nonzero if the function prologue should output the function name to enable
307    the post mortem debugger to print a backtrace (very useful on RISCOS,
308    unused on RISCiX).  Specifying this flag also enables
309    -fno-omit-frame-pointer.
310    XXX Must still be implemented in the prologue.  */
311 #define ARM_FLAG_POKE           (1 << 1)
312
313 /* Nonzero if floating point instructions are emulated by the FPE, in which
314    case instruction scheduling becomes very uninteresting.  */
315 #define ARM_FLAG_FPE            (1 << 2)
316
317 /* Nonzero if destined for a processor in 32-bit program mode.  Takes out bit
318    that assume restoration of the condition flags when returning from a
319    branch and link (ie a function).  */
320 #define ARM_FLAG_APCS_32        (1 << 3)
321
322 /* FLAGS 0x0008 and 0x0010 are now spare (used to be arm3/6 selection).  */
323
324 /* Nonzero if stack checking should be performed on entry to each function
325    which allocates temporary variables on the stack.  */
326 #define ARM_FLAG_APCS_STACK     (1 << 4)
327
328 /* Nonzero if floating point parameters should be passed to functions in
329    floating point registers.  */
330 #define ARM_FLAG_APCS_FLOAT     (1 << 5)
331
332 /* Nonzero if re-entrant, position independent code should be generated.
333    This is equivalent to -fpic.  */
334 #define ARM_FLAG_APCS_REENT     (1 << 6)
335
336 /* Nonzero if the MMU will trap unaligned word accesses, so shorts must
337    be loaded using either LDRH or LDRB instructions.  */
338 #define ARM_FLAG_MMU_TRAPS      (1 << 7)
339
340 /* Nonzero if all floating point instructions are missing (and there is no
341    emulator either).  Generate function calls for all ops in this case.  */
342 #define ARM_FLAG_SOFT_FLOAT     (1 << 8)
343
344 /* Nonzero if we should compile with BYTES_BIG_ENDIAN set to 1.  */
345 #define ARM_FLAG_BIG_END        (1 << 9)
346
347 /* Nonzero if we should compile for Thumb interworking.  */
348 #define ARM_FLAG_INTERWORK      (1 << 10)
349
350 /* Nonzero if we should have little-endian words even when compiling for
351    big-endian (for backwards compatibility with older versions of GCC).  */
352 #define ARM_FLAG_LITTLE_WORDS   (1 << 11)
353
354 /* Nonzero if we need to protect the prolog from scheduling */
355 #define ARM_FLAG_NO_SCHED_PRO   (1 << 12)
356
357 /* Nonzero if a call to abort should be generated if a noreturn 
358    function tries to return.  */
359 #define ARM_FLAG_ABORT_NORETURN (1 << 13)
360
361 /* Nonzero if function prologues should not load the PIC register. */
362 #define ARM_FLAG_SINGLE_PIC_BASE (1 << 14)
363
364 /* Nonzero if all call instructions should be indirect.  */
365 #define ARM_FLAG_LONG_CALLS     (1 << 15)
366   
367 /* Nonzero means that the target ISA is the THUMB, not the ARM.  */
368 #define ARM_FLAG_THUMB          (1 << 16)
369
370 /* Set if a TPCS style stack frame should be generated, for non-leaf
371    functions, even if they do not need one.  */
372 #define THUMB_FLAG_BACKTRACE    (1 << 17)
373
374 /* Set if a TPCS style stack frame should be generated, for leaf
375    functions, even if they do not need one.  */
376 #define THUMB_FLAG_LEAF_BACKTRACE               (1 << 18)
377
378 /* Set if externally visible functions should assume that they
379    might be called in ARM mode, from a non-thumb aware code.  */
380 #define THUMB_FLAG_CALLEE_SUPER_INTERWORKING    (1 << 19)
381
382 /* Set if calls via function pointers should assume that their
383    destination is non-Thumb aware.  */
384 #define THUMB_FLAG_CALLER_SUPER_INTERWORKING    (1 << 20)
385
386 #define TARGET_APCS_FRAME               (target_flags & ARM_FLAG_APCS_FRAME)
387 #define TARGET_POKE_FUNCTION_NAME       (target_flags & ARM_FLAG_POKE)
388 #define TARGET_FPE                      (target_flags & ARM_FLAG_FPE)
389 #define TARGET_APCS_32                  (target_flags & ARM_FLAG_APCS_32)
390 #define TARGET_APCS_STACK               (target_flags & ARM_FLAG_APCS_STACK)
391 #define TARGET_APCS_FLOAT               (target_flags & ARM_FLAG_APCS_FLOAT)
392 #define TARGET_APCS_REENT               (target_flags & ARM_FLAG_APCS_REENT)
393 #define TARGET_MMU_TRAPS                (target_flags & ARM_FLAG_MMU_TRAPS)
394 #define TARGET_SOFT_FLOAT               (target_flags & ARM_FLAG_SOFT_FLOAT)
395 #define TARGET_HARD_FLOAT               (! TARGET_SOFT_FLOAT)
396 #define TARGET_BIG_END                  (target_flags & ARM_FLAG_BIG_END)
397 #define TARGET_INTERWORK                (target_flags & ARM_FLAG_INTERWORK)
398 #define TARGET_LITTLE_WORDS             (target_flags & ARM_FLAG_LITTLE_WORDS)
399 #define TARGET_NO_SCHED_PRO             (target_flags & ARM_FLAG_NO_SCHED_PRO)
400 #define TARGET_ABORT_NORETURN           (target_flags & ARM_FLAG_ABORT_NORETURN)
401 #define TARGET_SINGLE_PIC_BASE          (target_flags & ARM_FLAG_SINGLE_PIC_BASE)
402 #define TARGET_LONG_CALLS               (target_flags & ARM_FLAG_LONG_CALLS)
403 #define TARGET_THUMB                    (target_flags & ARM_FLAG_THUMB)
404 #define TARGET_ARM                      (! TARGET_THUMB)
405 #define TARGET_EITHER                   1 /* (TARGET_ARM | TARGET_THUMB) */
406 #define TARGET_CALLEE_INTERWORKING      (target_flags & THUMB_FLAG_CALLEE_SUPER_INTERWORKING)
407 #define TARGET_CALLER_INTERWORKING      (target_flags & THUMB_FLAG_CALLER_SUPER_INTERWORKING)
408 #define TARGET_BACKTRACE                (leaf_function_p ()                             \
409                                          ? (target_flags & THUMB_FLAG_LEAF_BACKTRACE)   \
410                                          : (target_flags & THUMB_FLAG_BACKTRACE))
411
412 /* SUBTARGET_SWITCHES is used to add flags on a per-config basis.
413    Bit 31 is reserved.  See riscix.h.  */
414 #ifndef SUBTARGET_SWITCHES
415 #define SUBTARGET_SWITCHES
416 #endif
417
418 #define TARGET_SWITCHES                                                 \
419 {                                                                       \
420   {"apcs",                      ARM_FLAG_APCS_FRAME, "" },              \
421   {"apcs-frame",                ARM_FLAG_APCS_FRAME,                    \
422    N_("Generate APCS conformant stack frames") },                       \
423   {"no-apcs-frame",            -ARM_FLAG_APCS_FRAME, "" },              \
424   {"poke-function-name",        ARM_FLAG_POKE,                          \
425    N_("Store function names in object code") },                         \
426   {"no-poke-function-name",    -ARM_FLAG_POKE, "" },                    \
427   {"fpe",                       ARM_FLAG_FPE,  "" },                    \
428   {"apcs-32",                   ARM_FLAG_APCS_32,                       \
429    N_("Use the 32-bit version of the APCS") },                          \
430   {"apcs-26",                  -ARM_FLAG_APCS_32,                       \
431    N_("Use the 26-bit version of the APCS") },                          \
432   {"apcs-stack-check",          ARM_FLAG_APCS_STACK, "" },              \
433   {"no-apcs-stack-check",      -ARM_FLAG_APCS_STACK, "" },              \
434   {"apcs-float",                ARM_FLAG_APCS_FLOAT,                    \
435    N_("Pass FP arguments in FP registers") },                           \
436   {"no-apcs-float",            -ARM_FLAG_APCS_FLOAT, "" },              \
437   {"apcs-reentrant",            ARM_FLAG_APCS_REENT,                    \
438    N_("Generate re-entrant, PIC code") },                               \
439   {"no-apcs-reentrant",        -ARM_FLAG_APCS_REENT, "" },              \
440   {"alignment-traps",           ARM_FLAG_MMU_TRAPS,                     \
441    N_("The MMU will trap on unaligned accesses") },                     \
442   {"no-alignment-traps",       -ARM_FLAG_MMU_TRAPS, "" },               \
443   {"short-load-bytes",          ARM_FLAG_MMU_TRAPS, "" },               \
444   {"no-short-load-bytes",      -ARM_FLAG_MMU_TRAPS, "" },               \
445   {"short-load-words",         -ARM_FLAG_MMU_TRAPS, "" },               \
446   {"no-short-load-words",       ARM_FLAG_MMU_TRAPS, "" },               \
447   {"soft-float",                ARM_FLAG_SOFT_FLOAT,                    \
448    N_("Use library calls to perform FP operations") },                  \
449   {"hard-float",               -ARM_FLAG_SOFT_FLOAT,                    \
450    N_("Use hardware floating point instructions") },                    \
451   {"big-endian",                ARM_FLAG_BIG_END,                       \
452    N_("Assume target CPU is configured as big endian") },               \
453   {"little-endian",            -ARM_FLAG_BIG_END,                       \
454    N_("Assume target CPU is configured as little endian") },            \
455   {"words-little-endian",       ARM_FLAG_LITTLE_WORDS,                  \
456    N_("Assume big endian bytes, little endian words") },                \
457   {"thumb-interwork",           ARM_FLAG_INTERWORK,                     \
458    N_("Support calls between Thumb and ARM instruction sets") },        \
459   {"no-thumb-interwork",       -ARM_FLAG_INTERWORK, "" },               \
460   {"abort-on-noreturn",         ARM_FLAG_ABORT_NORETURN,                \
461    N_("Generate a call to abort if a noreturn function returns")},      \
462   {"no-abort-on-noreturn",     -ARM_FLAG_ABORT_NORETURN, "" },          \
463   {"no-sched-prolog",           ARM_FLAG_NO_SCHED_PRO,                  \
464    N_("Do not move instructions into a function's prologue") },         \
465   {"sched-prolog",             -ARM_FLAG_NO_SCHED_PRO, "" },            \
466   {"single-pic-base",           ARM_FLAG_SINGLE_PIC_BASE,               \
467    N_("Do not load the PIC register in function prologues") },          \
468   {"no-single-pic-base",       -ARM_FLAG_SINGLE_PIC_BASE, "" },         \
469   {"long-calls",                ARM_FLAG_LONG_CALLS,                    \
470    N_("Generate call insns as indirect calls, if necessary") },         \
471   {"no-long-calls",            -ARM_FLAG_LONG_CALLS, "" },              \
472   {"thumb",                     ARM_FLAG_THUMB,                         \
473    N_("Compile for the Thumb not the ARM") },                           \
474   {"no-thumb",                 -ARM_FLAG_THUMB, "" },                   \
475   {"arm",                      -ARM_FLAG_THUMB, "" },                   \
476   {"tpcs-frame",                    THUMB_FLAG_BACKTRACE,               \
477    N_("Thumb: Generate (non-leaf) stack frames even if not needed") },     \
478   {"no-tpcs-frame",                -THUMB_FLAG_BACKTRACE, "" },            \
479   {"tpcs-leaf-frame",               THUMB_FLAG_LEAF_BACKTRACE,             \
480    N_("Thumb: Generate (leaf) stack frames even if not needed") },         \
481   {"no-tpcs-leaf-frame",           -THUMB_FLAG_LEAF_BACKTRACE, "" },       \
482   {"callee-super-interworking",     THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
483    N_("Thumb: Assume non-static functions may be called from ARM code") }, \
484   {"no-callee-super-interworking", -THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
485      "" },                                                                 \
486   {"caller-super-interworking",     THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
487    N_("Thumb: Assume function pointers may go to non-Thumb aware code") }, \
488   {"no-caller-super-interworking", -THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
489    "" },                                                                   \
490   SUBTARGET_SWITCHES                                                       \
491   {"",                          TARGET_DEFAULT, "" }                       \
492 }
493
494 #define TARGET_OPTIONS                                          \
495 {                                                               \
496   {"cpu=",  & arm_select[0].string,                             \
497    N_("Specify the name of the target CPU") },                  \
498   {"arch=", & arm_select[1].string,                             \
499    N_("Specify the name of the target architecture") },         \
500   {"tune=", & arm_select[2].string, "" },                       \
501   {"fpe=",  & target_fp_name, "" },                             \
502   {"fp=",   & target_fp_name,                                   \
503    N_("Specify the version of the floating point emulator") },  \
504   {"structure-size-boundary=", & structure_size_string,         \
505    N_("Specify the minimum bit alignment of structures") },     \
506   {"pic-register=", & arm_pic_register_string,                  \
507    N_("Specify the register to be used for PIC addressing") }   \
508 }
509
510 struct arm_cpu_select
511 {
512   const char *              string;
513   const char *              name;
514   const struct processors * processors;
515 };
516
517 /* This is a magic array.  If the user specifies a command line switch
518    which matches one of the entries in TARGET_OPTIONS then the corresponding
519    string pointer will be set to the value specified by the user.  */
520 extern struct arm_cpu_select arm_select[];
521
522 enum prog_mode_type
523 {
524   prog_mode26,
525   prog_mode32
526 };
527
528 /* Recast the program mode class to be the prog_mode attribute */
529 #define arm_prog_mode ((enum attr_prog_mode) arm_prgmode)
530
531 extern enum prog_mode_type arm_prgmode;
532
533 /* What sort of floating point unit do we have? Hardware or software.
534    If software, is it issue 2 or issue 3?  */
535 enum floating_point_type
536 {
537   FP_HARD,
538   FP_SOFT2,
539   FP_SOFT3
540 };
541
542 /* Recast the floating point class to be the floating point attribute.  */
543 #define arm_fpu_attr ((enum attr_fpu) arm_fpu)
544
545 /* What type of floating point to tune for */
546 extern enum floating_point_type arm_fpu;
547
548 /* What type of floating point instructions are available */
549 extern enum floating_point_type arm_fpu_arch;
550
551 /* Default floating point architecture.  Override in sub-target if
552    necessary.  */
553 #ifndef FP_DEFAULT
554 #define FP_DEFAULT FP_SOFT2
555 #endif
556
557 /* Nonzero if the processor has a fast multiply insn, and one that does
558    a 64-bit multiply of two 32-bit values.  */
559 extern int arm_fast_multiply;
560
561 /* Nonzero if this chip supports the ARM Architecture 4 extensions */
562 extern int arm_arch4;
563
564 /* Nonzero if this chip supports the ARM Architecture 5 extensions */
565 extern int arm_arch5;
566
567 /* Nonzero if this chip supports the ARM Architecture 5E extensions */
568 extern int arm_arch5e;
569
570 /* Nonzero if this chip can benefit from load scheduling.  */
571 extern int arm_ld_sched;
572
573 /* Nonzero if generating thumb code.  */
574 extern int thumb_code;
575
576 /* Nonzero if this chip is a StrongARM.  */
577 extern int arm_is_strong;
578
579 /* Nonzero if this chip is an XScale.  */
580 extern int arm_is_xscale;
581
582 /* Nonzero if this chip is an ARM6 or an ARM7.  */
583 extern int arm_is_6_or_7;
584
585 #ifndef TARGET_DEFAULT
586 #define TARGET_DEFAULT  (ARM_FLAG_APCS_FRAME)
587 #endif
588
589 /* The frame pointer register used in gcc has nothing to do with debugging;
590    that is controlled by the APCS-FRAME option.  */
591 #define CAN_DEBUG_WITHOUT_FP
592
593 #undef  TARGET_MEM_FUNCTIONS
594 #define TARGET_MEM_FUNCTIONS 1
595
596 #define OVERRIDE_OPTIONS  arm_override_options ()
597
598 /* Nonzero if PIC code requires explicit qualifiers to generate
599    PLT and GOT relocs rather than the assembler doing so implicitly.
600    Subtargets can override these if required.  */
601 #ifndef NEED_GOT_RELOC
602 #define NEED_GOT_RELOC  0
603 #endif
604 #ifndef NEED_PLT_RELOC
605 #define NEED_PLT_RELOC  0
606 #endif
607
608 /* Nonzero if we need to refer to the GOT with a PC-relative
609    offset.  In other words, generate
610
611    .word        _GLOBAL_OFFSET_TABLE_ - [. - (.Lxx + 8)]  
612
613    rather than
614
615    .word        _GLOBAL_OFFSET_TABLE_ - (.Lxx + 8)
616
617    The default is true, which matches NetBSD.  Subtargets can 
618    override this if required.  */
619 #ifndef GOT_PCREL
620 #define GOT_PCREL   1
621 #endif
622 \f
623 /* Target machine storage Layout.  */
624
625
626 /* Define this macro if it is advisable to hold scalars in registers
627    in a wider mode than that declared by the program.  In such cases,
628    the value is constrained to be within the bounds of the declared
629    type, but kept valid in the wider mode.  The signedness of the
630    extension may differ from that of the type.  */
631
632 /* It is far faster to zero extend chars than to sign extend them */
633
634 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
635   if (GET_MODE_CLASS (MODE) == MODE_INT         \
636       && GET_MODE_SIZE (MODE) < 4)              \
637     {                                           \
638       if (MODE == QImode)                       \
639         UNSIGNEDP = 1;                          \
640       else if (MODE == HImode)                  \
641         UNSIGNEDP = TARGET_MMU_TRAPS != 0;      \
642       (MODE) = SImode;                          \
643     }
644
645 /* Define this macro if the promotion described by `PROMOTE_MODE'
646    should also be done for outgoing function arguments.  */
647 /* This is required to ensure that push insns always push a word.  */
648 #define PROMOTE_FUNCTION_ARGS
649
650 /* Define for XFmode extended real floating point support.
651    This will automatically cause REAL_ARITHMETIC to be defined.  */
652 /* For the ARM:
653    I think I have added all the code to make this work.  Unfortunately,
654    early releases of the floating point emulation code on RISCiX used a
655    different format for extended precision numbers.  On my RISCiX box there
656    is a bug somewhere which causes the machine to lock up when running enquire
657    with long doubles.  There is the additional aspect that Norcroft C
658    treats long doubles as doubles and we ought to remain compatible.
659    Perhaps someone with an FPA coprocessor and not running RISCiX would like
660    to try this someday. */
661 /* #define LONG_DOUBLE_TYPE_SIZE 96 */
662
663 /* Disable XFmode patterns in md file */
664 #define ENABLE_XF_PATTERNS 0
665
666 /* Define if you don't want extended real, but do want to use the
667    software floating point emulator for REAL_ARITHMETIC and
668    decimal <-> binary conversion. */
669 /* See comment above */
670 #define REAL_ARITHMETIC
671
672 /* Define this if most significant bit is lowest numbered
673    in instructions that operate on numbered bit-fields.  */
674 #define BITS_BIG_ENDIAN  0
675
676 /* Define this if most significant byte of a word is the lowest numbered.  
677    Most ARM processors are run in little endian mode, so that is the default.
678    If you want to have it run-time selectable, change the definition in a
679    cover file to be TARGET_BIG_ENDIAN.  */
680 #define BYTES_BIG_ENDIAN  (TARGET_BIG_END != 0)
681
682 /* Define this if most significant word of a multiword number is the lowest
683    numbered.
684    This is always false, even when in big-endian mode.  */
685 #define WORDS_BIG_ENDIAN  (BYTES_BIG_ENDIAN && ! TARGET_LITTLE_WORDS)
686
687 /* LIBGCC2_WORDS_BIG_ENDIAN has to be a constant, so we define this based
688    on processor pre-defineds when compiling libgcc2.c.  */
689 #if defined(__ARMEB__) && !defined(__ARMWEL__)
690 #define LIBGCC2_WORDS_BIG_ENDIAN 1
691 #else
692 #define LIBGCC2_WORDS_BIG_ENDIAN 0
693 #endif
694
695 /* Define this if most significant word of doubles is the lowest numbered.
696    This is always true, even when in little-endian mode.  */
697 #define FLOAT_WORDS_BIG_ENDIAN 1
698
699 /* Number of bits in an addressable storage unit */
700 #define BITS_PER_UNIT  8
701
702 #define BITS_PER_WORD  32
703
704 #define UNITS_PER_WORD  4
705
706 #define POINTER_SIZE  32
707
708 #define PARM_BOUNDARY   32
709
710 #define STACK_BOUNDARY  32
711
712 #define FUNCTION_BOUNDARY  32
713
714 /* The lowest bit is used to indicate Thumb-mode functions, so the
715    vbit must go into the delta field of pointers to member
716    functions.  */
717 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_delta
718
719 #define EMPTY_FIELD_BOUNDARY  32
720
721 #define BIGGEST_ALIGNMENT  32
722
723 /* Make strings word-aligned so strcpy from constants will be faster.  */
724 #define CONSTANT_ALIGNMENT_FACTOR (TARGET_THUMB || ! arm_is_xscale ? 1 : 2)
725     
726 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                          \
727   ((TREE_CODE (EXP) == STRING_CST                               \
728     && (ALIGN) < BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR)     \
729    ? BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR : (ALIGN))
730
731 /* Setting STRUCTURE_SIZE_BOUNDARY to 32 produces more efficient code, but the
732    value set in previous versions of this toolchain was 8, which produces more
733    compact structures.  The command line option -mstructure_size_boundary=<n>
734    can be used to change this value.  For compatibility with the ARM SDK
735    however the value should be left at 32.  ARM SDT Reference Manual (ARM DUI
736    0020D) page 2-20 says "Structures are aligned on word boundaries".  */
737 #define STRUCTURE_SIZE_BOUNDARY arm_structure_size_boundary
738 extern int arm_structure_size_boundary;
739
740 /* This is the value used to initialise arm_structure_size_boundary.  If a
741    particular arm target wants to change the default value it should change
742    the definition of this macro, not STRUCTRUE_SIZE_BOUNDARY.  See netbsd.h
743    for an example of this.  */
744 #ifndef DEFAULT_STRUCTURE_SIZE_BOUNDARY
745 #define DEFAULT_STRUCTURE_SIZE_BOUNDARY 32
746 #endif
747
748 /* Used when parsing command line option -mstructure_size_boundary.  */
749 extern const char * structure_size_string;
750
751 /* Non-zero if move instructions will actually fail to work
752    when given unaligned data.  */
753 #define STRICT_ALIGNMENT 1
754
755 #define TARGET_FLOAT_FORMAT IEEE_FLOAT_FORMAT
756
757 \f
758 /* Standard register usage.  */
759
760 /* Register allocation in ARM Procedure Call Standard (as used on RISCiX):
761    (S - saved over call).
762
763         r0         *    argument word/integer result
764         r1-r3           argument word
765
766         r4-r8        S  register variable
767         r9           S  (rfp) register variable (real frame pointer)
768         
769         r10        F S  (sl) stack limit (used by -mapcs-stack-check)
770         r11        F S  (fp) argument pointer
771         r12             (ip) temp workspace
772         r13        F S  (sp) lower end of current stack frame
773         r14             (lr) link address/workspace
774         r15        F    (pc) program counter
775
776         f0              floating point result
777         f1-f3           floating point scratch
778
779         f4-f7        S  floating point variable
780
781         cc              This is NOT a real register, but is used internally
782                         to represent things that use or set the condition
783                         codes.
784         sfp             This isn't either.  It is used during rtl generation
785                         since the offset between the frame pointer and the
786                         auto's isn't known until after register allocation.
787         afp             Nor this, we only need this because of non-local
788                         goto.  Without it fp appears to be used and the
789                         elimination code won't get rid of sfp.  It tracks
790                         fp exactly at all times.
791
792    *: See CONDITIONAL_REGISTER_USAGE  */
793
794 /* The stack backtrace structure is as follows:
795   fp points to here:  |  save code pointer  |      [fp]
796                       |  return link value  |      [fp, #-4]
797                       |  return sp value    |      [fp, #-8]
798                       |  return fp value    |      [fp, #-12]
799                      [|  saved r10 value    |]
800                      [|  saved r9 value     |]
801                      [|  saved r8 value     |]
802                      [|  saved r7 value     |]
803                      [|  saved r6 value     |]
804                      [|  saved r5 value     |]
805                      [|  saved r4 value     |]
806                      [|  saved r3 value     |]
807                      [|  saved r2 value     |]
808                      [|  saved r1 value     |]
809                      [|  saved r0 value     |]
810                      [|  saved f7 value     |]     three words
811                      [|  saved f6 value     |]     three words
812                      [|  saved f5 value     |]     three words
813                      [|  saved f4 value     |]     three words
814   r0-r3 are not normally saved in a C function.  */
815
816 /* 1 for registers that have pervasive standard uses
817    and are not available for the register allocator.  */
818 #define FIXED_REGISTERS  \
819 {                        \
820   0,0,0,0,0,0,0,0,       \
821   0,0,0,0,0,1,0,1,       \
822   0,0,0,0,0,0,0,0,       \
823   1,1,1                  \
824 }
825
826 /* 1 for registers not available across function calls.
827    These must include the FIXED_REGISTERS and also any
828    registers that can be used without being saved.
829    The latter must include the registers where values are returned
830    and the register where structure-value addresses are passed.
831    Aside from that, you can include as many other registers as you like.
832    The CC is not preserved over function calls on the ARM 6, so it is 
833    easier to assume this for all.  SFP is preserved, since FP is. */
834 #define CALL_USED_REGISTERS  \
835 {                            \
836   1,1,1,1,0,0,0,0,           \
837   0,0,0,0,1,1,1,1,           \
838   1,1,1,1,0,0,0,0,           \
839   1,1,1                      \
840 }
841
842 #ifndef SUBTARGET_CONDITIONAL_REGISTER_USAGE
843 #define SUBTARGET_CONDITIONAL_REGISTER_USAGE
844 #endif
845
846 #define CONDITIONAL_REGISTER_USAGE                              \
847 {                                                               \
848   if (TARGET_SOFT_FLOAT || TARGET_THUMB)                        \
849     {                                                           \
850       int regno;                                                \
851       for (regno = FIRST_ARM_FP_REGNUM;                         \
852            regno <= LAST_ARM_FP_REGNUM; ++regno)                \
853         fixed_regs[regno] = call_used_regs[regno] = 1;          \
854     }                                                           \
855   if (flag_pic)                                                 \
856     {                                                           \
857       fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                  \
858       call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;              \
859     }                                                           \
860   else if (TARGET_APCS_STACK)                                   \
861     {                                                           \
862       fixed_regs[10]     = 1;                                   \
863       call_used_regs[10] = 1;                                   \
864     }                                                           \
865   if (TARGET_APCS_FRAME)                                        \
866     {                                                           \
867       fixed_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;            \
868       call_used_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;        \
869     }                                                           \
870   SUBTARGET_CONDITIONAL_REGISTER_USAGE                          \
871 }
872     
873 /* These are a couple of extensions to the formats accecpted
874    by asm_fprintf:
875      %@ prints out ASM_COMMENT_START
876      %r prints out REGISTER_PREFIX reg_names[arg]  */
877 #define ASM_FPRINTF_EXTENSIONS(FILE, ARGS, P)           \
878   case '@':                                             \
879     fputs (ASM_COMMENT_START, FILE);                    \
880     break;                                              \
881                                                         \
882   case 'r':                                             \
883     fputs (REGISTER_PREFIX, FILE);                      \
884     fputs (reg_names [va_arg (ARGS, int)], FILE);       \
885     break;
886
887 /* Round X up to the nearest word.  */
888 #define ROUND_UP(X) (((X) + 3) & ~3)
889
890 /* Convert fron bytes to ints.  */
891 #define NUM_INTS(X) (((X) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
892
893 /* The number of (integer) registers required to hold a quantity of type MODE.  */
894 #define NUM_REGS(MODE)                          \
895   NUM_INTS (GET_MODE_SIZE (MODE))
896
897 /* The number of (integer) registers required to hold a quantity of TYPE MODE.  */
898 #define NUM_REGS2(MODE, TYPE)                   \
899   NUM_INTS ((MODE) == BLKmode ?                 \
900   int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))
901
902 /* The number of (integer) argument register available.  */
903 #define NUM_ARG_REGS            4
904
905 /* Return the regiser number of the N'th (integer) argument.  */
906 #define ARG_REGISTER(N)         (N - 1)
907
908 #if 0 /* FIXME: The ARM backend has special code to handle structure
909          returns, and will reserve its own hidden first argument.  So
910          if this macro is enabled a *second* hidden argument will be
911          reserved, which will break binary compatibility with old
912          toolchains and also thunk handling.  One day this should be
913          fixed.  */
914 /* RTX for structure returns.  NULL means use a hidden first argument.  */
915 #define STRUCT_VALUE            0
916 #else
917 /* Register in which address to store a structure value
918    is passed to a function.  */
919 #define STRUCT_VALUE_REGNUM     ARG_REGISTER (1)
920 #endif
921
922 /* Specify the registers used for certain standard purposes.
923    The values of these macros are register numbers.  */
924
925 /* The number of the last argument register.  */
926 #define LAST_ARG_REGNUM         ARG_REGISTER (NUM_ARG_REGS)
927
928 /* The number of the last "lo" register (thumb).  */
929 #define LAST_LO_REGNUM          7
930
931 /* The register that holds the return address in exception handlers.  */
932 #define EXCEPTION_LR_REGNUM     2
933
934 /* The native (Norcroft) Pascal compiler for the ARM passes the static chain
935    as an invisible last argument (possible since varargs don't exist in
936    Pascal), so the following is not true.  */
937 #define STATIC_CHAIN_REGNUM     (TARGET_ARM ? 12 : 9)
938
939 /* Define this to be where the real frame pointer is if it is not possible to
940    work out the offset between the frame pointer and the automatic variables
941    until after register allocation has taken place.  FRAME_POINTER_REGNUM
942    should point to a special register that we will make sure is eliminated.
943
944    For the Thumb we have another problem.  The TPCS defines the frame pointer
945    as r11, and GCC belives that it is always possible to use the frame pointer
946    as base register for addressing purposes.  (See comments in
947    find_reloads_address()).  But - the Thumb does not allow high registers,
948    including r11, to be used as base address registers.  Hence our problem.
949
950    The solution used here, and in the old thumb port is to use r7 instead of
951    r11 as the hard frame pointer and to have special code to generate
952    backtrace structures on the stack (if required to do so via a command line
953    option) using r11.  This is the only 'user visable' use of r11 as a frame
954    pointer.  */
955 #define ARM_HARD_FRAME_POINTER_REGNUM   11
956 #define THUMB_HARD_FRAME_POINTER_REGNUM  7
957
958 #define HARD_FRAME_POINTER_REGNUM               \
959   (TARGET_ARM                                   \
960    ? ARM_HARD_FRAME_POINTER_REGNUM              \
961    : THUMB_HARD_FRAME_POINTER_REGNUM)
962
963 #define FP_REGNUM                       HARD_FRAME_POINTER_REGNUM
964
965 /* Register to use for pushing function arguments.  */
966 #define STACK_POINTER_REGNUM    SP_REGNUM
967
968 /* ARM floating pointer registers.  */
969 #define FIRST_ARM_FP_REGNUM     16
970 #define LAST_ARM_FP_REGNUM      23
971
972 /* Base register for access to local variables of the function.  */
973 #define FRAME_POINTER_REGNUM    25
974
975 /* Base register for access to arguments of the function.  */
976 #define ARG_POINTER_REGNUM      26
977
978 /* The number of hard registers is 16 ARM + 8 FPU + 1 CC + 1 SFP.  */
979 #define FIRST_PSEUDO_REGISTER   27
980
981 /* Value should be nonzero if functions must have frame pointers.
982    Zero means the frame pointer need not be set up (and parms may be accessed
983    via the stack pointer) in functions that seem suitable.  
984    If we have to have a frame pointer we might as well make use of it.
985    APCS says that the frame pointer does not need to be pushed in leaf
986    functions, or simple tail call functions.  */
987 #define FRAME_POINTER_REQUIRED                                  \
988   (current_function_has_nonlocal_label                          \
989    || (TARGET_ARM && TARGET_APCS_FRAME && ! leaf_function_p ()))
990
991 /* Return number of consecutive hard regs needed starting at reg REGNO
992    to hold something of mode MODE.
993    This is ordinarily the length in words of a value of mode MODE
994    but can be less for certain modes in special long registers.
995
996    On the ARM regs are UNITS_PER_WORD bits wide; FPU regs can hold any FP
997    mode.  */
998 #define HARD_REGNO_NREGS(REGNO, MODE)   \
999   ((TARGET_ARM                          \
1000     && REGNO >= FIRST_ARM_FP_REGNUM     \
1001     && REGNO != FRAME_POINTER_REGNUM    \
1002     && REGNO != ARG_POINTER_REGNUM)     \
1003    ? 1 : NUM_REGS (MODE))
1004
1005 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
1006    This is TRUE for ARM regs since they can hold anything, and TRUE for FPU
1007    regs holding FP.
1008    For the Thumb we only allow values bigger than SImode in registers 0 - 6,
1009    so that there is always a second lo register available to hold the upper
1010    part of the value.  Probably we ought to ensure that the register is the
1011    start of an even numbered register pair.  */
1012 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
1013   (TARGET_ARM ?                                                         \
1014    ((GET_MODE_CLASS (MODE) == MODE_CC) ? (REGNO == CC_REGNUM) :         \
1015     (   REGNO <= LAST_ARM_REGNUM                                        \
1016      || REGNO == FRAME_POINTER_REGNUM                                   \
1017      || REGNO == ARG_POINTER_REGNUM                                     \
1018      || GET_MODE_CLASS (MODE) == MODE_FLOAT))                           \
1019    :                                                                    \
1020    ((GET_MODE_CLASS (MODE) == MODE_CC) ? (REGNO == CC_REGNUM) :         \
1021     (NUM_REGS (MODE) < 2 || REGNO < LAST_LO_REGNUM)))
1022
1023 /* Value is 1 if it is a good idea to tie two pseudo registers
1024    when one has mode MODE1 and one has mode MODE2.
1025    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1026    for any hard reg, then this must be 0 for correct output.  */
1027 #define MODES_TIEABLE_P(MODE1, MODE2)  \
1028   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
1029
1030 /* The order in which register should be allocated.  It is good to use ip
1031    since no saving is required (though calls clobber it) and it never contains
1032    function parameters.  It is quite good to use lr since other calls may
1033    clobber it anyway.  Allocate r0 through r3 in reverse order since r3 is 
1034    least likely to contain a function parameter; in addition results are
1035    returned in r0.  */
1036 #define REG_ALLOC_ORDER             \
1037 {                                   \
1038      3,  2,  1,  0, 12, 14,  4,  5, \
1039      6,  7,  8, 10,  9, 11, 13, 15, \
1040     16, 17, 18, 19, 20, 21, 22, 23, \
1041     24, 25, 26                      \
1042 }
1043 \f
1044 /* Register and constant classes.  */
1045
1046 /* Register classes: used to be simple, just all ARM regs or all FPU regs
1047    Now that the Thumb is involved it has become more complicated.  */
1048 enum reg_class
1049 {
1050   NO_REGS,
1051   FPU_REGS,
1052   LO_REGS,
1053   STACK_REG,
1054   BASE_REGS,
1055   HI_REGS,
1056   CC_REG,
1057   GENERAL_REGS,
1058   ALL_REGS,
1059   LIM_REG_CLASSES
1060 };
1061
1062 #define N_REG_CLASSES  (int) LIM_REG_CLASSES
1063
1064 /* Give names of register classes as strings for dump file.   */
1065 #define REG_CLASS_NAMES  \
1066 {                       \
1067   "NO_REGS",            \
1068   "FPU_REGS",           \
1069   "LO_REGS",            \
1070   "STACK_REG",          \
1071   "BASE_REGS",          \
1072   "HI_REGS",            \
1073   "CC_REG",             \
1074   "GENERAL_REGS",       \
1075   "ALL_REGS",           \
1076 }
1077
1078 /* Define which registers fit in which classes.
1079    This is an initializer for a vector of HARD_REG_SET
1080    of length N_REG_CLASSES.  */
1081 #define REG_CLASS_CONTENTS              \
1082 {                                       \
1083   { 0x0000000 }, /* NO_REGS  */         \
1084   { 0x0FF0000 }, /* FPU_REGS */         \
1085   { 0x00000FF }, /* LO_REGS */          \
1086   { 0x0002000 }, /* STACK_REG */        \
1087   { 0x00020FF }, /* BASE_REGS */        \
1088   { 0x000FF00 }, /* HI_REGS */          \
1089   { 0x1000000 }, /* CC_REG */           \
1090   { 0x200FFFF }, /* GENERAL_REGS */     \
1091   { 0x2FFFFFF }  /* ALL_REGS */         \
1092 }
1093   
1094 /* The same information, inverted:
1095    Return the class number of the smallest class containing
1096    reg number REGNO.  This could be a conditional expression
1097    or could index an array.  */
1098 #define REGNO_REG_CLASS(REGNO)  arm_regno_class (REGNO)
1099
1100 /* The class value for index registers, and the one for base regs.  */
1101 #define INDEX_REG_CLASS  (TARGET_THUMB ? LO_REGS : GENERAL_REGS)
1102 #define BASE_REG_CLASS   (TARGET_THUMB ? BASE_REGS : GENERAL_REGS)
1103
1104 /* When SMALL_REGISTER_CLASSES is nonzero, the compiler allows
1105    registers explicitly used in the rtl to be used as spill registers
1106    but prevents the compiler from extending the lifetime of these
1107    registers. */
1108 #define SMALL_REGISTER_CLASSES   TARGET_THUMB
1109
1110 /* Get reg_class from a letter such as appears in the machine description.
1111    We only need constraint `f' for FPU_REGS (`r' == GENERAL_REGS) for the
1112    ARM, but several more letters for the Thumb.  */
1113 #define REG_CLASS_FROM_LETTER(C)        \
1114   (  (C) == 'f' ? FPU_REGS              \
1115    : (C) == 'l' ? (TARGET_ARM ? GENERAL_REGS : LO_REGS) \
1116    : TARGET_ARM ? NO_REGS               \
1117    : (C) == 'h' ? HI_REGS               \
1118    : (C) == 'b' ? BASE_REGS             \
1119    : (C) == 'k' ? STACK_REG             \
1120    : (C) == 'c' ? CC_REG                \
1121    : NO_REGS)
1122
1123 /* The letters I, J, K, L and M in a register constraint string
1124    can be used to stand for particular ranges of immediate operands.
1125    This macro defines what the ranges are.
1126    C is the letter, and VALUE is a constant value.
1127    Return 1 if VALUE is in the range specified by C.
1128         I: immediate arithmetic operand (i.e. 8 bits shifted as required).
1129         J: valid indexing constants.  
1130         K: ~value ok in rhs argument of data operand.
1131         L: -value ok in rhs argument of data operand. 
1132         M: 0..32, or a power of 2  (for shifts, or mult done by shift).  */
1133 #define CONST_OK_FOR_ARM_LETTER(VALUE, C)               \
1134   ((C) == 'I' ? const_ok_for_arm (VALUE) :              \
1135    (C) == 'J' ? ((VALUE) < 4096 && (VALUE) > -4096) :   \
1136    (C) == 'K' ? (const_ok_for_arm (~(VALUE))) :         \
1137    (C) == 'L' ? (const_ok_for_arm (-(VALUE))) :         \
1138    (C) == 'M' ? (((VALUE >= 0 && VALUE <= 32))          \
1139                  || (((VALUE) & ((VALUE) - 1)) == 0))   \
1140    : 0)
1141
1142 #define CONST_OK_FOR_THUMB_LETTER(VAL, C)               \
1143   ((C) == 'I' ? (unsigned HOST_WIDE_INT) (VAL) < 256 :  \
1144    (C) == 'J' ? (VAL) > -256 && (VAL) < 0 :             \
1145    (C) == 'K' ? thumb_shiftable_const (VAL) :           \
1146    (C) == 'L' ? (VAL) > -8 && (VAL) < 8 :               \
1147    (C) == 'M' ? ((unsigned HOST_WIDE_INT) (VAL) < 1024  \
1148                    && ((VAL) & 3) == 0) :               \
1149    (C) == 'N' ? ((unsigned HOST_WIDE_INT) (VAL) < 32) : \
1150    (C) == 'O' ? ((VAL) >= -508 && (VAL) <= 508)         \
1151    : 0)
1152
1153 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1154   (TARGET_ARM ?                                                         \
1155    CONST_OK_FOR_ARM_LETTER (VALUE, C) : CONST_OK_FOR_THUMB_LETTER (VALUE, C))
1156      
1157 /* Constant letter 'G' for the FPU immediate constants. 
1158    'H' means the same constant negated.  */
1159 #define CONST_DOUBLE_OK_FOR_ARM_LETTER(X, C)                    \
1160     ((C) == 'G' ? const_double_rtx_ok_for_fpu (X) :             \
1161      (C) == 'H' ? neg_const_double_rtx_ok_for_fpu (X) : 0)
1162
1163 #define CONST_DOUBLE_OK_FOR_LETTER_P(X, C)                      \
1164   (TARGET_ARM ?                                                 \
1165    CONST_DOUBLE_OK_FOR_ARM_LETTER (X, C) : 0)
1166
1167 /* For the ARM, `Q' means that this is a memory operand that is just
1168    an offset from a register.  
1169    `S' means any symbol that has the SYMBOL_REF_FLAG set or a CONSTANT_POOL
1170    address.  This means that the symbol is in the text segment and can be
1171    accessed without using a load. */
1172
1173 #define EXTRA_CONSTRAINT_ARM(OP, C)                                         \
1174   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG :    \
1175    (C) == 'R' ? (GET_CODE (OP) == MEM                                       \
1176                  && GET_CODE (XEXP (OP, 0)) == SYMBOL_REF                   \
1177                  && CONSTANT_POOL_ADDRESS_P (XEXP (OP, 0))) :               \
1178    (C) == 'S' ? (optimize > 0 && CONSTANT_ADDRESS_P (OP))                   \
1179    : 0)
1180
1181 #define EXTRA_CONSTRAINT_THUMB(X, C)                                    \
1182   ((C) == 'Q' ? (GET_CODE (X) == MEM                                    \
1183                  && GET_CODE (XEXP (X, 0)) == LABEL_REF) : 0)
1184
1185 #define EXTRA_CONSTRAINT(X, C)                                          \
1186   (TARGET_ARM ?                                                         \
1187    EXTRA_CONSTRAINT_ARM (X, C) : EXTRA_CONSTRAINT_THUMB (X, C))
1188
1189 /* Given an rtx X being reloaded into a reg required to be
1190    in class CLASS, return the class of reg to actually use.
1191    In general this is just CLASS, but for the Thumb we prefer
1192    a LO_REGS class or a subset.  */
1193 #define PREFERRED_RELOAD_CLASS(X, CLASS)        \
1194   (TARGET_ARM ? (CLASS) :                       \
1195    ((CLASS) == BASE_REGS ? (CLASS) : LO_REGS))
1196
1197 /* Must leave BASE_REGS reloads alone */
1198 #define THUMB_SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)              \
1199   ((CLASS) != LO_REGS && (CLASS) != BASE_REGS                           \
1200    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1201        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1202        : NO_REGS))                                                      \
1203    : NO_REGS)
1204
1205 #define THUMB_SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)             \
1206   ((CLASS) != LO_REGS                                                   \
1207    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1208        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1209        : NO_REGS))                                                      \
1210    : NO_REGS)
1211
1212 /* Return the register class of a scratch register needed to copy IN into
1213    or out of a register in CLASS in MODE.  If it can be done directly,
1214    NO_REGS is returned.  */
1215 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)           \
1216   (TARGET_ARM ?                                                 \
1217    (((MODE) == HImode && ! arm_arch4 && true_regnum (X) == -1)  \
1218     ? GENERAL_REGS : NO_REGS)                                   \
1219    : THUMB_SECONDARY_OUTPUT_RELOAD_CLASS (CLASS, MODE, X))
1220    
1221 /* If we need to load shorts byte-at-a-time, then we need a scratch. */
1222 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)            \
1223   (TARGET_ARM ?                                                 \
1224    (((MODE) == HImode && ! arm_arch4 && TARGET_MMU_TRAPS        \
1225      && (GET_CODE (X) == MEM                                    \
1226          || ((GET_CODE (X) == REG || GET_CODE (X) == SUBREG)    \
1227              && true_regnum (X) == -1)))                        \
1228     ? GENERAL_REGS : NO_REGS)                                   \
1229    : THUMB_SECONDARY_INPUT_RELOAD_CLASS (CLASS, MODE, X))
1230
1231 /* Try a machine-dependent way of reloading an illegitimate address
1232    operand.  If we find one, push the reload and jump to WIN.  This
1233    macro is used in only one place: `find_reloads_address' in reload.c.
1234
1235    For the ARM, we wish to handle large displacements off a base
1236    register by splitting the addend across a MOV and the mem insn.
1237    This can cut the number of reloads needed.  */
1238 #define ARM_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND, WIN)      \
1239   do                                                                       \
1240     {                                                                      \
1241       if (GET_CODE (X) == PLUS                                             \
1242           && GET_CODE (XEXP (X, 0)) == REG                                 \
1243           && REGNO (XEXP (X, 0)) < FIRST_PSEUDO_REGISTER                   \
1244           && REG_MODE_OK_FOR_BASE_P (XEXP (X, 0), MODE)                    \
1245           && GET_CODE (XEXP (X, 1)) == CONST_INT)                          \
1246         {                                                                  \
1247           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                        \
1248           HOST_WIDE_INT low, high;                                         \
1249                                                                            \
1250           if (MODE == DImode || (TARGET_SOFT_FLOAT && MODE == DFmode))     \
1251             low = ((val & 0xf) ^ 0x8) - 0x8;                               \
1252           else if (MODE == SImode                                          \
1253                    || (MODE == SFmode && TARGET_SOFT_FLOAT)                \
1254                    || ((MODE == HImode || MODE == QImode) && ! arm_arch4)) \
1255             /* Need to be careful, -4096 is not a valid offset.  */        \
1256             low = val >= 0 ? (val & 0xfff) : -((-val) & 0xfff);            \
1257           else if ((MODE == HImode || MODE == QImode) && arm_arch4)        \
1258             /* Need to be careful, -256 is not a valid offset.  */         \
1259             low = val >= 0 ? (val & 0xff) : -((-val) & 0xff);              \
1260           else if (GET_MODE_CLASS (MODE) == MODE_FLOAT                     \
1261                    && TARGET_HARD_FLOAT)                                   \
1262             /* Need to be careful, -1024 is not a valid offset.  */        \
1263             low = val >= 0 ? (val & 0x3ff) : -((-val) & 0x3ff);            \
1264           else                                                             \
1265             break;                                                         \
1266                                                                            \
1267           high = ((((val - low) & (unsigned HOST_WIDE_INT) 0xffffffff)     \
1268                    ^ (unsigned HOST_WIDE_INT) 0x80000000)                  \
1269                   - (unsigned HOST_WIDE_INT) 0x80000000);                  \
1270           /* Check for overflow or zero */                                 \
1271           if (low == 0 || high == 0 || (high + low != val))                \
1272             break;                                                         \
1273                                                                            \
1274           /* Reload the high part into a base reg; leave the low part      \
1275              in the mem.  */                                               \
1276           X = gen_rtx_PLUS (GET_MODE (X),                                  \
1277                             gen_rtx_PLUS (GET_MODE (X), XEXP (X, 0),       \
1278                                           GEN_INT (high)),                 \
1279                             GEN_INT (low));                                \
1280           push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,          \
1281                        BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,       \
1282                        OPNUM, TYPE);                                       \
1283           goto WIN;                                                        \
1284         }                                                                  \
1285     }                                                                      \
1286   while (0)
1287
1288 /* ??? If an HImode FP+large_offset address is converted to an HImode
1289    SP+large_offset address, then reload won't know how to fix it.  It sees
1290    only that SP isn't valid for HImode, and so reloads the SP into an index
1291    register, but the resulting address is still invalid because the offset
1292    is too big.  We fix it here instead by reloading the entire address.  */
1293 /* We could probably achieve better results by defining PROMOTE_MODE to help
1294    cope with the variances between the Thumb's signed and unsigned byte and
1295    halfword load instructions.  */
1296 #define THUMB_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)  \
1297 {                                                                       \
1298   if (GET_CODE (X) == PLUS                                              \
1299       && GET_MODE_SIZE (MODE) < 4                                       \
1300       && GET_CODE (XEXP (X, 0)) == REG                                  \
1301       && XEXP (X, 0) == stack_pointer_rtx                               \
1302       && GET_CODE (XEXP (X, 1)) == CONST_INT                            \
1303       && ! THUMB_LEGITIMATE_OFFSET (MODE, INTVAL (XEXP (X, 1))))        \
1304     {                                                                   \
1305       rtx orig_X = X;                                                   \
1306       X = copy_rtx (X);                                                 \
1307       push_reload (orig_X, NULL_RTX, &X, NULL,                          \
1308                    BASE_REG_CLASS,                                      \
1309                    Pmode, VOIDmode, 0, 0, OPNUM, TYPE);                 \
1310       goto WIN;                                                         \
1311     }                                                                   \
1312 }
1313
1314 #define LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)   \
1315   if (TARGET_ARM)                                                          \
1316     ARM_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN); \
1317   else                                                                     \
1318     THUMB_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)
1319   
1320 /* Return the maximum number of consecutive registers
1321    needed to represent mode MODE in a register of class CLASS.
1322    ARM regs are UNITS_PER_WORD bits while FPU regs can hold any FP mode */
1323 #define CLASS_MAX_NREGS(CLASS, MODE)  \
1324   ((CLASS) == FPU_REGS ? 1 : NUM_REGS (MODE))
1325
1326 /* Moves between FPU_REGS and GENERAL_REGS are two memory insns.  */
1327 #define REGISTER_MOVE_COST(MODE, FROM, TO)              \
1328   (TARGET_ARM ?                                         \
1329    ((FROM) == FPU_REGS && (TO) != FPU_REGS ? 20 :       \
1330     (FROM) != FPU_REGS && (TO) == FPU_REGS ? 20 : 2)    \
1331    :                                                    \
1332    ((FROM) == HI_REGS || (TO) == HI_REGS) ? 4 : 2)
1333 \f
1334 /* Stack layout; function entry, exit and calling.  */
1335
1336 /* Define this if pushing a word on the stack
1337    makes the stack pointer a smaller address.  */
1338 #define STACK_GROWS_DOWNWARD  1
1339
1340 /* Define this if the nominal address of the stack frame
1341    is at the high-address end of the local variables;
1342    that is, each additional local variable allocated
1343    goes at a more negative offset in the frame.  */
1344 #define FRAME_GROWS_DOWNWARD 1
1345
1346 /* Offset within stack frame to start allocating local variables at.
1347    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1348    first local allocated.  Otherwise, it is the offset to the BEGINNING
1349    of the first local allocated.  */
1350 #define STARTING_FRAME_OFFSET  0
1351
1352 /* If we generate an insn to push BYTES bytes,
1353    this says how many the stack pointer really advances by.  */
1354 /* The push insns do not do this rounding implicitly.
1355    So don't define this. */
1356 /* #define PUSH_ROUNDING(NPUSHED)  ROUND_UP (NPUSHED) */
1357
1358 /* Define this if the maximum size of all the outgoing args is to be
1359    accumulated and pushed during the prologue.  The amount can be
1360    found in the variable current_function_outgoing_args_size.  */
1361 #define ACCUMULATE_OUTGOING_ARGS 1
1362
1363 /* Offset of first parameter from the argument pointer register value.  */
1364 #define FIRST_PARM_OFFSET(FNDECL)  (TARGET_ARM ? 4 : 0)
1365
1366 /* Value is the number of byte of arguments automatically
1367    popped when returning from a subroutine call.
1368    FUNDECL is the declaration node of the function (as a tree),
1369    FUNTYPE is the data type of the function (as a tree),
1370    or for a library call it is an identifier node for the subroutine name.
1371    SIZE is the number of bytes of arguments passed on the stack.
1372
1373    On the ARM, the caller does not pop any of its arguments that were passed
1374    on the stack.  */
1375 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE)  0
1376
1377 /* Define how to find the value returned by a library function
1378    assuming the value has mode MODE.  */
1379 #define LIBCALL_VALUE(MODE)  \
1380   (TARGET_ARM && TARGET_HARD_FLOAT && GET_MODE_CLASS (MODE) == MODE_FLOAT \
1381    ? gen_rtx_REG (MODE, FIRST_ARM_FP_REGNUM) \
1382    : gen_rtx_REG (MODE, ARG_REGISTER (1)))
1383
1384 /* Define how to find the value returned by a function.
1385    VALTYPE is the data type of the value (as a tree).
1386    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1387    otherwise, FUNC is 0.  */
1388 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1389   LIBCALL_VALUE (TYPE_MODE (VALTYPE))
1390
1391 /* 1 if N is a possible register number for a function value.
1392    On the ARM, only r0 and f0 can return results.  */
1393 #define FUNCTION_VALUE_REGNO_P(REGNO)  \
1394   ((REGNO) == ARG_REGISTER (1) \
1395    || (TARGET_ARM && ((REGNO) == FIRST_ARM_FP_REGNUM) && TARGET_HARD_FLOAT))
1396
1397 /* How large values are returned */
1398 /* A C expression which can inhibit the returning of certain function values
1399    in registers, based on the type of value. */
1400 #define RETURN_IN_MEMORY(TYPE) arm_return_in_memory (TYPE)
1401
1402 /* Define DEFAULT_PCC_STRUCT_RETURN to 1 if all structure and union return
1403    values must be in memory.  On the ARM, they need only do so if larger
1404    than a word, or if they contain elements offset from zero in the struct. */
1405 #define DEFAULT_PCC_STRUCT_RETURN 0
1406
1407 /* Flags for the call/call_value rtl operations set up by function_arg.  */
1408 #define CALL_NORMAL             0x00000000      /* No special processing.  */
1409 #define CALL_LONG               0x00000001      /* Always call indirect.  */
1410 #define CALL_SHORT              0x00000002      /* Never call indirect.  */
1411
1412 /* These bits describe the different types of function supported
1413    by the ARM backend.  They are exclusive.  ie a function cannot be both a
1414    normal function and an interworked function, for example.  Knowing the
1415    type of a function is important for determining its prologue and
1416    epilogue sequences.
1417    Note value 7 is currently unassigned.  Also note that the interrupt
1418    function types all have bit 2 set, so that they can be tested for easily.
1419    Note that 0 is deliberately chosen for ARM_FT_UNKNOWN so that when the
1420    machine_function structure is initialised (to zero) func_type will
1421    default to unknown.  This will force the first use of arm_current_func_type
1422    to call arm_compute_func_type.  */
1423 #define ARM_FT_UNKNOWN           0 /* Type has not yet been determined.  */
1424 #define ARM_FT_NORMAL            1 /* Your normal, straightforward function.  */
1425 #define ARM_FT_INTERWORKED       2 /* A function that supports interworking.  */
1426 #define ARM_FT_EXCEPTION_HANDLER 3 /* A C++ exception handler.  */
1427 #define ARM_FT_ISR               4 /* An interrupt service routine.  */
1428 #define ARM_FT_FIQ               5 /* A fast interrupt service routine.  */
1429 #define ARM_FT_EXCEPTION         6 /* An ARM exception handler (subcase of ISR).  */
1430
1431 #define ARM_FT_TYPE_MASK        ((1 << 3) - 1)
1432
1433 /* In addition functions can have several type modifiers,
1434    outlined by these bit masks:  */
1435 #define ARM_FT_INTERRUPT        (1 << 2) /* Note overlap with FT_ISR and above.  */
1436 #define ARM_FT_NAKED            (1 << 3) /* No prologue or epilogue.  */
1437 #define ARM_FT_VOLATILE         (1 << 4) /* Does not return.  */
1438 #define ARM_FT_NESTED           (1 << 5) /* Embedded inside another func. */
1439
1440 /* Some macros to test these flags.  */
1441 #define ARM_FUNC_TYPE(t)        (t & ARM_FT_TYPE_MASK)
1442 #define IS_INTERRUPT(t)         (t & ARM_FT_INTERRUPT)
1443 #define IS_VOLATILE(t)          (t & ARM_FT_VOLATILE)
1444 #define IS_NAKED(t)             (t & ARM_FT_NAKED)
1445 #define IS_NESTED(t)            (t & ARM_FT_NESTED)
1446
1447 /* A C structure for machine-specific, per-function data.
1448    This is added to the cfun structure.  */
1449 typedef struct machine_function
1450 {
1451   /* Additionsl stack adjustment in __builtin_eh_throw.  */
1452   struct rtx_def *eh_epilogue_sp_ofs;
1453   /* Records if LR has to be saved for far jumps.  */
1454   int far_jump_used;
1455   /* Records if ARG_POINTER was ever live.  */
1456   int arg_pointer_live;
1457   /* Records if the save of LR has been eliminated.  */
1458   int lr_save_eliminated;
1459   /* Records the type of the current function.  */
1460   unsigned long func_type;
1461 }
1462 machine_function;
1463
1464 /* A C type for declaring a variable that is used as the first argument of
1465    `FUNCTION_ARG' and other related values.  For some target machines, the
1466    type `int' suffices and can hold the number of bytes of argument so far.  */
1467 typedef struct
1468 {
1469   /* This is the number of registers of arguments scanned so far.  */
1470   int nregs;
1471   /* One of CALL_NORMAL, CALL_LONG or CALL_SHORT . */
1472   int call_cookie;
1473 } CUMULATIVE_ARGS;
1474
1475 /* Define where to put the arguments to a function.
1476    Value is zero to push the argument on the stack,
1477    or a hard register in which to store the argument.
1478
1479    MODE is the argument's machine mode.
1480    TYPE is the data type of the argument (as a tree).
1481     This is null for libcalls where that information may
1482     not be available.
1483    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1484     the preceding args and about the function being called.
1485    NAMED is nonzero if this argument is a named parameter
1486     (otherwise it is an extra parameter matching an ellipsis).
1487
1488    On the ARM, normally the first 16 bytes are passed in registers r0-r3; all
1489    other arguments are passed on the stack.  If (NAMED == 0) (which happens
1490    only in assign_parms, since SETUP_INCOMING_VARARGS is defined), say it is
1491    passed in the stack (function_prologue will indeed make it pass in the
1492    stack if necessary).  */
1493 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1494   arm_function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1495
1496 /* For an arg passed partly in registers and partly in memory,
1497    this is the number of registers used.
1498    For args passed entirely in registers or entirely in memory, zero.  */
1499 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED)      \
1500   (    NUM_ARG_REGS > (CUM).nregs                               \
1501    && (NUM_ARG_REGS < ((CUM).nregs + NUM_REGS2 (MODE, TYPE)))   \
1502    ?   NUM_ARG_REGS - (CUM).nregs : 0)
1503
1504 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1505    for a call to a function whose data type is FNTYPE.
1506    For a library call, FNTYPE is 0.
1507    On the ARM, the offset starts at 0.  */
1508 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT) \
1509   arm_init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (INDIRECT))
1510
1511 /* Update the data in CUM to advance over an argument
1512    of mode MODE and data type TYPE.
1513    (TYPE is null for libcalls where that information may not be available.)  */
1514 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1515   (CUM).nregs += NUM_REGS2 (MODE, TYPE)
1516
1517 /* 1 if N is a possible register number for function argument passing.
1518    On the ARM, r0-r3 are used to pass args.  */
1519 #define FUNCTION_ARG_REGNO_P(REGNO)     (IN_RANGE ((REGNO), 0, 3))
1520
1521 \f
1522 /* Tail calling.  */
1523
1524 /* A C expression that evaluates to true if it is ok to perform a sibling
1525    call to DECL.  */
1526 #define FUNCTION_OK_FOR_SIBCALL(DECL) arm_function_ok_for_sibcall ((DECL))
1527
1528 /* Perform any actions needed for a function that is receiving a variable
1529    number of arguments.  CUM is as above.  MODE and TYPE are the mode and type
1530    of the current parameter.  PRETEND_SIZE is a variable that should be set to
1531    the amount of stack that must be pushed by the prolog to pretend that our
1532    caller pushed it.
1533
1534    Normally, this macro will push all remaining incoming registers on the
1535    stack and set PRETEND_SIZE to the length of the registers pushed.
1536
1537    On the ARM, PRETEND_SIZE is set in order to have the prologue push the last
1538    named arg and all anonymous args onto the stack.
1539    XXX I know the prologue shouldn't be pushing registers, but it is faster
1540    that way.  */
1541 #define SETUP_INCOMING_VARARGS(CUM, MODE, TYPE, PRETEND_SIZE, NO_RTL)   \
1542 {                                                                       \
1543   extern int current_function_anonymous_args;                           \
1544   current_function_anonymous_args = 1;                                  \
1545   if ((CUM).nregs < NUM_ARG_REGS)                                       \
1546     (PRETEND_SIZE) = (NUM_ARG_REGS - (CUM).nregs) * UNITS_PER_WORD;     \
1547 }
1548
1549 /* If your target environment doesn't prefix user functions with an
1550    underscore, you may wish to re-define this to prevent any conflicts.
1551    e.g. AOF may prefix mcount with an underscore.  */
1552 #ifndef ARM_MCOUNT_NAME
1553 #define ARM_MCOUNT_NAME "*mcount"
1554 #endif
1555
1556 /* Call the function profiler with a given profile label.  The Acorn
1557    compiler puts this BEFORE the prolog but gcc puts it afterwards.
1558    On the ARM the full profile code will look like:
1559         .data
1560         LP1
1561                 .word   0
1562         .text
1563                 mov     ip, lr
1564                 bl      mcount
1565                 .word   LP1
1566
1567    profile_function() in final.c outputs the .data section, FUNCTION_PROFILER
1568    will output the .text section.
1569
1570    The ``mov ip,lr'' seems like a good idea to stick with cc convention.
1571    ``prof'' doesn't seem to mind about this!  */
1572 #ifndef ARM_FUNCTION_PROFILER
1573 #define ARM_FUNCTION_PROFILER(STREAM, LABELNO)          \
1574 {                                                       \
1575   char temp[20];                                        \
1576   rtx sym;                                              \
1577                                                         \
1578   asm_fprintf (STREAM, "\tmov\t%r, %r\n\tbl\t",         \
1579            IP_REGNUM, LR_REGNUM);                       \
1580   assemble_name (STREAM, ARM_MCOUNT_NAME);              \
1581   fputc ('\n', STREAM);                                 \
1582   ASM_GENERATE_INTERNAL_LABEL (temp, "LP", LABELNO);    \
1583   sym = gen_rtx (SYMBOL_REF, Pmode, temp);              \
1584   ASM_OUTPUT_INT (STREAM, sym);                         \
1585 }
1586 #endif
1587
1588 #define THUMB_FUNCTION_PROFILER(STREAM, LABELNO)        \
1589 {                                                       \
1590   fprintf (STREAM, "\tmov\tip, lr\n");                  \
1591   fprintf (STREAM, "\tbl\tmcount\n");                   \
1592   fprintf (STREAM, "\t.word\tLP%d\n", LABELNO);         \
1593 }
1594
1595 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1596   if (TARGET_ARM)                                       \
1597     ARM_FUNCTION_PROFILER (STREAM, LABELNO)             \
1598   else                                                  \
1599     THUMB_FUNCTION_PROFILER (STREAM, LABELNO)
1600
1601 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1602    the stack pointer does not matter.  The value is tested only in
1603    functions that have frame pointers.
1604    No definition is equivalent to always zero.
1605
1606    On the ARM, the function epilogue recovers the stack pointer from the
1607    frame.  */
1608 #define EXIT_IGNORE_STACK 1
1609
1610 #define EPILOGUE_USES(REGNO) (reload_completed && (REGNO) == LR_REGNUM)
1611
1612 /* Determine if the epilogue should be output as RTL.
1613    You should override this if you define FUNCTION_EXTRA_EPILOGUE.  */
1614 #define USE_RETURN_INSN(ISCOND)                         \
1615   (TARGET_ARM ? use_return_insn (ISCOND) : 0)
1616
1617 /* Definitions for register eliminations.
1618
1619    This is an array of structures.  Each structure initializes one pair
1620    of eliminable registers.  The "from" register number is given first,
1621    followed by "to".  Eliminations of the same "from" register are listed
1622    in order of preference.
1623
1624    We have two registers that can be eliminated on the ARM.  First, the
1625    arg pointer register can often be eliminated in favor of the stack
1626    pointer register.  Secondly, the pseudo frame pointer register can always
1627    be eliminated; it is replaced with either the stack or the real frame
1628    pointer.  Note we have to use {ARM|THUMB}_HARD_FRAME_POINTER_REGNUM
1629    because the definition of HARD_FRAME_POINTER_REGNUM is not a constant.  */
1630
1631 #define ELIMINABLE_REGS                                         \
1632 {{ ARG_POINTER_REGNUM,        STACK_POINTER_REGNUM            },\
1633  { ARG_POINTER_REGNUM,        FRAME_POINTER_REGNUM            },\
1634  { ARG_POINTER_REGNUM,        ARM_HARD_FRAME_POINTER_REGNUM   },\
1635  { ARG_POINTER_REGNUM,        THUMB_HARD_FRAME_POINTER_REGNUM },\
1636  { FRAME_POINTER_REGNUM,      STACK_POINTER_REGNUM            },\
1637  { FRAME_POINTER_REGNUM,      ARM_HARD_FRAME_POINTER_REGNUM   },\
1638  { FRAME_POINTER_REGNUM,      THUMB_HARD_FRAME_POINTER_REGNUM }}
1639
1640 /* Given FROM and TO register numbers, say whether this elimination is
1641    allowed.  Frame pointer elimination is automatically handled.
1642
1643    All eliminations are permissible.  Note that ARG_POINTER_REGNUM and
1644    HARD_FRAME_POINTER_REGNUM are in fact the same thing.  If we need a frame
1645    pointer, we must eliminate FRAME_POINTER_REGNUM into
1646    HARD_FRAME_POINTER_REGNUM and not into STACK_POINTER_REGNUM or
1647    ARG_POINTER_REGNUM.  */
1648 #define CAN_ELIMINATE(FROM, TO)                                         \
1649   (((TO) == FRAME_POINTER_REGNUM && (FROM) == ARG_POINTER_REGNUM) ? 0 : \
1650    ((TO) == STACK_POINTER_REGNUM && frame_pointer_needed) ? 0 :         \
1651    ((TO) == ARM_HARD_FRAME_POINTER_REGNUM && TARGET_THUMB) ? 0 :        \
1652    ((TO) == THUMB_HARD_FRAME_POINTER_REGNUM && TARGET_ARM) ? 0 :        \
1653    1)
1654                                                                  
1655 /* Define the offset between two registers, one to be eliminated, and the
1656    other its replacement, at the start of a routine.  */
1657 #define ARM_INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                \
1658   do                                                                    \
1659     {                                                                   \
1660       (OFFSET) = arm_compute_initial_elimination_offset (FROM, TO);     \
1661     }                                                                   \
1662   while (0)
1663
1664 /* Note:  This macro must match the code in thumb_function_prologue().  */
1665 #define THUMB_INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)              \
1666 {                                                                       \
1667   (OFFSET) = 0;                                                         \
1668   if ((FROM) == ARG_POINTER_REGNUM)                                     \
1669     {                                                                   \
1670       int count_regs = 0;                                               \
1671       int regno;                                                        \
1672       for (regno = 8; regno < 13; regno ++)                             \
1673         if (regs_ever_live[regno] && ! call_used_regs[regno])           \
1674           count_regs ++;                                                \
1675       if (count_regs)                                                   \
1676         (OFFSET) += 4 * count_regs;                                     \
1677       count_regs = 0;                                                   \
1678       for (regno = 0; regno <= LAST_LO_REGNUM; regno ++)                \
1679         if (regs_ever_live[regno] && ! call_used_regs[regno])           \
1680           count_regs ++;                                                \
1681       if (count_regs || ! leaf_function_p () || thumb_far_jump_used_p (0))\
1682         (OFFSET) += 4 * (count_regs + 1);                               \
1683       if (TARGET_BACKTRACE)                                             \
1684         {                                                               \
1685           if ((count_regs & 0xFF) == 0 && (regs_ever_live[3] != 0))     \
1686             (OFFSET) += 20;                                             \
1687           else                                                          \
1688             (OFFSET) += 16;                                             \
1689         }                                                               \
1690     }                                                                   \
1691   if ((TO) == STACK_POINTER_REGNUM)                                     \
1692     {                                                                   \
1693       (OFFSET) += current_function_outgoing_args_size;                  \
1694       (OFFSET) += ROUND_UP (get_frame_size ());                         \
1695      }                                                                  \
1696 }
1697
1698 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1699   if (TARGET_ARM)                                                       \
1700     ARM_INITIAL_ELIMINATION_OFFSET (FROM, TO, OFFSET);                  \
1701   else                                                                  \
1702     THUMB_INITIAL_ELIMINATION_OFFSET (FROM, TO, OFFSET)
1703      
1704 /* Special case handling of the location of arguments passed on the stack.  */
1705 #define DEBUGGER_ARG_OFFSET(value, addr) value ? value : arm_debugger_arg_offset (value, addr)
1706      
1707 /* Initialize data used by insn expanders.  This is called from insn_emit,
1708    once for every function before code is generated.  */
1709 #define INIT_EXPANDERS  arm_init_expanders ()
1710
1711 /* Output assembler code for a block containing the constant parts
1712    of a trampoline, leaving space for the variable parts.
1713
1714    On the ARM, (if r8 is the static chain regnum, and remembering that
1715    referencing pc adds an offset of 8) the trampoline looks like:
1716            ldr          r8, [pc, #0]
1717            ldr          pc, [pc]
1718            .word        static chain value
1719            .word        function's address
1720    ??? FIXME: When the trampoline returns, r8 will be clobbered.  */
1721 #define ARM_TRAMPOLINE_TEMPLATE(FILE)                   \
1722 {                                                       \
1723   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",           \
1724                STATIC_CHAIN_REGNUM, PC_REGNUM);         \
1725   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",           \
1726                PC_REGNUM, PC_REGNUM);                   \
1727   ASM_OUTPUT_INT (FILE, const0_rtx);                    \
1728   ASM_OUTPUT_INT (FILE, const0_rtx);                    \
1729 }
1730
1731 /* On the Thumb we always switch into ARM mode to execute the trampoline.
1732    Why - because it is easier.  This code will always be branched to via
1733    a BX instruction and since the compiler magically generates the address
1734    of the function the linker has no opportunity to ensure that the
1735    bottom bit is set.  Thus the processor will be in ARM mode when it
1736    reaches this code.  So we duplicate the ARM trampoline code and add
1737    a switch into Thumb mode as well.  */
1738 #define THUMB_TRAMPOLINE_TEMPLATE(FILE)         \
1739 {                                               \
1740   fprintf (FILE, "\t.code 32\n");               \
1741   fprintf (FILE, ".Ltrampoline_start:\n");      \
1742   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1743                STATIC_CHAIN_REGNUM, PC_REGNUM); \
1744   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1745                IP_REGNUM, PC_REGNUM);           \
1746   asm_fprintf (FILE, "\torr\t%r, %r, #1\n",     \
1747                IP_REGNUM, IP_REGNUM);           \
1748   asm_fprintf (FILE, "\tbx\t%r\n", IP_REGNUM);  \
1749   fprintf (FILE, "\t.word\t0\n");               \
1750   fprintf (FILE, "\t.word\t0\n");               \
1751   fprintf (FILE, "\t.code 16\n");               \
1752 }
1753
1754 #define TRAMPOLINE_TEMPLATE(FILE)               \
1755   if (TARGET_ARM)                               \
1756     ARM_TRAMPOLINE_TEMPLATE (FILE)              \
1757   else                                          \
1758     THUMB_TRAMPOLINE_TEMPLATE (FILE)
1759        
1760 /* Length in units of the trampoline for entering a nested function.  */
1761 #define TRAMPOLINE_SIZE  (TARGET_ARM ? 16 : 24)
1762
1763 /* Alignment required for a trampoline in units.  */
1764 #define TRAMPOLINE_ALIGN  4
1765
1766 /* Emit RTL insns to initialize the variable parts of a trampoline.
1767    FNADDR is an RTX for the address of the function's pure code.
1768    CXT is an RTX for the static chain value for the function.  */
1769 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                                       \
1770 {                                                                                       \
1771   emit_move_insn                                                                        \
1772     (gen_rtx_MEM (SImode, plus_constant (TRAMP, TARGET_ARM ? 8 : 16)), CXT);            \
1773   emit_move_insn                                                                        \
1774     (gen_rtx_MEM (SImode, plus_constant (TRAMP, TARGET_ARM ? 12 : 20)), FNADDR);        \
1775 }
1776
1777 \f
1778 /* Addressing modes, and classification of registers for them.  */
1779 #define HAVE_POST_INCREMENT  1
1780 #define HAVE_PRE_INCREMENT   TARGET_ARM
1781 #define HAVE_POST_DECREMENT  TARGET_ARM
1782 #define HAVE_PRE_DECREMENT   TARGET_ARM
1783
1784 /* Macros to check register numbers against specific register classes.  */
1785
1786 /* These assume that REGNO is a hard or pseudo reg number.
1787    They give nonzero only if REGNO is a hard reg of the suitable class
1788    or a pseudo reg currently allocated to a suitable hard reg.
1789    Since they use reg_renumber, they are safe only once reg_renumber
1790    has been allocated, which happens in local-alloc.c. */
1791 #define TEST_REGNO(R, TEST, VALUE) \
1792   ((R TEST VALUE) || ((unsigned) reg_renumber[R] TEST VALUE))
1793
1794 /*   On the ARM, don't allow the pc to be used.  */
1795 #define ARM_REGNO_OK_FOR_BASE_P(REGNO)                  \
1796   (TEST_REGNO (REGNO, <, PC_REGNUM)                     \
1797    || TEST_REGNO (REGNO, ==, FRAME_POINTER_REGNUM)      \
1798    || TEST_REGNO (REGNO, ==, ARG_POINTER_REGNUM))
1799
1800 #define THUMB_REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)             \
1801   (TEST_REGNO (REGNO, <=, LAST_LO_REGNUM)                       \
1802    || (GET_MODE_SIZE (MODE) >= 4                                \
1803        && TEST_REGNO (REGNO, ==, STACK_POINTER_REGNUM)))
1804
1805 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)           \
1806   (TARGET_THUMB                                         \
1807    ? THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO, MODE)       \
1808    : ARM_REGNO_OK_FOR_BASE_P (REGNO))
1809
1810 /* For ARM code, we don't care about the mode, but for Thumb, the index
1811    must be suitable for use in a QImode load.  */
1812 #define REGNO_OK_FOR_INDEX_P(REGNO)     \
1813   REGNO_MODE_OK_FOR_BASE_P (REGNO, QImode)
1814
1815 /* Maximum number of registers that can appear in a valid memory address.
1816    Shifts in addresses can't be by a register. */
1817 #define MAX_REGS_PER_ADDRESS 2
1818
1819 /* Recognize any constant value that is a valid address.  */
1820 /* XXX We can address any constant, eventually...  */
1821
1822 #ifdef AOF_ASSEMBLER
1823
1824 #define CONSTANT_ADDRESS_P(X)           \
1825   (GET_CODE (X) == SYMBOL_REF && CONSTANT_POOL_ADDRESS_P (X))
1826
1827 #else
1828
1829 #define CONSTANT_ADDRESS_P(X)                   \
1830   (GET_CODE (X) == SYMBOL_REF                   \
1831    && (CONSTANT_POOL_ADDRESS_P (X)              \
1832        || (TARGET_ARM && optimize > 0 && SYMBOL_REF_FLAG (X))))
1833
1834 #endif /* AOF_ASSEMBLER */
1835
1836 /* Nonzero if the constant value X is a legitimate general operand.
1837    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1838
1839    On the ARM, allow any integer (invalid ones are removed later by insn
1840    patterns), nice doubles and symbol_refs which refer to the function's
1841    constant pool XXX.
1842    
1843    When generating pic allow anything.  */
1844 #define ARM_LEGITIMATE_CONSTANT_P(X)    (flag_pic || ! label_mentioned_p (X))
1845
1846 #define THUMB_LEGITIMATE_CONSTANT_P(X)  \
1847  (   GET_CODE (X) == CONST_INT          \
1848   || GET_CODE (X) == CONST_DOUBLE       \
1849   || CONSTANT_ADDRESS_P (X))
1850
1851 #define LEGITIMATE_CONSTANT_P(X)        \
1852   (TARGET_ARM ? ARM_LEGITIMATE_CONSTANT_P (X) : THUMB_LEGITIMATE_CONSTANT_P (X))
1853
1854 /* Special characters prefixed to function names
1855    in order to encode attribute like information.
1856    Note, '@' and '*' have already been taken.  */
1857 #define SHORT_CALL_FLAG_CHAR    '^'
1858 #define LONG_CALL_FLAG_CHAR     '#'
1859
1860 #define ENCODED_SHORT_CALL_ATTR_P(SYMBOL_NAME)  \
1861   (*(SYMBOL_NAME) == SHORT_CALL_FLAG_CHAR)
1862
1863 #define ENCODED_LONG_CALL_ATTR_P(SYMBOL_NAME)   \
1864   (*(SYMBOL_NAME) == LONG_CALL_FLAG_CHAR)
1865
1866 #ifndef SUBTARGET_NAME_ENCODING_LENGTHS
1867 #define SUBTARGET_NAME_ENCODING_LENGTHS
1868 #endif
1869
1870 /* This is a C fragement for the inside of a switch statement.
1871    Each case label should return the number of characters to
1872    be stripped from the start of a function's name, if that
1873    name starts with the indicated character.  */
1874 #define ARM_NAME_ENCODING_LENGTHS               \
1875   case SHORT_CALL_FLAG_CHAR: return 1;          \
1876   case LONG_CALL_FLAG_CHAR:  return 1;          \
1877   case '*':  return 1;                          \
1878   SUBTARGET_NAME_ENCODING_LENGTHS               
1879
1880 /* This has to be handled by a function because more than part of the
1881    ARM backend uses function name prefixes to encode attributes.  */
1882 #undef  STRIP_NAME_ENCODING
1883 #define STRIP_NAME_ENCODING(VAR, SYMBOL_NAME)   \
1884   (VAR) = arm_strip_name_encoding (SYMBOL_NAME)
1885
1886 /* This is how to output a reference to a user-level label named NAME.
1887    `assemble_name' uses this.  */
1888 #undef  ASM_OUTPUT_LABELREF
1889 #define ASM_OUTPUT_LABELREF(FILE, NAME)         \
1890   asm_fprintf (FILE, "%U%s", arm_strip_name_encoding (NAME))
1891
1892 /* If we are referencing a function that is weak then encode a long call
1893    flag in the function name, otherwise if the function is static or
1894    or known to be defined in this file then encode a short call flag.
1895    This macro is used inside the ENCODE_SECTION macro.  */
1896 #define ARM_ENCODE_CALL_TYPE(decl)                                      \
1897   if (TREE_CODE (decl) == FUNCTION_DECL)                                \
1898     {                                                                   \
1899       if (DECL_WEAK (decl))                                             \
1900         arm_encode_call_attribute (decl, LONG_CALL_FLAG_CHAR);          \
1901       else if (! TREE_PUBLIC (decl))                                    \
1902         arm_encode_call_attribute (decl, SHORT_CALL_FLAG_CHAR);         \
1903     }                                                                   \
1904
1905 /* Symbols in the text segment can be accessed without indirecting via the
1906    constant pool; it may take an extra binary operation, but this is still
1907    faster than indirecting via memory.  Don't do this when not optimizing,
1908    since we won't be calculating al of the offsets necessary to do this
1909    simplification.  */
1910 /* This doesn't work with AOF syntax, since the string table may be in
1911    a different AREA.  */
1912 #ifndef AOF_ASSEMBLER
1913 #define ENCODE_SECTION_INFO(decl)                                       \
1914 {                                                                       \
1915   if (optimize > 0 && TREE_CONSTANT (decl)                              \
1916       && (!flag_writable_strings || TREE_CODE (decl) != STRING_CST))    \
1917     {                                                                   \
1918       rtx rtl = (TREE_CODE_CLASS (TREE_CODE (decl)) != 'd'              \
1919                  ? TREE_CST_RTL (decl) : DECL_RTL (decl));              \
1920       SYMBOL_REF_FLAG (XEXP (rtl, 0)) = 1;                              \
1921     }                                                                   \
1922   ARM_ENCODE_CALL_TYPE (decl)                                           \
1923 }
1924 #else
1925 #define ENCODE_SECTION_INFO(decl)                                       \
1926 {                                                                       \
1927   ARM_ENCODE_CALL_TYPE (decl)                                           \
1928 }
1929 #endif
1930
1931 #define ARM_DECLARE_FUNCTION_SIZE(STREAM, NAME, DECL)   \
1932   arm_encode_call_attribute (DECL, SHORT_CALL_FLAG_CHAR)
1933
1934 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1935    and check its validity for a certain class.
1936    We have two alternate definitions for each of them.
1937    The usual definition accepts all pseudo regs; the other rejects
1938    them unless they have been allocated suitable hard regs.
1939    The symbol REG_OK_STRICT causes the latter definition to be used.  */
1940 #ifndef REG_OK_STRICT
1941
1942 #define ARM_REG_OK_FOR_BASE_P(X)                \
1943   (REGNO (X) <= LAST_ARM_REGNUM                 \
1944    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
1945    || REGNO (X) == FRAME_POINTER_REGNUM         \
1946    || REGNO (X) == ARG_POINTER_REGNUM)
1947
1948 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
1949   (REGNO (X) <= LAST_LO_REGNUM                  \
1950    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
1951    || (GET_MODE_SIZE (MODE) >= 4                \
1952        && (REGNO (X) == STACK_POINTER_REGNUM    \
1953            || (X) == hard_frame_pointer_rtx     \
1954            || (X) == arg_pointer_rtx)))
1955
1956 #else /* REG_OK_STRICT */
1957
1958 #define ARM_REG_OK_FOR_BASE_P(X)                \
1959   ARM_REGNO_OK_FOR_BASE_P (REGNO (X))
1960
1961 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
1962   THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO (X), MODE)
1963
1964 #endif /* REG_OK_STRICT */
1965
1966 /* Now define some helpers in terms of the above.  */
1967
1968 #define REG_MODE_OK_FOR_BASE_P(X, MODE)         \
1969   (TARGET_THUMB                                 \
1970    ? THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE)     \
1971    : ARM_REG_OK_FOR_BASE_P (X))
1972
1973 #define ARM_REG_OK_FOR_INDEX_P(X) ARM_REG_OK_FOR_BASE_P (X)
1974
1975 /* For Thumb, a valid index register is anything that can be used in
1976    a byte load instruction.  */
1977 #define THUMB_REG_OK_FOR_INDEX_P(X) THUMB_REG_MODE_OK_FOR_BASE_P (X, QImode)
1978
1979 /* Nonzero if X is a hard reg that can be used as an index
1980    or if it is a pseudo reg.  On the Thumb, the stack pointer
1981    is not suitable.  */
1982 #define REG_OK_FOR_INDEX_P(X)                   \
1983   (TARGET_THUMB                                 \
1984    ? THUMB_REG_OK_FOR_INDEX_P (X)               \
1985    : ARM_REG_OK_FOR_INDEX_P (X))
1986
1987 \f
1988 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1989    that is a valid memory address for an instruction.
1990    The MODE argument is the machine mode for the MEM expression
1991    that wants to use this address.
1992
1993    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS. */
1994      
1995 /* --------------------------------arm version----------------------------- */
1996 #define ARM_BASE_REGISTER_RTX_P(X)  \
1997   (GET_CODE (X) == REG && ARM_REG_OK_FOR_BASE_P (X))
1998
1999 #define ARM_INDEX_REGISTER_RTX_P(X)  \
2000   (GET_CODE (X) == REG && ARM_REG_OK_FOR_INDEX_P (X))
2001
2002 /* A C statement (sans semicolon) to jump to LABEL for legitimate index RTXs
2003    used by the macro GO_IF_LEGITIMATE_ADDRESS.  Floating point indices can
2004    only be small constants. */
2005 #define ARM_GO_IF_LEGITIMATE_INDEX(MODE, BASE_REGNO, INDEX, LABEL)      \
2006   do                                                                    \
2007     {                                                                   \
2008       HOST_WIDE_INT range;                                              \
2009       enum rtx_code code = GET_CODE (INDEX);                            \
2010                                                                         \
2011       if (TARGET_HARD_FLOAT && GET_MODE_CLASS (MODE) == MODE_FLOAT)     \
2012         {                                                               \
2013           if (code == CONST_INT && INTVAL (INDEX) < 1024                \
2014               && INTVAL (INDEX) > -1024                                 \
2015               && (INTVAL (INDEX) & 3) == 0)                             \
2016             goto LABEL;                                                 \
2017         }                                                               \
2018       else                                                              \
2019         {                                                               \
2020           if (ARM_INDEX_REGISTER_RTX_P (INDEX)                          \
2021               && GET_MODE_SIZE (MODE) <= 4)                             \
2022             goto LABEL;                                                 \
2023           if (GET_MODE_SIZE (MODE) <= 4  && code == MULT                \
2024               && (! arm_arch4 || (MODE) != HImode))                     \
2025             {                                                           \
2026               rtx xiop0 = XEXP (INDEX, 0);                              \
2027               rtx xiop1 = XEXP (INDEX, 1);                              \
2028               if (ARM_INDEX_REGISTER_RTX_P (xiop0)                      \
2029                   && power_of_two_operand (xiop1, SImode))              \
2030                 goto LABEL;                                             \
2031               if (ARM_INDEX_REGISTER_RTX_P (xiop1)                      \
2032                   && power_of_two_operand (xiop0, SImode))              \
2033                 goto LABEL;                                             \
2034             }                                                           \
2035           if (GET_MODE_SIZE (MODE) <= 4                                 \
2036               && (code == LSHIFTRT || code == ASHIFTRT                  \
2037                   || code == ASHIFT || code == ROTATERT)                \
2038               && (! arm_arch4 || (MODE) != HImode))                     \
2039             {                                                           \
2040               rtx op = XEXP (INDEX, 1);                                 \
2041               if (ARM_INDEX_REGISTER_RTX_P (XEXP (INDEX, 0))            \
2042                   && GET_CODE (op) == CONST_INT && INTVAL (op) > 0      \
2043                   && INTVAL (op) <= 31)                                 \
2044                 goto LABEL;                                             \
2045             }                                                           \
2046           /* NASTY: Since this limits the addressing of unsigned        \
2047              byte loads.  */                                            \
2048           range = ((MODE) == HImode || (MODE) == QImode)                \
2049             ? (arm_arch4 ? 256 : 4095) : 4096;                          \
2050           if (code == CONST_INT && INTVAL (INDEX) < range               \
2051               && INTVAL (INDEX) > -range)                               \
2052             goto LABEL;                                                 \
2053         }                                                               \
2054     }                                                                   \
2055   while (0)
2056
2057 /* Jump to LABEL if X is a valid address RTX.  This must take
2058    REG_OK_STRICT into account when deciding about valid registers.
2059
2060    Allow REG, REG+REG, REG+INDEX, INDEX+REG, REG-INDEX, and non
2061    floating SYMBOL_REF to the constant pool.  Allow REG-only and
2062    AUTINC-REG if handling TImode or HImode.  Other symbol refs must be
2063    forced though a static cell to ensure addressability.  */
2064 #define ARM_GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                    \
2065 {                                                                       \
2066   if (ARM_BASE_REGISTER_RTX_P (X))                                      \
2067     goto LABEL;                                                         \
2068   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == PRE_DEC)        \
2069            && GET_CODE (XEXP (X, 0)) == REG                             \
2070            && ARM_REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
2071     goto LABEL;                                                         \
2072   else if (GET_MODE_SIZE (MODE) >= 4 && reload_completed                \
2073            && (GET_CODE (X) == LABEL_REF                                \
2074                || (GET_CODE (X) == CONST                                \
2075                    && GET_CODE (XEXP ((X), 0)) == PLUS                  \
2076                    && GET_CODE (XEXP (XEXP ((X), 0), 0)) == LABEL_REF   \
2077                    && GET_CODE (XEXP (XEXP ((X), 0), 1)) == CONST_INT)))\
2078     goto LABEL;                                                         \
2079   else if ((MODE) == TImode)                                            \
2080     ;                                                                   \
2081   else if ((MODE) == DImode || (TARGET_SOFT_FLOAT && (MODE) == DFmode)) \
2082     {                                                                   \
2083       if (GET_CODE (X) == PLUS && ARM_BASE_REGISTER_RTX_P (XEXP (X, 0)) \
2084           && GET_CODE (XEXP (X, 1)) == CONST_INT)                       \
2085         {                                                               \
2086           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                     \
2087           if (val == 4 || val == -4 || val == -8)                       \
2088             goto LABEL;                                                 \
2089         }                                                               \
2090     }                                                                   \
2091   else if (GET_CODE (X) == PLUS)                                        \
2092     {                                                                   \
2093       rtx xop0 = XEXP (X, 0);                                           \
2094       rtx xop1 = XEXP (X, 1);                                           \
2095                                                                         \
2096       if (ARM_BASE_REGISTER_RTX_P (xop0))                               \
2097         ARM_GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop0), xop1, LABEL);   \
2098       else if (ARM_BASE_REGISTER_RTX_P (xop1))                          \
2099         ARM_GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop1), xop0, LABEL);   \
2100     }                                                                   \
2101   /* Reload currently can't handle MINUS, so disable this for now */    \
2102   /* else if (GET_CODE (X) == MINUS)                                    \
2103     {                                                                   \
2104       rtx xop0 = XEXP (X,0);                                            \
2105       rtx xop1 = XEXP (X,1);                                            \
2106                                                                         \
2107       if (ARM_BASE_REGISTER_RTX_P (xop0))                               \
2108         ARM_GO_IF_LEGITIMATE_INDEX (MODE, -1, xop1, LABEL);             \
2109     } */                                                                \
2110   else if (GET_MODE_CLASS (MODE) != MODE_FLOAT                          \
2111            && GET_CODE (X) == SYMBOL_REF                                \
2112            && CONSTANT_POOL_ADDRESS_P (X)                               \
2113            && ! (flag_pic                                               \
2114                  && symbol_mentioned_p (get_pool_constant (X))))        \
2115     goto LABEL;                                                         \
2116   else if ((GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_DEC)        \
2117            && (GET_MODE_SIZE (MODE) <= 4)                               \
2118            && GET_CODE (XEXP (X, 0)) == REG                             \
2119            && ARM_REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
2120     goto LABEL;                                                         \
2121 }
2122      
2123 /* ---------------------thumb version----------------------------------*/     
2124 #define THUMB_LEGITIMATE_OFFSET(MODE, VAL)                              \
2125   (GET_MODE_SIZE (MODE) == 1 ? ((unsigned HOST_WIDE_INT) (VAL) < 32)    \
2126    : GET_MODE_SIZE (MODE) == 2 ? ((unsigned HOST_WIDE_INT) (VAL) < 64   \
2127                                   && ((VAL) & 1) == 0)                  \
2128    : ((VAL) >= 0 && ((VAL) + GET_MODE_SIZE (MODE)) <= 128               \
2129       && ((VAL) & 3) == 0))
2130
2131 /* The AP may be eliminated to either the SP or the FP, so we use the
2132    least common denominator, e.g. SImode, and offsets from 0 to 64.  */
2133
2134 /* ??? Verify whether the above is the right approach.  */
2135
2136 /* ??? Also, the FP may be eliminated to the SP, so perhaps that
2137    needs special handling also.  */
2138
2139 /* ??? Look at how the mips16 port solves this problem.  It probably uses
2140    better ways to solve some of these problems.  */
2141
2142 /* Although it is not incorrect, we don't accept QImode and HImode
2143    addresses based on the frame pointer or arg pointer until the
2144    reload pass starts.  This is so that eliminating such addresses
2145    into stack based ones won't produce impossible code.  */
2146 #define THUMB_GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                    \
2147 {                                                                       \
2148 /* ??? Not clear if this is right.  Experiment.  */                     \
2149   if (GET_MODE_SIZE (MODE) < 4                                          \
2150       && ! (reload_in_progress || reload_completed)                     \
2151       && (   reg_mentioned_p (frame_pointer_rtx, X)                     \
2152           || reg_mentioned_p (arg_pointer_rtx, X)                       \
2153           || reg_mentioned_p (virtual_incoming_args_rtx, X)             \
2154           || reg_mentioned_p (virtual_outgoing_args_rtx, X)             \
2155           || reg_mentioned_p (virtual_stack_dynamic_rtx, X)             \
2156           || reg_mentioned_p (virtual_stack_vars_rtx, X)))              \
2157     ;                                                                   \
2158   /* Accept any base register.  SP only in SImode or larger.  */        \
2159   else if (GET_CODE (X) == REG                                          \
2160            && THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE))                   \
2161     goto WIN;                                                           \
2162   /* This is PC relative data before MACHINE_DEPENDENT_REORG runs.  */  \
2163   else if (GET_MODE_SIZE (MODE) >= 4 && CONSTANT_P (X)                  \
2164            && CONSTANT_POOL_ADDRESS_P (X) && ! flag_pic)                \
2165     goto WIN;                                                           \
2166   /* This is PC relative data after MACHINE_DEPENDENT_REORG runs.  */   \
2167   else if (GET_MODE_SIZE (MODE) >= 4 && reload_completed                \
2168            && (GET_CODE (X) == LABEL_REF                                \
2169                || (GET_CODE (X) == CONST                                \
2170                    && GET_CODE (XEXP (X, 0)) == PLUS                    \
2171                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == LABEL_REF     \
2172                    && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT)))  \
2173     goto WIN;                                                           \
2174   /* Post-inc indexing only supported for SImode and larger.  */        \
2175   else if (GET_CODE (X) == POST_INC && GET_MODE_SIZE (MODE) >= 4        \
2176            && GET_CODE (XEXP (X, 0)) == REG                             \
2177            && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0)))                   \
2178     goto WIN;                                                           \
2179   else if (GET_CODE (X) == PLUS)                                        \
2180     {                                                                   \
2181       /* REG+REG address can be any two index registers.  */            \
2182       /* We disallow FRAME+REG addressing since we know that FRAME      \
2183          will be replaced with STACK, and SP relative addressing only   \
2184          permits SP+OFFSET.  */                                         \
2185       if (GET_MODE_SIZE (MODE) <= 4                                     \
2186           && GET_CODE (XEXP (X, 0)) == REG                              \
2187           && GET_CODE (XEXP (X, 1)) == REG                              \
2188           && XEXP (X, 0) != frame_pointer_rtx                           \
2189           && XEXP (X, 1) != frame_pointer_rtx                           \
2190           && XEXP (X, 0) != virtual_stack_vars_rtx                      \
2191           && XEXP (X, 1) != virtual_stack_vars_rtx                      \
2192           && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0))                     \
2193           && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 1)))                    \
2194         goto WIN;                                                       \
2195       /* REG+const has 5-7 bit offset for non-SP registers.  */         \
2196       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2197                && (THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0))               \
2198                    || XEXP (X, 0) == arg_pointer_rtx)                   \
2199                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2200                && THUMB_LEGITIMATE_OFFSET (MODE, INTVAL (XEXP (X, 1)))) \
2201         goto WIN;                                                       \
2202       /* REG+const has 10 bit offset for SP, but only SImode and        \
2203          larger is supported.  */                                       \
2204       /* ??? Should probably check for DI/DFmode overflow here          \
2205          just like GO_IF_LEGITIMATE_OFFSET does.  */                    \
2206       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2207                && REGNO (XEXP (X, 0)) == STACK_POINTER_REGNUM           \
2208                && GET_MODE_SIZE (MODE) >= 4                             \
2209                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2210                && ((unsigned HOST_WIDE_INT) INTVAL (XEXP (X, 1))        \
2211                    + GET_MODE_SIZE (MODE)) <= 1024                      \
2212                && (INTVAL (XEXP (X, 1)) & 3) == 0)                      \
2213         goto WIN;                                                       \
2214       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2215                && REGNO (XEXP (X, 0)) == FRAME_POINTER_REGNUM           \
2216                && GET_MODE_SIZE (MODE) >= 4                             \
2217                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2218                && (INTVAL (XEXP (X, 1)) & 3) == 0)                      \
2219         goto WIN;                                                       \
2220     }                                                                   \
2221   else if (GET_MODE_CLASS (MODE) != MODE_FLOAT                          \
2222            && GET_CODE (X) == SYMBOL_REF                                \
2223            && CONSTANT_POOL_ADDRESS_P (X)                               \
2224            && ! (flag_pic                                               \
2225                  && symbol_mentioned_p (get_pool_constant (X))))        \
2226     goto WIN;                                                           \
2227 }
2228
2229 /* ------------------------------------------------------------------- */
2230 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                          \
2231   if (TARGET_ARM)                                                       \
2232     ARM_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)                         \
2233   else /* if (TARGET_THUMB) */                                          \
2234     THUMB_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)       
2235 /* ------------------------------------------------------------------- */
2236 \f
2237 /* Try machine-dependent ways of modifying an illegitimate address
2238    to be legitimate.  If we find one, return the new, valid address.
2239    This macro is used in only one place: `memory_address' in explow.c.
2240
2241    OLDX is the address as it was before break_out_memory_refs was called.
2242    In some cases it is useful to look at this to decide what needs to be done.
2243
2244    MODE and WIN are passed so that this macro can use
2245    GO_IF_LEGITIMATE_ADDRESS.
2246
2247    It is always safe for this macro to do nothing.  It exists to recognize
2248    opportunities to optimize the output.
2249
2250    On the ARM, try to convert [REG, #BIGCONST]
2251    into ADD BASE, REG, #UPPERCONST and [BASE, #VALIDCONST],
2252    where VALIDCONST == 0 in case of TImode.  */
2253 #define ARM_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                       \
2254 {                                                                        \
2255   if (GET_CODE (X) == PLUS)                                              \
2256     {                                                                    \
2257       rtx xop0 = XEXP (X, 0);                                            \
2258       rtx xop1 = XEXP (X, 1);                                            \
2259                                                                          \
2260       if (CONSTANT_P (xop0) && ! symbol_mentioned_p (xop0))              \
2261         xop0 = force_reg (SImode, xop0);                                 \
2262       if (CONSTANT_P (xop1) && ! symbol_mentioned_p (xop1))              \
2263         xop1 = force_reg (SImode, xop1);                                 \
2264       if (ARM_BASE_REGISTER_RTX_P (xop0)                                 \
2265           && GET_CODE (xop1) == CONST_INT)                               \
2266         {                                                                \
2267           HOST_WIDE_INT n, low_n;                                        \
2268           rtx base_reg, val;                                             \
2269           n = INTVAL (xop1);                                             \
2270                                                                          \
2271           if (MODE == DImode || (TARGET_SOFT_FLOAT && MODE == DFmode))   \
2272             {                                                            \
2273               low_n = n & 0x0f;                                          \
2274               n &= ~0x0f;                                                \
2275               if (low_n > 4)                                             \
2276                 {                                                        \
2277                   n += 16;                                               \
2278                   low_n -= 16;                                           \
2279                 }                                                        \
2280             }                                                            \
2281           else                                                           \
2282             {                                                            \
2283               low_n = ((MODE) == TImode ? 0                              \
2284                        : n >= 0 ? (n & 0xfff) : -((-n) & 0xfff));        \
2285               n -= low_n;                                                \
2286             }                                                            \
2287           base_reg = gen_reg_rtx (SImode);                               \
2288           val = force_operand (gen_rtx_PLUS (SImode, xop0,               \
2289                                              GEN_INT (n)), NULL_RTX);    \
2290           emit_move_insn (base_reg, val);                                \
2291           (X) = (low_n == 0 ? base_reg                                   \
2292                  : gen_rtx_PLUS (SImode, base_reg, GEN_INT (low_n)));    \
2293         }                                                                \
2294       else if (xop0 != XEXP (X, 0) || xop1 != XEXP (x, 1))               \
2295         (X) = gen_rtx_PLUS (SImode, xop0, xop1);                         \
2296     }                                                                    \
2297   else if (GET_CODE (X) == MINUS)                                        \
2298     {                                                                    \
2299       rtx xop0 = XEXP (X, 0);                                            \
2300       rtx xop1 = XEXP (X, 1);                                            \
2301                                                                          \
2302       if (CONSTANT_P (xop0))                                             \
2303         xop0 = force_reg (SImode, xop0);                                 \
2304       if (CONSTANT_P (xop1) && ! symbol_mentioned_p (xop1))              \
2305         xop1 = force_reg (SImode, xop1);                                 \
2306       if (xop0 != XEXP (X, 0) || xop1 != XEXP (X, 1))                    \
2307         (X) = gen_rtx_MINUS (SImode, xop0, xop1);                        \
2308     }                                                                    \
2309   if (flag_pic)                                                          \
2310     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);                 \
2311   if (memory_address_p (MODE, X))                                        \
2312     goto WIN;                                                            \
2313 }
2314
2315 #define THUMB_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)    \
2316   if (flag_pic)                                         \
2317     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);                
2318      
2319 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
2320   if (TARGET_ARM)                               \
2321     ARM_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN) \
2322   else                                          \
2323     THUMB_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN)
2324      
2325 /* Go to LABEL if ADDR (a legitimate address expression)
2326    has an effect that depends on the machine mode it is used for.  */
2327 #define ARM_GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                   \
2328 {                                                                       \
2329   if (   GET_CODE (ADDR) == PRE_DEC || GET_CODE (ADDR) == POST_DEC      \
2330       || GET_CODE (ADDR) == PRE_INC || GET_CODE (ADDR) == POST_INC)     \
2331     goto LABEL;                                                         \
2332 }
2333
2334 /* Nothing helpful to do for the Thumb */
2335 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2336   if (TARGET_ARM)                                       \
2337     ARM_GO_IF_MODE_DEPENDENT_ADDRESS (ADDR, LABEL)                      
2338 \f
2339
2340 /* Specify the machine mode that this machine uses
2341    for the index in the tablejump instruction.  */
2342 #define CASE_VECTOR_MODE Pmode
2343
2344 /* Define as C expression which evaluates to nonzero if the tablejump
2345    instruction expects the table to contain offsets from the address of the
2346    table.
2347    Do not define this if the table should contain absolute addresses. */
2348 /* #define CASE_VECTOR_PC_RELATIVE 1 */
2349
2350 /* Specify the tree operation to be used to convert reals to integers.  */
2351 #define IMPLICIT_FIX_EXPR  FIX_ROUND_EXPR
2352
2353 /* This is the kind of divide that is easiest to do in the general case.  */
2354 #define EASY_DIV_EXPR  TRUNC_DIV_EXPR
2355
2356 /* signed 'char' is most compatible, but RISC OS wants it unsigned.
2357    unsigned is probably best, but may break some code.  */
2358 #ifndef DEFAULT_SIGNED_CHAR
2359 #define DEFAULT_SIGNED_CHAR  0
2360 #endif
2361
2362 /* Don't cse the address of the function being compiled.  */
2363 #define NO_RECURSIVE_FUNCTION_CSE 1
2364
2365 /* Max number of bytes we can move from memory to memory
2366    in one reasonably fast instruction.  */
2367 #define MOVE_MAX 4
2368
2369 #undef  MOVE_RATIO
2370 #define MOVE_RATIO (arm_is_xscale ? 4 : 2)
2371
2372 /* Define if operations between registers always perform the operation
2373    on the full register even if a narrower mode is specified.  */
2374 #define WORD_REGISTER_OPERATIONS
2375
2376 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2377    will either zero-extend or sign-extend.  The value of this macro should
2378    be the code that says which one of the two operations is implicitly
2379    done, NIL if none.  */
2380 #define LOAD_EXTEND_OP(MODE)                                            \
2381   (TARGET_THUMB ? ZERO_EXTEND :                                         \
2382    ((arm_arch4 || (MODE) == QImode) ? ZERO_EXTEND                       \
2383     : ((BYTES_BIG_ENDIAN && (MODE) == HImode) ? SIGN_EXTEND : NIL)))
2384
2385 /* Define this if zero-extension is slow (more than one real instruction).
2386    On the ARM, it is more than one instruction only if not fetching from
2387    memory.  */
2388 /* #define SLOW_ZERO_EXTEND */
2389
2390 /* Nonzero if access to memory by bytes is slow and undesirable.  */
2391 #define SLOW_BYTE_ACCESS 0
2392
2393 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 1
2394      
2395 /* Immediate shift counts are truncated by the output routines (or was it
2396    the assembler?).  Shift counts in a register are truncated by ARM.  Note
2397    that the native compiler puts too large (> 32) immediate shift counts
2398    into a register and shifts by the register, letting the ARM decide what
2399    to do instead of doing that itself.  */
2400 /* This is all wrong.  Defining SHIFT_COUNT_TRUNCATED tells combine that
2401    code like (X << (Y % 32)) for register X, Y is equivalent to (X << Y).
2402    On the arm, Y in a register is used modulo 256 for the shift. Only for
2403    rotates is modulo 32 used. */
2404 /* #define SHIFT_COUNT_TRUNCATED 1 */
2405
2406 /* All integers have the same format so truncation is easy.  */
2407 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC)  1
2408
2409 /* Calling from registers is a massive pain.  */
2410 #define NO_FUNCTION_CSE 1
2411
2412 /* Chars and shorts should be passed as ints.  */
2413 #define PROMOTE_PROTOTYPES 1
2414
2415 /* The machine modes of pointers and functions */
2416 #define Pmode  SImode
2417 #define FUNCTION_MODE  Pmode
2418
2419 #define ARM_FRAME_RTX(X)                                        \
2420   (   (X) == frame_pointer_rtx || (X) == stack_pointer_rtx      \
2421    || (X) == arg_pointer_rtx)
2422
2423 #define DEFAULT_RTX_COSTS(X, CODE, OUTER_CODE)          \
2424   return arm_rtx_costs (X, CODE, OUTER_CODE);
2425
2426 /* Moves to and from memory are quite expensive */
2427 #define MEMORY_MOVE_COST(M, CLASS, IN)                  \
2428   (TARGET_ARM ? 10 :                                    \
2429    ((GET_MODE_SIZE (M) < 4 ? 8 : 2 * GET_MODE_SIZE (M)) \
2430     * (CLASS == LO_REGS ? 1 : 2)))
2431  
2432 /* All address computations that can be done are free, but rtx cost returns
2433    the same for practically all of them.  So we weight the different types
2434    of address here in the order (most pref first):
2435    PRE/POST_INC/DEC, SHIFT or NON-INT sum, INT sum, REG, MEM or LABEL. */
2436 #define ARM_ADDRESS_COST(X)                                                  \
2437   (10 - ((GET_CODE (X) == MEM || GET_CODE (X) == LABEL_REF                   \
2438           || GET_CODE (X) == SYMBOL_REF)                                     \
2439          ? 0                                                                 \
2440          : ((GET_CODE (X) == PRE_INC || GET_CODE (X) == PRE_DEC              \
2441              || GET_CODE (X) == POST_INC || GET_CODE (X) == POST_DEC)        \
2442             ? 10                                                             \
2443             : (((GET_CODE (X) == PLUS || GET_CODE (X) == MINUS)              \
2444                 ? 6 + (GET_CODE (XEXP (X, 1)) == CONST_INT ? 2               \
2445                        : ((GET_RTX_CLASS (GET_CODE (XEXP (X, 0))) == '2'     \
2446                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 0))) == 'c'  \
2447                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 1))) == '2'  \
2448                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 1))) == 'c') \
2449                           ? 1 : 0))                                          \
2450                 : 4)))))
2451          
2452 #define THUMB_ADDRESS_COST(X)                                   \
2453   ((GET_CODE (X) == REG                                         \
2454     || (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == REG   \
2455         && GET_CODE (XEXP (X, 1)) == CONST_INT))                \
2456    ? 1 : 2)
2457      
2458 #define ADDRESS_COST(X) \
2459      (TARGET_ARM ? ARM_ADDRESS_COST (X) : THUMB_ADDRESS_COST (X))
2460    
2461 /* Try to generate sequences that don't involve branches, we can then use
2462    conditional instructions */
2463 #define BRANCH_COST \
2464   (TARGET_ARM ? 4 : (optimize > 1 ? 1 : 0))
2465 \f
2466 /* Position Independent Code.  */
2467 /* We decide which register to use based on the compilation options and
2468    the assembler in use; this is more general than the APCS restriction of
2469    using sb (r9) all the time.  */
2470 extern int arm_pic_register;
2471
2472 /* Used when parsing command line option -mpic-register=.  */
2473 extern const char * arm_pic_register_string;
2474
2475 /* The register number of the register used to address a table of static
2476    data addresses in memory.  */
2477 #define PIC_OFFSET_TABLE_REGNUM arm_pic_register
2478
2479 #define FINALIZE_PIC arm_finalize_pic (1)
2480
2481 /* We can't directly access anything that contains a symbol,
2482    nor can we indirect via the constant pool.  */
2483 #define LEGITIMATE_PIC_OPERAND_P(X)                                     \
2484         (   ! symbol_mentioned_p (X)                                    \
2485          && ! label_mentioned_p (X)                                     \
2486          && (! CONSTANT_POOL_ADDRESS_P (X)                              \
2487              || (   ! symbol_mentioned_p (get_pool_constant (X))        \
2488                  && ! label_mentioned_p (get_pool_constant (X)))))
2489      
2490 /* We need to know when we are making a constant pool; this determines
2491    whether data needs to be in the GOT or can be referenced via a GOT
2492    offset.  */
2493 extern int making_const_table;
2494 \f
2495 /* Handle pragmas for compatibility with Intel's compilers.  */
2496 #define REGISTER_TARGET_PRAGMAS(PFILE) do { \
2497   cpp_register_pragma (PFILE, 0, "long_calls", arm_pr_long_calls); \
2498   cpp_register_pragma (PFILE, 0, "no_long_calls", arm_pr_no_long_calls); \
2499   cpp_register_pragma (PFILE, 0, "long_calls_off", arm_pr_long_calls_off); \
2500 } while (0)
2501
2502 /* Condition code information. */
2503 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2504    return the mode to be used for the comparison. 
2505    CCFPEmode should be used with floating inequalities,
2506    CCFPmode should be used with floating equalities.
2507    CC_NOOVmode should be used with SImode integer equalities.
2508    CC_Zmode should be used if only the Z flag is set correctly
2509    CCmode should be used otherwise. */
2510
2511 #define EXTRA_CC_MODES \
2512         CC(CC_NOOVmode, "CC_NOOV") \
2513         CC(CC_Zmode, "CC_Z") \
2514         CC(CC_SWPmode, "CC_SWP") \
2515         CC(CCFPmode, "CCFP") \
2516         CC(CCFPEmode, "CCFPE") \
2517         CC(CC_DNEmode, "CC_DNE") \
2518         CC(CC_DEQmode, "CC_DEQ") \
2519         CC(CC_DLEmode, "CC_DLE") \
2520         CC(CC_DLTmode, "CC_DLT") \
2521         CC(CC_DGEmode, "CC_DGE") \
2522         CC(CC_DGTmode, "CC_DGT") \
2523         CC(CC_DLEUmode, "CC_DLEU") \
2524         CC(CC_DLTUmode, "CC_DLTU") \
2525         CC(CC_DGEUmode, "CC_DGEU") \
2526         CC(CC_DGTUmode, "CC_DGTU") \
2527         CC(CC_Cmode, "CC_C")
2528
2529 #define SELECT_CC_MODE(OP, X, Y)  arm_select_cc_mode (OP, X, Y)
2530
2531 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode)
2532
2533 #define CANONICALIZE_COMPARISON(CODE, OP0, OP1)                         \
2534   do                                                                    \
2535     {                                                                   \
2536       if (GET_CODE (OP1) == CONST_INT                                   \
2537           && ! (const_ok_for_arm (INTVAL (OP1))                         \
2538                 || (const_ok_for_arm (- INTVAL (OP1)))))                \
2539         {                                                               \
2540           rtx const_op = OP1;                                           \
2541           CODE = arm_canonicalize_comparison ((CODE), &const_op);       \
2542           OP1 = const_op;                                               \
2543         }                                                               \
2544     }                                                                   \
2545   while (0)
2546
2547 #define STORE_FLAG_VALUE 1
2548
2549 \f
2550
2551 /* Gcc puts the pool in the wrong place for ARM, since we can only
2552    load addresses a limited distance around the pc.  We do some
2553    special munging to move the constant pool values to the correct
2554    point in the code.  */
2555 #define MACHINE_DEPENDENT_REORG(INSN)   \
2556     arm_reorg (INSN);                   \
2557
2558 #undef  ASM_APP_OFF
2559 #define ASM_APP_OFF (TARGET_THUMB ? "\t.code\t16\n" : "")
2560
2561 /* Output an internal label definition.  */
2562 #ifndef ASM_OUTPUT_INTERNAL_LABEL
2563 #define ASM_OUTPUT_INTERNAL_LABEL(STREAM, PREFIX, NUM)          \
2564   do                                                            \
2565     {                                                           \
2566       char * s = (char *) alloca (40 + strlen (PREFIX));        \
2567                                                                 \
2568       if (arm_ccfsm_state == 3 && arm_target_label == (NUM)     \
2569           && !strcmp (PREFIX, "L"))                             \
2570         {                                                       \
2571           arm_ccfsm_state = 0;                                  \
2572           arm_target_insn = NULL;                               \
2573         }                                                       \
2574       ASM_GENERATE_INTERNAL_LABEL (s, (PREFIX), (NUM));         \
2575       ASM_OUTPUT_LABEL (STREAM, s);                             \
2576     }                                                           \
2577   while (0)
2578 #endif
2579
2580 /* Output a push or a pop instruction (only used when profiling).  */
2581 #define ASM_OUTPUT_REG_PUSH(STREAM, REGNO)              \
2582   if (TARGET_ARM)                                       \
2583     asm_fprintf (STREAM,"\tstmfd\t%r!,{%r}\n",          \
2584                  STACK_POINTER_REGNUM, REGNO);          \
2585   else                                                  \
2586     asm_fprintf (STREAM, "\tpush {%r}\n", REGNO)
2587
2588
2589 #define ASM_OUTPUT_REG_POP(STREAM, REGNO)               \
2590   if (TARGET_ARM)                                       \
2591     asm_fprintf (STREAM, "\tldmfd\t%r!,{%r}\n",         \
2592                  STACK_POINTER_REGNUM, REGNO);          \
2593   else                                                  \
2594     asm_fprintf (STREAM, "\tpop {%r}\n", REGNO)
2595
2596 /* This is how to output a label which precedes a jumptable.  Since
2597    Thumb instructions are 2 bytes, we may need explicit alignment here.  */
2598 #undef  ASM_OUTPUT_CASE_LABEL
2599 #define ASM_OUTPUT_CASE_LABEL(FILE, PREFIX, NUM, JUMPTABLE)     \
2600   do                                                            \
2601     {                                                           \
2602       if (TARGET_THUMB)                                         \
2603         ASM_OUTPUT_ALIGN (FILE, 2);                             \
2604       ASM_OUTPUT_INTERNAL_LABEL (FILE, PREFIX, NUM);            \
2605     }                                                           \
2606   while (0)
2607
2608 #define ARM_DECLARE_FUNCTION_NAME(STREAM, NAME, DECL)   \
2609   do                                                    \
2610     {                                                   \
2611       if (TARGET_THUMB)                                 \
2612         {                                               \
2613           if (is_called_in_ARM_mode (DECL))             \
2614             fprintf (STREAM, "\t.code 32\n") ;          \
2615           else                                          \
2616            fprintf (STREAM, "\t.thumb_func\n") ;        \
2617         }                                               \
2618       if (TARGET_POKE_FUNCTION_NAME)                    \
2619         arm_poke_function_name (STREAM, (char *) NAME); \
2620     }                                                   \
2621   while (0)
2622
2623 /* For aliases of functions we use .thumb_set instead.  */
2624 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL1, DECL2)           \
2625   do                                                            \
2626     {                                                           \
2627       const char *const LABEL1 = XSTR (XEXP (DECL_RTL (decl), 0), 0); \
2628       const char *const LABEL2 = IDENTIFIER_POINTER (DECL2);    \
2629                                                                 \
2630       if (TARGET_THUMB && TREE_CODE (DECL1) == FUNCTION_DECL)   \
2631         {                                                       \
2632           fprintf (FILE, "\t.thumb_set ");                      \
2633           assemble_name (FILE, LABEL1);                         \
2634           fprintf (FILE, ",");                                  \
2635           assemble_name (FILE, LABEL2);                         \
2636           fprintf (FILE, "\n");                                 \
2637         }                                                       \
2638       else                                                      \
2639         ASM_OUTPUT_DEF (FILE, LABEL1, LABEL2);                  \
2640     }                                                           \
2641   while (0)
2642
2643 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
2644 /* To support -falign-* switches we need to use .p2align so
2645    that alignment directives in code sections will be padded
2646    with no-op instructions, rather than zeroes.  */
2647 #define ASM_OUTPUT_MAX_SKIP_ALIGN(FILE,LOG,MAX_SKIP)            \
2648   if ((LOG) != 0)                                               \
2649     {                                                           \
2650       if ((MAX_SKIP) == 0)                                      \
2651         fprintf ((FILE), "\t.p2align %d\n", (LOG));             \
2652       else                                                      \
2653         fprintf ((FILE), "\t.p2align %d,,%d\n",                 \
2654                  (LOG), (MAX_SKIP));                            \
2655     }
2656 #endif
2657 \f
2658 /* Only perform branch elimination (by making instructions conditional) if
2659    we're optimising.  Otherwise it's of no use anyway.  */
2660 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS)      \
2661   if (TARGET_ARM && optimize)                           \
2662     arm_final_prescan_insn (INSN);                      \
2663   else if (TARGET_THUMB)                                \
2664     thumb_final_prescan_insn (INSN)
2665
2666 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)       \
2667   (CODE == '@' || CODE == '|'                   \
2668    || (TARGET_ARM   && (CODE == '?'))           \
2669    || (TARGET_THUMB && (CODE == '_')))
2670
2671 /* Output an operand of an instruction.  */
2672 #define PRINT_OPERAND(STREAM, X, CODE)  \
2673   arm_print_operand (STREAM, X, CODE)
2674
2675 #define ARM_SIGN_EXTEND(x)  ((HOST_WIDE_INT)                    \
2676   (HOST_BITS_PER_WIDE_INT <= 32 ? (unsigned HOST_WIDE_INT) (x)  \
2677    : ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0xffffffff) |\
2678       ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0x80000000) \
2679        ? ((~ (unsigned HOST_WIDE_INT) 0)                        \
2680           & ~ (unsigned HOST_WIDE_INT) 0xffffffff)              \
2681        : 0))))
2682
2683 /* Output the address of an operand.  */
2684 #define ARM_PRINT_OPERAND_ADDRESS(STREAM, X)                    \
2685 {                                                               \
2686     int is_minus = GET_CODE (X) == MINUS;                       \
2687                                                                 \
2688     if (GET_CODE (X) == REG)                                    \
2689       asm_fprintf (STREAM, "[%r, #0]", REGNO (X));              \
2690     else if (GET_CODE (X) == PLUS || is_minus)                  \
2691       {                                                         \
2692         rtx base = XEXP (X, 0);                                 \
2693         rtx index = XEXP (X, 1);                                \
2694         HOST_WIDE_INT offset = 0;                               \
2695         if (GET_CODE (base) != REG)                             \
2696           {                                                     \
2697             /* Ensure that BASE is a register */                \
2698             /* (one of them must be). */                        \
2699             rtx temp = base;                                    \
2700             base = index;                                       \
2701             index = temp;                                       \
2702           }                                                     \
2703         switch (GET_CODE (index))                               \
2704           {                                                     \
2705           case CONST_INT:                                       \
2706             offset = INTVAL (index);                            \
2707             if (is_minus)                                       \
2708               offset = -offset;                                 \
2709             asm_fprintf (STREAM, "[%r, #%d]",                   \
2710                          REGNO (base), offset);                 \
2711             break;                                              \
2712                                                                 \
2713           case REG:                                             \
2714             asm_fprintf (STREAM, "[%r, %s%r]",                  \
2715                      REGNO (base), is_minus ? "-" : "",         \
2716                      REGNO (index));                            \
2717             break;                                              \
2718                                                                 \
2719           case MULT:                                            \
2720           case ASHIFTRT:                                        \
2721           case LSHIFTRT:                                        \
2722           case ASHIFT:                                          \
2723           case ROTATERT:                                        \
2724           {                                                     \
2725             asm_fprintf (STREAM, "[%r, %s%r",                   \
2726                          REGNO (base), is_minus ? "-" : "",     \
2727                          REGNO (XEXP (index, 0)));              \
2728             arm_print_operand (STREAM, index, 'S');             \
2729             fputs ("]", STREAM);                                \
2730             break;                                              \
2731           }                                                     \
2732                                                                 \
2733           default:                                              \
2734             abort();                                            \
2735         }                                                       \
2736     }                                                           \
2737   else if (   GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC\
2738            || GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC)\
2739     {                                                           \
2740       extern int output_memory_reference_mode;                  \
2741                                                                 \
2742       if (GET_CODE (XEXP (X, 0)) != REG)                        \
2743         abort ();                                               \
2744                                                                 \
2745       if (GET_CODE (X) == PRE_DEC || GET_CODE (X) == PRE_INC)   \
2746         asm_fprintf (STREAM, "[%r, #%s%d]!",                    \
2747                      REGNO (XEXP (X, 0)),                       \
2748                      GET_CODE (X) == PRE_DEC ? "-" : "",        \
2749                      GET_MODE_SIZE (output_memory_reference_mode));\
2750       else                                                      \
2751         asm_fprintf (STREAM, "[%r], #%s%d",                     \
2752                      REGNO (XEXP (X, 0)),                       \
2753                      GET_CODE (X) == POST_DEC ? "-" : "",       \
2754                      GET_MODE_SIZE (output_memory_reference_mode));\
2755     }                                                           \
2756   else output_addr_const (STREAM, X);                           \
2757 }
2758
2759 #define THUMB_PRINT_OPERAND_ADDRESS(STREAM, X)          \
2760 {                                                       \
2761   if (GET_CODE (X) == REG)                              \
2762     asm_fprintf (STREAM, "[%r]", REGNO (X));            \
2763   else if (GET_CODE (X) == POST_INC)                    \
2764     asm_fprintf (STREAM, "%r!", REGNO (XEXP (X, 0)));   \
2765   else if (GET_CODE (X) == PLUS)                        \
2766     {                                                   \
2767       if (GET_CODE (XEXP (X, 1)) == CONST_INT)          \
2768         asm_fprintf (STREAM, "[%r, #%d]",               \
2769                      REGNO (XEXP (X, 0)),               \
2770                      (int) INTVAL (XEXP (X, 1)));       \
2771       else                                              \
2772         asm_fprintf (STREAM, "[%r, %r]",                \
2773                      REGNO (XEXP (X, 0)),               \
2774                      REGNO (XEXP (X, 1)));              \
2775     }                                                   \
2776   else                                                  \
2777     output_addr_const (STREAM, X);                      \
2778 }
2779
2780 #define PRINT_OPERAND_ADDRESS(STREAM, X)        \
2781   if (TARGET_ARM)                               \
2782     ARM_PRINT_OPERAND_ADDRESS (STREAM, X)       \
2783   else                                          \
2784     THUMB_PRINT_OPERAND_ADDRESS (STREAM, X)
2785      
2786 #define OUTPUT_INT_ADDR_CONST(STREAM, X)                                \
2787   {                                                                     \
2788     output_addr_const (STREAM, X);                                      \
2789                                                                         \
2790     /* Mark symbols as position independent.  We only do this in the    \
2791       .text segment, not in the .data segment. */                       \
2792     if (NEED_GOT_RELOC && flag_pic && making_const_table &&             \
2793         (GET_CODE (X) == SYMBOL_REF || GET_CODE (X) == LABEL_REF))      \
2794      {                                                                  \
2795         if (GET_CODE (X) == SYMBOL_REF && CONSTANT_POOL_ADDRESS_P (X))  \
2796           fprintf (STREAM, "(GOTOFF)");                                 \
2797         else if (GET_CODE (X) == LABEL_REF)                             \
2798           fprintf (STREAM, "(GOTOFF)");                                 \
2799         else                                                            \
2800           fprintf (STREAM, "(GOT)");                                    \
2801      }                                                                  \
2802   }
2803
2804 /* Output code to add DELTA to the first argument, and then jump to FUNCTION.
2805    Used for C++ multiple inheritance.  */
2806 #define ASM_OUTPUT_MI_THUNK(FILE, THUNK_FNDECL, DELTA, FUNCTION)                \
2807   do                                                                            \
2808     {                                                                           \
2809       int mi_delta = (DELTA);                                                   \
2810       const char *const mi_op = mi_delta < 0 ? "sub" : "add";                   \
2811       int shift = 0;                                                            \
2812       int this_regno = (aggregate_value_p (TREE_TYPE (TREE_TYPE (FUNCTION)))    \
2813                         ? 1 : 0);                                               \
2814       if (mi_delta < 0)                                                         \
2815         mi_delta = - mi_delta;                                                  \
2816       while (mi_delta != 0)                                                     \
2817         {                                                                       \
2818           if ((mi_delta & (3 << shift)) == 0)                                   \
2819             shift += 2;                                                         \
2820           else                                                                  \
2821             {                                                                   \
2822               asm_fprintf (FILE, "\t%s\t%r, %r, #%d\n",                         \
2823                            mi_op, this_regno, this_regno,                       \
2824                            mi_delta & (0xff << shift));                         \
2825               mi_delta &= ~(0xff << shift);                                     \
2826               shift += 8;                                                       \
2827             }                                                                   \
2828         }                                                                       \
2829       fputs ("\tb\t", FILE);                                                    \
2830       assemble_name (FILE, XSTR (XEXP (DECL_RTL (FUNCTION), 0), 0));            \
2831       if (NEED_PLT_RELOC)                                                       \
2832         fputs ("(PLT)", FILE);                                                  \
2833       fputc ('\n', FILE);                                                       \
2834     }                                                                           \
2835   while (0)
2836
2837 /* A C expression whose value is RTL representing the value of the return
2838    address for the frame COUNT steps up from the current frame.  */
2839
2840 #define RETURN_ADDR_RTX(COUNT, FRAME) \
2841   arm_return_addr (COUNT, FRAME)
2842
2843 /* Mask of the bits in the PC that contain the real return address 
2844    when running in 26-bit mode.  */
2845 #define RETURN_ADDR_MASK26 (0x03fffffc)
2846
2847 /* Pick up the return address upon entry to a procedure. Used for
2848    dwarf2 unwind information.  This also enables the table driven
2849    mechanism.  */
2850 #define INCOMING_RETURN_ADDR_RTX        gen_rtx_REG (Pmode, LR_REGNUM)
2851 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (LR_REGNUM)
2852
2853 /* Used to mask out junk bits from the return address, such as
2854    processor state, interrupt status, condition codes and the like.  */
2855 #define MASK_RETURN_ADDR \
2856   /* If we are generating code for an ARM2/ARM3 machine or for an ARM6  \
2857      in 26 bit mode, the condition codes must be masked out of the      \
2858      return address.  This does not apply to ARM6 and later processors  \
2859      when running in 32 bit mode.  */                                   \
2860   ((!TARGET_APCS_32) ? (GEN_INT (RETURN_ADDR_MASK26))                   \
2861    : (GEN_INT ((unsigned long)0xffffffff)))
2862
2863 \f
2864 /* Define the codes that are matched by predicates in arm.c */
2865 #define PREDICATE_CODES                                                 \
2866   {"s_register_operand", {SUBREG, REG}},                                \
2867   {"arm_hard_register_operand", {REG}},                                 \
2868   {"f_register_operand", {SUBREG, REG}},                                \
2869   {"arm_add_operand",    {SUBREG, REG, CONST_INT}},                     \
2870   {"fpu_add_operand",    {SUBREG, REG, CONST_DOUBLE}},                  \
2871   {"fpu_rhs_operand",    {SUBREG, REG, CONST_DOUBLE}},                  \
2872   {"arm_rhs_operand",    {SUBREG, REG, CONST_INT}},                     \
2873   {"arm_not_operand",    {SUBREG, REG, CONST_INT}},                     \
2874   {"reg_or_int_operand", {SUBREG, REG, CONST_INT}},                     \
2875   {"index_operand",      {SUBREG, REG, CONST_INT}},                     \
2876   {"thumb_cmp_operand",  {SUBREG, REG, CONST_INT}},                     \
2877   {"offsettable_memory_operand", {MEM}},                                \
2878   {"bad_signed_byte_operand", {MEM}},                                   \
2879   {"alignable_memory_operand", {MEM}},                                  \
2880   {"shiftable_operator", {PLUS, MINUS, AND, IOR, XOR}},                 \
2881   {"minmax_operator", {SMIN, SMAX, UMIN, UMAX}},                        \
2882   {"shift_operator", {ASHIFT, ASHIFTRT, LSHIFTRT, ROTATERT, MULT}},     \
2883   {"di_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE, MEM}},          \
2884   {"nonimmediate_di_operand", {SUBREG, REG, MEM}},                      \
2885   {"soft_df_operand", {SUBREG, REG, CONST_DOUBLE, MEM}},                \
2886   {"nonimmediate_soft_df_operand", {SUBREG, REG, MEM}},                 \
2887   {"load_multiple_operation",  {PARALLEL}},                             \
2888   {"store_multiple_operation", {PARALLEL}},                             \
2889   {"equality_operator", {EQ, NE}},                                      \
2890   {"arm_comparison_operator", {EQ, NE, LE, LT, GE, GT, GEU, GTU, LEU,   \
2891                                LTU, UNORDERED, ORDERED, UNLT, UNLE,     \
2892                                UNGE, UNGT}},                            \
2893   {"arm_rhsm_operand", {SUBREG, REG, CONST_INT, MEM}},                  \
2894   {"const_shift_operand", {CONST_INT}},                                 \
2895   {"multi_register_push", {PARALLEL}},                                  \
2896   {"cc_register", {REG}},                                               \
2897   {"logical_binary_operator", {AND, IOR, XOR}},                         \
2898   {"dominant_cc_register", {REG}},
2899
2900 /* Define this if you have special predicates that know special things
2901    about modes.  Genrecog will warn about certain forms of
2902    match_operand without a mode; if the operand predicate is listed in
2903    SPECIAL_MODE_PREDICATES, the warning will be suppressed. */
2904 #define SPECIAL_MODE_PREDICATES                 \
2905  "cc_register", "dominant_cc_register",
2906
2907 enum arm_builtins
2908 {
2909   ARM_BUILTIN_CLZ,
2910   ARM_BUILTIN_MAX
2911 };
2912 #endif /* ! GCC_ARM_H */