OSDN Git Service

* arm.h (BASE_REG_CLASS): Always return LO_REGS for Thumb.
[pf3gnuchains/gcc-fork.git] / gcc / config / arm / arm.h
1 /* Definitions of target machine for GNU compiler, for ARM.
2    Copyright (C) 1991, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002 Free Software Foundation, Inc.
4    Contributed by Pieter `Tiggr' Schoenmakers (rcpieter@win.tue.nl)
5    and Martin Simmons (@harleqn.co.uk).
6    More major hacks by Richard Earnshaw (rearnsha@arm.com)
7    Minor hacks by Nick Clifton (nickc@cygnus.com)
8
9 This file is part of GNU CC.
10
11 GNU CC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 2, or (at your option)
14 any later version.
15
16 GNU CC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GNU CC; see the file COPYING.  If not, write to
23 the Free Software Foundation, 59 Temple Place - Suite 330,
24 Boston, MA 02111-1307, USA.  */
25
26 #ifndef GCC_ARM_H
27 #define GCC_ARM_H
28
29 /* Target CPU builtins.  */
30 #define TARGET_CPU_CPP_BUILTINS()                       \
31   do                                                    \
32     {                                                   \
33         if (TARGET_ARM)                                 \
34           builtin_define ("__arm__");                   \
35         else                                            \
36           builtin_define ("__thumb__");                 \
37                                                         \
38         if (TARGET_BIG_END)                             \
39           {                                             \
40             builtin_define ("__ARMEB__");               \
41             if (TARGET_THUMB)                           \
42               builtin_define ("__THUMBEB__");           \
43             if (TARGET_LITTLE_WORDS)                    \
44               builtin_define ("__ARMWEL__");            \
45           }                                             \
46         else                                            \
47           {                                             \
48             builtin_define ("__ARMEL__");               \
49             if (TARGET_THUMB)                           \
50               builtin_define ("__THUMBEL__");           \
51           }                                             \
52                                                         \
53         if (TARGET_APCS_32)                             \
54           builtin_define ("__APCS_32__");               \
55         else                                            \
56           builtin_define ("__APCS_26__");               \
57                                                         \
58         if (TARGET_SOFT_FLOAT)                          \
59           builtin_define ("__SOFTFP__");                \
60                                                         \
61         /* FIXME: TARGET_HARD_FLOAT currently implies   \
62            FPA.  */                                     \
63         if (TARGET_VFP && !TARGET_HARD_FLOAT)           \
64           builtin_define ("__VFP_FP__");                \
65                                                         \
66         /* Add a define for interworking.               \
67            Needed when building libgcc.a.  */           \
68         if (TARGET_INTERWORK)                           \
69           builtin_define ("__THUMB_INTERWORK__");       \
70                                                         \
71         builtin_assert ("cpu=arm");                     \
72         builtin_assert ("machine=arm");                 \
73     } while (0)
74
75 #define TARGET_CPU_arm2         0x0000
76 #define TARGET_CPU_arm250       0x0000
77 #define TARGET_CPU_arm3         0x0000
78 #define TARGET_CPU_arm6         0x0001
79 #define TARGET_CPU_arm600       0x0001
80 #define TARGET_CPU_arm610       0x0002
81 #define TARGET_CPU_arm7         0x0001
82 #define TARGET_CPU_arm7m        0x0004
83 #define TARGET_CPU_arm7dm       0x0004
84 #define TARGET_CPU_arm7dmi      0x0004
85 #define TARGET_CPU_arm700       0x0001
86 #define TARGET_CPU_arm710       0x0002
87 #define TARGET_CPU_arm7100      0x0002
88 #define TARGET_CPU_arm7500      0x0002
89 #define TARGET_CPU_arm7500fe    0x1001
90 #define TARGET_CPU_arm7tdmi     0x0008
91 #define TARGET_CPU_arm8         0x0010
92 #define TARGET_CPU_arm810       0x0020
93 #define TARGET_CPU_strongarm    0x0040
94 #define TARGET_CPU_strongarm110 0x0040
95 #define TARGET_CPU_strongarm1100 0x0040
96 #define TARGET_CPU_arm9         0x0080
97 #define TARGET_CPU_arm9tdmi     0x0080
98 #define TARGET_CPU_xscale       0x0100
99 /* Configure didn't specify.  */
100 #define TARGET_CPU_generic      0x8000
101
102 typedef enum arm_cond_code
103 {
104   ARM_EQ = 0, ARM_NE, ARM_CS, ARM_CC, ARM_MI, ARM_PL, ARM_VS, ARM_VC,
105   ARM_HI, ARM_LS, ARM_GE, ARM_LT, ARM_GT, ARM_LE, ARM_AL, ARM_NV
106 }
107 arm_cc;
108
109 extern arm_cc arm_current_cc;
110
111 #define ARM_INVERSE_CONDITION_CODE(X)  ((arm_cc) (((int)X) ^ 1))
112
113 extern int arm_target_label;
114 extern int arm_ccfsm_state;
115 extern GTY(()) rtx arm_target_insn;
116 /* Run-time compilation parameters selecting different hardware subsets.  */
117 extern int target_flags;
118 /* The floating point instruction architecture, can be 2 or 3 */
119 extern const char * target_fp_name;
120 /* Define the information needed to generate branch insns.  This is
121    stored from the compare operation.  */
122 extern GTY(()) rtx arm_compare_op0;
123 extern GTY(()) rtx arm_compare_op1;
124 /* The label of the current constant pool.  */
125 extern rtx pool_vector_label;
126 /* Set to 1 when a return insn is output, this means that the epilogue
127    is not needed. */
128 extern int return_used_this_function;
129 /* Used to produce AOF syntax assembler.  */
130 extern GTY(()) rtx aof_pic_label;
131 \f
132 /* Just in case configure has failed to define anything. */
133 #ifndef TARGET_CPU_DEFAULT
134 #define TARGET_CPU_DEFAULT TARGET_CPU_generic
135 #endif
136
137 /* If the configuration file doesn't specify the cpu, the subtarget may
138    override it.  If it doesn't, then default to an ARM6.  */
139 #if TARGET_CPU_DEFAULT == TARGET_CPU_generic
140 #undef TARGET_CPU_DEFAULT
141
142 #ifdef SUBTARGET_CPU_DEFAULT
143 #define TARGET_CPU_DEFAULT SUBTARGET_CPU_DEFAULT
144 #else
145 #define TARGET_CPU_DEFAULT TARGET_CPU_arm6
146 #endif
147 #endif
148
149 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm2
150 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_2__"
151 #else
152 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm6 || TARGET_CPU_DEFAULT == TARGET_CPU_arm610 || TARGET_CPU_DEFAULT == TARGET_CPU_arm7500fe
153 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_3__"
154 #else
155 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm7m
156 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_3M__"
157 #else
158 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm7tdmi || TARGET_CPU_DEFAULT == TARGET_CPU_arm9 || TARGET_CPU_DEFAULT == TARGET_CPU_arm9tdmi
159 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_4T__"
160 #else
161 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm8 || TARGET_CPU_DEFAULT == TARGET_CPU_arm810 || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm110 || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm1100 
162 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_4__"
163 #else
164 #if TARGET_CPU_DEFAULT == TARGET_CPU_xscale
165 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_5TE__ -D__XSCALE__"
166 #else
167 Unrecognized value in TARGET_CPU_DEFAULT.
168 #endif
169 #endif
170 #endif
171 #endif
172 #endif
173 #endif
174
175 #undef  CPP_SPEC
176 #define CPP_SPEC "%(cpp_cpu_arch) %(subtarget_cpp_spec)                 \
177 %{mapcs-32:%{mapcs-26:                                                  \
178         %e-mapcs-26 and -mapcs-32 may not be used together}}            \
179 %{msoft-float:%{mhard-float:                                            \
180         %e-msoft-float and -mhard_float may not be used together}}      \
181 %{mbig-endian:%{mlittle-endian:                                         \
182         %e-mbig-endian and -mlittle-endian may not be used together}}"
183
184 /* Set the architecture define -- if -march= is set, then it overrides
185    the -mcpu= setting.  */
186 #define CPP_CPU_ARCH_SPEC "\
187 %{march=arm2:-D__ARM_ARCH_2__} \
188 %{march=arm250:-D__ARM_ARCH_2__} \
189 %{march=arm3:-D__ARM_ARCH_2__} \
190 %{march=arm6:-D__ARM_ARCH_3__} \
191 %{march=arm600:-D__ARM_ARCH_3__} \
192 %{march=arm610:-D__ARM_ARCH_3__} \
193 %{march=arm7:-D__ARM_ARCH_3__} \
194 %{march=arm700:-D__ARM_ARCH_3__} \
195 %{march=arm710:-D__ARM_ARCH_3__} \
196 %{march=arm720:-D__ARM_ARCH_3__} \
197 %{march=arm7100:-D__ARM_ARCH_3__} \
198 %{march=arm7500:-D__ARM_ARCH_3__} \
199 %{march=arm7500fe:-D__ARM_ARCH_3__} \
200 %{march=arm7m:-D__ARM_ARCH_3M__} \
201 %{march=arm7dm:-D__ARM_ARCH_3M__} \
202 %{march=arm7dmi:-D__ARM_ARCH_3M__} \
203 %{march=arm7tdmi:-D__ARM_ARCH_4T__} \
204 %{march=arm8:-D__ARM_ARCH_4__} \
205 %{march=arm810:-D__ARM_ARCH_4__} \
206 %{march=arm9:-D__ARM_ARCH_4T__} \
207 %{march=arm920:-D__ARM_ARCH_4__} \
208 %{march=arm920t:-D__ARM_ARCH_4T__} \
209 %{march=arm9tdmi:-D__ARM_ARCH_4T__} \
210 %{march=strongarm:-D__ARM_ARCH_4__} \
211 %{march=strongarm110:-D__ARM_ARCH_4__} \
212 %{march=strongarm1100:-D__ARM_ARCH_4__} \
213 %{march=xscale:-D__ARM_ARCH_5TE__} \
214 %{march=xscale:-D__XSCALE__} \
215 %{march=armv2:-D__ARM_ARCH_2__} \
216 %{march=armv2a:-D__ARM_ARCH_2__} \
217 %{march=armv3:-D__ARM_ARCH_3__} \
218 %{march=armv3m:-D__ARM_ARCH_3M__} \
219 %{march=armv4:-D__ARM_ARCH_4__} \
220 %{march=armv4t:-D__ARM_ARCH_4T__} \
221 %{march=armv5:-D__ARM_ARCH_5__} \
222 %{march=armv5t:-D__ARM_ARCH_5T__} \
223 %{march=armv5e:-D__ARM_ARCH_5E__} \
224 %{march=armv5te:-D__ARM_ARCH_5TE__} \
225 %{!march=*: \
226  %{mcpu=arm2:-D__ARM_ARCH_2__} \
227  %{mcpu=arm250:-D__ARM_ARCH_2__} \
228  %{mcpu=arm3:-D__ARM_ARCH_2__} \
229  %{mcpu=arm6:-D__ARM_ARCH_3__} \
230  %{mcpu=arm600:-D__ARM_ARCH_3__} \
231  %{mcpu=arm610:-D__ARM_ARCH_3__} \
232  %{mcpu=arm7:-D__ARM_ARCH_3__} \
233  %{mcpu=arm700:-D__ARM_ARCH_3__} \
234  %{mcpu=arm710:-D__ARM_ARCH_3__} \
235  %{mcpu=arm720:-D__ARM_ARCH_3__} \
236  %{mcpu=arm7100:-D__ARM_ARCH_3__} \
237  %{mcpu=arm7500:-D__ARM_ARCH_3__} \
238  %{mcpu=arm7500fe:-D__ARM_ARCH_3__} \
239  %{mcpu=arm7m:-D__ARM_ARCH_3M__} \
240  %{mcpu=arm7dm:-D__ARM_ARCH_3M__} \
241  %{mcpu=arm7dmi:-D__ARM_ARCH_3M__} \
242  %{mcpu=arm7tdmi:-D__ARM_ARCH_4T__} \
243  %{mcpu=arm8:-D__ARM_ARCH_4__} \
244  %{mcpu=arm810:-D__ARM_ARCH_4__} \
245  %{mcpu=arm9:-D__ARM_ARCH_4T__} \
246  %{mcpu=arm920:-D__ARM_ARCH_4__} \
247  %{mcpu=arm920t:-D__ARM_ARCH_4T__} \
248  %{mcpu=arm9tdmi:-D__ARM_ARCH_4T__} \
249  %{mcpu=strongarm:-D__ARM_ARCH_4__} \
250  %{mcpu=strongarm110:-D__ARM_ARCH_4__} \
251  %{mcpu=strongarm1100:-D__ARM_ARCH_4__} \
252  %{mcpu=xscale:-D__ARM_ARCH_5TE__} \
253  %{mcpu=xscale:-D__XSCALE__} \
254  %{!mcpu*:%(cpp_cpu_arch_default)}} \
255 "
256
257 #ifndef CC1_SPEC
258 #define CC1_SPEC ""
259 #endif
260
261 /* This macro defines names of additional specifications to put in the specs
262    that can be used in various specifications like CC1_SPEC.  Its definition
263    is an initializer with a subgrouping for each command option.
264
265    Each subgrouping contains a string constant, that defines the
266    specification name, and a string constant that used by the GNU CC driver
267    program.
268
269    Do not define this macro if it does not need to do anything.  */
270 #define EXTRA_SPECS                                             \
271   { "cpp_cpu_arch",             CPP_CPU_ARCH_SPEC },            \
272   { "cpp_cpu_arch_default",     CPP_ARCH_DEFAULT_SPEC },        \
273   { "subtarget_cpp_spec",       SUBTARGET_CPP_SPEC },           \
274   SUBTARGET_EXTRA_SPECS
275
276 #ifndef SUBTARGET_EXTRA_SPECS
277 #define SUBTARGET_EXTRA_SPECS
278 #endif
279
280 #ifndef SUBTARGET_CPP_SPEC
281 #define SUBTARGET_CPP_SPEC      ""
282 #endif
283 \f
284 /* Run-time Target Specification.  */
285 #ifndef TARGET_VERSION
286 #define TARGET_VERSION fputs (" (ARM/generic)", stderr);
287 #endif
288
289 /* Nonzero if the function prologue (and epilogue) should obey
290    the ARM Procedure Call Standard.  */
291 #define ARM_FLAG_APCS_FRAME     (1 << 0)
292
293 /* Nonzero if the function prologue should output the function name to enable
294    the post mortem debugger to print a backtrace (very useful on RISCOS,
295    unused on RISCiX).  Specifying this flag also enables
296    -fno-omit-frame-pointer.
297    XXX Must still be implemented in the prologue.  */
298 #define ARM_FLAG_POKE           (1 << 1)
299
300 /* Nonzero if floating point instructions are emulated by the FPE, in which
301    case instruction scheduling becomes very uninteresting.  */
302 #define ARM_FLAG_FPE            (1 << 2)
303
304 /* Nonzero if destined for a processor in 32-bit program mode.  Takes out bit
305    that assume restoration of the condition flags when returning from a
306    branch and link (ie a function).  */
307 #define ARM_FLAG_APCS_32        (1 << 3)
308
309 /* FLAGS 0x0008 and 0x0010 are now spare (used to be arm3/6 selection).  */
310
311 /* Nonzero if stack checking should be performed on entry to each function
312    which allocates temporary variables on the stack.  */
313 #define ARM_FLAG_APCS_STACK     (1 << 4)
314
315 /* Nonzero if floating point parameters should be passed to functions in
316    floating point registers.  */
317 #define ARM_FLAG_APCS_FLOAT     (1 << 5)
318
319 /* Nonzero if re-entrant, position independent code should be generated.
320    This is equivalent to -fpic.  */
321 #define ARM_FLAG_APCS_REENT     (1 << 6)
322
323 /* Nonzero if the MMU will trap unaligned word accesses, so shorts must
324    be loaded using either LDRH or LDRB instructions.  */
325 #define ARM_FLAG_MMU_TRAPS      (1 << 7)
326
327 /* Nonzero if all floating point instructions are missing (and there is no
328    emulator either).  Generate function calls for all ops in this case.  */
329 #define ARM_FLAG_SOFT_FLOAT     (1 << 8)
330
331 /* Nonzero if we should compile with BYTES_BIG_ENDIAN set to 1.  */
332 #define ARM_FLAG_BIG_END        (1 << 9)
333
334 /* Nonzero if we should compile for Thumb interworking.  */
335 #define ARM_FLAG_INTERWORK      (1 << 10)
336
337 /* Nonzero if we should have little-endian words even when compiling for
338    big-endian (for backwards compatibility with older versions of GCC).  */
339 #define ARM_FLAG_LITTLE_WORDS   (1 << 11)
340
341 /* Nonzero if we need to protect the prolog from scheduling */
342 #define ARM_FLAG_NO_SCHED_PRO   (1 << 12)
343
344 /* Nonzero if a call to abort should be generated if a noreturn 
345    function tries to return.  */
346 #define ARM_FLAG_ABORT_NORETURN (1 << 13)
347
348 /* Nonzero if function prologues should not load the PIC register. */
349 #define ARM_FLAG_SINGLE_PIC_BASE (1 << 14)
350
351 /* Nonzero if all call instructions should be indirect.  */
352 #define ARM_FLAG_LONG_CALLS     (1 << 15)
353   
354 /* Nonzero means that the target ISA is the THUMB, not the ARM.  */
355 #define ARM_FLAG_THUMB          (1 << 16)
356
357 /* Set if a TPCS style stack frame should be generated, for non-leaf
358    functions, even if they do not need one.  */
359 #define THUMB_FLAG_BACKTRACE    (1 << 17)
360
361 /* Set if a TPCS style stack frame should be generated, for leaf
362    functions, even if they do not need one.  */
363 #define THUMB_FLAG_LEAF_BACKTRACE               (1 << 18)
364
365 /* Set if externally visible functions should assume that they
366    might be called in ARM mode, from a non-thumb aware code.  */
367 #define THUMB_FLAG_CALLEE_SUPER_INTERWORKING    (1 << 19)
368
369 /* Set if calls via function pointers should assume that their
370    destination is non-Thumb aware.  */
371 #define THUMB_FLAG_CALLER_SUPER_INTERWORKING    (1 << 20)
372
373 /* Nonzero means target uses VFP FP.  */
374 #define ARM_FLAG_VFP            (1 << 21)
375
376 /* Nonzero means to use ARM/Thumb Procedure Call Standard conventions.  */
377 #define ARM_FLAG_ATPCS          (1 << 22)
378
379 #define TARGET_APCS_FRAME               (target_flags & ARM_FLAG_APCS_FRAME)
380 #define TARGET_POKE_FUNCTION_NAME       (target_flags & ARM_FLAG_POKE)
381 #define TARGET_FPE                      (target_flags & ARM_FLAG_FPE)
382 #define TARGET_APCS_32                  (target_flags & ARM_FLAG_APCS_32)
383 #define TARGET_APCS_STACK               (target_flags & ARM_FLAG_APCS_STACK)
384 #define TARGET_APCS_FLOAT               (target_flags & ARM_FLAG_APCS_FLOAT)
385 #define TARGET_APCS_REENT               (target_flags & ARM_FLAG_APCS_REENT)
386 #define TARGET_ATPCS                    (target_flags & ARM_FLAG_ATPCS)
387 #define TARGET_MMU_TRAPS                (target_flags & ARM_FLAG_MMU_TRAPS)
388 #define TARGET_SOFT_FLOAT               (target_flags & ARM_FLAG_SOFT_FLOAT)
389 #define TARGET_HARD_FLOAT               (! TARGET_SOFT_FLOAT)
390 #define TARGET_VFP                      (target_flags & ARM_FLAG_VFP)
391 #define TARGET_BIG_END                  (target_flags & ARM_FLAG_BIG_END)
392 #define TARGET_INTERWORK                (target_flags & ARM_FLAG_INTERWORK)
393 #define TARGET_LITTLE_WORDS             (target_flags & ARM_FLAG_LITTLE_WORDS)
394 #define TARGET_NO_SCHED_PRO             (target_flags & ARM_FLAG_NO_SCHED_PRO)
395 #define TARGET_ABORT_NORETURN           (target_flags & ARM_FLAG_ABORT_NORETURN)
396 #define TARGET_SINGLE_PIC_BASE          (target_flags & ARM_FLAG_SINGLE_PIC_BASE)
397 #define TARGET_LONG_CALLS               (target_flags & ARM_FLAG_LONG_CALLS)
398 #define TARGET_THUMB                    (target_flags & ARM_FLAG_THUMB)
399 #define TARGET_ARM                      (! TARGET_THUMB)
400 #define TARGET_EITHER                   1 /* (TARGET_ARM | TARGET_THUMB) */
401 #define TARGET_CALLEE_INTERWORKING      (target_flags & THUMB_FLAG_CALLEE_SUPER_INTERWORKING)
402 #define TARGET_CALLER_INTERWORKING      (target_flags & THUMB_FLAG_CALLER_SUPER_INTERWORKING)
403 #define TARGET_BACKTRACE                (leaf_function_p ()                             \
404                                          ? (target_flags & THUMB_FLAG_LEAF_BACKTRACE)   \
405                                          : (target_flags & THUMB_FLAG_BACKTRACE))
406
407 /* SUBTARGET_SWITCHES is used to add flags on a per-config basis.  */
408 #ifndef SUBTARGET_SWITCHES
409 #define SUBTARGET_SWITCHES
410 #endif
411
412 #define TARGET_SWITCHES                                                 \
413 {                                                                       \
414   {"apcs",                      ARM_FLAG_APCS_FRAME, "" },              \
415   {"apcs-frame",                ARM_FLAG_APCS_FRAME,                    \
416    N_("Generate APCS conformant stack frames") },                       \
417   {"no-apcs-frame",            -ARM_FLAG_APCS_FRAME, "" },              \
418   {"poke-function-name",        ARM_FLAG_POKE,                          \
419    N_("Store function names in object code") },                         \
420   {"no-poke-function-name",    -ARM_FLAG_POKE, "" },                    \
421   {"fpe",                       ARM_FLAG_FPE,  "" },                    \
422   {"apcs-32",                   ARM_FLAG_APCS_32,                       \
423    N_("Use the 32-bit version of the APCS") },                          \
424   {"apcs-26",                  -ARM_FLAG_APCS_32,                       \
425    N_("Use the 26-bit version of the APCS") },                          \
426   {"apcs-stack-check",          ARM_FLAG_APCS_STACK, "" },              \
427   {"no-apcs-stack-check",      -ARM_FLAG_APCS_STACK, "" },              \
428   {"apcs-float",                ARM_FLAG_APCS_FLOAT,                    \
429    N_("Pass FP arguments in FP registers") },                           \
430   {"no-apcs-float",            -ARM_FLAG_APCS_FLOAT, "" },              \
431   {"apcs-reentrant",            ARM_FLAG_APCS_REENT,                    \
432    N_("Generate re-entrant, PIC code") },                               \
433   {"no-apcs-reentrant",        -ARM_FLAG_APCS_REENT, "" },              \
434   {"alignment-traps",           ARM_FLAG_MMU_TRAPS,                     \
435    N_("The MMU will trap on unaligned accesses") },                     \
436   {"no-alignment-traps",       -ARM_FLAG_MMU_TRAPS, "" },               \
437   {"short-load-bytes",          ARM_FLAG_MMU_TRAPS, "" },               \
438   {"no-short-load-bytes",      -ARM_FLAG_MMU_TRAPS, "" },               \
439   {"short-load-words",         -ARM_FLAG_MMU_TRAPS, "" },               \
440   {"no-short-load-words",       ARM_FLAG_MMU_TRAPS, "" },               \
441   {"soft-float",                ARM_FLAG_SOFT_FLOAT,                    \
442    N_("Use library calls to perform FP operations") },                  \
443   {"hard-float",               -ARM_FLAG_SOFT_FLOAT,                    \
444    N_("Use hardware floating point instructions") },                    \
445   {"big-endian",                ARM_FLAG_BIG_END,                       \
446    N_("Assume target CPU is configured as big endian") },               \
447   {"little-endian",            -ARM_FLAG_BIG_END,                       \
448    N_("Assume target CPU is configured as little endian") },            \
449   {"words-little-endian",       ARM_FLAG_LITTLE_WORDS,                  \
450    N_("Assume big endian bytes, little endian words") },                \
451   {"thumb-interwork",           ARM_FLAG_INTERWORK,                     \
452    N_("Support calls between Thumb and ARM instruction sets") },        \
453   {"no-thumb-interwork",       -ARM_FLAG_INTERWORK, "" },               \
454   {"abort-on-noreturn",         ARM_FLAG_ABORT_NORETURN,                \
455    N_("Generate a call to abort if a noreturn function returns")},      \
456   {"no-abort-on-noreturn",     -ARM_FLAG_ABORT_NORETURN, "" },          \
457   {"no-sched-prolog",           ARM_FLAG_NO_SCHED_PRO,                  \
458    N_("Do not move instructions into a function's prologue") },         \
459   {"sched-prolog",             -ARM_FLAG_NO_SCHED_PRO, "" },            \
460   {"single-pic-base",           ARM_FLAG_SINGLE_PIC_BASE,               \
461    N_("Do not load the PIC register in function prologues") },          \
462   {"no-single-pic-base",       -ARM_FLAG_SINGLE_PIC_BASE, "" },         \
463   {"long-calls",                ARM_FLAG_LONG_CALLS,                    \
464    N_("Generate call insns as indirect calls, if necessary") },         \
465   {"no-long-calls",            -ARM_FLAG_LONG_CALLS, "" },              \
466   {"thumb",                     ARM_FLAG_THUMB,                         \
467    N_("Compile for the Thumb not the ARM") },                           \
468   {"no-thumb",                 -ARM_FLAG_THUMB, "" },                   \
469   {"arm",                      -ARM_FLAG_THUMB, "" },                   \
470   {"tpcs-frame",                    THUMB_FLAG_BACKTRACE,               \
471    N_("Thumb: Generate (non-leaf) stack frames even if not needed") },     \
472   {"no-tpcs-frame",                -THUMB_FLAG_BACKTRACE, "" },            \
473   {"tpcs-leaf-frame",               THUMB_FLAG_LEAF_BACKTRACE,             \
474    N_("Thumb: Generate (leaf) stack frames even if not needed") },         \
475   {"no-tpcs-leaf-frame",           -THUMB_FLAG_LEAF_BACKTRACE, "" },       \
476   {"callee-super-interworking",     THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
477    N_("Thumb: Assume non-static functions may be called from ARM code") }, \
478   {"no-callee-super-interworking", -THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
479      "" },                                                                 \
480   {"caller-super-interworking",     THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
481    N_("Thumb: Assume function pointers may go to non-Thumb aware code") }, \
482   {"no-caller-super-interworking", -THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
483    "" },                                                                   \
484   SUBTARGET_SWITCHES                                                       \
485   {"",                          TARGET_DEFAULT, "" }                       \
486 }
487
488 #define TARGET_OPTIONS                                          \
489 {                                                               \
490   {"cpu=",  & arm_select[0].string,                             \
491    N_("Specify the name of the target CPU") },                  \
492   {"arch=", & arm_select[1].string,                             \
493    N_("Specify the name of the target architecture") },         \
494   {"tune=", & arm_select[2].string, "" },                       \
495   {"fpe=",  & target_fp_name, "" },                             \
496   {"fp=",   & target_fp_name,                                   \
497    N_("Specify the version of the floating point emulator") },  \
498   {"structure-size-boundary=", & structure_size_string,         \
499    N_("Specify the minimum bit alignment of structures") },     \
500   {"pic-register=", & arm_pic_register_string,                  \
501    N_("Specify the register to be used for PIC addressing") }   \
502 }
503
504 struct arm_cpu_select
505 {
506   const char *              string;
507   const char *              name;
508   const struct processors * processors;
509 };
510
511 /* This is a magic array.  If the user specifies a command line switch
512    which matches one of the entries in TARGET_OPTIONS then the corresponding
513    string pointer will be set to the value specified by the user.  */
514 extern struct arm_cpu_select arm_select[];
515
516 enum prog_mode_type
517 {
518   prog_mode26,
519   prog_mode32
520 };
521
522 /* Recast the program mode class to be the prog_mode attribute */
523 #define arm_prog_mode ((enum attr_prog_mode) arm_prgmode)
524
525 extern enum prog_mode_type arm_prgmode;
526
527 /* What sort of floating point unit do we have? Hardware or software.
528    If software, is it issue 2 or issue 3?  */
529 enum floating_point_type
530 {
531   FP_HARD,
532   FP_SOFT2,
533   FP_SOFT3
534 };
535
536 /* Recast the floating point class to be the floating point attribute.  */
537 #define arm_fpu_attr ((enum attr_fpu) arm_fpu)
538
539 /* What type of floating point to tune for */
540 extern enum floating_point_type arm_fpu;
541
542 /* What type of floating point instructions are available */
543 extern enum floating_point_type arm_fpu_arch;
544
545 /* Default floating point architecture.  Override in sub-target if
546    necessary.  */
547 #ifndef FP_DEFAULT
548 #define FP_DEFAULT FP_SOFT2
549 #endif
550
551 /* Nonzero if the processor has a fast multiply insn, and one that does
552    a 64-bit multiply of two 32-bit values.  */
553 extern int arm_fast_multiply;
554
555 /* Nonzero if this chip supports the ARM Architecture 4 extensions */
556 extern int arm_arch4;
557
558 /* Nonzero if this chip supports the ARM Architecture 5 extensions */
559 extern int arm_arch5;
560
561 /* Nonzero if this chip supports the ARM Architecture 5E extensions */
562 extern int arm_arch5e;
563
564 /* Nonzero if this chip can benefit from load scheduling.  */
565 extern int arm_ld_sched;
566
567 /* Nonzero if generating thumb code.  */
568 extern int thumb_code;
569
570 /* Nonzero if this chip is a StrongARM.  */
571 extern int arm_is_strong;
572
573 /* Nonzero if this chip is an XScale.  */
574 extern int arm_is_xscale;
575
576 /* Nonzero if this chip is an ARM6 or an ARM7.  */
577 extern int arm_is_6_or_7;
578
579 #ifndef TARGET_DEFAULT
580 #define TARGET_DEFAULT  (ARM_FLAG_APCS_FRAME)
581 #endif
582
583 /* The frame pointer register used in gcc has nothing to do with debugging;
584    that is controlled by the APCS-FRAME option.  */
585 #define CAN_DEBUG_WITHOUT_FP
586
587 #undef  TARGET_MEM_FUNCTIONS
588 #define TARGET_MEM_FUNCTIONS 1
589
590 #define OVERRIDE_OPTIONS  arm_override_options ()
591
592 /* Nonzero if PIC code requires explicit qualifiers to generate
593    PLT and GOT relocs rather than the assembler doing so implicitly.
594    Subtargets can override these if required.  */
595 #ifndef NEED_GOT_RELOC
596 #define NEED_GOT_RELOC  0
597 #endif
598 #ifndef NEED_PLT_RELOC
599 #define NEED_PLT_RELOC  0
600 #endif
601
602 /* Nonzero if we need to refer to the GOT with a PC-relative
603    offset.  In other words, generate
604
605    .word        _GLOBAL_OFFSET_TABLE_ - [. - (.Lxx + 8)]  
606
607    rather than
608
609    .word        _GLOBAL_OFFSET_TABLE_ - (.Lxx + 8)
610
611    The default is true, which matches NetBSD.  Subtargets can 
612    override this if required.  */
613 #ifndef GOT_PCREL
614 #define GOT_PCREL   1
615 #endif
616 \f
617 /* Target machine storage Layout.  */
618
619
620 /* Define this macro if it is advisable to hold scalars in registers
621    in a wider mode than that declared by the program.  In such cases,
622    the value is constrained to be within the bounds of the declared
623    type, but kept valid in the wider mode.  The signedness of the
624    extension may differ from that of the type.  */
625
626 /* It is far faster to zero extend chars than to sign extend them */
627
628 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
629   if (GET_MODE_CLASS (MODE) == MODE_INT         \
630       && GET_MODE_SIZE (MODE) < 4)              \
631     {                                           \
632       if (MODE == QImode)                       \
633         UNSIGNEDP = 1;                          \
634       else if (MODE == HImode)                  \
635         UNSIGNEDP = TARGET_MMU_TRAPS != 0;      \
636       (MODE) = SImode;                          \
637     }
638
639 /* Define this macro if the promotion described by `PROMOTE_MODE'
640    should also be done for outgoing function arguments.  */
641 /* This is required to ensure that push insns always push a word.  */
642 #define PROMOTE_FUNCTION_ARGS
643
644 /* For the ARM:
645    I think I have added all the code to make this work.  Unfortunately,
646    early releases of the floating point emulation code on RISCiX used a
647    different format for extended precision numbers.  On my RISCiX box there
648    is a bug somewhere which causes the machine to lock up when running enquire
649    with long doubles.  There is the additional aspect that Norcroft C
650    treats long doubles as doubles and we ought to remain compatible.
651    Perhaps someone with an FPA coprocessor and not running RISCiX would like
652    to try this someday. */
653 /* #define LONG_DOUBLE_TYPE_SIZE 96 */
654
655 /* Disable XFmode patterns in md file */
656 #define ENABLE_XF_PATTERNS 0
657
658 /* Define this if most significant bit is lowest numbered
659    in instructions that operate on numbered bit-fields.  */
660 #define BITS_BIG_ENDIAN  0
661
662 /* Define this if most significant byte of a word is the lowest numbered.  
663    Most ARM processors are run in little endian mode, so that is the default.
664    If you want to have it run-time selectable, change the definition in a
665    cover file to be TARGET_BIG_ENDIAN.  */
666 #define BYTES_BIG_ENDIAN  (TARGET_BIG_END != 0)
667
668 /* Define this if most significant word of a multiword number is the lowest
669    numbered.
670    This is always false, even when in big-endian mode.  */
671 #define WORDS_BIG_ENDIAN  (BYTES_BIG_ENDIAN && ! TARGET_LITTLE_WORDS)
672
673 /* LIBGCC2_WORDS_BIG_ENDIAN has to be a constant, so we define this based
674    on processor pre-defineds when compiling libgcc2.c.  */
675 #if defined(__ARMEB__) && !defined(__ARMWEL__)
676 #define LIBGCC2_WORDS_BIG_ENDIAN 1
677 #else
678 #define LIBGCC2_WORDS_BIG_ENDIAN 0
679 #endif
680
681 /* Define this if most significant word of doubles is the lowest numbered.
682    The rules are different based on whether or not we use FPA-format or
683    VFP-format doubles.  */
684 #define FLOAT_WORDS_BIG_ENDIAN (arm_float_words_big_endian ())
685
686 #define UNITS_PER_WORD  4
687
688 #define PARM_BOUNDARY   32
689
690 #define STACK_BOUNDARY  32
691
692 #define FUNCTION_BOUNDARY  32
693
694 /* The lowest bit is used to indicate Thumb-mode functions, so the
695    vbit must go into the delta field of pointers to member
696    functions.  */
697 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_delta
698
699 #define EMPTY_FIELD_BOUNDARY  32
700
701 #define BIGGEST_ALIGNMENT  32
702
703 /* Make strings word-aligned so strcpy from constants will be faster.  */
704 #define CONSTANT_ALIGNMENT_FACTOR (TARGET_THUMB || ! arm_is_xscale ? 1 : 2)
705     
706 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                          \
707   ((TREE_CODE (EXP) == STRING_CST                               \
708     && (ALIGN) < BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR)     \
709    ? BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR : (ALIGN))
710
711 /* Setting STRUCTURE_SIZE_BOUNDARY to 32 produces more efficient code, but the
712    value set in previous versions of this toolchain was 8, which produces more
713    compact structures.  The command line option -mstructure_size_boundary=<n>
714    can be used to change this value.  For compatibility with the ARM SDK
715    however the value should be left at 32.  ARM SDT Reference Manual (ARM DUI
716    0020D) page 2-20 says "Structures are aligned on word boundaries".  */
717 #define STRUCTURE_SIZE_BOUNDARY arm_structure_size_boundary
718 extern int arm_structure_size_boundary;
719
720 /* This is the value used to initialize arm_structure_size_boundary.  If a
721    particular arm target wants to change the default value it should change
722    the definition of this macro, not STRUCTRUE_SIZE_BOUNDARY.  See netbsd.h
723    for an example of this.  */
724 #ifndef DEFAULT_STRUCTURE_SIZE_BOUNDARY
725 #define DEFAULT_STRUCTURE_SIZE_BOUNDARY 32
726 #endif
727
728 /* Used when parsing command line option -mstructure_size_boundary.  */
729 extern const char * structure_size_string;
730
731 /* Nonzero if move instructions will actually fail to work
732    when given unaligned data.  */
733 #define STRICT_ALIGNMENT 1
734 \f
735 /* Standard register usage.  */
736
737 /* Register allocation in ARM Procedure Call Standard (as used on RISCiX):
738    (S - saved over call).
739
740         r0         *    argument word/integer result
741         r1-r3           argument word
742
743         r4-r8        S  register variable
744         r9           S  (rfp) register variable (real frame pointer)
745         
746         r10        F S  (sl) stack limit (used by -mapcs-stack-check)
747         r11        F S  (fp) argument pointer
748         r12             (ip) temp workspace
749         r13        F S  (sp) lower end of current stack frame
750         r14             (lr) link address/workspace
751         r15        F    (pc) program counter
752
753         f0              floating point result
754         f1-f3           floating point scratch
755
756         f4-f7        S  floating point variable
757
758         cc              This is NOT a real register, but is used internally
759                         to represent things that use or set the condition
760                         codes.
761         sfp             This isn't either.  It is used during rtl generation
762                         since the offset between the frame pointer and the
763                         auto's isn't known until after register allocation.
764         afp             Nor this, we only need this because of non-local
765                         goto.  Without it fp appears to be used and the
766                         elimination code won't get rid of sfp.  It tracks
767                         fp exactly at all times.
768
769    *: See CONDITIONAL_REGISTER_USAGE  */
770
771 /* The stack backtrace structure is as follows:
772   fp points to here:  |  save code pointer  |      [fp]
773                       |  return link value  |      [fp, #-4]
774                       |  return sp value    |      [fp, #-8]
775                       |  return fp value    |      [fp, #-12]
776                      [|  saved r10 value    |]
777                      [|  saved r9 value     |]
778                      [|  saved r8 value     |]
779                      [|  saved r7 value     |]
780                      [|  saved r6 value     |]
781                      [|  saved r5 value     |]
782                      [|  saved r4 value     |]
783                      [|  saved r3 value     |]
784                      [|  saved r2 value     |]
785                      [|  saved r1 value     |]
786                      [|  saved r0 value     |]
787                      [|  saved f7 value     |]     three words
788                      [|  saved f6 value     |]     three words
789                      [|  saved f5 value     |]     three words
790                      [|  saved f4 value     |]     three words
791   r0-r3 are not normally saved in a C function.  */
792
793 /* 1 for registers that have pervasive standard uses
794    and are not available for the register allocator.  */
795 #define FIXED_REGISTERS  \
796 {                        \
797   0,0,0,0,0,0,0,0,       \
798   0,0,0,0,0,1,0,1,       \
799   0,0,0,0,0,0,0,0,       \
800   1,1,1                  \
801 }
802
803 /* 1 for registers not available across function calls.
804    These must include the FIXED_REGISTERS and also any
805    registers that can be used without being saved.
806    The latter must include the registers where values are returned
807    and the register where structure-value addresses are passed.
808    Aside from that, you can include as many other registers as you like.
809    The CC is not preserved over function calls on the ARM 6, so it is 
810    easier to assume this for all.  SFP is preserved, since FP is. */
811 #define CALL_USED_REGISTERS  \
812 {                            \
813   1,1,1,1,0,0,0,0,           \
814   0,0,0,0,1,1,1,1,           \
815   1,1,1,1,0,0,0,0,           \
816   1,1,1                      \
817 }
818
819 #ifndef SUBTARGET_CONDITIONAL_REGISTER_USAGE
820 #define SUBTARGET_CONDITIONAL_REGISTER_USAGE
821 #endif
822
823 #define CONDITIONAL_REGISTER_USAGE                              \
824 {                                                               \
825   int regno;                                                    \
826                                                                 \
827   if (TARGET_SOFT_FLOAT || TARGET_THUMB)                        \
828     {                                                           \
829       for (regno = FIRST_ARM_FP_REGNUM;                         \
830            regno <= LAST_ARM_FP_REGNUM; ++regno)                \
831         fixed_regs[regno] = call_used_regs[regno] = 1;          \
832     }                                                           \
833   if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)                \
834     {                                                           \
835       fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                  \
836       call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;              \
837     }                                                           \
838   else if (TARGET_APCS_STACK)                                   \
839     {                                                           \
840       fixed_regs[10]     = 1;                                   \
841       call_used_regs[10] = 1;                                   \
842     }                                                           \
843   if (TARGET_APCS_FRAME)                                        \
844     {                                                           \
845       fixed_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;            \
846       call_used_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;        \
847     }                                                           \
848   SUBTARGET_CONDITIONAL_REGISTER_USAGE                          \
849 }
850     
851 /* These are a couple of extensions to the formats accecpted
852    by asm_fprintf:
853      %@ prints out ASM_COMMENT_START
854      %r prints out REGISTER_PREFIX reg_names[arg]  */
855 #define ASM_FPRINTF_EXTENSIONS(FILE, ARGS, P)           \
856   case '@':                                             \
857     fputs (ASM_COMMENT_START, FILE);                    \
858     break;                                              \
859                                                         \
860   case 'r':                                             \
861     fputs (REGISTER_PREFIX, FILE);                      \
862     fputs (reg_names [va_arg (ARGS, int)], FILE);       \
863     break;
864
865 /* Round X up to the nearest word.  */
866 #define ROUND_UP(X) (((X) + 3) & ~3)
867
868 /* Convert fron bytes to ints.  */
869 #define ARM_NUM_INTS(X) (((X) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
870
871 /* The number of (integer) registers required to hold a quantity of type MODE.  */
872 #define ARM_NUM_REGS(MODE)                              \
873   ARM_NUM_INTS (GET_MODE_SIZE (MODE))
874
875 /* The number of (integer) registers required to hold a quantity of TYPE MODE.  */
876 #define ARM_NUM_REGS2(MODE, TYPE)                   \
877   ARM_NUM_INTS ((MODE) == BLKmode ?             \
878   int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))
879
880 /* The number of (integer) argument register available.  */
881 #define NUM_ARG_REGS            4
882
883 /* Return the regiser number of the N'th (integer) argument.  */
884 #define ARG_REGISTER(N)         (N - 1)
885
886 #if 0 /* FIXME: The ARM backend has special code to handle structure
887          returns, and will reserve its own hidden first argument.  So
888          if this macro is enabled a *second* hidden argument will be
889          reserved, which will break binary compatibility with old
890          toolchains and also thunk handling.  One day this should be
891          fixed.  */
892 /* RTX for structure returns.  NULL means use a hidden first argument.  */
893 #define STRUCT_VALUE            0
894 #else
895 /* Register in which address to store a structure value
896    is passed to a function.  */
897 #define STRUCT_VALUE_REGNUM     ARG_REGISTER (1)
898 #endif
899
900 /* Specify the registers used for certain standard purposes.
901    The values of these macros are register numbers.  */
902
903 /* The number of the last argument register.  */
904 #define LAST_ARG_REGNUM         ARG_REGISTER (NUM_ARG_REGS)
905
906 /* The number of the last "lo" register (thumb).  */
907 #define LAST_LO_REGNUM          7
908
909 /* The register that holds the return address in exception handlers.  */
910 #define EXCEPTION_LR_REGNUM     2
911
912 /* The native (Norcroft) Pascal compiler for the ARM passes the static chain
913    as an invisible last argument (possible since varargs don't exist in
914    Pascal), so the following is not true.  */
915 #define STATIC_CHAIN_REGNUM     (TARGET_ARM ? 12 : 9)
916
917 /* Define this to be where the real frame pointer is if it is not possible to
918    work out the offset between the frame pointer and the automatic variables
919    until after register allocation has taken place.  FRAME_POINTER_REGNUM
920    should point to a special register that we will make sure is eliminated.
921
922    For the Thumb we have another problem.  The TPCS defines the frame pointer
923    as r11, and GCC belives that it is always possible to use the frame pointer
924    as base register for addressing purposes.  (See comments in
925    find_reloads_address()).  But - the Thumb does not allow high registers,
926    including r11, to be used as base address registers.  Hence our problem.
927
928    The solution used here, and in the old thumb port is to use r7 instead of
929    r11 as the hard frame pointer and to have special code to generate
930    backtrace structures on the stack (if required to do so via a command line
931    option) using r11.  This is the only 'user visable' use of r11 as a frame
932    pointer.  */
933 #define ARM_HARD_FRAME_POINTER_REGNUM   11
934 #define THUMB_HARD_FRAME_POINTER_REGNUM  7
935
936 #define HARD_FRAME_POINTER_REGNUM               \
937   (TARGET_ARM                                   \
938    ? ARM_HARD_FRAME_POINTER_REGNUM              \
939    : THUMB_HARD_FRAME_POINTER_REGNUM)
940
941 #define FP_REGNUM                       HARD_FRAME_POINTER_REGNUM
942
943 /* Register to use for pushing function arguments.  */
944 #define STACK_POINTER_REGNUM    SP_REGNUM
945
946 /* ARM floating pointer registers.  */
947 #define FIRST_ARM_FP_REGNUM     16
948 #define LAST_ARM_FP_REGNUM      23
949
950 /* Base register for access to local variables of the function.  */
951 #define FRAME_POINTER_REGNUM    25
952
953 /* Base register for access to arguments of the function.  */
954 #define ARG_POINTER_REGNUM      26
955
956 /* The number of hard registers is 16 ARM + 8 FPU + 1 CC + 1 SFP.  */
957 #define FIRST_PSEUDO_REGISTER   27
958
959 /* Value should be nonzero if functions must have frame pointers.
960    Zero means the frame pointer need not be set up (and parms may be accessed
961    via the stack pointer) in functions that seem suitable.  
962    If we have to have a frame pointer we might as well make use of it.
963    APCS says that the frame pointer does not need to be pushed in leaf
964    functions, or simple tail call functions.  */
965 #define FRAME_POINTER_REQUIRED                                  \
966   (current_function_has_nonlocal_label                          \
967    || (TARGET_ARM && TARGET_APCS_FRAME && ! leaf_function_p ()))
968
969 /* Return number of consecutive hard regs needed starting at reg REGNO
970    to hold something of mode MODE.
971    This is ordinarily the length in words of a value of mode MODE
972    but can be less for certain modes in special long registers.
973
974    On the ARM regs are UNITS_PER_WORD bits wide; FPU regs can hold any FP
975    mode.  */
976 #define HARD_REGNO_NREGS(REGNO, MODE)   \
977   ((TARGET_ARM                          \
978     && REGNO >= FIRST_ARM_FP_REGNUM     \
979     && REGNO != FRAME_POINTER_REGNUM    \
980     && REGNO != ARG_POINTER_REGNUM)     \
981    ? 1 : ARM_NUM_REGS (MODE))
982
983 /* Return true if REGNO is suitable for holding a quantity of type MODE.  */
984 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
985   arm_hard_regno_mode_ok ((REGNO), (MODE))
986
987 /* Value is 1 if it is a good idea to tie two pseudo registers
988    when one has mode MODE1 and one has mode MODE2.
989    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
990    for any hard reg, then this must be 0 for correct output.  */
991 #define MODES_TIEABLE_P(MODE1, MODE2)  \
992   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
993
994 /* The order in which register should be allocated.  It is good to use ip
995    since no saving is required (though calls clobber it) and it never contains
996    function parameters.  It is quite good to use lr since other calls may
997    clobber it anyway.  Allocate r0 through r3 in reverse order since r3 is 
998    least likely to contain a function parameter; in addition results are
999    returned in r0.  */
1000 #define REG_ALLOC_ORDER             \
1001 {                                   \
1002      3,  2,  1,  0, 12, 14,  4,  5, \
1003      6,  7,  8, 10,  9, 11, 13, 15, \
1004     16, 17, 18, 19, 20, 21, 22, 23, \
1005     24, 25, 26                      \
1006 }
1007
1008 /* Interrupt functions can only use registers that have already been
1009    saved by the prologue, even if they would normally be
1010    call-clobbered.  */
1011 #define HARD_REGNO_RENAME_OK(SRC, DST)                                  \
1012         (! IS_INTERRUPT (cfun->machine->func_type) ||                   \
1013                 regs_ever_live[DST])
1014 \f
1015 /* Register and constant classes.  */
1016
1017 /* Register classes: used to be simple, just all ARM regs or all FPU regs
1018    Now that the Thumb is involved it has become more complicated.  */
1019 enum reg_class
1020 {
1021   NO_REGS,
1022   FPU_REGS,
1023   LO_REGS,
1024   STACK_REG,
1025   BASE_REGS,
1026   HI_REGS,
1027   CC_REG,
1028   GENERAL_REGS,
1029   ALL_REGS,
1030   LIM_REG_CLASSES
1031 };
1032
1033 #define N_REG_CLASSES  (int) LIM_REG_CLASSES
1034
1035 /* Give names of register classes as strings for dump file.   */
1036 #define REG_CLASS_NAMES  \
1037 {                       \
1038   "NO_REGS",            \
1039   "FPU_REGS",           \
1040   "LO_REGS",            \
1041   "STACK_REG",          \
1042   "BASE_REGS",          \
1043   "HI_REGS",            \
1044   "CC_REG",             \
1045   "GENERAL_REGS",       \
1046   "ALL_REGS",           \
1047 }
1048
1049 /* Define which registers fit in which classes.
1050    This is an initializer for a vector of HARD_REG_SET
1051    of length N_REG_CLASSES.  */
1052 #define REG_CLASS_CONTENTS              \
1053 {                                       \
1054   { 0x0000000 }, /* NO_REGS  */         \
1055   { 0x0FF0000 }, /* FPU_REGS */         \
1056   { 0x00000FF }, /* LO_REGS */          \
1057   { 0x0002000 }, /* STACK_REG */        \
1058   { 0x00020FF }, /* BASE_REGS */        \
1059   { 0x000FF00 }, /* HI_REGS */          \
1060   { 0x1000000 }, /* CC_REG */           \
1061   { 0x200FFFF }, /* GENERAL_REGS */     \
1062   { 0x2FFFFFF }  /* ALL_REGS */         \
1063 }
1064
1065 /* The same information, inverted:
1066    Return the class number of the smallest class containing
1067    reg number REGNO.  This could be a conditional expression
1068    or could index an array.  */
1069 #define REGNO_REG_CLASS(REGNO)  arm_regno_class (REGNO)
1070
1071 /* The class value for index registers, and the one for base regs.  */
1072 #define INDEX_REG_CLASS  (TARGET_THUMB ? LO_REGS : GENERAL_REGS)
1073 #define BASE_REG_CLASS   (TARGET_THUMB ? LO_REGS : GENERAL_REGS)
1074
1075 /* For the Thumb the high registers cannot be used as base registers
1076    when addressing quanitities in QI or HI mode; if we don't know the
1077    mode, then we must be conservative.  After reload we must also be
1078    conservative, since we can't support SP+reg addressing, and we
1079    can't fix up any bad substitutions.  */
1080 #define MODE_BASE_REG_CLASS(MODE)                                       \
1081     (TARGET_ARM ? GENERAL_REGS :                                        \
1082      (((MODE) == SImode && !reload_completed) ? BASE_REGS : LO_REGS))
1083
1084 /* When SMALL_REGISTER_CLASSES is nonzero, the compiler allows
1085    registers explicitly used in the rtl to be used as spill registers
1086    but prevents the compiler from extending the lifetime of these
1087    registers. */
1088 #define SMALL_REGISTER_CLASSES   TARGET_THUMB
1089
1090 /* Get reg_class from a letter such as appears in the machine description.
1091    We only need constraint `f' for FPU_REGS (`r' == GENERAL_REGS) for the
1092    ARM, but several more letters for the Thumb.  */
1093 #define REG_CLASS_FROM_LETTER(C)        \
1094   (  (C) == 'f' ? FPU_REGS              \
1095    : (C) == 'l' ? (TARGET_ARM ? GENERAL_REGS : LO_REGS) \
1096    : TARGET_ARM ? NO_REGS               \
1097    : (C) == 'h' ? HI_REGS               \
1098    : (C) == 'b' ? BASE_REGS             \
1099    : (C) == 'k' ? STACK_REG             \
1100    : (C) == 'c' ? CC_REG                \
1101    : NO_REGS)
1102
1103 /* The letters I, J, K, L and M in a register constraint string
1104    can be used to stand for particular ranges of immediate operands.
1105    This macro defines what the ranges are.
1106    C is the letter, and VALUE is a constant value.
1107    Return 1 if VALUE is in the range specified by C.
1108         I: immediate arithmetic operand (i.e. 8 bits shifted as required).
1109         J: valid indexing constants.  
1110         K: ~value ok in rhs argument of data operand.
1111         L: -value ok in rhs argument of data operand. 
1112         M: 0..32, or a power of 2  (for shifts, or mult done by shift).  */
1113 #define CONST_OK_FOR_ARM_LETTER(VALUE, C)               \
1114   ((C) == 'I' ? const_ok_for_arm (VALUE) :              \
1115    (C) == 'J' ? ((VALUE) < 4096 && (VALUE) > -4096) :   \
1116    (C) == 'K' ? (const_ok_for_arm (~(VALUE))) :         \
1117    (C) == 'L' ? (const_ok_for_arm (-(VALUE))) :         \
1118    (C) == 'M' ? (((VALUE >= 0 && VALUE <= 32))          \
1119                  || (((VALUE) & ((VALUE) - 1)) == 0))   \
1120    : 0)
1121
1122 #define CONST_OK_FOR_THUMB_LETTER(VAL, C)               \
1123   ((C) == 'I' ? (unsigned HOST_WIDE_INT) (VAL) < 256 :  \
1124    (C) == 'J' ? (VAL) > -256 && (VAL) < 0 :             \
1125    (C) == 'K' ? thumb_shiftable_const (VAL) :           \
1126    (C) == 'L' ? (VAL) > -8 && (VAL) < 8 :               \
1127    (C) == 'M' ? ((unsigned HOST_WIDE_INT) (VAL) < 1024  \
1128                    && ((VAL) & 3) == 0) :               \
1129    (C) == 'N' ? ((unsigned HOST_WIDE_INT) (VAL) < 32) : \
1130    (C) == 'O' ? ((VAL) >= -508 && (VAL) <= 508)         \
1131    : 0)
1132
1133 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1134   (TARGET_ARM ?                                                         \
1135    CONST_OK_FOR_ARM_LETTER (VALUE, C) : CONST_OK_FOR_THUMB_LETTER (VALUE, C))
1136      
1137 /* Constant letter 'G' for the FPU immediate constants. 
1138    'H' means the same constant negated.  */
1139 #define CONST_DOUBLE_OK_FOR_ARM_LETTER(X, C)                    \
1140     ((C) == 'G' ? const_double_rtx_ok_for_fpu (X) :             \
1141      (C) == 'H' ? neg_const_double_rtx_ok_for_fpu (X) : 0)
1142
1143 #define CONST_DOUBLE_OK_FOR_LETTER_P(X, C)                      \
1144   (TARGET_ARM ?                                                 \
1145    CONST_DOUBLE_OK_FOR_ARM_LETTER (X, C) : 0)
1146
1147 /* For the ARM, `Q' means that this is a memory operand that is just
1148    an offset from a register.  
1149    `S' means any symbol that has the SYMBOL_REF_FLAG set or a CONSTANT_POOL
1150    address.  This means that the symbol is in the text segment and can be
1151    accessed without using a load. */
1152
1153 #define EXTRA_CONSTRAINT_ARM(OP, C)                                         \
1154   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG :    \
1155    (C) == 'R' ? (GET_CODE (OP) == MEM                                       \
1156                  && GET_CODE (XEXP (OP, 0)) == SYMBOL_REF                   \
1157                  && CONSTANT_POOL_ADDRESS_P (XEXP (OP, 0))) :               \
1158    (C) == 'S' ? (optimize > 0 && CONSTANT_ADDRESS_P (OP))                   \
1159    : 0)
1160
1161 #define EXTRA_CONSTRAINT_THUMB(X, C)                                    \
1162   ((C) == 'Q' ? (GET_CODE (X) == MEM                                    \
1163                  && GET_CODE (XEXP (X, 0)) == LABEL_REF) : 0)
1164
1165 #define EXTRA_CONSTRAINT(X, C)                                          \
1166   (TARGET_ARM ?                                                         \
1167    EXTRA_CONSTRAINT_ARM (X, C) : EXTRA_CONSTRAINT_THUMB (X, C))
1168
1169 /* Given an rtx X being reloaded into a reg required to be
1170    in class CLASS, return the class of reg to actually use.
1171    In general this is just CLASS, but for the Thumb we prefer
1172    a LO_REGS class or a subset.  */
1173 #define PREFERRED_RELOAD_CLASS(X, CLASS)        \
1174   (TARGET_ARM ? (CLASS) :                       \
1175    ((CLASS) == BASE_REGS ? (CLASS) : LO_REGS))
1176
1177 /* Must leave BASE_REGS reloads alone */
1178 #define THUMB_SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)              \
1179   ((CLASS) != LO_REGS && (CLASS) != BASE_REGS                           \
1180    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1181        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1182        : NO_REGS))                                                      \
1183    : NO_REGS)
1184
1185 #define THUMB_SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)             \
1186   ((CLASS) != LO_REGS                                                   \
1187    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1188        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1189        : NO_REGS))                                                      \
1190    : NO_REGS)
1191
1192 /* Return the register class of a scratch register needed to copy IN into
1193    or out of a register in CLASS in MODE.  If it can be done directly,
1194    NO_REGS is returned.  */
1195 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)           \
1196   (TARGET_ARM ?                                                 \
1197    (((MODE) == HImode && ! arm_arch4 && true_regnum (X) == -1)  \
1198     ? GENERAL_REGS : NO_REGS)                                   \
1199    : THUMB_SECONDARY_OUTPUT_RELOAD_CLASS (CLASS, MODE, X))
1200    
1201 /* If we need to load shorts byte-at-a-time, then we need a scratch. */
1202 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)            \
1203   (TARGET_ARM ?                                                 \
1204    (((MODE) == HImode && ! arm_arch4 && TARGET_MMU_TRAPS        \
1205      && (GET_CODE (X) == MEM                                    \
1206          || ((GET_CODE (X) == REG || GET_CODE (X) == SUBREG)    \
1207              && true_regnum (X) == -1)))                        \
1208     ? GENERAL_REGS : NO_REGS)                                   \
1209    : THUMB_SECONDARY_INPUT_RELOAD_CLASS (CLASS, MODE, X))
1210
1211 /* Try a machine-dependent way of reloading an illegitimate address
1212    operand.  If we find one, push the reload and jump to WIN.  This
1213    macro is used in only one place: `find_reloads_address' in reload.c.
1214
1215    For the ARM, we wish to handle large displacements off a base
1216    register by splitting the addend across a MOV and the mem insn.
1217    This can cut the number of reloads needed.  */
1218 #define ARM_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND, WIN)      \
1219   do                                                                       \
1220     {                                                                      \
1221       if (GET_CODE (X) == PLUS                                             \
1222           && GET_CODE (XEXP (X, 0)) == REG                                 \
1223           && REGNO (XEXP (X, 0)) < FIRST_PSEUDO_REGISTER                   \
1224           && REG_MODE_OK_FOR_BASE_P (XEXP (X, 0), MODE)                    \
1225           && GET_CODE (XEXP (X, 1)) == CONST_INT)                          \
1226         {                                                                  \
1227           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                        \
1228           HOST_WIDE_INT low, high;                                         \
1229                                                                            \
1230           if (MODE == DImode || (TARGET_SOFT_FLOAT && MODE == DFmode))     \
1231             low = ((val & 0xf) ^ 0x8) - 0x8;                               \
1232           else if (MODE == SImode                                          \
1233                    || (MODE == SFmode && TARGET_SOFT_FLOAT)                \
1234                    || ((MODE == HImode || MODE == QImode) && ! arm_arch4)) \
1235             /* Need to be careful, -4096 is not a valid offset.  */        \
1236             low = val >= 0 ? (val & 0xfff) : -((-val) & 0xfff);            \
1237           else if ((MODE == HImode || MODE == QImode) && arm_arch4)        \
1238             /* Need to be careful, -256 is not a valid offset.  */         \
1239             low = val >= 0 ? (val & 0xff) : -((-val) & 0xff);              \
1240           else if (GET_MODE_CLASS (MODE) == MODE_FLOAT                     \
1241                    && TARGET_HARD_FLOAT)                                   \
1242             /* Need to be careful, -1024 is not a valid offset.  */        \
1243             low = val >= 0 ? (val & 0x3ff) : -((-val) & 0x3ff);            \
1244           else                                                             \
1245             break;                                                         \
1246                                                                            \
1247           high = ((((val - low) & (unsigned HOST_WIDE_INT) 0xffffffff)     \
1248                    ^ (unsigned HOST_WIDE_INT) 0x80000000)                  \
1249                   - (unsigned HOST_WIDE_INT) 0x80000000);                  \
1250           /* Check for overflow or zero */                                 \
1251           if (low == 0 || high == 0 || (high + low != val))                \
1252             break;                                                         \
1253                                                                            \
1254           /* Reload the high part into a base reg; leave the low part      \
1255              in the mem.  */                                               \
1256           X = gen_rtx_PLUS (GET_MODE (X),                                  \
1257                             gen_rtx_PLUS (GET_MODE (X), XEXP (X, 0),       \
1258                                           GEN_INT (high)),                 \
1259                             GEN_INT (low));                                \
1260           push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,          \
1261                        MODE_BASE_REG_CLASS (MODE), GET_MODE (X),           \
1262                        VOIDmode, 0, 0, OPNUM, TYPE);                       \
1263           goto WIN;                                                        \
1264         }                                                                  \
1265     }                                                                      \
1266   while (0)
1267
1268 /* ??? If an HImode FP+large_offset address is converted to an HImode
1269    SP+large_offset address, then reload won't know how to fix it.  It sees
1270    only that SP isn't valid for HImode, and so reloads the SP into an index
1271    register, but the resulting address is still invalid because the offset
1272    is too big.  We fix it here instead by reloading the entire address.  */
1273 /* We could probably achieve better results by defining PROMOTE_MODE to help
1274    cope with the variances between the Thumb's signed and unsigned byte and
1275    halfword load instructions.  */
1276 #define THUMB_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)  \
1277 {                                                                       \
1278   if (GET_CODE (X) == PLUS                                              \
1279       && GET_MODE_SIZE (MODE) < 4                                       \
1280       && GET_CODE (XEXP (X, 0)) == REG                                  \
1281       && XEXP (X, 0) == stack_pointer_rtx                               \
1282       && GET_CODE (XEXP (X, 1)) == CONST_INT                            \
1283       && ! THUMB_LEGITIMATE_OFFSET (MODE, INTVAL (XEXP (X, 1))))        \
1284     {                                                                   \
1285       rtx orig_X = X;                                                   \
1286       X = copy_rtx (X);                                                 \
1287       push_reload (orig_X, NULL_RTX, &X, NULL,                          \
1288                    MODE_BASE_REG_CLASS (MODE),                          \
1289                    Pmode, VOIDmode, 0, 0, OPNUM, TYPE);                 \
1290       goto WIN;                                                         \
1291     }                                                                   \
1292 }
1293
1294 #define LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)   \
1295   if (TARGET_ARM)                                                          \
1296     ARM_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN); \
1297   else                                                                     \
1298     THUMB_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)
1299   
1300 /* Return the maximum number of consecutive registers
1301    needed to represent mode MODE in a register of class CLASS.
1302    ARM regs are UNITS_PER_WORD bits while FPU regs can hold any FP mode */
1303 #define CLASS_MAX_NREGS(CLASS, MODE)  \
1304   ((CLASS) == FPU_REGS ? 1 : ARM_NUM_REGS (MODE))
1305
1306 /* Moves between FPU_REGS and GENERAL_REGS are two memory insns.  */
1307 #define REGISTER_MOVE_COST(MODE, FROM, TO)              \
1308   (TARGET_ARM ?                                         \
1309    ((FROM) == FPU_REGS && (TO) != FPU_REGS ? 20 :       \
1310     (FROM) != FPU_REGS && (TO) == FPU_REGS ? 20 : 2)    \
1311    :                                                    \
1312    ((FROM) == HI_REGS || (TO) == HI_REGS) ? 4 : 2)
1313 \f
1314 /* Stack layout; function entry, exit and calling.  */
1315
1316 /* Define this if pushing a word on the stack
1317    makes the stack pointer a smaller address.  */
1318 #define STACK_GROWS_DOWNWARD  1
1319
1320 /* Define this if the nominal address of the stack frame
1321    is at the high-address end of the local variables;
1322    that is, each additional local variable allocated
1323    goes at a more negative offset in the frame.  */
1324 #define FRAME_GROWS_DOWNWARD 1
1325
1326 /* Offset within stack frame to start allocating local variables at.
1327    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1328    first local allocated.  Otherwise, it is the offset to the BEGINNING
1329    of the first local allocated.  */
1330 #define STARTING_FRAME_OFFSET  0
1331
1332 /* If we generate an insn to push BYTES bytes,
1333    this says how many the stack pointer really advances by.  */
1334 /* The push insns do not do this rounding implicitly.
1335    So don't define this. */
1336 /* #define PUSH_ROUNDING(NPUSHED)  ROUND_UP (NPUSHED) */
1337
1338 /* Define this if the maximum size of all the outgoing args is to be
1339    accumulated and pushed during the prologue.  The amount can be
1340    found in the variable current_function_outgoing_args_size.  */
1341 #define ACCUMULATE_OUTGOING_ARGS 1
1342
1343 /* Offset of first parameter from the argument pointer register value.  */
1344 #define FIRST_PARM_OFFSET(FNDECL)  (TARGET_ARM ? 4 : 0)
1345
1346 /* Value is the number of byte of arguments automatically
1347    popped when returning from a subroutine call.
1348    FUNDECL is the declaration node of the function (as a tree),
1349    FUNTYPE is the data type of the function (as a tree),
1350    or for a library call it is an identifier node for the subroutine name.
1351    SIZE is the number of bytes of arguments passed on the stack.
1352
1353    On the ARM, the caller does not pop any of its arguments that were passed
1354    on the stack.  */
1355 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE)  0
1356
1357 /* Define how to find the value returned by a library function
1358    assuming the value has mode MODE.  */
1359 #define LIBCALL_VALUE(MODE)  \
1360   (TARGET_ARM && TARGET_HARD_FLOAT && GET_MODE_CLASS (MODE) == MODE_FLOAT \
1361    ? gen_rtx_REG (MODE, FIRST_ARM_FP_REGNUM) \
1362    : gen_rtx_REG (MODE, ARG_REGISTER (1)))
1363
1364 /* Define how to find the value returned by a function.
1365    VALTYPE is the data type of the value (as a tree).
1366    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1367    otherwise, FUNC is 0.  */
1368 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1369   LIBCALL_VALUE (TYPE_MODE (VALTYPE))
1370
1371 /* 1 if N is a possible register number for a function value.
1372    On the ARM, only r0 and f0 can return results.  */
1373 #define FUNCTION_VALUE_REGNO_P(REGNO)  \
1374   ((REGNO) == ARG_REGISTER (1) \
1375    || (TARGET_ARM && ((REGNO) == FIRST_ARM_FP_REGNUM) && TARGET_HARD_FLOAT))
1376
1377 /* How large values are returned */
1378 /* A C expression which can inhibit the returning of certain function values
1379    in registers, based on the type of value. */
1380 #define RETURN_IN_MEMORY(TYPE) arm_return_in_memory (TYPE)
1381
1382 /* Define DEFAULT_PCC_STRUCT_RETURN to 1 if all structure and union return
1383    values must be in memory.  On the ARM, they need only do so if larger
1384    than a word, or if they contain elements offset from zero in the struct. */
1385 #define DEFAULT_PCC_STRUCT_RETURN 0
1386
1387 /* Flags for the call/call_value rtl operations set up by function_arg.  */
1388 #define CALL_NORMAL             0x00000000      /* No special processing.  */
1389 #define CALL_LONG               0x00000001      /* Always call indirect.  */
1390 #define CALL_SHORT              0x00000002      /* Never call indirect.  */
1391
1392 /* These bits describe the different types of function supported
1393    by the ARM backend.  They are exclusive.  ie a function cannot be both a
1394    normal function and an interworked function, for example.  Knowing the
1395    type of a function is important for determining its prologue and
1396    epilogue sequences.
1397    Note value 7 is currently unassigned.  Also note that the interrupt
1398    function types all have bit 2 set, so that they can be tested for easily.
1399    Note that 0 is deliberately chosen for ARM_FT_UNKNOWN so that when the
1400    machine_function structure is initialized (to zero) func_type will
1401    default to unknown.  This will force the first use of arm_current_func_type
1402    to call arm_compute_func_type.  */
1403 #define ARM_FT_UNKNOWN           0 /* Type has not yet been determined.  */
1404 #define ARM_FT_NORMAL            1 /* Your normal, straightforward function.  */
1405 #define ARM_FT_INTERWORKED       2 /* A function that supports interworking.  */
1406 #define ARM_FT_EXCEPTION_HANDLER 3 /* A C++ exception handler.  */
1407 #define ARM_FT_ISR               4 /* An interrupt service routine.  */
1408 #define ARM_FT_FIQ               5 /* A fast interrupt service routine.  */
1409 #define ARM_FT_EXCEPTION         6 /* An ARM exception handler (subcase of ISR).  */
1410
1411 #define ARM_FT_TYPE_MASK        ((1 << 3) - 1)
1412
1413 /* In addition functions can have several type modifiers,
1414    outlined by these bit masks:  */
1415 #define ARM_FT_INTERRUPT        (1 << 2) /* Note overlap with FT_ISR and above.  */
1416 #define ARM_FT_NAKED            (1 << 3) /* No prologue or epilogue.  */
1417 #define ARM_FT_VOLATILE         (1 << 4) /* Does not return.  */
1418 #define ARM_FT_NESTED           (1 << 5) /* Embedded inside another func. */
1419
1420 /* Some macros to test these flags.  */
1421 #define ARM_FUNC_TYPE(t)        (t & ARM_FT_TYPE_MASK)
1422 #define IS_INTERRUPT(t)         (t & ARM_FT_INTERRUPT)
1423 #define IS_VOLATILE(t)          (t & ARM_FT_VOLATILE)
1424 #define IS_NAKED(t)             (t & ARM_FT_NAKED)
1425 #define IS_NESTED(t)            (t & ARM_FT_NESTED)
1426
1427 /* A C structure for machine-specific, per-function data.
1428    This is added to the cfun structure.  */
1429 typedef struct machine_function GTY(())
1430 {
1431   /* Additionsl stack adjustment in __builtin_eh_throw.  */
1432   rtx eh_epilogue_sp_ofs;
1433   /* Records if LR has to be saved for far jumps.  */
1434   int far_jump_used;
1435   /* Records if ARG_POINTER was ever live.  */
1436   int arg_pointer_live;
1437   /* Records if the save of LR has been eliminated.  */
1438   int lr_save_eliminated;
1439   /* Records the type of the current function.  */
1440   unsigned long func_type;
1441   /* Record if the function has a variable argument list.  */
1442   int uses_anonymous_args;
1443 }
1444 machine_function;
1445
1446 /* A C type for declaring a variable that is used as the first argument of
1447    `FUNCTION_ARG' and other related values.  For some target machines, the
1448    type `int' suffices and can hold the number of bytes of argument so far.  */
1449 typedef struct
1450 {
1451   /* This is the number of registers of arguments scanned so far.  */
1452   int nregs;
1453   /* One of CALL_NORMAL, CALL_LONG or CALL_SHORT . */
1454   int call_cookie;
1455 } CUMULATIVE_ARGS;
1456
1457 /* Define where to put the arguments to a function.
1458    Value is zero to push the argument on the stack,
1459    or a hard register in which to store the argument.
1460
1461    MODE is the argument's machine mode.
1462    TYPE is the data type of the argument (as a tree).
1463     This is null for libcalls where that information may
1464     not be available.
1465    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1466     the preceding args and about the function being called.
1467    NAMED is nonzero if this argument is a named parameter
1468     (otherwise it is an extra parameter matching an ellipsis).
1469
1470    On the ARM, normally the first 16 bytes are passed in registers r0-r3; all
1471    other arguments are passed on the stack.  If (NAMED == 0) (which happens
1472    only in assign_parms, since SETUP_INCOMING_VARARGS is defined), say it is
1473    passed in the stack (function_prologue will indeed make it pass in the
1474    stack if necessary).  */
1475 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1476   arm_function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1477
1478 /* For an arg passed partly in registers and partly in memory,
1479    this is the number of registers used.
1480    For args passed entirely in registers or entirely in memory, zero.  */
1481 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED)      \
1482   (    NUM_ARG_REGS > (CUM).nregs                               \
1483    && (NUM_ARG_REGS < ((CUM).nregs + ARM_NUM_REGS2 (MODE, TYPE)))       \
1484    ?   NUM_ARG_REGS - (CUM).nregs : 0)
1485
1486 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1487    for a call to a function whose data type is FNTYPE.
1488    For a library call, FNTYPE is 0.
1489    On the ARM, the offset starts at 0.  */
1490 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT) \
1491   arm_init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (INDIRECT))
1492
1493 /* Update the data in CUM to advance over an argument
1494    of mode MODE and data type TYPE.
1495    (TYPE is null for libcalls where that information may not be available.)  */
1496 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1497   (CUM).nregs += ARM_NUM_REGS2 (MODE, TYPE)
1498
1499 /* 1 if N is a possible register number for function argument passing.
1500    On the ARM, r0-r3 are used to pass args.  */
1501 #define FUNCTION_ARG_REGNO_P(REGNO)     (IN_RANGE ((REGNO), 0, 3))
1502
1503 \f
1504 /* Tail calling.  */
1505
1506 /* A C expression that evaluates to true if it is ok to perform a sibling
1507    call to DECL.  */
1508 #define FUNCTION_OK_FOR_SIBCALL(DECL) arm_function_ok_for_sibcall ((DECL))
1509
1510 /* Perform any actions needed for a function that is receiving a variable
1511    number of arguments.  CUM is as above.  MODE and TYPE are the mode and type
1512    of the current parameter.  PRETEND_SIZE is a variable that should be set to
1513    the amount of stack that must be pushed by the prolog to pretend that our
1514    caller pushed it.
1515
1516    Normally, this macro will push all remaining incoming registers on the
1517    stack and set PRETEND_SIZE to the length of the registers pushed.
1518
1519    On the ARM, PRETEND_SIZE is set in order to have the prologue push the last
1520    named arg and all anonymous args onto the stack.
1521    XXX I know the prologue shouldn't be pushing registers, but it is faster
1522    that way.  */
1523 #define SETUP_INCOMING_VARARGS(CUM, MODE, TYPE, PRETEND_SIZE, NO_RTL)   \
1524 {                                                                       \
1525   cfun->machine->uses_anonymous_args = 1;                               \
1526   if ((CUM).nregs < NUM_ARG_REGS)                                       \
1527     (PRETEND_SIZE) = (NUM_ARG_REGS - (CUM).nregs) * UNITS_PER_WORD;     \
1528 }
1529
1530 /* If your target environment doesn't prefix user functions with an
1531    underscore, you may wish to re-define this to prevent any conflicts.
1532    e.g. AOF may prefix mcount with an underscore.  */
1533 #ifndef ARM_MCOUNT_NAME
1534 #define ARM_MCOUNT_NAME "*mcount"
1535 #endif
1536
1537 /* Call the function profiler with a given profile label.  The Acorn
1538    compiler puts this BEFORE the prolog but gcc puts it afterwards.
1539    On the ARM the full profile code will look like:
1540         .data
1541         LP1
1542                 .word   0
1543         .text
1544                 mov     ip, lr
1545                 bl      mcount
1546                 .word   LP1
1547
1548    profile_function() in final.c outputs the .data section, FUNCTION_PROFILER
1549    will output the .text section.
1550
1551    The ``mov ip,lr'' seems like a good idea to stick with cc convention.
1552    ``prof'' doesn't seem to mind about this!
1553
1554    Note - this version of the code is designed to work in both ARM and
1555    Thumb modes.  */
1556 #ifndef ARM_FUNCTION_PROFILER
1557 #define ARM_FUNCTION_PROFILER(STREAM, LABELNO)          \
1558 {                                                       \
1559   char temp[20];                                        \
1560   rtx sym;                                              \
1561                                                         \
1562   asm_fprintf (STREAM, "\tmov\t%r, %r\n\tbl\t",         \
1563            IP_REGNUM, LR_REGNUM);                       \
1564   assemble_name (STREAM, ARM_MCOUNT_NAME);              \
1565   fputc ('\n', STREAM);                                 \
1566   ASM_GENERATE_INTERNAL_LABEL (temp, "LP", LABELNO);    \
1567   sym = gen_rtx (SYMBOL_REF, Pmode, temp);              \
1568   assemble_aligned_integer (UNITS_PER_WORD, sym);       \
1569 }
1570 #endif
1571
1572 #ifdef THUMB_FUNCTION_PROFILER
1573 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1574   if (TARGET_ARM)                                       \
1575     ARM_FUNCTION_PROFILER (STREAM, LABELNO)             \
1576   else                                                  \
1577     THUMB_FUNCTION_PROFILER (STREAM, LABELNO)
1578 #else
1579 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1580     ARM_FUNCTION_PROFILER (STREAM, LABELNO)
1581 #endif
1582
1583 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1584    the stack pointer does not matter.  The value is tested only in
1585    functions that have frame pointers.
1586    No definition is equivalent to always zero.
1587
1588    On the ARM, the function epilogue recovers the stack pointer from the
1589    frame.  */
1590 #define EXIT_IGNORE_STACK 1
1591
1592 #define EPILOGUE_USES(REGNO) (reload_completed && (REGNO) == LR_REGNUM)
1593
1594 /* Determine if the epilogue should be output as RTL.
1595    You should override this if you define FUNCTION_EXTRA_EPILOGUE.  */
1596 #define USE_RETURN_INSN(ISCOND)                         \
1597   (TARGET_ARM ? use_return_insn (ISCOND) : 0)
1598
1599 /* Definitions for register eliminations.
1600
1601    This is an array of structures.  Each structure initializes one pair
1602    of eliminable registers.  The "from" register number is given first,
1603    followed by "to".  Eliminations of the same "from" register are listed
1604    in order of preference.
1605
1606    We have two registers that can be eliminated on the ARM.  First, the
1607    arg pointer register can often be eliminated in favor of the stack
1608    pointer register.  Secondly, the pseudo frame pointer register can always
1609    be eliminated; it is replaced with either the stack or the real frame
1610    pointer.  Note we have to use {ARM|THUMB}_HARD_FRAME_POINTER_REGNUM
1611    because the definition of HARD_FRAME_POINTER_REGNUM is not a constant.  */
1612
1613 #define ELIMINABLE_REGS                                         \
1614 {{ ARG_POINTER_REGNUM,        STACK_POINTER_REGNUM            },\
1615  { ARG_POINTER_REGNUM,        FRAME_POINTER_REGNUM            },\
1616  { ARG_POINTER_REGNUM,        ARM_HARD_FRAME_POINTER_REGNUM   },\
1617  { ARG_POINTER_REGNUM,        THUMB_HARD_FRAME_POINTER_REGNUM },\
1618  { FRAME_POINTER_REGNUM,      STACK_POINTER_REGNUM            },\
1619  { FRAME_POINTER_REGNUM,      ARM_HARD_FRAME_POINTER_REGNUM   },\
1620  { FRAME_POINTER_REGNUM,      THUMB_HARD_FRAME_POINTER_REGNUM }}
1621
1622 /* Given FROM and TO register numbers, say whether this elimination is
1623    allowed.  Frame pointer elimination is automatically handled.
1624
1625    All eliminations are permissible.  Note that ARG_POINTER_REGNUM and
1626    HARD_FRAME_POINTER_REGNUM are in fact the same thing.  If we need a frame
1627    pointer, we must eliminate FRAME_POINTER_REGNUM into
1628    HARD_FRAME_POINTER_REGNUM and not into STACK_POINTER_REGNUM or
1629    ARG_POINTER_REGNUM.  */
1630 #define CAN_ELIMINATE(FROM, TO)                                         \
1631   (((TO) == FRAME_POINTER_REGNUM && (FROM) == ARG_POINTER_REGNUM) ? 0 : \
1632    ((TO) == STACK_POINTER_REGNUM && frame_pointer_needed) ? 0 :         \
1633    ((TO) == ARM_HARD_FRAME_POINTER_REGNUM && TARGET_THUMB) ? 0 :        \
1634    ((TO) == THUMB_HARD_FRAME_POINTER_REGNUM && TARGET_ARM) ? 0 :        \
1635    1)
1636
1637 #define THUMB_REG_PUSHED_P(reg)                                 \
1638   (regs_ever_live [reg]                                         \
1639    && (! call_used_regs [reg]                                   \
1640        || (flag_pic && (reg) == PIC_OFFSET_TABLE_REGNUM))       \
1641    && !(TARGET_SINGLE_PIC_BASE && ((reg) == arm_pic_register)))
1642      
1643 /* Define the offset between two registers, one to be eliminated, and the
1644    other its replacement, at the start of a routine.  */
1645 #define ARM_INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                \
1646   do                                                                    \
1647     {                                                                   \
1648       (OFFSET) = arm_compute_initial_elimination_offset (FROM, TO);     \
1649     }                                                                   \
1650   while (0)
1651
1652 /* Note:  This macro must match the code in thumb_function_prologue().  */
1653 #define THUMB_INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)              \
1654 {                                                                       \
1655   (OFFSET) = 0;                                                         \
1656   if ((FROM) == ARG_POINTER_REGNUM)                                     \
1657     {                                                                   \
1658       int count_regs = 0;                                               \
1659       int regno;                                                        \
1660       for (regno = 8; regno < 13; regno ++)                             \
1661         if (THUMB_REG_PUSHED_P (regno))                                 \
1662           count_regs ++;                                                \
1663       if (count_regs)                                                   \
1664         (OFFSET) += 4 * count_regs;                                     \
1665       count_regs = 0;                                                   \
1666       for (regno = 0; regno <= LAST_LO_REGNUM; regno ++)                \
1667         if (THUMB_REG_PUSHED_P (regno))                                 \
1668           count_regs ++;                                                \
1669       if (count_regs || ! leaf_function_p () || thumb_far_jump_used_p (0))\
1670         (OFFSET) += 4 * (count_regs + 1);                               \
1671       if (TARGET_BACKTRACE)                                             \
1672         {                                                               \
1673           if ((count_regs & 0xFF) == 0 && (regs_ever_live[3] != 0))     \
1674             (OFFSET) += 20;                                             \
1675           else                                                          \
1676             (OFFSET) += 16;                                             \
1677         }                                                               \
1678     }                                                                   \
1679   if ((TO) == STACK_POINTER_REGNUM)                                     \
1680     {                                                                   \
1681       (OFFSET) += current_function_outgoing_args_size;                  \
1682       (OFFSET) += ROUND_UP (get_frame_size ());                         \
1683      }                                                                  \
1684 }
1685
1686 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1687   if (TARGET_ARM)                                                       \
1688     ARM_INITIAL_ELIMINATION_OFFSET (FROM, TO, OFFSET);                  \
1689   else                                                                  \
1690     THUMB_INITIAL_ELIMINATION_OFFSET (FROM, TO, OFFSET)
1691      
1692 /* Special case handling of the location of arguments passed on the stack.  */
1693 #define DEBUGGER_ARG_OFFSET(value, addr) value ? value : arm_debugger_arg_offset (value, addr)
1694      
1695 /* Initialize data used by insn expanders.  This is called from insn_emit,
1696    once for every function before code is generated.  */
1697 #define INIT_EXPANDERS  arm_init_expanders ()
1698
1699 /* Output assembler code for a block containing the constant parts
1700    of a trampoline, leaving space for the variable parts.
1701
1702    On the ARM, (if r8 is the static chain regnum, and remembering that
1703    referencing pc adds an offset of 8) the trampoline looks like:
1704            ldr          r8, [pc, #0]
1705            ldr          pc, [pc]
1706            .word        static chain value
1707            .word        function's address
1708    ??? FIXME: When the trampoline returns, r8 will be clobbered.  */
1709 #define ARM_TRAMPOLINE_TEMPLATE(FILE)                           \
1710 {                                                               \
1711   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1712                STATIC_CHAIN_REGNUM, PC_REGNUM);                 \
1713   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1714                PC_REGNUM, PC_REGNUM);                           \
1715   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1716   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1717 }
1718
1719 /* On the Thumb we always switch into ARM mode to execute the trampoline.
1720    Why - because it is easier.  This code will always be branched to via
1721    a BX instruction and since the compiler magically generates the address
1722    of the function the linker has no opportunity to ensure that the
1723    bottom bit is set.  Thus the processor will be in ARM mode when it
1724    reaches this code.  So we duplicate the ARM trampoline code and add
1725    a switch into Thumb mode as well.  */
1726 #define THUMB_TRAMPOLINE_TEMPLATE(FILE)         \
1727 {                                               \
1728   fprintf (FILE, "\t.code 32\n");               \
1729   fprintf (FILE, ".Ltrampoline_start:\n");      \
1730   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1731                STATIC_CHAIN_REGNUM, PC_REGNUM); \
1732   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1733                IP_REGNUM, PC_REGNUM);           \
1734   asm_fprintf (FILE, "\torr\t%r, %r, #1\n",     \
1735                IP_REGNUM, IP_REGNUM);           \
1736   asm_fprintf (FILE, "\tbx\t%r\n", IP_REGNUM);  \
1737   fprintf (FILE, "\t.word\t0\n");               \
1738   fprintf (FILE, "\t.word\t0\n");               \
1739   fprintf (FILE, "\t.code 16\n");               \
1740 }
1741
1742 #define TRAMPOLINE_TEMPLATE(FILE)               \
1743   if (TARGET_ARM)                               \
1744     ARM_TRAMPOLINE_TEMPLATE (FILE)              \
1745   else                                          \
1746     THUMB_TRAMPOLINE_TEMPLATE (FILE)
1747        
1748 /* Length in units of the trampoline for entering a nested function.  */
1749 #define TRAMPOLINE_SIZE  (TARGET_ARM ? 16 : 24)
1750
1751 /* Alignment required for a trampoline in bits.  */
1752 #define TRAMPOLINE_ALIGNMENT  32
1753
1754 /* Emit RTL insns to initialize the variable parts of a trampoline.
1755    FNADDR is an RTX for the address of the function's pure code.
1756    CXT is an RTX for the static chain value for the function.  */
1757 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                                       \
1758 {                                                                                       \
1759   emit_move_insn                                                                        \
1760     (gen_rtx_MEM (SImode, plus_constant (TRAMP, TARGET_ARM ? 8 : 16)), CXT);            \
1761   emit_move_insn                                                                        \
1762     (gen_rtx_MEM (SImode, plus_constant (TRAMP, TARGET_ARM ? 12 : 20)), FNADDR);        \
1763 }
1764
1765 \f
1766 /* Addressing modes, and classification of registers for them.  */
1767 #define HAVE_POST_INCREMENT  1
1768 #define HAVE_PRE_INCREMENT   TARGET_ARM
1769 #define HAVE_POST_DECREMENT  TARGET_ARM
1770 #define HAVE_PRE_DECREMENT   TARGET_ARM
1771
1772 /* Macros to check register numbers against specific register classes.  */
1773
1774 /* These assume that REGNO is a hard or pseudo reg number.
1775    They give nonzero only if REGNO is a hard reg of the suitable class
1776    or a pseudo reg currently allocated to a suitable hard reg.
1777    Since they use reg_renumber, they are safe only once reg_renumber
1778    has been allocated, which happens in local-alloc.c. */
1779 #define TEST_REGNO(R, TEST, VALUE) \
1780   ((R TEST VALUE) || ((unsigned) reg_renumber[R] TEST VALUE))
1781
1782 /*   On the ARM, don't allow the pc to be used.  */
1783 #define ARM_REGNO_OK_FOR_BASE_P(REGNO)                  \
1784   (TEST_REGNO (REGNO, <, PC_REGNUM)                     \
1785    || TEST_REGNO (REGNO, ==, FRAME_POINTER_REGNUM)      \
1786    || TEST_REGNO (REGNO, ==, ARG_POINTER_REGNUM))
1787
1788 #define THUMB_REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)             \
1789   (TEST_REGNO (REGNO, <=, LAST_LO_REGNUM)                       \
1790    || (GET_MODE_SIZE (MODE) >= 4                                \
1791        && TEST_REGNO (REGNO, ==, STACK_POINTER_REGNUM)))
1792
1793 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)           \
1794   (TARGET_THUMB                                         \
1795    ? THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO, MODE)       \
1796    : ARM_REGNO_OK_FOR_BASE_P (REGNO))
1797
1798 /* For ARM code, we don't care about the mode, but for Thumb, the index
1799    must be suitable for use in a QImode load.  */
1800 #define REGNO_OK_FOR_INDEX_P(REGNO)     \
1801   REGNO_MODE_OK_FOR_BASE_P (REGNO, QImode)
1802
1803 /* Maximum number of registers that can appear in a valid memory address.
1804    Shifts in addresses can't be by a register. */
1805 #define MAX_REGS_PER_ADDRESS 2
1806
1807 /* Recognize any constant value that is a valid address.  */
1808 /* XXX We can address any constant, eventually...  */
1809
1810 #ifdef AOF_ASSEMBLER
1811
1812 #define CONSTANT_ADDRESS_P(X)           \
1813   (GET_CODE (X) == SYMBOL_REF && CONSTANT_POOL_ADDRESS_P (X))
1814
1815 #else
1816
1817 #define CONSTANT_ADDRESS_P(X)                   \
1818   (GET_CODE (X) == SYMBOL_REF                   \
1819    && (CONSTANT_POOL_ADDRESS_P (X)              \
1820        || (TARGET_ARM && optimize > 0 && SYMBOL_REF_FLAG (X))))
1821
1822 #endif /* AOF_ASSEMBLER */
1823
1824 /* Nonzero if the constant value X is a legitimate general operand.
1825    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1826
1827    On the ARM, allow any integer (invalid ones are removed later by insn
1828    patterns), nice doubles and symbol_refs which refer to the function's
1829    constant pool XXX.
1830    
1831    When generating pic allow anything.  */
1832 #define ARM_LEGITIMATE_CONSTANT_P(X)    (flag_pic || ! label_mentioned_p (X))
1833
1834 #define THUMB_LEGITIMATE_CONSTANT_P(X)  \
1835  (   GET_CODE (X) == CONST_INT          \
1836   || GET_CODE (X) == CONST_DOUBLE       \
1837   || CONSTANT_ADDRESS_P (X)             \
1838   || flag_pic)
1839
1840 #define LEGITIMATE_CONSTANT_P(X)        \
1841   (TARGET_ARM ? ARM_LEGITIMATE_CONSTANT_P (X) : THUMB_LEGITIMATE_CONSTANT_P (X))
1842
1843 /* Special characters prefixed to function names
1844    in order to encode attribute like information.
1845    Note, '@' and '*' have already been taken.  */
1846 #define SHORT_CALL_FLAG_CHAR    '^'
1847 #define LONG_CALL_FLAG_CHAR     '#'
1848
1849 #define ENCODED_SHORT_CALL_ATTR_P(SYMBOL_NAME)  \
1850   (*(SYMBOL_NAME) == SHORT_CALL_FLAG_CHAR)
1851
1852 #define ENCODED_LONG_CALL_ATTR_P(SYMBOL_NAME)   \
1853   (*(SYMBOL_NAME) == LONG_CALL_FLAG_CHAR)
1854
1855 #ifndef SUBTARGET_NAME_ENCODING_LENGTHS
1856 #define SUBTARGET_NAME_ENCODING_LENGTHS
1857 #endif
1858
1859 /* This is a C fragement for the inside of a switch statement.
1860    Each case label should return the number of characters to
1861    be stripped from the start of a function's name, if that
1862    name starts with the indicated character.  */
1863 #define ARM_NAME_ENCODING_LENGTHS               \
1864   case SHORT_CALL_FLAG_CHAR: return 1;          \
1865   case LONG_CALL_FLAG_CHAR:  return 1;          \
1866   case '*':  return 1;                          \
1867   SUBTARGET_NAME_ENCODING_LENGTHS               
1868
1869 /* This is how to output a reference to a user-level label named NAME.
1870    `assemble_name' uses this.  */
1871 #undef  ASM_OUTPUT_LABELREF
1872 #define ASM_OUTPUT_LABELREF(FILE, NAME)         \
1873    arm_asm_output_labelref (FILE, NAME)
1874
1875 #define ARM_DECLARE_FUNCTION_SIZE(STREAM, NAME, DECL)   \
1876   arm_encode_call_attribute (DECL, SHORT_CALL_FLAG_CHAR)
1877
1878 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1879    and check its validity for a certain class.
1880    We have two alternate definitions for each of them.
1881    The usual definition accepts all pseudo regs; the other rejects
1882    them unless they have been allocated suitable hard regs.
1883    The symbol REG_OK_STRICT causes the latter definition to be used.  */
1884 #ifndef REG_OK_STRICT
1885
1886 #define ARM_REG_OK_FOR_BASE_P(X)                \
1887   (REGNO (X) <= LAST_ARM_REGNUM                 \
1888    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
1889    || REGNO (X) == FRAME_POINTER_REGNUM         \
1890    || REGNO (X) == ARG_POINTER_REGNUM)
1891
1892 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
1893   (REGNO (X) <= LAST_LO_REGNUM                  \
1894    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
1895    || (GET_MODE_SIZE (MODE) >= 4                \
1896        && (REGNO (X) == STACK_POINTER_REGNUM    \
1897            || (X) == hard_frame_pointer_rtx     \
1898            || (X) == arg_pointer_rtx)))
1899
1900 #else /* REG_OK_STRICT */
1901
1902 #define ARM_REG_OK_FOR_BASE_P(X)                \
1903   ARM_REGNO_OK_FOR_BASE_P (REGNO (X))
1904
1905 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
1906   THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO (X), MODE)
1907
1908 #endif /* REG_OK_STRICT */
1909
1910 /* Now define some helpers in terms of the above.  */
1911
1912 #define REG_MODE_OK_FOR_BASE_P(X, MODE)         \
1913   (TARGET_THUMB                                 \
1914    ? THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE)     \
1915    : ARM_REG_OK_FOR_BASE_P (X))
1916
1917 #define ARM_REG_OK_FOR_INDEX_P(X) ARM_REG_OK_FOR_BASE_P (X)
1918
1919 /* For Thumb, a valid index register is anything that can be used in
1920    a byte load instruction.  */
1921 #define THUMB_REG_OK_FOR_INDEX_P(X) THUMB_REG_MODE_OK_FOR_BASE_P (X, QImode)
1922
1923 /* Nonzero if X is a hard reg that can be used as an index
1924    or if it is a pseudo reg.  On the Thumb, the stack pointer
1925    is not suitable.  */
1926 #define REG_OK_FOR_INDEX_P(X)                   \
1927   (TARGET_THUMB                                 \
1928    ? THUMB_REG_OK_FOR_INDEX_P (X)               \
1929    : ARM_REG_OK_FOR_INDEX_P (X))
1930
1931 \f
1932 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1933    that is a valid memory address for an instruction.
1934    The MODE argument is the machine mode for the MEM expression
1935    that wants to use this address.
1936
1937    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS. */
1938      
1939 /* --------------------------------arm version----------------------------- */
1940 #define ARM_BASE_REGISTER_RTX_P(X)  \
1941   (GET_CODE (X) == REG && ARM_REG_OK_FOR_BASE_P (X))
1942
1943 #define ARM_INDEX_REGISTER_RTX_P(X)  \
1944   (GET_CODE (X) == REG && ARM_REG_OK_FOR_INDEX_P (X))
1945
1946 /* A C statement (sans semicolon) to jump to LABEL for legitimate index RTXs
1947    used by the macro GO_IF_LEGITIMATE_ADDRESS.  Floating point indices can
1948    only be small constants. */
1949 #define ARM_GO_IF_LEGITIMATE_INDEX(MODE, BASE_REGNO, INDEX, LABEL)      \
1950   do                                                                    \
1951     {                                                                   \
1952       HOST_WIDE_INT range;                                              \
1953       enum rtx_code code = GET_CODE (INDEX);                            \
1954                                                                         \
1955       if (TARGET_HARD_FLOAT && GET_MODE_CLASS (MODE) == MODE_FLOAT)     \
1956         {                                                               \
1957           if (code == CONST_INT && INTVAL (INDEX) < 1024                \
1958               && INTVAL (INDEX) > -1024                                 \
1959               && (INTVAL (INDEX) & 3) == 0)                             \
1960             goto LABEL;                                                 \
1961         }                                                               \
1962       else                                                              \
1963         {                                                               \
1964           if (ARM_INDEX_REGISTER_RTX_P (INDEX)                          \
1965               && GET_MODE_SIZE (MODE) <= 4)                             \
1966             goto LABEL;                                                 \
1967           if (GET_MODE_SIZE (MODE) <= 4  && code == MULT                \
1968               && (! arm_arch4 || (MODE) != HImode))                     \
1969             {                                                           \
1970               rtx xiop0 = XEXP (INDEX, 0);                              \
1971               rtx xiop1 = XEXP (INDEX, 1);                              \
1972               if (ARM_INDEX_REGISTER_RTX_P (xiop0)                      \
1973                   && power_of_two_operand (xiop1, SImode))              \
1974                 goto LABEL;                                             \
1975               if (ARM_INDEX_REGISTER_RTX_P (xiop1)                      \
1976                   && power_of_two_operand (xiop0, SImode))              \
1977                 goto LABEL;                                             \
1978             }                                                           \
1979           if (GET_MODE_SIZE (MODE) <= 4                                 \
1980               && (code == LSHIFTRT || code == ASHIFTRT                  \
1981                   || code == ASHIFT || code == ROTATERT)                \
1982               && (! arm_arch4 || (MODE) != HImode))                     \
1983             {                                                           \
1984               rtx op = XEXP (INDEX, 1);                                 \
1985               if (ARM_INDEX_REGISTER_RTX_P (XEXP (INDEX, 0))            \
1986                   && GET_CODE (op) == CONST_INT && INTVAL (op) > 0      \
1987                   && INTVAL (op) <= 31)                                 \
1988                 goto LABEL;                                             \
1989             }                                                           \
1990           /* NASTY: Since this limits the addressing of unsigned        \
1991              byte loads.  */                                            \
1992           range = ((MODE) == HImode || (MODE) == QImode)                \
1993             ? (arm_arch4 ? 256 : 4095) : 4096;                          \
1994           if (code == CONST_INT && INTVAL (INDEX) < range               \
1995               && INTVAL (INDEX) > -range)                               \
1996             goto LABEL;                                                 \
1997         }                                                               \
1998     }                                                                   \
1999   while (0)
2000
2001 /* Jump to LABEL if X is a valid address RTX.  This must take
2002    REG_OK_STRICT into account when deciding about valid registers.
2003
2004    Allow REG, REG+REG, REG+INDEX, INDEX+REG, REG-INDEX, and non
2005    floating SYMBOL_REF to the constant pool.  Allow REG-only and
2006    AUTINC-REG if handling TImode or HImode.  Other symbol refs must be
2007    forced though a static cell to ensure addressability.  */
2008 #define ARM_GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                    \
2009 {                                                                       \
2010   if (ARM_BASE_REGISTER_RTX_P (X))                                      \
2011     goto LABEL;                                                         \
2012   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == PRE_DEC)        \
2013            && GET_CODE (XEXP (X, 0)) == REG                             \
2014            && ARM_REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
2015     goto LABEL;                                                         \
2016   else if (GET_MODE_SIZE (MODE) >= 4 && reload_completed                \
2017            && (GET_CODE (X) == LABEL_REF                                \
2018                || (GET_CODE (X) == CONST                                \
2019                    && GET_CODE (XEXP ((X), 0)) == PLUS                  \
2020                    && GET_CODE (XEXP (XEXP ((X), 0), 0)) == LABEL_REF   \
2021                    && GET_CODE (XEXP (XEXP ((X), 0), 1)) == CONST_INT)))\
2022     goto LABEL;                                                         \
2023   else if ((MODE) == TImode)                                            \
2024     ;                                                                   \
2025   else if ((MODE) == DImode || (TARGET_SOFT_FLOAT && (MODE) == DFmode)) \
2026     {                                                                   \
2027       if (GET_CODE (X) == PLUS && ARM_BASE_REGISTER_RTX_P (XEXP (X, 0)) \
2028           && GET_CODE (XEXP (X, 1)) == CONST_INT)                       \
2029         {                                                               \
2030           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                     \
2031           if (val == 4 || val == -4 || val == -8)                       \
2032             goto LABEL;                                                 \
2033         }                                                               \
2034     }                                                                   \
2035   else if (GET_CODE (X) == PLUS)                                        \
2036     {                                                                   \
2037       rtx xop0 = XEXP (X, 0);                                           \
2038       rtx xop1 = XEXP (X, 1);                                           \
2039                                                                         \
2040       if (ARM_BASE_REGISTER_RTX_P (xop0))                               \
2041         ARM_GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop0), xop1, LABEL);   \
2042       else if (ARM_BASE_REGISTER_RTX_P (xop1))                          \
2043         ARM_GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop1), xop0, LABEL);   \
2044     }                                                                   \
2045   /* Reload currently can't handle MINUS, so disable this for now */    \
2046   /* else if (GET_CODE (X) == MINUS)                                    \
2047     {                                                                   \
2048       rtx xop0 = XEXP (X,0);                                            \
2049       rtx xop1 = XEXP (X,1);                                            \
2050                                                                         \
2051       if (ARM_BASE_REGISTER_RTX_P (xop0))                               \
2052         ARM_GO_IF_LEGITIMATE_INDEX (MODE, -1, xop1, LABEL);             \
2053     } */                                                                \
2054   else if (GET_MODE_CLASS (MODE) != MODE_FLOAT                          \
2055            && GET_CODE (X) == SYMBOL_REF                                \
2056            && CONSTANT_POOL_ADDRESS_P (X)                               \
2057            && ! (flag_pic                                               \
2058                  && symbol_mentioned_p (get_pool_constant (X))))        \
2059     goto LABEL;                                                         \
2060   else if ((GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_DEC)        \
2061            && (GET_MODE_SIZE (MODE) <= 4)                               \
2062            && GET_CODE (XEXP (X, 0)) == REG                             \
2063            && ARM_REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
2064     goto LABEL;                                                         \
2065 }
2066      
2067 /* ---------------------thumb version----------------------------------*/     
2068 #define THUMB_LEGITIMATE_OFFSET(MODE, VAL)                              \
2069   (GET_MODE_SIZE (MODE) == 1 ? ((unsigned HOST_WIDE_INT) (VAL) < 32)    \
2070    : GET_MODE_SIZE (MODE) == 2 ? ((unsigned HOST_WIDE_INT) (VAL) < 64   \
2071                                   && ((VAL) & 1) == 0)                  \
2072    : ((VAL) >= 0 && ((VAL) + GET_MODE_SIZE (MODE)) <= 128               \
2073       && ((VAL) & 3) == 0))
2074
2075 /* The AP may be eliminated to either the SP or the FP, so we use the
2076    least common denominator, e.g. SImode, and offsets from 0 to 64.  */
2077
2078 /* ??? Verify whether the above is the right approach.  */
2079
2080 /* ??? Also, the FP may be eliminated to the SP, so perhaps that
2081    needs special handling also.  */
2082
2083 /* ??? Look at how the mips16 port solves this problem.  It probably uses
2084    better ways to solve some of these problems.  */
2085
2086 /* Although it is not incorrect, we don't accept QImode and HImode
2087    addresses based on the frame pointer or arg pointer until the
2088    reload pass starts.  This is so that eliminating such addresses
2089    into stack based ones won't produce impossible code.  */
2090 #define THUMB_GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                    \
2091 {                                                                       \
2092 /* ??? Not clear if this is right.  Experiment.  */                     \
2093   if (GET_MODE_SIZE (MODE) < 4                                          \
2094       && ! (reload_in_progress || reload_completed)                     \
2095       && (   reg_mentioned_p (frame_pointer_rtx, X)                     \
2096           || reg_mentioned_p (arg_pointer_rtx, X)                       \
2097           || reg_mentioned_p (virtual_incoming_args_rtx, X)             \
2098           || reg_mentioned_p (virtual_outgoing_args_rtx, X)             \
2099           || reg_mentioned_p (virtual_stack_dynamic_rtx, X)             \
2100           || reg_mentioned_p (virtual_stack_vars_rtx, X)))              \
2101     ;                                                                   \
2102   /* Accept any base register.  SP only in SImode or larger.  */        \
2103   else if (GET_CODE (X) == REG                                          \
2104            && THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE))                   \
2105     goto WIN;                                                           \
2106   /* This is PC relative data before MACHINE_DEPENDENT_REORG runs.  */  \
2107   else if (GET_MODE_SIZE (MODE) >= 4 && CONSTANT_P (X)                  \
2108            && GET_CODE (X) == SYMBOL_REF                                \
2109            && CONSTANT_POOL_ADDRESS_P (X) && ! flag_pic)                \
2110     goto WIN;                                                           \
2111   /* This is PC relative data after MACHINE_DEPENDENT_REORG runs.  */   \
2112   else if (GET_MODE_SIZE (MODE) >= 4 && reload_completed                \
2113            && (GET_CODE (X) == LABEL_REF                                \
2114                || (GET_CODE (X) == CONST                                \
2115                    && GET_CODE (XEXP (X, 0)) == PLUS                    \
2116                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == LABEL_REF     \
2117                    && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT)))  \
2118     goto WIN;                                                           \
2119   /* Post-inc indexing only supported for SImode and larger.  */        \
2120   else if (GET_CODE (X) == POST_INC && GET_MODE_SIZE (MODE) >= 4        \
2121            && GET_CODE (XEXP (X, 0)) == REG                             \
2122            && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0)))                   \
2123     goto WIN;                                                           \
2124   else if (GET_CODE (X) == PLUS)                                        \
2125     {                                                                   \
2126       /* REG+REG address can be any two index registers.  */            \
2127       /* We disallow FRAME+REG addressing since we know that FRAME      \
2128          will be replaced with STACK, and SP relative addressing only   \
2129          permits SP+OFFSET.  */                                         \
2130       if (GET_MODE_SIZE (MODE) <= 4                                     \
2131           && GET_CODE (XEXP (X, 0)) == REG                              \
2132           && GET_CODE (XEXP (X, 1)) == REG                              \
2133           && XEXP (X, 0) != frame_pointer_rtx                           \
2134           && XEXP (X, 1) != frame_pointer_rtx                           \
2135           && XEXP (X, 0) != virtual_stack_vars_rtx                      \
2136           && XEXP (X, 1) != virtual_stack_vars_rtx                      \
2137           && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0))                     \
2138           && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 1)))                    \
2139         goto WIN;                                                       \
2140       /* REG+const has 5-7 bit offset for non-SP registers.  */         \
2141       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2142                && (THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0))               \
2143                    || XEXP (X, 0) == arg_pointer_rtx)                   \
2144                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2145                && THUMB_LEGITIMATE_OFFSET (MODE, INTVAL (XEXP (X, 1)))) \
2146         goto WIN;                                                       \
2147       /* REG+const has 10 bit offset for SP, but only SImode and        \
2148          larger is supported.  */                                       \
2149       /* ??? Should probably check for DI/DFmode overflow here          \
2150          just like GO_IF_LEGITIMATE_OFFSET does.  */                    \
2151       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2152                && REGNO (XEXP (X, 0)) == STACK_POINTER_REGNUM           \
2153                && GET_MODE_SIZE (MODE) >= 4                             \
2154                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2155                && ((unsigned HOST_WIDE_INT) INTVAL (XEXP (X, 1))        \
2156                    + GET_MODE_SIZE (MODE)) <= 1024                      \
2157                && (INTVAL (XEXP (X, 1)) & 3) == 0)                      \
2158         goto WIN;                                                       \
2159       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2160                && REGNO (XEXP (X, 0)) == FRAME_POINTER_REGNUM           \
2161                && GET_MODE_SIZE (MODE) >= 4                             \
2162                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2163                && (INTVAL (XEXP (X, 1)) & 3) == 0)                      \
2164         goto WIN;                                                       \
2165     }                                                                   \
2166   else if (GET_MODE_CLASS (MODE) != MODE_FLOAT                          \
2167            && GET_CODE (X) == SYMBOL_REF                                \
2168            && CONSTANT_POOL_ADDRESS_P (X)                               \
2169            && ! (flag_pic                                               \
2170                  && symbol_mentioned_p (get_pool_constant (X))))        \
2171     goto WIN;                                                           \
2172 }
2173
2174 /* ------------------------------------------------------------------- */
2175 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                          \
2176   if (TARGET_ARM)                                                       \
2177     ARM_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)                         \
2178   else /* if (TARGET_THUMB) */                                          \
2179     THUMB_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)       
2180 /* ------------------------------------------------------------------- */
2181 \f
2182 /* Try machine-dependent ways of modifying an illegitimate address
2183    to be legitimate.  If we find one, return the new, valid address.
2184    This macro is used in only one place: `memory_address' in explow.c.
2185
2186    OLDX is the address as it was before break_out_memory_refs was called.
2187    In some cases it is useful to look at this to decide what needs to be done.
2188
2189    MODE and WIN are passed so that this macro can use
2190    GO_IF_LEGITIMATE_ADDRESS.
2191
2192    It is always safe for this macro to do nothing.  It exists to recognize
2193    opportunities to optimize the output.
2194
2195    On the ARM, try to convert [REG, #BIGCONST]
2196    into ADD BASE, REG, #UPPERCONST and [BASE, #VALIDCONST],
2197    where VALIDCONST == 0 in case of TImode.  */
2198 #define ARM_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                       \
2199 {                                                                        \
2200   if (GET_CODE (X) == PLUS)                                              \
2201     {                                                                    \
2202       rtx xop0 = XEXP (X, 0);                                            \
2203       rtx xop1 = XEXP (X, 1);                                            \
2204                                                                          \
2205       if (CONSTANT_P (xop0) && ! symbol_mentioned_p (xop0))              \
2206         xop0 = force_reg (SImode, xop0);                                 \
2207       if (CONSTANT_P (xop1) && ! symbol_mentioned_p (xop1))              \
2208         xop1 = force_reg (SImode, xop1);                                 \
2209       if (ARM_BASE_REGISTER_RTX_P (xop0)                                 \
2210           && GET_CODE (xop1) == CONST_INT)                               \
2211         {                                                                \
2212           HOST_WIDE_INT n, low_n;                                        \
2213           rtx base_reg, val;                                             \
2214           n = INTVAL (xop1);                                             \
2215                                                                          \
2216           if (MODE == DImode || (TARGET_SOFT_FLOAT && MODE == DFmode))   \
2217             {                                                            \
2218               low_n = n & 0x0f;                                          \
2219               n &= ~0x0f;                                                \
2220               if (low_n > 4)                                             \
2221                 {                                                        \
2222                   n += 16;                                               \
2223                   low_n -= 16;                                           \
2224                 }                                                        \
2225             }                                                            \
2226           else                                                           \
2227             {                                                            \
2228               low_n = ((MODE) == TImode ? 0                              \
2229                        : n >= 0 ? (n & 0xfff) : -((-n) & 0xfff));        \
2230               n -= low_n;                                                \
2231             }                                                            \
2232           base_reg = gen_reg_rtx (SImode);                               \
2233           val = force_operand (gen_rtx_PLUS (SImode, xop0,               \
2234                                              GEN_INT (n)), NULL_RTX);    \
2235           emit_move_insn (base_reg, val);                                \
2236           (X) = (low_n == 0 ? base_reg                                   \
2237                  : gen_rtx_PLUS (SImode, base_reg, GEN_INT (low_n)));    \
2238         }                                                                \
2239       else if (xop0 != XEXP (X, 0) || xop1 != XEXP (x, 1))               \
2240         (X) = gen_rtx_PLUS (SImode, xop0, xop1);                         \
2241     }                                                                    \
2242   else if (GET_CODE (X) == MINUS)                                        \
2243     {                                                                    \
2244       rtx xop0 = XEXP (X, 0);                                            \
2245       rtx xop1 = XEXP (X, 1);                                            \
2246                                                                          \
2247       if (CONSTANT_P (xop0))                                             \
2248         xop0 = force_reg (SImode, xop0);                                 \
2249       if (CONSTANT_P (xop1) && ! symbol_mentioned_p (xop1))              \
2250         xop1 = force_reg (SImode, xop1);                                 \
2251       if (xop0 != XEXP (X, 0) || xop1 != XEXP (X, 1))                    \
2252         (X) = gen_rtx_MINUS (SImode, xop0, xop1);                        \
2253     }                                                                    \
2254   if (flag_pic)                                                          \
2255     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);                 \
2256   if (memory_address_p (MODE, X))                                        \
2257     goto WIN;                                                            \
2258 }
2259
2260 #define THUMB_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)    \
2261   if (flag_pic)                                         \
2262     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);                
2263      
2264 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
2265   if (TARGET_ARM)                               \
2266     ARM_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN) \
2267   else                                          \
2268     THUMB_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN)
2269      
2270 /* Go to LABEL if ADDR (a legitimate address expression)
2271    has an effect that depends on the machine mode it is used for.  */
2272 #define ARM_GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                   \
2273 {                                                                       \
2274   if (   GET_CODE (ADDR) == PRE_DEC || GET_CODE (ADDR) == POST_DEC      \
2275       || GET_CODE (ADDR) == PRE_INC || GET_CODE (ADDR) == POST_INC)     \
2276     goto LABEL;                                                         \
2277 }
2278
2279 /* Nothing helpful to do for the Thumb */
2280 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2281   if (TARGET_ARM)                                       \
2282     ARM_GO_IF_MODE_DEPENDENT_ADDRESS (ADDR, LABEL)                      
2283 \f
2284
2285 /* Specify the machine mode that this machine uses
2286    for the index in the tablejump instruction.  */
2287 #define CASE_VECTOR_MODE Pmode
2288
2289 /* Define as C expression which evaluates to nonzero if the tablejump
2290    instruction expects the table to contain offsets from the address of the
2291    table.
2292    Do not define this if the table should contain absolute addresses. */
2293 /* #define CASE_VECTOR_PC_RELATIVE 1 */
2294
2295 /* signed 'char' is most compatible, but RISC OS wants it unsigned.
2296    unsigned is probably best, but may break some code.  */
2297 #ifndef DEFAULT_SIGNED_CHAR
2298 #define DEFAULT_SIGNED_CHAR  0
2299 #endif
2300
2301 /* Don't cse the address of the function being compiled.  */
2302 #define NO_RECURSIVE_FUNCTION_CSE 1
2303
2304 /* Max number of bytes we can move from memory to memory
2305    in one reasonably fast instruction.  */
2306 #define MOVE_MAX 4
2307
2308 #undef  MOVE_RATIO
2309 #define MOVE_RATIO (arm_is_xscale ? 4 : 2)
2310
2311 /* Define if operations between registers always perform the operation
2312    on the full register even if a narrower mode is specified.  */
2313 #define WORD_REGISTER_OPERATIONS
2314
2315 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2316    will either zero-extend or sign-extend.  The value of this macro should
2317    be the code that says which one of the two operations is implicitly
2318    done, NIL if none.  */
2319 #define LOAD_EXTEND_OP(MODE)                                            \
2320   (TARGET_THUMB ? ZERO_EXTEND :                                         \
2321    ((arm_arch4 || (MODE) == QImode) ? ZERO_EXTEND                       \
2322     : ((BYTES_BIG_ENDIAN && (MODE) == HImode) ? SIGN_EXTEND : NIL)))
2323
2324 /* Nonzero if access to memory by bytes is slow and undesirable.  */
2325 #define SLOW_BYTE_ACCESS 0
2326
2327 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 1
2328      
2329 /* Immediate shift counts are truncated by the output routines (or was it
2330    the assembler?).  Shift counts in a register are truncated by ARM.  Note
2331    that the native compiler puts too large (> 32) immediate shift counts
2332    into a register and shifts by the register, letting the ARM decide what
2333    to do instead of doing that itself.  */
2334 /* This is all wrong.  Defining SHIFT_COUNT_TRUNCATED tells combine that
2335    code like (X << (Y % 32)) for register X, Y is equivalent to (X << Y).
2336    On the arm, Y in a register is used modulo 256 for the shift. Only for
2337    rotates is modulo 32 used. */
2338 /* #define SHIFT_COUNT_TRUNCATED 1 */
2339
2340 /* All integers have the same format so truncation is easy.  */
2341 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC)  1
2342
2343 /* Calling from registers is a massive pain.  */
2344 #define NO_FUNCTION_CSE 1
2345
2346 /* Chars and shorts should be passed as ints.  */
2347 #define PROMOTE_PROTOTYPES 1
2348
2349 /* The machine modes of pointers and functions */
2350 #define Pmode  SImode
2351 #define FUNCTION_MODE  Pmode
2352
2353 #define ARM_FRAME_RTX(X)                                        \
2354   (   (X) == frame_pointer_rtx || (X) == stack_pointer_rtx      \
2355    || (X) == arg_pointer_rtx)
2356
2357 #define DEFAULT_RTX_COSTS(X, CODE, OUTER_CODE)          \
2358   return arm_rtx_costs (X, CODE, OUTER_CODE);
2359
2360 /* Moves to and from memory are quite expensive */
2361 #define MEMORY_MOVE_COST(M, CLASS, IN)                  \
2362   (TARGET_ARM ? 10 :                                    \
2363    ((GET_MODE_SIZE (M) < 4 ? 8 : 2 * GET_MODE_SIZE (M)) \
2364     * (CLASS == LO_REGS ? 1 : 2)))
2365  
2366 /* All address computations that can be done are free, but rtx cost returns
2367    the same for practically all of them.  So we weight the different types
2368    of address here in the order (most pref first):
2369    PRE/POST_INC/DEC, SHIFT or NON-INT sum, INT sum, REG, MEM or LABEL. */
2370 #define ARM_ADDRESS_COST(X)                                                  \
2371   (10 - ((GET_CODE (X) == MEM || GET_CODE (X) == LABEL_REF                   \
2372           || GET_CODE (X) == SYMBOL_REF)                                     \
2373          ? 0                                                                 \
2374          : ((GET_CODE (X) == PRE_INC || GET_CODE (X) == PRE_DEC              \
2375              || GET_CODE (X) == POST_INC || GET_CODE (X) == POST_DEC)        \
2376             ? 10                                                             \
2377             : (((GET_CODE (X) == PLUS || GET_CODE (X) == MINUS)              \
2378                 ? 6 + (GET_CODE (XEXP (X, 1)) == CONST_INT ? 2               \
2379                        : ((GET_RTX_CLASS (GET_CODE (XEXP (X, 0))) == '2'     \
2380                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 0))) == 'c'  \
2381                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 1))) == '2'  \
2382                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 1))) == 'c') \
2383                           ? 1 : 0))                                          \
2384                 : 4)))))
2385          
2386 #define THUMB_ADDRESS_COST(X)                                   \
2387   ((GET_CODE (X) == REG                                         \
2388     || (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == REG   \
2389         && GET_CODE (XEXP (X, 1)) == CONST_INT))                \
2390    ? 1 : 2)
2391      
2392 #define ADDRESS_COST(X) \
2393      (TARGET_ARM ? ARM_ADDRESS_COST (X) : THUMB_ADDRESS_COST (X))
2394    
2395 /* Try to generate sequences that don't involve branches, we can then use
2396    conditional instructions */
2397 #define BRANCH_COST \
2398   (TARGET_ARM ? 4 : (optimize > 1 ? 1 : 0))
2399 \f
2400 /* Position Independent Code.  */
2401 /* We decide which register to use based on the compilation options and
2402    the assembler in use; this is more general than the APCS restriction of
2403    using sb (r9) all the time.  */
2404 extern int arm_pic_register;
2405
2406 /* Used when parsing command line option -mpic-register=.  */
2407 extern const char * arm_pic_register_string;
2408
2409 /* The register number of the register used to address a table of static
2410    data addresses in memory.  */
2411 #define PIC_OFFSET_TABLE_REGNUM arm_pic_register
2412
2413 #define FINALIZE_PIC arm_finalize_pic (1)
2414
2415 /* We can't directly access anything that contains a symbol,
2416    nor can we indirect via the constant pool.  */
2417 #define LEGITIMATE_PIC_OPERAND_P(X)                                     \
2418         (!(symbol_mentioned_p (X)                                       \
2419            || label_mentioned_p (X)                                     \
2420            || (GET_CODE (X) == SYMBOL_REF                               \
2421                && CONSTANT_POOL_ADDRESS_P (X)                           \
2422                && (symbol_mentioned_p (get_pool_constant (X))           \
2423                    || label_mentioned_p (get_pool_constant (X))))))
2424
2425 /* We need to know when we are making a constant pool; this determines
2426    whether data needs to be in the GOT or can be referenced via a GOT
2427    offset.  */
2428 extern int making_const_table;
2429 \f
2430 /* Handle pragmas for compatibility with Intel's compilers.  */
2431 #define REGISTER_TARGET_PRAGMAS(PFILE) do { \
2432   cpp_register_pragma (PFILE, 0, "long_calls", arm_pr_long_calls); \
2433   cpp_register_pragma (PFILE, 0, "no_long_calls", arm_pr_no_long_calls); \
2434   cpp_register_pragma (PFILE, 0, "long_calls_off", arm_pr_long_calls_off); \
2435 } while (0)
2436
2437 /* Condition code information. */
2438 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2439    return the mode to be used for the comparison.  */
2440
2441 #define SELECT_CC_MODE(OP, X, Y)  arm_select_cc_mode (OP, X, Y)
2442
2443 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode)
2444
2445 #define CANONICALIZE_COMPARISON(CODE, OP0, OP1)                         \
2446   do                                                                    \
2447     {                                                                   \
2448       if (GET_CODE (OP1) == CONST_INT                                   \
2449           && ! (const_ok_for_arm (INTVAL (OP1))                         \
2450                 || (const_ok_for_arm (- INTVAL (OP1)))))                \
2451         {                                                               \
2452           rtx const_op = OP1;                                           \
2453           CODE = arm_canonicalize_comparison ((CODE), &const_op);       \
2454           OP1 = const_op;                                               \
2455         }                                                               \
2456     }                                                                   \
2457   while (0)
2458
2459 #define STORE_FLAG_VALUE 1
2460
2461 \f
2462
2463 /* Gcc puts the pool in the wrong place for ARM, since we can only
2464    load addresses a limited distance around the pc.  We do some
2465    special munging to move the constant pool values to the correct
2466    point in the code.  */
2467 #define MACHINE_DEPENDENT_REORG(INSN)   \
2468     arm_reorg (INSN);                   \
2469
2470 #undef  ASM_APP_OFF
2471 #define ASM_APP_OFF (TARGET_THUMB ? "\t.code\t16\n" : "")
2472
2473 /* Output an internal label definition.  */
2474 #ifndef ASM_OUTPUT_INTERNAL_LABEL
2475 #define ASM_OUTPUT_INTERNAL_LABEL(STREAM, PREFIX, NUM)          \
2476   do                                                            \
2477     {                                                           \
2478       char * s = (char *) alloca (40 + strlen (PREFIX));        \
2479                                                                 \
2480       if (arm_ccfsm_state == 3 && arm_target_label == (NUM)     \
2481           && !strcmp (PREFIX, "L"))                             \
2482         {                                                       \
2483           arm_ccfsm_state = 0;                                  \
2484           arm_target_insn = NULL;                               \
2485         }                                                       \
2486       ASM_GENERATE_INTERNAL_LABEL (s, (PREFIX), (NUM));         \
2487       ASM_OUTPUT_LABEL (STREAM, s);                             \
2488     }                                                           \
2489   while (0)
2490 #endif
2491
2492 /* Output a push or a pop instruction (only used when profiling).  */
2493 #define ASM_OUTPUT_REG_PUSH(STREAM, REGNO)              \
2494   if (TARGET_ARM)                                       \
2495     asm_fprintf (STREAM,"\tstmfd\t%r!,{%r}\n",          \
2496                  STACK_POINTER_REGNUM, REGNO);          \
2497   else                                                  \
2498     asm_fprintf (STREAM, "\tpush {%r}\n", REGNO)
2499
2500
2501 #define ASM_OUTPUT_REG_POP(STREAM, REGNO)               \
2502   if (TARGET_ARM)                                       \
2503     asm_fprintf (STREAM, "\tldmfd\t%r!,{%r}\n",         \
2504                  STACK_POINTER_REGNUM, REGNO);          \
2505   else                                                  \
2506     asm_fprintf (STREAM, "\tpop {%r}\n", REGNO)
2507
2508 /* This is how to output a label which precedes a jumptable.  Since
2509    Thumb instructions are 2 bytes, we may need explicit alignment here.  */
2510 #undef  ASM_OUTPUT_CASE_LABEL
2511 #define ASM_OUTPUT_CASE_LABEL(FILE, PREFIX, NUM, JUMPTABLE)     \
2512   do                                                            \
2513     {                                                           \
2514       if (TARGET_THUMB)                                         \
2515         ASM_OUTPUT_ALIGN (FILE, 2);                             \
2516       ASM_OUTPUT_INTERNAL_LABEL (FILE, PREFIX, NUM);            \
2517     }                                                           \
2518   while (0)
2519
2520 #define ARM_DECLARE_FUNCTION_NAME(STREAM, NAME, DECL)   \
2521   do                                                    \
2522     {                                                   \
2523       if (TARGET_THUMB)                                 \
2524         {                                               \
2525           if (is_called_in_ARM_mode (DECL))             \
2526             fprintf (STREAM, "\t.code 32\n") ;          \
2527           else                                          \
2528            fprintf (STREAM, "\t.thumb_func\n") ;        \
2529         }                                               \
2530       if (TARGET_POKE_FUNCTION_NAME)                    \
2531         arm_poke_function_name (STREAM, (char *) NAME); \
2532     }                                                   \
2533   while (0)
2534
2535 /* For aliases of functions we use .thumb_set instead.  */
2536 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL1, DECL2)           \
2537   do                                                            \
2538     {                                                           \
2539       const char *const LABEL1 = XSTR (XEXP (DECL_RTL (decl), 0), 0); \
2540       const char *const LABEL2 = IDENTIFIER_POINTER (DECL2);    \
2541                                                                 \
2542       if (TARGET_THUMB && TREE_CODE (DECL1) == FUNCTION_DECL)   \
2543         {                                                       \
2544           fprintf (FILE, "\t.thumb_set ");                      \
2545           assemble_name (FILE, LABEL1);                         \
2546           fprintf (FILE, ",");                                  \
2547           assemble_name (FILE, LABEL2);                         \
2548           fprintf (FILE, "\n");                                 \
2549         }                                                       \
2550       else                                                      \
2551         ASM_OUTPUT_DEF (FILE, LABEL1, LABEL2);                  \
2552     }                                                           \
2553   while (0)
2554
2555 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
2556 /* To support -falign-* switches we need to use .p2align so
2557    that alignment directives in code sections will be padded
2558    with no-op instructions, rather than zeroes.  */
2559 #define ASM_OUTPUT_MAX_SKIP_ALIGN(FILE,LOG,MAX_SKIP)            \
2560   if ((LOG) != 0)                                               \
2561     {                                                           \
2562       if ((MAX_SKIP) == 0)                                      \
2563         fprintf ((FILE), "\t.p2align %d\n", (LOG));             \
2564       else                                                      \
2565         fprintf ((FILE), "\t.p2align %d,,%d\n",                 \
2566                  (LOG), (MAX_SKIP));                            \
2567     }
2568 #endif
2569 \f
2570 /* Only perform branch elimination (by making instructions conditional) if
2571    we're optimising.  Otherwise it's of no use anyway.  */
2572 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS)      \
2573   if (TARGET_ARM && optimize)                           \
2574     arm_final_prescan_insn (INSN);                      \
2575   else if (TARGET_THUMB)                                \
2576     thumb_final_prescan_insn (INSN)
2577
2578 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)       \
2579   (CODE == '@' || CODE == '|'                   \
2580    || (TARGET_ARM   && (CODE == '?'))           \
2581    || (TARGET_THUMB && (CODE == '_')))
2582
2583 /* Output an operand of an instruction.  */
2584 #define PRINT_OPERAND(STREAM, X, CODE)  \
2585   arm_print_operand (STREAM, X, CODE)
2586
2587 #define ARM_SIGN_EXTEND(x)  ((HOST_WIDE_INT)                    \
2588   (HOST_BITS_PER_WIDE_INT <= 32 ? (unsigned HOST_WIDE_INT) (x)  \
2589    : ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0xffffffff) |\
2590       ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0x80000000) \
2591        ? ((~ (unsigned HOST_WIDE_INT) 0)                        \
2592           & ~ (unsigned HOST_WIDE_INT) 0xffffffff)              \
2593        : 0))))
2594
2595 /* Output the address of an operand.  */
2596 #define ARM_PRINT_OPERAND_ADDRESS(STREAM, X)                    \
2597 {                                                               \
2598     int is_minus = GET_CODE (X) == MINUS;                       \
2599                                                                 \
2600     if (GET_CODE (X) == REG)                                    \
2601       asm_fprintf (STREAM, "[%r, #0]", REGNO (X));              \
2602     else if (GET_CODE (X) == PLUS || is_minus)                  \
2603       {                                                         \
2604         rtx base = XEXP (X, 0);                                 \
2605         rtx index = XEXP (X, 1);                                \
2606         HOST_WIDE_INT offset = 0;                               \
2607         if (GET_CODE (base) != REG)                             \
2608           {                                                     \
2609             /* Ensure that BASE is a register */                \
2610             /* (one of them must be). */                        \
2611             rtx temp = base;                                    \
2612             base = index;                                       \
2613             index = temp;                                       \
2614           }                                                     \
2615         switch (GET_CODE (index))                               \
2616           {                                                     \
2617           case CONST_INT:                                       \
2618             offset = INTVAL (index);                            \
2619             if (is_minus)                                       \
2620               offset = -offset;                                 \
2621             asm_fprintf (STREAM, "[%r, #%d]",                   \
2622                          REGNO (base), offset);                 \
2623             break;                                              \
2624                                                                 \
2625           case REG:                                             \
2626             asm_fprintf (STREAM, "[%r, %s%r]",                  \
2627                      REGNO (base), is_minus ? "-" : "",         \
2628                      REGNO (index));                            \
2629             break;                                              \
2630                                                                 \
2631           case MULT:                                            \
2632           case ASHIFTRT:                                        \
2633           case LSHIFTRT:                                        \
2634           case ASHIFT:                                          \
2635           case ROTATERT:                                        \
2636           {                                                     \
2637             asm_fprintf (STREAM, "[%r, %s%r",                   \
2638                          REGNO (base), is_minus ? "-" : "",     \
2639                          REGNO (XEXP (index, 0)));              \
2640             arm_print_operand (STREAM, index, 'S');             \
2641             fputs ("]", STREAM);                                \
2642             break;                                              \
2643           }                                                     \
2644                                                                 \
2645           default:                                              \
2646             abort();                                            \
2647         }                                                       \
2648     }                                                           \
2649   else if (   GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC\
2650            || GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC)\
2651     {                                                           \
2652       extern int output_memory_reference_mode;                  \
2653                                                                 \
2654       if (GET_CODE (XEXP (X, 0)) != REG)                        \
2655         abort ();                                               \
2656                                                                 \
2657       if (GET_CODE (X) == PRE_DEC || GET_CODE (X) == PRE_INC)   \
2658         asm_fprintf (STREAM, "[%r, #%s%d]!",                    \
2659                      REGNO (XEXP (X, 0)),                       \
2660                      GET_CODE (X) == PRE_DEC ? "-" : "",        \
2661                      GET_MODE_SIZE (output_memory_reference_mode));\
2662       else                                                      \
2663         asm_fprintf (STREAM, "[%r], #%s%d",                     \
2664                      REGNO (XEXP (X, 0)),                       \
2665                      GET_CODE (X) == POST_DEC ? "-" : "",       \
2666                      GET_MODE_SIZE (output_memory_reference_mode));\
2667     }                                                           \
2668   else output_addr_const (STREAM, X);                           \
2669 }
2670
2671 #define THUMB_PRINT_OPERAND_ADDRESS(STREAM, X)          \
2672 {                                                       \
2673   if (GET_CODE (X) == REG)                              \
2674     asm_fprintf (STREAM, "[%r]", REGNO (X));            \
2675   else if (GET_CODE (X) == POST_INC)                    \
2676     asm_fprintf (STREAM, "%r!", REGNO (XEXP (X, 0)));   \
2677   else if (GET_CODE (X) == PLUS)                        \
2678     {                                                   \
2679       if (GET_CODE (XEXP (X, 1)) == CONST_INT)          \
2680         asm_fprintf (STREAM, "[%r, #%d]",               \
2681                      REGNO (XEXP (X, 0)),               \
2682                      (int) INTVAL (XEXP (X, 1)));       \
2683       else                                              \
2684         asm_fprintf (STREAM, "[%r, %r]",                \
2685                      REGNO (XEXP (X, 0)),               \
2686                      REGNO (XEXP (X, 1)));              \
2687     }                                                   \
2688   else                                                  \
2689     output_addr_const (STREAM, X);                      \
2690 }
2691
2692 #define PRINT_OPERAND_ADDRESS(STREAM, X)        \
2693   if (TARGET_ARM)                               \
2694     ARM_PRINT_OPERAND_ADDRESS (STREAM, X)       \
2695   else                                          \
2696     THUMB_PRINT_OPERAND_ADDRESS (STREAM, X)
2697      
2698 /* Output code to add DELTA to the first argument, and then jump to FUNCTION.
2699    Used for C++ multiple inheritance.  */
2700 #define ASM_OUTPUT_MI_THUNK(FILE, THUNK_FNDECL, DELTA, FUNCTION)                \
2701   do                                                                            \
2702     {                                                                           \
2703       int mi_delta = (DELTA);                                                   \
2704       const char *const mi_op = mi_delta < 0 ? "sub" : "add";                   \
2705       int shift = 0;                                                            \
2706       int this_regno = (aggregate_value_p (TREE_TYPE (TREE_TYPE (FUNCTION)))    \
2707                         ? 1 : 0);                                               \
2708       if (mi_delta < 0)                                                         \
2709         mi_delta = - mi_delta;                                                  \
2710       while (mi_delta != 0)                                                     \
2711         {                                                                       \
2712           if ((mi_delta & (3 << shift)) == 0)                                   \
2713             shift += 2;                                                         \
2714           else                                                                  \
2715             {                                                                   \
2716               asm_fprintf (FILE, "\t%s\t%r, %r, #%d\n",                         \
2717                            mi_op, this_regno, this_regno,                       \
2718                            mi_delta & (0xff << shift));                         \
2719               mi_delta &= ~(0xff << shift);                                     \
2720               shift += 8;                                                       \
2721             }                                                                   \
2722         }                                                                       \
2723       fputs ("\tb\t", FILE);                                                    \
2724       assemble_name (FILE, XSTR (XEXP (DECL_RTL (FUNCTION), 0), 0));            \
2725       if (NEED_PLT_RELOC)                                                       \
2726         fputs ("(PLT)", FILE);                                                  \
2727       fputc ('\n', FILE);                                                       \
2728     }                                                                           \
2729   while (0)
2730
2731 /* A C expression whose value is RTL representing the value of the return
2732    address for the frame COUNT steps up from the current frame.  */
2733
2734 #define RETURN_ADDR_RTX(COUNT, FRAME) \
2735   arm_return_addr (COUNT, FRAME)
2736
2737 /* Mask of the bits in the PC that contain the real return address 
2738    when running in 26-bit mode.  */
2739 #define RETURN_ADDR_MASK26 (0x03fffffc)
2740
2741 /* Pick up the return address upon entry to a procedure. Used for
2742    dwarf2 unwind information.  This also enables the table driven
2743    mechanism.  */
2744 #define INCOMING_RETURN_ADDR_RTX        gen_rtx_REG (Pmode, LR_REGNUM)
2745 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (LR_REGNUM)
2746
2747 /* Used to mask out junk bits from the return address, such as
2748    processor state, interrupt status, condition codes and the like.  */
2749 #define MASK_RETURN_ADDR \
2750   /* If we are generating code for an ARM2/ARM3 machine or for an ARM6  \
2751      in 26 bit mode, the condition codes must be masked out of the      \
2752      return address.  This does not apply to ARM6 and later processors  \
2753      when running in 32 bit mode.  */                                   \
2754   ((!TARGET_APCS_32) ? (gen_int_mode (RETURN_ADDR_MASK26, Pmode))       \
2755    : (arm_arch4 || TARGET_THUMB) ?                                      \
2756      (gen_int_mode ((unsigned long)0xffffffff, Pmode))                  \
2757    : arm_gen_return_addr_mask ())
2758
2759 \f
2760 /* Define the codes that are matched by predicates in arm.c */
2761 #define PREDICATE_CODES                                                 \
2762   {"s_register_operand", {SUBREG, REG}},                                \
2763   {"arm_hard_register_operand", {REG}},                                 \
2764   {"f_register_operand", {SUBREG, REG}},                                \
2765   {"arm_add_operand",    {SUBREG, REG, CONST_INT}},                     \
2766   {"fpu_add_operand",    {SUBREG, REG, CONST_DOUBLE}},                  \
2767   {"fpu_rhs_operand",    {SUBREG, REG, CONST_DOUBLE}},                  \
2768   {"arm_rhs_operand",    {SUBREG, REG, CONST_INT}},                     \
2769   {"arm_not_operand",    {SUBREG, REG, CONST_INT}},                     \
2770   {"reg_or_int_operand", {SUBREG, REG, CONST_INT}},                     \
2771   {"index_operand",      {SUBREG, REG, CONST_INT}},                     \
2772   {"thumb_cmp_operand",  {SUBREG, REG, CONST_INT}},                     \
2773   {"offsettable_memory_operand", {MEM}},                                \
2774   {"bad_signed_byte_operand", {MEM}},                                   \
2775   {"alignable_memory_operand", {MEM}},                                  \
2776   {"shiftable_operator", {PLUS, MINUS, AND, IOR, XOR}},                 \
2777   {"minmax_operator", {SMIN, SMAX, UMIN, UMAX}},                        \
2778   {"shift_operator", {ASHIFT, ASHIFTRT, LSHIFTRT, ROTATERT, MULT}},     \
2779   {"di_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE, MEM}},          \
2780   {"nonimmediate_di_operand", {SUBREG, REG, MEM}},                      \
2781   {"soft_df_operand", {SUBREG, REG, CONST_DOUBLE, MEM}},                \
2782   {"nonimmediate_soft_df_operand", {SUBREG, REG, MEM}},                 \
2783   {"load_multiple_operation",  {PARALLEL}},                             \
2784   {"store_multiple_operation", {PARALLEL}},                             \
2785   {"equality_operator", {EQ, NE}},                                      \
2786   {"arm_comparison_operator", {EQ, NE, LE, LT, GE, GT, GEU, GTU, LEU,   \
2787                                LTU, UNORDERED, ORDERED, UNLT, UNLE,     \
2788                                UNGE, UNGT}},                            \
2789   {"arm_rhsm_operand", {SUBREG, REG, CONST_INT, MEM}},                  \
2790   {"const_shift_operand", {CONST_INT}},                                 \
2791   {"multi_register_push", {PARALLEL}},                                  \
2792   {"cc_register", {REG}},                                               \
2793   {"logical_binary_operator", {AND, IOR, XOR}},                         \
2794   {"dominant_cc_register", {REG}},
2795
2796 /* Define this if you have special predicates that know special things
2797    about modes.  Genrecog will warn about certain forms of
2798    match_operand without a mode; if the operand predicate is listed in
2799    SPECIAL_MODE_PREDICATES, the warning will be suppressed. */
2800 #define SPECIAL_MODE_PREDICATES                 \
2801  "cc_register", "dominant_cc_register",
2802
2803 enum arm_builtins
2804 {
2805   ARM_BUILTIN_CLZ,
2806   ARM_BUILTIN_MAX
2807 };
2808 #endif /* ! GCC_ARM_H */