OSDN Git Service

* config.gcc: Remove all stanzas for previously obsoleted
[pf3gnuchains/gcc-fork.git] / gcc / config / arm / arm.h
1 /* Definitions of target machine for GNU compiler, for ARM.
2    Copyright (C) 1991, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002 Free Software Foundation, Inc.
4    Contributed by Pieter `Tiggr' Schoenmakers (rcpieter@win.tue.nl)
5    and Martin Simmons (@harleqn.co.uk).
6    More major hacks by Richard Earnshaw (rearnsha@arm.com)
7    Minor hacks by Nick Clifton (nickc@cygnus.com)
8
9 This file is part of GNU CC.
10
11 GNU CC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 2, or (at your option)
14 any later version.
15
16 GNU CC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GNU CC; see the file COPYING.  If not, write to
23 the Free Software Foundation, 59 Temple Place - Suite 330,
24 Boston, MA 02111-1307, USA.  */
25
26 #ifndef GCC_ARM_H
27 #define GCC_ARM_H
28
29 /* Target CPU builtins.  */
30 #define TARGET_CPU_CPP_BUILTINS()                       \
31   do                                                    \
32     {                                                   \
33         if (TARGET_ARM)                                 \
34           builtin_define ("__arm__");                   \
35         else                                            \
36           builtin_define ("__thumb__");                 \
37                                                         \
38         if (TARGET_BIG_END)                             \
39           {                                             \
40             builtin_define ("__ARMEB__");               \
41             if (TARGET_THUMB)                           \
42               builtin_define ("__THUMBEB__");           \
43             if (TARGET_LITTLE_WORDS)                    \
44               builtin_define ("__ARMWEL__");            \
45           }                                             \
46         else                                            \
47           {                                             \
48             builtin_define ("__ARMEL__");               \
49             if (TARGET_THUMB)                           \
50               builtin_define ("__THUMBEL__");           \
51           }                                             \
52                                                         \
53         if (TARGET_APCS_32)                             \
54           builtin_define ("__APCS_32__");               \
55         else                                            \
56           builtin_define ("__APCS_26__");               \
57                                                         \
58         if (TARGET_SOFT_FLOAT)                          \
59           builtin_define ("__SOFTFP__");                \
60                                                         \
61         /* Add a define for interworking.               \
62            Needed when building libgcc.a.  */           \
63         if (TARGET_INTERWORK)                           \
64           builtin_define ("__THUMB_INTERWORK__");       \
65                                                         \
66         builtin_assert ("cpu=arm");                     \
67         builtin_assert ("machine=arm");                 \
68     } while (0)
69
70 #define TARGET_CPU_arm2         0x0000
71 #define TARGET_CPU_arm250       0x0000
72 #define TARGET_CPU_arm3         0x0000
73 #define TARGET_CPU_arm6         0x0001
74 #define TARGET_CPU_arm600       0x0001
75 #define TARGET_CPU_arm610       0x0002
76 #define TARGET_CPU_arm7         0x0001
77 #define TARGET_CPU_arm7m        0x0004
78 #define TARGET_CPU_arm7dm       0x0004
79 #define TARGET_CPU_arm7dmi      0x0004
80 #define TARGET_CPU_arm700       0x0001
81 #define TARGET_CPU_arm710       0x0002
82 #define TARGET_CPU_arm7100      0x0002
83 #define TARGET_CPU_arm7500      0x0002
84 #define TARGET_CPU_arm7500fe    0x1001
85 #define TARGET_CPU_arm7tdmi     0x0008
86 #define TARGET_CPU_arm8         0x0010
87 #define TARGET_CPU_arm810       0x0020
88 #define TARGET_CPU_strongarm    0x0040
89 #define TARGET_CPU_strongarm110 0x0040
90 #define TARGET_CPU_strongarm1100 0x0040
91 #define TARGET_CPU_arm9         0x0080
92 #define TARGET_CPU_arm9tdmi     0x0080
93 #define TARGET_CPU_xscale       0x0100
94 /* Configure didn't specify.  */
95 #define TARGET_CPU_generic      0x8000
96
97 typedef enum arm_cond_code
98 {
99   ARM_EQ = 0, ARM_NE, ARM_CS, ARM_CC, ARM_MI, ARM_PL, ARM_VS, ARM_VC,
100   ARM_HI, ARM_LS, ARM_GE, ARM_LT, ARM_GT, ARM_LE, ARM_AL, ARM_NV
101 }
102 arm_cc;
103
104 extern arm_cc arm_current_cc;
105
106 #define ARM_INVERSE_CONDITION_CODE(X)  ((arm_cc) (((int)X) ^ 1))
107
108 extern int arm_target_label;
109 extern int arm_ccfsm_state;
110 extern struct rtx_def * arm_target_insn;
111 /* Run-time compilation parameters selecting different hardware subsets.  */
112 extern int target_flags;
113 /* The floating point instruction architecture, can be 2 or 3 */
114 extern const char * target_fp_name;
115 /* Define the information needed to generate branch insns.  This is
116    stored from the compare operation.  Note that we can't use "rtx" here
117    since it hasn't been defined!  */
118 extern struct rtx_def * arm_compare_op0;
119 extern struct rtx_def * arm_compare_op1;
120 /* The label of the current constant pool.  */
121 extern struct rtx_def * pool_vector_label;
122 /* Set to 1 when a return insn is output, this means that the epilogue
123    is not needed. */
124 extern int return_used_this_function;
125 \f
126 /* Just in case configure has failed to define anything. */
127 #ifndef TARGET_CPU_DEFAULT
128 #define TARGET_CPU_DEFAULT TARGET_CPU_generic
129 #endif
130
131 /* If the configuration file doesn't specify the cpu, the subtarget may
132    override it.  If it doesn't, then default to an ARM6.  */
133 #if TARGET_CPU_DEFAULT == TARGET_CPU_generic
134 #undef TARGET_CPU_DEFAULT
135
136 #ifdef SUBTARGET_CPU_DEFAULT
137 #define TARGET_CPU_DEFAULT SUBTARGET_CPU_DEFAULT
138 #else
139 #define TARGET_CPU_DEFAULT TARGET_CPU_arm6
140 #endif
141 #endif
142
143 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm2
144 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_2__"
145 #else
146 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm6 || TARGET_CPU_DEFAULT == TARGET_CPU_arm610 || TARGET_CPU_DEFAULT == TARGET_CPU_arm7500fe
147 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_3__"
148 #else
149 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm7m
150 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_3M__"
151 #else
152 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm7tdmi || TARGET_CPU_DEFAULT == TARGET_CPU_arm9 || TARGET_CPU_DEFAULT == TARGET_CPU_arm9tdmi
153 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_4T__"
154 #else
155 #if TARGET_CPU_DEFAULT == TARGET_CPU_arm8 || TARGET_CPU_DEFAULT == TARGET_CPU_arm810 || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm110 || TARGET_CPU_DEFAULT == TARGET_CPU_strongarm1100 
156 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_4__"
157 #else
158 #if TARGET_CPU_DEFAULT == TARGET_CPU_xscale
159 #define CPP_ARCH_DEFAULT_SPEC "-D__ARM_ARCH_5TE__ -D__XSCALE__"
160 #else
161 Unrecognized value in TARGET_CPU_DEFAULT.
162 #endif
163 #endif
164 #endif
165 #endif
166 #endif
167 #endif
168
169 #undef  CPP_SPEC
170 #define CPP_SPEC "%(cpp_cpu_arch) %(subtarget_cpp_spec)                 \
171 %{mapcs-32:%{mapcs-26:                                                  \
172         %e-mapcs-26 and -mapcs-32 may not be used together}}            \
173 %{msoft-float:%{mhard-float:                                            \
174         %e-msoft-float and -mhard_float may not be used together}}      \
175 %{mbig-endian:%{mlittle-endian:                                         \
176         %e-mbig-endian and -mlittle-endian may not be used together}}"
177
178 /* Set the architecture define -- if -march= is set, then it overrides
179    the -mcpu= setting.  */
180 #define CPP_CPU_ARCH_SPEC "\
181 %{march=arm2:-D__ARM_ARCH_2__} \
182 %{march=arm250:-D__ARM_ARCH_2__} \
183 %{march=arm3:-D__ARM_ARCH_2__} \
184 %{march=arm6:-D__ARM_ARCH_3__} \
185 %{march=arm600:-D__ARM_ARCH_3__} \
186 %{march=arm610:-D__ARM_ARCH_3__} \
187 %{march=arm7:-D__ARM_ARCH_3__} \
188 %{march=arm700:-D__ARM_ARCH_3__} \
189 %{march=arm710:-D__ARM_ARCH_3__} \
190 %{march=arm720:-D__ARM_ARCH_3__} \
191 %{march=arm7100:-D__ARM_ARCH_3__} \
192 %{march=arm7500:-D__ARM_ARCH_3__} \
193 %{march=arm7500fe:-D__ARM_ARCH_3__} \
194 %{march=arm7m:-D__ARM_ARCH_3M__} \
195 %{march=arm7dm:-D__ARM_ARCH_3M__} \
196 %{march=arm7dmi:-D__ARM_ARCH_3M__} \
197 %{march=arm7tdmi:-D__ARM_ARCH_4T__} \
198 %{march=arm8:-D__ARM_ARCH_4__} \
199 %{march=arm810:-D__ARM_ARCH_4__} \
200 %{march=arm9:-D__ARM_ARCH_4T__} \
201 %{march=arm920:-D__ARM_ARCH_4__} \
202 %{march=arm920t:-D__ARM_ARCH_4T__} \
203 %{march=arm9tdmi:-D__ARM_ARCH_4T__} \
204 %{march=strongarm:-D__ARM_ARCH_4__} \
205 %{march=strongarm110:-D__ARM_ARCH_4__} \
206 %{march=strongarm1100:-D__ARM_ARCH_4__} \
207 %{march=xscale:-D__ARM_ARCH_5TE__} \
208 %{march=xscale:-D__XSCALE__} \
209 %{march=armv2:-D__ARM_ARCH_2__} \
210 %{march=armv2a:-D__ARM_ARCH_2__} \
211 %{march=armv3:-D__ARM_ARCH_3__} \
212 %{march=armv3m:-D__ARM_ARCH_3M__} \
213 %{march=armv4:-D__ARM_ARCH_4__} \
214 %{march=armv4t:-D__ARM_ARCH_4T__} \
215 %{march=armv5:-D__ARM_ARCH_5__} \
216 %{march=armv5t:-D__ARM_ARCH_5T__} \
217 %{march=armv5e:-D__ARM_ARCH_5E__} \
218 %{march=armv5te:-D__ARM_ARCH_5TE__} \
219 %{!march=*: \
220  %{mcpu=arm2:-D__ARM_ARCH_2__} \
221  %{mcpu=arm250:-D__ARM_ARCH_2__} \
222  %{mcpu=arm3:-D__ARM_ARCH_2__} \
223  %{mcpu=arm6:-D__ARM_ARCH_3__} \
224  %{mcpu=arm600:-D__ARM_ARCH_3__} \
225  %{mcpu=arm610:-D__ARM_ARCH_3__} \
226  %{mcpu=arm7:-D__ARM_ARCH_3__} \
227  %{mcpu=arm700:-D__ARM_ARCH_3__} \
228  %{mcpu=arm710:-D__ARM_ARCH_3__} \
229  %{mcpu=arm720:-D__ARM_ARCH_3__} \
230  %{mcpu=arm7100:-D__ARM_ARCH_3__} \
231  %{mcpu=arm7500:-D__ARM_ARCH_3__} \
232  %{mcpu=arm7500fe:-D__ARM_ARCH_3__} \
233  %{mcpu=arm7m:-D__ARM_ARCH_3M__} \
234  %{mcpu=arm7dm:-D__ARM_ARCH_3M__} \
235  %{mcpu=arm7dmi:-D__ARM_ARCH_3M__} \
236  %{mcpu=arm7tdmi:-D__ARM_ARCH_4T__} \
237  %{mcpu=arm8:-D__ARM_ARCH_4__} \
238  %{mcpu=arm810:-D__ARM_ARCH_4__} \
239  %{mcpu=arm9:-D__ARM_ARCH_4T__} \
240  %{mcpu=arm920:-D__ARM_ARCH_4__} \
241  %{mcpu=arm920t:-D__ARM_ARCH_4T__} \
242  %{mcpu=arm9tdmi:-D__ARM_ARCH_4T__} \
243  %{mcpu=strongarm:-D__ARM_ARCH_4__} \
244  %{mcpu=strongarm110:-D__ARM_ARCH_4__} \
245  %{mcpu=strongarm1100:-D__ARM_ARCH_4__} \
246  %{mcpu=xscale:-D__ARM_ARCH_5TE__} \
247  %{mcpu=xscale:-D__XSCALE__} \
248  %{!mcpu*:%(cpp_cpu_arch_default)}} \
249 "
250
251 #ifndef CC1_SPEC
252 #define CC1_SPEC ""
253 #endif
254
255 /* This macro defines names of additional specifications to put in the specs
256    that can be used in various specifications like CC1_SPEC.  Its definition
257    is an initializer with a subgrouping for each command option.
258
259    Each subgrouping contains a string constant, that defines the
260    specification name, and a string constant that used by the GNU CC driver
261    program.
262
263    Do not define this macro if it does not need to do anything.  */
264 #define EXTRA_SPECS                                             \
265   { "cpp_cpu_arch",             CPP_CPU_ARCH_SPEC },            \
266   { "cpp_cpu_arch_default",     CPP_ARCH_DEFAULT_SPEC },        \
267   { "subtarget_cpp_spec",       SUBTARGET_CPP_SPEC },           \
268   SUBTARGET_EXTRA_SPECS
269
270 #ifndef SUBTARGET_EXTRA_SPECS
271 #define SUBTARGET_EXTRA_SPECS
272 #endif
273
274 #ifndef SUBTARGET_CPP_SPEC
275 #define SUBTARGET_CPP_SPEC      ""
276 #endif
277 \f
278 /* Run-time Target Specification.  */
279 #ifndef TARGET_VERSION
280 #define TARGET_VERSION fputs (" (ARM/generic)", stderr);
281 #endif
282
283 /* Nonzero if the function prologue (and epilogue) should obey
284    the ARM Procedure Call Standard.  */
285 #define ARM_FLAG_APCS_FRAME     (1 << 0)
286
287 /* Nonzero if the function prologue should output the function name to enable
288    the post mortem debugger to print a backtrace (very useful on RISCOS,
289    unused on RISCiX).  Specifying this flag also enables
290    -fno-omit-frame-pointer.
291    XXX Must still be implemented in the prologue.  */
292 #define ARM_FLAG_POKE           (1 << 1)
293
294 /* Nonzero if floating point instructions are emulated by the FPE, in which
295    case instruction scheduling becomes very uninteresting.  */
296 #define ARM_FLAG_FPE            (1 << 2)
297
298 /* Nonzero if destined for a processor in 32-bit program mode.  Takes out bit
299    that assume restoration of the condition flags when returning from a
300    branch and link (ie a function).  */
301 #define ARM_FLAG_APCS_32        (1 << 3)
302
303 /* FLAGS 0x0008 and 0x0010 are now spare (used to be arm3/6 selection).  */
304
305 /* Nonzero if stack checking should be performed on entry to each function
306    which allocates temporary variables on the stack.  */
307 #define ARM_FLAG_APCS_STACK     (1 << 4)
308
309 /* Nonzero if floating point parameters should be passed to functions in
310    floating point registers.  */
311 #define ARM_FLAG_APCS_FLOAT     (1 << 5)
312
313 /* Nonzero if re-entrant, position independent code should be generated.
314    This is equivalent to -fpic.  */
315 #define ARM_FLAG_APCS_REENT     (1 << 6)
316
317 /* Nonzero if the MMU will trap unaligned word accesses, so shorts must
318    be loaded using either LDRH or LDRB instructions.  */
319 #define ARM_FLAG_MMU_TRAPS      (1 << 7)
320
321 /* Nonzero if all floating point instructions are missing (and there is no
322    emulator either).  Generate function calls for all ops in this case.  */
323 #define ARM_FLAG_SOFT_FLOAT     (1 << 8)
324
325 /* Nonzero if we should compile with BYTES_BIG_ENDIAN set to 1.  */
326 #define ARM_FLAG_BIG_END        (1 << 9)
327
328 /* Nonzero if we should compile for Thumb interworking.  */
329 #define ARM_FLAG_INTERWORK      (1 << 10)
330
331 /* Nonzero if we should have little-endian words even when compiling for
332    big-endian (for backwards compatibility with older versions of GCC).  */
333 #define ARM_FLAG_LITTLE_WORDS   (1 << 11)
334
335 /* Nonzero if we need to protect the prolog from scheduling */
336 #define ARM_FLAG_NO_SCHED_PRO   (1 << 12)
337
338 /* Nonzero if a call to abort should be generated if a noreturn 
339    function tries to return.  */
340 #define ARM_FLAG_ABORT_NORETURN (1 << 13)
341
342 /* Nonzero if function prologues should not load the PIC register. */
343 #define ARM_FLAG_SINGLE_PIC_BASE (1 << 14)
344
345 /* Nonzero if all call instructions should be indirect.  */
346 #define ARM_FLAG_LONG_CALLS     (1 << 15)
347   
348 /* Nonzero means that the target ISA is the THUMB, not the ARM.  */
349 #define ARM_FLAG_THUMB          (1 << 16)
350
351 /* Set if a TPCS style stack frame should be generated, for non-leaf
352    functions, even if they do not need one.  */
353 #define THUMB_FLAG_BACKTRACE    (1 << 17)
354
355 /* Set if a TPCS style stack frame should be generated, for leaf
356    functions, even if they do not need one.  */
357 #define THUMB_FLAG_LEAF_BACKTRACE               (1 << 18)
358
359 /* Set if externally visible functions should assume that they
360    might be called in ARM mode, from a non-thumb aware code.  */
361 #define THUMB_FLAG_CALLEE_SUPER_INTERWORKING    (1 << 19)
362
363 /* Set if calls via function pointers should assume that their
364    destination is non-Thumb aware.  */
365 #define THUMB_FLAG_CALLER_SUPER_INTERWORKING    (1 << 20)
366
367 #define TARGET_APCS_FRAME               (target_flags & ARM_FLAG_APCS_FRAME)
368 #define TARGET_POKE_FUNCTION_NAME       (target_flags & ARM_FLAG_POKE)
369 #define TARGET_FPE                      (target_flags & ARM_FLAG_FPE)
370 #define TARGET_APCS_32                  (target_flags & ARM_FLAG_APCS_32)
371 #define TARGET_APCS_STACK               (target_flags & ARM_FLAG_APCS_STACK)
372 #define TARGET_APCS_FLOAT               (target_flags & ARM_FLAG_APCS_FLOAT)
373 #define TARGET_APCS_REENT               (target_flags & ARM_FLAG_APCS_REENT)
374 #define TARGET_MMU_TRAPS                (target_flags & ARM_FLAG_MMU_TRAPS)
375 #define TARGET_SOFT_FLOAT               (target_flags & ARM_FLAG_SOFT_FLOAT)
376 #define TARGET_HARD_FLOAT               (! TARGET_SOFT_FLOAT)
377 #define TARGET_BIG_END                  (target_flags & ARM_FLAG_BIG_END)
378 #define TARGET_INTERWORK                (target_flags & ARM_FLAG_INTERWORK)
379 #define TARGET_LITTLE_WORDS             (target_flags & ARM_FLAG_LITTLE_WORDS)
380 #define TARGET_NO_SCHED_PRO             (target_flags & ARM_FLAG_NO_SCHED_PRO)
381 #define TARGET_ABORT_NORETURN           (target_flags & ARM_FLAG_ABORT_NORETURN)
382 #define TARGET_SINGLE_PIC_BASE          (target_flags & ARM_FLAG_SINGLE_PIC_BASE)
383 #define TARGET_LONG_CALLS               (target_flags & ARM_FLAG_LONG_CALLS)
384 #define TARGET_THUMB                    (target_flags & ARM_FLAG_THUMB)
385 #define TARGET_ARM                      (! TARGET_THUMB)
386 #define TARGET_EITHER                   1 /* (TARGET_ARM | TARGET_THUMB) */
387 #define TARGET_CALLEE_INTERWORKING      (target_flags & THUMB_FLAG_CALLEE_SUPER_INTERWORKING)
388 #define TARGET_CALLER_INTERWORKING      (target_flags & THUMB_FLAG_CALLER_SUPER_INTERWORKING)
389 #define TARGET_BACKTRACE                (leaf_function_p ()                             \
390                                          ? (target_flags & THUMB_FLAG_LEAF_BACKTRACE)   \
391                                          : (target_flags & THUMB_FLAG_BACKTRACE))
392
393 /* SUBTARGET_SWITCHES is used to add flags on a per-config basis.  */
394 #ifndef SUBTARGET_SWITCHES
395 #define SUBTARGET_SWITCHES
396 #endif
397
398 #define TARGET_SWITCHES                                                 \
399 {                                                                       \
400   {"apcs",                      ARM_FLAG_APCS_FRAME, "" },              \
401   {"apcs-frame",                ARM_FLAG_APCS_FRAME,                    \
402    N_("Generate APCS conformant stack frames") },                       \
403   {"no-apcs-frame",            -ARM_FLAG_APCS_FRAME, "" },              \
404   {"poke-function-name",        ARM_FLAG_POKE,                          \
405    N_("Store function names in object code") },                         \
406   {"no-poke-function-name",    -ARM_FLAG_POKE, "" },                    \
407   {"fpe",                       ARM_FLAG_FPE,  "" },                    \
408   {"apcs-32",                   ARM_FLAG_APCS_32,                       \
409    N_("Use the 32-bit version of the APCS") },                          \
410   {"apcs-26",                  -ARM_FLAG_APCS_32,                       \
411    N_("Use the 26-bit version of the APCS") },                          \
412   {"apcs-stack-check",          ARM_FLAG_APCS_STACK, "" },              \
413   {"no-apcs-stack-check",      -ARM_FLAG_APCS_STACK, "" },              \
414   {"apcs-float",                ARM_FLAG_APCS_FLOAT,                    \
415    N_("Pass FP arguments in FP registers") },                           \
416   {"no-apcs-float",            -ARM_FLAG_APCS_FLOAT, "" },              \
417   {"apcs-reentrant",            ARM_FLAG_APCS_REENT,                    \
418    N_("Generate re-entrant, PIC code") },                               \
419   {"no-apcs-reentrant",        -ARM_FLAG_APCS_REENT, "" },              \
420   {"alignment-traps",           ARM_FLAG_MMU_TRAPS,                     \
421    N_("The MMU will trap on unaligned accesses") },                     \
422   {"no-alignment-traps",       -ARM_FLAG_MMU_TRAPS, "" },               \
423   {"short-load-bytes",          ARM_FLAG_MMU_TRAPS, "" },               \
424   {"no-short-load-bytes",      -ARM_FLAG_MMU_TRAPS, "" },               \
425   {"short-load-words",         -ARM_FLAG_MMU_TRAPS, "" },               \
426   {"no-short-load-words",       ARM_FLAG_MMU_TRAPS, "" },               \
427   {"soft-float",                ARM_FLAG_SOFT_FLOAT,                    \
428    N_("Use library calls to perform FP operations") },                  \
429   {"hard-float",               -ARM_FLAG_SOFT_FLOAT,                    \
430    N_("Use hardware floating point instructions") },                    \
431   {"big-endian",                ARM_FLAG_BIG_END,                       \
432    N_("Assume target CPU is configured as big endian") },               \
433   {"little-endian",            -ARM_FLAG_BIG_END,                       \
434    N_("Assume target CPU is configured as little endian") },            \
435   {"words-little-endian",       ARM_FLAG_LITTLE_WORDS,                  \
436    N_("Assume big endian bytes, little endian words") },                \
437   {"thumb-interwork",           ARM_FLAG_INTERWORK,                     \
438    N_("Support calls between Thumb and ARM instruction sets") },        \
439   {"no-thumb-interwork",       -ARM_FLAG_INTERWORK, "" },               \
440   {"abort-on-noreturn",         ARM_FLAG_ABORT_NORETURN,                \
441    N_("Generate a call to abort if a noreturn function returns")},      \
442   {"no-abort-on-noreturn",     -ARM_FLAG_ABORT_NORETURN, "" },          \
443   {"no-sched-prolog",           ARM_FLAG_NO_SCHED_PRO,                  \
444    N_("Do not move instructions into a function's prologue") },         \
445   {"sched-prolog",             -ARM_FLAG_NO_SCHED_PRO, "" },            \
446   {"single-pic-base",           ARM_FLAG_SINGLE_PIC_BASE,               \
447    N_("Do not load the PIC register in function prologues") },          \
448   {"no-single-pic-base",       -ARM_FLAG_SINGLE_PIC_BASE, "" },         \
449   {"long-calls",                ARM_FLAG_LONG_CALLS,                    \
450    N_("Generate call insns as indirect calls, if necessary") },         \
451   {"no-long-calls",            -ARM_FLAG_LONG_CALLS, "" },              \
452   {"thumb",                     ARM_FLAG_THUMB,                         \
453    N_("Compile for the Thumb not the ARM") },                           \
454   {"no-thumb",                 -ARM_FLAG_THUMB, "" },                   \
455   {"arm",                      -ARM_FLAG_THUMB, "" },                   \
456   {"tpcs-frame",                    THUMB_FLAG_BACKTRACE,               \
457    N_("Thumb: Generate (non-leaf) stack frames even if not needed") },     \
458   {"no-tpcs-frame",                -THUMB_FLAG_BACKTRACE, "" },            \
459   {"tpcs-leaf-frame",               THUMB_FLAG_LEAF_BACKTRACE,             \
460    N_("Thumb: Generate (leaf) stack frames even if not needed") },         \
461   {"no-tpcs-leaf-frame",           -THUMB_FLAG_LEAF_BACKTRACE, "" },       \
462   {"callee-super-interworking",     THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
463    N_("Thumb: Assume non-static functions may be called from ARM code") }, \
464   {"no-callee-super-interworking", -THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
465      "" },                                                                 \
466   {"caller-super-interworking",     THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
467    N_("Thumb: Assume function pointers may go to non-Thumb aware code") }, \
468   {"no-caller-super-interworking", -THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
469    "" },                                                                   \
470   SUBTARGET_SWITCHES                                                       \
471   {"",                          TARGET_DEFAULT, "" }                       \
472 }
473
474 #define TARGET_OPTIONS                                          \
475 {                                                               \
476   {"cpu=",  & arm_select[0].string,                             \
477    N_("Specify the name of the target CPU") },                  \
478   {"arch=", & arm_select[1].string,                             \
479    N_("Specify the name of the target architecture") },         \
480   {"tune=", & arm_select[2].string, "" },                       \
481   {"fpe=",  & target_fp_name, "" },                             \
482   {"fp=",   & target_fp_name,                                   \
483    N_("Specify the version of the floating point emulator") },  \
484   {"structure-size-boundary=", & structure_size_string,         \
485    N_("Specify the minimum bit alignment of structures") },     \
486   {"pic-register=", & arm_pic_register_string,                  \
487    N_("Specify the register to be used for PIC addressing") }   \
488 }
489
490 struct arm_cpu_select
491 {
492   const char *              string;
493   const char *              name;
494   const struct processors * processors;
495 };
496
497 /* This is a magic array.  If the user specifies a command line switch
498    which matches one of the entries in TARGET_OPTIONS then the corresponding
499    string pointer will be set to the value specified by the user.  */
500 extern struct arm_cpu_select arm_select[];
501
502 enum prog_mode_type
503 {
504   prog_mode26,
505   prog_mode32
506 };
507
508 /* Recast the program mode class to be the prog_mode attribute */
509 #define arm_prog_mode ((enum attr_prog_mode) arm_prgmode)
510
511 extern enum prog_mode_type arm_prgmode;
512
513 /* What sort of floating point unit do we have? Hardware or software.
514    If software, is it issue 2 or issue 3?  */
515 enum floating_point_type
516 {
517   FP_HARD,
518   FP_SOFT2,
519   FP_SOFT3
520 };
521
522 /* Recast the floating point class to be the floating point attribute.  */
523 #define arm_fpu_attr ((enum attr_fpu) arm_fpu)
524
525 /* What type of floating point to tune for */
526 extern enum floating_point_type arm_fpu;
527
528 /* What type of floating point instructions are available */
529 extern enum floating_point_type arm_fpu_arch;
530
531 /* Default floating point architecture.  Override in sub-target if
532    necessary.  */
533 #ifndef FP_DEFAULT
534 #define FP_DEFAULT FP_SOFT2
535 #endif
536
537 /* Nonzero if the processor has a fast multiply insn, and one that does
538    a 64-bit multiply of two 32-bit values.  */
539 extern int arm_fast_multiply;
540
541 /* Nonzero if this chip supports the ARM Architecture 4 extensions */
542 extern int arm_arch4;
543
544 /* Nonzero if this chip supports the ARM Architecture 5 extensions */
545 extern int arm_arch5;
546
547 /* Nonzero if this chip supports the ARM Architecture 5E extensions */
548 extern int arm_arch5e;
549
550 /* Nonzero if this chip can benefit from load scheduling.  */
551 extern int arm_ld_sched;
552
553 /* Nonzero if generating thumb code.  */
554 extern int thumb_code;
555
556 /* Nonzero if this chip is a StrongARM.  */
557 extern int arm_is_strong;
558
559 /* Nonzero if this chip is an XScale.  */
560 extern int arm_is_xscale;
561
562 /* Nonzero if this chip is an ARM6 or an ARM7.  */
563 extern int arm_is_6_or_7;
564
565 #ifndef TARGET_DEFAULT
566 #define TARGET_DEFAULT  (ARM_FLAG_APCS_FRAME)
567 #endif
568
569 /* The frame pointer register used in gcc has nothing to do with debugging;
570    that is controlled by the APCS-FRAME option.  */
571 #define CAN_DEBUG_WITHOUT_FP
572
573 #undef  TARGET_MEM_FUNCTIONS
574 #define TARGET_MEM_FUNCTIONS 1
575
576 #define OVERRIDE_OPTIONS  arm_override_options ()
577
578 /* Nonzero if PIC code requires explicit qualifiers to generate
579    PLT and GOT relocs rather than the assembler doing so implicitly.
580    Subtargets can override these if required.  */
581 #ifndef NEED_GOT_RELOC
582 #define NEED_GOT_RELOC  0
583 #endif
584 #ifndef NEED_PLT_RELOC
585 #define NEED_PLT_RELOC  0
586 #endif
587
588 /* Nonzero if we need to refer to the GOT with a PC-relative
589    offset.  In other words, generate
590
591    .word        _GLOBAL_OFFSET_TABLE_ - [. - (.Lxx + 8)]  
592
593    rather than
594
595    .word        _GLOBAL_OFFSET_TABLE_ - (.Lxx + 8)
596
597    The default is true, which matches NetBSD.  Subtargets can 
598    override this if required.  */
599 #ifndef GOT_PCREL
600 #define GOT_PCREL   1
601 #endif
602 \f
603 /* Target machine storage Layout.  */
604
605
606 /* Define this macro if it is advisable to hold scalars in registers
607    in a wider mode than that declared by the program.  In such cases,
608    the value is constrained to be within the bounds of the declared
609    type, but kept valid in the wider mode.  The signedness of the
610    extension may differ from that of the type.  */
611
612 /* It is far faster to zero extend chars than to sign extend them */
613
614 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
615   if (GET_MODE_CLASS (MODE) == MODE_INT         \
616       && GET_MODE_SIZE (MODE) < 4)              \
617     {                                           \
618       if (MODE == QImode)                       \
619         UNSIGNEDP = 1;                          \
620       else if (MODE == HImode)                  \
621         UNSIGNEDP = TARGET_MMU_TRAPS != 0;      \
622       (MODE) = SImode;                          \
623     }
624
625 /* Define this macro if the promotion described by `PROMOTE_MODE'
626    should also be done for outgoing function arguments.  */
627 /* This is required to ensure that push insns always push a word.  */
628 #define PROMOTE_FUNCTION_ARGS
629
630 /* For the ARM:
631    I think I have added all the code to make this work.  Unfortunately,
632    early releases of the floating point emulation code on RISCiX used a
633    different format for extended precision numbers.  On my RISCiX box there
634    is a bug somewhere which causes the machine to lock up when running enquire
635    with long doubles.  There is the additional aspect that Norcroft C
636    treats long doubles as doubles and we ought to remain compatible.
637    Perhaps someone with an FPA coprocessor and not running RISCiX would like
638    to try this someday. */
639 /* #define LONG_DOUBLE_TYPE_SIZE 96 */
640
641 /* Disable XFmode patterns in md file */
642 #define ENABLE_XF_PATTERNS 0
643
644 /* Define this if most significant bit is lowest numbered
645    in instructions that operate on numbered bit-fields.  */
646 #define BITS_BIG_ENDIAN  0
647
648 /* Define this if most significant byte of a word is the lowest numbered.  
649    Most ARM processors are run in little endian mode, so that is the default.
650    If you want to have it run-time selectable, change the definition in a
651    cover file to be TARGET_BIG_ENDIAN.  */
652 #define BYTES_BIG_ENDIAN  (TARGET_BIG_END != 0)
653
654 /* Define this if most significant word of a multiword number is the lowest
655    numbered.
656    This is always false, even when in big-endian mode.  */
657 #define WORDS_BIG_ENDIAN  (BYTES_BIG_ENDIAN && ! TARGET_LITTLE_WORDS)
658
659 /* LIBGCC2_WORDS_BIG_ENDIAN has to be a constant, so we define this based
660    on processor pre-defineds when compiling libgcc2.c.  */
661 #if defined(__ARMEB__) && !defined(__ARMWEL__)
662 #define LIBGCC2_WORDS_BIG_ENDIAN 1
663 #else
664 #define LIBGCC2_WORDS_BIG_ENDIAN 0
665 #endif
666
667 /* Define this if most significant word of doubles is the lowest numbered.
668    This is always true, even when in little-endian mode.  */
669 #define FLOAT_WORDS_BIG_ENDIAN 1
670
671 #define UNITS_PER_WORD  4
672
673 #define PARM_BOUNDARY   32
674
675 #define STACK_BOUNDARY  32
676
677 #define FUNCTION_BOUNDARY  32
678
679 /* The lowest bit is used to indicate Thumb-mode functions, so the
680    vbit must go into the delta field of pointers to member
681    functions.  */
682 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_delta
683
684 #define EMPTY_FIELD_BOUNDARY  32
685
686 #define BIGGEST_ALIGNMENT  32
687
688 /* Make strings word-aligned so strcpy from constants will be faster.  */
689 #define CONSTANT_ALIGNMENT_FACTOR (TARGET_THUMB || ! arm_is_xscale ? 1 : 2)
690     
691 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                          \
692   ((TREE_CODE (EXP) == STRING_CST                               \
693     && (ALIGN) < BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR)     \
694    ? BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR : (ALIGN))
695
696 /* Setting STRUCTURE_SIZE_BOUNDARY to 32 produces more efficient code, but the
697    value set in previous versions of this toolchain was 8, which produces more
698    compact structures.  The command line option -mstructure_size_boundary=<n>
699    can be used to change this value.  For compatibility with the ARM SDK
700    however the value should be left at 32.  ARM SDT Reference Manual (ARM DUI
701    0020D) page 2-20 says "Structures are aligned on word boundaries".  */
702 #define STRUCTURE_SIZE_BOUNDARY arm_structure_size_boundary
703 extern int arm_structure_size_boundary;
704
705 /* This is the value used to initialise arm_structure_size_boundary.  If a
706    particular arm target wants to change the default value it should change
707    the definition of this macro, not STRUCTRUE_SIZE_BOUNDARY.  See netbsd.h
708    for an example of this.  */
709 #ifndef DEFAULT_STRUCTURE_SIZE_BOUNDARY
710 #define DEFAULT_STRUCTURE_SIZE_BOUNDARY 32
711 #endif
712
713 /* Used when parsing command line option -mstructure_size_boundary.  */
714 extern const char * structure_size_string;
715
716 /* Non-zero if move instructions will actually fail to work
717    when given unaligned data.  */
718 #define STRICT_ALIGNMENT 1
719
720 #define TARGET_FLOAT_FORMAT IEEE_FLOAT_FORMAT
721
722 \f
723 /* Standard register usage.  */
724
725 /* Register allocation in ARM Procedure Call Standard (as used on RISCiX):
726    (S - saved over call).
727
728         r0         *    argument word/integer result
729         r1-r3           argument word
730
731         r4-r8        S  register variable
732         r9           S  (rfp) register variable (real frame pointer)
733         
734         r10        F S  (sl) stack limit (used by -mapcs-stack-check)
735         r11        F S  (fp) argument pointer
736         r12             (ip) temp workspace
737         r13        F S  (sp) lower end of current stack frame
738         r14             (lr) link address/workspace
739         r15        F    (pc) program counter
740
741         f0              floating point result
742         f1-f3           floating point scratch
743
744         f4-f7        S  floating point variable
745
746         cc              This is NOT a real register, but is used internally
747                         to represent things that use or set the condition
748                         codes.
749         sfp             This isn't either.  It is used during rtl generation
750                         since the offset between the frame pointer and the
751                         auto's isn't known until after register allocation.
752         afp             Nor this, we only need this because of non-local
753                         goto.  Without it fp appears to be used and the
754                         elimination code won't get rid of sfp.  It tracks
755                         fp exactly at all times.
756
757    *: See CONDITIONAL_REGISTER_USAGE  */
758
759 /* The stack backtrace structure is as follows:
760   fp points to here:  |  save code pointer  |      [fp]
761                       |  return link value  |      [fp, #-4]
762                       |  return sp value    |      [fp, #-8]
763                       |  return fp value    |      [fp, #-12]
764                      [|  saved r10 value    |]
765                      [|  saved r9 value     |]
766                      [|  saved r8 value     |]
767                      [|  saved r7 value     |]
768                      [|  saved r6 value     |]
769                      [|  saved r5 value     |]
770                      [|  saved r4 value     |]
771                      [|  saved r3 value     |]
772                      [|  saved r2 value     |]
773                      [|  saved r1 value     |]
774                      [|  saved r0 value     |]
775                      [|  saved f7 value     |]     three words
776                      [|  saved f6 value     |]     three words
777                      [|  saved f5 value     |]     three words
778                      [|  saved f4 value     |]     three words
779   r0-r3 are not normally saved in a C function.  */
780
781 /* 1 for registers that have pervasive standard uses
782    and are not available for the register allocator.  */
783 #define FIXED_REGISTERS  \
784 {                        \
785   0,0,0,0,0,0,0,0,       \
786   0,0,0,0,0,1,0,1,       \
787   0,0,0,0,0,0,0,0,       \
788   1,1,1                  \
789 }
790
791 /* 1 for registers not available across function calls.
792    These must include the FIXED_REGISTERS and also any
793    registers that can be used without being saved.
794    The latter must include the registers where values are returned
795    and the register where structure-value addresses are passed.
796    Aside from that, you can include as many other registers as you like.
797    The CC is not preserved over function calls on the ARM 6, so it is 
798    easier to assume this for all.  SFP is preserved, since FP is. */
799 #define CALL_USED_REGISTERS  \
800 {                            \
801   1,1,1,1,0,0,0,0,           \
802   0,0,0,0,1,1,1,1,           \
803   1,1,1,1,0,0,0,0,           \
804   1,1,1                      \
805 }
806
807 #ifndef SUBTARGET_CONDITIONAL_REGISTER_USAGE
808 #define SUBTARGET_CONDITIONAL_REGISTER_USAGE
809 #endif
810
811 #define CONDITIONAL_REGISTER_USAGE                              \
812 {                                                               \
813   int regno;                                                    \
814                                                                 \
815   if (TARGET_SOFT_FLOAT || TARGET_THUMB)                        \
816     {                                                           \
817       for (regno = FIRST_ARM_FP_REGNUM;                         \
818            regno <= LAST_ARM_FP_REGNUM; ++regno)                \
819         fixed_regs[regno] = call_used_regs[regno] = 1;          \
820     }                                                           \
821   if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)                \
822     {                                                           \
823       fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                  \
824       call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;              \
825     }                                                           \
826   else if (TARGET_APCS_STACK)                                   \
827     {                                                           \
828       fixed_regs[10]     = 1;                                   \
829       call_used_regs[10] = 1;                                   \
830     }                                                           \
831   if (TARGET_APCS_FRAME)                                        \
832     {                                                           \
833       fixed_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;            \
834       call_used_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;        \
835     }                                                           \
836   SUBTARGET_CONDITIONAL_REGISTER_USAGE                          \
837 }
838     
839 /* These are a couple of extensions to the formats accecpted
840    by asm_fprintf:
841      %@ prints out ASM_COMMENT_START
842      %r prints out REGISTER_PREFIX reg_names[arg]  */
843 #define ASM_FPRINTF_EXTENSIONS(FILE, ARGS, P)           \
844   case '@':                                             \
845     fputs (ASM_COMMENT_START, FILE);                    \
846     break;                                              \
847                                                         \
848   case 'r':                                             \
849     fputs (REGISTER_PREFIX, FILE);                      \
850     fputs (reg_names [va_arg (ARGS, int)], FILE);       \
851     break;
852
853 /* Round X up to the nearest word.  */
854 #define ROUND_UP(X) (((X) + 3) & ~3)
855
856 /* Convert fron bytes to ints.  */
857 #define NUM_INTS(X) (((X) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
858
859 /* The number of (integer) registers required to hold a quantity of type MODE.  */
860 #define NUM_REGS(MODE)                          \
861   NUM_INTS (GET_MODE_SIZE (MODE))
862
863 /* The number of (integer) registers required to hold a quantity of TYPE MODE.  */
864 #define NUM_REGS2(MODE, TYPE)                   \
865   NUM_INTS ((MODE) == BLKmode ?                 \
866   int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))
867
868 /* The number of (integer) argument register available.  */
869 #define NUM_ARG_REGS            4
870
871 /* Return the regiser number of the N'th (integer) argument.  */
872 #define ARG_REGISTER(N)         (N - 1)
873
874 #if 0 /* FIXME: The ARM backend has special code to handle structure
875          returns, and will reserve its own hidden first argument.  So
876          if this macro is enabled a *second* hidden argument will be
877          reserved, which will break binary compatibility with old
878          toolchains and also thunk handling.  One day this should be
879          fixed.  */
880 /* RTX for structure returns.  NULL means use a hidden first argument.  */
881 #define STRUCT_VALUE            0
882 #else
883 /* Register in which address to store a structure value
884    is passed to a function.  */
885 #define STRUCT_VALUE_REGNUM     ARG_REGISTER (1)
886 #endif
887
888 /* Specify the registers used for certain standard purposes.
889    The values of these macros are register numbers.  */
890
891 /* The number of the last argument register.  */
892 #define LAST_ARG_REGNUM         ARG_REGISTER (NUM_ARG_REGS)
893
894 /* The number of the last "lo" register (thumb).  */
895 #define LAST_LO_REGNUM          7
896
897 /* The register that holds the return address in exception handlers.  */
898 #define EXCEPTION_LR_REGNUM     2
899
900 /* The native (Norcroft) Pascal compiler for the ARM passes the static chain
901    as an invisible last argument (possible since varargs don't exist in
902    Pascal), so the following is not true.  */
903 #define STATIC_CHAIN_REGNUM     (TARGET_ARM ? 12 : 9)
904
905 /* Define this to be where the real frame pointer is if it is not possible to
906    work out the offset between the frame pointer and the automatic variables
907    until after register allocation has taken place.  FRAME_POINTER_REGNUM
908    should point to a special register that we will make sure is eliminated.
909
910    For the Thumb we have another problem.  The TPCS defines the frame pointer
911    as r11, and GCC belives that it is always possible to use the frame pointer
912    as base register for addressing purposes.  (See comments in
913    find_reloads_address()).  But - the Thumb does not allow high registers,
914    including r11, to be used as base address registers.  Hence our problem.
915
916    The solution used here, and in the old thumb port is to use r7 instead of
917    r11 as the hard frame pointer and to have special code to generate
918    backtrace structures on the stack (if required to do so via a command line
919    option) using r11.  This is the only 'user visable' use of r11 as a frame
920    pointer.  */
921 #define ARM_HARD_FRAME_POINTER_REGNUM   11
922 #define THUMB_HARD_FRAME_POINTER_REGNUM  7
923
924 #define HARD_FRAME_POINTER_REGNUM               \
925   (TARGET_ARM                                   \
926    ? ARM_HARD_FRAME_POINTER_REGNUM              \
927    : THUMB_HARD_FRAME_POINTER_REGNUM)
928
929 #define FP_REGNUM                       HARD_FRAME_POINTER_REGNUM
930
931 /* Register to use for pushing function arguments.  */
932 #define STACK_POINTER_REGNUM    SP_REGNUM
933
934 /* ARM floating pointer registers.  */
935 #define FIRST_ARM_FP_REGNUM     16
936 #define LAST_ARM_FP_REGNUM      23
937
938 /* Base register for access to local variables of the function.  */
939 #define FRAME_POINTER_REGNUM    25
940
941 /* Base register for access to arguments of the function.  */
942 #define ARG_POINTER_REGNUM      26
943
944 /* The number of hard registers is 16 ARM + 8 FPU + 1 CC + 1 SFP.  */
945 #define FIRST_PSEUDO_REGISTER   27
946
947 /* Value should be nonzero if functions must have frame pointers.
948    Zero means the frame pointer need not be set up (and parms may be accessed
949    via the stack pointer) in functions that seem suitable.  
950    If we have to have a frame pointer we might as well make use of it.
951    APCS says that the frame pointer does not need to be pushed in leaf
952    functions, or simple tail call functions.  */
953 #define FRAME_POINTER_REQUIRED                                  \
954   (current_function_has_nonlocal_label                          \
955    || (TARGET_ARM && TARGET_APCS_FRAME && ! leaf_function_p ()))
956
957 /* Return number of consecutive hard regs needed starting at reg REGNO
958    to hold something of mode MODE.
959    This is ordinarily the length in words of a value of mode MODE
960    but can be less for certain modes in special long registers.
961
962    On the ARM regs are UNITS_PER_WORD bits wide; FPU regs can hold any FP
963    mode.  */
964 #define HARD_REGNO_NREGS(REGNO, MODE)   \
965   ((TARGET_ARM                          \
966     && REGNO >= FIRST_ARM_FP_REGNUM     \
967     && REGNO != FRAME_POINTER_REGNUM    \
968     && REGNO != ARG_POINTER_REGNUM)     \
969    ? 1 : NUM_REGS (MODE))
970
971 /* Return true if REGNO is suitable for holding a quantity of type MODE.  */
972 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
973   arm_hard_regno_mode_ok ((REGNO), (MODE))
974
975 /* Value is 1 if it is a good idea to tie two pseudo registers
976    when one has mode MODE1 and one has mode MODE2.
977    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
978    for any hard reg, then this must be 0 for correct output.  */
979 #define MODES_TIEABLE_P(MODE1, MODE2)  \
980   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
981
982 /* The order in which register should be allocated.  It is good to use ip
983    since no saving is required (though calls clobber it) and it never contains
984    function parameters.  It is quite good to use lr since other calls may
985    clobber it anyway.  Allocate r0 through r3 in reverse order since r3 is 
986    least likely to contain a function parameter; in addition results are
987    returned in r0.  */
988 #define REG_ALLOC_ORDER             \
989 {                                   \
990      3,  2,  1,  0, 12, 14,  4,  5, \
991      6,  7,  8, 10,  9, 11, 13, 15, \
992     16, 17, 18, 19, 20, 21, 22, 23, \
993     24, 25, 26                      \
994 }
995
996 /* Interrupt functions can only use registers that have already been
997    saved by the prologue, even if they would normally be
998    call-clobbered.  */
999 #define HARD_REGNO_RENAME_OK(SRC, DST)                                  \
1000         (! IS_INTERRUPT (cfun->machine->func_type) ||                   \
1001                 regs_ever_live[DST])
1002 \f
1003 /* Register and constant classes.  */
1004
1005 /* Register classes: used to be simple, just all ARM regs or all FPU regs
1006    Now that the Thumb is involved it has become more complicated.  */
1007 enum reg_class
1008 {
1009   NO_REGS,
1010   FPU_REGS,
1011   LO_REGS,
1012   STACK_REG,
1013   BASE_REGS,
1014   HI_REGS,
1015   CC_REG,
1016   GENERAL_REGS,
1017   ALL_REGS,
1018   LIM_REG_CLASSES
1019 };
1020
1021 #define N_REG_CLASSES  (int) LIM_REG_CLASSES
1022
1023 /* Give names of register classes as strings for dump file.   */
1024 #define REG_CLASS_NAMES  \
1025 {                       \
1026   "NO_REGS",            \
1027   "FPU_REGS",           \
1028   "LO_REGS",            \
1029   "STACK_REG",          \
1030   "BASE_REGS",          \
1031   "HI_REGS",            \
1032   "CC_REG",             \
1033   "GENERAL_REGS",       \
1034   "ALL_REGS",           \
1035 }
1036
1037 /* Define which registers fit in which classes.
1038    This is an initializer for a vector of HARD_REG_SET
1039    of length N_REG_CLASSES.  */
1040 #define REG_CLASS_CONTENTS              \
1041 {                                       \
1042   { 0x0000000 }, /* NO_REGS  */         \
1043   { 0x0FF0000 }, /* FPU_REGS */         \
1044   { 0x00000FF }, /* LO_REGS */          \
1045   { 0x0002000 }, /* STACK_REG */        \
1046   { 0x00020FF }, /* BASE_REGS */        \
1047   { 0x000FF00 }, /* HI_REGS */          \
1048   { 0x1000000 }, /* CC_REG */           \
1049   { 0x200FFFF }, /* GENERAL_REGS */     \
1050   { 0x2FFFFFF }  /* ALL_REGS */         \
1051 }
1052
1053 /* The same information, inverted:
1054    Return the class number of the smallest class containing
1055    reg number REGNO.  This could be a conditional expression
1056    or could index an array.  */
1057 #define REGNO_REG_CLASS(REGNO)  arm_regno_class (REGNO)
1058
1059 /* The class value for index registers, and the one for base regs.  */
1060 #define INDEX_REG_CLASS  (TARGET_THUMB ? LO_REGS : GENERAL_REGS)
1061 #define BASE_REG_CLASS   (TARGET_THUMB ? BASE_REGS : GENERAL_REGS)
1062
1063 /* For the Thumb the high registers cannot be used as base
1064    registers when addressing quanitities in QI or HI mode.  */
1065 #define MODE_BASE_REG_CLASS(MODE)                                       \
1066     (TARGET_ARM ? BASE_REGS :                                           \
1067      (((MODE) == QImode || (MODE) == HImode || (MODE) == VOIDmode)      \
1068      ? LO_REGS : BASE_REGS))
1069
1070 /* When SMALL_REGISTER_CLASSES is nonzero, the compiler allows
1071    registers explicitly used in the rtl to be used as spill registers
1072    but prevents the compiler from extending the lifetime of these
1073    registers. */
1074 #define SMALL_REGISTER_CLASSES   TARGET_THUMB
1075
1076 /* Get reg_class from a letter such as appears in the machine description.
1077    We only need constraint `f' for FPU_REGS (`r' == GENERAL_REGS) for the
1078    ARM, but several more letters for the Thumb.  */
1079 #define REG_CLASS_FROM_LETTER(C)        \
1080   (  (C) == 'f' ? FPU_REGS              \
1081    : (C) == 'l' ? (TARGET_ARM ? GENERAL_REGS : LO_REGS) \
1082    : TARGET_ARM ? NO_REGS               \
1083    : (C) == 'h' ? HI_REGS               \
1084    : (C) == 'b' ? BASE_REGS             \
1085    : (C) == 'k' ? STACK_REG             \
1086    : (C) == 'c' ? CC_REG                \
1087    : NO_REGS)
1088
1089 /* The letters I, J, K, L and M in a register constraint string
1090    can be used to stand for particular ranges of immediate operands.
1091    This macro defines what the ranges are.
1092    C is the letter, and VALUE is a constant value.
1093    Return 1 if VALUE is in the range specified by C.
1094         I: immediate arithmetic operand (i.e. 8 bits shifted as required).
1095         J: valid indexing constants.  
1096         K: ~value ok in rhs argument of data operand.
1097         L: -value ok in rhs argument of data operand. 
1098         M: 0..32, or a power of 2  (for shifts, or mult done by shift).  */
1099 #define CONST_OK_FOR_ARM_LETTER(VALUE, C)               \
1100   ((C) == 'I' ? const_ok_for_arm (VALUE) :              \
1101    (C) == 'J' ? ((VALUE) < 4096 && (VALUE) > -4096) :   \
1102    (C) == 'K' ? (const_ok_for_arm (~(VALUE))) :         \
1103    (C) == 'L' ? (const_ok_for_arm (-(VALUE))) :         \
1104    (C) == 'M' ? (((VALUE >= 0 && VALUE <= 32))          \
1105                  || (((VALUE) & ((VALUE) - 1)) == 0))   \
1106    : 0)
1107
1108 #define CONST_OK_FOR_THUMB_LETTER(VAL, C)               \
1109   ((C) == 'I' ? (unsigned HOST_WIDE_INT) (VAL) < 256 :  \
1110    (C) == 'J' ? (VAL) > -256 && (VAL) < 0 :             \
1111    (C) == 'K' ? thumb_shiftable_const (VAL) :           \
1112    (C) == 'L' ? (VAL) > -8 && (VAL) < 8 :               \
1113    (C) == 'M' ? ((unsigned HOST_WIDE_INT) (VAL) < 1024  \
1114                    && ((VAL) & 3) == 0) :               \
1115    (C) == 'N' ? ((unsigned HOST_WIDE_INT) (VAL) < 32) : \
1116    (C) == 'O' ? ((VAL) >= -508 && (VAL) <= 508)         \
1117    : 0)
1118
1119 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1120   (TARGET_ARM ?                                                         \
1121    CONST_OK_FOR_ARM_LETTER (VALUE, C) : CONST_OK_FOR_THUMB_LETTER (VALUE, C))
1122      
1123 /* Constant letter 'G' for the FPU immediate constants. 
1124    'H' means the same constant negated.  */
1125 #define CONST_DOUBLE_OK_FOR_ARM_LETTER(X, C)                    \
1126     ((C) == 'G' ? const_double_rtx_ok_for_fpu (X) :             \
1127      (C) == 'H' ? neg_const_double_rtx_ok_for_fpu (X) : 0)
1128
1129 #define CONST_DOUBLE_OK_FOR_LETTER_P(X, C)                      \
1130   (TARGET_ARM ?                                                 \
1131    CONST_DOUBLE_OK_FOR_ARM_LETTER (X, C) : 0)
1132
1133 /* For the ARM, `Q' means that this is a memory operand that is just
1134    an offset from a register.  
1135    `S' means any symbol that has the SYMBOL_REF_FLAG set or a CONSTANT_POOL
1136    address.  This means that the symbol is in the text segment and can be
1137    accessed without using a load. */
1138
1139 #define EXTRA_CONSTRAINT_ARM(OP, C)                                         \
1140   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG :    \
1141    (C) == 'R' ? (GET_CODE (OP) == MEM                                       \
1142                  && GET_CODE (XEXP (OP, 0)) == SYMBOL_REF                   \
1143                  && CONSTANT_POOL_ADDRESS_P (XEXP (OP, 0))) :               \
1144    (C) == 'S' ? (optimize > 0 && CONSTANT_ADDRESS_P (OP))                   \
1145    : 0)
1146
1147 #define EXTRA_CONSTRAINT_THUMB(X, C)                                    \
1148   ((C) == 'Q' ? (GET_CODE (X) == MEM                                    \
1149                  && GET_CODE (XEXP (X, 0)) == LABEL_REF) : 0)
1150
1151 #define EXTRA_CONSTRAINT(X, C)                                          \
1152   (TARGET_ARM ?                                                         \
1153    EXTRA_CONSTRAINT_ARM (X, C) : EXTRA_CONSTRAINT_THUMB (X, C))
1154
1155 /* Given an rtx X being reloaded into a reg required to be
1156    in class CLASS, return the class of reg to actually use.
1157    In general this is just CLASS, but for the Thumb we prefer
1158    a LO_REGS class or a subset.  */
1159 #define PREFERRED_RELOAD_CLASS(X, CLASS)        \
1160   (TARGET_ARM ? (CLASS) :                       \
1161    ((CLASS) == BASE_REGS ? (CLASS) : LO_REGS))
1162
1163 /* Must leave BASE_REGS reloads alone */
1164 #define THUMB_SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)              \
1165   ((CLASS) != LO_REGS && (CLASS) != BASE_REGS                           \
1166    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1167        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1168        : NO_REGS))                                                      \
1169    : NO_REGS)
1170
1171 #define THUMB_SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)             \
1172   ((CLASS) != LO_REGS                                                   \
1173    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1174        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1175        : NO_REGS))                                                      \
1176    : NO_REGS)
1177
1178 /* Return the register class of a scratch register needed to copy IN into
1179    or out of a register in CLASS in MODE.  If it can be done directly,
1180    NO_REGS is returned.  */
1181 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)           \
1182   (TARGET_ARM ?                                                 \
1183    (((MODE) == HImode && ! arm_arch4 && true_regnum (X) == -1)  \
1184     ? GENERAL_REGS : NO_REGS)                                   \
1185    : THUMB_SECONDARY_OUTPUT_RELOAD_CLASS (CLASS, MODE, X))
1186    
1187 /* If we need to load shorts byte-at-a-time, then we need a scratch. */
1188 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)            \
1189   (TARGET_ARM ?                                                 \
1190    (((MODE) == HImode && ! arm_arch4 && TARGET_MMU_TRAPS        \
1191      && (GET_CODE (X) == MEM                                    \
1192          || ((GET_CODE (X) == REG || GET_CODE (X) == SUBREG)    \
1193              && true_regnum (X) == -1)))                        \
1194     ? GENERAL_REGS : NO_REGS)                                   \
1195    : THUMB_SECONDARY_INPUT_RELOAD_CLASS (CLASS, MODE, X))
1196
1197 /* Try a machine-dependent way of reloading an illegitimate address
1198    operand.  If we find one, push the reload and jump to WIN.  This
1199    macro is used in only one place: `find_reloads_address' in reload.c.
1200
1201    For the ARM, we wish to handle large displacements off a base
1202    register by splitting the addend across a MOV and the mem insn.
1203    This can cut the number of reloads needed.  */
1204 #define ARM_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND, WIN)      \
1205   do                                                                       \
1206     {                                                                      \
1207       if (GET_CODE (X) == PLUS                                             \
1208           && GET_CODE (XEXP (X, 0)) == REG                                 \
1209           && REGNO (XEXP (X, 0)) < FIRST_PSEUDO_REGISTER                   \
1210           && REG_MODE_OK_FOR_BASE_P (XEXP (X, 0), MODE)                    \
1211           && GET_CODE (XEXP (X, 1)) == CONST_INT)                          \
1212         {                                                                  \
1213           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                        \
1214           HOST_WIDE_INT low, high;                                         \
1215                                                                            \
1216           if (MODE == DImode || (TARGET_SOFT_FLOAT && MODE == DFmode))     \
1217             low = ((val & 0xf) ^ 0x8) - 0x8;                               \
1218           else if (MODE == SImode                                          \
1219                    || (MODE == SFmode && TARGET_SOFT_FLOAT)                \
1220                    || ((MODE == HImode || MODE == QImode) && ! arm_arch4)) \
1221             /* Need to be careful, -4096 is not a valid offset.  */        \
1222             low = val >= 0 ? (val & 0xfff) : -((-val) & 0xfff);            \
1223           else if ((MODE == HImode || MODE == QImode) && arm_arch4)        \
1224             /* Need to be careful, -256 is not a valid offset.  */         \
1225             low = val >= 0 ? (val & 0xff) : -((-val) & 0xff);              \
1226           else if (GET_MODE_CLASS (MODE) == MODE_FLOAT                     \
1227                    && TARGET_HARD_FLOAT)                                   \
1228             /* Need to be careful, -1024 is not a valid offset.  */        \
1229             low = val >= 0 ? (val & 0x3ff) : -((-val) & 0x3ff);            \
1230           else                                                             \
1231             break;                                                         \
1232                                                                            \
1233           high = ((((val - low) & (unsigned HOST_WIDE_INT) 0xffffffff)     \
1234                    ^ (unsigned HOST_WIDE_INT) 0x80000000)                  \
1235                   - (unsigned HOST_WIDE_INT) 0x80000000);                  \
1236           /* Check for overflow or zero */                                 \
1237           if (low == 0 || high == 0 || (high + low != val))                \
1238             break;                                                         \
1239                                                                            \
1240           /* Reload the high part into a base reg; leave the low part      \
1241              in the mem.  */                                               \
1242           X = gen_rtx_PLUS (GET_MODE (X),                                  \
1243                             gen_rtx_PLUS (GET_MODE (X), XEXP (X, 0),       \
1244                                           GEN_INT (high)),                 \
1245                             GEN_INT (low));                                \
1246           push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,          \
1247                        MODE_BASE_REG_CLASS (MODE), GET_MODE (X),           \
1248                        VOIDmode, 0, 0, OPNUM, TYPE);                       \
1249           goto WIN;                                                        \
1250         }                                                                  \
1251     }                                                                      \
1252   while (0)
1253
1254 /* ??? If an HImode FP+large_offset address is converted to an HImode
1255    SP+large_offset address, then reload won't know how to fix it.  It sees
1256    only that SP isn't valid for HImode, and so reloads the SP into an index
1257    register, but the resulting address is still invalid because the offset
1258    is too big.  We fix it here instead by reloading the entire address.  */
1259 /* We could probably achieve better results by defining PROMOTE_MODE to help
1260    cope with the variances between the Thumb's signed and unsigned byte and
1261    halfword load instructions.  */
1262 #define THUMB_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)  \
1263 {                                                                       \
1264   if (GET_CODE (X) == PLUS                                              \
1265       && GET_MODE_SIZE (MODE) < 4                                       \
1266       && GET_CODE (XEXP (X, 0)) == REG                                  \
1267       && XEXP (X, 0) == stack_pointer_rtx                               \
1268       && GET_CODE (XEXP (X, 1)) == CONST_INT                            \
1269       && ! THUMB_LEGITIMATE_OFFSET (MODE, INTVAL (XEXP (X, 1))))        \
1270     {                                                                   \
1271       rtx orig_X = X;                                                   \
1272       X = copy_rtx (X);                                                 \
1273       push_reload (orig_X, NULL_RTX, &X, NULL,                          \
1274                    MODE_BASE_REG_CLASS (MODE),                          \
1275                    Pmode, VOIDmode, 0, 0, OPNUM, TYPE);                 \
1276       goto WIN;                                                         \
1277     }                                                                   \
1278 }
1279
1280 #define LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)   \
1281   if (TARGET_ARM)                                                          \
1282     ARM_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN); \
1283   else                                                                     \
1284     THUMB_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)
1285   
1286 /* Return the maximum number of consecutive registers
1287    needed to represent mode MODE in a register of class CLASS.
1288    ARM regs are UNITS_PER_WORD bits while FPU regs can hold any FP mode */
1289 #define CLASS_MAX_NREGS(CLASS, MODE)  \
1290   ((CLASS) == FPU_REGS ? 1 : NUM_REGS (MODE))
1291
1292 /* Moves between FPU_REGS and GENERAL_REGS are two memory insns.  */
1293 #define REGISTER_MOVE_COST(MODE, FROM, TO)              \
1294   (TARGET_ARM ?                                         \
1295    ((FROM) == FPU_REGS && (TO) != FPU_REGS ? 20 :       \
1296     (FROM) != FPU_REGS && (TO) == FPU_REGS ? 20 : 2)    \
1297    :                                                    \
1298    ((FROM) == HI_REGS || (TO) == HI_REGS) ? 4 : 2)
1299 \f
1300 /* Stack layout; function entry, exit and calling.  */
1301
1302 /* Define this if pushing a word on the stack
1303    makes the stack pointer a smaller address.  */
1304 #define STACK_GROWS_DOWNWARD  1
1305
1306 /* Define this if the nominal address of the stack frame
1307    is at the high-address end of the local variables;
1308    that is, each additional local variable allocated
1309    goes at a more negative offset in the frame.  */
1310 #define FRAME_GROWS_DOWNWARD 1
1311
1312 /* Offset within stack frame to start allocating local variables at.
1313    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1314    first local allocated.  Otherwise, it is the offset to the BEGINNING
1315    of the first local allocated.  */
1316 #define STARTING_FRAME_OFFSET  0
1317
1318 /* If we generate an insn to push BYTES bytes,
1319    this says how many the stack pointer really advances by.  */
1320 /* The push insns do not do this rounding implicitly.
1321    So don't define this. */
1322 /* #define PUSH_ROUNDING(NPUSHED)  ROUND_UP (NPUSHED) */
1323
1324 /* Define this if the maximum size of all the outgoing args is to be
1325    accumulated and pushed during the prologue.  The amount can be
1326    found in the variable current_function_outgoing_args_size.  */
1327 #define ACCUMULATE_OUTGOING_ARGS 1
1328
1329 /* Offset of first parameter from the argument pointer register value.  */
1330 #define FIRST_PARM_OFFSET(FNDECL)  (TARGET_ARM ? 4 : 0)
1331
1332 /* Value is the number of byte of arguments automatically
1333    popped when returning from a subroutine call.
1334    FUNDECL is the declaration node of the function (as a tree),
1335    FUNTYPE is the data type of the function (as a tree),
1336    or for a library call it is an identifier node for the subroutine name.
1337    SIZE is the number of bytes of arguments passed on the stack.
1338
1339    On the ARM, the caller does not pop any of its arguments that were passed
1340    on the stack.  */
1341 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE)  0
1342
1343 /* Define how to find the value returned by a library function
1344    assuming the value has mode MODE.  */
1345 #define LIBCALL_VALUE(MODE)  \
1346   (TARGET_ARM && TARGET_HARD_FLOAT && GET_MODE_CLASS (MODE) == MODE_FLOAT \
1347    ? gen_rtx_REG (MODE, FIRST_ARM_FP_REGNUM) \
1348    : gen_rtx_REG (MODE, ARG_REGISTER (1)))
1349
1350 /* Define how to find the value returned by a function.
1351    VALTYPE is the data type of the value (as a tree).
1352    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1353    otherwise, FUNC is 0.  */
1354 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1355   LIBCALL_VALUE (TYPE_MODE (VALTYPE))
1356
1357 /* 1 if N is a possible register number for a function value.
1358    On the ARM, only r0 and f0 can return results.  */
1359 #define FUNCTION_VALUE_REGNO_P(REGNO)  \
1360   ((REGNO) == ARG_REGISTER (1) \
1361    || (TARGET_ARM && ((REGNO) == FIRST_ARM_FP_REGNUM) && TARGET_HARD_FLOAT))
1362
1363 /* How large values are returned */
1364 /* A C expression which can inhibit the returning of certain function values
1365    in registers, based on the type of value. */
1366 #define RETURN_IN_MEMORY(TYPE) arm_return_in_memory (TYPE)
1367
1368 /* Define DEFAULT_PCC_STRUCT_RETURN to 1 if all structure and union return
1369    values must be in memory.  On the ARM, they need only do so if larger
1370    than a word, or if they contain elements offset from zero in the struct. */
1371 #define DEFAULT_PCC_STRUCT_RETURN 0
1372
1373 /* Flags for the call/call_value rtl operations set up by function_arg.  */
1374 #define CALL_NORMAL             0x00000000      /* No special processing.  */
1375 #define CALL_LONG               0x00000001      /* Always call indirect.  */
1376 #define CALL_SHORT              0x00000002      /* Never call indirect.  */
1377
1378 /* These bits describe the different types of function supported
1379    by the ARM backend.  They are exclusive.  ie a function cannot be both a
1380    normal function and an interworked function, for example.  Knowing the
1381    type of a function is important for determining its prologue and
1382    epilogue sequences.
1383    Note value 7 is currently unassigned.  Also note that the interrupt
1384    function types all have bit 2 set, so that they can be tested for easily.
1385    Note that 0 is deliberately chosen for ARM_FT_UNKNOWN so that when the
1386    machine_function structure is initialised (to zero) func_type will
1387    default to unknown.  This will force the first use of arm_current_func_type
1388    to call arm_compute_func_type.  */
1389 #define ARM_FT_UNKNOWN           0 /* Type has not yet been determined.  */
1390 #define ARM_FT_NORMAL            1 /* Your normal, straightforward function.  */
1391 #define ARM_FT_INTERWORKED       2 /* A function that supports interworking.  */
1392 #define ARM_FT_EXCEPTION_HANDLER 3 /* A C++ exception handler.  */
1393 #define ARM_FT_ISR               4 /* An interrupt service routine.  */
1394 #define ARM_FT_FIQ               5 /* A fast interrupt service routine.  */
1395 #define ARM_FT_EXCEPTION         6 /* An ARM exception handler (subcase of ISR).  */
1396
1397 #define ARM_FT_TYPE_MASK        ((1 << 3) - 1)
1398
1399 /* In addition functions can have several type modifiers,
1400    outlined by these bit masks:  */
1401 #define ARM_FT_INTERRUPT        (1 << 2) /* Note overlap with FT_ISR and above.  */
1402 #define ARM_FT_NAKED            (1 << 3) /* No prologue or epilogue.  */
1403 #define ARM_FT_VOLATILE         (1 << 4) /* Does not return.  */
1404 #define ARM_FT_NESTED           (1 << 5) /* Embedded inside another func. */
1405
1406 /* Some macros to test these flags.  */
1407 #define ARM_FUNC_TYPE(t)        (t & ARM_FT_TYPE_MASK)
1408 #define IS_INTERRUPT(t)         (t & ARM_FT_INTERRUPT)
1409 #define IS_VOLATILE(t)          (t & ARM_FT_VOLATILE)
1410 #define IS_NAKED(t)             (t & ARM_FT_NAKED)
1411 #define IS_NESTED(t)            (t & ARM_FT_NESTED)
1412
1413 /* A C structure for machine-specific, per-function data.
1414    This is added to the cfun structure.  */
1415 typedef struct machine_function
1416 {
1417   /* Additionsl stack adjustment in __builtin_eh_throw.  */
1418   struct rtx_def *eh_epilogue_sp_ofs;
1419   /* Records if LR has to be saved for far jumps.  */
1420   int far_jump_used;
1421   /* Records if ARG_POINTER was ever live.  */
1422   int arg_pointer_live;
1423   /* Records if the save of LR has been eliminated.  */
1424   int lr_save_eliminated;
1425   /* Records the type of the current function.  */
1426   unsigned long func_type;
1427   /* Record if the function has a variable argument list.  */
1428   int uses_anonymous_args;
1429 }
1430 machine_function;
1431
1432 /* A C type for declaring a variable that is used as the first argument of
1433    `FUNCTION_ARG' and other related values.  For some target machines, the
1434    type `int' suffices and can hold the number of bytes of argument so far.  */
1435 typedef struct
1436 {
1437   /* This is the number of registers of arguments scanned so far.  */
1438   int nregs;
1439   /* One of CALL_NORMAL, CALL_LONG or CALL_SHORT . */
1440   int call_cookie;
1441 } CUMULATIVE_ARGS;
1442
1443 /* Define where to put the arguments to a function.
1444    Value is zero to push the argument on the stack,
1445    or a hard register in which to store the argument.
1446
1447    MODE is the argument's machine mode.
1448    TYPE is the data type of the argument (as a tree).
1449     This is null for libcalls where that information may
1450     not be available.
1451    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1452     the preceding args and about the function being called.
1453    NAMED is nonzero if this argument is a named parameter
1454     (otherwise it is an extra parameter matching an ellipsis).
1455
1456    On the ARM, normally the first 16 bytes are passed in registers r0-r3; all
1457    other arguments are passed on the stack.  If (NAMED == 0) (which happens
1458    only in assign_parms, since SETUP_INCOMING_VARARGS is defined), say it is
1459    passed in the stack (function_prologue will indeed make it pass in the
1460    stack if necessary).  */
1461 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1462   arm_function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1463
1464 /* For an arg passed partly in registers and partly in memory,
1465    this is the number of registers used.
1466    For args passed entirely in registers or entirely in memory, zero.  */
1467 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED)      \
1468   (    NUM_ARG_REGS > (CUM).nregs                               \
1469    && (NUM_ARG_REGS < ((CUM).nregs + NUM_REGS2 (MODE, TYPE)))   \
1470    ?   NUM_ARG_REGS - (CUM).nregs : 0)
1471
1472 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1473    for a call to a function whose data type is FNTYPE.
1474    For a library call, FNTYPE is 0.
1475    On the ARM, the offset starts at 0.  */
1476 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT) \
1477   arm_init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (INDIRECT))
1478
1479 /* Update the data in CUM to advance over an argument
1480    of mode MODE and data type TYPE.
1481    (TYPE is null for libcalls where that information may not be available.)  */
1482 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1483   (CUM).nregs += NUM_REGS2 (MODE, TYPE)
1484
1485 /* 1 if N is a possible register number for function argument passing.
1486    On the ARM, r0-r3 are used to pass args.  */
1487 #define FUNCTION_ARG_REGNO_P(REGNO)     (IN_RANGE ((REGNO), 0, 3))
1488
1489 \f
1490 /* Tail calling.  */
1491
1492 /* A C expression that evaluates to true if it is ok to perform a sibling
1493    call to DECL.  */
1494 #define FUNCTION_OK_FOR_SIBCALL(DECL) arm_function_ok_for_sibcall ((DECL))
1495
1496 /* Perform any actions needed for a function that is receiving a variable
1497    number of arguments.  CUM is as above.  MODE and TYPE are the mode and type
1498    of the current parameter.  PRETEND_SIZE is a variable that should be set to
1499    the amount of stack that must be pushed by the prolog to pretend that our
1500    caller pushed it.
1501
1502    Normally, this macro will push all remaining incoming registers on the
1503    stack and set PRETEND_SIZE to the length of the registers pushed.
1504
1505    On the ARM, PRETEND_SIZE is set in order to have the prologue push the last
1506    named arg and all anonymous args onto the stack.
1507    XXX I know the prologue shouldn't be pushing registers, but it is faster
1508    that way.  */
1509 #define SETUP_INCOMING_VARARGS(CUM, MODE, TYPE, PRETEND_SIZE, NO_RTL)   \
1510 {                                                                       \
1511   cfun->machine->uses_anonymous_args = 1;                               \
1512   if ((CUM).nregs < NUM_ARG_REGS)                                       \
1513     (PRETEND_SIZE) = (NUM_ARG_REGS - (CUM).nregs) * UNITS_PER_WORD;     \
1514 }
1515
1516 /* If your target environment doesn't prefix user functions with an
1517    underscore, you may wish to re-define this to prevent any conflicts.
1518    e.g. AOF may prefix mcount with an underscore.  */
1519 #ifndef ARM_MCOUNT_NAME
1520 #define ARM_MCOUNT_NAME "*mcount"
1521 #endif
1522
1523 /* Call the function profiler with a given profile label.  The Acorn
1524    compiler puts this BEFORE the prolog but gcc puts it afterwards.
1525    On the ARM the full profile code will look like:
1526         .data
1527         LP1
1528                 .word   0
1529         .text
1530                 mov     ip, lr
1531                 bl      mcount
1532                 .word   LP1
1533
1534    profile_function() in final.c outputs the .data section, FUNCTION_PROFILER
1535    will output the .text section.
1536
1537    The ``mov ip,lr'' seems like a good idea to stick with cc convention.
1538    ``prof'' doesn't seem to mind about this!  */
1539 #ifndef ARM_FUNCTION_PROFILER
1540 #define ARM_FUNCTION_PROFILER(STREAM, LABELNO)          \
1541 {                                                       \
1542   char temp[20];                                        \
1543   rtx sym;                                              \
1544                                                         \
1545   asm_fprintf (STREAM, "\tmov\t%r, %r\n\tbl\t",         \
1546            IP_REGNUM, LR_REGNUM);                       \
1547   assemble_name (STREAM, ARM_MCOUNT_NAME);              \
1548   fputc ('\n', STREAM);                                 \
1549   ASM_GENERATE_INTERNAL_LABEL (temp, "LP", LABELNO);    \
1550   sym = gen_rtx (SYMBOL_REF, Pmode, temp);              \
1551   assemble_aligned_integer (UNITS_PER_WORD, sym);       \
1552 }
1553 #endif
1554
1555 #ifndef THUMB_FUNCTION_PROFILER
1556 #define THUMB_FUNCTION_PROFILER(STREAM, LABELNO)        \
1557 {                                                       \
1558   fprintf (STREAM, "\tmov\tip, lr\n");                  \
1559   fprintf (STREAM, "\tbl\tmcount\n");                   \
1560   fprintf (STREAM, "\t.word\tLP%d\n", LABELNO);         \
1561 }
1562 #endif
1563
1564 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1565   if (TARGET_ARM)                                       \
1566     ARM_FUNCTION_PROFILER (STREAM, LABELNO)             \
1567   else                                                  \
1568     THUMB_FUNCTION_PROFILER (STREAM, LABELNO)
1569
1570 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1571    the stack pointer does not matter.  The value is tested only in
1572    functions that have frame pointers.
1573    No definition is equivalent to always zero.
1574
1575    On the ARM, the function epilogue recovers the stack pointer from the
1576    frame.  */
1577 #define EXIT_IGNORE_STACK 1
1578
1579 #define EPILOGUE_USES(REGNO) (reload_completed && (REGNO) == LR_REGNUM)
1580
1581 /* Determine if the epilogue should be output as RTL.
1582    You should override this if you define FUNCTION_EXTRA_EPILOGUE.  */
1583 #define USE_RETURN_INSN(ISCOND)                         \
1584   (TARGET_ARM ? use_return_insn (ISCOND) : 0)
1585
1586 /* Definitions for register eliminations.
1587
1588    This is an array of structures.  Each structure initializes one pair
1589    of eliminable registers.  The "from" register number is given first,
1590    followed by "to".  Eliminations of the same "from" register are listed
1591    in order of preference.
1592
1593    We have two registers that can be eliminated on the ARM.  First, the
1594    arg pointer register can often be eliminated in favor of the stack
1595    pointer register.  Secondly, the pseudo frame pointer register can always
1596    be eliminated; it is replaced with either the stack or the real frame
1597    pointer.  Note we have to use {ARM|THUMB}_HARD_FRAME_POINTER_REGNUM
1598    because the definition of HARD_FRAME_POINTER_REGNUM is not a constant.  */
1599
1600 #define ELIMINABLE_REGS                                         \
1601 {{ ARG_POINTER_REGNUM,        STACK_POINTER_REGNUM            },\
1602  { ARG_POINTER_REGNUM,        FRAME_POINTER_REGNUM            },\
1603  { ARG_POINTER_REGNUM,        ARM_HARD_FRAME_POINTER_REGNUM   },\
1604  { ARG_POINTER_REGNUM,        THUMB_HARD_FRAME_POINTER_REGNUM },\
1605  { FRAME_POINTER_REGNUM,      STACK_POINTER_REGNUM            },\
1606  { FRAME_POINTER_REGNUM,      ARM_HARD_FRAME_POINTER_REGNUM   },\
1607  { FRAME_POINTER_REGNUM,      THUMB_HARD_FRAME_POINTER_REGNUM }}
1608
1609 /* Given FROM and TO register numbers, say whether this elimination is
1610    allowed.  Frame pointer elimination is automatically handled.
1611
1612    All eliminations are permissible.  Note that ARG_POINTER_REGNUM and
1613    HARD_FRAME_POINTER_REGNUM are in fact the same thing.  If we need a frame
1614    pointer, we must eliminate FRAME_POINTER_REGNUM into
1615    HARD_FRAME_POINTER_REGNUM and not into STACK_POINTER_REGNUM or
1616    ARG_POINTER_REGNUM.  */
1617 #define CAN_ELIMINATE(FROM, TO)                                         \
1618   (((TO) == FRAME_POINTER_REGNUM && (FROM) == ARG_POINTER_REGNUM) ? 0 : \
1619    ((TO) == STACK_POINTER_REGNUM && frame_pointer_needed) ? 0 :         \
1620    ((TO) == ARM_HARD_FRAME_POINTER_REGNUM && TARGET_THUMB) ? 0 :        \
1621    ((TO) == THUMB_HARD_FRAME_POINTER_REGNUM && TARGET_ARM) ? 0 :        \
1622    1)
1623                                                                  
1624 /* Define the offset between two registers, one to be eliminated, and the
1625    other its replacement, at the start of a routine.  */
1626 #define ARM_INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                \
1627   do                                                                    \
1628     {                                                                   \
1629       (OFFSET) = arm_compute_initial_elimination_offset (FROM, TO);     \
1630     }                                                                   \
1631   while (0)
1632
1633 /* Note:  This macro must match the code in thumb_function_prologue().  */
1634 #define THUMB_INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)              \
1635 {                                                                       \
1636   (OFFSET) = 0;                                                         \
1637   if ((FROM) == ARG_POINTER_REGNUM)                                     \
1638     {                                                                   \
1639       int count_regs = 0;                                               \
1640       int regno;                                                        \
1641       for (regno = 8; regno < 13; regno ++)                             \
1642         if (regs_ever_live[regno] && ! call_used_regs[regno])           \
1643           count_regs ++;                                                \
1644       if (count_regs)                                                   \
1645         (OFFSET) += 4 * count_regs;                                     \
1646       count_regs = 0;                                                   \
1647       for (regno = 0; regno <= LAST_LO_REGNUM; regno ++)                \
1648         if (regs_ever_live[regno] && ! call_used_regs[regno])           \
1649           count_regs ++;                                                \
1650       if (count_regs || ! leaf_function_p () || thumb_far_jump_used_p (0))\
1651         (OFFSET) += 4 * (count_regs + 1);                               \
1652       if (TARGET_BACKTRACE)                                             \
1653         {                                                               \
1654           if ((count_regs & 0xFF) == 0 && (regs_ever_live[3] != 0))     \
1655             (OFFSET) += 20;                                             \
1656           else                                                          \
1657             (OFFSET) += 16;                                             \
1658         }                                                               \
1659     }                                                                   \
1660   if ((TO) == STACK_POINTER_REGNUM)                                     \
1661     {                                                                   \
1662       (OFFSET) += current_function_outgoing_args_size;                  \
1663       (OFFSET) += ROUND_UP (get_frame_size ());                         \
1664      }                                                                  \
1665 }
1666
1667 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1668   if (TARGET_ARM)                                                       \
1669     ARM_INITIAL_ELIMINATION_OFFSET (FROM, TO, OFFSET);                  \
1670   else                                                                  \
1671     THUMB_INITIAL_ELIMINATION_OFFSET (FROM, TO, OFFSET)
1672      
1673 /* Special case handling of the location of arguments passed on the stack.  */
1674 #define DEBUGGER_ARG_OFFSET(value, addr) value ? value : arm_debugger_arg_offset (value, addr)
1675      
1676 /* Initialize data used by insn expanders.  This is called from insn_emit,
1677    once for every function before code is generated.  */
1678 #define INIT_EXPANDERS  arm_init_expanders ()
1679
1680 /* Output assembler code for a block containing the constant parts
1681    of a trampoline, leaving space for the variable parts.
1682
1683    On the ARM, (if r8 is the static chain regnum, and remembering that
1684    referencing pc adds an offset of 8) the trampoline looks like:
1685            ldr          r8, [pc, #0]
1686            ldr          pc, [pc]
1687            .word        static chain value
1688            .word        function's address
1689    ??? FIXME: When the trampoline returns, r8 will be clobbered.  */
1690 #define ARM_TRAMPOLINE_TEMPLATE(FILE)                           \
1691 {                                                               \
1692   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1693                STATIC_CHAIN_REGNUM, PC_REGNUM);                 \
1694   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1695                PC_REGNUM, PC_REGNUM);                           \
1696   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1697   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1698 }
1699
1700 /* On the Thumb we always switch into ARM mode to execute the trampoline.
1701    Why - because it is easier.  This code will always be branched to via
1702    a BX instruction and since the compiler magically generates the address
1703    of the function the linker has no opportunity to ensure that the
1704    bottom bit is set.  Thus the processor will be in ARM mode when it
1705    reaches this code.  So we duplicate the ARM trampoline code and add
1706    a switch into Thumb mode as well.  */
1707 #define THUMB_TRAMPOLINE_TEMPLATE(FILE)         \
1708 {                                               \
1709   fprintf (FILE, "\t.code 32\n");               \
1710   fprintf (FILE, ".Ltrampoline_start:\n");      \
1711   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1712                STATIC_CHAIN_REGNUM, PC_REGNUM); \
1713   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1714                IP_REGNUM, PC_REGNUM);           \
1715   asm_fprintf (FILE, "\torr\t%r, %r, #1\n",     \
1716                IP_REGNUM, IP_REGNUM);           \
1717   asm_fprintf (FILE, "\tbx\t%r\n", IP_REGNUM);  \
1718   fprintf (FILE, "\t.word\t0\n");               \
1719   fprintf (FILE, "\t.word\t0\n");               \
1720   fprintf (FILE, "\t.code 16\n");               \
1721 }
1722
1723 #define TRAMPOLINE_TEMPLATE(FILE)               \
1724   if (TARGET_ARM)                               \
1725     ARM_TRAMPOLINE_TEMPLATE (FILE)              \
1726   else                                          \
1727     THUMB_TRAMPOLINE_TEMPLATE (FILE)
1728        
1729 /* Length in units of the trampoline for entering a nested function.  */
1730 #define TRAMPOLINE_SIZE  (TARGET_ARM ? 16 : 24)
1731
1732 /* Alignment required for a trampoline in bits.  */
1733 #define TRAMPOLINE_ALIGNMENT  32
1734
1735 /* Emit RTL insns to initialize the variable parts of a trampoline.
1736    FNADDR is an RTX for the address of the function's pure code.
1737    CXT is an RTX for the static chain value for the function.  */
1738 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                                       \
1739 {                                                                                       \
1740   emit_move_insn                                                                        \
1741     (gen_rtx_MEM (SImode, plus_constant (TRAMP, TARGET_ARM ? 8 : 16)), CXT);            \
1742   emit_move_insn                                                                        \
1743     (gen_rtx_MEM (SImode, plus_constant (TRAMP, TARGET_ARM ? 12 : 20)), FNADDR);        \
1744 }
1745
1746 \f
1747 /* Addressing modes, and classification of registers for them.  */
1748 #define HAVE_POST_INCREMENT  1
1749 #define HAVE_PRE_INCREMENT   TARGET_ARM
1750 #define HAVE_POST_DECREMENT  TARGET_ARM
1751 #define HAVE_PRE_DECREMENT   TARGET_ARM
1752
1753 /* Macros to check register numbers against specific register classes.  */
1754
1755 /* These assume that REGNO is a hard or pseudo reg number.
1756    They give nonzero only if REGNO is a hard reg of the suitable class
1757    or a pseudo reg currently allocated to a suitable hard reg.
1758    Since they use reg_renumber, they are safe only once reg_renumber
1759    has been allocated, which happens in local-alloc.c. */
1760 #define TEST_REGNO(R, TEST, VALUE) \
1761   ((R TEST VALUE) || ((unsigned) reg_renumber[R] TEST VALUE))
1762
1763 /*   On the ARM, don't allow the pc to be used.  */
1764 #define ARM_REGNO_OK_FOR_BASE_P(REGNO)                  \
1765   (TEST_REGNO (REGNO, <, PC_REGNUM)                     \
1766    || TEST_REGNO (REGNO, ==, FRAME_POINTER_REGNUM)      \
1767    || TEST_REGNO (REGNO, ==, ARG_POINTER_REGNUM))
1768
1769 #define THUMB_REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)             \
1770   (TEST_REGNO (REGNO, <=, LAST_LO_REGNUM)                       \
1771    || (GET_MODE_SIZE (MODE) >= 4                                \
1772        && TEST_REGNO (REGNO, ==, STACK_POINTER_REGNUM)))
1773
1774 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)           \
1775   (TARGET_THUMB                                         \
1776    ? THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO, MODE)       \
1777    : ARM_REGNO_OK_FOR_BASE_P (REGNO))
1778
1779 /* For ARM code, we don't care about the mode, but for Thumb, the index
1780    must be suitable for use in a QImode load.  */
1781 #define REGNO_OK_FOR_INDEX_P(REGNO)     \
1782   REGNO_MODE_OK_FOR_BASE_P (REGNO, QImode)
1783
1784 /* Maximum number of registers that can appear in a valid memory address.
1785    Shifts in addresses can't be by a register. */
1786 #define MAX_REGS_PER_ADDRESS 2
1787
1788 /* Recognize any constant value that is a valid address.  */
1789 /* XXX We can address any constant, eventually...  */
1790
1791 #ifdef AOF_ASSEMBLER
1792
1793 #define CONSTANT_ADDRESS_P(X)           \
1794   (GET_CODE (X) == SYMBOL_REF && CONSTANT_POOL_ADDRESS_P (X))
1795
1796 #else
1797
1798 #define CONSTANT_ADDRESS_P(X)                   \
1799   (GET_CODE (X) == SYMBOL_REF                   \
1800    && (CONSTANT_POOL_ADDRESS_P (X)              \
1801        || (TARGET_ARM && optimize > 0 && SYMBOL_REF_FLAG (X))))
1802
1803 #endif /* AOF_ASSEMBLER */
1804
1805 /* Nonzero if the constant value X is a legitimate general operand.
1806    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1807
1808    On the ARM, allow any integer (invalid ones are removed later by insn
1809    patterns), nice doubles and symbol_refs which refer to the function's
1810    constant pool XXX.
1811    
1812    When generating pic allow anything.  */
1813 #define ARM_LEGITIMATE_CONSTANT_P(X)    (flag_pic || ! label_mentioned_p (X))
1814
1815 #define THUMB_LEGITIMATE_CONSTANT_P(X)  \
1816  (   GET_CODE (X) == CONST_INT          \
1817   || GET_CODE (X) == CONST_DOUBLE       \
1818   || CONSTANT_ADDRESS_P (X)             \
1819   || flag_pic)
1820
1821 #define LEGITIMATE_CONSTANT_P(X)        \
1822   (TARGET_ARM ? ARM_LEGITIMATE_CONSTANT_P (X) : THUMB_LEGITIMATE_CONSTANT_P (X))
1823
1824 /* Special characters prefixed to function names
1825    in order to encode attribute like information.
1826    Note, '@' and '*' have already been taken.  */
1827 #define SHORT_CALL_FLAG_CHAR    '^'
1828 #define LONG_CALL_FLAG_CHAR     '#'
1829
1830 #define ENCODED_SHORT_CALL_ATTR_P(SYMBOL_NAME)  \
1831   (*(SYMBOL_NAME) == SHORT_CALL_FLAG_CHAR)
1832
1833 #define ENCODED_LONG_CALL_ATTR_P(SYMBOL_NAME)   \
1834   (*(SYMBOL_NAME) == LONG_CALL_FLAG_CHAR)
1835
1836 #ifndef SUBTARGET_NAME_ENCODING_LENGTHS
1837 #define SUBTARGET_NAME_ENCODING_LENGTHS
1838 #endif
1839
1840 /* This is a C fragement for the inside of a switch statement.
1841    Each case label should return the number of characters to
1842    be stripped from the start of a function's name, if that
1843    name starts with the indicated character.  */
1844 #define ARM_NAME_ENCODING_LENGTHS               \
1845   case SHORT_CALL_FLAG_CHAR: return 1;          \
1846   case LONG_CALL_FLAG_CHAR:  return 1;          \
1847   case '*':  return 1;                          \
1848   SUBTARGET_NAME_ENCODING_LENGTHS               
1849
1850 /* This is how to output a reference to a user-level label named NAME.
1851    `assemble_name' uses this.  */
1852 #undef  ASM_OUTPUT_LABELREF
1853 #define ASM_OUTPUT_LABELREF(FILE, NAME)         \
1854   asm_fprintf (FILE, "%U%s", arm_strip_name_encoding (NAME))
1855
1856 #define ARM_DECLARE_FUNCTION_SIZE(STREAM, NAME, DECL)   \
1857   arm_encode_call_attribute (DECL, SHORT_CALL_FLAG_CHAR)
1858
1859 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1860    and check its validity for a certain class.
1861    We have two alternate definitions for each of them.
1862    The usual definition accepts all pseudo regs; the other rejects
1863    them unless they have been allocated suitable hard regs.
1864    The symbol REG_OK_STRICT causes the latter definition to be used.  */
1865 #ifndef REG_OK_STRICT
1866
1867 #define ARM_REG_OK_FOR_BASE_P(X)                \
1868   (REGNO (X) <= LAST_ARM_REGNUM                 \
1869    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
1870    || REGNO (X) == FRAME_POINTER_REGNUM         \
1871    || REGNO (X) == ARG_POINTER_REGNUM)
1872
1873 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
1874   (REGNO (X) <= LAST_LO_REGNUM                  \
1875    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
1876    || (GET_MODE_SIZE (MODE) >= 4                \
1877        && (REGNO (X) == STACK_POINTER_REGNUM    \
1878            || (X) == hard_frame_pointer_rtx     \
1879            || (X) == arg_pointer_rtx)))
1880
1881 #else /* REG_OK_STRICT */
1882
1883 #define ARM_REG_OK_FOR_BASE_P(X)                \
1884   ARM_REGNO_OK_FOR_BASE_P (REGNO (X))
1885
1886 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
1887   THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO (X), MODE)
1888
1889 #endif /* REG_OK_STRICT */
1890
1891 /* Now define some helpers in terms of the above.  */
1892
1893 #define REG_MODE_OK_FOR_BASE_P(X, MODE)         \
1894   (TARGET_THUMB                                 \
1895    ? THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE)     \
1896    : ARM_REG_OK_FOR_BASE_P (X))
1897
1898 #define ARM_REG_OK_FOR_INDEX_P(X) ARM_REG_OK_FOR_BASE_P (X)
1899
1900 /* For Thumb, a valid index register is anything that can be used in
1901    a byte load instruction.  */
1902 #define THUMB_REG_OK_FOR_INDEX_P(X) THUMB_REG_MODE_OK_FOR_BASE_P (X, QImode)
1903
1904 /* Nonzero if X is a hard reg that can be used as an index
1905    or if it is a pseudo reg.  On the Thumb, the stack pointer
1906    is not suitable.  */
1907 #define REG_OK_FOR_INDEX_P(X)                   \
1908   (TARGET_THUMB                                 \
1909    ? THUMB_REG_OK_FOR_INDEX_P (X)               \
1910    : ARM_REG_OK_FOR_INDEX_P (X))
1911
1912 \f
1913 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1914    that is a valid memory address for an instruction.
1915    The MODE argument is the machine mode for the MEM expression
1916    that wants to use this address.
1917
1918    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS. */
1919      
1920 /* --------------------------------arm version----------------------------- */
1921 #define ARM_BASE_REGISTER_RTX_P(X)  \
1922   (GET_CODE (X) == REG && ARM_REG_OK_FOR_BASE_P (X))
1923
1924 #define ARM_INDEX_REGISTER_RTX_P(X)  \
1925   (GET_CODE (X) == REG && ARM_REG_OK_FOR_INDEX_P (X))
1926
1927 /* A C statement (sans semicolon) to jump to LABEL for legitimate index RTXs
1928    used by the macro GO_IF_LEGITIMATE_ADDRESS.  Floating point indices can
1929    only be small constants. */
1930 #define ARM_GO_IF_LEGITIMATE_INDEX(MODE, BASE_REGNO, INDEX, LABEL)      \
1931   do                                                                    \
1932     {                                                                   \
1933       HOST_WIDE_INT range;                                              \
1934       enum rtx_code code = GET_CODE (INDEX);                            \
1935                                                                         \
1936       if (TARGET_HARD_FLOAT && GET_MODE_CLASS (MODE) == MODE_FLOAT)     \
1937         {                                                               \
1938           if (code == CONST_INT && INTVAL (INDEX) < 1024                \
1939               && INTVAL (INDEX) > -1024                                 \
1940               && (INTVAL (INDEX) & 3) == 0)                             \
1941             goto LABEL;                                                 \
1942         }                                                               \
1943       else                                                              \
1944         {                                                               \
1945           if (ARM_INDEX_REGISTER_RTX_P (INDEX)                          \
1946               && GET_MODE_SIZE (MODE) <= 4)                             \
1947             goto LABEL;                                                 \
1948           if (GET_MODE_SIZE (MODE) <= 4  && code == MULT                \
1949               && (! arm_arch4 || (MODE) != HImode))                     \
1950             {                                                           \
1951               rtx xiop0 = XEXP (INDEX, 0);                              \
1952               rtx xiop1 = XEXP (INDEX, 1);                              \
1953               if (ARM_INDEX_REGISTER_RTX_P (xiop0)                      \
1954                   && power_of_two_operand (xiop1, SImode))              \
1955                 goto LABEL;                                             \
1956               if (ARM_INDEX_REGISTER_RTX_P (xiop1)                      \
1957                   && power_of_two_operand (xiop0, SImode))              \
1958                 goto LABEL;                                             \
1959             }                                                           \
1960           if (GET_MODE_SIZE (MODE) <= 4                                 \
1961               && (code == LSHIFTRT || code == ASHIFTRT                  \
1962                   || code == ASHIFT || code == ROTATERT)                \
1963               && (! arm_arch4 || (MODE) != HImode))                     \
1964             {                                                           \
1965               rtx op = XEXP (INDEX, 1);                                 \
1966               if (ARM_INDEX_REGISTER_RTX_P (XEXP (INDEX, 0))            \
1967                   && GET_CODE (op) == CONST_INT && INTVAL (op) > 0      \
1968                   && INTVAL (op) <= 31)                                 \
1969                 goto LABEL;                                             \
1970             }                                                           \
1971           /* NASTY: Since this limits the addressing of unsigned        \
1972              byte loads.  */                                            \
1973           range = ((MODE) == HImode || (MODE) == QImode)                \
1974             ? (arm_arch4 ? 256 : 4095) : 4096;                          \
1975           if (code == CONST_INT && INTVAL (INDEX) < range               \
1976               && INTVAL (INDEX) > -range)                               \
1977             goto LABEL;                                                 \
1978         }                                                               \
1979     }                                                                   \
1980   while (0)
1981
1982 /* Jump to LABEL if X is a valid address RTX.  This must take
1983    REG_OK_STRICT into account when deciding about valid registers.
1984
1985    Allow REG, REG+REG, REG+INDEX, INDEX+REG, REG-INDEX, and non
1986    floating SYMBOL_REF to the constant pool.  Allow REG-only and
1987    AUTINC-REG if handling TImode or HImode.  Other symbol refs must be
1988    forced though a static cell to ensure addressability.  */
1989 #define ARM_GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                    \
1990 {                                                                       \
1991   if (ARM_BASE_REGISTER_RTX_P (X))                                      \
1992     goto LABEL;                                                         \
1993   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == PRE_DEC)        \
1994            && GET_CODE (XEXP (X, 0)) == REG                             \
1995            && ARM_REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
1996     goto LABEL;                                                         \
1997   else if (GET_MODE_SIZE (MODE) >= 4 && reload_completed                \
1998            && (GET_CODE (X) == LABEL_REF                                \
1999                || (GET_CODE (X) == CONST                                \
2000                    && GET_CODE (XEXP ((X), 0)) == PLUS                  \
2001                    && GET_CODE (XEXP (XEXP ((X), 0), 0)) == LABEL_REF   \
2002                    && GET_CODE (XEXP (XEXP ((X), 0), 1)) == CONST_INT)))\
2003     goto LABEL;                                                         \
2004   else if ((MODE) == TImode)                                            \
2005     ;                                                                   \
2006   else if ((MODE) == DImode || (TARGET_SOFT_FLOAT && (MODE) == DFmode)) \
2007     {                                                                   \
2008       if (GET_CODE (X) == PLUS && ARM_BASE_REGISTER_RTX_P (XEXP (X, 0)) \
2009           && GET_CODE (XEXP (X, 1)) == CONST_INT)                       \
2010         {                                                               \
2011           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                     \
2012           if (val == 4 || val == -4 || val == -8)                       \
2013             goto LABEL;                                                 \
2014         }                                                               \
2015     }                                                                   \
2016   else if (GET_CODE (X) == PLUS)                                        \
2017     {                                                                   \
2018       rtx xop0 = XEXP (X, 0);                                           \
2019       rtx xop1 = XEXP (X, 1);                                           \
2020                                                                         \
2021       if (ARM_BASE_REGISTER_RTX_P (xop0))                               \
2022         ARM_GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop0), xop1, LABEL);   \
2023       else if (ARM_BASE_REGISTER_RTX_P (xop1))                          \
2024         ARM_GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop1), xop0, LABEL);   \
2025     }                                                                   \
2026   /* Reload currently can't handle MINUS, so disable this for now */    \
2027   /* else if (GET_CODE (X) == MINUS)                                    \
2028     {                                                                   \
2029       rtx xop0 = XEXP (X,0);                                            \
2030       rtx xop1 = XEXP (X,1);                                            \
2031                                                                         \
2032       if (ARM_BASE_REGISTER_RTX_P (xop0))                               \
2033         ARM_GO_IF_LEGITIMATE_INDEX (MODE, -1, xop1, LABEL);             \
2034     } */                                                                \
2035   else if (GET_MODE_CLASS (MODE) != MODE_FLOAT                          \
2036            && GET_CODE (X) == SYMBOL_REF                                \
2037            && CONSTANT_POOL_ADDRESS_P (X)                               \
2038            && ! (flag_pic                                               \
2039                  && symbol_mentioned_p (get_pool_constant (X))))        \
2040     goto LABEL;                                                         \
2041   else if ((GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_DEC)        \
2042            && (GET_MODE_SIZE (MODE) <= 4)                               \
2043            && GET_CODE (XEXP (X, 0)) == REG                             \
2044            && ARM_REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
2045     goto LABEL;                                                         \
2046 }
2047      
2048 /* ---------------------thumb version----------------------------------*/     
2049 #define THUMB_LEGITIMATE_OFFSET(MODE, VAL)                              \
2050   (GET_MODE_SIZE (MODE) == 1 ? ((unsigned HOST_WIDE_INT) (VAL) < 32)    \
2051    : GET_MODE_SIZE (MODE) == 2 ? ((unsigned HOST_WIDE_INT) (VAL) < 64   \
2052                                   && ((VAL) & 1) == 0)                  \
2053    : ((VAL) >= 0 && ((VAL) + GET_MODE_SIZE (MODE)) <= 128               \
2054       && ((VAL) & 3) == 0))
2055
2056 /* The AP may be eliminated to either the SP or the FP, so we use the
2057    least common denominator, e.g. SImode, and offsets from 0 to 64.  */
2058
2059 /* ??? Verify whether the above is the right approach.  */
2060
2061 /* ??? Also, the FP may be eliminated to the SP, so perhaps that
2062    needs special handling also.  */
2063
2064 /* ??? Look at how the mips16 port solves this problem.  It probably uses
2065    better ways to solve some of these problems.  */
2066
2067 /* Although it is not incorrect, we don't accept QImode and HImode
2068    addresses based on the frame pointer or arg pointer until the
2069    reload pass starts.  This is so that eliminating such addresses
2070    into stack based ones won't produce impossible code.  */
2071 #define THUMB_GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                    \
2072 {                                                                       \
2073 /* ??? Not clear if this is right.  Experiment.  */                     \
2074   if (GET_MODE_SIZE (MODE) < 4                                          \
2075       && ! (reload_in_progress || reload_completed)                     \
2076       && (   reg_mentioned_p (frame_pointer_rtx, X)                     \
2077           || reg_mentioned_p (arg_pointer_rtx, X)                       \
2078           || reg_mentioned_p (virtual_incoming_args_rtx, X)             \
2079           || reg_mentioned_p (virtual_outgoing_args_rtx, X)             \
2080           || reg_mentioned_p (virtual_stack_dynamic_rtx, X)             \
2081           || reg_mentioned_p (virtual_stack_vars_rtx, X)))              \
2082     ;                                                                   \
2083   /* Accept any base register.  SP only in SImode or larger.  */        \
2084   else if (GET_CODE (X) == REG                                          \
2085            && THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE))                   \
2086     goto WIN;                                                           \
2087   /* This is PC relative data before MACHINE_DEPENDENT_REORG runs.  */  \
2088   else if (GET_MODE_SIZE (MODE) >= 4 && CONSTANT_P (X)                  \
2089            && GET_CODE (X) == SYMBOL_REF                                \
2090            && CONSTANT_POOL_ADDRESS_P (X) && ! flag_pic)                \
2091     goto WIN;                                                           \
2092   /* This is PC relative data after MACHINE_DEPENDENT_REORG runs.  */   \
2093   else if (GET_MODE_SIZE (MODE) >= 4 && reload_completed                \
2094            && (GET_CODE (X) == LABEL_REF                                \
2095                || (GET_CODE (X) == CONST                                \
2096                    && GET_CODE (XEXP (X, 0)) == PLUS                    \
2097                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == LABEL_REF     \
2098                    && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT)))  \
2099     goto WIN;                                                           \
2100   /* Post-inc indexing only supported for SImode and larger.  */        \
2101   else if (GET_CODE (X) == POST_INC && GET_MODE_SIZE (MODE) >= 4        \
2102            && GET_CODE (XEXP (X, 0)) == REG                             \
2103            && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0)))                   \
2104     goto WIN;                                                           \
2105   else if (GET_CODE (X) == PLUS)                                        \
2106     {                                                                   \
2107       /* REG+REG address can be any two index registers.  */            \
2108       /* We disallow FRAME+REG addressing since we know that FRAME      \
2109          will be replaced with STACK, and SP relative addressing only   \
2110          permits SP+OFFSET.  */                                         \
2111       if (GET_MODE_SIZE (MODE) <= 4                                     \
2112           && GET_CODE (XEXP (X, 0)) == REG                              \
2113           && GET_CODE (XEXP (X, 1)) == REG                              \
2114           && XEXP (X, 0) != frame_pointer_rtx                           \
2115           && XEXP (X, 1) != frame_pointer_rtx                           \
2116           && XEXP (X, 0) != virtual_stack_vars_rtx                      \
2117           && XEXP (X, 1) != virtual_stack_vars_rtx                      \
2118           && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0))                     \
2119           && THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 1)))                    \
2120         goto WIN;                                                       \
2121       /* REG+const has 5-7 bit offset for non-SP registers.  */         \
2122       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2123                && (THUMB_REG_OK_FOR_INDEX_P (XEXP (X, 0))               \
2124                    || XEXP (X, 0) == arg_pointer_rtx)                   \
2125                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2126                && THUMB_LEGITIMATE_OFFSET (MODE, INTVAL (XEXP (X, 1)))) \
2127         goto WIN;                                                       \
2128       /* REG+const has 10 bit offset for SP, but only SImode and        \
2129          larger is supported.  */                                       \
2130       /* ??? Should probably check for DI/DFmode overflow here          \
2131          just like GO_IF_LEGITIMATE_OFFSET does.  */                    \
2132       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2133                && REGNO (XEXP (X, 0)) == STACK_POINTER_REGNUM           \
2134                && GET_MODE_SIZE (MODE) >= 4                             \
2135                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2136                && ((unsigned HOST_WIDE_INT) INTVAL (XEXP (X, 1))        \
2137                    + GET_MODE_SIZE (MODE)) <= 1024                      \
2138                && (INTVAL (XEXP (X, 1)) & 3) == 0)                      \
2139         goto WIN;                                                       \
2140       else if (GET_CODE (XEXP (X, 0)) == REG                            \
2141                && REGNO (XEXP (X, 0)) == FRAME_POINTER_REGNUM           \
2142                && GET_MODE_SIZE (MODE) >= 4                             \
2143                && GET_CODE (XEXP (X, 1)) == CONST_INT                   \
2144                && (INTVAL (XEXP (X, 1)) & 3) == 0)                      \
2145         goto WIN;                                                       \
2146     }                                                                   \
2147   else if (GET_MODE_CLASS (MODE) != MODE_FLOAT                          \
2148            && GET_CODE (X) == SYMBOL_REF                                \
2149            && CONSTANT_POOL_ADDRESS_P (X)                               \
2150            && ! (flag_pic                                               \
2151                  && symbol_mentioned_p (get_pool_constant (X))))        \
2152     goto WIN;                                                           \
2153 }
2154
2155 /* ------------------------------------------------------------------- */
2156 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                          \
2157   if (TARGET_ARM)                                                       \
2158     ARM_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)                         \
2159   else /* if (TARGET_THUMB) */                                          \
2160     THUMB_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)       
2161 /* ------------------------------------------------------------------- */
2162 \f
2163 /* Try machine-dependent ways of modifying an illegitimate address
2164    to be legitimate.  If we find one, return the new, valid address.
2165    This macro is used in only one place: `memory_address' in explow.c.
2166
2167    OLDX is the address as it was before break_out_memory_refs was called.
2168    In some cases it is useful to look at this to decide what needs to be done.
2169
2170    MODE and WIN are passed so that this macro can use
2171    GO_IF_LEGITIMATE_ADDRESS.
2172
2173    It is always safe for this macro to do nothing.  It exists to recognize
2174    opportunities to optimize the output.
2175
2176    On the ARM, try to convert [REG, #BIGCONST]
2177    into ADD BASE, REG, #UPPERCONST and [BASE, #VALIDCONST],
2178    where VALIDCONST == 0 in case of TImode.  */
2179 #define ARM_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                       \
2180 {                                                                        \
2181   if (GET_CODE (X) == PLUS)                                              \
2182     {                                                                    \
2183       rtx xop0 = XEXP (X, 0);                                            \
2184       rtx xop1 = XEXP (X, 1);                                            \
2185                                                                          \
2186       if (CONSTANT_P (xop0) && ! symbol_mentioned_p (xop0))              \
2187         xop0 = force_reg (SImode, xop0);                                 \
2188       if (CONSTANT_P (xop1) && ! symbol_mentioned_p (xop1))              \
2189         xop1 = force_reg (SImode, xop1);                                 \
2190       if (ARM_BASE_REGISTER_RTX_P (xop0)                                 \
2191           && GET_CODE (xop1) == CONST_INT)                               \
2192         {                                                                \
2193           HOST_WIDE_INT n, low_n;                                        \
2194           rtx base_reg, val;                                             \
2195           n = INTVAL (xop1);                                             \
2196                                                                          \
2197           if (MODE == DImode || (TARGET_SOFT_FLOAT && MODE == DFmode))   \
2198             {                                                            \
2199               low_n = n & 0x0f;                                          \
2200               n &= ~0x0f;                                                \
2201               if (low_n > 4)                                             \
2202                 {                                                        \
2203                   n += 16;                                               \
2204                   low_n -= 16;                                           \
2205                 }                                                        \
2206             }                                                            \
2207           else                                                           \
2208             {                                                            \
2209               low_n = ((MODE) == TImode ? 0                              \
2210                        : n >= 0 ? (n & 0xfff) : -((-n) & 0xfff));        \
2211               n -= low_n;                                                \
2212             }                                                            \
2213           base_reg = gen_reg_rtx (SImode);                               \
2214           val = force_operand (gen_rtx_PLUS (SImode, xop0,               \
2215                                              GEN_INT (n)), NULL_RTX);    \
2216           emit_move_insn (base_reg, val);                                \
2217           (X) = (low_n == 0 ? base_reg                                   \
2218                  : gen_rtx_PLUS (SImode, base_reg, GEN_INT (low_n)));    \
2219         }                                                                \
2220       else if (xop0 != XEXP (X, 0) || xop1 != XEXP (x, 1))               \
2221         (X) = gen_rtx_PLUS (SImode, xop0, xop1);                         \
2222     }                                                                    \
2223   else if (GET_CODE (X) == MINUS)                                        \
2224     {                                                                    \
2225       rtx xop0 = XEXP (X, 0);                                            \
2226       rtx xop1 = XEXP (X, 1);                                            \
2227                                                                          \
2228       if (CONSTANT_P (xop0))                                             \
2229         xop0 = force_reg (SImode, xop0);                                 \
2230       if (CONSTANT_P (xop1) && ! symbol_mentioned_p (xop1))              \
2231         xop1 = force_reg (SImode, xop1);                                 \
2232       if (xop0 != XEXP (X, 0) || xop1 != XEXP (X, 1))                    \
2233         (X) = gen_rtx_MINUS (SImode, xop0, xop1);                        \
2234     }                                                                    \
2235   if (flag_pic)                                                          \
2236     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);                 \
2237   if (memory_address_p (MODE, X))                                        \
2238     goto WIN;                                                            \
2239 }
2240
2241 #define THUMB_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)    \
2242   if (flag_pic)                                         \
2243     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);                
2244      
2245 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
2246   if (TARGET_ARM)                               \
2247     ARM_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN) \
2248   else                                          \
2249     THUMB_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN)
2250      
2251 /* Go to LABEL if ADDR (a legitimate address expression)
2252    has an effect that depends on the machine mode it is used for.  */
2253 #define ARM_GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                   \
2254 {                                                                       \
2255   if (   GET_CODE (ADDR) == PRE_DEC || GET_CODE (ADDR) == POST_DEC      \
2256       || GET_CODE (ADDR) == PRE_INC || GET_CODE (ADDR) == POST_INC)     \
2257     goto LABEL;                                                         \
2258 }
2259
2260 /* Nothing helpful to do for the Thumb */
2261 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2262   if (TARGET_ARM)                                       \
2263     ARM_GO_IF_MODE_DEPENDENT_ADDRESS (ADDR, LABEL)                      
2264 \f
2265
2266 /* Specify the machine mode that this machine uses
2267    for the index in the tablejump instruction.  */
2268 #define CASE_VECTOR_MODE Pmode
2269
2270 /* Define as C expression which evaluates to nonzero if the tablejump
2271    instruction expects the table to contain offsets from the address of the
2272    table.
2273    Do not define this if the table should contain absolute addresses. */
2274 /* #define CASE_VECTOR_PC_RELATIVE 1 */
2275
2276 /* signed 'char' is most compatible, but RISC OS wants it unsigned.
2277    unsigned is probably best, but may break some code.  */
2278 #ifndef DEFAULT_SIGNED_CHAR
2279 #define DEFAULT_SIGNED_CHAR  0
2280 #endif
2281
2282 /* Don't cse the address of the function being compiled.  */
2283 #define NO_RECURSIVE_FUNCTION_CSE 1
2284
2285 /* Max number of bytes we can move from memory to memory
2286    in one reasonably fast instruction.  */
2287 #define MOVE_MAX 4
2288
2289 #undef  MOVE_RATIO
2290 #define MOVE_RATIO (arm_is_xscale ? 4 : 2)
2291
2292 /* Define if operations between registers always perform the operation
2293    on the full register even if a narrower mode is specified.  */
2294 #define WORD_REGISTER_OPERATIONS
2295
2296 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2297    will either zero-extend or sign-extend.  The value of this macro should
2298    be the code that says which one of the two operations is implicitly
2299    done, NIL if none.  */
2300 #define LOAD_EXTEND_OP(MODE)                                            \
2301   (TARGET_THUMB ? ZERO_EXTEND :                                         \
2302    ((arm_arch4 || (MODE) == QImode) ? ZERO_EXTEND                       \
2303     : ((BYTES_BIG_ENDIAN && (MODE) == HImode) ? SIGN_EXTEND : NIL)))
2304
2305 /* Nonzero if access to memory by bytes is slow and undesirable.  */
2306 #define SLOW_BYTE_ACCESS 0
2307
2308 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 1
2309      
2310 /* Immediate shift counts are truncated by the output routines (or was it
2311    the assembler?).  Shift counts in a register are truncated by ARM.  Note
2312    that the native compiler puts too large (> 32) immediate shift counts
2313    into a register and shifts by the register, letting the ARM decide what
2314    to do instead of doing that itself.  */
2315 /* This is all wrong.  Defining SHIFT_COUNT_TRUNCATED tells combine that
2316    code like (X << (Y % 32)) for register X, Y is equivalent to (X << Y).
2317    On the arm, Y in a register is used modulo 256 for the shift. Only for
2318    rotates is modulo 32 used. */
2319 /* #define SHIFT_COUNT_TRUNCATED 1 */
2320
2321 /* All integers have the same format so truncation is easy.  */
2322 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC)  1
2323
2324 /* Calling from registers is a massive pain.  */
2325 #define NO_FUNCTION_CSE 1
2326
2327 /* Chars and shorts should be passed as ints.  */
2328 #define PROMOTE_PROTOTYPES 1
2329
2330 /* The machine modes of pointers and functions */
2331 #define Pmode  SImode
2332 #define FUNCTION_MODE  Pmode
2333
2334 #define ARM_FRAME_RTX(X)                                        \
2335   (   (X) == frame_pointer_rtx || (X) == stack_pointer_rtx      \
2336    || (X) == arg_pointer_rtx)
2337
2338 #define DEFAULT_RTX_COSTS(X, CODE, OUTER_CODE)          \
2339   return arm_rtx_costs (X, CODE, OUTER_CODE);
2340
2341 /* Moves to and from memory are quite expensive */
2342 #define MEMORY_MOVE_COST(M, CLASS, IN)                  \
2343   (TARGET_ARM ? 10 :                                    \
2344    ((GET_MODE_SIZE (M) < 4 ? 8 : 2 * GET_MODE_SIZE (M)) \
2345     * (CLASS == LO_REGS ? 1 : 2)))
2346  
2347 /* All address computations that can be done are free, but rtx cost returns
2348    the same for practically all of them.  So we weight the different types
2349    of address here in the order (most pref first):
2350    PRE/POST_INC/DEC, SHIFT or NON-INT sum, INT sum, REG, MEM or LABEL. */
2351 #define ARM_ADDRESS_COST(X)                                                  \
2352   (10 - ((GET_CODE (X) == MEM || GET_CODE (X) == LABEL_REF                   \
2353           || GET_CODE (X) == SYMBOL_REF)                                     \
2354          ? 0                                                                 \
2355          : ((GET_CODE (X) == PRE_INC || GET_CODE (X) == PRE_DEC              \
2356              || GET_CODE (X) == POST_INC || GET_CODE (X) == POST_DEC)        \
2357             ? 10                                                             \
2358             : (((GET_CODE (X) == PLUS || GET_CODE (X) == MINUS)              \
2359                 ? 6 + (GET_CODE (XEXP (X, 1)) == CONST_INT ? 2               \
2360                        : ((GET_RTX_CLASS (GET_CODE (XEXP (X, 0))) == '2'     \
2361                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 0))) == 'c'  \
2362                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 1))) == '2'  \
2363                            || GET_RTX_CLASS (GET_CODE (XEXP (X, 1))) == 'c') \
2364                           ? 1 : 0))                                          \
2365                 : 4)))))
2366          
2367 #define THUMB_ADDRESS_COST(X)                                   \
2368   ((GET_CODE (X) == REG                                         \
2369     || (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == REG   \
2370         && GET_CODE (XEXP (X, 1)) == CONST_INT))                \
2371    ? 1 : 2)
2372      
2373 #define ADDRESS_COST(X) \
2374      (TARGET_ARM ? ARM_ADDRESS_COST (X) : THUMB_ADDRESS_COST (X))
2375    
2376 /* Try to generate sequences that don't involve branches, we can then use
2377    conditional instructions */
2378 #define BRANCH_COST \
2379   (TARGET_ARM ? 4 : (optimize > 1 ? 1 : 0))
2380 \f
2381 /* Position Independent Code.  */
2382 /* We decide which register to use based on the compilation options and
2383    the assembler in use; this is more general than the APCS restriction of
2384    using sb (r9) all the time.  */
2385 extern int arm_pic_register;
2386
2387 /* Used when parsing command line option -mpic-register=.  */
2388 extern const char * arm_pic_register_string;
2389
2390 /* The register number of the register used to address a table of static
2391    data addresses in memory.  */
2392 #define PIC_OFFSET_TABLE_REGNUM arm_pic_register
2393
2394 #define FINALIZE_PIC arm_finalize_pic (1)
2395
2396 /* We can't directly access anything that contains a symbol,
2397    nor can we indirect via the constant pool.  */
2398 #define LEGITIMATE_PIC_OPERAND_P(X)                                     \
2399         (   ! symbol_mentioned_p (X)                                    \
2400          && ! label_mentioned_p (X)                                     \
2401          && (! CONSTANT_POOL_ADDRESS_P (X)                              \
2402              || (   ! symbol_mentioned_p (get_pool_constant (X))        \
2403                  && ! label_mentioned_p (get_pool_constant (X)))))
2404      
2405 /* We need to know when we are making a constant pool; this determines
2406    whether data needs to be in the GOT or can be referenced via a GOT
2407    offset.  */
2408 extern int making_const_table;
2409 \f
2410 /* Handle pragmas for compatibility with Intel's compilers.  */
2411 #define REGISTER_TARGET_PRAGMAS(PFILE) do { \
2412   cpp_register_pragma (PFILE, 0, "long_calls", arm_pr_long_calls); \
2413   cpp_register_pragma (PFILE, 0, "no_long_calls", arm_pr_no_long_calls); \
2414   cpp_register_pragma (PFILE, 0, "long_calls_off", arm_pr_long_calls_off); \
2415 } while (0)
2416
2417 /* Condition code information. */
2418 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2419    return the mode to be used for the comparison. 
2420    CCFPEmode should be used with floating inequalities,
2421    CCFPmode should be used with floating equalities.
2422    CC_NOOVmode should be used with SImode integer equalities.
2423    CC_Zmode should be used if only the Z flag is set correctly
2424    CCmode should be used otherwise. */
2425
2426 #define EXTRA_CC_MODES \
2427         CC(CC_NOOVmode, "CC_NOOV") \
2428         CC(CC_Zmode, "CC_Z") \
2429         CC(CC_SWPmode, "CC_SWP") \
2430         CC(CCFPmode, "CCFP") \
2431         CC(CCFPEmode, "CCFPE") \
2432         CC(CC_DNEmode, "CC_DNE") \
2433         CC(CC_DEQmode, "CC_DEQ") \
2434         CC(CC_DLEmode, "CC_DLE") \
2435         CC(CC_DLTmode, "CC_DLT") \
2436         CC(CC_DGEmode, "CC_DGE") \
2437         CC(CC_DGTmode, "CC_DGT") \
2438         CC(CC_DLEUmode, "CC_DLEU") \
2439         CC(CC_DLTUmode, "CC_DLTU") \
2440         CC(CC_DGEUmode, "CC_DGEU") \
2441         CC(CC_DGTUmode, "CC_DGTU") \
2442         CC(CC_Cmode, "CC_C")
2443
2444 #define SELECT_CC_MODE(OP, X, Y)  arm_select_cc_mode (OP, X, Y)
2445
2446 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode)
2447
2448 #define CANONICALIZE_COMPARISON(CODE, OP0, OP1)                         \
2449   do                                                                    \
2450     {                                                                   \
2451       if (GET_CODE (OP1) == CONST_INT                                   \
2452           && ! (const_ok_for_arm (INTVAL (OP1))                         \
2453                 || (const_ok_for_arm (- INTVAL (OP1)))))                \
2454         {                                                               \
2455           rtx const_op = OP1;                                           \
2456           CODE = arm_canonicalize_comparison ((CODE), &const_op);       \
2457           OP1 = const_op;                                               \
2458         }                                                               \
2459     }                                                                   \
2460   while (0)
2461
2462 #define STORE_FLAG_VALUE 1
2463
2464 \f
2465
2466 /* Gcc puts the pool in the wrong place for ARM, since we can only
2467    load addresses a limited distance around the pc.  We do some
2468    special munging to move the constant pool values to the correct
2469    point in the code.  */
2470 #define MACHINE_DEPENDENT_REORG(INSN)   \
2471     arm_reorg (INSN);                   \
2472
2473 #undef  ASM_APP_OFF
2474 #define ASM_APP_OFF (TARGET_THUMB ? "\t.code\t16\n" : "")
2475
2476 /* Output an internal label definition.  */
2477 #ifndef ASM_OUTPUT_INTERNAL_LABEL
2478 #define ASM_OUTPUT_INTERNAL_LABEL(STREAM, PREFIX, NUM)          \
2479   do                                                            \
2480     {                                                           \
2481       char * s = (char *) alloca (40 + strlen (PREFIX));        \
2482                                                                 \
2483       if (arm_ccfsm_state == 3 && arm_target_label == (NUM)     \
2484           && !strcmp (PREFIX, "L"))                             \
2485         {                                                       \
2486           arm_ccfsm_state = 0;                                  \
2487           arm_target_insn = NULL;                               \
2488         }                                                       \
2489       ASM_GENERATE_INTERNAL_LABEL (s, (PREFIX), (NUM));         \
2490       ASM_OUTPUT_LABEL (STREAM, s);                             \
2491     }                                                           \
2492   while (0)
2493 #endif
2494
2495 /* Output a push or a pop instruction (only used when profiling).  */
2496 #define ASM_OUTPUT_REG_PUSH(STREAM, REGNO)              \
2497   if (TARGET_ARM)                                       \
2498     asm_fprintf (STREAM,"\tstmfd\t%r!,{%r}\n",          \
2499                  STACK_POINTER_REGNUM, REGNO);          \
2500   else                                                  \
2501     asm_fprintf (STREAM, "\tpush {%r}\n", REGNO)
2502
2503
2504 #define ASM_OUTPUT_REG_POP(STREAM, REGNO)               \
2505   if (TARGET_ARM)                                       \
2506     asm_fprintf (STREAM, "\tldmfd\t%r!,{%r}\n",         \
2507                  STACK_POINTER_REGNUM, REGNO);          \
2508   else                                                  \
2509     asm_fprintf (STREAM, "\tpop {%r}\n", REGNO)
2510
2511 /* This is how to output a label which precedes a jumptable.  Since
2512    Thumb instructions are 2 bytes, we may need explicit alignment here.  */
2513 #undef  ASM_OUTPUT_CASE_LABEL
2514 #define ASM_OUTPUT_CASE_LABEL(FILE, PREFIX, NUM, JUMPTABLE)     \
2515   do                                                            \
2516     {                                                           \
2517       if (TARGET_THUMB)                                         \
2518         ASM_OUTPUT_ALIGN (FILE, 2);                             \
2519       ASM_OUTPUT_INTERNAL_LABEL (FILE, PREFIX, NUM);            \
2520     }                                                           \
2521   while (0)
2522
2523 #define ARM_DECLARE_FUNCTION_NAME(STREAM, NAME, DECL)   \
2524   do                                                    \
2525     {                                                   \
2526       if (TARGET_THUMB)                                 \
2527         {                                               \
2528           if (is_called_in_ARM_mode (DECL))             \
2529             fprintf (STREAM, "\t.code 32\n") ;          \
2530           else                                          \
2531            fprintf (STREAM, "\t.thumb_func\n") ;        \
2532         }                                               \
2533       if (TARGET_POKE_FUNCTION_NAME)                    \
2534         arm_poke_function_name (STREAM, (char *) NAME); \
2535     }                                                   \
2536   while (0)
2537
2538 /* For aliases of functions we use .thumb_set instead.  */
2539 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL1, DECL2)           \
2540   do                                                            \
2541     {                                                           \
2542       const char *const LABEL1 = XSTR (XEXP (DECL_RTL (decl), 0), 0); \
2543       const char *const LABEL2 = IDENTIFIER_POINTER (DECL2);    \
2544                                                                 \
2545       if (TARGET_THUMB && TREE_CODE (DECL1) == FUNCTION_DECL)   \
2546         {                                                       \
2547           fprintf (FILE, "\t.thumb_set ");                      \
2548           assemble_name (FILE, LABEL1);                         \
2549           fprintf (FILE, ",");                                  \
2550           assemble_name (FILE, LABEL2);                         \
2551           fprintf (FILE, "\n");                                 \
2552         }                                                       \
2553       else                                                      \
2554         ASM_OUTPUT_DEF (FILE, LABEL1, LABEL2);                  \
2555     }                                                           \
2556   while (0)
2557
2558 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
2559 /* To support -falign-* switches we need to use .p2align so
2560    that alignment directives in code sections will be padded
2561    with no-op instructions, rather than zeroes.  */
2562 #define ASM_OUTPUT_MAX_SKIP_ALIGN(FILE,LOG,MAX_SKIP)            \
2563   if ((LOG) != 0)                                               \
2564     {                                                           \
2565       if ((MAX_SKIP) == 0)                                      \
2566         fprintf ((FILE), "\t.p2align %d\n", (LOG));             \
2567       else                                                      \
2568         fprintf ((FILE), "\t.p2align %d,,%d\n",                 \
2569                  (LOG), (MAX_SKIP));                            \
2570     }
2571 #endif
2572 \f
2573 /* Only perform branch elimination (by making instructions conditional) if
2574    we're optimising.  Otherwise it's of no use anyway.  */
2575 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS)      \
2576   if (TARGET_ARM && optimize)                           \
2577     arm_final_prescan_insn (INSN);                      \
2578   else if (TARGET_THUMB)                                \
2579     thumb_final_prescan_insn (INSN)
2580
2581 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)       \
2582   (CODE == '@' || CODE == '|'                   \
2583    || (TARGET_ARM   && (CODE == '?'))           \
2584    || (TARGET_THUMB && (CODE == '_')))
2585
2586 /* Output an operand of an instruction.  */
2587 #define PRINT_OPERAND(STREAM, X, CODE)  \
2588   arm_print_operand (STREAM, X, CODE)
2589
2590 #define ARM_SIGN_EXTEND(x)  ((HOST_WIDE_INT)                    \
2591   (HOST_BITS_PER_WIDE_INT <= 32 ? (unsigned HOST_WIDE_INT) (x)  \
2592    : ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0xffffffff) |\
2593       ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0x80000000) \
2594        ? ((~ (unsigned HOST_WIDE_INT) 0)                        \
2595           & ~ (unsigned HOST_WIDE_INT) 0xffffffff)              \
2596        : 0))))
2597
2598 /* Output the address of an operand.  */
2599 #define ARM_PRINT_OPERAND_ADDRESS(STREAM, X)                    \
2600 {                                                               \
2601     int is_minus = GET_CODE (X) == MINUS;                       \
2602                                                                 \
2603     if (GET_CODE (X) == REG)                                    \
2604       asm_fprintf (STREAM, "[%r, #0]", REGNO (X));              \
2605     else if (GET_CODE (X) == PLUS || is_minus)                  \
2606       {                                                         \
2607         rtx base = XEXP (X, 0);                                 \
2608         rtx index = XEXP (X, 1);                                \
2609         HOST_WIDE_INT offset = 0;                               \
2610         if (GET_CODE (base) != REG)                             \
2611           {                                                     \
2612             /* Ensure that BASE is a register */                \
2613             /* (one of them must be). */                        \
2614             rtx temp = base;                                    \
2615             base = index;                                       \
2616             index = temp;                                       \
2617           }                                                     \
2618         switch (GET_CODE (index))                               \
2619           {                                                     \
2620           case CONST_INT:                                       \
2621             offset = INTVAL (index);                            \
2622             if (is_minus)                                       \
2623               offset = -offset;                                 \
2624             asm_fprintf (STREAM, "[%r, #%d]",                   \
2625                          REGNO (base), offset);                 \
2626             break;                                              \
2627                                                                 \
2628           case REG:                                             \
2629             asm_fprintf (STREAM, "[%r, %s%r]",                  \
2630                      REGNO (base), is_minus ? "-" : "",         \
2631                      REGNO (index));                            \
2632             break;                                              \
2633                                                                 \
2634           case MULT:                                            \
2635           case ASHIFTRT:                                        \
2636           case LSHIFTRT:                                        \
2637           case ASHIFT:                                          \
2638           case ROTATERT:                                        \
2639           {                                                     \
2640             asm_fprintf (STREAM, "[%r, %s%r",                   \
2641                          REGNO (base), is_minus ? "-" : "",     \
2642                          REGNO (XEXP (index, 0)));              \
2643             arm_print_operand (STREAM, index, 'S');             \
2644             fputs ("]", STREAM);                                \
2645             break;                                              \
2646           }                                                     \
2647                                                                 \
2648           default:                                              \
2649             abort();                                            \
2650         }                                                       \
2651     }                                                           \
2652   else if (   GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC\
2653            || GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC)\
2654     {                                                           \
2655       extern int output_memory_reference_mode;                  \
2656                                                                 \
2657       if (GET_CODE (XEXP (X, 0)) != REG)                        \
2658         abort ();                                               \
2659                                                                 \
2660       if (GET_CODE (X) == PRE_DEC || GET_CODE (X) == PRE_INC)   \
2661         asm_fprintf (STREAM, "[%r, #%s%d]!",                    \
2662                      REGNO (XEXP (X, 0)),                       \
2663                      GET_CODE (X) == PRE_DEC ? "-" : "",        \
2664                      GET_MODE_SIZE (output_memory_reference_mode));\
2665       else                                                      \
2666         asm_fprintf (STREAM, "[%r], #%s%d",                     \
2667                      REGNO (XEXP (X, 0)),                       \
2668                      GET_CODE (X) == POST_DEC ? "-" : "",       \
2669                      GET_MODE_SIZE (output_memory_reference_mode));\
2670     }                                                           \
2671   else output_addr_const (STREAM, X);                           \
2672 }
2673
2674 #define THUMB_PRINT_OPERAND_ADDRESS(STREAM, X)          \
2675 {                                                       \
2676   if (GET_CODE (X) == REG)                              \
2677     asm_fprintf (STREAM, "[%r]", REGNO (X));            \
2678   else if (GET_CODE (X) == POST_INC)                    \
2679     asm_fprintf (STREAM, "%r!", REGNO (XEXP (X, 0)));   \
2680   else if (GET_CODE (X) == PLUS)                        \
2681     {                                                   \
2682       if (GET_CODE (XEXP (X, 1)) == CONST_INT)          \
2683         asm_fprintf (STREAM, "[%r, #%d]",               \
2684                      REGNO (XEXP (X, 0)),               \
2685                      (int) INTVAL (XEXP (X, 1)));       \
2686       else                                              \
2687         asm_fprintf (STREAM, "[%r, %r]",                \
2688                      REGNO (XEXP (X, 0)),               \
2689                      REGNO (XEXP (X, 1)));              \
2690     }                                                   \
2691   else                                                  \
2692     output_addr_const (STREAM, X);                      \
2693 }
2694
2695 #define PRINT_OPERAND_ADDRESS(STREAM, X)        \
2696   if (TARGET_ARM)                               \
2697     ARM_PRINT_OPERAND_ADDRESS (STREAM, X)       \
2698   else                                          \
2699     THUMB_PRINT_OPERAND_ADDRESS (STREAM, X)
2700      
2701 /* Output code to add DELTA to the first argument, and then jump to FUNCTION.
2702    Used for C++ multiple inheritance.  */
2703 #define ASM_OUTPUT_MI_THUNK(FILE, THUNK_FNDECL, DELTA, FUNCTION)                \
2704   do                                                                            \
2705     {                                                                           \
2706       int mi_delta = (DELTA);                                                   \
2707       const char *const mi_op = mi_delta < 0 ? "sub" : "add";                   \
2708       int shift = 0;                                                            \
2709       int this_regno = (aggregate_value_p (TREE_TYPE (TREE_TYPE (FUNCTION)))    \
2710                         ? 1 : 0);                                               \
2711       if (mi_delta < 0)                                                         \
2712         mi_delta = - mi_delta;                                                  \
2713       while (mi_delta != 0)                                                     \
2714         {                                                                       \
2715           if ((mi_delta & (3 << shift)) == 0)                                   \
2716             shift += 2;                                                         \
2717           else                                                                  \
2718             {                                                                   \
2719               asm_fprintf (FILE, "\t%s\t%r, %r, #%d\n",                         \
2720                            mi_op, this_regno, this_regno,                       \
2721                            mi_delta & (0xff << shift));                         \
2722               mi_delta &= ~(0xff << shift);                                     \
2723               shift += 8;                                                       \
2724             }                                                                   \
2725         }                                                                       \
2726       fputs ("\tb\t", FILE);                                                    \
2727       assemble_name (FILE, XSTR (XEXP (DECL_RTL (FUNCTION), 0), 0));            \
2728       if (NEED_PLT_RELOC)                                                       \
2729         fputs ("(PLT)", FILE);                                                  \
2730       fputc ('\n', FILE);                                                       \
2731     }                                                                           \
2732   while (0)
2733
2734 /* A C expression whose value is RTL representing the value of the return
2735    address for the frame COUNT steps up from the current frame.  */
2736
2737 #define RETURN_ADDR_RTX(COUNT, FRAME) \
2738   arm_return_addr (COUNT, FRAME)
2739
2740 /* Mask of the bits in the PC that contain the real return address 
2741    when running in 26-bit mode.  */
2742 #define RETURN_ADDR_MASK26 (0x03fffffc)
2743
2744 /* Pick up the return address upon entry to a procedure. Used for
2745    dwarf2 unwind information.  This also enables the table driven
2746    mechanism.  */
2747 #define INCOMING_RETURN_ADDR_RTX        gen_rtx_REG (Pmode, LR_REGNUM)
2748 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (LR_REGNUM)
2749
2750 /* Used to mask out junk bits from the return address, such as
2751    processor state, interrupt status, condition codes and the like.  */
2752 #define MASK_RETURN_ADDR \
2753   /* If we are generating code for an ARM2/ARM3 machine or for an ARM6  \
2754      in 26 bit mode, the condition codes must be masked out of the      \
2755      return address.  This does not apply to ARM6 and later processors  \
2756      when running in 32 bit mode.  */                                   \
2757   ((!TARGET_APCS_32) ? (GEN_INT (RETURN_ADDR_MASK26))                   \
2758    : (GEN_INT ((unsigned long)0xffffffff)))
2759
2760 \f
2761 /* Define the codes that are matched by predicates in arm.c */
2762 #define PREDICATE_CODES                                                 \
2763   {"s_register_operand", {SUBREG, REG}},                                \
2764   {"arm_hard_register_operand", {REG}},                                 \
2765   {"f_register_operand", {SUBREG, REG}},                                \
2766   {"arm_add_operand",    {SUBREG, REG, CONST_INT}},                     \
2767   {"fpu_add_operand",    {SUBREG, REG, CONST_DOUBLE}},                  \
2768   {"fpu_rhs_operand",    {SUBREG, REG, CONST_DOUBLE}},                  \
2769   {"arm_rhs_operand",    {SUBREG, REG, CONST_INT}},                     \
2770   {"arm_not_operand",    {SUBREG, REG, CONST_INT}},                     \
2771   {"reg_or_int_operand", {SUBREG, REG, CONST_INT}},                     \
2772   {"index_operand",      {SUBREG, REG, CONST_INT}},                     \
2773   {"thumb_cmp_operand",  {SUBREG, REG, CONST_INT}},                     \
2774   {"offsettable_memory_operand", {MEM}},                                \
2775   {"bad_signed_byte_operand", {MEM}},                                   \
2776   {"alignable_memory_operand", {MEM}},                                  \
2777   {"shiftable_operator", {PLUS, MINUS, AND, IOR, XOR}},                 \
2778   {"minmax_operator", {SMIN, SMAX, UMIN, UMAX}},                        \
2779   {"shift_operator", {ASHIFT, ASHIFTRT, LSHIFTRT, ROTATERT, MULT}},     \
2780   {"di_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE, MEM}},          \
2781   {"nonimmediate_di_operand", {SUBREG, REG, MEM}},                      \
2782   {"soft_df_operand", {SUBREG, REG, CONST_DOUBLE, MEM}},                \
2783   {"nonimmediate_soft_df_operand", {SUBREG, REG, MEM}},                 \
2784   {"load_multiple_operation",  {PARALLEL}},                             \
2785   {"store_multiple_operation", {PARALLEL}},                             \
2786   {"equality_operator", {EQ, NE}},                                      \
2787   {"arm_comparison_operator", {EQ, NE, LE, LT, GE, GT, GEU, GTU, LEU,   \
2788                                LTU, UNORDERED, ORDERED, UNLT, UNLE,     \
2789                                UNGE, UNGT}},                            \
2790   {"arm_rhsm_operand", {SUBREG, REG, CONST_INT, MEM}},                  \
2791   {"const_shift_operand", {CONST_INT}},                                 \
2792   {"multi_register_push", {PARALLEL}},                                  \
2793   {"cc_register", {REG}},                                               \
2794   {"logical_binary_operator", {AND, IOR, XOR}},                         \
2795   {"dominant_cc_register", {REG}},
2796
2797 /* Define this if you have special predicates that know special things
2798    about modes.  Genrecog will warn about certain forms of
2799    match_operand without a mode; if the operand predicate is listed in
2800    SPECIAL_MODE_PREDICATES, the warning will be suppressed. */
2801 #define SPECIAL_MODE_PREDICATES                 \
2802  "cc_register", "dominant_cc_register",
2803
2804 enum arm_builtins
2805 {
2806   ARM_BUILTIN_CLZ,
2807   ARM_BUILTIN_MAX
2808 };
2809 #endif /* ! GCC_ARM_H */