OSDN Git Service

* defaults.h (REGNO_MODE_OK_FOR_BASE_P, REG_MODE_OK_FOR_BASE_P)
[pf3gnuchains/gcc-fork.git] / gcc / config / arm / arm.h
1 /* Definitions of target machine for GNU compiler, for ARM.
2    Copyright (C) 1991, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004 Free Software Foundation, Inc.
4    Contributed by Pieter `Tiggr' Schoenmakers (rcpieter@win.tue.nl)
5    and Martin Simmons (@harleqn.co.uk).
6    More major hacks by Richard Earnshaw (rearnsha@arm.com)
7    Minor hacks by Nick Clifton (nickc@cygnus.com)
8
9    This file is part of GCC.
10
11    GCC is free software; you can redistribute it and/or modify it
12    under the terms of the GNU General Public License as published
13    by the Free Software Foundation; either version 2, or (at your
14    option) any later version.
15
16    GCC is distributed in the hope that it will be useful, but WITHOUT
17    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
18    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
19    License for more details.
20
21    You should have received a copy of the GNU General Public License
22    along with GCC; see the file COPYING.  If not, write to
23    the Free Software Foundation, 59 Temple Place - Suite 330, Boston,
24    MA 02111-1307, USA.  */
25
26 #ifndef GCC_ARM_H
27 #define GCC_ARM_H
28
29 /* The archetecture define.  */
30 extern char arm_arch_name[];
31
32 /* Target CPU builtins.  */
33 #define TARGET_CPU_CPP_BUILTINS()                       \
34   do                                                    \
35     {                                                   \
36         /* Define __arm__ even when in thumb mode, for  \
37            consistency with armcc.  */                  \
38         builtin_define ("__arm__");                     \
39         builtin_define ("__APCS_32__");                 \
40         if (TARGET_THUMB)                               \
41           builtin_define ("__thumb__");                 \
42                                                         \
43         if (TARGET_BIG_END)                             \
44           {                                             \
45             builtin_define ("__ARMEB__");               \
46             if (TARGET_THUMB)                           \
47               builtin_define ("__THUMBEB__");           \
48             if (TARGET_LITTLE_WORDS)                    \
49               builtin_define ("__ARMWEL__");            \
50           }                                             \
51         else                                            \
52           {                                             \
53             builtin_define ("__ARMEL__");               \
54             if (TARGET_THUMB)                           \
55               builtin_define ("__THUMBEL__");           \
56           }                                             \
57                                                         \
58         if (TARGET_SOFT_FLOAT)                          \
59           builtin_define ("__SOFTFP__");                \
60                                                         \
61         if (TARGET_VFP)                                 \
62           builtin_define ("__VFP_FP__");                \
63                                                         \
64         /* Add a define for interworking.               \
65            Needed when building libgcc.a.  */           \
66         if (arm_cpp_interwork)                          \
67           builtin_define ("__THUMB_INTERWORK__");       \
68                                                         \
69         builtin_assert ("cpu=arm");                     \
70         builtin_assert ("machine=arm");                 \
71                                                         \
72         builtin_define (arm_arch_name);                 \
73         if (arm_arch_cirrus)                            \
74           builtin_define ("__MAVERICK__");              \
75         if (arm_arch_xscale)                            \
76           builtin_define ("__XSCALE__");                \
77         if (arm_arch_iwmmxt)                            \
78           builtin_define ("__IWMMXT__");                \
79         if (TARGET_AAPCS_BASED)                         \
80           builtin_define ("__ARM_EABI__");              \
81     } while (0)
82
83 /* The various ARM cores.  */
84 enum processor_type
85 {
86 #define ARM_CORE(NAME, IDENT, ARCH, FLAGS, COSTS) \
87   IDENT,
88 #include "arm-cores.def"
89 #undef ARM_CORE
90   /* Used to indicate that no processor has been specified.  */
91   arm_none
92 };
93
94 enum target_cpus
95 {
96 #define ARM_CORE(NAME, IDENT, ARCH, FLAGS, COSTS) \
97   TARGET_CPU_##IDENT,
98 #include "arm-cores.def"
99 #undef ARM_CORE
100   TARGET_CPU_generic
101 };
102
103 /* The processor for which instructions should be scheduled.  */
104 extern enum processor_type arm_tune;
105
106 typedef enum arm_cond_code
107 {
108   ARM_EQ = 0, ARM_NE, ARM_CS, ARM_CC, ARM_MI, ARM_PL, ARM_VS, ARM_VC,
109   ARM_HI, ARM_LS, ARM_GE, ARM_LT, ARM_GT, ARM_LE, ARM_AL, ARM_NV
110 }
111 arm_cc;
112
113 extern arm_cc arm_current_cc;
114
115 #define ARM_INVERSE_CONDITION_CODE(X)  ((arm_cc) (((int)X) ^ 1))
116
117 extern int arm_target_label;
118 extern int arm_ccfsm_state;
119 extern GTY(()) rtx arm_target_insn;
120 /* Run-time compilation parameters selecting different hardware subsets.  */
121 extern int target_flags;
122 /* The floating point mode.  */
123 extern const char *target_fpu_name;
124 /* For backwards compatibility.  */
125 extern const char *target_fpe_name;
126 /* Whether to use floating point hardware.  */
127 extern const char *target_float_abi_name;
128 /* Which ABI to use.  */
129 extern const char *target_abi_name;
130 /* Define the information needed to generate branch insns.  This is
131    stored from the compare operation.  */
132 extern GTY(()) rtx arm_compare_op0;
133 extern GTY(()) rtx arm_compare_op1;
134 /* The label of the current constant pool.  */
135 extern rtx pool_vector_label;
136 /* Set to 1 when a return insn is output, this means that the epilogue
137    is not needed.  */
138 extern int return_used_this_function;
139 /* Used to produce AOF syntax assembler.  */
140 extern GTY(()) rtx aof_pic_label;
141 \f
142 /* Just in case configure has failed to define anything.  */
143 #ifndef TARGET_CPU_DEFAULT
144 #define TARGET_CPU_DEFAULT TARGET_CPU_generic
145 #endif
146
147
148 #undef  CPP_SPEC
149 #define CPP_SPEC "%(subtarget_cpp_spec)                                 \
150 %{msoft-float:%{mhard-float:                                            \
151         %e-msoft-float and -mhard_float may not be used together}}      \
152 %{mbig-endian:%{mlittle-endian:                                         \
153         %e-mbig-endian and -mlittle-endian may not be used together}}"
154
155 #ifndef CC1_SPEC
156 #define CC1_SPEC ""
157 #endif
158
159 /* This macro defines names of additional specifications to put in the specs
160    that can be used in various specifications like CC1_SPEC.  Its definition
161    is an initializer with a subgrouping for each command option.
162
163    Each subgrouping contains a string constant, that defines the
164    specification name, and a string constant that used by the GCC driver
165    program.
166
167    Do not define this macro if it does not need to do anything.  */
168 #define EXTRA_SPECS                                             \
169   { "subtarget_cpp_spec",       SUBTARGET_CPP_SPEC },           \
170   SUBTARGET_EXTRA_SPECS
171
172 #ifndef SUBTARGET_EXTRA_SPECS
173 #define SUBTARGET_EXTRA_SPECS
174 #endif
175
176 #ifndef SUBTARGET_CPP_SPEC
177 #define SUBTARGET_CPP_SPEC      ""
178 #endif
179 \f
180 /* Run-time Target Specification.  */
181 #ifndef TARGET_VERSION
182 #define TARGET_VERSION fputs (" (ARM/generic)", stderr);
183 #endif
184
185 /* Nonzero if the function prologue (and epilogue) should obey
186    the ARM Procedure Call Standard.  */
187 #define ARM_FLAG_APCS_FRAME     (1 << 0)
188
189 /* Nonzero if the function prologue should output the function name to enable
190    the post mortem debugger to print a backtrace (very useful on RISCOS,
191    unused on RISCiX).  Specifying this flag also enables
192    -fno-omit-frame-pointer.
193    XXX Must still be implemented in the prologue.  */
194 #define ARM_FLAG_POKE           (1 << 1)
195
196 /* Nonzero if floating point instructions are emulated by the FPE, in which
197    case instruction scheduling becomes very uninteresting.  */
198 #define ARM_FLAG_FPE            (1 << 2)
199
200 /* FLAG 0x0008 now spare (used to be apcs-32 selection).  */
201
202 /* Nonzero if stack checking should be performed on entry to each function
203    which allocates temporary variables on the stack.  */
204 #define ARM_FLAG_APCS_STACK     (1 << 4)
205
206 /* Nonzero if floating point parameters should be passed to functions in
207    floating point registers.  */
208 #define ARM_FLAG_APCS_FLOAT     (1 << 5)
209
210 /* Nonzero if re-entrant, position independent code should be generated.
211    This is equivalent to -fpic.  */
212 #define ARM_FLAG_APCS_REENT     (1 << 6)
213
214   /* FLAG 0x0080 now spare (used to be alignment traps).  */
215 /* Nonzero if all floating point instructions are missing (and there is no
216    emulator either).  Generate function calls for all ops in this case.  */
217 #define ARM_FLAG_SOFT_FLOAT     (1 << 8)
218
219 /* Nonzero if we should compile with BYTES_BIG_ENDIAN set to 1.  */
220 #define ARM_FLAG_BIG_END        (1 << 9)
221
222 /* Nonzero if we should compile for Thumb interworking.  */
223 #define ARM_FLAG_INTERWORK      (1 << 10)
224
225 /* Nonzero if we should have little-endian words even when compiling for
226    big-endian (for backwards compatibility with older versions of GCC).  */
227 #define ARM_FLAG_LITTLE_WORDS   (1 << 11)
228
229 /* Nonzero if we need to protect the prolog from scheduling */
230 #define ARM_FLAG_NO_SCHED_PRO   (1 << 12)
231
232 /* Nonzero if a call to abort should be generated if a noreturn
233    function tries to return.  */
234 #define ARM_FLAG_ABORT_NORETURN (1 << 13)
235
236 /* Nonzero if function prologues should not load the PIC register.  */
237 #define ARM_FLAG_SINGLE_PIC_BASE (1 << 14)
238
239 /* Nonzero if all call instructions should be indirect.  */
240 #define ARM_FLAG_LONG_CALLS     (1 << 15)
241
242 /* Nonzero means that the target ISA is the THUMB, not the ARM.  */
243 #define ARM_FLAG_THUMB          (1 << 16)
244
245 /* Set if a TPCS style stack frame should be generated, for non-leaf
246    functions, even if they do not need one.  */
247 #define THUMB_FLAG_BACKTRACE    (1 << 17)
248
249 /* Set if a TPCS style stack frame should be generated, for leaf
250    functions, even if they do not need one.  */
251 #define THUMB_FLAG_LEAF_BACKTRACE               (1 << 18)
252
253 /* Set if externally visible functions should assume that they
254    might be called in ARM mode, from a non-thumb aware code.  */
255 #define THUMB_FLAG_CALLEE_SUPER_INTERWORKING    (1 << 19)
256
257 /* Set if calls via function pointers should assume that their
258    destination is non-Thumb aware.  */
259 #define THUMB_FLAG_CALLER_SUPER_INTERWORKING    (1 << 20)
260
261 /* Fix invalid Cirrus instruction combinations by inserting NOPs.  */
262 #define CIRRUS_FIX_INVALID_INSNS (1 << 21)
263
264 #define TARGET_APCS_FRAME               (target_flags & ARM_FLAG_APCS_FRAME)
265 #define TARGET_POKE_FUNCTION_NAME       (target_flags & ARM_FLAG_POKE)
266 #define TARGET_FPE                      (target_flags & ARM_FLAG_FPE)
267 #define TARGET_APCS_STACK               (target_flags & ARM_FLAG_APCS_STACK)
268 #define TARGET_APCS_FLOAT               (target_flags & ARM_FLAG_APCS_FLOAT)
269 #define TARGET_APCS_REENT               (target_flags & ARM_FLAG_APCS_REENT)
270 #define TARGET_SOFT_FLOAT               (arm_float_abi == ARM_FLOAT_ABI_SOFT)
271 /* Use hardware floating point instructions. */
272 #define TARGET_HARD_FLOAT               (arm_float_abi != ARM_FLOAT_ABI_SOFT)
273 /* Use hardware floating point calling convention.  */
274 #define TARGET_HARD_FLOAT_ABI           (arm_float_abi == ARM_FLOAT_ABI_HARD)
275 #define TARGET_FPA                      (arm_fp_model == ARM_FP_MODEL_FPA)
276 #define TARGET_MAVERICK                 (arm_fp_model == ARM_FP_MODEL_MAVERICK)
277 #define TARGET_VFP                      (arm_fp_model == ARM_FP_MODEL_VFP)
278 #define TARGET_IWMMXT                   (arm_arch_iwmmxt)
279 #define TARGET_REALLY_IWMMXT            (TARGET_IWMMXT && TARGET_ARM)
280 #define TARGET_IWMMXT_ABI (TARGET_ARM && arm_abi == ARM_ABI_IWMMXT)
281 #define TARGET_BIG_END                  (target_flags & ARM_FLAG_BIG_END)
282 #define TARGET_INTERWORK                (target_flags & ARM_FLAG_INTERWORK)
283 #define TARGET_LITTLE_WORDS             (target_flags & ARM_FLAG_LITTLE_WORDS)
284 #define TARGET_NO_SCHED_PRO             (target_flags & ARM_FLAG_NO_SCHED_PRO)
285 #define TARGET_ABORT_NORETURN           (target_flags & ARM_FLAG_ABORT_NORETURN)
286 #define TARGET_SINGLE_PIC_BASE          (target_flags & ARM_FLAG_SINGLE_PIC_BASE)
287 #define TARGET_LONG_CALLS               (target_flags & ARM_FLAG_LONG_CALLS)
288 #define TARGET_THUMB                    (target_flags & ARM_FLAG_THUMB)
289 #define TARGET_ARM                      (! TARGET_THUMB)
290 #define TARGET_EITHER                   1 /* (TARGET_ARM | TARGET_THUMB) */
291 #define TARGET_CALLEE_INTERWORKING      (target_flags & THUMB_FLAG_CALLEE_SUPER_INTERWORKING)
292 #define TARGET_CALLER_INTERWORKING      (target_flags & THUMB_FLAG_CALLER_SUPER_INTERWORKING)
293 #define TARGET_BACKTRACE                (leaf_function_p ()                             \
294                                          ? (target_flags & THUMB_FLAG_LEAF_BACKTRACE)   \
295                                          : (target_flags & THUMB_FLAG_BACKTRACE))
296 #define TARGET_CIRRUS_FIX_INVALID_INSNS (target_flags & CIRRUS_FIX_INVALID_INSNS)
297 #define TARGET_LDRD                     (arm_arch5e && ARM_DOUBLEWORD_ALIGN)
298 #define TARGET_AAPCS_BASED \
299     (arm_abi != ARM_ABI_APCS && arm_abi != ARM_ABI_ATPCS)
300
301 /* True iff the full BPABI is being used.  If TARGET_BPABI is true,
302    then TARGET_AAPCS_BASED must be true -- but the converse does not
303    hold.  TARGET_BPABI implies the use of the BPABI runtime library,
304    etc., in addition to just the AAPCS calling conventions.  */
305 #ifndef TARGET_BPABI
306 #define TARGET_BPABI false
307 #endif
308
309 /* SUBTARGET_SWITCHES is used to add flags on a per-config basis.  */
310 #ifndef SUBTARGET_SWITCHES
311 #define SUBTARGET_SWITCHES
312 #endif
313
314 #define TARGET_SWITCHES                                                 \
315 {                                                                       \
316   {"apcs",                      ARM_FLAG_APCS_FRAME, "" },              \
317   {"apcs-frame",                ARM_FLAG_APCS_FRAME,                    \
318    N_("Generate APCS conformant stack frames") },                       \
319   {"no-apcs-frame",            -ARM_FLAG_APCS_FRAME, "" },              \
320   {"poke-function-name",        ARM_FLAG_POKE,                          \
321    N_("Store function names in object code") },                         \
322   {"no-poke-function-name",    -ARM_FLAG_POKE, "" },                    \
323   {"fpe",                       ARM_FLAG_FPE,  "" },                    \
324   {"apcs-stack-check",          ARM_FLAG_APCS_STACK, "" },              \
325   {"no-apcs-stack-check",      -ARM_FLAG_APCS_STACK, "" },              \
326   {"apcs-float",                ARM_FLAG_APCS_FLOAT,                    \
327    N_("Pass FP arguments in FP registers") },                           \
328   {"no-apcs-float",            -ARM_FLAG_APCS_FLOAT, "" },              \
329   {"apcs-reentrant",            ARM_FLAG_APCS_REENT,                    \
330    N_("Generate re-entrant, PIC code") },                               \
331   {"no-apcs-reentrant",        -ARM_FLAG_APCS_REENT, "" },              \
332   {"soft-float",                ARM_FLAG_SOFT_FLOAT,                    \
333    N_("Use library calls to perform FP operations") },                  \
334   {"hard-float",               -ARM_FLAG_SOFT_FLOAT,                    \
335    N_("Use hardware floating point instructions") },                    \
336   {"big-endian",                ARM_FLAG_BIG_END,                       \
337    N_("Assume target CPU is configured as big endian") },               \
338   {"little-endian",            -ARM_FLAG_BIG_END,                       \
339    N_("Assume target CPU is configured as little endian") },            \
340   {"words-little-endian",       ARM_FLAG_LITTLE_WORDS,                  \
341    N_("Assume big endian bytes, little endian words") },                \
342   {"thumb-interwork",           ARM_FLAG_INTERWORK,                     \
343    N_("Support calls between Thumb and ARM instruction sets") },        \
344   {"no-thumb-interwork",       -ARM_FLAG_INTERWORK, "" },               \
345   {"abort-on-noreturn",         ARM_FLAG_ABORT_NORETURN,                \
346    N_("Generate a call to abort if a noreturn function returns")},      \
347   {"no-abort-on-noreturn",     -ARM_FLAG_ABORT_NORETURN, "" },          \
348   {"no-sched-prolog",           ARM_FLAG_NO_SCHED_PRO,                  \
349    N_("Do not move instructions into a function's prologue") },         \
350   {"sched-prolog",             -ARM_FLAG_NO_SCHED_PRO, "" },            \
351   {"single-pic-base",           ARM_FLAG_SINGLE_PIC_BASE,               \
352    N_("Do not load the PIC register in function prologues") },          \
353   {"no-single-pic-base",       -ARM_FLAG_SINGLE_PIC_BASE, "" },         \
354   {"long-calls",                ARM_FLAG_LONG_CALLS,                    \
355    N_("Generate call insns as indirect calls, if necessary") },         \
356   {"no-long-calls",            -ARM_FLAG_LONG_CALLS, "" },              \
357   {"thumb",                     ARM_FLAG_THUMB,                         \
358    N_("Compile for the Thumb not the ARM") },                           \
359   {"no-thumb",                 -ARM_FLAG_THUMB, "" },                   \
360   {"arm",                      -ARM_FLAG_THUMB, "" },                   \
361   {"tpcs-frame",                    THUMB_FLAG_BACKTRACE,               \
362    N_("Thumb: Generate (non-leaf) stack frames even if not needed") },     \
363   {"no-tpcs-frame",                -THUMB_FLAG_BACKTRACE, "" },            \
364   {"tpcs-leaf-frame",               THUMB_FLAG_LEAF_BACKTRACE,             \
365    N_("Thumb: Generate (leaf) stack frames even if not needed") },         \
366   {"no-tpcs-leaf-frame",           -THUMB_FLAG_LEAF_BACKTRACE, "" },       \
367   {"callee-super-interworking",     THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
368    N_("Thumb: Assume non-static functions may be called from ARM code") }, \
369   {"no-callee-super-interworking", -THUMB_FLAG_CALLEE_SUPER_INTERWORKING,  \
370      "" },                                                                 \
371   {"caller-super-interworking",     THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
372    N_("Thumb: Assume function pointers may go to non-Thumb aware code") }, \
373   {"no-caller-super-interworking", -THUMB_FLAG_CALLER_SUPER_INTERWORKING,  \
374    "" },                                                                   \
375   {"cirrus-fix-invalid-insns",      CIRRUS_FIX_INVALID_INSNS,              \
376    N_("Cirrus: Place NOPs to avoid invalid instruction combinations") },   \
377   {"no-cirrus-fix-invalid-insns",  -CIRRUS_FIX_INVALID_INSNS,              \
378    N_("Cirrus: Do not break up invalid instruction combinations with NOPs") },\
379   SUBTARGET_SWITCHES                                                       \
380   {"",                          TARGET_DEFAULT, "" }                       \
381 }
382
383 #define TARGET_OPTIONS                                                  \
384 {                                                                       \
385   {"cpu=",  & arm_select[0].string,                                     \
386    N_("Specify the name of the target CPU"), 0},                        \
387   {"arch=", & arm_select[1].string,                                     \
388    N_("Specify the name of the target architecture"), 0},               \
389   {"tune=", & arm_select[2].string, "", 0},                             \
390   {"fpe=",  & target_fpe_name, "", 0},                                  \
391   {"fp=",  & target_fpe_name, "", 0},                                   \
392   {"fpu=",  & target_fpu_name,                                          \
393    N_("Specify the name of the target floating point hardware/format"), 0}, \
394   {"float-abi=", & target_float_abi_name,                               \
395    N_("Specify if floating point hardware should be used"), 0},         \
396   {"structure-size-boundary=", & structure_size_string,                 \
397    N_("Specify the minimum bit alignment of structures"), 0},           \
398   {"pic-register=", & arm_pic_register_string,                          \
399    N_("Specify the register to be used for PIC addressing"), 0},        \
400   {"abi=", &target_abi_name, N_("Specify an ABI"), 0}                   \
401 }
402
403 /* Support for a compile-time default CPU, et cetera.  The rules are:
404    --with-arch is ignored if -march or -mcpu are specified.
405    --with-cpu is ignored if -march or -mcpu are specified, and is overridden
406     by --with-arch.
407    --with-tune is ignored if -mtune or -mcpu are specified (but not affected
408      by -march).
409    --with-float is ignored if -mhard-float, -msoft-float or -mfloat-abi are
410    specified.
411    --with-fpu is ignored if -mfpu is specified.
412    --with-abi is ignored is -mabi is specified.  */
413 #define OPTION_DEFAULT_SPECS \
414   {"arch", "%{!march=*:%{!mcpu=*:-march=%(VALUE)}}" }, \
415   {"cpu", "%{!march=*:%{!mcpu=*:-mcpu=%(VALUE)}}" }, \
416   {"tune", "%{!mcpu=*:%{!mtune=*:-mtune=%(VALUE)}}" }, \
417   {"float", \
418     "%{!msoft-float:%{!mhard-float:%{!mfloat-abi=*:-mfloat-abi=%(VALUE)}}}" }, \
419   {"fpu", "%{!mfpu=*:-mfpu=%(VALUE)}"}, \
420   {"abi", "%{!mabi=*:-mabi=%(VALUE)}"},
421
422 struct arm_cpu_select
423 {
424   const char *              string;
425   const char *              name;
426   const struct processors * processors;
427 };
428
429 /* This is a magic array.  If the user specifies a command line switch
430    which matches one of the entries in TARGET_OPTIONS then the corresponding
431    string pointer will be set to the value specified by the user.  */
432 extern struct arm_cpu_select arm_select[];
433
434 /* Which floating point model to use.  */
435 enum arm_fp_model
436 {
437   ARM_FP_MODEL_UNKNOWN,
438   /* FPA model (Hardware or software).  */
439   ARM_FP_MODEL_FPA,
440   /* Cirrus Maverick floating point model.  */
441   ARM_FP_MODEL_MAVERICK,
442   /* VFP floating point model.  */
443   ARM_FP_MODEL_VFP
444 };
445
446 extern enum arm_fp_model arm_fp_model;
447
448 /* Which floating point hardware is available.  Also update
449    fp_model_for_fpu in arm.c when adding entries to this list.  */
450 enum fputype
451 {
452   /* No FP hardware.  */
453   FPUTYPE_NONE,
454   /* Full FPA support.  */
455   FPUTYPE_FPA,
456   /* Emulated FPA hardware, Issue 2 emulator (no LFM/SFM).  */
457   FPUTYPE_FPA_EMU2,
458   /* Emulated FPA hardware, Issue 3 emulator.  */
459   FPUTYPE_FPA_EMU3,
460   /* Cirrus Maverick floating point co-processor.  */
461   FPUTYPE_MAVERICK,
462   /* VFP.  */
463   FPUTYPE_VFP
464 };
465
466 /* Recast the floating point class to be the floating point attribute.  */
467 #define arm_fpu_attr ((enum attr_fpu) arm_fpu_tune)
468
469 /* What type of floating point to tune for */
470 extern enum fputype arm_fpu_tune;
471
472 /* What type of floating point instructions are available */
473 extern enum fputype arm_fpu_arch;
474
475 enum float_abi_type
476 {
477   ARM_FLOAT_ABI_SOFT,
478   ARM_FLOAT_ABI_SOFTFP,
479   ARM_FLOAT_ABI_HARD
480 };
481
482 extern enum float_abi_type arm_float_abi;
483
484 /* Which ABI to use.  */
485 enum arm_abi_type
486 {
487   ARM_ABI_APCS,
488   ARM_ABI_ATPCS,
489   ARM_ABI_AAPCS,
490   ARM_ABI_IWMMXT
491 };
492
493 extern enum arm_abi_type arm_abi;
494
495 #ifndef ARM_DEFAULT_ABI
496 #define ARM_DEFAULT_ABI ARM_ABI_APCS
497 #endif
498
499 /* Nonzero if this chip supports the ARM Architecture 3M extensions.  */
500 extern int arm_arch3m;
501
502 /* Nonzero if this chip supports the ARM Architecture 4 extensions.  */
503 extern int arm_arch4;
504
505 /* Nonzero if this chip supports the ARM Architecture 4T extensions.  */
506 extern int arm_arch4t;
507
508 /* Nonzero if this chip supports the ARM Architecture 5 extensions.  */
509 extern int arm_arch5;
510
511 /* Nonzero if this chip supports the ARM Architecture 5E extensions.  */
512 extern int arm_arch5e;
513
514 /* Nonzero if this chip supports the ARM Architecture 6 extensions.  */
515 extern int arm_arch6;
516
517 /* Nonzero if this chip can benefit from load scheduling.  */
518 extern int arm_ld_sched;
519
520 /* Nonzero if generating thumb code.  */
521 extern int thumb_code;
522
523 /* Nonzero if this chip is a StrongARM.  */
524 extern int arm_is_strong;
525
526 /* Nonzero if this chip is a Cirrus variant.  */
527 extern int arm_arch_cirrus;
528
529 /* Nonzero if this chip supports Intel XScale with Wireless MMX technology.  */
530 extern int arm_arch_iwmmxt;
531
532 /* Nonzero if this chip is an XScale.  */
533 extern int arm_arch_xscale;
534
535 /* Nonzero if tuning for XScale  */
536 extern int arm_tune_xscale;
537
538 /* Nonzero if this chip is an ARM6 or an ARM7.  */
539 extern int arm_is_6_or_7;
540
541 /* Nonzero if we should define __THUMB_INTERWORK__ in the
542    preprocessor.
543    XXX This is a bit of a hack, it's intended to help work around
544    problems in GLD which doesn't understand that armv5t code is
545    interworking clean.  */
546 extern int arm_cpp_interwork;
547
548 #ifndef TARGET_DEFAULT
549 #define TARGET_DEFAULT  (ARM_FLAG_APCS_FRAME)
550 #endif
551
552 /* The frame pointer register used in gcc has nothing to do with debugging;
553    that is controlled by the APCS-FRAME option.  */
554 #define CAN_DEBUG_WITHOUT_FP
555
556 #define OVERRIDE_OPTIONS  arm_override_options ()
557
558 /* Nonzero if PIC code requires explicit qualifiers to generate
559    PLT and GOT relocs rather than the assembler doing so implicitly.
560    Subtargets can override these if required.  */
561 #ifndef NEED_GOT_RELOC
562 #define NEED_GOT_RELOC  0
563 #endif
564 #ifndef NEED_PLT_RELOC
565 #define NEED_PLT_RELOC  0
566 #endif
567
568 /* Nonzero if we need to refer to the GOT with a PC-relative
569    offset.  In other words, generate
570
571    .word        _GLOBAL_OFFSET_TABLE_ - [. - (.Lxx + 8)]
572
573    rather than
574
575    .word        _GLOBAL_OFFSET_TABLE_ - (.Lxx + 8)
576
577    The default is true, which matches NetBSD.  Subtargets can
578    override this if required.  */
579 #ifndef GOT_PCREL
580 #define GOT_PCREL   1
581 #endif
582 \f
583 /* Target machine storage Layout.  */
584
585
586 /* Define this macro if it is advisable to hold scalars in registers
587    in a wider mode than that declared by the program.  In such cases,
588    the value is constrained to be within the bounds of the declared
589    type, but kept valid in the wider mode.  The signedness of the
590    extension may differ from that of the type.  */
591
592 /* It is far faster to zero extend chars than to sign extend them */
593
594 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
595   if (GET_MODE_CLASS (MODE) == MODE_INT         \
596       && GET_MODE_SIZE (MODE) < 4)              \
597     {                                           \
598       if (MODE == QImode)                       \
599         UNSIGNEDP = 1;                          \
600       else if (MODE == HImode)                  \
601         UNSIGNEDP = 1;                          \
602       (MODE) = SImode;                          \
603     }
604
605 #define PROMOTE_FUNCTION_MODE(MODE, UNSIGNEDP, TYPE)    \
606   if (GET_MODE_CLASS (MODE) == MODE_INT         \
607       && GET_MODE_SIZE (MODE) < 4)              \
608     (MODE) = SImode;                            \
609
610 /* Define this if most significant bit is lowest numbered
611    in instructions that operate on numbered bit-fields.  */
612 #define BITS_BIG_ENDIAN  0
613
614 /* Define this if most significant byte of a word is the lowest numbered.
615    Most ARM processors are run in little endian mode, so that is the default.
616    If you want to have it run-time selectable, change the definition in a
617    cover file to be TARGET_BIG_ENDIAN.  */
618 #define BYTES_BIG_ENDIAN  (TARGET_BIG_END != 0)
619
620 /* Define this if most significant word of a multiword number is the lowest
621    numbered.
622    This is always false, even when in big-endian mode.  */
623 #define WORDS_BIG_ENDIAN  (BYTES_BIG_ENDIAN && ! TARGET_LITTLE_WORDS)
624
625 /* LIBGCC2_WORDS_BIG_ENDIAN has to be a constant, so we define this based
626    on processor pre-defineds when compiling libgcc2.c.  */
627 #if defined(__ARMEB__) && !defined(__ARMWEL__)
628 #define LIBGCC2_WORDS_BIG_ENDIAN 1
629 #else
630 #define LIBGCC2_WORDS_BIG_ENDIAN 0
631 #endif
632
633 /* Define this if most significant word of doubles is the lowest numbered.
634    The rules are different based on whether or not we use FPA-format,
635    VFP-format or some other floating point co-processor's format doubles.  */
636 #define FLOAT_WORDS_BIG_ENDIAN (arm_float_words_big_endian ())
637
638 #define UNITS_PER_WORD  4
639
640 /* True if natural alignment is used for doubleword types.  */
641 #define ARM_DOUBLEWORD_ALIGN    TARGET_AAPCS_BASED
642
643 #define DOUBLEWORD_ALIGNMENT 64
644
645 #define PARM_BOUNDARY   32
646
647 #define STACK_BOUNDARY  (ARM_DOUBLEWORD_ALIGN ? DOUBLEWORD_ALIGNMENT : 32)
648
649 #define PREFERRED_STACK_BOUNDARY \
650     (arm_abi == ARM_ABI_ATPCS ? 64 : STACK_BOUNDARY)
651
652 #define FUNCTION_BOUNDARY  32
653
654 /* The lowest bit is used to indicate Thumb-mode functions, so the
655    vbit must go into the delta field of pointers to member
656    functions.  */
657 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_delta
658
659 #define EMPTY_FIELD_BOUNDARY  32
660
661 #define BIGGEST_ALIGNMENT (ARM_DOUBLEWORD_ALIGN ? DOUBLEWORD_ALIGNMENT : 32)
662
663 /* XXX Blah -- this macro is used directly by libobjc.  Since it
664    supports no vector modes, cut out the complexity and fall back
665    on BIGGEST_FIELD_ALIGNMENT.  */
666 #ifdef IN_TARGET_LIBS
667 #define BIGGEST_FIELD_ALIGNMENT 64
668 #endif
669
670 /* Make strings word-aligned so strcpy from constants will be faster.  */
671 #define CONSTANT_ALIGNMENT_FACTOR (TARGET_THUMB || ! arm_tune_xscale ? 1 : 2)
672
673 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                          \
674    ((TREE_CODE (EXP) == STRING_CST                              \
675      && (ALIGN) < BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR)    \
676     ? BITS_PER_WORD * CONSTANT_ALIGNMENT_FACTOR : (ALIGN))
677
678 /* Setting STRUCTURE_SIZE_BOUNDARY to 32 produces more efficient code, but the
679    value set in previous versions of this toolchain was 8, which produces more
680    compact structures.  The command line option -mstructure_size_boundary=<n>
681    can be used to change this value.  For compatibility with the ARM SDK
682    however the value should be left at 32.  ARM SDT Reference Manual (ARM DUI
683    0020D) page 2-20 says "Structures are aligned on word boundaries".
684    The AAPCS specifies a value of 8.  */
685 #define STRUCTURE_SIZE_BOUNDARY arm_structure_size_boundary
686 extern int arm_structure_size_boundary;
687
688 /* This is the value used to initialize arm_structure_size_boundary.  If a
689    particular arm target wants to change the default value it should change
690    the definition of this macro, not STRUCTURE_SIZE_BOUNDARY.  See netbsd.h
691    for an example of this.  */
692 #ifndef DEFAULT_STRUCTURE_SIZE_BOUNDARY
693 #define DEFAULT_STRUCTURE_SIZE_BOUNDARY 32
694 #endif
695
696 /* Used when parsing command line option -mstructure_size_boundary.  */
697 extern const char * structure_size_string;
698
699 /* Nonzero if move instructions will actually fail to work
700    when given unaligned data.  */
701 #define STRICT_ALIGNMENT 1
702
703 /* wchar_t is unsigned under the AAPCS.  */
704 #ifndef WCHAR_TYPE
705 #define WCHAR_TYPE (TARGET_AAPCS_BASED ? "unsigned int" : "int")
706
707 #define WCHAR_TYPE_SIZE BITS_PER_WORD
708 #endif
709
710 #ifndef SIZE_TYPE
711 #define SIZE_TYPE (TARGET_AAPCS_BASED ? "unsigned int" : "long unsigned int")
712 #endif
713
714 /* AAPCS requires that structure alignment is affected by bitfields.  */
715 #ifndef PCC_BITFIELD_TYPE_MATTERS
716 #define PCC_BITFIELD_TYPE_MATTERS TARGET_AAPCS_BASED
717 #endif
718
719 \f
720 /* Standard register usage.  */
721
722 /* Register allocation in ARM Procedure Call Standard (as used on RISCiX):
723    (S - saved over call).
724
725         r0         *    argument word/integer result
726         r1-r3           argument word
727
728         r4-r8        S  register variable
729         r9           S  (rfp) register variable (real frame pointer)
730
731         r10        F S  (sl) stack limit (used by -mapcs-stack-check)
732         r11        F S  (fp) argument pointer
733         r12             (ip) temp workspace
734         r13        F S  (sp) lower end of current stack frame
735         r14             (lr) link address/workspace
736         r15        F    (pc) program counter
737
738         f0              floating point result
739         f1-f3           floating point scratch
740
741         f4-f7        S  floating point variable
742
743         cc              This is NOT a real register, but is used internally
744                         to represent things that use or set the condition
745                         codes.
746         sfp             This isn't either.  It is used during rtl generation
747                         since the offset between the frame pointer and the
748                         auto's isn't known until after register allocation.
749         afp             Nor this, we only need this because of non-local
750                         goto.  Without it fp appears to be used and the
751                         elimination code won't get rid of sfp.  It tracks
752                         fp exactly at all times.
753
754    *: See CONDITIONAL_REGISTER_USAGE  */
755
756 /*
757         mvf0            Cirrus floating point result
758         mvf1-mvf3       Cirrus floating point scratch
759         mvf4-mvf15   S  Cirrus floating point variable.  */
760
761 /*      s0-s15          VFP scratch (aka d0-d7).
762         s16-s31       S VFP variable (aka d8-d15).
763         vfpcc           Not a real register.  Represents the VFP condition
764                         code flags.  */
765
766 /* The stack backtrace structure is as follows:
767   fp points to here:  |  save code pointer  |      [fp]
768                       |  return link value  |      [fp, #-4]
769                       |  return sp value    |      [fp, #-8]
770                       |  return fp value    |      [fp, #-12]
771                      [|  saved r10 value    |]
772                      [|  saved r9 value     |]
773                      [|  saved r8 value     |]
774                      [|  saved r7 value     |]
775                      [|  saved r6 value     |]
776                      [|  saved r5 value     |]
777                      [|  saved r4 value     |]
778                      [|  saved r3 value     |]
779                      [|  saved r2 value     |]
780                      [|  saved r1 value     |]
781                      [|  saved r0 value     |]
782                      [|  saved f7 value     |]     three words
783                      [|  saved f6 value     |]     three words
784                      [|  saved f5 value     |]     three words
785                      [|  saved f4 value     |]     three words
786   r0-r3 are not normally saved in a C function.  */
787
788 /* 1 for registers that have pervasive standard uses
789    and are not available for the register allocator.  */
790 #define FIXED_REGISTERS \
791 {                       \
792   0,0,0,0,0,0,0,0,      \
793   0,0,0,0,0,1,0,1,      \
794   0,0,0,0,0,0,0,0,      \
795   1,1,1,                \
796   1,1,1,1,1,1,1,1,      \
797   1,1,1,1,1,1,1,1,      \
798   1,1,1,1,1,1,1,1,      \
799   1,1,1,1,1,1,1,1,      \
800   1,1,1,1,              \
801   1,1,1,1,1,1,1,1,      \
802   1,1,1,1,1,1,1,1,      \
803   1,1,1,1,1,1,1,1,      \
804   1,1,1,1,1,1,1,1,      \
805   1                     \
806 }
807
808 /* 1 for registers not available across function calls.
809    These must include the FIXED_REGISTERS and also any
810    registers that can be used without being saved.
811    The latter must include the registers where values are returned
812    and the register where structure-value addresses are passed.
813    Aside from that, you can include as many other registers as you like.
814    The CC is not preserved over function calls on the ARM 6, so it is
815    easier to assume this for all.  SFP is preserved, since FP is.  */
816 #define CALL_USED_REGISTERS  \
817 {                            \
818   1,1,1,1,0,0,0,0,           \
819   0,0,0,0,1,1,1,1,           \
820   1,1,1,1,0,0,0,0,           \
821   1,1,1,                     \
822   1,1,1,1,1,1,1,1,           \
823   1,1,1,1,1,1,1,1,           \
824   1,1,1,1,1,1,1,1,           \
825   1,1,1,1,1,1,1,1,           \
826   1,1,1,1,                   \
827   1,1,1,1,1,1,1,1,           \
828   1,1,1,1,1,1,1,1,           \
829   1,1,1,1,1,1,1,1,           \
830   1,1,1,1,1,1,1,1,           \
831   1                          \
832 }
833
834 #ifndef SUBTARGET_CONDITIONAL_REGISTER_USAGE
835 #define SUBTARGET_CONDITIONAL_REGISTER_USAGE
836 #endif
837
838 #define CONDITIONAL_REGISTER_USAGE                              \
839 {                                                               \
840   int regno;                                                    \
841                                                                 \
842   if (TARGET_SOFT_FLOAT || TARGET_THUMB || !TARGET_FPA)         \
843     {                                                           \
844       for (regno = FIRST_FPA_REGNUM;                            \
845            regno <= LAST_FPA_REGNUM; ++regno)                   \
846         fixed_regs[regno] = call_used_regs[regno] = 1;          \
847     }                                                           \
848                                                                 \
849   if (TARGET_THUMB && optimize_size)                            \
850     {                                                           \
851       /* When optimizing for size, it's better not to use       \
852          the HI regs, because of the overhead of stacking       \
853          them.  */                                              \
854       for (regno = FIRST_HI_REGNUM;                             \
855            regno <= LAST_HI_REGNUM; ++regno)                    \
856         fixed_regs[regno] = call_used_regs[regno] = 1;          \
857     }                                                           \
858                                                                 \
859   /* The link register can be clobbered by any branch insn,     \
860      but we have no way to track that at present, so mark       \
861      it as unavailable.  */                                     \
862   if (TARGET_THUMB)                                             \
863     fixed_regs[LR_REGNUM] = call_used_regs[LR_REGNUM] = 1;      \
864                                                                 \
865   if (TARGET_ARM && TARGET_HARD_FLOAT)                          \
866     {                                                           \
867       if (TARGET_MAVERICK)                                      \
868         {                                                       \
869           for (regno = FIRST_FPA_REGNUM;                        \
870                regno <= LAST_FPA_REGNUM; ++ regno)              \
871             fixed_regs[regno] = call_used_regs[regno] = 1;      \
872           for (regno = FIRST_CIRRUS_FP_REGNUM;                  \
873                regno <= LAST_CIRRUS_FP_REGNUM; ++ regno)        \
874             {                                                   \
875               fixed_regs[regno] = 0;                            \
876               call_used_regs[regno] = regno < FIRST_CIRRUS_FP_REGNUM + 4; \
877             }                                                   \
878         }                                                       \
879       if (TARGET_VFP)                                           \
880         {                                                       \
881           for (regno = FIRST_VFP_REGNUM;                        \
882                regno <= LAST_VFP_REGNUM; ++ regno)              \
883             {                                                   \
884               fixed_regs[regno] = 0;                            \
885               call_used_regs[regno] = regno < FIRST_VFP_REGNUM + 16; \
886             }                                                   \
887         }                                                       \
888     }                                                           \
889                                                                 \
890   if (TARGET_REALLY_IWMMXT)                                     \
891     {                                                           \
892       regno = FIRST_IWMMXT_GR_REGNUM;                           \
893       /* The 2002/10/09 revision of the XScale ABI has wCG0     \
894          and wCG1 as call-preserved registers.  The 2002/11/21  \
895          revision changed this so that all wCG registers are    \
896          scratch registers.  */                                 \
897       for (regno = FIRST_IWMMXT_GR_REGNUM;                      \
898            regno <= LAST_IWMMXT_GR_REGNUM; ++ regno)            \
899         fixed_regs[regno] = call_used_regs[regno] = 0;          \
900       /* The XScale ABI has wR0 - wR9 as scratch registers,     \
901          the rest as call-preserved registers.  */              \
902       for (regno = FIRST_IWMMXT_REGNUM;                         \
903            regno <= LAST_IWMMXT_REGNUM; ++ regno)               \
904         {                                                       \
905           fixed_regs[regno] = 0;                                \
906           call_used_regs[regno] = regno < FIRST_IWMMXT_REGNUM + 10; \
907         }                                                       \
908     }                                                           \
909                                                                 \
910   if ((unsigned) PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)     \
911     {                                                           \
912       fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                  \
913       call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;              \
914     }                                                           \
915   else if (TARGET_APCS_STACK)                                   \
916     {                                                           \
917       fixed_regs[10]     = 1;                                   \
918       call_used_regs[10] = 1;                                   \
919     }                                                           \
920   if (TARGET_APCS_FRAME)                                        \
921     {                                                           \
922       fixed_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;            \
923       call_used_regs[ARM_HARD_FRAME_POINTER_REGNUM] = 1;        \
924     }                                                           \
925   SUBTARGET_CONDITIONAL_REGISTER_USAGE                          \
926 }
927
928 /* These are a couple of extensions to the formats accepted
929    by asm_fprintf:
930      %@ prints out ASM_COMMENT_START
931      %r prints out REGISTER_PREFIX reg_names[arg]  */
932 #define ASM_FPRINTF_EXTENSIONS(FILE, ARGS, P)           \
933   case '@':                                             \
934     fputs (ASM_COMMENT_START, FILE);                    \
935     break;                                              \
936                                                         \
937   case 'r':                                             \
938     fputs (REGISTER_PREFIX, FILE);                      \
939     fputs (reg_names [va_arg (ARGS, int)], FILE);       \
940     break;
941
942 /* Round X up to the nearest word.  */
943 #define ROUND_UP_WORD(X) (((X) + 3) & ~3)
944
945 /* Convert fron bytes to ints.  */
946 #define ARM_NUM_INTS(X) (((X) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
947
948 /* The number of (integer) registers required to hold a quantity of type MODE.
949    Also used for VFP registers.  */
950 #define ARM_NUM_REGS(MODE)                              \
951   ARM_NUM_INTS (GET_MODE_SIZE (MODE))
952
953 /* The number of (integer) registers required to hold a quantity of TYPE MODE.  */
954 #define ARM_NUM_REGS2(MODE, TYPE)                   \
955   ARM_NUM_INTS ((MODE) == BLKmode ?             \
956   int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))
957
958 /* The number of (integer) argument register available.  */
959 #define NUM_ARG_REGS            4
960
961 /* Return the register number of the N'th (integer) argument.  */
962 #define ARG_REGISTER(N)         (N - 1)
963
964 /* Specify the registers used for certain standard purposes.
965    The values of these macros are register numbers.  */
966
967 /* The number of the last argument register.  */
968 #define LAST_ARG_REGNUM         ARG_REGISTER (NUM_ARG_REGS)
969
970 /* The numbers of the Thumb register ranges.  */
971 #define FIRST_LO_REGNUM         0
972 #define LAST_LO_REGNUM          7
973 #define FIRST_HI_REGNUM         8
974 #define LAST_HI_REGNUM          11
975
976 /* We use sjlj exceptions for backwards compatibility.  */
977 #define MUST_USE_SJLJ_EXCEPTIONS 1
978 /* We can generate DWARF2 Unwind info, even though we don't use it.  */
979 #define DWARF2_UNWIND_INFO 1
980
981 /* Use r0 and r1 to pass exception handling information.  */
982 #define EH_RETURN_DATA_REGNO(N) (((N) < 2) ? N : INVALID_REGNUM)
983
984 /* The register that holds the return address in exception handlers.  */
985 #define ARM_EH_STACKADJ_REGNUM  2
986 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (SImode, ARM_EH_STACKADJ_REGNUM)
987
988 /* The native (Norcroft) Pascal compiler for the ARM passes the static chain
989    as an invisible last argument (possible since varargs don't exist in
990    Pascal), so the following is not true.  */
991 #define STATIC_CHAIN_REGNUM     (TARGET_ARM ? 12 : 9)
992
993 /* Define this to be where the real frame pointer is if it is not possible to
994    work out the offset between the frame pointer and the automatic variables
995    until after register allocation has taken place.  FRAME_POINTER_REGNUM
996    should point to a special register that we will make sure is eliminated.
997
998    For the Thumb we have another problem.  The TPCS defines the frame pointer
999    as r11, and GCC believes that it is always possible to use the frame pointer
1000    as base register for addressing purposes.  (See comments in
1001    find_reloads_address()).  But - the Thumb does not allow high registers,
1002    including r11, to be used as base address registers.  Hence our problem.
1003
1004    The solution used here, and in the old thumb port is to use r7 instead of
1005    r11 as the hard frame pointer and to have special code to generate
1006    backtrace structures on the stack (if required to do so via a command line
1007    option) using r11.  This is the only 'user visible' use of r11 as a frame
1008    pointer.  */
1009 #define ARM_HARD_FRAME_POINTER_REGNUM   11
1010 #define THUMB_HARD_FRAME_POINTER_REGNUM  7
1011
1012 #define HARD_FRAME_POINTER_REGNUM               \
1013   (TARGET_ARM                                   \
1014    ? ARM_HARD_FRAME_POINTER_REGNUM              \
1015    : THUMB_HARD_FRAME_POINTER_REGNUM)
1016
1017 #define FP_REGNUM                       HARD_FRAME_POINTER_REGNUM
1018
1019 /* Register to use for pushing function arguments.  */
1020 #define STACK_POINTER_REGNUM    SP_REGNUM
1021
1022 /* ARM floating pointer registers.  */
1023 #define FIRST_FPA_REGNUM        16
1024 #define LAST_FPA_REGNUM         23
1025
1026 #define FIRST_IWMMXT_GR_REGNUM  43
1027 #define LAST_IWMMXT_GR_REGNUM   46
1028 #define FIRST_IWMMXT_REGNUM     47
1029 #define LAST_IWMMXT_REGNUM      62
1030 #define IS_IWMMXT_REGNUM(REGNUM) \
1031   (((REGNUM) >= FIRST_IWMMXT_REGNUM) && ((REGNUM) <= LAST_IWMMXT_REGNUM))
1032 #define IS_IWMMXT_GR_REGNUM(REGNUM) \
1033   (((REGNUM) >= FIRST_IWMMXT_GR_REGNUM) && ((REGNUM) <= LAST_IWMMXT_GR_REGNUM))
1034
1035 /* Base register for access to local variables of the function.  */
1036 #define FRAME_POINTER_REGNUM    25
1037
1038 /* Base register for access to arguments of the function.  */
1039 #define ARG_POINTER_REGNUM      26
1040
1041 #define FIRST_CIRRUS_FP_REGNUM  27
1042 #define LAST_CIRRUS_FP_REGNUM   42
1043 #define IS_CIRRUS_REGNUM(REGNUM) \
1044   (((REGNUM) >= FIRST_CIRRUS_FP_REGNUM) && ((REGNUM) <= LAST_CIRRUS_FP_REGNUM))
1045
1046 #define FIRST_VFP_REGNUM        63
1047 #define LAST_VFP_REGNUM         94
1048 #define IS_VFP_REGNUM(REGNUM) \
1049   (((REGNUM) >= FIRST_VFP_REGNUM) && ((REGNUM) <= LAST_VFP_REGNUM))
1050
1051 /* The number of hard registers is 16 ARM + 8 FPA + 1 CC + 1 SFP + 1 AFP.  */
1052 /* + 16 Cirrus registers take us up to 43.  */
1053 /* Intel Wireless MMX Technology registers add 16 + 4 more.  */
1054 /* VFP adds 32 + 1 more.  */
1055 #define FIRST_PSEUDO_REGISTER   96
1056
1057 /* Value should be nonzero if functions must have frame pointers.
1058    Zero means the frame pointer need not be set up (and parms may be accessed
1059    via the stack pointer) in functions that seem suitable.
1060    If we have to have a frame pointer we might as well make use of it.
1061    APCS says that the frame pointer does not need to be pushed in leaf
1062    functions, or simple tail call functions.  */
1063 #define FRAME_POINTER_REQUIRED                                  \
1064   (current_function_has_nonlocal_label                          \
1065    || (TARGET_ARM && TARGET_APCS_FRAME && ! leaf_function_p ()))
1066
1067 /* Return number of consecutive hard regs needed starting at reg REGNO
1068    to hold something of mode MODE.
1069    This is ordinarily the length in words of a value of mode MODE
1070    but can be less for certain modes in special long registers.
1071
1072    On the ARM regs are UNITS_PER_WORD bits wide; FPA regs can hold any FP
1073    mode.  */
1074 #define HARD_REGNO_NREGS(REGNO, MODE)   \
1075   ((TARGET_ARM                          \
1076     && REGNO >= FIRST_FPA_REGNUM        \
1077     && REGNO != FRAME_POINTER_REGNUM    \
1078     && REGNO != ARG_POINTER_REGNUM)     \
1079     && !IS_VFP_REGNUM (REGNO)           \
1080    ? 1 : ARM_NUM_REGS (MODE))
1081
1082 /* Return true if REGNO is suitable for holding a quantity of type MODE.  */
1083 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
1084   arm_hard_regno_mode_ok ((REGNO), (MODE))
1085
1086 /* Value is 1 if it is a good idea to tie two pseudo registers
1087    when one has mode MODE1 and one has mode MODE2.
1088    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1089    for any hard reg, then this must be 0 for correct output.  */
1090 #define MODES_TIEABLE_P(MODE1, MODE2)  \
1091   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
1092
1093 #define VALID_IWMMXT_REG_MODE(MODE) \
1094  (arm_vector_mode_supported_p (MODE) || (MODE) == DImode)
1095
1096 /* The order in which register should be allocated.  It is good to use ip
1097    since no saving is required (though calls clobber it) and it never contains
1098    function parameters.  It is quite good to use lr since other calls may
1099    clobber it anyway.  Allocate r0 through r3 in reverse order since r3 is
1100    least likely to contain a function parameter; in addition results are
1101    returned in r0.  */
1102
1103 #define REG_ALLOC_ORDER             \
1104 {                                   \
1105      3,  2,  1,  0, 12, 14,  4,  5, \
1106      6,  7,  8, 10,  9, 11, 13, 15, \
1107     16, 17, 18, 19, 20, 21, 22, 23, \
1108     27, 28, 29, 30, 31, 32, 33, 34, \
1109     35, 36, 37, 38, 39, 40, 41, 42, \
1110     43, 44, 45, 46, 47, 48, 49, 50, \
1111     51, 52, 53, 54, 55, 56, 57, 58, \
1112     59, 60, 61, 62,                 \
1113     24, 25, 26,                     \
1114     78, 77, 76, 75, 74, 73, 72, 71, \
1115     70, 69, 68, 67, 66, 65, 64, 63, \
1116     79, 80, 81, 82, 83, 84, 85, 86, \
1117     87, 88, 89, 90, 91, 92, 93, 94, \
1118     95                              \
1119 }
1120
1121 /* Interrupt functions can only use registers that have already been
1122    saved by the prologue, even if they would normally be
1123    call-clobbered.  */
1124 #define HARD_REGNO_RENAME_OK(SRC, DST)                                  \
1125         (! IS_INTERRUPT (cfun->machine->func_type) ||                   \
1126                 regs_ever_live[DST])
1127 \f
1128 /* Register and constant classes.  */
1129
1130 /* Register classes: used to be simple, just all ARM regs or all FPA regs
1131    Now that the Thumb is involved it has become more complicated.  */
1132 enum reg_class
1133 {
1134   NO_REGS,
1135   FPA_REGS,
1136   CIRRUS_REGS,
1137   VFP_REGS,
1138   IWMMXT_GR_REGS,
1139   IWMMXT_REGS,
1140   LO_REGS,
1141   STACK_REG,
1142   BASE_REGS,
1143   HI_REGS,
1144   CC_REG,
1145   VFPCC_REG,
1146   GENERAL_REGS,
1147   ALL_REGS,
1148   LIM_REG_CLASSES
1149 };
1150
1151 #define N_REG_CLASSES  (int) LIM_REG_CLASSES
1152
1153 /* Give names of register classes as strings for dump file.  */
1154 #define REG_CLASS_NAMES  \
1155 {                       \
1156   "NO_REGS",            \
1157   "FPA_REGS",           \
1158   "CIRRUS_REGS",        \
1159   "VFP_REGS",           \
1160   "IWMMXT_GR_REGS",     \
1161   "IWMMXT_REGS",        \
1162   "LO_REGS",            \
1163   "STACK_REG",          \
1164   "BASE_REGS",          \
1165   "HI_REGS",            \
1166   "CC_REG",             \
1167   "VFPCC_REG",          \
1168   "GENERAL_REGS",       \
1169   "ALL_REGS",           \
1170 }
1171
1172 /* Define which registers fit in which classes.
1173    This is an initializer for a vector of HARD_REG_SET
1174    of length N_REG_CLASSES.  */
1175 #define REG_CLASS_CONTENTS                                      \
1176 {                                                               \
1177   { 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS  */        \
1178   { 0x00FF0000, 0x00000000, 0x00000000 }, /* FPA_REGS */        \
1179   { 0xF8000000, 0x000007FF, 0x00000000 }, /* CIRRUS_REGS */     \
1180   { 0x00000000, 0x80000000, 0x7FFFFFFF }, /* VFP_REGS  */       \
1181   { 0x00000000, 0x00007800, 0x00000000 }, /* IWMMXT_GR_REGS */  \
1182   { 0x00000000, 0x7FFF8000, 0x00000000 }, /* IWMMXT_REGS */     \
1183   { 0x000000FF, 0x00000000, 0x00000000 }, /* LO_REGS */         \
1184   { 0x00002000, 0x00000000, 0x00000000 }, /* STACK_REG */       \
1185   { 0x000020FF, 0x00000000, 0x00000000 }, /* BASE_REGS */       \
1186   { 0x0000FF00, 0x00000000, 0x00000000 }, /* HI_REGS */         \
1187   { 0x01000000, 0x00000000, 0x00000000 }, /* CC_REG */          \
1188   { 0x00000000, 0x00000000, 0x80000000 }, /* VFPCC_REG */       \
1189   { 0x0200FFFF, 0x00000000, 0x00000000 }, /* GENERAL_REGS */    \
1190   { 0xFAFFFFFF, 0xFFFFFFFF, 0x7FFFFFFF }  /* ALL_REGS */        \
1191 }
1192
1193 /* The same information, inverted:
1194    Return the class number of the smallest class containing
1195    reg number REGNO.  This could be a conditional expression
1196    or could index an array.  */
1197 #define REGNO_REG_CLASS(REGNO)  arm_regno_class (REGNO)
1198
1199 /* FPA registers can't do subreg as all values are reformatted to internal
1200    precision.  VFP registers may only be accessed in the mode they
1201    were set.  */
1202 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)       \
1203   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)           \
1204    ? reg_classes_intersect_p (FPA_REGS, (CLASS))        \
1205      || reg_classes_intersect_p (VFP_REGS, (CLASS))     \
1206    : 0)
1207
1208 /* We need to define this for LO_REGS on thumb.  Otherwise we can end up
1209    using r0-r4 for function arguments, r7 for the stack frame and don't
1210    have enough left over to do doubleword arithmetic.  */
1211 #define CLASS_LIKELY_SPILLED_P(CLASS)   \
1212     ((TARGET_THUMB && (CLASS) == LO_REGS)       \
1213      || (CLASS) == CC_REG)
1214
1215 /* The class value for index registers, and the one for base regs.  */
1216 #define INDEX_REG_CLASS  (TARGET_THUMB ? LO_REGS : GENERAL_REGS)
1217 #define BASE_REG_CLASS   (TARGET_THUMB ? LO_REGS : GENERAL_REGS)
1218
1219 /* For the Thumb the high registers cannot be used as base registers
1220    when addressing quantities in QI or HI mode; if we don't know the
1221    mode, then we must be conservative.  */
1222 #define MODE_BASE_REG_CLASS(MODE)                                       \
1223     (TARGET_ARM ? GENERAL_REGS :                                        \
1224      (((MODE) == SImode) ? BASE_REGS : LO_REGS))
1225
1226 /* For Thumb we can not support SP+reg addressing, so we return LO_REGS
1227    instead of BASE_REGS.  */
1228 #define MODE_BASE_REG_REG_CLASS(MODE) BASE_REG_CLASS
1229
1230 /* When SMALL_REGISTER_CLASSES is nonzero, the compiler allows
1231    registers explicitly used in the rtl to be used as spill registers
1232    but prevents the compiler from extending the lifetime of these
1233    registers.  */
1234 #define SMALL_REGISTER_CLASSES   TARGET_THUMB
1235
1236 /* Get reg_class from a letter such as appears in the machine description.
1237    We only need constraint `f' for FPA_REGS (`r' == GENERAL_REGS) for the
1238    ARM, but several more letters for the Thumb.  */
1239 #define REG_CLASS_FROM_LETTER(C)        \
1240   (  (C) == 'f' ? FPA_REGS              \
1241    : (C) == 'v' ? CIRRUS_REGS           \
1242    : (C) == 'w' ? VFP_REGS              \
1243    : (C) == 'y' ? IWMMXT_REGS           \
1244    : (C) == 'z' ? IWMMXT_GR_REGS        \
1245    : (C) == 'l' ? (TARGET_ARM ? GENERAL_REGS : LO_REGS) \
1246    : TARGET_ARM ? NO_REGS               \
1247    : (C) == 'h' ? HI_REGS               \
1248    : (C) == 'b' ? BASE_REGS             \
1249    : (C) == 'k' ? STACK_REG             \
1250    : (C) == 'c' ? CC_REG                \
1251    : NO_REGS)
1252
1253 /* The letters I, J, K, L and M in a register constraint string
1254    can be used to stand for particular ranges of immediate operands.
1255    This macro defines what the ranges are.
1256    C is the letter, and VALUE is a constant value.
1257    Return 1 if VALUE is in the range specified by C.
1258         I: immediate arithmetic operand (i.e. 8 bits shifted as required).
1259         J: valid indexing constants.
1260         K: ~value ok in rhs argument of data operand.
1261         L: -value ok in rhs argument of data operand.
1262         M: 0..32, or a power of 2  (for shifts, or mult done by shift).  */
1263 #define CONST_OK_FOR_ARM_LETTER(VALUE, C)               \
1264   ((C) == 'I' ? const_ok_for_arm (VALUE) :              \
1265    (C) == 'J' ? ((VALUE) < 4096 && (VALUE) > -4096) :   \
1266    (C) == 'K' ? (const_ok_for_arm (~(VALUE))) :         \
1267    (C) == 'L' ? (const_ok_for_arm (-(VALUE))) :         \
1268    (C) == 'M' ? (((VALUE >= 0 && VALUE <= 32))          \
1269                  || (((VALUE) & ((VALUE) - 1)) == 0))   \
1270    : 0)
1271
1272 #define CONST_OK_FOR_THUMB_LETTER(VAL, C)               \
1273   ((C) == 'I' ? (unsigned HOST_WIDE_INT) (VAL) < 256 :  \
1274    (C) == 'J' ? (VAL) > -256 && (VAL) < 0 :             \
1275    (C) == 'K' ? thumb_shiftable_const (VAL) :           \
1276    (C) == 'L' ? (VAL) > -8 && (VAL) < 8 :               \
1277    (C) == 'M' ? ((unsigned HOST_WIDE_INT) (VAL) < 1024  \
1278                    && ((VAL) & 3) == 0) :               \
1279    (C) == 'N' ? ((unsigned HOST_WIDE_INT) (VAL) < 32) : \
1280    (C) == 'O' ? ((VAL) >= -508 && (VAL) <= 508)         \
1281    : 0)
1282
1283 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1284   (TARGET_ARM ?                                                         \
1285    CONST_OK_FOR_ARM_LETTER (VALUE, C) : CONST_OK_FOR_THUMB_LETTER (VALUE, C))
1286
1287 /* Constant letter 'G' for the FP immediate constants.
1288    'H' means the same constant negated.  */
1289 #define CONST_DOUBLE_OK_FOR_ARM_LETTER(X, C)                    \
1290     ((C) == 'G' ? arm_const_double_rtx (X) :                    \
1291      (C) == 'H' ? neg_const_double_rtx_ok_for_fpa (X) : 0)
1292
1293 #define CONST_DOUBLE_OK_FOR_LETTER_P(X, C)                      \
1294   (TARGET_ARM ?                                                 \
1295    CONST_DOUBLE_OK_FOR_ARM_LETTER (X, C) : 0)
1296
1297 /* For the ARM, `Q' means that this is a memory operand that is just
1298    an offset from a register.
1299    `S' means any symbol that has the SYMBOL_REF_FLAG set or a CONSTANT_POOL
1300    address.  This means that the symbol is in the text segment and can be
1301    accessed without using a load.
1302    'U' Prefixes an extended memory constraint where:
1303    'Uv' is an address valid for VFP load/store insns.
1304    'Uy' is an address valid for iwmmxt load/store insns.
1305    'Uq' is an address valid for ldrsb.  */
1306
1307 #define EXTRA_CONSTRAINT_STR_ARM(OP, C, STR)                    \
1308   (((C) == 'Q') ? (GET_CODE (OP) == MEM                         \
1309                  && GET_CODE (XEXP (OP, 0)) == REG) :           \
1310    ((C) == 'R') ? (GET_CODE (OP) == MEM                         \
1311                    && GET_CODE (XEXP (OP, 0)) == SYMBOL_REF     \
1312                    && CONSTANT_POOL_ADDRESS_P (XEXP (OP, 0))) : \
1313    ((C) == 'S') ? (optimize > 0 && CONSTANT_ADDRESS_P (OP)) :   \
1314    ((C) == 'T') ? cirrus_memory_offset (OP) :                   \
1315    ((C) == 'U' && (STR)[1] == 'v') ? arm_coproc_mem_operand (OP, FALSE) : \
1316    ((C) == 'U' && (STR)[1] == 'y') ? arm_coproc_mem_operand (OP, TRUE) : \
1317    ((C) == 'U' && (STR)[1] == 'q')                              \
1318     ? arm_extendqisi_mem_op (OP, GET_MODE (OP))                 \
1319       : 0)
1320
1321 #define CONSTRAINT_LEN(C,STR)                           \
1322   ((C) == 'U' ? 2 : DEFAULT_CONSTRAINT_LEN (C, STR))
1323
1324 #define EXTRA_CONSTRAINT_THUMB(X, C)                                    \
1325   ((C) == 'Q' ? (GET_CODE (X) == MEM                                    \
1326                  && GET_CODE (XEXP (X, 0)) == LABEL_REF) : 0)
1327
1328 #define EXTRA_CONSTRAINT_STR(X, C, STR)         \
1329   (TARGET_ARM                                   \
1330    ? EXTRA_CONSTRAINT_STR_ARM (X, C, STR)       \
1331    : EXTRA_CONSTRAINT_THUMB (X, C))
1332
1333 #define EXTRA_MEMORY_CONSTRAINT(C, STR) ((C) == 'U')
1334
1335 /* Given an rtx X being reloaded into a reg required to be
1336    in class CLASS, return the class of reg to actually use.
1337    In general this is just CLASS, but for the Thumb we prefer
1338    a LO_REGS class or a subset.  */
1339 #define PREFERRED_RELOAD_CLASS(X, CLASS)        \
1340   (TARGET_ARM ? (CLASS) :                       \
1341    ((CLASS) == BASE_REGS ? (CLASS) : LO_REGS))
1342
1343 /* Must leave BASE_REGS reloads alone */
1344 #define THUMB_SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)              \
1345   ((CLASS) != LO_REGS && (CLASS) != BASE_REGS                           \
1346    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1347        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1348        : NO_REGS))                                                      \
1349    : NO_REGS)
1350
1351 #define THUMB_SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)             \
1352   ((CLASS) != LO_REGS && (CLASS) != BASE_REGS                           \
1353    ? ((true_regnum (X) == -1 ? LO_REGS                                  \
1354        : (true_regnum (X) + HARD_REGNO_NREGS (0, MODE) > 8) ? LO_REGS   \
1355        : NO_REGS))                                                      \
1356    : NO_REGS)
1357
1358 /* Return the register class of a scratch register needed to copy IN into
1359    or out of a register in CLASS in MODE.  If it can be done directly,
1360    NO_REGS is returned.  */
1361 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)           \
1362   /* Restrict which direct reloads are allowed for VFP regs.  */ \
1363   ((TARGET_VFP && TARGET_HARD_FLOAT                             \
1364     && (CLASS) == VFP_REGS)                                     \
1365    ? vfp_secondary_reload_class (MODE, X)                       \
1366    : TARGET_ARM                                                 \
1367    ? (((MODE) == HImode && ! arm_arch4 && true_regnum (X) == -1) \
1368     ? GENERAL_REGS : NO_REGS)                                   \
1369    : THUMB_SECONDARY_OUTPUT_RELOAD_CLASS (CLASS, MODE, X))
1370
1371 /* If we need to load shorts byte-at-a-time, then we need a scratch.  */
1372 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)            \
1373   /* Restrict which direct reloads are allowed for VFP regs.  */ \
1374   ((TARGET_VFP && TARGET_HARD_FLOAT                             \
1375     && (CLASS) == VFP_REGS)                                     \
1376     ? vfp_secondary_reload_class (MODE, X) :                    \
1377   /* Cannot load constants into Cirrus registers.  */           \
1378    (TARGET_MAVERICK && TARGET_HARD_FLOAT                        \
1379      && (CLASS) == CIRRUS_REGS                                  \
1380      && (CONSTANT_P (X) || GET_CODE (X) == SYMBOL_REF))         \
1381     ? GENERAL_REGS :                                            \
1382   (TARGET_ARM ?                                                 \
1383    (((CLASS) == IWMMXT_REGS || (CLASS) == IWMMXT_GR_REGS)       \
1384       && CONSTANT_P (X))                                        \
1385    ? GENERAL_REGS :                                             \
1386    (((MODE) == HImode && ! arm_arch4                            \
1387      && (GET_CODE (X) == MEM                                    \
1388          || ((GET_CODE (X) == REG || GET_CODE (X) == SUBREG)    \
1389              && true_regnum (X) == -1)))                        \
1390     ? GENERAL_REGS : NO_REGS)                                   \
1391    : THUMB_SECONDARY_INPUT_RELOAD_CLASS (CLASS, MODE, X)))
1392
1393 /* Try a machine-dependent way of reloading an illegitimate address
1394    operand.  If we find one, push the reload and jump to WIN.  This
1395    macro is used in only one place: `find_reloads_address' in reload.c.
1396
1397    For the ARM, we wish to handle large displacements off a base
1398    register by splitting the addend across a MOV and the mem insn.
1399    This can cut the number of reloads needed.  */
1400 #define ARM_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND, WIN)      \
1401   do                                                                       \
1402     {                                                                      \
1403       if (GET_CODE (X) == PLUS                                             \
1404           && GET_CODE (XEXP (X, 0)) == REG                                 \
1405           && REGNO (XEXP (X, 0)) < FIRST_PSEUDO_REGISTER                   \
1406           && REG_MODE_OK_FOR_BASE_P (XEXP (X, 0), MODE)                    \
1407           && GET_CODE (XEXP (X, 1)) == CONST_INT)                          \
1408         {                                                                  \
1409           HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                        \
1410           HOST_WIDE_INT low, high;                                         \
1411                                                                            \
1412           if (MODE == DImode || (MODE == DFmode && TARGET_SOFT_FLOAT))     \
1413             low = ((val & 0xf) ^ 0x8) - 0x8;                               \
1414           else if (TARGET_MAVERICK && TARGET_HARD_FLOAT)                   \
1415             /* Need to be careful, -256 is not a valid offset.  */         \
1416             low = val >= 0 ? (val & 0xff) : -((-val) & 0xff);              \
1417           else if (MODE == SImode                                          \
1418                    || (MODE == SFmode && TARGET_SOFT_FLOAT)                \
1419                    || ((MODE == HImode || MODE == QImode) && ! arm_arch4)) \
1420             /* Need to be careful, -4096 is not a valid offset.  */        \
1421             low = val >= 0 ? (val & 0xfff) : -((-val) & 0xfff);            \
1422           else if ((MODE == HImode || MODE == QImode) && arm_arch4)        \
1423             /* Need to be careful, -256 is not a valid offset.  */         \
1424             low = val >= 0 ? (val & 0xff) : -((-val) & 0xff);              \
1425           else if (GET_MODE_CLASS (MODE) == MODE_FLOAT                     \
1426                    && TARGET_HARD_FLOAT && TARGET_FPA)                     \
1427             /* Need to be careful, -1024 is not a valid offset.  */        \
1428             low = val >= 0 ? (val & 0x3ff) : -((-val) & 0x3ff);            \
1429           else                                                             \
1430             break;                                                         \
1431                                                                            \
1432           high = ((((val - low) & (unsigned HOST_WIDE_INT) 0xffffffff)     \
1433                    ^ (unsigned HOST_WIDE_INT) 0x80000000)                  \
1434                   - (unsigned HOST_WIDE_INT) 0x80000000);                  \
1435           /* Check for overflow or zero */                                 \
1436           if (low == 0 || high == 0 || (high + low != val))                \
1437             break;                                                         \
1438                                                                            \
1439           /* Reload the high part into a base reg; leave the low part      \
1440              in the mem.  */                                               \
1441           X = gen_rtx_PLUS (GET_MODE (X),                                  \
1442                             gen_rtx_PLUS (GET_MODE (X), XEXP (X, 0),       \
1443                                           GEN_INT (high)),                 \
1444                             GEN_INT (low));                                \
1445           push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,          \
1446                        MODE_BASE_REG_CLASS (MODE), GET_MODE (X),           \
1447                        VOIDmode, 0, 0, OPNUM, TYPE);                       \
1448           goto WIN;                                                        \
1449         }                                                                  \
1450     }                                                                      \
1451   while (0)
1452
1453 /* XXX If an HImode FP+large_offset address is converted to an HImode
1454    SP+large_offset address, then reload won't know how to fix it.  It sees
1455    only that SP isn't valid for HImode, and so reloads the SP into an index
1456    register, but the resulting address is still invalid because the offset
1457    is too big.  We fix it here instead by reloading the entire address.  */
1458 /* We could probably achieve better results by defining PROMOTE_MODE to help
1459    cope with the variances between the Thumb's signed and unsigned byte and
1460    halfword load instructions.  */
1461 #define THUMB_LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)  \
1462 {                                                                       \
1463   if (GET_CODE (X) == PLUS                                              \
1464       && GET_MODE_SIZE (MODE) < 4                                       \
1465       && GET_CODE (XEXP (X, 0)) == REG                                  \
1466       && XEXP (X, 0) == stack_pointer_rtx                               \
1467       && GET_CODE (XEXP (X, 1)) == CONST_INT                            \
1468       && ! thumb_legitimate_offset_p (MODE, INTVAL (XEXP (X, 1))))      \
1469     {                                                                   \
1470       rtx orig_X = X;                                                   \
1471       X = copy_rtx (X);                                                 \
1472       push_reload (orig_X, NULL_RTX, &X, NULL,                          \
1473                    MODE_BASE_REG_CLASS (MODE),                          \
1474                    Pmode, VOIDmode, 0, 0, OPNUM, TYPE);                 \
1475       goto WIN;                                                         \
1476     }                                                                   \
1477 }
1478
1479 #define LEGITIMIZE_RELOAD_ADDRESS(X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)   \
1480   if (TARGET_ARM)                                                          \
1481     ARM_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN); \
1482   else                                                                     \
1483     THUMB_LEGITIMIZE_RELOAD_ADDRESS (X, MODE, OPNUM, TYPE, IND_LEVELS, WIN)
1484
1485 /* Return the maximum number of consecutive registers
1486    needed to represent mode MODE in a register of class CLASS.
1487    ARM regs are UNITS_PER_WORD bits while FPA regs can hold any FP mode */
1488 #define CLASS_MAX_NREGS(CLASS, MODE)  \
1489   (((CLASS) == FPA_REGS || (CLASS) == CIRRUS_REGS) ? 1 : ARM_NUM_REGS (MODE))
1490
1491 /* If defined, gives a class of registers that cannot be used as the
1492    operand of a SUBREG that changes the mode of the object illegally.  */
1493
1494 /* Moves between FPA_REGS and GENERAL_REGS are two memory insns.  */
1495 #define REGISTER_MOVE_COST(MODE, FROM, TO)              \
1496   (TARGET_ARM ?                                         \
1497    ((FROM) == FPA_REGS && (TO) != FPA_REGS ? 20 :       \
1498     (FROM) != FPA_REGS && (TO) == FPA_REGS ? 20 :       \
1499     (FROM) == VFP_REGS && (TO) != VFP_REGS ? 10 :  \
1500     (FROM) != VFP_REGS && (TO) == VFP_REGS ? 10 :  \
1501     (FROM) == IWMMXT_REGS && (TO) != IWMMXT_REGS ? 4 :  \
1502     (FROM) != IWMMXT_REGS && (TO) == IWMMXT_REGS ? 4 :  \
1503     (FROM) == IWMMXT_GR_REGS || (TO) == IWMMXT_GR_REGS ? 20 :  \
1504     (FROM) == CIRRUS_REGS && (TO) != CIRRUS_REGS ? 20 : \
1505     (FROM) != CIRRUS_REGS && (TO) == CIRRUS_REGS ? 20 : \
1506    2)                                                   \
1507    :                                                    \
1508    ((FROM) == HI_REGS || (TO) == HI_REGS) ? 4 : 2)
1509 \f
1510 /* Stack layout; function entry, exit and calling.  */
1511
1512 /* Define this if pushing a word on the stack
1513    makes the stack pointer a smaller address.  */
1514 #define STACK_GROWS_DOWNWARD  1
1515
1516 /* Define this if the nominal address of the stack frame
1517    is at the high-address end of the local variables;
1518    that is, each additional local variable allocated
1519    goes at a more negative offset in the frame.  */
1520 #define FRAME_GROWS_DOWNWARD 1
1521
1522 /* Offset within stack frame to start allocating local variables at.
1523    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1524    first local allocated.  Otherwise, it is the offset to the BEGINNING
1525    of the first local allocated.  */
1526 #define STARTING_FRAME_OFFSET  0
1527
1528 /* If we generate an insn to push BYTES bytes,
1529    this says how many the stack pointer really advances by.  */
1530 /* The push insns do not do this rounding implicitly.
1531    So don't define this.  */
1532 /* #define PUSH_ROUNDING(NPUSHED)  ROUND_UP_WORD (NPUSHED) */
1533
1534 /* Define this if the maximum size of all the outgoing args is to be
1535    accumulated and pushed during the prologue.  The amount can be
1536    found in the variable current_function_outgoing_args_size.  */
1537 #define ACCUMULATE_OUTGOING_ARGS 1
1538
1539 /* Offset of first parameter from the argument pointer register value.  */
1540 #define FIRST_PARM_OFFSET(FNDECL)  (TARGET_ARM ? 4 : 0)
1541
1542 /* Value is the number of byte of arguments automatically
1543    popped when returning from a subroutine call.
1544    FUNDECL is the declaration node of the function (as a tree),
1545    FUNTYPE is the data type of the function (as a tree),
1546    or for a library call it is an identifier node for the subroutine name.
1547    SIZE is the number of bytes of arguments passed on the stack.
1548
1549    On the ARM, the caller does not pop any of its arguments that were passed
1550    on the stack.  */
1551 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE)  0
1552
1553 /* Define how to find the value returned by a library function
1554    assuming the value has mode MODE.  */
1555 #define LIBCALL_VALUE(MODE)  \
1556   (TARGET_ARM && TARGET_HARD_FLOAT_ABI && TARGET_FPA                    \
1557    && GET_MODE_CLASS (MODE) == MODE_FLOAT                               \
1558    ? gen_rtx_REG (MODE, FIRST_FPA_REGNUM)                               \
1559    : TARGET_ARM && TARGET_HARD_FLOAT_ABI && TARGET_MAVERICK             \
1560      && GET_MODE_CLASS (MODE) == MODE_FLOAT                             \
1561    ? gen_rtx_REG (MODE, FIRST_CIRRUS_FP_REGNUM)                         \
1562    : TARGET_IWMMXT_ABI && arm_vector_mode_supported_p (MODE)            \
1563    ? gen_rtx_REG (MODE, FIRST_IWMMXT_REGNUM)                            \
1564    : gen_rtx_REG (MODE, ARG_REGISTER (1)))
1565
1566 /* Define how to find the value returned by a function.
1567    VALTYPE is the data type of the value (as a tree).
1568    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1569    otherwise, FUNC is 0.  */
1570 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1571   arm_function_value (VALTYPE, FUNC);
1572
1573 /* 1 if N is a possible register number for a function value.
1574    On the ARM, only r0 and f0 can return results.  */
1575 /* On a Cirrus chip, mvf0 can return results.  */
1576 #define FUNCTION_VALUE_REGNO_P(REGNO)  \
1577   ((REGNO) == ARG_REGISTER (1) \
1578    || (TARGET_ARM && ((REGNO) == FIRST_CIRRUS_FP_REGNUM)                \
1579        && TARGET_HARD_FLOAT_ABI && TARGET_MAVERICK)                     \
1580    || ((REGNO) == FIRST_IWMMXT_REGNUM && TARGET_IWMMXT_ABI) \
1581    || (TARGET_ARM && ((REGNO) == FIRST_FPA_REGNUM)                      \
1582        && TARGET_HARD_FLOAT_ABI && TARGET_FPA))
1583
1584 /* How large values are returned */
1585 /* A C expression which can inhibit the returning of certain function values
1586    in registers, based on the type of value.  */
1587 #define RETURN_IN_MEMORY(TYPE) arm_return_in_memory (TYPE)
1588
1589 /* Define DEFAULT_PCC_STRUCT_RETURN to 1 if all structure and union return
1590    values must be in memory.  On the ARM, they need only do so if larger
1591    than a word, or if they contain elements offset from zero in the struct.  */
1592 #define DEFAULT_PCC_STRUCT_RETURN 0
1593
1594 /* Flags for the call/call_value rtl operations set up by function_arg.  */
1595 #define CALL_NORMAL             0x00000000      /* No special processing.  */
1596 #define CALL_LONG               0x00000001      /* Always call indirect.  */
1597 #define CALL_SHORT              0x00000002      /* Never call indirect.  */
1598
1599 /* These bits describe the different types of function supported
1600    by the ARM backend.  They are exclusive.  i.e. a function cannot be both a
1601    normal function and an interworked function, for example.  Knowing the
1602    type of a function is important for determining its prologue and
1603    epilogue sequences.
1604    Note value 7 is currently unassigned.  Also note that the interrupt
1605    function types all have bit 2 set, so that they can be tested for easily.
1606    Note that 0 is deliberately chosen for ARM_FT_UNKNOWN so that when the
1607    machine_function structure is initialized (to zero) func_type will
1608    default to unknown.  This will force the first use of arm_current_func_type
1609    to call arm_compute_func_type.  */
1610 #define ARM_FT_UNKNOWN           0 /* Type has not yet been determined.  */
1611 #define ARM_FT_NORMAL            1 /* Your normal, straightforward function.  */
1612 #define ARM_FT_INTERWORKED       2 /* A function that supports interworking.  */
1613 #define ARM_FT_ISR               4 /* An interrupt service routine.  */
1614 #define ARM_FT_FIQ               5 /* A fast interrupt service routine.  */
1615 #define ARM_FT_EXCEPTION         6 /* An ARM exception handler (subcase of ISR).  */
1616
1617 #define ARM_FT_TYPE_MASK        ((1 << 3) - 1)
1618
1619 /* In addition functions can have several type modifiers,
1620    outlined by these bit masks:  */
1621 #define ARM_FT_INTERRUPT        (1 << 2) /* Note overlap with FT_ISR and above.  */
1622 #define ARM_FT_NAKED            (1 << 3) /* No prologue or epilogue.  */
1623 #define ARM_FT_VOLATILE         (1 << 4) /* Does not return.  */
1624 #define ARM_FT_NESTED           (1 << 5) /* Embedded inside another func.  */
1625
1626 /* Some macros to test these flags.  */
1627 #define ARM_FUNC_TYPE(t)        (t & ARM_FT_TYPE_MASK)
1628 #define IS_INTERRUPT(t)         (t & ARM_FT_INTERRUPT)
1629 #define IS_VOLATILE(t)          (t & ARM_FT_VOLATILE)
1630 #define IS_NAKED(t)             (t & ARM_FT_NAKED)
1631 #define IS_NESTED(t)            (t & ARM_FT_NESTED)
1632
1633
1634 /* Structure used to hold the function stack frame layout.  Offsets are
1635    relative to the stack pointer on function entry.  Positive offsets are
1636    in the direction of stack growth.
1637    Only soft_frame is used in thumb mode.  */
1638
1639 typedef struct arm_stack_offsets GTY(())
1640 {
1641   int saved_args;       /* ARG_POINTER_REGNUM.  */
1642   int frame;            /* ARM_HARD_FRAME_POINTER_REGNUM.  */
1643   int saved_regs;
1644   int soft_frame;       /* FRAME_POINTER_REGNUM.  */
1645   int outgoing_args;    /* STACK_POINTER_REGNUM.  */
1646 }
1647 arm_stack_offsets;
1648
1649 /* A C structure for machine-specific, per-function data.
1650    This is added to the cfun structure.  */
1651 typedef struct machine_function GTY(())
1652 {
1653   /* Additional stack adjustment in __builtin_eh_throw.  */
1654   rtx eh_epilogue_sp_ofs;
1655   /* Records if LR has to be saved for far jumps.  */
1656   int far_jump_used;
1657   /* Records if ARG_POINTER was ever live.  */
1658   int arg_pointer_live;
1659   /* Records if the save of LR has been eliminated.  */
1660   int lr_save_eliminated;
1661   /* The size of the stack frame.  Only valid after reload.  */
1662   arm_stack_offsets stack_offsets;
1663   /* Records the type of the current function.  */
1664   unsigned long func_type;
1665   /* Record if the function has a variable argument list.  */
1666   int uses_anonymous_args;
1667   /* Records if sibcalls are blocked because an argument
1668      register is needed to preserve stack alignment.  */
1669   int sibcall_blocked;
1670 }
1671 machine_function;
1672
1673 /* A C type for declaring a variable that is used as the first argument of
1674    `FUNCTION_ARG' and other related values.  For some target machines, the
1675    type `int' suffices and can hold the number of bytes of argument so far.  */
1676 typedef struct
1677 {
1678   /* This is the number of registers of arguments scanned so far.  */
1679   int nregs;
1680   /* This is the number of iWMMXt register arguments scanned so far.  */
1681   int iwmmxt_nregs;
1682   int named_count;
1683   int nargs;
1684   /* One of CALL_NORMAL, CALL_LONG or CALL_SHORT.  */
1685   int call_cookie;
1686   int can_split;
1687 } CUMULATIVE_ARGS;
1688
1689 /* Define where to put the arguments to a function.
1690    Value is zero to push the argument on the stack,
1691    or a hard register in which to store the argument.
1692
1693    MODE is the argument's machine mode.
1694    TYPE is the data type of the argument (as a tree).
1695     This is null for libcalls where that information may
1696     not be available.
1697    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1698     the preceding args and about the function being called.
1699    NAMED is nonzero if this argument is a named parameter
1700     (otherwise it is an extra parameter matching an ellipsis).
1701
1702    On the ARM, normally the first 16 bytes are passed in registers r0-r3; all
1703    other arguments are passed on the stack.  If (NAMED == 0) (which happens
1704    only in assign_parms, since TARGET_SETUP_INCOMING_VARARGS is
1705    defined), say it is passed in the stack (function_prologue will
1706    indeed make it pass in the stack if necessary).  */
1707 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1708   arm_function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1709
1710 /* For an arg passed partly in registers and partly in memory,
1711    this is the number of registers used.
1712    For args passed entirely in registers or entirely in memory, zero.  */
1713 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED)              \
1714   (arm_vector_mode_supported_p (MODE) ? 0 :                             \
1715        NUM_ARG_REGS > (CUM).nregs                                       \
1716    && (NUM_ARG_REGS < ((CUM).nregs + ARM_NUM_REGS2 (MODE, TYPE))        \
1717    && (CUM).can_split)                                                  \
1718    ?   NUM_ARG_REGS - (CUM).nregs : 0)
1719
1720 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1721    for a call to a function whose data type is FNTYPE.
1722    For a library call, FNTYPE is 0.
1723    On the ARM, the offset starts at 0.  */
1724 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1725   arm_init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1726
1727 /* Update the data in CUM to advance over an argument
1728    of mode MODE and data type TYPE.
1729    (TYPE is null for libcalls where that information may not be available.)  */
1730 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1731   (CUM).nargs += 1;                                     \
1732   if (arm_vector_mode_supported_p (MODE)                \
1733       && (CUM).named_count > (CUM).nargs)               \
1734     (CUM).iwmmxt_nregs += 1;                            \
1735   else                                                  \
1736     (CUM).nregs += ARM_NUM_REGS2 (MODE, TYPE)
1737
1738 /* If defined, a C expression that gives the alignment boundary, in bits, of an
1739    argument with the specified mode and type.  If it is not defined,
1740    `PARM_BOUNDARY' is used for all arguments.  */
1741 #define FUNCTION_ARG_BOUNDARY(MODE,TYPE) \
1742    ((ARM_DOUBLEWORD_ALIGN && arm_needs_doubleword_align (MODE, TYPE)) \
1743    ? DOUBLEWORD_ALIGNMENT \
1744    : PARM_BOUNDARY )
1745
1746 /* 1 if N is a possible register number for function argument passing.
1747    On the ARM, r0-r3 are used to pass args.  */
1748 #define FUNCTION_ARG_REGNO_P(REGNO)     \
1749    (IN_RANGE ((REGNO), 0, 3)            \
1750     || (TARGET_IWMMXT_ABI               \
1751         && IN_RANGE ((REGNO), FIRST_IWMMXT_REGNUM, FIRST_IWMMXT_REGNUM + 9)))
1752
1753 \f
1754 /* If your target environment doesn't prefix user functions with an
1755    underscore, you may wish to re-define this to prevent any conflicts.
1756    e.g. AOF may prefix mcount with an underscore.  */
1757 #ifndef ARM_MCOUNT_NAME
1758 #define ARM_MCOUNT_NAME "*mcount"
1759 #endif
1760
1761 /* Call the function profiler with a given profile label.  The Acorn
1762    compiler puts this BEFORE the prolog but gcc puts it afterwards.
1763    On the ARM the full profile code will look like:
1764         .data
1765         LP1
1766                 .word   0
1767         .text
1768                 mov     ip, lr
1769                 bl      mcount
1770                 .word   LP1
1771
1772    profile_function() in final.c outputs the .data section, FUNCTION_PROFILER
1773    will output the .text section.
1774
1775    The ``mov ip,lr'' seems like a good idea to stick with cc convention.
1776    ``prof'' doesn't seem to mind about this!
1777
1778    Note - this version of the code is designed to work in both ARM and
1779    Thumb modes.  */
1780 #ifndef ARM_FUNCTION_PROFILER
1781 #define ARM_FUNCTION_PROFILER(STREAM, LABELNO)          \
1782 {                                                       \
1783   char temp[20];                                        \
1784   rtx sym;                                              \
1785                                                         \
1786   asm_fprintf (STREAM, "\tmov\t%r, %r\n\tbl\t",         \
1787            IP_REGNUM, LR_REGNUM);                       \
1788   assemble_name (STREAM, ARM_MCOUNT_NAME);              \
1789   fputc ('\n', STREAM);                                 \
1790   ASM_GENERATE_INTERNAL_LABEL (temp, "LP", LABELNO);    \
1791   sym = gen_rtx_SYMBOL_REF (Pmode, temp);               \
1792   assemble_aligned_integer (UNITS_PER_WORD, sym);       \
1793 }
1794 #endif
1795
1796 #ifdef THUMB_FUNCTION_PROFILER
1797 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1798   if (TARGET_ARM)                                       \
1799     ARM_FUNCTION_PROFILER (STREAM, LABELNO)             \
1800   else                                                  \
1801     THUMB_FUNCTION_PROFILER (STREAM, LABELNO)
1802 #else
1803 #define FUNCTION_PROFILER(STREAM, LABELNO)              \
1804     ARM_FUNCTION_PROFILER (STREAM, LABELNO)
1805 #endif
1806
1807 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1808    the stack pointer does not matter.  The value is tested only in
1809    functions that have frame pointers.
1810    No definition is equivalent to always zero.
1811
1812    On the ARM, the function epilogue recovers the stack pointer from the
1813    frame.  */
1814 #define EXIT_IGNORE_STACK 1
1815
1816 #define EPILOGUE_USES(REGNO) (reload_completed && (REGNO) == LR_REGNUM)
1817
1818 /* Determine if the epilogue should be output as RTL.
1819    You should override this if you define FUNCTION_EXTRA_EPILOGUE.  */
1820 #define USE_RETURN_INSN(ISCOND)                         \
1821   (TARGET_ARM ? use_return_insn (ISCOND, NULL) : 0)
1822
1823 /* Definitions for register eliminations.
1824
1825    This is an array of structures.  Each structure initializes one pair
1826    of eliminable registers.  The "from" register number is given first,
1827    followed by "to".  Eliminations of the same "from" register are listed
1828    in order of preference.
1829
1830    We have two registers that can be eliminated on the ARM.  First, the
1831    arg pointer register can often be eliminated in favor of the stack
1832    pointer register.  Secondly, the pseudo frame pointer register can always
1833    be eliminated; it is replaced with either the stack or the real frame
1834    pointer.  Note we have to use {ARM|THUMB}_HARD_FRAME_POINTER_REGNUM
1835    because the definition of HARD_FRAME_POINTER_REGNUM is not a constant.  */
1836
1837 #define ELIMINABLE_REGS                                         \
1838 {{ ARG_POINTER_REGNUM,        STACK_POINTER_REGNUM            },\
1839  { ARG_POINTER_REGNUM,        FRAME_POINTER_REGNUM            },\
1840  { ARG_POINTER_REGNUM,        ARM_HARD_FRAME_POINTER_REGNUM   },\
1841  { ARG_POINTER_REGNUM,        THUMB_HARD_FRAME_POINTER_REGNUM },\
1842  { FRAME_POINTER_REGNUM,      STACK_POINTER_REGNUM            },\
1843  { FRAME_POINTER_REGNUM,      ARM_HARD_FRAME_POINTER_REGNUM   },\
1844  { FRAME_POINTER_REGNUM,      THUMB_HARD_FRAME_POINTER_REGNUM }}
1845
1846 /* Given FROM and TO register numbers, say whether this elimination is
1847    allowed.  Frame pointer elimination is automatically handled.
1848
1849    All eliminations are permissible.  Note that ARG_POINTER_REGNUM and
1850    HARD_FRAME_POINTER_REGNUM are in fact the same thing.  If we need a frame
1851    pointer, we must eliminate FRAME_POINTER_REGNUM into
1852    HARD_FRAME_POINTER_REGNUM and not into STACK_POINTER_REGNUM or
1853    ARG_POINTER_REGNUM.  */
1854 #define CAN_ELIMINATE(FROM, TO)                                         \
1855   (((TO) == FRAME_POINTER_REGNUM && (FROM) == ARG_POINTER_REGNUM) ? 0 : \
1856    ((TO) == STACK_POINTER_REGNUM && frame_pointer_needed) ? 0 :         \
1857    ((TO) == ARM_HARD_FRAME_POINTER_REGNUM && TARGET_THUMB) ? 0 :        \
1858    ((TO) == THUMB_HARD_FRAME_POINTER_REGNUM && TARGET_ARM) ? 0 :        \
1859    1)
1860
1861 /* Define the offset between two registers, one to be eliminated, and the
1862    other its replacement, at the start of a routine.  */
1863 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1864   if (TARGET_ARM)                                                       \
1865     (OFFSET) = arm_compute_initial_elimination_offset (FROM, TO);       \
1866   else                                                                  \
1867     (OFFSET) = thumb_compute_initial_elimination_offset (FROM, TO)
1868
1869 /* Special case handling of the location of arguments passed on the stack.  */
1870 #define DEBUGGER_ARG_OFFSET(value, addr) value ? value : arm_debugger_arg_offset (value, addr)
1871
1872 /* Initialize data used by insn expanders.  This is called from insn_emit,
1873    once for every function before code is generated.  */
1874 #define INIT_EXPANDERS  arm_init_expanders ()
1875
1876 /* Output assembler code for a block containing the constant parts
1877    of a trampoline, leaving space for the variable parts.
1878
1879    On the ARM, (if r8 is the static chain regnum, and remembering that
1880    referencing pc adds an offset of 8) the trampoline looks like:
1881            ldr          r8, [pc, #0]
1882            ldr          pc, [pc]
1883            .word        static chain value
1884            .word        function's address
1885    XXX FIXME: When the trampoline returns, r8 will be clobbered.  */
1886 #define ARM_TRAMPOLINE_TEMPLATE(FILE)                           \
1887 {                                                               \
1888   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1889                STATIC_CHAIN_REGNUM, PC_REGNUM);                 \
1890   asm_fprintf (FILE, "\tldr\t%r, [%r, #0]\n",                   \
1891                PC_REGNUM, PC_REGNUM);                           \
1892   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1893   assemble_aligned_integer (UNITS_PER_WORD, const0_rtx);        \
1894 }
1895
1896 /* On the Thumb we always switch into ARM mode to execute the trampoline.
1897    Why - because it is easier.  This code will always be branched to via
1898    a BX instruction and since the compiler magically generates the address
1899    of the function the linker has no opportunity to ensure that the
1900    bottom bit is set.  Thus the processor will be in ARM mode when it
1901    reaches this code.  So we duplicate the ARM trampoline code and add
1902    a switch into Thumb mode as well.  */
1903 #define THUMB_TRAMPOLINE_TEMPLATE(FILE)         \
1904 {                                               \
1905   fprintf (FILE, "\t.code 32\n");               \
1906   fprintf (FILE, ".Ltrampoline_start:\n");      \
1907   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1908                STATIC_CHAIN_REGNUM, PC_REGNUM); \
1909   asm_fprintf (FILE, "\tldr\t%r, [%r, #8]\n",   \
1910                IP_REGNUM, PC_REGNUM);           \
1911   asm_fprintf (FILE, "\torr\t%r, %r, #1\n",     \
1912                IP_REGNUM, IP_REGNUM);           \
1913   asm_fprintf (FILE, "\tbx\t%r\n", IP_REGNUM);  \
1914   fprintf (FILE, "\t.word\t0\n");               \
1915   fprintf (FILE, "\t.word\t0\n");               \
1916   fprintf (FILE, "\t.code 16\n");               \
1917 }
1918
1919 #define TRAMPOLINE_TEMPLATE(FILE)               \
1920   if (TARGET_ARM)                               \
1921     ARM_TRAMPOLINE_TEMPLATE (FILE)              \
1922   else                                          \
1923     THUMB_TRAMPOLINE_TEMPLATE (FILE)
1924
1925 /* Length in units of the trampoline for entering a nested function.  */
1926 #define TRAMPOLINE_SIZE  (TARGET_ARM ? 16 : 24)
1927
1928 /* Alignment required for a trampoline in bits.  */
1929 #define TRAMPOLINE_ALIGNMENT  32
1930
1931 /* Emit RTL insns to initialize the variable parts of a trampoline.
1932    FNADDR is an RTX for the address of the function's pure code.
1933    CXT is an RTX for the static chain value for the function.  */
1934 #ifndef INITIALIZE_TRAMPOLINE
1935 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
1936 {                                                                       \
1937   emit_move_insn (gen_rtx_MEM (SImode,                                  \
1938                                plus_constant (TRAMP,                    \
1939                                               TARGET_ARM ? 8 : 16)),    \
1940                   CXT);                                                 \
1941   emit_move_insn (gen_rtx_MEM (SImode,                                  \
1942                                plus_constant (TRAMP,                    \
1943                                               TARGET_ARM ? 12 : 20)),   \
1944                   FNADDR);                                              \
1945 }
1946 #endif
1947
1948 \f
1949 /* Addressing modes, and classification of registers for them.  */
1950 #define HAVE_POST_INCREMENT   1
1951 #define HAVE_PRE_INCREMENT    TARGET_ARM
1952 #define HAVE_POST_DECREMENT   TARGET_ARM
1953 #define HAVE_PRE_DECREMENT    TARGET_ARM
1954 #define HAVE_PRE_MODIFY_DISP  TARGET_ARM
1955 #define HAVE_POST_MODIFY_DISP TARGET_ARM
1956 #define HAVE_PRE_MODIFY_REG   TARGET_ARM
1957 #define HAVE_POST_MODIFY_REG  TARGET_ARM
1958
1959 /* Macros to check register numbers against specific register classes.  */
1960
1961 /* These assume that REGNO is a hard or pseudo reg number.
1962    They give nonzero only if REGNO is a hard reg of the suitable class
1963    or a pseudo reg currently allocated to a suitable hard reg.
1964    Since they use reg_renumber, they are safe only once reg_renumber
1965    has been allocated, which happens in local-alloc.c.  */
1966 #define TEST_REGNO(R, TEST, VALUE) \
1967   ((R TEST VALUE) || ((unsigned) reg_renumber[R] TEST VALUE))
1968
1969 /*   On the ARM, don't allow the pc to be used.  */
1970 #define ARM_REGNO_OK_FOR_BASE_P(REGNO)                  \
1971   (TEST_REGNO (REGNO, <, PC_REGNUM)                     \
1972    || TEST_REGNO (REGNO, ==, FRAME_POINTER_REGNUM)      \
1973    || TEST_REGNO (REGNO, ==, ARG_POINTER_REGNUM))
1974
1975 #define THUMB_REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)             \
1976   (TEST_REGNO (REGNO, <=, LAST_LO_REGNUM)                       \
1977    || (GET_MODE_SIZE (MODE) >= 4                                \
1978        && TEST_REGNO (REGNO, ==, STACK_POINTER_REGNUM)))
1979
1980 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE)           \
1981   (TARGET_THUMB                                         \
1982    ? THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO, MODE)       \
1983    : ARM_REGNO_OK_FOR_BASE_P (REGNO))
1984
1985 /* Nonzero if X can be the base register in a reg+reg addressing mode.
1986    For Thumb, we can not use SP + reg, so reject SP.  */
1987 #define REGNO_MODE_OK_FOR_REG_BASE_P(X, MODE)   \
1988   REGNO_OK_FOR_INDEX_P (X)
1989
1990 /* For ARM code, we don't care about the mode, but for Thumb, the index
1991    must be suitable for use in a QImode load.  */
1992 #define REGNO_OK_FOR_INDEX_P(REGNO)     \
1993   REGNO_MODE_OK_FOR_BASE_P (REGNO, QImode)
1994
1995 /* Maximum number of registers that can appear in a valid memory address.
1996    Shifts in addresses can't be by a register.  */
1997 #define MAX_REGS_PER_ADDRESS 2
1998
1999 /* Recognize any constant value that is a valid address.  */
2000 /* XXX We can address any constant, eventually...  */
2001
2002 #ifdef AOF_ASSEMBLER
2003
2004 #define CONSTANT_ADDRESS_P(X)           \
2005   (GET_CODE (X) == SYMBOL_REF && CONSTANT_POOL_ADDRESS_P (X))
2006
2007 #else
2008
2009 #define CONSTANT_ADDRESS_P(X)                   \
2010   (GET_CODE (X) == SYMBOL_REF                   \
2011    && (CONSTANT_POOL_ADDRESS_P (X)              \
2012        || (TARGET_ARM && optimize > 0 && SYMBOL_REF_FLAG (X))))
2013
2014 #endif /* AOF_ASSEMBLER */
2015
2016 /* Nonzero if the constant value X is a legitimate general operand.
2017    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
2018
2019    On the ARM, allow any integer (invalid ones are removed later by insn
2020    patterns), nice doubles and symbol_refs which refer to the function's
2021    constant pool XXX.
2022
2023    When generating pic allow anything.  */
2024 #define ARM_LEGITIMATE_CONSTANT_P(X)    (flag_pic || ! label_mentioned_p (X))
2025
2026 #define THUMB_LEGITIMATE_CONSTANT_P(X)  \
2027  (   GET_CODE (X) == CONST_INT          \
2028   || GET_CODE (X) == CONST_DOUBLE       \
2029   || CONSTANT_ADDRESS_P (X)             \
2030   || flag_pic)
2031
2032 #define LEGITIMATE_CONSTANT_P(X)        \
2033   (TARGET_ARM ? ARM_LEGITIMATE_CONSTANT_P (X) : THUMB_LEGITIMATE_CONSTANT_P (X))
2034
2035 /* Special characters prefixed to function names
2036    in order to encode attribute like information.
2037    Note, '@' and '*' have already been taken.  */
2038 #define SHORT_CALL_FLAG_CHAR    '^'
2039 #define LONG_CALL_FLAG_CHAR     '#'
2040
2041 #define ENCODED_SHORT_CALL_ATTR_P(SYMBOL_NAME)  \
2042   (*(SYMBOL_NAME) == SHORT_CALL_FLAG_CHAR)
2043
2044 #define ENCODED_LONG_CALL_ATTR_P(SYMBOL_NAME)   \
2045   (*(SYMBOL_NAME) == LONG_CALL_FLAG_CHAR)
2046
2047 #ifndef SUBTARGET_NAME_ENCODING_LENGTHS
2048 #define SUBTARGET_NAME_ENCODING_LENGTHS
2049 #endif
2050
2051 /* This is a C fragment for the inside of a switch statement.
2052    Each case label should return the number of characters to
2053    be stripped from the start of a function's name, if that
2054    name starts with the indicated character.  */
2055 #define ARM_NAME_ENCODING_LENGTHS               \
2056   case SHORT_CALL_FLAG_CHAR: return 1;          \
2057   case LONG_CALL_FLAG_CHAR:  return 1;          \
2058   case '*':  return 1;                          \
2059   SUBTARGET_NAME_ENCODING_LENGTHS
2060
2061 /* This is how to output a reference to a user-level label named NAME.
2062    `assemble_name' uses this.  */
2063 #undef  ASM_OUTPUT_LABELREF
2064 #define ASM_OUTPUT_LABELREF(FILE, NAME)         \
2065    arm_asm_output_labelref (FILE, NAME)
2066
2067 /* Set the short-call flag for any function compiled in the current
2068    compilation unit.  We skip this for functions with the section
2069    attribute when long-calls are in effect as this tells the compiler
2070    that the section might be placed a long way from the caller.
2071    See arm_is_longcall_p() for more information.  */
2072 #define ARM_DECLARE_FUNCTION_SIZE(STREAM, NAME, DECL)   \
2073   if (!TARGET_LONG_CALLS || ! DECL_SECTION_NAME (DECL)) \
2074     arm_encode_call_attribute (DECL, SHORT_CALL_FLAG_CHAR)
2075
2076 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2077    and check its validity for a certain class.
2078    We have two alternate definitions for each of them.
2079    The usual definition accepts all pseudo regs; the other rejects
2080    them unless they have been allocated suitable hard regs.
2081    The symbol REG_OK_STRICT causes the latter definition to be used.  */
2082 #ifndef REG_OK_STRICT
2083
2084 #define ARM_REG_OK_FOR_BASE_P(X)                \
2085   (REGNO (X) <= LAST_ARM_REGNUM                 \
2086    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
2087    || REGNO (X) == FRAME_POINTER_REGNUM         \
2088    || REGNO (X) == ARG_POINTER_REGNUM)
2089
2090 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
2091   (REGNO (X) <= LAST_LO_REGNUM                  \
2092    || REGNO (X) >= FIRST_PSEUDO_REGISTER        \
2093    || (GET_MODE_SIZE (MODE) >= 4                \
2094        && (REGNO (X) == STACK_POINTER_REGNUM    \
2095            || (X) == hard_frame_pointer_rtx     \
2096            || (X) == arg_pointer_rtx)))
2097
2098 #define REG_STRICT_P 0
2099
2100 #else /* REG_OK_STRICT */
2101
2102 #define ARM_REG_OK_FOR_BASE_P(X)                \
2103   ARM_REGNO_OK_FOR_BASE_P (REGNO (X))
2104
2105 #define THUMB_REG_MODE_OK_FOR_BASE_P(X, MODE)   \
2106   THUMB_REGNO_MODE_OK_FOR_BASE_P (REGNO (X), MODE)
2107
2108 #define REG_STRICT_P 1
2109
2110 #endif /* REG_OK_STRICT */
2111
2112 /* Now define some helpers in terms of the above.  */
2113
2114 #define REG_MODE_OK_FOR_BASE_P(X, MODE)         \
2115   (TARGET_THUMB                                 \
2116    ? THUMB_REG_MODE_OK_FOR_BASE_P (X, MODE)     \
2117    : ARM_REG_OK_FOR_BASE_P (X))
2118
2119 #define ARM_REG_OK_FOR_INDEX_P(X) ARM_REG_OK_FOR_BASE_P (X)
2120
2121 /* For Thumb, a valid index register is anything that can be used in
2122    a byte load instruction.  */
2123 #define THUMB_REG_OK_FOR_INDEX_P(X) THUMB_REG_MODE_OK_FOR_BASE_P (X, QImode)
2124
2125 /* Nonzero if X is a hard reg that can be used as an index
2126    or if it is a pseudo reg.  On the Thumb, the stack pointer
2127    is not suitable.  */
2128 #define REG_OK_FOR_INDEX_P(X)                   \
2129   (TARGET_THUMB                                 \
2130    ? THUMB_REG_OK_FOR_INDEX_P (X)               \
2131    : ARM_REG_OK_FOR_INDEX_P (X))
2132
2133 /* Nonzero if X can be the base register in a reg+reg addressing mode.
2134    For Thumb, we can not use SP + reg, so reject SP.  */
2135 #define REG_MODE_OK_FOR_REG_BASE_P(X, MODE)     \
2136   REG_OK_FOR_INDEX_P (X)
2137 \f
2138 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2139    that is a valid memory address for an instruction.
2140    The MODE argument is the machine mode for the MEM expression
2141    that wants to use this address.  */
2142
2143 #define ARM_BASE_REGISTER_RTX_P(X)  \
2144   (GET_CODE (X) == REG && ARM_REG_OK_FOR_BASE_P (X))
2145
2146 #define ARM_INDEX_REGISTER_RTX_P(X)  \
2147   (GET_CODE (X) == REG && ARM_REG_OK_FOR_INDEX_P (X))
2148
2149 #define ARM_GO_IF_LEGITIMATE_ADDRESS(MODE,X,WIN)                \
2150   {                                                             \
2151     if (arm_legitimate_address_p (MODE, X, SET, REG_STRICT_P))  \
2152       goto WIN;                                                 \
2153   }
2154
2155 #define THUMB_GO_IF_LEGITIMATE_ADDRESS(MODE,X,WIN)              \
2156   {                                                             \
2157     if (thumb_legitimate_address_p (MODE, X, REG_STRICT_P))     \
2158       goto WIN;                                                 \
2159   }
2160
2161 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)                          \
2162   if (TARGET_ARM)                                                       \
2163     ARM_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)                         \
2164   else /* if (TARGET_THUMB) */                                          \
2165     THUMB_GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN)
2166
2167 \f
2168 /* Try machine-dependent ways of modifying an illegitimate address
2169    to be legitimate.  If we find one, return the new, valid address.  */
2170 #define ARM_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)      \
2171 do {                                                    \
2172   X = arm_legitimize_address (X, OLDX, MODE);           \
2173 } while (0)
2174
2175 #define THUMB_LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)    \
2176 do {                                                    \
2177   X = thumb_legitimize_address (X, OLDX, MODE);         \
2178 } while (0)
2179
2180 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)          \
2181 do {                                                    \
2182   if (TARGET_ARM)                                       \
2183     ARM_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN);        \
2184   else                                                  \
2185     THUMB_LEGITIMIZE_ADDRESS (X, OLDX, MODE, WIN);      \
2186                                                         \
2187   if (memory_address_p (MODE, X))                       \
2188     goto WIN;                                           \
2189 } while (0)
2190
2191 /* Go to LABEL if ADDR (a legitimate address expression)
2192    has an effect that depends on the machine mode it is used for.  */
2193 #define ARM_GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                   \
2194 {                                                                       \
2195   if (   GET_CODE (ADDR) == PRE_DEC || GET_CODE (ADDR) == POST_DEC      \
2196       || GET_CODE (ADDR) == PRE_INC || GET_CODE (ADDR) == POST_INC)     \
2197     goto LABEL;                                                         \
2198 }
2199
2200 /* Nothing helpful to do for the Thumb */
2201 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2202   if (TARGET_ARM)                                       \
2203     ARM_GO_IF_MODE_DEPENDENT_ADDRESS (ADDR, LABEL)
2204 \f
2205
2206 /* Specify the machine mode that this machine uses
2207    for the index in the tablejump instruction.  */
2208 #define CASE_VECTOR_MODE Pmode
2209
2210 /* signed 'char' is most compatible, but RISC OS wants it unsigned.
2211    unsigned is probably best, but may break some code.  */
2212 #ifndef DEFAULT_SIGNED_CHAR
2213 #define DEFAULT_SIGNED_CHAR  0
2214 #endif
2215
2216 /* Max number of bytes we can move from memory to memory
2217    in one reasonably fast instruction.  */
2218 #define MOVE_MAX 4
2219
2220 #undef  MOVE_RATIO
2221 #define MOVE_RATIO (arm_tune_xscale ? 4 : 2)
2222
2223 /* Define if operations between registers always perform the operation
2224    on the full register even if a narrower mode is specified.  */
2225 #define WORD_REGISTER_OPERATIONS
2226
2227 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2228    will either zero-extend or sign-extend.  The value of this macro should
2229    be the code that says which one of the two operations is implicitly
2230    done, UNKNOWN if none.  */
2231 #define LOAD_EXTEND_OP(MODE)                                            \
2232   (TARGET_THUMB ? ZERO_EXTEND :                                         \
2233    ((arm_arch4 || (MODE) == QImode) ? ZERO_EXTEND                       \
2234     : ((BYTES_BIG_ENDIAN && (MODE) == HImode) ? SIGN_EXTEND : UNKNOWN)))
2235
2236 /* Nonzero if access to memory by bytes is slow and undesirable.  */
2237 #define SLOW_BYTE_ACCESS 0
2238
2239 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 1
2240
2241 /* Immediate shift counts are truncated by the output routines (or was it
2242    the assembler?).  Shift counts in a register are truncated by ARM.  Note
2243    that the native compiler puts too large (> 32) immediate shift counts
2244    into a register and shifts by the register, letting the ARM decide what
2245    to do instead of doing that itself.  */
2246 /* This is all wrong.  Defining SHIFT_COUNT_TRUNCATED tells combine that
2247    code like (X << (Y % 32)) for register X, Y is equivalent to (X << Y).
2248    On the arm, Y in a register is used modulo 256 for the shift. Only for
2249    rotates is modulo 32 used.  */
2250 /* #define SHIFT_COUNT_TRUNCATED 1 */
2251
2252 /* All integers have the same format so truncation is easy.  */
2253 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC)  1
2254
2255 /* Calling from registers is a massive pain.  */
2256 #define NO_FUNCTION_CSE 1
2257
2258 /* The machine modes of pointers and functions */
2259 #define Pmode  SImode
2260 #define FUNCTION_MODE  Pmode
2261
2262 #define ARM_FRAME_RTX(X)                                        \
2263   (   (X) == frame_pointer_rtx || (X) == stack_pointer_rtx      \
2264    || (X) == arg_pointer_rtx)
2265
2266 /* Moves to and from memory are quite expensive */
2267 #define MEMORY_MOVE_COST(M, CLASS, IN)                  \
2268   (TARGET_ARM ? 10 :                                    \
2269    ((GET_MODE_SIZE (M) < 4 ? 8 : 2 * GET_MODE_SIZE (M)) \
2270     * (CLASS == LO_REGS ? 1 : 2)))
2271
2272 /* Try to generate sequences that don't involve branches, we can then use
2273    conditional instructions */
2274 #define BRANCH_COST \
2275   (TARGET_ARM ? 4 : (optimize > 1 ? 1 : 0))
2276 \f
2277 /* Position Independent Code.  */
2278 /* We decide which register to use based on the compilation options and
2279    the assembler in use; this is more general than the APCS restriction of
2280    using sb (r9) all the time.  */
2281 extern int arm_pic_register;
2282
2283 /* Used when parsing command line option -mpic-register=.  */
2284 extern const char * arm_pic_register_string;
2285
2286 /* The register number of the register used to address a table of static
2287    data addresses in memory.  */
2288 #define PIC_OFFSET_TABLE_REGNUM arm_pic_register
2289
2290 /* We can't directly access anything that contains a symbol,
2291    nor can we indirect via the constant pool.  */
2292 #define LEGITIMATE_PIC_OPERAND_P(X)                                     \
2293         (!(symbol_mentioned_p (X)                                       \
2294            || label_mentioned_p (X)                                     \
2295            || (GET_CODE (X) == SYMBOL_REF                               \
2296                && CONSTANT_POOL_ADDRESS_P (X)                           \
2297                && (symbol_mentioned_p (get_pool_constant (X))           \
2298                    || label_mentioned_p (get_pool_constant (X))))))
2299
2300 /* We need to know when we are making a constant pool; this determines
2301    whether data needs to be in the GOT or can be referenced via a GOT
2302    offset.  */
2303 extern int making_const_table;
2304 \f
2305 /* Handle pragmas for compatibility with Intel's compilers.  */
2306 #define REGISTER_TARGET_PRAGMAS() do {                                  \
2307   c_register_pragma (0, "long_calls", arm_pr_long_calls);               \
2308   c_register_pragma (0, "no_long_calls", arm_pr_no_long_calls);         \
2309   c_register_pragma (0, "long_calls_off", arm_pr_long_calls_off);       \
2310 } while (0)
2311
2312 /* Condition code information.  */
2313 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2314    return the mode to be used for the comparison.  */
2315
2316 #define SELECT_CC_MODE(OP, X, Y)  arm_select_cc_mode (OP, X, Y)
2317
2318 #define REVERSIBLE_CC_MODE(MODE) 1
2319
2320 #define REVERSE_CONDITION(CODE,MODE) \
2321   (((MODE) == CCFPmode || (MODE) == CCFPEmode) \
2322    ? reverse_condition_maybe_unordered (code) \
2323    : reverse_condition (code))
2324
2325 #define CANONICALIZE_COMPARISON(CODE, OP0, OP1)                         \
2326   do                                                                    \
2327     {                                                                   \
2328       if (GET_CODE (OP1) == CONST_INT                                   \
2329           && ! (const_ok_for_arm (INTVAL (OP1))                         \
2330                 || (const_ok_for_arm (- INTVAL (OP1)))))                \
2331         {                                                               \
2332           rtx const_op = OP1;                                           \
2333           CODE = arm_canonicalize_comparison ((CODE), &const_op);       \
2334           OP1 = const_op;                                               \
2335         }                                                               \
2336     }                                                                   \
2337   while (0)
2338
2339 /* The arm5 clz instruction returns 32.  */
2340 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE)  ((VALUE) = 32, 1)
2341 \f
2342 #undef  ASM_APP_OFF
2343 #define ASM_APP_OFF (TARGET_THUMB ? "\t.code\t16\n" : "")
2344
2345 /* Output a push or a pop instruction (only used when profiling).  */
2346 #define ASM_OUTPUT_REG_PUSH(STREAM, REGNO)              \
2347   do                                                    \
2348     {                                                   \
2349       if (TARGET_ARM)                                   \
2350         asm_fprintf (STREAM,"\tstmfd\t%r!,{%r}\n",      \
2351                      STACK_POINTER_REGNUM, REGNO);      \
2352       else                                              \
2353         asm_fprintf (STREAM, "\tpush {%r}\n", REGNO);   \
2354     } while (0)
2355
2356
2357 #define ASM_OUTPUT_REG_POP(STREAM, REGNO)               \
2358   do                                                    \
2359     {                                                   \
2360       if (TARGET_ARM)                                   \
2361         asm_fprintf (STREAM, "\tldmfd\t%r!,{%r}\n",     \
2362                      STACK_POINTER_REGNUM, REGNO);      \
2363       else                                              \
2364         asm_fprintf (STREAM, "\tpop {%r}\n", REGNO);    \
2365     } while (0)
2366
2367 /* This is how to output a label which precedes a jumptable.  Since
2368    Thumb instructions are 2 bytes, we may need explicit alignment here.  */
2369 #undef  ASM_OUTPUT_CASE_LABEL
2370 #define ASM_OUTPUT_CASE_LABEL(FILE, PREFIX, NUM, JUMPTABLE)     \
2371   do                                                            \
2372     {                                                           \
2373       if (TARGET_THUMB)                                         \
2374         ASM_OUTPUT_ALIGN (FILE, 2);                             \
2375       (*targetm.asm_out.internal_label) (FILE, PREFIX, NUM);    \
2376     }                                                           \
2377   while (0)
2378
2379 #define ARM_DECLARE_FUNCTION_NAME(STREAM, NAME, DECL)   \
2380   do                                                    \
2381     {                                                   \
2382       if (TARGET_THUMB)                                 \
2383         {                                               \
2384           if (is_called_in_ARM_mode (DECL)      \
2385                           || current_function_is_thunk)         \
2386             fprintf (STREAM, "\t.code 32\n") ;          \
2387           else                                          \
2388            fprintf (STREAM, "\t.code 16\n\t.thumb_func\n") ;    \
2389         }                                               \
2390       if (TARGET_POKE_FUNCTION_NAME)                    \
2391         arm_poke_function_name (STREAM, (char *) NAME); \
2392     }                                                   \
2393   while (0)
2394
2395 /* For aliases of functions we use .thumb_set instead.  */
2396 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL1, DECL2)           \
2397   do                                                            \
2398     {                                                           \
2399       const char *const LABEL1 = XSTR (XEXP (DECL_RTL (decl), 0), 0); \
2400       const char *const LABEL2 = IDENTIFIER_POINTER (DECL2);    \
2401                                                                 \
2402       if (TARGET_THUMB && TREE_CODE (DECL1) == FUNCTION_DECL)   \
2403         {                                                       \
2404           fprintf (FILE, "\t.thumb_set ");                      \
2405           assemble_name (FILE, LABEL1);                         \
2406           fprintf (FILE, ",");                                  \
2407           assemble_name (FILE, LABEL2);                         \
2408           fprintf (FILE, "\n");                                 \
2409         }                                                       \
2410       else                                                      \
2411         ASM_OUTPUT_DEF (FILE, LABEL1, LABEL2);                  \
2412     }                                                           \
2413   while (0)
2414
2415 #ifdef HAVE_GAS_MAX_SKIP_P2ALIGN
2416 /* To support -falign-* switches we need to use .p2align so
2417    that alignment directives in code sections will be padded
2418    with no-op instructions, rather than zeroes.  */
2419 #define ASM_OUTPUT_MAX_SKIP_ALIGN(FILE, LOG, MAX_SKIP)          \
2420   if ((LOG) != 0)                                               \
2421     {                                                           \
2422       if ((MAX_SKIP) == 0)                                      \
2423         fprintf ((FILE), "\t.p2align %d\n", (int) (LOG));       \
2424       else                                                      \
2425         fprintf ((FILE), "\t.p2align %d,,%d\n",                 \
2426                  (int) (LOG), (int) (MAX_SKIP));                \
2427     }
2428 #endif
2429 \f
2430 /* Only perform branch elimination (by making instructions conditional) if
2431    we're optimizing.  Otherwise it's of no use anyway.  */
2432 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS)      \
2433   if (TARGET_ARM && optimize)                           \
2434     arm_final_prescan_insn (INSN);                      \
2435   else if (TARGET_THUMB)                                \
2436     thumb_final_prescan_insn (INSN)
2437
2438 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)       \
2439   (CODE == '@' || CODE == '|'                   \
2440    || (TARGET_ARM   && (CODE == '?'))           \
2441    || (TARGET_THUMB && (CODE == '_')))
2442
2443 /* Output an operand of an instruction.  */
2444 #define PRINT_OPERAND(STREAM, X, CODE)  \
2445   arm_print_operand (STREAM, X, CODE)
2446
2447 #define ARM_SIGN_EXTEND(x)  ((HOST_WIDE_INT)                    \
2448   (HOST_BITS_PER_WIDE_INT <= 32 ? (unsigned HOST_WIDE_INT) (x)  \
2449    : ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0xffffffff) |\
2450       ((((unsigned HOST_WIDE_INT)(x)) & (unsigned HOST_WIDE_INT) 0x80000000) \
2451        ? ((~ (unsigned HOST_WIDE_INT) 0)                        \
2452           & ~ (unsigned HOST_WIDE_INT) 0xffffffff)              \
2453        : 0))))
2454
2455 /* Output the address of an operand.  */
2456 #define ARM_PRINT_OPERAND_ADDRESS(STREAM, X)                            \
2457 {                                                                       \
2458     int is_minus = GET_CODE (X) == MINUS;                               \
2459                                                                         \
2460     if (GET_CODE (X) == REG)                                            \
2461       asm_fprintf (STREAM, "[%r, #0]", REGNO (X));                      \
2462     else if (GET_CODE (X) == PLUS || is_minus)                          \
2463       {                                                                 \
2464         rtx base = XEXP (X, 0);                                         \
2465         rtx index = XEXP (X, 1);                                        \
2466         HOST_WIDE_INT offset = 0;                                       \
2467         if (GET_CODE (base) != REG)                                     \
2468           {                                                             \
2469             /* Ensure that BASE is a register.  */                      \
2470             /* (one of them must be).  */                               \
2471             rtx temp = base;                                            \
2472             base = index;                                               \
2473             index = temp;                                               \
2474           }                                                             \
2475         switch (GET_CODE (index))                                       \
2476           {                                                             \
2477           case CONST_INT:                                               \
2478             offset = INTVAL (index);                                    \
2479             if (is_minus)                                               \
2480               offset = -offset;                                         \
2481             asm_fprintf (STREAM, "[%r, #%wd]",                          \
2482                          REGNO (base), offset);                         \
2483             break;                                                      \
2484                                                                         \
2485           case REG:                                                     \
2486             asm_fprintf (STREAM, "[%r, %s%r]",                          \
2487                      REGNO (base), is_minus ? "-" : "",                 \
2488                      REGNO (index));                                    \
2489             break;                                                      \
2490                                                                         \
2491           case MULT:                                                    \
2492           case ASHIFTRT:                                                \
2493           case LSHIFTRT:                                                \
2494           case ASHIFT:                                                  \
2495           case ROTATERT:                                                \
2496           {                                                             \
2497             asm_fprintf (STREAM, "[%r, %s%r",                           \
2498                          REGNO (base), is_minus ? "-" : "",             \
2499                          REGNO (XEXP (index, 0)));                      \
2500             arm_print_operand (STREAM, index, 'S');                     \
2501             fputs ("]", STREAM);                                        \
2502             break;                                                      \
2503           }                                                             \
2504                                                                         \
2505           default:                                                      \
2506             abort();                                                    \
2507         }                                                               \
2508     }                                                                   \
2509   else if (GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC          \
2510            || GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC)      \
2511     {                                                                   \
2512       extern enum machine_mode output_memory_reference_mode;            \
2513                                                                         \
2514       if (GET_CODE (XEXP (X, 0)) != REG)                                \
2515         abort ();                                                       \
2516                                                                         \
2517       if (GET_CODE (X) == PRE_DEC || GET_CODE (X) == PRE_INC)           \
2518         asm_fprintf (STREAM, "[%r, #%s%d]!",                            \
2519                      REGNO (XEXP (X, 0)),                               \
2520                      GET_CODE (X) == PRE_DEC ? "-" : "",                \
2521                      GET_MODE_SIZE (output_memory_reference_mode));     \
2522       else                                                              \
2523         asm_fprintf (STREAM, "[%r], #%s%d",                             \
2524                      REGNO (XEXP (X, 0)),                               \
2525                      GET_CODE (X) == POST_DEC ? "-" : "",               \
2526                      GET_MODE_SIZE (output_memory_reference_mode));     \
2527     }                                                                   \
2528   else if (GET_CODE (X) == PRE_MODIFY)                                  \
2529     {                                                                   \
2530       asm_fprintf (STREAM, "[%r, ", REGNO (XEXP (X, 0)));               \
2531       if (GET_CODE (XEXP (XEXP (X, 1), 1)) == CONST_INT)                \
2532         asm_fprintf (STREAM, "#%wd]!",                                  \
2533                      INTVAL (XEXP (XEXP (X, 1), 1)));                   \
2534       else                                                              \
2535         asm_fprintf (STREAM, "%r]!",                                    \
2536                      REGNO (XEXP (XEXP (X, 1), 1)));                    \
2537     }                                                                   \
2538   else if (GET_CODE (X) == POST_MODIFY)                                 \
2539     {                                                                   \
2540       asm_fprintf (STREAM, "[%r], ", REGNO (XEXP (X, 0)));              \
2541       if (GET_CODE (XEXP (XEXP (X, 1), 1)) == CONST_INT)                \
2542         asm_fprintf (STREAM, "#%wd",                                    \
2543                      INTVAL (XEXP (XEXP (X, 1), 1)));                   \
2544       else                                                              \
2545         asm_fprintf (STREAM, "%r",                                      \
2546                      REGNO (XEXP (XEXP (X, 1), 1)));                    \
2547     }                                                                   \
2548   else output_addr_const (STREAM, X);                                   \
2549 }
2550
2551 #define THUMB_PRINT_OPERAND_ADDRESS(STREAM, X)          \
2552 {                                                       \
2553   if (GET_CODE (X) == REG)                              \
2554     asm_fprintf (STREAM, "[%r]", REGNO (X));            \
2555   else if (GET_CODE (X) == POST_INC)                    \
2556     asm_fprintf (STREAM, "%r!", REGNO (XEXP (X, 0)));   \
2557   else if (GET_CODE (X) == PLUS)                        \
2558     {                                                   \
2559       if (GET_CODE (XEXP (X, 0)) != REG)                \
2560         abort ();                                       \
2561       if (GET_CODE (XEXP (X, 1)) == CONST_INT)          \
2562         asm_fprintf (STREAM, "[%r, #%wd]",              \
2563                      REGNO (XEXP (X, 0)),               \
2564                      INTVAL (XEXP (X, 1)));             \
2565       else                                              \
2566         asm_fprintf (STREAM, "[%r, %r]",                \
2567                      REGNO (XEXP (X, 0)),               \
2568                      REGNO (XEXP (X, 1)));              \
2569     }                                                   \
2570   else                                                  \
2571     output_addr_const (STREAM, X);                      \
2572 }
2573
2574 #define PRINT_OPERAND_ADDRESS(STREAM, X)        \
2575   if (TARGET_ARM)                               \
2576     ARM_PRINT_OPERAND_ADDRESS (STREAM, X)       \
2577   else                                          \
2578     THUMB_PRINT_OPERAND_ADDRESS (STREAM, X)
2579
2580 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2581   if (GET_CODE (X) != CONST_VECTOR              \
2582       || ! arm_emit_vector_const (FILE, X))     \
2583     goto FAIL;
2584
2585 /* A C expression whose value is RTL representing the value of the return
2586    address for the frame COUNT steps up from the current frame.  */
2587
2588 #define RETURN_ADDR_RTX(COUNT, FRAME) \
2589   arm_return_addr (COUNT, FRAME)
2590
2591 /* Mask of the bits in the PC that contain the real return address
2592    when running in 26-bit mode.  */
2593 #define RETURN_ADDR_MASK26 (0x03fffffc)
2594
2595 /* Pick up the return address upon entry to a procedure. Used for
2596    dwarf2 unwind information.  This also enables the table driven
2597    mechanism.  */
2598 #define INCOMING_RETURN_ADDR_RTX        gen_rtx_REG (Pmode, LR_REGNUM)
2599 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (LR_REGNUM)
2600
2601 /* Used to mask out junk bits from the return address, such as
2602    processor state, interrupt status, condition codes and the like.  */
2603 #define MASK_RETURN_ADDR \
2604   /* If we are generating code for an ARM2/ARM3 machine or for an ARM6  \
2605      in 26 bit mode, the condition codes must be masked out of the      \
2606      return address.  This does not apply to ARM6 and later processors  \
2607      when running in 32 bit mode.  */                                   \
2608   ((arm_arch4 || TARGET_THUMB)                                          \
2609    ? (gen_int_mode ((unsigned long)0xffffffff, Pmode))                  \
2610    : arm_gen_return_addr_mask ())
2611
2612 \f
2613 enum arm_builtins
2614 {
2615   ARM_BUILTIN_GETWCX,
2616   ARM_BUILTIN_SETWCX,
2617
2618   ARM_BUILTIN_WZERO,
2619
2620   ARM_BUILTIN_WAVG2BR,
2621   ARM_BUILTIN_WAVG2HR,
2622   ARM_BUILTIN_WAVG2B,
2623   ARM_BUILTIN_WAVG2H,
2624
2625   ARM_BUILTIN_WACCB,
2626   ARM_BUILTIN_WACCH,
2627   ARM_BUILTIN_WACCW,
2628
2629   ARM_BUILTIN_WMACS,
2630   ARM_BUILTIN_WMACSZ,
2631   ARM_BUILTIN_WMACU,
2632   ARM_BUILTIN_WMACUZ,
2633
2634   ARM_BUILTIN_WSADB,
2635   ARM_BUILTIN_WSADBZ,
2636   ARM_BUILTIN_WSADH,
2637   ARM_BUILTIN_WSADHZ,
2638
2639   ARM_BUILTIN_WALIGN,
2640
2641   ARM_BUILTIN_TMIA,
2642   ARM_BUILTIN_TMIAPH,
2643   ARM_BUILTIN_TMIABB,
2644   ARM_BUILTIN_TMIABT,
2645   ARM_BUILTIN_TMIATB,
2646   ARM_BUILTIN_TMIATT,
2647
2648   ARM_BUILTIN_TMOVMSKB,
2649   ARM_BUILTIN_TMOVMSKH,
2650   ARM_BUILTIN_TMOVMSKW,
2651
2652   ARM_BUILTIN_TBCSTB,
2653   ARM_BUILTIN_TBCSTH,
2654   ARM_BUILTIN_TBCSTW,
2655
2656   ARM_BUILTIN_WMADDS,
2657   ARM_BUILTIN_WMADDU,
2658
2659   ARM_BUILTIN_WPACKHSS,
2660   ARM_BUILTIN_WPACKWSS,
2661   ARM_BUILTIN_WPACKDSS,
2662   ARM_BUILTIN_WPACKHUS,
2663   ARM_BUILTIN_WPACKWUS,
2664   ARM_BUILTIN_WPACKDUS,
2665
2666   ARM_BUILTIN_WADDB,
2667   ARM_BUILTIN_WADDH,
2668   ARM_BUILTIN_WADDW,
2669   ARM_BUILTIN_WADDSSB,
2670   ARM_BUILTIN_WADDSSH,
2671   ARM_BUILTIN_WADDSSW,
2672   ARM_BUILTIN_WADDUSB,
2673   ARM_BUILTIN_WADDUSH,
2674   ARM_BUILTIN_WADDUSW,
2675   ARM_BUILTIN_WSUBB,
2676   ARM_BUILTIN_WSUBH,
2677   ARM_BUILTIN_WSUBW,
2678   ARM_BUILTIN_WSUBSSB,
2679   ARM_BUILTIN_WSUBSSH,
2680   ARM_BUILTIN_WSUBSSW,
2681   ARM_BUILTIN_WSUBUSB,
2682   ARM_BUILTIN_WSUBUSH,
2683   ARM_BUILTIN_WSUBUSW,
2684
2685   ARM_BUILTIN_WAND,
2686   ARM_BUILTIN_WANDN,
2687   ARM_BUILTIN_WOR,
2688   ARM_BUILTIN_WXOR,
2689
2690   ARM_BUILTIN_WCMPEQB,
2691   ARM_BUILTIN_WCMPEQH,
2692   ARM_BUILTIN_WCMPEQW,
2693   ARM_BUILTIN_WCMPGTUB,
2694   ARM_BUILTIN_WCMPGTUH,
2695   ARM_BUILTIN_WCMPGTUW,
2696   ARM_BUILTIN_WCMPGTSB,
2697   ARM_BUILTIN_WCMPGTSH,
2698   ARM_BUILTIN_WCMPGTSW,
2699
2700   ARM_BUILTIN_TEXTRMSB,
2701   ARM_BUILTIN_TEXTRMSH,
2702   ARM_BUILTIN_TEXTRMSW,
2703   ARM_BUILTIN_TEXTRMUB,
2704   ARM_BUILTIN_TEXTRMUH,
2705   ARM_BUILTIN_TEXTRMUW,
2706   ARM_BUILTIN_TINSRB,
2707   ARM_BUILTIN_TINSRH,
2708   ARM_BUILTIN_TINSRW,
2709
2710   ARM_BUILTIN_WMAXSW,
2711   ARM_BUILTIN_WMAXSH,
2712   ARM_BUILTIN_WMAXSB,
2713   ARM_BUILTIN_WMAXUW,
2714   ARM_BUILTIN_WMAXUH,
2715   ARM_BUILTIN_WMAXUB,
2716   ARM_BUILTIN_WMINSW,
2717   ARM_BUILTIN_WMINSH,
2718   ARM_BUILTIN_WMINSB,
2719   ARM_BUILTIN_WMINUW,
2720   ARM_BUILTIN_WMINUH,
2721   ARM_BUILTIN_WMINUB,
2722
2723   ARM_BUILTIN_WMULUM,
2724   ARM_BUILTIN_WMULSM,
2725   ARM_BUILTIN_WMULUL,
2726
2727   ARM_BUILTIN_PSADBH,
2728   ARM_BUILTIN_WSHUFH,
2729
2730   ARM_BUILTIN_WSLLH,
2731   ARM_BUILTIN_WSLLW,
2732   ARM_BUILTIN_WSLLD,
2733   ARM_BUILTIN_WSRAH,
2734   ARM_BUILTIN_WSRAW,
2735   ARM_BUILTIN_WSRAD,
2736   ARM_BUILTIN_WSRLH,
2737   ARM_BUILTIN_WSRLW,
2738   ARM_BUILTIN_WSRLD,
2739   ARM_BUILTIN_WRORH,
2740   ARM_BUILTIN_WRORW,
2741   ARM_BUILTIN_WRORD,
2742   ARM_BUILTIN_WSLLHI,
2743   ARM_BUILTIN_WSLLWI,
2744   ARM_BUILTIN_WSLLDI,
2745   ARM_BUILTIN_WSRAHI,
2746   ARM_BUILTIN_WSRAWI,
2747   ARM_BUILTIN_WSRADI,
2748   ARM_BUILTIN_WSRLHI,
2749   ARM_BUILTIN_WSRLWI,
2750   ARM_BUILTIN_WSRLDI,
2751   ARM_BUILTIN_WRORHI,
2752   ARM_BUILTIN_WRORWI,
2753   ARM_BUILTIN_WRORDI,
2754
2755   ARM_BUILTIN_WUNPCKIHB,
2756   ARM_BUILTIN_WUNPCKIHH,
2757   ARM_BUILTIN_WUNPCKIHW,
2758   ARM_BUILTIN_WUNPCKILB,
2759   ARM_BUILTIN_WUNPCKILH,
2760   ARM_BUILTIN_WUNPCKILW,
2761
2762   ARM_BUILTIN_WUNPCKEHSB,
2763   ARM_BUILTIN_WUNPCKEHSH,
2764   ARM_BUILTIN_WUNPCKEHSW,
2765   ARM_BUILTIN_WUNPCKEHUB,
2766   ARM_BUILTIN_WUNPCKEHUH,
2767   ARM_BUILTIN_WUNPCKEHUW,
2768   ARM_BUILTIN_WUNPCKELSB,
2769   ARM_BUILTIN_WUNPCKELSH,
2770   ARM_BUILTIN_WUNPCKELSW,
2771   ARM_BUILTIN_WUNPCKELUB,
2772   ARM_BUILTIN_WUNPCKELUH,
2773   ARM_BUILTIN_WUNPCKELUW,
2774
2775   ARM_BUILTIN_MAX
2776 };
2777 #endif /* ! GCC_ARM_H */