OSDN Git Service

* alpha.c (reg_not_elim_operand): New.
[pf3gnuchains/gcc-fork.git] / gcc / config / alpha / alpha.h
1 /* Definitions of target machine for GNU compiler, for DEC Alpha.
2    Copyright (C) 1992, 93, 94, 95, 96, 97, 1998 Free Software Foundation, Inc.
3    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
4
5 This file is part of GNU CC.
6
7 GNU CC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 2, or (at your option)
10 any later version.
11
12 GNU CC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GNU CC; see the file COPYING.  If not, write to
19 the Free Software Foundation, 59 Temple Place - Suite 330,
20 Boston, MA 02111-1307, USA.  */
21
22
23 /* Write out the correct language type definition for the header files.  
24    Unless we have assembler language, write out the symbols for C.  */
25 #define CPP_SPEC "\
26 %{!undef:\
27 %{.S:-D__LANGUAGE_ASSEMBLY__ -D__LANGUAGE_ASSEMBLY %{!ansi:-DLANGUAGE_ASSEMBLY }}\
28 %{.cc|.cxx|.C:-D__LANGUAGE_C_PLUS_PLUS__ -D__LANGUAGE_C_PLUS_PLUS -D__cplusplus }\
29 %{.m:-D__LANGUAGE_OBJECTIVE_C__ -D__LANGUAGE_OBJECTIVE_C }\
30 %{!.S:%{!.cc:%{!.cxx:%{!.C:%{!.m:-D__LANGUAGE_C__ -D__LANGUAGE_C %{!ansi:-DLANGUAGE_C }}}}}}\
31 %{mieee:-D_IEEE_FP }\
32 %{mieee-with-inexact:-D_IEEE_FP -D_IEEE_FP_INEXACT }}\
33 %(cpp_cpu) %(cpp_subtarget)"
34
35 #ifndef CPP_SUBTARGET_SPEC
36 #define CPP_SUBTARGET_SPEC ""
37 #endif
38
39 /* Set the spec to use for signed char.  The default tests the above macro
40    but DEC's compiler can't handle the conditional in a "constant"
41    operand.  */
42
43 #define SIGNED_CHAR_SPEC "%{funsigned-char:-D__CHAR_UNSIGNED__}"
44
45 #define WORD_SWITCH_TAKES_ARG(STR)              \
46  (!strcmp (STR, "rpath") || !strcmp (STR, "include")    \
47   || !strcmp (STR, "imacros") || !strcmp (STR, "aux-info") \
48   || !strcmp (STR, "idirafter") || !strcmp (STR, "iprefix") \
49   || !strcmp (STR, "iwithprefix") || !strcmp (STR, "iwithprefixbefore") \
50   || !strcmp (STR, "isystem"))
51
52 /* Print subsidiary information on the compiler version in use.  */
53 #define TARGET_VERSION
54
55 /* Run-time compilation parameters selecting different hardware subsets.  */
56
57 /* Which processor to schedule for. The cpu attribute defines a list that
58    mirrors this list, so changes to alpha.md must be made at the same time.  */
59
60 enum processor_type
61  {PROCESSOR_EV4,                        /* 2106[46]{a,} */
62   PROCESSOR_EV5,                        /* 21164{a,pc,} */
63   PROCESSOR_EV6};                       /* 21264 */
64
65 extern enum processor_type alpha_cpu;
66
67 enum alpha_trap_precision
68 {
69   ALPHA_TP_PROG,        /* No precision (default).  */
70   ALPHA_TP_FUNC,        /* Trap contained within originating function.  */
71   ALPHA_TP_INSN         /* Instruction accuracy and code is resumption safe. */
72 };
73
74 enum alpha_fp_rounding_mode
75 {
76   ALPHA_FPRM_NORM,      /* Normal rounding mode.  */
77   ALPHA_FPRM_MINF,      /* Round towards minus-infinity.  */
78   ALPHA_FPRM_CHOP,      /* Chopped rounding mode (towards 0). */
79   ALPHA_FPRM_DYN        /* Dynamic rounding mode.  */
80 };
81
82 enum alpha_fp_trap_mode
83 {
84   ALPHA_FPTM_N,         /* Normal trap mode. */
85   ALPHA_FPTM_U,         /* Underflow traps enabled.  */
86   ALPHA_FPTM_SU,        /* Software completion, w/underflow traps */
87   ALPHA_FPTM_SUI        /* Software completion, w/underflow & inexact traps */
88 };
89
90 extern int target_flags;
91
92 extern enum alpha_trap_precision alpha_tp;
93 extern enum alpha_fp_rounding_mode alpha_fprm;
94 extern enum alpha_fp_trap_mode alpha_fptm;
95
96 /* This means that floating-point support exists in the target implementation
97    of the Alpha architecture.  This is usually the default.  */
98
99 #define MASK_FP         1
100 #define TARGET_FP       (target_flags & MASK_FP)
101
102 /* This means that floating-point registers are allowed to be used.  Note
103    that Alpha implementations without FP operations are required to
104    provide the FP registers.  */
105
106 #define MASK_FPREGS     2
107 #define TARGET_FPREGS   (target_flags & MASK_FPREGS)
108
109 /* This means that gas is used to process the assembler file.  */
110
111 #define MASK_GAS 4
112 #define TARGET_GAS      (target_flags & MASK_GAS)
113
114 /* This means that we should mark procedures as IEEE conformant. */
115
116 #define MASK_IEEE_CONFORMANT 8
117 #define TARGET_IEEE_CONFORMANT  (target_flags & MASK_IEEE_CONFORMANT)
118
119 /* This means we should be IEEE-compliant except for inexact.  */
120
121 #define MASK_IEEE       16
122 #define TARGET_IEEE     (target_flags & MASK_IEEE)
123
124 /* This means we should be fully IEEE-compliant.  */
125
126 #define MASK_IEEE_WITH_INEXACT 32
127 #define TARGET_IEEE_WITH_INEXACT (target_flags & MASK_IEEE_WITH_INEXACT)
128
129 /* This means we must construct all constants rather than emitting
130    them as literal data.  */
131
132 #define MASK_BUILD_CONSTANTS 128
133 #define TARGET_BUILD_CONSTANTS (target_flags & MASK_BUILD_CONSTANTS)
134
135 /* This means we handle floating points in VAX F- (float)
136    or G- (double) Format.  */
137
138 #define MASK_FLOAT_VAX 512
139 #define TARGET_FLOAT_VAX (target_flags & MASK_FLOAT_VAX)
140
141 /* This means that the processor has byte and half word loads and stores
142    (the BWX extension).  */
143
144 #define MASK_BWX 1024
145 #define TARGET_BWX      (target_flags & MASK_BWX)
146
147 /* This means that the processor has the CIX extension.  */
148 #define MASK_CIX 2048
149 #define TARGET_CIX      (target_flags & MASK_CIX)
150
151 /* This means that the processor has the MAX extension.  */
152 #define MASK_MAX 4096
153 #define TARGET_MAX      (target_flags & MASK_MAX)
154
155 /* This means that the processor is an EV5, EV56, or PCA56.  This is defined
156    only in TARGET_CPU_DEFAULT.  */
157 #define MASK_CPU_EV5 8192
158
159 /* Likewise for EV6.  */
160 #define MASK_CPU_EV6 16384
161
162 /* This means we support the .arch directive in the assembler.  Only
163    defined in TARGET_CPU_DEFAULT.  */
164 #define MASK_SUPPORT_ARCH 32768
165 #define TARGET_SUPPORT_ARCH     (target_flags & MASK_SUPPORT_ARCH)
166
167 /* These are for target os support and cannot be changed at runtime.  */
168 #ifndef TARGET_WINDOWS_NT
169 #define TARGET_WINDOWS_NT 0
170 #endif
171 #ifndef TARGET_OPEN_VMS
172 #define TARGET_OPEN_VMS 0
173 #endif
174
175 #ifndef TARGET_AS_CAN_SUBTRACT_LABELS
176 #define TARGET_AS_CAN_SUBTRACT_LABELS TARGET_GAS
177 #endif
178 #ifndef TARGET_CAN_FAULT_IN_PROLOGUE
179 #define TARGET_CAN_FAULT_IN_PROLOGUE 0
180 #endif
181
182 /* Macro to define tables used to set the flags.
183    This is a list in braces of pairs in braces,
184    each pair being { "NAME", VALUE }
185    where VALUE is the bits to set or minus the bits to clear.
186    An empty string NAME is used to identify the default VALUE.  */
187
188 #define TARGET_SWITCHES                         \
189   { {"no-soft-float", MASK_FP},                 \
190     {"soft-float", - MASK_FP},                  \
191     {"fp-regs", MASK_FPREGS},                   \
192     {"no-fp-regs", - (MASK_FP|MASK_FPREGS)},    \
193     {"alpha-as", -MASK_GAS},                    \
194     {"gas", MASK_GAS},                          \
195     {"ieee-conformant", MASK_IEEE_CONFORMANT},  \
196     {"ieee", MASK_IEEE|MASK_IEEE_CONFORMANT},   \
197     {"ieee-with-inexact", MASK_IEEE_WITH_INEXACT|MASK_IEEE_CONFORMANT}, \
198     {"build-constants", MASK_BUILD_CONSTANTS},  \
199     {"float-vax", MASK_FLOAT_VAX},              \
200     {"float-ieee", -MASK_FLOAT_VAX},            \
201     {"bwx", MASK_BWX},                          \
202     {"no-bwx", -MASK_BWX},                      \
203     {"cix", MASK_CIX},                          \
204     {"no-cix", -MASK_CIX},                      \
205     {"max", MASK_MAX},                          \
206     {"no-max", -MASK_MAX},                      \
207     {"", TARGET_DEFAULT | TARGET_CPU_DEFAULT} }
208
209 #define TARGET_DEFAULT MASK_FP|MASK_FPREGS
210
211 #ifndef TARGET_CPU_DEFAULT
212 #define TARGET_CPU_DEFAULT 0
213 #endif
214
215 /* This macro is similar to `TARGET_SWITCHES' but defines names of
216    command options that have values.  Its definition is an initializer
217    with a subgrouping for each command option.
218
219    Each subgrouping contains a string constant, that defines the fixed
220    part of the option name, and the address of a variable.  The
221    variable, type `char *', is set to the variable part of the given
222    option if the fixed part matches.  The actual option name is made
223    by appending `-m' to the specified name.
224
225    Here is an example which defines `-mshort-data-NUMBER'.  If the
226    given option is `-mshort-data-512', the variable `m88k_short_data'
227    will be set to the string `"512"'.
228
229         extern char *m88k_short_data;
230         #define TARGET_OPTIONS { { "short-data-", &m88k_short_data } }  */
231
232 extern char *alpha_cpu_string;  /* For -mcpu= */
233 extern char *alpha_fprm_string; /* For -mfp-rounding-mode=[n|m|c|d] */
234 extern char *alpha_fptm_string; /* For -mfp-trap-mode=[n|u|su|sui]  */
235 extern char *alpha_tp_string;   /* For -mtrap-precision=[p|f|i] */
236 extern char *alpha_mlat_string; /* For -mmemory-latency= */
237
238 #define TARGET_OPTIONS                          \
239 {                                               \
240   {"cpu=",              &alpha_cpu_string},     \
241   {"fp-rounding-mode=", &alpha_fprm_string},    \
242   {"fp-trap-mode=",     &alpha_fptm_string},    \
243   {"trap-precision=",   &alpha_tp_string},      \
244   {"memory-latency=",   &alpha_mlat_string},    \
245 }
246
247 /* Attempt to describe CPU characteristics to the preprocessor.  */
248
249 /* Corresponding to amask... */
250 #define CPP_AM_BWX_SPEC "-D__alpha_bwx__ -Acpu(bwx)"
251 #define CPP_AM_MAX_SPEC "-D__alpha_max__ -Acpu(max)"
252 #define CPP_AM_CIX_SPEC "-D__alpha_cix__ -Acpu(cix)"
253
254 /* Corresponding to implver... */
255 #define CPP_IM_EV4_SPEC "-D__alpha_ev4__ -Acpu(ev4)"
256 #define CPP_IM_EV5_SPEC "-D__alpha_ev5__ -Acpu(ev5)"
257 #define CPP_IM_EV6_SPEC "-D__alpha_ev6__ -Acpu(ev6)"
258
259 /* Common combinations.  */
260 #define CPP_CPU_EV4_SPEC        "%(cpp_im_ev4)"
261 #define CPP_CPU_EV5_SPEC        "%(cpp_im_ev5)"
262 #define CPP_CPU_EV56_SPEC       "%(cpp_im_ev5) %(cpp_am_bwx)"
263 #define CPP_CPU_PCA56_SPEC      "%(cpp_im_ev5) %(cpp_am_bwx) %(cpp_am_max)"
264 #define CPP_CPU_EV6_SPEC        "%(cpp_im_ev6) %(cpp_am_bwx) %(cpp_am_max) %(cpp_am_cix)"
265
266 #ifndef CPP_CPU_DEFAULT_SPEC
267 # if TARGET_CPU_DEFAULT & MASK_CPU_EV6
268 #  define CPP_CPU_DEFAULT_SPEC          CPP_CPU_EV6_SPEC
269 # else
270 #  if TARGET_CPU_DEFAULT & MASK_CPU_EV5
271 #   if TARGET_CPU_DEFAULT & MASK_MAX
272 #    define CPP_CPU_DEFAULT_SPEC        CPP_CPU_PCA56_SPEC
273 #   else
274 #    if TARGET_CPU_DEFAULT & MASK_BWX
275 #     define CPP_CPU_DEFAULT_SPEC       CPP_CPU_EV56_SPEC
276 #    else
277 #     define CPP_CPU_DEFAULT_SPEC       CPP_CPU_EV5_SPEC
278 #    endif
279 #   endif
280 #  else
281 #   define CPP_CPU_DEFAULT_SPEC         CPP_CPU_EV4_SPEC
282 #  endif
283 # endif
284 #endif /* CPP_CPU_DEFAULT_SPEC */
285
286 #ifndef CPP_CPU_SPEC
287 #define CPP_CPU_SPEC "\
288 %{!undef:-Acpu(alpha) -Amachine(alpha) -D__alpha -D__alpha__ \
289 %{mcpu=ev4|mcpu=21064:%(cpp_cpu_ev4) }\
290 %{mcpu=ev5|mcpu=21164:%(cpp_cpu_ev5) }\
291 %{mcpu=ev56|mcpu=21164a:%(cpp_cpu_ev56) }\
292 %{mcpu=pca56|mcpu=21164pc|mcpu=21164PC:%(cpp_cpu_pca56) }\
293 %{mcpu=ev6|mcpu=21264:%(cpp_cpu_ev6) }\
294 %{!mcpu*:%(cpp_cpu_default) }}"
295 #endif
296
297 /* This macro defines names of additional specifications to put in the
298    specs that can be used in various specifications like CC1_SPEC.  Its
299    definition is an initializer with a subgrouping for each command option.
300
301    Each subgrouping contains a string constant, that defines the
302    specification name, and a string constant that used by the GNU CC driver
303    program.
304
305    Do not define this macro if it does not need to do anything.  */
306
307 #ifndef SUBTARGET_EXTRA_SPECS
308 #define SUBTARGET_EXTRA_SPECS
309 #endif
310
311 #define EXTRA_SPECS                             \
312   { "cpp_am_bwx", CPP_AM_BWX_SPEC },            \
313   { "cpp_am_max", CPP_AM_MAX_SPEC },            \
314   { "cpp_am_cix", CPP_AM_CIX_SPEC },            \
315   { "cpp_im_ev4", CPP_IM_EV4_SPEC },            \
316   { "cpp_im_ev5", CPP_IM_EV5_SPEC },            \
317   { "cpp_im_ev6", CPP_IM_EV6_SPEC },            \
318   { "cpp_cpu_ev4", CPP_CPU_EV4_SPEC },          \
319   { "cpp_cpu_ev5", CPP_CPU_EV5_SPEC },          \
320   { "cpp_cpu_ev56", CPP_CPU_EV56_SPEC },        \
321   { "cpp_cpu_pca56", CPP_CPU_PCA56_SPEC },      \
322   { "cpp_cpu_ev6", CPP_CPU_EV6_SPEC },          \
323   { "cpp_cpu_default", CPP_CPU_DEFAULT_SPEC },  \
324   { "cpp_cpu", CPP_CPU_SPEC },                  \
325   { "cpp_subtarget", CPP_SUBTARGET_SPEC },      \
326   SUBTARGET_EXTRA_SPECS
327
328
329 /* Sometimes certain combinations of command options do not make sense
330    on a particular target machine.  You can define a macro
331    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
332    defined, is executed once just after all the command options have
333    been parsed.
334
335    On the Alpha, it is used to translate target-option strings into
336    numeric values.  */
337
338 extern void override_options ();
339 #define OVERRIDE_OPTIONS override_options ()
340
341
342 /* Define this macro to change register usage conditional on target flags.
343
344    On the Alpha, we use this to disable the floating-point registers when
345    they don't exist.  */
346
347 #define CONDITIONAL_REGISTER_USAGE      \
348   if (! TARGET_FPREGS)                  \
349     for (i = 32; i < 63; i++)           \
350       fixed_regs[i] = call_used_regs[i] = 1;
351
352 /* Show we can debug even without a frame pointer.  */
353 #define CAN_DEBUG_WITHOUT_FP
354 \f
355 /* target machine storage layout */
356
357 /* Define to enable software floating point emulation. */
358 #define REAL_ARITHMETIC
359
360 /* The following #defines are used when compiling the routines in
361    libgcc1.c.  Since the Alpha calling conventions require single
362    precision floats to be passed in the floating-point registers
363    (rather than in the general registers) we have to build the
364    libgcc1.c routines in such a way that they know the actual types
365    of their formal arguments and the actual types of their return
366    values.  Otherwise, gcc will generate calls to the libgcc1.c
367    routines, passing arguments in the floating-point registers,
368    but the libgcc1.c routines will expect their arguments on the
369    stack (where the Alpha calling conventions require structs &
370    unions to be passed).  */
371
372 #define FLOAT_VALUE_TYPE        double
373 #define INTIFY(FLOATVAL)        (FLOATVAL)
374 #define FLOATIFY(INTVAL)        (INTVAL)
375 #define FLOAT_ARG_TYPE          double
376
377 /* Define the size of `int'.  The default is the same as the word size.  */
378 #define INT_TYPE_SIZE 32
379
380 /* Define the size of `long long'.  The default is the twice the word size.  */
381 #define LONG_LONG_TYPE_SIZE 64
382
383 /* The two floating-point formats we support are S-floating, which is
384    4 bytes, and T-floating, which is 8 bytes.  `float' is S and `double'
385    and `long double' are T.  */
386
387 #define FLOAT_TYPE_SIZE 32
388 #define DOUBLE_TYPE_SIZE 64
389 #define LONG_DOUBLE_TYPE_SIZE 64
390
391 #define WCHAR_TYPE "unsigned int"
392 #define WCHAR_TYPE_SIZE 32
393
394 /* Define this macro if it is advisable to hold scalars in registers
395    in a wider mode than that declared by the program.  In such cases, 
396    the value is constrained to be within the bounds of the declared
397    type, but kept valid in the wider mode.  The signedness of the
398    extension may differ from that of the type.
399
400    For Alpha, we always store objects in a full register.  32-bit objects
401    are always sign-extended, but smaller objects retain their signedness.  */
402
403 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)  \
404   if (GET_MODE_CLASS (MODE) == MODE_INT         \
405       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
406     {                                           \
407       if ((MODE) == SImode)                     \
408         (UNSIGNEDP) = 0;                        \
409       (MODE) = DImode;                          \
410     }
411
412 /* Define this if function arguments should also be promoted using the above
413    procedure.  */
414
415 #define PROMOTE_FUNCTION_ARGS
416
417 /* Likewise, if the function return value is promoted.  */
418
419 #define PROMOTE_FUNCTION_RETURN
420
421 /* Define this if most significant bit is lowest numbered
422    in instructions that operate on numbered bit-fields.
423
424    There are no such instructions on the Alpha, but the documentation
425    is little endian.  */
426 #define BITS_BIG_ENDIAN 0
427
428 /* Define this if most significant byte of a word is the lowest numbered.
429    This is false on the Alpha.  */
430 #define BYTES_BIG_ENDIAN 0
431
432 /* Define this if most significant word of a multiword number is lowest
433    numbered.
434
435    For Alpha we can decide arbitrarily since there are no machine instructions
436    for them.  Might as well be consistent with bytes. */
437 #define WORDS_BIG_ENDIAN 0
438
439 /* number of bits in an addressable storage unit */
440 #define BITS_PER_UNIT 8
441
442 /* Width in bits of a "word", which is the contents of a machine register.
443    Note that this is not necessarily the width of data type `int';
444    if using 16-bit ints on a 68000, this would still be 32.
445    But on a machine with 16-bit registers, this would be 16.  */
446 #define BITS_PER_WORD 64
447
448 /* Width of a word, in units (bytes).  */
449 #define UNITS_PER_WORD 8
450
451 /* Width in bits of a pointer.
452    See also the macro `Pmode' defined below.  */
453 #define POINTER_SIZE 64
454
455 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
456 #define PARM_BOUNDARY 64
457
458 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
459 #define STACK_BOUNDARY 64
460
461 /* Allocation boundary (in *bits*) for the code of a function.  */
462 #define FUNCTION_BOUNDARY 256
463
464 /* Alignment of field after `int : 0' in a structure.  */
465 #define EMPTY_FIELD_BOUNDARY 64
466
467 /* Every structure's size must be a multiple of this.  */
468 #define STRUCTURE_SIZE_BOUNDARY 8
469
470 /* A bitfield declared as `int' forces `int' alignment for the struct.  */
471 #define PCC_BITFIELD_TYPE_MATTERS 1
472
473 /* Align loop starts for optimal branching.  
474
475    ??? Kludge this and the next macro for the moment by not doing anything if
476    we don't optimize and also if we are writing ECOFF symbols to work around
477    a bug in DEC's assembler. */
478
479 #define LOOP_ALIGN(LABEL) \
480   (optimize > 0 && write_symbols != SDB_DEBUG ? 4 : 0)
481
482 /* This is how to align an instruction for optimal branching.  On
483    Alpha we'll get better performance by aligning on an octaword
484    boundary.  */
485
486 #define LABEL_ALIGN_AFTER_BARRIER(FILE) \
487   (optimize > 0 && write_symbols != SDB_DEBUG ? 4 : 0)
488
489 /* No data type wants to be aligned rounder than this.  */
490 #define BIGGEST_ALIGNMENT 64
491
492 /* For atomic access to objects, must have at least 32-bit alignment
493    unless the machine has byte operations.  */
494 #define MINIMUM_ATOMIC_ALIGNMENT (TARGET_BWX ? 8 : 32)
495
496 /* Align all constants and variables to at least a word boundary so
497    we can pick up pieces of them faster.  */
498 /* ??? Only if block-move stuff knows about different source/destination
499    alignment.  */
500 #if 0
501 #define CONSTANT_ALIGNMENT(EXP, ALIGN) MAX ((ALIGN), BITS_PER_WORD)
502 #define DATA_ALIGNMENT(EXP, ALIGN) MAX ((ALIGN), BITS_PER_WORD)
503 #endif
504
505 /* Set this non-zero if move instructions will actually fail to work
506    when given unaligned data.
507
508    Since we get an error message when we do one, call them invalid.  */
509
510 #define STRICT_ALIGNMENT 1
511
512 /* Set this non-zero if unaligned move instructions are extremely slow.
513
514    On the Alpha, they trap.  */
515
516 #define SLOW_UNALIGNED_ACCESS 1
517 \f
518 /* Standard register usage.  */
519
520 /* Number of actual hardware registers.
521    The hardware registers are assigned numbers for the compiler
522    from 0 to just below FIRST_PSEUDO_REGISTER.
523    All registers that the compiler knows about must be given numbers,
524    even those that are not normally considered general registers.
525
526    We define all 32 integer registers, even though $31 is always zero,
527    and all 32 floating-point registers, even though $f31 is also
528    always zero.  We do not bother defining the FP status register and
529    there are no other registers. 
530
531    Since $31 is always zero, we will use register number 31 as the
532    argument pointer.  It will never appear in the generated code
533    because we will always be eliminating it in favor of the stack
534    pointer or hardware frame pointer.
535
536    Likewise, we use $f31 for the frame pointer, which will always
537    be eliminated in favor of the hardware frame pointer or the
538    stack pointer.  */
539
540 #define FIRST_PSEUDO_REGISTER 64
541
542 /* 1 for registers that have pervasive standard uses
543    and are not available for the register allocator.  */
544
545 #define FIXED_REGISTERS  \
546  {0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
547   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, \
548   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
549   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1 }
550
551 /* 1 for registers not available across function calls.
552    These must include the FIXED_REGISTERS and also any
553    registers that can be used without being saved.
554    The latter must include the registers where values are returned
555    and the register where structure-value addresses are passed.
556    Aside from that, you can include as many other registers as you like.  */
557 #define CALL_USED_REGISTERS  \
558  {1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, \
559   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 1, 1, 1, 1, 1, \
560   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, \
561   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1 }
562
563 /* List the order in which to allocate registers.  Each register must be
564    listed once, even those in FIXED_REGISTERS.
565
566    We allocate in the following order:
567    $f10-$f15            (nonsaved floating-point register)
568    $f22-$f30            (likewise)
569    $f21-$f16            (likewise, but input args)
570    $f0                  (nonsaved, but return value)
571    $f1                  (nonsaved, but immediate before saved)
572    $f2-$f9              (saved floating-point registers)
573    $1-$8                (nonsaved integer registers)
574    $22-$25              (likewise)
575    $28                  (likewise)
576    $0                   (likewise, but return value)
577    $21-$16              (likewise, but input args)
578    $27                  (procedure value in OSF, nonsaved in NT)
579    $9-$14               (saved integer registers)
580    $26                  (return PC)
581    $15                  (frame pointer)
582    $29                  (global pointer)
583    $30, $31, $f31       (stack pointer and always zero/ap & fp)  */
584
585 #define REG_ALLOC_ORDER         \
586   {42, 43, 44, 45, 46, 47,              \
587    54, 55, 56, 57, 58, 59, 60, 61, 62,  \
588    53, 52, 51, 50, 49, 48,              \
589    32, 33,                              \
590    34, 35, 36, 37, 38, 39, 40, 41,      \
591    1, 2, 3, 4, 5, 6, 7, 8,              \
592    22, 23, 24, 25,                      \
593    28,                                  \
594    0,                                   \
595    21, 20, 19, 18, 17, 16,              \
596    27,                                  \
597    9, 10, 11, 12, 13, 14,               \
598    26,                                  \
599    15,                                  \
600    29,                                  \
601    30, 31, 63 }
602
603 /* Return number of consecutive hard regs needed starting at reg REGNO
604    to hold something of mode MODE.
605    This is ordinarily the length in words of a value of mode MODE
606    but can be less for certain modes in special long registers.  */
607
608 #define HARD_REGNO_NREGS(REGNO, MODE)   \
609   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
610
611 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
612    On Alpha, the integer registers can hold any mode.  The floating-point
613    registers can hold 32-bit and 64-bit integers as well, but not 16-bit
614    or 8-bit values.  If we only allowed the larger integers into FP registers,
615    we'd have to say that QImode and SImode aren't tiable, which is a
616    pain.  So say all registers can hold everything and see how that works.  */
617
618 #define HARD_REGNO_MODE_OK(REGNO, MODE) 1
619
620 /* Value is 1 if it is a good idea to tie two pseudo registers
621    when one has mode MODE1 and one has mode MODE2.
622    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
623    for any hard reg, then this must be 0 for correct output.  */
624
625 #define MODES_TIEABLE_P(MODE1, MODE2) 1
626
627 /* Specify the registers used for certain standard purposes.
628    The values of these macros are register numbers.  */
629
630 /* Alpha pc isn't overloaded on a register that the compiler knows about.  */
631 /* #define PC_REGNUM  */
632
633 /* Register to use for pushing function arguments.  */
634 #define STACK_POINTER_REGNUM 30
635
636 /* Base register for access to local variables of the function.  */
637 #define HARD_FRAME_POINTER_REGNUM 15
638
639 /* Value should be nonzero if functions must have frame pointers.
640    Zero means the frame pointer need not be set up (and parms
641    may be accessed via the stack pointer) in functions that seem suitable.
642    This is computed in `reload', in reload1.c.  */
643 #define FRAME_POINTER_REQUIRED 0
644
645 /* Base register for access to arguments of the function.  */
646 #define ARG_POINTER_REGNUM 31
647
648 /* Base register for access to local variables of function.  */
649 #define FRAME_POINTER_REGNUM 63
650
651 /* Register in which static-chain is passed to a function. 
652
653    For the Alpha, this is based on an example; the calling sequence
654    doesn't seem to specify this.  */
655 #define STATIC_CHAIN_REGNUM 1
656
657 /* Register in which address to store a structure value
658    arrives in the function.  On the Alpha, the address is passed
659    as a hidden argument.  */
660 #define STRUCT_VALUE 0
661 \f
662 /* Define the classes of registers for register constraints in the
663    machine description.  Also define ranges of constants.
664
665    One of the classes must always be named ALL_REGS and include all hard regs.
666    If there is more than one class, another class must be named NO_REGS
667    and contain no registers.
668
669    The name GENERAL_REGS must be the name of a class (or an alias for
670    another name such as ALL_REGS).  This is the class of registers
671    that is allowed by "g" or "r" in a register constraint.
672    Also, registers outside this class are allocated only when
673    instructions express preferences for them.
674
675    The classes must be numbered in nondecreasing order; that is,
676    a larger-numbered class must never be contained completely
677    in a smaller-numbered class.
678
679    For any two classes, it is very desirable that there be another
680    class that represents their union.  */
681    
682 enum reg_class { NO_REGS, GENERAL_REGS, FLOAT_REGS, ALL_REGS,
683                  LIM_REG_CLASSES };
684
685 #define N_REG_CLASSES (int) LIM_REG_CLASSES
686
687 /* Give names of register classes as strings for dump file.   */
688
689 #define REG_CLASS_NAMES                         \
690  {"NO_REGS", "GENERAL_REGS", "FLOAT_REGS", "ALL_REGS" }
691
692 /* Define which registers fit in which classes.
693    This is an initializer for a vector of HARD_REG_SET
694    of length N_REG_CLASSES.  */
695
696 #define REG_CLASS_CONTENTS      \
697   { {0, 0}, {~0, 0x80000000}, {0, 0x7fffffff}, {~0, ~0} }
698
699 /* The same information, inverted:
700    Return the class number of the smallest class containing
701    reg number REGNO.  This could be a conditional expression
702    or could index an array.  */
703
704 #define REGNO_REG_CLASS(REGNO) \
705  ((REGNO) >= 32 && (REGNO) <= 62 ? FLOAT_REGS : GENERAL_REGS)
706
707 /* The class value for index registers, and the one for base regs.  */
708 #define INDEX_REG_CLASS NO_REGS
709 #define BASE_REG_CLASS GENERAL_REGS
710
711 /* Get reg_class from a letter such as appears in the machine description.  */
712
713 #define REG_CLASS_FROM_LETTER(C)        \
714  ((C) == 'f' ? FLOAT_REGS : NO_REGS)
715
716 /* Define this macro to change register usage conditional on target flags.  */
717 /* #define CONDITIONAL_REGISTER_USAGE  */
718
719 /* The letters I, J, K, L, M, N, O, and P in a register constraint string
720    can be used to stand for particular ranges of immediate operands.
721    This macro defines what the ranges are.
722    C is the letter, and VALUE is a constant value.
723    Return 1 if VALUE is in the range specified by C.
724
725    For Alpha:
726    `I' is used for the range of constants most insns can contain.
727    `J' is the constant zero.
728    `K' is used for the constant in an LDA insn.
729    `L' is used for the constant in a LDAH insn.
730    `M' is used for the constants that can be AND'ed with using a ZAP insn.
731    `N' is used for complemented 8-bit constants.
732    `O' is used for negated 8-bit constants.
733    `P' is used for the constants 1, 2 and 3.  */
734
735 #define CONST_OK_FOR_LETTER_P(VALUE, C)                         \
736   ((C) == 'I' ? (unsigned HOST_WIDE_INT) (VALUE) < 0x100        \
737    : (C) == 'J' ? (VALUE) == 0                                  \
738    : (C) == 'K' ? (unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000 \
739    : (C) == 'L' ? (((VALUE) & 0xffff) == 0                      \
740                   && (((VALUE)) >> 31 == -1 || (VALUE) >> 31 == 0)) \
741    : (C) == 'M' ? zap_mask (VALUE)                              \
742    : (C) == 'N' ? (unsigned HOST_WIDE_INT) (~ (VALUE)) < 0x100  \
743    : (C) == 'O' ? (unsigned HOST_WIDE_INT) (- (VALUE)) < 0x100  \
744    : (C) == 'P' ? (VALUE) == 1 || (VALUE) == 2 || (VALUE) == 3  \
745    : 0)
746
747 /* Similar, but for floating or large integer constants, and defining letters
748    G and H.   Here VALUE is the CONST_DOUBLE rtx itself.
749
750    For Alpha, `G' is the floating-point constant zero.  `H' is a CONST_DOUBLE
751    that is the operand of a ZAP insn.  */
752
753 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
754   ((C) == 'G' ? (GET_MODE_CLASS (GET_MODE (VALUE)) == MODE_FLOAT        \
755                  && (VALUE) == CONST0_RTX (GET_MODE (VALUE)))           \
756    : (C) == 'H' ? (GET_MODE (VALUE) == VOIDmode                         \
757                    && zap_mask (CONST_DOUBLE_LOW (VALUE))               \
758                    && zap_mask (CONST_DOUBLE_HIGH (VALUE)))             \
759    : 0)
760
761 /* Optional extra constraints for this machine.
762
763    For the Alpha, `Q' means that this is a memory operand but not a
764    reference to an unaligned location.
765
766    `R' is a SYMBOL_REF that has SYMBOL_REF_FLAG set or is the current
767    function.
768
769    'S' is a 6-bit constant (valid for a shift insn).  */
770
771 #define EXTRA_CONSTRAINT(OP, C)                         \
772   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) != AND  \
773    : (C) == 'R' ? current_file_function_operand (OP, Pmode)             \
774    : (C) == 'S' ? (GET_CODE (OP) == CONST_INT                           \
775                    && (unsigned HOST_WIDE_INT) INTVAL (OP) < 64)        \
776    : 0)
777
778 /* Given an rtx X being reloaded into a reg required to be
779    in class CLASS, return the class of reg to actually use.
780    In general this is just CLASS; but on some machines
781    in some cases it is preferable to use a more restrictive class.
782
783    On the Alpha, all constants except zero go into a floating-point
784    register via memory.  */
785
786 #define PREFERRED_RELOAD_CLASS(X, CLASS)                \
787   (CONSTANT_P (X) && (X) != const0_rtx && (X) != CONST0_RTX (GET_MODE (X)) \
788    ? ((CLASS) == FLOAT_REGS || (CLASS) == NO_REGS ? NO_REGS : GENERAL_REGS)\
789    : (CLASS))
790
791 /* Loading and storing HImode or QImode values to and from memory
792    usually requires a scratch register.  The exceptions are loading
793    QImode and HImode from an aligned address to a general register
794    unless byte instructions are permitted.
795    We also cannot load an unaligned address or a paradoxical SUBREG into an
796    FP register.   */
797
798 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS,MODE,IN)                     \
799 (((GET_CODE (IN) == MEM                                                 \
800    || (GET_CODE (IN) == REG && REGNO (IN) >= FIRST_PSEUDO_REGISTER)     \
801    || (GET_CODE (IN) == SUBREG                                          \
802        && (GET_CODE (SUBREG_REG (IN)) == MEM                            \
803            || (GET_CODE (SUBREG_REG (IN)) == REG                        \
804                && REGNO (SUBREG_REG (IN)) >= FIRST_PSEUDO_REGISTER))))  \
805   && (((CLASS) == FLOAT_REGS                                            \
806        && ((MODE) == SImode || (MODE) == HImode || (MODE) == QImode))   \
807       || (((MODE) == QImode || (MODE) == HImode)                        \
808           && ! TARGET_BWX && unaligned_memory_operand (IN, MODE)))) \
809  ? GENERAL_REGS                                                         \
810  : ((CLASS) == FLOAT_REGS && GET_CODE (IN) == MEM                       \
811     && GET_CODE (XEXP (IN, 0)) == AND) ? GENERAL_REGS                   \
812  : ((CLASS) == FLOAT_REGS && GET_CODE (IN) == SUBREG                    \
813     && (GET_MODE_SIZE (GET_MODE (IN))                                   \
814         > GET_MODE_SIZE (GET_MODE (SUBREG_REG (IN))))) ? GENERAL_REGS   \
815  : NO_REGS)
816
817 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS,MODE,OUT)                   \
818 (((GET_CODE (OUT) == MEM                                                \
819    || (GET_CODE (OUT) == REG && REGNO (OUT) >= FIRST_PSEUDO_REGISTER)   \
820    || (GET_CODE (OUT) == SUBREG                                         \
821        && (GET_CODE (SUBREG_REG (OUT)) == MEM                           \
822            || (GET_CODE (SUBREG_REG (OUT)) == REG                       \
823                && REGNO (SUBREG_REG (OUT)) >= FIRST_PSEUDO_REGISTER)))) \
824   && ((((MODE) == HImode || (MODE) == QImode)                           \
825        && (! TARGET_BWX || (CLASS) == FLOAT_REGS))                      \
826       || ((MODE) == SImode && (CLASS) == FLOAT_REGS)))                  \
827  ? GENERAL_REGS                                                         \
828  : ((CLASS) == FLOAT_REGS && GET_CODE (OUT) == MEM                      \
829     && GET_CODE (XEXP (OUT, 0)) == AND) ? GENERAL_REGS                  \
830  : ((CLASS) == FLOAT_REGS && GET_CODE (OUT) == SUBREG                   \
831     && (GET_MODE_SIZE (GET_MODE (OUT))                                  \
832         > GET_MODE_SIZE (GET_MODE (SUBREG_REG (OUT))))) ? GENERAL_REGS  \
833  : NO_REGS)
834
835 /* If we are copying between general and FP registers, we need a memory
836    location unless the CIX extension is available.  */
837
838 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE) \
839  (! TARGET_CIX && (CLASS1) != (CLASS2))
840
841 /* Specify the mode to be used for memory when a secondary memory
842    location is needed.  If MODE is floating-point, use it.  Otherwise,
843    widen to a word like the default.  This is needed because we always
844    store integers in FP registers in quadword format.  This whole
845    area is very tricky! */
846 #define SECONDARY_MEMORY_NEEDED_MODE(MODE)              \
847   (GET_MODE_CLASS (MODE) == MODE_FLOAT ? (MODE)         \
848    : GET_MODE_SIZE (MODE) >= 4 ? (MODE)                 \
849    : mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0))
850
851 /* Return the maximum number of consecutive registers
852    needed to represent mode MODE in a register of class CLASS.  */
853
854 #define CLASS_MAX_NREGS(CLASS, MODE)                            \
855  ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
856
857 /* If defined, gives a class of registers that cannot be used as the
858    operand of a SUBREG that changes the size of the object.  */
859
860 #define CLASS_CANNOT_CHANGE_SIZE        FLOAT_REGS
861
862 /* Define the cost of moving between registers of various classes.  Moving
863    between FLOAT_REGS and anything else except float regs is expensive. 
864    In fact, we make it quite expensive because we really don't want to
865    do these moves unless it is clearly worth it.  Optimizations may
866    reduce the impact of not being able to allocate a pseudo to a
867    hard register.  */
868
869 #define REGISTER_MOVE_COST(CLASS1, CLASS2)              \
870   (((CLASS1) == FLOAT_REGS) == ((CLASS2) == FLOAT_REGS) \
871    ? 2                                                  \
872    : TARGET_CIX ? 3 : 4+2*alpha_memory_latency)
873
874 /* A C expressions returning the cost of moving data of MODE from a register to
875    or from memory.
876
877    On the Alpha, bump this up a bit.  */
878
879 extern int alpha_memory_latency;
880 #define MEMORY_MOVE_COST(MODE,CLASS,IN)  (2*alpha_memory_latency)
881
882 /* Provide the cost of a branch.  Exact meaning under development.  */
883 #define BRANCH_COST 5
884
885 /* Adjust the cost of dependencies.  */
886
887 #define ADJUST_COST(INSN,LINK,DEP,COST) \
888   (COST) = alpha_adjust_cost (INSN, LINK, DEP, COST)
889 \f
890 /* Stack layout; function entry, exit and calling.  */
891
892 /* Define this if pushing a word on the stack
893    makes the stack pointer a smaller address.  */
894 #define STACK_GROWS_DOWNWARD
895
896 /* Define this if the nominal address of the stack frame
897    is at the high-address end of the local variables;
898    that is, each additional local variable allocated
899    goes at a more negative offset in the frame.  */
900 /* #define FRAME_GROWS_DOWNWARD */
901
902 /* Offset within stack frame to start allocating local variables at.
903    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
904    first local allocated.  Otherwise, it is the offset to the BEGINNING
905    of the first local allocated.  */
906
907 #define STARTING_FRAME_OFFSET 0
908
909 /* If we generate an insn to push BYTES bytes,
910    this says how many the stack pointer really advances by.
911    On Alpha, don't define this because there are no push insns.  */
912 /*  #define PUSH_ROUNDING(BYTES) */
913
914 /* Define this to be nonzero if stack checking is built into the ABI.  */
915 #define STACK_CHECK_BUILTIN 1
916
917 /* Define this if the maximum size of all the outgoing args is to be
918    accumulated and pushed during the prologue.  The amount can be
919    found in the variable current_function_outgoing_args_size.  */
920 #define ACCUMULATE_OUTGOING_ARGS
921
922 /* Offset of first parameter from the argument pointer register value.  */
923
924 #define FIRST_PARM_OFFSET(FNDECL) 0
925
926 /* Definitions for register eliminations.
927
928    We have two registers that can be eliminated on the Alpha.  First, the
929    frame pointer register can often be eliminated in favor of the stack
930    pointer register.  Secondly, the argument pointer register can always be
931    eliminated; it is replaced with either the stack or frame pointer. */
932
933 /* This is an array of structures.  Each structure initializes one pair
934    of eliminable registers.  The "from" register number is given first,
935    followed by "to".  Eliminations of the same "from" register are listed
936    in order of preference.  */
937
938 #define ELIMINABLE_REGS                              \
939 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},        \
940  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},   \
941  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},      \
942  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}
943
944 /* Given FROM and TO register numbers, say whether this elimination is allowed.
945    Frame pointer elimination is automatically handled.
946
947    All eliminations are valid since the cases where FP can't be
948    eliminated are already handled.  */
949
950 #define CAN_ELIMINATE(FROM, TO) 1
951
952 /* Round up to a multiple of 16 bytes.  */
953 #define ALPHA_ROUND(X) (((X) + 15) & ~ 15)
954
955 /* Define the offset between two registers, one to be eliminated, and the other
956    its replacement, at the start of a routine.  */
957 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
958 { if ((FROM) == FRAME_POINTER_REGNUM)                                   \
959     (OFFSET) = (ALPHA_ROUND (current_function_outgoing_args_size)       \
960                 + alpha_sa_size ());                                    \
961   else if ((FROM) == ARG_POINTER_REGNUM)                                \
962     (OFFSET) = (ALPHA_ROUND (current_function_outgoing_args_size)       \
963                 + alpha_sa_size ()                                      \
964                 + (ALPHA_ROUND (get_frame_size ()                       \
965                                + current_function_pretend_args_size)    \
966                    - current_function_pretend_args_size));              \
967 }
968
969 /* Define this if stack space is still allocated for a parameter passed
970    in a register.  */
971 /* #define REG_PARM_STACK_SPACE */
972
973 /* Value is the number of bytes of arguments automatically
974    popped when returning from a subroutine call.
975    FUNDECL is the declaration node of the function (as a tree),
976    FUNTYPE is the data type of the function (as a tree),
977    or for a library call it is an identifier node for the subroutine name.
978    SIZE is the number of bytes of arguments passed on the stack.  */
979
980 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
981
982 /* Define how to find the value returned by a function.
983    VALTYPE is the data type of the value (as a tree).
984    If the precise function being called is known, FUNC is its FUNCTION_DECL;
985    otherwise, FUNC is 0.
986
987    On Alpha the value is found in $0 for integer functions and
988    $f0 for floating-point functions.  */
989
990 #define FUNCTION_VALUE(VALTYPE, FUNC)   \
991   gen_rtx (REG,                                                 \
992            ((INTEGRAL_TYPE_P (VALTYPE)                          \
993              && TYPE_PRECISION (VALTYPE) < BITS_PER_WORD)       \
994             || POINTER_TYPE_P (VALTYPE))                        \
995            ? word_mode : TYPE_MODE (VALTYPE),                   \
996            ((TARGET_FPREGS                                      \
997              && (TREE_CODE (VALTYPE) == REAL_TYPE               \
998                  || TREE_CODE (VALTYPE) == COMPLEX_TYPE))       \
999             ? 32 : 0))
1000
1001 /* Define how to find the value returned by a library function
1002    assuming the value has mode MODE.  */
1003
1004 #define LIBCALL_VALUE(MODE)     \
1005    gen_rtx (REG, MODE,                                          \
1006             (TARGET_FPREGS                                      \
1007              && (GET_MODE_CLASS (MODE) == MODE_FLOAT            \
1008                  || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) \
1009              ? 32 : 0))
1010
1011 /* The definition of this macro implies that there are cases where
1012    a scalar value cannot be returned in registers.
1013
1014    For the Alpha, any structure or union type is returned in memory, as
1015    are integers whose size is larger than 64 bits.  */
1016
1017 #define RETURN_IN_MEMORY(TYPE) \
1018   (TYPE_MODE (TYPE) == BLKmode \
1019    || (TREE_CODE (TYPE) == INTEGER_TYPE && TYPE_PRECISION (TYPE) > 64))
1020
1021 /* 1 if N is a possible register number for a function value
1022    as seen by the caller.  */
1023
1024 #define FUNCTION_VALUE_REGNO_P(N)  \
1025   ((N) == 0 || (N) == 1 || (N) == 32 || (N) == 33)
1026
1027 /* 1 if N is a possible register number for function argument passing.
1028    On Alpha, these are $16-$21 and $f16-$f21.  */
1029
1030 #define FUNCTION_ARG_REGNO_P(N) \
1031   (((N) >= 16 && (N) <= 21) || ((N) >= 16 + 32 && (N) <= 21 + 32))
1032 \f
1033 /* Define a data type for recording info about an argument list
1034    during the scan of that argument list.  This data type should
1035    hold all necessary information about the function itself
1036    and about the args processed so far, enough to enable macros
1037    such as FUNCTION_ARG to determine where the next arg should go.
1038
1039    On Alpha, this is a single integer, which is a number of words
1040    of arguments scanned so far.
1041    Thus 6 or more means all following args should go on the stack.  */
1042
1043 #define CUMULATIVE_ARGS int
1044
1045 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1046    for a call to a function whose data type is FNTYPE.
1047    For a library call, FNTYPE is 0.  */
1048
1049 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT)  (CUM) = 0
1050
1051 /* Define intermediate macro to compute the size (in registers) of an argument
1052    for the Alpha.  */
1053
1054 #define ALPHA_ARG_SIZE(MODE, TYPE, NAMED)                               \
1055 ((MODE) != BLKmode                                                      \
1056  ? (GET_MODE_SIZE (MODE) + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD       \
1057  : (int_size_in_bytes (TYPE) + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD)
1058
1059 /* Update the data in CUM to advance over an argument
1060    of mode MODE and data type TYPE.
1061    (TYPE is null for libcalls where that information may not be available.)  */
1062
1063 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
1064   if (MUST_PASS_IN_STACK (MODE, TYPE))                                  \
1065     (CUM) = 6;                                                          \
1066   else                                                                  \
1067     (CUM) += ALPHA_ARG_SIZE (MODE, TYPE, NAMED)
1068
1069 /* Determine where to put an argument to a function.
1070    Value is zero to push the argument on the stack,
1071    or a hard register in which to store the argument.
1072
1073    MODE is the argument's machine mode.
1074    TYPE is the data type of the argument (as a tree).
1075     This is null for libcalls where that information may
1076     not be available.
1077    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1078     the preceding args and about the function being called.
1079    NAMED is nonzero if this argument is a named parameter
1080     (otherwise it is an extra parameter matching an ellipsis).
1081
1082    On Alpha the first 6 words of args are normally in registers
1083    and the rest are pushed.  */
1084
1085 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED)    \
1086 ((CUM) < 6 && ! MUST_PASS_IN_STACK (MODE, TYPE) \
1087  ? gen_rtx(REG, (MODE),                         \
1088            (CUM) + 16 + ((TARGET_FPREGS         \
1089                           && (GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT  \
1090                               || GET_MODE_CLASS (MODE) == MODE_FLOAT)) \
1091                          * 32))                 \
1092  : 0)
1093
1094 /* Specify the padding direction of arguments.
1095
1096    On the Alpha, we must pad upwards in order to be able to pass args in
1097    registers.  */
1098
1099 #define FUNCTION_ARG_PADDING(MODE, TYPE)        upward
1100
1101 /* For an arg passed partly in registers and partly in memory,
1102    this is the number of registers used.
1103    For args passed entirely in registers or entirely in memory, zero.  */
1104
1105 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED)      \
1106 ((CUM) < 6 && 6 < (CUM) + ALPHA_ARG_SIZE (MODE, TYPE, NAMED)    \
1107  ? 6 - (CUM) : 0)
1108
1109 /* Perform any needed actions needed for a function that is receiving a
1110    variable number of arguments. 
1111
1112    CUM is as above.
1113
1114    MODE and TYPE are the mode and type of the current parameter.
1115
1116    PRETEND_SIZE is a variable that should be set to the amount of stack
1117    that must be pushed by the prolog to pretend that our caller pushed
1118    it.
1119
1120    Normally, this macro will push all remaining incoming registers on the
1121    stack and set PRETEND_SIZE to the length of the registers pushed. 
1122
1123    On the Alpha, we allocate space for all 12 arg registers, but only
1124    push those that are remaining.
1125
1126    However, if NO registers need to be saved, don't allocate any space.
1127    This is not only because we won't need the space, but because AP includes
1128    the current_pretend_args_size and we don't want to mess up any
1129    ap-relative addresses already made.
1130
1131    If we are not to use the floating-point registers, save the integer
1132    registers where we would put the floating-point registers.  This is
1133    not the most efficient way to implement varargs with just one register
1134    class, but it isn't worth doing anything more efficient in this rare
1135    case.  */
1136    
1137
1138 #define SETUP_INCOMING_VARARGS(CUM,MODE,TYPE,PRETEND_SIZE,NO_RTL)       \
1139 { if ((CUM) < 6)                                                        \
1140     {                                                                   \
1141       if (! (NO_RTL))                                                   \
1142         {                                                               \
1143           move_block_from_reg                                           \
1144             (16 + CUM,                                                  \
1145              gen_rtx (MEM, BLKmode,                                     \
1146                       plus_constant (virtual_incoming_args_rtx,         \
1147                                      ((CUM) + 6)* UNITS_PER_WORD)),     \
1148              6 - (CUM), (6 - (CUM)) * UNITS_PER_WORD);                  \
1149           move_block_from_reg                                           \
1150             (16 + (TARGET_FPREGS ? 32 : 0) + CUM,                       \
1151              gen_rtx (MEM, BLKmode,                                     \
1152                       plus_constant (virtual_incoming_args_rtx,         \
1153                                      (CUM) * UNITS_PER_WORD)),          \
1154              6 - (CUM), (6 - (CUM)) * UNITS_PER_WORD);                  \
1155            emit_insn (gen_blockage ());                                 \
1156          }                                                              \
1157       PRETEND_SIZE = 12 * UNITS_PER_WORD;                               \
1158     }                                                                   \
1159 }
1160
1161 /* Try to output insns to set TARGET equal to the constant C if it can be
1162    done in less than N insns.  Do all computations in MODE.  Returns the place
1163    where the output has been placed if it can be done and the insns have been
1164    emitted.  If it would take more than N insns, zero is returned and no
1165    insns and emitted.  */
1166 extern struct rtx_def *alpha_emit_set_const ();
1167 extern struct rtx_def *alpha_emit_set_long_const ();
1168 extern struct rtx_def *alpha_emit_conditional_branch ();
1169 extern struct rtx_def *alpha_emit_conditional_move ();
1170
1171 /* Generate necessary RTL for __builtin_saveregs().
1172    ARGLIST is the argument list; see expr.c.  */
1173 extern struct rtx_def *alpha_builtin_saveregs ();
1174 #define EXPAND_BUILTIN_SAVEREGS(ARGLIST) alpha_builtin_saveregs (ARGLIST)
1175
1176 /* Define the information needed to generate branch and scc insns.  This is
1177    stored from the compare operation.  Note that we can't use "rtx" here
1178    since it hasn't been defined!  */
1179
1180 extern struct rtx_def *alpha_compare_op0, *alpha_compare_op1;
1181 extern int alpha_compare_fp_p;
1182
1183 /* Define the information needed to modify the epilogue for EH.  */
1184
1185 extern struct rtx_def *alpha_eh_epilogue_sp_ofs;
1186
1187 /* Make (or fake) .linkage entry for function call.
1188    IS_LOCAL is 0 if name is used in call, 1 if name is used in definition.  */
1189 extern void alpha_need_linkage ();
1190
1191 /* This macro defines the start of an assembly comment.  */
1192
1193 #define ASM_COMMENT_START " #"
1194
1195 /* This macro produces the initial definition of a function.  */
1196
1197 #define ASM_DECLARE_FUNCTION_NAME(FILE,NAME,DECL) \
1198   alpha_start_function(FILE,NAME,DECL);
1199 extern void alpha_start_function ();
1200
1201 /* This macro closes up a function definition for the assembler.  */
1202
1203 #define ASM_DECLARE_FUNCTION_SIZE(FILE,NAME,DECL) \
1204   alpha_end_function(FILE,NAME,DECL)
1205 extern void alpha_end_function ();
1206    
1207 /* This macro notes the end of the prologue.  */
1208
1209 #define FUNCTION_END_PROLOGUE(FILE)  output_end_prologue (FILE)
1210 extern void output_end_prologue ();
1211
1212 /* Output any profiling code before the prologue.  */
1213
1214 #define PROFILE_BEFORE_PROLOGUE 1
1215
1216 /* Output assembler code to FILE to increment profiler label # LABELNO
1217    for profiling a function entry.  Under OSF/1, profiling is enabled
1218    by simply passing -pg to the assembler and linker.  */
1219
1220 #define FUNCTION_PROFILER(FILE, LABELNO)
1221
1222 /* Output assembler code to FILE to initialize this source file's
1223    basic block profiling info, if that has not already been done.
1224    This assumes that __bb_init_func doesn't garble a1-a5. */
1225
1226 #define FUNCTION_BLOCK_PROFILER(FILE, LABELNO)                  \
1227     do {                                                        \
1228         ASM_OUTPUT_REG_PUSH (FILE, 16);                         \
1229         fputs ("\tlda $16,$PBX32\n", (FILE));                   \
1230         fputs ("\tldq $26,0($16)\n", (FILE));                   \
1231         fputs ("\tbne $26,1f\n", (FILE));                       \
1232         fputs ("\tlda $27,__bb_init_func\n", (FILE));           \
1233         fputs ("\tjsr $26,($27),__bb_init_func\n", (FILE));     \
1234         fputs ("\tldgp $29,0($26)\n", (FILE));                  \
1235         fputs ("1:\n", (FILE));                                 \
1236         ASM_OUTPUT_REG_POP (FILE, 16);                          \
1237     } while (0);
1238
1239 /* Output assembler code to FILE to increment the entry-count for
1240    the BLOCKNO'th basic block in this source file.  */
1241
1242 #define BLOCK_PROFILER(FILE, BLOCKNO)                           \
1243     do {                                                        \
1244         int blockn = (BLOCKNO);                                 \
1245         fputs ("\tsubq $30,16,$30\n", (FILE));                  \
1246         fputs ("\tstq $26,0($30)\n", (FILE));                   \
1247         fputs ("\tstq $27,8($30)\n", (FILE));                   \
1248         fputs ("\tlda $26,$PBX34\n", (FILE));                   \
1249         fprintf ((FILE), "\tldq $27,%d($26)\n", 8*blockn);      \
1250         fputs ("\taddq $27,1,$27\n", (FILE));                   \
1251         fprintf ((FILE), "\tstq $27,%d($26)\n", 8*blockn);      \
1252         fputs ("\tldq $26,0($30)\n", (FILE));                   \
1253         fputs ("\tldq $27,8($30)\n", (FILE));                   \
1254         fputs ("\taddq $30,16,$30\n", (FILE));                  \
1255     } while (0)
1256
1257
1258 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1259    the stack pointer does not matter.  The value is tested only in
1260    functions that have frame pointers.
1261    No definition is equivalent to always zero.  */
1262
1263 #define EXIT_IGNORE_STACK 1
1264 \f
1265 /* Output assembler code for a block containing the constant parts
1266    of a trampoline, leaving space for the variable parts.
1267
1268    The trampoline should set the static chain pointer to value placed
1269    into the trampoline and should branch to the specified routine.  
1270    Note that $27 has been set to the address of the trampoline, so we can
1271    use it for addressability of the two data items.  Trampolines are always
1272    aligned to FUNCTION_BOUNDARY, which is 64 bits.  */
1273
1274 #define TRAMPOLINE_TEMPLATE(FILE)               \
1275 do {                                            \
1276   fprintf (FILE, "\tldq $1,24($27)\n");         \
1277   fprintf (FILE, "\tldq $27,16($27)\n");        \
1278   fprintf (FILE, "\tjmp $31,($27),0\n");        \
1279   fprintf (FILE, "\tnop\n");                    \
1280   fprintf (FILE, "\t.quad 0,0\n");              \
1281 } while (0)
1282
1283 /* Section in which to place the trampoline.  On Alpha, instructions
1284    may only be placed in a text segment.  */
1285
1286 #define TRAMPOLINE_SECTION text_section
1287
1288 /* Length in units of the trampoline for entering a nested function.  */
1289
1290 #define TRAMPOLINE_SIZE    32
1291
1292 /* Emit RTL insns to initialize the variable parts of a trampoline.
1293    FNADDR is an RTX for the address of the function's pure code.
1294    CXT is an RTX for the static chain value for the function.  */
1295
1296 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1297   alpha_initialize_trampoline (TRAMP, FNADDR, CXT, 16, 24, 8)
1298 extern void alpha_initialize_trampoline ();
1299
1300 /* A C expression whose value is RTL representing the value of the return
1301    address for the frame COUNT steps up from the current frame.
1302    FRAMEADDR is the frame pointer of the COUNT frame, or the frame pointer of
1303    the COUNT-1 frame if RETURN_ADDR_IN_PREVIOUS_FRAME is defined.  */
1304
1305 #define RETURN_ADDR_RTX  alpha_return_addr
1306 extern struct rtx_def *alpha_return_addr ();
1307
1308 /* Before the prologue, RA lives in $26. */
1309 #define INCOMING_RETURN_ADDR_RTX  gen_rtx_REG (Pmode, 26)
1310
1311 /* Initialize data used by insn expanders.  This is called from insn_emit,
1312    once for every function before code is generated.  */
1313
1314 #define INIT_EXPANDERS  alpha_init_expanders ()
1315 extern void alpha_init_expanders ();
1316 \f
1317 /* Addressing modes, and classification of registers for them.  */
1318
1319 /* #define HAVE_POST_INCREMENT */
1320 /* #define HAVE_POST_DECREMENT */
1321
1322 /* #define HAVE_PRE_DECREMENT */
1323 /* #define HAVE_PRE_INCREMENT */
1324
1325 /* Macros to check register numbers against specific register classes.  */
1326
1327 /* These assume that REGNO is a hard or pseudo reg number.
1328    They give nonzero only if REGNO is a hard reg of the suitable class
1329    or a pseudo reg currently allocated to a suitable hard reg.
1330    Since they use reg_renumber, they are safe only once reg_renumber
1331    has been allocated, which happens in local-alloc.c.  */
1332
1333 #define REGNO_OK_FOR_INDEX_P(REGNO) 0
1334 #define REGNO_OK_FOR_BASE_P(REGNO) \
1335 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < 32  \
1336  || (REGNO) == 63 || reg_renumber[REGNO] == 63)
1337 \f
1338 /* Maximum number of registers that can appear in a valid memory address.  */
1339 #define MAX_REGS_PER_ADDRESS 1
1340
1341 /* Recognize any constant value that is a valid address.  For the Alpha,
1342    there are only constants none since we want to use LDA to load any
1343    symbolic addresses into registers.  */
1344
1345 #define CONSTANT_ADDRESS_P(X)   \
1346   (GET_CODE (X) == CONST_INT    \
1347    && (unsigned HOST_WIDE_INT) (INTVAL (X) + 0x8000) < 0x10000)
1348
1349 /* Include all constant integers and constant doubles, but not
1350    floating-point, except for floating-point zero.  */
1351
1352 #define LEGITIMATE_CONSTANT_P(X)                \
1353   (GET_MODE_CLASS (GET_MODE (X)) != MODE_FLOAT  \
1354    || (X) == CONST0_RTX (GET_MODE (X)))
1355
1356 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1357    and check its validity for a certain class.
1358    We have two alternate definitions for each of them.
1359    The usual definition accepts all pseudo regs; the other rejects
1360    them unless they have been allocated suitable hard regs.
1361    The symbol REG_OK_STRICT causes the latter definition to be used.
1362
1363    Most source files want to accept pseudo regs in the hope that
1364    they will get allocated to the class that the insn wants them to be in.
1365    Source files for reload pass need to be strict.
1366    After reload, it makes no difference, since pseudo regs have
1367    been eliminated by then.  */
1368
1369 #ifndef REG_OK_STRICT
1370
1371 /* Nonzero if X is a hard reg that can be used as an index
1372    or if it is a pseudo reg.  */
1373 #define REG_OK_FOR_INDEX_P(X) 0
1374 /* Nonzero if X is a hard reg that can be used as a base reg
1375    or if it is a pseudo reg.  */
1376 #define REG_OK_FOR_BASE_P(X)  \
1377   (REGNO (X) < 32 || REGNO (X) == 63 || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1378
1379 #else
1380
1381 /* Nonzero if X is a hard reg that can be used as an index.  */
1382 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1383 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1384 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1385
1386 #endif
1387 \f
1388 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1389    that is a valid memory address for an instruction.
1390    The MODE argument is the machine mode for the MEM expression
1391    that wants to use this address. 
1392
1393    For Alpha, we have either a constant address or the sum of a register
1394    and a constant address, or just a register.  For DImode, any of those
1395    forms can be surrounded with an AND that clear the low-order three bits;
1396    this is an "unaligned" access.
1397
1398    First define the basic valid address.  */
1399
1400 #define GO_IF_LEGITIMATE_SIMPLE_ADDRESS(MODE, X, ADDR) \
1401 { if (REG_P (X) && REG_OK_FOR_BASE_P (X))       \
1402     goto ADDR;                                  \
1403   if (CONSTANT_ADDRESS_P (X))                   \
1404     goto ADDR;                                  \
1405   if (GET_CODE (X) == PLUS                      \
1406       && REG_P (XEXP (X, 0))                    \
1407       && REG_OK_FOR_BASE_P (XEXP (X, 0))        \
1408       && CONSTANT_ADDRESS_P (XEXP (X, 1)))      \
1409     goto ADDR;                                  \
1410 }
1411
1412 /* Now accept the simple address, or, for DImode only, an AND of a simple
1413    address that turns off the low three bits.  */
1414
1415 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
1416 { GO_IF_LEGITIMATE_SIMPLE_ADDRESS (MODE, X, ADDR); \
1417   if ((MODE) == DImode                          \
1418       && GET_CODE (X) == AND                    \
1419       && GET_CODE (XEXP (X, 1)) == CONST_INT    \
1420       && INTVAL (XEXP (X, 1)) == -8)            \
1421     GO_IF_LEGITIMATE_SIMPLE_ADDRESS (MODE, XEXP (X, 0), ADDR); \
1422 }
1423
1424 /* Try machine-dependent ways of modifying an illegitimate address
1425    to be legitimate.  If we find one, return the new, valid address.
1426    This macro is used in only one place: `memory_address' in explow.c.
1427
1428    OLDX is the address as it was before break_out_memory_refs was called.
1429    In some cases it is useful to look at this to decide what needs to be done.
1430
1431    MODE and WIN are passed so that this macro can use
1432    GO_IF_LEGITIMATE_ADDRESS.
1433
1434    It is always safe for this macro to do nothing.  It exists to recognize
1435    opportunities to optimize the output. 
1436
1437    For the Alpha, there are three cases we handle:
1438
1439    (1) If the address is (plus reg const_int) and the CONST_INT is not a
1440        valid offset, compute the high part of the constant and add it to the
1441        register.  Then our address is (plus temp low-part-const).
1442    (2) If the address is (const (plus FOO const_int)), find the low-order
1443        part of the CONST_INT.  Then load FOO plus any high-order part of the
1444        CONST_INT into a register.  Our address is (plus reg low-part-const).
1445        This is done to reduce the number of GOT entries.
1446    (3) If we have a (plus reg const), emit the load as in (2), then add
1447        the two registers, and finally generate (plus reg low-part-const) as
1448        our address.  */
1449
1450 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1451 { if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == REG     \
1452       && GET_CODE (XEXP (X, 1)) == CONST_INT                    \
1453       && ! CONSTANT_ADDRESS_P (XEXP (X, 1)))                    \
1454     {                                                           \
1455       HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                 \
1456       HOST_WIDE_INT lowpart = (val & 0xffff) - 2 * (val & 0x8000); \
1457       HOST_WIDE_INT highpart = val - lowpart;                   \
1458       rtx high = GEN_INT (highpart);                            \
1459       rtx temp = expand_binop (Pmode, add_optab, XEXP (x, 0),   \
1460                                high, NULL_RTX, 1, OPTAB_LIB_WIDEN); \
1461                                                                 \
1462       (X) = plus_constant (temp, lowpart);                      \
1463       goto WIN;                                                 \
1464     }                                                           \
1465   else if (GET_CODE (X) == CONST                                \
1466            && GET_CODE (XEXP (X, 0)) == PLUS                    \
1467            && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT)    \
1468     {                                                           \
1469       HOST_WIDE_INT val = INTVAL (XEXP (XEXP (X, 0), 1));       \
1470       HOST_WIDE_INT lowpart = (val & 0xffff) - 2 * (val & 0x8000); \
1471       HOST_WIDE_INT highpart = val - lowpart;                   \
1472       rtx high = XEXP (XEXP (X, 0), 0);                         \
1473                                                                 \
1474       if (highpart)                                             \
1475         high = plus_constant (high, highpart);                  \
1476                                                                 \
1477       (X) = plus_constant (force_reg (Pmode, high), lowpart);   \
1478       goto WIN;                                                 \
1479     }                                                           \
1480   else if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == REG \
1481            && GET_CODE (XEXP (X, 1)) == CONST                   \
1482            && GET_CODE (XEXP (XEXP (X, 1), 0)) == PLUS          \
1483            && GET_CODE (XEXP (XEXP (XEXP (X, 1), 0), 1)) == CONST_INT) \
1484     {                                                           \
1485       HOST_WIDE_INT val = INTVAL (XEXP (XEXP (XEXP (X, 1), 0), 1)); \
1486       HOST_WIDE_INT lowpart = (val & 0xffff) - 2 * (val & 0x8000); \
1487       HOST_WIDE_INT highpart = val - lowpart;                   \
1488       rtx high = XEXP (XEXP (XEXP (X, 1), 0), 0);               \
1489                                                                 \
1490       if (highpart)                                             \
1491         high = plus_constant (high, highpart);                  \
1492                                                                 \
1493       high = expand_binop (Pmode, add_optab, XEXP (X, 0),       \
1494                            force_reg (Pmode, high),             \
1495                            high, 1, OPTAB_LIB_WIDEN);           \
1496       (X) = plus_constant (high, lowpart);                      \
1497       goto WIN;                                                 \
1498     }                                                           \
1499 }
1500
1501 /* Try a machine-dependent way of reloading an illegitimate address
1502    operand.  If we find one, push the reload and jump to WIN.  This
1503    macro is used in only one place: `find_reloads_address' in reload.c.
1504
1505    For the Alpha, we wish to handle large displacements off a base
1506    register by splitting the addend across an ldah and the mem insn.
1507    This cuts number of extra insns needed from 3 to 1.  */
1508    
1509 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
1510 do {                                                                    \
1511   if (GET_CODE (X) == PLUS                                              \
1512       && GET_CODE (XEXP (X, 0)) == REG                                  \
1513       && REGNO (XEXP (X, 0)) < FIRST_PSEUDO_REGISTER                    \
1514       && REG_MODE_OK_FOR_BASE_P (XEXP (X, 0), MODE)                     \
1515       && GET_CODE (XEXP (X, 1)) == CONST_INT)                           \
1516     {                                                                   \
1517       HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                         \
1518       HOST_WIDE_INT low = ((val & 0xffff) ^ 0x8000) - 0x8000;           \
1519       HOST_WIDE_INT high                                                \
1520         = (((val - low) & 0xffffffff) ^ 0x80000000) - 0x80000000;       \
1521                                                                         \
1522       /* Check for 32-bit overflow.  */                                 \
1523       if (high + low != val)                                            \
1524         break;                                                          \
1525                                                                         \
1526       /* Reload the high part into a base reg; leave the low part       \
1527          in the mem directly.  */                                       \
1528                                                                         \
1529       X = gen_rtx_PLUS (GET_MODE (X),                                   \
1530                         gen_rtx_PLUS (GET_MODE (X), XEXP (X, 0),        \
1531                                       GEN_INT (high)),                  \
1532                         GEN_INT (low));                                 \
1533                                                                         \
1534       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL_PTR,       \
1535                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
1536                    OPNUM, TYPE);                                        \
1537       goto WIN;                                                         \
1538     }                                                                   \
1539 } while (0)
1540
1541 /* Go to LABEL if ADDR (a legitimate address expression)
1542    has an effect that depends on the machine mode it is used for.
1543    On the Alpha this is true only for the unaligned modes.   We can
1544    simplify this test since we know that the address must be valid.  */
1545
1546 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)  \
1547 { if (GET_CODE (ADDR) == AND) goto LABEL; }
1548
1549 /* Compute the cost of an address.  For the Alpha, all valid addresses are
1550    the same cost.  */
1551
1552 #define ADDRESS_COST(X)  0
1553
1554 /* Machine-dependent reorg pass.   */
1555 #define MACHINE_DEPENDENT_REORG(X)      alpha_reorg(X)
1556 \f
1557 /* Specify the machine mode that this machine uses
1558    for the index in the tablejump instruction.  */
1559 #define CASE_VECTOR_MODE SImode
1560
1561 /* Define as C expression which evaluates to nonzero if the tablejump
1562    instruction expects the table to contain offsets from the address of the
1563    table.
1564
1565    Do not define this if the table should contain absolute addresses.
1566    On the Alpha, the table is really GP-relative, not relative to the PC
1567    of the table, but we pretend that it is PC-relative; this should be OK,
1568    but we should try to find some better way sometime.  */
1569 #define CASE_VECTOR_PC_RELATIVE 1
1570
1571 /* Specify the tree operation to be used to convert reals to integers.  */
1572 #define IMPLICIT_FIX_EXPR FIX_ROUND_EXPR
1573
1574 /* This is the kind of divide that is easiest to do in the general case.  */
1575 #define EASY_DIV_EXPR TRUNC_DIV_EXPR
1576
1577 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1578 #define DEFAULT_SIGNED_CHAR 1
1579
1580 /* This flag, if defined, says the same insns that convert to a signed fixnum
1581    also convert validly to an unsigned one.
1582
1583    We actually lie a bit here as overflow conditions are different.  But
1584    they aren't being checked anyway.  */
1585
1586 #define FIXUNS_TRUNC_LIKE_FIX_TRUNC
1587
1588 /* Max number of bytes we can move to or from memory
1589    in one reasonably fast instruction.  */
1590
1591 #define MOVE_MAX 8
1592
1593 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1594    move-instruction pairs, we will do a movstr or libcall instead.
1595
1596    Without byte/word accesses, we want no more than four instructions;
1597    with, several single byte accesses are better.   */
1598
1599 #define MOVE_RATIO  (TARGET_BWX ? 7 : 2)
1600
1601 /* Largest number of bytes of an object that can be placed in a register.
1602    On the Alpha we have plenty of registers, so use TImode.  */
1603 #define MAX_FIXED_MODE_SIZE     GET_MODE_BITSIZE (TImode)
1604
1605 /* Nonzero if access to memory by bytes is no faster than for words.
1606    Also non-zero if doing byte operations (specifically shifts) in registers
1607    is undesirable. 
1608
1609    On the Alpha, we want to not use the byte operation and instead use
1610    masking operations to access fields; these will save instructions.  */
1611
1612 #define SLOW_BYTE_ACCESS        1
1613
1614 /* Define if operations between registers always perform the operation
1615    on the full register even if a narrower mode is specified.  */
1616 #define WORD_REGISTER_OPERATIONS
1617
1618 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1619    will either zero-extend or sign-extend.  The value of this macro should
1620    be the code that says which one of the two operations is implicitly
1621    done, NIL if none.  */
1622 #define LOAD_EXTEND_OP(MODE) ((MODE) == SImode ? SIGN_EXTEND : ZERO_EXTEND)
1623
1624 /* Define if loading short immediate values into registers sign extends.  */
1625 #define SHORT_IMMEDIATES_SIGN_EXTEND
1626
1627 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1628    is done just by pretending it is already truncated.  */
1629 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1630
1631 /* We assume that the store-condition-codes instructions store 0 for false
1632    and some other value for true.  This is the value stored for true.  */
1633
1634 #define STORE_FLAG_VALUE 1
1635
1636 /* Define the value returned by a floating-point comparison instruction.  */
1637
1638 #define FLOAT_STORE_FLAG_VALUE (TARGET_FLOAT_VAX ? 0.5 : 2.0)
1639
1640 /* Canonicalize a comparison from one we don't have to one we do have.  */
1641
1642 #define CANONICALIZE_COMPARISON(CODE,OP0,OP1) \
1643   do {                                                                  \
1644     if (((CODE) == GE || (CODE) == GT || (CODE) == GEU || (CODE) == GTU) \
1645         && (GET_CODE (OP1) == REG || (OP1) == const0_rtx))              \
1646       {                                                                 \
1647         rtx tem = (OP0);                                                \
1648         (OP0) = (OP1);                                                  \
1649         (OP1) = tem;                                                    \
1650         (CODE) = swap_condition (CODE);                                 \
1651       }                                                                 \
1652     if (((CODE) == LT || (CODE) == LTU)                                 \
1653         && GET_CODE (OP1) == CONST_INT && INTVAL (OP1) == 256)          \
1654       {                                                                 \
1655         (CODE) = (CODE) == LT ? LE : LEU;                               \
1656         (OP1) = GEN_INT (255);                                          \
1657       }                                                                 \
1658   } while (0)
1659
1660 /* Specify the machine mode that pointers have.
1661    After generation of rtl, the compiler makes no further distinction
1662    between pointers and any other objects of this machine mode.  */
1663 #define Pmode DImode
1664
1665 /* Mode of a function address in a call instruction (for indexing purposes). */
1666
1667 #define FUNCTION_MODE Pmode
1668
1669 /* Define this if addresses of constant functions
1670    shouldn't be put through pseudo regs where they can be cse'd.
1671    Desirable on machines where ordinary constants are expensive
1672    but a CALL with constant address is cheap.
1673
1674    We define this on the Alpha so that gen_call and gen_call_value
1675    get to see the SYMBOL_REF (for the hint field of the jsr).  It will
1676    then copy it into a register, thus actually letting the address be
1677    cse'ed.  */
1678
1679 #define NO_FUNCTION_CSE
1680
1681 /* Define this to be nonzero if shift instructions ignore all but the low-order
1682    few bits. */
1683 #define SHIFT_COUNT_TRUNCATED 1
1684
1685 /* Use atexit for static constructors/destructors, instead of defining
1686    our own exit function.  */
1687 #define HAVE_ATEXIT
1688
1689 /* The EV4 is dual issue; EV5/EV6 are quad issue.  */
1690 #define ISSUE_RATE  (alpha_cpu == PROCESSOR_EV4 ? 2 : 4)
1691
1692 /* Describe the fact that MULTI instructions are multiple instructions
1693    and so to assume they don't pair with anything.  */
1694 #define MD_SCHED_VARIABLE_ISSUE(DUMP, SCHED_VERBOSE, INSN, CAN_ISSUE_MORE) \
1695   if (recog_memoized (INSN) < 0 || get_attr_type (INSN) == TYPE_MULTI)     \
1696      (CAN_ISSUE_MORE) = 0
1697
1698 /* Compute the cost of computing a constant rtl expression RTX
1699    whose rtx-code is CODE.  The body of this macro is a portion
1700    of a switch statement.  If the code is computed here,
1701    return it with a return statement.  Otherwise, break from the switch.
1702
1703    If this is an 8-bit constant, return zero since it can be used
1704    nearly anywhere with no cost.  If it is a valid operand for an
1705    ADD or AND, likewise return 0 if we know it will be used in that
1706    context.  Otherwise, return 2 since it might be used there later.
1707    All other constants take at least two insns.  */
1708
1709 #define CONST_COSTS(RTX,CODE,OUTER_CODE) \
1710   case CONST_INT:                                               \
1711     if (INTVAL (RTX) >= 0 && INTVAL (RTX) < 256)                \
1712       return 0;                                                 \
1713   case CONST_DOUBLE:                                            \
1714     if ((RTX) == CONST0_RTX (GET_MODE (RTX)))                   \
1715       return 0;                                                 \
1716     else if (((OUTER_CODE) == PLUS && add_operand (RTX, VOIDmode)) \
1717         || ((OUTER_CODE) == AND && and_operand (RTX, VOIDmode))) \
1718       return 0;                                                 \
1719     else if (add_operand (RTX, VOIDmode) || and_operand (RTX, VOIDmode)) \
1720       return 2;                                                 \
1721     else                                                        \
1722       return COSTS_N_INSNS (2);                                 \
1723   case CONST:                                                   \
1724   case SYMBOL_REF:                                              \
1725   case LABEL_REF:                                               \
1726   switch (alpha_cpu)                                            \
1727     {                                                           \
1728     case PROCESSOR_EV4:                                         \
1729       return COSTS_N_INSNS (3);                                 \
1730     case PROCESSOR_EV5:                                         \
1731     case PROCESSOR_EV6:                                         \
1732       return COSTS_N_INSNS (2);                                 \
1733     default: abort();                                           \
1734     }
1735     
1736 /* Provide the costs of a rtl expression.  This is in the body of a
1737    switch on CODE.  */
1738    
1739 #define RTX_COSTS(X,CODE,OUTER_CODE)                    \
1740   case PLUS:  case MINUS:                               \
1741     if (FLOAT_MODE_P (GET_MODE (X)))                    \
1742       switch (alpha_cpu)                                \
1743         {                                               \
1744         case PROCESSOR_EV4:                             \
1745           return COSTS_N_INSNS (6);                     \
1746         case PROCESSOR_EV5:                             \
1747         case PROCESSOR_EV6:                             \
1748           return COSTS_N_INSNS (4);                     \
1749         default: abort();                               \
1750         }                                               \
1751     else if (GET_CODE (XEXP (X, 0)) == MULT             \
1752              && const48_operand (XEXP (XEXP (X, 0), 1), VOIDmode)) \
1753       return (2 + rtx_cost (XEXP (XEXP (X, 0), 0), OUTER_CODE)  \
1754               + rtx_cost (XEXP (X, 1), OUTER_CODE));    \
1755     break;                                              \
1756   case MULT:                                            \
1757     switch (alpha_cpu)                                  \
1758       {                                                 \
1759       case PROCESSOR_EV4:                               \
1760         if (FLOAT_MODE_P (GET_MODE (X)))                \
1761           return COSTS_N_INSNS (6);                     \
1762         return COSTS_N_INSNS (23);                      \
1763       case PROCESSOR_EV5:                               \
1764         if (FLOAT_MODE_P (GET_MODE (X)))                \
1765           return COSTS_N_INSNS (4);                     \
1766         else if (GET_MODE (X) == DImode)                \
1767           return COSTS_N_INSNS (12);                    \
1768         else                                            \
1769           return COSTS_N_INSNS (8);                     \
1770       case PROCESSOR_EV6:                               \
1771         if (FLOAT_MODE_P (GET_MODE (X)))                \
1772           return COSTS_N_INSNS (4);                     \
1773         else                                            \
1774           return COSTS_N_INSNS (7);                     \
1775       default: abort();                                 \
1776       }                                                 \
1777   case ASHIFT:                                          \
1778     if (GET_CODE (XEXP (X, 1)) == CONST_INT             \
1779         && INTVAL (XEXP (X, 1)) <= 3)                   \
1780       break;                                            \
1781     /* ... fall through ... */                          \
1782   case ASHIFTRT:  case LSHIFTRT:                        \
1783     switch (alpha_cpu)                                  \
1784       {                                                 \
1785       case PROCESSOR_EV4:                               \
1786         return COSTS_N_INSNS (2);                       \
1787       case PROCESSOR_EV5:                               \
1788       case PROCESSOR_EV6:                               \
1789         return COSTS_N_INSNS (1);                       \
1790       default: abort();                                 \
1791       }                                                 \
1792   case IF_THEN_ELSE:                                    \
1793     switch (alpha_cpu)                                  \
1794       {                                                 \
1795       case PROCESSOR_EV4:                               \
1796       case PROCESSOR_EV6:                               \
1797         return COSTS_N_INSNS (2);                       \
1798       case PROCESSOR_EV5:                               \
1799         return COSTS_N_INSNS (1);                       \
1800       default: abort();                                 \
1801       }                                                 \
1802   case DIV:  case UDIV:  case MOD:  case UMOD:          \
1803     switch (alpha_cpu)                                  \
1804       {                                                 \
1805       case PROCESSOR_EV4:                               \
1806         if (GET_MODE (X) == SFmode)                     \
1807           return COSTS_N_INSNS (34);                    \
1808         else if (GET_MODE (X) == DFmode)                \
1809           return COSTS_N_INSNS (63);                    \
1810         else                                            \
1811           return COSTS_N_INSNS (70);                    \
1812       case PROCESSOR_EV5:                               \
1813         if (GET_MODE (X) == SFmode)                     \
1814           return COSTS_N_INSNS (15);                    \
1815         else if (GET_MODE (X) == DFmode)                \
1816           return COSTS_N_INSNS (22);                    \
1817         else                                            \
1818           return COSTS_N_INSNS (70);    /* ??? */       \
1819       case PROCESSOR_EV6:                               \
1820         if (GET_MODE (X) == SFmode)                     \
1821           return COSTS_N_INSNS (12);                    \
1822         else if (GET_MODE (X) == DFmode)                \
1823           return COSTS_N_INSNS (15);                    \
1824         else                                            \
1825           return COSTS_N_INSNS (70);    /* ??? */       \
1826       default: abort();                                 \
1827       }                                                 \
1828   case MEM:                                             \
1829     switch (alpha_cpu)                                  \
1830       {                                                 \
1831       case PROCESSOR_EV4:                               \
1832       case PROCESSOR_EV6:                               \
1833         return COSTS_N_INSNS (3);                       \
1834       case PROCESSOR_EV5:                               \
1835         return COSTS_N_INSNS (2);                       \
1836       default: abort();                                 \
1837       }                                                 \
1838   case NEG:  case ABS:                                  \
1839     if (! FLOAT_MODE_P (GET_MODE (X)))                  \
1840       break;                                            \
1841     /* ... fall through ... */                          \
1842   case FLOAT:  case UNSIGNED_FLOAT:  case FIX:  case UNSIGNED_FIX: \
1843   case FLOAT_EXTEND:  case FLOAT_TRUNCATE:              \
1844     switch (alpha_cpu)                                  \
1845       {                                                 \
1846       case PROCESSOR_EV4:                               \
1847         return COSTS_N_INSNS (6);                       \
1848       case PROCESSOR_EV5:                               \
1849       case PROCESSOR_EV6:                               \
1850         return COSTS_N_INSNS (4);                       \
1851       default: abort();                                 \
1852       }
1853 \f
1854 /* Control the assembler format that we output.  */
1855
1856 /* We don't emit these labels, so as to avoid getting linker errors about
1857    missing exception handling info.  If we emit a gcc_compiled. label into
1858    text, and the file has no code, then the DEC assembler gives us a zero
1859    sized text section with no associated exception handling info.  The
1860    DEC linker sees this text section, and gives a warning saying that
1861    the exception handling info is missing.  */
1862 #define ASM_IDENTIFY_GCC(x)
1863 #define ASM_IDENTIFY_LANGUAGE(x)
1864
1865 /* Output to assembler file text saying following lines
1866    may contain character constants, extra white space, comments, etc.  */
1867
1868 #define ASM_APP_ON ""
1869
1870 /* Output to assembler file text saying following lines
1871    no longer contain unusual constructs.  */
1872
1873 #define ASM_APP_OFF ""
1874
1875 #define TEXT_SECTION_ASM_OP ".text"
1876
1877 /* Output before read-only data.  */
1878
1879 #define READONLY_DATA_SECTION_ASM_OP ".rdata"
1880
1881 /* Output before writable data.  */
1882
1883 #define DATA_SECTION_ASM_OP ".data"
1884
1885 /* Define an extra section for read-only data, a routine to enter it, and
1886    indicate that it is for read-only data.
1887
1888    The first time we enter the readonly data section for a file, we write
1889    eight bytes of zero.  This works around a bug in DEC's assembler in
1890    some versions of OSF/1 V3.x.  */
1891
1892 #define EXTRA_SECTIONS  readonly_data
1893
1894 #define EXTRA_SECTION_FUNCTIONS                                 \
1895 void                                                            \
1896 literal_section ()                                              \
1897 {                                                               \
1898   if (in_section != readonly_data)                              \
1899     {                                                           \
1900       static int firsttime = 1;                                 \
1901                                                                 \
1902       fprintf (asm_out_file, "%s\n", READONLY_DATA_SECTION_ASM_OP); \
1903       if (firsttime)                                            \
1904         {                                                       \
1905           firsttime = 0;                                        \
1906           ASM_OUTPUT_DOUBLE_INT (asm_out_file, const0_rtx);     \
1907         }                                                       \
1908                                                                 \
1909       in_section = readonly_data;                               \
1910     }                                                           \
1911 }                                                               \
1912
1913 #define READONLY_DATA_SECTION   literal_section
1914
1915 /* If we are referencing a function that is static, make the SYMBOL_REF
1916    special.  We use this to see indicate we can branch to this function
1917    without setting PV or restoring GP.  */
1918
1919 #define ENCODE_SECTION_INFO(DECL)  \
1920   if (TREE_CODE (DECL) == FUNCTION_DECL && ! TREE_PUBLIC (DECL)) \
1921     SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 1;
1922
1923 /* How to refer to registers in assembler output.
1924    This sequence is indexed by compiler's hard-register-number (see above).  */
1925
1926 #define REGISTER_NAMES                                          \
1927 {"$0", "$1", "$2", "$3", "$4", "$5", "$6", "$7", "$8",          \
1928  "$9", "$10", "$11", "$12", "$13", "$14", "$15",                \
1929  "$16", "$17", "$18", "$19", "$20", "$21", "$22", "$23",        \
1930  "$24", "$25", "$26", "$27", "$28", "$29", "$30", "AP",         \
1931  "$f0", "$f1", "$f2", "$f3", "$f4", "$f5", "$f6", "$f7", "$f8", \
1932  "$f9", "$f10", "$f11", "$f12", "$f13", "$f14", "$f15",         \
1933  "$f16", "$f17", "$f18", "$f19", "$f20", "$f21", "$f22", "$f23",\
1934  "$f24", "$f25", "$f26", "$f27", "$f28", "$f29", "$f30", "FP"}
1935
1936 /* How to renumber registers for dbx and gdb.  */
1937
1938 #define DBX_REGISTER_NUMBER(REGNO) (REGNO)
1939
1940 /* This is how to output the definition of a user-level label named NAME,
1941    such as the label on a static function or variable NAME.  */
1942
1943 #define ASM_OUTPUT_LABEL(FILE,NAME)     \
1944   do { assemble_name (FILE, NAME); fputs (":\n", FILE); } while (0)
1945
1946 /* This is how to output a command to make the user-level label named NAME
1947    defined for reference from other files.  */
1948
1949 #define ASM_GLOBALIZE_LABEL(FILE,NAME)  \
1950   do { fputs ("\t.globl ", FILE); assemble_name (FILE, NAME); fputs ("\n", FILE);} while (0)
1951
1952 /* The prefix to add to user-visible assembler symbols. */
1953
1954 #define USER_LABEL_PREFIX ""
1955
1956 /* This is how to output an internal numbered label where
1957    PREFIX is the class of label and NUM is the number within the class.  */
1958
1959 #define ASM_OUTPUT_INTERNAL_LABEL(FILE,PREFIX,NUM)      \
1960   fprintf (FILE, "$%s%d:\n", PREFIX, NUM)
1961
1962 /* This is how to output a label for a jump table.  Arguments are the same as
1963    for ASM_OUTPUT_INTERNAL_LABEL, except the insn for the jump table is
1964    passed. */
1965
1966 #define ASM_OUTPUT_CASE_LABEL(FILE,PREFIX,NUM,TABLEINSN)        \
1967 { ASM_OUTPUT_ALIGN (FILE, 2); ASM_OUTPUT_INTERNAL_LABEL (FILE, PREFIX, NUM); }
1968
1969 /* This is how to store into the string LABEL
1970    the symbol_ref name of an internal numbered label where
1971    PREFIX is the class of label and NUM is the number within the class.
1972    This is suitable for output with `assemble_name'.  */
1973
1974 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1975   sprintf ((LABEL), "*$%s%ld", (PREFIX), (long)(NUM))
1976
1977 /* Check a floating-point value for validity for a particular machine mode.  */
1978
1979 #define CHECK_FLOAT_VALUE(MODE, D, OVERFLOW) \
1980   ((OVERFLOW) = check_float_value (MODE, &D, OVERFLOW))
1981
1982 /* This is how to output an assembler line defining a `double' constant.  */
1983
1984 #define ASM_OUTPUT_DOUBLE(FILE,VALUE)                                   \
1985   {                                                                     \
1986     if (REAL_VALUE_ISINF (VALUE)                                        \
1987         || REAL_VALUE_ISNAN (VALUE)                                     \
1988         || REAL_VALUE_MINUS_ZERO (VALUE))                               \
1989       {                                                                 \
1990         long t[2];                                                      \
1991         REAL_VALUE_TO_TARGET_DOUBLE ((VALUE), t);                       \
1992         fprintf (FILE, "\t.quad 0x%lx%08lx\n",                          \
1993                 t[1] & 0xffffffff, t[0] & 0xffffffff);                  \
1994       }                                                                 \
1995     else                                                                \
1996       {                                                                 \
1997         char str[30];                                                   \
1998         REAL_VALUE_TO_DECIMAL (VALUE, "%.20e", str);                    \
1999         fprintf (FILE, "\t.%c_floating %s\n", (TARGET_FLOAT_VAX)?'g':'t', str);                 \
2000       }                                                                 \
2001   }
2002
2003 /* This is how to output an assembler line defining a `float' constant.  */
2004
2005 #define ASM_OUTPUT_FLOAT(FILE,VALUE)                            \
2006   do {                                                          \
2007     long t;                                                     \
2008     REAL_VALUE_TO_TARGET_SINGLE ((VALUE), t);                   \
2009     fprintf (FILE, "\t.long 0x%lx\n", t & 0xffffffff);          \
2010 } while (0)
2011   
2012 /* This is how to output an assembler line defining an `int' constant.  */
2013
2014 #define ASM_OUTPUT_INT(FILE,VALUE)              \
2015 ( fprintf (FILE, "\t.long "),                   \
2016   output_addr_const (FILE, (VALUE)),            \
2017   fprintf (FILE, "\n"))
2018
2019 /* This is how to output an assembler line defining a `long' constant.  */
2020
2021 #define ASM_OUTPUT_DOUBLE_INT(FILE,VALUE)       \
2022 ( fprintf (FILE, "\t.quad "),                   \
2023   output_addr_const (FILE, (VALUE)),            \
2024   fprintf (FILE, "\n"))
2025
2026 /* Likewise for `char' and `short' constants.  */
2027
2028 #define ASM_OUTPUT_SHORT(FILE,VALUE)  \
2029   fprintf (FILE, "\t.word %d\n",                \
2030     (int)(GET_CODE (VALUE) == CONST_INT         \
2031      ? INTVAL (VALUE) & 0xffff : (abort (), 0)))
2032
2033 #define ASM_OUTPUT_CHAR(FILE,VALUE)             \
2034   fprintf (FILE, "\t.byte %d\n",                \
2035     (int)(GET_CODE (VALUE) == CONST_INT         \
2036      ? INTVAL (VALUE) & 0xff : (abort (), 0)))
2037
2038 /* We use the default ASCII-output routine, except that we don't write more
2039    than 50 characters since the assembler doesn't support very long lines.  */
2040
2041 #define ASM_OUTPUT_ASCII(MYFILE, MYSTRING, MYLENGTH) \
2042   do {                                                                        \
2043     FILE *_hide_asm_out_file = (MYFILE);                                      \
2044     unsigned char *_hide_p = (unsigned char *) (MYSTRING);                    \
2045     int _hide_thissize = (MYLENGTH);                                          \
2046     int _size_so_far = 0;                                                     \
2047     {                                                                         \
2048       FILE *asm_out_file = _hide_asm_out_file;                                \
2049       unsigned char *p = _hide_p;                                             \
2050       int thissize = _hide_thissize;                                          \
2051       int i;                                                                  \
2052       fprintf (asm_out_file, "\t.ascii \"");                                  \
2053                                                                               \
2054       for (i = 0; i < thissize; i++)                                          \
2055         {                                                                     \
2056           register int c = p[i];                                              \
2057                                                                               \
2058           if (_size_so_far ++ > 50 && i < thissize - 4)                       \
2059             _size_so_far = 0, fprintf (asm_out_file, "\"\n\t.ascii \"");      \
2060                                                                               \
2061           if (c == '\"' || c == '\\')                                         \
2062             putc ('\\', asm_out_file);                                        \
2063           if (c >= ' ' && c < 0177)                                           \
2064             putc (c, asm_out_file);                                           \
2065           else                                                                \
2066             {                                                                 \
2067               fprintf (asm_out_file, "\\%o", c);                              \
2068               /* After an octal-escape, if a digit follows,                   \
2069                  terminate one string constant and start another.             \
2070                  The Vax assembler fails to stop reading the escape           \
2071                  after three digits, so this is the only way we               \
2072                  can get it to parse the data properly.  */                   \
2073               if (i < thissize - 1                                            \
2074                   && p[i + 1] >= '0' && p[i + 1] <= '9')                      \
2075                 _size_so_far = 0, fprintf (asm_out_file, "\"\n\t.ascii \"");  \
2076           }                                                                   \
2077         }                                                                     \
2078       fprintf (asm_out_file, "\"\n");                                         \
2079     }                                                                         \
2080   }                                                                           \
2081   while (0)
2082
2083 /* This is how to output an insn to push a register on the stack.
2084    It need not be very fast code.  */
2085
2086 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)                                 \
2087  fprintf (FILE, "\tsubq $30,8,$30\n\tst%s $%s%d,0($30)\n",              \
2088           (REGNO) > 32 ? "t" : "q", (REGNO) > 32 ? "f" : "",            \
2089           (REGNO) & 31);
2090
2091 /* This is how to output an insn to pop a register from the stack.
2092    It need not be very fast code.  */
2093
2094 #define ASM_OUTPUT_REG_POP(FILE,REGNO)                                  \
2095   fprintf (FILE, "\tld%s $%s%d,0($30)\n\taddq $30,8,$30\n",             \
2096           (REGNO) > 32 ? "t" : "q", (REGNO) > 32 ? "f" : "",            \
2097           (REGNO) & 31);
2098
2099 /* This is how to output an assembler line for a numeric constant byte.  */
2100
2101 #define ASM_OUTPUT_BYTE(FILE,VALUE)  \
2102   fprintf (FILE, "\t.byte 0x%x\n", (int) ((VALUE) & 0xff))
2103
2104 /* This is how to output an element of a case-vector that is absolute.
2105    (Alpha does not use such vectors, but we must define this macro anyway.)  */
2106
2107 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE) abort ()
2108
2109 /* This is how to output an element of a case-vector that is relative.  */
2110
2111 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2112   fprintf (FILE, "\t.%s $L%d\n", TARGET_WINDOWS_NT ? "long" : "gprel32", \
2113            (VALUE))
2114
2115 /* This is how to output an assembler line
2116    that says to advance the location counter
2117    to a multiple of 2**LOG bytes.  */
2118
2119 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2120   if ((LOG) != 0)                       \
2121     fprintf (FILE, "\t.align %d\n", LOG);
2122
2123 /* This is how to advance the location counter by SIZE bytes.  */
2124
2125 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2126   fprintf (FILE, "\t.space %d\n", (SIZE))
2127
2128 /* This says how to output an assembler line
2129    to define a global common symbol.  */
2130
2131 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2132 ( fputs ("\t.comm ", (FILE)),                   \
2133   assemble_name ((FILE), (NAME)),               \
2134   fprintf ((FILE), ",%d\n", (SIZE)))
2135
2136 /* This says how to output an assembler line
2137    to define a local common symbol.  */
2138
2139 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE,ROUNDED)      \
2140 ( fputs ("\t.lcomm ", (FILE)),                          \
2141   assemble_name ((FILE), (NAME)),                       \
2142   fprintf ((FILE), ",%d\n", (SIZE)))
2143
2144 /* Store in OUTPUT a string (made with alloca) containing
2145    an assembler-name for a local static variable named NAME.
2146    LABELNO is an integer which is different for each call.  */
2147
2148 #define ASM_FORMAT_PRIVATE_NAME(OUTPUT, NAME, LABELNO)  \
2149 ( (OUTPUT) = (char *) alloca (strlen ((NAME)) + 10),    \
2150   sprintf ((OUTPUT), "%s.%d", (NAME), (LABELNO)))
2151
2152 /* Define the parentheses used to group arithmetic operations
2153    in assembler code.  */
2154
2155 #define ASM_OPEN_PAREN "("
2156 #define ASM_CLOSE_PAREN ")"
2157
2158 /* Output code to add DELTA to the first argument, and then jump to FUNCTION.
2159    Used for C++ multiple inheritance.  */
2160
2161 #define ASM_OUTPUT_MI_THUNK(FILE, THUNK_FNDECL, DELTA, FUNCTION)        \
2162 do {                                                                    \
2163   char *fn_name = XSTR (XEXP (DECL_RTL (FUNCTION), 0), 0);              \
2164   int reg;                                                              \
2165                                                                         \
2166   /* Mark end of prologue.  */                                          \
2167   output_end_prologue (FILE);                                           \
2168                                                                         \
2169   /* Rely on the assembler to macro expand a large delta.  */           \
2170   reg = aggregate_value_p (TREE_TYPE (TREE_TYPE (FUNCTION))) ? 17 : 16; \
2171   fprintf (FILE, "\tlda $%d,%ld($%d)\n", reg, (long)(DELTA), reg);      \
2172                                                                         \
2173   if (current_file_function_operand (XEXP (DECL_RTL (FUNCTION), 0)))    \
2174     {                                                                   \
2175       fprintf (FILE, "\tbr $31,$");                                     \
2176       assemble_name (FILE, fn_name);                                    \
2177       fprintf (FILE, "..ng\n");                                         \
2178     }                                                                   \
2179   else                                                                  \
2180     {                                                                   \
2181       fprintf (FILE, "\tjmp $31,");                                     \
2182       assemble_name (FILE, fn_name);                                    \
2183       fputc ('\n', FILE);                                               \
2184     }                                                                   \
2185 } while (0)
2186 \f
2187
2188 /* Define results of standard character escape sequences.  */
2189 #define TARGET_BELL 007
2190 #define TARGET_BS 010
2191 #define TARGET_TAB 011
2192 #define TARGET_NEWLINE 012
2193 #define TARGET_VT 013
2194 #define TARGET_FF 014
2195 #define TARGET_CR 015
2196
2197 /* Print operand X (an rtx) in assembler syntax to file FILE.
2198    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2199    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2200
2201 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2202
2203 /* Determine which codes are valid without a following integer.  These must
2204    not be alphabetic (the characters are chosen so that
2205    PRINT_OPERAND_PUNCT_VALID_P translates into a simple range change when
2206    using ASCII).
2207
2208    &    Generates fp-rounding mode suffix: nothing for normal, 'c' for
2209         chopped, 'm' for minus-infinity, and 'd' for dynamic rounding
2210         mode.  alpha_fprm controls which suffix is generated.
2211
2212    '    Generates trap-mode suffix for instructions that accept the
2213         su suffix only (cmpt et al).
2214
2215    `    Generates trap-mode suffix for instructions that accept the
2216         v and sv suffix.  The only instruction that needs this is cvtql.
2217
2218    (    Generates trap-mode suffix for instructions that accept the
2219         v, sv, and svi suffix.  The only instruction that needs this
2220         is cvttq.
2221
2222    )    Generates trap-mode suffix for instructions that accept the
2223         u, su, and sui suffix.  This is the bulk of the IEEE floating
2224         point instructions (addt et al).
2225
2226    +    Generates trap-mode suffix for instructions that accept the
2227         sui suffix (cvtqt and cvtqs).
2228
2229    ,    Generates single precision suffix for floating point
2230         instructions (s for IEEE, f for VAX)
2231
2232    -    Generates double precision suffix for floating point
2233         instructions (t for IEEE, g for VAX)
2234    */
2235
2236 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)                               \
2237   ((CODE) == '&' || (CODE) == '`' || (CODE) == '\'' || (CODE) == '('    \
2238    || (CODE) == ')' || (CODE) == '+' || (CODE) == ',' || (CODE) == '-')
2239 \f
2240 /* Print a memory address as an operand to reference that memory location.  */
2241
2242 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)               \
2243 { rtx addr = (ADDR);                                    \
2244   int basereg = 31;                                     \
2245   HOST_WIDE_INT offset = 0;                             \
2246                                                         \
2247   if (GET_CODE (addr) == AND)                           \
2248     addr = XEXP (addr, 0);                              \
2249                                                         \
2250   if (GET_CODE (addr) == REG)                           \
2251     basereg = REGNO (addr);                             \
2252   else if (GET_CODE (addr) == CONST_INT)                \
2253     offset = INTVAL (addr);                             \
2254   else if (GET_CODE (addr) == PLUS                      \
2255            && GET_CODE (XEXP (addr, 0)) == REG          \
2256            && GET_CODE (XEXP (addr, 1)) == CONST_INT)   \
2257     basereg = REGNO (XEXP (addr, 0)), offset = INTVAL (XEXP (addr, 1)); \
2258   else                                                  \
2259     abort ();                                           \
2260                                                         \
2261   fprintf (FILE, HOST_WIDE_INT_PRINT_DEC, offset);              \
2262   fprintf (FILE, "($%d)", basereg);             \
2263 }
2264 /* Define the codes that are matched by predicates in alpha.c.  */
2265
2266 #define PREDICATE_CODES                                                 \
2267   {"reg_or_0_operand", {SUBREG, REG, CONST_INT}},                       \
2268   {"reg_or_6bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},    \
2269   {"reg_or_8bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},    \
2270   {"cint8_operand", {CONST_INT, CONSTANT_P_RTX}},                       \
2271   {"reg_or_cint_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},    \
2272   {"add_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},            \
2273   {"sext_add_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},       \
2274   {"const48_operand", {CONST_INT}},                                     \
2275   {"and_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},            \
2276   {"or_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},             \
2277   {"mode_mask_operand", {CONST_INT}},                                   \
2278   {"mul8_operand", {CONST_INT}},                                        \
2279   {"mode_width_operand", {CONST_INT}},                                  \
2280   {"reg_or_fp0_operand", {SUBREG, REG, CONST_DOUBLE}},                  \
2281   {"alpha_comparison_operator", {EQ, LE, LT, LEU, LTU}},                \
2282   {"alpha_swapped_comparison_operator", {EQ, GE, GT, GEU, GTU}},        \
2283   {"signed_comparison_operator", {EQ, NE, LE, LT, GE, GT}},             \
2284   {"divmod_operator", {DIV, MOD, UDIV, UMOD}},                          \
2285   {"fp0_operand", {CONST_DOUBLE}},                                      \
2286   {"current_file_function_operand", {SYMBOL_REF}},                      \
2287   {"call_operand", {REG, SYMBOL_REF}},                                  \
2288   {"input_operand", {SUBREG, REG, MEM, CONST_INT, CONST_DOUBLE,         \
2289                      SYMBOL_REF, CONST, LABEL_REF, CONSTANT_P_RTX}},    \
2290   {"some_operand", {SUBREG, REG, MEM, CONST_INT, CONST_DOUBLE,          \
2291                     SYMBOL_REF, CONST, LABEL_REF, CONSTANT_P_RTX}},     \
2292   {"aligned_memory_operand", {MEM}},                                    \
2293   {"unaligned_memory_operand", {MEM}},                                  \
2294   {"reg_or_unaligned_mem_operand", {SUBREG, REG, MEM}},                 \
2295   {"any_memory_operand", {MEM}},                                        \
2296   {"hard_fp_register_operand", {SUBREG, REG}},                          \
2297   {"reg_not_elim_operand", {SUBREG, REG}},
2298 \f
2299 /* Tell collect that the object format is ECOFF.  */
2300 #define OBJECT_FORMAT_COFF
2301 #define EXTENDED_COFF
2302
2303 /* If we use NM, pass -g to it so it only lists globals.  */
2304 #define NM_FLAGS "-pg"
2305
2306 /* Definitions for debugging.  */
2307
2308 #define SDB_DEBUGGING_INFO              /* generate info for mips-tfile */
2309 #define DBX_DEBUGGING_INFO              /* generate embedded stabs */
2310 #define MIPS_DEBUGGING_INFO             /* MIPS specific debugging info */
2311
2312 #ifndef PREFERRED_DEBUGGING_TYPE        /* assume SDB_DEBUGGING_INFO */
2313 #define PREFERRED_DEBUGGING_TYPE  SDB_DEBUG
2314 #endif
2315
2316
2317 /* Correct the offset of automatic variables and arguments.  Note that
2318    the Alpha debug format wants all automatic variables and arguments
2319    to be in terms of two different offsets from the virtual frame pointer,
2320    which is the stack pointer before any adjustment in the function.
2321    The offset for the argument pointer is fixed for the native compiler,
2322    it is either zero (for the no arguments case) or large enough to hold
2323    all argument registers.
2324    The offset for the auto pointer is the fourth argument to the .frame
2325    directive (local_offset).
2326    To stay compatible with the native tools we use the same offsets
2327    from the virtual frame pointer and adjust the debugger arg/auto offsets
2328    accordingly. These debugger offsets are set up in output_prolog.  */
2329
2330 extern long alpha_arg_offset;
2331 extern long alpha_auto_offset;
2332 #define DEBUGGER_AUTO_OFFSET(X) \
2333   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) + alpha_auto_offset)
2334 #define DEBUGGER_ARG_OFFSET(OFFSET, X) (OFFSET + alpha_arg_offset)
2335
2336
2337 #define ASM_OUTPUT_SOURCE_LINE(STREAM, LINE)                            \
2338   alpha_output_lineno (STREAM, LINE)
2339 extern void alpha_output_lineno ();
2340
2341 #define ASM_OUTPUT_SOURCE_FILENAME(STREAM, NAME)                        \
2342   alpha_output_filename (STREAM, NAME)
2343 extern void alpha_output_filename ();
2344
2345 /* mips-tfile.c limits us to strings of one page.  We must underestimate this
2346    number, because the real length runs past this up to the next
2347    continuation point.  This is really a dbxout.c bug.  */
2348 #define DBX_CONTIN_LENGTH 3000
2349
2350 /* By default, turn on GDB extensions.  */
2351 #define DEFAULT_GDB_EXTENSIONS 1
2352
2353 /* Stabs-in-ECOFF can't handle dbxout_function_end().  */
2354 #define NO_DBX_FUNCTION_END 1
2355
2356 /* If we are smuggling stabs through the ALPHA ECOFF object
2357    format, put a comment in front of the .stab<x> operation so
2358    that the ALPHA assembler does not choke.  The mips-tfile program
2359    will correctly put the stab into the object file.  */
2360
2361 #define ASM_STABS_OP    ((TARGET_GAS) ? ".stabs" : " #.stabs")
2362 #define ASM_STABN_OP    ((TARGET_GAS) ? ".stabn" : " #.stabn")
2363 #define ASM_STABD_OP    ((TARGET_GAS) ? ".stabd" : " #.stabd")
2364
2365 /* Forward references to tags are allowed.  */
2366 #define SDB_ALLOW_FORWARD_REFERENCES
2367
2368 /* Unknown tags are also allowed.  */
2369 #define SDB_ALLOW_UNKNOWN_REFERENCES
2370
2371 #define PUT_SDB_DEF(a)                                  \
2372 do {                                                    \
2373   fprintf (asm_out_file, "\t%s.def\t",                  \
2374            (TARGET_GAS) ? "" : "#");                    \
2375   ASM_OUTPUT_LABELREF (asm_out_file, a);                \
2376   fputc (';', asm_out_file);                            \
2377 } while (0)
2378
2379 #define PUT_SDB_PLAIN_DEF(a)                            \
2380 do {                                                    \
2381   fprintf (asm_out_file, "\t%s.def\t.%s;",              \
2382            (TARGET_GAS) ? "" : "#", (a));               \
2383 } while (0)
2384
2385 #define PUT_SDB_TYPE(a)                                 \
2386 do {                                                    \
2387   fprintf (asm_out_file, "\t.type\t0x%x;", (a));        \
2388 } while (0)
2389
2390 /* For block start and end, we create labels, so that
2391    later we can figure out where the correct offset is.
2392    The normal .ent/.end serve well enough for functions,
2393    so those are just commented out.  */
2394
2395 extern int sdb_label_count;             /* block start/end next label # */
2396
2397 #define PUT_SDB_BLOCK_START(LINE)                       \
2398 do {                                                    \
2399   fprintf (asm_out_file,                                \
2400            "$Lb%d:\n\t%s.begin\t$Lb%d\t%d\n",           \
2401            sdb_label_count,                             \
2402            (TARGET_GAS) ? "" : "#",                     \
2403            sdb_label_count,                             \
2404            (LINE));                                     \
2405   sdb_label_count++;                                    \
2406 } while (0)
2407
2408 #define PUT_SDB_BLOCK_END(LINE)                         \
2409 do {                                                    \
2410   fprintf (asm_out_file,                                \
2411            "$Le%d:\n\t%s.bend\t$Le%d\t%d\n",            \
2412            sdb_label_count,                             \
2413            (TARGET_GAS) ? "" : "#",                     \
2414            sdb_label_count,                             \
2415            (LINE));                                     \
2416   sdb_label_count++;                                    \
2417 } while (0)
2418
2419 #define PUT_SDB_FUNCTION_START(LINE)
2420
2421 #define PUT_SDB_FUNCTION_END(LINE)
2422
2423 #define PUT_SDB_EPILOGUE_END(NAME) ((void)(NAME))
2424
2425 /* Macros for mips-tfile.c to encapsulate stabs in ECOFF, and for
2426    mips-tdump.c to print them out.
2427
2428    These must match the corresponding definitions in gdb/mipsread.c.
2429    Unfortunately, gcc and gdb do not currently share any directories. */
2430
2431 #define CODE_MASK 0x8F300
2432 #define MIPS_IS_STAB(sym) (((sym)->index & 0xFFF00) == CODE_MASK)
2433 #define MIPS_MARK_STAB(code) ((code)+CODE_MASK)
2434 #define MIPS_UNMARK_STAB(code) ((code)-CODE_MASK)
2435
2436 /* Override some mips-tfile definitions.  */
2437
2438 #define SHASH_SIZE 511
2439 #define THASH_SIZE 55
2440
2441 /* Align ecoff symbol tables to avoid OSF1/1.3 nm complaints.  */
2442
2443 #define ALIGN_SYMTABLE_OFFSET(OFFSET) (((OFFSET) + 7) & ~7)
2444
2445 /* The linker will stick __main into the .init section.  */
2446 #define HAS_INIT_SECTION
2447 #define LD_INIT_SWITCH "-init"
2448 #define LD_FINI_SWITCH "-fini"
2449
2450 /* The system headers under Alpha systems are generally C++-aware.  */
2451 #define NO_IMPLICIT_EXTERN_C
2452
2453 /* Prototypes for alpha.c functions used in the md file & elsewhere.  */
2454 extern struct rtx_def *get_unaligned_address ();
2455 extern void alpha_write_verstamp ();
2456 extern void alpha_reorg ();
2457 extern int check_float_value ();
2458 extern int direct_return ();
2459 extern int const48_operand ();
2460 extern int add_operand ();
2461 extern int and_operand ();
2462 extern int unaligned_memory_operand ();
2463 extern int zap_mask ();
2464 extern int current_file_function_operand ();
2465 extern int alpha_sa_size ();
2466 extern int alpha_adjust_cost ();
2467 extern void print_operand ();
2468 extern int reg_or_0_operand ();
2469 extern int reg_or_8bit_operand ();
2470 extern int mul8_operand ();
2471 extern int reg_or_6bit_operand ();
2472 extern int alpha_comparison_operator ();
2473 extern int alpha_swapped_comparison_operator ();
2474 extern int sext_add_operand ();
2475 extern int cint8_operand ();
2476 extern int mode_mask_operand ();
2477 extern int or_operand ();
2478 extern int mode_width_operand ();
2479 extern int reg_or_fp0_operand ();
2480 extern int signed_comparison_operator ();
2481 extern int fp0_operand ();
2482 extern int some_operand ();
2483 extern int input_operand ();
2484 extern int divmod_operator ();
2485 extern int call_operand ();
2486 extern int reg_or_cint_operand ();
2487 extern int hard_fp_register_operand ();
2488 extern int reg_not_elim_operand ();
2489 extern void alpha_set_memflags ();
2490 extern int aligned_memory_operand ();
2491 extern void get_aligned_mem ();
2492 extern void alpha_expand_unaligned_load ();
2493 extern void alpha_expand_unaligned_store ();
2494 extern int alpha_expand_block_move ();
2495 extern int alpha_expand_block_clear ();
2496 extern void alpha_expand_prologue ();
2497 extern void alpha_expand_epilogue ();