OSDN Git Service

* config/alpha/alpha.h (CPP_SPEC, CPP_SUBTARGET_SPEC): Remove.
[pf3gnuchains/gcc-fork.git] / gcc / config / alpha / alpha.h
1 /* Definitions of target machine for GNU compiler, for DEC Alpha.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2004, 2005 Free Software Foundation, Inc.
4    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 2, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING.  If not, write to
20 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
21 Boston, MA 02110-1301, USA.  */
22
23 /* Target CPU builtins.  */
24 #define TARGET_CPU_CPP_BUILTINS()                       \
25   do                                                    \
26     {                                                   \
27         builtin_define ("__alpha");                     \
28         builtin_define ("__alpha__");                   \
29         builtin_assert ("cpu=alpha");                   \
30         builtin_assert ("machine=alpha");               \
31         if (TARGET_CIX)                                 \
32           {                                             \
33             builtin_define ("__alpha_cix__");           \
34             builtin_assert ("cpu=cix");                 \
35           }                                             \
36         if (TARGET_FIX)                                 \
37           {                                             \
38             builtin_define ("__alpha_fix__");           \
39             builtin_assert ("cpu=fix");                 \
40           }                                             \
41         if (TARGET_BWX)                                 \
42           {                                             \
43             builtin_define ("__alpha_bwx__");           \
44             builtin_assert ("cpu=bwx");                 \
45           }                                             \
46         if (TARGET_MAX)                                 \
47           {                                             \
48             builtin_define ("__alpha_max__");           \
49             builtin_assert ("cpu=max");                 \
50           }                                             \
51         if (alpha_cpu == PROCESSOR_EV6)                 \
52           {                                             \
53             builtin_define ("__alpha_ev6__");           \
54             builtin_assert ("cpu=ev6");                 \
55           }                                             \
56         else if (alpha_cpu == PROCESSOR_EV5)            \
57           {                                             \
58             builtin_define ("__alpha_ev5__");           \
59             builtin_assert ("cpu=ev5");                 \
60           }                                             \
61         else    /* Presumably ev4.  */                  \
62           {                                             \
63             builtin_define ("__alpha_ev4__");           \
64             builtin_assert ("cpu=ev4");                 \
65           }                                             \
66         if (TARGET_IEEE || TARGET_IEEE_WITH_INEXACT)    \
67           builtin_define ("_IEEE_FP");                  \
68         if (TARGET_IEEE_WITH_INEXACT)                   \
69           builtin_define ("_IEEE_FP_INEXACT");          \
70         if (TARGET_LONG_DOUBLE_128)                     \
71           builtin_define ("__LONG_DOUBLE_128__");       \
72                                                         \
73         /* Macros dependent on the C dialect.  */       \
74         SUBTARGET_LANGUAGE_CPP_BUILTINS();              \
75 } while (0)
76
77 #ifndef SUBTARGET_LANGUAGE_CPP_BUILTINS
78 #define SUBTARGET_LANGUAGE_CPP_BUILTINS()               \
79   do                                                    \
80     {                                                   \
81       if (preprocessing_asm_p ())                       \
82         builtin_define_std ("LANGUAGE_ASSEMBLY");       \
83       else if (c_dialect_cxx ())                        \
84         {                                               \
85           builtin_define ("__LANGUAGE_C_PLUS_PLUS");    \
86           builtin_define ("__LANGUAGE_C_PLUS_PLUS__");  \
87         }                                               \
88       else                                              \
89         builtin_define_std ("LANGUAGE_C");              \
90       if (c_dialect_objc ())                            \
91         {                                               \
92           builtin_define ("__LANGUAGE_OBJECTIVE_C");    \
93           builtin_define ("__LANGUAGE_OBJECTIVE_C__");  \
94         }                                               \
95     }                                                   \
96   while (0)
97 #endif
98
99 #define WORD_SWITCH_TAKES_ARG(STR)              \
100  (!strcmp (STR, "rpath") || DEFAULT_WORD_SWITCH_TAKES_ARG(STR))
101
102 /* Print subsidiary information on the compiler version in use.  */
103 #define TARGET_VERSION
104
105 /* Run-time compilation parameters selecting different hardware subsets.  */
106
107 /* Which processor to schedule for. The cpu attribute defines a list that
108    mirrors this list, so changes to alpha.md must be made at the same time.  */
109
110 enum processor_type
111 {
112   PROCESSOR_EV4,                        /* 2106[46]{a,} */
113   PROCESSOR_EV5,                        /* 21164{a,pc,} */
114   PROCESSOR_EV6,                        /* 21264 */
115   PROCESSOR_MAX
116 };
117
118 extern enum processor_type alpha_cpu;
119 extern enum processor_type alpha_tune;
120
121 enum alpha_trap_precision
122 {
123   ALPHA_TP_PROG,        /* No precision (default).  */
124   ALPHA_TP_FUNC,        /* Trap contained within originating function.  */
125   ALPHA_TP_INSN         /* Instruction accuracy and code is resumption safe.  */
126 };
127
128 enum alpha_fp_rounding_mode
129 {
130   ALPHA_FPRM_NORM,      /* Normal rounding mode.  */
131   ALPHA_FPRM_MINF,      /* Round towards minus-infinity.  */
132   ALPHA_FPRM_CHOP,      /* Chopped rounding mode (towards 0).  */
133   ALPHA_FPRM_DYN        /* Dynamic rounding mode.  */
134 };
135
136 enum alpha_fp_trap_mode
137 {
138   ALPHA_FPTM_N,         /* Normal trap mode.  */
139   ALPHA_FPTM_U,         /* Underflow traps enabled.  */
140   ALPHA_FPTM_SU,        /* Software completion, w/underflow traps */
141   ALPHA_FPTM_SUI        /* Software completion, w/underflow & inexact traps */
142 };
143
144 extern int target_flags;
145
146 extern enum alpha_trap_precision alpha_tp;
147 extern enum alpha_fp_rounding_mode alpha_fprm;
148 extern enum alpha_fp_trap_mode alpha_fptm;
149
150 /* Invert the easy way to make options work.  */
151 #define TARGET_FP       (!TARGET_SOFT_FP)
152
153 /* These are for target os support and cannot be changed at runtime.  */
154 #define TARGET_ABI_WINDOWS_NT 0
155 #define TARGET_ABI_OPEN_VMS 0
156 #define TARGET_ABI_UNICOSMK 0
157 #define TARGET_ABI_OSF (!TARGET_ABI_WINDOWS_NT  \
158                         && !TARGET_ABI_OPEN_VMS \
159                         && !TARGET_ABI_UNICOSMK)
160
161 #ifndef TARGET_AS_CAN_SUBTRACT_LABELS
162 #define TARGET_AS_CAN_SUBTRACT_LABELS TARGET_GAS
163 #endif
164 #ifndef TARGET_AS_SLASH_BEFORE_SUFFIX
165 #define TARGET_AS_SLASH_BEFORE_SUFFIX TARGET_GAS
166 #endif
167 #ifndef TARGET_CAN_FAULT_IN_PROLOGUE
168 #define TARGET_CAN_FAULT_IN_PROLOGUE 0
169 #endif
170 #ifndef TARGET_HAS_XFLOATING_LIBS
171 #define TARGET_HAS_XFLOATING_LIBS TARGET_LONG_DOUBLE_128
172 #endif
173 #ifndef TARGET_PROFILING_NEEDS_GP
174 #define TARGET_PROFILING_NEEDS_GP 0
175 #endif
176 #ifndef TARGET_LD_BUGGY_LDGP
177 #define TARGET_LD_BUGGY_LDGP 0
178 #endif
179 #ifndef TARGET_FIXUP_EV5_PREFETCH
180 #define TARGET_FIXUP_EV5_PREFETCH 0
181 #endif
182 #ifndef HAVE_AS_TLS
183 #define HAVE_AS_TLS 0
184 #endif
185
186 #define TARGET_DEFAULT MASK_FPREGS
187
188 #ifndef TARGET_CPU_DEFAULT
189 #define TARGET_CPU_DEFAULT 0
190 #endif
191
192 #ifndef TARGET_DEFAULT_EXPLICIT_RELOCS
193 #ifdef HAVE_AS_EXPLICIT_RELOCS
194 #define TARGET_DEFAULT_EXPLICIT_RELOCS MASK_EXPLICIT_RELOCS
195 #define TARGET_SUPPORT_ARCH 1
196 #else
197 #define TARGET_DEFAULT_EXPLICIT_RELOCS 0
198 #endif
199 #endif
200
201 #ifndef TARGET_SUPPORT_ARCH
202 #define TARGET_SUPPORT_ARCH 0
203 #endif
204
205 /* Support for a compile-time default CPU, et cetera.  The rules are:
206    --with-cpu is ignored if -mcpu is specified.
207    --with-tune is ignored if -mtune is specified.  */
208 #define OPTION_DEFAULT_SPECS \
209   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
210   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }
211
212 /* Sometimes certain combinations of command options do not make sense
213    on a particular target machine.  You can define a macro
214    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
215    defined, is executed once just after all the command options have
216    been parsed.
217
218    On the Alpha, it is used to translate target-option strings into
219    numeric values.  */
220
221 #define OVERRIDE_OPTIONS override_options ()
222
223
224 /* Define this macro to change register usage conditional on target flags.
225
226    On the Alpha, we use this to disable the floating-point registers when
227    they don't exist.  */
228
229 #define CONDITIONAL_REGISTER_USAGE              \
230 {                                               \
231   int i;                                        \
232   if (! TARGET_FPREGS)                          \
233     for (i = 32; i < 63; i++)                   \
234       fixed_regs[i] = call_used_regs[i] = 1;    \
235 }
236
237
238 /* Show we can debug even without a frame pointer.  */
239 #define CAN_DEBUG_WITHOUT_FP
240 \f
241 /* target machine storage layout */
242
243 /* Define the size of `int'.  The default is the same as the word size.  */
244 #define INT_TYPE_SIZE 32
245
246 /* Define the size of `long long'.  The default is the twice the word size.  */
247 #define LONG_LONG_TYPE_SIZE 64
248
249 /* We're IEEE unless someone says to use VAX.  */
250 #define TARGET_FLOAT_FORMAT \
251   (TARGET_FLOAT_VAX ? VAX_FLOAT_FORMAT : IEEE_FLOAT_FORMAT)
252
253 /* The two floating-point formats we support are S-floating, which is
254    4 bytes, and T-floating, which is 8 bytes.  `float' is S and `double'
255    and `long double' are T.  */
256
257 #define FLOAT_TYPE_SIZE 32
258 #define DOUBLE_TYPE_SIZE 64
259 #define LONG_DOUBLE_TYPE_SIZE (TARGET_LONG_DOUBLE_128 ? 128 : 64)
260
261 /* Define this to set long double type size to use in libgcc2.c, which can
262    not depend on target_flags.  */
263 #ifdef __LONG_DOUBLE_128__
264 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
265 #else
266 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
267 #endif
268
269 /* Work around target_flags dependency in ada/targtyps.c.  */
270 #define WIDEST_HARDWARE_FP_SIZE 64
271
272 #define WCHAR_TYPE "unsigned int"
273 #define WCHAR_TYPE_SIZE 32
274
275 /* Define this macro if it is advisable to hold scalars in registers
276    in a wider mode than that declared by the program.  In such cases,
277    the value is constrained to be within the bounds of the declared
278    type, but kept valid in the wider mode.  The signedness of the
279    extension may differ from that of the type.
280
281    For Alpha, we always store objects in a full register.  32-bit integers
282    are always sign-extended, but smaller objects retain their signedness.
283
284    Note that small vector types can get mapped onto integer modes at the
285    whim of not appearing in alpha-modes.def.  We never promoted these
286    values before; don't do so now that we've trimmed the set of modes to
287    those actually implemented in the backend.  */
288
289 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)                       \
290   if (GET_MODE_CLASS (MODE) == MODE_INT                         \
291       && (TYPE == NULL || TREE_CODE (TYPE) != VECTOR_TYPE)      \
292       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)                 \
293     {                                                           \
294       if ((MODE) == SImode)                                     \
295         (UNSIGNEDP) = 0;                                        \
296       (MODE) = DImode;                                          \
297     }
298
299 /* Define this if most significant bit is lowest numbered
300    in instructions that operate on numbered bit-fields.
301
302    There are no such instructions on the Alpha, but the documentation
303    is little endian.  */
304 #define BITS_BIG_ENDIAN 0
305
306 /* Define this if most significant byte of a word is the lowest numbered.
307    This is false on the Alpha.  */
308 #define BYTES_BIG_ENDIAN 0
309
310 /* Define this if most significant word of a multiword number is lowest
311    numbered.
312
313    For Alpha we can decide arbitrarily since there are no machine instructions
314    for them.  Might as well be consistent with bytes.  */
315 #define WORDS_BIG_ENDIAN 0
316
317 /* Width of a word, in units (bytes).  */
318 #define UNITS_PER_WORD 8
319
320 /* Width in bits of a pointer.
321    See also the macro `Pmode' defined below.  */
322 #define POINTER_SIZE 64
323
324 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
325 #define PARM_BOUNDARY 64
326
327 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
328 #define STACK_BOUNDARY 128
329
330 /* Allocation boundary (in *bits*) for the code of a function.  */
331 #define FUNCTION_BOUNDARY 32
332
333 /* Alignment of field after `int : 0' in a structure.  */
334 #define EMPTY_FIELD_BOUNDARY 64
335
336 /* Every structure's size must be a multiple of this.  */
337 #define STRUCTURE_SIZE_BOUNDARY 8
338
339 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
340 #define PCC_BITFIELD_TYPE_MATTERS 1
341
342 /* No data type wants to be aligned rounder than this.  */
343 #define BIGGEST_ALIGNMENT 128
344
345 /* For atomic access to objects, must have at least 32-bit alignment
346    unless the machine has byte operations.  */
347 #define MINIMUM_ATOMIC_ALIGNMENT ((unsigned int) (TARGET_BWX ? 8 : 32))
348
349 /* Align all constants and variables to at least a word boundary so
350    we can pick up pieces of them faster.  */
351 /* ??? Only if block-move stuff knows about different source/destination
352    alignment.  */
353 #if 0
354 #define CONSTANT_ALIGNMENT(EXP, ALIGN) MAX ((ALIGN), BITS_PER_WORD)
355 #define DATA_ALIGNMENT(EXP, ALIGN) MAX ((ALIGN), BITS_PER_WORD)
356 #endif
357
358 /* Set this nonzero if move instructions will actually fail to work
359    when given unaligned data.
360
361    Since we get an error message when we do one, call them invalid.  */
362
363 #define STRICT_ALIGNMENT 1
364
365 /* Set this nonzero if unaligned move instructions are extremely slow.
366
367    On the Alpha, they trap.  */
368
369 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 1
370
371 /* Standard register usage.  */
372
373 /* Number of actual hardware registers.
374    The hardware registers are assigned numbers for the compiler
375    from 0 to just below FIRST_PSEUDO_REGISTER.
376    All registers that the compiler knows about must be given numbers,
377    even those that are not normally considered general registers.
378
379    We define all 32 integer registers, even though $31 is always zero,
380    and all 32 floating-point registers, even though $f31 is also
381    always zero.  We do not bother defining the FP status register and
382    there are no other registers.
383
384    Since $31 is always zero, we will use register number 31 as the
385    argument pointer.  It will never appear in the generated code
386    because we will always be eliminating it in favor of the stack
387    pointer or hardware frame pointer.
388
389    Likewise, we use $f31 for the frame pointer, which will always
390    be eliminated in favor of the hardware frame pointer or the
391    stack pointer.  */
392
393 #define FIRST_PSEUDO_REGISTER 64
394
395 /* 1 for registers that have pervasive standard uses
396    and are not available for the register allocator.  */
397
398 #define FIXED_REGISTERS  \
399  {0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
400   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, \
401   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
402   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1 }
403
404 /* 1 for registers not available across function calls.
405    These must include the FIXED_REGISTERS and also any
406    registers that can be used without being saved.
407    The latter must include the registers where values are returned
408    and the register where structure-value addresses are passed.
409    Aside from that, you can include as many other registers as you like.  */
410 #define CALL_USED_REGISTERS  \
411  {1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, \
412   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 1, 1, 1, 1, 1, \
413   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, \
414   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1 }
415
416 /* List the order in which to allocate registers.  Each register must be
417    listed once, even those in FIXED_REGISTERS.  */
418
419 #define REG_ALLOC_ORDER { \
420    1, 2, 3, 4, 5, 6, 7, 8,      /* nonsaved integer registers */        \
421    22, 23, 24, 25, 28,          /* likewise */                          \
422    0,                           /* likewise, but return value */        \
423    21, 20, 19, 18, 17, 16,      /* likewise, but input args */          \
424    27,                          /* likewise, but OSF procedure value */ \
425                                                                         \
426    42, 43, 44, 45, 46, 47,      /* nonsaved floating-point registers */ \
427    54, 55, 56, 57, 58, 59,      /* likewise */                          \
428    60, 61, 62,                  /* likewise */                          \
429    32, 33,                      /* likewise, but return values */       \
430    53, 52, 51, 50, 49, 48,      /* likewise, but input args */          \
431                                                                         \
432    9, 10, 11, 12, 13, 14,       /* saved integer registers */           \
433    26,                          /* return address */                    \
434    15,                          /* hard frame pointer */                \
435                                                                         \
436    34, 35, 36, 37, 38, 39,      /* saved floating-point registers */    \
437    40, 41,                      /* likewise */                          \
438                                                                         \
439    29, 30, 31, 63               /* gp, sp, ap, sfp */                   \
440 }
441
442 /* Return number of consecutive hard regs needed starting at reg REGNO
443    to hold something of mode MODE.
444    This is ordinarily the length in words of a value of mode MODE
445    but can be less for certain modes in special long registers.  */
446
447 #define HARD_REGNO_NREGS(REGNO, MODE)   \
448   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
449
450 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
451    On Alpha, the integer registers can hold any mode.  The floating-point
452    registers can hold 64-bit integers as well, but not smaller values.  */
453
454 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
455   ((REGNO) >= 32 && (REGNO) <= 62                                       \
456    ? (MODE) == SFmode || (MODE) == DFmode || (MODE) == DImode           \
457      || (MODE) == SCmode || (MODE) == DCmode                            \
458    : 1)
459
460 /* A C expression that is nonzero if a value of mode
461    MODE1 is accessible in mode MODE2 without copying.
462
463    This asymmetric test is true when MODE1 could be put
464    in an FP register but MODE2 could not.  */
465
466 #define MODES_TIEABLE_P(MODE1, MODE2)                           \
467   (HARD_REGNO_MODE_OK (32, (MODE1))                             \
468    ? HARD_REGNO_MODE_OK (32, (MODE2))                           \
469    : 1)
470
471 /* Specify the registers used for certain standard purposes.
472    The values of these macros are register numbers.  */
473
474 /* Alpha pc isn't overloaded on a register that the compiler knows about.  */
475 /* #define PC_REGNUM  */
476
477 /* Register to use for pushing function arguments.  */
478 #define STACK_POINTER_REGNUM 30
479
480 /* Base register for access to local variables of the function.  */
481 #define HARD_FRAME_POINTER_REGNUM 15
482
483 /* Value should be nonzero if functions must have frame pointers.
484    Zero means the frame pointer need not be set up (and parms
485    may be accessed via the stack pointer) in functions that seem suitable.
486    This is computed in `reload', in reload1.c.  */
487 #define FRAME_POINTER_REQUIRED 0
488
489 /* Base register for access to arguments of the function.  */
490 #define ARG_POINTER_REGNUM 31
491
492 /* Base register for access to local variables of function.  */
493 #define FRAME_POINTER_REGNUM 63
494
495 /* Register in which static-chain is passed to a function.
496
497    For the Alpha, this is based on an example; the calling sequence
498    doesn't seem to specify this.  */
499 #define STATIC_CHAIN_REGNUM 1
500
501 /* The register number of the register used to address a table of
502    static data addresses in memory.  */
503 #define PIC_OFFSET_TABLE_REGNUM 29
504
505 /* Define this macro if the register defined by `PIC_OFFSET_TABLE_REGNUM'
506    is clobbered by calls.  */
507 /* ??? It is and it isn't.  It's required to be valid for a given
508    function when the function returns.  It isn't clobbered by
509    current_file functions.  Moreover, we do not expose the ldgp
510    until after reload, so we're probably safe.  */
511 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
512 \f
513 /* Define the classes of registers for register constraints in the
514    machine description.  Also define ranges of constants.
515
516    One of the classes must always be named ALL_REGS and include all hard regs.
517    If there is more than one class, another class must be named NO_REGS
518    and contain no registers.
519
520    The name GENERAL_REGS must be the name of a class (or an alias for
521    another name such as ALL_REGS).  This is the class of registers
522    that is allowed by "g" or "r" in a register constraint.
523    Also, registers outside this class are allocated only when
524    instructions express preferences for them.
525
526    The classes must be numbered in nondecreasing order; that is,
527    a larger-numbered class must never be contained completely
528    in a smaller-numbered class.
529
530    For any two classes, it is very desirable that there be another
531    class that represents their union.  */
532
533 enum reg_class {
534   NO_REGS, R0_REG, R24_REG, R25_REG, R27_REG,
535   GENERAL_REGS, FLOAT_REGS, ALL_REGS,
536   LIM_REG_CLASSES
537 };
538
539 #define N_REG_CLASSES (int) LIM_REG_CLASSES
540
541 /* Give names of register classes as strings for dump file.  */
542
543 #define REG_CLASS_NAMES                                 \
544  {"NO_REGS", "R0_REG", "R24_REG", "R25_REG", "R27_REG", \
545   "GENERAL_REGS", "FLOAT_REGS", "ALL_REGS" }
546
547 /* Define which registers fit in which classes.
548    This is an initializer for a vector of HARD_REG_SET
549    of length N_REG_CLASSES.  */
550
551 #define REG_CLASS_CONTENTS                              \
552 { {0x00000000, 0x00000000},     /* NO_REGS */           \
553   {0x00000001, 0x00000000},     /* R0_REG */            \
554   {0x01000000, 0x00000000},     /* R24_REG */           \
555   {0x02000000, 0x00000000},     /* R25_REG */           \
556   {0x08000000, 0x00000000},     /* R27_REG */           \
557   {0xffffffff, 0x80000000},     /* GENERAL_REGS */      \
558   {0x00000000, 0x7fffffff},     /* FLOAT_REGS */        \
559   {0xffffffff, 0xffffffff} }
560
561 /* The same information, inverted:
562    Return the class number of the smallest class containing
563    reg number REGNO.  This could be a conditional expression
564    or could index an array.  */
565
566 #define REGNO_REG_CLASS(REGNO)                  \
567  ((REGNO) == 0 ? R0_REG                         \
568   : (REGNO) == 24 ? R24_REG                     \
569   : (REGNO) == 25 ? R25_REG                     \
570   : (REGNO) == 27 ? R27_REG                     \
571   : (REGNO) >= 32 && (REGNO) <= 62 ? FLOAT_REGS \
572   : GENERAL_REGS)
573
574 /* The class value for index registers, and the one for base regs.  */
575 #define INDEX_REG_CLASS NO_REGS
576 #define BASE_REG_CLASS GENERAL_REGS
577
578 /* Given an rtx X being reloaded into a reg required to be
579    in class CLASS, return the class of reg to actually use.
580    In general this is just CLASS; but on some machines
581    in some cases it is preferable to use a more restrictive class.  */
582
583 #define PREFERRED_RELOAD_CLASS  alpha_preferred_reload_class
584
585 /* Loading and storing HImode or QImode values to and from memory
586    usually requires a scratch register.  The exceptions are loading
587    QImode and HImode from an aligned address to a general register
588    unless byte instructions are permitted.
589    We also cannot load an unaligned address or a paradoxical SUBREG into an
590    FP register.  */
591
592 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS,MODE,IN) \
593   alpha_secondary_reload_class((CLASS), (MODE), (IN), 1)
594
595 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS,MODE,OUT) \
596   alpha_secondary_reload_class((CLASS), (MODE), (OUT), 0)
597
598 /* If we are copying between general and FP registers, we need a memory
599    location unless the FIX extension is available.  */
600
601 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE) \
602  (! TARGET_FIX && (((CLASS1) == FLOAT_REGS && (CLASS2) != FLOAT_REGS) \
603                    || ((CLASS2) == FLOAT_REGS && (CLASS1) != FLOAT_REGS)))
604
605 /* Specify the mode to be used for memory when a secondary memory
606    location is needed.  If MODE is floating-point, use it.  Otherwise,
607    widen to a word like the default.  This is needed because we always
608    store integers in FP registers in quadword format.  This whole
609    area is very tricky! */
610 #define SECONDARY_MEMORY_NEEDED_MODE(MODE)              \
611   (GET_MODE_CLASS (MODE) == MODE_FLOAT ? (MODE)         \
612    : GET_MODE_SIZE (MODE) >= 4 ? (MODE)                 \
613    : mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0))
614
615 /* Return the maximum number of consecutive registers
616    needed to represent mode MODE in a register of class CLASS.  */
617
618 #define CLASS_MAX_NREGS(CLASS, MODE)                            \
619  ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
620
621 /* Return the class of registers that cannot change mode from FROM to TO.  */
622
623 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)               \
624   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                   \
625    ? reg_classes_intersect_p (FLOAT_REGS, CLASS) : 0)
626
627 /* Define the cost of moving between registers of various classes.  Moving
628    between FLOAT_REGS and anything else except float regs is expensive.
629    In fact, we make it quite expensive because we really don't want to
630    do these moves unless it is clearly worth it.  Optimizations may
631    reduce the impact of not being able to allocate a pseudo to a
632    hard register.  */
633
634 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
635   (((CLASS1) == FLOAT_REGS) == ((CLASS2) == FLOAT_REGS) ? 2     \
636    : TARGET_FIX ? ((CLASS1) == FLOAT_REGS ? 6 : 8)              \
637    : 4+2*alpha_memory_latency)
638
639 /* A C expressions returning the cost of moving data of MODE from a register to
640    or from memory.
641
642    On the Alpha, bump this up a bit.  */
643
644 extern int alpha_memory_latency;
645 #define MEMORY_MOVE_COST(MODE,CLASS,IN)  (2*alpha_memory_latency)
646
647 /* Provide the cost of a branch.  Exact meaning under development.  */
648 #define BRANCH_COST 5
649 \f
650 /* Stack layout; function entry, exit and calling.  */
651
652 /* Define this if pushing a word on the stack
653    makes the stack pointer a smaller address.  */
654 #define STACK_GROWS_DOWNWARD
655
656 /* Define this to nonzero if the nominal address of the stack frame
657    is at the high-address end of the local variables;
658    that is, each additional local variable allocated
659    goes at a more negative offset in the frame.  */
660 /* #define FRAME_GROWS_DOWNWARD 0 */
661
662 /* Offset within stack frame to start allocating local variables at.
663    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
664    first local allocated.  Otherwise, it is the offset to the BEGINNING
665    of the first local allocated.  */
666
667 #define STARTING_FRAME_OFFSET 0
668
669 /* If we generate an insn to push BYTES bytes,
670    this says how many the stack pointer really advances by.
671    On Alpha, don't define this because there are no push insns.  */
672 /*  #define PUSH_ROUNDING(BYTES) */
673
674 /* Define this to be nonzero if stack checking is built into the ABI.  */
675 #define STACK_CHECK_BUILTIN 1
676
677 /* Define this if the maximum size of all the outgoing args is to be
678    accumulated and pushed during the prologue.  The amount can be
679    found in the variable current_function_outgoing_args_size.  */
680 #define ACCUMULATE_OUTGOING_ARGS 1
681
682 /* Offset of first parameter from the argument pointer register value.  */
683
684 #define FIRST_PARM_OFFSET(FNDECL) 0
685
686 /* Definitions for register eliminations.
687
688    We have two registers that can be eliminated on the Alpha.  First, the
689    frame pointer register can often be eliminated in favor of the stack
690    pointer register.  Secondly, the argument pointer register can always be
691    eliminated; it is replaced with either the stack or frame pointer.  */
692
693 /* This is an array of structures.  Each structure initializes one pair
694    of eliminable registers.  The "from" register number is given first,
695    followed by "to".  Eliminations of the same "from" register are listed
696    in order of preference.  */
697
698 #define ELIMINABLE_REGS                              \
699 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},        \
700  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},   \
701  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},      \
702  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}
703
704 /* Given FROM and TO register numbers, say whether this elimination is allowed.
705    Frame pointer elimination is automatically handled.
706
707    All eliminations are valid since the cases where FP can't be
708    eliminated are already handled.  */
709
710 #define CAN_ELIMINATE(FROM, TO) 1
711
712 /* Round up to a multiple of 16 bytes.  */
713 #define ALPHA_ROUND(X) (((X) + 15) & ~ 15)
714
715 /* Define the offset between two registers, one to be eliminated, and the other
716    its replacement, at the start of a routine.  */
717 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
718   ((OFFSET) = alpha_initial_elimination_offset(FROM, TO))
719
720 /* Define this if stack space is still allocated for a parameter passed
721    in a register.  */
722 /* #define REG_PARM_STACK_SPACE */
723
724 /* Value is the number of bytes of arguments automatically
725    popped when returning from a subroutine call.
726    FUNDECL is the declaration node of the function (as a tree),
727    FUNTYPE is the data type of the function (as a tree),
728    or for a library call it is an identifier node for the subroutine name.
729    SIZE is the number of bytes of arguments passed on the stack.  */
730
731 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
732
733 /* Define how to find the value returned by a function.
734    VALTYPE is the data type of the value (as a tree).
735    If the precise function being called is known, FUNC is its FUNCTION_DECL;
736    otherwise, FUNC is 0.
737
738    On Alpha the value is found in $0 for integer functions and
739    $f0 for floating-point functions.  */
740
741 #define FUNCTION_VALUE(VALTYPE, FUNC) \
742   function_value (VALTYPE, FUNC, VOIDmode)
743
744 /* Define how to find the value returned by a library function
745    assuming the value has mode MODE.  */
746
747 #define LIBCALL_VALUE(MODE) \
748   function_value (NULL, NULL, MODE)
749
750 /* 1 if N is a possible register number for a function value
751    as seen by the caller.  */
752
753 #define FUNCTION_VALUE_REGNO_P(N)  \
754   ((N) == 0 || (N) == 1 || (N) == 32 || (N) == 33)
755
756 /* 1 if N is a possible register number for function argument passing.
757    On Alpha, these are $16-$21 and $f16-$f21.  */
758
759 #define FUNCTION_ARG_REGNO_P(N) \
760   (((N) >= 16 && (N) <= 21) || ((N) >= 16 + 32 && (N) <= 21 + 32))
761 \f
762 /* Define a data type for recording info about an argument list
763    during the scan of that argument list.  This data type should
764    hold all necessary information about the function itself
765    and about the args processed so far, enough to enable macros
766    such as FUNCTION_ARG to determine where the next arg should go.
767
768    On Alpha, this is a single integer, which is a number of words
769    of arguments scanned so far.
770    Thus 6 or more means all following args should go on the stack.  */
771
772 #define CUMULATIVE_ARGS int
773
774 /* Initialize a variable CUM of type CUMULATIVE_ARGS
775    for a call to a function whose data type is FNTYPE.
776    For a library call, FNTYPE is 0.  */
777
778 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
779   (CUM) = 0
780
781 /* Define intermediate macro to compute the size (in registers) of an argument
782    for the Alpha.  */
783
784 #define ALPHA_ARG_SIZE(MODE, TYPE, NAMED)                               \
785   ((MODE) == TFmode || (MODE) == TCmode ? 1                             \
786    : (((MODE) == BLKmode ? int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE)) \
787       + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD)
788
789 /* Update the data in CUM to advance over an argument
790    of mode MODE and data type TYPE.
791    (TYPE is null for libcalls where that information may not be available.)  */
792
793 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
794   ((CUM) +=                                                             \
795    (targetm.calls.must_pass_in_stack (MODE, TYPE))                      \
796     ? 6 : ALPHA_ARG_SIZE (MODE, TYPE, NAMED))
797
798 /* Determine where to put an argument to a function.
799    Value is zero to push the argument on the stack,
800    or a hard register in which to store the argument.
801
802    MODE is the argument's machine mode.
803    TYPE is the data type of the argument (as a tree).
804     This is null for libcalls where that information may
805     not be available.
806    CUM is a variable of type CUMULATIVE_ARGS which gives info about
807     the preceding args and about the function being called.
808    NAMED is nonzero if this argument is a named parameter
809     (otherwise it is an extra parameter matching an ellipsis).
810
811    On Alpha the first 6 words of args are normally in registers
812    and the rest are pushed.  */
813
814 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED)    \
815   function_arg((CUM), (MODE), (TYPE), (NAMED))
816
817 /* Try to output insns to set TARGET equal to the constant C if it can be
818    done in less than N insns.  Do all computations in MODE.  Returns the place
819    where the output has been placed if it can be done and the insns have been
820    emitted.  If it would take more than N insns, zero is returned and no
821    insns and emitted.  */
822
823 /* Define the information needed to generate branch and scc insns.  This is
824    stored from the compare operation.  Note that we can't use "rtx" here
825    since it hasn't been defined!  */
826
827 struct alpha_compare
828 {
829   struct rtx_def *op0, *op1;
830   int fp_p;
831 };
832
833 extern struct alpha_compare alpha_compare;
834
835 /* Make (or fake) .linkage entry for function call.
836    IS_LOCAL is 0 if name is used in call, 1 if name is used in definition.  */
837
838 /* This macro defines the start of an assembly comment.  */
839
840 #define ASM_COMMENT_START " #"
841
842 /* This macro produces the initial definition of a function.  */
843
844 #define ASM_DECLARE_FUNCTION_NAME(FILE,NAME,DECL) \
845   alpha_start_function(FILE,NAME,DECL);
846
847 /* This macro closes up a function definition for the assembler.  */
848
849 #define ASM_DECLARE_FUNCTION_SIZE(FILE,NAME,DECL) \
850   alpha_end_function(FILE,NAME,DECL)
851
852 /* Output any profiling code before the prologue.  */
853
854 #define PROFILE_BEFORE_PROLOGUE 1
855
856 /* Never use profile counters.  */
857
858 #define NO_PROFILE_COUNTERS 1
859
860 /* Output assembler code to FILE to increment profiler label # LABELNO
861    for profiling a function entry.  Under OSF/1, profiling is enabled
862    by simply passing -pg to the assembler and linker.  */
863
864 #define FUNCTION_PROFILER(FILE, LABELNO)
865
866 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
867    the stack pointer does not matter.  The value is tested only in
868    functions that have frame pointers.
869    No definition is equivalent to always zero.  */
870
871 #define EXIT_IGNORE_STACK 1
872
873 /* Define registers used by the epilogue and return instruction.  */
874
875 #define EPILOGUE_USES(REGNO)    ((REGNO) == 26)
876 \f
877 /* Output assembler code for a block containing the constant parts
878    of a trampoline, leaving space for the variable parts.
879
880    The trampoline should set the static chain pointer to value placed
881    into the trampoline and should branch to the specified routine.
882    Note that $27 has been set to the address of the trampoline, so we can
883    use it for addressability of the two data items.  */
884
885 #define TRAMPOLINE_TEMPLATE(FILE)               \
886 do {                                            \
887   fprintf (FILE, "\tldq $1,24($27)\n");         \
888   fprintf (FILE, "\tldq $27,16($27)\n");        \
889   fprintf (FILE, "\tjmp $31,($27),0\n");        \
890   fprintf (FILE, "\tnop\n");                    \
891   fprintf (FILE, "\t.quad 0,0\n");              \
892 } while (0)
893
894 /* Section in which to place the trampoline.  On Alpha, instructions
895    may only be placed in a text segment.  */
896
897 #define TRAMPOLINE_SECTION text_section
898
899 /* Length in units of the trampoline for entering a nested function.  */
900
901 #define TRAMPOLINE_SIZE    32
902
903 /* The alignment of a trampoline, in bits.  */
904
905 #define TRAMPOLINE_ALIGNMENT  64
906
907 /* Emit RTL insns to initialize the variable parts of a trampoline.
908    FNADDR is an RTX for the address of the function's pure code.
909    CXT is an RTX for the static chain value for the function.  */
910
911 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
912   alpha_initialize_trampoline (TRAMP, FNADDR, CXT, 16, 24, 8)
913
914 /* A C expression whose value is RTL representing the value of the return
915    address for the frame COUNT steps up from the current frame.
916    FRAMEADDR is the frame pointer of the COUNT frame, or the frame pointer of
917    the COUNT-1 frame if RETURN_ADDR_IN_PREVIOUS_FRAME is defined.  */
918
919 #define RETURN_ADDR_RTX  alpha_return_addr
920
921 /* Before the prologue, RA lives in $26.  */
922 #define INCOMING_RETURN_ADDR_RTX  gen_rtx_REG (Pmode, 26)
923 #define DWARF_FRAME_RETURN_COLUMN DWARF_FRAME_REGNUM (26)
924 #define DWARF_ALT_FRAME_RETURN_COLUMN DWARF_FRAME_REGNUM (64)
925 #define DWARF_ZERO_REG 31
926
927 /* Describe how we implement __builtin_eh_return.  */
928 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 16 : INVALID_REGNUM)
929 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 28)
930 #define EH_RETURN_HANDLER_RTX \
931   gen_rtx_MEM (Pmode, plus_constant (stack_pointer_rtx, \
932                                      current_function_outgoing_args_size))
933 \f
934 /* Addressing modes, and classification of registers for them.  */
935
936 /* Macros to check register numbers against specific register classes.  */
937
938 /* These assume that REGNO is a hard or pseudo reg number.
939    They give nonzero only if REGNO is a hard reg of the suitable class
940    or a pseudo reg currently allocated to a suitable hard reg.
941    Since they use reg_renumber, they are safe only once reg_renumber
942    has been allocated, which happens in local-alloc.c.  */
943
944 #define REGNO_OK_FOR_INDEX_P(REGNO) 0
945 #define REGNO_OK_FOR_BASE_P(REGNO) \
946 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < 32  \
947  || (REGNO) == 63 || reg_renumber[REGNO] == 63)
948 \f
949 /* Maximum number of registers that can appear in a valid memory address.  */
950 #define MAX_REGS_PER_ADDRESS 1
951
952 /* Recognize any constant value that is a valid address.  For the Alpha,
953    there are only constants none since we want to use LDA to load any
954    symbolic addresses into registers.  */
955
956 #define CONSTANT_ADDRESS_P(X)   \
957   (GET_CODE (X) == CONST_INT    \
958    && (unsigned HOST_WIDE_INT) (INTVAL (X) + 0x8000) < 0x10000)
959
960 /* Include all constant integers and constant doubles, but not
961    floating-point, except for floating-point zero.  */
962
963 #define LEGITIMATE_CONSTANT_P  alpha_legitimate_constant_p
964
965 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
966    and check its validity for a certain class.
967    We have two alternate definitions for each of them.
968    The usual definition accepts all pseudo regs; the other rejects
969    them unless they have been allocated suitable hard regs.
970    The symbol REG_OK_STRICT causes the latter definition to be used.
971
972    Most source files want to accept pseudo regs in the hope that
973    they will get allocated to the class that the insn wants them to be in.
974    Source files for reload pass need to be strict.
975    After reload, it makes no difference, since pseudo regs have
976    been eliminated by then.  */
977
978 /* Nonzero if X is a hard reg that can be used as an index
979    or if it is a pseudo reg.  */
980 #define REG_OK_FOR_INDEX_P(X) 0
981
982 /* Nonzero if X is a hard reg that can be used as a base reg
983    or if it is a pseudo reg.  */
984 #define NONSTRICT_REG_OK_FOR_BASE_P(X)  \
985   (REGNO (X) < 32 || REGNO (X) == 63 || REGNO (X) >= FIRST_PSEUDO_REGISTER)
986
987 /* ??? Nonzero if X is the frame pointer, or some virtual register
988    that may eliminate to the frame pointer.  These will be allowed to
989    have offsets greater than 32K.  This is done because register
990    elimination offsets will change the hi/lo split, and if we split
991    before reload, we will require additional instructions.  */
992 #define NONSTRICT_REG_OK_FP_BASE_P(X)           \
993   (REGNO (X) == 31 || REGNO (X) == 63           \
994    || (REGNO (X) >= FIRST_PSEUDO_REGISTER       \
995        && REGNO (X) < LAST_VIRTUAL_REGISTER))
996
997 /* Nonzero if X is a hard reg that can be used as a base reg.  */
998 #define STRICT_REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
999
1000 #ifdef REG_OK_STRICT
1001 #define REG_OK_FOR_BASE_P(X)    STRICT_REG_OK_FOR_BASE_P (X)
1002 #else
1003 #define REG_OK_FOR_BASE_P(X)    NONSTRICT_REG_OK_FOR_BASE_P (X)
1004 #endif
1005 \f
1006 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression that is a
1007    valid memory address for an instruction.  */
1008
1009 #ifdef REG_OK_STRICT
1010 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)  \
1011 do {                                            \
1012   if (alpha_legitimate_address_p (MODE, X, 1))  \
1013     goto WIN;                                   \
1014 } while (0)
1015 #else
1016 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, WIN)  \
1017 do {                                            \
1018   if (alpha_legitimate_address_p (MODE, X, 0))  \
1019     goto WIN;                                   \
1020 } while (0)
1021 #endif
1022
1023 /* Try machine-dependent ways of modifying an illegitimate address
1024    to be legitimate.  If we find one, return the new, valid address.
1025    This macro is used in only one place: `memory_address' in explow.c.  */
1026
1027 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1028 do {                                                            \
1029   rtx new_x = alpha_legitimize_address (X, NULL_RTX, MODE);     \
1030   if (new_x)                                                    \
1031     {                                                           \
1032       X = new_x;                                                \
1033       goto WIN;                                                 \
1034     }                                                           \
1035 } while (0)
1036
1037 /* Try a machine-dependent way of reloading an illegitimate address
1038    operand.  If we find one, push the reload and jump to WIN.  This
1039    macro is used in only one place: `find_reloads_address' in reload.c.  */
1040
1041 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_L,WIN)               \
1042 do {                                                                         \
1043   rtx new_x = alpha_legitimize_reload_address (X, MODE, OPNUM, TYPE, IND_L); \
1044   if (new_x)                                                                 \
1045     {                                                                        \
1046       X = new_x;                                                             \
1047       goto WIN;                                                              \
1048     }                                                                        \
1049 } while (0)
1050
1051 /* Go to LABEL if ADDR (a legitimate address expression)
1052    has an effect that depends on the machine mode it is used for.
1053    On the Alpha this is true only for the unaligned modes.   We can
1054    simplify this test since we know that the address must be valid.  */
1055
1056 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)  \
1057 { if (GET_CODE (ADDR) == AND) goto LABEL; }
1058 \f
1059 /* Specify the machine mode that this machine uses
1060    for the index in the tablejump instruction.  */
1061 #define CASE_VECTOR_MODE SImode
1062
1063 /* Define as C expression which evaluates to nonzero if the tablejump
1064    instruction expects the table to contain offsets from the address of the
1065    table.
1066
1067    Do not define this if the table should contain absolute addresses.
1068    On the Alpha, the table is really GP-relative, not relative to the PC
1069    of the table, but we pretend that it is PC-relative; this should be OK,
1070    but we should try to find some better way sometime.  */
1071 #define CASE_VECTOR_PC_RELATIVE 1
1072
1073 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1074 #define DEFAULT_SIGNED_CHAR 1
1075
1076 /* Max number of bytes we can move to or from memory
1077    in one reasonably fast instruction.  */
1078
1079 #define MOVE_MAX 8
1080
1081 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1082    move-instruction pairs, we will do a movmem or libcall instead.
1083
1084    Without byte/word accesses, we want no more than four instructions;
1085    with, several single byte accesses are better.  */
1086
1087 #define MOVE_RATIO  (TARGET_BWX ? 7 : 2)
1088
1089 /* Largest number of bytes of an object that can be placed in a register.
1090    On the Alpha we have plenty of registers, so use TImode.  */
1091 #define MAX_FIXED_MODE_SIZE     GET_MODE_BITSIZE (TImode)
1092
1093 /* Nonzero if access to memory by bytes is no faster than for words.
1094    Also nonzero if doing byte operations (specifically shifts) in registers
1095    is undesirable.
1096
1097    On the Alpha, we want to not use the byte operation and instead use
1098    masking operations to access fields; these will save instructions.  */
1099
1100 #define SLOW_BYTE_ACCESS        1
1101
1102 /* Define if operations between registers always perform the operation
1103    on the full register even if a narrower mode is specified.  */
1104 #define WORD_REGISTER_OPERATIONS
1105
1106 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1107    will either zero-extend or sign-extend.  The value of this macro should
1108    be the code that says which one of the two operations is implicitly
1109    done, UNKNOWN if none.  */
1110 #define LOAD_EXTEND_OP(MODE) ((MODE) == SImode ? SIGN_EXTEND : ZERO_EXTEND)
1111
1112 /* Define if loading short immediate values into registers sign extends.  */
1113 #define SHORT_IMMEDIATES_SIGN_EXTEND
1114
1115 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1116    is done just by pretending it is already truncated.  */
1117 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1118
1119 /* The CIX ctlz and cttz instructions return 64 for zero.  */
1120 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE)  ((VALUE) = 64, TARGET_CIX)
1121 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE)  ((VALUE) = 64, TARGET_CIX)
1122
1123 /* Define the value returned by a floating-point comparison instruction.  */
1124
1125 #define FLOAT_STORE_FLAG_VALUE(MODE) \
1126   REAL_VALUE_ATOF ((TARGET_FLOAT_VAX ? "0.5" : "2.0"), (MODE))
1127
1128 /* Canonicalize a comparison from one we don't have to one we do have.  */
1129
1130 #define CANONICALIZE_COMPARISON(CODE,OP0,OP1) \
1131   do {                                                                  \
1132     if (((CODE) == GE || (CODE) == GT || (CODE) == GEU || (CODE) == GTU) \
1133         && (GET_CODE (OP1) == REG || (OP1) == const0_rtx))              \
1134       {                                                                 \
1135         rtx tem = (OP0);                                                \
1136         (OP0) = (OP1);                                                  \
1137         (OP1) = tem;                                                    \
1138         (CODE) = swap_condition (CODE);                                 \
1139       }                                                                 \
1140     if (((CODE) == LT || (CODE) == LTU)                                 \
1141         && GET_CODE (OP1) == CONST_INT && INTVAL (OP1) == 256)          \
1142       {                                                                 \
1143         (CODE) = (CODE) == LT ? LE : LEU;                               \
1144         (OP1) = GEN_INT (255);                                          \
1145       }                                                                 \
1146   } while (0)
1147
1148 /* Specify the machine mode that pointers have.
1149    After generation of rtl, the compiler makes no further distinction
1150    between pointers and any other objects of this machine mode.  */
1151 #define Pmode DImode
1152
1153 /* Mode of a function address in a call instruction (for indexing purposes).  */
1154
1155 #define FUNCTION_MODE Pmode
1156
1157 /* Define this if addresses of constant functions
1158    shouldn't be put through pseudo regs where they can be cse'd.
1159    Desirable on machines where ordinary constants are expensive
1160    but a CALL with constant address is cheap.
1161
1162    We define this on the Alpha so that gen_call and gen_call_value
1163    get to see the SYMBOL_REF (for the hint field of the jsr).  It will
1164    then copy it into a register, thus actually letting the address be
1165    cse'ed.  */
1166
1167 #define NO_FUNCTION_CSE
1168
1169 /* Define this to be nonzero if shift instructions ignore all but the low-order
1170    few bits.  */
1171 #define SHIFT_COUNT_TRUNCATED 1
1172 \f
1173 /* Control the assembler format that we output.  */
1174
1175 /* Output to assembler file text saying following lines
1176    may contain character constants, extra white space, comments, etc.  */
1177 #define ASM_APP_ON (TARGET_EXPLICIT_RELOCS ? "\t.set\tmacro\n" : "")
1178
1179 /* Output to assembler file text saying following lines
1180    no longer contain unusual constructs.  */
1181 #define ASM_APP_OFF (TARGET_EXPLICIT_RELOCS ? "\t.set\tnomacro\n" : "")
1182
1183 #define TEXT_SECTION_ASM_OP "\t.text"
1184
1185 /* Output before read-only data.  */
1186
1187 #define READONLY_DATA_SECTION_ASM_OP "\t.rdata"
1188
1189 /* Output before writable data.  */
1190
1191 #define DATA_SECTION_ASM_OP "\t.data"
1192
1193 /* How to refer to registers in assembler output.
1194    This sequence is indexed by compiler's hard-register-number (see above).  */
1195
1196 #define REGISTER_NAMES                                          \
1197 {"$0", "$1", "$2", "$3", "$4", "$5", "$6", "$7", "$8",          \
1198  "$9", "$10", "$11", "$12", "$13", "$14", "$15",                \
1199  "$16", "$17", "$18", "$19", "$20", "$21", "$22", "$23",        \
1200  "$24", "$25", "$26", "$27", "$28", "$29", "$30", "AP",         \
1201  "$f0", "$f1", "$f2", "$f3", "$f4", "$f5", "$f6", "$f7", "$f8", \
1202  "$f9", "$f10", "$f11", "$f12", "$f13", "$f14", "$f15",         \
1203  "$f16", "$f17", "$f18", "$f19", "$f20", "$f21", "$f22", "$f23",\
1204  "$f24", "$f25", "$f26", "$f27", "$f28", "$f29", "$f30", "FP"}
1205
1206 /* Strip name encoding when emitting labels.  */
1207
1208 #define ASM_OUTPUT_LABELREF(STREAM, NAME)       \
1209 do {                                            \
1210   const char *name_ = NAME;                     \
1211   if (*name_ == '@' || *name_ == '%')           \
1212     name_ += 2;                                 \
1213   if (*name_ == '*')                            \
1214     name_++;                                    \
1215   else                                          \
1216     fputs (user_label_prefix, STREAM);          \
1217   fputs (name_, STREAM);                        \
1218 } while (0)
1219
1220 /* Globalizing directive for a label.  */
1221 #define GLOBAL_ASM_OP "\t.globl "
1222
1223 /* The prefix to add to user-visible assembler symbols.  */
1224
1225 #define USER_LABEL_PREFIX ""
1226
1227 /* This is how to output a label for a jump table.  Arguments are the same as
1228    for (*targetm.asm_out.internal_label), except the insn for the jump table is
1229    passed.  */
1230
1231 #define ASM_OUTPUT_CASE_LABEL(FILE,PREFIX,NUM,TABLEINSN)        \
1232 { ASM_OUTPUT_ALIGN (FILE, 2); (*targetm.asm_out.internal_label) (FILE, PREFIX, NUM); }
1233
1234 /* This is how to store into the string LABEL
1235    the symbol_ref name of an internal numbered label where
1236    PREFIX is the class of label and NUM is the number within the class.
1237    This is suitable for output with `assemble_name'.  */
1238
1239 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1240   sprintf ((LABEL), "*$%s%ld", (PREFIX), (long)(NUM))
1241
1242 /* We use the default ASCII-output routine, except that we don't write more
1243    than 50 characters since the assembler doesn't support very long lines.  */
1244
1245 #define ASM_OUTPUT_ASCII(MYFILE, MYSTRING, MYLENGTH) \
1246   do {                                                                        \
1247     FILE *_hide_asm_out_file = (MYFILE);                                      \
1248     const unsigned char *_hide_p = (const unsigned char *) (MYSTRING);        \
1249     int _hide_thissize = (MYLENGTH);                                          \
1250     int _size_so_far = 0;                                                     \
1251     {                                                                         \
1252       FILE *asm_out_file = _hide_asm_out_file;                                \
1253       const unsigned char *p = _hide_p;                                       \
1254       int thissize = _hide_thissize;                                          \
1255       int i;                                                                  \
1256       fprintf (asm_out_file, "\t.ascii \"");                                  \
1257                                                                               \
1258       for (i = 0; i < thissize; i++)                                          \
1259         {                                                                     \
1260           register int c = p[i];                                              \
1261                                                                               \
1262           if (_size_so_far ++ > 50 && i < thissize - 4)                       \
1263             _size_so_far = 0, fprintf (asm_out_file, "\"\n\t.ascii \"");      \
1264                                                                               \
1265           if (c == '\"' || c == '\\')                                         \
1266             putc ('\\', asm_out_file);                                        \
1267           if (c >= ' ' && c < 0177)                                           \
1268             putc (c, asm_out_file);                                           \
1269           else                                                                \
1270             {                                                                 \
1271               fprintf (asm_out_file, "\\%o", c);                              \
1272               /* After an octal-escape, if a digit follows,                   \
1273                  terminate one string constant and start another.             \
1274                  The VAX assembler fails to stop reading the escape           \
1275                  after three digits, so this is the only way we               \
1276                  can get it to parse the data properly.  */                   \
1277               if (i < thissize - 1 && ISDIGIT (p[i + 1]))                     \
1278                 _size_so_far = 0, fprintf (asm_out_file, "\"\n\t.ascii \"");  \
1279           }                                                                   \
1280         }                                                                     \
1281       fprintf (asm_out_file, "\"\n");                                         \
1282     }                                                                         \
1283   }                                                                           \
1284   while (0)
1285
1286 /* This is how to output an element of a case-vector that is relative.  */
1287
1288 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
1289   fprintf (FILE, "\t.%s $L%d\n", TARGET_ABI_WINDOWS_NT ? "long" : "gprel32", \
1290            (VALUE))
1291
1292 /* This is how to output an assembler line
1293    that says to advance the location counter
1294    to a multiple of 2**LOG bytes.  */
1295
1296 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1297   if ((LOG) != 0)                       \
1298     fprintf (FILE, "\t.align %d\n", LOG);
1299
1300 /* This is how to advance the location counter by SIZE bytes.  */
1301
1302 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1303   fprintf (FILE, "\t.space "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
1304
1305 /* This says how to output an assembler line
1306    to define a global common symbol.  */
1307
1308 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
1309 ( fputs ("\t.comm ", (FILE)),                   \
1310   assemble_name ((FILE), (NAME)),               \
1311   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE)))
1312
1313 /* This says how to output an assembler line
1314    to define a local common symbol.  */
1315
1316 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE,ROUNDED)      \
1317 ( fputs ("\t.lcomm ", (FILE)),                          \
1318   assemble_name ((FILE), (NAME)),                       \
1319   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE)))
1320 \f
1321
1322 /* Print operand X (an rtx) in assembler syntax to file FILE.
1323    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
1324    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
1325
1326 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
1327
1328 /* Determine which codes are valid without a following integer.  These must
1329    not be alphabetic.
1330
1331    ~    Generates the name of the current function.
1332
1333    /    Generates the instruction suffix.  The TRAP_SUFFIX and ROUND_SUFFIX
1334         attributes are examined to determine what is appropriate.
1335
1336    ,    Generates single precision suffix for floating point
1337         instructions (s for IEEE, f for VAX)
1338
1339    -    Generates double precision suffix for floating point
1340         instructions (t for IEEE, g for VAX)
1341    */
1342
1343 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
1344   ((CODE) == '/' || (CODE) == ',' || (CODE) == '-' || (CODE) == '~' \
1345    || (CODE) == '#' || (CODE) == '*' || (CODE) == '&')
1346
1347 /* Print a memory address as an operand to reference that memory location.  */
1348
1349 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) \
1350   print_operand_address((FILE), (ADDR))
1351 \f
1352 /* Implement `va_start' for varargs and stdarg.  */
1353 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1354   alpha_va_start (valist, nextarg)
1355 \f
1356 /* Tell collect that the object format is ECOFF.  */
1357 #define OBJECT_FORMAT_COFF
1358 #define EXTENDED_COFF
1359
1360 /* If we use NM, pass -g to it so it only lists globals.  */
1361 #define NM_FLAGS "-pg"
1362
1363 /* Definitions for debugging.  */
1364
1365 #define SDB_DEBUGGING_INFO 1            /* generate info for mips-tfile */
1366 #define DBX_DEBUGGING_INFO 1            /* generate embedded stabs */
1367 #define MIPS_DEBUGGING_INFO 1           /* MIPS specific debugging info */
1368
1369 #ifndef PREFERRED_DEBUGGING_TYPE        /* assume SDB_DEBUGGING_INFO */
1370 #define PREFERRED_DEBUGGING_TYPE  SDB_DEBUG
1371 #endif
1372
1373
1374 /* Correct the offset of automatic variables and arguments.  Note that
1375    the Alpha debug format wants all automatic variables and arguments
1376    to be in terms of two different offsets from the virtual frame pointer,
1377    which is the stack pointer before any adjustment in the function.
1378    The offset for the argument pointer is fixed for the native compiler,
1379    it is either zero (for the no arguments case) or large enough to hold
1380    all argument registers.
1381    The offset for the auto pointer is the fourth argument to the .frame
1382    directive (local_offset).
1383    To stay compatible with the native tools we use the same offsets
1384    from the virtual frame pointer and adjust the debugger arg/auto offsets
1385    accordingly. These debugger offsets are set up in output_prolog.  */
1386
1387 extern long alpha_arg_offset;
1388 extern long alpha_auto_offset;
1389 #define DEBUGGER_AUTO_OFFSET(X) \
1390   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) + alpha_auto_offset)
1391 #define DEBUGGER_ARG_OFFSET(OFFSET, X) (OFFSET + alpha_arg_offset)
1392
1393 /* mips-tfile doesn't understand .stabd directives.  */
1394 #define DBX_OUTPUT_SOURCE_LINE(STREAM, LINE, COUNTER) do {      \
1395   dbxout_begin_stabn_sline (LINE);                              \
1396   dbxout_stab_value_internal_label ("LM", &COUNTER);            \
1397 } while (0)
1398
1399 /* We want to use MIPS-style .loc directives for SDB line numbers.  */
1400 extern int num_source_filenames;
1401 #define SDB_OUTPUT_SOURCE_LINE(STREAM, LINE)    \
1402   fprintf (STREAM, "\t.loc\t%d %d\n", num_source_filenames, LINE)
1403
1404 #define ASM_OUTPUT_SOURCE_FILENAME(STREAM, NAME)                        \
1405   alpha_output_filename (STREAM, NAME)
1406
1407 /* mips-tfile.c limits us to strings of one page.  We must underestimate this
1408    number, because the real length runs past this up to the next
1409    continuation point.  This is really a dbxout.c bug.  */
1410 #define DBX_CONTIN_LENGTH 3000
1411
1412 /* By default, turn on GDB extensions.  */
1413 #define DEFAULT_GDB_EXTENSIONS 1
1414
1415 /* Stabs-in-ECOFF can't handle dbxout_function_end().  */
1416 #define NO_DBX_FUNCTION_END 1
1417
1418 /* If we are smuggling stabs through the ALPHA ECOFF object
1419    format, put a comment in front of the .stab<x> operation so
1420    that the ALPHA assembler does not choke.  The mips-tfile program
1421    will correctly put the stab into the object file.  */
1422
1423 #define ASM_STABS_OP    ((TARGET_GAS) ? "\t.stabs\t" : " #.stabs\t")
1424 #define ASM_STABN_OP    ((TARGET_GAS) ? "\t.stabn\t" : " #.stabn\t")
1425 #define ASM_STABD_OP    ((TARGET_GAS) ? "\t.stabd\t" : " #.stabd\t")
1426
1427 /* Forward references to tags are allowed.  */
1428 #define SDB_ALLOW_FORWARD_REFERENCES
1429
1430 /* Unknown tags are also allowed.  */
1431 #define SDB_ALLOW_UNKNOWN_REFERENCES
1432
1433 #define PUT_SDB_DEF(a)                                  \
1434 do {                                                    \
1435   fprintf (asm_out_file, "\t%s.def\t",                  \
1436            (TARGET_GAS) ? "" : "#");                    \
1437   ASM_OUTPUT_LABELREF (asm_out_file, a);                \
1438   fputc (';', asm_out_file);                            \
1439 } while (0)
1440
1441 #define PUT_SDB_PLAIN_DEF(a)                            \
1442 do {                                                    \
1443   fprintf (asm_out_file, "\t%s.def\t.%s;",              \
1444            (TARGET_GAS) ? "" : "#", (a));               \
1445 } while (0)
1446
1447 #define PUT_SDB_TYPE(a)                                 \
1448 do {                                                    \
1449   fprintf (asm_out_file, "\t.type\t0x%x;", (a));        \
1450 } while (0)
1451
1452 /* For block start and end, we create labels, so that
1453    later we can figure out where the correct offset is.
1454    The normal .ent/.end serve well enough for functions,
1455    so those are just commented out.  */
1456
1457 extern int sdb_label_count;             /* block start/end next label # */
1458
1459 #define PUT_SDB_BLOCK_START(LINE)                       \
1460 do {                                                    \
1461   fprintf (asm_out_file,                                \
1462            "$Lb%d:\n\t%s.begin\t$Lb%d\t%d\n",           \
1463            sdb_label_count,                             \
1464            (TARGET_GAS) ? "" : "#",                     \
1465            sdb_label_count,                             \
1466            (LINE));                                     \
1467   sdb_label_count++;                                    \
1468 } while (0)
1469
1470 #define PUT_SDB_BLOCK_END(LINE)                         \
1471 do {                                                    \
1472   fprintf (asm_out_file,                                \
1473            "$Le%d:\n\t%s.bend\t$Le%d\t%d\n",            \
1474            sdb_label_count,                             \
1475            (TARGET_GAS) ? "" : "#",                     \
1476            sdb_label_count,                             \
1477            (LINE));                                     \
1478   sdb_label_count++;                                    \
1479 } while (0)
1480
1481 #define PUT_SDB_FUNCTION_START(LINE)
1482
1483 #define PUT_SDB_FUNCTION_END(LINE)
1484
1485 #define PUT_SDB_EPILOGUE_END(NAME) ((void)(NAME))
1486
1487 /* Macros for mips-tfile.c to encapsulate stabs in ECOFF, and for
1488    mips-tdump.c to print them out.
1489
1490    These must match the corresponding definitions in gdb/mipsread.c.
1491    Unfortunately, gcc and gdb do not currently share any directories.  */
1492
1493 #define CODE_MASK 0x8F300
1494 #define MIPS_IS_STAB(sym) (((sym)->index & 0xFFF00) == CODE_MASK)
1495 #define MIPS_MARK_STAB(code) ((code)+CODE_MASK)
1496 #define MIPS_UNMARK_STAB(code) ((code)-CODE_MASK)
1497
1498 /* Override some mips-tfile definitions.  */
1499
1500 #define SHASH_SIZE 511
1501 #define THASH_SIZE 55
1502
1503 /* Align ecoff symbol tables to avoid OSF1/1.3 nm complaints.  */
1504
1505 #define ALIGN_SYMTABLE_OFFSET(OFFSET) (((OFFSET) + 7) & ~7)
1506
1507 /* The system headers under Alpha systems are generally C++-aware.  */
1508 #define NO_IMPLICIT_EXTERN_C