OSDN Git Service

* alpha.c (reg_no_subreg_operand): New function.
[pf3gnuchains/gcc-fork.git] / gcc / config / alpha / alpha.h
1 /* Definitions of target machine for GNU compiler, for DEC Alpha.
2    Copyright (C) 1992, 93-98, 1999 Free Software Foundation, Inc.
3    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
4
5 This file is part of GNU CC.
6
7 GNU CC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 2, or (at your option)
10 any later version.
11
12 GNU CC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GNU CC; see the file COPYING.  If not, write to
19 the Free Software Foundation, 59 Temple Place - Suite 330,
20 Boston, MA 02111-1307, USA.  */
21
22
23 /* Write out the correct language type definition for the header files.  
24    Unless we have assembler language, write out the symbols for C.  */
25 #define CPP_SPEC "\
26 %{!undef:\
27 %{.S:-D__LANGUAGE_ASSEMBLY__ -D__LANGUAGE_ASSEMBLY %{!ansi:-DLANGUAGE_ASSEMBLY }}\
28 %{.cc|.cxx|.C:-D__LANGUAGE_C_PLUS_PLUS__ -D__LANGUAGE_C_PLUS_PLUS -D__cplusplus }\
29 %{.m:-D__LANGUAGE_OBJECTIVE_C__ -D__LANGUAGE_OBJECTIVE_C }\
30 %{!.S:%{!.cc:%{!.cxx:%{!.C:%{!.m:-D__LANGUAGE_C__ -D__LANGUAGE_C %{!ansi:-DLANGUAGE_C }}}}}}\
31 %{mieee:-D_IEEE_FP }\
32 %{mieee-with-inexact:-D_IEEE_FP -D_IEEE_FP_INEXACT }}\
33 %(cpp_cpu) %(cpp_subtarget)"
34
35 #ifndef CPP_SUBTARGET_SPEC
36 #define CPP_SUBTARGET_SPEC ""
37 #endif
38
39 /* Set the spec to use for signed char.  The default tests the above macro
40    but DEC's compiler can't handle the conditional in a "constant"
41    operand.  */
42
43 #define SIGNED_CHAR_SPEC "%{funsigned-char:-D__CHAR_UNSIGNED__}"
44
45 #define WORD_SWITCH_TAKES_ARG(STR)              \
46  (!strcmp (STR, "rpath") || !strcmp (STR, "include")    \
47   || !strcmp (STR, "imacros") || !strcmp (STR, "aux-info") \
48   || !strcmp (STR, "idirafter") || !strcmp (STR, "iprefix") \
49   || !strcmp (STR, "iwithprefix") || !strcmp (STR, "iwithprefixbefore") \
50   || !strcmp (STR, "isystem"))
51
52 /* Print subsidiary information on the compiler version in use.  */
53 #define TARGET_VERSION
54
55 /* Run-time compilation parameters selecting different hardware subsets.  */
56
57 /* Which processor to schedule for. The cpu attribute defines a list that
58    mirrors this list, so changes to alpha.md must be made at the same time.  */
59
60 enum processor_type
61  {PROCESSOR_EV4,                        /* 2106[46]{a,} */
62   PROCESSOR_EV5,                        /* 21164{a,pc,} */
63   PROCESSOR_EV6};                       /* 21264 */
64
65 extern enum processor_type alpha_cpu;
66
67 enum alpha_trap_precision
68 {
69   ALPHA_TP_PROG,        /* No precision (default).  */
70   ALPHA_TP_FUNC,        /* Trap contained within originating function.  */
71   ALPHA_TP_INSN         /* Instruction accuracy and code is resumption safe. */
72 };
73
74 enum alpha_fp_rounding_mode
75 {
76   ALPHA_FPRM_NORM,      /* Normal rounding mode.  */
77   ALPHA_FPRM_MINF,      /* Round towards minus-infinity.  */
78   ALPHA_FPRM_CHOP,      /* Chopped rounding mode (towards 0). */
79   ALPHA_FPRM_DYN        /* Dynamic rounding mode.  */
80 };
81
82 enum alpha_fp_trap_mode
83 {
84   ALPHA_FPTM_N,         /* Normal trap mode. */
85   ALPHA_FPTM_U,         /* Underflow traps enabled.  */
86   ALPHA_FPTM_SU,        /* Software completion, w/underflow traps */
87   ALPHA_FPTM_SUI        /* Software completion, w/underflow & inexact traps */
88 };
89
90 extern int target_flags;
91
92 extern enum alpha_trap_precision alpha_tp;
93 extern enum alpha_fp_rounding_mode alpha_fprm;
94 extern enum alpha_fp_trap_mode alpha_fptm;
95
96 /* This means that floating-point support exists in the target implementation
97    of the Alpha architecture.  This is usually the default.  */
98
99 #define MASK_FP         1
100 #define TARGET_FP       (target_flags & MASK_FP)
101
102 /* This means that floating-point registers are allowed to be used.  Note
103    that Alpha implementations without FP operations are required to
104    provide the FP registers.  */
105
106 #define MASK_FPREGS     2
107 #define TARGET_FPREGS   (target_flags & MASK_FPREGS)
108
109 /* This means that gas is used to process the assembler file.  */
110
111 #define MASK_GAS 4
112 #define TARGET_GAS      (target_flags & MASK_GAS)
113
114 /* This means that we should mark procedures as IEEE conformant. */
115
116 #define MASK_IEEE_CONFORMANT 8
117 #define TARGET_IEEE_CONFORMANT  (target_flags & MASK_IEEE_CONFORMANT)
118
119 /* This means we should be IEEE-compliant except for inexact.  */
120
121 #define MASK_IEEE       16
122 #define TARGET_IEEE     (target_flags & MASK_IEEE)
123
124 /* This means we should be fully IEEE-compliant.  */
125
126 #define MASK_IEEE_WITH_INEXACT 32
127 #define TARGET_IEEE_WITH_INEXACT (target_flags & MASK_IEEE_WITH_INEXACT)
128
129 /* This means we must construct all constants rather than emitting
130    them as literal data.  */
131
132 #define MASK_BUILD_CONSTANTS 128
133 #define TARGET_BUILD_CONSTANTS (target_flags & MASK_BUILD_CONSTANTS)
134
135 /* This means we handle floating points in VAX F- (float)
136    or G- (double) Format.  */
137
138 #define MASK_FLOAT_VAX 512
139 #define TARGET_FLOAT_VAX (target_flags & MASK_FLOAT_VAX)
140
141 /* This means that the processor has byte and half word loads and stores
142    (the BWX extension).  */
143
144 #define MASK_BWX 1024
145 #define TARGET_BWX      (target_flags & MASK_BWX)
146
147 /* This means that the processor has the CIX extension.  */
148 #define MASK_CIX 2048
149 #define TARGET_CIX      (target_flags & MASK_CIX)
150
151 /* This means that the processor has the MAX extension.  */
152 #define MASK_MAX 4096
153 #define TARGET_MAX      (target_flags & MASK_MAX)
154
155 /* This means that the processor is an EV5, EV56, or PCA56.  This is defined
156    only in TARGET_CPU_DEFAULT.  */
157 #define MASK_CPU_EV5 8192
158
159 /* Likewise for EV6.  */
160 #define MASK_CPU_EV6 16384
161
162 /* This means we support the .arch directive in the assembler.  Only
163    defined in TARGET_CPU_DEFAULT.  */
164 #define MASK_SUPPORT_ARCH 32768
165 #define TARGET_SUPPORT_ARCH     (target_flags & MASK_SUPPORT_ARCH)
166
167 /* These are for target os support and cannot be changed at runtime.  */
168 #ifndef TARGET_WINDOWS_NT
169 #define TARGET_WINDOWS_NT 0
170 #endif
171 #ifndef TARGET_OPEN_VMS
172 #define TARGET_OPEN_VMS 0
173 #endif
174
175 #ifndef TARGET_AS_CAN_SUBTRACT_LABELS
176 #define TARGET_AS_CAN_SUBTRACT_LABELS TARGET_GAS
177 #endif
178 #ifndef TARGET_CAN_FAULT_IN_PROLOGUE
179 #define TARGET_CAN_FAULT_IN_PROLOGUE 0
180 #endif
181
182 /* Macro to define tables used to set the flags.
183    This is a list in braces of pairs in braces,
184    each pair being { "NAME", VALUE }
185    where VALUE is the bits to set or minus the bits to clear.
186    An empty string NAME is used to identify the default VALUE.  */
187
188 #define TARGET_SWITCHES                                                 \
189   { {"no-soft-float", MASK_FP, "Use hardware fp"},                      \
190     {"soft-float", - MASK_FP, "Do not use hardware fp"},                \
191     {"fp-regs", MASK_FPREGS, "Use fp registers"},                       \
192     {"no-fp-regs", - (MASK_FP|MASK_FPREGS), "Do not use fp registers"}, \
193     {"alpha-as", -MASK_GAS, "Do not assume GAS"},                       \
194     {"gas", MASK_GAS, "Assume GAS"},                                    \
195     {"ieee-conformant", MASK_IEEE_CONFORMANT,                           \
196      "Request IEEE-conformant math library routines (OSF/1)"},          \
197     {"ieee", MASK_IEEE|MASK_IEEE_CONFORMANT,                            \
198      "Emit IEEE-conformant code, without inexact exceptions"},          \
199     {"ieee-with-inexact", MASK_IEEE_WITH_INEXACT|MASK_IEEE_CONFORMANT,  \
200      "Emit IEEE-conformant code, with inexact exceptions"},             \
201     {"build-constants", MASK_BUILD_CONSTANTS,                           \
202      "Do not emit complex integer constants to read-only memory"},      \
203     {"float-vax", MASK_FLOAT_VAX, "Use VAX fp"},                        \
204     {"float-ieee", -MASK_FLOAT_VAX, "Do not use VAX fp"},               \
205     {"bwx", MASK_BWX, "Emit code for the byte/word ISA extension"},     \
206     {"no-bwx", -MASK_BWX, ""},                                          \
207     {"cix", MASK_CIX, "Emit code for the counting ISA extension"},      \
208     {"no-cix", -MASK_CIX, ""},                                          \
209     {"max", MASK_MAX, "Emit code for the motion video ISA extension"},  \
210     {"no-max", -MASK_MAX, ""},                                          \
211     {"", TARGET_DEFAULT | TARGET_CPU_DEFAULT, ""} }
212
213 #define TARGET_DEFAULT MASK_FP|MASK_FPREGS
214
215 #ifndef TARGET_CPU_DEFAULT
216 #define TARGET_CPU_DEFAULT 0
217 #endif
218
219 /* This macro is similar to `TARGET_SWITCHES' but defines names of
220    command options that have values.  Its definition is an initializer
221    with a subgrouping for each command option.
222
223    Each subgrouping contains a string constant, that defines the fixed
224    part of the option name, and the address of a variable.  The
225    variable, type `char *', is set to the variable part of the given
226    option if the fixed part matches.  The actual option name is made
227    by appending `-m' to the specified name.
228
229    Here is an example which defines `-mshort-data-NUMBER'.  If the
230    given option is `-mshort-data-512', the variable `m88k_short_data'
231    will be set to the string `"512"'.
232
233         extern char *m88k_short_data;
234         #define TARGET_OPTIONS { { "short-data-", &m88k_short_data } }  */
235
236 extern const char *alpha_cpu_string;    /* For -mcpu= */
237 extern const char *alpha_fprm_string;   /* For -mfp-rounding-mode=[n|m|c|d] */
238 extern const char *alpha_fptm_string;   /* For -mfp-trap-mode=[n|u|su|sui]  */
239 extern const char *alpha_tp_string;     /* For -mtrap-precision=[p|f|i] */
240 extern const char *alpha_mlat_string;   /* For -mmemory-latency= */
241
242 #define TARGET_OPTIONS                                  \
243 {                                                       \
244   {"cpu=",              &alpha_cpu_string,              \
245    "Generate code for a given CPU"},                    \
246   {"fp-rounding-mode=", &alpha_fprm_string,             \
247    "Control the generated fp rounding mode"},           \
248   {"fp-trap-mode=",     &alpha_fptm_string,             \
249    "Control the IEEE trap mode"},                       \
250   {"trap-precision=",   &alpha_tp_string,               \
251    "Control the precision given to fp exceptions"},     \
252   {"memory-latency=",   &alpha_mlat_string,             \
253    "Tune expected memory latency"},                     \
254 }
255
256 /* Attempt to describe CPU characteristics to the preprocessor.  */
257
258 /* Corresponding to amask... */
259 #define CPP_AM_BWX_SPEC "-D__alpha_bwx__ -Acpu(bwx)"
260 #define CPP_AM_MAX_SPEC "-D__alpha_max__ -Acpu(max)"
261 #define CPP_AM_CIX_SPEC "-D__alpha_cix__ -Acpu(cix)"
262
263 /* Corresponding to implver... */
264 #define CPP_IM_EV4_SPEC "-D__alpha_ev4__ -Acpu(ev4)"
265 #define CPP_IM_EV5_SPEC "-D__alpha_ev5__ -Acpu(ev5)"
266 #define CPP_IM_EV6_SPEC "-D__alpha_ev6__ -Acpu(ev6)"
267
268 /* Common combinations.  */
269 #define CPP_CPU_EV4_SPEC        "%(cpp_im_ev4)"
270 #define CPP_CPU_EV5_SPEC        "%(cpp_im_ev5)"
271 #define CPP_CPU_EV56_SPEC       "%(cpp_im_ev5) %(cpp_am_bwx)"
272 #define CPP_CPU_PCA56_SPEC      "%(cpp_im_ev5) %(cpp_am_bwx) %(cpp_am_max)"
273 #define CPP_CPU_EV6_SPEC        "%(cpp_im_ev6) %(cpp_am_bwx) %(cpp_am_max) %(cpp_am_cix)"
274
275 #ifndef CPP_CPU_DEFAULT_SPEC
276 # if TARGET_CPU_DEFAULT & MASK_CPU_EV6
277 #  define CPP_CPU_DEFAULT_SPEC          CPP_CPU_EV6_SPEC
278 # else
279 #  if TARGET_CPU_DEFAULT & MASK_CPU_EV5
280 #   if TARGET_CPU_DEFAULT & MASK_MAX
281 #    define CPP_CPU_DEFAULT_SPEC        CPP_CPU_PCA56_SPEC
282 #   else
283 #    if TARGET_CPU_DEFAULT & MASK_BWX
284 #     define CPP_CPU_DEFAULT_SPEC       CPP_CPU_EV56_SPEC
285 #    else
286 #     define CPP_CPU_DEFAULT_SPEC       CPP_CPU_EV5_SPEC
287 #    endif
288 #   endif
289 #  else
290 #   define CPP_CPU_DEFAULT_SPEC         CPP_CPU_EV4_SPEC
291 #  endif
292 # endif
293 #endif /* CPP_CPU_DEFAULT_SPEC */
294
295 #ifndef CPP_CPU_SPEC
296 #define CPP_CPU_SPEC "\
297 %{!undef:-Acpu(alpha) -Amachine(alpha) -D__alpha -D__alpha__ \
298 %{mcpu=ev4|mcpu=21064:%(cpp_cpu_ev4) }\
299 %{mcpu=ev5|mcpu=21164:%(cpp_cpu_ev5) }\
300 %{mcpu=ev56|mcpu=21164a:%(cpp_cpu_ev56) }\
301 %{mcpu=pca56|mcpu=21164pc|mcpu=21164PC:%(cpp_cpu_pca56) }\
302 %{mcpu=ev6|mcpu=21264:%(cpp_cpu_ev6) }\
303 %{!mcpu*:%(cpp_cpu_default) }}"
304 #endif
305
306 /* This macro defines names of additional specifications to put in the
307    specs that can be used in various specifications like CC1_SPEC.  Its
308    definition is an initializer with a subgrouping for each command option.
309
310    Each subgrouping contains a string constant, that defines the
311    specification name, and a string constant that used by the GNU CC driver
312    program.
313
314    Do not define this macro if it does not need to do anything.  */
315
316 #ifndef SUBTARGET_EXTRA_SPECS
317 #define SUBTARGET_EXTRA_SPECS
318 #endif
319
320 #define EXTRA_SPECS                             \
321   { "cpp_am_bwx", CPP_AM_BWX_SPEC },            \
322   { "cpp_am_max", CPP_AM_MAX_SPEC },            \
323   { "cpp_am_cix", CPP_AM_CIX_SPEC },            \
324   { "cpp_im_ev4", CPP_IM_EV4_SPEC },            \
325   { "cpp_im_ev5", CPP_IM_EV5_SPEC },            \
326   { "cpp_im_ev6", CPP_IM_EV6_SPEC },            \
327   { "cpp_cpu_ev4", CPP_CPU_EV4_SPEC },          \
328   { "cpp_cpu_ev5", CPP_CPU_EV5_SPEC },          \
329   { "cpp_cpu_ev56", CPP_CPU_EV56_SPEC },        \
330   { "cpp_cpu_pca56", CPP_CPU_PCA56_SPEC },      \
331   { "cpp_cpu_ev6", CPP_CPU_EV6_SPEC },          \
332   { "cpp_cpu_default", CPP_CPU_DEFAULT_SPEC },  \
333   { "cpp_cpu", CPP_CPU_SPEC },                  \
334   { "cpp_subtarget", CPP_SUBTARGET_SPEC },      \
335   SUBTARGET_EXTRA_SPECS
336
337
338 /* Sometimes certain combinations of command options do not make sense
339    on a particular target machine.  You can define a macro
340    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
341    defined, is executed once just after all the command options have
342    been parsed.
343
344    On the Alpha, it is used to translate target-option strings into
345    numeric values.  */
346
347 extern void override_options ();
348 #define OVERRIDE_OPTIONS override_options ()
349
350
351 /* Define this macro to change register usage conditional on target flags.
352
353    On the Alpha, we use this to disable the floating-point registers when
354    they don't exist.  */
355
356 #define CONDITIONAL_REGISTER_USAGE      \
357   if (! TARGET_FPREGS)                  \
358     for (i = 32; i < 63; i++)           \
359       fixed_regs[i] = call_used_regs[i] = 1;
360
361 /* Show we can debug even without a frame pointer.  */
362 #define CAN_DEBUG_WITHOUT_FP
363 \f
364 /* target machine storage layout */
365
366 /* Define to enable software floating point emulation. */
367 #define REAL_ARITHMETIC
368
369 /* The following #defines are used when compiling the routines in
370    libgcc1.c.  Since the Alpha calling conventions require single
371    precision floats to be passed in the floating-point registers
372    (rather than in the general registers) we have to build the
373    libgcc1.c routines in such a way that they know the actual types
374    of their formal arguments and the actual types of their return
375    values.  Otherwise, gcc will generate calls to the libgcc1.c
376    routines, passing arguments in the floating-point registers,
377    but the libgcc1.c routines will expect their arguments on the
378    stack (where the Alpha calling conventions require structs &
379    unions to be passed).  */
380
381 #define FLOAT_VALUE_TYPE        double
382 #define INTIFY(FLOATVAL)        (FLOATVAL)
383 #define FLOATIFY(INTVAL)        (INTVAL)
384 #define FLOAT_ARG_TYPE          double
385
386 /* Define the size of `int'.  The default is the same as the word size.  */
387 #define INT_TYPE_SIZE 32
388
389 /* Define the size of `long long'.  The default is the twice the word size.  */
390 #define LONG_LONG_TYPE_SIZE 64
391
392 /* The two floating-point formats we support are S-floating, which is
393    4 bytes, and T-floating, which is 8 bytes.  `float' is S and `double'
394    and `long double' are T.  */
395
396 #define FLOAT_TYPE_SIZE 32
397 #define DOUBLE_TYPE_SIZE 64
398 #define LONG_DOUBLE_TYPE_SIZE 64
399
400 #define WCHAR_TYPE "unsigned int"
401 #define WCHAR_TYPE_SIZE 32
402
403 /* Define this macro if it is advisable to hold scalars in registers
404    in a wider mode than that declared by the program.  In such cases, 
405    the value is constrained to be within the bounds of the declared
406    type, but kept valid in the wider mode.  The signedness of the
407    extension may differ from that of the type.
408
409    For Alpha, we always store objects in a full register.  32-bit objects
410    are always sign-extended, but smaller objects retain their signedness.  */
411
412 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)  \
413   if (GET_MODE_CLASS (MODE) == MODE_INT         \
414       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
415     {                                           \
416       if ((MODE) == SImode)                     \
417         (UNSIGNEDP) = 0;                        \
418       (MODE) = DImode;                          \
419     }
420
421 /* Define this if function arguments should also be promoted using the above
422    procedure.  */
423
424 #define PROMOTE_FUNCTION_ARGS
425
426 /* Likewise, if the function return value is promoted.  */
427
428 #define PROMOTE_FUNCTION_RETURN
429
430 /* Define this if most significant bit is lowest numbered
431    in instructions that operate on numbered bit-fields.
432
433    There are no such instructions on the Alpha, but the documentation
434    is little endian.  */
435 #define BITS_BIG_ENDIAN 0
436
437 /* Define this if most significant byte of a word is the lowest numbered.
438    This is false on the Alpha.  */
439 #define BYTES_BIG_ENDIAN 0
440
441 /* Define this if most significant word of a multiword number is lowest
442    numbered.
443
444    For Alpha we can decide arbitrarily since there are no machine instructions
445    for them.  Might as well be consistent with bytes. */
446 #define WORDS_BIG_ENDIAN 0
447
448 /* number of bits in an addressable storage unit */
449 #define BITS_PER_UNIT 8
450
451 /* Width in bits of a "word", which is the contents of a machine register.
452    Note that this is not necessarily the width of data type `int';
453    if using 16-bit ints on a 68000, this would still be 32.
454    But on a machine with 16-bit registers, this would be 16.  */
455 #define BITS_PER_WORD 64
456
457 /* Width of a word, in units (bytes).  */
458 #define UNITS_PER_WORD 8
459
460 /* Width in bits of a pointer.
461    See also the macro `Pmode' defined below.  */
462 #define POINTER_SIZE 64
463
464 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
465 #define PARM_BOUNDARY 64
466
467 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
468 #define STACK_BOUNDARY 64
469
470 /* Allocation boundary (in *bits*) for the code of a function.  */
471 #define FUNCTION_BOUNDARY 256
472
473 /* Alignment of field after `int : 0' in a structure.  */
474 #define EMPTY_FIELD_BOUNDARY 64
475
476 /* Every structure's size must be a multiple of this.  */
477 #define STRUCTURE_SIZE_BOUNDARY 8
478
479 /* A bitfield declared as `int' forces `int' alignment for the struct.  */
480 #define PCC_BITFIELD_TYPE_MATTERS 1
481
482 /* Align loop starts for optimal branching.  
483
484    ??? Kludge this and the next macro for the moment by not doing anything if
485    we don't optimize and also if we are writing ECOFF symbols to work around
486    a bug in DEC's assembler. */
487
488 #define LOOP_ALIGN(LABEL) \
489   (optimize > 0 && write_symbols != SDB_DEBUG ? 4 : 0)
490
491 /* This is how to align an instruction for optimal branching.  On
492    Alpha we'll get better performance by aligning on an octaword
493    boundary.  */
494
495 #define LABEL_ALIGN_AFTER_BARRIER(FILE) \
496   (optimize > 0 && write_symbols != SDB_DEBUG ? 4 : 0)
497
498 /* No data type wants to be aligned rounder than this.  */
499 #define BIGGEST_ALIGNMENT 64
500
501 /* For atomic access to objects, must have at least 32-bit alignment
502    unless the machine has byte operations.  */
503 #define MINIMUM_ATOMIC_ALIGNMENT (TARGET_BWX ? 8 : 32)
504
505 /* Align all constants and variables to at least a word boundary so
506    we can pick up pieces of them faster.  */
507 /* ??? Only if block-move stuff knows about different source/destination
508    alignment.  */
509 #if 0
510 #define CONSTANT_ALIGNMENT(EXP, ALIGN) MAX ((ALIGN), BITS_PER_WORD)
511 #define DATA_ALIGNMENT(EXP, ALIGN) MAX ((ALIGN), BITS_PER_WORD)
512 #endif
513
514 /* Set this non-zero if move instructions will actually fail to work
515    when given unaligned data.
516
517    Since we get an error message when we do one, call them invalid.  */
518
519 #define STRICT_ALIGNMENT 1
520
521 /* Set this non-zero if unaligned move instructions are extremely slow.
522
523    On the Alpha, they trap.  */
524
525 #define SLOW_UNALIGNED_ACCESS 1
526 \f
527 /* Standard register usage.  */
528
529 /* Number of actual hardware registers.
530    The hardware registers are assigned numbers for the compiler
531    from 0 to just below FIRST_PSEUDO_REGISTER.
532    All registers that the compiler knows about must be given numbers,
533    even those that are not normally considered general registers.
534
535    We define all 32 integer registers, even though $31 is always zero,
536    and all 32 floating-point registers, even though $f31 is also
537    always zero.  We do not bother defining the FP status register and
538    there are no other registers. 
539
540    Since $31 is always zero, we will use register number 31 as the
541    argument pointer.  It will never appear in the generated code
542    because we will always be eliminating it in favor of the stack
543    pointer or hardware frame pointer.
544
545    Likewise, we use $f31 for the frame pointer, which will always
546    be eliminated in favor of the hardware frame pointer or the
547    stack pointer.  */
548
549 #define FIRST_PSEUDO_REGISTER 64
550
551 /* 1 for registers that have pervasive standard uses
552    and are not available for the register allocator.  */
553
554 #define FIXED_REGISTERS  \
555  {0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
556   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, \
557   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
558   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1 }
559
560 /* 1 for registers not available across function calls.
561    These must include the FIXED_REGISTERS and also any
562    registers that can be used without being saved.
563    The latter must include the registers where values are returned
564    and the register where structure-value addresses are passed.
565    Aside from that, you can include as many other registers as you like.  */
566 #define CALL_USED_REGISTERS  \
567  {1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, \
568   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 1, 1, 1, 1, 1, \
569   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, \
570   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1 }
571
572 /* List the order in which to allocate registers.  Each register must be
573    listed once, even those in FIXED_REGISTERS.
574
575    We allocate in the following order:
576    $f10-$f15            (nonsaved floating-point register)
577    $f22-$f30            (likewise)
578    $f21-$f16            (likewise, but input args)
579    $f0                  (nonsaved, but return value)
580    $f1                  (nonsaved, but immediate before saved)
581    $f2-$f9              (saved floating-point registers)
582    $1-$8                (nonsaved integer registers)
583    $22-$25              (likewise)
584    $28                  (likewise)
585    $0                   (likewise, but return value)
586    $21-$16              (likewise, but input args)
587    $27                  (procedure value in OSF, nonsaved in NT)
588    $9-$14               (saved integer registers)
589    $26                  (return PC)
590    $15                  (frame pointer)
591    $29                  (global pointer)
592    $30, $31, $f31       (stack pointer and always zero/ap & fp)  */
593
594 #define REG_ALLOC_ORDER         \
595   {42, 43, 44, 45, 46, 47,              \
596    54, 55, 56, 57, 58, 59, 60, 61, 62,  \
597    53, 52, 51, 50, 49, 48,              \
598    32, 33,                              \
599    34, 35, 36, 37, 38, 39, 40, 41,      \
600    1, 2, 3, 4, 5, 6, 7, 8,              \
601    22, 23, 24, 25,                      \
602    28,                                  \
603    0,                                   \
604    21, 20, 19, 18, 17, 16,              \
605    27,                                  \
606    9, 10, 11, 12, 13, 14,               \
607    26,                                  \
608    15,                                  \
609    29,                                  \
610    30, 31, 63 }
611
612 /* Return number of consecutive hard regs needed starting at reg REGNO
613    to hold something of mode MODE.
614    This is ordinarily the length in words of a value of mode MODE
615    but can be less for certain modes in special long registers.  */
616
617 #define HARD_REGNO_NREGS(REGNO, MODE)   \
618   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
619
620 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
621    On Alpha, the integer registers can hold any mode.  The floating-point
622    registers can hold 32-bit and 64-bit integers as well, but not 16-bit
623    or 8-bit values.  */
624
625 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
626   ((REGNO) >= 32 && (REGNO) <= 62                                       \
627    ? GET_MODE_UNIT_SIZE (MODE) == 8 || GET_MODE_UNIT_SIZE (MODE) == 4   \
628    : 1)
629
630 /* A C expression that is nonzero if a value of mode
631    MODE1 is accessible in mode MODE2 without copying.
632
633    This asymmetric test is true when MODE1 could be put
634    in an FP register but MODE2 could not.  */
635
636 #define MODES_TIEABLE_P(MODE1, MODE2)                           \
637   (HARD_REGNO_MODE_OK (32, (MODE1))                             \
638    ? HARD_REGNO_MODE_OK (32, (MODE2))                           \
639    : 1)
640
641 /* Specify the registers used for certain standard purposes.
642    The values of these macros are register numbers.  */
643
644 /* Alpha pc isn't overloaded on a register that the compiler knows about.  */
645 /* #define PC_REGNUM  */
646
647 /* Register to use for pushing function arguments.  */
648 #define STACK_POINTER_REGNUM 30
649
650 /* Base register for access to local variables of the function.  */
651 #define HARD_FRAME_POINTER_REGNUM 15
652
653 /* Value should be nonzero if functions must have frame pointers.
654    Zero means the frame pointer need not be set up (and parms
655    may be accessed via the stack pointer) in functions that seem suitable.
656    This is computed in `reload', in reload1.c.  */
657 #define FRAME_POINTER_REQUIRED 0
658
659 /* Base register for access to arguments of the function.  */
660 #define ARG_POINTER_REGNUM 31
661
662 /* Base register for access to local variables of function.  */
663 #define FRAME_POINTER_REGNUM 63
664
665 /* Register in which static-chain is passed to a function. 
666
667    For the Alpha, this is based on an example; the calling sequence
668    doesn't seem to specify this.  */
669 #define STATIC_CHAIN_REGNUM 1
670
671 /* Register in which address to store a structure value
672    arrives in the function.  On the Alpha, the address is passed
673    as a hidden argument.  */
674 #define STRUCT_VALUE 0
675 \f
676 /* Define the classes of registers for register constraints in the
677    machine description.  Also define ranges of constants.
678
679    One of the classes must always be named ALL_REGS and include all hard regs.
680    If there is more than one class, another class must be named NO_REGS
681    and contain no registers.
682
683    The name GENERAL_REGS must be the name of a class (or an alias for
684    another name such as ALL_REGS).  This is the class of registers
685    that is allowed by "g" or "r" in a register constraint.
686    Also, registers outside this class are allocated only when
687    instructions express preferences for them.
688
689    The classes must be numbered in nondecreasing order; that is,
690    a larger-numbered class must never be contained completely
691    in a smaller-numbered class.
692
693    For any two classes, it is very desirable that there be another
694    class that represents their union.  */
695    
696 enum reg_class { NO_REGS, GENERAL_REGS, FLOAT_REGS, ALL_REGS,
697                  LIM_REG_CLASSES };
698
699 #define N_REG_CLASSES (int) LIM_REG_CLASSES
700
701 /* Give names of register classes as strings for dump file.   */
702
703 #define REG_CLASS_NAMES                         \
704  {"NO_REGS", "GENERAL_REGS", "FLOAT_REGS", "ALL_REGS" }
705
706 /* Define which registers fit in which classes.
707    This is an initializer for a vector of HARD_REG_SET
708    of length N_REG_CLASSES.  */
709
710 #define REG_CLASS_CONTENTS      \
711   { {0, 0}, {~0, 0x80000000}, {0, 0x7fffffff}, {~0, ~0} }
712
713 /* The same information, inverted:
714    Return the class number of the smallest class containing
715    reg number REGNO.  This could be a conditional expression
716    or could index an array.  */
717
718 #define REGNO_REG_CLASS(REGNO) \
719  ((REGNO) >= 32 && (REGNO) <= 62 ? FLOAT_REGS : GENERAL_REGS)
720
721 /* The class value for index registers, and the one for base regs.  */
722 #define INDEX_REG_CLASS NO_REGS
723 #define BASE_REG_CLASS GENERAL_REGS
724
725 /* Get reg_class from a letter such as appears in the machine description.  */
726
727 #define REG_CLASS_FROM_LETTER(C)        \
728  ((C) == 'f' ? FLOAT_REGS : NO_REGS)
729
730 /* Define this macro to change register usage conditional on target flags.  */
731 /* #define CONDITIONAL_REGISTER_USAGE  */
732
733 /* The letters I, J, K, L, M, N, O, and P in a register constraint string
734    can be used to stand for particular ranges of immediate operands.
735    This macro defines what the ranges are.
736    C is the letter, and VALUE is a constant value.
737    Return 1 if VALUE is in the range specified by C.
738
739    For Alpha:
740    `I' is used for the range of constants most insns can contain.
741    `J' is the constant zero.
742    `K' is used for the constant in an LDA insn.
743    `L' is used for the constant in a LDAH insn.
744    `M' is used for the constants that can be AND'ed with using a ZAP insn.
745    `N' is used for complemented 8-bit constants.
746    `O' is used for negated 8-bit constants.
747    `P' is used for the constants 1, 2 and 3.  */
748
749 #define CONST_OK_FOR_LETTER_P(VALUE, C)                         \
750   ((C) == 'I' ? (unsigned HOST_WIDE_INT) (VALUE) < 0x100        \
751    : (C) == 'J' ? (VALUE) == 0                                  \
752    : (C) == 'K' ? (unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000 \
753    : (C) == 'L' ? (((VALUE) & 0xffff) == 0                      \
754                   && (((VALUE)) >> 31 == -1 || (VALUE) >> 31 == 0)) \
755    : (C) == 'M' ? zap_mask (VALUE)                              \
756    : (C) == 'N' ? (unsigned HOST_WIDE_INT) (~ (VALUE)) < 0x100  \
757    : (C) == 'O' ? (unsigned HOST_WIDE_INT) (- (VALUE)) < 0x100  \
758    : (C) == 'P' ? (VALUE) == 1 || (VALUE) == 2 || (VALUE) == 3  \
759    : 0)
760
761 /* Similar, but for floating or large integer constants, and defining letters
762    G and H.   Here VALUE is the CONST_DOUBLE rtx itself.
763
764    For Alpha, `G' is the floating-point constant zero.  `H' is a CONST_DOUBLE
765    that is the operand of a ZAP insn.  */
766
767 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
768   ((C) == 'G' ? (GET_MODE_CLASS (GET_MODE (VALUE)) == MODE_FLOAT        \
769                  && (VALUE) == CONST0_RTX (GET_MODE (VALUE)))           \
770    : (C) == 'H' ? (GET_MODE (VALUE) == VOIDmode                         \
771                    && zap_mask (CONST_DOUBLE_LOW (VALUE))               \
772                    && zap_mask (CONST_DOUBLE_HIGH (VALUE)))             \
773    : 0)
774
775 /* Optional extra constraints for this machine.
776
777    For the Alpha, `Q' means that this is a memory operand but not a
778    reference to an unaligned location.
779
780    `R' is a SYMBOL_REF that has SYMBOL_REF_FLAG set or is the current
781    function.
782
783    'S' is a 6-bit constant (valid for a shift insn).  */
784
785 #define EXTRA_CONSTRAINT(OP, C)                         \
786   ((C) == 'Q' ? normal_memory_operand (OP, VOIDmode)                    \
787    : (C) == 'R' ? current_file_function_operand (OP, Pmode)             \
788    : (C) == 'S' ? (GET_CODE (OP) == CONST_INT                           \
789                    && (unsigned HOST_WIDE_INT) INTVAL (OP) < 64)        \
790    : 0)
791 extern int normal_memory_operand ();
792
793 /* Given an rtx X being reloaded into a reg required to be
794    in class CLASS, return the class of reg to actually use.
795    In general this is just CLASS; but on some machines
796    in some cases it is preferable to use a more restrictive class.
797
798    On the Alpha, all constants except zero go into a floating-point
799    register via memory.  */
800
801 #define PREFERRED_RELOAD_CLASS(X, CLASS)                \
802   (CONSTANT_P (X) && (X) != const0_rtx && (X) != CONST0_RTX (GET_MODE (X)) \
803    ? ((CLASS) == FLOAT_REGS || (CLASS) == NO_REGS ? NO_REGS : GENERAL_REGS)\
804    : (CLASS))
805
806 /* Loading and storing HImode or QImode values to and from memory
807    usually requires a scratch register.  The exceptions are loading
808    QImode and HImode from an aligned address to a general register
809    unless byte instructions are permitted.
810    We also cannot load an unaligned address or a paradoxical SUBREG into an
811    FP register.   */
812
813 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS,MODE,IN)                     \
814 (((GET_CODE (IN) == MEM                                                 \
815    || (GET_CODE (IN) == REG && REGNO (IN) >= FIRST_PSEUDO_REGISTER)     \
816    || (GET_CODE (IN) == SUBREG                                          \
817        && (GET_CODE (SUBREG_REG (IN)) == MEM                            \
818            || (GET_CODE (SUBREG_REG (IN)) == REG                        \
819                && REGNO (SUBREG_REG (IN)) >= FIRST_PSEUDO_REGISTER))))  \
820   && (((CLASS) == FLOAT_REGS                                            \
821        && ((MODE) == SImode || (MODE) == HImode || (MODE) == QImode))   \
822       || (((MODE) == QImode || (MODE) == HImode)                        \
823           && ! TARGET_BWX && unaligned_memory_operand (IN, MODE)))) \
824  ? GENERAL_REGS                                                         \
825  : ((CLASS) == FLOAT_REGS && GET_CODE (IN) == MEM                       \
826     && GET_CODE (XEXP (IN, 0)) == AND) ? GENERAL_REGS                   \
827  : ((CLASS) == FLOAT_REGS && GET_CODE (IN) == SUBREG                    \
828     && (GET_MODE_SIZE (GET_MODE (IN))                                   \
829         > GET_MODE_SIZE (GET_MODE (SUBREG_REG (IN))))) ? GENERAL_REGS   \
830  : NO_REGS)
831
832 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS,MODE,OUT)                   \
833 (((GET_CODE (OUT) == MEM                                                \
834    || (GET_CODE (OUT) == REG && REGNO (OUT) >= FIRST_PSEUDO_REGISTER)   \
835    || (GET_CODE (OUT) == SUBREG                                         \
836        && (GET_CODE (SUBREG_REG (OUT)) == MEM                           \
837            || (GET_CODE (SUBREG_REG (OUT)) == REG                       \
838                && REGNO (SUBREG_REG (OUT)) >= FIRST_PSEUDO_REGISTER)))) \
839   && ((((MODE) == HImode || (MODE) == QImode)                           \
840        && (! TARGET_BWX || (CLASS) == FLOAT_REGS))                      \
841       || ((MODE) == SImode && (CLASS) == FLOAT_REGS)))                  \
842  ? GENERAL_REGS                                                         \
843  : ((CLASS) == FLOAT_REGS && GET_CODE (OUT) == MEM                      \
844     && GET_CODE (XEXP (OUT, 0)) == AND) ? GENERAL_REGS                  \
845  : ((CLASS) == FLOAT_REGS && GET_CODE (OUT) == SUBREG                   \
846     && (GET_MODE_SIZE (GET_MODE (OUT))                                  \
847         > GET_MODE_SIZE (GET_MODE (SUBREG_REG (OUT))))) ? GENERAL_REGS  \
848  : NO_REGS)
849
850 /* If we are copying between general and FP registers, we need a memory
851    location unless the CIX extension is available.  */
852
853 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE) \
854  (! TARGET_CIX && (CLASS1) != (CLASS2))
855
856 /* Specify the mode to be used for memory when a secondary memory
857    location is needed.  If MODE is floating-point, use it.  Otherwise,
858    widen to a word like the default.  This is needed because we always
859    store integers in FP registers in quadword format.  This whole
860    area is very tricky! */
861 #define SECONDARY_MEMORY_NEEDED_MODE(MODE)              \
862   (GET_MODE_CLASS (MODE) == MODE_FLOAT ? (MODE)         \
863    : GET_MODE_SIZE (MODE) >= 4 ? (MODE)                 \
864    : mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0))
865
866 /* Return the maximum number of consecutive registers
867    needed to represent mode MODE in a register of class CLASS.  */
868
869 #define CLASS_MAX_NREGS(CLASS, MODE)                            \
870  ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
871
872 /* If defined, gives a class of registers that cannot be used as the
873    operand of a SUBREG that changes the size of the object.  */
874
875 #define CLASS_CANNOT_CHANGE_SIZE        FLOAT_REGS
876
877 /* Define the cost of moving between registers of various classes.  Moving
878    between FLOAT_REGS and anything else except float regs is expensive. 
879    In fact, we make it quite expensive because we really don't want to
880    do these moves unless it is clearly worth it.  Optimizations may
881    reduce the impact of not being able to allocate a pseudo to a
882    hard register.  */
883
884 #define REGISTER_MOVE_COST(CLASS1, CLASS2)              \
885   (((CLASS1) == FLOAT_REGS) == ((CLASS2) == FLOAT_REGS) \
886    ? 2                                                  \
887    : TARGET_CIX ? 3 : 4+2*alpha_memory_latency)
888
889 /* A C expressions returning the cost of moving data of MODE from a register to
890    or from memory.
891
892    On the Alpha, bump this up a bit.  */
893
894 extern int alpha_memory_latency;
895 #define MEMORY_MOVE_COST(MODE,CLASS,IN)  (2*alpha_memory_latency)
896
897 /* Provide the cost of a branch.  Exact meaning under development.  */
898 #define BRANCH_COST 5
899
900 /* Adjust the cost of dependencies.  */
901
902 #define ADJUST_COST(INSN,LINK,DEP,COST) \
903   (COST) = alpha_adjust_cost (INSN, LINK, DEP, COST)
904 \f
905 /* Stack layout; function entry, exit and calling.  */
906
907 /* Define this if pushing a word on the stack
908    makes the stack pointer a smaller address.  */
909 #define STACK_GROWS_DOWNWARD
910
911 /* Define this if the nominal address of the stack frame
912    is at the high-address end of the local variables;
913    that is, each additional local variable allocated
914    goes at a more negative offset in the frame.  */
915 /* #define FRAME_GROWS_DOWNWARD */
916
917 /* Offset within stack frame to start allocating local variables at.
918    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
919    first local allocated.  Otherwise, it is the offset to the BEGINNING
920    of the first local allocated.  */
921
922 #define STARTING_FRAME_OFFSET 0
923
924 /* If we generate an insn to push BYTES bytes,
925    this says how many the stack pointer really advances by.
926    On Alpha, don't define this because there are no push insns.  */
927 /*  #define PUSH_ROUNDING(BYTES) */
928
929 /* Define this to be nonzero if stack checking is built into the ABI.  */
930 #define STACK_CHECK_BUILTIN 1
931
932 /* Define this if the maximum size of all the outgoing args is to be
933    accumulated and pushed during the prologue.  The amount can be
934    found in the variable current_function_outgoing_args_size.  */
935 #define ACCUMULATE_OUTGOING_ARGS
936
937 /* Offset of first parameter from the argument pointer register value.  */
938
939 #define FIRST_PARM_OFFSET(FNDECL) 0
940
941 /* Definitions for register eliminations.
942
943    We have two registers that can be eliminated on the Alpha.  First, the
944    frame pointer register can often be eliminated in favor of the stack
945    pointer register.  Secondly, the argument pointer register can always be
946    eliminated; it is replaced with either the stack or frame pointer. */
947
948 /* This is an array of structures.  Each structure initializes one pair
949    of eliminable registers.  The "from" register number is given first,
950    followed by "to".  Eliminations of the same "from" register are listed
951    in order of preference.  */
952
953 #define ELIMINABLE_REGS                              \
954 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},        \
955  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},   \
956  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},      \
957  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}
958
959 /* Given FROM and TO register numbers, say whether this elimination is allowed.
960    Frame pointer elimination is automatically handled.
961
962    All eliminations are valid since the cases where FP can't be
963    eliminated are already handled.  */
964
965 #define CAN_ELIMINATE(FROM, TO) 1
966
967 /* Round up to a multiple of 16 bytes.  */
968 #define ALPHA_ROUND(X) (((X) + 15) & ~ 15)
969
970 /* Define the offset between two registers, one to be eliminated, and the other
971    its replacement, at the start of a routine.  */
972 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
973 { if ((FROM) == FRAME_POINTER_REGNUM)                                   \
974     (OFFSET) = (ALPHA_ROUND (current_function_outgoing_args_size)       \
975                 + alpha_sa_size ());                                    \
976   else if ((FROM) == ARG_POINTER_REGNUM)                                \
977     (OFFSET) = (ALPHA_ROUND (current_function_outgoing_args_size)       \
978                 + alpha_sa_size ()                                      \
979                 + (ALPHA_ROUND (get_frame_size ()                       \
980                                + current_function_pretend_args_size)    \
981                    - current_function_pretend_args_size));              \
982 }
983
984 /* Define this if stack space is still allocated for a parameter passed
985    in a register.  */
986 /* #define REG_PARM_STACK_SPACE */
987
988 /* Value is the number of bytes of arguments automatically
989    popped when returning from a subroutine call.
990    FUNDECL is the declaration node of the function (as a tree),
991    FUNTYPE is the data type of the function (as a tree),
992    or for a library call it is an identifier node for the subroutine name.
993    SIZE is the number of bytes of arguments passed on the stack.  */
994
995 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
996
997 /* Define how to find the value returned by a function.
998    VALTYPE is the data type of the value (as a tree).
999    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1000    otherwise, FUNC is 0.
1001
1002    On Alpha the value is found in $0 for integer functions and
1003    $f0 for floating-point functions.  */
1004
1005 #define FUNCTION_VALUE(VALTYPE, FUNC)   \
1006   gen_rtx (REG,                                                 \
1007            ((INTEGRAL_TYPE_P (VALTYPE)                          \
1008              && TYPE_PRECISION (VALTYPE) < BITS_PER_WORD)       \
1009             || POINTER_TYPE_P (VALTYPE))                        \
1010            ? word_mode : TYPE_MODE (VALTYPE),                   \
1011            ((TARGET_FPREGS                                      \
1012              && (TREE_CODE (VALTYPE) == REAL_TYPE               \
1013                  || TREE_CODE (VALTYPE) == COMPLEX_TYPE))       \
1014             ? 32 : 0))
1015
1016 /* Define how to find the value returned by a library function
1017    assuming the value has mode MODE.  */
1018
1019 #define LIBCALL_VALUE(MODE)     \
1020    gen_rtx (REG, MODE,                                          \
1021             (TARGET_FPREGS                                      \
1022              && (GET_MODE_CLASS (MODE) == MODE_FLOAT            \
1023                  || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) \
1024              ? 32 : 0))
1025
1026 /* The definition of this macro implies that there are cases where
1027    a scalar value cannot be returned in registers.
1028
1029    For the Alpha, any structure or union type is returned in memory, as
1030    are integers whose size is larger than 64 bits.  */
1031
1032 #define RETURN_IN_MEMORY(TYPE) \
1033   (TYPE_MODE (TYPE) == BLKmode \
1034    || (TREE_CODE (TYPE) == INTEGER_TYPE && TYPE_PRECISION (TYPE) > 64))
1035
1036 /* 1 if N is a possible register number for a function value
1037    as seen by the caller.  */
1038
1039 #define FUNCTION_VALUE_REGNO_P(N)  \
1040   ((N) == 0 || (N) == 1 || (N) == 32 || (N) == 33)
1041
1042 /* 1 if N is a possible register number for function argument passing.
1043    On Alpha, these are $16-$21 and $f16-$f21.  */
1044
1045 #define FUNCTION_ARG_REGNO_P(N) \
1046   (((N) >= 16 && (N) <= 21) || ((N) >= 16 + 32 && (N) <= 21 + 32))
1047 \f
1048 /* Define a data type for recording info about an argument list
1049    during the scan of that argument list.  This data type should
1050    hold all necessary information about the function itself
1051    and about the args processed so far, enough to enable macros
1052    such as FUNCTION_ARG to determine where the next arg should go.
1053
1054    On Alpha, this is a single integer, which is a number of words
1055    of arguments scanned so far.
1056    Thus 6 or more means all following args should go on the stack.  */
1057
1058 #define CUMULATIVE_ARGS int
1059
1060 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1061    for a call to a function whose data type is FNTYPE.
1062    For a library call, FNTYPE is 0.  */
1063
1064 #define INIT_CUMULATIVE_ARGS(CUM,FNTYPE,LIBNAME,INDIRECT)  (CUM) = 0
1065
1066 /* Define intermediate macro to compute the size (in registers) of an argument
1067    for the Alpha.  */
1068
1069 #define ALPHA_ARG_SIZE(MODE, TYPE, NAMED)                               \
1070 ((MODE) != BLKmode                                                      \
1071  ? (GET_MODE_SIZE (MODE) + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD       \
1072  : (int_size_in_bytes (TYPE) + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD)
1073
1074 /* Update the data in CUM to advance over an argument
1075    of mode MODE and data type TYPE.
1076    (TYPE is null for libcalls where that information may not be available.)  */
1077
1078 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
1079   if (MUST_PASS_IN_STACK (MODE, TYPE))                                  \
1080     (CUM) = 6;                                                          \
1081   else                                                                  \
1082     (CUM) += ALPHA_ARG_SIZE (MODE, TYPE, NAMED)
1083
1084 /* Determine where to put an argument to a function.
1085    Value is zero to push the argument on the stack,
1086    or a hard register in which to store the argument.
1087
1088    MODE is the argument's machine mode.
1089    TYPE is the data type of the argument (as a tree).
1090     This is null for libcalls where that information may
1091     not be available.
1092    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1093     the preceding args and about the function being called.
1094    NAMED is nonzero if this argument is a named parameter
1095     (otherwise it is an extra parameter matching an ellipsis).
1096
1097    On Alpha the first 6 words of args are normally in registers
1098    and the rest are pushed.  */
1099
1100 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED)    \
1101 ((CUM) < 6 && ! MUST_PASS_IN_STACK (MODE, TYPE) \
1102  ? gen_rtx(REG, (MODE),                         \
1103            (CUM) + 16 + ((TARGET_FPREGS         \
1104                           && (GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT  \
1105                               || GET_MODE_CLASS (MODE) == MODE_FLOAT)) \
1106                          * 32))                 \
1107  : 0)
1108
1109 /* Specify the padding direction of arguments.
1110
1111    On the Alpha, we must pad upwards in order to be able to pass args in
1112    registers.  */
1113
1114 #define FUNCTION_ARG_PADDING(MODE, TYPE)        upward
1115
1116 /* For an arg passed partly in registers and partly in memory,
1117    this is the number of registers used.
1118    For args passed entirely in registers or entirely in memory, zero.  */
1119
1120 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED)      \
1121 ((CUM) < 6 && 6 < (CUM) + ALPHA_ARG_SIZE (MODE, TYPE, NAMED)    \
1122  ? 6 - (CUM) : 0)
1123
1124 /* Perform any needed actions needed for a function that is receiving a
1125    variable number of arguments. 
1126
1127    CUM is as above.
1128
1129    MODE and TYPE are the mode and type of the current parameter.
1130
1131    PRETEND_SIZE is a variable that should be set to the amount of stack
1132    that must be pushed by the prolog to pretend that our caller pushed
1133    it.
1134
1135    Normally, this macro will push all remaining incoming registers on the
1136    stack and set PRETEND_SIZE to the length of the registers pushed. 
1137
1138    On the Alpha, we allocate space for all 12 arg registers, but only
1139    push those that are remaining.
1140
1141    However, if NO registers need to be saved, don't allocate any space.
1142    This is not only because we won't need the space, but because AP includes
1143    the current_pretend_args_size and we don't want to mess up any
1144    ap-relative addresses already made.
1145
1146    If we are not to use the floating-point registers, save the integer
1147    registers where we would put the floating-point registers.  This is
1148    not the most efficient way to implement varargs with just one register
1149    class, but it isn't worth doing anything more efficient in this rare
1150    case.  */
1151    
1152
1153 #define SETUP_INCOMING_VARARGS(CUM,MODE,TYPE,PRETEND_SIZE,NO_RTL)       \
1154 { if ((CUM) < 6)                                                        \
1155     {                                                                   \
1156       if (! (NO_RTL))                                                   \
1157         {                                                               \
1158           move_block_from_reg                                           \
1159             (16 + CUM,                                                  \
1160              gen_rtx (MEM, BLKmode,                                     \
1161                       plus_constant (virtual_incoming_args_rtx,         \
1162                                      ((CUM) + 6)* UNITS_PER_WORD)),     \
1163              6 - (CUM), (6 - (CUM)) * UNITS_PER_WORD);                  \
1164           move_block_from_reg                                           \
1165             (16 + (TARGET_FPREGS ? 32 : 0) + CUM,                       \
1166              gen_rtx (MEM, BLKmode,                                     \
1167                       plus_constant (virtual_incoming_args_rtx,         \
1168                                      (CUM) * UNITS_PER_WORD)),          \
1169              6 - (CUM), (6 - (CUM)) * UNITS_PER_WORD);                  \
1170            emit_insn (gen_blockage ());                                 \
1171          }                                                              \
1172       PRETEND_SIZE = 12 * UNITS_PER_WORD;                               \
1173     }                                                                   \
1174 }
1175
1176 /* Try to output insns to set TARGET equal to the constant C if it can be
1177    done in less than N insns.  Do all computations in MODE.  Returns the place
1178    where the output has been placed if it can be done and the insns have been
1179    emitted.  If it would take more than N insns, zero is returned and no
1180    insns and emitted.  */
1181 extern struct rtx_def *alpha_emit_set_const ();
1182 extern struct rtx_def *alpha_emit_set_long_const ();
1183 extern struct rtx_def *alpha_emit_conditional_branch ();
1184 extern struct rtx_def *alpha_emit_conditional_move ();
1185
1186 /* Generate necessary RTL for __builtin_saveregs().
1187    ARGLIST is the argument list; see expr.c.  */
1188 extern struct rtx_def *alpha_builtin_saveregs ();
1189 #define EXPAND_BUILTIN_SAVEREGS(ARGLIST) alpha_builtin_saveregs (ARGLIST)
1190
1191 /* Define the information needed to generate branch and scc insns.  This is
1192    stored from the compare operation.  Note that we can't use "rtx" here
1193    since it hasn't been defined!  */
1194
1195 extern struct rtx_def *alpha_compare_op0, *alpha_compare_op1;
1196 extern int alpha_compare_fp_p;
1197
1198 /* Define the information needed to modify the epilogue for EH.  */
1199
1200 extern struct rtx_def *alpha_eh_epilogue_sp_ofs;
1201
1202 /* Make (or fake) .linkage entry for function call.
1203    IS_LOCAL is 0 if name is used in call, 1 if name is used in definition.  */
1204 extern void alpha_need_linkage ();
1205
1206 /* This macro defines the start of an assembly comment.  */
1207
1208 #define ASM_COMMENT_START " #"
1209
1210 /* This macro produces the initial definition of a function.  */
1211
1212 #define ASM_DECLARE_FUNCTION_NAME(FILE,NAME,DECL) \
1213   alpha_start_function(FILE,NAME,DECL);
1214 extern void alpha_start_function ();
1215
1216 /* This macro closes up a function definition for the assembler.  */
1217
1218 #define ASM_DECLARE_FUNCTION_SIZE(FILE,NAME,DECL) \
1219   alpha_end_function(FILE,NAME,DECL)
1220 extern void alpha_end_function ();
1221    
1222 /* This macro notes the end of the prologue.  */
1223
1224 #define FUNCTION_END_PROLOGUE(FILE)  output_end_prologue (FILE)
1225 extern void output_end_prologue ();
1226
1227 /* Output any profiling code before the prologue.  */
1228
1229 #define PROFILE_BEFORE_PROLOGUE 1
1230
1231 /* Output assembler code to FILE to increment profiler label # LABELNO
1232    for profiling a function entry.  Under OSF/1, profiling is enabled
1233    by simply passing -pg to the assembler and linker.  */
1234
1235 #define FUNCTION_PROFILER(FILE, LABELNO)
1236
1237 /* Output assembler code to FILE to initialize this source file's
1238    basic block profiling info, if that has not already been done.
1239    This assumes that __bb_init_func doesn't garble a1-a5. */
1240
1241 #define FUNCTION_BLOCK_PROFILER(FILE, LABELNO)                  \
1242     do {                                                        \
1243         ASM_OUTPUT_REG_PUSH (FILE, 16);                         \
1244         fputs ("\tlda $16,$PBX32\n", (FILE));                   \
1245         fputs ("\tldq $26,0($16)\n", (FILE));                   \
1246         fputs ("\tbne $26,1f\n", (FILE));                       \
1247         fputs ("\tlda $27,__bb_init_func\n", (FILE));           \
1248         fputs ("\tjsr $26,($27),__bb_init_func\n", (FILE));     \
1249         fputs ("\tldgp $29,0($26)\n", (FILE));                  \
1250         fputs ("1:\n", (FILE));                                 \
1251         ASM_OUTPUT_REG_POP (FILE, 16);                          \
1252     } while (0);
1253
1254 /* Output assembler code to FILE to increment the entry-count for
1255    the BLOCKNO'th basic block in this source file.  */
1256
1257 #define BLOCK_PROFILER(FILE, BLOCKNO)                           \
1258     do {                                                        \
1259         int blockn = (BLOCKNO);                                 \
1260         fputs ("\tsubq $30,16,$30\n", (FILE));                  \
1261         fputs ("\tstq $26,0($30)\n", (FILE));                   \
1262         fputs ("\tstq $27,8($30)\n", (FILE));                   \
1263         fputs ("\tlda $26,$PBX34\n", (FILE));                   \
1264         fprintf ((FILE), "\tldq $27,%d($26)\n", 8*blockn);      \
1265         fputs ("\taddq $27,1,$27\n", (FILE));                   \
1266         fprintf ((FILE), "\tstq $27,%d($26)\n", 8*blockn);      \
1267         fputs ("\tldq $26,0($30)\n", (FILE));                   \
1268         fputs ("\tldq $27,8($30)\n", (FILE));                   \
1269         fputs ("\taddq $30,16,$30\n", (FILE));                  \
1270     } while (0)
1271
1272
1273 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1274    the stack pointer does not matter.  The value is tested only in
1275    functions that have frame pointers.
1276    No definition is equivalent to always zero.  */
1277
1278 #define EXIT_IGNORE_STACK 1
1279 \f
1280 /* Output assembler code for a block containing the constant parts
1281    of a trampoline, leaving space for the variable parts.
1282
1283    The trampoline should set the static chain pointer to value placed
1284    into the trampoline and should branch to the specified routine.  
1285    Note that $27 has been set to the address of the trampoline, so we can
1286    use it for addressability of the two data items.  Trampolines are always
1287    aligned to FUNCTION_BOUNDARY, which is 64 bits.  */
1288
1289 #define TRAMPOLINE_TEMPLATE(FILE)               \
1290 do {                                            \
1291   fprintf (FILE, "\tldq $1,24($27)\n");         \
1292   fprintf (FILE, "\tldq $27,16($27)\n");        \
1293   fprintf (FILE, "\tjmp $31,($27),0\n");        \
1294   fprintf (FILE, "\tnop\n");                    \
1295   fprintf (FILE, "\t.quad 0,0\n");              \
1296 } while (0)
1297
1298 /* Section in which to place the trampoline.  On Alpha, instructions
1299    may only be placed in a text segment.  */
1300
1301 #define TRAMPOLINE_SECTION text_section
1302
1303 /* Length in units of the trampoline for entering a nested function.  */
1304
1305 #define TRAMPOLINE_SIZE    32
1306
1307 /* Emit RTL insns to initialize the variable parts of a trampoline.
1308    FNADDR is an RTX for the address of the function's pure code.
1309    CXT is an RTX for the static chain value for the function.  */
1310
1311 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1312   alpha_initialize_trampoline (TRAMP, FNADDR, CXT, 16, 24, 8)
1313 extern void alpha_initialize_trampoline ();
1314
1315 /* A C expression whose value is RTL representing the value of the return
1316    address for the frame COUNT steps up from the current frame.
1317    FRAMEADDR is the frame pointer of the COUNT frame, or the frame pointer of
1318    the COUNT-1 frame if RETURN_ADDR_IN_PREVIOUS_FRAME is defined.  */
1319
1320 #define RETURN_ADDR_RTX  alpha_return_addr
1321 extern struct rtx_def *alpha_return_addr ();
1322
1323 /* Before the prologue, RA lives in $26. */
1324 #define INCOMING_RETURN_ADDR_RTX  gen_rtx_REG (Pmode, 26)
1325
1326 /* Initialize data used by insn expanders.  This is called from insn_emit,
1327    once for every function before code is generated.  */
1328
1329 #define INIT_EXPANDERS  alpha_init_expanders ()
1330 extern void alpha_init_expanders ();
1331 \f
1332 /* Addressing modes, and classification of registers for them.  */
1333
1334 /* #define HAVE_POST_INCREMENT 0 */
1335 /* #define HAVE_POST_DECREMENT 0 */
1336
1337 /* #define HAVE_PRE_DECREMENT 0 */
1338 /* #define HAVE_PRE_INCREMENT 0 */
1339
1340 /* Macros to check register numbers against specific register classes.  */
1341
1342 /* These assume that REGNO is a hard or pseudo reg number.
1343    They give nonzero only if REGNO is a hard reg of the suitable class
1344    or a pseudo reg currently allocated to a suitable hard reg.
1345    Since they use reg_renumber, they are safe only once reg_renumber
1346    has been allocated, which happens in local-alloc.c.  */
1347
1348 #define REGNO_OK_FOR_INDEX_P(REGNO) 0
1349 #define REGNO_OK_FOR_BASE_P(REGNO) \
1350 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < 32  \
1351  || (REGNO) == 63 || reg_renumber[REGNO] == 63)
1352 \f
1353 /* Maximum number of registers that can appear in a valid memory address.  */
1354 #define MAX_REGS_PER_ADDRESS 1
1355
1356 /* Recognize any constant value that is a valid address.  For the Alpha,
1357    there are only constants none since we want to use LDA to load any
1358    symbolic addresses into registers.  */
1359
1360 #define CONSTANT_ADDRESS_P(X)   \
1361   (GET_CODE (X) == CONST_INT    \
1362    && (unsigned HOST_WIDE_INT) (INTVAL (X) + 0x8000) < 0x10000)
1363
1364 /* Include all constant integers and constant doubles, but not
1365    floating-point, except for floating-point zero.  */
1366
1367 #define LEGITIMATE_CONSTANT_P(X)                \
1368   (GET_MODE_CLASS (GET_MODE (X)) != MODE_FLOAT  \
1369    || (X) == CONST0_RTX (GET_MODE (X)))
1370
1371 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1372    and check its validity for a certain class.
1373    We have two alternate definitions for each of them.
1374    The usual definition accepts all pseudo regs; the other rejects
1375    them unless they have been allocated suitable hard regs.
1376    The symbol REG_OK_STRICT causes the latter definition to be used.
1377
1378    Most source files want to accept pseudo regs in the hope that
1379    they will get allocated to the class that the insn wants them to be in.
1380    Source files for reload pass need to be strict.
1381    After reload, it makes no difference, since pseudo regs have
1382    been eliminated by then.  */
1383
1384 #ifndef REG_OK_STRICT
1385
1386 /* Nonzero if X is a hard reg that can be used as an index
1387    or if it is a pseudo reg.  */
1388 #define REG_OK_FOR_INDEX_P(X) 0
1389 /* Nonzero if X is a hard reg that can be used as a base reg
1390    or if it is a pseudo reg.  */
1391 #define REG_OK_FOR_BASE_P(X)  \
1392   (REGNO (X) < 32 || REGNO (X) == 63 || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1393
1394 #else
1395
1396 /* Nonzero if X is a hard reg that can be used as an index.  */
1397 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1398 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1399 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1400
1401 #endif
1402 \f
1403 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1404    that is a valid memory address for an instruction.
1405    The MODE argument is the machine mode for the MEM expression
1406    that wants to use this address. 
1407
1408    For Alpha, we have either a constant address or the sum of a register
1409    and a constant address, or just a register.  For DImode, any of those
1410    forms can be surrounded with an AND that clear the low-order three bits;
1411    this is an "unaligned" access.
1412
1413    First define the basic valid address.  */
1414
1415 #define GO_IF_LEGITIMATE_SIMPLE_ADDRESS(MODE, X, ADDR) \
1416 { if (REG_P (X) && REG_OK_FOR_BASE_P (X))       \
1417     goto ADDR;                                  \
1418   if (CONSTANT_ADDRESS_P (X))                   \
1419     goto ADDR;                                  \
1420   if (GET_CODE (X) == PLUS                      \
1421       && REG_P (XEXP (X, 0))                    \
1422       && REG_OK_FOR_BASE_P (XEXP (X, 0))        \
1423       && CONSTANT_ADDRESS_P (XEXP (X, 1)))      \
1424     goto ADDR;                                  \
1425 }
1426
1427 /* Now accept the simple address, or, for DImode only, an AND of a simple
1428    address that turns off the low three bits.  */
1429
1430 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
1431 { GO_IF_LEGITIMATE_SIMPLE_ADDRESS (MODE, X, ADDR); \
1432   if ((MODE) == DImode                          \
1433       && GET_CODE (X) == AND                    \
1434       && GET_CODE (XEXP (X, 1)) == CONST_INT    \
1435       && INTVAL (XEXP (X, 1)) == -8)            \
1436     GO_IF_LEGITIMATE_SIMPLE_ADDRESS (MODE, XEXP (X, 0), ADDR); \
1437 }
1438
1439 /* Try machine-dependent ways of modifying an illegitimate address
1440    to be legitimate.  If we find one, return the new, valid address.
1441    This macro is used in only one place: `memory_address' in explow.c.
1442
1443    OLDX is the address as it was before break_out_memory_refs was called.
1444    In some cases it is useful to look at this to decide what needs to be done.
1445
1446    MODE and WIN are passed so that this macro can use
1447    GO_IF_LEGITIMATE_ADDRESS.
1448
1449    It is always safe for this macro to do nothing.  It exists to recognize
1450    opportunities to optimize the output. 
1451
1452    For the Alpha, there are three cases we handle:
1453
1454    (1) If the address is (plus reg const_int) and the CONST_INT is not a
1455        valid offset, compute the high part of the constant and add it to the
1456        register.  Then our address is (plus temp low-part-const).
1457    (2) If the address is (const (plus FOO const_int)), find the low-order
1458        part of the CONST_INT.  Then load FOO plus any high-order part of the
1459        CONST_INT into a register.  Our address is (plus reg low-part-const).
1460        This is done to reduce the number of GOT entries.
1461    (3) If we have a (plus reg const), emit the load as in (2), then add
1462        the two registers, and finally generate (plus reg low-part-const) as
1463        our address.  */
1464
1465 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1466 { if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == REG     \
1467       && GET_CODE (XEXP (X, 1)) == CONST_INT                    \
1468       && ! CONSTANT_ADDRESS_P (XEXP (X, 1)))                    \
1469     {                                                           \
1470       HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                 \
1471       HOST_WIDE_INT lowpart = (val & 0xffff) - 2 * (val & 0x8000); \
1472       HOST_WIDE_INT highpart = val - lowpart;                   \
1473       rtx high = GEN_INT (highpart);                            \
1474       rtx temp = expand_binop (Pmode, add_optab, XEXP (x, 0),   \
1475                                high, NULL_RTX, 1, OPTAB_LIB_WIDEN); \
1476                                                                 \
1477       (X) = plus_constant (temp, lowpart);                      \
1478       goto WIN;                                                 \
1479     }                                                           \
1480   else if (GET_CODE (X) == CONST                                \
1481            && GET_CODE (XEXP (X, 0)) == PLUS                    \
1482            && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT)    \
1483     {                                                           \
1484       HOST_WIDE_INT val = INTVAL (XEXP (XEXP (X, 0), 1));       \
1485       HOST_WIDE_INT lowpart = (val & 0xffff) - 2 * (val & 0x8000); \
1486       HOST_WIDE_INT highpart = val - lowpart;                   \
1487       rtx high = XEXP (XEXP (X, 0), 0);                         \
1488                                                                 \
1489       if (highpart)                                             \
1490         high = plus_constant (high, highpart);                  \
1491                                                                 \
1492       (X) = plus_constant (force_reg (Pmode, high), lowpart);   \
1493       goto WIN;                                                 \
1494     }                                                           \
1495   else if (GET_CODE (X) == PLUS && GET_CODE (XEXP (X, 0)) == REG \
1496            && GET_CODE (XEXP (X, 1)) == CONST                   \
1497            && GET_CODE (XEXP (XEXP (X, 1), 0)) == PLUS          \
1498            && GET_CODE (XEXP (XEXP (XEXP (X, 1), 0), 1)) == CONST_INT) \
1499     {                                                           \
1500       HOST_WIDE_INT val = INTVAL (XEXP (XEXP (XEXP (X, 1), 0), 1)); \
1501       HOST_WIDE_INT lowpart = (val & 0xffff) - 2 * (val & 0x8000); \
1502       HOST_WIDE_INT highpart = val - lowpart;                   \
1503       rtx high = XEXP (XEXP (XEXP (X, 1), 0), 0);               \
1504                                                                 \
1505       if (highpart)                                             \
1506         high = plus_constant (high, highpart);                  \
1507                                                                 \
1508       high = expand_binop (Pmode, add_optab, XEXP (X, 0),       \
1509                            force_reg (Pmode, high),             \
1510                            high, 1, OPTAB_LIB_WIDEN);           \
1511       (X) = plus_constant (high, lowpart);                      \
1512       goto WIN;                                                 \
1513     }                                                           \
1514 }
1515
1516 /* Try a machine-dependent way of reloading an illegitimate address
1517    operand.  If we find one, push the reload and jump to WIN.  This
1518    macro is used in only one place: `find_reloads_address' in reload.c.
1519
1520    For the Alpha, we wish to handle large displacements off a base
1521    register by splitting the addend across an ldah and the mem insn.
1522    This cuts number of extra insns needed from 3 to 1.  */
1523    
1524 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
1525 do {                                                                    \
1526   /* We must recognize output that we have already generated ourselves.  */ \
1527   if (GET_CODE (X) == PLUS                                              \
1528       && GET_CODE (XEXP (X, 0)) == PLUS                                 \
1529       && GET_CODE (XEXP (XEXP (X, 0), 0)) == REG                        \
1530       && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT                  \
1531       && GET_CODE (XEXP (X, 1)) == CONST_INT)                           \
1532     {                                                                   \
1533       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL_PTR,       \
1534                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
1535                    OPNUM, TYPE);                                        \
1536       goto WIN;                                                         \
1537     }                                                                   \
1538   if (GET_CODE (X) == PLUS                                              \
1539       && GET_CODE (XEXP (X, 0)) == REG                                  \
1540       && REGNO (XEXP (X, 0)) < FIRST_PSEUDO_REGISTER                    \
1541       && REG_MODE_OK_FOR_BASE_P (XEXP (X, 0), MODE)                     \
1542       && GET_CODE (XEXP (X, 1)) == CONST_INT)                           \
1543     {                                                                   \
1544       HOST_WIDE_INT val = INTVAL (XEXP (X, 1));                         \
1545       HOST_WIDE_INT low = ((val & 0xffff) ^ 0x8000) - 0x8000;           \
1546       HOST_WIDE_INT high                                                \
1547         = (((val - low) & 0xffffffff) ^ 0x80000000) - 0x80000000;       \
1548                                                                         \
1549       /* Check for 32-bit overflow.  */                                 \
1550       if (high + low != val)                                            \
1551         break;                                                          \
1552                                                                         \
1553       /* Reload the high part into a base reg; leave the low part       \
1554          in the mem directly.  */                                       \
1555                                                                         \
1556       X = gen_rtx_PLUS (GET_MODE (X),                                   \
1557                         gen_rtx_PLUS (GET_MODE (X), XEXP (X, 0),        \
1558                                       GEN_INT (high)),                  \
1559                         GEN_INT (low));                                 \
1560                                                                         \
1561       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL_PTR,       \
1562                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
1563                    OPNUM, TYPE);                                        \
1564       goto WIN;                                                         \
1565     }                                                                   \
1566 } while (0)
1567
1568 /* Go to LABEL if ADDR (a legitimate address expression)
1569    has an effect that depends on the machine mode it is used for.
1570    On the Alpha this is true only for the unaligned modes.   We can
1571    simplify this test since we know that the address must be valid.  */
1572
1573 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)  \
1574 { if (GET_CODE (ADDR) == AND) goto LABEL; }
1575
1576 /* Compute the cost of an address.  For the Alpha, all valid addresses are
1577    the same cost.  */
1578
1579 #define ADDRESS_COST(X)  0
1580
1581 /* Machine-dependent reorg pass.   */
1582 #define MACHINE_DEPENDENT_REORG(X)      alpha_reorg(X)
1583 \f
1584 /* Specify the machine mode that this machine uses
1585    for the index in the tablejump instruction.  */
1586 #define CASE_VECTOR_MODE SImode
1587
1588 /* Define as C expression which evaluates to nonzero if the tablejump
1589    instruction expects the table to contain offsets from the address of the
1590    table.
1591
1592    Do not define this if the table should contain absolute addresses.
1593    On the Alpha, the table is really GP-relative, not relative to the PC
1594    of the table, but we pretend that it is PC-relative; this should be OK,
1595    but we should try to find some better way sometime.  */
1596 #define CASE_VECTOR_PC_RELATIVE 1
1597
1598 /* Specify the tree operation to be used to convert reals to integers.  */
1599 #define IMPLICIT_FIX_EXPR FIX_ROUND_EXPR
1600
1601 /* This is the kind of divide that is easiest to do in the general case.  */
1602 #define EASY_DIV_EXPR TRUNC_DIV_EXPR
1603
1604 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1605 #define DEFAULT_SIGNED_CHAR 1
1606
1607 /* This flag, if defined, says the same insns that convert to a signed fixnum
1608    also convert validly to an unsigned one.
1609
1610    We actually lie a bit here as overflow conditions are different.  But
1611    they aren't being checked anyway.  */
1612
1613 #define FIXUNS_TRUNC_LIKE_FIX_TRUNC
1614
1615 /* Max number of bytes we can move to or from memory
1616    in one reasonably fast instruction.  */
1617
1618 #define MOVE_MAX 8
1619
1620 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1621    move-instruction pairs, we will do a movstr or libcall instead.
1622
1623    Without byte/word accesses, we want no more than four instructions;
1624    with, several single byte accesses are better.   */
1625
1626 #define MOVE_RATIO  (TARGET_BWX ? 7 : 2)
1627
1628 /* Largest number of bytes of an object that can be placed in a register.
1629    On the Alpha we have plenty of registers, so use TImode.  */
1630 #define MAX_FIXED_MODE_SIZE     GET_MODE_BITSIZE (TImode)
1631
1632 /* Nonzero if access to memory by bytes is no faster than for words.
1633    Also non-zero if doing byte operations (specifically shifts) in registers
1634    is undesirable. 
1635
1636    On the Alpha, we want to not use the byte operation and instead use
1637    masking operations to access fields; these will save instructions.  */
1638
1639 #define SLOW_BYTE_ACCESS        1
1640
1641 /* Define if operations between registers always perform the operation
1642    on the full register even if a narrower mode is specified.  */
1643 #define WORD_REGISTER_OPERATIONS
1644
1645 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1646    will either zero-extend or sign-extend.  The value of this macro should
1647    be the code that says which one of the two operations is implicitly
1648    done, NIL if none.  */
1649 #define LOAD_EXTEND_OP(MODE) ((MODE) == SImode ? SIGN_EXTEND : ZERO_EXTEND)
1650
1651 /* Define if loading short immediate values into registers sign extends.  */
1652 #define SHORT_IMMEDIATES_SIGN_EXTEND
1653
1654 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1655    is done just by pretending it is already truncated.  */
1656 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1657
1658 /* We assume that the store-condition-codes instructions store 0 for false
1659    and some other value for true.  This is the value stored for true.  */
1660
1661 #define STORE_FLAG_VALUE 1
1662
1663 /* Define the value returned by a floating-point comparison instruction.  */
1664
1665 #define FLOAT_STORE_FLAG_VALUE (TARGET_FLOAT_VAX ? 0.5 : 2.0)
1666
1667 /* Canonicalize a comparison from one we don't have to one we do have.  */
1668
1669 #define CANONICALIZE_COMPARISON(CODE,OP0,OP1) \
1670   do {                                                                  \
1671     if (((CODE) == GE || (CODE) == GT || (CODE) == GEU || (CODE) == GTU) \
1672         && (GET_CODE (OP1) == REG || (OP1) == const0_rtx))              \
1673       {                                                                 \
1674         rtx tem = (OP0);                                                \
1675         (OP0) = (OP1);                                                  \
1676         (OP1) = tem;                                                    \
1677         (CODE) = swap_condition (CODE);                                 \
1678       }                                                                 \
1679     if (((CODE) == LT || (CODE) == LTU)                                 \
1680         && GET_CODE (OP1) == CONST_INT && INTVAL (OP1) == 256)          \
1681       {                                                                 \
1682         (CODE) = (CODE) == LT ? LE : LEU;                               \
1683         (OP1) = GEN_INT (255);                                          \
1684       }                                                                 \
1685   } while (0)
1686
1687 /* Specify the machine mode that pointers have.
1688    After generation of rtl, the compiler makes no further distinction
1689    between pointers and any other objects of this machine mode.  */
1690 #define Pmode DImode
1691
1692 /* Mode of a function address in a call instruction (for indexing purposes). */
1693
1694 #define FUNCTION_MODE Pmode
1695
1696 /* Define this if addresses of constant functions
1697    shouldn't be put through pseudo regs where they can be cse'd.
1698    Desirable on machines where ordinary constants are expensive
1699    but a CALL with constant address is cheap.
1700
1701    We define this on the Alpha so that gen_call and gen_call_value
1702    get to see the SYMBOL_REF (for the hint field of the jsr).  It will
1703    then copy it into a register, thus actually letting the address be
1704    cse'ed.  */
1705
1706 #define NO_FUNCTION_CSE
1707
1708 /* Define this to be nonzero if shift instructions ignore all but the low-order
1709    few bits. */
1710 #define SHIFT_COUNT_TRUNCATED 1
1711
1712 /* Use atexit for static constructors/destructors, instead of defining
1713    our own exit function.  */
1714 #define HAVE_ATEXIT
1715
1716 /* The EV4 is dual issue; EV5/EV6 are quad issue.  */
1717 #define ISSUE_RATE  (alpha_cpu == PROCESSOR_EV4 ? 2 : 4)
1718
1719 /* Describe the fact that MULTI instructions are multiple instructions
1720    and so to assume they don't pair with anything.  */
1721 #define MD_SCHED_VARIABLE_ISSUE(DUMP, SCHED_VERBOSE, INSN, CAN_ISSUE_MORE) \
1722   if (recog_memoized (INSN) < 0 || get_attr_type (INSN) == TYPE_MULTI)     \
1723      (CAN_ISSUE_MORE) = 0
1724
1725 /* Compute the cost of computing a constant rtl expression RTX
1726    whose rtx-code is CODE.  The body of this macro is a portion
1727    of a switch statement.  If the code is computed here,
1728    return it with a return statement.  Otherwise, break from the switch.
1729
1730    If this is an 8-bit constant, return zero since it can be used
1731    nearly anywhere with no cost.  If it is a valid operand for an
1732    ADD or AND, likewise return 0 if we know it will be used in that
1733    context.  Otherwise, return 2 since it might be used there later.
1734    All other constants take at least two insns.  */
1735
1736 #define CONST_COSTS(RTX,CODE,OUTER_CODE) \
1737   case CONST_INT:                                               \
1738     if (INTVAL (RTX) >= 0 && INTVAL (RTX) < 256)                \
1739       return 0;                                                 \
1740   case CONST_DOUBLE:                                            \
1741     if ((RTX) == CONST0_RTX (GET_MODE (RTX)))                   \
1742       return 0;                                                 \
1743     else if (((OUTER_CODE) == PLUS && add_operand (RTX, VOIDmode)) \
1744         || ((OUTER_CODE) == AND && and_operand (RTX, VOIDmode))) \
1745       return 0;                                                 \
1746     else if (add_operand (RTX, VOIDmode) || and_operand (RTX, VOIDmode)) \
1747       return 2;                                                 \
1748     else                                                        \
1749       return COSTS_N_INSNS (2);                                 \
1750   case CONST:                                                   \
1751   case SYMBOL_REF:                                              \
1752   case LABEL_REF:                                               \
1753   switch (alpha_cpu)                                            \
1754     {                                                           \
1755     case PROCESSOR_EV4:                                         \
1756       return COSTS_N_INSNS (3);                                 \
1757     case PROCESSOR_EV5:                                         \
1758     case PROCESSOR_EV6:                                         \
1759       return COSTS_N_INSNS (2);                                 \
1760     default: abort();                                           \
1761     }
1762     
1763 /* Provide the costs of a rtl expression.  This is in the body of a
1764    switch on CODE.  */
1765    
1766 #define RTX_COSTS(X,CODE,OUTER_CODE)                    \
1767   case PLUS:  case MINUS:                               \
1768     if (FLOAT_MODE_P (GET_MODE (X)))                    \
1769       switch (alpha_cpu)                                \
1770         {                                               \
1771         case PROCESSOR_EV4:                             \
1772           return COSTS_N_INSNS (6);                     \
1773         case PROCESSOR_EV5:                             \
1774         case PROCESSOR_EV6:                             \
1775           return COSTS_N_INSNS (4);                     \
1776         default: abort();                               \
1777         }                                               \
1778     else if (GET_CODE (XEXP (X, 0)) == MULT             \
1779              && const48_operand (XEXP (XEXP (X, 0), 1), VOIDmode)) \
1780       return (2 + rtx_cost (XEXP (XEXP (X, 0), 0), OUTER_CODE)  \
1781               + rtx_cost (XEXP (X, 1), OUTER_CODE));    \
1782     break;                                              \
1783   case MULT:                                            \
1784     switch (alpha_cpu)                                  \
1785       {                                                 \
1786       case PROCESSOR_EV4:                               \
1787         if (FLOAT_MODE_P (GET_MODE (X)))                \
1788           return COSTS_N_INSNS (6);                     \
1789         return COSTS_N_INSNS (23);                      \
1790       case PROCESSOR_EV5:                               \
1791         if (FLOAT_MODE_P (GET_MODE (X)))                \
1792           return COSTS_N_INSNS (4);                     \
1793         else if (GET_MODE (X) == DImode)                \
1794           return COSTS_N_INSNS (12);                    \
1795         else                                            \
1796           return COSTS_N_INSNS (8);                     \
1797       case PROCESSOR_EV6:                               \
1798         if (FLOAT_MODE_P (GET_MODE (X)))                \
1799           return COSTS_N_INSNS (4);                     \
1800         else                                            \
1801           return COSTS_N_INSNS (7);                     \
1802       default: abort();                                 \
1803       }                                                 \
1804   case ASHIFT:                                          \
1805     if (GET_CODE (XEXP (X, 1)) == CONST_INT             \
1806         && INTVAL (XEXP (X, 1)) <= 3)                   \
1807       break;                                            \
1808     /* ... fall through ... */                          \
1809   case ASHIFTRT:  case LSHIFTRT:                        \
1810     switch (alpha_cpu)                                  \
1811       {                                                 \
1812       case PROCESSOR_EV4:                               \
1813         return COSTS_N_INSNS (2);                       \
1814       case PROCESSOR_EV5:                               \
1815       case PROCESSOR_EV6:                               \
1816         return COSTS_N_INSNS (1);                       \
1817       default: abort();                                 \
1818       }                                                 \
1819   case IF_THEN_ELSE:                                    \
1820     switch (alpha_cpu)                                  \
1821       {                                                 \
1822       case PROCESSOR_EV4:                               \
1823       case PROCESSOR_EV6:                               \
1824         return COSTS_N_INSNS (2);                       \
1825       case PROCESSOR_EV5:                               \
1826         return COSTS_N_INSNS (1);                       \
1827       default: abort();                                 \
1828       }                                                 \
1829   case DIV:  case UDIV:  case MOD:  case UMOD:          \
1830     switch (alpha_cpu)                                  \
1831       {                                                 \
1832       case PROCESSOR_EV4:                               \
1833         if (GET_MODE (X) == SFmode)                     \
1834           return COSTS_N_INSNS (34);                    \
1835         else if (GET_MODE (X) == DFmode)                \
1836           return COSTS_N_INSNS (63);                    \
1837         else                                            \
1838           return COSTS_N_INSNS (70);                    \
1839       case PROCESSOR_EV5:                               \
1840         if (GET_MODE (X) == SFmode)                     \
1841           return COSTS_N_INSNS (15);                    \
1842         else if (GET_MODE (X) == DFmode)                \
1843           return COSTS_N_INSNS (22);                    \
1844         else                                            \
1845           return COSTS_N_INSNS (70);    /* ??? */       \
1846       case PROCESSOR_EV6:                               \
1847         if (GET_MODE (X) == SFmode)                     \
1848           return COSTS_N_INSNS (12);                    \
1849         else if (GET_MODE (X) == DFmode)                \
1850           return COSTS_N_INSNS (15);                    \
1851         else                                            \
1852           return COSTS_N_INSNS (70);    /* ??? */       \
1853       default: abort();                                 \
1854       }                                                 \
1855   case MEM:                                             \
1856     switch (alpha_cpu)                                  \
1857       {                                                 \
1858       case PROCESSOR_EV4:                               \
1859       case PROCESSOR_EV6:                               \
1860         return COSTS_N_INSNS (3);                       \
1861       case PROCESSOR_EV5:                               \
1862         return COSTS_N_INSNS (2);                       \
1863       default: abort();                                 \
1864       }                                                 \
1865   case NEG:  case ABS:                                  \
1866     if (! FLOAT_MODE_P (GET_MODE (X)))                  \
1867       break;                                            \
1868     /* ... fall through ... */                          \
1869   case FLOAT:  case UNSIGNED_FLOAT:  case FIX:  case UNSIGNED_FIX: \
1870   case FLOAT_EXTEND:  case FLOAT_TRUNCATE:              \
1871     switch (alpha_cpu)                                  \
1872       {                                                 \
1873       case PROCESSOR_EV4:                               \
1874         return COSTS_N_INSNS (6);                       \
1875       case PROCESSOR_EV5:                               \
1876       case PROCESSOR_EV6:                               \
1877         return COSTS_N_INSNS (4);                       \
1878       default: abort();                                 \
1879       }
1880 \f
1881 /* Control the assembler format that we output.  */
1882
1883 /* We don't emit these labels, so as to avoid getting linker errors about
1884    missing exception handling info.  If we emit a gcc_compiled. label into
1885    text, and the file has no code, then the DEC assembler gives us a zero
1886    sized text section with no associated exception handling info.  The
1887    DEC linker sees this text section, and gives a warning saying that
1888    the exception handling info is missing.  */
1889 #define ASM_IDENTIFY_GCC(x)
1890 #define ASM_IDENTIFY_LANGUAGE(x)
1891
1892 /* Output to assembler file text saying following lines
1893    may contain character constants, extra white space, comments, etc.  */
1894
1895 #define ASM_APP_ON ""
1896
1897 /* Output to assembler file text saying following lines
1898    no longer contain unusual constructs.  */
1899
1900 #define ASM_APP_OFF ""
1901
1902 #define TEXT_SECTION_ASM_OP ".text"
1903
1904 /* Output before read-only data.  */
1905
1906 #define READONLY_DATA_SECTION_ASM_OP ".rdata"
1907
1908 /* Output before writable data.  */
1909
1910 #define DATA_SECTION_ASM_OP ".data"
1911
1912 /* Define an extra section for read-only data, a routine to enter it, and
1913    indicate that it is for read-only data.
1914
1915    The first time we enter the readonly data section for a file, we write
1916    eight bytes of zero.  This works around a bug in DEC's assembler in
1917    some versions of OSF/1 V3.x.  */
1918
1919 #define EXTRA_SECTIONS  readonly_data
1920
1921 #define EXTRA_SECTION_FUNCTIONS                                 \
1922 void                                                            \
1923 literal_section ()                                              \
1924 {                                                               \
1925   if (in_section != readonly_data)                              \
1926     {                                                           \
1927       static int firsttime = 1;                                 \
1928                                                                 \
1929       fprintf (asm_out_file, "%s\n", READONLY_DATA_SECTION_ASM_OP); \
1930       if (firsttime)                                            \
1931         {                                                       \
1932           firsttime = 0;                                        \
1933           ASM_OUTPUT_DOUBLE_INT (asm_out_file, const0_rtx);     \
1934         }                                                       \
1935                                                                 \
1936       in_section = readonly_data;                               \
1937     }                                                           \
1938 }                                                               \
1939
1940 #define READONLY_DATA_SECTION   literal_section
1941
1942 /* If we are referencing a function that is static, make the SYMBOL_REF
1943    special.  We use this to see indicate we can branch to this function
1944    without setting PV or restoring GP.  */
1945
1946 #define ENCODE_SECTION_INFO(DECL)  \
1947   if (TREE_CODE (DECL) == FUNCTION_DECL && ! TREE_PUBLIC (DECL)) \
1948     SYMBOL_REF_FLAG (XEXP (DECL_RTL (DECL), 0)) = 1;
1949
1950 /* How to refer to registers in assembler output.
1951    This sequence is indexed by compiler's hard-register-number (see above).  */
1952
1953 #define REGISTER_NAMES                                          \
1954 {"$0", "$1", "$2", "$3", "$4", "$5", "$6", "$7", "$8",          \
1955  "$9", "$10", "$11", "$12", "$13", "$14", "$15",                \
1956  "$16", "$17", "$18", "$19", "$20", "$21", "$22", "$23",        \
1957  "$24", "$25", "$26", "$27", "$28", "$29", "$30", "AP",         \
1958  "$f0", "$f1", "$f2", "$f3", "$f4", "$f5", "$f6", "$f7", "$f8", \
1959  "$f9", "$f10", "$f11", "$f12", "$f13", "$f14", "$f15",         \
1960  "$f16", "$f17", "$f18", "$f19", "$f20", "$f21", "$f22", "$f23",\
1961  "$f24", "$f25", "$f26", "$f27", "$f28", "$f29", "$f30", "FP"}
1962
1963 /* How to renumber registers for dbx and gdb.  */
1964
1965 #define DBX_REGISTER_NUMBER(REGNO) (REGNO)
1966
1967 /* This is how to output the definition of a user-level label named NAME,
1968    such as the label on a static function or variable NAME.  */
1969
1970 #define ASM_OUTPUT_LABEL(FILE,NAME)     \
1971   do { assemble_name (FILE, NAME); fputs (":\n", FILE); } while (0)
1972
1973 /* This is how to output a command to make the user-level label named NAME
1974    defined for reference from other files.  */
1975
1976 #define ASM_GLOBALIZE_LABEL(FILE,NAME)  \
1977   do { fputs ("\t.globl ", FILE); assemble_name (FILE, NAME); fputs ("\n", FILE);} while (0)
1978
1979 /* The prefix to add to user-visible assembler symbols. */
1980
1981 #define USER_LABEL_PREFIX ""
1982
1983 /* This is how to output an internal numbered label where
1984    PREFIX is the class of label and NUM is the number within the class.  */
1985
1986 #define ASM_OUTPUT_INTERNAL_LABEL(FILE,PREFIX,NUM)      \
1987   fprintf (FILE, "$%s%d:\n", PREFIX, NUM)
1988
1989 /* This is how to output a label for a jump table.  Arguments are the same as
1990    for ASM_OUTPUT_INTERNAL_LABEL, except the insn for the jump table is
1991    passed. */
1992
1993 #define ASM_OUTPUT_CASE_LABEL(FILE,PREFIX,NUM,TABLEINSN)        \
1994 { ASM_OUTPUT_ALIGN (FILE, 2); ASM_OUTPUT_INTERNAL_LABEL (FILE, PREFIX, NUM); }
1995
1996 /* This is how to store into the string LABEL
1997    the symbol_ref name of an internal numbered label where
1998    PREFIX is the class of label and NUM is the number within the class.
1999    This is suitable for output with `assemble_name'.  */
2000
2001 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
2002   sprintf ((LABEL), "*$%s%ld", (PREFIX), (long)(NUM))
2003
2004 /* Check a floating-point value for validity for a particular machine mode.  */
2005
2006 #define CHECK_FLOAT_VALUE(MODE, D, OVERFLOW) \
2007   ((OVERFLOW) = check_float_value (MODE, &D, OVERFLOW))
2008
2009 /* This is how to output an assembler line defining a `double' constant.  */
2010
2011 #define ASM_OUTPUT_DOUBLE(FILE,VALUE)                                   \
2012   {                                                                     \
2013     if (REAL_VALUE_ISINF (VALUE)                                        \
2014         || REAL_VALUE_ISNAN (VALUE)                                     \
2015         || REAL_VALUE_MINUS_ZERO (VALUE))                               \
2016       {                                                                 \
2017         long t[2];                                                      \
2018         REAL_VALUE_TO_TARGET_DOUBLE ((VALUE), t);                       \
2019         fprintf (FILE, "\t.quad 0x%lx%08lx\n",                          \
2020                 t[1] & 0xffffffff, t[0] & 0xffffffff);                  \
2021       }                                                                 \
2022     else                                                                \
2023       {                                                                 \
2024         char str[30];                                                   \
2025         REAL_VALUE_TO_DECIMAL (VALUE, "%.20e", str);                    \
2026         fprintf (FILE, "\t.%c_floating %s\n", (TARGET_FLOAT_VAX)?'g':'t', str);                 \
2027       }                                                                 \
2028   }
2029
2030 /* This is how to output an assembler line defining a `float' constant.  */
2031
2032 #define ASM_OUTPUT_FLOAT(FILE,VALUE)                            \
2033   do {                                                          \
2034     long t;                                                     \
2035     REAL_VALUE_TO_TARGET_SINGLE ((VALUE), t);                   \
2036     fprintf (FILE, "\t.long 0x%lx\n", t & 0xffffffff);          \
2037 } while (0)
2038   
2039 /* This is how to output an assembler line defining an `int' constant.  */
2040
2041 #define ASM_OUTPUT_INT(FILE,VALUE)              \
2042 ( fprintf (FILE, "\t.long "),                   \
2043   output_addr_const (FILE, (VALUE)),            \
2044   fprintf (FILE, "\n"))
2045
2046 /* This is how to output an assembler line defining a `long' constant.  */
2047
2048 #define ASM_OUTPUT_DOUBLE_INT(FILE,VALUE)       \
2049 ( fprintf (FILE, "\t.quad "),                   \
2050   output_addr_const (FILE, (VALUE)),            \
2051   fprintf (FILE, "\n"))
2052
2053 /* Likewise for `char' and `short' constants.  */
2054
2055 #define ASM_OUTPUT_SHORT(FILE,VALUE)  \
2056   fprintf (FILE, "\t.word %d\n",                \
2057     (int)(GET_CODE (VALUE) == CONST_INT         \
2058      ? INTVAL (VALUE) & 0xffff : (abort (), 0)))
2059
2060 #define ASM_OUTPUT_CHAR(FILE,VALUE)             \
2061   fprintf (FILE, "\t.byte %d\n",                \
2062     (int)(GET_CODE (VALUE) == CONST_INT         \
2063      ? INTVAL (VALUE) & 0xff : (abort (), 0)))
2064
2065 /* We use the default ASCII-output routine, except that we don't write more
2066    than 50 characters since the assembler doesn't support very long lines.  */
2067
2068 #define ASM_OUTPUT_ASCII(MYFILE, MYSTRING, MYLENGTH) \
2069   do {                                                                        \
2070     FILE *_hide_asm_out_file = (MYFILE);                                      \
2071     unsigned char *_hide_p = (unsigned char *) (MYSTRING);                    \
2072     int _hide_thissize = (MYLENGTH);                                          \
2073     int _size_so_far = 0;                                                     \
2074     {                                                                         \
2075       FILE *asm_out_file = _hide_asm_out_file;                                \
2076       unsigned char *p = _hide_p;                                             \
2077       int thissize = _hide_thissize;                                          \
2078       int i;                                                                  \
2079       fprintf (asm_out_file, "\t.ascii \"");                                  \
2080                                                                               \
2081       for (i = 0; i < thissize; i++)                                          \
2082         {                                                                     \
2083           register int c = p[i];                                              \
2084                                                                               \
2085           if (_size_so_far ++ > 50 && i < thissize - 4)                       \
2086             _size_so_far = 0, fprintf (asm_out_file, "\"\n\t.ascii \"");      \
2087                                                                               \
2088           if (c == '\"' || c == '\\')                                         \
2089             putc ('\\', asm_out_file);                                        \
2090           if (c >= ' ' && c < 0177)                                           \
2091             putc (c, asm_out_file);                                           \
2092           else                                                                \
2093             {                                                                 \
2094               fprintf (asm_out_file, "\\%o", c);                              \
2095               /* After an octal-escape, if a digit follows,                   \
2096                  terminate one string constant and start another.             \
2097                  The Vax assembler fails to stop reading the escape           \
2098                  after three digits, so this is the only way we               \
2099                  can get it to parse the data properly.  */                   \
2100               if (i < thissize - 1                                            \
2101                   && p[i + 1] >= '0' && p[i + 1] <= '9')                      \
2102                 _size_so_far = 0, fprintf (asm_out_file, "\"\n\t.ascii \"");  \
2103           }                                                                   \
2104         }                                                                     \
2105       fprintf (asm_out_file, "\"\n");                                         \
2106     }                                                                         \
2107   }                                                                           \
2108   while (0)
2109
2110 /* This is how to output an insn to push a register on the stack.
2111    It need not be very fast code.  */
2112
2113 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)                                 \
2114  fprintf (FILE, "\tsubq $30,8,$30\n\tst%s $%s%d,0($30)\n",              \
2115           (REGNO) > 32 ? "t" : "q", (REGNO) > 32 ? "f" : "",            \
2116           (REGNO) & 31);
2117
2118 /* This is how to output an insn to pop a register from the stack.
2119    It need not be very fast code.  */
2120
2121 #define ASM_OUTPUT_REG_POP(FILE,REGNO)                                  \
2122   fprintf (FILE, "\tld%s $%s%d,0($30)\n\taddq $30,8,$30\n",             \
2123           (REGNO) > 32 ? "t" : "q", (REGNO) > 32 ? "f" : "",            \
2124           (REGNO) & 31);
2125
2126 /* This is how to output an assembler line for a numeric constant byte.  */
2127
2128 #define ASM_OUTPUT_BYTE(FILE,VALUE)  \
2129   fprintf (FILE, "\t.byte 0x%x\n", (int) ((VALUE) & 0xff))
2130
2131 /* This is how to output an element of a case-vector that is absolute.
2132    (Alpha does not use such vectors, but we must define this macro anyway.)  */
2133
2134 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE) abort ()
2135
2136 /* This is how to output an element of a case-vector that is relative.  */
2137
2138 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2139   fprintf (FILE, "\t.%s $L%d\n", TARGET_WINDOWS_NT ? "long" : "gprel32", \
2140            (VALUE))
2141
2142 /* This is how to output an assembler line
2143    that says to advance the location counter
2144    to a multiple of 2**LOG bytes.  */
2145
2146 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2147   if ((LOG) != 0)                       \
2148     fprintf (FILE, "\t.align %d\n", LOG);
2149
2150 /* This is how to advance the location counter by SIZE bytes.  */
2151
2152 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2153   fprintf (FILE, "\t.space %d\n", (SIZE))
2154
2155 /* This says how to output an assembler line
2156    to define a global common symbol.  */
2157
2158 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2159 ( fputs ("\t.comm ", (FILE)),                   \
2160   assemble_name ((FILE), (NAME)),               \
2161   fprintf ((FILE), ",%d\n", (SIZE)))
2162
2163 /* This says how to output an assembler line
2164    to define a local common symbol.  */
2165
2166 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE,ROUNDED)      \
2167 ( fputs ("\t.lcomm ", (FILE)),                          \
2168   assemble_name ((FILE), (NAME)),                       \
2169   fprintf ((FILE), ",%d\n", (SIZE)))
2170
2171 /* Store in OUTPUT a string (made with alloca) containing
2172    an assembler-name for a local static variable named NAME.
2173    LABELNO is an integer which is different for each call.  */
2174
2175 #define ASM_FORMAT_PRIVATE_NAME(OUTPUT, NAME, LABELNO)  \
2176 ( (OUTPUT) = (char *) alloca (strlen ((NAME)) + 10),    \
2177   sprintf ((OUTPUT), "%s.%d", (NAME), (LABELNO)))
2178
2179 /* Define the parentheses used to group arithmetic operations
2180    in assembler code.  */
2181
2182 #define ASM_OPEN_PAREN "("
2183 #define ASM_CLOSE_PAREN ")"
2184
2185 /* Output code to add DELTA to the first argument, and then jump to FUNCTION.
2186    Used for C++ multiple inheritance.  */
2187
2188 #define ASM_OUTPUT_MI_THUNK(FILE, THUNK_FNDECL, DELTA, FUNCTION)        \
2189 do {                                                                    \
2190   char *fn_name = XSTR (XEXP (DECL_RTL (FUNCTION), 0), 0);              \
2191   int reg;                                                              \
2192                                                                         \
2193   /* Mark end of prologue.  */                                          \
2194   output_end_prologue (FILE);                                           \
2195                                                                         \
2196   /* Rely on the assembler to macro expand a large delta.  */           \
2197   reg = aggregate_value_p (TREE_TYPE (TREE_TYPE (FUNCTION))) ? 17 : 16; \
2198   fprintf (FILE, "\tlda $%d,%ld($%d)\n", reg, (long)(DELTA), reg);      \
2199                                                                         \
2200   if (current_file_function_operand (XEXP (DECL_RTL (FUNCTION), 0)))    \
2201     {                                                                   \
2202       fprintf (FILE, "\tbr $31,$");                                     \
2203       assemble_name (FILE, fn_name);                                    \
2204       fprintf (FILE, "..ng\n");                                         \
2205     }                                                                   \
2206   else                                                                  \
2207     {                                                                   \
2208       fprintf (FILE, "\tjmp $31,");                                     \
2209       assemble_name (FILE, fn_name);                                    \
2210       fputc ('\n', FILE);                                               \
2211     }                                                                   \
2212 } while (0)
2213 \f
2214
2215 /* Define results of standard character escape sequences.  */
2216 #define TARGET_BELL 007
2217 #define TARGET_BS 010
2218 #define TARGET_TAB 011
2219 #define TARGET_NEWLINE 012
2220 #define TARGET_VT 013
2221 #define TARGET_FF 014
2222 #define TARGET_CR 015
2223
2224 /* Print operand X (an rtx) in assembler syntax to file FILE.
2225    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2226    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2227
2228 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2229
2230 /* Determine which codes are valid without a following integer.  These must
2231    not be alphabetic (the characters are chosen so that
2232    PRINT_OPERAND_PUNCT_VALID_P translates into a simple range change when
2233    using ASCII).
2234
2235    &    Generates fp-rounding mode suffix: nothing for normal, 'c' for
2236         chopped, 'm' for minus-infinity, and 'd' for dynamic rounding
2237         mode.  alpha_fprm controls which suffix is generated.
2238
2239    '    Generates trap-mode suffix for instructions that accept the
2240         su suffix only (cmpt et al).
2241
2242    `    Generates trap-mode suffix for instructions that accept the
2243         v and sv suffix.  The only instruction that needs this is cvtql.
2244
2245    (    Generates trap-mode suffix for instructions that accept the
2246         v, sv, and svi suffix.  The only instruction that needs this
2247         is cvttq.
2248
2249    )    Generates trap-mode suffix for instructions that accept the
2250         u, su, and sui suffix.  This is the bulk of the IEEE floating
2251         point instructions (addt et al).
2252
2253    +    Generates trap-mode suffix for instructions that accept the
2254         sui suffix (cvtqt and cvtqs).
2255
2256    ,    Generates single precision suffix for floating point
2257         instructions (s for IEEE, f for VAX)
2258
2259    -    Generates double precision suffix for floating point
2260         instructions (t for IEEE, g for VAX)
2261    */
2262
2263 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)                               \
2264   ((CODE) == '&' || (CODE) == '`' || (CODE) == '\'' || (CODE) == '('    \
2265    || (CODE) == ')' || (CODE) == '+' || (CODE) == ',' || (CODE) == '-')
2266 \f
2267 /* Print a memory address as an operand to reference that memory location.  */
2268
2269 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)               \
2270 { rtx addr = (ADDR);                                    \
2271   int basereg = 31;                                     \
2272   HOST_WIDE_INT offset = 0;                             \
2273                                                         \
2274   if (GET_CODE (addr) == AND)                           \
2275     addr = XEXP (addr, 0);                              \
2276                                                         \
2277   if (GET_CODE (addr) == REG)                           \
2278     basereg = REGNO (addr);                             \
2279   else if (GET_CODE (addr) == CONST_INT)                \
2280     offset = INTVAL (addr);                             \
2281   else if (GET_CODE (addr) == PLUS                      \
2282            && GET_CODE (XEXP (addr, 0)) == REG          \
2283            && GET_CODE (XEXP (addr, 1)) == CONST_INT)   \
2284     basereg = REGNO (XEXP (addr, 0)), offset = INTVAL (XEXP (addr, 1)); \
2285   else                                                  \
2286     abort ();                                           \
2287                                                         \
2288   fprintf (FILE, HOST_WIDE_INT_PRINT_DEC, offset);              \
2289   fprintf (FILE, "($%d)", basereg);             \
2290 }
2291 /* Define the codes that are matched by predicates in alpha.c.  */
2292
2293 #define PREDICATE_CODES                                                 \
2294   {"reg_or_0_operand", {SUBREG, REG, CONST_INT}},                       \
2295   {"reg_or_6bit_operand", {SUBREG, REG, CONST_INT}},                    \
2296   {"reg_or_8bit_operand", {SUBREG, REG, CONST_INT}},                    \
2297   {"cint8_operand", {CONST_INT}},                                       \
2298   {"reg_or_cint_operand", {SUBREG, REG, CONST_INT}},                    \
2299   {"add_operand", {SUBREG, REG, CONST_INT}},                            \
2300   {"sext_add_operand", {SUBREG, REG, CONST_INT}},                       \
2301   {"const48_operand", {CONST_INT}},                                     \
2302   {"and_operand", {SUBREG, REG, CONST_INT}},                            \
2303   {"or_operand", {SUBREG, REG, CONST_INT}},                             \
2304   {"mode_mask_operand", {CONST_INT}},                                   \
2305   {"mul8_operand", {CONST_INT}},                                        \
2306   {"mode_width_operand", {CONST_INT}},                                  \
2307   {"reg_or_fp0_operand", {SUBREG, REG, CONST_DOUBLE}},                  \
2308   {"alpha_comparison_operator", {EQ, LE, LT, LEU, LTU}},                \
2309   {"alpha_swapped_comparison_operator", {EQ, GE, GT, GEU, GTU}},        \
2310   {"signed_comparison_operator", {EQ, NE, LE, LT, GE, GT}},             \
2311   {"divmod_operator", {DIV, MOD, UDIV, UMOD}},                          \
2312   {"fp0_operand", {CONST_DOUBLE}},                                      \
2313   {"current_file_function_operand", {SYMBOL_REF}},                      \
2314   {"call_operand", {REG, SYMBOL_REF}},                                  \
2315   {"input_operand", {SUBREG, REG, MEM, CONST_INT, CONST_DOUBLE,         \
2316                      SYMBOL_REF, CONST, LABEL_REF}},                    \
2317   {"some_operand", {SUBREG, REG, MEM, CONST_INT, CONST_DOUBLE,          \
2318                     SYMBOL_REF, CONST, LABEL_REF}},                     \
2319   {"aligned_memory_operand", {MEM}},                                    \
2320   {"unaligned_memory_operand", {MEM}},                                  \
2321   {"reg_or_unaligned_mem_operand", {SUBREG, REG, MEM}},                 \
2322   {"any_memory_operand", {MEM}},                                        \
2323   {"hard_fp_register_operand", {SUBREG, REG}},                          \
2324   {"reg_not_elim_operand", {SUBREG, REG}},                              \
2325   {"reg_no_subreg_operand", {REG}},
2326 \f
2327 /* Tell collect that the object format is ECOFF.  */
2328 #define OBJECT_FORMAT_COFF
2329 #define EXTENDED_COFF
2330
2331 /* If we use NM, pass -g to it so it only lists globals.  */
2332 #define NM_FLAGS "-pg"
2333
2334 /* Definitions for debugging.  */
2335
2336 #define SDB_DEBUGGING_INFO              /* generate info for mips-tfile */
2337 #define DBX_DEBUGGING_INFO              /* generate embedded stabs */
2338 #define MIPS_DEBUGGING_INFO             /* MIPS specific debugging info */
2339
2340 #ifndef PREFERRED_DEBUGGING_TYPE        /* assume SDB_DEBUGGING_INFO */
2341 #define PREFERRED_DEBUGGING_TYPE  SDB_DEBUG
2342 #endif
2343
2344
2345 /* Correct the offset of automatic variables and arguments.  Note that
2346    the Alpha debug format wants all automatic variables and arguments
2347    to be in terms of two different offsets from the virtual frame pointer,
2348    which is the stack pointer before any adjustment in the function.
2349    The offset for the argument pointer is fixed for the native compiler,
2350    it is either zero (for the no arguments case) or large enough to hold
2351    all argument registers.
2352    The offset for the auto pointer is the fourth argument to the .frame
2353    directive (local_offset).
2354    To stay compatible with the native tools we use the same offsets
2355    from the virtual frame pointer and adjust the debugger arg/auto offsets
2356    accordingly. These debugger offsets are set up in output_prolog.  */
2357
2358 extern long alpha_arg_offset;
2359 extern long alpha_auto_offset;
2360 #define DEBUGGER_AUTO_OFFSET(X) \
2361   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) + alpha_auto_offset)
2362 #define DEBUGGER_ARG_OFFSET(OFFSET, X) (OFFSET + alpha_arg_offset)
2363
2364
2365 #define ASM_OUTPUT_SOURCE_LINE(STREAM, LINE)                            \
2366   alpha_output_lineno (STREAM, LINE)
2367 extern void alpha_output_lineno ();
2368
2369 #define ASM_OUTPUT_SOURCE_FILENAME(STREAM, NAME)                        \
2370   alpha_output_filename (STREAM, NAME)
2371 extern void alpha_output_filename ();
2372
2373 /* mips-tfile.c limits us to strings of one page.  We must underestimate this
2374    number, because the real length runs past this up to the next
2375    continuation point.  This is really a dbxout.c bug.  */
2376 #define DBX_CONTIN_LENGTH 3000
2377
2378 /* By default, turn on GDB extensions.  */
2379 #define DEFAULT_GDB_EXTENSIONS 1
2380
2381 /* Stabs-in-ECOFF can't handle dbxout_function_end().  */
2382 #define NO_DBX_FUNCTION_END 1
2383
2384 /* If we are smuggling stabs through the ALPHA ECOFF object
2385    format, put a comment in front of the .stab<x> operation so
2386    that the ALPHA assembler does not choke.  The mips-tfile program
2387    will correctly put the stab into the object file.  */
2388
2389 #define ASM_STABS_OP    ((TARGET_GAS) ? ".stabs" : " #.stabs")
2390 #define ASM_STABN_OP    ((TARGET_GAS) ? ".stabn" : " #.stabn")
2391 #define ASM_STABD_OP    ((TARGET_GAS) ? ".stabd" : " #.stabd")
2392
2393 /* Forward references to tags are allowed.  */
2394 #define SDB_ALLOW_FORWARD_REFERENCES
2395
2396 /* Unknown tags are also allowed.  */
2397 #define SDB_ALLOW_UNKNOWN_REFERENCES
2398
2399 #define PUT_SDB_DEF(a)                                  \
2400 do {                                                    \
2401   fprintf (asm_out_file, "\t%s.def\t",                  \
2402            (TARGET_GAS) ? "" : "#");                    \
2403   ASM_OUTPUT_LABELREF (asm_out_file, a);                \
2404   fputc (';', asm_out_file);                            \
2405 } while (0)
2406
2407 #define PUT_SDB_PLAIN_DEF(a)                            \
2408 do {                                                    \
2409   fprintf (asm_out_file, "\t%s.def\t.%s;",              \
2410            (TARGET_GAS) ? "" : "#", (a));               \
2411 } while (0)
2412
2413 #define PUT_SDB_TYPE(a)                                 \
2414 do {                                                    \
2415   fprintf (asm_out_file, "\t.type\t0x%x;", (a));        \
2416 } while (0)
2417
2418 /* For block start and end, we create labels, so that
2419    later we can figure out where the correct offset is.
2420    The normal .ent/.end serve well enough for functions,
2421    so those are just commented out.  */
2422
2423 extern int sdb_label_count;             /* block start/end next label # */
2424
2425 #define PUT_SDB_BLOCK_START(LINE)                       \
2426 do {                                                    \
2427   fprintf (asm_out_file,                                \
2428            "$Lb%d:\n\t%s.begin\t$Lb%d\t%d\n",           \
2429            sdb_label_count,                             \
2430            (TARGET_GAS) ? "" : "#",                     \
2431            sdb_label_count,                             \
2432            (LINE));                                     \
2433   sdb_label_count++;                                    \
2434 } while (0)
2435
2436 #define PUT_SDB_BLOCK_END(LINE)                         \
2437 do {                                                    \
2438   fprintf (asm_out_file,                                \
2439            "$Le%d:\n\t%s.bend\t$Le%d\t%d\n",            \
2440            sdb_label_count,                             \
2441            (TARGET_GAS) ? "" : "#",                     \
2442            sdb_label_count,                             \
2443            (LINE));                                     \
2444   sdb_label_count++;                                    \
2445 } while (0)
2446
2447 #define PUT_SDB_FUNCTION_START(LINE)
2448
2449 #define PUT_SDB_FUNCTION_END(LINE)
2450
2451 #define PUT_SDB_EPILOGUE_END(NAME) ((void)(NAME))
2452
2453 /* Macros for mips-tfile.c to encapsulate stabs in ECOFF, and for
2454    mips-tdump.c to print them out.
2455
2456    These must match the corresponding definitions in gdb/mipsread.c.
2457    Unfortunately, gcc and gdb do not currently share any directories. */
2458
2459 #define CODE_MASK 0x8F300
2460 #define MIPS_IS_STAB(sym) (((sym)->index & 0xFFF00) == CODE_MASK)
2461 #define MIPS_MARK_STAB(code) ((code)+CODE_MASK)
2462 #define MIPS_UNMARK_STAB(code) ((code)-CODE_MASK)
2463
2464 /* Override some mips-tfile definitions.  */
2465
2466 #define SHASH_SIZE 511
2467 #define THASH_SIZE 55
2468
2469 /* Align ecoff symbol tables to avoid OSF1/1.3 nm complaints.  */
2470
2471 #define ALIGN_SYMTABLE_OFFSET(OFFSET) (((OFFSET) + 7) & ~7)
2472
2473 /* The linker will stick __main into the .init section.  */
2474 #define HAS_INIT_SECTION
2475 #define LD_INIT_SWITCH "-init"
2476 #define LD_FINI_SWITCH "-fini"
2477
2478 /* The system headers under Alpha systems are generally C++-aware.  */
2479 #define NO_IMPLICIT_EXTERN_C
2480
2481 /* Prototypes for alpha.c functions used in the md file & elsewhere.  */
2482 extern struct rtx_def *get_unaligned_address ();
2483 extern void alpha_write_verstamp ();
2484 extern void alpha_reorg ();
2485 extern int check_float_value ();
2486 extern int direct_return ();
2487 extern int const48_operand ();
2488 extern int add_operand ();
2489 extern int and_operand ();
2490 extern int unaligned_memory_operand ();
2491 extern int zap_mask ();
2492 extern int current_file_function_operand ();
2493 extern int alpha_sa_size ();
2494 extern int alpha_adjust_cost ();
2495 extern void print_operand ();
2496 extern int reg_or_0_operand ();
2497 extern int reg_or_8bit_operand ();
2498 extern int mul8_operand ();
2499 extern int reg_or_6bit_operand ();
2500 extern int alpha_comparison_operator ();
2501 extern int alpha_swapped_comparison_operator ();
2502 extern int sext_add_operand ();
2503 extern int cint8_operand ();
2504 extern int mode_mask_operand ();
2505 extern int or_operand ();
2506 extern int mode_width_operand ();
2507 extern int reg_or_fp0_operand ();
2508 extern int signed_comparison_operator ();
2509 extern int fp0_operand ();
2510 extern int some_operand ();
2511 extern int input_operand ();
2512 extern int divmod_operator ();
2513 extern int call_operand ();
2514 extern int reg_or_cint_operand ();
2515 extern int hard_fp_register_operand ();
2516 extern int reg_not_elim_operand ();
2517 extern void alpha_set_memflags ();
2518 extern int aligned_memory_operand ();
2519 extern void get_aligned_mem ();
2520 extern void alpha_expand_unaligned_load ();
2521 extern void alpha_expand_unaligned_store ();
2522 extern int alpha_expand_block_move ();
2523 extern int alpha_expand_block_clear ();
2524 extern void alpha_expand_prologue ();
2525 extern void alpha_expand_epilogue ();