OSDN Git Service

* config/score/score.c, config/score/score.h: Fix comment
authorkazu <kazu@138bc75d-0d04-0410-961f-82ee72b054a4>
Sat, 14 Oct 2006 01:55:31 +0000 (01:55 +0000)
committerkazu <kazu@138bc75d-0d04-0410-961f-82ee72b054a4>
Sat, 14 Oct 2006 01:55:31 +0000 (01:55 +0000)
typos.

git-svn-id: svn+ssh://gcc.gnu.org/svn/gcc/trunk@117723 138bc75d-0d04-0410-961f-82ee72b054a4

gcc/ChangeLog
gcc/config/score/score.c
gcc/config/score/score.h

index b087946..d4af4e1 100644 (file)
@@ -1,3 +1,8 @@
+2006-10-14  Kazu Hirata  <kazu@codesourcery.com>
+
+       * config/score/score.c, config/score/score.h: Fix comment
+       typos.
+
 2006-10-13  Kaveh R. Ghazi  <ghazi@caip.rutgers.edu>
 
        PR bootstrap/29402
index 458de79..b7a581e 100644 (file)
@@ -928,8 +928,8 @@ score_return_addr (int count, rtx frame ATTRIBUTE_UNUSED)
 
    'U'        print hi part of a CONST_INT rtx
    'D'        print first part of const double
-   'S'        selectively print '!' if operand is 15bit instrucion accessable
-   'V'        print "v!" if operand is 15bit instruction accessable, or
+   'S'        selectively print '!' if operand is 15bit instruction accessible
+   'V'        print "v!" if operand is 15bit instruction accessible, or
    "lfh!"
 
    'L'        low  part of DImode reg operand
index 01fe9b5..0a24a3f 100644 (file)
@@ -209,7 +209,7 @@ extern GTY(()) rtx cmp_op1;
   /* General Purpose Registers */                        \
   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,        \
   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 0, 1, 1,        \
-  /* Control Regisers */                                 \
+  /* Control Registers */                                \
   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,        \
   /* CEH/ CEL/ CNT/ LCR/ SCR / ARG_POINTER_REGNUM/ FRAME_POINTER_REGNUM */\
   0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,        \
@@ -229,7 +229,7 @@ extern GTY(()) rtx cmp_op1;
   /* General purpose register */                         \
   1, 1, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, 0, 0,        \
   0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,        \
-  /* Control Regisers */                                 \
+  /* Control Registers */                                \
   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,        \
   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,        \
   /* CP 1 Registers  */                                  \