OSDN Git Service

* arm.c (arm_cpp_interwork): New variable.
authorrearnsha <rearnsha@138bc75d-0d04-0410-961f-82ee72b054a4>
Fri, 9 Jul 2004 09:30:46 +0000 (09:30 +0000)
committerrearnsha <rearnsha@138bc75d-0d04-0410-961f-82ee72b054a4>
Fri, 9 Jul 2004 09:30:46 +0000 (09:30 +0000)
(arm_override_options): Set it if TARGET_INTERWORK was on the command
line.
* arm.h (arm_cpp_interwork): Declare it.
(TARGET_CPU_CPP_BUILTINS): Use it to control definition of
__THUMB_INTERWORK__ in the preprocessor.

git-svn-id: svn+ssh://gcc.gnu.org/svn/gcc/trunk@84351 138bc75d-0d04-0410-961f-82ee72b054a4

gcc/ChangeLog
gcc/config/arm/arm.c
gcc/config/arm/arm.h

index b65f1ea..6de0aaf 100644 (file)
@@ -1,3 +1,12 @@
+2004-07-09  Richard Earnshaw  <rearnsha@arm.com>
+
+       * arm.c (arm_cpp_interwork): New variable.
+       (arm_override_options): Set it if TARGET_INTERWORK was on the command
+       line.
+       * arm.h (arm_cpp_interwork): Declare it.
+       (TARGET_CPU_CPP_BUILTINS): Use it to control definition of
+       __THUMB_INTERWORK__ in the preprocessor.
+
 2004-07-09  Nathan Sidwell  <nathan@codesourcery.com>
 
        * vec.h (VEC_T_alloc): Fix MEM_STAT_DECL pasto.
index a6826cd..9c373cf 100644 (file)
@@ -418,6 +418,13 @@ int arm_is_6_or_7 = 0;
 /* Nonzero if generating Thumb instructions.  */
 int thumb_code = 0;
 
+/* Nonzero if we should define __THUMB_INTERWORK__ in the
+   preprocessor.  
+   XXX This is a bit of a hack, it's intended to help work around
+   problems in GLD which doesn't understand that armv5t code is
+   interworking clean.  */
+int arm_cpp_interwork = 0;
+
 /* In case of a PRE_INC, POST_INC, PRE_DEC, POST_DEC memory reference, we
    must report the mode of the memory reference from PRINT_OPERAND to
    PRINT_OPERAND_ADDRESS.  */
@@ -838,6 +845,12 @@ arm_override_options (void)
 
   /* V5 code we generate is completely interworking capable, so we turn off
      TARGET_INTERWORK here to avoid many tests later on.  */
+
+  /* XXX However, we must pass the right pre-processor defines to CPP
+     or GLD can get confused.  This is a hack.  */
+  if (TARGET_INTERWORK)
+    arm_cpp_interwork = 1;
+
   if (arm_arch5)
     target_flags &= ~ARM_FLAG_INTERWORK;
 
index 3067153..a66ec4d 100644 (file)
@@ -63,7 +63,7 @@ extern char arm_arch_name[];
                                                        \
        /* Add a define for interworking.               \
           Needed when building libgcc.a.  */           \
-       if (TARGET_INTERWORK)                           \
+       if (arm_cpp_interwork)                          \
          builtin_define ("__THUMB_INTERWORK__");       \
                                                        \
        builtin_assert ("cpu=arm");                     \
@@ -528,6 +528,13 @@ extern int arm_tune_xscale;
 /* Nonzero if this chip is an ARM6 or an ARM7.  */
 extern int arm_is_6_or_7;
 
+/* Nonzero if we should define __THUMB_INTERWORK__ in the
+   preprocessor.  
+   XXX This is a bit of a hack, it's intended to help work around
+   problems in GLD which doesn't understand that armv5t code is
+   interworking clean.  */
+extern int arm_cpp_interwork;
+
 #ifndef TARGET_DEFAULT
 #define TARGET_DEFAULT  (ARM_FLAG_APCS_FRAME)
 #endif