OSDN Git Service

Set length of V.4 pic initialization
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.md
index 8c41bec..a5cae5e 100644 (file)
@@ -1,5 +1,5 @@
 ;; Machine description for IBM RISC System 6000 (POWER) for GNU C compiler
-;; Copyright (C) 1990, 91, 92, 93, 94, 1995 Free Software Foundation, Inc.
+;; Copyright (C) 1990, 91, 92, 93, 94, 95, 1996 Free Software Foundation, Inc.
 ;; Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
 
 ;; This file is part of GNU CC.
@@ -23,7 +23,7 @@
 \f
 ;; Define an insn type attribute.  This is used in function unit delay
 ;; computations.
-(define_attr "type" "integer,load,fpload,imul,idiv,branch,compare,delayed_compare,fpcompare,mtjmpr,fp,dmul,sdiv,ddiv,ssqrt,dsqrt,jmpreg"
+(define_attr "type" "integer,load,store,fpload,fpstore,imul,idiv,branch,compare,delayed_compare,fpcompare,mtjmpr,fp,dmul,sdiv,ddiv,ssqrt,dsqrt,jmpreg"
   (const_string "integer"))
 
 ;; Length (in bytes).
 ;; Processor type -- this attribute must exactly match the processor_type
 ;; enumeration in rs6000.h.
 
-(define_attr "cpu" "rios1,rios2,ppc403,ppc601,ppc602,ppc603,ppc604,ppc620"
+(define_attr "cpu" "rios1,rios2,mpccore,ppc403,ppc601,ppc603,ppc604,ppc620"
   (const (symbol_ref "rs6000_cpu_attr")))
 
 ; (define_function_unit NAME MULTIPLICITY SIMULTANEITY
 ;                      TEST READY-DELAY ISSUE-DELAY [CONFLICT-LIST])
 
-; Load/Store Unit -- POWER/2 and pure PowerPC only
+; Load/Store Unit -- pure PowerPC only
 ; (POWER and 601 use Integer Unit)
 (define_function_unit "lsu" 1 0
   (and (eq_attr "type" "load")
-       (eq_attr "cpu" "ppc602,ppc603,ppc604,ppc620"))
+       (eq_attr "cpu" "mpccore,ppc603,ppc604,ppc620"))
   2 1)
 
 (define_function_unit "lsu" 1 0
-  (and (eq_attr "type" "fpload")
-       (eq_attr "cpu" "ppc604,ppc620"))
-  3 1)
+  (and (eq_attr "type" "store,fpstore")
+       (eq_attr "cpu" "mpccore,ppc603,ppc604,ppc620"))
+  1 1)
 
 (define_function_unit "lsu" 1 0
   (and (eq_attr "type" "fpload")
-       (eq_attr "cpu" "ppc602,ppc603"))
+       (eq_attr "cpu" "mpccore,ppc603"))
   2 1)
 
+(define_function_unit "lsu" 1 0
+  (and (eq_attr "type" "fpload")
+       (eq_attr "cpu" "ppc604,ppc620"))
+  3 1)
+
 (define_function_unit "iu" 1 0
   (and (eq_attr "type" "load")
+       (eq_attr "cpu" "rios1,ppc403,ppc601"))
+  2 1)
+
+(define_function_unit "iu" 1 0
+  (and (eq_attr "type" "store,fpstore")
+       (eq_attr "cpu" "rios1,ppc403,ppc601"))
+  1 1)
+
+(define_function_unit "fpu" 1 0
+  (and (eq_attr "type" "fpstore")
        (eq_attr "cpu" "rios1,ppc601"))
+  0 1)
+
+(define_function_unit "iu" 1 0
+  (and (eq_attr "type" "fpload")
+       (eq_attr "cpu" "rios1"))
   2 1)
 
 (define_function_unit "iu" 1 0
   (and (eq_attr "type" "fpload")
-       (eq_attr "cpu" "rios1,ppc601"))
-  2 0)
+       (eq_attr "cpu" "ppc601"))
+  3 1)
+
+(define_function_unit "iu2" 2 0
+  (and (eq_attr "type" "load,fpload")
+       (eq_attr "cpu" "rios2"))
+  2 1)
+
+(define_function_unit "iu2" 2 0
+  (and (eq_attr "type" "store,fpstore")
+       (eq_attr "cpu" "rios2"))
+  1 1)
 
 ; Integer Unit (RIOS1, PPC601, PPC603)
-; Trivial operations take one cycle which need not be listed here.
 (define_function_unit "iu" 1 0
   (and (eq_attr "type" "integer")
-       (eq_attr "cpu" "rios1,ppc601"))
+       (eq_attr "cpu" "rios1,mpccore,ppc403,ppc601,ppc603"))
   1 1)
 
 (define_function_unit "iu" 1 0
   (and (eq_attr "type" "imul")
-       (eq_attr "cpu" "rios1"))
-  3 3)
+       (eq_attr "cpu" "ppc403"))
+  4 4)
 
 (define_function_unit "iu" 1 0
   (and (eq_attr "type" "imul")
-       (eq_attr "cpu" "ppc601,ppc602,ppc603"))
+       (eq_attr "cpu" "rios1,ppc601,ppc603"))
   5 5)
 
 (define_function_unit "iu" 1 0
 
 (define_function_unit "iu" 1 0
   (and (eq_attr "type" "idiv")
+       (eq_attr "cpu" "ppc403"))
+  33 33)
+
+(define_function_unit "iu" 1 0
+  (and (eq_attr "type" "idiv")
        (eq_attr "cpu" "ppc601"))
   36 36)
 
 (define_function_unit "iu" 1 0
   (and (eq_attr "type" "idiv")
-       (eq_attr "cpu" "ppc602,ppc603"))
+       (eq_attr "cpu" "ppc603"))
   37 36)
 
 ; RIOS2 has two integer units: a primary one which can perform all
 (define_function_unit "iu2" 2 0
   (and (eq_attr "type" "integer")
        (eq_attr "cpu" "rios2"))
-  1 0)
+  1 1)
 
 (define_function_unit "iu2" 2 0
   (and (eq_attr "type" "imul")
        (eq_attr "cpu" "rios2"))
   2 2)
 
-
 (define_function_unit "imuldiv" 1 0
   (and (eq_attr "type" "idiv")
        (eq_attr "cpu" "rios2"))
   13 13)
 
+; MPCCORE has separate IMUL/IDIV unit for multicycle instructions
+; Divide latency varies greatly from 2-11, use 6 as average
+(define_function_unit "imuldiv" 1 0
+  (and (eq_attr "type" "imul")
+       (eq_attr "cpu" "mpccore"))
+  2 1)
+
+(define_function_unit "imuldiv" 1 0
+  (and (eq_attr "type" "idiv")
+       (eq_attr "cpu" "mpccore"))
+  6 6)
+
 ; PPC604 has two units that perform integer operations
 ; and one unit for divide/multiply operations (and move
 ; from/to spr).
 (define_function_unit "iu2" 2 0
   (and (eq_attr "type" "integer")
        (eq_attr "cpu" "ppc604,ppc620"))
-  1 1
-  [(eq_attr "type" "imul,idiv")])
+  1 1)
 
 (define_function_unit "imuldiv" 1 0
   (and (eq_attr "type" "imul")
        (eq_attr "cpu" "ppc604,ppc620"))
-  4 2
-  [(eq_attr "type" "integer")])
+  4 2)
 
 (define_function_unit "imuldiv" 1 0
   (and (eq_attr "type" "idiv")
        (eq_attr "cpu" "ppc604,ppc620"))
-  20 19
-  [(eq_attr "type" "integer")])
+  20 19)
 
 ; compare is done on integer unit, but feeds insns which
-; execute on the branch unit.  Ready-delay of the compare 
-; on the branch unit is large (3-5 cycles).  On the iu/fpu
-; it is 1.  One drawback is that the compare will also be 
-; assigned to the bpu, but this inaccuracy is worth for being
-; able to fill the compare-branch delay, with insns on iu/fpu.
+; execute on the branch unit.
 (define_function_unit "iu" 1 0   
   (and (eq_attr "type" "compare")
-       (eq_attr "cpu" "rios1,ppc601"))
-  1 1)
+       (eq_attr "cpu" "rios1"))
+  4 1)
+
+(define_function_unit "iu" 1 0   
+  (and (eq_attr "type" "delayed_compare")
+       (eq_attr "cpu" "rios1"))
+  5 1)
+
+(define_function_unit "iu" 1 0
+  (and (eq_attr "type" "compare,delayed_compare")
+       (eq_attr "cpu" "mpccore,ppc403,ppc601,ppc603,ppc604,ppc620"))
+  3 1)
 
 (define_function_unit "iu2" 2 0   
-  (and (eq_attr "type" "compare")
+  (and (eq_attr "type" "compare,delayed_compare")
        (eq_attr "cpu" "rios2"))
-  1 1)
-
-(define_function_unit "bpu" 1 0   
-  (and (eq_attr "type" "compare")
-       (eq_attr "cpu" "rios1,rios2,ppc601"))
-  4 1)
+  3 1)
 
-; different machines have different compare timings
-; in ppc604, compare is done on the one of the two
-; main integer units.
 (define_function_unit "iu2" 2 0
-  (and (eq_attr "type" "compare")
+  (and (eq_attr "type" "compare,delayed_compare")
        (eq_attr "cpu" "ppc604,ppc620"))
   1 1)
 
-(define_function_unit "bpu" 1 0
-  (eq_attr "type" "delayed_compare")
-  5 0)
-
 ; fp compare uses fp unit
 (define_function_unit "fpu" 1 0
   (and (eq_attr "type" "fpcompare")
        (eq_attr "cpu" "rios1"))
-  8 1)
+  9 1)
 
 ; rios1 and rios2 have different fpcompare delays
 (define_function_unit "fpu2" 2 0
 ; on ppc601 and ppc603, fpcompare takes also 2 cycles from
 ; the integer unit
 ; here we do not define delays, just occupy the unit. The dependencies
-; will be signed by the fpcompare definition in the fpu.
+; will be assigned by the fpcompare definition in the fpu.
 (define_function_unit "iu" 1 0
   (and (eq_attr "type" "fpcompare")
-       (eq_attr "cpu" "ppc601,ppc602,ppc603"))
+       (eq_attr "cpu" "ppc601,ppc603"))
   0 2)
 
 ; fp compare uses fp unit
 (define_function_unit "fpu" 1 0
   (and (eq_attr "type" "fpcompare")
-       (eq_attr "cpu" "ppc601,ppc602,ppc603,ppc604,ppc620"))
+       (eq_attr "cpu" "ppc601,ppc603,ppc604,ppc620"))
   5 1)
 
+(define_function_unit "fpu" 1 0
+  (and (eq_attr "type" "fpcompare")
+       (eq_attr "cpu" "mpccore"))
+  1 1)
+
 (define_function_unit "bpu" 1 0
   (and (eq_attr "type" "mtjmpr")
        (eq_attr "cpu" "rios1,rios2"))
-  5 0)
+  5 1)
 
 (define_function_unit "bpu" 1 0
   (and (eq_attr "type" "mtjmpr")
-       (eq_attr "cpu" "ppc601,ppc602,ppc603,ppc604,ppc620"))
-  4 0)
+       (eq_attr "cpu" "mpccore,ppc403,ppc601,ppc603,ppc604,ppc620"))
+  4 1)
 
 ; all jumps/branches are executing on the bpu, in 1 cycle, for all machines.
 (define_function_unit "bpu" 1 0
   (eq_attr "type" "jmpreg")
-  1 0)
+  1 1)
 
 (define_function_unit "bpu" 1 0
   (eq_attr "type" "branch")
-  1 0)
+  1 1)
 
-; Floating Point Unit (RIOS1, PPC601, PPC603, PPC604).
+; Floating Point Unit
 (define_function_unit "fpu" 1 0
   (and (eq_attr "type" "fp,dmul")
        (eq_attr "cpu" "rios1"))
-  2 0)
+  2 1)
+
+(define_function_unit "fpu" 1 0
+  (and (eq_attr "type" "fp")
+       (eq_attr "cpu" "mpccore"))
+  4 4)
 
 (define_function_unit "fpu" 1 0
   (and (eq_attr "type" "fp")
        (eq_attr "cpu" "ppc601"))
-  4 0)
+  4 1)
 
 (define_function_unit "fpu" 1 0
   (and (eq_attr "type" "fp")
-       (eq_attr "cpu" "ppc602,ppc603,ppc604,ppc620"))
+       (eq_attr "cpu" "ppc603,ppc604,ppc620"))
   3 1)
 
 (define_function_unit "fpu" 1 0
   (and (eq_attr "type" "dmul")
+       (eq_attr "cpu" "mpccore"))
+  5 5)
+
+(define_function_unit "fpu" 1 0
+  (and (eq_attr "type" "dmul")
        (eq_attr "cpu" "ppc601"))
   5 2)
 
 ; is this true?
 (define_function_unit "fpu" 1 0
   (and (eq_attr "type" "dmul")
-       (eq_attr "cpu" "ppc602,ppc603"))
+       (eq_attr "cpu" "ppc603"))
   4 2)
 
 (define_function_unit "fpu" 1 0
 
 (define_function_unit "fpu" 1 0
   (and (eq_attr "type" "sdiv")
-       (eq_attr "cpu" "ppc602,ppc603,ppc604,ppc620"))
+       (eq_attr "cpu" "mpccore"))
+  10 10)
+
+(define_function_unit "fpu" 1 0
+  (and (eq_attr "type" "sdiv")
+       (eq_attr "cpu" "ppc603,ppc604,ppc620"))
   18 18)
 
 (define_function_unit "fpu" 1 0
   (and (eq_attr "type" "ddiv")
+       (eq_attr "cpu" "mpccore"))
+  17 17)
+
+(define_function_unit "fpu" 1 0
+  (and (eq_attr "type" "ddiv")
        (eq_attr "cpu" "ppc601,ppc604,ppc620"))
   31 31)
 
 (define_function_unit "fpu" 1 0
   (and (eq_attr "type" "ddiv")
-       (eq_attr "cpu" "ppc602,ppc603"))
+       (eq_attr "cpu" "ppc603"))
   33 33)
 
 (define_function_unit "fpu" 1 0
 (define_function_unit "fpu2" 2 0
   (and (eq_attr "type" "fp")
        (eq_attr "cpu" "rios2"))
-  2 0)
+  2 1)
 
 (define_function_unit "fpu2" 2 0
   (and (eq_attr "type" "dmul")
        (eq_attr "cpu" "rios2"))
-  2 0)
+  2 1)
 
 (define_function_unit "fpu2" 2 0
   (and (eq_attr "type" "sdiv,ddiv")
    {cax|add} %0,%1,%2
    {cal %0,%2(%1)|addi %0,%1,%2}
    {ai|addic} %0,%1,%2
-   {cau|addis} %0,%1,%u2")
+   {cau|addis} %0,%1,%v2")
 
 (define_insn ""
   [(set (match_operand:CC 0 "cc_reg_operand" "=x,x")
    (set (match_dup 0) (plus:SI (match_dup 0) (match_dup 4)))]
 "
 {
-  int low = INTVAL (operands[2]) & 0xffff;
-  int high = (unsigned) INTVAL (operands[2]) >> 16;
+  HOST_WIDE_INT low = INTVAL (operands[2]) & 0xffff;
+  HOST_WIDE_INT high = INTVAL (operands[2]) & (~ (HOST_WIDE_INT) 0xffff);
 
   if (low & 0x8000)
-    high++, low |= 0xffff0000;
+    high += 0x10000, low |= ((HOST_WIDE_INT) -1) << 16;
 
-  operands[3] = gen_rtx (CONST_INT, VOIDmode, high << 16);
-  operands[4] = gen_rtx (CONST_INT, VOIDmode, low);
+  operands[3] = GEN_INT (high);
+  operands[4] = GEN_INT (low);
 }")
 
 (define_insn "one_cmplsi2"
    (set (match_operand:SI 0 "gpc_reg_operand" "=r")
        (not:SI (match_dup 1)))]
   ""
-  "nor. %0,%2,%1"
+  "nor. %0,%1,%1"
   [(set_attr "type" "compare")])
 
 (define_insn ""
                      (const_int 32))))
    (clobber (match_scratch:SI 0 "=l"))]
   "! TARGET_POWER && ! TARGET_POWERPC"
-  "bla __mulh")
+  "bla __mulh"
+  [(set_attr "type" "imul")])
 
 (define_insn "mull_call"
   [(set (reg:DI 3)
    (clobber (match_scratch:SI 0 "=l"))
    (clobber (reg:SI 0))]
   "! TARGET_POWER && ! TARGET_POWERPC"
-  "bla __mull")
+  "bla __mull"
+  [(set_attr "type" "imul")])
 
 (define_insn "divss_call"
   [(set (reg:SI 3)
    (clobber (match_scratch:SI 0 "=l"))
    (clobber (reg:SI 0))]
   "! TARGET_POWER && ! TARGET_POWERPC"
-  "bla __divss")
+  "bla __divss"
+  [(set_attr "type" "idiv")])
 
 (define_insn "divus_call"
   [(set (reg:SI 3)
    (set (reg:SI 4)
        (umod:SI (reg:SI 3) (reg:SI 4)))
    (clobber (match_scratch:SI 0 "=l"))
-   (clobber (reg:SI 0))]
+   (clobber (reg:SI 0))
+   (clobber (match_scratch:CC 1 "=x"))
+   (clobber (reg:CC 69))]
   "! TARGET_POWER && ! TARGET_POWERPC"
-  "bla __divus")
+  "bla __divus"
+  [(set_attr "type" "idiv")])
 
 (define_insn "quoss_call"
   [(set (reg:SI 3)
        (div:SI (reg:SI 3) (reg:SI 4)))
    (clobber (match_scratch:SI 0 "=l"))]
   "! TARGET_POWER && ! TARGET_POWERPC"
-  "bla __quoss")
+  "bla __quoss"
+  [(set_attr "type" "idiv")])
 
 (define_insn "quous_call"
   [(set (reg:SI 3)
        (udiv:SI (reg:SI 3) (reg:SI 4)))
    (clobber (match_scratch:SI 0 "=l"))
-   (clobber (reg:SI 0))]
+   (clobber (reg:SI 0))
+   (clobber (match_scratch:CC 1 "=x"))
+   (clobber (reg:CC 69))]
   "! TARGET_POWER && ! TARGET_POWERPC"
-  "bla __quous")
+  "bla __quous"
+  [(set_attr "type" "idiv")])
 \f
 (define_insn "andsi3"
   [(set (match_operand:SI 0 "gpc_reg_operand" "=r,r,r,r")
 
   operands[4] = gen_rtx (CONST_INT, VOIDmode, 32 - start - size);
   operands[1] = gen_rtx (CONST_INT, VOIDmode, start + size - 1);
-  return \"{rlimi|rlwimi} %0,%3,%4,%h2,%h1\";
+  return \"{rlimi|rlwimi} %0,%3,%h4,%h2,%h1\";
 }")
 
 (define_insn ""
   int start = INTVAL (operands[2]) & 31;
   int size = INTVAL (operands[1]) & 31;
 
-  operands[4] = gen_rtx (CONST_INT, VOIDmode, (shift - start - size) & 31);
+  operands[4] = gen_rtx (CONST_INT, VOIDmode, shift - start - size);
   operands[1] = gen_rtx (CONST_INT, VOIDmode, start + size - 1);
-  return \"{rlimi|rlwimi} %0,%3,%4,%h2,%h1\";
+  return \"{rlimi|rlwimi} %0,%3,%h4,%h2,%h1\";
 }")
 
 (define_insn ""
   int start = INTVAL (operands[2]) & 31;
   int size = INTVAL (operands[1]) & 31;
 
-  operands[4] = gen_rtx (CONST_INT, VOIDmode, (32 - shift - start - size) & 31);
+  operands[4] = gen_rtx (CONST_INT, VOIDmode, 32 - shift - start - size);
   operands[1] = gen_rtx (CONST_INT, VOIDmode, start + size - 1);
-  return \"{rlimi|rlwimi} %0,%3,%4,%h2,%h1\";
+  return \"{rlimi|rlwimi} %0,%3,%h4,%h2,%h1\";
 }")
 
 (define_insn ""
   int start = INTVAL (operands[2]) & 31;
   int size = INTVAL (operands[1]) & 31;
 
-  operands[4] = gen_rtx (CONST_INT, VOIDmode, (32 - shift - start - size) & 31);
+  operands[4] = gen_rtx (CONST_INT, VOIDmode, 32 - shift - start - size);
   operands[1] = gen_rtx (CONST_INT, VOIDmode, start + size - 1);
-  return \"{rlimi|rlwimi} %0,%3,%4,%h2,%h1\";
+  return \"{rlimi|rlwimi} %0,%3,%h4,%h2,%h1\";
 }")
 
 (define_insn ""
 
 /* Align extract field with insert field */
   operands[5] = gen_rtx (CONST_INT, VOIDmode,
-                        (extract_start + extract_size - insert_start - insert_size) & 31);
+                        extract_start + extract_size - insert_start - insert_size);
   operands[1] = gen_rtx (CONST_INT, VOIDmode, insert_start + insert_size - 1);
-  return \"{rlimi|rlwimi} %0,%3,%5,%h2,%h1\";
+  return \"{rlimi|rlwimi} %0,%3,%h5,%h2,%h1\";
+}")
+
+(define_insn ""
+  [(set (zero_extract:DI (match_operand:DI 0 "gpc_reg_operand" "+r")
+                        (match_operand:DI 1 "const_int_operand" "i")
+                        (match_operand:DI 2 "const_int_operand" "i"))
+       (match_operand:DI 3 "gpc_reg_operand" "r"))]
+  "TARGET_POWERPC64"
+  "*
+{
+  int start = INTVAL (operands[2]) & 63;
+  int size = INTVAL (operands[1]) & 63;
+
+  operands[2] = gen_rtx (CONST_INT, VOIDmode, 64 - start - size);
+  return \"rldimi %0,%3,%H2,%H1\";
 }")
 
 (define_expand "extzv"
 }"
   [(set_attr "type" "delayed_compare")])
 
+(define_insn ""
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (zero_extract:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                        (match_operand:DI 2 "const_int_operand" "i")
+                        (match_operand:DI 3 "const_int_operand" "i")))]
+  "TARGET_POWERPC64"
+  "*
+{
+  int start = INTVAL (operands[3]) & 63;
+  int size = INTVAL (operands[2]) & 63;
+
+  if (start + size >= 64)
+    operands[3] = const0_rtx;
+  else
+    operands[3] = gen_rtx (CONST_INT, VOIDmode, start + size);
+  operands[2] = gen_rtx (CONST_INT, VOIDmode, 64 - size);
+  return \"rldicl %0,%1,%3,%2\";
+}")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "gpc_reg_operand" "=x")
+       (compare:CC (zero_extract:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                        (match_operand:DI 2 "const_int_operand" "i")
+                        (match_operand:DI 3 "const_int_operand" "i"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 4 "=r"))]
+  "TARGET_POWERPC64"
+  "*
+{
+  int start = INTVAL (operands[3]) & 63;
+  int size = INTVAL (operands[2]) & 63;
+
+  if (start + size >= 64)
+    operands[3] = const0_rtx;
+  else
+    operands[3] = gen_rtx (CONST_INT, VOIDmode, start + size);
+  operands[2] = gen_rtx (CONST_INT, VOIDmode, 64 - size);
+  return \"rldicl. %4,%1,%3,%2\";
+}")
+
+(define_insn ""
+  [(set (match_operand:CC 4 "gpc_reg_operand" "=x")
+       (compare:CC (zero_extract:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                        (match_operand:DI 2 "const_int_operand" "i")
+                        (match_operand:DI 3 "const_int_operand" "i"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (zero_extract:DI (match_dup 1) (match_dup 2) (match_dup 3)))]
+  "TARGET_POWERPC64"
+  "*
+{
+  int start = INTVAL (operands[3]) & 63;
+  int size = INTVAL (operands[2]) & 63;
+
+  if (start + size >= 64)
+    operands[3] = const0_rtx;
+  else
+    operands[3] = gen_rtx (CONST_INT, VOIDmode, start + size);
+  operands[2] = gen_rtx (CONST_INT, VOIDmode, 64 - size);
+  return \"rldicl. %0,%1,%3,%2\";
+}")
+
 (define_insn "rotlsi3"
   [(set (match_operand:SI 0 "gpc_reg_operand" "=r")
        (rotate:SI (match_operand:SI 1 "gpc_reg_operand" "r")
 }")
 
 (define_insn "lshrsi3_power"
-  [(set (match_operand:SI 0 "gpc_reg_operand" "=r,r")
-       (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r,r")
-                    (match_operand:SI 2 "reg_or_cint_operand" "r,i")))
-   (clobber (match_scratch:SI 3 "=q,X"))]
+  [(set (match_operand:SI 0 "gpc_reg_operand" "=r,r,r")
+       (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r,r,r")
+                    (match_operand:SI 2 "reg_or_cint_operand" "r,O,i")))
+   (clobber (match_scratch:SI 3 "=q,X,X"))]
   "TARGET_POWER"
   "@
   sre %0,%1,%2
+  mr %0,%1
   {s%A2i|s%A2wi} %0,%1,%h2")
 
 (define_insn "lshrsi3_no_power"
-  [(set (match_operand:SI 0 "gpc_reg_operand" "=r")
-       (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r")
-                    (match_operand:SI 2 "reg_or_cint_operand" "ri")))]
+  [(set (match_operand:SI 0 "gpc_reg_operand" "=r,r")
+       (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r,r")
+                    (match_operand:SI 2 "reg_or_cint_operand" "O,ri")))]
   "! TARGET_POWER"
-  "{sr|srw}%I2 %0,%1,%h2")
+  "@
+  mr %0,%1
+  {sr|srw}%I2 %0,%1,%h2")
 
 (define_insn ""
-  [(set (match_operand:CC 0 "cc_reg_operand" "=x,x")
-       (compare:CC (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r,r")
-                                (match_operand:SI 2 "reg_or_cint_operand" "r,i"))
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x,x,x")
+       (compare:CC (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r,r,r")
+                                (match_operand:SI 2 "reg_or_cint_operand" "r,O,i"))
                    (const_int 0)))
-   (clobber (match_scratch:SI 3 "=r,r"))
-   (clobber (match_scratch:SI 4 "=q,X"))]
+   (clobber (match_scratch:SI 3 "=r,X,r"))
+   (clobber (match_scratch:SI 4 "=q,X,X"))]
   "TARGET_POWER"
   "@
   sre. %3,%1,%2
+  mr. %1,%1
   {s%A2i.|s%A2wi.} %3,%1,%h2"
   [(set_attr "type" "delayed_compare")])
 
 (define_insn ""
-  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
-       (compare:CC (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r")
-                                (match_operand:SI 2 "reg_or_cint_operand" "ri"))
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x,x")
+       (compare:CC (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r,r")
+                                (match_operand:SI 2 "reg_or_cint_operand" "O,ri"))
                    (const_int 0)))
-   (clobber (match_scratch:SI 3 "=r"))]
+   (clobber (match_scratch:SI 3 "=X,r"))]
   "! TARGET_POWER"
-  "{sr|srw}%I2. %3,%1,%h2"
+  "@
+   mr. %1,%1
+   {sr|srw}%I2. %3,%1,%h2"
   [(set_attr "type" "delayed_compare")])
 
 (define_insn ""
-  [(set (match_operand:CC 3 "cc_reg_operand" "=x,x")
-       (compare:CC (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r,r")
-                                (match_operand:SI 2 "reg_or_cint_operand" "r,i"))
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x,x,x")
+       (compare:CC (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r,r,r")
+                                (match_operand:SI 2 "reg_or_cint_operand" "r,O,i"))
                    (const_int 0)))
-   (set (match_operand:SI 0 "gpc_reg_operand" "=r,r")
+   (set (match_operand:SI 0 "gpc_reg_operand" "=r,r,r")
        (lshiftrt:SI (match_dup 1) (match_dup 2)))
-   (clobber (match_scratch:SI 4 "=q,X"))]
+   (clobber (match_scratch:SI 4 "=q,X,X"))]
   "TARGET_POWER"
   "@
   sre. %0,%1,%2
+  mr. %0,%1
   {s%A2i.|s%A2wi.} %0,%1,%h2"
   [(set_attr "type" "delayed_compare")])
 
 (define_insn ""
-  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
-       (compare:CC (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r")
-                                (match_operand:SI 2 "reg_or_cint_operand" "ri"))
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x,x")
+       (compare:CC (lshiftrt:SI (match_operand:SI 1 "gpc_reg_operand" "r,r")
+                                (match_operand:SI 2 "reg_or_cint_operand" "O,ri"))
                    (const_int 0)))
-   (set (match_operand:SI 0 "gpc_reg_operand" "=r")
+   (set (match_operand:SI 0 "gpc_reg_operand" "=r,r")
        (lshiftrt:SI (match_dup 1) (match_dup 2)))]
   "! TARGET_POWER"
-  "{sr|srw}%I2. %0,%1,%h2"
+  "@
+   mr. %0,%1
+   {sr|srw}%I2. %0,%1,%h2"
   [(set_attr "type" "delayed_compare")])
 
 (define_insn ""
                 (match_operand:SF 2 "gpc_reg_operand" "f")))]
   "! TARGET_POWERPC && TARGET_HARD_FLOAT"
   "{fm|fmul} %0,%1,%2"
-  [(set_attr "type" "fp")])
+  [(set_attr "type" "dmul")])
 
 (define_expand "divsf3"
   [(set (match_operand:SF 0 "gpc_reg_operand" "")
                (match_operand:SF 2 "gpc_reg_operand" "f")))]
   "! TARGET_POWERPC && TARGET_HARD_FLOAT"
   "{fd|fdiv} %0,%1,%2"
-  [(set_attr "type" "sdiv")])
+  [(set_attr "type" "ddiv")])
 
 (define_insn ""
   [(set (match_operand:SF 0 "gpc_reg_operand" "=f")
                 (match_operand:SF 3 "gpc_reg_operand" "f")))]
   "! TARGET_POWERPC && TARGET_HARD_FLOAT"
   "{fma|fmadd} %0,%1,%2,%3"
-  [(set_attr "type" "fp")])
+  [(set_attr "type" "dmul")])
 
 (define_insn ""
   [(set (match_operand:SF 0 "gpc_reg_operand" "=f")
                  (match_operand:SF 3 "gpc_reg_operand" "f")))]
   "! TARGET_POWERPC && TARGET_HARD_FLOAT"
   "{fms|fmsub} %0,%1,%2,%3"
-  [(set_attr "type" "fp")])
+  [(set_attr "type" "dmul")])
 
 (define_insn ""
   [(set (match_operand:SF 0 "gpc_reg_operand" "=f")
                         (match_operand:SF 3 "gpc_reg_operand" "f"))))]
   "! TARGET_POWERPC && TARGET_HARD_FLOAT"
   "{fnma|fnmadd} %0,%1,%2,%3"
-  [(set_attr "type" "fp")])
+  [(set_attr "type" "dmul")])
 
 (define_insn ""
   [(set (match_operand:SF 0 "gpc_reg_operand" "=f")
                          (match_operand:SF 3 "gpc_reg_operand" "f"))))]
   "! TARGET_POWERPC && TARGET_HARD_FLOAT"
   "{fnms|fnmsub} %0,%1,%2,%3"
-  [(set_attr "type" "fp")])
+  [(set_attr "type" "dmul")])
 
 (define_expand "sqrtsf2"
   [(set (match_operand:SF 0 "gpc_reg_operand" "")
   [(set_attr "type" "fp")])
 \f
 ;; Conversions to and from floating-point.
+
 (define_expand "floatsidf2"
-  [(set (match_operand:DF 0 "gpc_reg_operand" "")
-       (float:DF (match_operand:SI 1 "gpc_reg_operand" "")))]
+  [(parallel [(set (match_operand:DF 0 "gpc_reg_operand" "")
+                  (float:DF (match_operand:SI 1 "gpc_reg_operand" "")))
+             (use (match_dup 2))
+             (use (match_dup 3))
+             (clobber (match_dup 4))
+             (clobber (match_dup 5))
+             (clobber (reg:DF 76))])]
   "! TARGET_POWERPC64 && TARGET_HARD_FLOAT"
   "
 {
-  if (operands[0])
-    {                          /* prevent unused warning messages */
-      rtx high   = force_reg (SImode, GEN_INT (0x43300000));
-      rtx low    = gen_reg_rtx (SImode);
-      rtx df     = gen_reg_rtx (DFmode);
-      rtx adjust = force_reg (DFmode, rs6000_float_const (\"4503601774854144\", DFmode));
-
-      emit_insn (gen_xorsi3 (low, operands[1], GEN_INT (0x80000000)));
-      emit_insn (gen_move_to_float (df, low, high));
-      emit_insn (gen_subdf3 (operands[0], df, adjust));
-      DONE;
-    }
+  operands[2] = force_reg (SImode, GEN_INT (0x43300000));
+  operands[3] = force_reg (DFmode, rs6000_float_const (\"4503601774854144\", DFmode));
+  operands[4] = gen_reg_rtx (SImode);
+  operands[5] = gen_reg_rtx (Pmode);
 }")
 
-(define_expand "floatunssidf2"
+(define_insn "*floatsidf2_internal"
+  [(set (match_operand:DF 0 "gpc_reg_operand" "=&f")
+       (float:DF (match_operand:SI 1 "gpc_reg_operand" "r")))
+   (use (match_operand:SI 2 "gpc_reg_operand" "r"))
+   (use (match_operand:DF 3 "gpc_reg_operand" "f"))
+   (clobber (match_operand:SI 4 "gpc_reg_operand" "=r"))
+   (clobber (match_operand:SI 5 "gpc_reg_operand" "=b"))
+   (clobber (reg:DF 76))]
+  "! TARGET_POWERPC64 && TARGET_HARD_FLOAT"
+  "#"
+  [(set_attr "length" "24")])
+
+(define_split
   [(set (match_operand:DF 0 "gpc_reg_operand" "")
-       (unsigned_float:DF (match_operand:SI 1 "gpc_reg_operand" "")))]
+       (float:DF (match_operand:SI 1 "gpc_reg_operand" "")))
+   (use (match_operand:SI 2 "gpc_reg_operand" ""))
+   (use (match_operand:DF 3 "gpc_reg_operand" ""))
+   (clobber (match_operand:SI 4 "gpc_reg_operand" ""))
+   (clobber (match_operand:SI 5 "gpc_reg_operand" ""))
+   (clobber (reg:DF 76))]
   "! TARGET_POWERPC64 && TARGET_HARD_FLOAT"
+  [(set (match_dup 4)
+       (xor:SI (match_dup 1)
+               (match_dup 6)))
+   (set (match_dup 5)
+       (unspec [(const_int 0)] 11))
+   (set (match_dup 7)
+       (unspec [(match_dup 4)
+                (match_dup 5)] 12))    ;; low word
+   (set (match_dup 7)
+       (unspec [(match_dup 2)
+                (match_dup 5)
+                (match_dup 7)] 13))    ;; high word
+   (set (match_dup 0)
+       (unspec [(match_dup 7)
+                (match_dup 5)] 14))
+   (set (match_dup 0)
+       (minus:DF (match_dup 0)
+                 (match_dup 3)))]
   "
 {
-  if (operands[0])
-    {                          /* prevent unused warning messages */
-      rtx high   = force_reg (SImode, GEN_INT (0x43300000));
-      rtx df     = gen_reg_rtx (DFmode);
-      rtx adjust = force_reg (DFmode, rs6000_float_const (\"4503599627370496\", DFmode));
-
-      emit_insn (gen_move_to_float (df, operands[1], high));
-      emit_insn (gen_subdf3 (operands[0], df, adjust));
-      DONE;
-    }
+  operands[6] = GEN_INT (0x80000000);
+  operands[7] = gen_rtx (REG, DFmode, FPMEM_REGNUM);
 }")
 
-(define_expand "move_to_float"
-  [(set (match_operand:DF 0 "gpc_reg_operand" "")
-       (unspec [(match_operand:SI 1 "gpc_reg_operand" "")
-                (match_operand:SI 2 "gpc_reg_operand" "")
-                (match_dup 3)] 2))]
+(define_expand "floatunssidf2"
+  [(parallel [(set (match_operand:DF 0 "gpc_reg_operand" "")
+                  (unsigned_float:DF (match_operand:SI 1 "gpc_reg_operand" "")))
+             (use (match_dup 2))
+             (use (match_dup 3))
+             (clobber (match_dup 4))
+             (clobber (reg:DF 76))])]
   "! TARGET_POWERPC64 && TARGET_HARD_FLOAT"
   "
 {
-  operands[3] = XEXP (rs6000_stack_temp (DFmode, 8, 1), 0);
+  operands[2] = force_reg (SImode, GEN_INT (0x43300000));
+  operands[3] = force_reg (DFmode, rs6000_float_const (\"4503599627370496\", DFmode));
+  operands[4] = gen_reg_rtx (Pmode);
 }")
 
+(define_insn "*floatunssidf2_internal"
+  [(set (match_operand:DF 0 "gpc_reg_operand" "=&f")
+       (unsigned_float:DF (match_operand:SI 1 "gpc_reg_operand" "r")))
+   (use (match_operand:SI 2 "gpc_reg_operand" "r"))
+   (use (match_operand:DF 3 "gpc_reg_operand" "f"))
+   (clobber (match_operand:SI 4 "gpc_reg_operand" "=b"))
+   (clobber (reg:DF 76))]
+  "! TARGET_POWERPC64 && TARGET_HARD_FLOAT"
+  "#"
+  [(set_attr "length" "20")])
+
 (define_split
   [(set (match_operand:DF 0 "gpc_reg_operand" "")
-       (unspec [(match_operand:SI 1 "gpc_reg_operand" "")
-                (match_operand:SI 2 "gpc_reg_operand" "")
-                (match_operand:SI 3 "offsettable_addr_operand" "")] 2))]
-  "reload_completed"
-  [(set (match_dup 4) (match_dup 1))
-   (set (match_dup 5) (match_dup 2))
-   (set (match_dup 0) (mem:DF (match_dup 3)))]
-  "
+       (unsigned_float:DF (match_operand:SI 1 "gpc_reg_operand" "")))
+   (use (match_operand:SI 2 "gpc_reg_operand" ""))
+   (use (match_operand:DF 3 "gpc_reg_operand" ""))
+   (clobber (match_operand:SI 4 "gpc_reg_operand" "=b"))
+   (clobber (reg:DF 76))]
+  "! TARGET_POWERPC64 && TARGET_HARD_FLOAT"
+  [(set (match_dup 4)
+       (unspec [(const_int 0)] 11))
+   (set (match_dup 5)
+       (unspec [(match_dup 1)
+                (match_dup 4)] 12))    ;; low word
+   (set (match_dup 5)
+       (unspec [(match_dup 2)
+                (match_dup 4)
+                (match_dup 5)] 13))    ;; high word
+   (set (match_dup 0)
+       (unspec [(match_dup 5)
+                (reg:SI 1)] 14))
+   (set (match_dup 0)
+       (minus:DF (match_dup 0)
+                 (match_dup 3)))]
+  "operands[5] = gen_rtx (REG, DFmode, FPMEM_REGNUM);")
+
+;; Load up scratch register with base address + offset if needed
+(define_insn "*floatsidf2_loadaddr"
+  [(set (match_operand:SI 0 "gpc_reg_operand" "=b")
+       (unspec [(const_int 0)] 11))]
+  "TARGET_HARD_FLOAT"
+  "*
 {
-  rtx word1 = gen_rtx (MEM, SImode, operands[3]);
-  rtx word2 = gen_rtx (MEM, SImode, plus_constant (operands[3], 4));
-
-  MEM_IN_STRUCT_P (word1) = 1;
-  MEM_IN_STRUCT_P (word2) = 1;
-
-  if (WORDS_BIG_ENDIAN)
+  if (rs6000_fpmem_offset > 32760)
     {
-      operands[4] = word2;
-      operands[5] = word1;
+      rtx xop[3];
+
+      xop[0] = operands[0];
+      xop[1] = (frame_pointer_needed) ? frame_pointer_rtx : stack_pointer_rtx;
+      xop[2] = GEN_INT ((rs6000_fpmem_offset >> 16) + ((rs6000_fpmem_offset & 0x8000) >> 15));
+      output_asm_insn (\"{cau %0,%2(%1)|addis %0,%1,%2}\", xop);
     }
+  else if (rs6000_fpmem_offset < 0)
+    abort ();
+
+  return \"\";
+}"
+  [(set_attr "length" "4")])
+
+(define_insn "*floatsidf2_store1"
+  [(set (reg:DF 76)
+       (unspec [(match_operand:SI 0 "gpc_reg_operand" "r")
+                (match_operand:SI 1 "gpc_reg_operand" "r")] 12))]
+  "! TARGET_POWERPC64 && TARGET_HARD_FLOAT"
+  "*
+{
+  rtx indx;
+
+  if (rs6000_fpmem_offset > 32760)
+    indx = operands[1];
+  else if (frame_pointer_needed)
+    indx = frame_pointer_rtx;
   else
-    {
-      operands[4] = word1;
-      operands[5] = word2;
-    }
-}")
+    indx = stack_pointer_rtx;
 
-(define_insn ""
-  [(set (match_operand:DF 0 "gpc_reg_operand" "=f")
-       (unspec [(match_operand:SI 1 "gpc_reg_operand" "r")
-                (match_operand:SI 2 "gpc_reg_operand" "r")
-                (match_operand:SI 3 "offsettable_addr_operand" "p")] 2))]
+  operands[2] = gen_rtx (MEM, SImode,
+                        gen_rtx (PLUS, Pmode,
+                                 indx,
+                                 GEN_INT ((((rs6000_fpmem_offset & 0xffff) ^ 0x8000) - 0x8000)
+                                          + ((WORDS_BIG_ENDIAN != 0) * 4))));
+
+  return \"{st|stw} %0,%2\";
+}"
+  [(set_attr "type" "store")])
+
+(define_insn "*floatsidf2_store2"
+  [(set (reg:DF 76)
+       (unspec [(match_operand:SI 0 "gpc_reg_operand" "r")
+                (match_operand:SI 1 "gpc_reg_operand" "r")
+                (reg:DF 76)] 13))]
   "! TARGET_POWERPC64 && TARGET_HARD_FLOAT"
-  "#"
-  [(set_attr "length" "12")])
+  "*
+{
+  rtx indx;
 
-(define_expand "fix_truncdfsi2"
-  [(set (match_operand:SI 0 "gpc_reg_operand" "")
-       (fix:SI (match_operand:DF 1 "gpc_reg_operand" "")))]
-  "TARGET_HARD_FLOAT"
-  "
+  if (rs6000_fpmem_offset > 32760)
+    indx = operands[1];
+  else if (frame_pointer_needed)
+    indx = frame_pointer_rtx;
+  else
+    indx = stack_pointer_rtx;
+
+  operands[2] = gen_rtx (MEM, SImode,
+                        gen_rtx (PLUS, Pmode,
+                                 indx,
+                                 GEN_INT ((((rs6000_fpmem_offset & 0xffff) ^ 0x8000) - 0x8000)
+                                          + ((WORDS_BIG_ENDIAN == 0) * 4))));
+
+  return \"{st|stw} %0,%2\";
+}"
+  [(set_attr "type" "store")])
+
+(define_insn "*floatsidf2_load"
+  [(set (match_operand:DF 0 "gpc_reg_operand" "=f")
+       (unspec [(reg:DF 76)
+                (match_operand:SI 1 "gpc_reg_operand" "b")] 14))]
+  "! TARGET_POWERPC64 && TARGET_HARD_FLOAT"
+  "*
 {
-  if (TARGET_POWER2 || TARGET_POWERPC)
+  rtx indx;
+  HOST_WIDE_INT offset = rs6000_fpmem_offset;
+
+  if (rs6000_fpmem_offset > 32760)
     {
-      int endian = (WORDS_BIG_ENDIAN == 0);
-      rtx stack_slot = rs6000_stack_temp (DImode, 8, 1);
-      rtx temp = gen_reg_rtx (DImode);
-
-      emit_insn (gen_fpcvtsi (temp, operands[1]));
-      emit_move_insn (stack_slot, temp);
-      emit_move_insn (operands[0],
-                     operand_subword (stack_slot, 1 - endian, 0, DImode));
-      DONE;
+      indx = operands[1];
+      offset = (((offset & 0xffff) ^ 0x8000) - 0x8000);
     }
+  else if (frame_pointer_needed)
+    indx = frame_pointer_rtx;
   else
-    {
-      emit_insn (gen_trunc_call (operands[0], operands[1],
+    indx = stack_pointer_rtx;
+
+  operands[2] = gen_rtx (MEM, SImode,
+                        gen_rtx (PLUS, Pmode, indx, GEN_INT (offset)));
+
+  return \"lfd %0,%2\";
+}"
+  [(set_attr "type" "fpload")])
+
+(define_expand "fix_truncdfsi2"
+  [(parallel [(set (match_operand:SI 0 "gpc_reg_operand" "")
+                  (fix:SI (match_operand:DF 1 "gpc_reg_operand" "")))
+             (clobber (match_dup 2))
+             (clobber (match_dup 3))
+             (clobber (match_dup 4))])]
+  "TARGET_HARD_FLOAT"
+  "
+{
+  if (!TARGET_POWER2 && !TARGET_POWERPC)
+    {
+      emit_insn (gen_trunc_call (operands[0], operands[1],
                                 gen_rtx (SYMBOL_REF, Pmode, RS6000_ITRUNC)));
       DONE;
     }
+
+  operands[2] = gen_reg_rtx (DImode);
+  operands[3] = gen_reg_rtx (Pmode);
+  operands[4] = gen_rtx (REG, DImode, FPMEM_REGNUM);
 }")
 
-(define_insn "fpcvtsi"
+(define_insn "*fix_truncdfsi2_internal"
+  [(set (match_operand:SI 0 "gpc_reg_operand" "=r")
+       (fix:SI (match_operand:DF 1 "gpc_reg_operand" "f")))
+   (clobber (match_operand:DI 2 "gpc_reg_operand" "=f"))
+   (clobber (match_operand:SI 3 "gpc_reg_operand" "=b"))
+   (clobber (reg:DI 76))]
+  "TARGET_HARD_FLOAT"
+  "#"
+  [(set_attr "length" "12")])
+
+(define_split
+  [(set (match_operand:SI 0 "gpc_reg_operand" "")
+       (fix:SI (match_operand:DF 1 "gpc_reg_operand" "f")))
+   (clobber (match_operand:DI 2 "gpc_reg_operand" ""))
+   (clobber (match_operand:SI 3 "gpc_reg_operand" ""))
+   (clobber (reg:DI 76))]
+  "TARGET_HARD_FLOAT"
+  [(set (match_dup 2)
+       (sign_extend:DI (fix:SI (match_operand:DF 1 "gpc_reg_operand" ""))))
+   (set (match_dup 3)
+       (unspec [(const_int 0)] 11))
+   (set (match_dup 4)
+       (unspec [(match_dup 2)
+                (match_dup 3)] 15))
+   (set (match_operand:SI 0 "gpc_reg_operand" "")
+       (unspec [(match_dup 4)
+                (match_dup 3)] 16))]
+  "operands[4] = gen_rtx (REG, DImode, FPMEM_REGNUM);")
+
+(define_insn "*fctiwz"
   [(set (match_operand:DI 0 "gpc_reg_operand" "=f")
-       (sign_extend:DI
-        (fix:SI (match_operand:DF 1 "gpc_reg_operand" "f"))))]
+       (sign_extend:DI (fix:SI (match_operand:DF 1 "gpc_reg_operand" "f"))))]
   "(TARGET_POWER2 || TARGET_POWERPC) && TARGET_HARD_FLOAT"
   "{fcirz|fctiwz} %0,%1"
   [(set_attr "type" "fp")])
 
+(define_insn "*fix_truncdfsi2_store"
+  [(set (reg:DI 76)
+       (unspec [(match_operand:DI 0 "gpc_reg_operand" "f")
+                (match_operand:SI 1 "gpc_reg_operand" "b")] 15))]
+  "(TARGET_POWER2 || TARGET_POWERPC) && TARGET_HARD_FLOAT"
+  "*
+{
+  rtx indx;
+
+  if (rs6000_fpmem_offset > 32760)
+    indx = operands[1];
+  else if (frame_pointer_needed)
+    indx = frame_pointer_rtx;
+  else
+    indx = stack_pointer_rtx;
+
+  operands[2] = gen_rtx (MEM, DFmode,
+                        gen_rtx (PLUS, Pmode,
+                                 indx,
+                                 GEN_INT ((((rs6000_fpmem_offset & 0xffff)
+                                            ^ 0x8000) - 0x8000))));
+
+  return \"stfd %0,%w2\";
+}"
+  [(set_attr "type" "fpstore")])
+
+(define_insn "*fix_truncdfsi2_load"
+  [(set (match_operand:SI 0 "gpc_reg_operand" "=r")
+       (unspec [(reg:DI 76)
+                (match_operand:SI 1 "gpc_reg_operand" "b")] 16))]
+  "(TARGET_POWER2 || TARGET_POWERPC) && TARGET_HARD_FLOAT"
+  "*
+{
+  rtx indx;
+
+  if (rs6000_fpmem_offset > 32760)
+    indx = operands[1];
+  else if (frame_pointer_needed)
+    indx = frame_pointer_rtx;
+  else
+    indx = stack_pointer_rtx;
+
+  operands[2] = gen_rtx (MEM, DFmode,
+                        gen_rtx (PLUS, Pmode,
+                                 indx,
+                                 GEN_INT ((((rs6000_fpmem_offset & 0xffff) ^ 0x8000) - 0x8000)
+                                          + ((WORDS_BIG_ENDIAN) ? 4 : 0))));
+
+  return \"{l|lwz} %0,%2\";
+}"
+  [(set_attr "type" "load")])
+
 (define_expand "fixuns_truncdfsi2"
   [(set (match_operand:SI 0 "gpc_reg_operand" "")
        (unsigned_fix:SI (match_operand:DF 1 "gpc_reg_operand" "")))]
 ;; (for example, having an input in 7,8 and an output in 6,7).  We
 ;; also allow for the the output being the same as one of the inputs.
 
-(define_expand "adddi3"
-  [(set (match_operand:DI 0 "gpc_reg_operand" "")
-       (plus:DI (match_operand:DI 1 "gpc_reg_operand" "")
-                (match_operand:DI 2 "reg_or_short_operand" "")))]
-  ""
-  "
-{
-  if (! TARGET_POWER && ! TARGET_POWERPC64
-      && short_cint_operand (operands[2], DImode))
-    FAIL;
-}")
-
-(define_insn ""
+(define_insn "*adddi3_noppc64"
   [(set (match_operand:DI 0 "gpc_reg_operand" "=&r,&r,r,r")
        (plus:DI (match_operand:DI 1 "gpc_reg_operand" "%r,r,0,0")
                 (match_operand:DI 2 "reg_or_short_operand" "r,I,r,I")))]
-  "TARGET_POWER && ! TARGET_POWERPC64"
-  "@
-   {a|addc} %L0,%L1,%L2\;{ae|adde} %0,%1,%2
-   {ai|addic} %L0,%L1,%2\;{a%G2e|add%G2e} %0,%1
-   {a|addc} %L0,%L1,%L2\;{ae|adde} %0,%1,%2
-   {ai|addic} %L0,%L1,%2\;{a%G2e|add%G2e} %0,%1"
-  [(set_attr "length" "8")])
-
-(define_insn ""
-  [(set (match_operand:DI 0 "gpc_reg_operand" "=&r,r")
-       (plus:DI (match_operand:DI 1 "gpc_reg_operand" "%r,0")
-                (match_operand:DI 2 "gpc_reg_operand" "r,r")))]
-  "! TARGET_POWER && ! TARGET_POWERPC64"
+  "! TARGET_POWERPC64"
   "*
 {
-  return (WORDS_BIG_ENDIAN)
-  ? \"addc %L0,%L1,%L2\;adde %0,%1,%2\"
-  : \"addc %0,%1,%2\;adde %L0,%L1,%L2\";
+  if (WORDS_BIG_ENDIAN)
+    return (GET_CODE (operands[2])) != CONST_INT
+           ? \"{a|addc} %L0,%L1,%L2\;{ae|adde} %0,%1,%2\"
+           : \"{ai|addic} %L0,%L1,%2\;{a%G2e|add%G2e} %0,%1\";
+  else
+    return (GET_CODE (operands[2])) != CONST_INT
+           ? \"{a|addc} %0,%1,%2\;{ae|adde} %L0,%L1,%L2\"
+           : \"{ai|addic} %0,%1,%2\;{a%G2e|add%G2e} %L0,%L1\";
 }"
   [(set_attr "length" "8")])
 
-(define_expand "subdi3"
-  [(set (match_operand:DI 0 "gpc_reg_operand" "")
-       (minus:DI (match_operand:DI 1 "reg_or_short_operand" "")
-                 (match_operand:DI 2 "gpc_reg_operand" "")))]
-  ""
-  "
-{
-  if (! TARGET_POWER && ! TARGET_POWERPC64
-      && short_cint_operand (operands[1], DImode))
-    FAIL;
-}")
-
-(define_insn ""
+(define_insn "*subdi3_noppc64"
   [(set (match_operand:DI 0 "gpc_reg_operand" "=&r,&r,r,r,r")
        (minus:DI (match_operand:DI 1 "reg_or_short_operand" "r,I,0,r,I")
                  (match_operand:DI 2 "gpc_reg_operand" "r,r,r,0,0")))]
-  "TARGET_POWER && ! TARGET_POWERPC64"
-  "@
-   {sf|subfc} %L0,%L2,%L1\;{sfe|subfe} %0,%2,%1
-   {sfi|subfic} %L0,%L2,%1\;{sf%G1e|subf%G1e} %0,%2
-   {sf|subfc} %L0,%L2,%L1\;{sfe|subfe} %0,%2,%1
-   {sf|subfc} %L0,%L2,%L1\;{sfe|subfe} %0,%2,%1
-   {sfi|subfic} %L0,%L2,%1\;{sf%G1e|subf%G1e} %0,%2"
-  [(set_attr "length" "8")])
-
-(define_insn ""
-  [(set (match_operand:DI 0 "gpc_reg_operand" "=&r,r,r")
-       (minus:DI (match_operand:DI 1 "gpc_reg_operand" "r,0,r")
-                 (match_operand:DI 2 "gpc_reg_operand" "r,r,0")))]
-  "! TARGET_POWER && ! TARGET_POWERPC64"
+  "! TARGET_POWERPC64"
   "*
 {
-  return (WORDS_BIG_ENDIAN)
-    ? \"{sf|subfc} %L0,%L2,%L1\;{sfe|subfe} %0,%2,%1\"
-    : \"{sf|subfc} %0,%2,%1\;{sfe|subfe} %L0,%L2,%L1\";
+  if (WORDS_BIG_ENDIAN)
+    return (GET_CODE (operands[1]) != CONST_INT)
+           ? \"{sf|subfc} %L0,%L2,%L1\;{sfe|subfe} %0,%2,%1\"
+           : \"{sfi|subfic} %L0,%L2,%1\;{sf%G1e|subf%G1e} %0,%2\";
+  else
+    return (GET_CODE (operands[1]) != CONST_INT)
+           ? \"{sf|subfc} %0,%2,%1\;{sfe|subfe} %L0,%L2,%L1\"
+           : \"{sfi|subfic} %0,%2,%1\;{sf%G1e|subf%G1e} %L0,%L2\";
 }"
   [(set_attr "length" "8")])
 
-(define_expand "negdi2"
-  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
-       (neg:DI (match_operand:DI 1 "gpc_reg_operand" "r")))]
-  ""
-  "")
-
-(define_insn ""
+(define_insn "*negdi2_noppc64"
   [(set (match_operand:DI 0 "gpc_reg_operand" "=&r,r")
        (neg:DI (match_operand:DI 1 "gpc_reg_operand" "r,0")))]
   "! TARGET_POWERPC64"
 {
   if (! TARGET_POWER && ! TARGET_POWERPC)
     {
-      int endian = (WORDS_BIG_ENDIAN == 0);
       emit_move_insn (gen_rtx (REG, SImode, 3), operands[1]);
       emit_move_insn (gen_rtx (REG, SImode, 4), operands[2]);
       emit_insn (gen_mull_call ());
-      emit_move_insn (operand_subword (operands[0], endian, 0, DImode),
-                     gen_rtx (REG, SImode, 3));
-      emit_move_insn (operand_subword (operands[0], 1 - endian, 0, DImode),
-                     gen_rtx (REG, SImode, 4));
+      if (WORDS_BIG_ENDIAN)
+        emit_move_insn (operands[0], gen_rtx (REG, DImode, 3));
+      else
+       {
+         emit_move_insn (operand_subword (operands[0], 0, 0, DImode),
+                         gen_rtx (REG, SImode, 3));
+         emit_move_insn (operand_subword (operands[0], 1, 0, DImode),
+                         gen_rtx (REG, SImode, 4));
+       }
       DONE;
     }
   else if (TARGET_POWER)
   [(set_attr "type" "imul")
    (set_attr "length" "8")])
 
-(define_insn ""
+(define_insn "*mulsidi3_powerpc"
   [(set (match_operand:DI 0 "gpc_reg_operand" "=&r")
        (mult:DI (sign_extend:DI (match_operand:SI 1 "gpc_reg_operand" "%r"))
                 (sign_extend:DI (match_operand:SI 2 "gpc_reg_operand" "r"))))]
   [(set_attr "type" "imul")
    (set_attr "length" "8")])
 
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (mult:DI (sign_extend:DI (match_operand:SI 1 "gpc_reg_operand" ""))
+                (sign_extend:DI (match_operand:SI 2 "gpc_reg_operand" ""))))]
+  "TARGET_POWERPC && ! TARGET_POWERPC64 && reload_completed"
+  [(set (match_dup 3)
+       (truncate:SI
+        (lshiftrt:DI (mult:DI (sign_extend:DI (match_dup 1))
+                              (sign_extend:DI (match_dup 2)))
+                     (const_int 32))))
+   (set (match_dup 4)
+       (mult:SI (match_dup 1)
+                (match_dup 2)))]
+  "
+{
+  int endian = (WORDS_BIG_ENDIAN == 0);
+  operands[3] = operand_subword (operands[0], endian, 0, DImode);
+  operands[4] = operand_subword (operands[0], 1 - endian, 0, DImode);
+}")
+
+(define_insn "umulsidi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=&r")
+       (mult:DI (zero_extend:DI (match_operand:SI 1 "gpc_reg_operand" "%r"))
+                (zero_extend:DI (match_operand:SI 2 "gpc_reg_operand" "r"))))]
+  "TARGET_POWERPC && ! TARGET_POWERPC64"
+  "*
+{
+  return (WORDS_BIG_ENDIAN)
+    ? \"mulhwu %0,%1,%2\;mullw %L0,%1,%2\"
+    : \"mulhwu %L0,%1,%2\;mullw %0,%1,%2\";
+}"
+  [(set_attr "type" "imul")
+   (set_attr "length" "8")])
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (mult:DI (zero_extend:DI (match_operand:SI 1 "gpc_reg_operand" ""))
+                (zero_extend:DI (match_operand:SI 2 "gpc_reg_operand" ""))))]
+  "TARGET_POWERPC && ! TARGET_POWERPC64 && reload_completed"
+  [(set (match_dup 3)
+       (truncate:SI
+        (lshiftrt:DI (mult:DI (zero_extend:DI (match_dup 1))
+                              (zero_extend:DI (match_dup 2)))
+                     (const_int 32))))
+   (set (match_dup 4)
+       (mult:SI (match_dup 1)
+                (match_dup 2)))]
+  "
+{
+  int endian = (WORDS_BIG_ENDIAN == 0);
+  operands[3] = operand_subword (operands[0], endian, 0, DImode);
+  operands[4] = operand_subword (operands[0], 1 - endian, 0, DImode);
+}")
+
 (define_expand "smulsi3_highpart"
   [(set (match_operand:SI 0 "gpc_reg_operand" "")
        (truncate:SI
 ;; If operands 0 and 2 are in the same register, we have a problem.  But
 ;; operands 0 and 1 (the usual case) can be in the same register.  That's
 ;; why we have the strange constraints below.
-(define_insn "ashldi3"
+(define_insn "ashldi3_power"
   [(set (match_operand:DI 0 "gpc_reg_operand" "=r,r,r,&r")
        (ashift:DI (match_operand:DI 1 "gpc_reg_operand" "r,r,0,r")
                   (match_operand:SI 2 "reg_or_cint_operand" "M,i,r,r")))
    sl%I2q %L0,%L1,%h2\;sll%I2q %0,%1,%h2"
   [(set_attr "length" "8")])
 
-(define_insn "lshrdi3"
+(define_insn "lshrdi3_power"
   [(set (match_operand:DI 0 "gpc_reg_operand" "=&r,r,r,&r")
        (lshiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "r,r,0,r")
                     (match_operand:SI 2 "reg_or_cint_operand" "M,i,r,r")))
 
 ;; Shift by a variable amount is too complex to be worth open-coding.  We
 ;; just handle shifts by constants.
-
-(define_expand "ashrdi3"
-  [(parallel [(set (match_operand:DI 0 "gpc_reg_operand" "")
-                  (ashiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "")
-                               (match_operand:SI 2 "general_operand" "")))
-             (clobber (match_scratch:SI 3 ""))])]
+(define_insn "ashrdi3_power"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r,r")
+       (ashiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "r,r")
+                    (match_operand:SI 2 "const_int_operand" "M,i")))
+   (clobber (match_scratch:SI 3 "=X,q"))]
   "TARGET_POWER"
+  "@
+   {srai|srawi} %0,%1,31\;{srai|srawi} %L0,%1,%h2
+   sraiq %0,%1,%h2\;srliq %L0,%L1,%h2"
+  [(set_attr "length" "8")])
+\f
+;; PowerPC64 DImode operations.
+
+(define_expand "adddi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (plus:DI (match_operand:DI 1 "gpc_reg_operand" "")
+                (match_operand:DI 2 "add_operand" "")))]
+  ""
   "
-{ if (GET_CODE (operands[2]) != CONST_INT)
+{
+  if (! TARGET_POWERPC64 && non_add_cint_operand (operands[2], DImode))
     FAIL;
 }")
 
+;; Discourage ai/addic because of carry but provide it in an alternative
+;; allowing register zero as source.
+
+(define_insn ""
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r,r,?r,r")
+       (plus:DI (match_operand:DI 1 "gpc_reg_operand" "%r,b,r,b")
+                (match_operand:DI 2 "add_operand" "r,I,I,J")))]
+  "TARGET_POWERPC64"
+  "@
+   add %0,%1,%2
+   addi %0,%1,%2
+   addic %0,%1,%2
+   addis %0,%1,%v2")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x,x")
+       (compare:CC (plus:DI (match_operand:DI 1 "gpc_reg_operand" "%r,r")
+                            (match_operand:DI 2 "reg_or_short_operand" "r,I"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r,r"))]
+  "TARGET_POWERPC64"
+  "@
+   add. %3,%1,%2
+   addic. %3,%1,%2"
+  [(set_attr "type" "compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x,x")
+       (compare:CC (plus:DI (match_operand:DI 1 "gpc_reg_operand" "%r,r")
+                            (match_operand:DI 2 "reg_or_short_operand" "r,I"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r,r")
+       (plus:DI (match_dup 1) (match_dup 2)))]
+  "TARGET_POWERPC64"
+  "@
+   add. %0,%1,%2
+   addic. %0,%1,%2"
+  [(set_attr "type" "compare")])
+
+;; Split an add that we can't do in one insn into two insns, each of which
+;; does one 16-bit part.  This is used by combine.  Note that the low-order
+;; add should be last in case the result gets used in an address.
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (plus:DI (match_operand:DI 1 "gpc_reg_operand" "")
+                (match_operand:DI 2 "non_add_cint_operand" "")))]
+  "TARGET_POWERPC64"
+  [(set (match_dup 0) (plus:DI (match_dup 1) (match_dup 3)))
+   (set (match_dup 0) (plus:DI (match_dup 0) (match_dup 4)))]
+"
+{
+  HOST_WIDE_INT low = INTVAL (operands[2]) & 0xffff;
+  HOST_WIDE_INT high = INTVAL (operands[2]) & (~ (HOST_WIDE_INT) 0xffff);
+
+  if (low & 0x8000)
+    high+=0x10000, low |= ((HOST_WIDE_INT) -1) << 16;
+
+  operands[3] = GEN_INT (high);
+  operands[4] = GEN_INT (low);
+}")
+
+(define_insn "one_cmpldi2"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (not:DI (match_operand:DI 1 "gpc_reg_operand" "r")))]
+  "TARGET_POWERPC64"
+  "nor %0,%1,%1")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (not:DI (match_operand:DI 1 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 2 "=r"))]
+  "TARGET_POWERPC64"
+  "nor. %2,%1,%1"
+  [(set_attr "type" "compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 2 "cc_reg_operand" "=x")
+       (compare:CC (not:DI (match_operand:DI 1 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (not:DI (match_dup 1)))]
+  "TARGET_POWERPC64"
+  "nor. %0,%1,%1"
+  [(set_attr "type" "compare")])
+
+(define_insn ""
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r,r")
+       (minus:DI (match_operand:DI 1 "reg_or_short_operand" "r,I")
+                 (match_operand:DI 2 "gpc_reg_operand" "r,r")))]
+  "TARGET_POWERPC64"
+  "@
+   subf %0,%2,%1
+   subfic %0,%2,%1")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (minus:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                             (match_operand:DI 2 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
+  "TARGET_POWERPC64"
+  "subf. %3,%2,%1"
+  [(set_attr "type" "compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (minus:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                             (match_operand:DI 2 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (minus:DI (match_dup 1) (match_dup 2)))]
+  "TARGET_POWERPC64"
+  "subf. %0,%2,%1"
+  [(set_attr "type" "compare")])
+
+(define_expand "subdi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (minus:DI (match_operand:DI 1 "reg_or_short_operand" "")
+                 (match_operand:DI 2 "reg_or_cint_operand" "")))]
+  ""
+  "
+{
+  if (GET_CODE (operands[2]) == CONST_INT)
+    {
+      emit_insn (gen_adddi3 (operands[0], operands[1],
+                            negate_rtx (DImode, operands[2])));
+      DONE;
+    }
+}")
+
+(define_insn "absdi2"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=&r,r")
+       (abs:DI (match_operand:DI 1 "gpc_reg_operand" "r,0")))
+   (clobber (match_scratch:DI 2 "=&r,&r"))]
+  "TARGET_POWERPC64"
+  "sradi %2,%1,31\;xor %0,%2,%1\;subf %0,%2,%0"
+  [(set_attr "length" "12")])
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=&r,r")
+       (abs:DI (match_operand:DI 1 "gpc_reg_operand" "r,0")))
+   (clobber (match_scratch:DI 2 "=&r,&r"))]
+  "TARGET_POWERPC64 && reload_completed"
+  [(set (match_dup 2) (ashiftrt:DI (match_dup 1) (const_int 31)))
+   (set (match_dup 0) (xor:DI (match_dup 2) (match_dup 1)))
+   (set (match_dup 0) (minus:DI (match_dup 2) (match_dup 0)))]
+  "")
+
+(define_insn ""
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=&r,r")
+       (neg:DI (abs:DI (match_operand:DI 1 "gpc_reg_operand" "r,0"))))
+   (clobber (match_scratch:DI 2 "=&r,&r"))]
+  "TARGET_POWERPC64"
+  "sradi %2,%1,31\;xor %0,%2,%1\;subf %0,%0,%2"
+  [(set_attr "length" "12")])
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=&r,r")
+       (neg:DI (abs:DI (match_operand:DI 1 "gpc_reg_operand" "r,0"))))
+   (clobber (match_scratch:DI 2 "=&r,&r"))]
+  "TARGET_POWERPC64 && reload_completed"
+  [(set (match_dup 2) (ashiftrt:DI (match_dup 1) (const_int 31)))
+   (set (match_dup 0) (xor:DI (match_dup 2) (match_dup 1)))
+   (set (match_dup 0) (minus:DI (match_dup 0) (match_dup 2)))]
+  "")
+
+(define_expand "negdi2"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (neg:DI (match_operand:DI 1 "gpc_reg_operand" "")))]
+  ""
+  "")
+
+(define_insn ""
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (neg:DI (match_operand:DI 1 "gpc_reg_operand" "r")))]
+  "TARGET_POWERPC64"
+  "neg %0,%1")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (neg:DI (match_operand:DI 1 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 2 "=r"))]
+  "TARGET_POWERPC64"
+  "neg. %2,%1"
+  [(set_attr "type" "compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 2 "cc_reg_operand" "=x")
+       (compare:CC (neg:DI (match_operand:DI 1 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (neg:DI (match_dup 1)))]
+  "TARGET_POWERPC64"
+  "neg. %0,%1"
+  [(set_attr "type" "compare")])
+
+(define_insn "ffsdi2"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=&r")
+       (ffs:DI (match_operand:DI 1 "gpc_reg_operand" "r")))]
+  "TARGET_POWERPC64"
+  "neg %0,%1\;and %0,%0,%1\;cntlzd %0,%0\;subfic %0,%0,64"
+  [(set_attr "length" "16")])
+
+(define_insn "muldi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (mult:DI (match_operand:DI 1 "gpc_reg_operand" "%r")
+                (match_operand:DI 2 "gpc_reg_operand" "r")))]
+  "TARGET_POWERPC64"
+  "mulld %0,%1,%2"
+   [(set_attr "type" "imul")])
+
+(define_insn "smuldi3_highpart"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (truncate:DI
+        (lshiftrt:TI (mult:TI (sign_extend:TI
+                               (match_operand:DI 1 "gpc_reg_operand" "%r"))
+                              (sign_extend:TI
+                               (match_operand:DI 2 "gpc_reg_operand" "r")))
+                     (const_int 64))))]
+  "TARGET_POWERPC64"
+  "mulhd %0,%1,%2"
+  [(set_attr "type" "imul")])
+
+(define_insn "umuldi3_highpart"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (truncate:DI
+        (lshiftrt:TI (mult:TI (zero_extend:TI
+                               (match_operand:DI 1 "gpc_reg_operand" "%r"))
+                              (zero_extend:TI
+                               (match_operand:DI 2 "gpc_reg_operand" "r")))
+                     (const_int 64))))]
+  "TARGET_POWERPC64"
+  "mulhdu %0,%1,%2"
+  [(set_attr "type" "imul")])
+
+(define_expand "divdi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (div:DI (match_operand:DI 1 "gpc_reg_operand" "")
+               (match_operand:DI 2 "reg_or_cint_operand" "")))]
+  "TARGET_POWERPC64"
+  "
+{
+  if (GET_CODE (operands[2]) == CONST_INT
+      && exact_log2 (INTVAL (operands[2])) >= 0)
+    ;
+  else
+    operands[2] = force_reg (DImode, operands[2]);
+}")
+
+(define_expand "moddi3"
+  [(use (match_operand:DI 0 "gpc_reg_operand" ""))
+   (use (match_operand:DI 1 "gpc_reg_operand" ""))
+   (use (match_operand:DI 2 "reg_or_cint_operand" ""))]
+  "TARGET_POWERPC64"
+  "
+{
+  int i = exact_log2 (INTVAL (operands[2]));
+  rtx temp1;
+  rtx temp2;
+
+  if (GET_CODE (operands[2]) != CONST_INT || i < 0)
+    FAIL;
+
+  temp1 = gen_reg_rtx (DImode);
+  temp2 = gen_reg_rtx (DImode);
+
+  emit_insn (gen_divdi3 (temp1, operands[1], operands[2]));
+  emit_insn (gen_ashldi3 (temp2, temp1, GEN_INT (i)));
+  emit_insn (gen_subdi3 (operands[0], operands[1], temp2));
+  DONE;
+}")
+
+(define_insn ""
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (div:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+               (match_operand:DI 2 "const_int_operand" "N")))]
+  "TARGET_POWERPC64 && exact_log2 (INTVAL (operands[2])) >= 0"
+  "sradi %0,%1,%p2\;addze %0,%0"
+  [(set_attr "length" "8")])
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (div:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                           (match_operand:DI 2 "const_int_operand" "N"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
+  "TARGET_POWERPC64 && exact_log2 (INTVAL (operands[2])) >= 0"
+  "sradi %3,%1,%p2\;addze. %3,%3"
+  [(set_attr "type" "compare")
+   (set_attr "length" "8")])
+
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (div:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                           (match_operand:DI 2 "const_int_operand" "N"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (div:DI (match_dup 1) (match_dup 2)))]
+  "TARGET_POWERPC64 && exact_log2 (INTVAL (operands[2])) >= 0"
+  "sradi %0,%1,%p2\;addze. %0,%0"
+  [(set_attr "type" "compare")
+   (set_attr "length" "8")])
+
+(define_insn ""
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+        (div:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                 (match_operand:DI 2 "gpc_reg_operand" "r")))]
+  "TARGET_POWERPC64"
+  "divd %0,%1,%2"
+  [(set_attr "type" "idiv")])
+
+(define_insn "udivdi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+        (udiv:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                 (match_operand:DI 2 "gpc_reg_operand" "r")))]
+  "TARGET_POWERPC64"
+  "divdu %0,%1,%2"
+  [(set_attr "type" "idiv")])
+
+(define_insn "rotldi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (rotate:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                  (match_operand:DI 2 "reg_or_cint_operand" "ri")))]
+  "TARGET_POWERPC64"
+  "rld%I2cl %0,%1,%H2,0")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (rotate:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                              (match_operand:DI 2 "reg_or_cint_operand" "ri"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
+  "TARGET_POWERPC64"
+  "rld%I2cl. %3,%1,%H2,0"
+  [(set_attr "type" "delayed_compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (rotate:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                              (match_operand:DI 2 "reg_or_cint_operand" "ri"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (rotate:DI (match_dup 1) (match_dup 2)))]
+  "TARGET_POWERPC64"
+  "rld%I2cl. %0,%1,%H2,0"
+  [(set_attr "type" "delayed_compare")])
+
+(define_expand "ashldi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (ashift:DI (match_operand:DI 1 "gpc_reg_operand" "")
+                  (match_operand:SI 2 "reg_or_cint_operand" "")))]
+  "TARGET_POWERPC64 || TARGET_POWER"
+  "
+{
+  if (TARGET_POWERPC64)
+    ;
+  else if (TARGET_POWER)
+    {
+      emit_insn (gen_ashldi3_power (operands[0], operands[1], operands[2]));
+      DONE;
+    }
+  else
+    FAIL;
+}")
+
+(define_insn ""
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (ashift:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                  (match_operand:SI 2 "reg_or_cint_operand" "ri")))]
+  "TARGET_POWERPC64"
+  "sld%I2 %0,%1,%H2"
+  [(set_attr "length" "8")])
+  
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (ashift:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                              (match_operand:SI 2 "reg_or_cint_operand" "ri"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
+  "TARGET_POWERPC64"
+  "sld%I2. %3,%1,%H2"
+  [(set_attr "type" "delayed_compare")])
+  
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (ashift:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                              (match_operand:SI 2 "reg_or_cint_operand" "ri"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (ashift:DI (match_dup 1) (match_dup 2)))]
+  "TARGET_POWERPC64"
+  "sld%I2. %0,%1,%H2"
+  [(set_attr "type" "delayed_compare")])
+
+(define_expand "lshrdi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (lshiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "")
+                    (match_operand:SI 2 "reg_or_cint_operand" "")))]
+  "TARGET_POWERPC64 || TARGET_POWER"
+  "
+{
+  if (TARGET_POWERPC64)
+    ;
+  else if (TARGET_POWER)
+    {
+      emit_insn (gen_lshrdi3_power (operands[0], operands[1], operands[2]));
+      DONE;
+    }
+  else
+    FAIL;
+}")
+
+(define_insn ""
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (lshiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                    (match_operand:SI 2 "reg_or_cint_operand" "ri")))]
+  "TARGET_POWERPC64"
+  "srd%I2 %0,%1,%H2")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (lshiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                                (match_operand:SI 2 "reg_or_cint_operand" "ri"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
+  "TARGET_POWERPC64"
+  "srd%I2. %3,%1,%H2"
+  [(set_attr "type" "delayed_compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (lshiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                                (match_operand:SI 2 "reg_or_cint_operand" "ri"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (lshiftrt:DI (match_dup 1) (match_dup 2)))]
+  "TARGET_POWERPC64"
+  "srd%I2. %0,%1,%H2"
+  [(set_attr "type" "delayed_compare")])
+
+(define_expand "ashrdi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (ashiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "")
+                    (match_operand:SI 2 "reg_or_cint_operand" "")))]
+  "TARGET_POWERPC64 || TARGET_POWER"
+  "
+{
+  if (TARGET_POWERPC64)
+    ;
+  else if (TARGET_POWER && GET_CODE (operands[2]) == CONST_INT)
+    {
+      emit_insn (gen_ashrdi3_power (operands[0], operands[1], operands[2]));
+      DONE;
+    }
+  else
+    FAIL;
+}")
+
+(define_insn ""
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (ashiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                    (match_operand:SI 2 "reg_or_cint_operand" "ri")))]
+  "TARGET_POWERPC64"
+  "srad%I2 %0,%1,%H2")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (ashiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                                (match_operand:SI 2 "reg_or_cint_operand" "ri"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
+  "TARGET_POWERPC64"
+  "srad%I2. %3,%1,%H2"
+  [(set_attr "type" "delayed_compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (ashiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "r")
+                                (match_operand:SI 2 "reg_or_cint_operand" "ri"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (ashiftrt:DI (match_dup 1) (match_dup 2)))]
+  "TARGET_POWERPC64"
+  "srad%I2. %0,%1,%H2"
+  [(set_attr "type" "delayed_compare")])
+
+(define_insn "anddi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r,r,r")
+       (and:DI (match_operand:DI 1 "gpc_reg_operand" "%r,r,r")
+               (match_operand:DI 2 "and_operand" "?r,K,J")))
+   (clobber (match_scratch:CC 3 "=X,x,x"))]
+  "TARGET_POWERPC64"
+  "@
+   and %0,%1,%2
+   andi. %0,%1,%b2
+   andis. %0,%1,%u2")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x,x,x")
+       (compare:CC (and:DI (match_operand:DI 1 "gpc_reg_operand" "%r,r,r")
+                           (match_operand:DI 2 "and_operand" "r,K,J"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r,r,r"))]
+  "TARGET_POWERPC64"
+  "@
+   and. %3,%1,%2
+   andi. %3,%1,%b2
+   andis. %3,%1,%u2"
+  [(set_attr "type" "compare,compare,compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x,x,x")
+       (compare:CC (and:DI (match_operand:DI 1 "gpc_reg_operand" "%r,r,r")
+                           (match_operand:DI 2 "and_operand" "r,K,J"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r,r,r")
+       (and:DI (match_dup 1) (match_dup 2)))]
+  "TARGET_POWERPC64"
+  "@
+   and. %0,%1,%2
+   andi. %0,%1,%b2
+   andis. %0,%1,%u2"
+  [(set_attr "type" "compare,compare,compare")])
+
+;; Take a AND with a constant that cannot be done in a single insn and try to
+;; split it into two insns.  This does not verify that the insns are valid
+;; since this need not be done as combine will do it.
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (and:DI (match_operand:DI 1 "gpc_reg_operand" "")
+               (match_operand:DI 2 "non_and_cint_operand" "")))]
+  "TARGET_POWERPC64"
+  [(set (match_dup 0) (and:DI (match_dup 1) (match_dup 3)))
+   (set (match_dup 0) (and:DI (match_dup 0) (match_dup 4)))]
+  "
+{
+  int maskval = INTVAL (operands[2]);
+  int i, transitions, last_bit_value;
+  int orig = maskval, first_c = maskval, second_c;
+
+  /* We know that MASKVAL must have more than 2 bit-transitions.  Start at
+     the low-order bit and count for the third transition.  When we get there,
+     make a first mask that has everything to the left of that position
+     a one.  Then make the second mask to turn off whatever else is needed.  */
+
+  for (i = 1, transitions = 0, last_bit_value = maskval & 1; i < 32; i++)
+    {
+      if (((maskval >>= 1) & 1) != last_bit_value)
+       last_bit_value ^= 1, transitions++;
+
+      if (transitions > 2)
+       {
+         first_c |= (~0) << i;
+         break;
+       }
+    }
+
+  second_c = orig | ~ first_c;
+
+  operands[3] = gen_rtx (CONST_INT, VOIDmode, first_c);
+  operands[4] = gen_rtx (CONST_INT, VOIDmode, second_c);
+}")
+
+(define_insn "iordi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r,r,r")
+       (ior:DI (match_operand:DI 1 "gpc_reg_operand" "%r,r,r")
+               (match_operand:DI 2 "logical_operand" "r,K,J")))]
+  "TARGET_POWERPC64"
+  "@
+   or %0,%1,%2
+   ori %0,%1,%b2
+   oris %0,%1,%u2")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (ior:DI (match_operand:DI 1 "gpc_reg_operand" "%r")
+                           (match_operand:DI 2 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
+  "TARGET_POWERPC64"
+  "or. %3,%1,%2"
+  [(set_attr "type" "compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (ior:DI (match_operand:DI 1 "gpc_reg_operand" "%r")
+                           (match_operand:DI 2 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (ior:DI (match_dup 1) (match_dup 2)))]
+  "TARGET_POWERPC64"
+  "or. %0,%1,%2"
+  [(set_attr "type" "compare")])
+
+;; Split an IOR that we can't do in one insn into two insns, each of which
+;; does one 16-bit part.  This is used by combine.
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (ior:DI (match_operand:DI 1 "gpc_reg_operand" "")
+               (match_operand:DI 2 "non_logical_cint_operand" "")))]
+  "TARGET_POWERPC64"
+  [(set (match_dup 0) (ior:DI (match_dup 1) (match_dup 3)))
+   (set (match_dup 0) (ior:DI (match_dup 0) (match_dup 4)))]
+"
+{
+  operands[3] = gen_rtx (CONST_INT, VOIDmode,
+                        INTVAL (operands[2]) & (~ (HOST_WIDE_INT) 0xffff));
+  operands[4] = gen_rtx (CONST_INT, VOIDmode, INTVAL (operands[2]) & 0xffff);
+}")
+
+(define_insn "xordi3"
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r,r,r")
+       (xor:DI (match_operand:DI 1 "gpc_reg_operand" "%r,r,r")
+               (match_operand:DI 2 "logical_operand" "r,K,J")))]
+  "TARGET_POWERPC64"
+  "@
+   xor %0,%1,%2
+   xori %0,%1,%b2
+   xoris %0,%1,%u2")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (xor:DI (match_operand:DI 1 "gpc_reg_operand" "%r")
+                           (match_operand:DI 2 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
+  "TARGET_POWERPC64"
+  "xor. %3,%1,%2"
+  [(set_attr "type" "compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (xor:DI (match_operand:DI 1 "gpc_reg_operand" "%r")
+                           (match_operand:DI 2 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (xor:DI (match_dup 1) (match_dup 2)))]
+  "TARGET_POWERPC64"
+  "xor. %0,%1,%2"
+  [(set_attr "type" "compare")])
+
+;; Split an XOR that we can't do in one insn into two insns, each of which
+;; does one 16-bit part.  This is used by combine.
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (xor:DI (match_operand:DI 1 "gpc_reg_operand" "")
+               (match_operand:DI 2 "non_logical_cint_operand" "")))]
+  "TARGET_POWERPC64"
+  [(set (match_dup 0) (xor:DI (match_dup 1) (match_dup 3)))
+   (set (match_dup 0) (xor:DI (match_dup 0) (match_dup 4)))]
+"
+{
+  operands[3] = gen_rtx (CONST_INT, VOIDmode,
+                        INTVAL (operands[2]) & 0xffff0000);
+  operands[4] = gen_rtx (CONST_INT, VOIDmode, INTVAL (operands[2]) & 0xffff);
+}")
+
+(define_insn ""
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (not:DI (xor:DI (match_operand:DI 1 "gpc_reg_operand" "%r")
+                       (match_operand:DI 2 "gpc_reg_operand" "r"))))]
+   "TARGET_POWERPC64"
+   "eqv %0,%1,%2")
+
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (not:DI (xor:DI (match_operand:DI 1 "gpc_reg_operand" "%r")
+                                   (match_operand:DI 2 "gpc_reg_operand" "r")))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
+   "TARGET_POWERPC64"
+   "eqv. %3,%1,%2"
+   [(set_attr "type" "compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (not:DI (xor:DI (match_operand:DI 1 "gpc_reg_operand" "%r")
+                                   (match_operand:DI 2 "gpc_reg_operand" "r")))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (not:DI (xor:DI (match_dup 1) (match_dup 2))))]
+   "TARGET_POWERPC64"
+   "eqv. %0,%1,%2"
+   [(set_attr "type" "compare")])
+
 (define_insn ""
-  [(set (match_operand:DI 0 "gpc_reg_operand" "=r,r")
-       (ashiftrt:DI (match_operand:DI 1 "gpc_reg_operand" "r,r")
-                    (match_operand:SI 2 "const_int_operand" "M,i")))
-   (clobber (match_scratch:SI 3 "=X,q"))]
-  "TARGET_POWER"
-  "@
-   {srai|srawi} %0,%1,31\;{srai|srawi} %L0,%1,%h2
-   sraiq %0,%1,%h2\;srliq %L0,%L1,%h2"
-  [(set_attr "length" "8")])
-\f
-;; PowerPC64 DImode operations.
+  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (and:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "r"))
+               (match_operand:DI 2 "gpc_reg_operand" "r")))]
+  "TARGET_POWERPC64"
+  "andc %0,%2,%1")
 
-(define_insn "ffsdi2"
-  [(set (match_operand:DI 0 "gpc_reg_operand" "=&r")
-       (ffs:DI (match_operand:DI 1 "gpc_reg_operand" "r")))]
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (and:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "r"))
+                           (match_operand:DI 2 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
   "TARGET_POWERPC64"
-  "neg %0,%1\;and %0,%0,%1\;cntlzd %0,%0\;subfic %0,%0,64"
-  [(set_attr "length" "16")])
+  "andc. %3,%2,%1"
+  [(set_attr "type" "compare")])
 
-(define_insn "muldi3"
-  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
-       (mult:DI (match_operand:DI 1 "gpc_reg_operand" "%r")
-                (match_operand:DI 2 "gpc_reg_operand" "r")))]
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (and:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "r"))
+                           (match_operand:DI 2 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (and:DI (not:DI (match_dup 1)) (match_dup 2)))]
   "TARGET_POWERPC64"
-  "mulld %0,%1,%2"
-   [(set_attr "type" "imul")])
+  "andc. %0,%2,%1"
+  [(set_attr "type" "compare")])
 
-(define_insn "smuldi3_highpart"
+(define_insn ""
   [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
-       (truncate:DI
-        (lshiftrt:TI (mult:TI (sign_extend:TI
-                               (match_operand:DI 1 "gpc_reg_operand" "%r"))
-                              (sign_extend:TI
-                               (match_operand:DI 2 "gpc_reg_operand" "r")))
-                     (const_int 64))))]
+       (ior:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "r"))
+               (match_operand:DI 2 "gpc_reg_operand" "r")))]
   "TARGET_POWERPC64"
-  "mulhd %0,%1,%2"
-  [(set_attr "type" "imul")])
+  "orc %0,%2,%1")
 
-(define_insn "umuldi3_highpart"
-  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
-       (truncate:DI
-        (lshiftrt:TI (mult:TI (zero_extend:TI
-                               (match_operand:DI 1 "gpc_reg_operand" "%r"))
-                              (zero_extend:TI
-                               (match_operand:DI 2 "gpc_reg_operand" "r")))
-                     (const_int 64))))]
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (ior:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "r"))
+                           (match_operand:DI 2 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
   "TARGET_POWERPC64"
-  "mulhdu %0,%1,%2"
-  [(set_attr "type" "imul")])
+  "orc. %3,%2,%1"
+  [(set_attr "type" "compare")])
 
-(define_insn "divdi3"
-  [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
-        (div:DI (match_operand:DI 1 "gpc_reg_operand" "r")
-                 (match_operand:DI 2 "gpc_reg_operand" "r")))]
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (ior:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "r"))
+                           (match_operand:DI 2 "gpc_reg_operand" "r"))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (ior:DI (not:DI (match_dup 1)) (match_dup 2)))]
   "TARGET_POWERPC64"
-  "divd %0,%1,%2"
-  [(set_attr "type" "idiv")])
+  "orc. %0,%2,%1"
+  [(set_attr "type" "compare")])
 
-(define_insn "udivdi3"
+(define_insn ""
   [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
-        (udiv:DI (match_operand:DI 1 "gpc_reg_operand" "r")
-                 (match_operand:DI 2 "gpc_reg_operand" "r")))]
+       (ior:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "%r"))
+               (not:DI (match_operand:DI 2 "gpc_reg_operand" "r"))))]
   "TARGET_POWERPC64"
-  "divdu %0,%1,%2"
-  [(set_attr "type" "idiv")])
+  "nand %0,%1,%2")
 
-(define_insn "rotldi3"
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=x")
+       (compare:CC (ior:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "%r"))
+                           (not:DI (match_operand:DI 2 "gpc_reg_operand" "r")))
+                   (const_int 0)))
+   (clobber (match_scratch:DI 3 "=r"))]
+  "TARGET_POWERPC64"
+  "nand. %3,%1,%2"
+  [(set_attr "type" "compare")])
+
+(define_insn ""
+  [(set (match_operand:CC 3 "cc_reg_operand" "=x")
+       (compare:CC (ior:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "%r"))
+                           (not:DI (match_operand:DI 2 "gpc_reg_operand" "r")))
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r")
+       (ior:DI (not:DI (match_dup 1)) (not:DI (match_dup 2))))]
+  "TARGET_POWERPC64"
+  "nand. %0,%1,%2"
+  [(set_attr "type" "compare")])
+
+(define_insn ""
   [(set (match_operand:DI 0 "gpc_reg_operand" "=r")
-       (rotate:DI (match_operand:DI 1 "gpc_reg_operand" "r")
-                  (match_operand:DI 2 "reg_or_cint_operand" "ri")))]
+       (and:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "%r"))
+               (not:DI (match_operand:DI 2 "gpc_reg_operand" "r"))))]
   "TARGET_POWERPC64"
-  "rld%I2cl %0,%1,%h2,0")
+  "nor %0,%1,%2")
 
 (define_insn ""
   [(set (match_operand:CC 0 "cc_reg_operand" "=x")
-       (compare:CC (rotate:DI (match_operand:DI 1 "gpc_reg_operand" "r")
-                              (match_operand:DI 2 "reg_or_cint_operand" "ri"))
+       (compare:CC (and:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "%r"))
+                           (not:DI (match_operand:DI 2 "gpc_reg_operand" "r")))
                    (const_int 0)))
    (clobber (match_scratch:DI 3 "=r"))]
   "TARGET_POWERPC64"
-  "rld%I2cl. %3,%1,%h2,0"
-  [(set_attr "type" "delayed_compare")])
+  "nor. %3,%1,%2"
+  [(set_attr "type" "compare")])
 
 (define_insn ""
   [(set (match_operand:CC 3 "cc_reg_operand" "=x")
-       (compare:CC (rotate:DI (match_operand:DI 1 "gpc_reg_operand" "r")
-                              (match_operand:DI 2 "reg_or_cint_operand" "ri"))
+       (compare:CC (and:DI (not:DI (match_operand:DI 1 "gpc_reg_operand" "%r"))
+                           (not:DI (match_operand:DI 2 "gpc_reg_operand" "r")))
                    (const_int 0)))
    (set (match_operand:DI 0 "gpc_reg_operand" "=r")
-       (rotate:DI (match_dup 1) (match_dup 2)))]
+       (and:DI (not:DI (match_dup 1)) (not:DI (match_dup 2))))]
   "TARGET_POWERPC64"
-  "rld%I2cl. %0,%1,%h2,0"
-  [(set_attr "type" "delayed_compare")])
+  "nor. %0,%1,%2"
+  [(set_attr "type" "compare")])
 \f
 ;; Now define ways of moving data around.
 
    "TARGET_ELF && !TARGET_64BIT"
    "{cal %0,%a2@l(%1)|addi %0,%1,%2@l}")
 
+;; Set up a register with a value from the GOT table
+
+(define_expand "movsi_got"
+  [(set (match_operand:SI 0 "register_operand" "")
+       (unspec [(match_operand:SI 1 "got_operand" "")
+                (match_dup 2)] 8))]
+  "(DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_SOLARIS) && flag_pic == 1"
+  "
+{
+  operands[2] = rs6000_got_register (operands[1]);
+}")
+
+(define_insn "*movsi_got_internal"
+  [(set (match_operand:SI 0 "register_operand" "=r")
+       (unspec [(match_operand:SI 1 "got_operand" "")
+                (match_operand:SI 2 "register_operand" "b")] 8))]
+  "(DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_SOLARIS) && flag_pic == 1"
+  "{l|lwz} %0,%a1@got(%2)"
+  [(set_attr "type" "load")])
+
 ;; For SI, we special-case integers that can't be loaded in one insn.  We
 ;; do the load 16-bits at a time.  We could do this by loading from memory,
 ;; and this is even supposed to be faster, but it is simpler not to get
   if (GET_CODE (operands[1]) == CONST_DOUBLE)
     operands[1] = GEN_INT (CONST_DOUBLE_LOW (operands[1]));
 
+  /* Use default pattern for address of ELF small data */
+  if (TARGET_ELF
+      && (DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_SOLARIS)
+      && (GET_CODE (operands[1]) == SYMBOL_REF || GET_CODE (operands[1]) == CONST)
+      && small_data_operand (operands[1], SImode))
+    {
+      emit_insn (gen_rtx (SET, VOIDmode, operands[0], operands[1]));
+      DONE;
+    }
+
+  if ((DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_SOLARIS)
+      && flag_pic == 1 && got_operand (operands[1], SImode))
+    {
+      emit_insn (gen_movsi_got (operands[0], operands[1]));
+      DONE;
+    }
+
   if (TARGET_ELF && TARGET_NO_TOC && !TARGET_64BIT
+      && !flag_pic
       && CONSTANT_P (operands[1])
       && GET_CODE (operands[1]) != HIGH
       && GET_CODE (operands[1]) != CONST_INT)
       if (sym && GET_CODE (const_term) == CONST_INT
          && (GET_CODE (sym) == SYMBOL_REF || GET_CODE (sym) == LABEL_REF))
        {
-         emit_insn (gen_movsi (operands[0], sym));
+         unsigned HOST_WIDE_INT value = INTVAL (const_term);
+         int new_reg_p = (flag_expensive_optimizations
+                          && !reload_completed
+                          && !reload_in_progress);
+         rtx tmp1 = (new_reg_p && value != 0) ? gen_reg_rtx (SImode) : operands[0];
+
+         emit_insn (gen_movsi (tmp1, sym));
          if (INTVAL (const_term) != 0)
            {
-             unsigned HOST_WIDE_INT value = INTVAL (const_term);
              if (value + 0x8000 < 0x10000)
-               emit_insn (gen_addsi3 (operands[0], operands[0], GEN_INT (value)));
+               emit_insn (gen_addsi3 (operands[0], tmp1, GEN_INT (value)));
+
              else
                {
-                 emit_insn (gen_addsi3 (operands[0], operands[0],
-                                        GEN_INT ((value >> 16) + ((value >> 15) & 1))));
+                 HOST_WIDE_INT high_int = value & (~ (HOST_WIDE_INT) 0xffff);
+                 HOST_WIDE_INT low_int = value & 0xffff;
+                 rtx tmp2 = (!new_reg_p || !low_int) ? operands[0] : gen_reg_rtx (Pmode);
 
-                 if ((value & 0xffff) != 0)
-                   emit_insn (gen_addsi3 (operands[0], operands[0],
-                                          GEN_INT (value & 0xffff)));
+                 if (low_int & 0x8000)
+                   high_int += 0x10000, low_int |= ((HOST_WIDE_INT) -1) << 16;
+
+                 emit_insn (gen_addsi3 (tmp2, tmp1, GEN_INT (high_int)));
+                 if (low_int)
+                   emit_insn (gen_addsi3 (operands[0], tmp2, GEN_INT (low_int)));
                }
            }
          DONE;
 }")
 
 (define_insn ""
-  [(set (match_operand:SI 0 "nonimmediate_operand" "=r,r,r,r,m,r,r,r,r,r,*q,*c*l,*h")
-       (match_operand:SI 1 "input_operand" "r,S,T,m,r,I,J,n,R,*h,r,r,0"))]
+  [(set (match_operand:SI 0 "nonimmediate_operand" "=r,r,r,r,r,m,r,r,r,r,r,*q,*c*l,*h")
+       (match_operand:SI 1 "input_operand" "r,S,T,U,m,r,I,J,n,R,*h,r,r,0"))]
   "gpc_reg_operand (operands[0], SImode)
    || gpc_reg_operand (operands[1], SImode)"
   "@
    mr %0,%1
    {l|lwz} %0,[toc]%1(2)
    {l|lwz} %0,[toc]%l1(2)
+   {cal|la} %0,%a1
    {l%U1%X1|lwz%U1%X1} %0,%1
    {st%U0%X0|stw%U0%X0} %1,%0
    {lil|li} %0,%1
-   {liu|lis} %0,%u1
+   {liu|lis} %0,%v1
    #
    {cal|la} %0,%1(%*)
    mf%1 %0
    mt%0 %1
    mt%0 %1
    cror 0,0,0"
-  [(set_attr "type" "*,load,load,load,*,*,*,*,*,*,*,mtjmpr,*")
-   (set_attr "length" "4,4,4,4,4,4,4,8,4,4,4,4,4")])
+  [(set_attr "type" "*,load,load,*,load,store,*,*,*,*,*,*,mtjmpr,*")
+   (set_attr "length" "4,4,4,4,4,4,4,4,8,4,4,4,4,4")])
 
 ;; Split a load of a large constant into the appropriate two-insn
 ;; sequence.
    mt%0 %1
    mt%0 %1
    cror 0,0,0"
-  [(set_attr "type" "*,load,*,*,*,*,mtjmpr,*")])
+  [(set_attr "type" "*,load,store,*,*,*,mtjmpr,*")])
 
 (define_expand "movqi"
   [(set (match_operand:QI 0 "general_operand" "")
    mt%0 %1
    mt%0 %1
    cror 0,0,0"
-  [(set_attr "type" "*,load,*,*,*,*,mtjmpr,*")])
+  [(set_attr "type" "*,load,store,*,*,*,mtjmpr,*")])
 \f
 ;; Here is how to move condition codes around.  When we store CC data in
 ;; an integer register or memory, we store just the high-order 4 bits.
    mr %0,%1
    {l%U1%X1|lwz%U1%X1} %0,%1
    {st%U0%U1|stw%U0%U1} %1,%0"
-  [(set_attr "type" "*,*,*,compare,*,*,load,*")
+  [(set_attr "type" "*,*,*,compare,*,*,load,store")
    (set_attr "length" "*,*,12,*,8,*,*,*")])
 \f
 ;; For floating-point, we normally deal with the floating-point registers
        }
     }
 
-  if (CONSTANT_P (operands[1]))
+  if (CONSTANT_P (operands[1]) && TARGET_HARD_FLOAT)
     {
       operands[1] = force_const_mem (SFmode, operands[1]);
       if (! memory_address_p (SFmode, XEXP (operands[1], 0))
 
 (define_split
   [(set (match_operand:SF 0 "gpc_reg_operand" "")
-       (match_operand:SF 1 "easy_fp_constant" ""))]
-  "reload_completed && REGNO (operands[0]) <= 31"
+       (match_operand:SF 1 "const_double_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], SFmode) <= 1 && REGNO (operands[0]) <= 31"
   [(set (match_dup 2) (match_dup 3))]
   "
-{ operands[2] = operand_subword (operands[0], 0, 0, SFmode);
-  operands[3] = operand_subword (operands[1], 0, 0, SFmode); }")
+{
+  long l;
+  REAL_VALUE_TYPE rv;
 
-(define_insn ""
-  [(set (match_operand:SF 0 "fp_reg_or_mem_operand" "=f,f,m")
-       (match_operand:SF 1 "input_operand" "f,m,f"))]
+  REAL_VALUE_FROM_CONST_DOUBLE (rv, operands[1]);
+  REAL_VALUE_TO_TARGET_SINGLE (rv, l);
+
+  operands[2] = gen_rtx (SUBREG, SImode, operands[0], 0);
+  operands[3] = GEN_INT(l);
+}")
+
+(define_split
+  [(set (match_operand:SF 0 "gpc_reg_operand" "")
+       (match_operand:SF 1 "const_double_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], SFmode) == 2 && REGNO (operands[0]) <= 31"
+  [(set (match_dup 2) (match_dup 3))
+   (set (match_dup 2) (ior:SI (match_dup 2) (match_dup 4)))]
+  "
+{
+  long l;
+  REAL_VALUE_TYPE rv;
+
+  REAL_VALUE_FROM_CONST_DOUBLE (rv, operands[1]);
+  REAL_VALUE_TO_TARGET_SINGLE (rv, l);
+
+  operands[2] = gen_rtx (SUBREG, SImode, operands[0], 0);
+  operands[3] = GEN_INT(l & 0xffff0000);
+  operands[4] = GEN_INT(l & 0x0000ffff);
+}")
+
+(define_insn "*movsf_hardfloat"
+  [(set (match_operand:SF 0 "fp_reg_or_mem_operand" "=f,f,m,!r,!r")
+       (match_operand:SF 1 "input_operand" "f,m,f,G,Fn"))]
   "(gpc_reg_operand (operands[0], SFmode)
    || gpc_reg_operand (operands[1], SFmode)) && TARGET_HARD_FLOAT"
   "@
    fmr %0,%1
    lfs%U1%X1 %0,%1
-   stfs%U0%X0 %1,%0"
-  [(set_attr "type" "fp,fpload,*")])
+   stfs%U0%X0 %1,%0
+   #
+   #"
+  [(set_attr "type" "fp,fpload,fpstore,*,*")
+   (set_attr "length" "4,4,4,4,8")])
 
-(define_insn ""
-  [(set (match_operand:SF 0 "nonimmediate_operand" "=r,r,m,r,r,r")
-       (match_operand:SF 1 "input_operand" "r,m,r,I,J,R"))]
+(define_insn "*movsf_softfloat"
+  [(set (match_operand:SF 0 "nonimmediate_operand" "=r,r,m,r,r,r,r,r")
+       (match_operand:SF 1 "input_operand" "r,m,r,I,J,R,G,Fn"))]
   "(gpc_reg_operand (operands[0], SFmode)
    || gpc_reg_operand (operands[1], SFmode)) && TARGET_SOFT_FLOAT"
   "@
    {l%U1%X1|lwz%U1%X1} %0,%1
    {st%U0%X0|stw%U0%X0} %1,%0
    {lil|li} %0,%1
-   {liu|lis} %0,%u1
-   {cal|la} %0,%1(%*)"
-  [(set_attr "type" "*,load,*,*,*,*")])
+   {liu|lis} %0,%v1
+   {cal|la} %0,%1(%*)
+   #
+   #"
+  [(set_attr "type" "*,load,store,*,*,*,*,*")
+   (set_attr "length" "4,4,4,4,4,4,4,8")])
 
 \f
 (define_expand "movdf"
   ""
   "
 {
-  if (GET_CODE (operands[0]) == MEM && GET_CODE (operands[1]) == MEM)
+  if (GET_CODE (operands[0]) != REG)
+    operands[1] = force_reg (DFmode, operands[1]);
+
+      /* Stores between FPR and any non-FPR registers must go through a
+         temporary stack slot.  */
+
+  if (TARGET_POWERPC64
+      && GET_CODE (operands[0]) == REG && GET_CODE (operands[1]) == REG
+      && ((FP_REGNO_P (REGNO (operands[0]))
+          && ! FP_REGNO_P (REGNO (operands[1])))
+         || (FP_REGNO_P (REGNO (operands[1]))
+             && ! FP_REGNO_P (REGNO (operands[0])))))
     {
-      emit_move_insn (operand_subword (operands[0], 1, 1, DFmode),
-                     operand_subword_force (operands[1], 1, DFmode));
-      emit_move_insn (operand_subword (operands[0], 0, 1, DFmode),
-                     operand_subword_force (operands[1], 0, DFmode));
+      rtx stack_slot = assign_stack_temp (DFmode, 8, 0);
+
+      emit_move_insn (stack_slot, operands[1]);
+      emit_move_insn (operands[0], stack_slot);
       DONE;
     }
 
-  if (GET_CODE (operands[0]) != REG)
-    operands[1] = force_reg (DFmode, operands[1]);
-
   if (CONSTANT_P (operands[1]) && ! easy_fp_constant (operands[1], DFmode))
     {
       operands[1] = force_const_mem (DFmode, operands[1]);
 
 (define_split
   [(set (match_operand:DF 0 "gpc_reg_operand" "")
-       (match_operand:DF 1 "easy_fp_constant" ""))]
-  "reload_completed && REGNO (operands[0]) <= 31"
-  [(set (match_dup 2) (match_dup 3))
-   (set (match_dup 4) (match_dup 5))]
+       (match_operand:DF 1 "const_int_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], DFmode) <= 1 && REGNO (operands[0]) <= 31"
+  [(set (match_dup 2) (match_dup 4))
+   (set (match_dup 3) (match_dup 1))]
+  "
+{
+  operands[2] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN == 0);
+  operands[3] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN != 0);
+  operands[4] = (INTVAL (operands[1]) & 0x80000000) ? constm1_rtx : const0_rtx;
+}")
+
+(define_split
+  [(set (match_operand:DF 0 "gpc_reg_operand" "")
+       (match_operand:DF 1 "const_int_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], DFmode) >= 2 && REGNO (operands[0]) <= 31"
+  [(set (match_dup 3) (match_dup 5))
+   (set (match_dup 2) (match_dup 4))
+   (set (match_dup 3) (ior:SI (match_dup 3) (match_dup 6)))]
+  "
+{
+  HOST_WIDE_INT value = INTVAL (operands[1]);
+  operands[2] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN == 0);
+  operands[3] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN != 0);
+  operands[4] = (value & 0x80000000) ? constm1_rtx : const0_rtx;
+  operands[5] = GEN_INT (value & 0xffff0000);
+  operands[6] = GEN_INT (value & 0x0000ffff);
+}")
+
+(define_split
+  [(set (match_operand:DF 0 "gpc_reg_operand" "")
+       (match_operand:DF 1 "const_double_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], DFmode) <= 2 && REGNO (operands[0]) <= 31"
+  [(set (match_dup 2) (match_dup 4))
+   (set (match_dup 3) (match_dup 5))]
+  "
+{
+  operands[2] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN == 0);
+  operands[3] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN != 0);
+
+#ifdef HOST_WORDS_BIG_ENDIAN
+  operands[4] = GEN_INT (CONST_DOUBLE_LOW  (operands[1]));
+  operands[5] = GEN_INT (CONST_DOUBLE_HIGH (operands[1]));
+#else
+  operands[4] = GEN_INT (CONST_DOUBLE_HIGH (operands[1]));
+  operands[5] = GEN_INT (CONST_DOUBLE_LOW  (operands[1]));
+#endif
+}")
+
+(define_split
+  [(set (match_operand:DF 0 "gpc_reg_operand" "")
+       (match_operand:DF 1 "const_double_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], DFmode) == 3 && REGNO (operands[0]) <= 31"
+  [(set (match_dup 2) (match_dup 4))
+   (set (match_dup 3) (match_dup 5))
+   (set (match_dup 2) (ior:SI (match_dup 2) (match_dup 6)))]
   "
-{ operands[2] = operand_subword (operands[0], 0, 0, DFmode);
-  operands[3] = operand_subword (operands[1], 0, 0, DFmode);
-  operands[4] = operand_subword (operands[0], 1, 0, DFmode);
-  operands[5] = operand_subword (operands[1], 1, 0, DFmode); }")
+{
+  HOST_WIDE_INT high;
+  HOST_WIDE_INT low;
+  rtx high_reg = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN == 0);
+  rtx low_reg  = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN != 0);
+
+#ifdef HOST_WORDS_BIG_ENDIAN
+  high = CONST_DOUBLE_LOW  (operands[1]);
+  low  = CONST_DOUBLE_HIGH (operands[1]);
+#else
+  high = CONST_DOUBLE_HIGH (operands[1]);
+  low  = CONST_DOUBLE_LOW  (operands[1]);
+#endif
+
+  if (((unsigned HOST_WIDE_INT) (low + 0x8000) < 0x10000)
+      || (low & 0xffff) == 0)
+    {
+      operands[2] = high_reg;
+      operands[3] = low_reg;
+      operands[4] = GEN_INT (high & 0xffff0000);
+      operands[5] = GEN_INT (low);
+      operands[6] = GEN_INT (high & 0x0000ffff);
+    }
+  else
+    {
+      operands[2] = low_reg;
+      operands[3] = high_reg;
+      operands[4] = GEN_INT (low & 0xffff0000);
+      operands[5] = GEN_INT (high);
+      operands[6] = GEN_INT (low & 0x0000ffff);
+    }
+}")
+
+(define_split
+  [(set (match_operand:DF 0 "gpc_reg_operand" "")
+       (match_operand:DF 1 "const_double_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], DFmode) >= 4 && REGNO (operands[0]) <= 31"
+  [(set (match_dup 2) (match_dup 4))
+   (set (match_dup 3) (match_dup 5))
+   (set (match_dup 2) (ior:SI (match_dup 2) (match_dup 6)))
+   (set (match_dup 3) (ior:SI (match_dup 3) (match_dup 7)))]
+  "
+{
+  HOST_WIDE_INT high = CONST_DOUBLE_HIGH (operands[1]);
+  HOST_WIDE_INT low  = CONST_DOUBLE_LOW  (operands[1]);
+
+  operands[2] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN == 0);
+  operands[3] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN != 0);
+  operands[4] = GEN_INT (high & 0xffff0000);
+  operands[5] = GEN_INT (low  & 0xffff0000);
+  operands[6] = GEN_INT (high & 0x0000ffff);
+  operands[7] = GEN_INT (low  & 0x0000ffff);
+}")
+
+(define_split
+  [(set (match_operand:DF 0 "gpc_reg_operand" "")
+       (match_operand:DF 1 "easy_fp_constant" ""))]
+  "TARGET_64BIT && reload_completed && REGNO (operands[0]) <= 31"
+  [(set (subreg:DI (match_dup 0) 0) (subreg:DI (match_dup 1) 0))]
+  "")
 
 ;; Don't have reload use general registers to load a constant.  First,
 ;; it might not work if the output operand has is the equivalent of
 ;; the constant into an FP register, since it will probably be used there.
 ;; The "??" is a kludge until we can figure out a more reasonable way
 ;; of handling these non-offsettable values.
-(define_insn ""
-  [(set (match_operand:DF 0 "nonimmediate_operand" "=!r,??r,o,!r,f,f,m")
-       (match_operand:DF 1 "input_operand" "r,o,r,G,f,m,f"))]
+(define_insn "*movdf_hardfloat32"
+  [(set (match_operand:DF 0 "nonimmediate_operand" "=!r,??r,o,!r,!r,!r,f,f,m")
+       (match_operand:DF 1 "input_operand" "r,o,r,G,H,F,f,m,f"))]
   "! TARGET_POWERPC64 && TARGET_HARD_FLOAT
    && (register_operand (operands[0], DFmode)
        || register_operand (operands[1], DFmode))"
     case 2:
       return \"{st%U0|stw%U0} %1,%0\;{st|stw} %L1,%L0\";
     case 3:
-      return \"#\";
     case 4:
-      return \"fmr %0,%1\";
     case 5:
-      return \"lfd%U1%X1 %0,%1\";
+      return \"#\";
     case 6:
+      return \"fmr %0,%1\";
+    case 7:
+      return \"lfd%U1%X1 %0,%1\";
+    case 8:
       return \"stfd%U0%X0 %1,%0\";
     }
 }"
-  [(set_attr "type" "*,load,*,*,fp,fpload,*")
-   (set_attr "length" "8,8,8,8,*,*,*")])
+  [(set_attr "type" "*,load,store,*,*,*,fp,fpload,fpstore")
+   (set_attr "length" "8,8,8,8,12,16,*,*,*")])
 
-(define_insn ""
-  [(set (match_operand:DF 0 "nonimmediate_operand" "=r,r,o,r")
-       (match_operand:DF 1 "input_operand" "r,o,r,G"))]
+(define_insn "*movdf_softfloat32"
+  [(set (match_operand:DF 0 "nonimmediate_operand" "=r,r,o,r,r,r")
+       (match_operand:DF 1 "input_operand" "r,o,r,G,H,F"))]
   "! TARGET_POWERPC64 && TARGET_SOFT_FLOAT
    && (register_operand (operands[0], DFmode)
        || register_operand (operands[1], DFmode))"
     case 2:
       return \"{st%U0|stw%U0} %1,%0\;{st|stw} %L1,%L0\";
     case 3:
+    case 4:
+    case 5:
       return \"#\";
     }
 }"
-  [(set_attr "type" "*,load,*,*")
-   (set_attr "length" "8,8,8,8")])
+  [(set_attr "type" "*,load,store,*,*,*")
+   (set_attr "length" "8,8,8,8,12,16")])
 
-(define_insn ""
-  [(set (match_operand:DF 0 "nonimmediate_operand" "=!r,??r,o,!r,f,f,m")
-       (match_operand:DF 1 "input_operand" "r,o,r,G,f,m,f"))]
+(define_insn "*movdf_hardfloat64"
+  [(set (match_operand:DF 0 "nonimmediate_operand" "=!r,??r,o,!r,!r,!r,f,f,m")
+       (match_operand:DF 1 "input_operand" "r,o,r,G,H,F,f,m,f"))]
   "TARGET_POWERPC64 && TARGET_HARD_FLOAT
    && (register_operand (operands[0], DFmode)
        || register_operand (operands[1], DFmode))"
   "@
    mr %0,%1
    ld%U1%X1 %0,%1
-   sd%U0%X0 %1,%0
+   std%U0%X0 %1,%0
+   #
+   #
    #
    fmr %0,%1
    lfd%U1%X1 %0,%1
    stfd%U0%X0 %1,%0"
-  [(set_attr "type" "*,load,*,*,fp,fpload,*")])
+  [(set_attr "type" "*,load,store,*,*,*,fp,fpload,fpstore")
+   (set_attr "length" "4,4,4,8,12,16,4,4,4")])
 
-(define_insn ""
-  [(set (match_operand:DF 0 "nonimmediate_operand" "=r,r,o,r")
-       (match_operand:DF 1 "input_operand" "r,o,r,G"))]
+(define_insn "*movdf_softfloat64"
+  [(set (match_operand:DF 0 "nonimmediate_operand" "=r,r,o,r,r,r")
+       (match_operand:DF 1 "input_operand" "r,o,r,G,H,F"))]
   "TARGET_POWERPC64 && TARGET_SOFT_FLOAT
    && (register_operand (operands[0], DFmode)
        || register_operand (operands[1], DFmode))"
   "@
    mr %0,%1
    ld%U1%X1 %0,%1
-   sd%U0%X0 %1,%0
+   std%U0%X0 %1,%0
+   #
+   #
    #"
-  [(set_attr "type" "*,load,*,*")])
+  [(set_attr "type" "*,load,store,*,*,*")
+   (set_attr "length" "*,*,*,8,12,16")])
 \f
 ;; Next come the multi-word integer load and store and the load and store
 ;; multiple insns.
 (define_expand "movdi"
   [(set (match_operand:DI 0 "general_operand" "")
-       (match_operand:DI 1 "general_operand" ""))]
+       (match_operand:DI 1 "any_operand" ""))]
   ""
   "
 {
-  if (GET_CODE (operands[0]) == MEM)
+  if (GET_CODE (operands[0]) != REG)
     operands[1] = force_reg (DImode, operands[1]);
 
-  if (GET_CODE (operands[1]) == CONST_DOUBLE
-      || GET_CODE (operands[1]) == CONST_INT)
+  if (TARGET_64BIT
+      && (GET_CODE (operands[1]) == CONST_DOUBLE
+         || GET_CODE (operands[1]) == CONST_INT))
     {
       HOST_WIDE_INT low;
       HOST_WIDE_INT high;
          high = CONST_DOUBLE_HIGH (operands[1]);
        }
       else
+#if HOST_BITS_PER_WIDE_INT == 32
        {
          low = INTVAL (operands[1]);
          high = (low < 0) ? ~0 : 0;
        }
+#else
+       {
+          low = INTVAL (operands[1]) & 0xffffffff;
+          high = (HOST_WIDE_INT) INTVAL (operands[1]) >> 32;
+       }
+#endif
 
-      emit_move_insn (gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN),
-                     GEN_INT (low));
-
-      emit_move_insn (gen_rtx (SUBREG, SImode, operands[0], !WORDS_BIG_ENDIAN),
-                     GEN_INT (high));
-      DONE;
+       if (high)
+         {
+           emit_move_insn (operands[0], GEN_INT (high));
+           emit_insn (gen_ashldi3 (operands[0], operands[0], GEN_INT(32)));
+           if (low)
+             {
+               HOST_WIDE_INT low_low = low & 0xffff;
+               HOST_WIDE_INT low_high = low & (~ (HOST_WIDE_INT) 0xffff);
+               if (low_high)
+                 emit_insn (gen_iordi3 (operands[0], operands[0],
+                                        GEN_INT (low_high)));
+               if (low_low)
+                 emit_insn (gen_iordi3 (operands[0], operands[0],
+                                        GEN_INT (low_low)));
+             }
+             DONE;
+         }
     }
 
       /* Stores between FPR and any non-FPR registers must go through a
     }
 }")
 
-(define_insn ""
-  [(set (match_operand:DI 0 "nonimmediate_operand" "=r,r,m,f,f,m")
-       (match_operand:DI 1 "input_operand" "r,m,r,f,m,f"))]
-  "! TARGET_POWERPC64 && (gpc_reg_operand (operands[0], DImode)
-   || gpc_reg_operand (operands[1], DImode))"
+(define_insn "*movdi_32"
+  [(set (match_operand:DI 0 "nonimmediate_operand" "=r,r,m,f,f,m,r,r,r,r,r")
+       (match_operand:DI 1 "input_operand" "r,m,r,f,m,f,IJK,n,G,H,F"))]
+  "TARGET_32BIT
+   && (gpc_reg_operand (operands[0], DImode)
+       || gpc_reg_operand (operands[1], DImode))"
   "*
 {
   switch (which_alternative)
       return \"lfd%U1%X1 %0,%1\";
     case 5:
       return \"stfd%U0%X0 %1,%0\";
+    case 6:
+    case 7:
+    case 8:
+    case 9:
+    case 10:
+      return \"#\";
+    }
+}"
+  [(set_attr "type" "*,load,store,fp,fpload,fpstore,*,*,*,*,*")
+   (set_attr "length" "8,8,8,*,*,*,8,12,8,12,16")])
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (match_operand:DI 1 "const_int_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], DImode) <= 1"
+  [(set (match_dup 2) (match_dup 4))
+   (set (match_dup 3) (match_dup 1))]
+  "
+{
+  operands[2] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN == 0);
+  operands[3] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN != 0);
+  operands[4] = (INTVAL (operands[1]) & 0x80000000) ? constm1_rtx : const0_rtx;
+}")
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (match_operand:DI 1 "const_int_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], DImode) >= 2"
+  [(set (match_dup 3) (match_dup 5))
+   (set (match_dup 2) (match_dup 4))
+   (set (match_dup 3) (ior:SI (match_dup 3) (match_dup 6)))]
+  "
+{
+  HOST_WIDE_INT value = INTVAL (operands[1]);
+  operands[2] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN == 0);
+  operands[3] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN != 0);
+  operands[4] = (value & 0x80000000) ? constm1_rtx : const0_rtx;
+  operands[5] = GEN_INT (value & 0xffff0000);
+  operands[6] = GEN_INT (value & 0x0000ffff);
+}")
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (match_operand:DI 1 "const_double_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], DImode) <= 2"
+  [(set (match_dup 2) (match_dup 4))
+   (set (match_dup 3) (match_dup 5))]
+  "
+{
+  operands[2] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN == 0);
+  operands[3] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN != 0);
+  operands[4] = GEN_INT (CONST_DOUBLE_HIGH (operands[1]));
+  operands[5] = GEN_INT (CONST_DOUBLE_LOW  (operands[1]));
+}")
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (match_operand:DI 1 "const_double_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], DImode) == 3"
+  [(set (match_dup 2) (match_dup 4))
+   (set (match_dup 3) (match_dup 5))
+   (set (match_dup 2) (ior:SI (match_dup 2) (match_dup 6)))]
+  "
+{
+  HOST_WIDE_INT high = CONST_DOUBLE_HIGH (operands[1]);
+  HOST_WIDE_INT low  = CONST_DOUBLE_LOW  (operands[1]);
+  rtx high_reg = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN == 0);
+  rtx low_reg  = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN != 0);
+
+  if (((unsigned HOST_WIDE_INT) (low + 0x8000) < 0x10000)
+      || (low & 0xffff) == 0)
+    {
+      operands[2] = high_reg;
+      operands[3] = low_reg;
+      operands[4] = GEN_INT (high & 0xffff0000);
+      operands[5] = GEN_INT (low);
+      operands[6] = GEN_INT (high & 0x0000ffff);
     }
-}"
-  [(set_attr "type" "*,load,*,fp,fpload,*")
-   (set_attr "length" "8,8,8,*,*,*")])
+  else
+    {
+      operands[2] = low_reg;
+      operands[3] = high_reg;
+      operands[4] = GEN_INT (low & 0xffff0000);
+      operands[5] = GEN_INT (high);
+      operands[6] = GEN_INT (low & 0x0000ffff);
+    }
+}")
 
-(define_insn ""
-  [(set (match_operand:DI 0 "nonimmediate_operand" "=r,r,m,r,r,r,f,f,m,r,*h")
-       (match_operand:DI 1 "input_operand" "r,m,r,I,J,R,f,m,f,*h,r"))]
-  "TARGET_POWERPC64 && (gpc_reg_operand (operands[0], DImode)
-   || gpc_reg_operand (operands[1], DImode))"
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (match_operand:DI 1 "const_double_operand" ""))]
+  "TARGET_32BIT && reload_completed && num_insns_constant (operands[1], DImode) >= 4"
+  [(set (match_dup 2) (match_dup 4))
+   (set (match_dup 3) (match_dup 5))
+   (set (match_dup 2) (ior:SI (match_dup 2) (match_dup 6)))
+   (set (match_dup 3) (ior:SI (match_dup 3) (match_dup 7)))]
+  "
+{
+  HOST_WIDE_INT high = CONST_DOUBLE_HIGH (operands[1]);
+  HOST_WIDE_INT low  = CONST_DOUBLE_LOW  (operands[1]);
+
+  operands[2] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN == 0);
+  operands[3] = gen_rtx (SUBREG, SImode, operands[0], WORDS_BIG_ENDIAN != 0);
+  operands[4] = GEN_INT (high & 0xffff0000);
+  operands[5] = GEN_INT (low  & 0xffff0000);
+  operands[6] = GEN_INT (high & 0x0000ffff);
+  operands[7] = GEN_INT (low  & 0x0000ffff);
+}")
+
+(define_insn "*movdi_64"
+  [(set (match_operand:DI 0 "nonimmediate_operand" "=r,r,m,r,r,r,r,f,f,m,r,*h,*h")
+       (match_operand:DI 1 "input_operand" "r,m,r,I,J,nF,R,f,m,f,*h,r,0"))]
+  "TARGET_64BIT
+   && (gpc_reg_operand (operands[0], DImode)
+       || gpc_reg_operand (operands[1], DImode))"
   "@
    mr %0,%1
    ld%U1%X1 %0,%1
-   sd%U0%X0 %1,%0
+   std%U0%X0 %1,%0
    li %0,%1
-   lis %0,%u1
+   lis %0,%v1
+   #
    {cal|la} %0,%1(%*)
    fmr %0,%1
    lfd%U1%X1 %0,%1
    stfd%U0%X0 %1,%0
    mf%1 %0
-   mt%0 %1"
-  [(set_attr "type" "*,load,*,*,*,*,fp,fpload,*,*,mtjmpr")])
+   mt%0 %1
+   cror 0,0,0"
+  [(set_attr "type" "*,load,store,*,*,*,*,fp,fpload,fpstore,*,mtjmpr,*")
+   (set_attr "length" "4,4,4,4,4,20,4,4,4,4,4,4,4")])
+
+;; Split a load of a large constant into the appropriate five-instruction
+;; sequence.  The expansion in movdi tries to perform the minimum number of
+;; steps, but here we have to handle anything in a constant number of insns.
+
+(define_split
+  [(set (match_operand:DI 0 "gpc_reg_operand" "")
+       (match_operand:DI 1 "const_double_operand" ""))]
+  "TARGET_64BIT && num_insns_constant (operands[1], DImode) > 1"
+  [(set (match_dup 0)
+       (match_dup 2))
+   (set (match_dup 0)
+       (ior:DI (match_dup 0)
+               (match_dup 3)))
+   (set (match_dup 0)
+       (ashift:DI (match_dup 0)
+                  (const_int 32)))
+   (set (match_dup 0)
+       (ior:DI (match_dup 0)
+               (match_dup 4)))
+   (set (match_dup 0)
+       (ior:DI (match_dup 0)
+               (match_dup 5)))]
+  "
+{
+  HOST_WIDE_INT low;
+  HOST_WIDE_INT high;
+
+  if (GET_CODE (operands[1]) == CONST_DOUBLE)
+    {
+      low = CONST_DOUBLE_LOW (operands[1]);
+      high = CONST_DOUBLE_HIGH (operands[1]);
+    }
+  else
+#if HOST_BITS_PER_WIDE_INT == 32
+    {
+      low = INTVAL (operands[1]);
+      high = (low < 0) ? ~0 : 0;
+    }
+#else
+    {
+      low = INTVAL (operands[1]) & 0xffffffff;
+      high = (HOST_WIDE_INT) INTVAL (operands[1]) >> 32;
+    }
+#endif
+
+  if ((high + 0x8000) < 0x10000
+      && ((low & 0xffff) == 0 || (low & (~ (HOST_WIDE_INT) 0xffff)) == 0))
+    FAIL;
+
+  operands[2] = GEN_INT (high & (~ (HOST_WIDE_INT) 0xffff));
+  operands[3] = GEN_INT (high & 0xffff);
+  operands[4] = GEN_INT (low & (~ (HOST_WIDE_INT) 0xffff));
+  operands[5] = GEN_INT (low & 0xffff);
+}")
+
+(define_insn ""
+  [(set (match_operand:CC 2 "cc_reg_operand" "=x")
+       (compare:CC (match_operand:DI 1 "gpc_reg_operand" "r")
+                   (const_int 0)))
+   (set (match_operand:DI 0 "gpc_reg_operand" "=r") (match_dup 1))]
+  "TARGET_POWERPC64"
+  "mr. %0,%1"
+  [(set_attr "type" "compare")])
 \f
 ;; TImode is similar, except that we usually want to compute the address into
 ;; a register and use lsi/stsi (the exception is during reload).  MQ is also
        return \"{l%U1|lwz%U1} %0,%1\;{l|lwz} %L0,%L1\;{l|lwz} %Y0,%Y1\;{l|lwz} %Z0,%Z1\";
     }
 }"
-  [(set_attr "type" "*,load,load,*,*")
+  [(set_attr "type" "store,store,*,load,load")
    (set_attr "length" "*,16,16,*,16")])
 
 (define_insn ""
        return \"{l%U1|lwz%U1} %0,%1\;{l|lwz} %L0,%L1\;{l|lwz} %Y0,%Y1\;{l|lwz} %Z0,%Z1\";
     }
 }"
-  [(set_attr "type" "load,*,*")
+  [(set_attr "type" "store,*,load")
    (set_attr "length" "16,16,16")])
 
 (define_insn ""
       return \"std%U0 %1,%0\;std %L1,%L0\";
     }
 }"
-  [(set_attr "type" "*,load,*")
+  [(set_attr "type" "*,load,store")
    (set_attr "length" "8,8,8")])
 \f
 (define_expand "load_multiple"
 }"
   [(set_attr "type" "load")
    (set_attr "length" "32")])
-\f
 
+\f
 (define_expand "store_multiple"
   [(match_par_dup 3 [(set (match_operand:SI 0 "" "")
                          (match_operand:SI 1 "" ""))
                         (match_operand:SI 2 "gpc_reg_operand" "r"))
                    (clobber (match_scratch:SI 3 "=q"))])]
   "TARGET_STRING && TARGET_POWER"
-  "{stsi|stswi} %2,%P1,%O0")
+  "{stsi|stswi} %2,%P1,%O0"
+  [(set_attr "type" "store")])
 
 (define_insn ""
   [(match_parallel 0 "store_multiple_operation"
                         (match_operand:SI 2 "gpc_reg_operand" "r"))
                    (clobber (match_scratch:SI 3 "X"))])]
   "TARGET_STRING && !TARGET_POWER"
-  "{stsi|stswi} %2,%1,%O0")
+  "{stsi|stswi} %2,%1,%O0"
+  [(set_attr "type" "store")])
 
 \f
 ;; String/block move insn.
    && (REGNO (operands[1]) < 5 || REGNO (operands[1]) > 12)
    && REGNO (operands[4]) == 5"
   "{lsi|lswi} %4,%1,%2\;{stsi|stswi} %4,%0,%2"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "load")
+   (set_attr "length" "8")])
 
 (define_insn ""
   [(set (mem:BLK (match_operand:SI 0 "register_operand" "b"))
    && (REGNO (operands[1]) < 5 || REGNO (operands[1]) > 12)
    && REGNO (operands[4]) == 5"
   "{lsi|lswi} %4,%1,%2\;{stsi|stswi} %4,%0,%2"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "load")
+   (set_attr "length" "8")])
 
 ;; Move up to 24 bytes at a time.  The fixed registers are needed because the
 ;; register allocator doesn't have a clue about allocating 6 word registers
    && (REGNO (operands[1]) < 7 || REGNO (operands[1]) > 12)
    && REGNO (operands[4]) == 7"
   "{lsi|lswi} %4,%1,%2\;{stsi|stswi} %4,%0,%2"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "load")
+   (set_attr "length" "8")])
 
 (define_insn ""
   [(set (mem:BLK (match_operand:SI 0 "register_operand" "b"))
    && (REGNO (operands[1]) < 7 || REGNO (operands[1]) > 12)
    && REGNO (operands[4]) == 7"
   "{lsi|lswi} %4,%1,%2\;{stsi|stswi} %4,%0,%2"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "load")
+   (set_attr "length" "8")])
 
 ;; Move up to 16 bytes at a time, using 4 fixed registers to avoid spill problems
 ;; with TImode
    && (REGNO (operands[1]) < 9 || REGNO (operands[1]) > 12)
    && REGNO (operands[4]) == 9"
   "{lsi|lswi} %4,%1,%2\;{stsi|stswi} %4,%0,%2"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "load")
+   (set_attr "length" "8")])
 
 (define_insn ""
   [(set (mem:BLK (match_operand:SI 0 "register_operand" "b"))
    && (REGNO (operands[1]) < 9 || REGNO (operands[1]) > 12)
    && REGNO (operands[4]) == 9"
   "{lsi|lswi} %4,%1,%2\;{stsi|stswi} %4,%0,%2"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "load")
+   (set_attr "length" "8")])
 
 ;; Move up to 8 bytes at a time.
 (define_expand "movstrsi_2reg"
   "TARGET_STRING && TARGET_POWER && !TARGET_64BIT
    && INTVAL (operands[2]) > 4 && INTVAL (operands[2]) <= 8"
   "{lsi|lswi} %4,%1,%2\;{stsi|stswi} %4,%0,%2"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "load")
+   (set_attr "length" "8")])
 
 (define_insn ""
   [(set (mem:BLK (match_operand:SI 0 "register_operand" "b"))
   "TARGET_STRING && !TARGET_POWER && !TARGET_64BIT
    && INTVAL (operands[2]) > 4 && INTVAL (operands[2]) <= 8"
   "{lsi|lswi} %4,%1,%2\;{stsi|stswi} %4,%0,%2"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "load")
+   (set_attr "length" "8")])
 
 ;; Move up to 4 bytes at a time.
 (define_expand "movstrsi_1reg"
   "TARGET_STRING && TARGET_POWER
    && INTVAL (operands[2]) > 0 && INTVAL (operands[2]) <= 4"
   "{lsi|lswi} %4,%1,%2\;{stsi|stswi} %4,%0,%2"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "load")
+   (set_attr "length" "8")])
 
 (define_insn ""
   [(set (mem:BLK (match_operand:SI 0 "register_operand" "b"))
   "TARGET_STRING && !TARGET_POWER
    && INTVAL (operands[2]) > 0 && INTVAL (operands[2]) <= 4"
   "{lsi|lswi} %4,%1,%2\;{stsi|stswi} %4,%0,%2"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "load")
+   (set_attr "length" "8")])
 
 \f
 ;; Define insns that do load or store with update.  Some of these we can
   "TARGET_POWERPC64"
   "@
    stdux %3,%0,%2
-   stdu %3,%2(%0)")
+   stdu %3,%2(%0)"
+  [(set_attr "type" "store")])
 
 (define_insn ""
   [(set (match_operand:SI 3 "gpc_reg_operand" "=r,r")
   ""
   "@
    {stux|stwux} %3,%0,%2
-   {stu|stwu} %3,%2(%0)")
+   {stu|stwu} %3,%2(%0)"
+  [(set_attr "type" "store")])
 
 (define_insn ""
   [(set (match_operand:HI 3 "gpc_reg_operand" "=r,r")
   ""
   "@
    sthux %3,%0,%2
-   sthu %3,%2(%0)")
+   sthu %3,%2(%0)"
+  [(set_attr "type" "store")])
 
 (define_insn ""
   [(set (match_operand:QI 3 "gpc_reg_operand" "=r,r")
   ""
   "@
    stbux %3,%0,%2
-   stbu %3,%2(%0)")
+   stbu %3,%2(%0)"
+  [(set_attr "type" "store")])
 
 (define_insn ""
   [(set (match_operand:SF 3 "gpc_reg_operand" "=f,f")
   "TARGET_HARD_FLOAT"
   "@
    stfsux %3,%0,%2
-   stfsu %3,%2(%0)")
+   stfsu %3,%2(%0)"
+  [(set_attr "type" "fpstore")])
 
 (define_insn ""
   [(set (match_operand:DF 3 "gpc_reg_operand" "=f,f")
   "TARGET_HARD_FLOAT"
   "@
    stfdux %3,%0,%2
-   stfdu %3,%2(%0)")
+   stfdu %3,%2(%0)"
+  [(set_attr "type" "fpstore")])
 
 ;; Peephole to convert two consecutive FP loads or stores into lfq/stfq.
 
 
   emit_move_insn (chain, stack_bot);
 
+  /* Under Windows NT, we need to add stack probes for large/variable allocations,
+     so do it via a call to the external function alloca, instead of doing it
+     inline.  */
+  if (DEFAULT_ABI == ABI_NT
+      && (GET_CODE (operands[0]) != CONST_INT || INTVAL (operands[0]) > 4096))
+    {
+      rtx tmp = gen_reg_rtx (SImode);
+      emit_library_call_value (gen_rtx (SYMBOL_REF, Pmode, \"__allocate_stack\"),
+                              tmp, 0, SImode, 1, operands[0], Pmode);
+      emit_insn (gen_set_sp (tmp));
+      DONE;
+    }
+
   if (GET_CODE (operands[0]) != CONST_INT
       || INTVAL (operands[0]) < -32767
       || INTVAL (operands[0]) > 32768)
     {
       neg_op0 = gen_reg_rtx (Pmode);
-      if (TARGET_POWERPC64)
-       emit_insn (gen_negdi2 (neg_op0, operands[0]));
-      else
+      if (TARGET_32BIT)
        emit_insn (gen_negsi2 (neg_op0, operands[0]));
+      else
+       emit_insn (gen_negdi2 (neg_op0, operands[0]));
     }
   else
     neg_op0 = GEN_INT (- INTVAL (operands[0]));
 
-  if (TARGET_POWERPC64)
-    emit_insn (gen_movdi_update (stack_pointer_rtx, stack_pointer_rtx, neg_op0, chain));
-  else
+  if (TARGET_32BIT)
     emit_insn (gen_movsi_update (stack_pointer_rtx, stack_pointer_rtx, neg_op0, chain));
+  else
+    emit_insn (gen_movdi_update (stack_pointer_rtx, stack_pointer_rtx, neg_op0, chain));
 
   DONE;
 }")
 
+;; Marker to indicate that the stack pointer was changed under NT in
+;; ways not known to the compiler
+
+(define_insn "set_sp"
+  [(set (reg:SI 1)
+       (unspec [(match_operand:SI 0 "register_operand" "r")] 7))]
+  ""
+  ""
+  [(set_attr "length" "0")])
+
 ;; These patterns say how to save and restore the stack pointer.  We need not
 ;; save the stack pointer at function level since we are careful to
 ;; preserve the backchain.  At block level, we have to restore the backchain
   emit_move_insn (gen_rtx (MEM, SImode, operands[0]), temp);
   DONE;
 }")
-\f
 
+\f
 ;; A function pointer under AIX is a pointer to a data area whose first word
 ;; contains the actual address of the function, whose second word contains a
 ;; pointer to its TOC, and whose third word contains a value to place in the
 (define_insn "call_indirect_aix"
   [(call (mem:SI (match_operand:SI 0 "register_operand" "b"))
         (match_operand 1 "const_int_operand" "n"))
-   (use (match_operand 2 "const_int_operand" "O"))
+   (use (match_operand 2 "const_int_operand" "n"))
    (use (match_operand 3 "offsettable_addr_operand" "p"))
    (use (match_operand 4 "register_operand" "r"))
    (clobber (match_operand 5 "register_operand" "=r"))
    (clobber (match_scratch:SI 6 "=&r"))
    (clobber (match_scratch:SI 7 "=l"))]
-  "DEFAULT_ABI == ABI_AIX"
-  "{st|stw} %4,%a3\;{l|lwz} %6,0(%0)\;{l|lwz} %4,4(%0);\;mt%7 %6\;{l|lwz} %5,8(%0)\;{brl|blrl}\;{l|lwz} %4,%a3"
-  [(set_attr "length" "28")])
+  "DEFAULT_ABI == ABI_AIX
+   && (INTVAL (operands[2]) == CALL_NORMAL || (INTVAL (operands[2]) & CALL_LONG) != 0)"
+  "{st|stw} %4,%a3\;{l|lwz} %6,0(%0)\;{l|lwz} %4,4(%0)\;mt%7 %6\;{l|lwz} %5,8(%0)\;{brl|blrl}\;{l|lwz} %4,%a3"
+  [(set_attr "type" "load")
+   (set_attr "length" "28")])
 
 (define_insn "call_value_indirect_aix"
   [(set (match_operand 0 "register_operand" "fg")
        (call (mem:SI (match_operand:SI 1 "register_operand" "b"))
              (match_operand 2 "const_int_operand" "n")))
-   (use (match_operand 3 "const_int_operand" "O"))
+   (use (match_operand 3 "const_int_operand" "n"))
    (use (match_operand 4 "offsettable_addr_operand" "p"))
    (use (match_operand 5 "register_operand" "r"))
    (clobber (match_operand 6 "register_operand" "=r"))
    (clobber (match_scratch:SI 7 "=&r"))
    (clobber (match_scratch:SI 8 "=l"))]
-  "DEFAULT_ABI == ABI_AIX"
+  "DEFAULT_ABI == ABI_AIX
+   && (INTVAL (operands[3]) == CALL_NORMAL || (INTVAL (operands[3]) & CALL_LONG) != 0)"
   "{st|stw} %5,%a4\;{l|lwz} %7,0(%1)\;{l|lwz} %5,4(%1);\;mt%8 %7\;{l|lwz} %6,8(%1)\;{brl|blrl}\;{l|lwz} %5,%a4"
-  [(set_attr "length" "28")])
+  [(set_attr "type" "load")
+   (set_attr "length" "28")])
 
 ;; A function pointer undef NT is a pointer to a data area whose first word
 ;; contains the actual address of the function, whose second word contains a
 (define_insn "call_indirect_nt"
   [(call (mem:SI (match_operand:SI 0 "register_operand" "b"))
         (match_operand 1 "const_int_operand" "n"))
-   (use (match_operand 2 "const_int_operand" "O"))
+   (use (match_operand 2 "const_int_operand" "n"))
    (use (match_operand 3 "offsettable_addr_operand" "p"))
    (use (match_operand 4 "register_operand" "r"))
    (clobber (match_scratch:SI 5 "=&r"))
    (clobber (match_scratch:SI 6 "=l"))]
-  "DEFAULT_ABI == ABI_NT"
-  "{st|stw} %4,%a3\;{l|lwz} %6,0(%0)\;{l|lwz} %4,4(%0);\;mt%6 %5\;{brl|blrl}\;{l|lwz} %4,%a3"
-  [(set_attr "length" "24")])
+  "DEFAULT_ABI == ABI_NT
+   && (INTVAL (operands[2]) == CALL_NORMAL || (INTVAL (operands[2]) & CALL_LONG) != 0)"
+  "{st|stw} %4,%a3\;{l|lwz} %5,0(%0)\;{l|lwz} %4,4(%0)\;mt%6 %5\;{brl|blrl}\;{l|lwz} %4,%a3"
+  [(set_attr "type" "load")
+   (set_attr "length" "24")])
 
 (define_insn "call_value_indirect_nt"
   [(set (match_operand 0 "register_operand" "fg")
        (call (mem:SI (match_operand:SI 1 "register_operand" "b"))
              (match_operand 2 "const_int_operand" "n")))
-   (use (match_operand 3 "const_int_operand" "O"))
+   (use (match_operand 3 "const_int_operand" "n"))
    (use (match_operand 4 "offsettable_addr_operand" "p"))
    (use (match_operand 5 "register_operand" "r"))
    (clobber (match_scratch:SI 6 "=&r"))
    (clobber (match_scratch:SI 7 "=l"))]
-  "DEFAULT_ABI == ABI_NT"
-  "{st|stw} %5,%a4\;{l|lwz} %6,0(%1)\;{l|lwz} %5,4(%1);\;mt%7 %6\;{brl|blrl}\;{l|lwz} %5,%a4"
-  [(set_attr "length" "24")])
+  "DEFAULT_ABI == ABI_NT
+   && (INTVAL (operands[3]) == CALL_NORMAL || (INTVAL (operands[3]) & CALL_LONG) != 0)"
+  "{st|stw} %5,%a4\;{l|lwz} %6,0(%1)\;{l|lwz} %5,4(%1)\;mt%7 %6\;{brl|blrl}\;{l|lwz} %5,%a4"
+  [(set_attr "type" "load")
+   (set_attr "length" "24")])
 
 ;; A function pointer under System V is just a normal pointer
 ;; operands[0] is the function pointer
         (match_operand 1 "const_int_operand" "n,n"))
    (use (match_operand 2 "const_int_operand" "O,n"))
    (clobber (match_scratch:SI 3 "=l,l"))]
-  "DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_AIX_NODESC"
+  "DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_SOLARIS || DEFAULT_ABI == ABI_AIX_NODESC"
   "*
 {
-  if (INTVAL (operands[2]) > 0)
-    return \"creqv 6,6,6\;{brl|blrl}\";
+  if (INTVAL (operands[2]) & CALL_V4_SET_FP_ARGS)
+    output_asm_insn (\"crxor 6,6,6\", operands);
 
-  else if (INTVAL (operands[2]) < 0)
-    return \"crxor 6,6,6\;{brl|blrl}\";
+  else if (INTVAL (operands[2]) & CALL_V4_CLEAR_FP_ARGS)
+    output_asm_insn (\"creqv 6,6,6\", operands);
 
   return \"{brl|blrl}\";
 }"
-  [(set_attr "length" "4,8")])
+  [(set_attr "type" "jmpreg")
+   (set_attr "length" "4,8")])
 
 (define_insn "call_value_indirect_sysv"
   [(set (match_operand 0 "register_operand" "=fg,fg")
              (match_operand 2 "const_int_operand" "n,n")))
    (use (match_operand 3 "const_int_operand" "O,n"))
    (clobber (match_scratch:SI 4 "=l,l"))]
-  "DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_AIX_NODESC"
+  "DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_SOLARIS || DEFAULT_ABI == ABI_AIX_NODESC"
   "*
 {
-  if (INTVAL (operands[3]) > 0)
-    return \"creqv 6,6,6\;{brl|blrl}\";
+  if (INTVAL (operands[3]) & CALL_V4_SET_FP_ARGS)
+    output_asm_insn (\"crxor 6,6,6\", operands);
 
-  else if (INTVAL (operands[3]) < 0)
-    return \"crxor 6,6,6\;{brl|blrl}\";
+  else if (INTVAL (operands[3]) & CALL_V4_CLEAR_FP_ARGS)
+    output_asm_insn (\"creqv 6,6,6\", operands);
 
   return \"{brl|blrl}\";
 }"
-  [(set_attr "length" "4,8")])
+  [(set_attr "type" "jmpreg")
+   (set_attr "length" "4,8")])
 
 ;; Now the definitions for the call and call_value insns
 (define_expand "call"
     abort ();
 
   operands[0] = XEXP (operands[0], 0);
-  if (GET_CODE (operands[0]) != SYMBOL_REF)
+
+  /* Convert NT DLL imports into an indirect call.  */
+  if (GET_CODE (operands[0]) == SYMBOL_REF
+      && (INTVAL (operands[2]) & CALL_NT_DLLIMPORT) != 0)
+    {
+      operands[0] = rs6000_dll_import_ref (operands[0]);
+      operands[2] = GEN_INT ((int)CALL_NORMAL);
+    }
+
+  if (GET_CODE (operands[0]) != SYMBOL_REF
+      || (INTVAL (operands[2]) & CALL_LONG) != 0)
     {
-      if (DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_AIX_NODESC)
+      if (INTVAL (operands[2]) & CALL_LONG)
+       operands[0] = rs6000_longcall_ref (operands[0]);
+
+      if (DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_AIX_NODESC || DEFAULT_ABI == ABI_SOLARIS)
        emit_call_insn (gen_call_indirect_sysv (force_reg (Pmode, operands[0]),
                                                operands[1], operands[2]));
       else
     abort ();
 
   operands[1] = XEXP (operands[1], 0);
-  if (GET_CODE (operands[1]) != SYMBOL_REF)
+
+  /* Convert NT DLL imports into an indirect call.  */
+  if (GET_CODE (operands[1]) == SYMBOL_REF
+      && (INTVAL (operands[3]) & CALL_NT_DLLIMPORT) != 0)
     {
-      if (DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_AIX_NODESC)
+      operands[1] = rs6000_dll_import_ref (operands[1]);
+      operands[3] = GEN_INT ((int)CALL_NORMAL);
+    }
+
+  if (GET_CODE (operands[1]) != SYMBOL_REF
+      || (INTVAL (operands[3]) & CALL_LONG) != 0)
+    {
+      if (INTVAL (operands[2]) & CALL_LONG)
+       operands[1] = rs6000_longcall_ref (operands[1]);
+
+      if (DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_AIX_NODESC || DEFAULT_ABI == ABI_SOLARIS)
        emit_call_insn (gen_call_value_indirect_sysv (operands[0], operands[1],
                                                      operands[2], operands[3]));
       else
         (match_operand 1 "" "g,g"))
    (use (match_operand:SI 2 "immediate_operand" "O,n"))
    (clobber (match_scratch:SI 3 "=l,l"))]
-  ""
+  "(INTVAL (operands[2]) & CALL_LONG) == 0"
   "*
 {
-  if (INTVAL (operands[2]) > 0)
-    return \"creqv 6,6,6\;bl %z0\";
+  if (INTVAL (operands[2]) & CALL_V4_SET_FP_ARGS)
+    output_asm_insn (\"crxor 6,6,6\", operands);
 
-  else if (INTVAL (operands[2]) < 0)
-    return \"crxor 6,6,6\;bl %z0\";
+  else if (INTVAL (operands[2]) & CALL_V4_CLEAR_FP_ARGS)
+    output_asm_insn (\"creqv 6,6,6\", operands);
 
   return \"bl %z0\";
 }"
-  [(set_attr "length" "4,8")])
+  [(set_attr "type" "branch")
+   (set_attr "length" "4,8")])
 
 ;; Call to function which may be in another module.  Restore the TOC
 ;; pointer (r2) after the call unless this is System V.
         (match_operand 1 "" "fg,fg"))
    (use (match_operand:SI 2 "immediate_operand" "O,n"))
    (clobber (match_scratch:SI 3 "=l,l"))]
-  "DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_NT"
+  "(DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_NT)
+   && (INTVAL (operands[2]) & CALL_LONG) == 0"
   "*
 {
-  if (INTVAL (operands[2]) > 0)
-    output_asm_insn (\"creqv 6,6,6\", operands);
-
-  else if (INTVAL (operands[2]) < 0)
-    output_asm_insn (\"crxor 6,6,6\", operands);
-
   /* Indirect calls should go through call_indirect */
   if (GET_CODE (operands[0]) == REG)
     abort ();
 
+  if (INTVAL (operands[2]) & CALL_V4_SET_FP_ARGS)
+    output_asm_insn (\"crxor 6,6,6\", operands);
+
+  else if (INTVAL (operands[2]) & CALL_V4_CLEAR_FP_ARGS)
+    output_asm_insn (\"creqv 6,6,6\", operands);
+
   return (TARGET_WINDOWS_NT) ? \"bl %z0\;.znop %z0\" : \"bl %z0\;%.\";
 }"
-  [(set_attr "length" "8,12")])
+  [(set_attr "type" "branch")
+   (set_attr "length" "8,12")])
 
 (define_insn ""
   [(call (mem:SI (match_operand:SI 0 "call_operand" "s,s"))
         (match_operand 1 "" "fg,fg"))
    (use (match_operand:SI 2 "immediate_operand" "O,n"))
    (clobber (match_scratch:SI 3 "=l,l"))]
-  "DEFAULT_ABI == ABI_AIX_NODESC || DEFAULT_ABI == ABI_V4"
+  "(DEFAULT_ABI == ABI_AIX_NODESC || DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_SOLARIS)
+   && (INTVAL (operands[2]) & CALL_LONG) == 0"
   "*
 {
-  if (INTVAL (operands[2]) > 0)
-    output_asm_insn (\"creqv 6,6,6\", operands);
-
-  else if (INTVAL (operands[2]) < 0)
-    output_asm_insn (\"crxor 6,6,6\", operands);
-
   /* Indirect calls should go through call_indirect */
   if (GET_CODE (operands[0]) == REG)
     abort ();
 
-  return \"bl %z0\";
+  if (INTVAL (operands[2]) & CALL_V4_SET_FP_ARGS)
+    output_asm_insn (\"crxor 6,6,6\", operands);
+
+  else if (INTVAL (operands[2]) & CALL_V4_CLEAR_FP_ARGS)
+    output_asm_insn (\"creqv 6,6,6\", operands);
+
+  return (flag_pic == 1) ? \"bl %z0@plt\" : \"bl %z0\";
 }"
-  [(set_attr "length" "4,8")])
+  [(set_attr "type" "branch")
+   (set_attr "length" "4,8")])
 
 (define_insn ""
   [(set (match_operand 0 "" "=fg,fg")
              (match_operand 2 "" "g,g")))
    (use (match_operand:SI 3 "immediate_operand" "O,n"))
    (clobber (match_scratch:SI 4 "=l,l"))]
-  ""
+  "(INTVAL (operands[3]) & CALL_LONG) == 0"
   "*
 {
-  if (INTVAL (operands[3]) > 0)
-    return \"creqv 6,6,6\;bl %z1\";
+  if (INTVAL (operands[3]) & CALL_V4_SET_FP_ARGS)
+    output_asm_insn (\"crxor 6,6,6\", operands);
 
-  else if (INTVAL (operands[3]) < 0)
-    return \"crxor 6,6,6\;bl %z1\";
+  else if (INTVAL (operands[3]) & CALL_V4_CLEAR_FP_ARGS)
+    output_asm_insn (\"creqv 6,6,6\", operands);
 
   return \"bl %z1\";
 }"
-  [(set_attr "length" "4,8")])
+  [(set_attr "type" "branch")
+   (set_attr "length" "4,8")])
 
 (define_insn ""
   [(set (match_operand 0 "" "=fg,fg")
              (match_operand 2 "" "fg,fg")))
    (use (match_operand:SI 3 "immediate_operand" "O,n"))
    (clobber (match_scratch:SI 4 "=l,l"))]
-  "DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_NT"
+  "(DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_NT)
+   && (INTVAL (operands[3]) & CALL_LONG) == 0"
   "*
 {
-  if (INTVAL (operands[3]) > 0)
-    output_asm_insn (\"creqv 6,6,6\", operands);
-
-  else if (INTVAL (operands[3]) < 0)
-    output_asm_insn (\"crxor 6,6,6\", operands);
-
   /* This should be handled by call_value_indirect */
   if (GET_CODE (operands[1]) == REG)
     abort ();
 
+  if (INTVAL (operands[3]) & CALL_V4_SET_FP_ARGS)
+    output_asm_insn (\"crxor 6,6,6\", operands);
+
+  else if (INTVAL (operands[3]) & CALL_V4_CLEAR_FP_ARGS)
+    output_asm_insn (\"creqv 6,6,6\", operands);
+
   return (TARGET_WINDOWS_NT) ? \"bl %z1\;.znop %z1\" : \"bl %z1\;%.\";
 }"
-  [(set_attr "length" "8,12")])
+  [(set_attr "type" "branch")
+   (set_attr "length" "8,12")])
 
 (define_insn ""
   [(set (match_operand 0 "" "=fg,fg")
              (match_operand 2 "" "fg,fg")))
    (use (match_operand:SI 3 "immediate_operand" "O,n"))
    (clobber (match_scratch:SI 4 "=l,l"))]
-  "DEFAULT_ABI == ABI_AIX_NODESC || DEFAULT_ABI == ABI_V4"
+  "(DEFAULT_ABI == ABI_AIX_NODESC || DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_SOLARIS)
+   && (INTVAL (operands[3]) & CALL_LONG) == 0"
   "*
 {
-  if (INTVAL (operands[3]) > 0)
-    output_asm_insn (\"creqv 6,6,6\", operands);
-
-  else if (INTVAL (operands[3]) < 0)
-    output_asm_insn (\"crxor 6,6,6\", operands);
-
   /* This should be handled by call_value_indirect */
   if (GET_CODE (operands[1]) == REG)
     abort ();
 
-  return \"bl %z1\";
-}"
-  [(set_attr "length" "4,8")])
+  if (INTVAL (operands[3]) & CALL_V4_SET_FP_ARGS)
+    output_asm_insn (\"crxor 6,6,6\", operands);
 
+  else if (INTVAL (operands[3]) & CALL_V4_CLEAR_FP_ARGS)
+    output_asm_insn (\"creqv 6,6,6\", operands);
 
-;; Call subroutine returning any type.
+  return (flag_pic == 1) ? \"bl %z1@plt\" : \"bl %z1\";
+}"
+  [(set_attr "type" "branch")
+   (set_attr "length" "4,8")])
 
+;; Call subroutine returning any type.
 (define_expand "untyped_call"
   [(parallel [(call (match_operand 0 "" "")
                    (const_int 0))
   ""
   "")
 
-;; Synchronize instructions/data caches for V.4 trampolines
-;; The extra memory_operand is to prevent the optimizer from
-;; deleting insns with "no" effect.
-(define_insn "icbi"
-  [(unspec [(match_operand 0 "memory_operand" "=m")
-           (match_operand 1 "register_operand" "b")
-           (match_operand 2 "register_operand" "r")] 3)]
-  "TARGET_POWERPC"
-  "icbi %1,%2")
-
-(define_insn "dcbst"
-  [(unspec [(match_operand 0 "memory_operand" "=m")
-           (match_operand 1 "register_operand" "b")
-           (match_operand 2 "register_operand" "r")] 4)]
-  "TARGET_POWERPC"
-  "dcbst %1,%2")
-
-(define_insn "sync"
-  [(unspec [(match_operand 0 "memory_operand" "=m")] 5)]
-  ""
-  "{dcs|sync}")
+;; V.4 specific code to initialize the PIC register
 
-(define_insn "isync"
-  [(unspec [(match_operand 0 "memory_operand" "=m")] 6)]
-  ""
-  "{ics|isync}")
+(define_insn "init_v4_pic"
+  [(set (match_operand:SI 0 "register_operand" "=l")
+       (unspec [(const_int 0)] 7))]
+  "DEFAULT_ABI == ABI_V4 || DEFAULT_ABI == ABI_SOLARIS"
+  "bl _GLOBAL_OFFSET_TABLE_@local-4"
+  [(set_attr "type" "branch")
+   (set_attr "length" "4")])
 
 \f
 ;; Compare insns are next.  Note that the RS/6000 has two types of compares,
   DONE;
 }")
 
+(define_expand "cmpdi"
+  [(set (cc0)
+        (compare (match_operand:DI 0 "gpc_reg_operand" "")
+                (match_operand:DI 1 "reg_or_short_operand" "")))]
+  "TARGET_POWERPC64"
+  "
+{
+  /* Take care of the possibility that operands[1] might be negative but
+     this might be a logical operation.  That insn doesn't exist.  */
+  if (GET_CODE (operands[1]) == CONST_INT
+      && INTVAL (operands[1]) < 0)
+    operands[1] = force_reg (DImode, operands[1]);
+
+  rs6000_compare_op0 = operands[0];
+  rs6000_compare_op1 = operands[1];
+  rs6000_compare_fp_p = 0;
+  DONE;
+}")
+
 (define_expand "cmpsf"
   [(set (cc0) (compare (match_operand:SF 0 "gpc_reg_operand" "")
                       (match_operand:SF 1 "gpc_reg_operand" "")))]
   "{cmp%I2|cmpw%I2} %0,%1,%2"
   [(set_attr "type" "compare")])
 
+(define_insn ""
+  [(set (match_operand:CC 0 "cc_reg_operand" "=y")
+       (compare:CC (match_operand:DI 1 "gpc_reg_operand" "r")
+                   (match_operand:DI 2 "reg_or_short_operand" "rI")))]
+  "TARGET_POWERPC64"
+  "cmpd%I2 %0,%1,%2"
+  [(set_attr "type" "compare")])
+
 ;; If we are comparing a register for equality with a large constant,
 ;; we can do this with an XOR followed by a compare.  But we need a scratch
 ;; register for the result of the XOR.
   "{cmpl%I2|cmplw%I2} %0,%1,%W2"
   [(set_attr "type" "compare")])
 
+(define_insn ""
+  [(set (match_operand:CCUNS 0 "cc_reg_operand" "=y")
+       (compare:CCUNS (match_operand:DI 1 "gpc_reg_operand" "r")
+                      (match_operand:DI 2 "reg_or_u_short_operand" "rI")))]
+  ""
+  "cmpld%I2 %0,%1,%W2"
+  [(set_attr "type" "compare")])
+
 ;; The following two insns don't exist as single insns, but if we provide
 ;; them, we can swap an add and compare, which will enable us to overlap more
 ;; of the required delay between a compare and branch.  We generate code for
   ""
   "@
    {sf|subfc} %0,%2,%1\;{sfe|subfe} %0,%0,%0\;nand %0,%0,%0
-   {sfi|subfic} %0,%1,-1\;a%I2 %0,%0,%2\;{sfe|subfe} %0,%0,%0"
+   {sfi|subfic} %0,%1,-1\;{a%I2|add%I2c} %0,%0,%2\;{sfe|subfe} %0,%0,%0"
   [(set_attr "length" "12")])
 
 (define_insn ""
   if (get_attr_length (insn) == 8)
     return \"%C1bc %t1,%j1,%l0\";
   else
-    return \"%C1bc %T1,%j1,$+8\;b %l0\";
+    return \"%C1bc %T1,%j1,%$+8\;b %l0\";
+
 }"
   [(set_attr "type" "branch")])
 
                      (pc)))]
   "direct_return ()"
   "{%C0bcr|%C0bclr} %t0,%j0"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "branch")
+   (set_attr "length" "8")])
 
 (define_insn ""
   [(set (pc)
   if (get_attr_length (insn) == 8)
     return \"%C1bc %T1,%j1,%l0\";
   else
-    return \"%C1bc %t1,%j1,$+8\;b %l0\";
+    return \"%C1bc %t1,%j1,%$+8\;b %l0\";
 }"
   [(set_attr "type" "branch")])
 
                      (return)))]
   "direct_return ()"
   "{%C0bcr|%C0bclr} %T0,%j0"
-  [(set_attr "length" "8")])
+  [(set_attr "type" "branch")
+   (set_attr "length" "8")])
 
 ;; Unconditional branch and return.
 
   [(set (pc)
        (label_ref (match_operand 0 "" "")))]
   ""
-  "b %l0")
+  "b %l0"
+  [(set_attr "type" "branch")])
 
 (define_insn "return"
   [(return)]
    {br|blr}"
   [(set_attr "type" "jmpreg")])
 
+(define_insn ""
+  [(set (pc) (match_operand:DI 0 "register_operand" "c,l"))]
+  "TARGET_POWERPC64"
+  "@
+   bctr
+   {br|blr}"
+  [(set_attr "type" "jmpreg")])
+
 ;; Table jump for switch statements:
 (define_expand "tablejump"
+  [(use (match_operand 0 "" ""))
+   (use (label_ref (match_operand 1 "" "")))]
+  ""
+  "
+{
+  if (TARGET_32BIT)
+    emit_jump_insn (gen_tablejumpsi (operands[0], operands[1]));
+  else
+    emit_jump_insn (gen_tablejumpdi (operands[0], operands[1]));
+  DONE;
+}")
+
+(define_expand "tablejumpsi"
   [(set (match_dup 3)
        (plus:SI (match_operand:SI 0 "" "")
                 (match_dup 2)))
   operands[3] = gen_reg_rtx (SImode);
 }")
 
+(define_expand "tablejumpdi"
+  [(set (match_dup 3)
+       (plus:DI (match_operand:DI 0 "" "")
+                (match_dup 2)))
+   (parallel [(set (pc) (match_dup 3))
+             (use (label_ref (match_operand 1 "" "")))])]
+  ""
+  "
+{ operands[0] = force_reg (DImode, operands[0]);
+  operands[2] = force_reg (DImode, gen_rtx (LABEL_REF, VOIDmode, operands[1]));
+  operands[3] = gen_reg_rtx (DImode);
+}")
+
 (define_insn ""
   [(set (pc)
        (match_operand:SI 0 "register_operand" "c,l"))
    {br|blr}"
   [(set_attr "type" "jmpreg")])
 
+(define_insn ""
+  [(set (pc)
+       (match_operand:DI 0 "register_operand" "c,l"))
+   (use (label_ref (match_operand 1 "" "")))]
+  "TARGET_POWERPC64"
+  "@
+   bctr
+   {br|blr}"
+  [(set_attr "type" "jmpreg")])
+
 (define_insn "nop"
   [(const_int 0)]
   ""
   else if (get_attr_length (insn) == 8)
     return \"{bdn|bdnz} %l0\";
   else
-    return \"bdz $+8\;b %l0\";
+    return \"bdz %$+8\;b %l0\";
 }"
   [(set_attr "type" "branch")
    (set_attr "length" "*,12,16")])
   else if (get_attr_length (insn) == 8)
     return \"bdz %l0\";
   else
-    return \"{bdn|bdnz} $+8\;b %l0\";
+    return \"{bdn|bdnz} %$+8\;b %l0\";
 }"
   [(set_attr "type" "branch")
    (set_attr "length" "*,12,16")])
   else if (get_attr_length (insn) == 8)
     return \"{bdn|bdnz} %l0\";
   else
-    return \"bdz $+8\;b %l0\";
+    return \"bdz %$+8\;b %l0\";
 }"
   [(set_attr "type" "branch")
    (set_attr "length" "*,12,16")])
   else if (get_attr_length (insn) == 8)
     return \"bdz %l0\";
   else
-    return \"{bdn|bdnz} $+8\;b %l0\";
+    return \"{bdn|bdnz} %$+8\;b %l0\";
 }"
   [(set_attr "type" "branch")
    (set_attr "length" "*,12,16")])
   else if (get_attr_length (insn) == 8)
     return \"bdz %l0\";
   else
-    return \"{bdn|bdnz} $+8\;b %l0\";
+    return \"{bdn|bdnz} %$+8\;b %l0\";
 }"
   [(set_attr "type" "branch")
    (set_attr "length" "*,12,16")])
   else if (get_attr_length (insn) == 8)
     return \"{bdn|bdnz} %l0\";
   else
-    return \"bdz $+8\;b %l0\";
+    return \"bdz %$+8\;b %l0\";
 }"
   [(set_attr "type" "branch")
    (set_attr "length" "*,12,16")])
   "
 { operands[7] = gen_rtx (GET_CODE (operands[2]), VOIDmode, operands[3],
                         const0_rtx); }")
-