OSDN Git Service

2004-06-15 Jerry Quinn <jlquinn@optonline.net>
[pf3gnuchains/gcc-fork.git] / gcc / haifa-sched.c
1 /* Instruction scheduling pass.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998,
3    1999, 2000, 2001, 2002, 2003, 2004 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com) Enhanced by,
5    and currently maintained by, Jim Wilson (wilson@cygnus.com)
6
7 This file is part of GCC.
8
9 GCC is free software; you can redistribute it and/or modify it under
10 the terms of the GNU General Public License as published by the Free
11 Software Foundation; either version 2, or (at your option) any later
12 version.
13
14 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
15 WARRANTY; without even the implied warranty of MERCHANTABILITY or
16 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
17 for more details.
18
19 You should have received a copy of the GNU General Public License
20 along with GCC; see the file COPYING.  If not, write to the Free
21 Software Foundation, 59 Temple Place - Suite 330, Boston, MA
22 02111-1307, USA.  */
23
24 /* Instruction scheduling pass.  This file, along with sched-deps.c,
25    contains the generic parts.  The actual entry point is found for
26    the normal instruction scheduling pass is found in sched-rgn.c.
27
28    We compute insn priorities based on data dependencies.  Flow
29    analysis only creates a fraction of the data-dependencies we must
30    observe: namely, only those dependencies which the combiner can be
31    expected to use.  For this pass, we must therefore create the
32    remaining dependencies we need to observe: register dependencies,
33    memory dependencies, dependencies to keep function calls in order,
34    and the dependence between a conditional branch and the setting of
35    condition codes are all dealt with here.
36
37    The scheduler first traverses the data flow graph, starting with
38    the last instruction, and proceeding to the first, assigning values
39    to insn_priority as it goes.  This sorts the instructions
40    topologically by data dependence.
41
42    Once priorities have been established, we order the insns using
43    list scheduling.  This works as follows: starting with a list of
44    all the ready insns, and sorted according to priority number, we
45    schedule the insn from the end of the list by placing its
46    predecessors in the list according to their priority order.  We
47    consider this insn scheduled by setting the pointer to the "end" of
48    the list to point to the previous insn.  When an insn has no
49    predecessors, we either queue it until sufficient time has elapsed
50    or add it to the ready list.  As the instructions are scheduled or
51    when stalls are introduced, the queue advances and dumps insns into
52    the ready list.  When all insns down to the lowest priority have
53    been scheduled, the critical path of the basic block has been made
54    as short as possible.  The remaining insns are then scheduled in
55    remaining slots.
56
57    Function unit conflicts are resolved during forward list scheduling
58    by tracking the time when each insn is committed to the schedule
59    and from that, the time the function units it uses must be free.
60    As insns on the ready list are considered for scheduling, those
61    that would result in a blockage of the already committed insns are
62    queued until no blockage will result.
63
64    The following list shows the order in which we want to break ties
65    among insns in the ready list:
66
67    1.  choose insn with the longest path to end of bb, ties
68    broken by
69    2.  choose insn with least contribution to register pressure,
70    ties broken by
71    3.  prefer in-block upon interblock motion, ties broken by
72    4.  prefer useful upon speculative motion, ties broken by
73    5.  choose insn with largest control flow probability, ties
74    broken by
75    6.  choose insn with the least dependences upon the previously
76    scheduled insn, or finally
77    7   choose the insn which has the most insns dependent on it.
78    8.  choose insn with lowest UID.
79
80    Memory references complicate matters.  Only if we can be certain
81    that memory references are not part of the data dependency graph
82    (via true, anti, or output dependence), can we move operations past
83    memory references.  To first approximation, reads can be done
84    independently, while writes introduce dependencies.  Better
85    approximations will yield fewer dependencies.
86
87    Before reload, an extended analysis of interblock data dependences
88    is required for interblock scheduling.  This is performed in
89    compute_block_backward_dependences ().
90
91    Dependencies set up by memory references are treated in exactly the
92    same way as other dependencies, by using LOG_LINKS backward
93    dependences.  LOG_LINKS are translated into INSN_DEPEND forward
94    dependences for the purpose of forward list scheduling.
95
96    Having optimized the critical path, we may have also unduly
97    extended the lifetimes of some registers.  If an operation requires
98    that constants be loaded into registers, it is certainly desirable
99    to load those constants as early as necessary, but no earlier.
100    I.e., it will not do to load up a bunch of registers at the
101    beginning of a basic block only to use them at the end, if they
102    could be loaded later, since this may result in excessive register
103    utilization.
104
105    Note that since branches are never in basic blocks, but only end
106    basic blocks, this pass will not move branches.  But that is ok,
107    since we can use GNU's delayed branch scheduling pass to take care
108    of this case.
109
110    Also note that no further optimizations based on algebraic
111    identities are performed, so this pass would be a good one to
112    perform instruction splitting, such as breaking up a multiply
113    instruction into shifts and adds where that is profitable.
114
115    Given the memory aliasing analysis that this pass should perform,
116    it should be possible to remove redundant stores to memory, and to
117    load values from registers instead of hitting memory.
118
119    Before reload, speculative insns are moved only if a 'proof' exists
120    that no exception will be caused by this, and if no live registers
121    exist that inhibit the motion (live registers constraints are not
122    represented by data dependence edges).
123
124    This pass must update information that subsequent passes expect to
125    be correct.  Namely: reg_n_refs, reg_n_sets, reg_n_deaths,
126    reg_n_calls_crossed, and reg_live_length.  Also, BB_HEAD, BB_END.
127
128    The information in the line number notes is carefully retained by
129    this pass.  Notes that refer to the starting and ending of
130    exception regions are also carefully retained by this pass.  All
131    other NOTE insns are grouped in their same relative order at the
132    beginning of basic blocks and regions that have been scheduled.  */
133 \f
134 #include "config.h"
135 #include "system.h"
136 #include "coretypes.h"
137 #include "tm.h"
138 #include "toplev.h"
139 #include "rtl.h"
140 #include "tm_p.h"
141 #include "hard-reg-set.h"
142 #include "basic-block.h"
143 #include "regs.h"
144 #include "function.h"
145 #include "flags.h"
146 #include "insn-config.h"
147 #include "insn-attr.h"
148 #include "except.h"
149 #include "toplev.h"
150 #include "recog.h"
151 #include "sched-int.h"
152 #include "target.h"
153
154 #ifdef INSN_SCHEDULING
155
156 /* issue_rate is the number of insns that can be scheduled in the same
157    machine cycle.  It can be defined in the config/mach/mach.h file,
158    otherwise we set it to 1.  */
159
160 static int issue_rate;
161
162 /* If the following variable value is nonzero, the scheduler inserts
163    bubbles (nop insns).  The value of variable affects on scheduler
164    behavior only if automaton pipeline interface with multipass
165    scheduling is used and hook dfa_bubble is defined.  */
166 int insert_schedule_bubbles_p = 0;
167
168 /* sched-verbose controls the amount of debugging output the
169    scheduler prints.  It is controlled by -fsched-verbose=N:
170    N>0 and no -DSR : the output is directed to stderr.
171    N>=10 will direct the printouts to stderr (regardless of -dSR).
172    N=1: same as -dSR.
173    N=2: bb's probabilities, detailed ready list info, unit/insn info.
174    N=3: rtl at abort point, control-flow, regions info.
175    N=5: dependences info.  */
176
177 static int sched_verbose_param = 0;
178 int sched_verbose = 0;
179
180 /* Debugging file.  All printouts are sent to dump, which is always set,
181    either to stderr, or to the dump listing file (-dRS).  */
182 FILE *sched_dump = 0;
183
184 /* Highest uid before scheduling.  */
185 static int old_max_uid;
186
187 /* fix_sched_param() is called from toplev.c upon detection
188    of the -fsched-verbose=N option.  */
189
190 void
191 fix_sched_param (const char *param, const char *val)
192 {
193   if (!strcmp (param, "verbose"))
194     sched_verbose_param = atoi (val);
195   else
196     warning ("fix_sched_param: unknown param: %s", param);
197 }
198
199 struct haifa_insn_data *h_i_d;
200
201 #define LINE_NOTE(INSN)         (h_i_d[INSN_UID (INSN)].line_note)
202 #define INSN_TICK(INSN)         (h_i_d[INSN_UID (INSN)].tick)
203
204 /* Vector indexed by basic block number giving the starting line-number
205    for each basic block.  */
206 static rtx *line_note_head;
207
208 /* List of important notes we must keep around.  This is a pointer to the
209    last element in the list.  */
210 static rtx note_list;
211
212 /* Queues, etc.  */
213
214 /* An instruction is ready to be scheduled when all insns preceding it
215    have already been scheduled.  It is important to ensure that all
216    insns which use its result will not be executed until its result
217    has been computed.  An insn is maintained in one of four structures:
218
219    (P) the "Pending" set of insns which cannot be scheduled until
220    their dependencies have been satisfied.
221    (Q) the "Queued" set of insns that can be scheduled when sufficient
222    time has passed.
223    (R) the "Ready" list of unscheduled, uncommitted insns.
224    (S) the "Scheduled" list of insns.
225
226    Initially, all insns are either "Pending" or "Ready" depending on
227    whether their dependencies are satisfied.
228
229    Insns move from the "Ready" list to the "Scheduled" list as they
230    are committed to the schedule.  As this occurs, the insns in the
231    "Pending" list have their dependencies satisfied and move to either
232    the "Ready" list or the "Queued" set depending on whether
233    sufficient time has passed to make them ready.  As time passes,
234    insns move from the "Queued" set to the "Ready" list.  Insns may
235    move from the "Ready" list to the "Queued" set if they are blocked
236    due to a function unit conflict.
237
238    The "Pending" list (P) are the insns in the INSN_DEPEND of the unscheduled
239    insns, i.e., those that are ready, queued, and pending.
240    The "Queued" set (Q) is implemented by the variable `insn_queue'.
241    The "Ready" list (R) is implemented by the variables `ready' and
242    `n_ready'.
243    The "Scheduled" list (S) is the new insn chain built by this pass.
244
245    The transition (R->S) is implemented in the scheduling loop in
246    `schedule_block' when the best insn to schedule is chosen.
247    The transition (R->Q) is implemented in `queue_insn' when an
248    insn is found to have a function unit conflict with the already
249    committed insns.
250    The transitions (P->R and P->Q) are implemented in `schedule_insn' as
251    insns move from the ready list to the scheduled list.
252    The transition (Q->R) is implemented in 'queue_to_insn' as time
253    passes or stalls are introduced.  */
254
255 /* Implement a circular buffer to delay instructions until sufficient
256    time has passed.  For the old pipeline description interface,
257    INSN_QUEUE_SIZE is a power of two larger than MAX_BLOCKAGE and
258    MAX_READY_COST computed by genattr.c.  For the new pipeline
259    description interface, MAX_INSN_QUEUE_INDEX is a power of two minus
260    one which is larger than maximal time of instruction execution
261    computed by genattr.c on the base maximal time of functional unit
262    reservations and getting a result.  This is the longest time an
263    insn may be queued.  */
264
265 #define MAX_INSN_QUEUE_INDEX max_insn_queue_index_macro_value
266
267 static rtx *insn_queue;
268 static int q_ptr = 0;
269 static int q_size = 0;
270 #define NEXT_Q(X) (((X)+1) & MAX_INSN_QUEUE_INDEX)
271 #define NEXT_Q_AFTER(X, C) (((X)+C) & MAX_INSN_QUEUE_INDEX)
272
273 /* The following variable defines value for macro
274    MAX_INSN_QUEUE_INDEX.  */
275 static int max_insn_queue_index_macro_value;
276
277 /* The following variable value refers for all current and future
278    reservations of the processor units.  */
279 state_t curr_state;
280
281 /* The following variable value is size of memory representing all
282    current and future reservations of the processor units.  It is used
283    only by DFA based scheduler.  */
284 static size_t dfa_state_size;
285
286 /* The following array is used to find the best insn from ready when
287    the automaton pipeline interface is used.  */
288 static char *ready_try;
289
290 /* Describe the ready list of the scheduler.
291    VEC holds space enough for all insns in the current region.  VECLEN
292    says how many exactly.
293    FIRST is the index of the element with the highest priority; i.e. the
294    last one in the ready list, since elements are ordered by ascending
295    priority.
296    N_READY determines how many insns are on the ready list.  */
297
298 struct ready_list
299 {
300   rtx *vec;
301   int veclen;
302   int first;
303   int n_ready;
304 };
305
306 static int may_trap_exp (rtx, int);
307
308 /* Nonzero iff the address is comprised from at most 1 register.  */
309 #define CONST_BASED_ADDRESS_P(x)                        \
310   (REG_P (x)                                    \
311    || ((GET_CODE (x) == PLUS || GET_CODE (x) == MINUS   \
312         || (GET_CODE (x) == LO_SUM))                    \
313        && (CONSTANT_P (XEXP (x, 0))                     \
314            || CONSTANT_P (XEXP (x, 1)))))
315
316 /* Returns a class that insn with GET_DEST(insn)=x may belong to,
317    as found by analyzing insn's expression.  */
318
319 static int
320 may_trap_exp (rtx x, int is_store)
321 {
322   enum rtx_code code;
323
324   if (x == 0)
325     return TRAP_FREE;
326   code = GET_CODE (x);
327   if (is_store)
328     {
329       if (code == MEM && may_trap_p (x))
330         return TRAP_RISKY;
331       else
332         return TRAP_FREE;
333     }
334   if (code == MEM)
335     {
336       /* The insn uses memory:  a volatile load.  */
337       if (MEM_VOLATILE_P (x))
338         return IRISKY;
339       /* An exception-free load.  */
340       if (!may_trap_p (x))
341         return IFREE;
342       /* A load with 1 base register, to be further checked.  */
343       if (CONST_BASED_ADDRESS_P (XEXP (x, 0)))
344         return PFREE_CANDIDATE;
345       /* No info on the load, to be further checked.  */
346       return PRISKY_CANDIDATE;
347     }
348   else
349     {
350       const char *fmt;
351       int i, insn_class = TRAP_FREE;
352
353       /* Neither store nor load, check if it may cause a trap.  */
354       if (may_trap_p (x))
355         return TRAP_RISKY;
356       /* Recursive step: walk the insn...  */
357       fmt = GET_RTX_FORMAT (code);
358       for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
359         {
360           if (fmt[i] == 'e')
361             {
362               int tmp_class = may_trap_exp (XEXP (x, i), is_store);
363               insn_class = WORST_CLASS (insn_class, tmp_class);
364             }
365           else if (fmt[i] == 'E')
366             {
367               int j;
368               for (j = 0; j < XVECLEN (x, i); j++)
369                 {
370                   int tmp_class = may_trap_exp (XVECEXP (x, i, j), is_store);
371                   insn_class = WORST_CLASS (insn_class, tmp_class);
372                   if (insn_class == TRAP_RISKY || insn_class == IRISKY)
373                     break;
374                 }
375             }
376           if (insn_class == TRAP_RISKY || insn_class == IRISKY)
377             break;
378         }
379       return insn_class;
380     }
381 }
382
383 /* Classifies insn for the purpose of verifying that it can be
384    moved speculatively, by examining it's patterns, returning:
385    TRAP_RISKY: store, or risky non-load insn (e.g. division by variable).
386    TRAP_FREE: non-load insn.
387    IFREE: load from a globally safe location.
388    IRISKY: volatile load.
389    PFREE_CANDIDATE, PRISKY_CANDIDATE: load that need to be checked for
390    being either PFREE or PRISKY.  */
391
392 int
393 haifa_classify_insn (rtx insn)
394 {
395   rtx pat = PATTERN (insn);
396   int tmp_class = TRAP_FREE;
397   int insn_class = TRAP_FREE;
398   enum rtx_code code;
399
400   if (GET_CODE (pat) == PARALLEL)
401     {
402       int i, len = XVECLEN (pat, 0);
403
404       for (i = len - 1; i >= 0; i--)
405         {
406           code = GET_CODE (XVECEXP (pat, 0, i));
407           switch (code)
408             {
409             case CLOBBER:
410               /* Test if it is a 'store'.  */
411               tmp_class = may_trap_exp (XEXP (XVECEXP (pat, 0, i), 0), 1);
412               break;
413             case SET:
414               /* Test if it is a store.  */
415               tmp_class = may_trap_exp (SET_DEST (XVECEXP (pat, 0, i)), 1);
416               if (tmp_class == TRAP_RISKY)
417                 break;
418               /* Test if it is a load.  */
419               tmp_class
420                 = WORST_CLASS (tmp_class,
421                                may_trap_exp (SET_SRC (XVECEXP (pat, 0, i)),
422                                              0));
423               break;
424             case COND_EXEC:
425             case TRAP_IF:
426               tmp_class = TRAP_RISKY;
427               break;
428             default:
429               ;
430             }
431           insn_class = WORST_CLASS (insn_class, tmp_class);
432           if (insn_class == TRAP_RISKY || insn_class == IRISKY)
433             break;
434         }
435     }
436   else
437     {
438       code = GET_CODE (pat);
439       switch (code)
440         {
441         case CLOBBER:
442           /* Test if it is a 'store'.  */
443           tmp_class = may_trap_exp (XEXP (pat, 0), 1);
444           break;
445         case SET:
446           /* Test if it is a store.  */
447           tmp_class = may_trap_exp (SET_DEST (pat), 1);
448           if (tmp_class == TRAP_RISKY)
449             break;
450           /* Test if it is a load.  */
451           tmp_class =
452             WORST_CLASS (tmp_class,
453                          may_trap_exp (SET_SRC (pat), 0));
454           break;
455         case COND_EXEC:
456         case TRAP_IF:
457           tmp_class = TRAP_RISKY;
458           break;
459         default:;
460         }
461       insn_class = tmp_class;
462     }
463
464   return insn_class;
465 }
466
467 /* Forward declarations.  */
468
469 /* The scheduler using only DFA description should never use the
470    following five functions:  */
471 static unsigned int blockage_range (int, rtx);
472 static void clear_units (void);
473 static void schedule_unit (int, rtx, int);
474 static int actual_hazard (int, rtx, int, int);
475 static int potential_hazard (int, rtx, int);
476
477 static int priority (rtx);
478 static int rank_for_schedule (const void *, const void *);
479 static void swap_sort (rtx *, int);
480 static void queue_insn (rtx, int);
481 static int schedule_insn (rtx, struct ready_list *, int);
482 static int find_set_reg_weight (rtx);
483 static void find_insn_reg_weight (int);
484 static void adjust_priority (rtx);
485 static void advance_one_cycle (void);
486
487 /* Notes handling mechanism:
488    =========================
489    Generally, NOTES are saved before scheduling and restored after scheduling.
490    The scheduler distinguishes between three types of notes:
491
492    (1) LINE_NUMBER notes, generated and used for debugging.  Here,
493    before scheduling a region, a pointer to the LINE_NUMBER note is
494    added to the insn following it (in save_line_notes()), and the note
495    is removed (in rm_line_notes() and unlink_line_notes()).  After
496    scheduling the region, this pointer is used for regeneration of
497    the LINE_NUMBER note (in restore_line_notes()).
498
499    (2) LOOP_BEGIN, LOOP_END, SETJMP, EHREGION_BEG, EHREGION_END notes:
500    Before scheduling a region, a pointer to the note is added to the insn
501    that follows or precedes it.  (This happens as part of the data dependence
502    computation).  After scheduling an insn, the pointer contained in it is
503    used for regenerating the corresponding note (in reemit_notes).
504
505    (3) All other notes (e.g. INSN_DELETED):  Before scheduling a block,
506    these notes are put in a list (in rm_other_notes() and
507    unlink_other_notes ()).  After scheduling the block, these notes are
508    inserted at the beginning of the block (in schedule_block()).  */
509
510 static rtx unlink_other_notes (rtx, rtx);
511 static rtx unlink_line_notes (rtx, rtx);
512 static rtx reemit_notes (rtx, rtx);
513
514 static rtx *ready_lastpos (struct ready_list *);
515 static void ready_sort (struct ready_list *);
516 static rtx ready_remove_first (struct ready_list *);
517
518 static void queue_to_ready (struct ready_list *);
519 static int early_queue_to_ready (state_t, struct ready_list *);
520
521 static void debug_ready_list (struct ready_list *);
522
523 static rtx move_insn1 (rtx, rtx);
524 static rtx move_insn (rtx, rtx);
525
526 /* The following functions are used to implement multi-pass scheduling
527    on the first cycle.  It is used only for DFA based scheduler.  */
528 static rtx ready_element (struct ready_list *, int);
529 static rtx ready_remove (struct ready_list *, int);
530 static int max_issue (struct ready_list *, int *);
531
532 static rtx choose_ready (struct ready_list *);
533
534 #endif /* INSN_SCHEDULING */
535 \f
536 /* Point to state used for the current scheduling pass.  */
537 struct sched_info *current_sched_info;
538 \f
539 #ifndef INSN_SCHEDULING
540 void
541 schedule_insns (FILE *dump_file ATTRIBUTE_UNUSED)
542 {
543 }
544 #else
545
546 /* Pointer to the last instruction scheduled.  Used by rank_for_schedule,
547    so that insns independent of the last scheduled insn will be preferred
548    over dependent instructions.  */
549
550 static rtx last_scheduled_insn;
551
552 /* Compute the function units used by INSN.  This caches the value
553    returned by function_units_used.  A function unit is encoded as the
554    unit number if the value is non-negative and the complement of a
555    mask if the value is negative.  A function unit index is the
556    non-negative encoding.  The scheduler using only DFA description
557    should never use the following function.  */
558
559 HAIFA_INLINE int
560 insn_unit (rtx insn)
561 {
562   int unit = INSN_UNIT (insn);
563
564   if (unit == 0)
565     {
566       recog_memoized (insn);
567
568       /* A USE insn, or something else we don't need to understand.
569          We can't pass these directly to function_units_used because it will
570          trigger a fatal error for unrecognizable insns.  */
571       if (INSN_CODE (insn) < 0)
572         unit = -1;
573       else
574         {
575           unit = function_units_used (insn);
576           /* Increment non-negative values so we can cache zero.  */
577           if (unit >= 0)
578             unit++;
579         }
580       /* We only cache 16 bits of the result, so if the value is out of
581          range, don't cache it.  */
582       if (FUNCTION_UNITS_SIZE < HOST_BITS_PER_SHORT
583           || unit >= 0
584           || (unit & ~((1 << (HOST_BITS_PER_SHORT - 1)) - 1)) == 0)
585         INSN_UNIT (insn) = unit;
586     }
587   return (unit > 0 ? unit - 1 : unit);
588 }
589
590 /* Compute the blockage range for executing INSN on UNIT.  This caches
591    the value returned by the blockage_range_function for the unit.
592    These values are encoded in an int where the upper half gives the
593    minimum value and the lower half gives the maximum value.  The
594    scheduler using only DFA description should never use the following
595    function.  */
596
597 HAIFA_INLINE static unsigned int
598 blockage_range (int unit, rtx insn)
599 {
600   unsigned int blockage = INSN_BLOCKAGE (insn);
601   unsigned int range;
602
603   if ((int) UNIT_BLOCKED (blockage) != unit + 1)
604     {
605       range = function_units[unit].blockage_range_function (insn);
606       /* We only cache the blockage range for one unit and then only if
607          the values fit.  */
608       if (HOST_BITS_PER_INT >= UNIT_BITS + 2 * BLOCKAGE_BITS)
609         INSN_BLOCKAGE (insn) = ENCODE_BLOCKAGE (unit + 1, range);
610     }
611   else
612     range = BLOCKAGE_RANGE (blockage);
613
614   return range;
615 }
616
617 /* A vector indexed by function unit instance giving the last insn to
618    use the unit.  The value of the function unit instance index for
619    unit U instance I is (U + I * FUNCTION_UNITS_SIZE).  The scheduler
620    using only DFA description should never use the following variable.  */
621 #if FUNCTION_UNITS_SIZE
622 static rtx unit_last_insn[FUNCTION_UNITS_SIZE * MAX_MULTIPLICITY];
623 #else
624 static rtx unit_last_insn[1];
625 #endif
626
627 /* A vector indexed by function unit instance giving the minimum time
628    when the unit will unblock based on the maximum blockage cost.  The
629    scheduler using only DFA description should never use the following
630    variable.  */
631 #if FUNCTION_UNITS_SIZE
632 static int unit_tick[FUNCTION_UNITS_SIZE * MAX_MULTIPLICITY];
633 #else
634 static int unit_tick[1];
635 #endif
636
637 /* A vector indexed by function unit number giving the number of insns
638    that remain to use the unit.  The scheduler using only DFA
639    description should never use the following variable.  */
640 #if FUNCTION_UNITS_SIZE
641 static int unit_n_insns[FUNCTION_UNITS_SIZE];
642 #else
643 static int unit_n_insns[1];
644 #endif
645
646 /* Access the unit_last_insn array.  Used by the visualization code.
647    The scheduler using only DFA description should never use the
648    following function.  */
649
650 rtx
651 get_unit_last_insn (int instance)
652 {
653   return unit_last_insn[instance];
654 }
655
656 /* Reset the function unit state to the null state.  */
657
658 static void
659 clear_units (void)
660 {
661   memset (unit_last_insn, 0, sizeof (unit_last_insn));
662   memset (unit_tick, 0, sizeof (unit_tick));
663   memset (unit_n_insns, 0, sizeof (unit_n_insns));
664 }
665
666 /* Return the issue-delay of an insn.  The scheduler using only DFA
667    description should never use the following function.  */
668
669 HAIFA_INLINE int
670 insn_issue_delay (rtx insn)
671 {
672   int i, delay = 0;
673   int unit = insn_unit (insn);
674
675   /* Efficiency note: in fact, we are working 'hard' to compute a
676      value that was available in md file, and is not available in
677      function_units[] structure.  It would be nice to have this
678      value there, too.  */
679   if (unit >= 0)
680     {
681       if (function_units[unit].blockage_range_function &&
682           function_units[unit].blockage_function)
683         delay = function_units[unit].blockage_function (insn, insn);
684     }
685   else
686     for (i = 0, unit = ~unit; unit; i++, unit >>= 1)
687       if ((unit & 1) != 0 && function_units[i].blockage_range_function
688           && function_units[i].blockage_function)
689         delay = MAX (delay, function_units[i].blockage_function (insn, insn));
690
691   return delay;
692 }
693
694 /* Return the actual hazard cost of executing INSN on the unit UNIT,
695    instance INSTANCE at time CLOCK if the previous actual hazard cost
696    was COST.  The scheduler using only DFA description should never
697    use the following function.  */
698
699 HAIFA_INLINE int
700 actual_hazard_this_instance (int unit, int instance, rtx insn, int clock, int cost)
701 {
702   int tick = unit_tick[instance]; /* Issue time of the last issued insn.  */
703
704   if (tick - clock > cost)
705     {
706       /* The scheduler is operating forward, so unit's last insn is the
707          executing insn and INSN is the candidate insn.  We want a
708          more exact measure of the blockage if we execute INSN at CLOCK
709          given when we committed the execution of the unit's last insn.
710
711          The blockage value is given by either the unit's max blockage
712          constant, blockage range function, or blockage function.  Use
713          the most exact form for the given unit.  */
714
715       if (function_units[unit].blockage_range_function)
716         {
717           if (function_units[unit].blockage_function)
718             tick += (function_units[unit].blockage_function
719                      (unit_last_insn[instance], insn)
720                      - function_units[unit].max_blockage);
721           else
722             tick += ((int) MAX_BLOCKAGE_COST (blockage_range (unit, insn))
723                      - function_units[unit].max_blockage);
724         }
725       if (tick - clock > cost)
726         cost = tick - clock;
727     }
728   return cost;
729 }
730
731 /* Record INSN as having begun execution on the units encoded by UNIT
732    at time CLOCK.  The scheduler using only DFA description should
733    never use the following function.  */
734
735 static void
736 schedule_unit (int unit, rtx insn, int clock)
737 {
738   int i;
739
740   if (unit >= 0)
741     {
742       int instance = unit;
743 #if MAX_MULTIPLICITY > 1
744       /* Find the first free instance of the function unit and use that
745          one.  We assume that one is free.  */
746       for (i = function_units[unit].multiplicity - 1; i > 0; i--)
747         {
748           if (!actual_hazard_this_instance (unit, instance, insn, clock, 0))
749             break;
750           instance += FUNCTION_UNITS_SIZE;
751         }
752 #endif
753       unit_last_insn[instance] = insn;
754       unit_tick[instance] = (clock + function_units[unit].max_blockage);
755     }
756   else
757     for (i = 0, unit = ~unit; unit; i++, unit >>= 1)
758       if ((unit & 1) != 0)
759         schedule_unit (i, insn, clock);
760 }
761
762 /* Return the actual hazard cost of executing INSN on the units
763    encoded by UNIT at time CLOCK if the previous actual hazard cost
764    was COST.  The scheduler using only DFA description should never
765    use the following function.  */
766
767 static int
768 actual_hazard (int unit, rtx insn, int clock, int cost)
769 {
770   int i;
771
772   if (unit >= 0)
773     {
774       /* Find the instance of the function unit with the minimum hazard.  */
775       int instance = unit;
776       int best_cost = actual_hazard_this_instance (unit, instance, insn,
777                                                    clock, cost);
778 #if MAX_MULTIPLICITY > 1
779       int this_cost;
780
781       if (best_cost > cost)
782         {
783           for (i = function_units[unit].multiplicity - 1; i > 0; i--)
784             {
785               instance += FUNCTION_UNITS_SIZE;
786               this_cost = actual_hazard_this_instance (unit, instance, insn,
787                                                        clock, cost);
788               if (this_cost < best_cost)
789                 {
790                   best_cost = this_cost;
791                   if (this_cost <= cost)
792                     break;
793                 }
794             }
795         }
796 #endif
797       cost = MAX (cost, best_cost);
798     }
799   else
800     for (i = 0, unit = ~unit; unit; i++, unit >>= 1)
801       if ((unit & 1) != 0)
802         cost = actual_hazard (i, insn, clock, cost);
803
804   return cost;
805 }
806
807 /* Return the potential hazard cost of executing an instruction on the
808    units encoded by UNIT if the previous potential hazard cost was
809    COST.  An insn with a large blockage time is chosen in preference
810    to one with a smaller time; an insn that uses a unit that is more
811    likely to be used is chosen in preference to one with a unit that
812    is less used.  We are trying to minimize a subsequent actual
813    hazard.  The scheduler using only DFA description should never use
814    the following function.  */
815
816 HAIFA_INLINE static int
817 potential_hazard (int unit, rtx insn, int cost)
818 {
819   int i, ncost;
820   unsigned int minb, maxb;
821
822   if (unit >= 0)
823     {
824       minb = maxb = function_units[unit].max_blockage;
825       if (maxb > 1)
826         {
827           if (function_units[unit].blockage_range_function)
828             {
829               maxb = minb = blockage_range (unit, insn);
830               maxb = MAX_BLOCKAGE_COST (maxb);
831               minb = MIN_BLOCKAGE_COST (minb);
832             }
833
834           if (maxb > 1)
835             {
836               /* Make the number of instructions left dominate.  Make the
837                  minimum delay dominate the maximum delay.  If all these
838                  are the same, use the unit number to add an arbitrary
839                  ordering.  Other terms can be added.  */
840               ncost = minb * 0x40 + maxb;
841               ncost *= (unit_n_insns[unit] - 1) * 0x1000 + unit;
842               if (ncost > cost)
843                 cost = ncost;
844             }
845         }
846     }
847   else
848     for (i = 0, unit = ~unit; unit; i++, unit >>= 1)
849       if ((unit & 1) != 0)
850         cost = potential_hazard (i, insn, cost);
851
852   return cost;
853 }
854
855 /* Compute cost of executing INSN given the dependence LINK on the insn USED.
856    This is the number of cycles between instruction issue and
857    instruction results.  */
858
859 HAIFA_INLINE int
860 insn_cost (rtx insn, rtx link, rtx used)
861 {
862   int cost = INSN_COST (insn);
863
864   if (cost < 0)
865     {
866       /* A USE insn, or something else we don't need to
867          understand.  We can't pass these directly to
868          result_ready_cost or insn_default_latency because it will
869          trigger a fatal error for unrecognizable insns.  */
870       if (recog_memoized (insn) < 0)
871         {
872           INSN_COST (insn) = 0;
873           return 0;
874         }
875       else
876         {
877           if (targetm.sched.use_dfa_pipeline_interface
878               && targetm.sched.use_dfa_pipeline_interface ())
879             cost = insn_default_latency (insn);
880           else
881             cost = result_ready_cost (insn);
882
883           if (cost < 0)
884             cost = 0;
885
886           INSN_COST (insn) = cost;
887         }
888     }
889
890   /* In this case estimate cost without caring how insn is used.  */
891   if (link == 0 || used == 0)
892     return cost;
893
894   /* A USE insn should never require the value used to be computed.
895      This allows the computation of a function's result and parameter
896      values to overlap the return and call.  */
897   if (recog_memoized (used) < 0)
898     cost = 0;
899   else
900     {
901       if (targetm.sched.use_dfa_pipeline_interface
902           && targetm.sched.use_dfa_pipeline_interface ())
903         {
904           if (INSN_CODE (insn) >= 0)
905             {
906               if (REG_NOTE_KIND (link) == REG_DEP_ANTI)
907                 cost = 0;
908               else if (REG_NOTE_KIND (link) == REG_DEP_OUTPUT)
909                 {
910                   cost = (insn_default_latency (insn)
911                           - insn_default_latency (used));
912                   if (cost <= 0)
913                     cost = 1;
914                 }
915               else if (bypass_p (insn))
916                 cost = insn_latency (insn, used);
917             }
918         }
919
920       if (targetm.sched.adjust_cost)
921         cost = targetm.sched.adjust_cost (used, link, insn, cost);
922
923       if (cost < 0)
924         cost = 0;
925     }
926
927   return cost;
928 }
929
930 /* Compute the priority number for INSN.  */
931
932 static int
933 priority (rtx insn)
934 {
935   rtx link;
936
937   if (! INSN_P (insn))
938     return 0;
939
940   if (! INSN_PRIORITY_KNOWN (insn))
941     {
942       int this_priority = 0;
943
944       if (INSN_DEPEND (insn) == 0)
945         this_priority = insn_cost (insn, 0, 0);
946       else
947         {
948           for (link = INSN_DEPEND (insn); link; link = XEXP (link, 1))
949             {
950               rtx next;
951               int next_priority;
952
953               next = XEXP (link, 0);
954
955               /* Critical path is meaningful in block boundaries only.  */
956               if (! (*current_sched_info->contributes_to_priority) (next, insn))
957                 continue;
958
959               next_priority = insn_cost (insn, link, next) + priority (next);
960               if (next_priority > this_priority)
961                 this_priority = next_priority;
962             }
963         }
964       INSN_PRIORITY (insn) = this_priority;
965       INSN_PRIORITY_KNOWN (insn) = 1;
966     }
967
968   return INSN_PRIORITY (insn);
969 }
970 \f
971 /* Macros and functions for keeping the priority queue sorted, and
972    dealing with queuing and dequeuing of instructions.  */
973
974 #define SCHED_SORT(READY, N_READY)                                   \
975 do { if ((N_READY) == 2)                                             \
976        swap_sort (READY, N_READY);                                   \
977      else if ((N_READY) > 2)                                         \
978          qsort (READY, N_READY, sizeof (rtx), rank_for_schedule); }  \
979 while (0)
980
981 /* Returns a positive value if x is preferred; returns a negative value if
982    y is preferred.  Should never return 0, since that will make the sort
983    unstable.  */
984
985 static int
986 rank_for_schedule (const void *x, const void *y)
987 {
988   rtx tmp = *(const rtx *) y;
989   rtx tmp2 = *(const rtx *) x;
990   rtx link;
991   int tmp_class, tmp2_class, depend_count1, depend_count2;
992   int val, priority_val, weight_val, info_val;
993
994   /* The insn in a schedule group should be issued the first.  */
995   if (SCHED_GROUP_P (tmp) != SCHED_GROUP_P (tmp2))
996     return SCHED_GROUP_P (tmp2) ? 1 : -1;
997
998   /* Prefer insn with higher priority.  */
999   priority_val = INSN_PRIORITY (tmp2) - INSN_PRIORITY (tmp);
1000
1001   if (priority_val)
1002     return priority_val;
1003
1004   /* Prefer an insn with smaller contribution to registers-pressure.  */
1005   if (!reload_completed &&
1006       (weight_val = INSN_REG_WEIGHT (tmp) - INSN_REG_WEIGHT (tmp2)))
1007     return weight_val;
1008
1009   info_val = (*current_sched_info->rank) (tmp, tmp2);
1010   if (info_val)
1011     return info_val;
1012
1013   /* Compare insns based on their relation to the last-scheduled-insn.  */
1014   if (last_scheduled_insn)
1015     {
1016       /* Classify the instructions into three classes:
1017          1) Data dependent on last schedule insn.
1018          2) Anti/Output dependent on last scheduled insn.
1019          3) Independent of last scheduled insn, or has latency of one.
1020          Choose the insn from the highest numbered class if different.  */
1021       link = find_insn_list (tmp, INSN_DEPEND (last_scheduled_insn));
1022       if (link == 0 || insn_cost (last_scheduled_insn, link, tmp) == 1)
1023         tmp_class = 3;
1024       else if (REG_NOTE_KIND (link) == 0)       /* Data dependence.  */
1025         tmp_class = 1;
1026       else
1027         tmp_class = 2;
1028
1029       link = find_insn_list (tmp2, INSN_DEPEND (last_scheduled_insn));
1030       if (link == 0 || insn_cost (last_scheduled_insn, link, tmp2) == 1)
1031         tmp2_class = 3;
1032       else if (REG_NOTE_KIND (link) == 0)       /* Data dependence.  */
1033         tmp2_class = 1;
1034       else
1035         tmp2_class = 2;
1036
1037       if ((val = tmp2_class - tmp_class))
1038         return val;
1039     }
1040
1041   /* Prefer the insn which has more later insns that depend on it.
1042      This gives the scheduler more freedom when scheduling later
1043      instructions at the expense of added register pressure.  */
1044   depend_count1 = 0;
1045   for (link = INSN_DEPEND (tmp); link; link = XEXP (link, 1))
1046     depend_count1++;
1047
1048   depend_count2 = 0;
1049   for (link = INSN_DEPEND (tmp2); link; link = XEXP (link, 1))
1050     depend_count2++;
1051
1052   val = depend_count2 - depend_count1;
1053   if (val)
1054     return val;
1055
1056   /* If insns are equally good, sort by INSN_LUID (original insn order),
1057      so that we make the sort stable.  This minimizes instruction movement,
1058      thus minimizing sched's effect on debugging and cross-jumping.  */
1059   return INSN_LUID (tmp) - INSN_LUID (tmp2);
1060 }
1061
1062 /* Resort the array A in which only element at index N may be out of order.  */
1063
1064 HAIFA_INLINE static void
1065 swap_sort (rtx *a, int n)
1066 {
1067   rtx insn = a[n - 1];
1068   int i = n - 2;
1069
1070   while (i >= 0 && rank_for_schedule (a + i, &insn) >= 0)
1071     {
1072       a[i + 1] = a[i];
1073       i -= 1;
1074     }
1075   a[i + 1] = insn;
1076 }
1077
1078 /* Add INSN to the insn queue so that it can be executed at least
1079    N_CYCLES after the currently executing insn.  Preserve insns
1080    chain for debugging purposes.  */
1081
1082 HAIFA_INLINE static void
1083 queue_insn (rtx insn, int n_cycles)
1084 {
1085   int next_q = NEXT_Q_AFTER (q_ptr, n_cycles);
1086   rtx link = alloc_INSN_LIST (insn, insn_queue[next_q]);
1087   insn_queue[next_q] = link;
1088   q_size += 1;
1089
1090   if (sched_verbose >= 2)
1091     {
1092       fprintf (sched_dump, ";;\t\tReady-->Q: insn %s: ",
1093                (*current_sched_info->print_insn) (insn, 0));
1094
1095       fprintf (sched_dump, "queued for %d cycles.\n", n_cycles);
1096     }
1097 }
1098
1099 /* Return a pointer to the bottom of the ready list, i.e. the insn
1100    with the lowest priority.  */
1101
1102 HAIFA_INLINE static rtx *
1103 ready_lastpos (struct ready_list *ready)
1104 {
1105   if (ready->n_ready == 0)
1106     abort ();
1107   return ready->vec + ready->first - ready->n_ready + 1;
1108 }
1109
1110 /* Add an element INSN to the ready list so that it ends up with the lowest
1111    priority.  */
1112
1113 HAIFA_INLINE void
1114 ready_add (struct ready_list *ready, rtx insn)
1115 {
1116   if (ready->first == ready->n_ready)
1117     {
1118       memmove (ready->vec + ready->veclen - ready->n_ready,
1119                ready_lastpos (ready),
1120                ready->n_ready * sizeof (rtx));
1121       ready->first = ready->veclen - 1;
1122     }
1123   ready->vec[ready->first - ready->n_ready] = insn;
1124   ready->n_ready++;
1125 }
1126
1127 /* Remove the element with the highest priority from the ready list and
1128    return it.  */
1129
1130 HAIFA_INLINE static rtx
1131 ready_remove_first (struct ready_list *ready)
1132 {
1133   rtx t;
1134   if (ready->n_ready == 0)
1135     abort ();
1136   t = ready->vec[ready->first--];
1137   ready->n_ready--;
1138   /* If the queue becomes empty, reset it.  */
1139   if (ready->n_ready == 0)
1140     ready->first = ready->veclen - 1;
1141   return t;
1142 }
1143
1144 /* The following code implements multi-pass scheduling for the first
1145    cycle.  In other words, we will try to choose ready insn which
1146    permits to start maximum number of insns on the same cycle.  */
1147
1148 /* Return a pointer to the element INDEX from the ready.  INDEX for
1149    insn with the highest priority is 0, and the lowest priority has
1150    N_READY - 1.  */
1151
1152 HAIFA_INLINE static rtx
1153 ready_element (struct ready_list *ready, int index)
1154 {
1155 #ifdef ENABLE_CHECKING
1156   if (ready->n_ready == 0 || index >= ready->n_ready)
1157     abort ();
1158 #endif
1159   return ready->vec[ready->first - index];
1160 }
1161
1162 /* Remove the element INDEX from the ready list and return it.  INDEX
1163    for insn with the highest priority is 0, and the lowest priority
1164    has N_READY - 1.  */
1165
1166 HAIFA_INLINE static rtx
1167 ready_remove (struct ready_list *ready, int index)
1168 {
1169   rtx t;
1170   int i;
1171
1172   if (index == 0)
1173     return ready_remove_first (ready);
1174   if (ready->n_ready == 0 || index >= ready->n_ready)
1175     abort ();
1176   t = ready->vec[ready->first - index];
1177   ready->n_ready--;
1178   for (i = index; i < ready->n_ready; i++)
1179     ready->vec[ready->first - i] = ready->vec[ready->first - i - 1];
1180   return t;
1181 }
1182
1183
1184 /* Sort the ready list READY by ascending priority, using the SCHED_SORT
1185    macro.  */
1186
1187 HAIFA_INLINE static void
1188 ready_sort (struct ready_list *ready)
1189 {
1190   rtx *first = ready_lastpos (ready);
1191   SCHED_SORT (first, ready->n_ready);
1192 }
1193
1194 /* PREV is an insn that is ready to execute.  Adjust its priority if that
1195    will help shorten or lengthen register lifetimes as appropriate.  Also
1196    provide a hook for the target to tweek itself.  */
1197
1198 HAIFA_INLINE static void
1199 adjust_priority (rtx prev)
1200 {
1201   /* ??? There used to be code here to try and estimate how an insn
1202      affected register lifetimes, but it did it by looking at REG_DEAD
1203      notes, which we removed in schedule_region.  Nor did it try to
1204      take into account register pressure or anything useful like that.
1205
1206      Revisit when we have a machine model to work with and not before.  */
1207
1208   if (targetm.sched.adjust_priority)
1209     INSN_PRIORITY (prev) =
1210       targetm.sched.adjust_priority (prev, INSN_PRIORITY (prev));
1211 }
1212
1213 /* Advance time on one cycle.  */
1214 HAIFA_INLINE static void
1215 advance_one_cycle (void)
1216 {
1217   if (targetm.sched.use_dfa_pipeline_interface
1218       && targetm.sched.use_dfa_pipeline_interface ())
1219     {
1220       if (targetm.sched.dfa_pre_cycle_insn)
1221         state_transition (curr_state,
1222                           targetm.sched.dfa_pre_cycle_insn ());
1223
1224       state_transition (curr_state, NULL);
1225
1226       if (targetm.sched.dfa_post_cycle_insn)
1227         state_transition (curr_state,
1228                           targetm.sched.dfa_post_cycle_insn ());
1229     }
1230 }
1231
1232 /* Clock at which the previous instruction was issued.  */
1233 static int last_clock_var;
1234
1235 /* INSN is the "currently executing insn".  Launch each insn which was
1236    waiting on INSN.  READY is the ready list which contains the insns
1237    that are ready to fire.  CLOCK is the current cycle.  The function
1238    returns necessary cycle advance after issuing the insn (it is not
1239    zero for insns in a schedule group).  */
1240
1241 static int
1242 schedule_insn (rtx insn, struct ready_list *ready, int clock)
1243 {
1244   rtx link;
1245   int advance = 0;
1246   int unit = 0;
1247   int premature_issue = 0;
1248
1249   if (!targetm.sched.use_dfa_pipeline_interface
1250       || !targetm.sched.use_dfa_pipeline_interface ())
1251     unit = insn_unit (insn);
1252
1253   if (targetm.sched.use_dfa_pipeline_interface
1254       && targetm.sched.use_dfa_pipeline_interface ()
1255       && sched_verbose >= 1)
1256     {
1257       char buf[2048];
1258
1259       print_insn (buf, insn, 0);
1260       buf[40] = 0;
1261       fprintf (sched_dump, ";;\t%3i--> %-40s:", clock, buf);
1262
1263       if (recog_memoized (insn) < 0)
1264         fprintf (sched_dump, "nothing");
1265       else
1266         print_reservation (sched_dump, insn);
1267       fputc ('\n', sched_dump);
1268     }
1269   else if (sched_verbose >= 2)
1270     {
1271       fprintf (sched_dump, ";;\t\t--> scheduling insn <<<%d>>> on unit ",
1272                INSN_UID (insn));
1273       insn_print_units (insn);
1274       fputc ('\n', sched_dump);
1275     }
1276
1277   if (!targetm.sched.use_dfa_pipeline_interface
1278       || !targetm.sched.use_dfa_pipeline_interface ())
1279     {
1280       if (sched_verbose && unit == -1)
1281         visualize_no_unit (insn);
1282
1283
1284       if (MAX_BLOCKAGE > 1 || issue_rate > 1 || sched_verbose)
1285         schedule_unit (unit, insn, clock);
1286
1287       if (INSN_DEPEND (insn) == 0)
1288         return 0;
1289     }
1290
1291   if (INSN_TICK (insn) > clock)
1292     {
1293       /* 'insn' has been prematurely moved from the queue to the
1294          ready list.  */
1295       premature_issue = INSN_TICK (insn) - clock;
1296     }
1297
1298   for (link = INSN_DEPEND (insn); link != 0; link = XEXP (link, 1))
1299     {
1300       rtx next = XEXP (link, 0);
1301       int cost = insn_cost (insn, link, next);
1302
1303       INSN_TICK (next) = MAX (INSN_TICK (next), clock + cost + premature_issue);
1304
1305       if ((INSN_DEP_COUNT (next) -= 1) == 0)
1306         {
1307           int effective_cost = INSN_TICK (next) - clock;
1308
1309           if (! (*current_sched_info->new_ready) (next))
1310             continue;
1311
1312           if (sched_verbose >= 2)
1313             {
1314               fprintf (sched_dump, ";;\t\tdependences resolved: insn %s ",
1315                        (*current_sched_info->print_insn) (next, 0));
1316
1317               if (effective_cost < 1)
1318                 fprintf (sched_dump, "into ready\n");
1319               else
1320                 fprintf (sched_dump, "into queue with cost=%d\n",
1321                          effective_cost);
1322             }
1323
1324           /* Adjust the priority of NEXT and either put it on the ready
1325              list or queue it.  */
1326           adjust_priority (next);
1327           if (effective_cost < 1)
1328             ready_add (ready, next);
1329           else
1330             {
1331               queue_insn (next, effective_cost);
1332
1333               if (SCHED_GROUP_P (next) && advance < effective_cost)
1334                 advance = effective_cost;
1335             }
1336         }
1337     }
1338
1339   /* Annotate the instruction with issue information -- TImode
1340      indicates that the instruction is expected not to be able
1341      to issue on the same cycle as the previous insn.  A machine
1342      may use this information to decide how the instruction should
1343      be aligned.  */
1344   if (issue_rate > 1
1345       && GET_CODE (PATTERN (insn)) != USE
1346       && GET_CODE (PATTERN (insn)) != CLOBBER)
1347     {
1348       if (reload_completed)
1349         PUT_MODE (insn, clock > last_clock_var ? TImode : VOIDmode);
1350       last_clock_var = clock;
1351     }
1352   return advance;
1353 }
1354
1355 /* Functions for handling of notes.  */
1356
1357 /* Delete notes beginning with INSN and put them in the chain
1358    of notes ended by NOTE_LIST.
1359    Returns the insn following the notes.  */
1360
1361 static rtx
1362 unlink_other_notes (rtx insn, rtx tail)
1363 {
1364   rtx prev = PREV_INSN (insn);
1365
1366   while (insn != tail && GET_CODE (insn) == NOTE)
1367     {
1368       rtx next = NEXT_INSN (insn);
1369       /* Delete the note from its current position.  */
1370       if (prev)
1371         NEXT_INSN (prev) = next;
1372       if (next)
1373         PREV_INSN (next) = prev;
1374
1375       /* See sched_analyze to see how these are handled.  */
1376       if (NOTE_LINE_NUMBER (insn) != NOTE_INSN_LOOP_BEG
1377           && NOTE_LINE_NUMBER (insn) != NOTE_INSN_LOOP_END
1378           && NOTE_LINE_NUMBER (insn) != NOTE_INSN_BASIC_BLOCK
1379           && NOTE_LINE_NUMBER (insn) != NOTE_INSN_EH_REGION_BEG
1380           && NOTE_LINE_NUMBER (insn) != NOTE_INSN_EH_REGION_END)
1381         {
1382           /* Insert the note at the end of the notes list.  */
1383           PREV_INSN (insn) = note_list;
1384           if (note_list)
1385             NEXT_INSN (note_list) = insn;
1386           note_list = insn;
1387         }
1388
1389       insn = next;
1390     }
1391   return insn;
1392 }
1393
1394 /* Delete line notes beginning with INSN. Record line-number notes so
1395    they can be reused.  Returns the insn following the notes.  */
1396
1397 static rtx
1398 unlink_line_notes (rtx insn, rtx tail)
1399 {
1400   rtx prev = PREV_INSN (insn);
1401
1402   while (insn != tail && GET_CODE (insn) == NOTE)
1403     {
1404       rtx next = NEXT_INSN (insn);
1405
1406       if (write_symbols != NO_DEBUG && NOTE_LINE_NUMBER (insn) > 0)
1407         {
1408           /* Delete the note from its current position.  */
1409           if (prev)
1410             NEXT_INSN (prev) = next;
1411           if (next)
1412             PREV_INSN (next) = prev;
1413
1414           /* Record line-number notes so they can be reused.  */
1415           LINE_NOTE (insn) = insn;
1416         }
1417       else
1418         prev = insn;
1419
1420       insn = next;
1421     }
1422   return insn;
1423 }
1424
1425 /* Return the head and tail pointers of BB.  */
1426
1427 void
1428 get_block_head_tail (int b, rtx *headp, rtx *tailp)
1429 {
1430   /* HEAD and TAIL delimit the basic block being scheduled.  */
1431   rtx head = BB_HEAD (BASIC_BLOCK (b));
1432   rtx tail = BB_END (BASIC_BLOCK (b));
1433
1434   /* Don't include any notes or labels at the beginning of the
1435      basic block, or notes at the ends of basic blocks.  */
1436   while (head != tail)
1437     {
1438       if (GET_CODE (head) == NOTE)
1439         head = NEXT_INSN (head);
1440       else if (GET_CODE (tail) == NOTE)
1441         tail = PREV_INSN (tail);
1442       else if (GET_CODE (head) == CODE_LABEL)
1443         head = NEXT_INSN (head);
1444       else
1445         break;
1446     }
1447
1448   *headp = head;
1449   *tailp = tail;
1450 }
1451
1452 /* Return nonzero if there are no real insns in the range [ HEAD, TAIL ].  */
1453
1454 int
1455 no_real_insns_p (rtx head, rtx tail)
1456 {
1457   while (head != NEXT_INSN (tail))
1458     {
1459       if (GET_CODE (head) != NOTE && GET_CODE (head) != CODE_LABEL)
1460         return 0;
1461       head = NEXT_INSN (head);
1462     }
1463   return 1;
1464 }
1465
1466 /* Delete line notes from one block. Save them so they can be later restored
1467    (in restore_line_notes).  HEAD and TAIL are the boundaries of the
1468    block in which notes should be processed.  */
1469
1470 void
1471 rm_line_notes (rtx head, rtx tail)
1472 {
1473   rtx next_tail;
1474   rtx insn;
1475
1476   next_tail = NEXT_INSN (tail);
1477   for (insn = head; insn != next_tail; insn = NEXT_INSN (insn))
1478     {
1479       rtx prev;
1480
1481       /* Farm out notes, and maybe save them in NOTE_LIST.
1482          This is needed to keep the debugger from
1483          getting completely deranged.  */
1484       if (GET_CODE (insn) == NOTE)
1485         {
1486           prev = insn;
1487           insn = unlink_line_notes (insn, next_tail);
1488
1489           if (prev == tail)
1490             abort ();
1491           if (prev == head)
1492             abort ();
1493           if (insn == next_tail)
1494             abort ();
1495         }
1496     }
1497 }
1498
1499 /* Save line number notes for each insn in block B.  HEAD and TAIL are
1500    the boundaries of the block in which notes should be processed.  */
1501
1502 void
1503 save_line_notes (int b, rtx head, rtx tail)
1504 {
1505   rtx next_tail;
1506
1507   /* We must use the true line number for the first insn in the block
1508      that was computed and saved at the start of this pass.  We can't
1509      use the current line number, because scheduling of the previous
1510      block may have changed the current line number.  */
1511
1512   rtx line = line_note_head[b];
1513   rtx insn;
1514
1515   next_tail = NEXT_INSN (tail);
1516
1517   for (insn = head; insn != next_tail; insn = NEXT_INSN (insn))
1518     if (GET_CODE (insn) == NOTE && NOTE_LINE_NUMBER (insn) > 0)
1519       line = insn;
1520     else
1521       LINE_NOTE (insn) = line;
1522 }
1523
1524 /* After a block was scheduled, insert line notes into the insns list.
1525    HEAD and TAIL are the boundaries of the block in which notes should
1526    be processed.  */
1527
1528 void
1529 restore_line_notes (rtx head, rtx tail)
1530 {
1531   rtx line, note, prev, new;
1532   int added_notes = 0;
1533   rtx next_tail, insn;
1534
1535   head = head;
1536   next_tail = NEXT_INSN (tail);
1537
1538   /* Determine the current line-number.  We want to know the current
1539      line number of the first insn of the block here, in case it is
1540      different from the true line number that was saved earlier.  If
1541      different, then we need a line number note before the first insn
1542      of this block.  If it happens to be the same, then we don't want to
1543      emit another line number note here.  */
1544   for (line = head; line; line = PREV_INSN (line))
1545     if (GET_CODE (line) == NOTE && NOTE_LINE_NUMBER (line) > 0)
1546       break;
1547
1548   /* Walk the insns keeping track of the current line-number and inserting
1549      the line-number notes as needed.  */
1550   for (insn = head; insn != next_tail; insn = NEXT_INSN (insn))
1551     if (GET_CODE (insn) == NOTE && NOTE_LINE_NUMBER (insn) > 0)
1552       line = insn;
1553   /* This used to emit line number notes before every non-deleted note.
1554      However, this confuses a debugger, because line notes not separated
1555      by real instructions all end up at the same address.  I can find no
1556      use for line number notes before other notes, so none are emitted.  */
1557     else if (GET_CODE (insn) != NOTE
1558              && INSN_UID (insn) < old_max_uid
1559              && (note = LINE_NOTE (insn)) != 0
1560              && note != line
1561              && (line == 0
1562                  || NOTE_LINE_NUMBER (note) != NOTE_LINE_NUMBER (line)
1563                  || NOTE_SOURCE_FILE (note) != NOTE_SOURCE_FILE (line)))
1564       {
1565         line = note;
1566         prev = PREV_INSN (insn);
1567         if (LINE_NOTE (note))
1568           {
1569             /* Re-use the original line-number note.  */
1570             LINE_NOTE (note) = 0;
1571             PREV_INSN (note) = prev;
1572             NEXT_INSN (prev) = note;
1573             PREV_INSN (insn) = note;
1574             NEXT_INSN (note) = insn;
1575           }
1576         else
1577           {
1578             added_notes++;
1579             new = emit_note_after (NOTE_LINE_NUMBER (note), prev);
1580             NOTE_SOURCE_FILE (new) = NOTE_SOURCE_FILE (note);
1581           }
1582       }
1583   if (sched_verbose && added_notes)
1584     fprintf (sched_dump, ";; added %d line-number notes\n", added_notes);
1585 }
1586
1587 /* After scheduling the function, delete redundant line notes from the
1588    insns list.  */
1589
1590 void
1591 rm_redundant_line_notes (void)
1592 {
1593   rtx line = 0;
1594   rtx insn = get_insns ();
1595   int active_insn = 0;
1596   int notes = 0;
1597
1598   /* Walk the insns deleting redundant line-number notes.  Many of these
1599      are already present.  The remainder tend to occur at basic
1600      block boundaries.  */
1601   for (insn = get_last_insn (); insn; insn = PREV_INSN (insn))
1602     if (GET_CODE (insn) == NOTE && NOTE_LINE_NUMBER (insn) > 0)
1603       {
1604         /* If there are no active insns following, INSN is redundant.  */
1605         if (active_insn == 0)
1606           {
1607             notes++;
1608             NOTE_SOURCE_FILE (insn) = 0;
1609             NOTE_LINE_NUMBER (insn) = NOTE_INSN_DELETED;
1610           }
1611         /* If the line number is unchanged, LINE is redundant.  */
1612         else if (line
1613                  && NOTE_LINE_NUMBER (line) == NOTE_LINE_NUMBER (insn)
1614                  && NOTE_SOURCE_FILE (line) == NOTE_SOURCE_FILE (insn))
1615           {
1616             notes++;
1617             NOTE_SOURCE_FILE (line) = 0;
1618             NOTE_LINE_NUMBER (line) = NOTE_INSN_DELETED;
1619             line = insn;
1620           }
1621         else
1622           line = insn;
1623         active_insn = 0;
1624       }
1625     else if (!((GET_CODE (insn) == NOTE
1626                 && NOTE_LINE_NUMBER (insn) == NOTE_INSN_DELETED)
1627                || (GET_CODE (insn) == INSN
1628                    && (GET_CODE (PATTERN (insn)) == USE
1629                        || GET_CODE (PATTERN (insn)) == CLOBBER))))
1630       active_insn++;
1631
1632   if (sched_verbose && notes)
1633     fprintf (sched_dump, ";; deleted %d line-number notes\n", notes);
1634 }
1635
1636 /* Delete notes between HEAD and TAIL and put them in the chain
1637    of notes ended by NOTE_LIST.  */
1638
1639 void
1640 rm_other_notes (rtx head, rtx tail)
1641 {
1642   rtx next_tail;
1643   rtx insn;
1644
1645   note_list = 0;
1646   if (head == tail && (! INSN_P (head)))
1647     return;
1648
1649   next_tail = NEXT_INSN (tail);
1650   for (insn = head; insn != next_tail; insn = NEXT_INSN (insn))
1651     {
1652       rtx prev;
1653
1654       /* Farm out notes, and maybe save them in NOTE_LIST.
1655          This is needed to keep the debugger from
1656          getting completely deranged.  */
1657       if (GET_CODE (insn) == NOTE)
1658         {
1659           prev = insn;
1660
1661           insn = unlink_other_notes (insn, next_tail);
1662
1663           if (prev == tail)
1664             abort ();
1665           if (prev == head)
1666             abort ();
1667           if (insn == next_tail)
1668             abort ();
1669         }
1670     }
1671 }
1672
1673 /* Functions for computation of registers live/usage info.  */
1674
1675 /* This function looks for a new register being defined.
1676    If the destination register is already used by the source,
1677    a new register is not needed.  */
1678
1679 static int
1680 find_set_reg_weight (rtx x)
1681 {
1682   if (GET_CODE (x) == CLOBBER
1683       && register_operand (SET_DEST (x), VOIDmode))
1684     return 1;
1685   if (GET_CODE (x) == SET
1686       && register_operand (SET_DEST (x), VOIDmode))
1687     {
1688       if (REG_P (SET_DEST (x)))
1689         {
1690           if (!reg_mentioned_p (SET_DEST (x), SET_SRC (x)))
1691             return 1;
1692           else
1693             return 0;
1694         }
1695       return 1;
1696     }
1697   return 0;
1698 }
1699
1700 /* Calculate INSN_REG_WEIGHT for all insns of a block.  */
1701
1702 static void
1703 find_insn_reg_weight (int b)
1704 {
1705   rtx insn, next_tail, head, tail;
1706
1707   get_block_head_tail (b, &head, &tail);
1708   next_tail = NEXT_INSN (tail);
1709
1710   for (insn = head; insn != next_tail; insn = NEXT_INSN (insn))
1711     {
1712       int reg_weight = 0;
1713       rtx x;
1714
1715       /* Handle register life information.  */
1716       if (! INSN_P (insn))
1717         continue;
1718
1719       /* Increment weight for each register born here.  */
1720       x = PATTERN (insn);
1721       reg_weight += find_set_reg_weight (x);
1722       if (GET_CODE (x) == PARALLEL)
1723         {
1724           int j;
1725           for (j = XVECLEN (x, 0) - 1; j >= 0; j--)
1726             {
1727               x = XVECEXP (PATTERN (insn), 0, j);
1728               reg_weight += find_set_reg_weight (x);
1729             }
1730         }
1731       /* Decrement weight for each register that dies here.  */
1732       for (x = REG_NOTES (insn); x; x = XEXP (x, 1))
1733         {
1734           if (REG_NOTE_KIND (x) == REG_DEAD
1735               || REG_NOTE_KIND (x) == REG_UNUSED)
1736             reg_weight--;
1737         }
1738
1739       INSN_REG_WEIGHT (insn) = reg_weight;
1740     }
1741 }
1742
1743 /* Scheduling clock, modified in schedule_block() and queue_to_ready ().  */
1744 static int clock_var;
1745
1746 /* Move insns that became ready to fire from queue to ready list.  */
1747
1748 static void
1749 queue_to_ready (struct ready_list *ready)
1750 {
1751   rtx insn;
1752   rtx link;
1753
1754   q_ptr = NEXT_Q (q_ptr);
1755
1756   /* Add all pending insns that can be scheduled without stalls to the
1757      ready list.  */
1758   for (link = insn_queue[q_ptr]; link; link = XEXP (link, 1))
1759     {
1760       insn = XEXP (link, 0);
1761       q_size -= 1;
1762
1763       if (sched_verbose >= 2)
1764         fprintf (sched_dump, ";;\t\tQ-->Ready: insn %s: ",
1765                  (*current_sched_info->print_insn) (insn, 0));
1766
1767       ready_add (ready, insn);
1768       if (sched_verbose >= 2)
1769         fprintf (sched_dump, "moving to ready without stalls\n");
1770     }
1771   insn_queue[q_ptr] = 0;
1772
1773   /* If there are no ready insns, stall until one is ready and add all
1774      of the pending insns at that point to the ready list.  */
1775   if (ready->n_ready == 0)
1776     {
1777       int stalls;
1778
1779       for (stalls = 1; stalls <= MAX_INSN_QUEUE_INDEX; stalls++)
1780         {
1781           if ((link = insn_queue[NEXT_Q_AFTER (q_ptr, stalls)]))
1782             {
1783               for (; link; link = XEXP (link, 1))
1784                 {
1785                   insn = XEXP (link, 0);
1786                   q_size -= 1;
1787
1788                   if (sched_verbose >= 2)
1789                     fprintf (sched_dump, ";;\t\tQ-->Ready: insn %s: ",
1790                              (*current_sched_info->print_insn) (insn, 0));
1791
1792                   ready_add (ready, insn);
1793                   if (sched_verbose >= 2)
1794                     fprintf (sched_dump, "moving to ready with %d stalls\n", stalls);
1795                 }
1796               insn_queue[NEXT_Q_AFTER (q_ptr, stalls)] = 0;
1797
1798               advance_one_cycle ();
1799
1800               break;
1801             }
1802
1803           advance_one_cycle ();
1804         }
1805
1806       if ((!targetm.sched.use_dfa_pipeline_interface
1807            || !targetm.sched.use_dfa_pipeline_interface ())
1808           && sched_verbose && stalls)
1809         visualize_stall_cycles (stalls);
1810
1811       q_ptr = NEXT_Q_AFTER (q_ptr, stalls);
1812       clock_var += stalls;
1813     }
1814 }
1815
1816 /* Used by early_queue_to_ready.  Determines whether it is "ok" to
1817    prematurely move INSN from the queue to the ready list.  Currently, 
1818    if a target defines the hook 'is_costly_dependence', this function 
1819    uses the hook to check whether there exist any dependences which are
1820    considered costly by the target, between INSN and other insns that 
1821    have already been scheduled.  Dependences are checked up to Y cycles
1822    back, with default Y=1; The flag -fsched-stalled-insns-dep=Y allows
1823    controlling this value. 
1824    (Other considerations could be taken into account instead (or in 
1825    addition) depending on user flags and target hooks.  */
1826
1827 static bool 
1828 ok_for_early_queue_removal (rtx insn)
1829 {
1830   int n_cycles;
1831   rtx prev_insn = last_scheduled_insn;
1832
1833   if (targetm.sched.is_costly_dependence)
1834     {
1835       for (n_cycles = flag_sched_stalled_insns_dep; n_cycles; n_cycles--)
1836         {
1837           for ( ; prev_insn; prev_insn = PREV_INSN (prev_insn))
1838             {
1839               rtx dep_link = 0;
1840               int dep_cost;
1841
1842               if (GET_CODE (prev_insn) != NOTE)
1843                 {
1844                   dep_link = find_insn_list (insn, INSN_DEPEND (prev_insn));
1845                   if (dep_link)
1846                     {
1847                       dep_cost = insn_cost (prev_insn, dep_link, insn) ;
1848                       if (targetm.sched.is_costly_dependence (prev_insn, insn, 
1849                                 dep_link, dep_cost, 
1850                                 flag_sched_stalled_insns_dep - n_cycles))
1851                         return false;
1852                     }
1853                 }
1854
1855               if (GET_MODE (prev_insn) == TImode) /* end of dispatch group */
1856                 break;
1857             }
1858
1859           if (!prev_insn) 
1860             break;
1861           prev_insn = PREV_INSN (prev_insn);     
1862         }
1863     }
1864
1865   return true;
1866 }
1867
1868
1869 /* Remove insns from the queue, before they become "ready" with respect
1870    to FU latency considerations.  */
1871
1872 static int 
1873 early_queue_to_ready (state_t state, struct ready_list *ready)
1874 {
1875   rtx insn;
1876   rtx link;
1877   rtx next_link;
1878   rtx prev_link;
1879   bool move_to_ready;
1880   int cost;
1881   state_t temp_state = alloca (dfa_state_size);
1882   int stalls;
1883   int insns_removed = 0;
1884
1885   /*
1886      Flag '-fsched-stalled-insns=X' determines the aggressiveness of this 
1887      function: 
1888
1889      X == 0: There is no limit on how many queued insns can be removed          
1890              prematurely.  (flag_sched_stalled_insns = -1).
1891
1892      X >= 1: Only X queued insns can be removed prematurely in each 
1893              invocation.  (flag_sched_stalled_insns = X).
1894
1895      Otherwise: Early queue removal is disabled.
1896          (flag_sched_stalled_insns = 0)
1897   */
1898
1899   if (! flag_sched_stalled_insns)   
1900     return 0;
1901
1902   for (stalls = 0; stalls <= MAX_INSN_QUEUE_INDEX; stalls++)
1903     {
1904       if ((link = insn_queue[NEXT_Q_AFTER (q_ptr, stalls)]))
1905         {
1906           if (sched_verbose > 6)
1907             fprintf (sched_dump, ";; look at index %d + %d\n", q_ptr, stalls);
1908
1909           prev_link = 0;
1910           while (link)
1911             {
1912               next_link = XEXP (link, 1);
1913               insn = XEXP (link, 0);
1914               if (insn && sched_verbose > 6)
1915                 print_rtl_single (sched_dump, insn);
1916
1917               memcpy (temp_state, state, dfa_state_size);
1918               if (recog_memoized (insn) < 0) 
1919                 /* non-negative to indicate that it's not ready
1920                    to avoid infinite Q->R->Q->R... */
1921                 cost = 0;
1922               else
1923                 cost = state_transition (temp_state, insn);
1924
1925               if (sched_verbose >= 6)
1926                 fprintf (sched_dump, "transition cost = %d\n", cost);
1927
1928               move_to_ready = false;
1929               if (cost < 0) 
1930                 {
1931                   move_to_ready = ok_for_early_queue_removal (insn);
1932                   if (move_to_ready == true)
1933                     {
1934                       /* move from Q to R */
1935                       q_size -= 1;
1936                       ready_add (ready, insn);
1937
1938                       if (prev_link)   
1939                         XEXP (prev_link, 1) = next_link;
1940                       else
1941                         insn_queue[NEXT_Q_AFTER (q_ptr, stalls)] = next_link;
1942
1943                       free_INSN_LIST_node (link);
1944
1945                       if (sched_verbose >= 2)
1946                         fprintf (sched_dump, ";;\t\tEarly Q-->Ready: insn %s\n",
1947                                  (*current_sched_info->print_insn) (insn, 0));
1948
1949                       insns_removed++;
1950                       if (insns_removed == flag_sched_stalled_insns)
1951                         /* Remove only one insn from Q at a time.  */
1952                         return insns_removed;
1953                     }
1954                 }
1955
1956               if (move_to_ready == false)
1957                 prev_link = link;
1958
1959               link = next_link;
1960             } /* while link */
1961         } /* if link */    
1962
1963     } /* for stalls.. */
1964
1965   return insns_removed; 
1966 }
1967
1968
1969 /* Print the ready list for debugging purposes.  Callable from debugger.  */
1970
1971 static void
1972 debug_ready_list (struct ready_list *ready)
1973 {
1974   rtx *p;
1975   int i;
1976
1977   if (ready->n_ready == 0)
1978     {
1979       fprintf (sched_dump, "\n");
1980       return;
1981     }
1982
1983   p = ready_lastpos (ready);
1984   for (i = 0; i < ready->n_ready; i++)
1985     fprintf (sched_dump, "  %s", (*current_sched_info->print_insn) (p[i], 0));
1986   fprintf (sched_dump, "\n");
1987 }
1988
1989 /* move_insn1: Remove INSN from insn chain, and link it after LAST insn.  */
1990
1991 static rtx
1992 move_insn1 (rtx insn, rtx last)
1993 {
1994   NEXT_INSN (PREV_INSN (insn)) = NEXT_INSN (insn);
1995   PREV_INSN (NEXT_INSN (insn)) = PREV_INSN (insn);
1996
1997   NEXT_INSN (insn) = NEXT_INSN (last);
1998   PREV_INSN (NEXT_INSN (last)) = insn;
1999
2000   NEXT_INSN (last) = insn;
2001   PREV_INSN (insn) = last;
2002
2003   return insn;
2004 }
2005
2006 /* Search INSN for REG_SAVE_NOTE note pairs for
2007    NOTE_INSN_{LOOP,EHREGION}_{BEG,END}; and convert them back into
2008    NOTEs.  The REG_SAVE_NOTE note following first one is contains the
2009    saved value for NOTE_BLOCK_NUMBER which is useful for
2010    NOTE_INSN_EH_REGION_{BEG,END} NOTEs.  LAST is the last instruction
2011    output by the instruction scheduler.  Return the new value of LAST.  */
2012
2013 static rtx
2014 reemit_notes (rtx insn, rtx last)
2015 {
2016   rtx note, retval;
2017
2018   retval = last;
2019   for (note = REG_NOTES (insn); note; note = XEXP (note, 1))
2020     {
2021       if (REG_NOTE_KIND (note) == REG_SAVE_NOTE)
2022         {
2023           enum insn_note note_type = INTVAL (XEXP (note, 0));
2024
2025           last = emit_note_before (note_type, last);
2026           remove_note (insn, note);
2027           note = XEXP (note, 1);
2028           if (note_type == NOTE_INSN_EH_REGION_BEG
2029               || note_type == NOTE_INSN_EH_REGION_END)
2030             NOTE_EH_HANDLER (last) = INTVAL (XEXP (note, 0));
2031           remove_note (insn, note);
2032         }
2033     }
2034   return retval;
2035 }
2036
2037 /* Move INSN.  Reemit notes if needed.
2038
2039    Return the last insn emitted by the scheduler, which is the
2040    return value from the first call to reemit_notes.  */
2041
2042 static rtx
2043 move_insn (rtx insn, rtx last)
2044 {
2045   rtx retval = NULL;
2046
2047   move_insn1 (insn, last);
2048
2049   /* If this is the first call to reemit_notes, then record
2050      its return value.  */
2051   if (retval == NULL_RTX)
2052     retval = reemit_notes (insn, insn);
2053   else
2054     reemit_notes (insn, insn);
2055
2056   SCHED_GROUP_P (insn) = 0;
2057
2058   return retval;
2059 }
2060
2061 /* The following structure describe an entry of the stack of choices.  */
2062 struct choice_entry
2063 {
2064   /* Ordinal number of the issued insn in the ready queue.  */
2065   int index;
2066   /* The number of the rest insns whose issues we should try.  */
2067   int rest;
2068   /* The number of issued essential insns.  */
2069   int n;
2070   /* State after issuing the insn.  */
2071   state_t state;
2072 };
2073
2074 /* The following array is used to implement a stack of choices used in
2075    function max_issue.  */
2076 static struct choice_entry *choice_stack;
2077
2078 /* The following variable value is number of essential insns issued on
2079    the current cycle.  An insn is essential one if it changes the
2080    processors state.  */
2081 static int cycle_issued_insns;
2082
2083 /* The following variable value is maximal number of tries of issuing
2084    insns for the first cycle multipass insn scheduling.  We define
2085    this value as constant*(DFA_LOOKAHEAD**ISSUE_RATE).  We would not
2086    need this constraint if all real insns (with non-negative codes)
2087    had reservations because in this case the algorithm complexity is
2088    O(DFA_LOOKAHEAD**ISSUE_RATE).  Unfortunately, the dfa descriptions
2089    might be incomplete and such insn might occur.  For such
2090    descriptions, the complexity of algorithm (without the constraint)
2091    could achieve DFA_LOOKAHEAD ** N , where N is the queue length.  */
2092 static int max_lookahead_tries;
2093
2094 /* The following value is value of hook
2095    `first_cycle_multipass_dfa_lookahead' at the last call of
2096    `max_issue'.  */
2097 static int cached_first_cycle_multipass_dfa_lookahead = 0;
2098
2099 /* The following value is value of `issue_rate' at the last call of
2100    `sched_init'.  */
2101 static int cached_issue_rate = 0;
2102
2103 /* The following function returns maximal (or close to maximal) number
2104    of insns which can be issued on the same cycle and one of which
2105    insns is insns with the best rank (the first insn in READY).  To
2106    make this function tries different samples of ready insns.  READY
2107    is current queue `ready'.  Global array READY_TRY reflects what
2108    insns are already issued in this try.  INDEX will contain index
2109    of the best insn in READY.  The following function is used only for
2110    first cycle multipass scheduling.  */
2111 static int
2112 max_issue (struct ready_list *ready, int *index)
2113 {
2114   int n, i, all, n_ready, best, delay, tries_num;
2115   struct choice_entry *top;
2116   rtx insn;
2117
2118   best = 0;
2119   memcpy (choice_stack->state, curr_state, dfa_state_size);
2120   top = choice_stack;
2121   top->rest = cached_first_cycle_multipass_dfa_lookahead;
2122   top->n = 0;
2123   n_ready = ready->n_ready;
2124   for (all = i = 0; i < n_ready; i++)
2125     if (!ready_try [i])
2126       all++;
2127   i = 0;
2128   tries_num = 0;
2129   for (;;)
2130     {
2131       if (top->rest == 0 || i >= n_ready)
2132         {
2133           if (top == choice_stack)
2134             break;
2135           if (best < top - choice_stack && ready_try [0])
2136             {
2137               best = top - choice_stack;
2138               *index = choice_stack [1].index;
2139               if (top->n == issue_rate - cycle_issued_insns || best == all)
2140                 break;
2141             }
2142           i = top->index;
2143           ready_try [i] = 0;
2144           top--;
2145           memcpy (curr_state, top->state, dfa_state_size);
2146         }
2147       else if (!ready_try [i])
2148         {
2149           tries_num++;
2150           if (tries_num > max_lookahead_tries)
2151             break;
2152           insn = ready_element (ready, i);
2153           delay = state_transition (curr_state, insn);
2154           if (delay < 0)
2155             {
2156               if (state_dead_lock_p (curr_state))
2157                 top->rest = 0;
2158               else
2159                 top->rest--;
2160               n = top->n;
2161               if (memcmp (top->state, curr_state, dfa_state_size) != 0)
2162                 n++;
2163               top++;
2164               top->rest = cached_first_cycle_multipass_dfa_lookahead;
2165               top->index = i;
2166               top->n = n;
2167               memcpy (top->state, curr_state, dfa_state_size);
2168               ready_try [i] = 1;
2169               i = -1;
2170             }
2171         }
2172       i++;
2173     }
2174   while (top != choice_stack)
2175     {
2176       ready_try [top->index] = 0;
2177       top--;
2178     }
2179   memcpy (curr_state, choice_stack->state, dfa_state_size);
2180   return best;
2181 }
2182
2183 /* The following function chooses insn from READY and modifies
2184    *N_READY and READY.  The following function is used only for first
2185    cycle multipass scheduling.  */
2186
2187 static rtx
2188 choose_ready (struct ready_list *ready)
2189 {
2190   int lookahead = 0;
2191
2192   if (targetm.sched.first_cycle_multipass_dfa_lookahead)
2193     lookahead = targetm.sched.first_cycle_multipass_dfa_lookahead ();
2194   if (lookahead <= 0 || SCHED_GROUP_P (ready_element (ready, 0)))
2195     return ready_remove_first (ready);
2196   else
2197     {
2198       /* Try to choose the better insn.  */
2199       int index = 0, i;
2200       rtx insn;
2201
2202       if (cached_first_cycle_multipass_dfa_lookahead != lookahead)
2203         {
2204           cached_first_cycle_multipass_dfa_lookahead = lookahead;
2205           max_lookahead_tries = 100;
2206           for (i = 0; i < issue_rate; i++)
2207             max_lookahead_tries *= lookahead;
2208         }
2209       insn = ready_element (ready, 0);
2210       if (INSN_CODE (insn) < 0)
2211         return ready_remove_first (ready);
2212       for (i = 1; i < ready->n_ready; i++)
2213         {
2214           insn = ready_element (ready, i);
2215           ready_try [i]
2216             = (INSN_CODE (insn) < 0
2217                || (targetm.sched.first_cycle_multipass_dfa_lookahead_guard
2218                    && !targetm.sched.first_cycle_multipass_dfa_lookahead_guard (insn)));
2219         }
2220       if (max_issue (ready, &index) == 0)
2221         return ready_remove_first (ready);
2222       else
2223         return ready_remove (ready, index);
2224     }
2225 }
2226
2227 /* Use forward list scheduling to rearrange insns of block B in region RGN,
2228    possibly bringing insns from subsequent blocks in the same region.  */
2229
2230 void
2231 schedule_block (int b, int rgn_n_insns)
2232 {
2233   struct ready_list ready;
2234   int i, first_cycle_insn_p;
2235   int can_issue_more;
2236   state_t temp_state = NULL;  /* It is used for multipass scheduling.  */
2237   int sort_p, advance, start_clock_var;
2238
2239   /* Head/tail info for this block.  */
2240   rtx prev_head = current_sched_info->prev_head;
2241   rtx next_tail = current_sched_info->next_tail;
2242   rtx head = NEXT_INSN (prev_head);
2243   rtx tail = PREV_INSN (next_tail);
2244
2245   /* We used to have code to avoid getting parameters moved from hard
2246      argument registers into pseudos.
2247
2248      However, it was removed when it proved to be of marginal benefit
2249      and caused problems because schedule_block and compute_forward_dependences
2250      had different notions of what the "head" insn was.  */
2251
2252   if (head == tail && (! INSN_P (head)))
2253     abort ();
2254
2255   /* Debug info.  */
2256   if (sched_verbose)
2257     {
2258       fprintf (sched_dump, ";;   ======================================================\n");
2259       fprintf (sched_dump,
2260                ";;   -- basic block %d from %d to %d -- %s reload\n",
2261                b, INSN_UID (head), INSN_UID (tail),
2262                (reload_completed ? "after" : "before"));
2263       fprintf (sched_dump, ";;   ======================================================\n");
2264       fprintf (sched_dump, "\n");
2265
2266       visualize_alloc ();
2267       init_block_visualization ();
2268     }
2269
2270   if (targetm.sched.use_dfa_pipeline_interface
2271       && targetm.sched.use_dfa_pipeline_interface ())
2272     state_reset (curr_state);
2273   else
2274     clear_units ();
2275
2276   /* Allocate the ready list.  */
2277   ready.veclen = rgn_n_insns + 1 + issue_rate;
2278   ready.first = ready.veclen - 1;
2279   ready.vec = xmalloc (ready.veclen * sizeof (rtx));
2280   ready.n_ready = 0;
2281
2282   if (targetm.sched.use_dfa_pipeline_interface
2283       && targetm.sched.use_dfa_pipeline_interface ())
2284     {
2285       /* It is used for first cycle multipass scheduling.  */
2286       temp_state = alloca (dfa_state_size);
2287       ready_try = xcalloc ((rgn_n_insns + 1), sizeof (char));
2288       choice_stack = xmalloc ((rgn_n_insns + 1)
2289                               * sizeof (struct choice_entry));
2290       for (i = 0; i <= rgn_n_insns; i++)
2291         choice_stack[i].state = xmalloc (dfa_state_size);
2292     }
2293
2294   (*current_sched_info->init_ready_list) (&ready);
2295
2296   if (targetm.sched.md_init)
2297     targetm.sched.md_init (sched_dump, sched_verbose, ready.veclen);
2298
2299   /* We start inserting insns after PREV_HEAD.  */
2300   last_scheduled_insn = prev_head;
2301
2302   /* Initialize INSN_QUEUE.  Q_SIZE is the total number of insns in the
2303      queue.  */
2304   q_ptr = 0;
2305   q_size = 0;
2306
2307   if (!targetm.sched.use_dfa_pipeline_interface
2308       || !targetm.sched.use_dfa_pipeline_interface ())
2309     max_insn_queue_index_macro_value = INSN_QUEUE_SIZE - 1;
2310   else
2311     max_insn_queue_index_macro_value = max_insn_queue_index;
2312
2313   insn_queue = alloca ((MAX_INSN_QUEUE_INDEX + 1) * sizeof (rtx));
2314   memset (insn_queue, 0, (MAX_INSN_QUEUE_INDEX + 1) * sizeof (rtx));
2315   last_clock_var = -1;
2316
2317   /* Start just before the beginning of time.  */
2318   clock_var = -1;
2319   advance = 0;
2320
2321   sort_p = TRUE;
2322   /* Loop until all the insns in BB are scheduled.  */
2323   while ((*current_sched_info->schedule_more_p) ())
2324     {
2325       do
2326         {
2327           start_clock_var = clock_var;
2328
2329           clock_var++;
2330
2331           advance_one_cycle ();
2332
2333           /* Add to the ready list all pending insns that can be issued now.
2334              If there are no ready insns, increment clock until one
2335              is ready and add all pending insns at that point to the ready
2336              list.  */
2337           queue_to_ready (&ready);
2338
2339           if (ready.n_ready == 0)
2340             abort ();
2341
2342           if (sched_verbose >= 2)
2343             {
2344               fprintf (sched_dump, ";;\t\tReady list after queue_to_ready:  ");
2345               debug_ready_list (&ready);
2346             }
2347           advance -= clock_var - start_clock_var;
2348         }
2349       while (advance > 0);
2350
2351       if (sort_p)
2352         {
2353           /* Sort the ready list based on priority.  */
2354           ready_sort (&ready);
2355
2356           if (sched_verbose >= 2)
2357             {
2358               fprintf (sched_dump, ";;\t\tReady list after ready_sort:  ");
2359               debug_ready_list (&ready);
2360             }
2361         }
2362
2363       /* Allow the target to reorder the list, typically for
2364          better instruction bundling.  */
2365       if (sort_p && targetm.sched.reorder
2366           && (ready.n_ready == 0
2367               || !SCHED_GROUP_P (ready_element (&ready, 0))))
2368         can_issue_more =
2369           targetm.sched.reorder (sched_dump, sched_verbose,
2370                                  ready_lastpos (&ready),
2371                                  &ready.n_ready, clock_var);
2372       else
2373         can_issue_more = issue_rate;
2374
2375       first_cycle_insn_p = 1;
2376       cycle_issued_insns = 0;
2377       for (;;)
2378         {
2379           rtx insn;
2380           int cost;
2381           bool asm_p = false;
2382
2383           if (sched_verbose >= 2)
2384             {
2385               fprintf (sched_dump, ";;\tReady list (t =%3d):  ",
2386                        clock_var);
2387               debug_ready_list (&ready);
2388             }
2389
2390           if (!targetm.sched.use_dfa_pipeline_interface
2391               || !targetm.sched.use_dfa_pipeline_interface ())
2392             {
2393               if (ready.n_ready == 0 || !can_issue_more
2394                   || !(*current_sched_info->schedule_more_p) ())
2395                 break;
2396               insn = ready_remove_first (&ready);
2397               cost = actual_hazard (insn_unit (insn), insn, clock_var, 0);
2398             }
2399           else
2400             {
2401               if (ready.n_ready == 0 
2402                   && can_issue_more 
2403                   && reload_completed) 
2404                 {
2405                   /* Allow scheduling insns directly from the queue in case
2406                      there's nothing better to do (ready list is empty) but
2407                      there are still vacant dispatch slots in the current cycle.  */
2408                   if (sched_verbose >= 6)
2409                     fprintf(sched_dump,";;\t\tSecond chance\n");
2410                   memcpy (temp_state, curr_state, dfa_state_size);
2411                   if (early_queue_to_ready (temp_state, &ready))
2412                     ready_sort (&ready);
2413                 }
2414
2415               if (ready.n_ready == 0 || !can_issue_more
2416                   || state_dead_lock_p (curr_state)
2417                   || !(*current_sched_info->schedule_more_p) ())
2418                 break;
2419
2420               /* Select and remove the insn from the ready list.  */
2421               if (sort_p)
2422                 insn = choose_ready (&ready);
2423               else
2424                 insn = ready_remove_first (&ready);
2425
2426               if (targetm.sched.dfa_new_cycle
2427                   && targetm.sched.dfa_new_cycle (sched_dump, sched_verbose,
2428                                                   insn, last_clock_var,
2429                                                   clock_var, &sort_p))
2430                 {
2431                   ready_add (&ready, insn);
2432                   break;
2433                 }
2434
2435               sort_p = TRUE;
2436               memcpy (temp_state, curr_state, dfa_state_size);
2437               if (recog_memoized (insn) < 0)
2438                 {
2439                   asm_p = (GET_CODE (PATTERN (insn)) == ASM_INPUT
2440                            || asm_noperands (PATTERN (insn)) >= 0);
2441                   if (!first_cycle_insn_p && asm_p)
2442                     /* This is asm insn which is tryed to be issued on the
2443                        cycle not first.  Issue it on the next cycle.  */
2444                     cost = 1;
2445                   else
2446                     /* A USE insn, or something else we don't need to
2447                        understand.  We can't pass these directly to
2448                        state_transition because it will trigger a
2449                        fatal error for unrecognizable insns.  */
2450                     cost = 0;
2451                 }
2452               else
2453                 {
2454                   cost = state_transition (temp_state, insn);
2455
2456                   if (targetm.sched.first_cycle_multipass_dfa_lookahead
2457                       && targetm.sched.dfa_bubble)
2458                     {
2459                       if (cost == 0)
2460                         {
2461                           int j;
2462                           rtx bubble;
2463
2464                           for (j = 0;
2465                                (bubble = targetm.sched.dfa_bubble (j))
2466                                  != NULL_RTX;
2467                                j++)
2468                             {
2469                               memcpy (temp_state, curr_state, dfa_state_size);
2470
2471                               if (state_transition (temp_state, bubble) < 0
2472                                   && state_transition (temp_state, insn) < 0)
2473                                 break;
2474                             }
2475
2476                           if (bubble != NULL_RTX)
2477                             {
2478                               if (insert_schedule_bubbles_p)
2479                                 {
2480                                   rtx copy;
2481
2482                                   copy = copy_rtx (PATTERN (bubble));
2483                                   emit_insn_after (copy, last_scheduled_insn);
2484                                   last_scheduled_insn
2485                                     = NEXT_INSN (last_scheduled_insn);
2486                                   INSN_CODE (last_scheduled_insn)
2487                                     = INSN_CODE (bubble);
2488
2489                                   /* Annotate the same for the first insns
2490                                      scheduling by using mode.  */
2491                                   PUT_MODE (last_scheduled_insn,
2492                                             (clock_var > last_clock_var
2493                                              ? clock_var - last_clock_var
2494                                              : VOIDmode));
2495                                   last_clock_var = clock_var;
2496
2497                                   if (sched_verbose >= 2)
2498                                     {
2499                                       fprintf (sched_dump,
2500                                                ";;\t\t--> scheduling bubble insn <<<%d>>>:reservation ",
2501                                                INSN_UID (last_scheduled_insn));
2502
2503                                       if (recog_memoized (last_scheduled_insn)
2504                                           < 0)
2505                                         fprintf (sched_dump, "nothing");
2506                                       else
2507                                         print_reservation
2508                                           (sched_dump, last_scheduled_insn);
2509
2510                                       fprintf (sched_dump, "\n");
2511                                     }
2512                                 }
2513                               cost = -1;
2514                             }
2515                         }
2516                     }
2517
2518                   if (cost < 0)
2519                     cost = 0;
2520                   else if (cost == 0)
2521                     cost = 1;
2522                 }
2523             }
2524
2525
2526           if (cost >= 1)
2527             {
2528               queue_insn (insn, cost);
2529               continue;
2530             }
2531
2532           if (! (*current_sched_info->can_schedule_ready_p) (insn))
2533             goto next;
2534
2535           last_scheduled_insn = move_insn (insn, last_scheduled_insn);
2536
2537           if (targetm.sched.use_dfa_pipeline_interface
2538               && targetm.sched.use_dfa_pipeline_interface ())
2539             {
2540               if (memcmp (curr_state, temp_state, dfa_state_size) != 0)
2541                 cycle_issued_insns++;
2542               memcpy (curr_state, temp_state, dfa_state_size);
2543             }
2544
2545           if (targetm.sched.variable_issue)
2546             can_issue_more =
2547               targetm.sched.variable_issue (sched_dump, sched_verbose,
2548                                                insn, can_issue_more);
2549           /* A naked CLOBBER or USE generates no instruction, so do
2550              not count them against the issue rate.  */
2551           else if (GET_CODE (PATTERN (insn)) != USE
2552                    && GET_CODE (PATTERN (insn)) != CLOBBER)
2553             can_issue_more--;
2554
2555           advance = schedule_insn (insn, &ready, clock_var);
2556
2557           /* After issuing an asm insn we should start a new cycle.  */
2558           if (advance == 0 && asm_p)
2559             advance = 1;
2560           if (advance != 0)
2561             break;
2562
2563         next:
2564           first_cycle_insn_p = 0;
2565
2566           /* Sort the ready list based on priority.  This must be
2567              redone here, as schedule_insn may have readied additional
2568              insns that will not be sorted correctly.  */
2569           if (ready.n_ready > 0)
2570             ready_sort (&ready);
2571
2572           if (targetm.sched.reorder2
2573               && (ready.n_ready == 0
2574                   || !SCHED_GROUP_P (ready_element (&ready, 0))))
2575             {
2576               can_issue_more =
2577                 targetm.sched.reorder2 (sched_dump, sched_verbose,
2578                                         ready.n_ready
2579                                         ? ready_lastpos (&ready) : NULL,
2580                                         &ready.n_ready, clock_var);
2581             }
2582         }
2583
2584       if ((!targetm.sched.use_dfa_pipeline_interface
2585            || !targetm.sched.use_dfa_pipeline_interface ())
2586           && sched_verbose)
2587         /* Debug info.  */
2588         visualize_scheduled_insns (clock_var);
2589     }
2590
2591   if (targetm.sched.md_finish)
2592     targetm.sched.md_finish (sched_dump, sched_verbose);
2593
2594   /* Debug info.  */
2595   if (sched_verbose)
2596     {
2597       fprintf (sched_dump, ";;\tReady list (final):  ");
2598       debug_ready_list (&ready);
2599       if (!targetm.sched.use_dfa_pipeline_interface
2600           || !targetm.sched.use_dfa_pipeline_interface ())
2601         print_block_visualization ("");
2602     }
2603
2604   /* Sanity check -- queue must be empty now.  Meaningless if region has
2605      multiple bbs.  */
2606   if (current_sched_info->queue_must_finish_empty && q_size != 0)
2607       abort ();
2608
2609   /* Update head/tail boundaries.  */
2610   head = NEXT_INSN (prev_head);
2611   tail = last_scheduled_insn;
2612
2613   if (!reload_completed)
2614     {
2615       rtx insn, link, next;
2616
2617       /* INSN_TICK (minimum clock tick at which the insn becomes
2618          ready) may be not correct for the insn in the subsequent
2619          blocks of the region.  We should use a correct value of
2620          `clock_var' or modify INSN_TICK.  It is better to keep
2621          clock_var value equal to 0 at the start of a basic block.
2622          Therefore we modify INSN_TICK here.  */
2623       for (insn = head; insn != tail; insn = NEXT_INSN (insn))
2624         if (INSN_P (insn))
2625           {
2626             for (link = INSN_DEPEND (insn); link != 0; link = XEXP (link, 1))
2627               {
2628                 next = XEXP (link, 0);
2629                 INSN_TICK (next) -= clock_var;
2630               }
2631           }
2632     }
2633
2634   /* Restore-other-notes: NOTE_LIST is the end of a chain of notes
2635      previously found among the insns.  Insert them at the beginning
2636      of the insns.  */
2637   if (note_list != 0)
2638     {
2639       rtx note_head = note_list;
2640
2641       while (PREV_INSN (note_head))
2642         {
2643           note_head = PREV_INSN (note_head);
2644         }
2645
2646       PREV_INSN (note_head) = PREV_INSN (head);
2647       NEXT_INSN (PREV_INSN (head)) = note_head;
2648       PREV_INSN (head) = note_list;
2649       NEXT_INSN (note_list) = head;
2650       head = note_head;
2651     }
2652
2653   /* Debugging.  */
2654   if (sched_verbose)
2655     {
2656       fprintf (sched_dump, ";;   total time = %d\n;;   new head = %d\n",
2657                clock_var, INSN_UID (head));
2658       fprintf (sched_dump, ";;   new tail = %d\n\n",
2659                INSN_UID (tail));
2660       visualize_free ();
2661     }
2662
2663   current_sched_info->head = head;
2664   current_sched_info->tail = tail;
2665
2666   free (ready.vec);
2667
2668   if (targetm.sched.use_dfa_pipeline_interface
2669       && targetm.sched.use_dfa_pipeline_interface ())
2670     {
2671       free (ready_try);
2672       for (i = 0; i <= rgn_n_insns; i++)
2673         free (choice_stack [i].state);
2674       free (choice_stack);
2675     }
2676 }
2677 \f
2678 /* Set_priorities: compute priority of each insn in the block.  */
2679
2680 int
2681 set_priorities (rtx head, rtx tail)
2682 {
2683   rtx insn;
2684   int n_insn;
2685   int sched_max_insns_priority = 
2686         current_sched_info->sched_max_insns_priority;
2687   rtx prev_head;
2688
2689   prev_head = PREV_INSN (head);
2690
2691   if (head == tail && (! INSN_P (head)))
2692     return 0;
2693
2694   n_insn = 0;
2695   sched_max_insns_priority = 0;
2696   for (insn = tail; insn != prev_head; insn = PREV_INSN (insn))
2697     {
2698       if (GET_CODE (insn) == NOTE)
2699         continue;
2700
2701       n_insn++;
2702       (void) priority (insn);
2703
2704       if (INSN_PRIORITY_KNOWN (insn))
2705         sched_max_insns_priority =
2706           MAX (sched_max_insns_priority, INSN_PRIORITY (insn)); 
2707     }
2708   sched_max_insns_priority += 1;
2709   current_sched_info->sched_max_insns_priority =
2710         sched_max_insns_priority;
2711
2712   return n_insn;
2713 }
2714
2715 /* Initialize some global state for the scheduler.  DUMP_FILE is to be used
2716    for debugging output.  */
2717
2718 void
2719 sched_init (FILE *dump_file)
2720 {
2721   int luid;
2722   basic_block b;
2723   rtx insn;
2724   int i;
2725
2726   /* Disable speculative loads in their presence if cc0 defined.  */
2727 #ifdef HAVE_cc0
2728   flag_schedule_speculative_load = 0;
2729 #endif
2730
2731   /* Set dump and sched_verbose for the desired debugging output.  If no
2732      dump-file was specified, but -fsched-verbose=N (any N), print to stderr.
2733      For -fsched-verbose=N, N>=10, print everything to stderr.  */
2734   sched_verbose = sched_verbose_param;
2735   if (sched_verbose_param == 0 && dump_file)
2736     sched_verbose = 1;
2737   sched_dump = ((sched_verbose_param >= 10 || !dump_file)
2738                 ? stderr : dump_file);
2739
2740   /* Initialize issue_rate.  */
2741   if (targetm.sched.issue_rate)
2742     issue_rate = targetm.sched.issue_rate ();
2743   else
2744     issue_rate = 1;
2745
2746   if (cached_issue_rate != issue_rate)
2747     {
2748       cached_issue_rate = issue_rate;
2749       /* To invalidate max_lookahead_tries:  */
2750       cached_first_cycle_multipass_dfa_lookahead = 0;
2751     }
2752
2753   /* We use LUID 0 for the fake insn (UID 0) which holds dependencies for
2754      pseudos which do not cross calls.  */
2755   old_max_uid = get_max_uid () + 1;
2756
2757   h_i_d = xcalloc (old_max_uid, sizeof (*h_i_d));
2758
2759   for (i = 0; i < old_max_uid; i++)
2760     h_i_d [i].cost = -1;
2761
2762   if (targetm.sched.use_dfa_pipeline_interface
2763       && targetm.sched.use_dfa_pipeline_interface ())
2764     {
2765       if (targetm.sched.init_dfa_pre_cycle_insn)
2766         targetm.sched.init_dfa_pre_cycle_insn ();
2767
2768       if (targetm.sched.init_dfa_post_cycle_insn)
2769         targetm.sched.init_dfa_post_cycle_insn ();
2770
2771       if (targetm.sched.first_cycle_multipass_dfa_lookahead
2772           && targetm.sched.init_dfa_bubbles)
2773         targetm.sched.init_dfa_bubbles ();
2774
2775       dfa_start ();
2776       dfa_state_size = state_size ();
2777       curr_state = xmalloc (dfa_state_size);
2778     }
2779
2780   h_i_d[0].luid = 0;
2781   luid = 1;
2782   FOR_EACH_BB (b)
2783     for (insn = BB_HEAD (b); ; insn = NEXT_INSN (insn))
2784       {
2785         INSN_LUID (insn) = luid;
2786
2787         /* Increment the next luid, unless this is a note.  We don't
2788            really need separate IDs for notes and we don't want to
2789            schedule differently depending on whether or not there are
2790            line-number notes, i.e., depending on whether or not we're
2791            generating debugging information.  */
2792         if (GET_CODE (insn) != NOTE)
2793           ++luid;
2794
2795         if (insn == BB_END (b))
2796           break;
2797       }
2798
2799   init_dependency_caches (luid);
2800
2801   init_alias_analysis ();
2802
2803   if (write_symbols != NO_DEBUG)
2804     {
2805       rtx line;
2806
2807       line_note_head = xcalloc (last_basic_block, sizeof (rtx));
2808
2809       /* Save-line-note-head:
2810          Determine the line-number at the start of each basic block.
2811          This must be computed and saved now, because after a basic block's
2812          predecessor has been scheduled, it is impossible to accurately
2813          determine the correct line number for the first insn of the block.  */
2814
2815       FOR_EACH_BB (b)
2816         {
2817           for (line = BB_HEAD (b); line; line = PREV_INSN (line))
2818             if (GET_CODE (line) == NOTE && NOTE_LINE_NUMBER (line) > 0)
2819               {
2820                 line_note_head[b->index] = line;
2821                 break;
2822               }
2823           /* Do a forward search as well, since we won't get to see the first
2824              notes in a basic block.  */
2825           for (line = BB_HEAD (b); line; line = NEXT_INSN (line))
2826             {
2827               if (INSN_P (line))
2828                 break;
2829               if (GET_CODE (line) == NOTE && NOTE_LINE_NUMBER (line) > 0)
2830                 line_note_head[b->index] = line;
2831             }
2832         }
2833     }
2834
2835   if ((!targetm.sched.use_dfa_pipeline_interface
2836        || !targetm.sched.use_dfa_pipeline_interface ())
2837       && sched_verbose)
2838     /* Find units used in this function, for visualization.  */
2839     init_target_units ();
2840
2841   /* ??? Add a NOTE after the last insn of the last basic block.  It is not
2842      known why this is done.  */
2843
2844   insn = BB_END (EXIT_BLOCK_PTR->prev_bb);
2845   if (NEXT_INSN (insn) == 0
2846       || (GET_CODE (insn) != NOTE
2847           && GET_CODE (insn) != CODE_LABEL
2848           /* Don't emit a NOTE if it would end up before a BARRIER.  */
2849           && GET_CODE (NEXT_INSN (insn)) != BARRIER))
2850     {
2851       emit_note_after (NOTE_INSN_DELETED, BB_END (EXIT_BLOCK_PTR->prev_bb));
2852       /* Make insn to appear outside BB.  */
2853       BB_END (EXIT_BLOCK_PTR->prev_bb) = PREV_INSN (BB_END (EXIT_BLOCK_PTR->prev_bb));
2854     }
2855
2856   /* Compute INSN_REG_WEIGHT for all blocks.  We must do this before
2857      removing death notes.  */
2858   FOR_EACH_BB_REVERSE (b)
2859     find_insn_reg_weight (b->index);
2860
2861   if (targetm.sched.md_init_global)
2862       targetm.sched.md_init_global (sched_dump, sched_verbose, old_max_uid);
2863 }
2864
2865 /* Free global data used during insn scheduling.  */
2866
2867 void
2868 sched_finish (void)
2869 {
2870   free (h_i_d);
2871
2872   if (targetm.sched.use_dfa_pipeline_interface
2873       && targetm.sched.use_dfa_pipeline_interface ())
2874     {
2875       free (curr_state);
2876       dfa_finish ();
2877     }
2878   free_dependency_caches ();
2879   end_alias_analysis ();
2880   if (write_symbols != NO_DEBUG)
2881     free (line_note_head);
2882
2883   if (targetm.sched.md_finish_global)
2884       targetm.sched.md_finish_global (sched_dump, sched_verbose);
2885 }
2886 #endif /* INSN_SCHEDULING */