OSDN Git Service

e82d0c0b5e6b9fbfdac6617af73a754334c6e47f
[pf3gnuchains/gcc-fork.git] / gcc / doc / rtl.texi
1 @c Copyright (C) 1988, 1989, 1992, 1994, 1997, 1998, 1999, 2000, 2001, 2002, 2003, 2004
2 @c Free Software Foundation, Inc.
3 @c This is part of the GCC manual.
4 @c For copying conditions, see the file gcc.texi.
5
6 @node RTL
7 @chapter RTL Representation
8 @cindex RTL representation
9 @cindex representation of RTL
10 @cindex Register Transfer Language (RTL)
11
12 Most of the work of the compiler is done on an intermediate representation
13 called register transfer language.  In this language, the instructions to be
14 output are described, pretty much one by one, in an algebraic form that
15 describes what the instruction does.
16
17 RTL is inspired by Lisp lists.  It has both an internal form, made up of
18 structures that point at other structures, and a textual form that is used
19 in the machine description and in printed debugging dumps.  The textual
20 form uses nested parentheses to indicate the pointers in the internal form.
21
22 @menu
23 * RTL Objects::       Expressions vs vectors vs strings vs integers.
24 * RTL Classes::       Categories of RTL expression objects, and their structure.
25 * Accessors::         Macros to access expression operands or vector elts.
26 * Special Accessors:: Macros to access specific annotations on RTL.
27 * Flags::             Other flags in an RTL expression.
28 * Machine Modes::     Describing the size and format of a datum.
29 * Constants::         Expressions with constant values.
30 * Regs and Memory::   Expressions representing register contents or memory.
31 * Arithmetic::        Expressions representing arithmetic on other expressions.
32 * Comparisons::       Expressions representing comparison of expressions.
33 * Bit-Fields::        Expressions representing bit-fields in memory or reg.
34 * Vector Operations:: Expressions involving vector datatypes.
35 * Conversions::       Extending, truncating, floating or fixing.
36 * RTL Declarations::  Declaring volatility, constancy, etc.
37 * Side Effects::      Expressions for storing in registers, etc.
38 * Incdec::            Embedded side-effects for autoincrement addressing.
39 * Assembler::         Representing @code{asm} with operands.
40 * Insns::             Expression types for entire insns.
41 * Calls::             RTL representation of function call insns.
42 * Sharing::           Some expressions are unique; others *must* be copied.
43 * Reading RTL::       Reading textual RTL from a file.
44 @end menu
45
46 @node RTL Objects
47 @section RTL Object Types
48 @cindex RTL object types
49
50 @cindex RTL integers
51 @cindex RTL strings
52 @cindex RTL vectors
53 @cindex RTL expression
54 @cindex RTX (See RTL)
55 RTL uses five kinds of objects: expressions, integers, wide integers,
56 strings and vectors.  Expressions are the most important ones.  An RTL
57 expression (``RTX'', for short) is a C structure, but it is usually
58 referred to with a pointer; a type that is given the typedef name
59 @code{rtx}.
60
61 An integer is simply an @code{int}; their written form uses decimal
62 digits.  A wide integer is an integral object whose type is
63 @code{HOST_WIDE_INT}; their written form uses decimal digits.
64
65 A string is a sequence of characters.  In core it is represented as a
66 @code{char *} in usual C fashion, and it is written in C syntax as well.
67 However, strings in RTL may never be null.  If you write an empty string in
68 a machine description, it is represented in core as a null pointer rather
69 than as a pointer to a null character.  In certain contexts, these null
70 pointers instead of strings are valid.  Within RTL code, strings are most
71 commonly found inside @code{symbol_ref} expressions, but they appear in
72 other contexts in the RTL expressions that make up machine descriptions.
73
74 In a machine description, strings are normally written with double
75 quotes, as you would in C@.  However, strings in machine descriptions may
76 extend over many lines, which is invalid C, and adjacent string
77 constants are not concatenated as they are in C@.  Any string constant
78 may be surrounded with a single set of parentheses.  Sometimes this
79 makes the machine description easier to read.
80
81 There is also a special syntax for strings, which can be useful when C
82 code is embedded in a machine description.  Wherever a string can
83 appear, it is also valid to write a C-style brace block.  The entire
84 brace block, including the outermost pair of braces, is considered to be
85 the string constant.  Double quote characters inside the braces are not
86 special.  Therefore, if you write string constants in the C code, you
87 need not escape each quote character with a backslash.
88
89 A vector contains an arbitrary number of pointers to expressions.  The
90 number of elements in the vector is explicitly present in the vector.
91 The written form of a vector consists of square brackets
92 (@samp{[@dots{}]}) surrounding the elements, in sequence and with
93 whitespace separating them.  Vectors of length zero are not created;
94 null pointers are used instead.
95
96 @cindex expression codes
97 @cindex codes, RTL expression
98 @findex GET_CODE
99 @findex PUT_CODE
100 Expressions are classified by @dfn{expression codes} (also called RTX
101 codes).  The expression code is a name defined in @file{rtl.def}, which is
102 also (in uppercase) a C enumeration constant.  The possible expression
103 codes and their meanings are machine-independent.  The code of an RTX can
104 be extracted with the macro @code{GET_CODE (@var{x})} and altered with
105 @code{PUT_CODE (@var{x}, @var{newcode})}.
106
107 The expression code determines how many operands the expression contains,
108 and what kinds of objects they are.  In RTL, unlike Lisp, you cannot tell
109 by looking at an operand what kind of object it is.  Instead, you must know
110 from its context---from the expression code of the containing expression.
111 For example, in an expression of code @code{subreg}, the first operand is
112 to be regarded as an expression and the second operand as an integer.  In
113 an expression of code @code{plus}, there are two operands, both of which
114 are to be regarded as expressions.  In a @code{symbol_ref} expression,
115 there is one operand, which is to be regarded as a string.
116
117 Expressions are written as parentheses containing the name of the
118 expression type, its flags and machine mode if any, and then the operands
119 of the expression (separated by spaces).
120
121 Expression code names in the @samp{md} file are written in lowercase,
122 but when they appear in C code they are written in uppercase.  In this
123 manual, they are shown as follows: @code{const_int}.
124
125 @cindex (nil)
126 @cindex nil
127 In a few contexts a null pointer is valid where an expression is normally
128 wanted.  The written form of this is @code{(nil)}.
129
130 @node RTL Classes
131 @section RTL Classes and Formats
132 @cindex RTL classes
133 @cindex classes of RTX codes
134 @cindex RTX codes, classes of
135 @findex GET_RTX_CLASS
136
137 The various expression codes are divided into several @dfn{classes},
138 which are represented by single characters.  You can determine the class
139 of an RTX code with the macro @code{GET_RTX_CLASS (@var{code})}.
140 Currently, @file{rtx.def} defines these classes:
141
142 @table @code
143 @item RTX_OBJ
144 An RTX code that represents an actual object, such as a register
145 (@code{REG}) or a memory location (@code{MEM}, @code{SYMBOL_REF}).
146 @code{LO_SUM}) is also included; instead, @code{SUBREG} and
147 @code{STRICT_LOW_PART} are not in this class, but in class @code{x}.
148
149 @item RTX_CONST_OBJ
150 An RTX code that represents a constant object.  @code{HIGH} is also
151 included in this class.
152
153 @item RTX_COMPARE
154 An RTX code for a non-symmetric comparison, such as @code{GEU} or
155 @code{LT}.
156
157 @item RTX_COMM_COMPARE
158 An RTX code for a symmetric (commutative) comparison, such as @code{EQ}
159 or @code{ORDERED}.
160
161 @item RTX_UNARY
162 An RTX code for a unary arithmetic operation, such as @code{NEG},
163 @code{NOT}, or @code{ABS}.  This category also includes value extension
164 (sign or zero) and conversions between integer and floating point.
165
166 @item RTX_COMM_ARITH
167 An RTX code for a commutative binary operation, such as @code{PLUS} or
168 @code{AND}.  @code{NE} and @code{EQ} are comparisons, so they have class
169 @code{<}.
170
171 @item RTX_BIN_ARITH
172 An RTX code for a non-commutative binary operation, such as @code{MINUS},
173 @code{DIV}, or @code{ASHIFTRT}.
174
175 @item RTX_BITFIELD_OPS
176 An RTX code for a bit-field operation.  Currently only
177 @code{ZERO_EXTRACT} and @code{SIGN_EXTRACT}.  These have three inputs
178 and are lvalues (so they can be used for insertion as well).
179 @xref{Bit-Fields}.
180
181 @item RTX_TERNARY
182 An RTX code for other three input operations.  Currently only
183 @code{IF_THEN_ELSE} and @code{VEC_MERGE}.
184
185 @item RTX_INSN
186 An RTX code for an entire instruction:  @code{INSN}, @code{JUMP_INSN}, and
187 @code{CALL_INSN}.  @xref{Insns}.
188
189 @item RTX_MATCH
190 An RTX code for something that matches in insns, such as
191 @code{MATCH_DUP}.  These only occur in machine descriptions.
192
193 @item RTX_AUTOINC
194 An RTX code for an auto-increment addressing mode, such as
195 @code{POST_INC}.
196
197 @item RTX_EXTRA
198 All other RTX codes.  This category includes the remaining codes used
199 only in machine descriptions (@code{DEFINE_*}, etc.).  It also includes
200 all the codes describing side effects (@code{SET}, @code{USE},
201 @code{CLOBBER}, etc.) and the non-insns that may appear on an insn
202 chain, such as @code{NOTE}, @code{BARRIER}, and @code{CODE_LABEL}.
203 @code{SUBREG} is also part of this class.
204 @end table
205
206 @cindex RTL format
207 For each expression code, @file{rtl.def} specifies the number of
208 contained objects and their kinds using a sequence of characters
209 called the @dfn{format} of the expression code.  For example,
210 the format of @code{subreg} is @samp{ei}.
211
212 @cindex RTL format characters
213 These are the most commonly used format characters:
214
215 @table @code
216 @item e
217 An expression (actually a pointer to an expression).
218
219 @item i
220 An integer.
221
222 @item w
223 A wide integer.
224
225 @item s
226 A string.
227
228 @item E
229 A vector of expressions.
230 @end table
231
232 A few other format characters are used occasionally:
233
234 @table @code
235 @item u
236 @samp{u} is equivalent to @samp{e} except that it is printed differently
237 in debugging dumps.  It is used for pointers to insns.
238
239 @item n
240 @samp{n} is equivalent to @samp{i} except that it is printed differently
241 in debugging dumps.  It is used for the line number or code number of a
242 @code{note} insn.
243
244 @item S
245 @samp{S} indicates a string which is optional.  In the RTL objects in
246 core, @samp{S} is equivalent to @samp{s}, but when the object is read,
247 from an @samp{md} file, the string value of this operand may be omitted.
248 An omitted string is taken to be the null string.
249
250 @item V
251 @samp{V} indicates a vector which is optional.  In the RTL objects in
252 core, @samp{V} is equivalent to @samp{E}, but when the object is read
253 from an @samp{md} file, the vector value of this operand may be omitted.
254 An omitted vector is effectively the same as a vector of no elements.
255
256 @item B
257 @samp{B} indicates a pointer to basic block structure.
258
259 @item 0
260 @samp{0} means a slot whose contents do not fit any normal category.
261 @samp{0} slots are not printed at all in dumps, and are often used in
262 special ways by small parts of the compiler.
263 @end table
264
265 There are macros to get the number of operands and the format
266 of an expression code:
267
268 @table @code
269 @findex GET_RTX_LENGTH
270 @item GET_RTX_LENGTH (@var{code})
271 Number of operands of an RTX of code @var{code}.
272
273 @findex GET_RTX_FORMAT
274 @item GET_RTX_FORMAT (@var{code})
275 The format of an RTX of code @var{code}, as a C string.
276 @end table
277
278 Some classes of RTX codes always have the same format.  For example, it
279 is safe to assume that all comparison operations have format @code{ee}.
280
281 @table @code
282 @item 1
283 All codes of this class have format @code{e}.
284
285 @item <
286 @itemx c
287 @itemx 2
288 All codes of these classes have format @code{ee}.
289
290 @item b
291 @itemx 3
292 All codes of these classes have format @code{eee}.
293
294 @item i
295 All codes of this class have formats that begin with @code{iuueiee}.
296 @xref{Insns}.  Note that not all RTL objects linked onto an insn chain
297 are of class @code{i}.
298
299 @item o
300 @itemx m
301 @itemx x
302 You can make no assumptions about the format of these codes.
303 @end table
304
305 @node Accessors
306 @section Access to Operands
307 @cindex accessors
308 @cindex access to operands
309 @cindex operand access
310
311 @findex XEXP
312 @findex XINT
313 @findex XWINT
314 @findex XSTR
315 Operands of expressions are accessed using the macros @code{XEXP},
316 @code{XINT}, @code{XWINT} and @code{XSTR}.  Each of these macros takes
317 two arguments: an expression-pointer (RTX) and an operand number
318 (counting from zero).  Thus,
319
320 @smallexample
321 XEXP (@var{x}, 2)
322 @end smallexample
323
324 @noindent
325 accesses operand 2 of expression @var{x}, as an expression.
326
327 @smallexample
328 XINT (@var{x}, 2)
329 @end smallexample
330
331 @noindent
332 accesses the same operand as an integer.  @code{XSTR}, used in the same
333 fashion, would access it as a string.
334
335 Any operand can be accessed as an integer, as an expression or as a string.
336 You must choose the correct method of access for the kind of value actually
337 stored in the operand.  You would do this based on the expression code of
338 the containing expression.  That is also how you would know how many
339 operands there are.
340
341 For example, if @var{x} is a @code{subreg} expression, you know that it has
342 two operands which can be correctly accessed as @code{XEXP (@var{x}, 0)}
343 and @code{XINT (@var{x}, 1)}.  If you did @code{XINT (@var{x}, 0)}, you
344 would get the address of the expression operand but cast as an integer;
345 that might occasionally be useful, but it would be cleaner to write
346 @code{(int) XEXP (@var{x}, 0)}.  @code{XEXP (@var{x}, 1)} would also
347 compile without error, and would return the second, integer operand cast as
348 an expression pointer, which would probably result in a crash when
349 accessed.  Nothing stops you from writing @code{XEXP (@var{x}, 28)} either,
350 but this will access memory past the end of the expression with
351 unpredictable results.
352
353 Access to operands which are vectors is more complicated.  You can use the
354 macro @code{XVEC} to get the vector-pointer itself, or the macros
355 @code{XVECEXP} and @code{XVECLEN} to access the elements and length of a
356 vector.
357
358 @table @code
359 @findex XVEC
360 @item XVEC (@var{exp}, @var{idx})
361 Access the vector-pointer which is operand number @var{idx} in @var{exp}.
362
363 @findex XVECLEN
364 @item XVECLEN (@var{exp}, @var{idx})
365 Access the length (number of elements) in the vector which is
366 in operand number @var{idx} in @var{exp}.  This value is an @code{int}.
367
368 @findex XVECEXP
369 @item XVECEXP (@var{exp}, @var{idx}, @var{eltnum})
370 Access element number @var{eltnum} in the vector which is
371 in operand number @var{idx} in @var{exp}.  This value is an RTX@.
372
373 It is up to you to make sure that @var{eltnum} is not negative
374 and is less than @code{XVECLEN (@var{exp}, @var{idx})}.
375 @end table
376
377 All the macros defined in this section expand into lvalues and therefore
378 can be used to assign the operands, lengths and vector elements as well as
379 to access them.
380
381 @node Special Accessors
382 @section Access to Special Operands
383 @cindex access to special operands
384
385 Some RTL nodes have special annotations associated with them.
386
387 @table @code
388 @item MEM
389 @table @code
390 @findex MEM_ALIAS_SET
391 @item MEM_ALIAS_SET (@var{x})
392 If 0, @var{x} is not in any alias set, and may alias anything.  Otherwise,
393 @var{x} can only alias @code{MEM}s in a conflicting alias set.  This value
394 is set in a language-dependent manner in the front-end, and should not be
395 altered in the back-end.  In some front-ends, these numbers may correspond
396 in some way to types, or other language-level entities, but they need not,
397 and the back-end makes no such assumptions.
398 These set numbers are tested with @code{alias_sets_conflict_p}.
399
400 @findex MEM_EXPR
401 @item MEM_EXPR (@var{x})
402 If this register is known to hold the value of some user-level
403 declaration, this is that tree node.  It may also be a
404 @code{COMPONENT_REF}, in which case this is some field reference,
405 and @code{TREE_OPERAND (@var{x}, 0)} contains the declaration,
406 or another @code{COMPONENT_REF}, or null if there is no compile-time
407 object associated with the reference.
408
409 @findex MEM_OFFSET
410 @item MEM_OFFSET (@var{x})
411 The offset from the start of @code{MEM_EXPR} as a @code{CONST_INT} rtx.
412
413 @findex MEM_SIZE
414 @item MEM_SIZE (@var{x})
415 The size in bytes of the memory reference as a @code{CONST_INT} rtx.
416 This is mostly relevant for @code{BLKmode} references as otherwise
417 the size is implied by the mode.
418
419 @findex MEM_ALIGN
420 @item MEM_ALIGN (@var{x})
421 The known alignment in bits of the memory reference.
422 @end table
423
424 @item REG
425 @table @code
426 @findex ORIGINAL_REGNO
427 @item ORIGINAL_REGNO (@var{x})
428 This field holds the number the register ``originally'' had; for a
429 pseudo register turned into a hard reg this will hold the old pseudo
430 register number.
431
432 @findex REG_EXPR
433 @item REG_EXPR (@var{x})
434 If this register is known to hold the value of some user-level
435 declaration, this is that tree node.
436
437 @findex REG_OFFSET
438 @item REG_OFFSET (@var{x})
439 If this register is known to hold the value of some user-level
440 declaration, this is the offset into that logical storage.
441 @end table
442
443 @item SYMBOL_REF
444 @table @code
445 @findex SYMBOL_REF_DECL
446 @item SYMBOL_REF_DECL (@var{x})
447 If the @code{symbol_ref} @var{x} was created for a @code{VAR_DECL} or
448 a @code{FUNCTION_DECL}, that tree is recorded here.  If this value is
449 null, then @var{x} was created by back end code generation routines,
450 and there is no associated front end symbol table entry.
451
452 @code{SYMBOL_REF_DECL} may also point to a tree of class @code{'c'},
453 that is, some sort of constant.  In this case, the @code{symbol_ref}
454 is an entry in the per-file constant pool; again, there is no associated
455 front end symbol table entry.
456
457 @findex SYMBOL_REF_FLAGS
458 @item SYMBOL_REF_FLAGS (@var{x})
459 In a @code{symbol_ref}, this is used to communicate various predicates
460 about the symbol.  Some of these are common enough to be computed by
461 common code, some are specific to the target.  The common bits are:
462
463 @table @code
464 @findex SYMBOL_REF_FUNCTION_P
465 @findex SYMBOL_FLAG_FUNCTION
466 @item SYMBOL_FLAG_FUNCTION
467 Set if the symbol refers to a function.
468
469 @findex SYMBOL_REF_LOCAL_P
470 @findex SYMBOL_FLAG_LOCAL
471 @item SYMBOL_FLAG_LOCAL
472 Set if the symbol is local to this ``module''.
473 See @code{TARGET_BINDS_LOCAL_P}.
474
475 @findex SYMBOL_REF_EXTERNAL_P
476 @findex SYMBOL_FLAG_EXTERNAL
477 @item SYMBOL_FLAG_EXTERNAL
478 Set if this symbol is not defined in this translation unit.
479 Note that this is not the inverse of @code{SYMBOL_FLAG_LOCAL}.
480
481 @findex SYMBOL_REF_SMALL_P
482 @findex SYMBOL_FLAG_SMALL
483 @item SYMBOL_FLAG_SMALL
484 Set if the symbol is located in the small data section.
485 See @code{TARGET_IN_SMALL_DATA_P}.
486
487 @findex SYMBOL_FLAG_TLS_SHIFT
488 @findex SYMBOL_REF_TLS_MODEL
489 @item SYMBOL_REF_TLS_MODEL (@var{x})
490 This is a multi-bit field accessor that returns the @code{tls_model}
491 to be used for a thread-local storage symbol.  It returns zero for
492 non-thread-local symbols.
493 @end table
494
495 Bits beginning with @code{SYMBOL_FLAG_MACH_DEP} are available for
496 the target's use.
497 @end table
498 @end table
499
500 @node Flags
501 @section Flags in an RTL Expression
502 @cindex flags in RTL expression
503
504 RTL expressions contain several flags (one-bit bit-fields)
505 that are used in certain types of expression.  Most often they
506 are accessed with the following macros, which expand into lvalues.
507
508 @table @code
509 @findex CONSTANT_POOL_ADDRESS_P
510 @cindex @code{symbol_ref} and @samp{/u}
511 @cindex @code{unchanging}, in @code{symbol_ref}
512 @item CONSTANT_POOL_ADDRESS_P (@var{x})
513 Nonzero in a @code{symbol_ref} if it refers to part of the current
514 function's constant pool.  For most targets these addresses are in a
515 @code{.rodata} section entirely separate from the function, but for
516 some targets the addresses are close to the beginning of the function.
517 In either case GCC assumes these addresses can be addressed directly,
518 perhaps with the help of base registers.
519 Stored in the @code{unchanging} field and printed as @samp{/u}.
520
521 @findex CONST_OR_PURE_CALL_P
522 @cindex @code{call_insn} and @samp{/u}
523 @cindex @code{unchanging}, in @code{call_insn}
524 @item CONST_OR_PURE_CALL_P (@var{x})
525 In a @code{call_insn}, @code{note}, or an @code{expr_list} for notes,
526 indicates that the insn represents a call to a const or pure function.
527 Stored in the @code{unchanging} field and printed as @samp{/u}.
528
529 @findex INSN_ANNULLED_BRANCH_P
530 @cindex @code{jump_insn} and @samp{/u}
531 @cindex @code{call_insn} and @samp{/u}
532 @cindex @code{insn} and @samp{/u}
533 @cindex @code{unchanging}, in @code{jump_insn}, @code{call_insn} and @code{insn}
534 @item INSN_ANNULLED_BRANCH_P (@var{x})
535 In a @code{jump_insn}, @code{call_insn}, or @code{insn} indicates
536 that the branch is an annulling one.  See the discussion under
537 @code{sequence} below.  Stored in the @code{unchanging} field and
538 printed as @samp{/u}.
539
540 @findex INSN_DELETED_P
541 @cindex @code{insn} and @samp{/v}
542 @cindex @code{call_insn} and @samp{/v}
543 @cindex @code{jump_insn} and @samp{/v}
544 @cindex @code{code_label} and @samp{/v}
545 @cindex @code{barrier} and @samp{/v}
546 @cindex @code{note} and @samp{/v}
547 @cindex @code{volatil}, in @code{insn}, @code{call_insn}, @code{jump_insn}, @code{code_label}, @code{barrier}, and @code{note}
548 @item INSN_DELETED_P (@var{x})
549 In an @code{insn}, @code{call_insn}, @code{jump_insn}, @code{code_label},
550 @code{barrier}, or @code{note},
551 nonzero if the insn has been deleted.  Stored in the
552 @code{volatil} field and printed as @samp{/v}.
553
554 @findex INSN_FROM_TARGET_P
555 @cindex @code{insn} and @samp{/s}
556 @cindex @code{jump_insn} and @samp{/s}
557 @cindex @code{call_insn} and @samp{/s}
558 @cindex @code{in_struct}, in @code{insn} and @code{jump_insn} and @code{call_insn}
559 @item INSN_FROM_TARGET_P (@var{x})
560 In an @code{insn} or @code{jump_insn} or @code{call_insn} in a delay
561 slot of a branch, indicates that the insn
562 is from the target of the branch.  If the branch insn has
563 @code{INSN_ANNULLED_BRANCH_P} set, this insn will only be executed if
564 the branch is taken.  For annulled branches with
565 @code{INSN_FROM_TARGET_P} clear, the insn will be executed only if the
566 branch is not taken.  When @code{INSN_ANNULLED_BRANCH_P} is not set,
567 this insn will always be executed.  Stored in the @code{in_struct}
568 field and printed as @samp{/s}.
569
570 @findex LABEL_OUTSIDE_LOOP_P
571 @cindex @code{label_ref} and @samp{/s}
572 @cindex @code{in_struct}, in @code{label_ref}
573 @item LABEL_OUTSIDE_LOOP_P (@var{x})
574 In @code{label_ref} expressions, nonzero if this is a reference to a
575 label that is outside the innermost loop containing the reference to the
576 label.  Stored in the @code{in_struct} field and printed as @samp{/s}.
577
578 @findex LABEL_PRESERVE_P
579 @cindex @code{code_label} and @samp{/i}
580 @cindex @code{note} and @samp{/i}
581 @cindex @code{in_struct}, in @code{code_label} and @code{note}
582 @item LABEL_PRESERVE_P (@var{x})
583 In a @code{code_label} or @code{note}, indicates that the label is referenced by
584 code or data not visible to the RTL of a given function.
585 Labels referenced by a non-local goto will have this bit set.  Stored
586 in the @code{in_struct} field and printed as @samp{/s}.
587
588 @findex LABEL_REF_NONLOCAL_P
589 @cindex @code{label_ref} and @samp{/v}
590 @cindex @code{reg_label} and @samp{/v}
591 @cindex @code{volatil}, in @code{label_ref} and @code{reg_label}
592 @item LABEL_REF_NONLOCAL_P (@var{x})
593 In @code{label_ref} and @code{reg_label} expressions, nonzero if this is
594 a reference to a non-local label.
595 Stored in the @code{volatil} field and printed as @samp{/v}.
596
597 @findex MEM_IN_STRUCT_P
598 @cindex @code{mem} and @samp{/s}
599 @cindex @code{in_struct}, in @code{mem}
600 @item MEM_IN_STRUCT_P (@var{x})
601 In @code{mem} expressions, nonzero for reference to an entire structure,
602 union or array, or to a component of one.  Zero for references to a
603 scalar variable or through a pointer to a scalar.  If both this flag and
604 @code{MEM_SCALAR_P} are clear, then we don't know whether this @code{mem}
605 is in a structure or not.  Both flags should never be simultaneously set.
606 Stored in the @code{in_struct} field and printed as @samp{/s}.
607
608 @findex MEM_KEEP_ALIAS_SET_P
609 @cindex @code{mem} and @samp{/j}
610 @cindex @code{jump}, in @code{mem}
611 @item MEM_KEEP_ALIAS_SET_P (@var{x})
612 In @code{mem} expressions, 1 if we should keep the alias set for this
613 mem unchanged when we access a component.  Set to 1, for example, when we
614 are already in a non-addressable component of an aggregate.
615 Stored in the @code{jump} field and printed as @samp{/j}.
616
617 @findex MEM_SCALAR_P
618 @cindex @code{mem} and @samp{/f}
619 @cindex @code{frame_related}, in @code{mem}
620 @item MEM_SCALAR_P (@var{x})
621 In @code{mem} expressions, nonzero for reference to a scalar known not
622 to be a member of a structure, union, or array.  Zero for such
623 references and for indirections through pointers, even pointers pointing
624 to scalar types.  If both this flag and @code{MEM_IN_STRUCT_P} are clear,
625 then we don't know whether this @code{mem} is in a structure or not.
626 Both flags should never be simultaneously set.
627 Stored in the @code{frame_related} field and printed as @samp{/f}.
628
629 @findex MEM_VOLATILE_P
630 @cindex @code{mem} and @samp{/v}
631 @cindex @code{asm_input} and @samp{/v}
632 @cindex @code{asm_operands} and @samp{/v}
633 @cindex @code{volatil}, in @code{mem}, @code{asm_operands}, and @code{asm_input}
634 @item MEM_VOLATILE_P (@var{x})
635 In @code{mem}, @code{asm_operands}, and @code{asm_input} expressions,
636 nonzero for volatile memory references.
637 Stored in the @code{volatil} field and printed as @samp{/v}.
638
639 @findex MEM_NOTRAP_P
640 @cindex @code{mem} and @samp{/c}
641 @cindex @code{call}, in @code{mem}
642 @item MEM_NOTRAP_P (@var{x})
643 In @code{mem}, nonzero for memory references that will not trap.
644 Stored in the @code{call} field and printed as @samp{/c}.
645
646 @findex REG_FUNCTION_VALUE_P
647 @cindex @code{reg} and @samp{/i}
648 @cindex @code{integrated}, in @code{reg}
649 @item REG_FUNCTION_VALUE_P (@var{x})
650 Nonzero in a @code{reg} if it is the place in which this function's
651 value is going to be returned.  (This happens only in a hard
652 register.)  Stored in the @code{integrated} field and printed as
653 @samp{/i}.
654
655 @findex REG_POINTER
656 @cindex @code{reg} and @samp{/f}
657 @cindex @code{frame_related}, in @code{reg}
658 @item REG_POINTER (@var{x})
659 Nonzero in a @code{reg} if the register holds a pointer.  Stored in the
660 @code{frame_related} field and printed as @samp{/f}.
661
662 @findex REG_USERVAR_P
663 @cindex @code{reg} and @samp{/v}
664 @cindex @code{volatil}, in @code{reg}
665 @item REG_USERVAR_P (@var{x})
666 In a @code{reg}, nonzero if it corresponds to a variable present in
667 the user's source code.  Zero for temporaries generated internally by
668 the compiler.  Stored in the @code{volatil} field and printed as
669 @samp{/v}.
670
671 The same hard register may be used also for collecting the values of
672 functions called by this one, but @code{REG_FUNCTION_VALUE_P} is zero
673 in this kind of use.
674
675 @findex RTX_FRAME_RELATED_P
676 @cindex @code{insn} and @samp{/f}
677 @cindex @code{call_insn} and @samp{/f}
678 @cindex @code{jump_insn} and @samp{/f}
679 @cindex @code{barrier} and @samp{/f}
680 @cindex @code{set} and @samp{/f}
681 @cindex @code{frame_related}, in @code{insn}, @code{call_insn}, @code{jump_insn}, @code{barrier}, and @code{set}
682 @item RTX_FRAME_RELATED_P (@var{x})
683 Nonzero in an @code{insn}, @code{call_insn}, @code{jump_insn},
684 @code{barrier}, or @code{set} which is part of a function prologue
685 and sets the stack pointer, sets the frame pointer, or saves a register.
686 This flag should also be set on an instruction that sets up a temporary
687 register to use in place of the frame pointer.
688 Stored in the @code{frame_related} field and printed as @samp{/f}.
689
690 In particular, on RISC targets where there are limits on the sizes of
691 immediate constants, it is sometimes impossible to reach the register
692 save area directly from the stack pointer.  In that case, a temporary
693 register is used that is near enough to the register save area, and the
694 Canonical Frame Address, i.e., DWARF2's logical frame pointer, register
695 must (temporarily) be changed to be this temporary register.  So, the
696 instruction that sets this temporary register must be marked as
697 @code{RTX_FRAME_RELATED_P}.
698
699 If the marked instruction is overly complex (defined in terms of what
700 @code{dwarf2out_frame_debug_expr} can handle), you will also have to
701 create a @code{REG_FRAME_RELATED_EXPR} note and attach it to the
702 instruction.  This note should contain a simple expression of the
703 computation performed by this instruction, i.e., one that
704 @code{dwarf2out_frame_debug_expr} can handle.
705
706 This flag is required for exception handling support on targets with RTL
707 prologues.
708
709 @cindex @code{insn} and @samp{/i}
710 @cindex @code{call_insn} and @samp{/i}
711 @cindex @code{jump_insn} and @samp{/i}
712 @cindex @code{barrier} and @samp{/i}
713 @cindex @code{code_label} and @samp{/i}
714 @cindex @code{insn_list} and @samp{/i}
715 @cindex @code{const} and @samp{/i}
716 @cindex @code{note} and @samp{/i}
717 @cindex @code{integrated}, in @code{insn}, @code{call_insn}, @code{jump_insn}, @code{barrier}, @code{code_label}, @code{insn_list}, @code{const}, and @code{note}
718 @code{code_label}, @code{insn_list}, @code{const}, or @code{note} if it
719 resulted from an in-line function call.
720 Stored in the @code{integrated} field and printed as @samp{/i}.
721
722 @findex MEM_READONLY_P
723 @cindex @code{mem} and @samp{/u}
724 @cindex @code{unchanging}, in @code{mem}
725 @item MEM_READONLY_P (@var{x})
726 Nonzero in a @code{mem}, if the memory is statically allocated and read-only.
727
728 Read-only in this context means never modified during the lifetime of the
729 program, not necessarily in ROM or in write-disabled pages.  A common
730 example of the later is a shared library's global offset table.  This
731 table is initialized by the runtime loader, so the memory is technically
732 writable, but after control is transfered from the runtime loader to the
733 application, this memory will never be subsequently modified.
734
735 Stored in the @code{unchanging} field and printed as @samp{/u}.
736
737 @findex SCHED_GROUP_P
738 @cindex @code{insn} and @samp{/s}
739 @cindex @code{call_insn} and @samp{/s}
740 @cindex @code{jump_insn} and @samp{/s}
741 @cindex @code{in_struct}, in @code{insn}, @code{jump_insn} and @code{call_insn}
742 @item SCHED_GROUP_P (@var{x})
743 During instruction scheduling, in an @code{insn}, @code{call_insn} or
744 @code{jump_insn}, indicates that the
745 previous insn must be scheduled together with this insn.  This is used to
746 ensure that certain groups of instructions will not be split up by the
747 instruction scheduling pass, for example, @code{use} insns before
748 a @code{call_insn} may not be separated from the @code{call_insn}.
749 Stored in the @code{in_struct} field and printed as @samp{/s}.
750
751 @findex SET_IS_RETURN_P
752 @cindex @code{insn} and @samp{/j}
753 @cindex @code{jump}, in @code{insn}
754 @item SET_IS_RETURN_P (@var{x})
755 For a @code{set}, nonzero if it is for a return.
756 Stored in the @code{jump} field and printed as @samp{/j}.
757
758 @findex SIBLING_CALL_P
759 @cindex @code{call_insn} and @samp{/j}
760 @cindex @code{jump}, in @code{call_insn}
761 @item SIBLING_CALL_P (@var{x})
762 For a @code{call_insn}, nonzero if the insn is a sibling call.
763 Stored in the @code{jump} field and printed as @samp{/j}.
764
765 @findex STRING_POOL_ADDRESS_P
766 @cindex @code{symbol_ref} and @samp{/f}
767 @cindex @code{frame_related}, in @code{symbol_ref}
768 @item STRING_POOL_ADDRESS_P (@var{x})
769 For a @code{symbol_ref} expression, nonzero if it addresses this function's
770 string constant pool.
771 Stored in the @code{frame_related} field and printed as @samp{/f}.
772
773 @findex SUBREG_PROMOTED_UNSIGNED_P
774 @cindex @code{subreg} and @samp{/u} and @samp{/v}
775 @cindex @code{unchanging}, in @code{subreg}
776 @cindex @code{volatil}, in @code{subreg}
777 @item SUBREG_PROMOTED_UNSIGNED_P (@var{x})
778 Returns a value greater then zero for a @code{subreg} that has
779 @code{SUBREG_PROMOTED_VAR_P} nonzero if the object being referenced is kept
780 zero-extended, zero if it is kept sign-extended, and less then zero if it is
781 extended some other way via the @code{ptr_extend} instruction.
782 Stored in the @code{unchanging}
783 field and @code{volatil} field, printed as @samp{/u} and @samp{/v}.
784 This macro may only be used to get the value it may not be used to change
785 the value.  Use @code{SUBREG_PROMOTED_UNSIGNED_SET} to change the value.
786
787 @findex SUBREG_PROMOTED_UNSIGNED_SET
788 @cindex @code{subreg} and @samp{/u}
789 @cindex @code{unchanging}, in @code{subreg}
790 @cindex @code{volatil}, in @code{subreg}
791 @item SUBREG_PROMOTED_UNSIGNED_SET (@var{x})
792 Set the @code{unchanging} and @code{volatil} fields in a @code{subreg}
793 to reflect zero, sign, or other extension.  If @code{volatil} is
794 zero, then @code{unchanging} as nonzero means zero extension and as
795 zero means sign extension.  If @code{volatil} is nonzero then some
796 other type of extension was done via the @code{ptr_extend} instruction.
797
798 @findex SUBREG_PROMOTED_VAR_P
799 @cindex @code{subreg} and @samp{/s}
800 @cindex @code{in_struct}, in @code{subreg}
801 @item SUBREG_PROMOTED_VAR_P (@var{x})
802 Nonzero in a @code{subreg} if it was made when accessing an object that
803 was promoted to a wider mode in accord with the @code{PROMOTED_MODE} machine
804 description macro (@pxref{Storage Layout}).  In this case, the mode of
805 the @code{subreg} is the declared mode of the object and the mode of
806 @code{SUBREG_REG} is the mode of the register that holds the object.
807 Promoted variables are always either sign- or zero-extended to the wider
808 mode on every assignment.  Stored in the @code{in_struct} field and
809 printed as @samp{/s}.
810
811 @findex SYMBOL_REF_USED
812 @cindex @code{used}, in @code{symbol_ref}
813 @item SYMBOL_REF_USED (@var{x})
814 In a @code{symbol_ref}, indicates that @var{x} has been used.  This is
815 normally only used to ensure that @var{x} is only declared external
816 once.  Stored in the @code{used} field.
817
818 @findex SYMBOL_REF_WEAK
819 @cindex @code{symbol_ref} and @samp{/i}
820 @cindex @code{integrated}, in @code{symbol_ref}
821 @item SYMBOL_REF_WEAK (@var{x})
822 In a @code{symbol_ref}, indicates that @var{x} has been declared weak.
823 Stored in the @code{integrated} field and printed as @samp{/i}.
824
825 @findex SYMBOL_REF_FLAG
826 @cindex @code{symbol_ref} and @samp{/v}
827 @cindex @code{volatil}, in @code{symbol_ref}
828 @item SYMBOL_REF_FLAG (@var{x})
829 In a @code{symbol_ref}, this is used as a flag for machine-specific purposes.
830 Stored in the @code{volatil} field and printed as @samp{/v}.
831
832 Most uses of @code{SYMBOL_REF_FLAG} are historic and may be subsumed
833 by @code{SYMBOL_REF_FLAGS}.  Certainly use of @code{SYMBOL_REF_FLAGS}
834 is mandatory if the target requires more than one bit of storage.
835 @end table
836
837 These are the fields to which the above macros refer:
838
839 @table @code
840 @findex call
841 @cindex @samp{/c} in RTL dump
842 @item call
843 In a @code{mem}, 1 means that the memory reference will not trap.
844
845 In an RTL dump, this flag is represented as @samp{/c}.
846
847 @findex frame_related
848 @cindex @samp{/f} in RTL dump
849 @item frame_related
850 In an @code{insn} or @code{set} expression, 1 means that it is part of
851 a function prologue and sets the stack pointer, sets the frame pointer,
852 saves a register, or sets up a temporary register to use in place of the
853 frame pointer.
854
855 In @code{reg} expressions, 1 means that the register holds a pointer.
856
857 In @code{symbol_ref} expressions, 1 means that the reference addresses
858 this function's string constant pool.
859
860 In @code{mem} expressions, 1 means that the reference is to a scalar.
861
862 In an RTL dump, this flag is represented as @samp{/f}.
863
864 @findex in_struct
865 @cindex @samp{/s} in RTL dump
866 @item in_struct
867 In @code{mem} expressions, it is 1 if the memory datum referred to is
868 all or part of a structure or array; 0 if it is (or might be) a scalar
869 variable.  A reference through a C pointer has 0 because the pointer
870 might point to a scalar variable.  This information allows the compiler
871 to determine something about possible cases of aliasing.
872
873 In @code{reg} expressions, it is 1 if the register has its entire life
874 contained within the test expression of some loop.
875
876 In @code{subreg} expressions, 1 means that the @code{subreg} is accessing
877 an object that has had its mode promoted from a wider mode.
878
879 In @code{label_ref} expressions, 1 means that the referenced label is
880 outside the innermost loop containing the insn in which the @code{label_ref}
881 was found.
882
883 In @code{code_label} expressions, it is 1 if the label may never be deleted.
884 This is used for labels which are the target of non-local gotos.  Such a
885 label that would have been deleted is replaced with a @code{note} of type
886 @code{NOTE_INSN_DELETED_LABEL}.
887
888 In an @code{insn} during dead-code elimination, 1 means that the insn is
889 dead code.
890
891 In an @code{insn} or @code{jump_insn} during reorg for an insn in the
892 delay slot of a branch,
893 1 means that this insn is from the target of the branch.
894
895 In an @code{insn} during instruction scheduling, 1 means that this insn
896 must be scheduled as part of a group together with the previous insn.
897
898 In an RTL dump, this flag is represented as @samp{/s}.
899
900 @findex integrated
901 @cindex @samp{/i} in RTL dump
902 @item integrated
903 In an @code{insn}, @code{insn_list}, or @code{const}, 1 means the RTL was
904 produced by procedure integration.
905
906 In @code{reg} expressions, 1 means the register contains
907 the value to be returned by the current function.  On
908 machines that pass parameters in registers, the same register number
909 may be used for parameters as well, but this flag is not set on such
910 uses.
911
912 In @code{symbol_ref} expressions, 1 means the referenced symbol is weak.
913
914 In an RTL dump, this flag is represented as @samp{/i}.
915
916 @findex jump
917 @cindex @samp{/j} in RTL dump
918 @item jump
919 In a @code{mem} expression, 1 means we should keep the alias set for this
920 mem unchanged when we access a component.
921
922 In a @code{set}, 1 means it is for a return.
923
924 In a @code{call_insn}, 1 means it is a sibling call.
925
926 In an RTL dump, this flag is represented as @samp{/j}.
927
928 @findex unchanging
929 @cindex @samp{/u} in RTL dump
930 @item unchanging
931 In @code{reg} and @code{mem} expressions, 1 means
932 that the value of the expression never changes.
933
934 In @code{subreg} expressions, it is 1 if the @code{subreg} references an
935 unsigned object whose mode has been promoted to a wider mode.
936
937 In an @code{insn} or @code{jump_insn} in the delay slot of a branch
938 instruction, 1 means an annulling branch should be used.
939
940 In a @code{symbol_ref} expression, 1 means that this symbol addresses
941 something in the per-function constant pool.
942
943 In a @code{call_insn}, @code{note}, or an @code{expr_list} of notes,
944 1 means that this instruction is a call to a const or pure function.
945
946 In an RTL dump, this flag is represented as @samp{/u}.
947
948 @findex used
949 @item used
950 This flag is used directly (without an access macro) at the end of RTL
951 generation for a function, to count the number of times an expression
952 appears in insns.  Expressions that appear more than once are copied,
953 according to the rules for shared structure (@pxref{Sharing}).
954
955 For a @code{reg}, it is used directly (without an access macro) by the
956 leaf register renumbering code to ensure that each register is only
957 renumbered once.
958
959 In a @code{symbol_ref}, it indicates that an external declaration for
960 the symbol has already been written.
961
962 @findex volatil
963 @cindex @samp{/v} in RTL dump
964 @item volatil
965 @cindex volatile memory references
966 In a @code{mem}, @code{asm_operands}, or @code{asm_input}
967 expression, it is 1 if the memory
968 reference is volatile.  Volatile memory references may not be deleted,
969 reordered or combined.
970
971 In a @code{symbol_ref} expression, it is used for machine-specific
972 purposes.
973
974 In a @code{reg} expression, it is 1 if the value is a user-level variable.
975 0 indicates an internal compiler temporary.
976
977 In an @code{insn}, 1 means the insn has been deleted.
978
979 In @code{label_ref} and @code{reg_label} expressions, 1 means a reference
980 to a non-local label.
981
982 In an RTL dump, this flag is represented as @samp{/v}.
983 @end table
984
985 @node Machine Modes
986 @section Machine Modes
987 @cindex machine modes
988
989 @findex enum machine_mode
990 A machine mode describes a size of data object and the representation used
991 for it.  In the C code, machine modes are represented by an enumeration
992 type, @code{enum machine_mode}, defined in @file{machmode.def}.  Each RTL
993 expression has room for a machine mode and so do certain kinds of tree
994 expressions (declarations and types, to be precise).
995
996 In debugging dumps and machine descriptions, the machine mode of an RTL
997 expression is written after the expression code with a colon to separate
998 them.  The letters @samp{mode} which appear at the end of each machine mode
999 name are omitted.  For example, @code{(reg:SI 38)} is a @code{reg}
1000 expression with machine mode @code{SImode}.  If the mode is
1001 @code{VOIDmode}, it is not written at all.
1002
1003 Here is a table of machine modes.  The term ``byte'' below refers to an
1004 object of @code{BITS_PER_UNIT} bits (@pxref{Storage Layout}).
1005
1006 @table @code
1007 @findex BImode
1008 @item BImode
1009 ``Bit'' mode represents a single bit, for predicate registers.
1010
1011 @findex QImode
1012 @item QImode
1013 ``Quarter-Integer'' mode represents a single byte treated as an integer.
1014
1015 @findex HImode
1016 @item HImode
1017 ``Half-Integer'' mode represents a two-byte integer.
1018
1019 @findex PSImode
1020 @item PSImode
1021 ``Partial Single Integer'' mode represents an integer which occupies
1022 four bytes but which doesn't really use all four.  On some machines,
1023 this is the right mode to use for pointers.
1024
1025 @findex SImode
1026 @item SImode
1027 ``Single Integer'' mode represents a four-byte integer.
1028
1029 @findex PDImode
1030 @item PDImode
1031 ``Partial Double Integer'' mode represents an integer which occupies
1032 eight bytes but which doesn't really use all eight.  On some machines,
1033 this is the right mode to use for certain pointers.
1034
1035 @findex DImode
1036 @item DImode
1037 ``Double Integer'' mode represents an eight-byte integer.
1038
1039 @findex TImode
1040 @item TImode
1041 ``Tetra Integer'' (?) mode represents a sixteen-byte integer.
1042
1043 @findex OImode
1044 @item OImode
1045 ``Octa Integer'' (?) mode represents a thirty-two-byte integer.
1046
1047 @findex QFmode
1048 @item QFmode
1049 ``Quarter-Floating'' mode represents a quarter-precision (single byte)
1050 floating point number.
1051
1052 @findex HFmode
1053 @item HFmode
1054 ``Half-Floating'' mode represents a half-precision (two byte) floating
1055 point number.
1056
1057 @findex TQFmode
1058 @item TQFmode
1059 ``Three-Quarter-Floating'' (?) mode represents a three-quarter-precision
1060 (three byte) floating point number.
1061
1062 @findex SFmode
1063 @item SFmode
1064 ``Single Floating'' mode represents a four byte floating point number.
1065 In the common case, of a processor with IEEE arithmetic and 8-bit bytes,
1066 this is a single-precision IEEE floating point number; it can also be
1067 used for double-precision (on processors with 16-bit bytes) and
1068 single-precision VAX and IBM types.
1069
1070 @findex DFmode
1071 @item DFmode
1072 ``Double Floating'' mode represents an eight byte floating point number.
1073 In the common case, of a processor with IEEE arithmetic and 8-bit bytes,
1074 this is a double-precision IEEE floating point number.
1075
1076 @findex XFmode
1077 @item XFmode
1078 ``Extended Floating'' mode represents an IEEE extended floating point
1079 number.  This mode only has 80 meaningful bits (ten bytes).  Some
1080 processors require such numbers to be padded to twelve bytes, others
1081 to sixteen; this mode is used for either.
1082
1083 @findex TFmode
1084 @item TFmode
1085 ``Tetra Floating'' mode represents a sixteen byte floating point number
1086 all 128 of whose bits are meaningful.  One common use is the
1087 IEEE quad-precision format.
1088
1089 @findex CCmode
1090 @item CCmode
1091 ``Condition Code'' mode represents the value of a condition code, which
1092 is a machine-specific set of bits used to represent the result of a
1093 comparison operation.  Other machine-specific modes may also be used for
1094 the condition code.  These modes are not used on machines that use
1095 @code{cc0} (see @pxref{Condition Code}).
1096
1097 @findex BLKmode
1098 @item BLKmode
1099 ``Block'' mode represents values that are aggregates to which none of
1100 the other modes apply.  In RTL, only memory references can have this mode,
1101 and only if they appear in string-move or vector instructions.  On machines
1102 which have no such instructions, @code{BLKmode} will not appear in RTL@.
1103
1104 @findex VOIDmode
1105 @item VOIDmode
1106 Void mode means the absence of a mode or an unspecified mode.
1107 For example, RTL expressions of code @code{const_int} have mode
1108 @code{VOIDmode} because they can be taken to have whatever mode the context
1109 requires.  In debugging dumps of RTL, @code{VOIDmode} is expressed by
1110 the absence of any mode.
1111
1112 @findex QCmode
1113 @findex HCmode
1114 @findex SCmode
1115 @findex DCmode
1116 @findex XCmode
1117 @findex TCmode
1118 @item QCmode, HCmode, SCmode, DCmode, XCmode, TCmode
1119 These modes stand for a complex number represented as a pair of floating
1120 point values.  The floating point values are in @code{QFmode},
1121 @code{HFmode}, @code{SFmode}, @code{DFmode}, @code{XFmode}, and
1122 @code{TFmode}, respectively.
1123
1124 @findex CQImode
1125 @findex CHImode
1126 @findex CSImode
1127 @findex CDImode
1128 @findex CTImode
1129 @findex COImode
1130 @item CQImode, CHImode, CSImode, CDImode, CTImode, COImode
1131 These modes stand for a complex number represented as a pair of integer
1132 values.  The integer values are in @code{QImode}, @code{HImode},
1133 @code{SImode}, @code{DImode}, @code{TImode}, and @code{OImode},
1134 respectively.
1135 @end table
1136
1137 The machine description defines @code{Pmode} as a C macro which expands
1138 into the machine mode used for addresses.  Normally this is the mode
1139 whose size is @code{BITS_PER_WORD}, @code{SImode} on 32-bit machines.
1140
1141 The only modes which a machine description @i{must} support are
1142 @code{QImode}, and the modes corresponding to @code{BITS_PER_WORD},
1143 @code{FLOAT_TYPE_SIZE} and @code{DOUBLE_TYPE_SIZE}.
1144 The compiler will attempt to use @code{DImode} for 8-byte structures and
1145 unions, but this can be prevented by overriding the definition of
1146 @code{MAX_FIXED_MODE_SIZE}.  Alternatively, you can have the compiler
1147 use @code{TImode} for 16-byte structures and unions.  Likewise, you can
1148 arrange for the C type @code{short int} to avoid using @code{HImode}.
1149
1150 @cindex mode classes
1151 Very few explicit references to machine modes remain in the compiler and
1152 these few references will soon be removed.  Instead, the machine modes
1153 are divided into mode classes.  These are represented by the enumeration
1154 type @code{enum mode_class} defined in @file{machmode.h}.  The possible
1155 mode classes are:
1156
1157 @table @code
1158 @findex MODE_INT
1159 @item MODE_INT
1160 Integer modes.  By default these are @code{BImode}, @code{QImode},
1161 @code{HImode}, @code{SImode}, @code{DImode}, @code{TImode}, and
1162 @code{OImode}.
1163
1164 @findex MODE_PARTIAL_INT
1165 @item MODE_PARTIAL_INT
1166 The ``partial integer'' modes, @code{PQImode}, @code{PHImode},
1167 @code{PSImode} and @code{PDImode}.
1168
1169 @findex MODE_FLOAT
1170 @item MODE_FLOAT
1171 Floating point modes.  By default these are @code{QFmode},
1172 @code{HFmode}, @code{TQFmode}, @code{SFmode}, @code{DFmode},
1173 @code{XFmode} and @code{TFmode}.
1174
1175 @findex MODE_COMPLEX_INT
1176 @item MODE_COMPLEX_INT
1177 Complex integer modes.  (These are not currently implemented).
1178
1179 @findex MODE_COMPLEX_FLOAT
1180 @item MODE_COMPLEX_FLOAT
1181 Complex floating point modes.  By default these are @code{QCmode},
1182 @code{HCmode}, @code{SCmode}, @code{DCmode}, @code{XCmode}, and
1183 @code{TCmode}.
1184
1185 @findex MODE_FUNCTION
1186 @item MODE_FUNCTION
1187 Algol or Pascal function variables including a static chain.
1188 (These are not currently implemented).
1189
1190 @findex MODE_CC
1191 @item MODE_CC
1192 Modes representing condition code values.  These are @code{CCmode} plus
1193 any modes listed in the @code{EXTRA_CC_MODES} macro.  @xref{Jump Patterns},
1194 also see @ref{Condition Code}.
1195
1196 @findex MODE_RANDOM
1197 @item MODE_RANDOM
1198 This is a catchall mode class for modes which don't fit into the above
1199 classes.  Currently @code{VOIDmode} and @code{BLKmode} are in
1200 @code{MODE_RANDOM}.
1201 @end table
1202
1203 Here are some C macros that relate to machine modes:
1204
1205 @table @code
1206 @findex GET_MODE
1207 @item GET_MODE (@var{x})
1208 Returns the machine mode of the RTX @var{x}.
1209
1210 @findex PUT_MODE
1211 @item PUT_MODE (@var{x}, @var{newmode})
1212 Alters the machine mode of the RTX @var{x} to be @var{newmode}.
1213
1214 @findex NUM_MACHINE_MODES
1215 @item NUM_MACHINE_MODES
1216 Stands for the number of machine modes available on the target
1217 machine.  This is one greater than the largest numeric value of any
1218 machine mode.
1219
1220 @findex GET_MODE_NAME
1221 @item GET_MODE_NAME (@var{m})
1222 Returns the name of mode @var{m} as a string.
1223
1224 @findex GET_MODE_CLASS
1225 @item GET_MODE_CLASS (@var{m})
1226 Returns the mode class of mode @var{m}.
1227
1228 @findex GET_MODE_WIDER_MODE
1229 @item GET_MODE_WIDER_MODE (@var{m})
1230 Returns the next wider natural mode.  For example, the expression
1231 @code{GET_MODE_WIDER_MODE (QImode)} returns @code{HImode}.
1232
1233 @findex GET_MODE_SIZE
1234 @item GET_MODE_SIZE (@var{m})
1235 Returns the size in bytes of a datum of mode @var{m}.
1236
1237 @findex GET_MODE_BITSIZE
1238 @item GET_MODE_BITSIZE (@var{m})
1239 Returns the size in bits of a datum of mode @var{m}.
1240
1241 @findex GET_MODE_MASK
1242 @item GET_MODE_MASK (@var{m})
1243 Returns a bitmask containing 1 for all bits in a word that fit within
1244 mode @var{m}.  This macro can only be used for modes whose bitsize is
1245 less than or equal to @code{HOST_BITS_PER_INT}.
1246
1247 @findex GET_MODE_ALIGNMENT
1248 @item GET_MODE_ALIGNMENT (@var{m})
1249 Return the required alignment, in bits, for an object of mode @var{m}.
1250
1251 @findex GET_MODE_UNIT_SIZE
1252 @item GET_MODE_UNIT_SIZE (@var{m})
1253 Returns the size in bytes of the subunits of a datum of mode @var{m}.
1254 This is the same as @code{GET_MODE_SIZE} except in the case of complex
1255 modes.  For them, the unit size is the size of the real or imaginary
1256 part.
1257
1258 @findex GET_MODE_NUNITS
1259 @item GET_MODE_NUNITS (@var{m})
1260 Returns the number of units contained in a mode, i.e.,
1261 @code{GET_MODE_SIZE} divided by @code{GET_MODE_UNIT_SIZE}.
1262
1263 @findex GET_CLASS_NARROWEST_MODE
1264 @item GET_CLASS_NARROWEST_MODE (@var{c})
1265 Returns the narrowest mode in mode class @var{c}.
1266 @end table
1267
1268 @findex byte_mode
1269 @findex word_mode
1270 The global variables @code{byte_mode} and @code{word_mode} contain modes
1271 whose classes are @code{MODE_INT} and whose bitsizes are either
1272 @code{BITS_PER_UNIT} or @code{BITS_PER_WORD}, respectively.  On 32-bit
1273 machines, these are @code{QImode} and @code{SImode}, respectively.
1274
1275 @node Constants
1276 @section Constant Expression Types
1277 @cindex RTL constants
1278 @cindex RTL constant expression types
1279
1280 The simplest RTL expressions are those that represent constant values.
1281
1282 @table @code
1283 @findex const_int
1284 @item (const_int @var{i})
1285 This type of expression represents the integer value @var{i}.  @var{i}
1286 is customarily accessed with the macro @code{INTVAL} as in
1287 @code{INTVAL (@var{exp})}, which is equivalent to @code{XWINT (@var{exp}, 0)}.
1288
1289 @findex const0_rtx
1290 @findex const1_rtx
1291 @findex const2_rtx
1292 @findex constm1_rtx
1293 There is only one expression object for the integer value zero; it is
1294 the value of the variable @code{const0_rtx}.  Likewise, the only
1295 expression for integer value one is found in @code{const1_rtx}, the only
1296 expression for integer value two is found in @code{const2_rtx}, and the
1297 only expression for integer value negative one is found in
1298 @code{constm1_rtx}.  Any attempt to create an expression of code
1299 @code{const_int} and value zero, one, two or negative one will return
1300 @code{const0_rtx}, @code{const1_rtx}, @code{const2_rtx} or
1301 @code{constm1_rtx} as appropriate.
1302
1303 @findex const_true_rtx
1304 Similarly, there is only one object for the integer whose value is
1305 @code{STORE_FLAG_VALUE}.  It is found in @code{const_true_rtx}.  If
1306 @code{STORE_FLAG_VALUE} is one, @code{const_true_rtx} and
1307 @code{const1_rtx} will point to the same object.  If
1308 @code{STORE_FLAG_VALUE} is @minus{}1, @code{const_true_rtx} and
1309 @code{constm1_rtx} will point to the same object.
1310
1311 @findex const_double
1312 @item (const_double:@var{m} @var{addr} @var{i0} @var{i1} @dots{})
1313 Represents either a floating-point constant of mode @var{m} or an
1314 integer constant too large to fit into @code{HOST_BITS_PER_WIDE_INT}
1315 bits but small enough to fit within twice that number of bits (GCC
1316 does not provide a mechanism to represent even larger constants).  In
1317 the latter case, @var{m} will be @code{VOIDmode}.
1318
1319 @findex const_vector
1320 @item (const_vector:@var{m} [@var{x0} @var{x1} @dots{}])
1321 Represents a vector constant.  The square brackets stand for the vector
1322 containing the constant elements.  @var{x0}, @var{x1} and so on are
1323 the @code{const_int} or @code{const_double} elements.
1324
1325 The number of units in a @code{const_vector} is obtained with the macro
1326 @code{CONST_VECTOR_NUNITS} as in @code{CONST_VECTOR_NUNITS (@var{v})}.
1327
1328 Individual elements in a vector constant are accessed with the macro
1329 @code{CONST_VECTOR_ELT} as in @code{CONST_VECTOR_ELT (@var{v}, @var{n})}
1330 where @var{v} is the vector constant and @var{n} is the element
1331 desired.
1332
1333 @findex CONST_DOUBLE_MEM
1334 @findex CONST_DOUBLE_CHAIN
1335 @var{addr} is used to contain the @code{mem} expression that corresponds
1336 to the location in memory that at which the constant can be found.  If
1337 it has not been allocated a memory location, but is on the chain of all
1338 @code{const_double} expressions in this compilation (maintained using an
1339 undisplayed field), @var{addr} contains @code{const0_rtx}.  If it is not
1340 on the chain, @var{addr} contains @code{cc0_rtx}.  @var{addr} is
1341 customarily accessed with the macro @code{CONST_DOUBLE_MEM} and the
1342 chain field via @code{CONST_DOUBLE_CHAIN}.
1343
1344 @findex CONST_DOUBLE_LOW
1345 If @var{m} is @code{VOIDmode}, the bits of the value are stored in
1346 @var{i0} and @var{i1}.  @var{i0} is customarily accessed with the macro
1347 @code{CONST_DOUBLE_LOW} and @var{i1} with @code{CONST_DOUBLE_HIGH}.
1348
1349 If the constant is floating point (regardless of its precision), then
1350 the number of integers used to store the value depends on the size of
1351 @code{REAL_VALUE_TYPE} (@pxref{Floating Point}).  The integers
1352 represent a floating point number, but not precisely in the target
1353 machine's or host machine's floating point format.  To convert them to
1354 the precise bit pattern used by the target machine, use the macro
1355 @code{REAL_VALUE_TO_TARGET_DOUBLE} and friends (@pxref{Data Output}).
1356
1357 @findex CONST0_RTX
1358 @findex CONST1_RTX
1359 @findex CONST2_RTX
1360 The macro @code{CONST0_RTX (@var{mode})} refers to an expression with
1361 value 0 in mode @var{mode}.  If mode @var{mode} is of mode class
1362 @code{MODE_INT}, it returns @code{const0_rtx}.  If mode @var{mode} is of
1363 mode class @code{MODE_FLOAT}, it returns a @code{CONST_DOUBLE}
1364 expression in mode @var{mode}.  Otherwise, it returns a
1365 @code{CONST_VECTOR} expression in mode @var{mode}.  Similarly, the macro
1366 @code{CONST1_RTX (@var{mode})} refers to an expression with value 1 in
1367 mode @var{mode} and similarly for @code{CONST2_RTX}.  The
1368 @code{CONST1_RTX} and @code{CONST2_RTX} macros are undefined
1369 for vector modes.
1370
1371 @findex const_string
1372 @item (const_string @var{str})
1373 Represents a constant string with value @var{str}.  Currently this is
1374 used only for insn attributes (@pxref{Insn Attributes}) since constant
1375 strings in C are placed in memory.
1376
1377 @findex symbol_ref
1378 @item (symbol_ref:@var{mode} @var{symbol})
1379 Represents the value of an assembler label for data.  @var{symbol} is
1380 a string that describes the name of the assembler label.  If it starts
1381 with a @samp{*}, the label is the rest of @var{symbol} not including
1382 the @samp{*}.  Otherwise, the label is @var{symbol}, usually prefixed
1383 with @samp{_}.
1384
1385 The @code{symbol_ref} contains a mode, which is usually @code{Pmode}.
1386 Usually that is the only mode for which a symbol is directly valid.
1387
1388 @findex label_ref
1389 @item (label_ref @var{label})
1390 Represents the value of an assembler label for code.  It contains one
1391 operand, an expression, which must be a @code{code_label} or a @code{note}
1392 of type @code{NOTE_INSN_DELETED_LABEL} that appears in the instruction
1393 sequence to identify the place where the label should go.
1394
1395 The reason for using a distinct expression type for code label
1396 references is so that jump optimization can distinguish them.
1397
1398 @item (const:@var{m} @var{exp})
1399 Represents a constant that is the result of an assembly-time
1400 arithmetic computation.  The operand, @var{exp}, is an expression that
1401 contains only constants (@code{const_int}, @code{symbol_ref} and
1402 @code{label_ref} expressions) combined with @code{plus} and
1403 @code{minus}.  However, not all combinations are valid, since the
1404 assembler cannot do arbitrary arithmetic on relocatable symbols.
1405
1406 @var{m} should be @code{Pmode}.
1407
1408 @findex high
1409 @item (high:@var{m} @var{exp})
1410 Represents the high-order bits of @var{exp}, usually a
1411 @code{symbol_ref}.  The number of bits is machine-dependent and is
1412 normally the number of bits specified in an instruction that initializes
1413 the high order bits of a register.  It is used with @code{lo_sum} to
1414 represent the typical two-instruction sequence used in RISC machines to
1415 reference a global memory location.
1416
1417 @var{m} should be @code{Pmode}.
1418 @end table
1419
1420 @node Regs and Memory
1421 @section Registers and Memory
1422 @cindex RTL register expressions
1423 @cindex RTL memory expressions
1424
1425 Here are the RTL expression types for describing access to machine
1426 registers and to main memory.
1427
1428 @table @code
1429 @findex reg
1430 @cindex hard registers
1431 @cindex pseudo registers
1432 @item (reg:@var{m} @var{n})
1433 For small values of the integer @var{n} (those that are less than
1434 @code{FIRST_PSEUDO_REGISTER}), this stands for a reference to machine
1435 register number @var{n}: a @dfn{hard register}.  For larger values of
1436 @var{n}, it stands for a temporary value or @dfn{pseudo register}.
1437 The compiler's strategy is to generate code assuming an unlimited
1438 number of such pseudo registers, and later convert them into hard
1439 registers or into memory references.
1440
1441 @var{m} is the machine mode of the reference.  It is necessary because
1442 machines can generally refer to each register in more than one mode.
1443 For example, a register may contain a full word but there may be
1444 instructions to refer to it as a half word or as a single byte, as
1445 well as instructions to refer to it as a floating point number of
1446 various precisions.
1447
1448 Even for a register that the machine can access in only one mode,
1449 the mode must always be specified.
1450
1451 The symbol @code{FIRST_PSEUDO_REGISTER} is defined by the machine
1452 description, since the number of hard registers on the machine is an
1453 invariant characteristic of the machine.  Note, however, that not
1454 all of the machine registers must be general registers.  All the
1455 machine registers that can be used for storage of data are given
1456 hard register numbers, even those that can be used only in certain
1457 instructions or can hold only certain types of data.
1458
1459 A hard register may be accessed in various modes throughout one
1460 function, but each pseudo register is given a natural mode
1461 and is accessed only in that mode.  When it is necessary to describe
1462 an access to a pseudo register using a nonnatural mode, a @code{subreg}
1463 expression is used.
1464
1465 A @code{reg} expression with a machine mode that specifies more than
1466 one word of data may actually stand for several consecutive registers.
1467 If in addition the register number specifies a hardware register, then
1468 it actually represents several consecutive hardware registers starting
1469 with the specified one.
1470
1471 Each pseudo register number used in a function's RTL code is
1472 represented by a unique @code{reg} expression.
1473
1474 @findex FIRST_VIRTUAL_REGISTER
1475 @findex LAST_VIRTUAL_REGISTER
1476 Some pseudo register numbers, those within the range of
1477 @code{FIRST_VIRTUAL_REGISTER} to @code{LAST_VIRTUAL_REGISTER} only
1478 appear during the RTL generation phase and are eliminated before the
1479 optimization phases.  These represent locations in the stack frame that
1480 cannot be determined until RTL generation for the function has been
1481 completed.  The following virtual register numbers are defined:
1482
1483 @table @code
1484 @findex VIRTUAL_INCOMING_ARGS_REGNUM
1485 @item VIRTUAL_INCOMING_ARGS_REGNUM
1486 This points to the first word of the incoming arguments passed on the
1487 stack.  Normally these arguments are placed there by the caller, but the
1488 callee may have pushed some arguments that were previously passed in
1489 registers.
1490
1491 @cindex @code{FIRST_PARM_OFFSET} and virtual registers
1492 @cindex @code{ARG_POINTER_REGNUM} and virtual registers
1493 When RTL generation is complete, this virtual register is replaced
1494 by the sum of the register given by @code{ARG_POINTER_REGNUM} and the
1495 value of @code{FIRST_PARM_OFFSET}.
1496
1497 @findex VIRTUAL_STACK_VARS_REGNUM
1498 @cindex @code{FRAME_GROWS_DOWNWARD} and virtual registers
1499 @item VIRTUAL_STACK_VARS_REGNUM
1500 If @code{FRAME_GROWS_DOWNWARD} is defined, this points to immediately
1501 above the first variable on the stack.  Otherwise, it points to the
1502 first variable on the stack.
1503
1504 @cindex @code{STARTING_FRAME_OFFSET} and virtual registers
1505 @cindex @code{FRAME_POINTER_REGNUM} and virtual registers
1506 @code{VIRTUAL_STACK_VARS_REGNUM} is replaced with the sum of the
1507 register given by @code{FRAME_POINTER_REGNUM} and the value
1508 @code{STARTING_FRAME_OFFSET}.
1509
1510 @findex VIRTUAL_STACK_DYNAMIC_REGNUM
1511 @item VIRTUAL_STACK_DYNAMIC_REGNUM
1512 This points to the location of dynamically allocated memory on the stack
1513 immediately after the stack pointer has been adjusted by the amount of
1514 memory desired.
1515
1516 @cindex @code{STACK_DYNAMIC_OFFSET} and virtual registers
1517 @cindex @code{STACK_POINTER_REGNUM} and virtual registers
1518 This virtual register is replaced by the sum of the register given by
1519 @code{STACK_POINTER_REGNUM} and the value @code{STACK_DYNAMIC_OFFSET}.
1520
1521 @findex VIRTUAL_OUTGOING_ARGS_REGNUM
1522 @item VIRTUAL_OUTGOING_ARGS_REGNUM
1523 This points to the location in the stack at which outgoing arguments
1524 should be written when the stack is pre-pushed (arguments pushed using
1525 push insns should always use @code{STACK_POINTER_REGNUM}).
1526
1527 @cindex @code{STACK_POINTER_OFFSET} and virtual registers
1528 This virtual register is replaced by the sum of the register given by
1529 @code{STACK_POINTER_REGNUM} and the value @code{STACK_POINTER_OFFSET}.
1530 @end table
1531
1532 @findex subreg
1533 @item (subreg:@var{m} @var{reg} @var{bytenum})
1534 @code{subreg} expressions are used to refer to a register in a machine
1535 mode other than its natural one, or to refer to one register of
1536 a multi-part @code{reg} that actually refers to several registers.
1537
1538 Each pseudo-register has a natural mode.  If it is necessary to
1539 operate on it in a different mode---for example, to perform a fullword
1540 move instruction on a pseudo-register that contains a single
1541 byte---the pseudo-register must be enclosed in a @code{subreg}.  In
1542 such a case, @var{bytenum} is zero.
1543
1544 Usually @var{m} is at least as narrow as the mode of @var{reg}, in which
1545 case it is restricting consideration to only the bits of @var{reg} that
1546 are in @var{m}.
1547
1548 Sometimes @var{m} is wider than the mode of @var{reg}.  These
1549 @code{subreg} expressions are often called @dfn{paradoxical}.  They are
1550 used in cases where we want to refer to an object in a wider mode but do
1551 not care what value the additional bits have.  The reload pass ensures
1552 that paradoxical references are only made to hard registers.
1553
1554 The other use of @code{subreg} is to extract the individual registers of
1555 a multi-register value.  Machine modes such as @code{DImode} and
1556 @code{TImode} can indicate values longer than a word, values which
1557 usually require two or more consecutive registers.  To access one of the
1558 registers, use a @code{subreg} with mode @code{SImode} and a
1559 @var{bytenum} offset that says which register.
1560
1561 Storing in a non-paradoxical @code{subreg} has undefined results for
1562 bits belonging to the same word as the @code{subreg}.  This laxity makes
1563 it easier to generate efficient code for such instructions.  To
1564 represent an instruction that preserves all the bits outside of those in
1565 the @code{subreg}, use @code{strict_low_part} around the @code{subreg}.
1566
1567 @cindex @code{WORDS_BIG_ENDIAN}, effect on @code{subreg}
1568 The compilation parameter @code{WORDS_BIG_ENDIAN}, if set to 1, says
1569 that byte number zero is part of the most significant word; otherwise,
1570 it is part of the least significant word.
1571
1572 @cindex @code{BYTES_BIG_ENDIAN}, effect on @code{subreg}
1573 The compilation parameter @code{BYTES_BIG_ENDIAN}, if set to 1, says
1574 that byte number zero is the most significant byte within a word;
1575 otherwise, it is the least significant byte within a word.
1576
1577 @cindex @code{FLOAT_WORDS_BIG_ENDIAN}, (lack of) effect on @code{subreg}
1578 On a few targets, @code{FLOAT_WORDS_BIG_ENDIAN} disagrees with
1579 @code{WORDS_BIG_ENDIAN}.
1580 However, most parts of the compiler treat floating point values as if
1581 they had the same endianness as integer values.  This works because
1582 they handle them solely as a collection of integer values, with no
1583 particular numerical value.  Only real.c and the runtime libraries
1584 care about @code{FLOAT_WORDS_BIG_ENDIAN}.
1585
1586 @cindex combiner pass
1587 @cindex reload pass
1588 @cindex @code{subreg}, special reload handling
1589 Between the combiner pass and the reload pass, it is possible to have a
1590 paradoxical @code{subreg} which contains a @code{mem} instead of a
1591 @code{reg} as its first operand.  After the reload pass, it is also
1592 possible to have a non-paradoxical @code{subreg} which contains a
1593 @code{mem}; this usually occurs when the @code{mem} is a stack slot
1594 which replaced a pseudo register.
1595
1596 Note that it is not valid to access a @code{DFmode} value in @code{SFmode}
1597 using a @code{subreg}.  On some machines the most significant part of a
1598 @code{DFmode} value does not have the same format as a single-precision
1599 floating value.
1600
1601 It is also not valid to access a single word of a multi-word value in a
1602 hard register when less registers can hold the value than would be
1603 expected from its size.  For example, some 32-bit machines have
1604 floating-point registers that can hold an entire @code{DFmode} value.
1605 If register 10 were such a register @code{(subreg:SI (reg:DF 10) 4)}
1606 would be invalid because there is no way to convert that reference to
1607 a single machine register.  The reload pass prevents @code{subreg}
1608 expressions such as these from being formed.
1609
1610 @findex SUBREG_REG
1611 @findex SUBREG_BYTE
1612 The first operand of a @code{subreg} expression is customarily accessed
1613 with the @code{SUBREG_REG} macro and the second operand is customarily
1614 accessed with the @code{SUBREG_BYTE} macro.
1615
1616 @findex scratch
1617 @cindex scratch operands
1618 @item (scratch:@var{m})
1619 This represents a scratch register that will be required for the
1620 execution of a single instruction and not used subsequently.  It is
1621 converted into a @code{reg} by either the local register allocator or
1622 the reload pass.
1623
1624 @code{scratch} is usually present inside a @code{clobber} operation
1625 (@pxref{Side Effects}).
1626
1627 @findex cc0
1628 @cindex condition code register
1629 @item (cc0)
1630 This refers to the machine's condition code register.  It has no
1631 operands and may not have a machine mode.  There are two ways to use it:
1632
1633 @itemize @bullet
1634 @item
1635 To stand for a complete set of condition code flags.  This is best on
1636 most machines, where each comparison sets the entire series of flags.
1637
1638 With this technique, @code{(cc0)} may be validly used in only two
1639 contexts: as the destination of an assignment (in test and compare
1640 instructions) and in comparison operators comparing against zero
1641 (@code{const_int} with value zero; that is to say, @code{const0_rtx}).
1642
1643 @item
1644 To stand for a single flag that is the result of a single condition.
1645 This is useful on machines that have only a single flag bit, and in
1646 which comparison instructions must specify the condition to test.
1647
1648 With this technique, @code{(cc0)} may be validly used in only two
1649 contexts: as the destination of an assignment (in test and compare
1650 instructions) where the source is a comparison operator, and as the
1651 first operand of @code{if_then_else} (in a conditional branch).
1652 @end itemize
1653
1654 @findex cc0_rtx
1655 There is only one expression object of code @code{cc0}; it is the
1656 value of the variable @code{cc0_rtx}.  Any attempt to create an
1657 expression of code @code{cc0} will return @code{cc0_rtx}.
1658
1659 Instructions can set the condition code implicitly.  On many machines,
1660 nearly all instructions set the condition code based on the value that
1661 they compute or store.  It is not necessary to record these actions
1662 explicitly in the RTL because the machine description includes a
1663 prescription for recognizing the instructions that do so (by means of
1664 the macro @code{NOTICE_UPDATE_CC}).  @xref{Condition Code}.  Only
1665 instructions whose sole purpose is to set the condition code, and
1666 instructions that use the condition code, need mention @code{(cc0)}.
1667
1668 On some machines, the condition code register is given a register number
1669 and a @code{reg} is used instead of @code{(cc0)}.  This is usually the
1670 preferable approach if only a small subset of instructions modify the
1671 condition code.  Other machines store condition codes in general
1672 registers; in such cases a pseudo register should be used.
1673
1674 Some machines, such as the SPARC and RS/6000, have two sets of
1675 arithmetic instructions, one that sets and one that does not set the
1676 condition code.  This is best handled by normally generating the
1677 instruction that does not set the condition code, and making a pattern
1678 that both performs the arithmetic and sets the condition code register
1679 (which would not be @code{(cc0)} in this case).  For examples, search
1680 for @samp{addcc} and @samp{andcc} in @file{sparc.md}.
1681
1682 @findex pc
1683 @item (pc)
1684 @cindex program counter
1685 This represents the machine's program counter.  It has no operands and
1686 may not have a machine mode.  @code{(pc)} may be validly used only in
1687 certain specific contexts in jump instructions.
1688
1689 @findex pc_rtx
1690 There is only one expression object of code @code{pc}; it is the value
1691 of the variable @code{pc_rtx}.  Any attempt to create an expression of
1692 code @code{pc} will return @code{pc_rtx}.
1693
1694 All instructions that do not jump alter the program counter implicitly
1695 by incrementing it, but there is no need to mention this in the RTL@.
1696
1697 @findex mem
1698 @item (mem:@var{m} @var{addr} @var{alias})
1699 This RTX represents a reference to main memory at an address
1700 represented by the expression @var{addr}.  @var{m} specifies how large
1701 a unit of memory is accessed.  @var{alias} specifies an alias set for the
1702 reference.  In general two items are in different alias sets if they cannot
1703 reference the same memory address.
1704
1705 The construct @code{(mem:BLK (scratch))} is considered to alias all
1706 other memories.  Thus it may be used as a memory barrier in epilogue
1707 stack deallocation patterns.
1708
1709 @findex addressof
1710 @item (addressof:@var{m} @var{reg})
1711 This RTX represents a request for the address of register @var{reg}.  Its mode
1712 is always @code{Pmode}.  If there are any @code{addressof}
1713 expressions left in the function after CSE, @var{reg} is forced into the
1714 stack and the @code{addressof} expression is replaced with a @code{plus}
1715 expression for the address of its stack slot.
1716 @end table
1717
1718 @node Arithmetic
1719 @section RTL Expressions for Arithmetic
1720 @cindex arithmetic, in RTL
1721 @cindex math, in RTL
1722 @cindex RTL expressions for arithmetic
1723
1724 Unless otherwise specified, all the operands of arithmetic expressions
1725 must be valid for mode @var{m}.  An operand is valid for mode @var{m}
1726 if it has mode @var{m}, or if it is a @code{const_int} or
1727 @code{const_double} and @var{m} is a mode of class @code{MODE_INT}.
1728
1729 For commutative binary operations, constants should be placed in the
1730 second operand.
1731
1732 @table @code
1733 @findex plus
1734 @findex ss_plus
1735 @findex us_plus
1736 @cindex RTL sum
1737 @cindex RTL addition
1738 @cindex RTL addition with signed saturation
1739 @cindex RTL addition with unsigned saturation
1740 @item (plus:@var{m} @var{x} @var{y})
1741 @itemx (ss_plus:@var{m} @var{x} @var{y})
1742 @itemx (us_plus:@var{m} @var{x} @var{y})
1743
1744 These three expressions all represent the sum of the values
1745 represented by @var{x} and @var{y} carried out in machine mode
1746 @var{m}.  They differ in their behavior on overflow of integer modes.
1747 @code{plus} wraps round modulo the width of @var{m}; @code{ss_plus}
1748 saturates at the maximum signed value representable in @var{m};
1749 @code{us_plus} saturates at the maximum unsigned value.
1750
1751 @c ??? What happens on overflow of floating point modes?
1752
1753 @findex lo_sum
1754 @item (lo_sum:@var{m} @var{x} @var{y})
1755
1756 This expression represents the sum of @var{x} and the low-order bits
1757 of @var{y}.  It is used with @code{high} (@pxref{Constants}) to
1758 represent the typical two-instruction sequence used in RISC machines
1759 to reference a global memory location.
1760
1761 The number of low order bits is machine-dependent but is
1762 normally the number of bits in a @code{Pmode} item minus the number of
1763 bits set by @code{high}.
1764
1765 @var{m} should be @code{Pmode}.
1766
1767 @findex minus
1768 @findex ss_minus
1769 @findex us_minus
1770 @cindex RTL difference
1771 @cindex RTL subtraction
1772 @cindex RTL subtraction with signed saturation
1773 @cindex RTL subtraction with unsigned saturation
1774 @item (minus:@var{m} @var{x} @var{y})
1775 @itemx (ss_minus:@var{m} @var{x} @var{y})
1776 @itemx (us_minus:@var{m} @var{x} @var{y})
1777
1778 These three expressions represent the result of subtracting @var{y}
1779 from @var{x}, carried out in mode @var{M}.  Behavior on overflow is
1780 the same as for the three variants of @code{plus} (see above).
1781
1782 @findex compare
1783 @cindex RTL comparison
1784 @item (compare:@var{m} @var{x} @var{y})
1785 Represents the result of subtracting @var{y} from @var{x} for purposes
1786 of comparison.  The result is computed without overflow, as if with
1787 infinite precision.
1788
1789 Of course, machines can't really subtract with infinite precision.
1790 However, they can pretend to do so when only the sign of the result will
1791 be used, which is the case when the result is stored in the condition
1792 code.  And that is the @emph{only} way this kind of expression may
1793 validly be used: as a value to be stored in the condition codes, either
1794 @code{(cc0)} or a register.  @xref{Comparisons}.
1795
1796 The mode @var{m} is not related to the modes of @var{x} and @var{y}, but
1797 instead is the mode of the condition code value.  If @code{(cc0)} is
1798 used, it is @code{VOIDmode}.  Otherwise it is some mode in class
1799 @code{MODE_CC}, often @code{CCmode}.  @xref{Condition Code}.  If @var{m}
1800 is @code{VOIDmode} or @code{CCmode}, the operation returns sufficient
1801 information (in an unspecified format) so that any comparison operator
1802 can be applied to the result of the @code{COMPARE} operation.  For other
1803 modes in class @code{MODE_CC}, the operation only returns a subset of
1804 this information.
1805
1806 Normally, @var{x} and @var{y} must have the same mode.  Otherwise,
1807 @code{compare} is valid only if the mode of @var{x} is in class
1808 @code{MODE_INT} and @var{y} is a @code{const_int} or
1809 @code{const_double} with mode @code{VOIDmode}.  The mode of @var{x}
1810 determines what mode the comparison is to be done in; thus it must not
1811 be @code{VOIDmode}.
1812
1813 If one of the operands is a constant, it should be placed in the
1814 second operand and the comparison code adjusted as appropriate.
1815
1816 A @code{compare} specifying two @code{VOIDmode} constants is not valid
1817 since there is no way to know in what mode the comparison is to be
1818 performed; the comparison must either be folded during the compilation
1819 or the first operand must be loaded into a register while its mode is
1820 still known.
1821
1822 @findex neg
1823 @item (neg:@var{m} @var{x})
1824 Represents the negation (subtraction from zero) of the value represented
1825 by @var{x}, carried out in mode @var{m}.
1826
1827 @findex mult
1828 @cindex multiplication
1829 @cindex product
1830 @item (mult:@var{m} @var{x} @var{y})
1831 Represents the signed product of the values represented by @var{x} and
1832 @var{y} carried out in machine mode @var{m}.
1833
1834 Some machines support a multiplication that generates a product wider
1835 than the operands.  Write the pattern for this as
1836
1837 @smallexample
1838 (mult:@var{m} (sign_extend:@var{m} @var{x}) (sign_extend:@var{m} @var{y}))
1839 @end smallexample
1840
1841 where @var{m} is wider than the modes of @var{x} and @var{y}, which need
1842 not be the same.
1843
1844 For unsigned widening multiplication, use the same idiom, but with
1845 @code{zero_extend} instead of @code{sign_extend}.
1846
1847 @findex div
1848 @cindex division
1849 @cindex signed division
1850 @cindex quotient
1851 @item (div:@var{m} @var{x} @var{y})
1852 Represents the quotient in signed division of @var{x} by @var{y},
1853 carried out in machine mode @var{m}.  If @var{m} is a floating point
1854 mode, it represents the exact quotient; otherwise, the integerized
1855 quotient.
1856
1857 Some machines have division instructions in which the operands and
1858 quotient widths are not all the same; you should represent
1859 such instructions using @code{truncate} and @code{sign_extend} as in,
1860
1861 @smallexample
1862 (truncate:@var{m1} (div:@var{m2} @var{x} (sign_extend:@var{m2} @var{y})))
1863 @end smallexample
1864
1865 @findex udiv
1866 @cindex unsigned division
1867 @cindex division
1868 @item (udiv:@var{m} @var{x} @var{y})
1869 Like @code{div} but represents unsigned division.
1870
1871 @findex mod
1872 @findex umod
1873 @cindex remainder
1874 @cindex division
1875 @item (mod:@var{m} @var{x} @var{y})
1876 @itemx (umod:@var{m} @var{x} @var{y})
1877 Like @code{div} and @code{udiv} but represent the remainder instead of
1878 the quotient.
1879
1880 @findex smin
1881 @findex smax
1882 @cindex signed minimum
1883 @cindex signed maximum
1884 @item (smin:@var{m} @var{x} @var{y})
1885 @itemx (smax:@var{m} @var{x} @var{y})
1886 Represents the smaller (for @code{smin}) or larger (for @code{smax}) of
1887 @var{x} and @var{y}, interpreted as signed integers in mode @var{m}.
1888
1889 @findex umin
1890 @findex umax
1891 @cindex unsigned minimum and maximum
1892 @item (umin:@var{m} @var{x} @var{y})
1893 @itemx (umax:@var{m} @var{x} @var{y})
1894 Like @code{smin} and @code{smax}, but the values are interpreted as unsigned
1895 integers.
1896
1897 @findex not
1898 @cindex complement, bitwise
1899 @cindex bitwise complement
1900 @item (not:@var{m} @var{x})
1901 Represents the bitwise complement of the value represented by @var{x},
1902 carried out in mode @var{m}, which must be a fixed-point machine mode.
1903
1904 @findex and
1905 @cindex logical-and, bitwise
1906 @cindex bitwise logical-and
1907 @item (and:@var{m} @var{x} @var{y})
1908 Represents the bitwise logical-and of the values represented by
1909 @var{x} and @var{y}, carried out in machine mode @var{m}, which must be
1910 a fixed-point machine mode.
1911
1912 @findex ior
1913 @cindex inclusive-or, bitwise
1914 @cindex bitwise inclusive-or
1915 @item (ior:@var{m} @var{x} @var{y})
1916 Represents the bitwise inclusive-or of the values represented by @var{x}
1917 and @var{y}, carried out in machine mode @var{m}, which must be a
1918 fixed-point mode.
1919
1920 @findex xor
1921 @cindex exclusive-or, bitwise
1922 @cindex bitwise exclusive-or
1923 @item (xor:@var{m} @var{x} @var{y})
1924 Represents the bitwise exclusive-or of the values represented by @var{x}
1925 and @var{y}, carried out in machine mode @var{m}, which must be a
1926 fixed-point mode.
1927
1928 @findex ashift
1929 @cindex left shift
1930 @cindex shift
1931 @cindex arithmetic shift
1932 @item (ashift:@var{m} @var{x} @var{c})
1933 Represents the result of arithmetically shifting @var{x} left by @var{c}
1934 places.  @var{x} have mode @var{m}, a fixed-point machine mode.  @var{c}
1935 be a fixed-point mode or be a constant with mode @code{VOIDmode}; which
1936 mode is determined by the mode called for in the machine description
1937 entry for the left-shift instruction.  For example, on the VAX, the mode
1938 of @var{c} is @code{QImode} regardless of @var{m}.
1939
1940 @findex lshiftrt
1941 @cindex right shift
1942 @findex ashiftrt
1943 @item (lshiftrt:@var{m} @var{x} @var{c})
1944 @itemx (ashiftrt:@var{m} @var{x} @var{c})
1945 Like @code{ashift} but for right shift.  Unlike the case for left shift,
1946 these two operations are distinct.
1947
1948 @findex rotate
1949 @cindex rotate
1950 @cindex left rotate
1951 @findex rotatert
1952 @cindex right rotate
1953 @item (rotate:@var{m} @var{x} @var{c})
1954 @itemx (rotatert:@var{m} @var{x} @var{c})
1955 Similar but represent left and right rotate.  If @var{c} is a constant,
1956 use @code{rotate}.
1957
1958 @findex abs
1959 @cindex absolute value
1960 @item (abs:@var{m} @var{x})
1961 Represents the absolute value of @var{x}, computed in mode @var{m}.
1962
1963 @findex sqrt
1964 @cindex square root
1965 @item (sqrt:@var{m} @var{x})
1966 Represents the square root of @var{x}, computed in mode @var{m}.
1967 Most often @var{m} will be a floating point mode.
1968
1969 @findex ffs
1970 @item (ffs:@var{m} @var{x})
1971 Represents one plus the index of the least significant 1-bit in
1972 @var{x}, represented as an integer of mode @var{m}.  (The value is
1973 zero if @var{x} is zero.)  The mode of @var{x} need not be @var{m};
1974 depending on the target machine, various mode combinations may be
1975 valid.
1976
1977 @findex clz
1978 @item (clz:@var{m} @var{x})
1979 Represents the number of leading 0-bits in @var{x}, represented as an
1980 integer of mode @var{m}, starting at the most significant bit position.
1981 If @var{x} is zero, the value is determined by
1982 @code{CLZ_DEFINED_VALUE_AT_ZERO}.  Note that this is one of
1983 the few expressions that is not invariant under widening.  The mode of
1984 @var{x} will usually be an integer mode.
1985
1986 @findex ctz
1987 @item (ctz:@var{m} @var{x})
1988 Represents the number of trailing 0-bits in @var{x}, represented as an
1989 integer of mode @var{m}, starting at the least significant bit position.
1990 If @var{x} is zero, the value is determined by
1991 @code{CTZ_DEFINED_VALUE_AT_ZERO}.  Except for this case,
1992 @code{ctz(x)} is equivalent to @code{ffs(@var{x}) - 1}.  The mode of
1993 @var{x} will usually be an integer mode.
1994
1995 @findex popcount
1996 @item (popcount:@var{m} @var{x})
1997 Represents the number of 1-bits in @var{x}, represented as an integer of
1998 mode @var{m}.  The mode of @var{x} will usually be an integer mode.
1999
2000 @findex parity
2001 @item (parity:@var{m} @var{x})
2002 Represents the number of 1-bits modulo 2 in @var{x}, represented as an
2003 integer of mode @var{m}.  The mode of @var{x} will usually be an integer
2004 mode.
2005 @end table
2006
2007 @node Comparisons
2008 @section Comparison Operations
2009 @cindex RTL comparison operations
2010
2011 Comparison operators test a relation on two operands and are considered
2012 to represent a machine-dependent nonzero value described by, but not
2013 necessarily equal to, @code{STORE_FLAG_VALUE} (@pxref{Misc})
2014 if the relation holds, or zero if it does not, for comparison operators
2015 whose results have a `MODE_INT' mode,
2016 @code{FLOAT_STORE_FLAG_VALUE} (@pxref{Misc}) if the relation holds, or
2017 zero if it does not, for comparison operators that return floating-point
2018 values, and a vector of either @code{VECTOR_STORE_FLAG_VALUE} (@pxref{Misc})
2019 if the relation holds, or of zeros if it does not, for comparison operators
2020 that return vector results.
2021 The mode of the comparison operation is independent of the mode
2022 of the data being compared.  If the comparison operation is being tested
2023 (e.g., the first operand of an @code{if_then_else}), the mode must be
2024 @code{VOIDmode}.
2025
2026 @cindex condition codes
2027 There are two ways that comparison operations may be used.  The
2028 comparison operators may be used to compare the condition codes
2029 @code{(cc0)} against zero, as in @code{(eq (cc0) (const_int 0))}.  Such
2030 a construct actually refers to the result of the preceding instruction
2031 in which the condition codes were set.  The instruction setting the
2032 condition code must be adjacent to the instruction using the condition
2033 code; only @code{note} insns may separate them.
2034
2035 Alternatively, a comparison operation may directly compare two data
2036 objects.  The mode of the comparison is determined by the operands; they
2037 must both be valid for a common machine mode.  A comparison with both
2038 operands constant would be invalid as the machine mode could not be
2039 deduced from it, but such a comparison should never exist in RTL due to
2040 constant folding.
2041
2042 In the example above, if @code{(cc0)} were last set to
2043 @code{(compare @var{x} @var{y})}, the comparison operation is
2044 identical to @code{(eq @var{x} @var{y})}.  Usually only one style
2045 of comparisons is supported on a particular machine, but the combine
2046 pass will try to merge the operations to produce the @code{eq} shown
2047 in case it exists in the context of the particular insn involved.
2048
2049 Inequality comparisons come in two flavors, signed and unsigned.  Thus,
2050 there are distinct expression codes @code{gt} and @code{gtu} for signed and
2051 unsigned greater-than.  These can produce different results for the same
2052 pair of integer values: for example, 1 is signed greater-than @minus{}1 but not
2053 unsigned greater-than, because @minus{}1 when regarded as unsigned is actually
2054 @code{0xffffffff} which is greater than 1.
2055
2056 The signed comparisons are also used for floating point values.  Floating
2057 point comparisons are distinguished by the machine modes of the operands.
2058
2059 @table @code
2060 @findex eq
2061 @cindex equal
2062 @item (eq:@var{m} @var{x} @var{y})
2063 @code{STORE_FLAG_VALUE} if the values represented by @var{x} and @var{y}
2064 are equal, otherwise 0.
2065
2066 @findex ne
2067 @cindex not equal
2068 @item (ne:@var{m} @var{x} @var{y})
2069 @code{STORE_FLAG_VALUE} if the values represented by @var{x} and @var{y}
2070 are not equal, otherwise 0.
2071
2072 @findex gt
2073 @cindex greater than
2074 @item (gt:@var{m} @var{x} @var{y})
2075 @code{STORE_FLAG_VALUE} if the @var{x} is greater than @var{y}.  If they
2076 are fixed-point, the comparison is done in a signed sense.
2077
2078 @findex gtu
2079 @cindex greater than
2080 @cindex unsigned greater than
2081 @item (gtu:@var{m} @var{x} @var{y})
2082 Like @code{gt} but does unsigned comparison, on fixed-point numbers only.
2083
2084 @findex lt
2085 @cindex less than
2086 @findex ltu
2087 @cindex unsigned less than
2088 @item (lt:@var{m} @var{x} @var{y})
2089 @itemx (ltu:@var{m} @var{x} @var{y})
2090 Like @code{gt} and @code{gtu} but test for ``less than''.
2091
2092 @findex ge
2093 @cindex greater than
2094 @findex geu
2095 @cindex unsigned greater than
2096 @item (ge:@var{m} @var{x} @var{y})
2097 @itemx (geu:@var{m} @var{x} @var{y})
2098 Like @code{gt} and @code{gtu} but test for ``greater than or equal''.
2099
2100 @findex le
2101 @cindex less than or equal
2102 @findex leu
2103 @cindex unsigned less than
2104 @item (le:@var{m} @var{x} @var{y})
2105 @itemx (leu:@var{m} @var{x} @var{y})
2106 Like @code{gt} and @code{gtu} but test for ``less than or equal''.
2107
2108 @findex if_then_else
2109 @item (if_then_else @var{cond} @var{then} @var{else})
2110 This is not a comparison operation but is listed here because it is
2111 always used in conjunction with a comparison operation.  To be
2112 precise, @var{cond} is a comparison expression.  This expression
2113 represents a choice, according to @var{cond}, between the value
2114 represented by @var{then} and the one represented by @var{else}.
2115
2116 On most machines, @code{if_then_else} expressions are valid only
2117 to express conditional jumps.
2118
2119 @findex cond
2120 @item (cond [@var{test1} @var{value1} @var{test2} @var{value2} @dots{}] @var{default})
2121 Similar to @code{if_then_else}, but more general.  Each of @var{test1},
2122 @var{test2}, @dots{} is performed in turn.  The result of this expression is
2123 the @var{value} corresponding to the first nonzero test, or @var{default} if
2124 none of the tests are nonzero expressions.
2125
2126 This is currently not valid for instruction patterns and is supported only
2127 for insn attributes.  @xref{Insn Attributes}.
2128 @end table
2129
2130 @node Bit-Fields
2131 @section Bit-Fields
2132 @cindex bit-fields
2133
2134 Special expression codes exist to represent bit-field instructions.
2135 These types of expressions are lvalues in RTL; they may appear
2136 on the left side of an assignment, indicating insertion of a value
2137 into the specified bit-field.
2138
2139 @table @code
2140 @findex sign_extract
2141 @cindex @code{BITS_BIG_ENDIAN}, effect on @code{sign_extract}
2142 @item (sign_extract:@var{m} @var{loc} @var{size} @var{pos})
2143 This represents a reference to a sign-extended bit-field contained or
2144 starting in @var{loc} (a memory or register reference).  The bit-field
2145 is @var{size} bits wide and starts at bit @var{pos}.  The compilation
2146 option @code{BITS_BIG_ENDIAN} says which end of the memory unit
2147 @var{pos} counts from.
2148
2149 If @var{loc} is in memory, its mode must be a single-byte integer mode.
2150 If @var{loc} is in a register, the mode to use is specified by the
2151 operand of the @code{insv} or @code{extv} pattern
2152 (@pxref{Standard Names}) and is usually a full-word integer mode,
2153 which is the default if none is specified.
2154
2155 The mode of @var{pos} is machine-specific and is also specified
2156 in the @code{insv} or @code{extv} pattern.
2157
2158 The mode @var{m} is the same as the mode that would be used for
2159 @var{loc} if it were a register.
2160
2161 @findex zero_extract
2162 @item (zero_extract:@var{m} @var{loc} @var{size} @var{pos})
2163 Like @code{sign_extract} but refers to an unsigned or zero-extended
2164 bit-field.  The same sequence of bits are extracted, but they
2165 are filled to an entire word with zeros instead of by sign-extension.
2166 @end table
2167
2168 @node Vector Operations
2169 @section Vector Operations
2170 @cindex vector operations
2171
2172 All normal RTL expressions can be used with vector modes; they are
2173 interpreted as operating on each part of the vector independently.
2174 Additionally, there are a few new expressions to describe specific vector
2175 operations.
2176
2177 @table @code
2178 @findex vec_merge
2179 @item (vec_merge:@var{m} @var{vec1} @var{vec2} @var{items})
2180 This describes a merge operation between two vectors.  The result is a vector
2181 of mode @var{m}; its elements are selected from either @var{vec1} or
2182 @var{vec2}.  Which elements are selected is described by @var{items}, which
2183 is a bit mask represented by a @code{const_int}; a zero bit indicates the
2184 corresponding element in the result vector is taken from @var{vec2} while
2185 a set bit indicates it is taken from @var{vec1}.
2186
2187 @findex vec_select
2188 @item (vec_select:@var{m} @var{vec1} @var{selection})
2189 This describes an operation that selects parts of a vector.  @var{vec1} is
2190 the source vector, @var{selection} is a @code{parallel} that contains a
2191 @code{const_int} for each of the subparts of the result vector, giving the
2192 number of the source subpart that should be stored into it.
2193
2194 @findex vec_concat
2195 @item (vec_concat:@var{m} @var{vec1} @var{vec2})
2196 Describes a vector concat operation.  The result is a concatenation of the
2197 vectors @var{vec1} and @var{vec2}; its length is the sum of the lengths of
2198 the two inputs.
2199
2200 @findex vec_duplicate
2201 @item (vec_duplicate:@var{m} @var{vec})
2202 This operation converts a small vector into a larger one by duplicating the
2203 input values.  The output vector mode must have the same submodes as the
2204 input vector mode, and the number of output parts must be an integer multiple
2205 of the number of input parts.
2206
2207 @end table
2208
2209 @node Conversions
2210 @section Conversions
2211 @cindex conversions
2212 @cindex machine mode conversions
2213
2214 All conversions between machine modes must be represented by
2215 explicit conversion operations.  For example, an expression
2216 which is the sum of a byte and a full word cannot be written as
2217 @code{(plus:SI (reg:QI 34) (reg:SI 80))} because the @code{plus}
2218 operation requires two operands of the same machine mode.
2219 Therefore, the byte-sized operand is enclosed in a conversion
2220 operation, as in
2221
2222 @smallexample
2223 (plus:SI (sign_extend:SI (reg:QI 34)) (reg:SI 80))
2224 @end smallexample
2225
2226 The conversion operation is not a mere placeholder, because there
2227 may be more than one way of converting from a given starting mode
2228 to the desired final mode.  The conversion operation code says how
2229 to do it.
2230
2231 For all conversion operations, @var{x} must not be @code{VOIDmode}
2232 because the mode in which to do the conversion would not be known.
2233 The conversion must either be done at compile-time or @var{x}
2234 must be placed into a register.
2235
2236 @table @code
2237 @findex sign_extend
2238 @item (sign_extend:@var{m} @var{x})
2239 Represents the result of sign-extending the value @var{x}
2240 to machine mode @var{m}.  @var{m} must be a fixed-point mode
2241 and @var{x} a fixed-point value of a mode narrower than @var{m}.
2242
2243 @findex zero_extend
2244 @item (zero_extend:@var{m} @var{x})
2245 Represents the result of zero-extending the value @var{x}
2246 to machine mode @var{m}.  @var{m} must be a fixed-point mode
2247 and @var{x} a fixed-point value of a mode narrower than @var{m}.
2248
2249 @findex float_extend
2250 @item (float_extend:@var{m} @var{x})
2251 Represents the result of extending the value @var{x}
2252 to machine mode @var{m}.  @var{m} must be a floating point mode
2253 and @var{x} a floating point value of a mode narrower than @var{m}.
2254
2255 @findex truncate
2256 @item (truncate:@var{m} @var{x})
2257 Represents the result of truncating the value @var{x}
2258 to machine mode @var{m}.  @var{m} must be a fixed-point mode
2259 and @var{x} a fixed-point value of a mode wider than @var{m}.
2260
2261 @findex ss_truncate
2262 @item (ss_truncate:@var{m} @var{x})
2263 Represents the result of truncating the value @var{x}
2264 to machine mode @var{m}, using signed saturation in the case of
2265 overflow.  Both @var{m} and the mode of @var{x} must be fixed-point
2266 modes.
2267
2268 @findex us_truncate
2269 @item (us_truncate:@var{m} @var{x})
2270 Represents the result of truncating the value @var{x}
2271 to machine mode @var{m}, using unsigned saturation in the case of
2272 overflow.  Both @var{m} and the mode of @var{x} must be fixed-point
2273 modes.
2274
2275 @findex float_truncate
2276 @item (float_truncate:@var{m} @var{x})
2277 Represents the result of truncating the value @var{x}
2278 to machine mode @var{m}.  @var{m} must be a floating point mode
2279 and @var{x} a floating point value of a mode wider than @var{m}.
2280
2281 @findex float
2282 @item (float:@var{m} @var{x})
2283 Represents the result of converting fixed point value @var{x},
2284 regarded as signed, to floating point mode @var{m}.
2285
2286 @findex unsigned_float
2287 @item (unsigned_float:@var{m} @var{x})
2288 Represents the result of converting fixed point value @var{x},
2289 regarded as unsigned, to floating point mode @var{m}.
2290
2291 @findex fix
2292 @item (fix:@var{m} @var{x})
2293 When @var{m} is a fixed point mode, represents the result of
2294 converting floating point value @var{x} to mode @var{m}, regarded as
2295 signed.  How rounding is done is not specified, so this operation may
2296 be used validly in compiling C code only for integer-valued operands.
2297
2298 @findex unsigned_fix
2299 @item (unsigned_fix:@var{m} @var{x})
2300 Represents the result of converting floating point value @var{x} to
2301 fixed point mode @var{m}, regarded as unsigned.  How rounding is done
2302 is not specified.
2303
2304 @findex fix
2305 @item (fix:@var{m} @var{x})
2306 When @var{m} is a floating point mode, represents the result of
2307 converting floating point value @var{x} (valid for mode @var{m}) to an
2308 integer, still represented in floating point mode @var{m}, by rounding
2309 towards zero.
2310 @end table
2311
2312 @node RTL Declarations
2313 @section Declarations
2314 @cindex RTL declarations
2315 @cindex declarations, RTL
2316
2317 Declaration expression codes do not represent arithmetic operations
2318 but rather state assertions about their operands.
2319
2320 @table @code
2321 @findex strict_low_part
2322 @cindex @code{subreg}, in @code{strict_low_part}
2323 @item (strict_low_part (subreg:@var{m} (reg:@var{n} @var{r}) 0))
2324 This expression code is used in only one context: as the destination operand of a
2325 @code{set} expression.  In addition, the operand of this expression
2326 must be a non-paradoxical @code{subreg} expression.
2327
2328 The presence of @code{strict_low_part} says that the part of the
2329 register which is meaningful in mode @var{n}, but is not part of
2330 mode @var{m}, is not to be altered.  Normally, an assignment to such
2331 a subreg is allowed to have undefined effects on the rest of the
2332 register when @var{m} is less than a word.
2333 @end table
2334
2335 @node Side Effects
2336 @section Side Effect Expressions
2337 @cindex RTL side effect expressions
2338
2339 The expression codes described so far represent values, not actions.
2340 But machine instructions never produce values; they are meaningful
2341 only for their side effects on the state of the machine.  Special
2342 expression codes are used to represent side effects.
2343
2344 The body of an instruction is always one of these side effect codes;
2345 the codes described above, which represent values, appear only as
2346 the operands of these.
2347
2348 @table @code
2349 @findex set
2350 @item (set @var{lval} @var{x})
2351 Represents the action of storing the value of @var{x} into the place
2352 represented by @var{lval}.  @var{lval} must be an expression
2353 representing a place that can be stored in: @code{reg} (or @code{subreg},
2354 @code{strict_low_part} or @code{zero_extract}), @code{mem}, @code{pc},
2355 @code{parallel}, or @code{cc0}.
2356
2357 If @var{lval} is a @code{reg}, @code{subreg} or @code{mem}, it has a
2358 machine mode; then @var{x} must be valid for that mode.
2359
2360 If @var{lval} is a @code{reg} whose machine mode is less than the full
2361 width of the register, then it means that the part of the register
2362 specified by the machine mode is given the specified value and the
2363 rest of the register receives an undefined value.  Likewise, if
2364 @var{lval} is a @code{subreg} whose machine mode is narrower than
2365 the mode of the register, the rest of the register can be changed in
2366 an undefined way.
2367
2368 If @var{lval} is a @code{strict_low_part} or @code{zero_extract}
2369 of a @code{subreg}, then the part of the register specified by the
2370 machine mode of the @code{subreg} is given the value @var{x} and
2371 the rest of the register is not changed.
2372
2373 If @var{lval} is @code{(cc0)}, it has no machine mode, and @var{x} may
2374 be either a @code{compare} expression or a value that may have any mode.
2375 The latter case represents a ``test'' instruction.  The expression
2376 @code{(set (cc0) (reg:@var{m} @var{n}))} is equivalent to
2377 @code{(set (cc0) (compare (reg:@var{m} @var{n}) (const_int 0)))}.
2378 Use the former expression to save space during the compilation.
2379
2380 If @var{lval} is a @code{parallel}, it is used to represent the case of
2381 a function returning a structure in multiple registers.  Each element
2382 of the @code{parallel} is an @code{expr_list} whose first operand is a
2383 @code{reg} and whose second operand is a @code{const_int} representing the
2384 offset (in bytes) into the structure at which the data in that register
2385 corresponds.  The first element may be null to indicate that the structure
2386 is also passed partly in memory.
2387
2388 @cindex jump instructions and @code{set}
2389 @cindex @code{if_then_else} usage
2390 If @var{lval} is @code{(pc)}, we have a jump instruction, and the
2391 possibilities for @var{x} are very limited.  It may be a
2392 @code{label_ref} expression (unconditional jump).  It may be an
2393 @code{if_then_else} (conditional jump), in which case either the
2394 second or the third operand must be @code{(pc)} (for the case which
2395 does not jump) and the other of the two must be a @code{label_ref}
2396 (for the case which does jump).  @var{x} may also be a @code{mem} or
2397 @code{(plus:SI (pc) @var{y})}, where @var{y} may be a @code{reg} or a
2398 @code{mem}; these unusual patterns are used to represent jumps through
2399 branch tables.
2400
2401 If @var{lval} is neither @code{(cc0)} nor @code{(pc)}, the mode of
2402 @var{lval} must not be @code{VOIDmode} and the mode of @var{x} must be
2403 valid for the mode of @var{lval}.
2404
2405 @findex SET_DEST
2406 @findex SET_SRC
2407 @var{lval} is customarily accessed with the @code{SET_DEST} macro and
2408 @var{x} with the @code{SET_SRC} macro.
2409
2410 @findex return
2411 @item (return)
2412 As the sole expression in a pattern, represents a return from the
2413 current function, on machines where this can be done with one
2414 instruction, such as VAXen.  On machines where a multi-instruction
2415 ``epilogue'' must be executed in order to return from the function,
2416 returning is done by jumping to a label which precedes the epilogue, and
2417 the @code{return} expression code is never used.
2418
2419 Inside an @code{if_then_else} expression, represents the value to be
2420 placed in @code{pc} to return to the caller.
2421
2422 Note that an insn pattern of @code{(return)} is logically equivalent to
2423 @code{(set (pc) (return))}, but the latter form is never used.
2424
2425 @findex call
2426 @item (call @var{function} @var{nargs})
2427 Represents a function call.  @var{function} is a @code{mem} expression
2428 whose address is the address of the function to be called.
2429 @var{nargs} is an expression which can be used for two purposes: on
2430 some machines it represents the number of bytes of stack argument; on
2431 others, it represents the number of argument registers.
2432
2433 Each machine has a standard machine mode which @var{function} must
2434 have.  The machine description defines macro @code{FUNCTION_MODE} to
2435 expand into the requisite mode name.  The purpose of this mode is to
2436 specify what kind of addressing is allowed, on machines where the
2437 allowed kinds of addressing depend on the machine mode being
2438 addressed.
2439
2440 @findex clobber
2441 @item (clobber @var{x})
2442 Represents the storing or possible storing of an unpredictable,
2443 undescribed value into @var{x}, which must be a @code{reg},
2444 @code{scratch}, @code{parallel} or @code{mem} expression.
2445
2446 One place this is used is in string instructions that store standard
2447 values into particular hard registers.  It may not be worth the
2448 trouble to describe the values that are stored, but it is essential to
2449 inform the compiler that the registers will be altered, lest it
2450 attempt to keep data in them across the string instruction.
2451
2452 If @var{x} is @code{(mem:BLK (const_int 0))} or
2453 @code{(mem:BLK (scratch))}, it means that all memory
2454 locations must be presumed clobbered.  If @var{x} is a @code{parallel},
2455 it has the same meaning as a @code{parallel} in a @code{set} expression.
2456
2457 Note that the machine description classifies certain hard registers as
2458 ``call-clobbered''.  All function call instructions are assumed by
2459 default to clobber these registers, so there is no need to use
2460 @code{clobber} expressions to indicate this fact.  Also, each function
2461 call is assumed to have the potential to alter any memory location,
2462 unless the function is declared @code{const}.
2463
2464 If the last group of expressions in a @code{parallel} are each a
2465 @code{clobber} expression whose arguments are @code{reg} or
2466 @code{match_scratch} (@pxref{RTL Template}) expressions, the combiner
2467 phase can add the appropriate @code{clobber} expressions to an insn it
2468 has constructed when doing so will cause a pattern to be matched.
2469
2470 This feature can be used, for example, on a machine that whose multiply
2471 and add instructions don't use an MQ register but which has an
2472 add-accumulate instruction that does clobber the MQ register.  Similarly,
2473 a combined instruction might require a temporary register while the
2474 constituent instructions might not.
2475
2476 When a @code{clobber} expression for a register appears inside a
2477 @code{parallel} with other side effects, the register allocator
2478 guarantees that the register is unoccupied both before and after that
2479 insn.  However, the reload phase may allocate a register used for one of
2480 the inputs unless the @samp{&} constraint is specified for the selected
2481 alternative (@pxref{Modifiers}).  You can clobber either a specific hard
2482 register, a pseudo register, or a @code{scratch} expression; in the
2483 latter two cases, GCC will allocate a hard register that is available
2484 there for use as a temporary.
2485
2486 For instructions that require a temporary register, you should use
2487 @code{scratch} instead of a pseudo-register because this will allow the
2488 combiner phase to add the @code{clobber} when required.  You do this by
2489 coding (@code{clobber} (@code{match_scratch} @dots{})).  If you do
2490 clobber a pseudo register, use one which appears nowhere else---generate
2491 a new one each time.  Otherwise, you may confuse CSE@.
2492
2493 There is one other known use for clobbering a pseudo register in a
2494 @code{parallel}: when one of the input operands of the insn is also
2495 clobbered by the insn.  In this case, using the same pseudo register in
2496 the clobber and elsewhere in the insn produces the expected results.
2497
2498 @findex use
2499 @item (use @var{x})
2500 Represents the use of the value of @var{x}.  It indicates that the
2501 value in @var{x} at this point in the program is needed, even though
2502 it may not be apparent why this is so.  Therefore, the compiler will
2503 not attempt to delete previous instructions whose only effect is to
2504 store a value in @var{x}.  @var{x} must be a @code{reg} expression.
2505
2506 In some situations, it may be tempting to add a @code{use} of a
2507 register in a @code{parallel} to describe a situation where the value
2508 of a special register will modify the behavior of the instruction.
2509 An hypothetical example might be a pattern for an addition that can
2510 either wrap around or use saturating addition depending on the value
2511 of a special control register:
2512
2513 @smallexample
2514 (parallel [(set (reg:SI 2) (unspec:SI [(reg:SI 3)
2515                                        (reg:SI 4)] 0))
2516            (use (reg:SI 1))])
2517 @end smallexample
2518
2519 @noindent
2520
2521 This will not work, several of the optimizers only look at expressions
2522 locally; it is very likely that if you have multiple insns with
2523 identical inputs to the @code{unspec}, they will be optimized away even
2524 if register 1 changes in between.
2525
2526 This means that @code{use} can @emph{only} be used to describe
2527 that the register is live.  You should think twice before adding
2528 @code{use} statements, more often you will want to use @code{unspec}
2529 instead.  The @code{use} RTX is most commonly useful to describe that
2530 a fixed register is implicitly used in an insn.  It is also safe to use
2531 in patterns where the compiler knows for other reasons that the result
2532 of the whole pattern is variable, such as @samp{movmem@var{m}} or
2533 @samp{call} patterns.
2534
2535 During the reload phase, an insn that has a @code{use} as pattern
2536 can carry a reg_equal note.  These @code{use} insns will be deleted
2537 before the reload phase exits.
2538
2539 During the delayed branch scheduling phase, @var{x} may be an insn.
2540 This indicates that @var{x} previously was located at this place in the
2541 code and its data dependencies need to be taken into account.  These
2542 @code{use} insns will be deleted before the delayed branch scheduling
2543 phase exits.
2544
2545 @findex parallel
2546 @item (parallel [@var{x0} @var{x1} @dots{}])
2547 Represents several side effects performed in parallel.  The square
2548 brackets stand for a vector; the operand of @code{parallel} is a
2549 vector of expressions.  @var{x0}, @var{x1} and so on are individual
2550 side effect expressions---expressions of code @code{set}, @code{call},
2551 @code{return}, @code{clobber} or @code{use}.
2552
2553 ``In parallel'' means that first all the values used in the individual
2554 side-effects are computed, and second all the actual side-effects are
2555 performed.  For example,
2556
2557 @smallexample
2558 (parallel [(set (reg:SI 1) (mem:SI (reg:SI 1)))
2559            (set (mem:SI (reg:SI 1)) (reg:SI 1))])
2560 @end smallexample
2561
2562 @noindent
2563 says unambiguously that the values of hard register 1 and the memory
2564 location addressed by it are interchanged.  In both places where
2565 @code{(reg:SI 1)} appears as a memory address it refers to the value
2566 in register 1 @emph{before} the execution of the insn.
2567
2568 It follows that it is @emph{incorrect} to use @code{parallel} and
2569 expect the result of one @code{set} to be available for the next one.
2570 For example, people sometimes attempt to represent a jump-if-zero
2571 instruction this way:
2572
2573 @smallexample
2574 (parallel [(set (cc0) (reg:SI 34))
2575            (set (pc) (if_then_else
2576                         (eq (cc0) (const_int 0))
2577                         (label_ref @dots{})
2578                         (pc)))])
2579 @end smallexample
2580
2581 @noindent
2582 But this is incorrect, because it says that the jump condition depends
2583 on the condition code value @emph{before} this instruction, not on the
2584 new value that is set by this instruction.
2585
2586 @cindex peephole optimization, RTL representation
2587 Peephole optimization, which takes place together with final assembly
2588 code output, can produce insns whose patterns consist of a @code{parallel}
2589 whose elements are the operands needed to output the resulting
2590 assembler code---often @code{reg}, @code{mem} or constant expressions.
2591 This would not be well-formed RTL at any other stage in compilation,
2592 but it is ok then because no further optimization remains to be done.
2593 However, the definition of the macro @code{NOTICE_UPDATE_CC}, if
2594 any, must deal with such insns if you define any peephole optimizations.
2595
2596 @findex cond_exec
2597 @item (cond_exec [@var{cond} @var{expr}])
2598 Represents a conditionally executed expression.  The @var{expr} is
2599 executed only if the @var{cond} is nonzero.  The @var{cond} expression
2600 must not have side-effects, but the @var{expr} may very well have
2601 side-effects.
2602
2603 @findex sequence
2604 @item (sequence [@var{insns} @dots{}])
2605 Represents a sequence of insns.  Each of the @var{insns} that appears
2606 in the vector is suitable for appearing in the chain of insns, so it
2607 must be an @code{insn}, @code{jump_insn}, @code{call_insn},
2608 @code{code_label}, @code{barrier} or @code{note}.
2609
2610 A @code{sequence} RTX is never placed in an actual insn during RTL
2611 generation.  It represents the sequence of insns that result from a
2612 @code{define_expand} @emph{before} those insns are passed to
2613 @code{emit_insn} to insert them in the chain of insns.  When actually
2614 inserted, the individual sub-insns are separated out and the
2615 @code{sequence} is forgotten.
2616
2617 After delay-slot scheduling is completed, an insn and all the insns that
2618 reside in its delay slots are grouped together into a @code{sequence}.
2619 The insn requiring the delay slot is the first insn in the vector;
2620 subsequent insns are to be placed in the delay slot.
2621
2622 @code{INSN_ANNULLED_BRANCH_P} is set on an insn in a delay slot to
2623 indicate that a branch insn should be used that will conditionally annul
2624 the effect of the insns in the delay slots.  In such a case,
2625 @code{INSN_FROM_TARGET_P} indicates that the insn is from the target of
2626 the branch and should be executed only if the branch is taken; otherwise
2627 the insn should be executed only if the branch is not taken.
2628 @xref{Delay Slots}.
2629 @end table
2630
2631 These expression codes appear in place of a side effect, as the body of
2632 an insn, though strictly speaking they do not always describe side
2633 effects as such:
2634
2635 @table @code
2636 @findex asm_input
2637 @item (asm_input @var{s})
2638 Represents literal assembler code as described by the string @var{s}.
2639
2640 @findex unspec
2641 @findex unspec_volatile
2642 @item (unspec [@var{operands} @dots{}] @var{index})
2643 @itemx (unspec_volatile [@var{operands} @dots{}] @var{index})
2644 Represents a machine-specific operation on @var{operands}.  @var{index}
2645 selects between multiple machine-specific operations.
2646 @code{unspec_volatile} is used for volatile operations and operations
2647 that may trap; @code{unspec} is used for other operations.
2648
2649 These codes may appear inside a @code{pattern} of an
2650 insn, inside a @code{parallel}, or inside an expression.
2651
2652 @findex addr_vec
2653 @item (addr_vec:@var{m} [@var{lr0} @var{lr1} @dots{}])
2654 Represents a table of jump addresses.  The vector elements @var{lr0},
2655 etc., are @code{label_ref} expressions.  The mode @var{m} specifies
2656 how much space is given to each address; normally @var{m} would be
2657 @code{Pmode}.
2658
2659 @findex addr_diff_vec
2660 @item (addr_diff_vec:@var{m} @var{base} [@var{lr0} @var{lr1} @dots{}] @var{min} @var{max} @var{flags})
2661 Represents a table of jump addresses expressed as offsets from
2662 @var{base}.  The vector elements @var{lr0}, etc., are @code{label_ref}
2663 expressions and so is @var{base}.  The mode @var{m} specifies how much
2664 space is given to each address-difference.  @var{min} and @var{max}
2665 are set up by branch shortening and hold a label with a minimum and a
2666 maximum address, respectively.  @var{flags} indicates the relative
2667 position of @var{base}, @var{min} and @var{max} to the containing insn
2668 and of @var{min} and @var{max} to @var{base}.  See rtl.def for details.
2669
2670 @findex prefetch
2671 @item (prefetch:@var{m} @var{addr} @var{rw} @var{locality})
2672 Represents prefetch of memory at address @var{addr}.
2673 Operand @var{rw} is 1 if the prefetch is for data to be written, 0 otherwise;
2674 targets that do not support write prefetches should treat this as a normal
2675 prefetch.
2676 Operand @var{locality} specifies the amount of temporal locality; 0 if there
2677 is none or 1, 2, or 3 for increasing levels of temporal locality;
2678 targets that do not support locality hints should ignore this.
2679
2680 This insn is used to minimize cache-miss latency by moving data into a
2681 cache before it is accessed.  It should use only non-faulting data prefetch
2682 instructions.
2683 @end table
2684
2685 @node Incdec
2686 @section Embedded Side-Effects on Addresses
2687 @cindex RTL preincrement
2688 @cindex RTL postincrement
2689 @cindex RTL predecrement
2690 @cindex RTL postdecrement
2691
2692 Six special side-effect expression codes appear as memory addresses.
2693
2694 @table @code
2695 @findex pre_dec
2696 @item (pre_dec:@var{m} @var{x})
2697 Represents the side effect of decrementing @var{x} by a standard
2698 amount and represents also the value that @var{x} has after being
2699 decremented.  @var{x} must be a @code{reg} or @code{mem}, but most
2700 machines allow only a @code{reg}.  @var{m} must be the machine mode
2701 for pointers on the machine in use.  The amount @var{x} is decremented
2702 by is the length in bytes of the machine mode of the containing memory
2703 reference of which this expression serves as the address.  Here is an
2704 example of its use:
2705
2706 @smallexample
2707 (mem:DF (pre_dec:SI (reg:SI 39)))
2708 @end smallexample
2709
2710 @noindent
2711 This says to decrement pseudo register 39 by the length of a @code{DFmode}
2712 value and use the result to address a @code{DFmode} value.
2713
2714 @findex pre_inc
2715 @item (pre_inc:@var{m} @var{x})
2716 Similar, but specifies incrementing @var{x} instead of decrementing it.
2717
2718 @findex post_dec
2719 @item (post_dec:@var{m} @var{x})
2720 Represents the same side effect as @code{pre_dec} but a different
2721 value.  The value represented here is the value @var{x} has @i{before}
2722 being decremented.
2723
2724 @findex post_inc
2725 @item (post_inc:@var{m} @var{x})
2726 Similar, but specifies incrementing @var{x} instead of decrementing it.
2727
2728 @findex post_modify
2729 @item (post_modify:@var{m} @var{x} @var{y})
2730
2731 Represents the side effect of setting @var{x} to @var{y} and
2732 represents @var{x} before @var{x} is modified.  @var{x} must be a
2733 @code{reg} or @code{mem}, but most machines allow only a @code{reg}.
2734 @var{m} must be the machine mode for pointers on the machine in use.
2735
2736 The expression @var{y} must be one of three forms:
2737 @table @code
2738 @code{(plus:@var{m} @var{x} @var{z})},
2739 @code{(minus:@var{m} @var{x} @var{z})}, or
2740 @code{(plus:@var{m} @var{x} @var{i})},
2741 @end table
2742 where @var{z} is an index register and @var{i} is a constant.
2743
2744 Here is an example of its use:
2745
2746 @smallexample
2747 (mem:SF (post_modify:SI (reg:SI 42) (plus (reg:SI 42)
2748                                           (reg:SI 48))))
2749 @end smallexample
2750
2751 This says to modify pseudo register 42 by adding the contents of pseudo
2752 register 48 to it, after the use of what ever 42 points to.
2753
2754 @findex pre_modify
2755 @item (pre_modify:@var{m} @var{x} @var{expr})
2756 Similar except side effects happen before the use.
2757 @end table
2758
2759 These embedded side effect expressions must be used with care.  Instruction
2760 patterns may not use them.  Until the @samp{flow} pass of the compiler,
2761 they may occur only to represent pushes onto the stack.  The @samp{flow}
2762 pass finds cases where registers are incremented or decremented in one
2763 instruction and used as an address shortly before or after; these cases are
2764 then transformed to use pre- or post-increment or -decrement.
2765
2766 If a register used as the operand of these expressions is used in
2767 another address in an insn, the original value of the register is used.
2768 Uses of the register outside of an address are not permitted within the
2769 same insn as a use in an embedded side effect expression because such
2770 insns behave differently on different machines and hence must be treated
2771 as ambiguous and disallowed.
2772
2773 An instruction that can be represented with an embedded side effect
2774 could also be represented using @code{parallel} containing an additional
2775 @code{set} to describe how the address register is altered.  This is not
2776 done because machines that allow these operations at all typically
2777 allow them wherever a memory address is called for.  Describing them as
2778 additional parallel stores would require doubling the number of entries
2779 in the machine description.
2780
2781 @node Assembler
2782 @section Assembler Instructions as Expressions
2783 @cindex assembler instructions in RTL
2784
2785 @cindex @code{asm_operands}, usage
2786 The RTX code @code{asm_operands} represents a value produced by a
2787 user-specified assembler instruction.  It is used to represent
2788 an @code{asm} statement with arguments.  An @code{asm} statement with
2789 a single output operand, like this:
2790
2791 @smallexample
2792 asm ("foo %1,%2,%0" : "=a" (outputvar) : "g" (x + y), "di" (*z));
2793 @end smallexample
2794
2795 @noindent
2796 is represented using a single @code{asm_operands} RTX which represents
2797 the value that is stored in @code{outputvar}:
2798
2799 @smallexample
2800 (set @var{rtx-for-outputvar}
2801      (asm_operands "foo %1,%2,%0" "a" 0
2802                    [@var{rtx-for-addition-result} @var{rtx-for-*z}]
2803                    [(asm_input:@var{m1} "g")
2804                     (asm_input:@var{m2} "di")]))
2805 @end smallexample
2806
2807 @noindent
2808 Here the operands of the @code{asm_operands} RTX are the assembler
2809 template string, the output-operand's constraint, the index-number of the
2810 output operand among the output operands specified, a vector of input
2811 operand RTX's, and a vector of input-operand modes and constraints.  The
2812 mode @var{m1} is the mode of the sum @code{x+y}; @var{m2} is that of
2813 @code{*z}.
2814
2815 When an @code{asm} statement has multiple output values, its insn has
2816 several such @code{set} RTX's inside of a @code{parallel}.  Each @code{set}
2817 contains a @code{asm_operands}; all of these share the same assembler
2818 template and vectors, but each contains the constraint for the respective
2819 output operand.  They are also distinguished by the output-operand index
2820 number, which is 0, 1, @dots{} for successive output operands.
2821
2822 @node Insns
2823 @section Insns
2824 @cindex insns
2825
2826 The RTL representation of the code for a function is a doubly-linked
2827 chain of objects called @dfn{insns}.  Insns are expressions with
2828 special codes that are used for no other purpose.  Some insns are
2829 actual instructions; others represent dispatch tables for @code{switch}
2830 statements; others represent labels to jump to or various sorts of
2831 declarative information.
2832
2833 In addition to its own specific data, each insn must have a unique
2834 id-number that distinguishes it from all other insns in the current
2835 function (after delayed branch scheduling, copies of an insn with the
2836 same id-number may be present in multiple places in a function, but
2837 these copies will always be identical and will only appear inside a
2838 @code{sequence}), and chain pointers to the preceding and following
2839 insns.  These three fields occupy the same position in every insn,
2840 independent of the expression code of the insn.  They could be accessed
2841 with @code{XEXP} and @code{XINT}, but instead three special macros are
2842 always used:
2843
2844 @table @code
2845 @findex INSN_UID
2846 @item INSN_UID (@var{i})
2847 Accesses the unique id of insn @var{i}.
2848
2849 @findex PREV_INSN
2850 @item PREV_INSN (@var{i})
2851 Accesses the chain pointer to the insn preceding @var{i}.
2852 If @var{i} is the first insn, this is a null pointer.
2853
2854 @findex NEXT_INSN
2855 @item NEXT_INSN (@var{i})
2856 Accesses the chain pointer to the insn following @var{i}.
2857 If @var{i} is the last insn, this is a null pointer.
2858 @end table
2859
2860 @findex get_insns
2861 @findex get_last_insn
2862 The first insn in the chain is obtained by calling @code{get_insns}; the
2863 last insn is the result of calling @code{get_last_insn}.  Within the
2864 chain delimited by these insns, the @code{NEXT_INSN} and
2865 @code{PREV_INSN} pointers must always correspond: if @var{insn} is not
2866 the first insn,
2867
2868 @smallexample
2869 NEXT_INSN (PREV_INSN (@var{insn})) == @var{insn}
2870 @end smallexample
2871
2872 @noindent
2873 is always true and if @var{insn} is not the last insn,
2874
2875 @smallexample
2876 PREV_INSN (NEXT_INSN (@var{insn})) == @var{insn}
2877 @end smallexample
2878
2879 @noindent
2880 is always true.
2881
2882 After delay slot scheduling, some of the insns in the chain might be
2883 @code{sequence} expressions, which contain a vector of insns.  The value
2884 of @code{NEXT_INSN} in all but the last of these insns is the next insn
2885 in the vector; the value of @code{NEXT_INSN} of the last insn in the vector
2886 is the same as the value of @code{NEXT_INSN} for the @code{sequence} in
2887 which it is contained.  Similar rules apply for @code{PREV_INSN}.
2888
2889 This means that the above invariants are not necessarily true for insns
2890 inside @code{sequence} expressions.  Specifically, if @var{insn} is the
2891 first insn in a @code{sequence}, @code{NEXT_INSN (PREV_INSN (@var{insn}))}
2892 is the insn containing the @code{sequence} expression, as is the value
2893 of @code{PREV_INSN (NEXT_INSN (@var{insn}))} if @var{insn} is the last
2894 insn in the @code{sequence} expression.  You can use these expressions
2895 to find the containing @code{sequence} expression.
2896
2897 Every insn has one of the following six expression codes:
2898
2899 @table @code
2900 @findex insn
2901 @item insn
2902 The expression code @code{insn} is used for instructions that do not jump
2903 and do not do function calls.  @code{sequence} expressions are always
2904 contained in insns with code @code{insn} even if one of those insns
2905 should jump or do function calls.
2906
2907 Insns with code @code{insn} have four additional fields beyond the three
2908 mandatory ones listed above.  These four are described in a table below.
2909
2910 @findex jump_insn
2911 @item jump_insn
2912 The expression code @code{jump_insn} is used for instructions that may
2913 jump (or, more generally, may contain @code{label_ref} expressions).  If
2914 there is an instruction to return from the current function, it is
2915 recorded as a @code{jump_insn}.
2916
2917 @findex JUMP_LABEL
2918 @code{jump_insn} insns have the same extra fields as @code{insn} insns,
2919 accessed in the same way and in addition contain a field
2920 @code{JUMP_LABEL} which is defined once jump optimization has completed.
2921
2922 For simple conditional and unconditional jumps, this field contains
2923 the @code{code_label} to which this insn will (possibly conditionally)
2924 branch.  In a more complex jump, @code{JUMP_LABEL} records one of the
2925 labels that the insn refers to; the only way to find the others is to
2926 scan the entire body of the insn.  In an @code{addr_vec},
2927 @code{JUMP_LABEL} is @code{NULL_RTX}.
2928
2929 Return insns count as jumps, but since they do not refer to any
2930 labels, their @code{JUMP_LABEL} is @code{NULL_RTX}.
2931
2932 @findex call_insn
2933 @item call_insn
2934 The expression code @code{call_insn} is used for instructions that may do
2935 function calls.  It is important to distinguish these instructions because
2936 they imply that certain registers and memory locations may be altered
2937 unpredictably.
2938
2939 @findex CALL_INSN_FUNCTION_USAGE
2940 @code{call_insn} insns have the same extra fields as @code{insn} insns,
2941 accessed in the same way and in addition contain a field
2942 @code{CALL_INSN_FUNCTION_USAGE}, which contains a list (chain of
2943 @code{expr_list} expressions) containing @code{use} and @code{clobber}
2944 expressions that denote hard registers and @code{MEM}s used or
2945 clobbered by the called function.
2946
2947 A @code{MEM} generally points to a stack slots in which arguments passed
2948 to the libcall by reference (@pxref{Register Arguments,
2949 TARGET_PASS_BY_REFERENCE}) are stored.  If the argument is
2950 caller-copied (@pxref{Register Arguments, TARGET_CALLEE_COPIES}),
2951 the stack slot will be mentioned in @code{CLOBBER} and @code{USE}
2952 entries; if it's callee-copied, only a @code{USE} will appear, and the
2953 @code{MEM} may point to addresses that are not stack slots.  These
2954 @code{MEM}s are used only in libcalls, because, unlike regular function
2955 calls, @code{CONST_CALL}s (which libcalls generally are, @pxref{Flags,
2956 CONST_CALL_P}) aren't assumed to read and write all memory, so flow
2957 would consider the stores dead and remove them.  Note that, since a
2958 libcall must never return values in memory (@pxref{Aggregate Return,
2959 RETURN_IN_MEMORY}), there will never be a @code{CLOBBER} for a memory
2960 address holding a return value.
2961
2962 @code{CLOBBER}ed registers in this list augment registers specified in
2963 @code{CALL_USED_REGISTERS} (@pxref{Register Basics}).
2964
2965 @findex code_label
2966 @findex CODE_LABEL_NUMBER
2967 @item code_label
2968 A @code{code_label} insn represents a label that a jump insn can jump
2969 to.  It contains two special fields of data in addition to the three
2970 standard ones.  @code{CODE_LABEL_NUMBER} is used to hold the @dfn{label
2971 number}, a number that identifies this label uniquely among all the
2972 labels in the compilation (not just in the current function).
2973 Ultimately, the label is represented in the assembler output as an
2974 assembler label, usually of the form @samp{L@var{n}} where @var{n} is
2975 the label number.
2976
2977 When a @code{code_label} appears in an RTL expression, it normally
2978 appears within a @code{label_ref} which represents the address of
2979 the label, as a number.
2980
2981 Besides as a @code{code_label}, a label can also be represented as a
2982 @code{note} of type @code{NOTE_INSN_DELETED_LABEL}.
2983
2984 @findex LABEL_NUSES
2985 The field @code{LABEL_NUSES} is only defined once the jump optimization
2986 phase is completed.  It contains the number of times this label is
2987 referenced in the current function.
2988
2989 @findex LABEL_KIND
2990 @findex SET_LABEL_KIND
2991 @findex LABEL_ALT_ENTRY_P
2992 @cindex alternate entry points
2993 The field @code{LABEL_KIND} differentiates four different types of
2994 labels: @code{LABEL_NORMAL}, @code{LABEL_STATIC_ENTRY},
2995 @code{LABEL_GLOBAL_ENTRY}, and @code{LABEL_WEAK_ENTRY}.  The only labels
2996 that do not have type @code{LABEL_NORMAL} are @dfn{alternate entry
2997 points} to the current function.  These may be static (visible only in
2998 the containing translation unit), global (exposed to all translation
2999 units), or weak (global, but can be overridden by another symbol with the
3000 same name).
3001
3002 Much of the compiler treats all four kinds of label identically.  Some
3003 of it needs to know whether or not a label is an alternate entry point;
3004 for this purpose, the macro @code{LABEL_ALT_ENTRY_P} is provided.  It is
3005 equivalent to testing whether @samp{LABEL_KIND (label) == LABEL_NORMAL}.
3006 The only place that cares about the distinction between static, global,
3007 and weak alternate entry points, besides the front-end code that creates
3008 them, is the function @code{output_alternate_entry_point}, in
3009 @file{final.c}.
3010
3011 To set the kind of a label, use the @code{SET_LABEL_KIND} macro.
3012
3013 @findex barrier
3014 @item barrier
3015 Barriers are placed in the instruction stream when control cannot flow
3016 past them.  They are placed after unconditional jump instructions to
3017 indicate that the jumps are unconditional and after calls to
3018 @code{volatile} functions, which do not return (e.g., @code{exit}).
3019 They contain no information beyond the three standard fields.
3020
3021 @findex note
3022 @findex NOTE_LINE_NUMBER
3023 @findex NOTE_SOURCE_FILE
3024 @item note
3025 @code{note} insns are used to represent additional debugging and
3026 declarative information.  They contain two nonstandard fields, an
3027 integer which is accessed with the macro @code{NOTE_LINE_NUMBER} and a
3028 string accessed with @code{NOTE_SOURCE_FILE}.
3029
3030 If @code{NOTE_LINE_NUMBER} is positive, the note represents the
3031 position of a source line and @code{NOTE_SOURCE_FILE} is the source file name
3032 that the line came from.  These notes control generation of line
3033 number data in the assembler output.
3034
3035 Otherwise, @code{NOTE_LINE_NUMBER} is not really a line number but a
3036 code with one of the following values (and @code{NOTE_SOURCE_FILE}
3037 must contain a null pointer):
3038
3039 @table @code
3040 @findex NOTE_INSN_DELETED
3041 @item NOTE_INSN_DELETED
3042 Such a note is completely ignorable.  Some passes of the compiler
3043 delete insns by altering them into notes of this kind.
3044
3045 @findex NOTE_INSN_DELETED_LABEL
3046 @item NOTE_INSN_DELETED_LABEL
3047 This marks what used to be a @code{code_label}, but was not used for other
3048 purposes than taking its address and was transformed to mark that no
3049 code jumps to it.
3050
3051 @findex NOTE_INSN_BLOCK_BEG
3052 @findex NOTE_INSN_BLOCK_END
3053 @item NOTE_INSN_BLOCK_BEG
3054 @itemx NOTE_INSN_BLOCK_END
3055 These types of notes indicate the position of the beginning and end
3056 of a level of scoping of variable names.  They control the output
3057 of debugging information.
3058
3059 @findex NOTE_INSN_EH_REGION_BEG
3060 @findex NOTE_INSN_EH_REGION_END
3061 @item NOTE_INSN_EH_REGION_BEG
3062 @itemx NOTE_INSN_EH_REGION_END
3063 These types of notes indicate the position of the beginning and end of a
3064 level of scoping for exception handling.  @code{NOTE_BLOCK_NUMBER}
3065 identifies which @code{CODE_LABEL} or @code{note} of type
3066 @code{NOTE_INSN_DELETED_LABEL} is associated with the given region.
3067
3068 @findex NOTE_INSN_LOOP_BEG
3069 @findex NOTE_INSN_LOOP_END
3070 @item NOTE_INSN_LOOP_BEG
3071 @itemx NOTE_INSN_LOOP_END
3072 These types of notes indicate the position of the beginning and end
3073 of a @code{while} or @code{for} loop.  They enable the loop optimizer
3074 to find loops quickly.
3075
3076 @findex NOTE_INSN_LOOP_CONT
3077 @item NOTE_INSN_LOOP_CONT
3078 Appears at the place in a loop that @code{continue} statements jump to.
3079
3080 @findex NOTE_INSN_LOOP_VTOP
3081 @item NOTE_INSN_LOOP_VTOP
3082 This note indicates the place in a loop where the exit test begins for
3083 those loops in which the exit test has been duplicated.  This position
3084 becomes another virtual start of the loop when considering loop
3085 invariants.
3086
3087 @findex NOTE_INSN_FUNCTION_BEG
3088 @item NOTE_INSN_FUNCTION_END
3089 Appears at the start of the function body, after the function
3090 prologue.
3091
3092 @findex NOTE_INSN_FUNCTION_END
3093 @item NOTE_INSN_FUNCTION_END
3094 Appears near the end of the function body, just before the label that
3095 @code{return} statements jump to (on machine where a single instruction
3096 does not suffice for returning).  This note may be deleted by jump
3097 optimization.
3098
3099 @findex NOTE_INSN_SETJMP
3100 @item NOTE_INSN_SETJMP
3101 Appears following each call to @code{setjmp} or a related function.
3102 @end table
3103
3104 These codes are printed symbolically when they appear in debugging dumps.
3105 @end table
3106
3107 @cindex @code{TImode}, in @code{insn}
3108 @cindex @code{HImode}, in @code{insn}
3109 @cindex @code{QImode}, in @code{insn}
3110 The machine mode of an insn is normally @code{VOIDmode}, but some
3111 phases use the mode for various purposes.
3112
3113 The common subexpression elimination pass sets the mode of an insn to
3114 @code{QImode} when it is the first insn in a block that has already
3115 been processed.
3116
3117 The second Haifa scheduling pass, for targets that can multiple issue,
3118 sets the mode of an insn to @code{TImode} when it is believed that the
3119 instruction begins an issue group.  That is, when the instruction
3120 cannot issue simultaneously with the previous.  This may be relied on
3121 by later passes, in particular machine-dependent reorg.
3122
3123 Here is a table of the extra fields of @code{insn}, @code{jump_insn}
3124 and @code{call_insn} insns:
3125
3126 @table @code
3127 @findex PATTERN
3128 @item PATTERN (@var{i})
3129 An expression for the side effect performed by this insn.  This must be
3130 one of the following codes: @code{set}, @code{call}, @code{use},
3131 @code{clobber}, @code{return}, @code{asm_input}, @code{asm_output},
3132 @code{addr_vec}, @code{addr_diff_vec}, @code{trap_if}, @code{unspec},
3133 @code{unspec_volatile}, @code{parallel}, @code{cond_exec}, or @code{sequence}.  If it is a @code{parallel},
3134 each element of the @code{parallel} must be one these codes, except that
3135 @code{parallel} expressions cannot be nested and @code{addr_vec} and
3136 @code{addr_diff_vec} are not permitted inside a @code{parallel} expression.
3137
3138 @findex INSN_CODE
3139 @item INSN_CODE (@var{i})
3140 An integer that says which pattern in the machine description matches
3141 this insn, or @minus{}1 if the matching has not yet been attempted.
3142
3143 Such matching is never attempted and this field remains @minus{}1 on an insn
3144 whose pattern consists of a single @code{use}, @code{clobber},
3145 @code{asm_input}, @code{addr_vec} or @code{addr_diff_vec} expression.
3146
3147 @findex asm_noperands
3148 Matching is also never attempted on insns that result from an @code{asm}
3149 statement.  These contain at least one @code{asm_operands} expression.
3150 The function @code{asm_noperands} returns a non-negative value for
3151 such insns.
3152
3153 In the debugging output, this field is printed as a number followed by
3154 a symbolic representation that locates the pattern in the @file{md}
3155 file as some small positive or negative offset from a named pattern.
3156
3157 @findex LOG_LINKS
3158 @item LOG_LINKS (@var{i})
3159 A list (chain of @code{insn_list} expressions) giving information about
3160 dependencies between instructions within a basic block.  Neither a jump
3161 nor a label may come between the related insns.
3162
3163 @findex REG_NOTES
3164 @item REG_NOTES (@var{i})
3165 A list (chain of @code{expr_list} and @code{insn_list} expressions)
3166 giving miscellaneous information about the insn.  It is often
3167 information pertaining to the registers used in this insn.
3168 @end table
3169
3170 The @code{LOG_LINKS} field of an insn is a chain of @code{insn_list}
3171 expressions.  Each of these has two operands: the first is an insn,
3172 and the second is another @code{insn_list} expression (the next one in
3173 the chain).  The last @code{insn_list} in the chain has a null pointer
3174 as second operand.  The significant thing about the chain is which
3175 insns appear in it (as first operands of @code{insn_list}
3176 expressions).  Their order is not significant.
3177
3178 This list is originally set up by the flow analysis pass; it is a null
3179 pointer until then.  Flow only adds links for those data dependencies
3180 which can be used for instruction combination.  For each insn, the flow
3181 analysis pass adds a link to insns which store into registers values
3182 that are used for the first time in this insn.  The instruction
3183 scheduling pass adds extra links so that every dependence will be
3184 represented.  Links represent data dependencies, antidependencies and
3185 output dependencies; the machine mode of the link distinguishes these
3186 three types: antidependencies have mode @code{REG_DEP_ANTI}, output
3187 dependencies have mode @code{REG_DEP_OUTPUT}, and data dependencies have
3188 mode @code{VOIDmode}.
3189
3190 The @code{REG_NOTES} field of an insn is a chain similar to the
3191 @code{LOG_LINKS} field but it includes @code{expr_list} expressions in
3192 addition to @code{insn_list} expressions.  There are several kinds of
3193 register notes, which are distinguished by the machine mode, which in a
3194 register note is really understood as being an @code{enum reg_note}.
3195 The first operand @var{op} of the note is data whose meaning depends on
3196 the kind of note.
3197
3198 @findex REG_NOTE_KIND
3199 @findex PUT_REG_NOTE_KIND
3200 The macro @code{REG_NOTE_KIND (@var{x})} returns the kind of
3201 register note.  Its counterpart, the macro @code{PUT_REG_NOTE_KIND
3202 (@var{x}, @var{newkind})} sets the register note type of @var{x} to be
3203 @var{newkind}.
3204
3205 Register notes are of three classes: They may say something about an
3206 input to an insn, they may say something about an output of an insn, or
3207 they may create a linkage between two insns.  There are also a set
3208 of values that are only used in @code{LOG_LINKS}.
3209
3210 These register notes annotate inputs to an insn:
3211
3212 @table @code
3213 @findex REG_DEAD
3214 @item REG_DEAD
3215 The value in @var{op} dies in this insn; that is to say, altering the
3216 value immediately after this insn would not affect the future behavior
3217 of the program.
3218
3219 It does not follow that the register @var{op} has no useful value after
3220 this insn since @var{op} is not necessarily modified by this insn.
3221 Rather, no subsequent instruction uses the contents of @var{op}.
3222
3223 @findex REG_UNUSED
3224 @item REG_UNUSED
3225 The register @var{op} being set by this insn will not be used in a
3226 subsequent insn.  This differs from a @code{REG_DEAD} note, which
3227 indicates that the value in an input will not be used subsequently.
3228 These two notes are independent; both may be present for the same
3229 register.
3230
3231 @findex REG_INC
3232 @item REG_INC
3233 The register @var{op} is incremented (or decremented; at this level
3234 there is no distinction) by an embedded side effect inside this insn.
3235 This means it appears in a @code{post_inc}, @code{pre_inc},
3236 @code{post_dec} or @code{pre_dec} expression.
3237
3238 @findex REG_NONNEG
3239 @item REG_NONNEG
3240 The register @var{op} is known to have a nonnegative value when this
3241 insn is reached.  This is used so that decrement and branch until zero
3242 instructions, such as the m68k dbra, can be matched.
3243
3244 The @code{REG_NONNEG} note is added to insns only if the machine
3245 description has a @samp{decrement_and_branch_until_zero} pattern.
3246
3247 @findex REG_NO_CONFLICT
3248 @item REG_NO_CONFLICT
3249 This insn does not cause a conflict between @var{op} and the item
3250 being set by this insn even though it might appear that it does.
3251 In other words, if the destination register and @var{op} could
3252 otherwise be assigned the same register, this insn does not
3253 prevent that assignment.
3254
3255 Insns with this note are usually part of a block that begins with a
3256 @code{clobber} insn specifying a multi-word pseudo register (which will
3257 be the output of the block), a group of insns that each set one word of
3258 the value and have the @code{REG_NO_CONFLICT} note attached, and a final
3259 insn that copies the output to itself with an attached @code{REG_EQUAL}
3260 note giving the expression being computed.  This block is encapsulated
3261 with @code{REG_LIBCALL} and @code{REG_RETVAL} notes on the first and
3262 last insns, respectively.
3263
3264 @findex REG_LABEL
3265 @item REG_LABEL
3266 This insn uses @var{op}, a @code{code_label} or a @code{note} of type
3267 @code{NOTE_INSN_DELETED_LABEL}, but is not a
3268 @code{jump_insn}, or it is a @code{jump_insn} that required the label to
3269 be held in a register.  The presence of this note allows jump
3270 optimization to be aware that @var{op} is, in fact, being used, and flow
3271 optimization to build an accurate flow graph.
3272
3273 @findex REG_CROSSING_JUMP
3274 @item REG_CROSSING_JUMP
3275 This insn is an branching instruction (either an unconditional jump or
3276 an indirect jump) which crosses between hot and cold sections, which
3277 could potentially be very far apart in the executable.  The presence
3278 of this note indicates to other optimizations that this this branching
3279 instruction should not be ``collapsed'' into a simpler branching
3280 construct.  It is used when the optimization to partition basic blocks
3281 into hot and cold sections is turned on.
3282 @end table
3283
3284 The following notes describe attributes of outputs of an insn:
3285
3286 @table @code
3287 @findex REG_EQUIV
3288 @findex REG_EQUAL
3289 @item REG_EQUIV
3290 @itemx REG_EQUAL
3291 This note is only valid on an insn that sets only one register and
3292 indicates that that register will be equal to @var{op} at run time; the
3293 scope of this equivalence differs between the two types of notes.  The
3294 value which the insn explicitly copies into the register may look
3295 different from @var{op}, but they will be equal at run time.  If the
3296 output of the single @code{set} is a @code{strict_low_part} expression,
3297 the note refers to the register that is contained in @code{SUBREG_REG}
3298 of the @code{subreg} expression.
3299
3300 For @code{REG_EQUIV}, the register is equivalent to @var{op} throughout
3301 the entire function, and could validly be replaced in all its
3302 occurrences by @var{op}.  (``Validly'' here refers to the data flow of
3303 the program; simple replacement may make some insns invalid.)  For
3304 example, when a constant is loaded into a register that is never
3305 assigned any other value, this kind of note is used.
3306
3307 When a parameter is copied into a pseudo-register at entry to a function,
3308 a note of this kind records that the register is equivalent to the stack
3309 slot where the parameter was passed.  Although in this case the register
3310 may be set by other insns, it is still valid to replace the register
3311 by the stack slot throughout the function.
3312
3313 A @code{REG_EQUIV} note is also used on an instruction which copies a
3314 register parameter into a pseudo-register at entry to a function, if
3315 there is a stack slot where that parameter could be stored.  Although
3316 other insns may set the pseudo-register, it is valid for the compiler to
3317 replace the pseudo-register by stack slot throughout the function,
3318 provided the compiler ensures that the stack slot is properly
3319 initialized by making the replacement in the initial copy instruction as
3320 well.  This is used on machines for which the calling convention
3321 allocates stack space for register parameters.  See
3322 @code{REG_PARM_STACK_SPACE} in @ref{Stack Arguments}.
3323
3324 In the case of @code{REG_EQUAL}, the register that is set by this insn
3325 will be equal to @var{op} at run time at the end of this insn but not
3326 necessarily elsewhere in the function.  In this case, @var{op}
3327 is typically an arithmetic expression.  For example, when a sequence of
3328 insns such as a library call is used to perform an arithmetic operation,
3329 this kind of note is attached to the insn that produces or copies the
3330 final value.
3331
3332 These two notes are used in different ways by the compiler passes.
3333 @code{REG_EQUAL} is used by passes prior to register allocation (such as
3334 common subexpression elimination and loop optimization) to tell them how
3335 to think of that value.  @code{REG_EQUIV} notes are used by register
3336 allocation to indicate that there is an available substitute expression
3337 (either a constant or a @code{mem} expression for the location of a
3338 parameter on the stack) that may be used in place of a register if
3339 insufficient registers are available.
3340
3341 Except for stack homes for parameters, which are indicated by a
3342 @code{REG_EQUIV} note and are not useful to the early optimization
3343 passes and pseudo registers that are equivalent to a memory location
3344 throughout their entire life, which is not detected until later in
3345 the compilation, all equivalences are initially indicated by an attached
3346 @code{REG_EQUAL} note.  In the early stages of register allocation, a
3347 @code{REG_EQUAL} note is changed into a @code{REG_EQUIV} note if
3348 @var{op} is a constant and the insn represents the only set of its
3349 destination register.
3350
3351 Thus, compiler passes prior to register allocation need only check for
3352 @code{REG_EQUAL} notes and passes subsequent to register allocation
3353 need only check for @code{REG_EQUIV} notes.
3354 @end table
3355
3356 These notes describe linkages between insns.  They occur in pairs: one
3357 insn has one of a pair of notes that points to a second insn, which has
3358 the inverse note pointing back to the first insn.
3359
3360 @table @code
3361 @findex REG_RETVAL
3362 @item REG_RETVAL
3363 This insn copies the value of a multi-insn sequence (for example, a
3364 library call), and @var{op} is the first insn of the sequence (for a
3365 library call, the first insn that was generated to set up the arguments
3366 for the library call).
3367
3368 Loop optimization uses this note to treat such a sequence as a single
3369 operation for code motion purposes and flow analysis uses this note to
3370 delete such sequences whose results are dead.
3371
3372 A @code{REG_EQUAL} note will also usually be attached to this insn to
3373 provide the expression being computed by the sequence.
3374
3375 These notes will be deleted after reload, since they are no longer
3376 accurate or useful.
3377
3378 @findex REG_LIBCALL
3379 @item REG_LIBCALL
3380 This is the inverse of @code{REG_RETVAL}: it is placed on the first
3381 insn of a multi-insn sequence, and it points to the last one.
3382
3383 These notes are deleted after reload, since they are no longer useful or
3384 accurate.
3385
3386 @findex REG_CC_SETTER
3387 @findex REG_CC_USER
3388 @item REG_CC_SETTER
3389 @itemx REG_CC_USER
3390 On machines that use @code{cc0}, the insns which set and use @code{cc0}
3391 set and use @code{cc0} are adjacent.  However, when branch delay slot
3392 filling is done, this may no longer be true.  In this case a
3393 @code{REG_CC_USER} note will be placed on the insn setting @code{cc0} to
3394 point to the insn using @code{cc0} and a @code{REG_CC_SETTER} note will
3395 be placed on the insn using @code{cc0} to point to the insn setting
3396 @code{cc0}.
3397 @end table
3398
3399 These values are only used in the @code{LOG_LINKS} field, and indicate
3400 the type of dependency that each link represents.  Links which indicate
3401 a data dependence (a read after write dependence) do not use any code,
3402 they simply have mode @code{VOIDmode}, and are printed without any
3403 descriptive text.
3404
3405 @table @code
3406 @findex REG_DEP_ANTI
3407 @item REG_DEP_ANTI
3408 This indicates an anti dependence (a write after read dependence).
3409
3410 @findex REG_DEP_OUTPUT
3411 @item REG_DEP_OUTPUT
3412 This indicates an output dependence (a write after write dependence).
3413 @end table
3414
3415 These notes describe information gathered from gcov profile data.  They
3416 are stored in the @code{REG_NOTES} field of an insn as an
3417 @code{expr_list}.
3418
3419 @table @code
3420 @findex REG_BR_PROB
3421 @item REG_BR_PROB
3422 This is used to specify the ratio of branches to non-branches of a
3423 branch insn according to the profile data.  The value is stored as a
3424 value between 0 and REG_BR_PROB_BASE; larger values indicate a higher
3425 probability that the branch will be taken.
3426
3427 @findex REG_BR_PRED
3428 @item REG_BR_PRED
3429 These notes are found in JUMP insns after delayed branch scheduling
3430 has taken place.  They indicate both the direction and the likelihood
3431 of the JUMP@.  The format is a bitmask of ATTR_FLAG_* values.
3432
3433 @findex REG_FRAME_RELATED_EXPR
3434 @item REG_FRAME_RELATED_EXPR
3435 This is used on an RTX_FRAME_RELATED_P insn wherein the attached expression
3436 is used in place of the actual insn pattern.  This is done in cases where
3437 the pattern is either complex or misleading.
3438 @end table
3439
3440 For convenience, the machine mode in an @code{insn_list} or
3441 @code{expr_list} is printed using these symbolic codes in debugging dumps.
3442
3443 @findex insn_list
3444 @findex expr_list
3445 The only difference between the expression codes @code{insn_list} and
3446 @code{expr_list} is that the first operand of an @code{insn_list} is
3447 assumed to be an insn and is printed in debugging dumps as the insn's
3448 unique id; the first operand of an @code{expr_list} is printed in the
3449 ordinary way as an expression.
3450
3451 @node Calls
3452 @section RTL Representation of Function-Call Insns
3453 @cindex calling functions in RTL
3454 @cindex RTL function-call insns
3455 @cindex function-call insns
3456
3457 Insns that call subroutines have the RTL expression code @code{call_insn}.
3458 These insns must satisfy special rules, and their bodies must use a special
3459 RTL expression code, @code{call}.
3460
3461 @cindex @code{call} usage
3462 A @code{call} expression has two operands, as follows:
3463
3464 @smallexample
3465 (call (mem:@var{fm} @var{addr}) @var{nbytes})
3466 @end smallexample
3467
3468 @noindent
3469 Here @var{nbytes} is an operand that represents the number of bytes of
3470 argument data being passed to the subroutine, @var{fm} is a machine mode
3471 (which must equal as the definition of the @code{FUNCTION_MODE} macro in
3472 the machine description) and @var{addr} represents the address of the
3473 subroutine.
3474
3475 For a subroutine that returns no value, the @code{call} expression as
3476 shown above is the entire body of the insn, except that the insn might
3477 also contain @code{use} or @code{clobber} expressions.
3478
3479 @cindex @code{BLKmode}, and function return values
3480 For a subroutine that returns a value whose mode is not @code{BLKmode},
3481 the value is returned in a hard register.  If this register's number is
3482 @var{r}, then the body of the call insn looks like this:
3483
3484 @smallexample
3485 (set (reg:@var{m} @var{r})
3486      (call (mem:@var{fm} @var{addr}) @var{nbytes}))
3487 @end smallexample
3488
3489 @noindent
3490 This RTL expression makes it clear (to the optimizer passes) that the
3491 appropriate register receives a useful value in this insn.
3492
3493 When a subroutine returns a @code{BLKmode} value, it is handled by
3494 passing to the subroutine the address of a place to store the value.
3495 So the call insn itself does not ``return'' any value, and it has the
3496 same RTL form as a call that returns nothing.
3497
3498 On some machines, the call instruction itself clobbers some register,
3499 for example to contain the return address.  @code{call_insn} insns
3500 on these machines should have a body which is a @code{parallel}
3501 that contains both the @code{call} expression and @code{clobber}
3502 expressions that indicate which registers are destroyed.  Similarly,
3503 if the call instruction requires some register other than the stack
3504 pointer that is not explicitly mentioned it its RTL, a @code{use}
3505 subexpression should mention that register.
3506
3507 Functions that are called are assumed to modify all registers listed in
3508 the configuration macro @code{CALL_USED_REGISTERS} (@pxref{Register
3509 Basics}) and, with the exception of @code{const} functions and library
3510 calls, to modify all of memory.
3511
3512 Insns containing just @code{use} expressions directly precede the
3513 @code{call_insn} insn to indicate which registers contain inputs to the
3514 function.  Similarly, if registers other than those in
3515 @code{CALL_USED_REGISTERS} are clobbered by the called function, insns
3516 containing a single @code{clobber} follow immediately after the call to
3517 indicate which registers.
3518
3519 @node Sharing
3520 @section Structure Sharing Assumptions
3521 @cindex sharing of RTL components
3522 @cindex RTL structure sharing assumptions
3523
3524 The compiler assumes that certain kinds of RTL expressions are unique;
3525 there do not exist two distinct objects representing the same value.
3526 In other cases, it makes an opposite assumption: that no RTL expression
3527 object of a certain kind appears in more than one place in the
3528 containing structure.
3529
3530 These assumptions refer to a single function; except for the RTL
3531 objects that describe global variables and external functions,
3532 and a few standard objects such as small integer constants,
3533 no RTL objects are common to two functions.
3534
3535 @itemize @bullet
3536 @cindex @code{reg}, RTL sharing
3537 @item
3538 Each pseudo-register has only a single @code{reg} object to represent it,
3539 and therefore only a single machine mode.
3540
3541 @cindex symbolic label
3542 @cindex @code{symbol_ref}, RTL sharing
3543 @item
3544 For any symbolic label, there is only one @code{symbol_ref} object
3545 referring to it.
3546
3547 @cindex @code{const_int}, RTL sharing
3548 @item
3549 All @code{const_int} expressions with equal values are shared.
3550
3551 @cindex @code{pc}, RTL sharing
3552 @item
3553 There is only one @code{pc} expression.
3554
3555 @cindex @code{cc0}, RTL sharing
3556 @item
3557 There is only one @code{cc0} expression.
3558
3559 @cindex @code{const_double}, RTL sharing
3560 @item
3561 There is only one @code{const_double} expression with value 0 for
3562 each floating point mode.  Likewise for values 1 and 2.
3563
3564 @cindex @code{const_vector}, RTL sharing
3565 @item
3566 There is only one @code{const_vector} expression with value 0 for
3567 each vector mode, be it an integer or a double constant vector.
3568
3569 @cindex @code{label_ref}, RTL sharing
3570 @cindex @code{scratch}, RTL sharing
3571 @item
3572 No @code{label_ref} or @code{scratch} appears in more than one place in
3573 the RTL structure; in other words, it is safe to do a tree-walk of all
3574 the insns in the function and assume that each time a @code{label_ref}
3575 or @code{scratch} is seen it is distinct from all others that are seen.
3576
3577 @cindex @code{mem}, RTL sharing
3578 @item
3579 Only one @code{mem} object is normally created for each static
3580 variable or stack slot, so these objects are frequently shared in all
3581 the places they appear.  However, separate but equal objects for these
3582 variables are occasionally made.
3583
3584 @cindex @code{asm_operands}, RTL sharing
3585 @item
3586 When a single @code{asm} statement has multiple output operands, a
3587 distinct @code{asm_operands} expression is made for each output operand.
3588 However, these all share the vector which contains the sequence of input
3589 operands.  This sharing is used later on to test whether two
3590 @code{asm_operands} expressions come from the same statement, so all
3591 optimizations must carefully preserve the sharing if they copy the
3592 vector at all.
3593
3594 @item
3595 No RTL object appears in more than one place in the RTL structure
3596 except as described above.  Many passes of the compiler rely on this
3597 by assuming that they can modify RTL objects in place without unwanted
3598 side-effects on other insns.
3599
3600 @findex unshare_all_rtl
3601 @item
3602 During initial RTL generation, shared structure is freely introduced.
3603 After all the RTL for a function has been generated, all shared
3604 structure is copied by @code{unshare_all_rtl} in @file{emit-rtl.c},
3605 after which the above rules are guaranteed to be followed.
3606
3607 @findex copy_rtx_if_shared
3608 @item
3609 During the combiner pass, shared structure within an insn can exist
3610 temporarily.  However, the shared structure is copied before the
3611 combiner is finished with the insn.  This is done by calling
3612 @code{copy_rtx_if_shared}, which is a subroutine of
3613 @code{unshare_all_rtl}.
3614 @end itemize
3615
3616 @node Reading RTL
3617 @section Reading RTL
3618
3619 To read an RTL object from a file, call @code{read_rtx}.  It takes one
3620 argument, a stdio stream, and returns a single RTL object.  This routine
3621 is defined in @file{read-rtl.c}.  It is not available in the compiler
3622 itself, only the various programs that generate the compiler back end
3623 from the machine description.
3624
3625 People frequently have the idea of using RTL stored as text in a file as
3626 an interface between a language front end and the bulk of GCC@.  This
3627 idea is not feasible.
3628
3629 GCC was designed to use RTL internally only.  Correct RTL for a given
3630 program is very dependent on the particular target machine.  And the RTL
3631 does not contain all the information about the program.
3632
3633 The proper way to interface GCC to a new language front end is with
3634 the ``tree'' data structure, described in the files @file{tree.h} and
3635 @file{tree.def}.  The documentation for this structure (@pxref{Trees})
3636 is incomplete.