OSDN Git Service

3ec7b3f8e660845d41443f8af93606cc0f25b81f
[pf3gnuchains/gcc-fork.git] / gcc / config / xtensa / xtensa.h
1 /* Definitions of Tensilica's Xtensa target machine for GNU compiler.
2    Copyright (C) 2001 Free Software Foundation, Inc.
3    Contributed by Bob Wilson (bwilson@tensilica.com) at Tensilica.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify it under
8 the terms of the GNU General Public License as published by the Free
9 Software Foundation; either version 2, or (at your option) any later
10 version.
11
12 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
13 WARRANTY; without even the implied warranty of MERCHANTABILITY or
14 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
15 for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to the Free
19 Software Foundation, 59 Temple Place - Suite 330, Boston, MA
20 02111-1307, USA.  */
21
22 /* Get Xtensa configuration settings */
23 #include "xtensa/xtensa-config.h"
24
25 /* Standard GCC variables that we reference.  */
26 extern int current_function_calls_alloca;
27 extern int target_flags;
28 extern int optimize;
29
30 /* External variables defined in xtensa.c.  */
31
32 /* comparison type */
33 enum cmp_type {
34   CMP_SI,                               /* four byte integers */
35   CMP_DI,                               /* eight byte integers */
36   CMP_SF,                               /* single precision floats */
37   CMP_DF,                               /* double precision floats */
38   CMP_MAX                               /* max comparison type */
39 };
40
41 extern struct rtx_def * branch_cmp[2];  /* operands for compare */
42 extern enum cmp_type branch_type;       /* what type of branch to use */
43 extern unsigned xtensa_current_frame_size;
44
45 /* Run-time compilation parameters selecting different hardware subsets.  */
46
47 #define MASK_BIG_ENDIAN         0x00000001      /* big or little endian */
48 #define MASK_DENSITY            0x00000002      /* code density option */
49 #define MASK_MAC16              0x00000004      /* MAC16 option */
50 #define MASK_MUL16              0x00000008      /* 16-bit integer multiply */
51 #define MASK_MUL32              0x00000010      /* integer multiply/divide */
52 #define MASK_DIV32              0x00000020      /* integer multiply/divide */
53 #define MASK_NSA                0x00000040      /* nsa instruction option */
54 #define MASK_MINMAX             0x00000080      /* min/max instructions */
55 #define MASK_SEXT               0x00000100      /* sign extend insn option */
56 #define MASK_BOOLEANS           0x00000200      /* boolean register option */
57 #define MASK_HARD_FLOAT         0x00000400      /* floating-point option */
58 #define MASK_HARD_FLOAT_DIV     0x00000800      /* floating-point divide */
59 #define MASK_HARD_FLOAT_RECIP   0x00001000      /* floating-point reciprocal */
60 #define MASK_HARD_FLOAT_SQRT    0x00002000      /* floating-point sqrt */
61 #define MASK_HARD_FLOAT_RSQRT   0x00004000      /* floating-point recip sqrt */
62 #define MASK_NO_FUSED_MADD      0x00008000      /* avoid f-p mul/add */
63 #define MASK_SERIALIZE_VOLATILE 0x00010000      /* serialize volatile refs */
64
65 /* Macros used in the machine description to test the flags.  */
66
67 #define TARGET_BIG_ENDIAN       (target_flags & MASK_BIG_ENDIAN)
68 #define TARGET_DENSITY          (target_flags & MASK_DENSITY)
69 #define TARGET_MAC16            (target_flags & MASK_MAC16)
70 #define TARGET_MUL16            (target_flags & MASK_MUL16)
71 #define TARGET_MUL32            (target_flags & MASK_MUL32)
72 #define TARGET_DIV32            (target_flags & MASK_DIV32)
73 #define TARGET_NSA              (target_flags & MASK_NSA)
74 #define TARGET_MINMAX           (target_flags & MASK_MINMAX)
75 #define TARGET_SEXT             (target_flags & MASK_SEXT)
76 #define TARGET_BOOLEANS         (target_flags & MASK_BOOLEANS)
77 #define TARGET_HARD_FLOAT       (target_flags & MASK_HARD_FLOAT)
78 #define TARGET_HARD_FLOAT_DIV   (target_flags & MASK_HARD_FLOAT_DIV)
79 #define TARGET_HARD_FLOAT_RECIP (target_flags & MASK_HARD_FLOAT_RECIP)
80 #define TARGET_HARD_FLOAT_SQRT  (target_flags & MASK_HARD_FLOAT_SQRT)
81 #define TARGET_HARD_FLOAT_RSQRT (target_flags & MASK_HARD_FLOAT_RSQRT)
82 #define TARGET_NO_FUSED_MADD    (target_flags & MASK_NO_FUSED_MADD)
83 #define TARGET_SERIALIZE_VOLATILE (target_flags & MASK_SERIALIZE_VOLATILE)
84
85 /* Default target_flags if no switches are specified  */
86
87 #define TARGET_DEFAULT (                                                \
88   (XCHAL_HAVE_BE        ? MASK_BIG_ENDIAN : 0) |                        \
89   (XCHAL_HAVE_DENSITY   ? MASK_DENSITY : 0) |                           \
90   (XCHAL_HAVE_MAC16     ? MASK_MAC16 : 0) |                             \
91   (XCHAL_HAVE_MUL16     ? MASK_MUL16 : 0) |                             \
92   (XCHAL_HAVE_MUL32     ? MASK_MUL32 : 0) |                             \
93   (XCHAL_HAVE_DIV32     ? MASK_DIV32 : 0) |                             \
94   (XCHAL_HAVE_NSA       ? MASK_NSA : 0) |                               \
95   (XCHAL_HAVE_MINMAX    ? MASK_MINMAX : 0) |                            \
96   (XCHAL_HAVE_SEXT      ? MASK_SEXT : 0) |                              \
97   (XCHAL_HAVE_BOOLEANS  ? MASK_BOOLEANS : 0) |                          \
98   (XCHAL_HAVE_FP        ? MASK_HARD_FLOAT : 0) |                        \
99   (XCHAL_HAVE_FP_DIV    ? MASK_HARD_FLOAT_DIV : 0) |                    \
100   (XCHAL_HAVE_FP_RECIP  ? MASK_HARD_FLOAT_RECIP : 0) |                  \
101   (XCHAL_HAVE_FP_SQRT   ? MASK_HARD_FLOAT_SQRT : 0) |                   \
102   (XCHAL_HAVE_FP_RSQRT  ? MASK_HARD_FLOAT_RSQRT : 0) |                  \
103   MASK_SERIALIZE_VOLATILE)
104
105 /* Macro to define tables used to set the flags.  */
106
107 #define TARGET_SWITCHES                                                 \
108 {                                                                       \
109   {"big-endian",                MASK_BIG_ENDIAN,                        \
110     N_("Use big-endian byte order")},                                   \
111   {"little-endian",             -MASK_BIG_ENDIAN,                       \
112     N_("Use little-endian byte order")},                                \
113   {"density",                   MASK_DENSITY,                           \
114     N_("Use the Xtensa code density option")},                          \
115   {"no-density",                -MASK_DENSITY,                          \
116     N_("Do not use the Xtensa code density option")},                   \
117   {"mac16",                     MASK_MAC16,                             \
118     N_("Use the Xtensa MAC16 option")},                                 \
119   {"no-mac16",                  -MASK_MAC16,                            \
120     N_("Do not use the Xtensa MAC16 option")},                          \
121   {"mul16",                     MASK_MUL16,                             \
122     N_("Use the Xtensa MUL16 option")},                                 \
123   {"no-mul16",                  -MASK_MUL16,                            \
124     N_("Do not use the Xtensa MUL16 option")},                          \
125   {"mul32",                     MASK_MUL32,                             \
126     N_("Use the Xtensa MUL32 option")},                                 \
127   {"no-mul32",                  -MASK_MUL32,                            \
128     N_("Do not use the Xtensa MUL32 option")},                          \
129   {"div32",                     MASK_DIV32,                             \
130     0 /* undocumented */},                                              \
131   {"no-div32",                  -MASK_DIV32,                            \
132     0 /* undocumented */},                                              \
133   {"nsa",                       MASK_NSA,                               \
134     N_("Use the Xtensa NSA option")},                                   \
135   {"no-nsa",                    -MASK_NSA,                              \
136     N_("Do not use the Xtensa NSA option")},                            \
137   {"minmax",                    MASK_MINMAX,                            \
138     N_("Use the Xtensa MIN/MAX option")},                               \
139   {"no-minmax",                 -MASK_MINMAX,                           \
140     N_("Do not use the Xtensa MIN/MAX option")},                        \
141   {"sext",                      MASK_SEXT,                              \
142     N_("Use the Xtensa SEXT option")},                                  \
143   {"no-sext",                   -MASK_SEXT,                             \
144     N_("Do not use the Xtensa SEXT option")},                           \
145   {"booleans",                  MASK_BOOLEANS,                          \
146     N_("Use the Xtensa boolean register option")},                      \
147   {"no-booleans",               -MASK_BOOLEANS,                         \
148     N_("Do not use the Xtensa boolean register option")},               \
149   {"hard-float",                MASK_HARD_FLOAT,                        \
150     N_("Use the Xtensa floating-point unit")},                          \
151   {"soft-float",                -MASK_HARD_FLOAT,                       \
152     N_("Do not use the Xtensa floating-point unit")},                   \
153   {"hard-float-div",            MASK_HARD_FLOAT_DIV,                    \
154     0 /* undocumented */},                                              \
155   {"no-hard-float-div",         -MASK_HARD_FLOAT_DIV,                   \
156     0 /* undocumented */},                                              \
157   {"hard-float-recip",          MASK_HARD_FLOAT_RECIP,                  \
158     0 /* undocumented */},                                              \
159   {"no-hard-float-recip",       -MASK_HARD_FLOAT_RECIP,                 \
160     0 /* undocumented */},                                              \
161   {"hard-float-sqrt",           MASK_HARD_FLOAT_SQRT,                   \
162     0 /* undocumented */},                                              \
163   {"no-hard-float-sqrt",        -MASK_HARD_FLOAT_SQRT,                  \
164     0 /* undocumented */},                                              \
165   {"hard-float-rsqrt",          MASK_HARD_FLOAT_RSQRT,                  \
166     0 /* undocumented */},                                              \
167   {"no-hard-float-rsqrt",       -MASK_HARD_FLOAT_RSQRT,                 \
168     0 /* undocumented */},                                              \
169   {"no-fused-madd",             MASK_NO_FUSED_MADD,                     \
170     N_("Disable fused multiply/add and multiply/subtract FP instructions")}, \
171   {"fused-madd",                -MASK_NO_FUSED_MADD,                    \
172     N_("Enable fused multiply/add and multiply/subtract FP instructions")}, \
173   {"serialize-volatile",        MASK_SERIALIZE_VOLATILE,                \
174     N_("Serialize volatile memory references with MEMW instructions")}, \
175   {"no-serialize-volatile",     -MASK_SERIALIZE_VOLATILE,               \
176     N_("Do not serialize volatile memory references with MEMW instructions")},\
177   {"text-section-literals",     0,                                      \
178     N_("Intersperse literal pools with code in the text section")},     \
179   {"no-text-section-literals",  0,                                      \
180     N_("Put literal pools in a separate literal section")},             \
181   {"target-align",              0,                                      \
182     N_("Automatically align branch targets to reduce branch penalties")}, \
183   {"no-target-align",           0,                                      \
184     N_("Do not automatically align branch targets")},                   \
185   {"longcalls",                 0,                                      \
186     N_("Use indirect CALLXn instructions for large programs")},         \
187   {"no-longcalls",              0,                                      \
188     N_("Use direct CALLn instructions for fast calls")},                \
189   {"",                          TARGET_DEFAULT, 0}                      \
190 }
191
192
193 #define OVERRIDE_OPTIONS override_options ()
194
195 #if XCHAL_HAVE_BE
196 #define CPP_ENDIAN_SPEC "\
197   %{mlittle-endian:-D__XTENSA_EL__} \
198   %{!mlittle-endian:-D__XTENSA_EB__} "
199 #else /* !XCHAL_HAVE_BE */
200 #define CPP_ENDIAN_SPEC "\
201   %{mbig-endian:-D__XTENSA_EB__} \
202   %{!mbig-endian:-D__XTENSA_EL__} "
203 #endif /* !XCHAL_HAVE_BE */
204
205 #if XCHAL_HAVE_FP
206 #define CPP_FLOAT_SPEC "%{msoft-float:-D__XTENSA_SOFT_FLOAT__}"
207 #else
208 #define CPP_FLOAT_SPEC "%{!mhard-float:-D__XTENSA_SOFT_FLOAT__}"
209 #endif
210
211 #undef CPP_SPEC
212 #define CPP_SPEC CPP_ENDIAN_SPEC CPP_FLOAT_SPEC
213
214 /* Define this to set the endianness to use in libgcc2.c, which can
215    not depend on target_flags.  */
216 #define LIBGCC2_WORDS_BIG_ENDIAN XCHAL_HAVE_BE
217
218 /* Show we can debug even without a frame pointer.  */
219 #define CAN_DEBUG_WITHOUT_FP
220
221
222 /* Target machine storage layout */
223
224 /* Define this if most significant bit is lowest numbered
225    in instructions that operate on numbered bit-fields.  */
226 #define BITS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
227
228 /* Define this if most significant byte of a word is the lowest numbered. */
229 #define BYTES_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
230
231 /* Define this if most significant word of a multiword number is the lowest. */
232 #define WORDS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
233
234 #define MAX_BITS_PER_WORD 32
235
236 /* Width of a word, in units (bytes).  */
237 #define UNITS_PER_WORD 4
238 #define MIN_UNITS_PER_WORD 4
239
240 /* Width of a floating point register.  */
241 #define UNITS_PER_FPREG 4
242
243 /* Size in bits of various types on the target machine.  */
244 #define INT_TYPE_SIZE 32
245 #define SHORT_TYPE_SIZE 16
246 #define LONG_TYPE_SIZE 32
247 #define MAX_LONG_TYPE_SIZE 32
248 #define LONG_LONG_TYPE_SIZE 64
249 #define FLOAT_TYPE_SIZE 32
250 #define DOUBLE_TYPE_SIZE 64
251 #define LONG_DOUBLE_TYPE_SIZE 64
252
253 /* Tell the preprocessor the maximum size of wchar_t.  */
254 #ifndef MAX_WCHAR_TYPE_SIZE
255 #ifndef WCHAR_TYPE_SIZE
256 #endif
257 #endif
258
259 /* Allocation boundary (in *bits*) for storing pointers in memory.  */
260 #define POINTER_BOUNDARY 32
261
262 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
263 #define PARM_BOUNDARY 32
264
265 /* Allocation boundary (in *bits*) for the code of a function.  */
266 #define FUNCTION_BOUNDARY 32
267
268 /* Alignment of field after 'int : 0' in a structure.  */
269 #define EMPTY_FIELD_BOUNDARY 32
270
271 /* Every structure's size must be a multiple of this.  */
272 #define STRUCTURE_SIZE_BOUNDARY 8
273
274 /* There is no point aligning anything to a rounder boundary than this.  */
275 #define BIGGEST_ALIGNMENT 128
276
277 /* Set this nonzero if move instructions will actually fail to work
278    when given unaligned data.  */
279 #define STRICT_ALIGNMENT 1
280
281 /* Promote integer modes smaller than a word to SImode.  Set UNSIGNEDP
282    for QImode, because there is no 8-bit load from memory with sign
283    extension.  Otherwise, leave UNSIGNEDP alone, since Xtensa has 16-bit
284    loads both with and without sign extension.  */
285 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)                             \
286   do {                                                                  \
287     if (GET_MODE_CLASS (MODE) == MODE_INT                               \
288         && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)                       \
289       {                                                                 \
290         if ((MODE) == QImode)                                           \
291           (UNSIGNEDP) = 1;                                              \
292         (MODE) = SImode;                                                \
293       }                                                                 \
294   } while (0)
295
296 /* The promotion described by `PROMOTE_MODE' should also be done for
297    outgoing function arguments.  */
298 #define PROMOTE_FUNCTION_ARGS
299
300 /* The promotion described by `PROMOTE_MODE' should also be done for
301    the return value of functions.  Note: `FUNCTION_VALUE' must perform
302    the same promotions done by `PROMOTE_MODE'.  */
303 #define PROMOTE_FUNCTION_RETURN
304
305 /* Imitate the way many other C compilers handle alignment of
306    bitfields and the structures that contain them.  */
307 #define PCC_BITFIELD_TYPE_MATTERS 1
308
309 /* Align string constants and constructors to at least a word boundary.
310    The typical use of this macro is to increase alignment for string
311    constants to be word aligned so that 'strcpy' calls that copy
312    constants can be done inline.  */
313 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                                  \
314   ((TREE_CODE (EXP) == STRING_CST || TREE_CODE (EXP) == CONSTRUCTOR)    \
315    && (ALIGN) < BITS_PER_WORD                                           \
316         ? BITS_PER_WORD                                                 \
317         : (ALIGN))
318
319 /* Align arrays, unions and records to at least a word boundary.
320    One use of this macro is to increase alignment of medium-size
321    data to make it all fit in fewer cache lines.  Another is to
322    cause character arrays to be word-aligned so that 'strcpy' calls
323    that copy constants to character arrays can be done inline.  */
324 #undef DATA_ALIGNMENT
325 #define DATA_ALIGNMENT(TYPE, ALIGN)                                     \
326   ((((ALIGN) < BITS_PER_WORD)                                           \
327     && (TREE_CODE (TYPE) == ARRAY_TYPE                                  \
328         || TREE_CODE (TYPE) == UNION_TYPE                               \
329         || TREE_CODE (TYPE) == RECORD_TYPE)) ? BITS_PER_WORD : (ALIGN))
330
331 /* An argument declared as 'char' or 'short' in a prototype should
332    actually be passed as an 'int'.  */
333 #define PROMOTE_PROTOTYPES 1
334
335 /* Operations between registers always perform the operation
336    on the full register even if a narrower mode is specified.  */
337 #define WORD_REGISTER_OPERATIONS
338
339 /* Xtensa loads are zero-extended by default.  */
340 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
341
342 /* Standard register usage.  */
343
344 /* Number of actual hardware registers.
345    The hardware registers are assigned numbers for the compiler
346    from 0 to just below FIRST_PSEUDO_REGISTER.
347    All registers that the compiler knows about must be given numbers,
348    even those that are not normally considered general registers.
349
350    The fake frame pointer and argument pointer will never appear in
351    the generated code, since they will always be eliminated and replaced
352    by either the stack pointer or the hard frame pointer.
353
354    0 - 15       AR[0] - AR[15]
355    16           FRAME_POINTER (fake = initial sp)
356    17           ARG_POINTER (fake = initial sp + framesize)
357    18           LOOP_COUNT (loop count special register)
358    18           BR[0] for floating-point CC
359    19 - 34      FR[0] - FR[15]
360    35           MAC16 accumulator */
361
362 #define FIRST_PSEUDO_REGISTER 36
363
364 /* Return the stabs register number to use for REGNO. */
365 #define DBX_REGISTER_NUMBER(REGNO) xtensa_dbx_register_number (REGNO)
366
367 /* 1 for registers that have pervasive standard uses
368    and are not available for the register allocator. */
369 #define FIXED_REGISTERS                                                 \
370 {                                                                       \
371   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
372   1, 1, 0,                                                              \
373   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
374   0,                                                                    \
375 }
376
377 /* 1 for registers not available across function calls.
378    These must include the FIXED_REGISTERS and also any
379    registers that can be used without being saved.
380    The latter must include the registers where values are returned
381    and the register where structure-value addresses are passed.
382    Aside from that, you can include as many other registers as you like.  */
383 #define CALL_USED_REGISTERS                                             \
384 {                                                                       \
385   1, 1, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,                       \
386   1, 1, 1,                                                              \
387   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
388   1,                                                                    \
389 }
390
391 /* For non-leaf procedures on Xtensa processors, the allocation order
392    is as specified below by REG_ALLOC_ORDER.  For leaf procedures, we
393    want to use the lowest numbered registers first to minimize
394    register window overflows.  However, local-alloc is not smart
395    enough to consider conflicts with incoming arguments.  If an
396    incoming argument in a2 is live throughout the function and
397    local-alloc decides to use a2, then the incoming argument must
398    either be spilled or copied to another register.  To get around
399    this, we define ORDER_REGS_FOR_LOCAL_ALLOC to redefine
400    reg_alloc_order for leaf functions such that lowest numbered
401    registers are used first with the exception that the incoming
402    argument registers are not used until after other register choices
403    have been exhausted.  */
404
405 #define REG_ALLOC_ORDER \
406 {  8,  9, 10, 11, 12, 13, 14, 15,  7,  6,  5,  4,  3,  2, 19, \
407   20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33, 34, 35, \
408    0,  1, 16, 17, \
409   36, \
410 }
411
412 #define ORDER_REGS_FOR_LOCAL_ALLOC order_regs_for_local_alloc ()
413
414 /* For Xtensa, the only point of this is to prevent GCC from otherwise
415    giving preference to call-used registers.  To minimize window
416    overflows for the AR registers, we want to give preference to the
417    lower-numbered AR registers.  For other register files, which are
418    not windowed, we still prefer call-used registers, if there are any. */
419 extern const char xtensa_leaf_regs[FIRST_PSEUDO_REGISTER];
420 #define LEAF_REGISTERS xtensa_leaf_regs
421
422 /* For Xtensa, no remapping is necessary, but this macro must be
423    defined if LEAF_REGISTERS is defined. */
424 #define LEAF_REG_REMAP(REGNO) (REGNO)
425
426 /* this must be declared if LEAF_REGISTERS is set */
427 extern int leaf_function;
428
429 /* Internal macros to classify a register number. */
430
431 /* 16 address registers + fake registers */
432 #define GP_REG_FIRST 0
433 #define GP_REG_LAST  17
434 #define GP_REG_NUM   (GP_REG_LAST - GP_REG_FIRST + 1)
435
436 /* Special registers */
437 #define SPEC_REG_FIRST 18
438 #define SPEC_REG_LAST  18
439 #define SPEC_REG_NUM   (SPEC_REG_LAST - SPEC_REG_FIRST + 1)
440
441 /* Coprocessor registers */
442 #define BR_REG_FIRST 18
443 #define BR_REG_LAST  18 
444 #define BR_REG_NUM   (BR_REG_LAST - BR_REG_FIRST + 1)
445
446 /* 16 floating-point registers */
447 #define FP_REG_FIRST 19
448 #define FP_REG_LAST  34
449 #define FP_REG_NUM   (FP_REG_LAST - FP_REG_FIRST + 1)
450
451 /* MAC16 accumulator */
452 #define ACC_REG_FIRST 35
453 #define ACC_REG_LAST 35
454 #define ACC_REG_NUM  (ACC_REG_LAST - ACC_REG_FIRST + 1)
455
456 #define GP_REG_P(REGNO) ((unsigned) ((REGNO) - GP_REG_FIRST) < GP_REG_NUM)
457 #define BR_REG_P(REGNO) ((unsigned) ((REGNO) - BR_REG_FIRST) < BR_REG_NUM)
458 #define FP_REG_P(REGNO) ((unsigned) ((REGNO) - FP_REG_FIRST) < FP_REG_NUM)
459 #define ACC_REG_P(REGNO) ((unsigned) ((REGNO) - ACC_REG_FIRST) < ACC_REG_NUM)
460
461 /* Return number of consecutive hard regs needed starting at reg REGNO
462    to hold something of mode MODE.  */
463 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
464   (FP_REG_P (REGNO) ?                                                   \
465         ((GET_MODE_SIZE (MODE) + UNITS_PER_FPREG - 1) / UNITS_PER_FPREG) : \
466         ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
467
468 /* Value is 1 if hard register REGNO can hold a value of machine-mode
469    MODE. */
470 extern char xtensa_hard_regno_mode_ok[][FIRST_PSEUDO_REGISTER];
471
472 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
473   xtensa_hard_regno_mode_ok[(int) (MODE)][(REGNO)]
474
475 /* Value is 1 if it is a good idea to tie two pseudo registers
476    when one has mode MODE1 and one has mode MODE2.
477    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
478    for any hard reg, then this must be 0 for correct output.  */
479 #define MODES_TIEABLE_P(MODE1, MODE2)                                   \
480   ((GET_MODE_CLASS (MODE1) == MODE_FLOAT ||                             \
481     GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)                       \
482    == (GET_MODE_CLASS (MODE2) == MODE_FLOAT ||                          \
483        GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT))
484
485 /* Register to use for LCOUNT special register.  */
486 #define COUNT_REGISTER_REGNUM (SPEC_REG_FIRST + 0)
487
488 /* Register to use for pushing function arguments.  */
489 #define STACK_POINTER_REGNUM (GP_REG_FIRST + 1)
490
491 /* Base register for access to local variables of the function.  */
492 #define HARD_FRAME_POINTER_REGNUM (GP_REG_FIRST + 7)
493
494 /* The register number of the frame pointer register, which is used to
495    access automatic variables in the stack frame.  For Xtensa, this
496    register never appears in the output.  It is always eliminated to
497    either the stack pointer or the hard frame pointer. */
498 #define FRAME_POINTER_REGNUM (GP_REG_FIRST + 16)
499
500 /* Value should be nonzero if functions must have frame pointers.
501    Zero means the frame pointer need not be set up (and parms
502    may be accessed via the stack pointer) in functions that seem suitable.
503    This is computed in 'reload', in reload1.c.  */
504 #define FRAME_POINTER_REQUIRED xtensa_frame_pointer_required ()
505
506 /* Base register for access to arguments of the function.  */
507 #define ARG_POINTER_REGNUM (GP_REG_FIRST + 17)
508
509 /* If the static chain is passed in memory, these macros provide rtx
510    giving 'mem' expressions that denote where they are stored.
511    'STATIC_CHAIN' and 'STATIC_CHAIN_INCOMING' give the locations as
512    seen by the calling and called functions, respectively.  */
513
514 #define STATIC_CHAIN                                                    \
515   gen_rtx_MEM (Pmode, plus_constant (stack_pointer_rtx, -5 * UNITS_PER_WORD))
516
517 #define STATIC_CHAIN_INCOMING                                           \
518   gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -5 * UNITS_PER_WORD))
519
520 /* For now we don't try to use the full set of boolean registers.  Without
521    software pipelining of FP operations, there's not much to gain and it's
522    a real pain to get them reloaded.  */
523 #define FPCC_REGNUM (BR_REG_FIRST + 0)
524
525 /* Pass structure value address as an "invisible" first argument.  */
526 #define STRUCT_VALUE 0
527
528 /* It is as good or better to call a constant function address than to
529    call an address kept in a register.  */
530 #define NO_FUNCTION_CSE 1
531
532 /* It is as good or better for a function to call itself with an
533    explicit address than to call an address kept in a register.  */
534 #define NO_RECURSIVE_FUNCTION_CSE 1
535
536 /* Xtensa processors have "register windows".  GCC does not currently
537    take advantage of the possibility for variable-sized windows; instead,
538    we use a fixed window size of 8.  */
539
540 #define INCOMING_REGNO(OUT)                                             \
541   ((GP_REG_P (OUT) &&                                                   \
542     ((unsigned) ((OUT) - GP_REG_FIRST) >= WINDOW_SIZE)) ?               \
543    (OUT) - WINDOW_SIZE : (OUT))
544
545 #define OUTGOING_REGNO(IN)                                              \
546   ((GP_REG_P (IN) &&                                                    \
547     ((unsigned) ((IN) - GP_REG_FIRST) < WINDOW_SIZE)) ?                 \
548    (IN) + WINDOW_SIZE : (IN))
549
550
551 /* Define the classes of registers for register constraints in the
552    machine description.  */
553 enum reg_class
554 {
555   NO_REGS,                      /* no registers in set */
556   BR_REGS,                      /* coprocessor boolean registers */
557   FP_REGS,                      /* floating point registers */
558   ACC_REG,                      /* MAC16 accumulator */
559   SP_REG,                       /* sp register (aka a1) */
560   GR_REGS,                      /* integer registers except sp */
561   AR_REGS,                      /* all integer registers */
562   ALL_REGS,                     /* all registers */
563   LIM_REG_CLASSES               /* max value + 1 */
564 };
565
566 #define N_REG_CLASSES (int) LIM_REG_CLASSES
567
568 #define GENERAL_REGS AR_REGS
569
570 /* An initializer containing the names of the register classes as C
571    string constants.  These names are used in writing some of the
572    debugging dumps.  */
573 #define REG_CLASS_NAMES                                                 \
574 {                                                                       \
575   "NO_REGS",                                                            \
576   "BR_REGS",                                                            \
577   "FP_REGS",                                                            \
578   "ACC_REG",                                                            \
579   "SP_REG",                                                             \
580   "GR_REGS",                                                            \
581   "AR_REGS",                                                            \
582   "ALL_REGS"                                                            \
583 }
584
585 /* Contents of the register classes.  The Nth integer specifies the
586    contents of class N.  The way the integer MASK is interpreted is
587    that register R is in the class if 'MASK & (1 << R)' is 1.  */
588 #define REG_CLASS_CONTENTS \
589 { \
590   { 0x00000000, 0x00000000 }, /* no registers */ \
591   { 0x00040000, 0x00000000 }, /* coprocessor boolean registers */ \
592   { 0xfff80000, 0x00000007 }, /* floating-point registers */ \
593   { 0x00000000, 0x00000008 }, /* MAC16 accumulator */ \
594   { 0x00000002, 0x00000000 }, /* stack pointer register */ \
595   { 0x0000fffd, 0x00000000 }, /* general-purpose registers */ \
596   { 0x0003ffff, 0x00000000 }, /* integer registers */ \
597   { 0xffffffff, 0x0000000f }  /* all registers */ \
598 }
599
600 /* A C expression whose value is a register class containing hard
601    register REGNO.  In general there is more that one such class;
602    choose a class which is "minimal", meaning that no smaller class
603    also contains the register.  */
604 extern const enum reg_class xtensa_regno_to_class[FIRST_PSEUDO_REGISTER];
605
606 #define REGNO_REG_CLASS(REGNO) xtensa_regno_to_class[ (REGNO) ]
607
608 /* Use the Xtensa AR register file for base registers.
609    No index registers.  */
610 #define BASE_REG_CLASS AR_REGS
611 #define INDEX_REG_CLASS NO_REGS
612
613 /* SMALL_REGISTER_CLASSES is required for Xtensa, because all of the
614    16 AR registers may be explicitly used in the RTL, as either
615    incoming or outgoing arguments. */
616 #define SMALL_REGISTER_CLASSES 1
617
618
619 /* REGISTER AND CONSTANT CLASSES */
620
621 /* Get reg_class from a letter such as appears in the machine
622    description.
623
624    Available letters: a-f,h,j-l,q,t-z,A-D,W,Y-Z
625
626    DEFINED REGISTER CLASSES:
627
628    'a'  general-purpose registers except sp
629    'q'  sp (aka a1)
630    'D'  general-purpose registers (only if density option enabled)
631    'd'  general-purpose registers, including sp (only if density enabled)
632    'A'  MAC16 accumulator (only if MAC16 option enabled)
633    'B'  general-purpose registers (only if sext instruction enabled)
634    'C'  general-purpose registers (only if mul16 option enabled)
635    'b'  coprocessor boolean registers
636    'f'  floating-point registers
637 */
638
639 extern enum reg_class xtensa_char_to_class[256];
640
641 #define REG_CLASS_FROM_LETTER(C) xtensa_char_to_class[ (int) (C) ]
642
643 /* The letters I, J, K, L, M, N, O, and P in a register constraint
644    string can be used to stand for particular ranges of immediate
645    operands.  This macro defines what the ranges are.  C is the
646    letter, and VALUE is a constant value.  Return 1 if VALUE is
647    in the range specified by C.
648
649    For Xtensa:
650
651    I = 12-bit signed immediate for movi
652    J = 8-bit signed immediate for addi
653    K = 4-bit value in (b4const U {0})
654    L = 4-bit value in b4constu
655    M = 7-bit value in simm7
656    N = 8-bit unsigned immediate shifted left by 8 bits for addmi
657    O = 4-bit value in ai4const
658    P = valid immediate mask value for extui */
659
660 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
661   ((C) == 'I' ? (xtensa_simm12b (VALUE))                                \
662    : (C) == 'J' ? (xtensa_simm8 (VALUE))                                \
663    : (C) == 'K' ? (((VALUE) == 0) || xtensa_b4const (VALUE))            \
664    : (C) == 'L' ? (xtensa_b4constu (VALUE))                             \
665    : (C) == 'M' ? (xtensa_simm7 (VALUE))                                \
666    : (C) == 'N' ? (xtensa_simm8x256 (VALUE))                            \
667    : (C) == 'O' ? (xtensa_ai4const (VALUE))                             \
668    : (C) == 'P' ? (xtensa_mask_immediate (VALUE))                       \
669    : FALSE)
670
671
672 /* Similar, but for floating constants, and defining letters G and H.
673    Here VALUE is the CONST_DOUBLE rtx itself.  */
674 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C) (0)
675
676
677 /* Other letters can be defined in a machine-dependent fashion to
678    stand for particular classes of registers or other arbitrary
679    operand types.
680
681    R = memory that can be accessed with a 4-bit unsigned offset
682    S = memory where the second word can be addressed with a 4-bit offset
683    T = memory in a constant pool (addressable with a pc-relative load)
684    U = memory *NOT* in a constant pool
685
686    The offset range should not be checked here (except to distinguish
687    denser versions of the instructions for which more general versions
688    are available).  Doing so leads to problems in reloading: an
689    argptr-relative address may become invalid when the phony argptr is
690    eliminated in favor of the stack pointer (the offset becomes too
691    large to fit in the instruction's immediate field); a reload is
692    generated to fix this but the RTL is not immediately updated; in
693    the meantime, the constraints are checked and none match.  The
694    solution seems to be to simply skip the offset check here.  The
695    address will be checked anyway because of the code in
696    GO_IF_LEGITIMATE_ADDRESS. */
697
698 #define EXTRA_CONSTRAINT(OP, CODE)                                      \
699   ((GET_CODE (OP) != MEM) ?                                             \
700        ((CODE) >= 'R' && (CODE) <= 'U'                                  \
701         && reload_in_progress && GET_CODE (OP) == REG                   \
702         && REGNO (OP) >= FIRST_PSEUDO_REGISTER)                         \
703    : ((CODE) == 'R') ? smalloffset_mem_p (OP)                           \
704    : ((CODE) == 'S') ? smalloffset_double_mem_p (OP)                    \
705    : ((CODE) == 'T') ? constantpool_mem_p (OP)                          \
706    : ((CODE) == 'U') ? !constantpool_mem_p (OP)                         \
707    : FALSE)
708
709 #define PREFERRED_RELOAD_CLASS(X, CLASS)                                \
710   xtensa_preferred_reload_class (X, CLASS)
711
712 #define PREFERRED_OUTPUT_RELOAD_CLASS(X, CLASS)                         \
713   (CLASS)
714   
715 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)                    \
716   xtensa_secondary_reload_class (CLASS, MODE, X, 0)
717
718 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)                   \
719   xtensa_secondary_reload_class (CLASS, MODE, X, 1)
720
721 /* Return the maximum number of consecutive registers
722    needed to represent mode MODE in a register of class CLASS.  */
723 #define CLASS_UNITS(mode, size)                                         \
724   ((GET_MODE_SIZE (mode) + (size) - 1) / (size))
725
726 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
727   (CLASS_UNITS (MODE, UNITS_PER_WORD))
728
729
730 /* Stack layout; function entry, exit and calling.  */
731
732 #define STACK_GROWS_DOWNWARD
733
734 /* Offset within stack frame to start allocating local variables at.  */
735 #define STARTING_FRAME_OFFSET                                           \
736   current_function_outgoing_args_size
737
738 /* The ARG_POINTER and FRAME_POINTER are not real Xtensa registers, so
739    they are eliminated to either the stack pointer or hard frame pointer.  */
740 #define ELIMINABLE_REGS                                                 \
741 {{ ARG_POINTER_REGNUM,          STACK_POINTER_REGNUM},                  \
742  { ARG_POINTER_REGNUM,          HARD_FRAME_POINTER_REGNUM},             \
743  { FRAME_POINTER_REGNUM,        STACK_POINTER_REGNUM},                  \
744  { FRAME_POINTER_REGNUM,        HARD_FRAME_POINTER_REGNUM}}
745
746 #define CAN_ELIMINATE(FROM, TO) 1
747
748 /* Specify the initial difference between the specified pair of registers.  */
749 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
750   do {                                                                  \
751     compute_frame_size (get_frame_size ());                             \
752     if ((FROM) == FRAME_POINTER_REGNUM)                                 \
753       (OFFSET) = 0;                                                     \
754     else if ((FROM) == ARG_POINTER_REGNUM)                              \
755       (OFFSET) = xtensa_current_frame_size;                             \
756     else                                                                \
757       abort ();                                                         \
758   } while (0)
759
760 /* If defined, the maximum amount of space required for outgoing
761    arguments will be computed and placed into the variable
762    'current_function_outgoing_args_size'.  No space will be pushed
763    onto the stack for each call; instead, the function prologue
764    should increase the stack frame size by this amount.  */
765 #define ACCUMULATE_OUTGOING_ARGS 1
766
767 /* Offset from the argument pointer register to the first argument's
768    address.  On some machines it may depend on the data type of the
769    function.  If 'ARGS_GROW_DOWNWARD', this is the offset to the
770    location above the first argument's address.  */
771 #define FIRST_PARM_OFFSET(FNDECL) 0
772
773 /* Align stack frames on 128 bits for Xtensa.  This is necessary for
774    128-bit datatypes defined in TIE (e.g., for Vectra).  */
775 #define STACK_BOUNDARY 128
776
777 /* Functions do not pop arguments off the stack.  */
778 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE) 0
779
780 /* Use a fixed register window size of 8.  */
781 #define WINDOW_SIZE 8
782
783 /* Symbolic macros for the registers used to return integer, floating
784    point, and values of coprocessor and user-defined modes.  */
785 #define GP_RETURN (GP_REG_FIRST + 2 + WINDOW_SIZE)
786 #define GP_OUTGOING_RETURN (GP_REG_FIRST + 2)
787
788 /* Symbolic macros for the first/last argument registers.  */
789 #define GP_ARG_FIRST (GP_REG_FIRST + 2)
790 #define GP_ARG_LAST  (GP_REG_FIRST + 7)
791 #define GP_OUTGOING_ARG_FIRST (GP_REG_FIRST + 2 + WINDOW_SIZE)
792 #define GP_OUTGOING_ARG_LAST  (GP_REG_FIRST + 7 + WINDOW_SIZE)
793
794 #define MAX_ARGS_IN_REGISTERS 6
795
796 /* Don't worry about compatibility with PCC.  */
797 #define DEFAULT_PCC_STRUCT_RETURN 0
798
799 /* For Xtensa, we would like to be able to return up to 6 words in
800    memory but GCC cannot support that.  The return value must be given
801    one of the standard MODE_INT modes, and there is no 6 word mode.
802    Instead, if we try to return a 6 word structure, GCC selects the
803    next biggest mode (OImode, 8 words) and then the register allocator
804    fails because there is no 8-register group beginning with a10.  So
805    we have to fall back on the next largest size which is 4 words... */
806 #define RETURN_IN_MEMORY(TYPE)                                          \
807   ((unsigned HOST_WIDE_INT) int_size_in_bytes (TYPE) > 4 * UNITS_PER_WORD)
808
809 /* Define how to find the value returned by a library function
810    assuming the value has mode MODE.  Because we have defined
811    PROMOTE_FUNCTION_RETURN, we have to perform the same promotions as
812    PROMOTE_MODE. */
813 #define XTENSA_LIBCALL_VALUE(MODE, OUTGOINGP)                           \
814   gen_rtx_REG ((GET_MODE_CLASS (MODE) == MODE_INT                       \
815                 && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)               \
816                ? SImode : (MODE),                                       \
817                OUTGOINGP ? GP_OUTGOING_RETURN : GP_RETURN)
818
819 #define LIBCALL_VALUE(MODE)                                             \
820   XTENSA_LIBCALL_VALUE ((MODE), 0)
821
822 #define LIBCALL_OUTGOING_VALUE(MODE)                                    \
823   XTENSA_LIBCALL_VALUE ((MODE), 1)
824
825 /* Define how to find the value returned by a function.
826    VALTYPE is the data type of the value (as a tree).
827    If the precise function being called is known, FUNC is its FUNCTION_DECL;
828    otherwise, FUNC is 0.  */
829 #define XTENSA_FUNCTION_VALUE(VALTYPE, FUNC, OUTGOINGP)                 \
830   gen_rtx_REG ((INTEGRAL_TYPE_P (VALTYPE)                               \
831                 && TYPE_PRECISION (VALTYPE) < BITS_PER_WORD)            \
832                ? SImode: TYPE_MODE (VALTYPE),                           \
833                OUTGOINGP ? GP_OUTGOING_RETURN : GP_RETURN)
834
835 #define FUNCTION_VALUE(VALTYPE, FUNC)                                   \
836   XTENSA_FUNCTION_VALUE (VALTYPE, FUNC, 0)
837
838 #define FUNCTION_OUTGOING_VALUE(VALTYPE, FUNC)                          \
839   XTENSA_FUNCTION_VALUE (VALTYPE, FUNC, 1)
840
841 /* A C expression that is nonzero if REGNO is the number of a hard
842    register in which the values of called function may come back.  A
843    register whose use for returning values is limited to serving as
844    the second of a pair (for a value of type 'double', say) need not
845    be recognized by this macro.  If the machine has register windows,
846    so that the caller and the called function use different registers
847    for the return value, this macro should recognize only the caller's
848    register numbers. */
849 #define FUNCTION_VALUE_REGNO_P(N)                                       \
850   ((N) == GP_RETURN)
851
852 /* A C expression that is nonzero if REGNO is the number of a hard
853    register in which function arguments are sometimes passed.  This
854    does *not* include implicit arguments such as the static chain and
855    the structure-value address.  On many machines, no registers can be
856    used for this purpose since all function arguments are pushed on
857    the stack. */
858 #define FUNCTION_ARG_REGNO_P(N)                                         \
859   ((N) >= GP_OUTGOING_ARG_FIRST && (N) <= GP_OUTGOING_ARG_LAST)
860
861 /* Use IEEE floating-point format.  */
862 #define TARGET_FLOAT_FORMAT IEEE_FLOAT_FORMAT
863
864 /* Define a data type for recording info about an argument list
865    during the scan of that argument list.  This data type should
866    hold all necessary information about the function itself
867    and about the args processed so far, enough to enable macros
868    such as FUNCTION_ARG to determine where the next arg should go. */
869 typedef struct xtensa_args {
870     int arg_words;              /* # total words the arguments take */
871 } CUMULATIVE_ARGS;
872
873 /* Initialize a variable CUM of type CUMULATIVE_ARGS
874    for a call to a function whose data type is FNTYPE.
875    For a library call, FNTYPE is 0. */
876 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT)            \
877   init_cumulative_args (&CUM, FNTYPE, LIBNAME)
878
879 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME)             \
880   init_cumulative_args (&CUM, FNTYPE, LIBNAME)
881
882 /* Update the data in CUM to advance over an argument
883    of mode MODE and data type TYPE.
884    (TYPE is null for libcalls where that information may not be available.)  */
885 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
886   function_arg_advance (&CUM, MODE, TYPE)
887
888 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
889   function_arg (&CUM, MODE, TYPE, FALSE)
890
891 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
892   function_arg (&CUM, MODE, TYPE, TRUE)
893
894 /* Arguments are never passed partly in memory and partly in registers.  */
895 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) (0)
896
897 /* Specify function argument alignment.  */
898 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE)                               \
899   ((TYPE) != 0                                                          \
900    ? (TYPE_ALIGN (TYPE) <= PARM_BOUNDARY                                \
901       ? PARM_BOUNDARY                                                   \
902       : TYPE_ALIGN (TYPE))                                              \
903    : (GET_MODE_ALIGNMENT (MODE) <= PARM_BOUNDARY                        \
904       ? PARM_BOUNDARY                                                   \
905       : GET_MODE_ALIGNMENT (MODE)))
906
907
908 /* Nonzero if we do not know how to pass TYPE solely in registers.
909    We cannot do so in the following cases:
910
911    - if the type has variable size
912    - if the type is marked as addressable (it is required to be constructed
913      into the stack)
914
915    This differs from the default in that it does not check if the padding
916    and mode of the type are such that a copy into a register would put it
917    into the wrong part of the register. */
918
919 #define MUST_PASS_IN_STACK(MODE, TYPE)                                  \
920   ((TYPE) != 0                                                          \
921    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST                      \
922        || TREE_ADDRESSABLE (TYPE)))
923
924 /* Output assembler code to FILE to increment profiler label LABELNO
925    for profiling a function entry.
926
927    The mcount code in glibc doesn't seem to use this LABELNO stuff.
928    Some ports (e.g., MIPS) don't even bother to pass the label
929    address, and even those that do (e.g., i386) don't seem to use it.
930    The information needed by mcount() is the current PC and the
931    current return address, so that mcount can identify an arc in the
932    call graph.  For Xtensa, we pass the current return address as
933    the first argument to mcount, and the current PC is available as
934    a0 in mcount's register window.  Both of these values contain
935    window size information in the two most significant bits; we assume
936    that the mcount code will mask off those bits.  The call to mcount
937    uses a window size of 8 to make sure that mcount doesn't clobber
938    any incoming argument values. */
939
940 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
941   do {                                                                  \
942     fprintf (FILE, "\taddi\t%s, %s, 0\t# save current return address\n", \
943              reg_names[GP_REG_FIRST+10],                                \
944              reg_names[GP_REG_FIRST+0]);                                \
945     fprintf (FILE, "\tcall8\t_mcount\n");                               \
946   } while (0);
947
948 /* Stack pointer value doesn't matter at exit.  */
949 #define EXIT_IGNORE_STACK 1
950
951 /* A C statement to output, on the stream FILE, assembler code for a
952    block of data that contains the constant parts of a trampoline. 
953    This code should not include a label--the label is taken care of
954    automatically.
955
956    For Xtensa, the trampoline must perform an entry instruction with a
957    minimal stack frame in order to get some free registers.  Once the
958    actual call target is known, the proper stack frame size is extracted
959    from the entry instruction at the target and the current frame is
960    adjusted to match.  The trampoline then transfers control to the
961    instruction following the entry at the target.  Note: this assumes
962    that the target begins with an entry instruction. */
963
964 /* minimum frame = reg save area (4 words) plus static chain (1 word)
965    and the total number of words must be a multiple of 128 bits */
966 #define MIN_FRAME_SIZE (8 * UNITS_PER_WORD)
967
968 #define TRAMPOLINE_TEMPLATE(STREAM)                                     \
969   do {                                                                  \
970     fprintf (STREAM, "\t.begin no-generics\n");                         \
971     fprintf (STREAM, "\tentry\tsp, %d\n", MIN_FRAME_SIZE);              \
972                                                                         \
973     /* GCC isn't prepared to deal with data at the beginning of the     \
974        trampoline, and the Xtensa l32r instruction requires that the    \
975        constant pool be located before the code.  We put the constant   \
976        pool in the middle of the trampoline and jump around it. */      \
977                                                                         \
978     fprintf (STREAM, "\tj\t.Lskipconsts\n");                            \
979     fprintf (STREAM, "\t.align\t4\n");                                  \
980     fprintf (STREAM, ".Lfnaddr:%s0\n", integer_asm_op (4, TRUE));       \
981     fprintf (STREAM, ".Lchainval:%s0\n", integer_asm_op (4, TRUE));     \
982     fprintf (STREAM, ".Lskipconsts:\n");                                \
983                                                                         \
984     /* store the static chain */                                        \
985     fprintf (STREAM, "\tl32r\ta8, .Lchainval\n");                       \
986     fprintf (STREAM, "\ts32i\ta8, sp, %d\n",                            \
987              MIN_FRAME_SIZE - (5 * UNITS_PER_WORD));                    \
988                                                                         \
989     /* set the proper stack pointer value */                            \
990     fprintf (STREAM, "\tl32r\ta8, .Lfnaddr\n");                         \
991     fprintf (STREAM, "\tl32i\ta9, a8, 0\n");                            \
992     fprintf (STREAM, "\textui\ta9, a9, %d, 12\n",                       \
993              TARGET_BIG_ENDIAN ? 8 : 12);                               \
994     fprintf (STREAM, "\tslli\ta9, a9, 3\n");                            \
995     fprintf (STREAM, "\taddi\ta9, a9, %d\n", -MIN_FRAME_SIZE);          \
996     fprintf (STREAM, "\tsub\ta9, sp, a9\n");                            \
997     fprintf (STREAM, "\tmovsp\tsp, a9\n");                              \
998                                                                         \
999     /* jump to the instruction following the entry */                   \
1000     fprintf (STREAM, "\taddi\ta8, a8, 3\n");                            \
1001     fprintf (STREAM, "\tjx\ta8\n");                                     \
1002     fprintf (STREAM, "\t.end no-generics\n");                           \
1003   } while (0)
1004
1005 /* Size in bytes of the trampoline, as an integer.  */
1006 #define TRAMPOLINE_SIZE 49
1007
1008 /* Alignment required for trampolines, in bits.  */
1009 #define TRAMPOLINE_ALIGNMENT (32)
1010
1011 /* A C statement to initialize the variable parts of a trampoline.  */
1012 #define INITIALIZE_TRAMPOLINE(ADDR, FUNC, CHAIN)                        \
1013   do {                                                                  \
1014     rtx addr = ADDR;                                                    \
1015     emit_move_insn (gen_rtx_MEM (SImode, plus_constant (addr, 8)), FUNC); \
1016     emit_move_insn (gen_rtx_MEM (SImode, plus_constant (addr, 12)), CHAIN); \
1017     emit_library_call (gen_rtx (SYMBOL_REF, Pmode, "__xtensa_sync_caches"), \
1018                        0, VOIDmode, 1, addr, Pmode);                    \
1019   } while (0)
1020
1021 /* Define the `__builtin_va_list' type for the ABI.  */
1022 #define BUILD_VA_LIST_TYPE(VALIST) \
1023   (VALIST) = xtensa_build_va_list ()
1024
1025 /* If defined, is a C expression that produces the machine-specific
1026    code for a call to '__builtin_saveregs'.  This code will be moved
1027    to the very beginning of the function, before any parameter access
1028    are made.  The return value of this function should be an RTX that
1029    contains the value to use as the return of '__builtin_saveregs'. */
1030 #define EXPAND_BUILTIN_SAVEREGS \
1031   xtensa_builtin_saveregs
1032
1033 /* Implement `va_start' for varargs and stdarg.  */
1034 #define EXPAND_BUILTIN_VA_START(stdarg, valist, nextarg) \
1035   xtensa_va_start (stdarg, valist, nextarg)
1036
1037 /* Implement `va_arg'.  */
1038 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1039   xtensa_va_arg (valist, type)
1040
1041 /* If defined, a C expression that produces the machine-specific code
1042    to setup the stack so that arbitrary frames can be accessed.
1043
1044    On Xtensa, a stack back-trace must always begin from the stack pointer,
1045    so that the register overflow save area can be located.  However, the
1046    stack-walking code in GCC always begins from the hard_frame_pointer
1047    register, not the stack pointer.  The frame pointer is usually equal
1048    to the stack pointer, but the __builtin_return_address and
1049    __builtin_frame_address functions will not work if count > 0 and
1050    they are called from a routine that uses alloca.  These functions
1051    are not guaranteed to work at all if count > 0 so maybe that is OK.
1052
1053    A nicer solution would be to allow the architecture-specific files to
1054    specify whether to start from the stack pointer or frame pointer.  That
1055    would also allow us to skip the machine->accesses_prev_frame stuff that
1056    we currently need to ensure that there is a frame pointer when these
1057    builtin functions are used. */
1058
1059 #define SETUP_FRAME_ADDRESSES() \
1060   xtensa_setup_frame_addresses ()
1061
1062 /* A C expression whose value is RTL representing the address in a
1063    stack frame where the pointer to the caller's frame is stored.
1064    Assume that FRAMEADDR is an RTL expression for the address of the
1065    stack frame itself.
1066
1067    For Xtensa, there is no easy way to get the frame pointer if it is
1068    not equivalent to the stack pointer.  Moreover, the result of this
1069    macro is used for continuing to walk back up the stack, so it must
1070    return the stack pointer address.  Thus, there is some inconsistency
1071    here in that __builtin_frame_address will return the frame pointer
1072    when count == 0 and the stack pointer when count > 0. */
1073
1074 #define DYNAMIC_CHAIN_ADDRESS(frame)                                    \
1075   gen_rtx (PLUS, Pmode, frame,                                          \
1076            gen_rtx_CONST_INT (VOIDmode, -3 * UNITS_PER_WORD))
1077
1078 /* Define this if the return address of a particular stack frame is
1079    accessed from the frame pointer of the previous stack frame. */
1080 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1081
1082 /* A C expression whose value is RTL representing the value of the
1083    return address for the frame COUNT steps up from the current
1084    frame, after the prologue.  FRAMEADDR is the frame pointer of the
1085    COUNT frame, or the frame pointer of the COUNT - 1 frame if
1086    'RETURN_ADDR_IN_PREVIOUS_FRAME' is defined.
1087
1088    The 2 most-significant bits of the return address on Xtensa hold
1089    the register window size.  To get the real return address, these bits
1090    must be masked off and replaced with the high bits from the current
1091    PC.  Since it is unclear how the __builtin_return_address function
1092    is used, the current code does not do this masking and simply returns
1093    the raw return address from the a0 register. */
1094 #define RETURN_ADDR_RTX(count, frame)                                   \
1095   ((count) == -1                                                        \
1096    ? gen_rtx_REG (Pmode, 0)                                             \
1097    : gen_rtx_MEM (Pmode, memory_address                                 \
1098                   (Pmode, plus_constant (frame, -4 * UNITS_PER_WORD))))
1099
1100
1101 /* Addressing modes, and classification of registers for them.  */
1102
1103 /* C expressions which are nonzero if register number NUM is suitable
1104    for use as a base or index register in operand addresses.  It may
1105    be either a suitable hard register or a pseudo register that has
1106    been allocated such a hard register. The difference between an
1107    index register and a base register is that the index register may
1108    be scaled. */
1109
1110 #define REGNO_OK_FOR_BASE_P(NUM) \
1111   (GP_REG_P (NUM) || GP_REG_P ((unsigned) reg_renumber[NUM]))
1112
1113 #define REGNO_OK_FOR_INDEX_P(NUM) 0
1114
1115 /* C expressions that are nonzero if X (assumed to be a `reg' RTX) is
1116    valid for use as a base or index register.  For hard registers, it
1117    should always accept those which the hardware permits and reject
1118    the others.  Whether the macro accepts or rejects pseudo registers
1119    must be controlled by `REG_OK_STRICT'.  This usually requires two
1120    variant definitions, of which `REG_OK_STRICT' controls the one
1121    actually used. The difference between an index register and a base
1122    register is that the index register may be scaled. */
1123
1124 #ifdef REG_OK_STRICT
1125
1126 #define REG_OK_FOR_INDEX_P(X) 0
1127 #define REG_OK_FOR_BASE_P(X) \
1128   REGNO_OK_FOR_BASE_P (REGNO (X))
1129
1130 #else /* !REG_OK_STRICT */
1131
1132 #define REG_OK_FOR_INDEX_P(X) 0
1133 #define REG_OK_FOR_BASE_P(X) \
1134   ((REGNO (X) >= FIRST_PSEUDO_REGISTER) || (GP_REG_P (REGNO (X))))
1135
1136 #endif /* !REG_OK_STRICT */
1137
1138 /* Maximum number of registers that can appear in a valid memory address.  */
1139 #define MAX_REGS_PER_ADDRESS 1
1140
1141 /* Identify valid Xtensa addresses.  */
1142 #define GO_IF_LEGITIMATE_ADDRESS(MODE, ADDR, LABEL)                     \
1143   do {                                                                  \
1144     rtx xinsn = (ADDR);                                                 \
1145                                                                         \
1146     /* allow constant pool addresses */                                 \
1147     if ((MODE) != BLKmode && GET_MODE_SIZE (MODE) >= UNITS_PER_WORD     \
1148         && constantpool_address_p (xinsn))                              \
1149       goto LABEL;                                                       \
1150                                                                         \
1151     while (GET_CODE (xinsn) == SUBREG)                                  \
1152       xinsn = SUBREG_REG (xinsn);                                       \
1153                                                                         \
1154     /* allow base registers */                                          \
1155     if (GET_CODE (xinsn) == REG && REG_OK_FOR_BASE_P (xinsn))           \
1156       goto LABEL;                                                       \
1157                                                                         \
1158     /* check for "register + offset" addressing */                      \
1159     if (GET_CODE (xinsn) == PLUS)                                       \
1160       {                                                                 \
1161         rtx xplus0 = XEXP (xinsn, 0);                                   \
1162         rtx xplus1 = XEXP (xinsn, 1);                                   \
1163         enum rtx_code code0;                                            \
1164         enum rtx_code code1;                                            \
1165                                                                         \
1166         while (GET_CODE (xplus0) == SUBREG)                             \
1167           xplus0 = SUBREG_REG (xplus0);                                 \
1168         code0 = GET_CODE (xplus0);                                      \
1169                                                                         \
1170         while (GET_CODE (xplus1) == SUBREG)                             \
1171           xplus1 = SUBREG_REG (xplus1);                                 \
1172         code1 = GET_CODE (xplus1);                                      \
1173                                                                         \
1174         /* swap operands if necessary so the register is first */       \
1175         if (code0 != REG && code1 == REG)                               \
1176           {                                                             \
1177             xplus0 = XEXP (xinsn, 1);                                   \
1178             xplus1 = XEXP (xinsn, 0);                                   \
1179             code0 = GET_CODE (xplus0);                                  \
1180             code1 = GET_CODE (xplus1);                                  \
1181           }                                                             \
1182                                                                         \
1183         if (code0 == REG && REG_OK_FOR_BASE_P (xplus0)                  \
1184             && code1 == CONST_INT                                       \
1185             && xtensa_mem_offset (INTVAL (xplus1), (MODE)))             \
1186           {                                                             \
1187             goto LABEL;                                                 \
1188           }                                                             \
1189       }                                                                 \
1190   } while (0)
1191
1192 /* A C expression that is 1 if the RTX X is a constant which is a
1193    valid address.  This is defined to be the same as 'CONSTANT_P (X)',
1194    but rejecting CONST_DOUBLE.  */
1195 #define CONSTANT_ADDRESS_P(X)                                           \
1196   ((GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF             \
1197     || GET_CODE (X) == CONST_INT || GET_CODE (X) == HIGH                \
1198     || (GET_CODE (X) == CONST)))
1199
1200 /* Nonzero if the constant value X is a legitimate general operand.
1201    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE. */
1202 #define LEGITIMATE_CONSTANT_P(X) 1
1203
1204 /* A C expression that is nonzero if X is a legitimate immediate
1205    operand on the target machine when generating position independent
1206    code.  */
1207 #define LEGITIMATE_PIC_OPERAND_P(X)                                     \
1208   ((GET_CODE (X) != SYMBOL_REF || SYMBOL_REF_FLAG (X))                  \
1209    && GET_CODE (X) != LABEL_REF                                         \
1210    && GET_CODE (X) != CONST)
1211
1212 /* Tell GCC how to use ADDMI to generate addresses.  */
1213 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                          \
1214   do {                                                                  \
1215     rtx xinsn = (X);                                                    \
1216     if (GET_CODE (xinsn) == PLUS)                                       \
1217       {                                                                 \
1218         rtx plus0 = XEXP (xinsn, 0);                                    \
1219         rtx plus1 = XEXP (xinsn, 1);                                    \
1220                                                                         \
1221         if (GET_CODE (plus0) != REG && GET_CODE (plus1) == REG)         \
1222           {                                                             \
1223             plus0 = XEXP (xinsn, 1);                                    \
1224             plus1 = XEXP (xinsn, 0);                                    \
1225           }                                                             \
1226                                                                         \
1227         if (GET_CODE (plus0) == REG                                     \
1228             && GET_CODE (plus1) == CONST_INT                            \
1229             && !xtensa_mem_offset (INTVAL (plus1), MODE)                \
1230             && !xtensa_simm8 (INTVAL (plus1))                           \
1231             && xtensa_mem_offset (INTVAL (plus1) & 0xff, MODE)          \
1232             && xtensa_simm8x256 (INTVAL (plus1) & ~0xff))               \
1233           {                                                             \
1234             rtx temp = gen_reg_rtx (Pmode);                             \
1235             emit_insn (gen_rtx (SET, Pmode, temp,                       \
1236                                 gen_rtx (PLUS, Pmode, plus0,            \
1237                                          GEN_INT (INTVAL (plus1) & ~0xff)))); \
1238             (X) = gen_rtx (PLUS, Pmode, temp,                           \
1239                            GEN_INT (INTVAL (plus1) & 0xff));            \
1240             goto WIN;                                                   \
1241           }                                                             \
1242       }                                                                 \
1243   } while (0)
1244
1245
1246 /* Treat constant-pool references as "mode dependent" since they can
1247    only be accessed with SImode loads.  This works around a bug in the
1248    combiner where a constant pool reference is temporarily converted
1249    to an HImode load, which is then assumed to zero-extend based on
1250    our definition of LOAD_EXTEND_OP.  This is wrong because the high
1251    bits of a 16-bit value in the constant pool are now sign-extended
1252    by default.  */
1253
1254 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                       \
1255   do {                                                                  \
1256     if (constantpool_address_p (ADDR))                                  \
1257       goto LABEL;                                                       \
1258   } while (0)
1259
1260 /* Specify the machine mode that this machine uses
1261    for the index in the tablejump instruction.  */
1262 #define CASE_VECTOR_MODE (SImode)
1263
1264 /* Define this if the tablejump instruction expects the table
1265    to contain offsets from the address of the table.
1266    Do not define this if the table should contain absolute addresses.  */
1267 /* #define CASE_VECTOR_PC_RELATIVE */
1268
1269 /* Define this as 1 if 'char' should by default be signed; else as 0.  */
1270 #define DEFAULT_SIGNED_CHAR 0
1271
1272 /* Max number of bytes we can move from memory to memory
1273    in one reasonably fast instruction.  */
1274 #define MOVE_MAX 4
1275 #define MAX_MOVE_MAX 4
1276
1277 /* Prefer word-sized loads.  */
1278 #define SLOW_BYTE_ACCESS 1
1279
1280 /* Xtensa doesn't have any instructions that set integer values based on the
1281    results of comparisons, but the simplification code in the combiner also
1282    uses this macro.  The value should be either 1 or -1 to enable some
1283    optimizations in the combiner; I'm not sure which is better for us.
1284    Since we've been using 1 for a while, it should probably stay that way for
1285    compatibility.  */
1286 #define STORE_FLAG_VALUE 1
1287
1288 /* Shift instructions ignore all but the low-order few bits.  */
1289 #define SHIFT_COUNT_TRUNCATED 1
1290
1291 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1292    is done just by pretending it is already truncated. */
1293 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1294
1295 /* Specify the machine mode that pointers have.
1296    After generation of rtl, the compiler makes no further distinction
1297    between pointers and any other objects of this machine mode.  */
1298 #define Pmode SImode
1299
1300 /* A function address in a call instruction is a word address (for
1301    indexing purposes) so give the MEM rtx a words's mode.  */
1302 #define FUNCTION_MODE SImode
1303
1304 /* A C expression that evaluates to true if it is ok to perform a
1305    sibling call to DECL.  */
1306 /* TODO: fix this up to allow at least some sibcalls */
1307 #define FUNCTION_OK_FOR_SIBCALL(DECL) 0
1308
1309 /* Xtensa constant costs.  */
1310 #define CONST_COSTS(X, CODE, OUTER_CODE)                                \
1311   case CONST_INT:                                                       \
1312     switch (OUTER_CODE)                                                 \
1313       {                                                                 \
1314       case SET:                                                         \
1315         if (xtensa_simm12b (INTVAL (X))) return 4;                      \
1316         break;                                                          \
1317       case PLUS:                                                        \
1318         if (xtensa_simm8 (INTVAL (X))) return 0;                        \
1319         if (xtensa_simm8x256 (INTVAL (X))) return 0;                    \
1320         break;                                                          \
1321       case AND:                                                         \
1322         if (xtensa_mask_immediate (INTVAL (X))) return 0;               \
1323         break;                                                          \
1324       case COMPARE:                                                     \
1325         if ((INTVAL (X) == 0) || xtensa_b4const (INTVAL (X))) return 0; \
1326         break;                                                          \
1327       case ASHIFT:                                                      \
1328       case ASHIFTRT:                                                    \
1329       case LSHIFTRT:                                                    \
1330       case ROTATE:                                                      \
1331       case ROTATERT:                                                    \
1332         /* no way to tell if X is the 2nd operand so be conservative */ \
1333       default: break;                                                   \
1334       }                                                                 \
1335     if (xtensa_simm12b (INTVAL (X))) return 5;                          \
1336     return 6;                                                           \
1337   case CONST:                                                           \
1338   case LABEL_REF:                                                       \
1339   case SYMBOL_REF:                                                      \
1340     return 5;                                                           \
1341   case CONST_DOUBLE:                                                    \
1342     return 7;
1343
1344 /* Costs of various Xtensa operations.  */
1345 #define RTX_COSTS(X, CODE, OUTER_CODE)                                  \
1346   case MEM:                                                             \
1347     {                                                                   \
1348         int num_words =                                                 \
1349           (GET_MODE_SIZE (GET_MODE (X)) > UNITS_PER_WORD) ?  2 : 1;     \
1350         if (memory_address_p (GET_MODE (X), XEXP ((X), 0)))             \
1351           return COSTS_N_INSNS (num_words);                             \
1352                                                                         \
1353         return COSTS_N_INSNS (2*num_words);                             \
1354     }                                                                   \
1355                                                                         \
1356   case FFS:                                                             \
1357     return COSTS_N_INSNS (TARGET_NSA ? 5 : 50);                         \
1358                                                                         \
1359   case NOT:                                                             \
1360     return COSTS_N_INSNS ((GET_MODE (X) == DImode) ? 3 : 2);            \
1361                                                                         \
1362   case AND:                                                             \
1363   case IOR:                                                             \
1364   case XOR:                                                             \
1365     if (GET_MODE (X) == DImode) return COSTS_N_INSNS (2);               \
1366     return COSTS_N_INSNS (1);                                           \
1367                                                                         \
1368   case ASHIFT:                                                          \
1369   case ASHIFTRT:                                                        \
1370   case LSHIFTRT:                                                        \
1371     if (GET_MODE (X) == DImode) return COSTS_N_INSNS (50);              \
1372     return COSTS_N_INSNS (1);                                           \
1373                                                                         \
1374   case ABS:                                                             \
1375     {                                                                   \
1376         enum machine_mode xmode = GET_MODE (X);                         \
1377         if (xmode == SFmode)                                            \
1378           return COSTS_N_INSNS (TARGET_HARD_FLOAT ? 1 : 50);            \
1379         if (xmode == DFmode)                                            \
1380           return COSTS_N_INSNS (50);                                    \
1381         return COSTS_N_INSNS (4);                                       \
1382     }                                                                   \
1383                                                                         \
1384   case PLUS:                                                            \
1385   case MINUS:                                                           \
1386     {                                                                   \
1387         enum machine_mode xmode = GET_MODE (X);                         \
1388         if (xmode == SFmode)                                            \
1389           return COSTS_N_INSNS (TARGET_HARD_FLOAT ? 1 : 50);            \
1390         if (xmode == DFmode || xmode == DImode)                         \
1391           return COSTS_N_INSNS (50);                                    \
1392         return COSTS_N_INSNS (1);                                       \
1393     }                                                                   \
1394                                                                         \
1395   case NEG:                                                             \
1396     return COSTS_N_INSNS ((GET_MODE (X) == DImode) ? 4 : 2);            \
1397                                                                         \
1398   case MULT:                                                            \
1399     {                                                                   \
1400         enum machine_mode xmode = GET_MODE (X);                         \
1401         if (xmode == SFmode)                                            \
1402           return COSTS_N_INSNS (TARGET_HARD_FLOAT ? 4 : 50);            \
1403         if (xmode == DFmode || xmode == DImode)                         \
1404             return COSTS_N_INSNS (50);                                  \
1405         if (TARGET_MUL32)                                               \
1406           return COSTS_N_INSNS (4);                                     \
1407         if (TARGET_MAC16)                                               \
1408           return COSTS_N_INSNS (16);                                    \
1409         if (TARGET_MUL16)                                               \
1410           return COSTS_N_INSNS (12);                                    \
1411         return COSTS_N_INSNS (50);                                      \
1412     }                                                                   \
1413                                                                         \
1414   case DIV:                                                             \
1415   case MOD:                                                             \
1416     {                                                                   \
1417         enum machine_mode xmode = GET_MODE (X);                         \
1418         if (xmode == SFmode)                                            \
1419           return COSTS_N_INSNS (TARGET_HARD_FLOAT_DIV ? 8 : 50);        \
1420         if (xmode == DFmode)                                            \
1421           return COSTS_N_INSNS (50);                                    \
1422     }                                                                   \
1423     /* fall through */                                                  \
1424                                                                         \
1425   case UDIV:                                                            \
1426   case UMOD:                                                            \
1427     {                                                                   \
1428         enum machine_mode xmode = GET_MODE (X);                         \
1429         if (xmode == DImode)                                            \
1430           return COSTS_N_INSNS (50);                                    \
1431         if (TARGET_DIV32)                                               \
1432           return COSTS_N_INSNS (32);                                    \
1433         return COSTS_N_INSNS (50);                                      \
1434     }                                                                   \
1435                                                                         \
1436   case SQRT:                                                            \
1437     if (GET_MODE (X) == SFmode)                                         \
1438       return COSTS_N_INSNS (TARGET_HARD_FLOAT_SQRT ? 8 : 50);           \
1439     return COSTS_N_INSNS (50);                                          \
1440                                                                         \
1441   case SMIN:                                                            \
1442   case UMIN:                                                            \
1443   case SMAX:                                                            \
1444   case UMAX:                                                            \
1445     return COSTS_N_INSNS (TARGET_MINMAX ? 1 : 50);                      \
1446                                                                         \
1447   case SIGN_EXTRACT:                                                    \
1448   case SIGN_EXTEND:                                                     \
1449     return COSTS_N_INSNS (TARGET_SEXT ? 1 : 2);                         \
1450                                                                         \
1451   case ZERO_EXTRACT:                                                    \
1452   case ZERO_EXTEND:                                                     \
1453     return COSTS_N_INSNS (1);
1454
1455
1456 /* An expression giving the cost of an addressing mode that
1457    contains ADDRESS.  */
1458 #define ADDRESS_COST(ADDR) 1
1459
1460 /* A C expression for the cost of moving data from a register in
1461    class FROM to one in class TO.  The classes are expressed using
1462    the enumeration values such as 'GENERAL_REGS'.  A value of 2 is
1463    the default; other values are interpreted relative to that.  */
1464 #define REGISTER_MOVE_COST(MODE, FROM, TO)                              \
1465   (((FROM) == (TO) && (FROM) != BR_REGS && (TO) != BR_REGS)             \
1466    ? 2                                                                  \
1467    : (reg_class_subset_p ((FROM), AR_REGS)                              \
1468       && reg_class_subset_p ((TO), AR_REGS)                             \
1469       ? 2                                                               \
1470       : (reg_class_subset_p ((FROM), AR_REGS)                           \
1471          && (TO) == ACC_REG                                             \
1472          ? 3                                                            \
1473          : ((FROM) == ACC_REG                                           \
1474             && reg_class_subset_p ((TO), AR_REGS)                       \
1475             ? 3                                                         \
1476             : 10))))
1477
1478 #define MEMORY_MOVE_COST(MODE, CLASS, IN) 4
1479
1480 #define BRANCH_COST 3
1481
1482 /* Optionally define this if you have added predicates to
1483    'MACHINE.c'.  This macro is called within an initializer of an
1484    array of structures.  The first field in the structure is the
1485    name of a predicate and the second field is an array of rtl
1486    codes.  For each predicate, list all rtl codes that can be in
1487    expressions matched by the predicate.  The list should have a
1488    trailing comma.  */
1489
1490 #define PREDICATE_CODES                                                 \
1491   {"add_operand",               { REG, CONST_INT, SUBREG }},            \
1492   {"arith_operand",             { REG, CONST_INT, SUBREG }},            \
1493   {"nonimmed_operand",          { REG, SUBREG, MEM }},                  \
1494   {"mem_operand",               { MEM }},                               \
1495   {"mask_operand",              { REG, CONST_INT, SUBREG }},            \
1496   {"extui_fldsz_operand",       { CONST_INT }},                         \
1497   {"sext_fldsz_operand",        { CONST_INT }},                         \
1498   {"lsbitnum_operand",          { CONST_INT }},                         \
1499   {"fpmem_offset_operand",      { CONST_INT }},                         \
1500   {"sext_operand",              { REG, SUBREG, MEM }},                  \
1501   {"branch_operand",            { REG, CONST_INT, SUBREG }},            \
1502   {"ubranch_operand",           { REG, CONST_INT, SUBREG }},            \
1503   {"call_insn_operand",         { CONST_INT, CONST, SYMBOL_REF, REG }}, \
1504   {"move_operand",              { REG, SUBREG, MEM, CONST_INT, CONST_DOUBLE, \
1505                                   CONST, SYMBOL_REF, LABEL_REF }},      \
1506   {"non_const_move_operand",    { REG, SUBREG, MEM }},                  \
1507   {"const_float_1_operand",     { CONST_DOUBLE }},                      \
1508   {"branch_operator",           { EQ, NE, LT, GE }},                    \
1509   {"ubranch_operator",          { LTU, GEU }},                          \
1510   {"boolean_operator",          { EQ, NE }},
1511
1512 /* Control the assembler format that we output.  */
1513
1514 /* How to refer to registers in assembler output.
1515    This sequence is indexed by compiler's hard-register-number (see above). */
1516 #define REGISTER_NAMES                                                  \
1517 {                                                                       \
1518   "a0",   "sp",   "a2",   "a3",   "a4",   "a5",   "a6",   "a7",         \
1519   "a8",   "a9",   "a10",  "a11",  "a12",  "a13",  "a14",  "a15",        \
1520   "fp",   "argp", "b0",                                                 \
1521   "f0",   "f1",   "f2",   "f3",   "f4",   "f5",   "f6",   "f7",         \
1522   "f8",   "f9",   "f10",  "f11",  "f12",  "f13",  "f14",  "f15",        \
1523   "acc"                                                                 \
1524 }
1525
1526 /* If defined, a C initializer for an array of structures containing a
1527    name and a register number.  This macro defines additional names
1528    for hard registers, thus allowing the 'asm' option in declarations
1529    to refer to registers using alternate names. */
1530 #define ADDITIONAL_REGISTER_NAMES                                       \
1531 {                                                                       \
1532   { "a1",        1 + GP_REG_FIRST }                                     \
1533 }
1534
1535 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1536 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
1537
1538 /* Recognize machine-specific patterns that may appear within
1539    constants.  Used for PIC-specific UNSPECs.  */
1540 #define OUTPUT_ADDR_CONST_EXTRA(STREAM, X, FAIL)                        \
1541   do {                                                                  \
1542     if (flag_pic && GET_CODE (X) == UNSPEC && XVECLEN ((X), 0) == 1)    \
1543       {                                                                 \
1544         switch (XINT ((X), 1))                                          \
1545           {                                                             \
1546           case UNSPEC_PLT:                                              \
1547             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
1548             fputs ("@PLT", (STREAM));                                   \
1549             break;                                                      \
1550           default:                                                      \
1551             goto FAIL;                                                  \
1552           }                                                             \
1553         break;                                                          \
1554       }                                                                 \
1555     else                                                                \
1556       goto FAIL;                                                        \
1557   } while (0)
1558
1559
1560 /* This is how to output the definition of a user-level label named NAME,
1561    such as the label on a static function or variable NAME. */
1562 #define ASM_OUTPUT_LABEL(STREAM, NAME)                                  \
1563   do {                                                                  \
1564     assemble_name (STREAM, NAME);                                       \
1565     fputs (":\n", STREAM);                                              \
1566   } while (0)
1567
1568 /* This is how to output a command to make the user-level label named NAME
1569    defined for reference from other files.  */
1570 #define ASM_GLOBALIZE_LABEL(STREAM, NAME)                               \
1571   do {                                                                  \
1572     fputs ("\t.global\t", STREAM);                                      \
1573     assemble_name (STREAM, NAME);                                       \
1574     fputs ("\n", STREAM);                                               \
1575   } while (0)
1576
1577 /* This says how to define a global common symbol.  */
1578 #define ASM_OUTPUT_COMMON(STREAM, NAME, SIZE, ROUNDED)                  \
1579   xtensa_declare_object (STREAM, NAME, "\n\t.comm\t", ",%u\n", (SIZE))
1580
1581 /* This says how to define a local common symbol (ie, not visible to
1582    linker).  */
1583 #define ASM_OUTPUT_LOCAL(STREAM, NAME, SIZE, ROUNDED)                   \
1584   xtensa_declare_object (STREAM, NAME, "\n\t.lcomm\t", ",%u\n", (SIZE))
1585
1586 /* This is how to output an element of a case-vector that is absolute.  */
1587 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE)                          \
1588   fprintf (STREAM, "%s%sL%u\n", integer_asm_op (4, TRUE),               \
1589            LOCAL_LABEL_PREFIX, VALUE)
1590
1591 /* This is how to output an element of a case-vector that is relative.
1592    This is used for pc-relative code. */
1593 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, BODY, VALUE, REL)              \
1594   do {                                                                  \
1595     fprintf (STREAM, "%s%sL%u-%sL%u\n", integer_asm_op (4, TRUE),       \
1596              LOCAL_LABEL_PREFIX, (VALUE),                               \
1597              LOCAL_LABEL_PREFIX, (REL));                                \
1598   } while (0)
1599
1600 /* This is how to output an assembler line that says to advance the
1601    location counter to a multiple of 2**LOG bytes.  */
1602 #define ASM_OUTPUT_ALIGN(STREAM, LOG)                                   \
1603   do {                                                                  \
1604     if ((LOG) != 0)                                                     \
1605       fprintf (STREAM, "\t.align\t%d\n", 1 << (LOG));                   \
1606   } while (0)
1607
1608 /* Indicate that jump tables go in the text section.  This is
1609    necessary when compiling PIC code.  */
1610 #define JUMP_TABLES_IN_TEXT_SECTION (flag_pic)
1611
1612
1613 /* Define this macro for the rare case where the RTL needs some sort of
1614    machine-dependent fixup immediately before register allocation is done. 
1615
1616    If the stack frame size is too big to fit in the immediate field of
1617    the ENTRY instruction, we need to store the frame size in the
1618    constant pool.  However, the code in xtensa_function_prologue runs too
1619    late to be able to add anything to the constant pool.  Since the
1620    final frame size isn't known until reload is complete, this seems
1621    like the best place to do it.
1622
1623    There may also be some fixup required if there is an incoming argument
1624    in a7 and the function requires a frame pointer. */
1625
1626 #define MACHINE_DEPENDENT_REORG(INSN) xtensa_reorg (INSN)
1627
1628
1629 /* Define the strings to put out for each section in the object file.  */
1630 #define TEXT_SECTION_ASM_OP     "\t.text"       /* instructions */
1631 #define DATA_SECTION_ASM_OP     "\t.data"       /* large data */
1632
1633
1634 /* Define output to appear before the constant pool.  If the function
1635    has been assigned to a specific ELF section, or if it goes into a
1636    unique section, set the name of that section to be the literal
1637    prefix. */
1638 #define ASM_OUTPUT_POOL_PROLOGUE(FILE, FUNNAME, FUNDECL, SIZE)          \
1639   do {                                                                  \
1640     tree fnsection;                                                     \
1641     resolve_unique_section ((FUNDECL), 0, flag_function_sections);      \
1642     fnsection = DECL_SECTION_NAME (FUNDECL);                            \
1643     if (fnsection != NULL_TREE)                                         \
1644       {                                                                 \
1645         const char *fnsectname = TREE_STRING_POINTER (fnsection);       \
1646         fprintf (FILE, "\t.begin\tliteral_prefix %s\n",                 \
1647                  strcmp (fnsectname, ".text") ? fnsectname : "");       \
1648       }                                                                 \
1649     if ((SIZE) > 0)                                                     \
1650       {                                                                 \
1651         function_section (FUNDECL);                                     \
1652         fprintf (FILE, "\t.literal_position\n");                        \
1653       }                                                                 \
1654   } while (0)
1655
1656
1657 /* Define code to write out the ".end literal_prefix" directive for a
1658    function in a special section.  This is appended to the standard ELF
1659    code for ASM_DECLARE_FUNCTION_SIZE.  */
1660 #define XTENSA_DECLARE_FUNCTION_SIZE(FILE, FNAME, DECL)                 \
1661   if (DECL_SECTION_NAME (DECL) != NULL_TREE)                            \
1662     fprintf (FILE, "\t.end\tliteral_prefix\n")
1663
1664 /* A C statement (with or without semicolon) to output a constant in
1665    the constant pool, if it needs special treatment.  */
1666 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, JUMPTO) \
1667   do {                                                                  \
1668     xtensa_output_literal (FILE, X, MODE, LABELNO);                     \
1669     goto JUMPTO;                                                        \
1670   } while (0)
1671
1672 /* Store in OUTPUT a string (made with alloca) containing
1673    an assembler-name for a local static variable named NAME.
1674    LABELNO is an integer which is different for each call.  */
1675 #define ASM_FORMAT_PRIVATE_NAME(OUTPUT, NAME, LABELNO)                  \
1676   do {                                                                  \
1677     (OUTPUT) = (char *) alloca (strlen (NAME) + 10);                    \
1678     sprintf ((OUTPUT), "%s.%u", (NAME), (LABELNO));                     \
1679   } while (0)
1680
1681 /* How to start an assembler comment. */
1682 #define ASM_COMMENT_START "#"
1683
1684 /* Exception handling TODO!! */
1685 #define DWARF_UNWIND_INFO 0
1686