OSDN Git Service

* config/sparc/sol2.h (WIDEST_HARDWARE_FP_SIZE): Move to...
[pf3gnuchains/gcc-fork.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com).
5    64-bit SPARC-V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
6    at Cygnus Support.
7
8 This file is part of GCC.
9
10 GCC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 3, or (at your option)
13 any later version.
14
15 GCC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GCC; see the file COPYING3.  If not see
22 <http://www.gnu.org/licenses/>.  */
23
24 #include "config/vxworks-dummy.h"
25
26 /* Note that some other tm.h files include this one and then override
27    whatever definitions are necessary.  */
28
29 /* Define the specific costs for a given cpu */
30
31 struct processor_costs {
32   /* Integer load */
33   const int int_load;
34
35   /* Integer signed load */
36   const int int_sload;
37
38   /* Integer zeroed load */
39   const int int_zload;
40
41   /* Float load */
42   const int float_load;
43
44   /* fmov, fneg, fabs */
45   const int float_move;
46
47   /* fadd, fsub */
48   const int float_plusminus;
49
50   /* fcmp */
51   const int float_cmp;
52
53   /* fmov, fmovr */
54   const int float_cmove;
55
56   /* fmul */
57   const int float_mul;
58
59   /* fdivs */
60   const int float_div_sf;
61
62   /* fdivd */
63   const int float_div_df;
64
65   /* fsqrts */
66   const int float_sqrt_sf;
67
68   /* fsqrtd */
69   const int float_sqrt_df;
70
71   /* umul/smul */
72   const int int_mul;
73
74   /* mulX */
75   const int int_mulX;
76
77   /* integer multiply cost for each bit set past the most
78      significant 3, so the formula for multiply cost becomes:
79
80         if (rs1 < 0)
81           highest_bit = highest_clear_bit(rs1);
82         else
83           highest_bit = highest_set_bit(rs1);
84         if (highest_bit < 3)
85           highest_bit = 3;
86         cost = int_mul{,X} + ((highest_bit - 3) / int_mul_bit_factor);
87
88      A value of zero indicates that the multiply costs is fixed,
89      and not variable.  */
90   const int int_mul_bit_factor;
91
92   /* udiv/sdiv */
93   const int int_div;
94
95   /* divX */
96   const int int_divX;
97
98   /* movcc, movr */
99   const int int_cmove;
100
101   /* penalty for shifts, due to scheduling rules etc. */
102   const int shift_penalty;
103 };
104
105 extern const struct processor_costs *sparc_costs;
106
107 /* Target CPU builtins.  FIXME: Defining sparc is for the benefit of
108    Solaris only; otherwise just define __sparc__.  Sadly the headers
109    are such a mess there is no Solaris-specific header.  */
110 #define TARGET_CPU_CPP_BUILTINS()               \
111   do                                            \
112     {                                           \
113         builtin_define_std ("sparc");           \
114         if (TARGET_64BIT)                       \
115           {                                     \
116             builtin_assert ("cpu=sparc64");     \
117             builtin_assert ("machine=sparc64"); \
118           }                                     \
119         else                                    \
120           {                                     \
121             builtin_assert ("cpu=sparc");       \
122             builtin_assert ("machine=sparc");   \
123           }                                     \
124     }                                           \
125   while (0)
126
127 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
128 /* #define SPARC_BI_ARCH */
129
130 /* Macro used later in this file to determine default architecture.  */
131 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
132
133 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
134    architectures to compile for.  We allow targets to choose compile time or
135    runtime selection.  */
136 #ifdef IN_LIBGCC2
137 #if defined(__sparcv9) || defined(__arch64__)
138 #define TARGET_ARCH32 0
139 #else
140 #define TARGET_ARCH32 1
141 #endif /* sparc64 */
142 #else
143 #ifdef SPARC_BI_ARCH
144 #define TARGET_ARCH32 (! TARGET_64BIT)
145 #else
146 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
147 #endif /* SPARC_BI_ARCH */
148 #endif /* IN_LIBGCC2 */
149 #define TARGET_ARCH64 (! TARGET_ARCH32)
150
151 /* Code model selection in 64-bit environment.
152
153    The machine mode used for addresses is 32-bit wide:
154
155    TARGET_CM_32:     32-bit address space.
156                      It is the code model used when generating 32-bit code.
157
158    The machine mode used for addresses is 64-bit wide:
159
160    TARGET_CM_MEDLOW: 32-bit address space.
161                      The executable must be in the low 32 bits of memory.
162                      This avoids generating %uhi and %ulo terms.  Programs
163                      can be statically or dynamically linked.
164
165    TARGET_CM_MEDMID: 44-bit address space.
166                      The executable must be in the low 44 bits of memory,
167                      and the %[hml]44 terms are used.  The text and data
168                      segments have a maximum size of 2GB (31-bit span).
169                      The maximum offset from any instruction to the label
170                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
171
172    TARGET_CM_MEDANY: 64-bit address space.
173                      The text and data segments have a maximum size of 2GB
174                      (31-bit span) and may be located anywhere in memory.
175                      The maximum offset from any instruction to the label
176                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
177
178    TARGET_CM_EMBMEDANY: 64-bit address space.
179                      The text and data segments have a maximum size of 2GB
180                      (31-bit span) and may be located anywhere in memory.
181                      The global register %g4 contains the start address of
182                      the data segment.  Programs are statically linked and
183                      PIC is not supported.
184
185    Different code models are not supported in 32-bit environment.  */
186
187 enum cmodel {
188   CM_32,
189   CM_MEDLOW,
190   CM_MEDMID,
191   CM_MEDANY,
192   CM_EMBMEDANY
193 };
194
195 /* One of CM_FOO.  */
196 extern enum cmodel sparc_cmodel;
197
198 /* V9 code model selection.  */
199 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
200 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
201 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
202 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
203
204 #define SPARC_DEFAULT_CMODEL CM_32
205
206 /* The SPARC-V9 architecture defines a relaxed memory ordering model (RMO)
207    which requires the following macro to be true if enabled.  Prior to V9,
208    there are no instructions to even talk about memory synchronization.
209    Note that the UltraSPARC III processors don't implement RMO, unlike the
210    UltraSPARC II processors.  Niagara and Niagara-2 do not implement RMO
211    either.
212
213    Default to false; for example, Solaris never enables RMO, only ever uses
214    total memory ordering (TMO).  */
215 #define SPARC_RELAXED_ORDERING false
216
217 /* Do not use the .note.GNU-stack convention by default.  */
218 #define NEED_INDICATE_EXEC_STACK 0
219
220 /* This is call-clobbered in the normal ABI, but is reserved in the
221    home grown (aka upward compatible) embedded ABI.  */
222 #define EMBMEDANY_BASE_REG "%g4"
223 \f
224 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
225    and specified by the user via --with-cpu=foo.
226    This specifies the cpu implementation, not the architecture size.  */
227 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit
228    capable cpu's.  */
229 #define TARGET_CPU_sparc        0
230 #define TARGET_CPU_v7           0       /* alias for previous */
231 #define TARGET_CPU_sparclet     1
232 #define TARGET_CPU_sparclite    2
233 #define TARGET_CPU_v8           3       /* generic v8 implementation */
234 #define TARGET_CPU_supersparc   4
235 #define TARGET_CPU_hypersparc   5
236 #define TARGET_CPU_sparc86x     6
237 #define TARGET_CPU_sparclite86x 6
238 #define TARGET_CPU_v9           7       /* generic v9 implementation */
239 #define TARGET_CPU_sparcv9      7       /* alias */
240 #define TARGET_CPU_sparc64      7       /* alias */
241 #define TARGET_CPU_ultrasparc   8
242 #define TARGET_CPU_ultrasparc3  9
243 #define TARGET_CPU_niagara      10
244 #define TARGET_CPU_niagara2     11
245
246 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
247  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc \
248  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3 \
249  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara \
250  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara2
251
252 #define CPP_CPU32_DEFAULT_SPEC ""
253 #define ASM_CPU32_DEFAULT_SPEC ""
254
255 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
256 /* ??? What does Sun's CC pass?  */
257 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
258 /* ??? It's not clear how other assemblers will handle this, so by default
259    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
260    is handled in sol2.h.  */
261 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
262 #endif
263 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
264 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
265 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
266 #endif
267 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
268 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
269 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
270 #endif
271 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara
272 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
273 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
274 #endif
275 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara2
276 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
277 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
278 #endif
279
280 #else
281
282 #define CPP_CPU64_DEFAULT_SPEC ""
283 #define ASM_CPU64_DEFAULT_SPEC ""
284
285 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
286  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
287 #define CPP_CPU32_DEFAULT_SPEC ""
288 #define ASM_CPU32_DEFAULT_SPEC ""
289 #endif
290
291 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
292 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
293 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
294 #endif
295
296 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
297 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
298 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
299 #endif
300
301 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
302 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
303 #define ASM_CPU32_DEFAULT_SPEC ""
304 #endif
305
306 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
307 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
308 #define ASM_CPU32_DEFAULT_SPEC ""
309 #endif
310
311 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
312 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
313 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
314 #endif
315
316 #endif
317
318 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
319  #error Unrecognized value in TARGET_CPU_DEFAULT.
320 #endif
321
322 #ifdef SPARC_BI_ARCH
323
324 #define CPP_CPU_DEFAULT_SPEC \
325 (DEFAULT_ARCH32_P ? "\
326 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
327 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
328 " : "\
329 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
330 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
331 ")
332 #define ASM_CPU_DEFAULT_SPEC \
333 (DEFAULT_ARCH32_P ? "\
334 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
335 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
336 " : "\
337 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
338 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
339 ")
340
341 #else /* !SPARC_BI_ARCH */
342
343 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
344 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
345
346 #endif /* !SPARC_BI_ARCH */
347
348 /* Define macros to distinguish architectures.  */
349
350 /* Common CPP definitions used by CPP_SPEC amongst the various targets
351    for handling -mcpu=xxx switches.  */
352 #define CPP_CPU_SPEC "\
353 %{msoft-float:-D_SOFT_FLOAT} \
354 %{mcypress:} \
355 %{msparclite:-D__sparclite__} \
356 %{mf930:-D__sparclite__} %{mf934:-D__sparclite__} \
357 %{mv8:-D__sparc_v8__} \
358 %{msupersparc:-D__supersparc__ -D__sparc_v8__} \
359 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
360 %{mcpu=sparclite:-D__sparclite__} \
361 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
362 %{mcpu=v8:-D__sparc_v8__} \
363 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
364 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
365 %{mcpu=sparclite86x:-D__sparclite86x__} \
366 %{mcpu=v9:-D__sparc_v9__} \
367 %{mcpu=ultrasparc:-D__sparc_v9__} \
368 %{mcpu=ultrasparc3:-D__sparc_v9__} \
369 %{mcpu=niagara:-D__sparc_v9__} \
370 %{mcpu=niagara2:-D__sparc_v9__} \
371 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(cpp_cpu_default)}}}}}}} \
372 "
373 #define CPP_ARCH32_SPEC ""
374 #define CPP_ARCH64_SPEC "-D__arch64__"
375
376 #define CPP_ARCH_DEFAULT_SPEC \
377 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
378
379 #define CPP_ARCH_SPEC "\
380 %{m32:%(cpp_arch32)} \
381 %{m64:%(cpp_arch64)} \
382 %{!m32:%{!m64:%(cpp_arch_default)}} \
383 "
384
385 /* Macros to distinguish endianness.  */
386 #define CPP_ENDIAN_SPEC "\
387 %{mlittle-endian:-D__LITTLE_ENDIAN__} \
388 %{mlittle-endian-data:-D__LITTLE_ENDIAN_DATA__}"
389
390 /* Macros to distinguish the particular subtarget.  */
391 #define CPP_SUBTARGET_SPEC ""
392
393 #define CPP_SPEC "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_subtarget)"
394
395 /* Prevent error on `-sun4' and `-target sun4' options.  */
396 /* This used to translate -dalign to -malign, but that is no good
397    because it can't turn off the usual meaning of making debugging dumps.  */
398 /* Translate old style -m<cpu> into new style -mcpu=<cpu>.
399    ??? Delete support for -m<cpu> for 2.9.  */
400
401 #define CC1_SPEC "\
402 %{sun4:} %{target:} \
403 %{mcypress:-mcpu=cypress} \
404 %{msparclite:-mcpu=sparclite} %{mf930:-mcpu=f930} %{mf934:-mcpu=f934} \
405 %{mv8:-mcpu=v8} %{msupersparc:-mcpu=supersparc} \
406 "
407
408 /* Override in target specific files.  */
409 #define ASM_CPU_SPEC "\
410 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
411 %{msparclite:-Asparclite} \
412 %{mf930:-Asparclite} %{mf934:-Asparclite} \
413 %{mcpu=sparclite:-Asparclite} \
414 %{mcpu=sparclite86x:-Asparclite} \
415 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
416 %{mv8plus:-Av8plus} \
417 %{mcpu=v9:-Av9} \
418 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
419 %{mcpu=ultrasparc3:%{!mv8plus:-Av9b}} \
420 %{mcpu=niagara:%{!mv8plus:-Av9b}} \
421 %{mcpu=niagara2:%{!mv8plus:-Av9b}} \
422 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(asm_cpu_default)}}}}}}} \
423 "
424
425 /* Word size selection, among other things.
426    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
427
428 #define ASM_ARCH32_SPEC "-32"
429 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
430 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
431 #else
432 #define ASM_ARCH64_SPEC "-64"
433 #endif
434 #define ASM_ARCH_DEFAULT_SPEC \
435 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
436
437 #define ASM_ARCH_SPEC "\
438 %{m32:%(asm_arch32)} \
439 %{m64:%(asm_arch64)} \
440 %{!m32:%{!m64:%(asm_arch_default)}} \
441 "
442
443 #ifdef HAVE_AS_RELAX_OPTION
444 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
445 #else
446 #define ASM_RELAX_SPEC ""
447 #endif
448
449 /* Special flags to the Sun-4 assembler when using pipe for input.  */
450
451 #define ASM_SPEC "\
452 %{R} %{!pg:%{!p:%{fpic|fPIC|fpie|fPIE:-k}}} %{keep-local-as-symbols:-L} \
453 %(asm_cpu) %(asm_relax)"
454
455 #define AS_NEEDS_DASH_FOR_PIPED_INPUT
456
457 /* This macro defines names of additional specifications to put in the specs
458    that can be used in various specifications like CC1_SPEC.  Its definition
459    is an initializer with a subgrouping for each command option.
460
461    Each subgrouping contains a string constant, that defines the
462    specification name, and a string constant that used by the GCC driver
463    program.
464
465    Do not define this macro if it does not need to do anything.  */
466
467 #define EXTRA_SPECS \
468   { "cpp_cpu",          CPP_CPU_SPEC },         \
469   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
470   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
471   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
472   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
473   { "cpp_arch",         CPP_ARCH_SPEC },        \
474   { "cpp_endian",       CPP_ENDIAN_SPEC },      \
475   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
476   { "asm_cpu",          ASM_CPU_SPEC },         \
477   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
478   { "asm_arch32",       ASM_ARCH32_SPEC },      \
479   { "asm_arch64",       ASM_ARCH64_SPEC },      \
480   { "asm_relax",        ASM_RELAX_SPEC },       \
481   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
482   { "asm_arch",         ASM_ARCH_SPEC },        \
483   SUBTARGET_EXTRA_SPECS
484
485 #define SUBTARGET_EXTRA_SPECS
486
487 /* Because libgcc can generate references back to libc (via .umul etc.) we have
488    to list libc again after the second libgcc.  */
489 #define LINK_GCC_C_SEQUENCE_SPEC "%G %L %G %L"
490
491 \f
492 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
493 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
494
495 /* ??? This should be 32 bits for v9 but what can we do?  */
496 #define WCHAR_TYPE "short unsigned int"
497 #define WCHAR_TYPE_SIZE 16
498
499 /* Show we can debug even without a frame pointer.  */
500 #define CAN_DEBUG_WITHOUT_FP
501
502 /* Option handling.  */
503
504 #define OVERRIDE_OPTIONS  sparc_override_options ()
505 \f
506 /* Mask of all CPU selection flags.  */
507 #define MASK_ISA \
508 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
509
510 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
511    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
512    to get high 32 bits.  False in V8+ or V9 because multiply stores
513    a 64-bit result in a register.  */
514
515 #define TARGET_HARD_MUL32                               \
516   ((TARGET_V8 || TARGET_SPARCLITE                       \
517     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
518    && ! TARGET_V8PLUS && TARGET_ARCH32)
519
520 #define TARGET_HARD_MUL                                 \
521   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
522    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)
523
524 /* MASK_APP_REGS must always be the default because that's what
525    FIXED_REGISTERS is set to and -ffixed- is processed before
526    CONDITIONAL_REGISTER_USAGE is called (where we process -mno-app-regs).  */
527 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
528
529 /* Processor type.
530    These must match the values for the cpu attribute in sparc.md.  */
531 enum processor_type {
532   PROCESSOR_V7,
533   PROCESSOR_CYPRESS,
534   PROCESSOR_V8,
535   PROCESSOR_SUPERSPARC,
536   PROCESSOR_SPARCLITE,
537   PROCESSOR_F930,
538   PROCESSOR_F934,
539   PROCESSOR_HYPERSPARC,
540   PROCESSOR_SPARCLITE86X,
541   PROCESSOR_SPARCLET,
542   PROCESSOR_TSC701,
543   PROCESSOR_V9,
544   PROCESSOR_ULTRASPARC,
545   PROCESSOR_ULTRASPARC3,
546   PROCESSOR_NIAGARA,
547   PROCESSOR_NIAGARA2
548 };
549
550 /* This is set from -m{cpu,tune}=xxx.  */
551 extern enum processor_type sparc_cpu;
552
553 /* Recast the cpu class to be the cpu attribute.
554    Every file includes us, but not every file includes insn-attr.h.  */
555 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
556
557 /* Support for a compile-time default CPU, et cetera.  The rules are:
558    --with-cpu is ignored if -mcpu is specified.
559    --with-tune is ignored if -mtune is specified.
560    --with-float is ignored if -mhard-float, -msoft-float, -mfpu, or -mno-fpu
561      are specified.  */
562 #define OPTION_DEFAULT_SPECS \
563   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
564   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
565   {"float", "%{!msoft-float:%{!mhard-float:%{!fpu:%{!no-fpu:-m%(VALUE)-float}}}}" }
566
567 /* sparc_select[0] is reserved for the default cpu.  */
568 struct sparc_cpu_select
569 {
570   const char *string;
571   const char *const name;
572   const int set_tune_p;
573   const int set_arch_p;
574 };
575
576 extern struct sparc_cpu_select sparc_select[];
577 \f
578 /* target machine storage layout */
579
580 /* Define this if most significant bit is lowest numbered
581    in instructions that operate on numbered bit-fields.  */
582 #define BITS_BIG_ENDIAN 1
583
584 /* Define this if most significant byte of a word is the lowest numbered.  */
585 #define BYTES_BIG_ENDIAN 1
586
587 /* Define this if most significant word of a multiword number is the lowest
588    numbered.  */
589 #define WORDS_BIG_ENDIAN 1
590
591 /* Define this to set the endianness to use in libgcc2.c, which can
592    not depend on target_flags.  */
593 #if defined (__LITTLE_ENDIAN__) || defined(__LITTLE_ENDIAN_DATA__)
594 #define LIBGCC2_WORDS_BIG_ENDIAN 0
595 #else
596 #define LIBGCC2_WORDS_BIG_ENDIAN 1
597 #endif
598
599 #define MAX_BITS_PER_WORD       64
600
601 /* Width of a word, in units (bytes).  */
602 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
603 #ifdef IN_LIBGCC2
604 #define MIN_UNITS_PER_WORD      UNITS_PER_WORD
605 #else
606 #define MIN_UNITS_PER_WORD      4
607 #endif
608
609 #define UNITS_PER_SIMD_WORD(MODE) (TARGET_VIS ? 8 : UNITS_PER_WORD)
610
611 /* Now define the sizes of the C data types.  */
612
613 #define SHORT_TYPE_SIZE         16
614 #define INT_TYPE_SIZE           32
615 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
616 #define LONG_LONG_TYPE_SIZE     64
617 #define FLOAT_TYPE_SIZE         32
618 #define DOUBLE_TYPE_SIZE        64
619
620 /* LONG_DOUBLE_TYPE_SIZE is defined per OS even though the
621    SPARC ABI says that it is 128-bit wide.  */
622 /* #define LONG_DOUBLE_TYPE_SIZE        128 */
623
624 /* The widest floating-point format really supported by the hardware.  */
625 #define WIDEST_HARDWARE_FP_SIZE 64
626
627 /* Width in bits of a pointer.
628    See also the macro `Pmode' defined below.  */
629 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
630
631 /* If we have to extend pointers (only when TARGET_ARCH64 and not
632    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
633    if ptr_mode and Pmode are the same.  */
634 #define POINTERS_EXTEND_UNSIGNED 1
635
636 /* For TARGET_ARCH64 we need this, as we don't have instructions
637    for arithmetic operations which do zero/sign extension at the same time,
638    so without this we end up with a srl/sra after every assignment to an
639    user variable,  which means very very bad code.  */
640 #define PROMOTE_FUNCTION_MODE(MODE, UNSIGNEDP, TYPE) \
641 if (TARGET_ARCH64                               \
642     && GET_MODE_CLASS (MODE) == MODE_INT        \
643     && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)   \
644   (MODE) = word_mode;
645
646 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
647 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
648
649 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
650 /* FIXME, this is wrong when TARGET_ARCH64 and TARGET_STACK_BIAS, because
651    then %sp+2047 is 128-bit aligned so %sp is really only byte-aligned.  */
652 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
653 /* Temporary hack until the FIXME above is fixed.  */
654 #define SPARC_STACK_BOUNDARY_HACK (TARGET_ARCH64 && TARGET_STACK_BIAS)
655
656 /* ALIGN FRAMES on double word boundaries */
657
658 #define SPARC_STACK_ALIGN(LOC) \
659   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
660
661 /* Allocation boundary (in *bits*) for the code of a function.  */
662 #define FUNCTION_BOUNDARY 32
663
664 /* Alignment of field after `int : 0' in a structure.  */
665 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
666
667 /* Every structure's size must be a multiple of this.  */
668 #define STRUCTURE_SIZE_BOUNDARY 8
669
670 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
671 #define PCC_BITFIELD_TYPE_MATTERS 1
672
673 /* No data type wants to be aligned rounder than this.  */
674 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
675
676 /* The best alignment to use in cases where we have a choice.  */
677 #define FASTEST_ALIGNMENT 64
678
679 /* Define this macro as an expression for the alignment of a structure
680    (given by STRUCT as a tree node) if the alignment computed in the
681    usual way is COMPUTED and the alignment explicitly specified was
682    SPECIFIED.
683
684    The default is to use SPECIFIED if it is larger; otherwise, use
685    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
686 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
687  (TARGET_FASTER_STRUCTS ?                               \
688   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
689     || TREE_CODE (STRUCT) == UNION_TYPE                 \
690     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
691    && TYPE_FIELDS (STRUCT) != 0                         \
692      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
693      : MAX ((COMPUTED), (SPECIFIED)))                   \
694    :  MAX ((COMPUTED), (SPECIFIED)))
695
696 /* Make strings word-aligned so strcpy from constants will be faster.  */
697 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
698   ((TREE_CODE (EXP) == STRING_CST       \
699     && (ALIGN) < FASTEST_ALIGNMENT)     \
700    ? FASTEST_ALIGNMENT : (ALIGN))
701
702 /* Make arrays of chars word-aligned for the same reasons.  */
703 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
704   (TREE_CODE (TYPE) == ARRAY_TYPE               \
705    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
706    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
707
708 /* Make local arrays of chars word-aligned for the same reasons.  */
709 #define LOCAL_ALIGNMENT(TYPE, ALIGN) DATA_ALIGNMENT (TYPE, ALIGN)
710
711 /* Set this nonzero if move instructions will actually fail to work
712    when given unaligned data.  */
713 #define STRICT_ALIGNMENT 1
714
715 /* Things that must be doubleword aligned cannot go in the text section,
716    because the linker fails to align the text section enough!
717    Put them in the data section.  This macro is only used in this file.  */
718 #define MAX_TEXT_ALIGN 32
719 \f
720 /* Standard register usage.  */
721
722 /* Number of actual hardware registers.
723    The hardware registers are assigned numbers for the compiler
724    from 0 to just below FIRST_PSEUDO_REGISTER.
725    All registers that the compiler knows about must be given numbers,
726    even those that are not normally considered general registers.
727
728    SPARC has 32 integer registers and 32 floating point registers.
729    64-bit SPARC has 32 additional fp regs, but the odd numbered ones are not
730    accessible.  We still account for them to simplify register computations
731    (e.g.: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
732    32+32+32+4 == 100.
733    Register 100 is used as the integer condition code register.
734    Register 101 is used as the soft frame pointer register.  */
735
736 #define FIRST_PSEUDO_REGISTER 102
737
738 #define SPARC_FIRST_FP_REG     32
739 /* Additional V9 fp regs.  */
740 #define SPARC_FIRST_V9_FP_REG  64
741 #define SPARC_LAST_V9_FP_REG   95
742 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
743 #define SPARC_FIRST_V9_FCC_REG 96
744 #define SPARC_LAST_V9_FCC_REG  99
745 /* V8 fcc reg.  */
746 #define SPARC_FCC_REG 96
747 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
748 #define SPARC_ICC_REG 100
749
750 /* Nonzero if REGNO is an fp reg.  */
751 #define SPARC_FP_REG_P(REGNO) \
752 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
753
754 /* Argument passing regs.  */
755 #define SPARC_OUTGOING_INT_ARG_FIRST 8
756 #define SPARC_INCOMING_INT_ARG_FIRST 24
757 #define SPARC_FP_ARG_FIRST           32
758
759 /* 1 for registers that have pervasive standard uses
760    and are not available for the register allocator.
761
762    On non-v9 systems:
763    g1 is free to use as temporary.
764    g2-g4 are reserved for applications.  Gcc normally uses them as
765    temporaries, but this can be disabled via the -mno-app-regs option.
766    g5 through g7 are reserved for the operating system.
767
768    On v9 systems:
769    g1,g5 are free to use as temporaries, and are free to use between calls
770    if the call is to an external function via the PLT.
771    g4 is free to use as a temporary in the non-embedded case.
772    g4 is reserved in the embedded case.
773    g2-g3 are reserved for applications.  Gcc normally uses them as
774    temporaries, but this can be disabled via the -mno-app-regs option.
775    g6-g7 are reserved for the operating system (or application in
776    embedded case).
777    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
778    currently be a fixed register until this pattern is rewritten.
779    Register 1 is also used when restoring call-preserved registers in large
780    stack frames.
781
782    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
783    CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
784 */
785
786 #define FIXED_REGISTERS  \
787  {1, 0, 2, 2, 2, 2, 1, 1,       \
788   0, 0, 0, 0, 0, 0, 1, 0,       \
789   0, 0, 0, 0, 0, 0, 0, 0,       \
790   0, 0, 0, 0, 0, 0, 1, 1,       \
791                                 \
792   0, 0, 0, 0, 0, 0, 0, 0,       \
793   0, 0, 0, 0, 0, 0, 0, 0,       \
794   0, 0, 0, 0, 0, 0, 0, 0,       \
795   0, 0, 0, 0, 0, 0, 0, 0,       \
796                                 \
797   0, 0, 0, 0, 0, 0, 0, 0,       \
798   0, 0, 0, 0, 0, 0, 0, 0,       \
799   0, 0, 0, 0, 0, 0, 0, 0,       \
800   0, 0, 0, 0, 0, 0, 0, 0,       \
801                                 \
802   0, 0, 0, 0, 0, 1}
803
804 /* 1 for registers not available across function calls.
805    These must include the FIXED_REGISTERS and also any
806    registers that can be used without being saved.
807    The latter must include the registers where values are returned
808    and the register where structure-value addresses are passed.
809    Aside from that, you can include as many other registers as you like.  */
810
811 #define CALL_USED_REGISTERS  \
812  {1, 1, 1, 1, 1, 1, 1, 1,       \
813   1, 1, 1, 1, 1, 1, 1, 1,       \
814   0, 0, 0, 0, 0, 0, 0, 0,       \
815   0, 0, 0, 0, 0, 0, 1, 1,       \
816                                 \
817   1, 1, 1, 1, 1, 1, 1, 1,       \
818   1, 1, 1, 1, 1, 1, 1, 1,       \
819   1, 1, 1, 1, 1, 1, 1, 1,       \
820   1, 1, 1, 1, 1, 1, 1, 1,       \
821                                 \
822   1, 1, 1, 1, 1, 1, 1, 1,       \
823   1, 1, 1, 1, 1, 1, 1, 1,       \
824   1, 1, 1, 1, 1, 1, 1, 1,       \
825   1, 1, 1, 1, 1, 1, 1, 1,       \
826                                 \
827   1, 1, 1, 1, 1, 1}
828
829 /* If !TARGET_FPU, then make the fp registers and fp cc regs fixed so that
830    they won't be allocated.  */
831
832 #define CONDITIONAL_REGISTER_USAGE                              \
833 do                                                              \
834   {                                                             \
835     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)              \
836       {                                                         \
837         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                \
838         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
839       }                                                         \
840     /* If the user has passed -f{fixed,call-{used,saved}}-g5 */ \
841     /* then honor it.  */                                       \
842     if (TARGET_ARCH32 && fixed_regs[5])                         \
843       fixed_regs[5] = 1;                                        \
844     else if (TARGET_ARCH64 && fixed_regs[5] == 2)               \
845       fixed_regs[5] = 0;                                        \
846     if (! TARGET_V9)                                            \
847       {                                                         \
848         int regno;                                              \
849         for (regno = SPARC_FIRST_V9_FP_REG;                     \
850              regno <= SPARC_LAST_V9_FP_REG;                     \
851              regno++)                                           \
852           fixed_regs[regno] = 1;                                \
853         /* %fcc0 is used by v8 and v9.  */                      \
854         for (regno = SPARC_FIRST_V9_FCC_REG + 1;                \
855              regno <= SPARC_LAST_V9_FCC_REG;                    \
856              regno++)                                           \
857           fixed_regs[regno] = 1;                                \
858       }                                                         \
859     if (! TARGET_FPU)                                           \
860       {                                                         \
861         int regno;                                              \
862         for (regno = 32; regno < SPARC_LAST_V9_FCC_REG; regno++) \
863           fixed_regs[regno] = 1;                                \
864       }                                                         \
865     /* If the user has passed -f{fixed,call-{used,saved}}-g2 */ \
866     /* then honor it.  Likewise with g3 and g4.  */             \
867     if (fixed_regs[2] == 2)                                     \
868       fixed_regs[2] = ! TARGET_APP_REGS;                        \
869     if (fixed_regs[3] == 2)                                     \
870       fixed_regs[3] = ! TARGET_APP_REGS;                        \
871     if (TARGET_ARCH32 && fixed_regs[4] == 2)                    \
872       fixed_regs[4] = ! TARGET_APP_REGS;                        \
873     else if (TARGET_CM_EMBMEDANY)                               \
874       fixed_regs[4] = 1;                                        \
875     else if (fixed_regs[4] == 2)                                \
876       fixed_regs[4] = 0;                                        \
877   }                                                             \
878 while (0)
879
880 /* Return number of consecutive hard regs needed starting at reg REGNO
881    to hold something of mode MODE.
882    This is ordinarily the length in words of a value of mode MODE
883    but can be less for certain modes in special long registers.
884
885    On SPARC, ordinary registers hold 32 bits worth;
886    this means both integer and floating point registers.
887    On v9, integer regs hold 64 bits worth; floating point regs hold
888    32 bits worth (this includes the new fp regs as even the odd ones are
889    included in the hard register count).  */
890
891 #define HARD_REGNO_NREGS(REGNO, MODE) \
892   (TARGET_ARCH64                                                        \
893    ? ((REGNO) < 32 || (REGNO) == FRAME_POINTER_REGNUM                   \
894       ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD    \
895       : (GET_MODE_SIZE (MODE) + 3) / 4)                                 \
896    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
897
898 /* Due to the ARCH64 discrepancy above we must override this next
899    macro too.  */
900 #define REGMODE_NATURAL_SIZE(MODE) \
901   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
902
903 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
904    See sparc.c for how we initialize this.  */
905 extern const int *hard_regno_mode_classes;
906 extern int sparc_mode_class[];
907
908 /* ??? Because of the funny way we pass parameters we should allow certain
909    ??? types of float/complex values to be in integer registers during
910    ??? RTL generation.  This only matters on arch32.  */
911 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
912   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
913
914 /* Value is 1 if it is OK to rename a hard register FROM to another hard
915    register TO.  We cannot rename %g1 as it may be used before the save
916    register window instruction in the prologue.  */
917 #define HARD_REGNO_RENAME_OK(FROM, TO) ((FROM) != 1)
918
919 /* Value is 1 if it is a good idea to tie two pseudo registers
920    when one has mode MODE1 and one has mode MODE2.
921    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
922    for any hard reg, then this must be 0 for correct output.
923
924    For V9: SFmode can't be combined with other float modes, because they can't
925    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
926    registers, but SFmode will.  */
927 #define MODES_TIEABLE_P(MODE1, MODE2) \
928   ((MODE1) == (MODE2)                                           \
929    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
930        && (! TARGET_V9                                          \
931            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
932                || (MODE1 != SFmode && MODE2 != SFmode)))))
933
934 /* Specify the registers used for certain standard purposes.
935    The values of these macros are register numbers.  */
936
937 /* Register to use for pushing function arguments.  */
938 #define STACK_POINTER_REGNUM 14
939
940 /* The stack bias (amount by which the hardware register is offset by).  */
941 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
942
943 /* Actual top-of-stack address is 92/176 greater than the contents of the
944    stack pointer register for !v9/v9.  That is:
945    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
946      address, and 6*4 bytes for the 6 register parameters.
947    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
948      parameter regs.  */
949 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
950
951 /* Base register for access to local variables of the function.  */
952 #define HARD_FRAME_POINTER_REGNUM 30
953
954 /* The soft frame pointer does not have the stack bias applied.  */
955 #define FRAME_POINTER_REGNUM 101
956
957 /* Given the stack bias, the stack pointer isn't actually aligned.  */
958 #define INIT_EXPANDERS                                                   \
959   do {                                                                   \
960     if (crtl->emit.regno_pointer_align && SPARC_STACK_BIAS)      \
961       {                                                                  \
962         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
963         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
964       }                                                                  \
965   } while (0)
966
967 /* Value should be nonzero if functions must have frame pointers.
968    Zero means the frame pointer need not be set up (and parms
969    may be accessed via the stack pointer) in functions that seem suitable.
970    Used in flow.c, global.c, ra.c and reload1.c.  */
971 #define FRAME_POINTER_REQUIRED  \
972   (! (leaf_function_p () && only_leaf_regs_used ()))
973
974 /* Base register for access to arguments of the function.  */
975 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
976
977 /* Register in which static-chain is passed to a function.  This must
978    not be a register used by the prologue.  */
979 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
980
981 /* Register which holds offset table for position-independent
982    data references.  */
983
984 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 23 : INVALID_REGNUM)
985
986 /* Pick a default value we can notice from override_options:
987    !v9: Default is on.
988    v9: Default is off.
989    Originally it was -1, but later on the container of options changed to
990    unsigned byte, so we decided to pick 127 as default value, which does
991    reflect an undefined default value in case of 0/1.  */
992
993 #define DEFAULT_PCC_STRUCT_RETURN 127
994
995 /* Functions which return large structures get the address
996    to place the wanted value at offset 64 from the frame.
997    Must reserve 64 bytes for the in and local registers.
998    v9: Functions which return large structures get the address to place the
999    wanted value from an invisible first argument.  */
1000 #define STRUCT_VALUE_OFFSET 64
1001 \f
1002 /* Define the classes of registers for register constraints in the
1003    machine description.  Also define ranges of constants.
1004
1005    One of the classes must always be named ALL_REGS and include all hard regs.
1006    If there is more than one class, another class must be named NO_REGS
1007    and contain no registers.
1008
1009    The name GENERAL_REGS must be the name of a class (or an alias for
1010    another name such as ALL_REGS).  This is the class of registers
1011    that is allowed by "g" or "r" in a register constraint.
1012    Also, registers outside this class are allocated only when
1013    instructions express preferences for them.
1014
1015    The classes must be numbered in nondecreasing order; that is,
1016    a larger-numbered class must never be contained completely
1017    in a smaller-numbered class.
1018
1019    For any two classes, it is very desirable that there be another
1020    class that represents their union.  */
1021
1022 /* The SPARC has various kinds of registers: general, floating point,
1023    and condition codes [well, it has others as well, but none that we
1024    care directly about].
1025
1026    For v9 we must distinguish between the upper and lower floating point
1027    registers because the upper ones can't hold SFmode values.
1028    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
1029    satisfying a group need for a class will also satisfy a single need for
1030    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
1031    regs.
1032
1033    It is important that one class contains all the general and all the standard
1034    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
1035    because reg_class_record() will bias the selection in favor of fp regs,
1036    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
1037    because FP_REGS > GENERAL_REGS.
1038
1039    It is also important that one class contain all the general and all
1040    the fp regs.  Otherwise when spilling a DFmode reg, it may be from
1041    EXTRA_FP_REGS but find_reloads() may use class
1042    GENERAL_OR_FP_REGS. This will cause allocate_reload_reg() to die
1043    because the compiler thinks it doesn't have a spill reg when in
1044    fact it does.
1045
1046    v9 also has 4 floating point condition code registers.  Since we don't
1047    have a class that is the union of FPCC_REGS with either of the others,
1048    it is important that it appear first.  Otherwise the compiler will die
1049    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
1050    constraints.
1051
1052    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
1053    may try to use it to hold an SImode value.  See register_operand.
1054    ??? Should %fcc[0123] be handled similarly?
1055 */
1056
1057 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
1058                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
1059                  ALL_REGS, LIM_REG_CLASSES };
1060
1061 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1062
1063 /* Give names of register classes as strings for dump file.  */
1064
1065 #define REG_CLASS_NAMES \
1066   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
1067      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
1068      "ALL_REGS" }
1069
1070 /* Define which registers fit in which classes.
1071    This is an initializer for a vector of HARD_REG_SET
1072    of length N_REG_CLASSES.  */
1073
1074 #define REG_CLASS_CONTENTS                              \
1075   {{0, 0, 0, 0},        /* NO_REGS */                   \
1076    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
1077    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
1078    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
1079    {0, -1, 0, 0},       /* FP_REGS */                   \
1080    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
1081    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
1082    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
1083    {-1, -1, -1, 0x3f}}  /* ALL_REGS */
1084
1085 /* The following macro defines cover classes for Integrated Register
1086    Allocator.  Cover classes is a set of non-intersected register
1087    classes covering all hard registers used for register allocation
1088    purpose.  Any move between two registers of a cover class should be
1089    cheaper than load or store of the registers.  The macro value is
1090    array of register classes with LIM_REG_CLASSES used as the end
1091    marker.  */
1092
1093 #define IRA_COVER_CLASSES                                                    \
1094 {                                                                            \
1095   GENERAL_REGS, EXTRA_FP_REGS, FPCC_REGS, LIM_REG_CLASSES                    \
1096 }
1097
1098 /* Defines invalid mode changes.  Borrowed from pa64-regs.h.
1099
1100    SImode loads to floating-point registers are not zero-extended.
1101    The definition for LOAD_EXTEND_OP specifies that integer loads
1102    narrower than BITS_PER_WORD will be zero-extended.  As a result,
1103    we inhibit changes from SImode unless they are to a mode that is
1104    identical in size.  */
1105
1106 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)               \
1107   (TARGET_ARCH64                                                \
1108    && (FROM) == SImode                                          \
1109    && GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                \
1110    ? reg_classes_intersect_p (CLASS, FP_REGS) : 0)
1111
1112 /* The same information, inverted:
1113    Return the class number of the smallest class containing
1114    reg number REGNO.  This could be a conditional expression
1115    or could index an array.  */
1116
1117 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
1118
1119 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
1120
1121 /* This is the order in which to allocate registers normally.
1122
1123    We put %f0-%f7 last among the float registers, so as to make it more
1124    likely that a pseudo-register which dies in the float return register
1125    area will get allocated to the float return register, thus saving a move
1126    instruction at the end of the function.
1127
1128    Similarly for integer return value registers.
1129
1130    We know in this case that we will not end up with a leaf function.
1131
1132    The register allocator is given the global and out registers first
1133    because these registers are call clobbered and thus less useful to
1134    global register allocation.
1135
1136    Next we list the local and in registers.  They are not call clobbered
1137    and thus very useful for global register allocation.  We list the input
1138    registers before the locals so that it is more likely the incoming
1139    arguments received in those registers can just stay there and not be
1140    reloaded.  */
1141
1142 #define REG_ALLOC_ORDER \
1143 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1144   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1145   15,                                   /* %o7 */       \
1146   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1147   29, 28, 27, 26, 25, 24, 31,           /* %i5-%i0,%i7 */\
1148   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1149   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1150   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1151   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1152   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1153   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1154   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1155   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1156   96, 97, 98, 99,                       /* %fcc0-3 */   \
1157   100, 0, 14, 30, 101}                  /* %icc, %g0, %o6, %i6, %sfp */
1158
1159 /* This is the order in which to allocate registers for
1160    leaf functions.  If all registers can fit in the global and
1161    output registers, then we have the possibility of having a leaf
1162    function.
1163
1164    The macro actually mentioned the input registers first,
1165    because they get renumbered into the output registers once
1166    we know really do have a leaf function.
1167
1168    To be more precise, this register allocation order is used
1169    when %o7 is found to not be clobbered right before register
1170    allocation.  Normally, the reason %o7 would be clobbered is
1171    due to a call which could not be transformed into a sibling
1172    call.
1173
1174    As a consequence, it is possible to use the leaf register
1175    allocation order and not end up with a leaf function.  We will
1176    not get suboptimal register allocation in that case because by
1177    definition of being potentially leaf, there were no function
1178    calls.  Therefore, allocation order within the local register
1179    window is not critical like it is when we do have function calls.  */
1180
1181 #define REG_LEAF_ALLOC_ORDER \
1182 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1183   29, 28, 27, 26, 25, 24,               /* %i5-%i0 */   \
1184   15,                                   /* %o7 */       \
1185   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1186   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1187   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1188   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1189   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1190   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1191   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1192   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1193   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1194   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1195   96, 97, 98, 99,                       /* %fcc0-3 */   \
1196   100, 0, 14, 30, 31, 101}              /* %icc, %g0, %o6, %i6, %i7, %sfp */
1197
1198 #define ORDER_REGS_FOR_LOCAL_ALLOC order_regs_for_local_alloc ()
1199
1200 extern char sparc_leaf_regs[];
1201 #define LEAF_REGISTERS sparc_leaf_regs
1202
1203 extern char leaf_reg_remap[];
1204 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1205
1206 /* The class value for index registers, and the one for base regs.  */
1207 #define INDEX_REG_CLASS GENERAL_REGS
1208 #define BASE_REG_CLASS GENERAL_REGS
1209
1210 /* Local macro to handle the two v9 classes of FP regs.  */
1211 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1212
1213 /* Get reg_class from a letter such as appears in the machine description.
1214    In the not-v9 case, coerce v9's 'e' class to 'f', so we can use 'e' in the
1215    .md file for v8 and v9.
1216    'd' and 'b' are used for single and double precision VIS operations,
1217    if TARGET_VIS.
1218    'h' is used for V8+ 64 bit global and out registers.  */
1219
1220 #define REG_CLASS_FROM_LETTER(C)                \
1221 (TARGET_V9                                      \
1222  ? ((C) == 'f' ? FP_REGS                        \
1223     : (C) == 'e' ? EXTRA_FP_REGS                \
1224     : (C) == 'c' ? FPCC_REGS                    \
1225     : ((C) == 'd' && TARGET_VIS) ? FP_REGS\
1226     : ((C) == 'b' && TARGET_VIS) ? EXTRA_FP_REGS\
1227     : ((C) == 'h' && TARGET_V8PLUS) ? I64_REGS\
1228     : NO_REGS)                                  \
1229  : ((C) == 'f' ? FP_REGS                        \
1230     : (C) == 'e' ? FP_REGS                      \
1231     : (C) == 'c' ? FPCC_REGS                    \
1232     : NO_REGS))
1233
1234 /* The letters I, J, K, L, M, N, O, P in a register constraint string
1235    can be used to stand for particular ranges of CONST_INTs.
1236    This macro defines what the ranges are.
1237    C is the letter, and VALUE is a constant value.
1238    Return 1 if VALUE is in the range specified by C.
1239
1240    `I' is used for the range of constants an insn can actually contain.
1241    `J' is used for the range which is just zero (since that is R0).
1242    `K' is used for constants which can be loaded with a single sethi insn.
1243    `L' is used for the range of constants supported by the movcc insns.
1244    `M' is used for the range of constants supported by the movrcc insns.
1245    `N' is like K, but for constants wider than 32 bits.
1246    `O' is used for the range which is just 4096.
1247    `P' is free.  */
1248
1249 /* Predicates for 10-bit, 11-bit and 13-bit signed constants.  */
1250 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1251 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1252 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1253
1254 /* 10- and 11-bit immediates are only used for a few specific insns.
1255    SMALL_INT is used throughout the port so we continue to use it.  */
1256 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1257
1258 /* Predicate for constants that can be loaded with a sethi instruction.
1259    This is the general, 64-bit aware, bitwise version that ensures that
1260    only constants whose representation fits in the mask
1261
1262      0x00000000fffffc00
1263
1264    are accepted.  It will reject, for example, negative SImode constants
1265    on 64-bit hosts, so correct handling is to mask the value beforehand
1266    according to the mode of the instruction.  */
1267 #define SPARC_SETHI_P(X) \
1268   (((unsigned HOST_WIDE_INT) (X) \
1269     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1270
1271 /* Version of the above predicate for SImode constants and below.  */
1272 #define SPARC_SETHI32_P(X) \
1273   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1274
1275 #define CONST_OK_FOR_LETTER_P(VALUE, C)  \
1276   ((C) == 'I' ? SPARC_SIMM13_P (VALUE)                  \
1277    : (C) == 'J' ? (VALUE) == 0                          \
1278    : (C) == 'K' ? SPARC_SETHI32_P (VALUE)               \
1279    : (C) == 'L' ? SPARC_SIMM11_P (VALUE)                \
1280    : (C) == 'M' ? SPARC_SIMM10_P (VALUE)                \
1281    : (C) == 'N' ? SPARC_SETHI_P (VALUE)                 \
1282    : (C) == 'O' ? (VALUE) == 4096                       \
1283    : 0)
1284
1285 /* Similar, but for CONST_DOUBLEs, and defining letters G and H.
1286    Here VALUE is the CONST_DOUBLE rtx itself.  */
1287
1288 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
1289   ((C) == 'G' ? const_zero_operand (VALUE, GET_MODE (VALUE))    \
1290    : (C) == 'H' ? arith_double_operand (VALUE, DImode)          \
1291    : 0)
1292
1293 /* Given an rtx X being reloaded into a reg required to be
1294    in class CLASS, return the class of reg to actually use.
1295    In general this is just CLASS; but on some machines
1296    in some cases it is preferable to use a more restrictive class.  */
1297 /* - We can't load constants into FP registers.
1298    - We can't load FP constants into integer registers when soft-float,
1299      because there is no soft-float pattern with a r/F constraint.
1300    - We can't load FP constants into integer registers for TFmode unless
1301      it is 0.0L, because there is no movtf pattern with a r/F constraint.
1302    - Try and reload integer constants (symbolic or otherwise) back into
1303      registers directly, rather than having them dumped to memory.  */
1304
1305 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1306   (CONSTANT_P (X)                                       \
1307    ? ((FP_REG_CLASS_P (CLASS)                           \
1308        || (CLASS) == GENERAL_OR_FP_REGS                 \
1309        || (CLASS) == GENERAL_OR_EXTRA_FP_REGS           \
1310        || (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT  \
1311            && ! TARGET_FPU)                             \
1312        || (GET_MODE (X) == TFmode                       \
1313            && ! const_zero_operand (X, TFmode)))        \
1314       ? NO_REGS                                         \
1315       : (!FP_REG_CLASS_P (CLASS)                        \
1316          && GET_MODE_CLASS (GET_MODE (X)) == MODE_INT)  \
1317       ? GENERAL_REGS                                    \
1318       : (CLASS))                                        \
1319    : (CLASS))
1320
1321 /* Return the register class of a scratch register needed to load IN into
1322    a register of class CLASS in MODE.
1323
1324    We need a temporary when loading/storing a HImode/QImode value
1325    between memory and the FPU registers.  This can happen when combine puts
1326    a paradoxical subreg in a float/fix conversion insn.
1327
1328    We need a temporary when loading/storing a DFmode value between
1329    unaligned memory and the upper FPU registers.  */
1330
1331 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, IN)           \
1332   ((FP_REG_CLASS_P (CLASS)                                      \
1333     && ((MODE) == HImode || (MODE) == QImode)                   \
1334     && (GET_CODE (IN) == MEM                                    \
1335         || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)   \
1336             && true_regnum (IN) == -1)))                        \
1337    ? GENERAL_REGS                                               \
1338    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1339       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1340       && ! mem_min_alignment ((IN), 8))                         \
1341      ? FP_REGS                                                  \
1342      : (((TARGET_CM_MEDANY                                      \
1343           && symbolic_operand ((IN), (MODE)))                   \
1344          || (TARGET_CM_EMBMEDANY                                \
1345              && text_segment_operand ((IN), (MODE))))           \
1346         && !flag_pic)                                           \
1347        ? GENERAL_REGS                                           \
1348        : NO_REGS)
1349
1350 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, IN)          \
1351   ((FP_REG_CLASS_P (CLASS)                                      \
1352      && ((MODE) == HImode || (MODE) == QImode)                  \
1353      && (GET_CODE (IN) == MEM                                   \
1354          || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)  \
1355              && true_regnum (IN) == -1)))                       \
1356    ? GENERAL_REGS                                               \
1357    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1358       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1359       && ! mem_min_alignment ((IN), 8))                         \
1360      ? FP_REGS                                                  \
1361      : (((TARGET_CM_MEDANY                                      \
1362           && symbolic_operand ((IN), (MODE)))                   \
1363          || (TARGET_CM_EMBMEDANY                                \
1364              && text_segment_operand ((IN), (MODE))))           \
1365         && !flag_pic)                                           \
1366        ? GENERAL_REGS                                           \
1367        : NO_REGS)
1368
1369 /* On SPARC it is not possible to directly move data between
1370    GENERAL_REGS and FP_REGS.  */
1371 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1372   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
1373
1374 /* Return the stack location to use for secondary memory needed reloads.
1375    We want to use the reserved location just below the frame pointer.
1376    However, we must ensure that there is a frame, so use assign_stack_local
1377    if the frame size is zero.  */
1378 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1379   (get_frame_size () == 0                                               \
1380    ? assign_stack_local (MODE, GET_MODE_SIZE (MODE), 0)                 \
1381    : gen_rtx_MEM (MODE, plus_constant (frame_pointer_rtx,               \
1382                                        STARTING_FRAME_OFFSET)))
1383
1384 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1385    because the movsi and movsf patterns don't handle r/f moves.
1386    For v8 we copy the default definition.  */
1387 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1388   (TARGET_ARCH64                                                \
1389    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1390       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1391       : MODE)                                                   \
1392    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1393       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1394       : MODE))
1395
1396 /* Return the maximum number of consecutive registers
1397    needed to represent mode MODE in a register of class CLASS.  */
1398 /* On SPARC, this is the size of MODE in words.  */
1399 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1400   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1401    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1402 \f
1403 /* Stack layout; function entry, exit and calling.  */
1404
1405 /* Define this if pushing a word on the stack
1406    makes the stack pointer a smaller address.  */
1407 #define STACK_GROWS_DOWNWARD
1408
1409 /* Define this to nonzero if the nominal address of the stack frame
1410    is at the high-address end of the local variables;
1411    that is, each additional local variable allocated
1412    goes at a more negative offset in the frame.  */
1413 #define FRAME_GROWS_DOWNWARD 1
1414
1415 /* Offset within stack frame to start allocating local variables at.
1416    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1417    first local allocated.  Otherwise, it is the offset to the BEGINNING
1418    of the first local allocated.  */
1419 /* This allows space for one TFmode floating point value, which is used
1420    by SECONDARY_MEMORY_NEEDED_RTX.  */
1421 #define STARTING_FRAME_OFFSET \
1422   (TARGET_ARCH64 ? -16 \
1423    : (-SPARC_STACK_ALIGN (LONG_DOUBLE_TYPE_SIZE / BITS_PER_UNIT)))
1424
1425 /* Offset of first parameter from the argument pointer register value.
1426    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1427    even if this function isn't going to use it.
1428    v9: This is 128 for the ins and locals.  */
1429 #define FIRST_PARM_OFFSET(FNDECL) \
1430   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1431
1432 /* Offset from the argument pointer register value to the CFA.
1433    This is different from FIRST_PARM_OFFSET because the register window
1434    comes between the CFA and the arguments.  */
1435 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1436
1437 /* When a parameter is passed in a register, stack space is still
1438    allocated for it.
1439    !v9: All 6 possible integer registers have backing store allocated.
1440    v9: Only space for the arguments passed is allocated.  */
1441 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1442    meaning to the backend.  Further, we need to be able to detect if a
1443    varargs/unprototyped function is called, as they may want to spill more
1444    registers than we've provided space.  Ugly, ugly.  So for now we retain
1445    all 6 slots even for v9.  */
1446 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1447
1448 /* Definitions for register elimination.  */
1449
1450 #define ELIMINABLE_REGS \
1451   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1452    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1453
1454 /* The way this is structured, we can't eliminate SFP in favor of SP
1455    if the frame pointer is required: we want to use the SFP->HFP elimination
1456    in that case.  But the test in update_eliminables doesn't know we are
1457    assuming below that we only do the former elimination.  */
1458 #define CAN_ELIMINATE(FROM, TO) \
1459   ((TO) == HARD_FRAME_POINTER_REGNUM || !FRAME_POINTER_REQUIRED)
1460
1461 /* We always pretend that this is a leaf function because if it's not,
1462    there's no point in trying to eliminate the frame pointer.  If it
1463    is a leaf function, we guessed right!  */
1464 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1465   do {                                                                  \
1466     if ((TO) == STACK_POINTER_REGNUM)                                   \
1467       (OFFSET) = sparc_compute_frame_size (get_frame_size (), 1);       \
1468     else                                                                \
1469       (OFFSET) = 0;                                                     \
1470     (OFFSET) += SPARC_STACK_BIAS;                                       \
1471   } while (0)
1472
1473 /* Keep the stack pointer constant throughout the function.
1474    This is both an optimization and a necessity: longjmp
1475    doesn't behave itself when the stack pointer moves within
1476    the function!  */
1477 #define ACCUMULATE_OUTGOING_ARGS 1
1478
1479 /* Value is the number of bytes of arguments automatically
1480    popped when returning from a subroutine call.
1481    FUNDECL is the declaration node of the function (as a tree),
1482    FUNTYPE is the data type of the function (as a tree),
1483    or for a library call it is an identifier node for the subroutine name.
1484    SIZE is the number of bytes of arguments passed on the stack.  */
1485
1486 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1487
1488 /* Define this macro if the target machine has "register windows".  This
1489    C expression returns the register number as seen by the called function
1490    corresponding to register number OUT as seen by the calling function.
1491    Return OUT if register number OUT is not an outbound register.  */
1492
1493 #define INCOMING_REGNO(OUT) \
1494  (((OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1495
1496 /* Define this macro if the target machine has "register windows".  This
1497    C expression returns the register number as seen by the calling function
1498    corresponding to register number IN as seen by the called function.
1499    Return IN if register number IN is not an inbound register.  */
1500
1501 #define OUTGOING_REGNO(IN) \
1502  (((IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1503
1504 /* Define this macro if the target machine has register windows.  This
1505    C expression returns true if the register is call-saved but is in the
1506    register window.  */
1507
1508 #define LOCAL_REGNO(REGNO) \
1509   ((REGNO) >= 16 && (REGNO) <= 31)
1510
1511 /* Define how to find the value returned by a function.
1512    VALTYPE is the data type of the value (as a tree).
1513    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1514    otherwise, FUNC is 0.  */
1515
1516 /* On SPARC the value is found in the first "output" register.  */
1517
1518 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1519   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 1)
1520
1521 /* But the called function leaves it in the first "input" register.  */
1522
1523 #define FUNCTION_OUTGOING_VALUE(VALTYPE, FUNC) \
1524   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 0)
1525
1526 /* Define how to find the value returned by a library function
1527    assuming the value has mode MODE.  */
1528
1529 #define LIBCALL_VALUE(MODE) \
1530   function_value (NULL_TREE, (MODE), 1)
1531
1532 /* 1 if N is a possible register number for a function value
1533    as seen by the caller.
1534    On SPARC, the first "output" reg is used for integer values,
1535    and the first floating point register is used for floating point values.  */
1536
1537 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 8 || (N) == 32)
1538
1539 /* Define the size of space to allocate for the return value of an
1540    untyped_call.  */
1541
1542 #define APPLY_RESULT_SIZE (TARGET_ARCH64 ? 24 : 16)
1543
1544 /* 1 if N is a possible register number for function argument passing.
1545    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1546
1547 #define FUNCTION_ARG_REGNO_P(N) \
1548 (TARGET_ARCH64 \
1549  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1550  : ((N) >= 8 && (N) <= 13))
1551 \f
1552 /* Define a data type for recording info about an argument list
1553    during the scan of that argument list.  This data type should
1554    hold all necessary information about the function itself
1555    and about the args processed so far, enough to enable macros
1556    such as FUNCTION_ARG to determine where the next arg should go.
1557
1558    On SPARC (!v9), this is a single integer, which is a number of words
1559    of arguments scanned so far (including the invisible argument,
1560    if any, which holds the structure-value-address).
1561    Thus 7 or more means all following args should go on the stack.
1562
1563    For v9, we also need to know whether a prototype is present.  */
1564
1565 struct sparc_args {
1566   int words;       /* number of words passed so far */
1567   int prototype_p; /* nonzero if a prototype is present */
1568   int libcall_p;   /* nonzero if a library call */
1569 };
1570 #define CUMULATIVE_ARGS struct sparc_args
1571
1572 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1573    for a call to a function whose data type is FNTYPE.
1574    For a library call, FNTYPE is 0.  */
1575
1576 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1577 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (FNDECL));
1578
1579 /* Update the data in CUM to advance over an argument
1580    of mode MODE and data type TYPE.
1581    TYPE is null for libcalls where that information may not be available.  */
1582
1583 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1584 function_arg_advance (& (CUM), (MODE), (TYPE), (NAMED))
1585
1586 /* Determine where to put an argument to a function.
1587    Value is zero to push the argument on the stack,
1588    or a hard register in which to store the argument.
1589
1590    MODE is the argument's machine mode.
1591    TYPE is the data type of the argument (as a tree).
1592     This is null for libcalls where that information may
1593     not be available.
1594    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1595     the preceding args and about the function being called.
1596    NAMED is nonzero if this argument is a named parameter
1597     (otherwise it is an extra parameter matching an ellipsis).  */
1598
1599 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1600 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 0)
1601
1602 /* Define where a function finds its arguments.
1603    This is different from FUNCTION_ARG because of register windows.  */
1604
1605 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1606 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 1)
1607
1608 /* If defined, a C expression which determines whether, and in which direction,
1609    to pad out an argument with extra space.  The value should be of type
1610    `enum direction': either `upward' to pad above the argument,
1611    `downward' to pad below, or `none' to inhibit padding.  */
1612
1613 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1614 function_arg_padding ((MODE), (TYPE))
1615
1616 /* If defined, a C expression that gives the alignment boundary, in bits,
1617    of an argument with the specified mode and type.  If it is not defined,
1618    PARM_BOUNDARY is used for all arguments.
1619    For sparc64, objects requiring 16 byte alignment are passed that way.  */
1620
1621 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1622 ((TARGET_ARCH64                                 \
1623   && (GET_MODE_ALIGNMENT (MODE) == 128          \
1624       || ((TYPE) && TYPE_ALIGN (TYPE) == 128))) \
1625  ? 128 : PARM_BOUNDARY)
1626 \f
1627 /* Define the information needed to generate branch and scc insns.  This is
1628    stored from the compare operation.  Note that we can't use "rtx" here
1629    since it hasn't been defined!  */
1630
1631 extern GTY(()) rtx sparc_compare_op0;
1632 extern GTY(()) rtx sparc_compare_op1;
1633 extern GTY(()) rtx sparc_compare_emitted;
1634
1635 \f
1636 /* Generate the special assembly code needed to tell the assembler whatever
1637    it might need to know about the return value of a function.
1638
1639    For SPARC assemblers, we need to output a .proc pseudo-op which conveys
1640    information to the assembler relating to peephole optimization (done in
1641    the assembler).  */
1642
1643 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1644   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1645
1646 /* Output the special assembly code needed to tell the assembler some
1647    register is used as global register variable.
1648
1649    SPARC 64bit psABI declares registers %g2 and %g3 as application
1650    registers and %g6 and %g7 as OS registers.  Any object using them
1651    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1652    and how they are used (scratch or some global variable).
1653    Linker will then refuse to link together objects which use those
1654    registers incompatibly.
1655
1656    Unless the registers are used for scratch, two different global
1657    registers cannot be declared to the same name, so in the unlikely
1658    case of a global register variable occupying more than one register
1659    we prefix the second and following registers with .gnu.part1. etc.  */
1660
1661 extern GTY(()) char sparc_hard_reg_printed[8];
1662
1663 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1664 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1665 do {                                                                    \
1666   if (TARGET_ARCH64)                                                    \
1667     {                                                                   \
1668       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1669       int reg;                                                          \
1670       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1671         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1672           {                                                             \
1673             if (reg == (REGNO))                                         \
1674               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1675             else                                                        \
1676               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1677                        reg, reg - (REGNO), (NAME));                     \
1678             sparc_hard_reg_printed[reg] = 1;                            \
1679           }                                                             \
1680     }                                                                   \
1681 } while (0)
1682 #endif
1683
1684 \f
1685 /* Emit rtl for profiling.  */
1686 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1687
1688 /* All the work done in PROFILE_HOOK, but still required.  */
1689 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1690
1691 /* Set the name of the mcount function for the system.  */
1692 #define MCOUNT_FUNCTION "*mcount"
1693 \f
1694 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1695    the stack pointer does not matter.  The value is tested only in
1696    functions that have frame pointers.
1697    No definition is equivalent to always zero.  */
1698
1699 #define EXIT_IGNORE_STACK       \
1700  (get_frame_size () != 0        \
1701   || cfun->calls_alloca || crtl->outgoing_args_size)
1702
1703 /* Define registers used by the epilogue and return instruction.  */
1704 #define EPILOGUE_USES(REGNO) ((REGNO) == 31 \
1705   || (crtl->calls_eh_return && (REGNO) == 1))
1706 \f
1707 /* Length in units of the trampoline for entering a nested function.  */
1708
1709 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1710
1711 #define TRAMPOLINE_ALIGNMENT 128 /* 16 bytes */
1712
1713 /* Emit RTL insns to initialize the variable parts of a trampoline.
1714    FNADDR is an RTX for the address of the function's pure code.
1715    CXT is an RTX for the static chain value for the function.  */
1716
1717 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1718     if (TARGET_ARCH64)                                          \
1719       sparc64_initialize_trampoline (TRAMP, FNADDR, CXT);       \
1720     else                                                        \
1721       sparc_initialize_trampoline (TRAMP, FNADDR, CXT)
1722 \f
1723 /* Generate RTL to flush the register windows so as to make arbitrary frames
1724    available.  */
1725 #define SETUP_FRAME_ADDRESSES()         \
1726   emit_insn (gen_flush_register_windows ())
1727
1728 /* Given an rtx for the address of a frame,
1729    return an rtx for the address of the word in the frame
1730    that holds the dynamic chain--the previous frame's address.  */
1731 #define DYNAMIC_CHAIN_ADDRESS(frame)    \
1732   plus_constant (frame, 14 * UNITS_PER_WORD + SPARC_STACK_BIAS)
1733
1734 /* Given an rtx for the frame pointer,
1735    return an rtx for the address of the frame.  */
1736 #define FRAME_ADDR_RTX(frame) plus_constant (frame, SPARC_STACK_BIAS)
1737
1738 /* The return address isn't on the stack, it is in a register, so we can't
1739    access it from the current frame pointer.  We can access it from the
1740    previous frame pointer though by reading a value from the register window
1741    save area.  */
1742 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1743
1744 /* This is the offset of the return address to the true next instruction to be
1745    executed for the current function.  */
1746 #define RETURN_ADDR_OFFSET \
1747   (8 + 4 * (! TARGET_ARCH64 && cfun->returns_struct))
1748
1749 /* The current return address is in %i7.  The return address of anything
1750    farther back is in the register window save area at [%fp+60].  */
1751 /* ??? This ignores the fact that the actual return address is +8 for normal
1752    returns, and +12 for structure returns.  */
1753 #define RETURN_ADDR_RTX(count, frame)           \
1754   ((count == -1)                                \
1755    ? gen_rtx_REG (Pmode, 31)                    \
1756    : gen_rtx_MEM (Pmode,                        \
1757                   memory_address (Pmode, plus_constant (frame, \
1758                                                         15 * UNITS_PER_WORD \
1759                                                         + SPARC_STACK_BIAS))))
1760
1761 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1762    +12, but always using +8 is close enough for frame unwind purposes.
1763    Actually, just using %o7 is close enough for unwinding, but %o7+8
1764    is something you can return to.  */
1765 #define INCOMING_RETURN_ADDR_RTX \
1766   plus_constant (gen_rtx_REG (word_mode, 15), 8)
1767 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (15)
1768
1769 /* The offset from the incoming value of %sp to the top of the stack frame
1770    for the current function.  On sparc64, we have to account for the stack
1771    bias if present.  */
1772 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
1773
1774 /* Describe how we implement __builtin_eh_return.  */
1775 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
1776 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 1)  /* %g1 */
1777 #define EH_RETURN_HANDLER_RTX   gen_rtx_REG (Pmode, 31) /* %i7 */
1778
1779 /* Select a format to encode pointers in exception handling data.  CODE
1780    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1781    true if the symbol may be affected by dynamic relocations.
1782
1783    If assembler and linker properly support .uaword %r_disp32(foo),
1784    then use PC relative 32-bit relocations instead of absolute relocs
1785    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
1786    for binaries, to save memory.
1787
1788    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
1789    symbol %r_disp32() is against was not local, but .hidden.  In that
1790    case, we have to use DW_EH_PE_absptr for pic personality.  */
1791 #ifdef HAVE_AS_SPARC_UA_PCREL
1792 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
1793 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1794   (flag_pic                                                             \
1795    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
1796    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1797       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1798       : DW_EH_PE_absptr))
1799 #else
1800 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1801   (flag_pic                                                             \
1802    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
1803    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1804       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1805       : DW_EH_PE_absptr))
1806 #endif
1807
1808 /* Emit a PC-relative relocation.  */
1809 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
1810   do {                                                  \
1811     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1812     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
1813     assemble_name (FILE, LABEL);                        \
1814     fputc (')', FILE);                                  \
1815   } while (0)
1816 #endif
1817 \f
1818 /* Addressing modes, and classification of registers for them.  */
1819
1820 /* Macros to check register numbers against specific register classes.  */
1821
1822 /* These assume that REGNO is a hard or pseudo reg number.
1823    They give nonzero only if REGNO is a hard reg of the suitable class
1824    or a pseudo reg currently allocated to a suitable hard reg.
1825    Since they use reg_renumber, they are safe only once reg_renumber
1826    has been allocated, which happens in local-alloc.c.  */
1827
1828 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1829 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < (unsigned)32  \
1830  || (REGNO) == FRAME_POINTER_REGNUM                             \
1831  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
1832
1833 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
1834
1835 #define REGNO_OK_FOR_FP_P(REGNO) \
1836   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
1837    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
1838 #define REGNO_OK_FOR_CCFP_P(REGNO) \
1839  (TARGET_V9 \
1840   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
1841       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
1842
1843 /* Now macros that check whether X is a register and also,
1844    strictly, whether it is in a specified class.
1845
1846    These macros are specific to the SPARC, and may be used only
1847    in code for printing assembler insns and in conditions for
1848    define_optimization.  */
1849
1850 /* 1 if X is an fp register.  */
1851
1852 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1853
1854 /* Is X, a REG, an in or global register?  i.e. is regno 0..7 or 24..31 */
1855 #define IN_OR_GLOBAL_P(X) (REGNO (X) < 8 || (REGNO (X) >= 24 && REGNO (X) <= 31))
1856 \f
1857 /* Maximum number of registers that can appear in a valid memory address.  */
1858
1859 #define MAX_REGS_PER_ADDRESS 2
1860
1861 /* Recognize any constant value that is a valid address.
1862    When PIC, we do not accept an address that would require a scratch reg
1863    to load into a register.  */
1864
1865 #define CONSTANT_ADDRESS_P(X) constant_address_p (X)
1866
1867 /* Define this, so that when PIC, reload won't try to reload invalid
1868    addresses which require two reload registers.  */
1869
1870 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1871
1872 /* Nonzero if the constant value X is a legitimate general operand.
1873    Anything can be made to work except floating point constants.
1874    If TARGET_VIS, 0.0 can be made to work as well.  */
1875
1876 #define LEGITIMATE_CONSTANT_P(X) legitimate_constant_p (X)
1877
1878 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1879    and check its validity for a certain class.
1880    We have two alternate definitions for each of them.
1881    The usual definition accepts all pseudo regs; the other rejects
1882    them unless they have been allocated suitable hard regs.
1883    The symbol REG_OK_STRICT causes the latter definition to be used.
1884
1885    Most source files want to accept pseudo regs in the hope that
1886    they will get allocated to the class that the insn wants them to be in.
1887    Source files for reload pass need to be strict.
1888    After reload, it makes no difference, since pseudo regs have
1889    been eliminated by then.  */
1890
1891 /* Optional extra constraints for this machine.
1892
1893    'Q' handles floating point constants which can be moved into
1894        an integer register with a single sethi instruction.
1895
1896    'R' handles floating point constants which can be moved into
1897        an integer register with a single mov instruction.
1898
1899    'S' handles floating point constants which can be moved into
1900        an integer register using a high/lo_sum sequence.
1901
1902    'T' handles memory addresses where the alignment is known to
1903        be at least 8 bytes.
1904
1905    `U' handles all pseudo registers or a hard even numbered
1906        integer register, needed for ldd/std instructions.
1907
1908    'W' handles the memory operand when moving operands in/out
1909        of 'e' constraint floating point registers.
1910
1911    'Y' handles the zero vector constant.  */
1912
1913 #ifndef REG_OK_STRICT
1914
1915 /* Nonzero if X is a hard reg that can be used as an index
1916    or if it is a pseudo reg.  */
1917 #define REG_OK_FOR_INDEX_P(X) \
1918   (REGNO (X) < 32                               \
1919    || REGNO (X) == FRAME_POINTER_REGNUM         \
1920    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1921
1922 /* Nonzero if X is a hard reg that can be used as a base reg
1923    or if it is a pseudo reg.  */
1924 #define REG_OK_FOR_BASE_P(X)  REG_OK_FOR_INDEX_P (X)
1925
1926 /* 'T', 'U' are for aligned memory loads which aren't needed for arch64.
1927    'W' is like 'T' but is assumed true on arch64.
1928
1929    Remember to accept pseudo-registers for memory constraints if reload is
1930    in progress.  */
1931
1932 #define EXTRA_CONSTRAINT(OP, C) \
1933         sparc_extra_constraint_check(OP, C, 0)
1934
1935 #else
1936
1937 /* Nonzero if X is a hard reg that can be used as an index.  */
1938 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1939 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1940 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1941
1942 #define EXTRA_CONSTRAINT(OP, C) \
1943         sparc_extra_constraint_check(OP, C, 1)
1944
1945 #endif
1946 \f
1947 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
1948
1949 #ifdef HAVE_AS_OFFSETABLE_LO10
1950 #define USE_AS_OFFSETABLE_LO10 1
1951 #else
1952 #define USE_AS_OFFSETABLE_LO10 0
1953 #endif
1954 \f
1955 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1956    that is a valid memory address for an instruction.
1957    The MODE argument is the machine mode for the MEM expression
1958    that wants to use this address.
1959
1960    On SPARC, the actual legitimate addresses must be REG+REG or REG+SMALLINT
1961    ordinarily.  This changes a bit when generating PIC.
1962
1963    If you change this, execute "rm explow.o recog.o reload.o".  */
1964
1965 #define SYMBOLIC_CONST(X) symbolic_operand (X, VOIDmode)
1966
1967 #define RTX_OK_FOR_BASE_P(X)                                            \
1968   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
1969   || (GET_CODE (X) == SUBREG                                            \
1970       && GET_CODE (SUBREG_REG (X)) == REG                               \
1971       && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
1972
1973 #define RTX_OK_FOR_INDEX_P(X)                                           \
1974   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))                      \
1975   || (GET_CODE (X) == SUBREG                                            \
1976       && GET_CODE (SUBREG_REG (X)) == REG                               \
1977       && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
1978
1979 #define RTX_OK_FOR_OFFSET_P(X)                                          \
1980   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0x1000 - 8)
1981
1982 #define RTX_OK_FOR_OLO10_P(X)                                           \
1983   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0xc00 - 8)
1984
1985 #ifdef REG_OK_STRICT
1986 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
1987 {                                                       \
1988   if (legitimate_address_p (MODE, X, 1))                \
1989     goto ADDR;                                          \
1990 }
1991 #else
1992 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
1993 {                                                       \
1994   if (legitimate_address_p (MODE, X, 0))                \
1995     goto ADDR;                                          \
1996 }
1997 #endif
1998
1999 /* Go to LABEL if ADDR (a legitimate address expression)
2000    has an effect that depends on the machine mode it is used for.
2001
2002    In PIC mode,
2003
2004       (mem:HI [%l7+a])
2005
2006    is not equivalent to
2007    
2008       (mem:QI [%l7+a]) (mem:QI [%l7+a+1])
2009
2010    because [%l7+a+1] is interpreted as the address of (a+1).  */
2011
2012 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2013 {                                                       \
2014   if (flag_pic == 1)                                    \
2015     {                                                   \
2016       if (GET_CODE (ADDR) == PLUS)                      \
2017         {                                               \
2018           rtx op0 = XEXP (ADDR, 0);                     \
2019           rtx op1 = XEXP (ADDR, 1);                     \
2020           if (op0 == pic_offset_table_rtx               \
2021               && SYMBOLIC_CONST (op1))                  \
2022             goto LABEL;                                 \
2023         }                                               \
2024     }                                                   \
2025 }
2026 \f
2027 /* Try machine-dependent ways of modifying an illegitimate address
2028    to be legitimate.  If we find one, return the new, valid address.
2029    This macro is used in only one place: `memory_address' in explow.c.
2030
2031    OLDX is the address as it was before break_out_memory_refs was called.
2032    In some cases it is useful to look at this to decide what needs to be done.
2033
2034    MODE and WIN are passed so that this macro can use
2035    GO_IF_LEGITIMATE_ADDRESS.
2036
2037    It is always safe for this macro to do nothing.  It exists to recognize
2038    opportunities to optimize the output.  */
2039
2040 /* On SPARC, change REG+N into REG+REG, and REG+(X*Y) into REG+REG.  */
2041 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)     \
2042 {                                               \
2043   (X) = legitimize_address (X, OLDX, MODE);     \
2044   if (memory_address_p (MODE, X))               \
2045     goto WIN;                                   \
2046 }
2047
2048 /* Try a machine-dependent way of reloading an illegitimate address
2049    operand.  If we find one, push the reload and jump to WIN.  This
2050    macro is used in only one place: `find_reloads_address' in reload.c.
2051
2052    For SPARC 32, we wish to handle addresses by splitting them into
2053    HIGH+LO_SUM pairs, retaining the LO_SUM in the memory reference.
2054    This cuts the number of extra insns by one.
2055
2056    Do nothing when generating PIC code and the address is a
2057    symbolic operand or requires a scratch register.  */
2058
2059 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
2060 do {                                                                    \
2061   /* Decompose SImode constants into hi+lo_sum.  We do have to          \
2062      rerecognize what we produce, so be careful.  */                    \
2063   if (CONSTANT_P (X)                                                    \
2064       && (MODE != TFmode || TARGET_ARCH64)                              \
2065       && GET_MODE (X) == SImode                                         \
2066       && GET_CODE (X) != LO_SUM && GET_CODE (X) != HIGH                 \
2067       && ! (flag_pic                                                    \
2068             && (symbolic_operand (X, Pmode)                             \
2069                 || pic_address_needs_scratch (X)))                      \
2070       && sparc_cmodel <= CM_MEDLOW)                                     \
2071     {                                                                   \
2072       X = gen_rtx_LO_SUM (GET_MODE (X),                                 \
2073                           gen_rtx_HIGH (GET_MODE (X), X), X);           \
2074       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,           \
2075                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
2076                    OPNUM, TYPE);                                        \
2077       goto WIN;                                                         \
2078     }                                                                   \
2079   /* ??? 64-bit reloads.  */                                            \
2080 } while (0)
2081 \f
2082 /* Specify the machine mode that this machine uses
2083    for the index in the tablejump instruction.  */
2084 /* If we ever implement any of the full models (such as CM_FULLANY),
2085    this has to be DImode in that case */
2086 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2087 #define CASE_VECTOR_MODE \
2088 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
2089 #else
2090 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
2091    we have to sign extend which slows things down.  */
2092 #define CASE_VECTOR_MODE \
2093 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
2094 #endif
2095
2096 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2097 #define DEFAULT_SIGNED_CHAR 1
2098
2099 /* Max number of bytes we can move from memory to memory
2100    in one reasonably fast instruction.  */
2101 #define MOVE_MAX 8
2102
2103 /* If a memory-to-memory move would take MOVE_RATIO or more simple
2104    move-instruction pairs, we will do a movmem or libcall instead.  */
2105
2106 #define MOVE_RATIO(speed) ((speed) ? 8 : 3)
2107
2108 /* Define if operations between registers always perform the operation
2109    on the full register even if a narrower mode is specified.  */
2110 #define WORD_REGISTER_OPERATIONS
2111
2112 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2113    will either zero-extend or sign-extend.  The value of this macro should
2114    be the code that says which one of the two operations is implicitly
2115    done, UNKNOWN if none.  */
2116 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2117
2118 /* Nonzero if access to memory by bytes is slow and undesirable.
2119    For RISC chips, it means that access to memory by bytes is no
2120    better than access by words when possible, so grab a whole word
2121    and maybe make use of that.  */
2122 #define SLOW_BYTE_ACCESS 1
2123
2124 /* Define this to be nonzero if shift instructions ignore all but the low-order
2125    few bits.  */
2126 #define SHIFT_COUNT_TRUNCATED 1
2127
2128 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2129    is done just by pretending it is already truncated.  */
2130 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2131
2132 /* Specify the machine mode used for addresses.  */
2133 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
2134
2135 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2136    return the mode to be used for the comparison.  For floating-point,
2137    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
2138    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
2139    processing is needed.  */
2140 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
2141
2142 /* Return nonzero if MODE implies a floating point inequality can be
2143    reversed.  For SPARC this is always true because we have a full
2144    compliment of ordered and unordered comparisons, but until generic
2145    code knows how to reverse it correctly we keep the old definition.  */
2146 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
2147
2148 /* A function address in a call instruction for indexing purposes.  */
2149 #define FUNCTION_MODE Pmode
2150
2151 /* Define this if addresses of constant functions
2152    shouldn't be put through pseudo regs where they can be cse'd.
2153    Desirable on machines where ordinary constants are expensive
2154    but a CALL with constant address is cheap.  */
2155 #define NO_FUNCTION_CSE
2156
2157 /* alloca should avoid clobbering the old register save area.  */
2158 #define SETJMP_VIA_SAVE_AREA
2159
2160 /* The _Q_* comparison libcalls return booleans.  */
2161 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
2162
2163 /* Assume by default that the _Qp_* 64-bit libcalls are implemented such
2164    that the inputs are fully consumed before the output memory is clobbered.  */
2165
2166 #define TARGET_BUGGY_QP_LIB     0
2167
2168 /* Assume by default that we do not have the Solaris-specific conversion
2169    routines nor 64-bit integer multiply and divide routines.  */
2170
2171 #define SUN_CONVERSION_LIBFUNCS         0
2172 #define DITF_CONVERSION_LIBFUNCS        0
2173 #define SUN_INTEGER_MULTIPLY_64         0
2174
2175 /* Compute extra cost of moving data between one register class
2176    and another.  */
2177 #define GENERAL_OR_I64(C) ((C) == GENERAL_REGS || (C) == I64_REGS)
2178 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
2179   (((FP_REG_CLASS_P (CLASS1) && GENERAL_OR_I64 (CLASS2)) \
2180     || (GENERAL_OR_I64 (CLASS1) && FP_REG_CLASS_P (CLASS2)) \
2181     || (CLASS1) == FPCC_REGS || (CLASS2) == FPCC_REGS)          \
2182    ? ((sparc_cpu == PROCESSOR_ULTRASPARC \
2183        || sparc_cpu == PROCESSOR_ULTRASPARC3 \
2184        || sparc_cpu == PROCESSOR_NIAGARA \
2185        || sparc_cpu == PROCESSOR_NIAGARA2) ? 12 : 6) : 2)
2186
2187 /* Provide the cost of a branch.  For pre-v9 processors we use
2188    a value of 3 to take into account the potential annulling of
2189    the delay slot (which ends up being a bubble in the pipeline slot)
2190    plus a cycle to take into consideration the instruction cache
2191    effects.
2192
2193    On v9 and later, which have branch prediction facilities, we set
2194    it to the depth of the pipeline as that is the cost of a
2195    mispredicted branch.
2196
2197    On Niagara, normal branches insert 3 bubbles into the pipe
2198    and annulled branches insert 4 bubbles.
2199
2200    On Niagara-2, a not-taken branch costs 1 cycle whereas a taken
2201    branch costs 6 cycles.  */
2202
2203 #define BRANCH_COST(speed_p, predictable_p) \
2204         ((sparc_cpu == PROCESSOR_V9 \
2205           || sparc_cpu == PROCESSOR_ULTRASPARC) \
2206          ? 7 \
2207          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2208             ? 9 \
2209          : (sparc_cpu == PROCESSOR_NIAGARA \
2210             ? 4 \
2211          : (sparc_cpu == PROCESSOR_NIAGARA2 \
2212             ? 5 \
2213          : 3))))
2214 \f
2215 /* Control the assembler format that we output.  */
2216
2217 /* A C string constant describing how to begin a comment in the target
2218    assembler language.  The compiler assumes that the comment will end at
2219    the end of the line.  */
2220
2221 #define ASM_COMMENT_START "!"
2222
2223 /* Output to assembler file text saying following lines
2224    may contain character constants, extra white space, comments, etc.  */
2225
2226 #define ASM_APP_ON ""
2227
2228 /* Output to assembler file text saying following lines
2229    no longer contain unusual constructs.  */
2230
2231 #define ASM_APP_OFF ""
2232
2233 /* How to refer to registers in assembler output.
2234    This sequence is indexed by compiler's hard-register-number (see above).  */
2235
2236 #define REGISTER_NAMES \
2237 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
2238  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
2239  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
2240  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
2241  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
2242  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
2243  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
2244  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
2245  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
2246  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
2247  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
2248  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
2249  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp" }
2250
2251 /* Define additional names for use in asm clobbers and asm declarations.  */
2252
2253 #define ADDITIONAL_REGISTER_NAMES \
2254 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
2255
2256 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
2257    can run past this up to a continuation point.  Once we used 1500, but
2258    a single entry in C++ can run more than 500 bytes, due to the length of
2259    mangled symbol names.  dbxout.c should really be fixed to do
2260    continuations when they are actually needed instead of trying to
2261    guess...  */
2262 #define DBX_CONTIN_LENGTH 1000
2263
2264 /* This is how to output a command to make the user-level label named NAME
2265    defined for reference from other files.  */
2266
2267 /* Globalizing directive for a label.  */
2268 #define GLOBAL_ASM_OP "\t.global "
2269
2270 /* The prefix to add to user-visible assembler symbols.  */
2271
2272 #define USER_LABEL_PREFIX "_"
2273
2274 /* This is how to store into the string LABEL
2275    the symbol_ref name of an internal numbered label where
2276    PREFIX is the class of label and NUM is the number within the class.
2277    This is suitable for output with `assemble_name'.  */
2278
2279 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
2280   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
2281
2282 /* This is how we hook in and defer the case-vector until the end of
2283    the function.  */
2284 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
2285   sparc_defer_case_vector ((LAB),(VEC), 0)
2286
2287 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
2288   sparc_defer_case_vector ((LAB),(VEC), 1)
2289
2290 /* This is how to output an element of a case-vector that is absolute.  */
2291
2292 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2293 do {                                                                    \
2294   char label[30];                                                       \
2295   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
2296   if (CASE_VECTOR_MODE == SImode)                                       \
2297     fprintf (FILE, "\t.word\t");                                        \
2298   else                                                                  \
2299     fprintf (FILE, "\t.xword\t");                                       \
2300   assemble_name (FILE, label);                                          \
2301   fputc ('\n', FILE);                                                   \
2302 } while (0)
2303
2304 /* This is how to output an element of a case-vector that is relative.
2305    (SPARC uses such vectors only when generating PIC.)  */
2306
2307 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
2308 do {                                                                    \
2309   char label[30];                                                       \
2310   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
2311   if (CASE_VECTOR_MODE == SImode)                                       \
2312     fprintf (FILE, "\t.word\t");                                        \
2313   else                                                                  \
2314     fprintf (FILE, "\t.xword\t");                                       \
2315   assemble_name (FILE, label);                                          \
2316   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
2317   fputc ('-', FILE);                                                    \
2318   assemble_name (FILE, label);                                          \
2319   fputc ('\n', FILE);                                                   \
2320 } while (0)
2321
2322 /* This is what to output before and after case-vector (both
2323    relative and absolute).  If .subsection -1 works, we put case-vectors
2324    at the beginning of the current section.  */
2325
2326 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2327
2328 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
2329   fprintf(FILE, "\t.subsection\t-1\n")
2330
2331 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
2332   fprintf(FILE, "\t.previous\n")
2333
2334 #endif
2335
2336 /* This is how to output an assembler line
2337    that says to advance the location counter
2338    to a multiple of 2**LOG bytes.  */
2339
2340 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2341   if ((LOG) != 0)                       \
2342     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
2343
2344 /* This is how to output an assembler line that says to advance
2345    the location counter to a multiple of 2**LOG bytes using the
2346    "nop" instruction as padding.  */
2347 #define ASM_OUTPUT_ALIGN_WITH_NOP(FILE,LOG)   \
2348   if ((LOG) != 0)                             \
2349     fprintf (FILE, "\t.align %d,0x1000000\n", (1<<(LOG)))
2350
2351 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2352   fprintf (FILE, "\t.skip "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
2353
2354 /* This says how to output an assembler line
2355    to define a global common symbol.  */
2356
2357 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2358 ( fputs ("\t.common ", (FILE)),         \
2359   assemble_name ((FILE), (NAME)),               \
2360   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\"\n", (SIZE)))
2361
2362 /* This says how to output an assembler line to define a local common
2363    symbol.  */
2364
2365 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
2366 ( fputs ("\t.reserve ", (FILE)),                                        \
2367   assemble_name ((FILE), (NAME)),                                       \
2368   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\",%u\n",      \
2369            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
2370
2371 /* A C statement (sans semicolon) to output to the stdio stream
2372    FILE the assembler definition of uninitialized global DECL named
2373    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
2374    Try to use asm_output_aligned_bss to implement this macro.  */
2375
2376 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
2377   do {                                                          \
2378     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
2379   } while (0)
2380
2381 #define IDENT_ASM_OP "\t.ident\t"
2382
2383 /* Output #ident as a .ident.  */
2384
2385 #define ASM_OUTPUT_IDENT(FILE, NAME) \
2386   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
2387
2388 /* Prettify the assembly.  */
2389
2390 extern int sparc_indent_opcode;
2391
2392 #define ASM_OUTPUT_OPCODE(FILE, PTR)    \
2393   do {                                  \
2394     if (sparc_indent_opcode)            \
2395       {                                 \
2396         putc (' ', FILE);               \
2397         sparc_indent_opcode = 0;        \
2398       }                                 \
2399   } while (0)
2400
2401 #define SPARC_SYMBOL_REF_TLS_P(RTX) \
2402   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
2403
2404 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
2405   ((CHAR) == '#' || (CHAR) == '*' || (CHAR) == '('              \
2406    || (CHAR) == ')' || (CHAR) == '_' || (CHAR) == '&')
2407
2408 /* Print operand X (an rtx) in assembler syntax to file FILE.
2409    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2410    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2411
2412 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
2413
2414 /* Print a memory address as an operand to reference that memory location.  */
2415
2416 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2417 { register rtx base, index = 0;                                 \
2418   int offset = 0;                                               \
2419   register rtx addr = ADDR;                                     \
2420   if (GET_CODE (addr) == REG)                                   \
2421     fputs (reg_names[REGNO (addr)], FILE);                      \
2422   else if (GET_CODE (addr) == PLUS)                             \
2423     {                                                           \
2424       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)               \
2425         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);\
2426       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)          \
2427         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);\
2428       else                                                      \
2429         base = XEXP (addr, 0), index = XEXP (addr, 1);          \
2430       if (GET_CODE (base) == LO_SUM)                            \
2431         {                                                       \
2432           gcc_assert (USE_AS_OFFSETABLE_LO10                    \
2433                       && TARGET_ARCH64                          \
2434                       && ! TARGET_CM_MEDMID);                   \
2435           output_operand (XEXP (base, 0), 0);                   \
2436           fputs ("+%lo(", FILE);                                \
2437           output_address (XEXP (base, 1));                      \
2438           fprintf (FILE, ")+%d", offset);                       \
2439         }                                                       \
2440       else                                                      \
2441         {                                                       \
2442           fputs (reg_names[REGNO (base)], FILE);                \
2443           if (index == 0)                                       \
2444             fprintf (FILE, "%+d", offset);                      \
2445           else if (GET_CODE (index) == REG)                     \
2446             fprintf (FILE, "+%s", reg_names[REGNO (index)]);    \
2447           else if (GET_CODE (index) == SYMBOL_REF               \
2448                    || GET_CODE (index) == LABEL_REF             \
2449                    || GET_CODE (index) == CONST)                \
2450             fputc ('+', FILE), output_addr_const (FILE, index); \
2451           else gcc_unreachable ();                              \
2452         }                                                       \
2453     }                                                           \
2454   else if (GET_CODE (addr) == MINUS                             \
2455            && GET_CODE (XEXP (addr, 1)) == LABEL_REF)           \
2456     {                                                           \
2457       output_addr_const (FILE, XEXP (addr, 0));                 \
2458       fputs ("-(", FILE);                                       \
2459       output_addr_const (FILE, XEXP (addr, 1));                 \
2460       fputs ("-.)", FILE);                                      \
2461     }                                                           \
2462   else if (GET_CODE (addr) == LO_SUM)                           \
2463     {                                                           \
2464       output_operand (XEXP (addr, 0), 0);                       \
2465       if (TARGET_CM_MEDMID)                                     \
2466         fputs ("+%l44(", FILE);                                 \
2467       else                                                      \
2468         fputs ("+%lo(", FILE);                                  \
2469       output_address (XEXP (addr, 1));                          \
2470       fputc (')', FILE);                                        \
2471     }                                                           \
2472   else if (flag_pic && GET_CODE (addr) == CONST                 \
2473            && GET_CODE (XEXP (addr, 0)) == MINUS                \
2474            && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST      \
2475            && GET_CODE (XEXP (XEXP (XEXP (addr, 0), 1), 0)) == MINUS    \
2476            && XEXP (XEXP (XEXP (XEXP (addr, 0), 1), 0), 1) == pc_rtx)   \
2477     {                                                           \
2478       addr = XEXP (addr, 0);                                    \
2479       output_addr_const (FILE, XEXP (addr, 0));                 \
2480       /* Group the args of the second CONST in parenthesis.  */ \
2481       fputs ("-(", FILE);                                       \
2482       /* Skip past the second CONST--it does nothing for us.  */\
2483       output_addr_const (FILE, XEXP (XEXP (addr, 1), 0));       \
2484       /* Close the parenthesis.  */                             \
2485       fputc (')', FILE);                                        \
2486     }                                                           \
2487   else                                                          \
2488     {                                                           \
2489       output_addr_const (FILE, addr);                           \
2490     }                                                           \
2491 }
2492
2493 /* TLS support defaulting to original Sun flavor.  GNU extensions
2494    must be activated in separate configuration files.  */
2495 #ifdef HAVE_AS_TLS
2496 #define TARGET_TLS 1
2497 #else
2498 #define TARGET_TLS 0
2499 #endif
2500
2501 #define TARGET_SUN_TLS TARGET_TLS
2502 #define TARGET_GNU_TLS 0
2503
2504 /* The number of Pmode words for the setjmp buffer.  */
2505 #define JMP_BUF_SIZE 12
2506
2507 /* We use gcc _mcount for profiling.  */
2508 #define NO_PROFILE_COUNTERS 0