OSDN Git Service

* config/alpha/alpha.c: Remove mentions of deprecates macros
[pf3gnuchains/gcc-fork.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002, 2003, 2004 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com).
5    64-bit SPARC-V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
6    at Cygnus Support.
7
8 This file is part of GCC.
9
10 GCC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GCC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GCC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 59 Temple Place - Suite 330,
23 Boston, MA 02111-1307, USA.  */
24
25 /* Note that some other tm.h files include this one and then override
26    whatever definitions are necessary.  */
27
28 /* Target CPU builtins.  FIXME: Defining sparc is for the benefit of
29    Solaris only; otherwise just define __sparc__.  Sadly the headers
30    are such a mess there is no Solaris-specific header.  */
31 #define TARGET_CPU_CPP_BUILTINS()               \
32   do                                            \
33     {                                           \
34         builtin_define_std ("sparc");           \
35         if (TARGET_64BIT)                       \
36           {                                     \
37             builtin_assert ("cpu=sparc64");     \
38             builtin_assert ("machine=sparc64"); \
39           }                                     \
40         else                                    \
41           {                                     \
42             builtin_assert ("cpu=sparc");       \
43             builtin_assert ("machine=sparc");   \
44           }                                     \
45     }                                           \
46   while (0)
47
48 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
49 /* #define SPARC_BI_ARCH */
50
51 /* Macro used later in this file to determine default architecture.  */
52 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
53
54 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
55    architectures to compile for.  We allow targets to choose compile time or
56    runtime selection.  */
57 #ifdef IN_LIBGCC2
58 #if defined(__sparcv9) || defined(__arch64__)
59 #define TARGET_ARCH32 0
60 #else
61 #define TARGET_ARCH32 1
62 #endif /* sparc64 */
63 #else
64 #ifdef SPARC_BI_ARCH
65 #define TARGET_ARCH32 (! TARGET_64BIT)
66 #else
67 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
68 #endif /* SPARC_BI_ARCH */
69 #endif /* IN_LIBGCC2 */
70 #define TARGET_ARCH64 (! TARGET_ARCH32)
71
72 /* Code model selection.
73    -mcmodel is used to select the v9 code model.
74    Different code models aren't supported for v7/8 code.
75
76    TARGET_CM_32:     32 bit address space, top 32 bits = 0,
77                      pointers are 32 bits.  Note that this isn't intended
78                      to imply a v7/8 abi.
79
80    TARGET_CM_MEDLOW: 32 bit address space, top 32 bits = 0,
81                      avoid generating %uhi and %ulo terms,
82                      pointers are 64 bits.
83
84    TARGET_CM_MEDMID: 64 bit address space.
85                      The executable must be in the low 16 TB of memory.
86                      This corresponds to the low 44 bits, and the %[hml]44
87                      relocs are used.  The text segment has a maximum size
88                      of 31 bits.
89
90    TARGET_CM_MEDANY: 64 bit address space.
91                      The text and data segments have a maximum size of 31
92                      bits and may be located anywhere.  The maximum offset
93                      from any instruction to the label _GLOBAL_OFFSET_TABLE_
94                      is 31 bits.
95
96    TARGET_CM_EMBMEDANY: 64 bit address space.
97                      The text and data segments have a maximum size of 31 bits
98                      and may be located anywhere.  Register %g4 contains
99                      the start address of the data segment.
100 */
101
102 enum cmodel {
103   CM_32,
104   CM_MEDLOW,
105   CM_MEDMID,
106   CM_MEDANY,
107   CM_EMBMEDANY
108 };
109
110 /* Value of -mcmodel specified by user.  */
111 extern const char *sparc_cmodel_string;
112 /* One of CM_FOO.  */
113 extern enum cmodel sparc_cmodel;
114
115 /* V9 code model selection.  */
116 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
117 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
118 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
119 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
120
121 #define SPARC_DEFAULT_CMODEL CM_32
122
123 /* This is call-clobbered in the normal ABI, but is reserved in the
124    home grown (aka upward compatible) embedded ABI.  */
125 #define EMBMEDANY_BASE_REG "%g4"
126 \f
127 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
128    and specified by the user via --with-cpu=foo.
129    This specifies the cpu implementation, not the architecture size.  */
130 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit
131    capable cpu's.  */
132 #define TARGET_CPU_sparc        0
133 #define TARGET_CPU_v7           0       /* alias for previous */
134 #define TARGET_CPU_sparclet     1
135 #define TARGET_CPU_sparclite    2
136 #define TARGET_CPU_v8           3       /* generic v8 implementation */
137 #define TARGET_CPU_supersparc   4
138 #define TARGET_CPU_hypersparc   5
139 #define TARGET_CPU_sparc86x     6
140 #define TARGET_CPU_sparclite86x 6
141 #define TARGET_CPU_v9           7       /* generic v9 implementation */
142 #define TARGET_CPU_sparcv9      7       /* alias */
143 #define TARGET_CPU_sparc64      7       /* alias */
144 #define TARGET_CPU_ultrasparc   8
145 #define TARGET_CPU_ultrasparc3  9
146
147 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
148  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc \
149  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
150
151 #define CPP_CPU32_DEFAULT_SPEC ""
152 #define ASM_CPU32_DEFAULT_SPEC ""
153
154 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
155 /* ??? What does Sun's CC pass?  */
156 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
157 /* ??? It's not clear how other assemblers will handle this, so by default
158    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
159    is handled in sol2.h.  */
160 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
161 #endif
162 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
163 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
164 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
165 #endif
166 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
167 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
168 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
169 #endif
170
171 #else
172
173 #define CPP_CPU64_DEFAULT_SPEC ""
174 #define ASM_CPU64_DEFAULT_SPEC ""
175
176 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
177  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
178 #define CPP_CPU32_DEFAULT_SPEC ""
179 #define ASM_CPU32_DEFAULT_SPEC ""
180 #endif
181
182 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
183 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
184 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
185 #endif
186
187 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
188 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
189 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
190 #endif
191
192 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
193 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
194 #define ASM_CPU32_DEFAULT_SPEC ""
195 #endif
196
197 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
198 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
199 #define ASM_CPU32_DEFAULT_SPEC ""
200 #endif
201
202 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
203 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
204 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
205 #endif
206
207 #endif
208
209 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
210  #error Unrecognized value in TARGET_CPU_DEFAULT.
211 #endif
212
213 #ifdef SPARC_BI_ARCH
214
215 #define CPP_CPU_DEFAULT_SPEC \
216 (DEFAULT_ARCH32_P ? "\
217 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
218 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
219 " : "\
220 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
221 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
222 ")
223 #define ASM_CPU_DEFAULT_SPEC \
224 (DEFAULT_ARCH32_P ? "\
225 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
226 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
227 " : "\
228 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
229 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
230 ")
231
232 #else /* !SPARC_BI_ARCH */
233
234 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
235 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
236
237 #endif /* !SPARC_BI_ARCH */
238
239 /* Define macros to distinguish architectures.  */
240
241 /* Common CPP definitions used by CPP_SPEC amongst the various targets
242    for handling -mcpu=xxx switches.  */
243 #define CPP_CPU_SPEC "\
244 %{msoft-float:-D_SOFT_FLOAT} \
245 %{mcypress:} \
246 %{msparclite:-D__sparclite__} \
247 %{mf930:-D__sparclite__} %{mf934:-D__sparclite__} \
248 %{mv8:-D__sparc_v8__} \
249 %{msupersparc:-D__supersparc__ -D__sparc_v8__} \
250 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
251 %{mcpu=sparclite:-D__sparclite__} \
252 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
253 %{mcpu=v8:-D__sparc_v8__} \
254 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
255 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
256 %{mcpu=sparclite86x:-D__sparclite86x__} \
257 %{mcpu=v9:-D__sparc_v9__} \
258 %{mcpu=ultrasparc:-D__sparc_v9__} \
259 %{mcpu=ultrasparc3:-D__sparc_v9__} \
260 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(cpp_cpu_default)}}}}}}} \
261 "
262 #define CPP_ARCH32_SPEC ""
263 #define CPP_ARCH64_SPEC "-D__arch64__"
264
265 #define CPP_ARCH_DEFAULT_SPEC \
266 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
267
268 #define CPP_ARCH_SPEC "\
269 %{m32:%(cpp_arch32)} \
270 %{m64:%(cpp_arch64)} \
271 %{!m32:%{!m64:%(cpp_arch_default)}} \
272 "
273
274 /* Macros to distinguish endianness.  */
275 #define CPP_ENDIAN_SPEC "\
276 %{mlittle-endian:-D__LITTLE_ENDIAN__} \
277 %{mlittle-endian-data:-D__LITTLE_ENDIAN_DATA__}"
278
279 /* Macros to distinguish the particular subtarget.  */
280 #define CPP_SUBTARGET_SPEC ""
281
282 #define CPP_SPEC "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_subtarget)"
283
284 /* Prevent error on `-sun4' and `-target sun4' options.  */
285 /* This used to translate -dalign to -malign, but that is no good
286    because it can't turn off the usual meaning of making debugging dumps.  */
287 /* Translate old style -m<cpu> into new style -mcpu=<cpu>.
288    ??? Delete support for -m<cpu> for 2.9.  */
289
290 #define CC1_SPEC "\
291 %{sun4:} %{target:} \
292 %{mcypress:-mcpu=cypress} \
293 %{msparclite:-mcpu=sparclite} %{mf930:-mcpu=f930} %{mf934:-mcpu=f934} \
294 %{mv8:-mcpu=v8} %{msupersparc:-mcpu=supersparc} \
295 "
296
297 /* Override in target specific files.  */
298 #define ASM_CPU_SPEC "\
299 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
300 %{msparclite:-Asparclite} \
301 %{mf930:-Asparclite} %{mf934:-Asparclite} \
302 %{mcpu=sparclite:-Asparclite} \
303 %{mcpu=sparclite86x:-Asparclite} \
304 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
305 %{mv8plus:-Av8plus} \
306 %{mcpu=v9:-Av9} \
307 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
308 %{mcpu=ultrasparc3:%{!mv8plus:-Av9b}} \
309 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(asm_cpu_default)}}}}}}} \
310 "
311
312 /* Word size selection, among other things.
313    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
314
315 #define ASM_ARCH32_SPEC "-32"
316 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
317 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
318 #else
319 #define ASM_ARCH64_SPEC "-64"
320 #endif
321 #define ASM_ARCH_DEFAULT_SPEC \
322 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
323
324 #define ASM_ARCH_SPEC "\
325 %{m32:%(asm_arch32)} \
326 %{m64:%(asm_arch64)} \
327 %{!m32:%{!m64:%(asm_arch_default)}} \
328 "
329
330 #ifdef HAVE_AS_RELAX_OPTION
331 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
332 #else
333 #define ASM_RELAX_SPEC ""
334 #endif
335
336 /* Special flags to the Sun-4 assembler when using pipe for input.  */
337
338 #define ASM_SPEC "\
339 %{R} %{!pg:%{!p:%{fpic|fPIC|fpie|fPIE:-k}}} %{keep-local-as-symbols:-L} \
340 %(asm_cpu) %(asm_relax)"
341
342 #define AS_NEEDS_DASH_FOR_PIPED_INPUT
343
344 /* This macro defines names of additional specifications to put in the specs
345    that can be used in various specifications like CC1_SPEC.  Its definition
346    is an initializer with a subgrouping for each command option.
347
348    Each subgrouping contains a string constant, that defines the
349    specification name, and a string constant that used by the GCC driver
350    program.
351
352    Do not define this macro if it does not need to do anything.  */
353
354 #define EXTRA_SPECS \
355   { "cpp_cpu",          CPP_CPU_SPEC },         \
356   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
357   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
358   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
359   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
360   { "cpp_arch",         CPP_ARCH_SPEC },        \
361   { "cpp_endian",       CPP_ENDIAN_SPEC },      \
362   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
363   { "asm_cpu",          ASM_CPU_SPEC },         \
364   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
365   { "asm_arch32",       ASM_ARCH32_SPEC },      \
366   { "asm_arch64",       ASM_ARCH64_SPEC },      \
367   { "asm_relax",        ASM_RELAX_SPEC },       \
368   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
369   { "asm_arch",         ASM_ARCH_SPEC },        \
370   SUBTARGET_EXTRA_SPECS
371
372 #define SUBTARGET_EXTRA_SPECS
373
374 /* Because libgcc can generate references back to libc (via .umul etc.) we have
375    to list libc again after the second libgcc.  */
376 #define LINK_GCC_C_SEQUENCE_SPEC "%G %L %G %L"
377
378 \f
379 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
380 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
381
382 /* ??? This should be 32 bits for v9 but what can we do?  */
383 #define WCHAR_TYPE "short unsigned int"
384 #define WCHAR_TYPE_SIZE 16
385
386 /* Show we can debug even without a frame pointer.  */
387 #define CAN_DEBUG_WITHOUT_FP
388
389 #define OVERRIDE_OPTIONS  sparc_override_options ()
390
391 /* Generate DBX debugging information.  */
392
393 #define DBX_DEBUGGING_INFO 1
394 \f
395 /* Run-time compilation parameters selecting different hardware subsets.  */
396
397 extern int target_flags;
398
399 /* Nonzero if we should generate code to use the fpu.  */
400 #define MASK_FPU 1
401 #define TARGET_FPU (target_flags & MASK_FPU)
402
403 /* Nonzero if we should assume that double pointers might be unaligned.
404    This can happen when linking gcc compiled code with other compilers,
405    because the ABI only guarantees 4 byte alignment.  */
406 #define MASK_UNALIGNED_DOUBLES 4
407 #define TARGET_UNALIGNED_DOUBLES (target_flags & MASK_UNALIGNED_DOUBLES)
408
409 /* Nonzero means that we should generate code for a v8 sparc.  */
410 #define MASK_V8 0x8
411 #define TARGET_V8 (target_flags & MASK_V8)
412
413 /* Nonzero means that we should generate code for a sparclite.
414    This enables the sparclite specific instructions, but does not affect
415    whether FPU instructions are emitted.  */
416 #define MASK_SPARCLITE 0x10
417 #define TARGET_SPARCLITE (target_flags & MASK_SPARCLITE)
418
419 /* Nonzero if we're compiling for the sparclet.  */
420 #define MASK_SPARCLET 0x20
421 #define TARGET_SPARCLET (target_flags & MASK_SPARCLET)
422
423 /* Nonzero if we're compiling for v9 sparc.
424    Note that v9's can run in 32 bit mode so this doesn't necessarily mean
425    the word size is 64.  */
426 #define MASK_V9 0x40
427 #define TARGET_V9 (target_flags & MASK_V9)
428
429 /* Nonzero to generate code that uses the instructions deprecated in
430    the v9 architecture.  This option only applies to v9 systems.  */
431 /* ??? This isn't user selectable yet.  It's used to enable such insns
432    on 32 bit v9 systems and for the moment they're permanently disabled
433    on 64 bit v9 systems.  */
434 #define MASK_DEPRECATED_V8_INSNS 0x80
435 #define TARGET_DEPRECATED_V8_INSNS (target_flags & MASK_DEPRECATED_V8_INSNS)
436
437 /* Mask of all CPU selection flags.  */
438 #define MASK_ISA \
439 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
440
441 /* Nonzero means don't pass `-assert pure-text' to the linker.  */
442 #define MASK_IMPURE_TEXT 0x100
443 #define TARGET_IMPURE_TEXT (target_flags & MASK_IMPURE_TEXT)
444
445 /* Nonzero means that we should generate code using a flat register window
446    model, i.e. no save/restore instructions are generated, which is
447    compatible with normal sparc code.
448    The frame pointer is %i7 instead of %fp.  */
449 #define MASK_FLAT 0x200
450 #define TARGET_FLAT (target_flags & MASK_FLAT)
451
452 /* Nonzero means use the registers that the SPARC ABI reserves for
453    application software.  This must be the default to coincide with the
454    setting in FIXED_REGISTERS.  */
455 #define MASK_APP_REGS 0x400
456 #define TARGET_APP_REGS (target_flags & MASK_APP_REGS)
457
458 /* Option to select how quad word floating point is implemented.
459    When TARGET_HARD_QUAD is true, we use the hardware quad instructions.
460    Otherwise, we use the SPARC ABI quad library functions.  */
461 #define MASK_HARD_QUAD 0x800
462 #define TARGET_HARD_QUAD (target_flags & MASK_HARD_QUAD)
463
464 /* Nonzero on little-endian machines.  */
465 /* ??? Little endian support currently only exists for sparclet-aout and
466    sparc64-elf configurations.  May eventually want to expand the support
467    to all targets, but for now it's kept local to only those two.  */
468 #define MASK_LITTLE_ENDIAN 0x1000
469 #define TARGET_LITTLE_ENDIAN (target_flags & MASK_LITTLE_ENDIAN)
470
471 /* 0x2000, 0x4000 are unused */
472
473 /* Nonzero if pointers are 64 bits.  */
474 #define MASK_PTR64 0x8000
475 #define TARGET_PTR64 (target_flags & MASK_PTR64)
476
477 /* Nonzero if generating code to run in a 64 bit environment.
478    This is intended to only be used by TARGET_ARCH{32,64} as they are the
479    mechanism used to control compile time or run time selection.  */
480 #define MASK_64BIT 0x10000
481 #define TARGET_64BIT (target_flags & MASK_64BIT)
482
483 /* 0x20000,0x40000 unused */
484
485 /* Nonzero means use a stack bias of 2047.  Stack offsets are obtained by
486    adding 2047 to %sp.  This option is for v9 only and is the default.  */
487 #define MASK_STACK_BIAS 0x80000
488 #define TARGET_STACK_BIAS (target_flags & MASK_STACK_BIAS)
489
490 /* 0x100000,0x200000 unused */
491
492 /* Nonzero means -m{,no-}fpu was passed on the command line.  */
493 #define MASK_FPU_SET 0x400000
494 #define TARGET_FPU_SET (target_flags & MASK_FPU_SET)
495
496 /* Use the UltraSPARC Visual Instruction Set extensions.  */
497 #define MASK_VIS 0x1000000
498 #define TARGET_VIS (target_flags & MASK_VIS)
499
500 /* Compile for Solaris V8+.  32 bit Solaris preserves the high bits of
501    the current out and global registers and Linux 2.2+ as well.  */
502 #define MASK_V8PLUS 0x2000000
503 #define TARGET_V8PLUS (target_flags & MASK_V8PLUS)
504
505 /* Force a the fastest alignment on structures to take advantage of
506    faster copies.  */
507 #define MASK_FASTER_STRUCTS 0x4000000
508 #define TARGET_FASTER_STRUCTS (target_flags & MASK_FASTER_STRUCTS)
509
510 /* Use IEEE quad long double.  */
511 #define MASK_LONG_DOUBLE_128 0x8000000
512 #define TARGET_LONG_DOUBLE_128 (target_flags & MASK_LONG_DOUBLE_128)
513
514 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
515    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
516    to get high 32 bits.  False in V8+ or V9 because multiply stores
517    a 64 bit result in a register.  */
518
519 #define TARGET_HARD_MUL32                               \
520   ((TARGET_V8 || TARGET_SPARCLITE                       \
521     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
522    && ! TARGET_V8PLUS && TARGET_ARCH32)
523
524 #define TARGET_HARD_MUL                                 \
525   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
526    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)
527
528
529 /* Macro to define tables used to set the flags.
530    This is a list in braces of pairs in braces,
531    each pair being { "NAME", VALUE }
532    where VALUE is the bits to set or minus the bits to clear.
533    An empty string NAME is used to identify the default VALUE.  */
534
535 #define TARGET_SWITCHES  \
536   { {"fpu", MASK_FPU | MASK_FPU_SET,                                    \
537      N_("Use hardware fp") },                                           \
538     {"no-fpu", -MASK_FPU,                                               \
539      N_("Do not use hardware fp") },                                    \
540     {"no-fpu", MASK_FPU_SET,                            NULL, },        \
541     {"hard-float", MASK_FPU | MASK_FPU_SET,                             \
542      N_("Use hardware fp") },                                           \
543     {"soft-float", -MASK_FPU,                                           \
544      N_("Do not use hardware fp") },                                    \
545     {"soft-float", MASK_FPU_SET,                        NULL },         \
546     {"unaligned-doubles", MASK_UNALIGNED_DOUBLES,                       \
547      N_("Assume possible double misalignment") },                       \
548     {"no-unaligned-doubles", -MASK_UNALIGNED_DOUBLES,                   \
549      N_("Assume all doubles are aligned") },                            \
550     {"impure-text", MASK_IMPURE_TEXT,                                   \
551      N_("Pass -assert pure-text to linker") },                          \
552     {"no-impure-text", -MASK_IMPURE_TEXT,                               \
553      N_("Do not pass -assert pure-text to linker") },                   \
554     {"flat", MASK_FLAT,                                                 \
555      N_("Use flat register window model") },                            \
556     {"no-flat", -MASK_FLAT,                                             \
557      N_("Do not use flat register window model") },                     \
558     {"app-regs", MASK_APP_REGS,                                         \
559      N_("Use ABI reserved registers") },                                \
560     {"no-app-regs", -MASK_APP_REGS,                                     \
561      N_("Do not use ABI reserved registers") },                         \
562     {"hard-quad-float", MASK_HARD_QUAD,                                 \
563      N_("Use hardware quad fp instructions") },                         \
564     {"soft-quad-float", -MASK_HARD_QUAD,                                \
565      N_("Do not use hardware quad fp instructions") },                  \
566     {"v8plus", MASK_V8PLUS,                                             \
567      N_("Compile for v8plus ABI") },                                    \
568     {"no-v8plus", -MASK_V8PLUS,                                         \
569      N_("Do not compile for v8plus ABI") },                             \
570     {"vis", MASK_VIS,                                                   \
571      N_("Utilize Visual Instruction Set") },                            \
572     {"no-vis", -MASK_VIS,                                               \
573      N_("Do not utilize Visual Instruction Set") },                     \
574     /* ??? These are deprecated, coerced to -mcpu=.  Delete in 2.9.  */ \
575     {"cypress", 0,                                                      \
576      N_("Optimize for Cypress processors") },                           \
577     {"sparclite", 0,                                                    \
578      N_("Optimize for SPARCLite processors") },                         \
579     {"f930", 0,                                                         \
580      N_("Optimize for F930 processors") },                              \
581     {"f934", 0,                                                         \
582      N_("Optimize for F934 processors") },                              \
583     {"v8", 0,                                                           \
584      N_("Use V8 SPARC ISA") },                                          \
585     {"supersparc", 0,                                                   \
586      N_("Optimize for SuperSPARC processors") },                        \
587     /* End of deprecated options.  */                                   \
588     {"ptr64", MASK_PTR64,                                               \
589      N_("Pointers are 64-bit") },                                       \
590     {"ptr32", -MASK_PTR64,                                              \
591      N_("Pointers are 32-bit") },                                       \
592     {"32", -MASK_64BIT,                                                 \
593      N_("Use 32-bit ABI") },                                            \
594     {"64", MASK_64BIT,                                                  \
595      N_("Use 64-bit ABI") },                                            \
596     {"stack-bias", MASK_STACK_BIAS,                                     \
597      N_("Use stack bias") },                                            \
598     {"no-stack-bias", -MASK_STACK_BIAS,                                 \
599      N_("Do not use stack bias") },                                     \
600     {"faster-structs", MASK_FASTER_STRUCTS,                             \
601      N_("Use structs on stronger alignment for double-word copies") },  \
602     {"no-faster-structs", -MASK_FASTER_STRUCTS,                         \
603      N_("Do not use structs on stronger alignment for double-word copies") }, \
604     {"relax", 0,                                                        \
605      N_("Optimize tail call instructions in assembler and linker") },   \
606     {"no-relax", 0,                                                     \
607      N_("Do not optimize tail call instructions in assembler or linker") }, \
608     SUBTARGET_SWITCHES                  \
609     { "", TARGET_DEFAULT, ""}}
610
611 /* MASK_APP_REGS must always be the default because that's what
612    FIXED_REGISTERS is set to and -ffixed- is processed before
613    CONDITIONAL_REGISTER_USAGE is called (where we process -mno-app-regs).  */
614 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
615
616 /* This is meant to be redefined in target specific files.  */
617 #define SUBTARGET_SWITCHES
618
619 /* Processor type.
620    These must match the values for the cpu attribute in sparc.md.  */
621 enum processor_type {
622   PROCESSOR_V7,
623   PROCESSOR_CYPRESS,
624   PROCESSOR_V8,
625   PROCESSOR_SUPERSPARC,
626   PROCESSOR_SPARCLITE,
627   PROCESSOR_F930,
628   PROCESSOR_F934,
629   PROCESSOR_HYPERSPARC,
630   PROCESSOR_SPARCLITE86X,
631   PROCESSOR_SPARCLET,
632   PROCESSOR_TSC701,
633   PROCESSOR_V9,
634   PROCESSOR_ULTRASPARC,
635   PROCESSOR_ULTRASPARC3
636 };
637
638 /* This is set from -m{cpu,tune}=xxx.  */
639 extern enum processor_type sparc_cpu;
640
641 /* Recast the cpu class to be the cpu attribute.
642    Every file includes us, but not every file includes insn-attr.h.  */
643 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
644
645 #define TARGET_OPTIONS \
646 {                                                               \
647   { "cpu=",  &sparc_select[1].string,                           \
648     N_("Use features of and schedule code for given CPU"), 0},  \
649   { "tune=", &sparc_select[2].string,                           \
650     N_("Schedule code for given CPU"), 0},                      \
651   { "cmodel=", &sparc_cmodel_string,                            \
652     N_("Use given SPARC code model"), 0},                       \
653   SUBTARGET_OPTIONS                                             \
654 }
655
656 /* This is meant to be redefined in target specific files.  */
657 #define SUBTARGET_OPTIONS
658
659 /* Support for a compile-time default CPU, et cetera.  The rules are:
660    --with-cpu is ignored if -mcpu is specified.
661    --with-tune is ignored if -mtune is specified.
662    --with-float is ignored if -mhard-float, -msoft-float, -mfpu, or -mno-fpu
663      are specified.  */
664 #define OPTION_DEFAULT_SPECS \
665   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
666   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
667   {"float", "%{!msoft-float:%{!mhard-float:%{!fpu:%{!no-fpu:-m%(VALUE)-float}}}}" }
668
669 /* sparc_select[0] is reserved for the default cpu.  */
670 struct sparc_cpu_select
671 {
672   const char *string;
673   const char *const name;
674   const int set_tune_p;
675   const int set_arch_p;
676 };
677
678 extern struct sparc_cpu_select sparc_select[];
679 \f
680 /* target machine storage layout */
681
682 /* Define this if most significant bit is lowest numbered
683    in instructions that operate on numbered bit-fields.  */
684 #define BITS_BIG_ENDIAN 1
685
686 /* Define this if most significant byte of a word is the lowest numbered.  */
687 #define BYTES_BIG_ENDIAN 1
688
689 /* Define this if most significant word of a multiword number is the lowest
690    numbered.  */
691 #define WORDS_BIG_ENDIAN 1
692
693 /* Define this to set the endianness to use in libgcc2.c, which can
694    not depend on target_flags.  */
695 #if defined (__LITTLE_ENDIAN__) || defined(__LITTLE_ENDIAN_DATA__)
696 #define LIBGCC2_WORDS_BIG_ENDIAN 0
697 #else
698 #define LIBGCC2_WORDS_BIG_ENDIAN 1
699 #endif
700
701 #define MAX_BITS_PER_WORD       64
702
703 /* Width of a word, in units (bytes).  */
704 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
705 #ifdef IN_LIBGCC2
706 #define MIN_UNITS_PER_WORD      UNITS_PER_WORD
707 #else
708 #define MIN_UNITS_PER_WORD      4
709 #endif
710
711 /* Now define the sizes of the C data types.  */
712
713 #define SHORT_TYPE_SIZE         16
714 #define INT_TYPE_SIZE           32
715 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
716 #define LONG_LONG_TYPE_SIZE     64
717 #define FLOAT_TYPE_SIZE         32
718 #define DOUBLE_TYPE_SIZE        64
719
720 #ifdef SPARC_BI_ARCH
721 #define MAX_LONG_TYPE_SIZE      64
722 #endif
723
724 #if 0
725 /* ??? This does not work in SunOS 4.x, so it is not enabled here.
726    Instead, it is enabled in sol2.h, because it does work under Solaris.  */
727 /* Define for support of TFmode long double.
728    SPARC ABI says that long double is 4 words.  */
729 #define LONG_DOUBLE_TYPE_SIZE 128
730 #endif
731
732 /* Width in bits of a pointer.
733    See also the macro `Pmode' defined below.  */
734 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
735
736 /* If we have to extend pointers (only when TARGET_ARCH64 and not
737    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
738    if ptr_mode and Pmode are the same.  */
739 #define POINTERS_EXTEND_UNSIGNED 1
740
741 /* A macro to update MODE and UNSIGNEDP when an object whose type
742    is TYPE and which has the specified mode and signedness is to be
743    stored in a register.  This macro is only called when TYPE is a
744    scalar type.  */
745 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE) \
746 if (TARGET_ARCH64                               \
747     && GET_MODE_CLASS (MODE) == MODE_INT        \
748     && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)   \
749   (MODE) = word_mode;
750
751 /* This is only needed for TARGET_ARCH64, but since PROMOTE_MODE is a no-op
752    for TARGET_ARCH32 this is ok.  Otherwise we'd need to add a runtime test
753    for this value.  For TARGET_ARCH64 we need it, as we don't have instructions
754    for arithmetic operations which do zero/sign extension at the same time,
755    so without this we end up with a srl/sra after every assignment to an
756    user variable,  which means very very bad code.  */
757 #define PROMOTE_FOR_CALL_ONLY
758
759 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
760 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
761
762 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
763 /* FIXME, this is wrong when TARGET_ARCH64 and TARGET_STACK_BIAS, because
764    then sp+2047 is 128-bit aligned so sp is really only byte-aligned.  */
765 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
766 /* Temporary hack until the FIXME above is fixed.  This macro is used
767    only in pad_to_arg_alignment in function.c; see the comment there
768    for details about what it does.  */
769 #define SPARC_STACK_BOUNDARY_HACK (TARGET_ARCH64 && TARGET_STACK_BIAS)
770
771 /* ALIGN FRAMES on double word boundaries */
772
773 #define SPARC_STACK_ALIGN(LOC) \
774   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
775
776 /* Allocation boundary (in *bits*) for the code of a function.  */
777 #define FUNCTION_BOUNDARY 32
778
779 /* Alignment of field after `int : 0' in a structure.  */
780 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
781
782 /* Every structure's size must be a multiple of this.  */
783 #define STRUCTURE_SIZE_BOUNDARY 8
784
785 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
786 #define PCC_BITFIELD_TYPE_MATTERS 1
787
788 /* No data type wants to be aligned rounder than this.  */
789 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
790
791 /* The best alignment to use in cases where we have a choice.  */
792 #define FASTEST_ALIGNMENT 64
793
794 /* Define this macro as an expression for the alignment of a structure
795    (given by STRUCT as a tree node) if the alignment computed in the
796    usual way is COMPUTED and the alignment explicitly specified was
797    SPECIFIED.
798
799    The default is to use SPECIFIED if it is larger; otherwise, use
800    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
801 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
802  (TARGET_FASTER_STRUCTS ?                               \
803   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
804     || TREE_CODE (STRUCT) == UNION_TYPE                 \
805     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
806    && TYPE_FIELDS (STRUCT) != 0                         \
807      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
808      : MAX ((COMPUTED), (SPECIFIED)))                   \
809    :  MAX ((COMPUTED), (SPECIFIED)))
810
811 /* Make strings word-aligned so strcpy from constants will be faster.  */
812 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
813   ((TREE_CODE (EXP) == STRING_CST       \
814     && (ALIGN) < FASTEST_ALIGNMENT)     \
815    ? FASTEST_ALIGNMENT : (ALIGN))
816
817 /* Make arrays of chars word-aligned for the same reasons.  */
818 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
819   (TREE_CODE (TYPE) == ARRAY_TYPE               \
820    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
821    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
822
823 /* Set this nonzero if move instructions will actually fail to work
824    when given unaligned data.  */
825 #define STRICT_ALIGNMENT 1
826
827 /* Things that must be doubleword aligned cannot go in the text section,
828    because the linker fails to align the text section enough!
829    Put them in the data section.  This macro is only used in this file.  */
830 #define MAX_TEXT_ALIGN 32
831
832 /* This forces all variables and constants to the data section when PIC.
833    This is because the SunOS 4 shared library scheme thinks everything in
834    text is a function, and patches the address to point to a loader stub.  */
835 /* This is defined to zero for every system which doesn't use the a.out object
836    file format.  */
837 #ifndef SUNOS4_SHARED_LIBRARIES
838 #define SUNOS4_SHARED_LIBRARIES 0
839 #endif
840 \f
841 /* Standard register usage.  */
842
843 /* Number of actual hardware registers.
844    The hardware registers are assigned numbers for the compiler
845    from 0 to just below FIRST_PSEUDO_REGISTER.
846    All registers that the compiler knows about must be given numbers,
847    even those that are not normally considered general registers.
848
849    SPARC has 32 integer registers and 32 floating point registers.
850    64 bit SPARC has 32 additional fp regs, but the odd numbered ones are not
851    accessible.  We still account for them to simplify register computations
852    (eg: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
853    32+32+32+4 == 100.
854    Register 100 is used as the integer condition code register.
855    Register 101 is used as the soft frame pointer register.  */
856
857 #define FIRST_PSEUDO_REGISTER 102
858
859 #define SPARC_FIRST_FP_REG     32
860 /* Additional V9 fp regs.  */
861 #define SPARC_FIRST_V9_FP_REG  64
862 #define SPARC_LAST_V9_FP_REG   95
863 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
864 #define SPARC_FIRST_V9_FCC_REG 96
865 #define SPARC_LAST_V9_FCC_REG  99
866 /* V8 fcc reg.  */
867 #define SPARC_FCC_REG 96
868 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
869 #define SPARC_ICC_REG 100
870
871 /* Nonzero if REGNO is an fp reg.  */
872 #define SPARC_FP_REG_P(REGNO) \
873 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
874
875 /* Argument passing regs.  */
876 #define SPARC_OUTGOING_INT_ARG_FIRST 8
877 #define SPARC_INCOMING_INT_ARG_FIRST (TARGET_FLAT ? 8 : 24)
878 #define SPARC_FP_ARG_FIRST           32
879
880 /* 1 for registers that have pervasive standard uses
881    and are not available for the register allocator.
882
883    On non-v9 systems:
884    g1 is free to use as temporary.
885    g2-g4 are reserved for applications.  Gcc normally uses them as
886    temporaries, but this can be disabled via the -mno-app-regs option.
887    g5 through g7 are reserved for the operating system.
888
889    On v9 systems:
890    g1,g5 are free to use as temporaries, and are free to use between calls
891    if the call is to an external function via the PLT.
892    g4 is free to use as a temporary in the non-embedded case.
893    g4 is reserved in the embedded case.
894    g2-g3 are reserved for applications.  Gcc normally uses them as
895    temporaries, but this can be disabled via the -mno-app-regs option.
896    g6-g7 are reserved for the operating system (or application in
897    embedded case).
898    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
899    currently be a fixed register until this pattern is rewritten.
900    Register 1 is also used when restoring call-preserved registers in large
901    stack frames.
902
903    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
904    CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
905 */
906
907 #define FIXED_REGISTERS  \
908  {1, 0, 2, 2, 2, 2, 1, 1,       \
909   0, 0, 0, 0, 0, 0, 1, 0,       \
910   0, 0, 0, 0, 0, 0, 0, 0,       \
911   0, 0, 0, 0, 0, 0, 1, 1,       \
912                                 \
913   0, 0, 0, 0, 0, 0, 0, 0,       \
914   0, 0, 0, 0, 0, 0, 0, 0,       \
915   0, 0, 0, 0, 0, 0, 0, 0,       \
916   0, 0, 0, 0, 0, 0, 0, 0,       \
917                                 \
918   0, 0, 0, 0, 0, 0, 0, 0,       \
919   0, 0, 0, 0, 0, 0, 0, 0,       \
920   0, 0, 0, 0, 0, 0, 0, 0,       \
921   0, 0, 0, 0, 0, 0, 0, 0,       \
922                                 \
923   0, 0, 0, 0, 0, 1}
924
925 /* 1 for registers not available across function calls.
926    These must include the FIXED_REGISTERS and also any
927    registers that can be used without being saved.
928    The latter must include the registers where values are returned
929    and the register where structure-value addresses are passed.
930    Aside from that, you can include as many other registers as you like.  */
931
932 #define CALL_USED_REGISTERS  \
933  {1, 1, 1, 1, 1, 1, 1, 1,       \
934   1, 1, 1, 1, 1, 1, 1, 1,       \
935   0, 0, 0, 0, 0, 0, 0, 0,       \
936   0, 0, 0, 0, 0, 0, 1, 1,       \
937                                 \
938   1, 1, 1, 1, 1, 1, 1, 1,       \
939   1, 1, 1, 1, 1, 1, 1, 1,       \
940   1, 1, 1, 1, 1, 1, 1, 1,       \
941   1, 1, 1, 1, 1, 1, 1, 1,       \
942                                 \
943   1, 1, 1, 1, 1, 1, 1, 1,       \
944   1, 1, 1, 1, 1, 1, 1, 1,       \
945   1, 1, 1, 1, 1, 1, 1, 1,       \
946   1, 1, 1, 1, 1, 1, 1, 1,       \
947                                 \
948   1, 1, 1, 1, 1, 1}
949
950 /* If !TARGET_FPU, then make the fp registers and fp cc regs fixed so that
951    they won't be allocated.  */
952
953 #define CONDITIONAL_REGISTER_USAGE                              \
954 do                                                              \
955   {                                                             \
956     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)              \
957       {                                                         \
958         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                \
959         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
960       }                                                         \
961     /* If the user has passed -f{fixed,call-{used,saved}}-g5 */ \
962     /* then honor it.  */                                       \
963     if (TARGET_ARCH32 && fixed_regs[5])                         \
964       fixed_regs[5] = 1;                                        \
965     else if (TARGET_ARCH64 && fixed_regs[5] == 2)               \
966       fixed_regs[5] = 0;                                        \
967     if (! TARGET_V9)                                            \
968       {                                                         \
969         int regno;                                              \
970         for (regno = SPARC_FIRST_V9_FP_REG;                     \
971              regno <= SPARC_LAST_V9_FP_REG;                     \
972              regno++)                                           \
973           fixed_regs[regno] = 1;                                \
974         /* %fcc0 is used by v8 and v9.  */                      \
975         for (regno = SPARC_FIRST_V9_FCC_REG + 1;                \
976              regno <= SPARC_LAST_V9_FCC_REG;                    \
977              regno++)                                           \
978           fixed_regs[regno] = 1;                                \
979       }                                                         \
980     if (! TARGET_FPU)                                           \
981       {                                                         \
982         int regno;                                              \
983         for (regno = 32; regno < SPARC_LAST_V9_FCC_REG; regno++) \
984           fixed_regs[regno] = 1;                                \
985       }                                                         \
986     /* If the user has passed -f{fixed,call-{used,saved}}-g2 */ \
987     /* then honor it.  Likewise with g3 and g4.  */             \
988     if (fixed_regs[2] == 2)                                     \
989       fixed_regs[2] = ! TARGET_APP_REGS;                        \
990     if (fixed_regs[3] == 2)                                     \
991       fixed_regs[3] = ! TARGET_APP_REGS;                        \
992     if (TARGET_ARCH32 && fixed_regs[4] == 2)                    \
993       fixed_regs[4] = ! TARGET_APP_REGS;                        \
994     else if (TARGET_CM_EMBMEDANY)                               \
995       fixed_regs[4] = 1;                                        \
996     else if (fixed_regs[4] == 2)                                \
997       fixed_regs[4] = 0;                                        \
998     if (TARGET_FLAT)                                            \
999       {                                                         \
1000         int regno;                                              \
1001         /* Let the compiler believe the frame pointer is still  \
1002            %fp, but output it as %i7.  */                       \
1003         fixed_regs[31] = 1;                                     \
1004         reg_names[HARD_FRAME_POINTER_REGNUM] = "%i7";           \
1005         /* Disable leaf functions */                            \
1006         memset (sparc_leaf_regs, 0, FIRST_PSEUDO_REGISTER);     \
1007         /* Make LEAF_REG_REMAP a noop.  */                      \
1008         for (regno = 0; regno < FIRST_PSEUDO_REGISTER; regno++) \
1009           leaf_reg_remap [regno] = regno;                       \
1010       }                                                         \
1011   }                                                             \
1012 while (0)
1013
1014 /* Return number of consecutive hard regs needed starting at reg REGNO
1015    to hold something of mode MODE.
1016    This is ordinarily the length in words of a value of mode MODE
1017    but can be less for certain modes in special long registers.
1018
1019    On SPARC, ordinary registers hold 32 bits worth;
1020    this means both integer and floating point registers.
1021    On v9, integer regs hold 64 bits worth; floating point regs hold
1022    32 bits worth (this includes the new fp regs as even the odd ones are
1023    included in the hard register count).  */
1024
1025 #define HARD_REGNO_NREGS(REGNO, MODE) \
1026   (TARGET_ARCH64                                                        \
1027    ? ((REGNO) < 32 || (REGNO) == FRAME_POINTER_REGNUM                   \
1028       ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD    \
1029       : (GET_MODE_SIZE (MODE) + 3) / 4)                                 \
1030    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1031
1032 /* Due to the ARCH64 discrepancy above we must override this next
1033    macro too.  */
1034 #define REGMODE_NATURAL_SIZE(MODE) \
1035   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
1036
1037 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
1038    See sparc.c for how we initialize this.  */
1039 extern const int *hard_regno_mode_classes;
1040 extern int sparc_mode_class[];
1041
1042 /* ??? Because of the funny way we pass parameters we should allow certain
1043    ??? types of float/complex values to be in integer registers during
1044    ??? RTL generation.  This only matters on arch32.  */
1045 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1046   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
1047
1048 /* Value is 1 if it is a good idea to tie two pseudo registers
1049    when one has mode MODE1 and one has mode MODE2.
1050    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1051    for any hard reg, then this must be 0 for correct output.
1052
1053    For V9: SFmode can't be combined with other float modes, because they can't
1054    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
1055    registers, but SFmode will.  */
1056 #define MODES_TIEABLE_P(MODE1, MODE2) \
1057   ((MODE1) == (MODE2)                                           \
1058    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
1059        && (! TARGET_V9                                          \
1060            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
1061                || (MODE1 != SFmode && MODE2 != SFmode)))))
1062
1063 /* Specify the registers used for certain standard purposes.
1064    The values of these macros are register numbers.  */
1065
1066 /* SPARC pc isn't overloaded on a register that the compiler knows about.  */
1067 /* #define PC_REGNUM  */
1068
1069 /* Register to use for pushing function arguments.  */
1070 #define STACK_POINTER_REGNUM 14
1071
1072 /* The stack bias (amount by which the hardware register is offset by).  */
1073 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
1074
1075 /* Actual top-of-stack address is 92/176 greater than the contents of the
1076    stack pointer register for !v9/v9.  That is:
1077    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
1078      address, and 6*4 bytes for the 6 register parameters.
1079    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
1080      parameter regs.  */
1081 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
1082
1083 /* Base register for access to local variables of the function.  */
1084 #define HARD_FRAME_POINTER_REGNUM 30
1085
1086 /* The soft frame pointer does not have the stack bias applied.  */
1087 #define FRAME_POINTER_REGNUM 101
1088
1089 /* Given the stack bias, the stack pointer isn't actually aligned.  */
1090 #define INIT_EXPANDERS                                                   \
1091   do {                                                                   \
1092     if (cfun && cfun->emit->regno_pointer_align && SPARC_STACK_BIAS)     \
1093       {                                                                  \
1094         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
1095         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
1096       }                                                                  \
1097   } while (0)
1098
1099 /* Value should be nonzero if functions must have frame pointers.
1100    Zero means the frame pointer need not be set up (and parms
1101    may be accessed via the stack pointer) in functions that seem suitable.
1102    This is computed in `reload', in reload1.c.
1103    Used in flow.c, global.c, and reload1.c.
1104
1105    Being a non-leaf function does not mean a frame pointer is needed in the
1106    flat window model.  However, the debugger won't be able to backtrace through
1107    us with out it.  */
1108 #define FRAME_POINTER_REQUIRED                          \
1109   (TARGET_FLAT                                          \
1110    ? (current_function_calls_alloca                     \
1111       || !leaf_function_p ())                           \
1112    : ! (leaf_function_p () && only_leaf_regs_used ()))
1113
1114 /* Base register for access to arguments of the function.  */
1115 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
1116
1117 /* Register in which static-chain is passed to a function.  This must
1118    not be a register used by the prologue.  */
1119 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
1120
1121 /* Register which holds offset table for position-independent
1122    data references.  */
1123
1124 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 23 : INVALID_REGNUM)
1125
1126 /* Pick a default value we can notice from override_options:
1127    !v9: Default is on.
1128    v9: Default is off.  */
1129
1130 #define DEFAULT_PCC_STRUCT_RETURN -1
1131
1132 /* Functions which return large structures get the address
1133    to place the wanted value at offset 64 from the frame.
1134    Must reserve 64 bytes for the in and local registers.
1135    v9: Functions which return large structures get the address to place the
1136    wanted value from an invisible first argument.  */
1137 #define STRUCT_VALUE_OFFSET 64
1138 \f
1139 /* Define the classes of registers for register constraints in the
1140    machine description.  Also define ranges of constants.
1141
1142    One of the classes must always be named ALL_REGS and include all hard regs.
1143    If there is more than one class, another class must be named NO_REGS
1144    and contain no registers.
1145
1146    The name GENERAL_REGS must be the name of a class (or an alias for
1147    another name such as ALL_REGS).  This is the class of registers
1148    that is allowed by "g" or "r" in a register constraint.
1149    Also, registers outside this class are allocated only when
1150    instructions express preferences for them.
1151
1152    The classes must be numbered in nondecreasing order; that is,
1153    a larger-numbered class must never be contained completely
1154    in a smaller-numbered class.
1155
1156    For any two classes, it is very desirable that there be another
1157    class that represents their union.  */
1158
1159 /* The SPARC has various kinds of registers: general, floating point,
1160    and condition codes [well, it has others as well, but none that we
1161    care directly about].
1162
1163    For v9 we must distinguish between the upper and lower floating point
1164    registers because the upper ones can't hold SFmode values.
1165    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
1166    satisfying a group need for a class will also satisfy a single need for
1167    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
1168    regs.
1169
1170    It is important that one class contains all the general and all the standard
1171    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
1172    because reg_class_record() will bias the selection in favor of fp regs,
1173    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
1174    because FP_REGS > GENERAL_REGS.
1175
1176    It is also important that one class contain all the general and all the
1177    fp regs.  Otherwise when spilling a DFmode reg, it may be from EXTRA_FP_REGS
1178    but find_reloads() may use class GENERAL_OR_FP_REGS. This will cause
1179    allocate_reload_reg() to bypass it causing an abort because the compiler
1180    thinks it doesn't have a spill reg when in fact it does.
1181
1182    v9 also has 4 floating point condition code registers.  Since we don't
1183    have a class that is the union of FPCC_REGS with either of the others,
1184    it is important that it appear first.  Otherwise the compiler will die
1185    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
1186    constraints.
1187
1188    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
1189    may try to use it to hold an SImode value.  See register_operand.
1190    ??? Should %fcc[0123] be handled similarly?
1191 */
1192
1193 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
1194                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
1195                  ALL_REGS, LIM_REG_CLASSES };
1196
1197 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1198
1199 /* Give names of register classes as strings for dump file.  */
1200
1201 #define REG_CLASS_NAMES \
1202   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
1203      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
1204      "ALL_REGS" }
1205
1206 /* Define which registers fit in which classes.
1207    This is an initializer for a vector of HARD_REG_SET
1208    of length N_REG_CLASSES.  */
1209
1210 #define REG_CLASS_CONTENTS                              \
1211   {{0, 0, 0, 0},        /* NO_REGS */                   \
1212    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
1213    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
1214    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
1215    {0, -1, 0, 0},       /* FP_REGS */                   \
1216    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
1217    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
1218    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
1219    {-1, -1, -1, 0x3f}}  /* ALL_REGS */
1220
1221 /* Defines invalid mode changes.  Borrowed from pa64-regs.h.
1222
1223    SImode loads to floating-point registers are not zero-extended.
1224    The definition for LOAD_EXTEND_OP specifies that integer loads
1225    narrower than BITS_PER_WORD will be zero-extended.  As a result,
1226    we inhibit changes from SImode unless they are to a mode that is
1227    identical in size.  */
1228
1229 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)               \
1230   (TARGET_ARCH64                                                \
1231    && (FROM) == SImode                                          \
1232    && GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                \
1233    ? reg_classes_intersect_p (CLASS, FP_REGS) : 0)
1234
1235 /* The same information, inverted:
1236    Return the class number of the smallest class containing
1237    reg number REGNO.  This could be a conditional expression
1238    or could index an array.  */
1239
1240 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
1241
1242 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
1243
1244 /* This is the order in which to allocate registers normally.
1245
1246    We put %f0-%f7 last among the float registers, so as to make it more
1247    likely that a pseudo-register which dies in the float return register
1248    area will get allocated to the float return register, thus saving a move
1249    instruction at the end of the function.
1250
1251    Similarly for integer return value registers.
1252
1253    We know in this case that we will not end up with a leaf function.
1254
1255    The register allocator is given the global and out registers first
1256    because these registers are call clobbered and thus less useful to
1257    global register allocation.
1258
1259    Next we list the local and in registers.  They are not call clobbered
1260    and thus very useful for global register allocation.  We list the input
1261    registers before the locals so that it is more likely the incoming
1262    arguments received in those registers can just stay there and not be
1263    reloaded.  */
1264
1265 #define REG_ALLOC_ORDER \
1266 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1267   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1268   15,                                   /* %o7 */       \
1269   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1270   29, 28, 27, 26, 25, 24, 31,           /* %i5-%i0,%i7 */\
1271   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1272   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1273   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1274   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1275   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1276   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1277   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1278   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1279   96, 97, 98, 99,                       /* %fcc0-3 */   \
1280   100, 0, 14, 30, 101}                  /* %icc, %g0, %o6, %i6, %sfp */
1281
1282 /* This is the order in which to allocate registers for
1283    leaf functions.  If all registers can fit in the global and
1284    output registers, then we have the possibility of having a leaf
1285    function.
1286
1287    The macro actually mentioned the input registers first,
1288    because they get renumbered into the output registers once
1289    we know really do have a leaf function.
1290
1291    To be more precise, this register allocation order is used
1292    when %o7 is found to not be clobbered right before register
1293    allocation.  Normally, the reason %o7 would be clobbered is
1294    due to a call which could not be transformed into a sibling
1295    call.
1296
1297    As a consequence, it is possible to use the leaf register
1298    allocation order and not end up with a leaf function.  We will
1299    not get suboptimal register allocation in that case because by
1300    definition of being potentially leaf, there were no function
1301    calls.  Therefore, allocation order within the local register
1302    window is not critical like it is when we do have function calls.  */
1303
1304 #define REG_LEAF_ALLOC_ORDER \
1305 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1306   29, 28, 27, 26, 25, 24,               /* %i5-%i0 */   \
1307   15,                                   /* %o7 */       \
1308   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1309   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1310   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1311   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1312   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1313   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1314   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1315   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1316   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1317   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1318   96, 97, 98, 99,                       /* %fcc0-3 */   \
1319   100, 0, 14, 30, 31, 101}              /* %icc, %g0, %o6, %i6, %i7, %sfp */
1320
1321 #define ORDER_REGS_FOR_LOCAL_ALLOC order_regs_for_local_alloc ()
1322
1323 extern char sparc_leaf_regs[];
1324 #define LEAF_REGISTERS sparc_leaf_regs
1325
1326 extern char leaf_reg_remap[];
1327 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1328
1329 /* The class value for index registers, and the one for base regs.  */
1330 #define INDEX_REG_CLASS GENERAL_REGS
1331 #define BASE_REG_CLASS GENERAL_REGS
1332
1333 /* Local macro to handle the two v9 classes of FP regs.  */
1334 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1335
1336 /* Get reg_class from a letter such as appears in the machine description.
1337    In the not-v9 case, coerce v9's 'e' class to 'f', so we can use 'e' in the
1338    .md file for v8 and v9.
1339    'd' and 'b' are used for single and double precision VIS operations,
1340    if TARGET_VIS.
1341    'h' is used for V8+ 64 bit global and out registers.  */
1342
1343 #define REG_CLASS_FROM_LETTER(C)                \
1344 (TARGET_V9                                      \
1345  ? ((C) == 'f' ? FP_REGS                        \
1346     : (C) == 'e' ? EXTRA_FP_REGS                \
1347     : (C) == 'c' ? FPCC_REGS                    \
1348     : ((C) == 'd' && TARGET_VIS) ? FP_REGS\
1349     : ((C) == 'b' && TARGET_VIS) ? EXTRA_FP_REGS\
1350     : ((C) == 'h' && TARGET_V8PLUS) ? I64_REGS\
1351     : NO_REGS)                                  \
1352  : ((C) == 'f' ? FP_REGS                        \
1353     : (C) == 'e' ? FP_REGS                      \
1354     : (C) == 'c' ? FPCC_REGS                    \
1355     : NO_REGS))
1356
1357 /* The letters I, J, K, L and M in a register constraint string
1358    can be used to stand for particular ranges of immediate operands.
1359    This macro defines what the ranges are.
1360    C is the letter, and VALUE is a constant value.
1361    Return 1 if VALUE is in the range specified by C.
1362
1363    `I' is used for the range of constants an insn can actually contain.
1364    `J' is used for the range which is just zero (since that is R0).
1365    `K' is used for constants which can be loaded with a single sethi insn.
1366    `L' is used for the range of constants supported by the movcc insns.
1367    `M' is used for the range of constants supported by the movrcc insns.
1368    `N' is like K, but for constants wider than 32 bits.
1369    `O' is used for the range which is just 4096.  */
1370
1371 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1372 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1373 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1374 /* 10 and 11 bit immediates are only used for a few specific insns.
1375    SMALL_INT is used throughout the port so we continue to use it.  */
1376 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1377 /* 13 bit immediate, considering only the low 32 bits */
1378 #define SMALL_INT32(X) (SPARC_SIMM13_P (trunc_int_for_mode \
1379                                         (INTVAL (X), SImode)))
1380 #define SPARC_SETHI_P(X) \
1381   (((unsigned HOST_WIDE_INT) (X) \
1382     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1383 #define SPARC_SETHI32_P(X) \
1384   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1385
1386 #define CONST_OK_FOR_LETTER_P(VALUE, C)  \
1387   ((C) == 'I' ? SPARC_SIMM13_P (VALUE)                  \
1388    : (C) == 'J' ? (VALUE) == 0                          \
1389    : (C) == 'K' ? SPARC_SETHI32_P (VALUE)               \
1390    : (C) == 'L' ? SPARC_SIMM11_P (VALUE)                \
1391    : (C) == 'M' ? SPARC_SIMM10_P (VALUE)                \
1392    : (C) == 'N' ? SPARC_SETHI_P (VALUE)                 \
1393    : (C) == 'O' ? (VALUE) == 4096                       \
1394    : 0)
1395
1396 /* Similar, but for floating constants, and defining letters G and H.
1397    Here VALUE is the CONST_DOUBLE rtx itself.  */
1398
1399 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
1400   ((C) == 'G' ? fp_zero_operand (VALUE, GET_MODE (VALUE))       \
1401    : (C) == 'H' ? arith_double_operand (VALUE, DImode)          \
1402    : (C) == 'O' ? arith_double_4096_operand (VALUE, DImode)     \
1403    : 0)
1404
1405 /* Given an rtx X being reloaded into a reg required to be
1406    in class CLASS, return the class of reg to actually use.
1407    In general this is just CLASS; but on some machines
1408    in some cases it is preferable to use a more restrictive class.  */
1409 /* - We can't load constants into FP registers.
1410    - We can't load FP constants into integer registers when soft-float,
1411      because there is no soft-float pattern with a r/F constraint.
1412    - We can't load FP constants into integer registers for TFmode unless
1413      it is 0.0L, because there is no movtf pattern with a r/F constraint.
1414    - Try and reload integer constants (symbolic or otherwise) back into
1415      registers directly, rather than having them dumped to memory.  */
1416
1417 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1418   (CONSTANT_P (X)                                       \
1419    ? ((FP_REG_CLASS_P (CLASS)                           \
1420        || (CLASS) == GENERAL_OR_FP_REGS                 \
1421        || (CLASS) == GENERAL_OR_EXTRA_FP_REGS           \
1422        || (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT  \
1423            && ! TARGET_FPU)                             \
1424        || (GET_MODE (X) == TFmode                       \
1425            && ! fp_zero_operand (X, TFmode)))           \
1426       ? NO_REGS                                         \
1427       : (!FP_REG_CLASS_P (CLASS)                        \
1428          && GET_MODE_CLASS (GET_MODE (X)) == MODE_INT)  \
1429       ? GENERAL_REGS                                    \
1430       : (CLASS))                                        \
1431    : (CLASS))
1432
1433 /* Return the register class of a scratch register needed to load IN into
1434    a register of class CLASS in MODE.
1435
1436    We need a temporary when loading/storing a HImode/QImode value
1437    between memory and the FPU registers.  This can happen when combine puts
1438    a paradoxical subreg in a float/fix conversion insn.
1439
1440    We need a temporary when loading/storing a DFmode value between
1441    unaligned memory and the upper FPU registers.  */
1442
1443 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, IN)           \
1444   ((FP_REG_CLASS_P (CLASS)                                      \
1445     && ((MODE) == HImode || (MODE) == QImode)                   \
1446     && (GET_CODE (IN) == MEM                                    \
1447         || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)   \
1448             && true_regnum (IN) == -1)))                        \
1449    ? GENERAL_REGS                                               \
1450    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1451       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1452       && ! mem_min_alignment ((IN), 8))                         \
1453      ? FP_REGS                                                  \
1454      : (((TARGET_CM_MEDANY                                      \
1455           && symbolic_operand ((IN), (MODE)))                   \
1456          || (TARGET_CM_EMBMEDANY                                \
1457              && text_segment_operand ((IN), (MODE))))           \
1458         && !flag_pic)                                           \
1459        ? GENERAL_REGS                                           \
1460        : NO_REGS)
1461
1462 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, IN)          \
1463   ((FP_REG_CLASS_P (CLASS)                                      \
1464      && ((MODE) == HImode || (MODE) == QImode)                  \
1465      && (GET_CODE (IN) == MEM                                   \
1466          || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)  \
1467              && true_regnum (IN) == -1)))                       \
1468    ? GENERAL_REGS                                               \
1469    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1470       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1471       && ! mem_min_alignment ((IN), 8))                         \
1472      ? FP_REGS                                                  \
1473      : (((TARGET_CM_MEDANY                                      \
1474           && symbolic_operand ((IN), (MODE)))                   \
1475          || (TARGET_CM_EMBMEDANY                                \
1476              && text_segment_operand ((IN), (MODE))))           \
1477         && !flag_pic)                                           \
1478        ? GENERAL_REGS                                           \
1479        : NO_REGS)
1480
1481 /* On SPARC it is not possible to directly move data between
1482    GENERAL_REGS and FP_REGS.  */
1483 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1484   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
1485
1486 /* Return the stack location to use for secondary memory needed reloads.
1487    We want to use the reserved location just below the frame pointer.
1488    However, we must ensure that there is a frame, so use assign_stack_local
1489    if the frame size is zero.  */
1490 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1491   (get_frame_size () == 0                                               \
1492    ? assign_stack_local (MODE, GET_MODE_SIZE (MODE), 0)                 \
1493    : gen_rtx_MEM (MODE, plus_constant (frame_pointer_rtx,               \
1494                                        STARTING_FRAME_OFFSET)))
1495
1496 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1497    because the movsi and movsf patterns don't handle r/f moves.
1498    For v8 we copy the default definition.  */
1499 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1500   (TARGET_ARCH64                                                \
1501    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1502       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1503       : MODE)                                                   \
1504    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1505       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1506       : MODE))
1507
1508 /* Return the maximum number of consecutive registers
1509    needed to represent mode MODE in a register of class CLASS.  */
1510 /* On SPARC, this is the size of MODE in words.  */
1511 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1512   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1513    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1514 \f
1515 /* Stack layout; function entry, exit and calling.  */
1516
1517 /* Define the number of register that can hold parameters.
1518    This macro is only used in other macro definitions below and in sparc.c.
1519    MODE is the mode of the argument.
1520    !v9: All args are passed in %o0-%o5.
1521    v9: %o0-%o5 and %f0-%f31 are cumulatively used to pass values.
1522    See the description in sparc.c.  */
1523 #define NPARM_REGS(MODE) \
1524 (TARGET_ARCH64 \
1525  ? (GET_MODE_CLASS (MODE) == MODE_FLOAT ? 32 : 6) \
1526  : 6)
1527
1528 /* Define this if pushing a word on the stack
1529    makes the stack pointer a smaller address.  */
1530 #define STACK_GROWS_DOWNWARD
1531
1532 /* Define this if the nominal address of the stack frame
1533    is at the high-address end of the local variables;
1534    that is, each additional local variable allocated
1535    goes at a more negative offset in the frame.  */
1536 #define FRAME_GROWS_DOWNWARD
1537
1538 /* Offset within stack frame to start allocating local variables at.
1539    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1540    first local allocated.  Otherwise, it is the offset to the BEGINNING
1541    of the first local allocated.  */
1542 /* This allows space for one TFmode floating point value.  */
1543 #define STARTING_FRAME_OFFSET \
1544   (TARGET_ARCH64 ? -16 \
1545    : (-SPARC_STACK_ALIGN (LONG_DOUBLE_TYPE_SIZE / BITS_PER_UNIT)))
1546
1547 /* If we generate an insn to push BYTES bytes,
1548    this says how many the stack pointer really advances by.
1549    On SPARC, don't define this because there are no push insns.  */
1550 /*  #define PUSH_ROUNDING(BYTES) */
1551
1552 /* Offset of first parameter from the argument pointer register value.
1553    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1554    even if this function isn't going to use it.
1555    v9: This is 128 for the ins and locals.  */
1556 #define FIRST_PARM_OFFSET(FNDECL) \
1557   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1558
1559 /* Offset from the argument pointer register value to the CFA.
1560    This is different from FIRST_PARM_OFFSET because the register window
1561    comes between the CFA and the arguments.  */
1562 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1563
1564 /* When a parameter is passed in a register, stack space is still
1565    allocated for it.
1566    !v9: All 6 possible integer registers have backing store allocated.
1567    v9: Only space for the arguments passed is allocated.  */
1568 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1569    meaning to the backend.  Further, we need to be able to detect if a
1570    varargs/unprototyped function is called, as they may want to spill more
1571    registers than we've provided space.  Ugly, ugly.  So for now we retain
1572    all 6 slots even for v9.  */
1573 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1574
1575 /* Definitions for register elimination.  */
1576 /* ??? In TARGET_FLAT mode we needn't have a hard frame pointer.  */
1577
1578 #define ELIMINABLE_REGS \
1579   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1580    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1581
1582 /* The way this is structured, we can't eliminate SFP in favor of SP
1583    if the frame pointer is required: we want to use the SFP->HFP elimination
1584    in that case.  But the test in update_eliminables doesn't know we are
1585    assuming below that we only do the former elimination.  */
1586 #define CAN_ELIMINATE(FROM, TO) \
1587   ((TO) == HARD_FRAME_POINTER_REGNUM || !FRAME_POINTER_REQUIRED)
1588
1589 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1590   do {                                                          \
1591     (OFFSET) = 0;                                               \
1592     if ((TO) == STACK_POINTER_REGNUM)                           \
1593       {                                                         \
1594         /* Note, we always pretend that this is a leaf function \
1595            because if it's not, there's no point in trying to   \
1596            eliminate the frame pointer.  If it is a leaf        \
1597            function, we guessed right!  */                      \
1598         if (TARGET_FLAT)                                        \
1599           (OFFSET) =                                            \
1600             sparc_flat_compute_frame_size (get_frame_size ());  \
1601         else                                                    \
1602           (OFFSET) = compute_frame_size (get_frame_size (), 1); \
1603       }                                                         \
1604     (OFFSET) += SPARC_STACK_BIAS;                               \
1605   } while (0)
1606
1607 /* Keep the stack pointer constant throughout the function.
1608    This is both an optimization and a necessity: longjmp
1609    doesn't behave itself when the stack pointer moves within
1610    the function!  */
1611 #define ACCUMULATE_OUTGOING_ARGS 1
1612
1613 /* Value is the number of bytes of arguments automatically
1614    popped when returning from a subroutine call.
1615    FUNDECL is the declaration node of the function (as a tree),
1616    FUNTYPE is the data type of the function (as a tree),
1617    or for a library call it is an identifier node for the subroutine name.
1618    SIZE is the number of bytes of arguments passed on the stack.  */
1619
1620 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1621
1622 /* Some subroutine macros specific to this machine.
1623    When !TARGET_FPU, put float return values in the general registers,
1624    since we don't have any fp registers.  */
1625 #define BASE_RETURN_VALUE_REG(MODE)                                     \
1626   (TARGET_ARCH64                                                        \
1627    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32 : 8)                       \
1628    : (TARGET_FPU && FLOAT_MODE_P (MODE) && (MODE) != TFmode ? 32 : 8))
1629
1630 #define BASE_OUTGOING_VALUE_REG(MODE)                           \
1631   (TARGET_ARCH64                                                \
1632    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32                    \
1633       : TARGET_FLAT ? 8 : 24)                                   \
1634    : (TARGET_FPU && FLOAT_MODE_P (MODE) && (MODE) != TFmode ? 32\
1635       : (TARGET_FLAT ? 8 : 24)))
1636
1637 #define BASE_PASSING_ARG_REG(MODE)                              \
1638   (TARGET_ARCH64                                                \
1639    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32 : 8)               \
1640    : 8)
1641
1642 /* ??? FIXME -- seems wrong for v9 structure passing...  */
1643 #define BASE_INCOMING_ARG_REG(MODE)                             \
1644   (TARGET_ARCH64                                                \
1645    ? (TARGET_FPU && FLOAT_MODE_P (MODE) ? 32                    \
1646       : TARGET_FLAT ? 8 : 24)                                   \
1647    : (TARGET_FLAT ? 8 : 24))
1648
1649 /* Define this macro if the target machine has "register windows".  This
1650    C expression returns the register number as seen by the called function
1651    corresponding to register number OUT as seen by the calling function.
1652    Return OUT if register number OUT is not an outbound register.  */
1653
1654 #define INCOMING_REGNO(OUT) \
1655  ((TARGET_FLAT || (OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1656
1657 /* Define this macro if the target machine has "register windows".  This
1658    C expression returns the register number as seen by the calling function
1659    corresponding to register number IN as seen by the called function.
1660    Return IN if register number IN is not an inbound register.  */
1661
1662 #define OUTGOING_REGNO(IN) \
1663  ((TARGET_FLAT || (IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1664
1665 /* Define this macro if the target machine has register windows.  This
1666    C expression returns true if the register is call-saved but is in the
1667    register window.  */
1668
1669 #define LOCAL_REGNO(REGNO) \
1670   (TARGET_FLAT ? 0 : (REGNO) >= 16 && (REGNO) <= 31)
1671
1672 /* Define how to find the value returned by a function.
1673    VALTYPE is the data type of the value (as a tree).
1674    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1675    otherwise, FUNC is 0.  */
1676
1677 /* On SPARC the value is found in the first "output" register.  */
1678
1679 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1680   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 1)
1681
1682 /* But the called function leaves it in the first "input" register.  */
1683
1684 #define FUNCTION_OUTGOING_VALUE(VALTYPE, FUNC) \
1685   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 0)
1686
1687 /* Define how to find the value returned by a library function
1688    assuming the value has mode MODE.  */
1689
1690 #define LIBCALL_VALUE(MODE) \
1691   function_value (NULL_TREE, (MODE), 1)
1692
1693 /* 1 if N is a possible register number for a function value
1694    as seen by the caller.
1695    On SPARC, the first "output" reg is used for integer values,
1696    and the first floating point register is used for floating point values.  */
1697
1698 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 8 || (N) == 32)
1699
1700 /* Define the size of space to allocate for the return value of an
1701    untyped_call.  */
1702
1703 #define APPLY_RESULT_SIZE 16
1704
1705 /* 1 if N is a possible register number for function argument passing.
1706    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1707
1708 #define FUNCTION_ARG_REGNO_P(N) \
1709 (TARGET_ARCH64 \
1710  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1711  : ((N) >= 8 && (N) <= 13))
1712 \f
1713 /* Define a data type for recording info about an argument list
1714    during the scan of that argument list.  This data type should
1715    hold all necessary information about the function itself
1716    and about the args processed so far, enough to enable macros
1717    such as FUNCTION_ARG to determine where the next arg should go.
1718
1719    On SPARC (!v9), this is a single integer, which is a number of words
1720    of arguments scanned so far (including the invisible argument,
1721    if any, which holds the structure-value-address).
1722    Thus 7 or more means all following args should go on the stack.
1723
1724    For v9, we also need to know whether a prototype is present.  */
1725
1726 struct sparc_args {
1727   int words;       /* number of words passed so far */
1728   int prototype_p; /* nonzero if a prototype is present */
1729   int libcall_p;   /* nonzero if a library call */
1730 };
1731 #define CUMULATIVE_ARGS struct sparc_args
1732
1733 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1734    for a call to a function whose data type is FNTYPE.
1735    For a library call, FNTYPE is 0.  */
1736
1737 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL) \
1738 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (FNDECL));
1739
1740 /* Update the data in CUM to advance over an argument
1741    of mode MODE and data type TYPE.
1742    TYPE is null for libcalls where that information may not be available.  */
1743
1744 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1745 function_arg_advance (& (CUM), (MODE), (TYPE), (NAMED))
1746
1747 /* Nonzero if we do not know how to pass TYPE solely in registers.  */
1748
1749 #define MUST_PASS_IN_STACK(MODE,TYPE)                   \
1750   ((TYPE) != 0                                          \
1751    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST      \
1752        || TREE_ADDRESSABLE (TYPE)))
1753
1754 /* Determine where to put an argument to a function.
1755    Value is zero to push the argument on the stack,
1756    or a hard register in which to store the argument.
1757
1758    MODE is the argument's machine mode.
1759    TYPE is the data type of the argument (as a tree).
1760     This is null for libcalls where that information may
1761     not be available.
1762    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1763     the preceding args and about the function being called.
1764    NAMED is nonzero if this argument is a named parameter
1765     (otherwise it is an extra parameter matching an ellipsis).  */
1766
1767 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1768 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 0)
1769
1770 /* Define where a function finds its arguments.
1771    This is different from FUNCTION_ARG because of register windows.  */
1772
1773 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1774 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 1)
1775
1776 /* For an arg passed partly in registers and partly in memory,
1777    this is the number of registers used.
1778    For args passed entirely in registers or entirely in memory, zero.  */
1779
1780 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1781 function_arg_partial_nregs (& (CUM), (MODE), (TYPE), (NAMED))
1782
1783 /* A C expression that indicates when an argument must be passed by reference.
1784    If nonzero for an argument, a copy of that argument is made in memory and a
1785    pointer to the argument is passed instead of the argument itself.
1786    The pointer is passed in whatever way is appropriate for passing a pointer
1787    to that type.  */
1788
1789 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1790 function_arg_pass_by_reference (& (CUM), (MODE), (TYPE), (NAMED))
1791
1792 /* If defined, a C expression which determines whether, and in which direction,
1793    to pad out an argument with extra space.  The value should be of type
1794    `enum direction': either `upward' to pad above the argument,
1795    `downward' to pad below, or `none' to inhibit padding.  */
1796
1797 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1798 function_arg_padding ((MODE), (TYPE))
1799
1800 /* If defined, a C expression that gives the alignment boundary, in bits,
1801    of an argument with the specified mode and type.  If it is not defined,
1802    PARM_BOUNDARY is used for all arguments.
1803    For sparc64, objects requiring 16 byte alignment are passed that way.  */
1804
1805 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1806 ((TARGET_ARCH64                                 \
1807   && (GET_MODE_ALIGNMENT (MODE) == 128          \
1808       || ((TYPE) && TYPE_ALIGN (TYPE) == 128))) \
1809  ? 128 : PARM_BOUNDARY)
1810 \f
1811 /* Define the information needed to generate branch and scc insns.  This is
1812    stored from the compare operation.  Note that we can't use "rtx" here
1813    since it hasn't been defined!  */
1814
1815 extern GTY(()) rtx sparc_compare_op0;
1816 extern GTY(()) rtx sparc_compare_op1;
1817
1818 \f
1819 /* Generate the special assembly code needed to tell the assembler whatever
1820    it might need to know about the return value of a function.
1821
1822    For SPARC assemblers, we need to output a .proc pseudo-op which conveys
1823    information to the assembler relating to peephole optimization (done in
1824    the assembler).  */
1825
1826 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1827   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1828
1829 /* Output the special assembly code needed to tell the assembler some
1830    register is used as global register variable.
1831
1832    SPARC 64bit psABI declares registers %g2 and %g3 as application
1833    registers and %g6 and %g7 as OS registers.  Any object using them
1834    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1835    and how they are used (scratch or some global variable).
1836    Linker will then refuse to link together objects which use those
1837    registers incompatibly.
1838
1839    Unless the registers are used for scratch, two different global
1840    registers cannot be declared to the same name, so in the unlikely
1841    case of a global register variable occupying more than one register
1842    we prefix the second and following registers with .gnu.part1. etc.  */
1843
1844 extern char sparc_hard_reg_printed[8];
1845
1846 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1847 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1848 do {                                                                    \
1849   if (TARGET_ARCH64)                                                    \
1850     {                                                                   \
1851       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1852       int reg;                                                          \
1853       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1854         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1855           {                                                             \
1856             if (reg == (REGNO))                                         \
1857               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1858             else                                                        \
1859               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1860                        reg, reg - (REGNO), (NAME));                     \
1861             sparc_hard_reg_printed[reg] = 1;                            \
1862           }                                                             \
1863     }                                                                   \
1864 } while (0)
1865 #endif
1866
1867 \f
1868 /* Emit rtl for profiling.  */
1869 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1870
1871 /* All the work done in PROFILE_HOOK, but still required.  */
1872 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1873
1874 /* Set the name of the mcount function for the system.  */
1875 #define MCOUNT_FUNCTION "*mcount"
1876 \f
1877 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1878    the stack pointer does not matter.  The value is tested only in
1879    functions that have frame pointers.
1880    No definition is equivalent to always zero.  */
1881
1882 #define EXIT_IGNORE_STACK       \
1883  (get_frame_size () != 0        \
1884   || current_function_calls_alloca || current_function_outgoing_args_size)
1885
1886 #define DELAY_SLOTS_FOR_EPILOGUE \
1887   (TARGET_FLAT ? sparc_flat_epilogue_delay_slots () : 1)
1888 #define ELIGIBLE_FOR_EPILOGUE_DELAY(trial, slots_filled) \
1889   (TARGET_FLAT ? sparc_flat_eligible_for_epilogue_delay (trial, slots_filled) \
1890    : eligible_for_epilogue_delay (trial, slots_filled))
1891
1892 /* Define registers used by the epilogue and return instruction.  */
1893 #define EPILOGUE_USES(REGNO) \
1894   (!TARGET_FLAT && REGNO == 31)
1895 \f
1896 /* Length in units of the trampoline for entering a nested function.  */
1897
1898 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1899
1900 #define TRAMPOLINE_ALIGNMENT 128 /* 16 bytes */
1901
1902 /* Emit RTL insns to initialize the variable parts of a trampoline.
1903    FNADDR is an RTX for the address of the function's pure code.
1904    CXT is an RTX for the static chain value for the function.  */
1905
1906 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1907     if (TARGET_ARCH64)                                          \
1908       sparc64_initialize_trampoline (TRAMP, FNADDR, CXT);       \
1909     else                                                        \
1910       sparc_initialize_trampoline (TRAMP, FNADDR, CXT)
1911 \f
1912 /* Implement `va_start' for varargs and stdarg.  */
1913 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1914   sparc_va_start (valist, nextarg)
1915
1916 /* Implement `va_arg'.  */
1917 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1918   sparc_va_arg (valist, type)
1919
1920 /* Generate RTL to flush the register windows so as to make arbitrary frames
1921    available.  */
1922 #define SETUP_FRAME_ADDRESSES()         \
1923   emit_insn (gen_flush_register_windows ())
1924
1925 /* Given an rtx for the address of a frame,
1926    return an rtx for the address of the word in the frame
1927    that holds the dynamic chain--the previous frame's address.
1928    ??? -mflat support? */
1929 #define DYNAMIC_CHAIN_ADDRESS(frame)    \
1930   plus_constant (frame, 14 * UNITS_PER_WORD + SPARC_STACK_BIAS)
1931
1932 /* The return address isn't on the stack, it is in a register, so we can't
1933    access it from the current frame pointer.  We can access it from the
1934    previous frame pointer though by reading a value from the register window
1935    save area.  */
1936 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1937
1938 /* This is the offset of the return address to the true next instruction to be
1939    executed for the current function.  */
1940 #define RETURN_ADDR_OFFSET \
1941   (8 + 4 * (! TARGET_ARCH64 && current_function_returns_struct))
1942
1943 /* The current return address is in %i7.  The return address of anything
1944    farther back is in the register window save area at [%fp+60].  */
1945 /* ??? This ignores the fact that the actual return address is +8 for normal
1946    returns, and +12 for structure returns.  */
1947 #define RETURN_ADDR_RTX(count, frame)           \
1948   ((count == -1)                                \
1949    ? gen_rtx_REG (Pmode, 31)                    \
1950    : gen_rtx_MEM (Pmode,                        \
1951                   memory_address (Pmode, plus_constant (frame, \
1952                                                         15 * UNITS_PER_WORD \
1953                                                         + SPARC_STACK_BIAS))))
1954
1955 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1956    +12, but always using +8 is close enough for frame unwind purposes.
1957    Actually, just using %o7 is close enough for unwinding, but %o7+8
1958    is something you can return to.  */
1959 #define INCOMING_RETURN_ADDR_RTX \
1960   plus_constant (gen_rtx_REG (word_mode, 15), 8)
1961 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (15)
1962
1963 /* The offset from the incoming value of %sp to the top of the stack frame
1964    for the current function.  On sparc64, we have to account for the stack
1965    bias if present.  */
1966 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
1967
1968 /* Describe how we implement __builtin_eh_return.  */
1969 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
1970 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 1)  /* %g1 */
1971 #define EH_RETURN_HANDLER_RTX   gen_rtx_REG (Pmode, 31) /* %i7 */
1972
1973 /* Select a format to encode pointers in exception handling data.  CODE
1974    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1975    true if the symbol may be affected by dynamic relocations.
1976
1977    If assembler and linker properly support .uaword %r_disp32(foo),
1978    then use PC relative 32-bit relocations instead of absolute relocs
1979    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
1980    for binaries, to save memory.
1981
1982    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
1983    symbol %r_disp32() is against was not local, but .hidden.  In that
1984    case, we have to use DW_EH_PE_absptr for pic personality.  */
1985 #ifdef HAVE_AS_SPARC_UA_PCREL
1986 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
1987 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1988   (flag_pic                                                             \
1989    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
1990    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1991       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1992       : DW_EH_PE_absptr))
1993 #else
1994 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1995   (flag_pic                                                             \
1996    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
1997    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1998       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1999       : DW_EH_PE_absptr))
2000 #endif
2001
2002 /* Emit a PC-relative relocation.  */
2003 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
2004   do {                                                  \
2005     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2006     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
2007     assemble_name (FILE, LABEL);                        \
2008     fputc (')', FILE);                                  \
2009   } while (0)
2010 #endif
2011 \f
2012 /* Addressing modes, and classification of registers for them.  */
2013
2014 /* Macros to check register numbers against specific register classes.  */
2015
2016 /* These assume that REGNO is a hard or pseudo reg number.
2017    They give nonzero only if REGNO is a hard reg of the suitable class
2018    or a pseudo reg currently allocated to a suitable hard reg.
2019    Since they use reg_renumber, they are safe only once reg_renumber
2020    has been allocated, which happens in local-alloc.c.  */
2021
2022 #define REGNO_OK_FOR_INDEX_P(REGNO) \
2023 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < (unsigned)32  \
2024  || (REGNO) == FRAME_POINTER_REGNUM                             \
2025  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
2026
2027 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
2028
2029 #define REGNO_OK_FOR_FP_P(REGNO) \
2030   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
2031    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
2032 #define REGNO_OK_FOR_CCFP_P(REGNO) \
2033  (TARGET_V9 \
2034   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
2035       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
2036
2037 /* Now macros that check whether X is a register and also,
2038    strictly, whether it is in a specified class.
2039
2040    These macros are specific to the SPARC, and may be used only
2041    in code for printing assembler insns and in conditions for
2042    define_optimization.  */
2043
2044 /* 1 if X is an fp register.  */
2045
2046 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
2047
2048 /* Is X, a REG, an in or global register?  i.e. is regno 0..7 or 24..31 */
2049 #define IN_OR_GLOBAL_P(X) (REGNO (X) < 8 || (REGNO (X) >= 24 && REGNO (X) <= 31))
2050 \f
2051 /* Maximum number of registers that can appear in a valid memory address.  */
2052
2053 #define MAX_REGS_PER_ADDRESS 2
2054
2055 /* Recognize any constant value that is a valid address.
2056    When PIC, we do not accept an address that would require a scratch reg
2057    to load into a register.  */
2058
2059 #define CONSTANT_ADDRESS_P(X) constant_address_p (X)
2060
2061 /* Define this, so that when PIC, reload won't try to reload invalid
2062    addresses which require two reload registers.  */
2063
2064 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
2065
2066 /* Nonzero if the constant value X is a legitimate general operand.
2067    Anything can be made to work except floating point constants.
2068    If TARGET_VIS, 0.0 can be made to work as well.  */
2069
2070 #define LEGITIMATE_CONSTANT_P(X) legitimate_constant_p (X)
2071
2072 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2073    and check its validity for a certain class.
2074    We have two alternate definitions for each of them.
2075    The usual definition accepts all pseudo regs; the other rejects
2076    them unless they have been allocated suitable hard regs.
2077    The symbol REG_OK_STRICT causes the latter definition to be used.
2078
2079    Most source files want to accept pseudo regs in the hope that
2080    they will get allocated to the class that the insn wants them to be in.
2081    Source files for reload pass need to be strict.
2082    After reload, it makes no difference, since pseudo regs have
2083    been eliminated by then.  */
2084
2085 /* Optional extra constraints for this machine.
2086
2087    'Q' handles floating point constants which can be moved into
2088        an integer register with a single sethi instruction.
2089
2090    'R' handles floating point constants which can be moved into
2091        an integer register with a single mov instruction.
2092
2093    'S' handles floating point constants which can be moved into
2094        an integer register using a high/lo_sum sequence.
2095
2096    'T' handles memory addresses where the alignment is known to
2097        be at least 8 bytes.
2098
2099    `U' handles all pseudo registers or a hard even numbered
2100        integer register, needed for ldd/std instructions.
2101
2102    'W' handles the memory operand when moving operands in/out
2103        of 'e' constraint floating point registers.  */
2104
2105 #ifndef REG_OK_STRICT
2106
2107 /* Nonzero if X is a hard reg that can be used as an index
2108    or if it is a pseudo reg.  */
2109 #define REG_OK_FOR_INDEX_P(X) \
2110   (REGNO (X) < 32                               \
2111    || REGNO (X) == FRAME_POINTER_REGNUM         \
2112    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2113
2114 /* Nonzero if X is a hard reg that can be used as a base reg
2115    or if it is a pseudo reg.  */
2116 #define REG_OK_FOR_BASE_P(X)  REG_OK_FOR_INDEX_P (X)
2117
2118 /* 'T', 'U' are for aligned memory loads which aren't needed for arch64.
2119    'W' is like 'T' but is assumed true on arch64.
2120
2121    Remember to accept pseudo-registers for memory constraints if reload is
2122    in progress.  */
2123
2124 #define EXTRA_CONSTRAINT(OP, C) \
2125         sparc_extra_constraint_check(OP, C, 0)
2126
2127 #else
2128
2129 /* Nonzero if X is a hard reg that can be used as an index.  */
2130 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
2131 /* Nonzero if X is a hard reg that can be used as a base reg.  */
2132 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
2133
2134 #define EXTRA_CONSTRAINT(OP, C) \
2135         sparc_extra_constraint_check(OP, C, 1)
2136
2137 #endif
2138 \f
2139 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
2140
2141 #ifdef HAVE_AS_OFFSETABLE_LO10
2142 #define USE_AS_OFFSETABLE_LO10 1
2143 #else
2144 #define USE_AS_OFFSETABLE_LO10 0
2145 #endif
2146 \f
2147 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2148    that is a valid memory address for an instruction.
2149    The MODE argument is the machine mode for the MEM expression
2150    that wants to use this address.
2151
2152    On SPARC, the actual legitimate addresses must be REG+REG or REG+SMALLINT
2153    ordinarily.  This changes a bit when generating PIC.
2154
2155    If you change this, execute "rm explow.o recog.o reload.o".  */
2156
2157 #define SYMBOLIC_CONST(X) symbolic_operand (X, VOIDmode)
2158
2159 #define RTX_OK_FOR_BASE_P(X)                                            \
2160   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
2161   || (GET_CODE (X) == SUBREG                                            \
2162       && GET_CODE (SUBREG_REG (X)) == REG                               \
2163       && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
2164
2165 #define RTX_OK_FOR_INDEX_P(X)                                           \
2166   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))                      \
2167   || (GET_CODE (X) == SUBREG                                            \
2168       && GET_CODE (SUBREG_REG (X)) == REG                               \
2169       && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
2170
2171 #define RTX_OK_FOR_OFFSET_P(X)                                          \
2172   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0x1000 - 8)
2173
2174 #define RTX_OK_FOR_OLO10_P(X)                                           \
2175   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0xc00 - 8)
2176
2177 #ifdef REG_OK_STRICT
2178 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
2179 {                                                       \
2180   if (legitimate_address_p (MODE, X, 1))                \
2181     goto ADDR;                                          \
2182 }
2183 #else
2184 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
2185 {                                                       \
2186   if (legitimate_address_p (MODE, X, 0))                \
2187     goto ADDR;                                          \
2188 }
2189 #endif
2190
2191 /* Go to LABEL if ADDR (a legitimate address expression)
2192    has an effect that depends on the machine mode it is used for.
2193
2194    In PIC mode,
2195
2196       (mem:HI [%l7+a])
2197
2198    is not equivalent to
2199    
2200       (mem:QI [%l7+a]) (mem:QI [%l7+a+1])
2201
2202    because [%l7+a+1] is interpreted as the address of (a+1).  */
2203
2204 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2205 {                                                       \
2206   if (flag_pic == 1)                                    \
2207     {                                                   \
2208       if (GET_CODE (ADDR) == PLUS)                      \
2209         {                                               \
2210           rtx op0 = XEXP (ADDR, 0);                     \
2211           rtx op1 = XEXP (ADDR, 1);                     \
2212           if (op0 == pic_offset_table_rtx               \
2213               && SYMBOLIC_CONST (op1))                  \
2214             goto LABEL;                                 \
2215         }                                               \
2216     }                                                   \
2217 }
2218 \f
2219 /* Try machine-dependent ways of modifying an illegitimate address
2220    to be legitimate.  If we find one, return the new, valid address.
2221    This macro is used in only one place: `memory_address' in explow.c.
2222
2223    OLDX is the address as it was before break_out_memory_refs was called.
2224    In some cases it is useful to look at this to decide what needs to be done.
2225
2226    MODE and WIN are passed so that this macro can use
2227    GO_IF_LEGITIMATE_ADDRESS.
2228
2229    It is always safe for this macro to do nothing.  It exists to recognize
2230    opportunities to optimize the output.  */
2231
2232 /* On SPARC, change REG+N into REG+REG, and REG+(X*Y) into REG+REG.  */
2233 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)     \
2234 {                                               \
2235   (X) = legitimize_address (X, OLDX, MODE);     \
2236   if (memory_address_p (MODE, X))               \
2237     goto WIN;                                   \
2238 }
2239
2240 /* Try a machine-dependent way of reloading an illegitimate address
2241    operand.  If we find one, push the reload and jump to WIN.  This
2242    macro is used in only one place: `find_reloads_address' in reload.c.
2243
2244    For SPARC 32, we wish to handle addresses by splitting them into
2245    HIGH+LO_SUM pairs, retaining the LO_SUM in the memory reference.
2246    This cuts the number of extra insns by one.
2247
2248    Do nothing when generating PIC code and the address is a
2249    symbolic operand or requires a scratch register.  */
2250
2251 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
2252 do {                                                                    \
2253   /* Decompose SImode constants into hi+lo_sum.  We do have to          \
2254      rerecognize what we produce, so be careful.  */                    \
2255   if (CONSTANT_P (X)                                                    \
2256       && (MODE != TFmode || TARGET_ARCH64)                              \
2257       && GET_MODE (X) == SImode                                         \
2258       && GET_CODE (X) != LO_SUM && GET_CODE (X) != HIGH                 \
2259       && ! (flag_pic                                                    \
2260             && (symbolic_operand (X, Pmode)                             \
2261                 || pic_address_needs_scratch (X)))                      \
2262       && sparc_cmodel <= CM_MEDLOW)                                     \
2263     {                                                                   \
2264       X = gen_rtx_LO_SUM (GET_MODE (X),                                 \
2265                           gen_rtx_HIGH (GET_MODE (X), X), X);           \
2266       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,           \
2267                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
2268                    OPNUM, TYPE);                                        \
2269       goto WIN;                                                         \
2270     }                                                                   \
2271   /* ??? 64-bit reloads.  */                                            \
2272 } while (0)
2273 \f
2274 /* Specify the machine mode that this machine uses
2275    for the index in the tablejump instruction.  */
2276 /* If we ever implement any of the full models (such as CM_FULLANY),
2277    this has to be DImode in that case */
2278 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2279 #define CASE_VECTOR_MODE \
2280 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
2281 #else
2282 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
2283    we have to sign extend which slows things down.  */
2284 #define CASE_VECTOR_MODE \
2285 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
2286 #endif
2287
2288 /* Define as C expression which evaluates to nonzero if the tablejump
2289    instruction expects the table to contain offsets from the address of the
2290    table.
2291    Do not define this if the table should contain absolute addresses.  */
2292 /* #define CASE_VECTOR_PC_RELATIVE 1 */
2293
2294 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2295 #define DEFAULT_SIGNED_CHAR 1
2296
2297 /* Max number of bytes we can move from memory to memory
2298    in one reasonably fast instruction.  */
2299 #define MOVE_MAX 8
2300
2301 #if 0 /* Sun 4 has matherr, so this is no good.  */
2302 /* This is the value of the error code EDOM for this machine,
2303    used by the sqrt instruction.  */
2304 #define TARGET_EDOM 33
2305
2306 /* This is how to refer to the variable errno.  */
2307 #define GEN_ERRNO_RTX \
2308   gen_rtx_MEM (SImode, gen_rtx_SYMBOL_REF (Pmode, "errno"))
2309 #endif /* 0 */
2310
2311 /* Define if operations between registers always perform the operation
2312    on the full register even if a narrower mode is specified.  */
2313 #define WORD_REGISTER_OPERATIONS
2314
2315 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2316    will either zero-extend or sign-extend.  The value of this macro should
2317    be the code that says which one of the two operations is implicitly
2318    done, NIL if none.  */
2319 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2320
2321 /* Nonzero if access to memory by bytes is slow and undesirable.
2322    For RISC chips, it means that access to memory by bytes is no
2323    better than access by words when possible, so grab a whole word
2324    and maybe make use of that.  */
2325 #define SLOW_BYTE_ACCESS 1
2326
2327 /* Define this to be nonzero if shift instructions ignore all but the low-order
2328    few bits.  */
2329 #define SHIFT_COUNT_TRUNCATED 1
2330
2331 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2332    is done just by pretending it is already truncated.  */
2333 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2334
2335 /* Specify the machine mode that pointers have.
2336    After generation of rtl, the compiler makes no further distinction
2337    between pointers and any other objects of this machine mode.  */
2338 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
2339
2340 /* Generate calls to memcpy, memcmp and memset.  */
2341 #define TARGET_MEM_FUNCTIONS
2342
2343 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2344    return the mode to be used for the comparison.  For floating-point,
2345    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
2346    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
2347    processing is needed.  */
2348 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
2349
2350 /* Return nonzero if MODE implies a floating point inequality can be
2351    reversed.  For SPARC this is always true because we have a full
2352    compliment of ordered and unordered comparisons, but until generic
2353    code knows how to reverse it correctly we keep the old definition.  */
2354 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
2355
2356 /* A function address in a call instruction for indexing purposes.  */
2357 #define FUNCTION_MODE Pmode
2358
2359 /* Define this if addresses of constant functions
2360    shouldn't be put through pseudo regs where they can be cse'd.
2361    Desirable on machines where ordinary constants are expensive
2362    but a CALL with constant address is cheap.  */
2363 #define NO_FUNCTION_CSE
2364
2365 /* alloca should avoid clobbering the old register save area.  */
2366 #define SETJMP_VIA_SAVE_AREA
2367
2368 /* The _Q_* comparison libcalls return booleans.  */
2369 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
2370
2371 /* Assume by default that the _Qp_* 64-bit libcalls are implemented such
2372    that the inputs are fully consumed before the output memory is clobbered.  */
2373
2374 #define TARGET_BUGGY_QP_LIB     0
2375
2376 /* Assume by default that we do not have the Solaris-specific conversion
2377    routines nor 64-bit integer multiply and divide routines.  */
2378
2379 #define SUN_CONVERSION_LIBFUNCS 0
2380 #define SUN_INTEGER_MULTIPLY_64 0
2381
2382 /* Compute extra cost of moving data between one register class
2383    and another.  */
2384 #define GENERAL_OR_I64(C) ((C) == GENERAL_REGS || (C) == I64_REGS)
2385 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
2386   (((FP_REG_CLASS_P (CLASS1) && GENERAL_OR_I64 (CLASS2)) \
2387     || (GENERAL_OR_I64 (CLASS1) && FP_REG_CLASS_P (CLASS2)) \
2388     || (CLASS1) == FPCC_REGS || (CLASS2) == FPCC_REGS)          \
2389    ? ((sparc_cpu == PROCESSOR_ULTRASPARC \
2390        || sparc_cpu == PROCESSOR_ULTRASPARC3) ? 12 : 6) : 2)
2391
2392 /* Provide the cost of a branch.  For pre-v9 processors we use
2393    a value of 3 to take into account the potential annulling of
2394    the delay slot (which ends up being a bubble in the pipeline slot)
2395    plus a cycle to take into consideration the instruction cache
2396    effects.
2397
2398    On v9 and later, which have branch prediction facilities, we set
2399    it to the depth of the pipeline as that is the cost of a
2400    mispredicted branch.  */
2401
2402 #define BRANCH_COST \
2403         ((sparc_cpu == PROCESSOR_V9 \
2404           || sparc_cpu == PROCESSOR_ULTRASPARC) \
2405          ? 7 \
2406          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2407             ? 9 : 3))
2408
2409 #define PREFETCH_BLOCK \
2410         ((sparc_cpu == PROCESSOR_ULTRASPARC \
2411           || sparc_cpu == PROCESSOR_ULTRASPARC3) \
2412          ? 64 : 32)
2413
2414 #define SIMULTANEOUS_PREFETCHES \
2415         ((sparc_cpu == PROCESSOR_ULTRASPARC) \
2416          ? 2 \
2417          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2418             ? 8 : 3))
2419 \f
2420 /* Control the assembler format that we output.  */
2421
2422 /* A C string constant describing how to begin a comment in the target
2423    assembler language.  The compiler assumes that the comment will end at
2424    the end of the line.  */
2425
2426 #define ASM_COMMENT_START "!"
2427
2428 /* Output to assembler file text saying following lines
2429    may contain character constants, extra white space, comments, etc.  */
2430
2431 #define ASM_APP_ON ""
2432
2433 /* Output to assembler file text saying following lines
2434    no longer contain unusual constructs.  */
2435
2436 #define ASM_APP_OFF ""
2437
2438 /* ??? Try to make the style consistent here (_OP?).  */
2439
2440 #define ASM_FLOAT       ".single"
2441 #define ASM_DOUBLE      ".double"
2442 #define ASM_LONGDOUBLE  ".xxx"          /* ??? Not known (or used yet).  */
2443
2444 /* How to refer to registers in assembler output.
2445    This sequence is indexed by compiler's hard-register-number (see above).  */
2446
2447 #define REGISTER_NAMES \
2448 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
2449  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
2450  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
2451  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
2452  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
2453  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
2454  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
2455  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
2456  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
2457  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
2458  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
2459  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
2460  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp" }
2461
2462 /* Define additional names for use in asm clobbers and asm declarations.  */
2463
2464 #define ADDITIONAL_REGISTER_NAMES \
2465 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
2466
2467 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
2468    can run past this up to a continuation point.  Once we used 1500, but
2469    a single entry in C++ can run more than 500 bytes, due to the length of
2470    mangled symbol names.  dbxout.c should really be fixed to do
2471    continuations when they are actually needed instead of trying to
2472    guess...  */
2473 #define DBX_CONTIN_LENGTH 1000
2474
2475 /* This is how to output a command to make the user-level label named NAME
2476    defined for reference from other files.  */
2477
2478 /* Globalizing directive for a label.  */
2479 #define GLOBAL_ASM_OP "\t.global "
2480
2481 /* The prefix to add to user-visible assembler symbols.  */
2482
2483 #define USER_LABEL_PREFIX "_"
2484
2485 /* This is how to store into the string LABEL
2486    the symbol_ref name of an internal numbered label where
2487    PREFIX is the class of label and NUM is the number within the class.
2488    This is suitable for output with `assemble_name'.  */
2489
2490 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
2491   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
2492
2493 /* This is how we hook in and defer the case-vector until the end of
2494    the function.  */
2495 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
2496   sparc_defer_case_vector ((LAB),(VEC), 0)
2497
2498 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
2499   sparc_defer_case_vector ((LAB),(VEC), 1)
2500
2501 /* This is how to output an element of a case-vector that is absolute.  */
2502
2503 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2504 do {                                                                    \
2505   char label[30];                                                       \
2506   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
2507   if (CASE_VECTOR_MODE == SImode)                                       \
2508     fprintf (FILE, "\t.word\t");                                        \
2509   else                                                                  \
2510     fprintf (FILE, "\t.xword\t");                                       \
2511   assemble_name (FILE, label);                                          \
2512   fputc ('\n', FILE);                                                   \
2513 } while (0)
2514
2515 /* This is how to output an element of a case-vector that is relative.
2516    (SPARC uses such vectors only when generating PIC.)  */
2517
2518 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
2519 do {                                                                    \
2520   char label[30];                                                       \
2521   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
2522   if (CASE_VECTOR_MODE == SImode)                                       \
2523     fprintf (FILE, "\t.word\t");                                        \
2524   else                                                                  \
2525     fprintf (FILE, "\t.xword\t");                                       \
2526   assemble_name (FILE, label);                                          \
2527   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
2528   fputc ('-', FILE);                                                    \
2529   assemble_name (FILE, label);                                          \
2530   fputc ('\n', FILE);                                                   \
2531 } while (0)
2532
2533 /* This is what to output before and after case-vector (both
2534    relative and absolute).  If .subsection -1 works, we put case-vectors
2535    at the beginning of the current section.  */
2536
2537 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2538
2539 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
2540   fprintf(FILE, "\t.subsection\t-1\n")
2541
2542 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
2543   fprintf(FILE, "\t.previous\n")
2544
2545 #endif
2546
2547 /* This is how to output an assembler line
2548    that says to advance the location counter
2549    to a multiple of 2**LOG bytes.  */
2550
2551 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2552   if ((LOG) != 0)                       \
2553     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
2554
2555 /* This is how to output an assembler line that says to advance
2556    the location counter to a multiple of 2**LOG bytes using the
2557    "nop" instruction as padding.  */
2558 #define ASM_OUTPUT_ALIGN_WITH_NOP(FILE,LOG)   \
2559   if ((LOG) != 0)                             \
2560     fprintf (FILE, "\t.align %d,0x1000000\n", (1<<(LOG)))
2561
2562 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2563   fprintf (FILE, "\t.skip "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
2564
2565 /* This says how to output an assembler line
2566    to define a global common symbol.  */
2567
2568 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2569 ( fputs ("\t.common ", (FILE)),         \
2570   assemble_name ((FILE), (NAME)),               \
2571   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\"\n", (SIZE)))
2572
2573 /* This says how to output an assembler line to define a local common
2574    symbol.  */
2575
2576 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
2577 ( fputs ("\t.reserve ", (FILE)),                                        \
2578   assemble_name ((FILE), (NAME)),                                       \
2579   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\",%u\n",      \
2580            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
2581
2582 /* A C statement (sans semicolon) to output to the stdio stream
2583    FILE the assembler definition of uninitialized global DECL named
2584    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
2585    Try to use asm_output_aligned_bss to implement this macro.  */
2586
2587 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
2588   do {                                                          \
2589     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
2590   } while (0)
2591
2592 #define IDENT_ASM_OP "\t.ident\t"
2593
2594 /* Output #ident as a .ident.  */
2595
2596 #define ASM_OUTPUT_IDENT(FILE, NAME) \
2597   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
2598
2599 /* Emit a dtp-relative reference to a TLS variable.  */
2600
2601 #ifdef HAVE_AS_TLS
2602 #define ASM_OUTPUT_DWARF_DTPREL(FILE, SIZE, X) \
2603   sparc_output_dwarf_dtprel (FILE, SIZE, X)
2604 #endif
2605
2606 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
2607   ((CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^'              \
2608    || (CHAR) == '(' || (CHAR) == '_' || (CHAR) == '&')
2609
2610 /* Print operand X (an rtx) in assembler syntax to file FILE.
2611    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2612    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2613
2614 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
2615
2616 /* Print a memory address as an operand to reference that memory location.  */
2617
2618 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2619 { register rtx base, index = 0;                                 \
2620   int offset = 0;                                               \
2621   register rtx addr = ADDR;                                     \
2622   if (GET_CODE (addr) == REG)                                   \
2623     fputs (reg_names[REGNO (addr)], FILE);                      \
2624   else if (GET_CODE (addr) == PLUS)                             \
2625     {                                                           \
2626       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)               \
2627         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);\
2628       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)          \
2629         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);\
2630       else                                                      \
2631         base = XEXP (addr, 0), index = XEXP (addr, 1);          \
2632       if (GET_CODE (base) == LO_SUM)                            \
2633         {                                                       \
2634           if (! USE_AS_OFFSETABLE_LO10                          \
2635               || TARGET_ARCH32                                  \
2636               || TARGET_CM_MEDMID)                              \
2637             abort ();                                           \
2638           output_operand (XEXP (base, 0), 0);                   \
2639           fputs ("+%lo(", FILE);                                \
2640           output_address (XEXP (base, 1));                      \
2641           fprintf (FILE, ")+%d", offset);                       \
2642         }                                                       \
2643       else                                                      \
2644         {                                                       \
2645           fputs (reg_names[REGNO (base)], FILE);                \
2646           if (index == 0)                                       \
2647             fprintf (FILE, "%+d", offset);                      \
2648           else if (GET_CODE (index) == REG)                     \
2649             fprintf (FILE, "+%s", reg_names[REGNO (index)]);    \
2650           else if (GET_CODE (index) == SYMBOL_REF               \
2651                    || GET_CODE (index) == CONST)                \
2652             fputc ('+', FILE), output_addr_const (FILE, index); \
2653           else abort ();                                        \
2654         }                                                       \
2655     }                                                           \
2656   else if (GET_CODE (addr) == MINUS                             \
2657            && GET_CODE (XEXP (addr, 1)) == LABEL_REF)           \
2658     {                                                           \
2659       output_addr_const (FILE, XEXP (addr, 0));                 \
2660       fputs ("-(", FILE);                                       \
2661       output_addr_const (FILE, XEXP (addr, 1));                 \
2662       fputs ("-.)", FILE);                                      \
2663     }                                                           \
2664   else if (GET_CODE (addr) == LO_SUM)                           \
2665     {                                                           \
2666       output_operand (XEXP (addr, 0), 0);                       \
2667       if (TARGET_CM_MEDMID)                                     \
2668         fputs ("+%l44(", FILE);                                 \
2669       else                                                      \
2670         fputs ("+%lo(", FILE);                                  \
2671       output_address (XEXP (addr, 1));                          \
2672       fputc (')', FILE);                                        \
2673     }                                                           \
2674   else if (flag_pic && GET_CODE (addr) == CONST                 \
2675            && GET_CODE (XEXP (addr, 0)) == MINUS                \
2676            && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST      \
2677            && GET_CODE (XEXP (XEXP (XEXP (addr, 0), 1), 0)) == MINUS    \
2678            && XEXP (XEXP (XEXP (XEXP (addr, 0), 1), 0), 1) == pc_rtx)   \
2679     {                                                           \
2680       addr = XEXP (addr, 0);                                    \
2681       output_addr_const (FILE, XEXP (addr, 0));                 \
2682       /* Group the args of the second CONST in parenthesis.  */ \
2683       fputs ("-(", FILE);                                       \
2684       /* Skip past the second CONST--it does nothing for us.  */\
2685       output_addr_const (FILE, XEXP (XEXP (addr, 1), 0));       \
2686       /* Close the parenthesis.  */                             \
2687       fputc (')', FILE);                                        \
2688     }                                                           \
2689   else                                                          \
2690     {                                                           \
2691       output_addr_const (FILE, addr);                           \
2692     }                                                           \
2693 }
2694
2695 #ifdef HAVE_AS_TLS
2696 #define TARGET_TLS 1
2697 #else
2698 #define TARGET_TLS 0
2699 #endif
2700 #define TARGET_SUN_TLS TARGET_TLS
2701 #define TARGET_GNU_TLS 0
2702
2703 /* Define the codes that are matched by predicates in sparc.c.  */
2704
2705 #define PREDICATE_CODES                                                 \
2706 {"reg_or_0_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},           \
2707 {"const1_operand", {CONST_INT}},                                        \
2708 {"fp_zero_operand", {CONST_DOUBLE}},                                    \
2709 {"fp_register_operand", {SUBREG, REG}},                                 \
2710 {"intreg_operand", {SUBREG, REG}},                                      \
2711 {"fcc_reg_operand", {REG}},                                             \
2712 {"fcc0_reg_operand", {REG}},                                            \
2713 {"icc_or_fcc_reg_operand", {REG}},                                      \
2714 {"restore_operand", {REG}},                                             \
2715 {"call_operand", {MEM}},                                                \
2716 {"call_operand_address", {SYMBOL_REF, LABEL_REF, CONST, CONST_DOUBLE,   \
2717         ADDRESSOF, SUBREG, REG, PLUS, LO_SUM, CONST_INT}},              \
2718 {"symbolic_operand", {SYMBOL_REF, LABEL_REF, CONST}},                   \
2719 {"symbolic_memory_operand", {SUBREG, MEM}},                             \
2720 {"label_ref_operand", {LABEL_REF}},                                     \
2721 {"sp64_medium_pic_operand", {CONST}},                                   \
2722 {"data_segment_operand", {SYMBOL_REF, PLUS, CONST}},                    \
2723 {"text_segment_operand", {LABEL_REF, SYMBOL_REF, PLUS, CONST}},         \
2724 {"reg_or_nonsymb_mem_operand", {SUBREG, REG, MEM}},                     \
2725 {"splittable_symbolic_memory_operand", {MEM}},                          \
2726 {"splittable_immediate_memory_operand", {MEM}},                         \
2727 {"eq_or_neq", {EQ, NE}},                                                \
2728 {"normal_comp_operator", {GE, GT, LE, LT, GTU, LEU}},                   \
2729 {"noov_compare_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},      \
2730 {"noov_compare64_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},    \
2731 {"v9_regcmp_op", {EQ, NE, GE, LT, LE, GT}},                             \
2732 {"extend_op", {SIGN_EXTEND, ZERO_EXTEND}},                              \
2733 {"cc_arithop", {AND, IOR, XOR}},                                        \
2734 {"cc_arithopn", {AND, IOR}},                                            \
2735 {"arith_operand", {SUBREG, REG, CONST_INT}},                            \
2736 {"arith_add_operand", {SUBREG, REG, CONST_INT}},                        \
2737 {"arith11_operand", {SUBREG, REG, CONST_INT}},                          \
2738 {"arith10_operand", {SUBREG, REG, CONST_INT}},                          \
2739 {"arith_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},       \
2740 {"arith_double_add_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},   \
2741 {"arith11_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2742 {"arith10_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2743 {"small_int", {CONST_INT}},                                             \
2744 {"small_int_or_double", {CONST_INT, CONST_DOUBLE}},                     \
2745 {"uns_small_int", {CONST_INT}},                                         \
2746 {"uns_arith_operand", {SUBREG, REG, CONST_INT}},                        \
2747 {"clobbered_register", {REG}},                                          \
2748 {"input_operand", {SUBREG, REG, CONST_INT, MEM, CONST}},                \
2749 {"const64_operand", {CONST_INT, CONST_DOUBLE}},                         \
2750 {"const64_high_operand", {CONST_INT, CONST_DOUBLE}},                    \
2751 {"tgd_symbolic_operand", {SYMBOL_REF}},                                 \
2752 {"tld_symbolic_operand", {SYMBOL_REF}},                                 \
2753 {"tie_symbolic_operand", {SYMBOL_REF}},                                 \
2754 {"tle_symbolic_operand", {SYMBOL_REF}},
2755
2756 /* The number of Pmode words for the setjmp buffer.  */
2757 #define JMP_BUF_SIZE 12
2758
2759 #define DONT_ACCESS_GBLS_AFTER_EPILOGUE (flag_pic)