OSDN Git Service

* system.h (SUNOS4_SHARED_LIBRARIES): Poison.
[pf3gnuchains/gcc-fork.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002, 2003, 2004 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com).
5    64-bit SPARC-V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
6    at Cygnus Support.
7
8 This file is part of GCC.
9
10 GCC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GCC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GCC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 59 Temple Place - Suite 330,
23 Boston, MA 02111-1307, USA.  */
24
25 /* Note that some other tm.h files include this one and then override
26    whatever definitions are necessary.  */
27
28 /* Target CPU builtins.  FIXME: Defining sparc is for the benefit of
29    Solaris only; otherwise just define __sparc__.  Sadly the headers
30    are such a mess there is no Solaris-specific header.  */
31 #define TARGET_CPU_CPP_BUILTINS()               \
32   do                                            \
33     {                                           \
34         builtin_define_std ("sparc");           \
35         if (TARGET_64BIT)                       \
36           {                                     \
37             builtin_assert ("cpu=sparc64");     \
38             builtin_assert ("machine=sparc64"); \
39           }                                     \
40         else                                    \
41           {                                     \
42             builtin_assert ("cpu=sparc");       \
43             builtin_assert ("machine=sparc");   \
44           }                                     \
45     }                                           \
46   while (0)
47
48 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
49 /* #define SPARC_BI_ARCH */
50
51 /* Macro used later in this file to determine default architecture.  */
52 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
53
54 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
55    architectures to compile for.  We allow targets to choose compile time or
56    runtime selection.  */
57 #ifdef IN_LIBGCC2
58 #if defined(__sparcv9) || defined(__arch64__)
59 #define TARGET_ARCH32 0
60 #else
61 #define TARGET_ARCH32 1
62 #endif /* sparc64 */
63 #else
64 #ifdef SPARC_BI_ARCH
65 #define TARGET_ARCH32 (! TARGET_64BIT)
66 #else
67 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
68 #endif /* SPARC_BI_ARCH */
69 #endif /* IN_LIBGCC2 */
70 #define TARGET_ARCH64 (! TARGET_ARCH32)
71
72 /* Code model selection.
73    -mcmodel is used to select the v9 code model.
74    Different code models aren't supported for v7/8 code.
75
76    TARGET_CM_32:     32 bit address space, top 32 bits = 0,
77                      pointers are 32 bits.  Note that this isn't intended
78                      to imply a v7/8 abi.
79
80    TARGET_CM_MEDLOW: 32 bit address space, top 32 bits = 0,
81                      avoid generating %uhi and %ulo terms,
82                      pointers are 64 bits.
83
84    TARGET_CM_MEDMID: 64 bit address space.
85                      The executable must be in the low 16 TB of memory.
86                      This corresponds to the low 44 bits, and the %[hml]44
87                      relocs are used.  The text segment has a maximum size
88                      of 31 bits.
89
90    TARGET_CM_MEDANY: 64 bit address space.
91                      The text and data segments have a maximum size of 31
92                      bits and may be located anywhere.  The maximum offset
93                      from any instruction to the label _GLOBAL_OFFSET_TABLE_
94                      is 31 bits.
95
96    TARGET_CM_EMBMEDANY: 64 bit address space.
97                      The text and data segments have a maximum size of 31 bits
98                      and may be located anywhere.  Register %g4 contains
99                      the start address of the data segment.
100 */
101
102 enum cmodel {
103   CM_32,
104   CM_MEDLOW,
105   CM_MEDMID,
106   CM_MEDANY,
107   CM_EMBMEDANY
108 };
109
110 /* Value of -mcmodel specified by user.  */
111 extern const char *sparc_cmodel_string;
112 /* One of CM_FOO.  */
113 extern enum cmodel sparc_cmodel;
114
115 /* V9 code model selection.  */
116 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
117 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
118 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
119 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
120
121 #define SPARC_DEFAULT_CMODEL CM_32
122
123 /* This is call-clobbered in the normal ABI, but is reserved in the
124    home grown (aka upward compatible) embedded ABI.  */
125 #define EMBMEDANY_BASE_REG "%g4"
126 \f
127 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
128    and specified by the user via --with-cpu=foo.
129    This specifies the cpu implementation, not the architecture size.  */
130 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit
131    capable cpu's.  */
132 #define TARGET_CPU_sparc        0
133 #define TARGET_CPU_v7           0       /* alias for previous */
134 #define TARGET_CPU_sparclet     1
135 #define TARGET_CPU_sparclite    2
136 #define TARGET_CPU_v8           3       /* generic v8 implementation */
137 #define TARGET_CPU_supersparc   4
138 #define TARGET_CPU_hypersparc   5
139 #define TARGET_CPU_sparc86x     6
140 #define TARGET_CPU_sparclite86x 6
141 #define TARGET_CPU_v9           7       /* generic v9 implementation */
142 #define TARGET_CPU_sparcv9      7       /* alias */
143 #define TARGET_CPU_sparc64      7       /* alias */
144 #define TARGET_CPU_ultrasparc   8
145 #define TARGET_CPU_ultrasparc3  9
146
147 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
148  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc \
149  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
150
151 #define CPP_CPU32_DEFAULT_SPEC ""
152 #define ASM_CPU32_DEFAULT_SPEC ""
153
154 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
155 /* ??? What does Sun's CC pass?  */
156 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
157 /* ??? It's not clear how other assemblers will handle this, so by default
158    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
159    is handled in sol2.h.  */
160 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
161 #endif
162 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
163 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
164 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
165 #endif
166 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
167 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
168 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
169 #endif
170
171 #else
172
173 #define CPP_CPU64_DEFAULT_SPEC ""
174 #define ASM_CPU64_DEFAULT_SPEC ""
175
176 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
177  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
178 #define CPP_CPU32_DEFAULT_SPEC ""
179 #define ASM_CPU32_DEFAULT_SPEC ""
180 #endif
181
182 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
183 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
184 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
185 #endif
186
187 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
188 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
189 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
190 #endif
191
192 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
193 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
194 #define ASM_CPU32_DEFAULT_SPEC ""
195 #endif
196
197 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
198 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
199 #define ASM_CPU32_DEFAULT_SPEC ""
200 #endif
201
202 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
203 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
204 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
205 #endif
206
207 #endif
208
209 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
210  #error Unrecognized value in TARGET_CPU_DEFAULT.
211 #endif
212
213 #ifdef SPARC_BI_ARCH
214
215 #define CPP_CPU_DEFAULT_SPEC \
216 (DEFAULT_ARCH32_P ? "\
217 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
218 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
219 " : "\
220 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
221 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
222 ")
223 #define ASM_CPU_DEFAULT_SPEC \
224 (DEFAULT_ARCH32_P ? "\
225 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
226 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
227 " : "\
228 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
229 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
230 ")
231
232 #else /* !SPARC_BI_ARCH */
233
234 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
235 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
236
237 #endif /* !SPARC_BI_ARCH */
238
239 /* Define macros to distinguish architectures.  */
240
241 /* Common CPP definitions used by CPP_SPEC amongst the various targets
242    for handling -mcpu=xxx switches.  */
243 #define CPP_CPU_SPEC "\
244 %{msoft-float:-D_SOFT_FLOAT} \
245 %{mcypress:} \
246 %{msparclite:-D__sparclite__} \
247 %{mf930:-D__sparclite__} %{mf934:-D__sparclite__} \
248 %{mv8:-D__sparc_v8__} \
249 %{msupersparc:-D__supersparc__ -D__sparc_v8__} \
250 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
251 %{mcpu=sparclite:-D__sparclite__} \
252 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
253 %{mcpu=v8:-D__sparc_v8__} \
254 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
255 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
256 %{mcpu=sparclite86x:-D__sparclite86x__} \
257 %{mcpu=v9:-D__sparc_v9__} \
258 %{mcpu=ultrasparc:-D__sparc_v9__} \
259 %{mcpu=ultrasparc3:-D__sparc_v9__} \
260 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(cpp_cpu_default)}}}}}}} \
261 "
262 #define CPP_ARCH32_SPEC ""
263 #define CPP_ARCH64_SPEC "-D__arch64__"
264
265 #define CPP_ARCH_DEFAULT_SPEC \
266 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
267
268 #define CPP_ARCH_SPEC "\
269 %{m32:%(cpp_arch32)} \
270 %{m64:%(cpp_arch64)} \
271 %{!m32:%{!m64:%(cpp_arch_default)}} \
272 "
273
274 /* Macros to distinguish endianness.  */
275 #define CPP_ENDIAN_SPEC "\
276 %{mlittle-endian:-D__LITTLE_ENDIAN__} \
277 %{mlittle-endian-data:-D__LITTLE_ENDIAN_DATA__}"
278
279 /* Macros to distinguish the particular subtarget.  */
280 #define CPP_SUBTARGET_SPEC ""
281
282 #define CPP_SPEC "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_subtarget)"
283
284 /* Prevent error on `-sun4' and `-target sun4' options.  */
285 /* This used to translate -dalign to -malign, but that is no good
286    because it can't turn off the usual meaning of making debugging dumps.  */
287 /* Translate old style -m<cpu> into new style -mcpu=<cpu>.
288    ??? Delete support for -m<cpu> for 2.9.  */
289
290 #define CC1_SPEC "\
291 %{sun4:} %{target:} \
292 %{mcypress:-mcpu=cypress} \
293 %{msparclite:-mcpu=sparclite} %{mf930:-mcpu=f930} %{mf934:-mcpu=f934} \
294 %{mv8:-mcpu=v8} %{msupersparc:-mcpu=supersparc} \
295 "
296
297 /* Override in target specific files.  */
298 #define ASM_CPU_SPEC "\
299 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
300 %{msparclite:-Asparclite} \
301 %{mf930:-Asparclite} %{mf934:-Asparclite} \
302 %{mcpu=sparclite:-Asparclite} \
303 %{mcpu=sparclite86x:-Asparclite} \
304 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
305 %{mv8plus:-Av8plus} \
306 %{mcpu=v9:-Av9} \
307 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
308 %{mcpu=ultrasparc3:%{!mv8plus:-Av9b}} \
309 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(asm_cpu_default)}}}}}}} \
310 "
311
312 /* Word size selection, among other things.
313    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
314
315 #define ASM_ARCH32_SPEC "-32"
316 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
317 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
318 #else
319 #define ASM_ARCH64_SPEC "-64"
320 #endif
321 #define ASM_ARCH_DEFAULT_SPEC \
322 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
323
324 #define ASM_ARCH_SPEC "\
325 %{m32:%(asm_arch32)} \
326 %{m64:%(asm_arch64)} \
327 %{!m32:%{!m64:%(asm_arch_default)}} \
328 "
329
330 #ifdef HAVE_AS_RELAX_OPTION
331 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
332 #else
333 #define ASM_RELAX_SPEC ""
334 #endif
335
336 /* Special flags to the Sun-4 assembler when using pipe for input.  */
337
338 #define ASM_SPEC "\
339 %{R} %{!pg:%{!p:%{fpic|fPIC|fpie|fPIE:-k}}} %{keep-local-as-symbols:-L} \
340 %(asm_cpu) %(asm_relax)"
341
342 #define AS_NEEDS_DASH_FOR_PIPED_INPUT
343
344 /* This macro defines names of additional specifications to put in the specs
345    that can be used in various specifications like CC1_SPEC.  Its definition
346    is an initializer with a subgrouping for each command option.
347
348    Each subgrouping contains a string constant, that defines the
349    specification name, and a string constant that used by the GCC driver
350    program.
351
352    Do not define this macro if it does not need to do anything.  */
353
354 #define EXTRA_SPECS \
355   { "cpp_cpu",          CPP_CPU_SPEC },         \
356   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
357   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
358   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
359   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
360   { "cpp_arch",         CPP_ARCH_SPEC },        \
361   { "cpp_endian",       CPP_ENDIAN_SPEC },      \
362   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
363   { "asm_cpu",          ASM_CPU_SPEC },         \
364   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
365   { "asm_arch32",       ASM_ARCH32_SPEC },      \
366   { "asm_arch64",       ASM_ARCH64_SPEC },      \
367   { "asm_relax",        ASM_RELAX_SPEC },       \
368   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
369   { "asm_arch",         ASM_ARCH_SPEC },        \
370   SUBTARGET_EXTRA_SPECS
371
372 #define SUBTARGET_EXTRA_SPECS
373
374 /* Because libgcc can generate references back to libc (via .umul etc.) we have
375    to list libc again after the second libgcc.  */
376 #define LINK_GCC_C_SEQUENCE_SPEC "%G %L %G %L"
377
378 \f
379 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
380 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
381
382 /* ??? This should be 32 bits for v9 but what can we do?  */
383 #define WCHAR_TYPE "short unsigned int"
384 #define WCHAR_TYPE_SIZE 16
385
386 /* Show we can debug even without a frame pointer.  */
387 #define CAN_DEBUG_WITHOUT_FP
388
389 #define OVERRIDE_OPTIONS  sparc_override_options ()
390
391 /* Generate DBX debugging information.  */
392
393 #define DBX_DEBUGGING_INFO 1
394 \f
395 /* Run-time compilation parameters selecting different hardware subsets.  */
396
397 extern int target_flags;
398
399 /* Nonzero if we should generate code to use the fpu.  */
400 #define MASK_FPU 1
401 #define TARGET_FPU (target_flags & MASK_FPU)
402
403 /* Nonzero if we should assume that double pointers might be unaligned.
404    This can happen when linking gcc compiled code with other compilers,
405    because the ABI only guarantees 4 byte alignment.  */
406 #define MASK_UNALIGNED_DOUBLES 4
407 #define TARGET_UNALIGNED_DOUBLES (target_flags & MASK_UNALIGNED_DOUBLES)
408
409 /* Nonzero means that we should generate code for a v8 sparc.  */
410 #define MASK_V8 0x8
411 #define TARGET_V8 (target_flags & MASK_V8)
412
413 /* Nonzero means that we should generate code for a sparclite.
414    This enables the sparclite specific instructions, but does not affect
415    whether FPU instructions are emitted.  */
416 #define MASK_SPARCLITE 0x10
417 #define TARGET_SPARCLITE (target_flags & MASK_SPARCLITE)
418
419 /* Nonzero if we're compiling for the sparclet.  */
420 #define MASK_SPARCLET 0x20
421 #define TARGET_SPARCLET (target_flags & MASK_SPARCLET)
422
423 /* Nonzero if we're compiling for v9 sparc.
424    Note that v9's can run in 32 bit mode so this doesn't necessarily mean
425    the word size is 64.  */
426 #define MASK_V9 0x40
427 #define TARGET_V9 (target_flags & MASK_V9)
428
429 /* Nonzero to generate code that uses the instructions deprecated in
430    the v9 architecture.  This option only applies to v9 systems.  */
431 /* ??? This isn't user selectable yet.  It's used to enable such insns
432    on 32 bit v9 systems and for the moment they're permanently disabled
433    on 64 bit v9 systems.  */
434 #define MASK_DEPRECATED_V8_INSNS 0x80
435 #define TARGET_DEPRECATED_V8_INSNS (target_flags & MASK_DEPRECATED_V8_INSNS)
436
437 /* Mask of all CPU selection flags.  */
438 #define MASK_ISA \
439 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
440
441 /* Nonzero means don't pass `-assert pure-text' to the linker.  */
442 #define MASK_IMPURE_TEXT 0x100
443 #define TARGET_IMPURE_TEXT (target_flags & MASK_IMPURE_TEXT)
444
445 /* 0x200 is unused */
446
447 /* Nonzero means use the registers that the SPARC ABI reserves for
448    application software.  This must be the default to coincide with the
449    setting in FIXED_REGISTERS.  */
450 #define MASK_APP_REGS 0x400
451 #define TARGET_APP_REGS (target_flags & MASK_APP_REGS)
452
453 /* Option to select how quad word floating point is implemented.
454    When TARGET_HARD_QUAD is true, we use the hardware quad instructions.
455    Otherwise, we use the SPARC ABI quad library functions.  */
456 #define MASK_HARD_QUAD 0x800
457 #define TARGET_HARD_QUAD (target_flags & MASK_HARD_QUAD)
458
459 /* Nonzero on little-endian machines.  */
460 /* ??? Little endian support currently only exists for sparclet-aout and
461    sparc64-elf configurations.  May eventually want to expand the support
462    to all targets, but for now it's kept local to only those two.  */
463 #define MASK_LITTLE_ENDIAN 0x1000
464 #define TARGET_LITTLE_ENDIAN (target_flags & MASK_LITTLE_ENDIAN)
465
466 /* 0x2000, 0x4000 are unused */
467
468 /* Nonzero if pointers are 64 bits.  */
469 #define MASK_PTR64 0x8000
470 #define TARGET_PTR64 (target_flags & MASK_PTR64)
471
472 /* Nonzero if generating code to run in a 64 bit environment.
473    This is intended to only be used by TARGET_ARCH{32,64} as they are the
474    mechanism used to control compile time or run time selection.  */
475 #define MASK_64BIT 0x10000
476 #define TARGET_64BIT (target_flags & MASK_64BIT)
477
478 /* 0x20000,0x40000 unused */
479
480 /* Nonzero means use a stack bias of 2047.  Stack offsets are obtained by
481    adding 2047 to %sp.  This option is for v9 only and is the default.  */
482 #define MASK_STACK_BIAS 0x80000
483 #define TARGET_STACK_BIAS (target_flags & MASK_STACK_BIAS)
484
485 /* 0x100000,0x200000 unused */
486
487 /* Nonzero means -m{,no-}fpu was passed on the command line.  */
488 #define MASK_FPU_SET 0x400000
489 #define TARGET_FPU_SET (target_flags & MASK_FPU_SET)
490
491 /* Use the UltraSPARC Visual Instruction Set extensions.  */
492 #define MASK_VIS 0x1000000
493 #define TARGET_VIS (target_flags & MASK_VIS)
494
495 /* Compile for Solaris V8+.  32 bit Solaris preserves the high bits of
496    the current out and global registers and Linux 2.2+ as well.  */
497 #define MASK_V8PLUS 0x2000000
498 #define TARGET_V8PLUS (target_flags & MASK_V8PLUS)
499
500 /* Force a the fastest alignment on structures to take advantage of
501    faster copies.  */
502 #define MASK_FASTER_STRUCTS 0x4000000
503 #define TARGET_FASTER_STRUCTS (target_flags & MASK_FASTER_STRUCTS)
504
505 /* Use IEEE quad long double.  */
506 #define MASK_LONG_DOUBLE_128 0x8000000
507 #define TARGET_LONG_DOUBLE_128 (target_flags & MASK_LONG_DOUBLE_128)
508
509 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
510    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
511    to get high 32 bits.  False in V8+ or V9 because multiply stores
512    a 64 bit result in a register.  */
513
514 #define TARGET_HARD_MUL32                               \
515   ((TARGET_V8 || TARGET_SPARCLITE                       \
516     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
517    && ! TARGET_V8PLUS && TARGET_ARCH32)
518
519 #define TARGET_HARD_MUL                                 \
520   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
521    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)
522
523
524 /* Macro to define tables used to set the flags.
525    This is a list in braces of pairs in braces,
526    each pair being { "NAME", VALUE }
527    where VALUE is the bits to set or minus the bits to clear.
528    An empty string NAME is used to identify the default VALUE.  */
529
530 #define TARGET_SWITCHES  \
531   { {"fpu", MASK_FPU | MASK_FPU_SET,                                    \
532      N_("Use hardware fp") },                                           \
533     {"no-fpu", -MASK_FPU,                                               \
534      N_("Do not use hardware fp") },                                    \
535     {"no-fpu", MASK_FPU_SET,                            NULL, },        \
536     {"hard-float", MASK_FPU | MASK_FPU_SET,                             \
537      N_("Use hardware fp") },                                           \
538     {"soft-float", -MASK_FPU,                                           \
539      N_("Do not use hardware fp") },                                    \
540     {"soft-float", MASK_FPU_SET,                        NULL },         \
541     {"unaligned-doubles", MASK_UNALIGNED_DOUBLES,                       \
542      N_("Assume possible double misalignment") },                       \
543     {"no-unaligned-doubles", -MASK_UNALIGNED_DOUBLES,                   \
544      N_("Assume all doubles are aligned") },                            \
545     {"impure-text", MASK_IMPURE_TEXT,                                   \
546      N_("Pass -assert pure-text to linker") },                          \
547     {"no-impure-text", -MASK_IMPURE_TEXT,                               \
548      N_("Do not pass -assert pure-text to linker") },                   \
549     {"app-regs", MASK_APP_REGS,                                         \
550      N_("Use ABI reserved registers") },                                \
551     {"no-app-regs", -MASK_APP_REGS,                                     \
552      N_("Do not use ABI reserved registers") },                         \
553     {"hard-quad-float", MASK_HARD_QUAD,                                 \
554      N_("Use hardware quad fp instructions") },                         \
555     {"soft-quad-float", -MASK_HARD_QUAD,                                \
556      N_("Do not use hardware quad fp instructions") },                  \
557     {"v8plus", MASK_V8PLUS,                                             \
558      N_("Compile for v8plus ABI") },                                    \
559     {"no-v8plus", -MASK_V8PLUS,                                         \
560      N_("Do not compile for v8plus ABI") },                             \
561     {"vis", MASK_VIS,                                                   \
562      N_("Utilize Visual Instruction Set") },                            \
563     {"no-vis", -MASK_VIS,                                               \
564      N_("Do not utilize Visual Instruction Set") },                     \
565     {"ptr64", MASK_PTR64,                                               \
566      N_("Pointers are 64-bit") },                                       \
567     {"ptr32", -MASK_PTR64,                                              \
568      N_("Pointers are 32-bit") },                                       \
569     {"32", -MASK_64BIT,                                                 \
570      N_("Use 32-bit ABI") },                                            \
571     {"64", MASK_64BIT,                                                  \
572      N_("Use 64-bit ABI") },                                            \
573     {"stack-bias", MASK_STACK_BIAS,                                     \
574      N_("Use stack bias") },                                            \
575     {"no-stack-bias", -MASK_STACK_BIAS,                                 \
576      N_("Do not use stack bias") },                                     \
577     {"faster-structs", MASK_FASTER_STRUCTS,                             \
578      N_("Use structs on stronger alignment for double-word copies") },  \
579     {"no-faster-structs", -MASK_FASTER_STRUCTS,                         \
580      N_("Do not use structs on stronger alignment for double-word copies") }, \
581     {"relax", 0,                                                        \
582      N_("Optimize tail call instructions in assembler and linker") },   \
583     {"no-relax", 0,                                                     \
584      N_("Do not optimize tail call instructions in assembler or linker") }, \
585     SUBTARGET_SWITCHES                  \
586     { "", TARGET_DEFAULT, ""}}
587
588 /* MASK_APP_REGS must always be the default because that's what
589    FIXED_REGISTERS is set to and -ffixed- is processed before
590    CONDITIONAL_REGISTER_USAGE is called (where we process -mno-app-regs).  */
591 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
592
593 /* This is meant to be redefined in target specific files.  */
594 #define SUBTARGET_SWITCHES
595
596 /* Processor type.
597    These must match the values for the cpu attribute in sparc.md.  */
598 enum processor_type {
599   PROCESSOR_V7,
600   PROCESSOR_CYPRESS,
601   PROCESSOR_V8,
602   PROCESSOR_SUPERSPARC,
603   PROCESSOR_SPARCLITE,
604   PROCESSOR_F930,
605   PROCESSOR_F934,
606   PROCESSOR_HYPERSPARC,
607   PROCESSOR_SPARCLITE86X,
608   PROCESSOR_SPARCLET,
609   PROCESSOR_TSC701,
610   PROCESSOR_V9,
611   PROCESSOR_ULTRASPARC,
612   PROCESSOR_ULTRASPARC3
613 };
614
615 /* This is set from -m{cpu,tune}=xxx.  */
616 extern enum processor_type sparc_cpu;
617
618 /* Recast the cpu class to be the cpu attribute.
619    Every file includes us, but not every file includes insn-attr.h.  */
620 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
621
622 #define TARGET_OPTIONS \
623 {                                                               \
624   { "cpu=",  &sparc_select[1].string,                           \
625     N_("Use features of and schedule code for given CPU"), 0},  \
626   { "tune=", &sparc_select[2].string,                           \
627     N_("Schedule code for given CPU"), 0},                      \
628   { "cmodel=", &sparc_cmodel_string,                            \
629     N_("Use given SPARC code model"), 0},                       \
630   SUBTARGET_OPTIONS                                             \
631 }
632
633 /* This is meant to be redefined in target specific files.  */
634 #define SUBTARGET_OPTIONS
635
636 /* Support for a compile-time default CPU, et cetera.  The rules are:
637    --with-cpu is ignored if -mcpu is specified.
638    --with-tune is ignored if -mtune is specified.
639    --with-float is ignored if -mhard-float, -msoft-float, -mfpu, or -mno-fpu
640      are specified.  */
641 #define OPTION_DEFAULT_SPECS \
642   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
643   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
644   {"float", "%{!msoft-float:%{!mhard-float:%{!fpu:%{!no-fpu:-m%(VALUE)-float}}}}" }
645
646 /* sparc_select[0] is reserved for the default cpu.  */
647 struct sparc_cpu_select
648 {
649   const char *string;
650   const char *const name;
651   const int set_tune_p;
652   const int set_arch_p;
653 };
654
655 extern struct sparc_cpu_select sparc_select[];
656 \f
657 /* target machine storage layout */
658
659 /* Define this if most significant bit is lowest numbered
660    in instructions that operate on numbered bit-fields.  */
661 #define BITS_BIG_ENDIAN 1
662
663 /* Define this if most significant byte of a word is the lowest numbered.  */
664 #define BYTES_BIG_ENDIAN 1
665
666 /* Define this if most significant word of a multiword number is the lowest
667    numbered.  */
668 #define WORDS_BIG_ENDIAN 1
669
670 /* Define this to set the endianness to use in libgcc2.c, which can
671    not depend on target_flags.  */
672 #if defined (__LITTLE_ENDIAN__) || defined(__LITTLE_ENDIAN_DATA__)
673 #define LIBGCC2_WORDS_BIG_ENDIAN 0
674 #else
675 #define LIBGCC2_WORDS_BIG_ENDIAN 1
676 #endif
677
678 #define MAX_BITS_PER_WORD       64
679
680 /* Width of a word, in units (bytes).  */
681 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
682 #ifdef IN_LIBGCC2
683 #define MIN_UNITS_PER_WORD      UNITS_PER_WORD
684 #else
685 #define MIN_UNITS_PER_WORD      4
686 #endif
687
688 /* Now define the sizes of the C data types.  */
689
690 #define SHORT_TYPE_SIZE         16
691 #define INT_TYPE_SIZE           32
692 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
693 #define LONG_LONG_TYPE_SIZE     64
694 #define FLOAT_TYPE_SIZE         32
695 #define DOUBLE_TYPE_SIZE        64
696
697 #if 0
698 /* ??? This does not work in SunOS 4.x, so it is not enabled here.
699    Instead, it is enabled in sol2.h, because it does work under Solaris.  */
700 /* Define for support of TFmode long double.
701    SPARC ABI says that long double is 4 words.  */
702 #define LONG_DOUBLE_TYPE_SIZE 128
703 #endif
704
705 /* Width in bits of a pointer.
706    See also the macro `Pmode' defined below.  */
707 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
708
709 /* If we have to extend pointers (only when TARGET_ARCH64 and not
710    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
711    if ptr_mode and Pmode are the same.  */
712 #define POINTERS_EXTEND_UNSIGNED 1
713
714 /* A macro to update MODE and UNSIGNEDP when an object whose type
715    is TYPE and which has the specified mode and signedness is to be
716    stored in a register.  This macro is only called when TYPE is a
717    scalar type.  */
718 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE) \
719 if (TARGET_ARCH64                               \
720     && GET_MODE_CLASS (MODE) == MODE_INT        \
721     && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)   \
722   (MODE) = word_mode;
723
724 /* This is only needed for TARGET_ARCH64, but since PROMOTE_MODE is a no-op
725    for TARGET_ARCH32 this is ok.  Otherwise we'd need to add a runtime test
726    for this value.  For TARGET_ARCH64 we need it, as we don't have instructions
727    for arithmetic operations which do zero/sign extension at the same time,
728    so without this we end up with a srl/sra after every assignment to an
729    user variable,  which means very very bad code.  */
730 #define PROMOTE_FOR_CALL_ONLY
731
732 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
733 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
734
735 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
736 /* FIXME, this is wrong when TARGET_ARCH64 and TARGET_STACK_BIAS, because
737    then sp+2047 is 128-bit aligned so sp is really only byte-aligned.  */
738 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
739 /* Temporary hack until the FIXME above is fixed.  This macro is used
740    only in pad_to_arg_alignment in function.c; see the comment there
741    for details about what it does.  */
742 #define SPARC_STACK_BOUNDARY_HACK (TARGET_ARCH64 && TARGET_STACK_BIAS)
743
744 /* ALIGN FRAMES on double word boundaries */
745
746 #define SPARC_STACK_ALIGN(LOC) \
747   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
748
749 /* Allocation boundary (in *bits*) for the code of a function.  */
750 #define FUNCTION_BOUNDARY 32
751
752 /* Alignment of field after `int : 0' in a structure.  */
753 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
754
755 /* Every structure's size must be a multiple of this.  */
756 #define STRUCTURE_SIZE_BOUNDARY 8
757
758 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
759 #define PCC_BITFIELD_TYPE_MATTERS 1
760
761 /* No data type wants to be aligned rounder than this.  */
762 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
763
764 /* The best alignment to use in cases where we have a choice.  */
765 #define FASTEST_ALIGNMENT 64
766
767 /* Define this macro as an expression for the alignment of a structure
768    (given by STRUCT as a tree node) if the alignment computed in the
769    usual way is COMPUTED and the alignment explicitly specified was
770    SPECIFIED.
771
772    The default is to use SPECIFIED if it is larger; otherwise, use
773    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
774 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
775  (TARGET_FASTER_STRUCTS ?                               \
776   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
777     || TREE_CODE (STRUCT) == UNION_TYPE                 \
778     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
779    && TYPE_FIELDS (STRUCT) != 0                         \
780      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
781      : MAX ((COMPUTED), (SPECIFIED)))                   \
782    :  MAX ((COMPUTED), (SPECIFIED)))
783
784 /* Make strings word-aligned so strcpy from constants will be faster.  */
785 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
786   ((TREE_CODE (EXP) == STRING_CST       \
787     && (ALIGN) < FASTEST_ALIGNMENT)     \
788    ? FASTEST_ALIGNMENT : (ALIGN))
789
790 /* Make arrays of chars word-aligned for the same reasons.  */
791 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
792   (TREE_CODE (TYPE) == ARRAY_TYPE               \
793    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
794    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
795
796 /* Set this nonzero if move instructions will actually fail to work
797    when given unaligned data.  */
798 #define STRICT_ALIGNMENT 1
799
800 /* Things that must be doubleword aligned cannot go in the text section,
801    because the linker fails to align the text section enough!
802    Put them in the data section.  This macro is only used in this file.  */
803 #define MAX_TEXT_ALIGN 32
804 \f
805 /* Standard register usage.  */
806
807 /* Number of actual hardware registers.
808    The hardware registers are assigned numbers for the compiler
809    from 0 to just below FIRST_PSEUDO_REGISTER.
810    All registers that the compiler knows about must be given numbers,
811    even those that are not normally considered general registers.
812
813    SPARC has 32 integer registers and 32 floating point registers.
814    64 bit SPARC has 32 additional fp regs, but the odd numbered ones are not
815    accessible.  We still account for them to simplify register computations
816    (eg: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
817    32+32+32+4 == 100.
818    Register 100 is used as the integer condition code register.
819    Register 101 is used as the soft frame pointer register.  */
820
821 #define FIRST_PSEUDO_REGISTER 102
822
823 #define SPARC_FIRST_FP_REG     32
824 /* Additional V9 fp regs.  */
825 #define SPARC_FIRST_V9_FP_REG  64
826 #define SPARC_LAST_V9_FP_REG   95
827 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
828 #define SPARC_FIRST_V9_FCC_REG 96
829 #define SPARC_LAST_V9_FCC_REG  99
830 /* V8 fcc reg.  */
831 #define SPARC_FCC_REG 96
832 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
833 #define SPARC_ICC_REG 100
834
835 /* Nonzero if REGNO is an fp reg.  */
836 #define SPARC_FP_REG_P(REGNO) \
837 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
838
839 /* Argument passing regs.  */
840 #define SPARC_OUTGOING_INT_ARG_FIRST 8
841 #define SPARC_INCOMING_INT_ARG_FIRST 24
842 #define SPARC_FP_ARG_FIRST           32
843
844 /* 1 for registers that have pervasive standard uses
845    and are not available for the register allocator.
846
847    On non-v9 systems:
848    g1 is free to use as temporary.
849    g2-g4 are reserved for applications.  Gcc normally uses them as
850    temporaries, but this can be disabled via the -mno-app-regs option.
851    g5 through g7 are reserved for the operating system.
852
853    On v9 systems:
854    g1,g5 are free to use as temporaries, and are free to use between calls
855    if the call is to an external function via the PLT.
856    g4 is free to use as a temporary in the non-embedded case.
857    g4 is reserved in the embedded case.
858    g2-g3 are reserved for applications.  Gcc normally uses them as
859    temporaries, but this can be disabled via the -mno-app-regs option.
860    g6-g7 are reserved for the operating system (or application in
861    embedded case).
862    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
863    currently be a fixed register until this pattern is rewritten.
864    Register 1 is also used when restoring call-preserved registers in large
865    stack frames.
866
867    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
868    CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
869 */
870
871 #define FIXED_REGISTERS  \
872  {1, 0, 2, 2, 2, 2, 1, 1,       \
873   0, 0, 0, 0, 0, 0, 1, 0,       \
874   0, 0, 0, 0, 0, 0, 0, 0,       \
875   0, 0, 0, 0, 0, 0, 1, 1,       \
876                                 \
877   0, 0, 0, 0, 0, 0, 0, 0,       \
878   0, 0, 0, 0, 0, 0, 0, 0,       \
879   0, 0, 0, 0, 0, 0, 0, 0,       \
880   0, 0, 0, 0, 0, 0, 0, 0,       \
881                                 \
882   0, 0, 0, 0, 0, 0, 0, 0,       \
883   0, 0, 0, 0, 0, 0, 0, 0,       \
884   0, 0, 0, 0, 0, 0, 0, 0,       \
885   0, 0, 0, 0, 0, 0, 0, 0,       \
886                                 \
887   0, 0, 0, 0, 0, 1}
888
889 /* 1 for registers not available across function calls.
890    These must include the FIXED_REGISTERS and also any
891    registers that can be used without being saved.
892    The latter must include the registers where values are returned
893    and the register where structure-value addresses are passed.
894    Aside from that, you can include as many other registers as you like.  */
895
896 #define CALL_USED_REGISTERS  \
897  {1, 1, 1, 1, 1, 1, 1, 1,       \
898   1, 1, 1, 1, 1, 1, 1, 1,       \
899   0, 0, 0, 0, 0, 0, 0, 0,       \
900   0, 0, 0, 0, 0, 0, 1, 1,       \
901                                 \
902   1, 1, 1, 1, 1, 1, 1, 1,       \
903   1, 1, 1, 1, 1, 1, 1, 1,       \
904   1, 1, 1, 1, 1, 1, 1, 1,       \
905   1, 1, 1, 1, 1, 1, 1, 1,       \
906                                 \
907   1, 1, 1, 1, 1, 1, 1, 1,       \
908   1, 1, 1, 1, 1, 1, 1, 1,       \
909   1, 1, 1, 1, 1, 1, 1, 1,       \
910   1, 1, 1, 1, 1, 1, 1, 1,       \
911                                 \
912   1, 1, 1, 1, 1, 1}
913
914 /* If !TARGET_FPU, then make the fp registers and fp cc regs fixed so that
915    they won't be allocated.  */
916
917 #define CONDITIONAL_REGISTER_USAGE                              \
918 do                                                              \
919   {                                                             \
920     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)              \
921       {                                                         \
922         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                \
923         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
924       }                                                         \
925     /* If the user has passed -f{fixed,call-{used,saved}}-g5 */ \
926     /* then honor it.  */                                       \
927     if (TARGET_ARCH32 && fixed_regs[5])                         \
928       fixed_regs[5] = 1;                                        \
929     else if (TARGET_ARCH64 && fixed_regs[5] == 2)               \
930       fixed_regs[5] = 0;                                        \
931     if (! TARGET_V9)                                            \
932       {                                                         \
933         int regno;                                              \
934         for (regno = SPARC_FIRST_V9_FP_REG;                     \
935              regno <= SPARC_LAST_V9_FP_REG;                     \
936              regno++)                                           \
937           fixed_regs[regno] = 1;                                \
938         /* %fcc0 is used by v8 and v9.  */                      \
939         for (regno = SPARC_FIRST_V9_FCC_REG + 1;                \
940              regno <= SPARC_LAST_V9_FCC_REG;                    \
941              regno++)                                           \
942           fixed_regs[regno] = 1;                                \
943       }                                                         \
944     if (! TARGET_FPU)                                           \
945       {                                                         \
946         int regno;                                              \
947         for (regno = 32; regno < SPARC_LAST_V9_FCC_REG; regno++) \
948           fixed_regs[regno] = 1;                                \
949       }                                                         \
950     /* If the user has passed -f{fixed,call-{used,saved}}-g2 */ \
951     /* then honor it.  Likewise with g3 and g4.  */             \
952     if (fixed_regs[2] == 2)                                     \
953       fixed_regs[2] = ! TARGET_APP_REGS;                        \
954     if (fixed_regs[3] == 2)                                     \
955       fixed_regs[3] = ! TARGET_APP_REGS;                        \
956     if (TARGET_ARCH32 && fixed_regs[4] == 2)                    \
957       fixed_regs[4] = ! TARGET_APP_REGS;                        \
958     else if (TARGET_CM_EMBMEDANY)                               \
959       fixed_regs[4] = 1;                                        \
960     else if (fixed_regs[4] == 2)                                \
961       fixed_regs[4] = 0;                                        \
962   }                                                             \
963 while (0)
964
965 /* Return number of consecutive hard regs needed starting at reg REGNO
966    to hold something of mode MODE.
967    This is ordinarily the length in words of a value of mode MODE
968    but can be less for certain modes in special long registers.
969
970    On SPARC, ordinary registers hold 32 bits worth;
971    this means both integer and floating point registers.
972    On v9, integer regs hold 64 bits worth; floating point regs hold
973    32 bits worth (this includes the new fp regs as even the odd ones are
974    included in the hard register count).  */
975
976 #define HARD_REGNO_NREGS(REGNO, MODE) \
977   (TARGET_ARCH64                                                        \
978    ? ((REGNO) < 32 || (REGNO) == FRAME_POINTER_REGNUM                   \
979       ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD    \
980       : (GET_MODE_SIZE (MODE) + 3) / 4)                                 \
981    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
982
983 /* Due to the ARCH64 discrepancy above we must override this next
984    macro too.  */
985 #define REGMODE_NATURAL_SIZE(MODE) \
986   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
987
988 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
989    See sparc.c for how we initialize this.  */
990 extern const int *hard_regno_mode_classes;
991 extern int sparc_mode_class[];
992
993 /* ??? Because of the funny way we pass parameters we should allow certain
994    ??? types of float/complex values to be in integer registers during
995    ??? RTL generation.  This only matters on arch32.  */
996 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
997   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
998
999 /* Value is 1 if it is a good idea to tie two pseudo registers
1000    when one has mode MODE1 and one has mode MODE2.
1001    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1002    for any hard reg, then this must be 0 for correct output.
1003
1004    For V9: SFmode can't be combined with other float modes, because they can't
1005    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
1006    registers, but SFmode will.  */
1007 #define MODES_TIEABLE_P(MODE1, MODE2) \
1008   ((MODE1) == (MODE2)                                           \
1009    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
1010        && (! TARGET_V9                                          \
1011            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
1012                || (MODE1 != SFmode && MODE2 != SFmode)))))
1013
1014 /* Specify the registers used for certain standard purposes.
1015    The values of these macros are register numbers.  */
1016
1017 /* SPARC pc isn't overloaded on a register that the compiler knows about.  */
1018 /* #define PC_REGNUM  */
1019
1020 /* Register to use for pushing function arguments.  */
1021 #define STACK_POINTER_REGNUM 14
1022
1023 /* The stack bias (amount by which the hardware register is offset by).  */
1024 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
1025
1026 /* Actual top-of-stack address is 92/176 greater than the contents of the
1027    stack pointer register for !v9/v9.  That is:
1028    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
1029      address, and 6*4 bytes for the 6 register parameters.
1030    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
1031      parameter regs.  */
1032 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
1033
1034 /* Base register for access to local variables of the function.  */
1035 #define HARD_FRAME_POINTER_REGNUM 30
1036
1037 /* The soft frame pointer does not have the stack bias applied.  */
1038 #define FRAME_POINTER_REGNUM 101
1039
1040 /* Given the stack bias, the stack pointer isn't actually aligned.  */
1041 #define INIT_EXPANDERS                                                   \
1042   do {                                                                   \
1043     if (cfun && cfun->emit->regno_pointer_align && SPARC_STACK_BIAS)     \
1044       {                                                                  \
1045         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
1046         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
1047       }                                                                  \
1048   } while (0)
1049
1050 /* Value should be nonzero if functions must have frame pointers.
1051    Zero means the frame pointer need not be set up (and parms
1052    may be accessed via the stack pointer) in functions that seem suitable.
1053    This is computed in `reload', in reload1.c.
1054    Used in flow.c, global.c, and reload1.c.  */
1055 #define FRAME_POINTER_REQUIRED  \
1056   (! (leaf_function_p () && only_leaf_regs_used ()))
1057
1058 /* Base register for access to arguments of the function.  */
1059 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
1060
1061 /* Register in which static-chain is passed to a function.  This must
1062    not be a register used by the prologue.  */
1063 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
1064
1065 /* Register which holds offset table for position-independent
1066    data references.  */
1067
1068 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 23 : INVALID_REGNUM)
1069
1070 /* Pick a default value we can notice from override_options:
1071    !v9: Default is on.
1072    v9: Default is off.  */
1073
1074 #define DEFAULT_PCC_STRUCT_RETURN -1
1075
1076 /* Functions which return large structures get the address
1077    to place the wanted value at offset 64 from the frame.
1078    Must reserve 64 bytes for the in and local registers.
1079    v9: Functions which return large structures get the address to place the
1080    wanted value from an invisible first argument.  */
1081 #define STRUCT_VALUE_OFFSET 64
1082 \f
1083 /* Define the classes of registers for register constraints in the
1084    machine description.  Also define ranges of constants.
1085
1086    One of the classes must always be named ALL_REGS and include all hard regs.
1087    If there is more than one class, another class must be named NO_REGS
1088    and contain no registers.
1089
1090    The name GENERAL_REGS must be the name of a class (or an alias for
1091    another name such as ALL_REGS).  This is the class of registers
1092    that is allowed by "g" or "r" in a register constraint.
1093    Also, registers outside this class are allocated only when
1094    instructions express preferences for them.
1095
1096    The classes must be numbered in nondecreasing order; that is,
1097    a larger-numbered class must never be contained completely
1098    in a smaller-numbered class.
1099
1100    For any two classes, it is very desirable that there be another
1101    class that represents their union.  */
1102
1103 /* The SPARC has various kinds of registers: general, floating point,
1104    and condition codes [well, it has others as well, but none that we
1105    care directly about].
1106
1107    For v9 we must distinguish between the upper and lower floating point
1108    registers because the upper ones can't hold SFmode values.
1109    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
1110    satisfying a group need for a class will also satisfy a single need for
1111    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
1112    regs.
1113
1114    It is important that one class contains all the general and all the standard
1115    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
1116    because reg_class_record() will bias the selection in favor of fp regs,
1117    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
1118    because FP_REGS > GENERAL_REGS.
1119
1120    It is also important that one class contain all the general and all the
1121    fp regs.  Otherwise when spilling a DFmode reg, it may be from EXTRA_FP_REGS
1122    but find_reloads() may use class GENERAL_OR_FP_REGS. This will cause
1123    allocate_reload_reg() to bypass it causing an abort because the compiler
1124    thinks it doesn't have a spill reg when in fact it does.
1125
1126    v9 also has 4 floating point condition code registers.  Since we don't
1127    have a class that is the union of FPCC_REGS with either of the others,
1128    it is important that it appear first.  Otherwise the compiler will die
1129    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
1130    constraints.
1131
1132    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
1133    may try to use it to hold an SImode value.  See register_operand.
1134    ??? Should %fcc[0123] be handled similarly?
1135 */
1136
1137 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
1138                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
1139                  ALL_REGS, LIM_REG_CLASSES };
1140
1141 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1142
1143 /* Give names of register classes as strings for dump file.  */
1144
1145 #define REG_CLASS_NAMES \
1146   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
1147      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
1148      "ALL_REGS" }
1149
1150 /* Define which registers fit in which classes.
1151    This is an initializer for a vector of HARD_REG_SET
1152    of length N_REG_CLASSES.  */
1153
1154 #define REG_CLASS_CONTENTS                              \
1155   {{0, 0, 0, 0},        /* NO_REGS */                   \
1156    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
1157    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
1158    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
1159    {0, -1, 0, 0},       /* FP_REGS */                   \
1160    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
1161    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
1162    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
1163    {-1, -1, -1, 0x3f}}  /* ALL_REGS */
1164
1165 /* Defines invalid mode changes.  Borrowed from pa64-regs.h.
1166
1167    SImode loads to floating-point registers are not zero-extended.
1168    The definition for LOAD_EXTEND_OP specifies that integer loads
1169    narrower than BITS_PER_WORD will be zero-extended.  As a result,
1170    we inhibit changes from SImode unless they are to a mode that is
1171    identical in size.  */
1172
1173 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)               \
1174   (TARGET_ARCH64                                                \
1175    && (FROM) == SImode                                          \
1176    && GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                \
1177    ? reg_classes_intersect_p (CLASS, FP_REGS) : 0)
1178
1179 /* The same information, inverted:
1180    Return the class number of the smallest class containing
1181    reg number REGNO.  This could be a conditional expression
1182    or could index an array.  */
1183
1184 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
1185
1186 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
1187
1188 /* This is the order in which to allocate registers normally.
1189
1190    We put %f0-%f7 last among the float registers, so as to make it more
1191    likely that a pseudo-register which dies in the float return register
1192    area will get allocated to the float return register, thus saving a move
1193    instruction at the end of the function.
1194
1195    Similarly for integer return value registers.
1196
1197    We know in this case that we will not end up with a leaf function.
1198
1199    The register allocator is given the global and out registers first
1200    because these registers are call clobbered and thus less useful to
1201    global register allocation.
1202
1203    Next we list the local and in registers.  They are not call clobbered
1204    and thus very useful for global register allocation.  We list the input
1205    registers before the locals so that it is more likely the incoming
1206    arguments received in those registers can just stay there and not be
1207    reloaded.  */
1208
1209 #define REG_ALLOC_ORDER \
1210 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1211   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1212   15,                                   /* %o7 */       \
1213   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1214   29, 28, 27, 26, 25, 24, 31,           /* %i5-%i0,%i7 */\
1215   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1216   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1217   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1218   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1219   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1220   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1221   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1222   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1223   96, 97, 98, 99,                       /* %fcc0-3 */   \
1224   100, 0, 14, 30, 101}                  /* %icc, %g0, %o6, %i6, %sfp */
1225
1226 /* This is the order in which to allocate registers for
1227    leaf functions.  If all registers can fit in the global and
1228    output registers, then we have the possibility of having a leaf
1229    function.
1230
1231    The macro actually mentioned the input registers first,
1232    because they get renumbered into the output registers once
1233    we know really do have a leaf function.
1234
1235    To be more precise, this register allocation order is used
1236    when %o7 is found to not be clobbered right before register
1237    allocation.  Normally, the reason %o7 would be clobbered is
1238    due to a call which could not be transformed into a sibling
1239    call.
1240
1241    As a consequence, it is possible to use the leaf register
1242    allocation order and not end up with a leaf function.  We will
1243    not get suboptimal register allocation in that case because by
1244    definition of being potentially leaf, there were no function
1245    calls.  Therefore, allocation order within the local register
1246    window is not critical like it is when we do have function calls.  */
1247
1248 #define REG_LEAF_ALLOC_ORDER \
1249 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1250   29, 28, 27, 26, 25, 24,               /* %i5-%i0 */   \
1251   15,                                   /* %o7 */       \
1252   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1253   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1254   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1255   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1256   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1257   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1258   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1259   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1260   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1261   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1262   96, 97, 98, 99,                       /* %fcc0-3 */   \
1263   100, 0, 14, 30, 31, 101}              /* %icc, %g0, %o6, %i6, %i7, %sfp */
1264
1265 #define ORDER_REGS_FOR_LOCAL_ALLOC order_regs_for_local_alloc ()
1266
1267 extern char sparc_leaf_regs[];
1268 #define LEAF_REGISTERS sparc_leaf_regs
1269
1270 extern char leaf_reg_remap[];
1271 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1272
1273 /* The class value for index registers, and the one for base regs.  */
1274 #define INDEX_REG_CLASS GENERAL_REGS
1275 #define BASE_REG_CLASS GENERAL_REGS
1276
1277 /* Local macro to handle the two v9 classes of FP regs.  */
1278 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1279
1280 /* Get reg_class from a letter such as appears in the machine description.
1281    In the not-v9 case, coerce v9's 'e' class to 'f', so we can use 'e' in the
1282    .md file for v8 and v9.
1283    'd' and 'b' are used for single and double precision VIS operations,
1284    if TARGET_VIS.
1285    'h' is used for V8+ 64 bit global and out registers.  */
1286
1287 #define REG_CLASS_FROM_LETTER(C)                \
1288 (TARGET_V9                                      \
1289  ? ((C) == 'f' ? FP_REGS                        \
1290     : (C) == 'e' ? EXTRA_FP_REGS                \
1291     : (C) == 'c' ? FPCC_REGS                    \
1292     : ((C) == 'd' && TARGET_VIS) ? FP_REGS\
1293     : ((C) == 'b' && TARGET_VIS) ? EXTRA_FP_REGS\
1294     : ((C) == 'h' && TARGET_V8PLUS) ? I64_REGS\
1295     : NO_REGS)                                  \
1296  : ((C) == 'f' ? FP_REGS                        \
1297     : (C) == 'e' ? FP_REGS                      \
1298     : (C) == 'c' ? FPCC_REGS                    \
1299     : NO_REGS))
1300
1301 /* The letters I, J, K, L and M in a register constraint string
1302    can be used to stand for particular ranges of immediate operands.
1303    This macro defines what the ranges are.
1304    C is the letter, and VALUE is a constant value.
1305    Return 1 if VALUE is in the range specified by C.
1306
1307    `I' is used for the range of constants an insn can actually contain.
1308    `J' is used for the range which is just zero (since that is R0).
1309    `K' is used for constants which can be loaded with a single sethi insn.
1310    `L' is used for the range of constants supported by the movcc insns.
1311    `M' is used for the range of constants supported by the movrcc insns.
1312    `N' is like K, but for constants wider than 32 bits.
1313    `O' is used for the range which is just 4096.  */
1314
1315 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1316 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1317 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1318 /* 10 and 11 bit immediates are only used for a few specific insns.
1319    SMALL_INT is used throughout the port so we continue to use it.  */
1320 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1321 /* 13 bit immediate, considering only the low 32 bits */
1322 #define SMALL_INT32(X) (SPARC_SIMM13_P (trunc_int_for_mode \
1323                                         (INTVAL (X), SImode)))
1324 #define SPARC_SETHI_P(X) \
1325   (((unsigned HOST_WIDE_INT) (X) \
1326     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1327 #define SPARC_SETHI32_P(X) \
1328   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1329
1330 #define CONST_OK_FOR_LETTER_P(VALUE, C)  \
1331   ((C) == 'I' ? SPARC_SIMM13_P (VALUE)                  \
1332    : (C) == 'J' ? (VALUE) == 0                          \
1333    : (C) == 'K' ? SPARC_SETHI32_P (VALUE)               \
1334    : (C) == 'L' ? SPARC_SIMM11_P (VALUE)                \
1335    : (C) == 'M' ? SPARC_SIMM10_P (VALUE)                \
1336    : (C) == 'N' ? SPARC_SETHI_P (VALUE)                 \
1337    : (C) == 'O' ? (VALUE) == 4096                       \
1338    : 0)
1339
1340 /* Similar, but for floating constants, and defining letters G and H.
1341    Here VALUE is the CONST_DOUBLE rtx itself.  */
1342
1343 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
1344   ((C) == 'G' ? fp_zero_operand (VALUE, GET_MODE (VALUE))       \
1345    : (C) == 'H' ? arith_double_operand (VALUE, DImode)          \
1346    : (C) == 'O' ? arith_double_4096_operand (VALUE, DImode)     \
1347    : 0)
1348
1349 /* Given an rtx X being reloaded into a reg required to be
1350    in class CLASS, return the class of reg to actually use.
1351    In general this is just CLASS; but on some machines
1352    in some cases it is preferable to use a more restrictive class.  */
1353 /* - We can't load constants into FP registers.
1354    - We can't load FP constants into integer registers when soft-float,
1355      because there is no soft-float pattern with a r/F constraint.
1356    - We can't load FP constants into integer registers for TFmode unless
1357      it is 0.0L, because there is no movtf pattern with a r/F constraint.
1358    - Try and reload integer constants (symbolic or otherwise) back into
1359      registers directly, rather than having them dumped to memory.  */
1360
1361 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1362   (CONSTANT_P (X)                                       \
1363    ? ((FP_REG_CLASS_P (CLASS)                           \
1364        || (CLASS) == GENERAL_OR_FP_REGS                 \
1365        || (CLASS) == GENERAL_OR_EXTRA_FP_REGS           \
1366        || (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT  \
1367            && ! TARGET_FPU)                             \
1368        || (GET_MODE (X) == TFmode                       \
1369            && ! fp_zero_operand (X, TFmode)))           \
1370       ? NO_REGS                                         \
1371       : (!FP_REG_CLASS_P (CLASS)                        \
1372          && GET_MODE_CLASS (GET_MODE (X)) == MODE_INT)  \
1373       ? GENERAL_REGS                                    \
1374       : (CLASS))                                        \
1375    : (CLASS))
1376
1377 /* Return the register class of a scratch register needed to load IN into
1378    a register of class CLASS in MODE.
1379
1380    We need a temporary when loading/storing a HImode/QImode value
1381    between memory and the FPU registers.  This can happen when combine puts
1382    a paradoxical subreg in a float/fix conversion insn.
1383
1384    We need a temporary when loading/storing a DFmode value between
1385    unaligned memory and the upper FPU registers.  */
1386
1387 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, IN)           \
1388   ((FP_REG_CLASS_P (CLASS)                                      \
1389     && ((MODE) == HImode || (MODE) == QImode)                   \
1390     && (GET_CODE (IN) == MEM                                    \
1391         || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)   \
1392             && true_regnum (IN) == -1)))                        \
1393    ? GENERAL_REGS                                               \
1394    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1395       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1396       && ! mem_min_alignment ((IN), 8))                         \
1397      ? FP_REGS                                                  \
1398      : (((TARGET_CM_MEDANY                                      \
1399           && symbolic_operand ((IN), (MODE)))                   \
1400          || (TARGET_CM_EMBMEDANY                                \
1401              && text_segment_operand ((IN), (MODE))))           \
1402         && !flag_pic)                                           \
1403        ? GENERAL_REGS                                           \
1404        : NO_REGS)
1405
1406 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, IN)          \
1407   ((FP_REG_CLASS_P (CLASS)                                      \
1408      && ((MODE) == HImode || (MODE) == QImode)                  \
1409      && (GET_CODE (IN) == MEM                                   \
1410          || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)  \
1411              && true_regnum (IN) == -1)))                       \
1412    ? GENERAL_REGS                                               \
1413    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1414       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1415       && ! mem_min_alignment ((IN), 8))                         \
1416      ? FP_REGS                                                  \
1417      : (((TARGET_CM_MEDANY                                      \
1418           && symbolic_operand ((IN), (MODE)))                   \
1419          || (TARGET_CM_EMBMEDANY                                \
1420              && text_segment_operand ((IN), (MODE))))           \
1421         && !flag_pic)                                           \
1422        ? GENERAL_REGS                                           \
1423        : NO_REGS)
1424
1425 /* On SPARC it is not possible to directly move data between
1426    GENERAL_REGS and FP_REGS.  */
1427 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1428   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
1429
1430 /* Return the stack location to use for secondary memory needed reloads.
1431    We want to use the reserved location just below the frame pointer.
1432    However, we must ensure that there is a frame, so use assign_stack_local
1433    if the frame size is zero.  */
1434 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1435   (get_frame_size () == 0                                               \
1436    ? assign_stack_local (MODE, GET_MODE_SIZE (MODE), 0)                 \
1437    : gen_rtx_MEM (MODE, plus_constant (frame_pointer_rtx,               \
1438                                        STARTING_FRAME_OFFSET)))
1439
1440 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1441    because the movsi and movsf patterns don't handle r/f moves.
1442    For v8 we copy the default definition.  */
1443 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1444   (TARGET_ARCH64                                                \
1445    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1446       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1447       : MODE)                                                   \
1448    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1449       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1450       : MODE))
1451
1452 /* Return the maximum number of consecutive registers
1453    needed to represent mode MODE in a register of class CLASS.  */
1454 /* On SPARC, this is the size of MODE in words.  */
1455 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1456   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1457    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1458 \f
1459 /* Stack layout; function entry, exit and calling.  */
1460
1461 /* Define this if pushing a word on the stack
1462    makes the stack pointer a smaller address.  */
1463 #define STACK_GROWS_DOWNWARD
1464
1465 /* Define this if the nominal address of the stack frame
1466    is at the high-address end of the local variables;
1467    that is, each additional local variable allocated
1468    goes at a more negative offset in the frame.  */
1469 #define FRAME_GROWS_DOWNWARD
1470
1471 /* Offset within stack frame to start allocating local variables at.
1472    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1473    first local allocated.  Otherwise, it is the offset to the BEGINNING
1474    of the first local allocated.  */
1475 /* This allows space for one TFmode floating point value.  */
1476 #define STARTING_FRAME_OFFSET \
1477   (TARGET_ARCH64 ? -16 \
1478    : (-SPARC_STACK_ALIGN (LONG_DOUBLE_TYPE_SIZE / BITS_PER_UNIT)))
1479
1480 /* If we generate an insn to push BYTES bytes,
1481    this says how many the stack pointer really advances by.
1482    On SPARC, don't define this because there are no push insns.  */
1483 /*  #define PUSH_ROUNDING(BYTES) */
1484
1485 /* Offset of first parameter from the argument pointer register value.
1486    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1487    even if this function isn't going to use it.
1488    v9: This is 128 for the ins and locals.  */
1489 #define FIRST_PARM_OFFSET(FNDECL) \
1490   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1491
1492 /* Offset from the argument pointer register value to the CFA.
1493    This is different from FIRST_PARM_OFFSET because the register window
1494    comes between the CFA and the arguments.  */
1495 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1496
1497 /* When a parameter is passed in a register, stack space is still
1498    allocated for it.
1499    !v9: All 6 possible integer registers have backing store allocated.
1500    v9: Only space for the arguments passed is allocated.  */
1501 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1502    meaning to the backend.  Further, we need to be able to detect if a
1503    varargs/unprototyped function is called, as they may want to spill more
1504    registers than we've provided space.  Ugly, ugly.  So for now we retain
1505    all 6 slots even for v9.  */
1506 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1507
1508 /* Definitions for register elimination.  */
1509
1510 #define ELIMINABLE_REGS \
1511   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1512    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1513
1514 /* The way this is structured, we can't eliminate SFP in favor of SP
1515    if the frame pointer is required: we want to use the SFP->HFP elimination
1516    in that case.  But the test in update_eliminables doesn't know we are
1517    assuming below that we only do the former elimination.  */
1518 #define CAN_ELIMINATE(FROM, TO) \
1519   ((TO) == HARD_FRAME_POINTER_REGNUM || !FRAME_POINTER_REQUIRED)
1520
1521 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1522   do {                                                          \
1523     (OFFSET) = 0;                                               \
1524     if ((TO) == STACK_POINTER_REGNUM)                           \
1525       /* Note, we always pretend that this is a leaf function   \
1526          because if it's not, there's no point in trying to     \
1527          eliminate the frame pointer.  If it is a leaf          \
1528          function, we guessed right!  */                        \
1529       (OFFSET) = compute_frame_size (get_frame_size (), 1);     \
1530     (OFFSET) += SPARC_STACK_BIAS;                               \
1531   } while (0)
1532
1533 /* Keep the stack pointer constant throughout the function.
1534    This is both an optimization and a necessity: longjmp
1535    doesn't behave itself when the stack pointer moves within
1536    the function!  */
1537 #define ACCUMULATE_OUTGOING_ARGS 1
1538
1539 /* Value is the number of bytes of arguments automatically
1540    popped when returning from a subroutine call.
1541    FUNDECL is the declaration node of the function (as a tree),
1542    FUNTYPE is the data type of the function (as a tree),
1543    or for a library call it is an identifier node for the subroutine name.
1544    SIZE is the number of bytes of arguments passed on the stack.  */
1545
1546 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1547
1548 /* Define this macro if the target machine has "register windows".  This
1549    C expression returns the register number as seen by the called function
1550    corresponding to register number OUT as seen by the calling function.
1551    Return OUT if register number OUT is not an outbound register.  */
1552
1553 #define INCOMING_REGNO(OUT) \
1554  (((OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1555
1556 /* Define this macro if the target machine has "register windows".  This
1557    C expression returns the register number as seen by the calling function
1558    corresponding to register number IN as seen by the called function.
1559    Return IN if register number IN is not an inbound register.  */
1560
1561 #define OUTGOING_REGNO(IN) \
1562  (((IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1563
1564 /* Define this macro if the target machine has register windows.  This
1565    C expression returns true if the register is call-saved but is in the
1566    register window.  */
1567
1568 #define LOCAL_REGNO(REGNO) \
1569   ((REGNO) >= 16 && (REGNO) <= 31)
1570
1571 /* Define how to find the value returned by a function.
1572    VALTYPE is the data type of the value (as a tree).
1573    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1574    otherwise, FUNC is 0.  */
1575
1576 /* On SPARC the value is found in the first "output" register.  */
1577
1578 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1579   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 1)
1580
1581 /* But the called function leaves it in the first "input" register.  */
1582
1583 #define FUNCTION_OUTGOING_VALUE(VALTYPE, FUNC) \
1584   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 0)
1585
1586 /* Define how to find the value returned by a library function
1587    assuming the value has mode MODE.  */
1588
1589 #define LIBCALL_VALUE(MODE) \
1590   function_value (NULL_TREE, (MODE), 1)
1591
1592 /* 1 if N is a possible register number for a function value
1593    as seen by the caller.
1594    On SPARC, the first "output" reg is used for integer values,
1595    and the first floating point register is used for floating point values.  */
1596
1597 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 8 || (N) == 32)
1598
1599 /* Define the size of space to allocate for the return value of an
1600    untyped_call.  */
1601
1602 #define APPLY_RESULT_SIZE 16
1603
1604 /* 1 if N is a possible register number for function argument passing.
1605    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1606
1607 #define FUNCTION_ARG_REGNO_P(N) \
1608 (TARGET_ARCH64 \
1609  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1610  : ((N) >= 8 && (N) <= 13))
1611 \f
1612 /* Define a data type for recording info about an argument list
1613    during the scan of that argument list.  This data type should
1614    hold all necessary information about the function itself
1615    and about the args processed so far, enough to enable macros
1616    such as FUNCTION_ARG to determine where the next arg should go.
1617
1618    On SPARC (!v9), this is a single integer, which is a number of words
1619    of arguments scanned so far (including the invisible argument,
1620    if any, which holds the structure-value-address).
1621    Thus 7 or more means all following args should go on the stack.
1622
1623    For v9, we also need to know whether a prototype is present.  */
1624
1625 struct sparc_args {
1626   int words;       /* number of words passed so far */
1627   int prototype_p; /* nonzero if a prototype is present */
1628   int libcall_p;   /* nonzero if a library call */
1629 };
1630 #define CUMULATIVE_ARGS struct sparc_args
1631
1632 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1633    for a call to a function whose data type is FNTYPE.
1634    For a library call, FNTYPE is 0.  */
1635
1636 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1637 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (FNDECL));
1638
1639 /* Update the data in CUM to advance over an argument
1640    of mode MODE and data type TYPE.
1641    TYPE is null for libcalls where that information may not be available.  */
1642
1643 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1644 function_arg_advance (& (CUM), (MODE), (TYPE), (NAMED))
1645
1646 /* Nonzero if we do not know how to pass TYPE solely in registers.  */
1647
1648 #define MUST_PASS_IN_STACK(MODE,TYPE)                   \
1649   ((TYPE) != 0                                          \
1650    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST      \
1651        || TREE_ADDRESSABLE (TYPE)))
1652
1653 /* Determine where to put an argument to a function.
1654    Value is zero to push the argument on the stack,
1655    or a hard register in which to store the argument.
1656
1657    MODE is the argument's machine mode.
1658    TYPE is the data type of the argument (as a tree).
1659     This is null for libcalls where that information may
1660     not be available.
1661    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1662     the preceding args and about the function being called.
1663    NAMED is nonzero if this argument is a named parameter
1664     (otherwise it is an extra parameter matching an ellipsis).  */
1665
1666 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1667 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 0)
1668
1669 /* Define where a function finds its arguments.
1670    This is different from FUNCTION_ARG because of register windows.  */
1671
1672 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1673 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 1)
1674
1675 /* For an arg passed partly in registers and partly in memory,
1676    this is the number of registers used.
1677    For args passed entirely in registers or entirely in memory, zero.  */
1678
1679 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1680 function_arg_partial_nregs (& (CUM), (MODE), (TYPE), (NAMED))
1681
1682 /* A C expression that indicates when an argument must be passed by reference.
1683    If nonzero for an argument, a copy of that argument is made in memory and a
1684    pointer to the argument is passed instead of the argument itself.
1685    The pointer is passed in whatever way is appropriate for passing a pointer
1686    to that type.  */
1687
1688 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1689 function_arg_pass_by_reference (& (CUM), (MODE), (TYPE), (NAMED))
1690
1691 /* If defined, a C expression which determines whether, and in which direction,
1692    to pad out an argument with extra space.  The value should be of type
1693    `enum direction': either `upward' to pad above the argument,
1694    `downward' to pad below, or `none' to inhibit padding.  */
1695
1696 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1697 function_arg_padding ((MODE), (TYPE))
1698
1699 /* If defined, a C expression that gives the alignment boundary, in bits,
1700    of an argument with the specified mode and type.  If it is not defined,
1701    PARM_BOUNDARY is used for all arguments.
1702    For sparc64, objects requiring 16 byte alignment are passed that way.  */
1703
1704 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1705 ((TARGET_ARCH64                                 \
1706   && (GET_MODE_ALIGNMENT (MODE) == 128          \
1707       || ((TYPE) && TYPE_ALIGN (TYPE) == 128))) \
1708  ? 128 : PARM_BOUNDARY)
1709 \f
1710 /* Define the information needed to generate branch and scc insns.  This is
1711    stored from the compare operation.  Note that we can't use "rtx" here
1712    since it hasn't been defined!  */
1713
1714 extern GTY(()) rtx sparc_compare_op0;
1715 extern GTY(()) rtx sparc_compare_op1;
1716
1717 \f
1718 /* Generate the special assembly code needed to tell the assembler whatever
1719    it might need to know about the return value of a function.
1720
1721    For SPARC assemblers, we need to output a .proc pseudo-op which conveys
1722    information to the assembler relating to peephole optimization (done in
1723    the assembler).  */
1724
1725 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1726   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1727
1728 /* Output the special assembly code needed to tell the assembler some
1729    register is used as global register variable.
1730
1731    SPARC 64bit psABI declares registers %g2 and %g3 as application
1732    registers and %g6 and %g7 as OS registers.  Any object using them
1733    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1734    and how they are used (scratch or some global variable).
1735    Linker will then refuse to link together objects which use those
1736    registers incompatibly.
1737
1738    Unless the registers are used for scratch, two different global
1739    registers cannot be declared to the same name, so in the unlikely
1740    case of a global register variable occupying more than one register
1741    we prefix the second and following registers with .gnu.part1. etc.  */
1742
1743 extern char sparc_hard_reg_printed[8];
1744
1745 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1746 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1747 do {                                                                    \
1748   if (TARGET_ARCH64)                                                    \
1749     {                                                                   \
1750       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1751       int reg;                                                          \
1752       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1753         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1754           {                                                             \
1755             if (reg == (REGNO))                                         \
1756               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1757             else                                                        \
1758               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1759                        reg, reg - (REGNO), (NAME));                     \
1760             sparc_hard_reg_printed[reg] = 1;                            \
1761           }                                                             \
1762     }                                                                   \
1763 } while (0)
1764 #endif
1765
1766 \f
1767 /* Emit rtl for profiling.  */
1768 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1769
1770 /* All the work done in PROFILE_HOOK, but still required.  */
1771 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1772
1773 /* Set the name of the mcount function for the system.  */
1774 #define MCOUNT_FUNCTION "*mcount"
1775 \f
1776 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1777    the stack pointer does not matter.  The value is tested only in
1778    functions that have frame pointers.
1779    No definition is equivalent to always zero.  */
1780
1781 #define EXIT_IGNORE_STACK       \
1782  (get_frame_size () != 0        \
1783   || current_function_calls_alloca || current_function_outgoing_args_size)
1784
1785 #define DELAY_SLOTS_FOR_EPILOGUE 1
1786
1787 #define ELIGIBLE_FOR_EPILOGUE_DELAY(trial, slots_filled) \
1788   eligible_for_epilogue_delay (trial, slots_filled)
1789
1790 /* Define registers used by the epilogue and return instruction.  */
1791 #define EPILOGUE_USES(REGNO) (REGNO == 31)
1792 \f
1793 /* Length in units of the trampoline for entering a nested function.  */
1794
1795 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1796
1797 #define TRAMPOLINE_ALIGNMENT 128 /* 16 bytes */
1798
1799 /* Emit RTL insns to initialize the variable parts of a trampoline.
1800    FNADDR is an RTX for the address of the function's pure code.
1801    CXT is an RTX for the static chain value for the function.  */
1802
1803 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1804     if (TARGET_ARCH64)                                          \
1805       sparc64_initialize_trampoline (TRAMP, FNADDR, CXT);       \
1806     else                                                        \
1807       sparc_initialize_trampoline (TRAMP, FNADDR, CXT)
1808 \f
1809 /* Implement `va_start' for varargs and stdarg.  */
1810 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1811   sparc_va_start (valist, nextarg)
1812
1813 /* Implement `va_arg'.  */
1814 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1815   sparc_va_arg (valist, type)
1816
1817 /* Generate RTL to flush the register windows so as to make arbitrary frames
1818    available.  */
1819 #define SETUP_FRAME_ADDRESSES()         \
1820   emit_insn (gen_flush_register_windows ())
1821
1822 /* Given an rtx for the address of a frame,
1823    return an rtx for the address of the word in the frame
1824    that holds the dynamic chain--the previous frame's address.  */
1825 #define DYNAMIC_CHAIN_ADDRESS(frame)    \
1826   plus_constant (frame, 14 * UNITS_PER_WORD + SPARC_STACK_BIAS)
1827
1828 /* The return address isn't on the stack, it is in a register, so we can't
1829    access it from the current frame pointer.  We can access it from the
1830    previous frame pointer though by reading a value from the register window
1831    save area.  */
1832 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1833
1834 /* This is the offset of the return address to the true next instruction to be
1835    executed for the current function.  */
1836 #define RETURN_ADDR_OFFSET \
1837   (8 + 4 * (! TARGET_ARCH64 && current_function_returns_struct))
1838
1839 /* The current return address is in %i7.  The return address of anything
1840    farther back is in the register window save area at [%fp+60].  */
1841 /* ??? This ignores the fact that the actual return address is +8 for normal
1842    returns, and +12 for structure returns.  */
1843 #define RETURN_ADDR_RTX(count, frame)           \
1844   ((count == -1)                                \
1845    ? gen_rtx_REG (Pmode, 31)                    \
1846    : gen_rtx_MEM (Pmode,                        \
1847                   memory_address (Pmode, plus_constant (frame, \
1848                                                         15 * UNITS_PER_WORD \
1849                                                         + SPARC_STACK_BIAS))))
1850
1851 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1852    +12, but always using +8 is close enough for frame unwind purposes.
1853    Actually, just using %o7 is close enough for unwinding, but %o7+8
1854    is something you can return to.  */
1855 #define INCOMING_RETURN_ADDR_RTX \
1856   plus_constant (gen_rtx_REG (word_mode, 15), 8)
1857 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (15)
1858
1859 /* The offset from the incoming value of %sp to the top of the stack frame
1860    for the current function.  On sparc64, we have to account for the stack
1861    bias if present.  */
1862 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
1863
1864 /* Describe how we implement __builtin_eh_return.  */
1865 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
1866 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 1)  /* %g1 */
1867 #define EH_RETURN_HANDLER_RTX   gen_rtx_REG (Pmode, 31) /* %i7 */
1868
1869 /* Select a format to encode pointers in exception handling data.  CODE
1870    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1871    true if the symbol may be affected by dynamic relocations.
1872
1873    If assembler and linker properly support .uaword %r_disp32(foo),
1874    then use PC relative 32-bit relocations instead of absolute relocs
1875    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
1876    for binaries, to save memory.
1877
1878    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
1879    symbol %r_disp32() is against was not local, but .hidden.  In that
1880    case, we have to use DW_EH_PE_absptr for pic personality.  */
1881 #ifdef HAVE_AS_SPARC_UA_PCREL
1882 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
1883 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1884   (flag_pic                                                             \
1885    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
1886    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1887       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1888       : DW_EH_PE_absptr))
1889 #else
1890 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1891   (flag_pic                                                             \
1892    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
1893    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1894       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1895       : DW_EH_PE_absptr))
1896 #endif
1897
1898 /* Emit a PC-relative relocation.  */
1899 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
1900   do {                                                  \
1901     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1902     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
1903     assemble_name (FILE, LABEL);                        \
1904     fputc (')', FILE);                                  \
1905   } while (0)
1906 #endif
1907 \f
1908 /* Addressing modes, and classification of registers for them.  */
1909
1910 /* Macros to check register numbers against specific register classes.  */
1911
1912 /* These assume that REGNO is a hard or pseudo reg number.
1913    They give nonzero only if REGNO is a hard reg of the suitable class
1914    or a pseudo reg currently allocated to a suitable hard reg.
1915    Since they use reg_renumber, they are safe only once reg_renumber
1916    has been allocated, which happens in local-alloc.c.  */
1917
1918 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1919 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < (unsigned)32  \
1920  || (REGNO) == FRAME_POINTER_REGNUM                             \
1921  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
1922
1923 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
1924
1925 #define REGNO_OK_FOR_FP_P(REGNO) \
1926   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
1927    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
1928 #define REGNO_OK_FOR_CCFP_P(REGNO) \
1929  (TARGET_V9 \
1930   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
1931       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
1932
1933 /* Now macros that check whether X is a register and also,
1934    strictly, whether it is in a specified class.
1935
1936    These macros are specific to the SPARC, and may be used only
1937    in code for printing assembler insns and in conditions for
1938    define_optimization.  */
1939
1940 /* 1 if X is an fp register.  */
1941
1942 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1943
1944 /* Is X, a REG, an in or global register?  i.e. is regno 0..7 or 24..31 */
1945 #define IN_OR_GLOBAL_P(X) (REGNO (X) < 8 || (REGNO (X) >= 24 && REGNO (X) <= 31))
1946 \f
1947 /* Maximum number of registers that can appear in a valid memory address.  */
1948
1949 #define MAX_REGS_PER_ADDRESS 2
1950
1951 /* Recognize any constant value that is a valid address.
1952    When PIC, we do not accept an address that would require a scratch reg
1953    to load into a register.  */
1954
1955 #define CONSTANT_ADDRESS_P(X) constant_address_p (X)
1956
1957 /* Define this, so that when PIC, reload won't try to reload invalid
1958    addresses which require two reload registers.  */
1959
1960 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1961
1962 /* Nonzero if the constant value X is a legitimate general operand.
1963    Anything can be made to work except floating point constants.
1964    If TARGET_VIS, 0.0 can be made to work as well.  */
1965
1966 #define LEGITIMATE_CONSTANT_P(X) legitimate_constant_p (X)
1967
1968 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1969    and check its validity for a certain class.
1970    We have two alternate definitions for each of them.
1971    The usual definition accepts all pseudo regs; the other rejects
1972    them unless they have been allocated suitable hard regs.
1973    The symbol REG_OK_STRICT causes the latter definition to be used.
1974
1975    Most source files want to accept pseudo regs in the hope that
1976    they will get allocated to the class that the insn wants them to be in.
1977    Source files for reload pass need to be strict.
1978    After reload, it makes no difference, since pseudo regs have
1979    been eliminated by then.  */
1980
1981 /* Optional extra constraints for this machine.
1982
1983    'Q' handles floating point constants which can be moved into
1984        an integer register with a single sethi instruction.
1985
1986    'R' handles floating point constants which can be moved into
1987        an integer register with a single mov instruction.
1988
1989    'S' handles floating point constants which can be moved into
1990        an integer register using a high/lo_sum sequence.
1991
1992    'T' handles memory addresses where the alignment is known to
1993        be at least 8 bytes.
1994
1995    `U' handles all pseudo registers or a hard even numbered
1996        integer register, needed for ldd/std instructions.
1997
1998    'W' handles the memory operand when moving operands in/out
1999        of 'e' constraint floating point registers.  */
2000
2001 #ifndef REG_OK_STRICT
2002
2003 /* Nonzero if X is a hard reg that can be used as an index
2004    or if it is a pseudo reg.  */
2005 #define REG_OK_FOR_INDEX_P(X) \
2006   (REGNO (X) < 32                               \
2007    || REGNO (X) == FRAME_POINTER_REGNUM         \
2008    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2009
2010 /* Nonzero if X is a hard reg that can be used as a base reg
2011    or if it is a pseudo reg.  */
2012 #define REG_OK_FOR_BASE_P(X)  REG_OK_FOR_INDEX_P (X)
2013
2014 /* 'T', 'U' are for aligned memory loads which aren't needed for arch64.
2015    'W' is like 'T' but is assumed true on arch64.
2016
2017    Remember to accept pseudo-registers for memory constraints if reload is
2018    in progress.  */
2019
2020 #define EXTRA_CONSTRAINT(OP, C) \
2021         sparc_extra_constraint_check(OP, C, 0)
2022
2023 #else
2024
2025 /* Nonzero if X is a hard reg that can be used as an index.  */
2026 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
2027 /* Nonzero if X is a hard reg that can be used as a base reg.  */
2028 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
2029
2030 #define EXTRA_CONSTRAINT(OP, C) \
2031         sparc_extra_constraint_check(OP, C, 1)
2032
2033 #endif
2034 \f
2035 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
2036
2037 #ifdef HAVE_AS_OFFSETABLE_LO10
2038 #define USE_AS_OFFSETABLE_LO10 1
2039 #else
2040 #define USE_AS_OFFSETABLE_LO10 0
2041 #endif
2042 \f
2043 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2044    that is a valid memory address for an instruction.
2045    The MODE argument is the machine mode for the MEM expression
2046    that wants to use this address.
2047
2048    On SPARC, the actual legitimate addresses must be REG+REG or REG+SMALLINT
2049    ordinarily.  This changes a bit when generating PIC.
2050
2051    If you change this, execute "rm explow.o recog.o reload.o".  */
2052
2053 #define SYMBOLIC_CONST(X) symbolic_operand (X, VOIDmode)
2054
2055 #define RTX_OK_FOR_BASE_P(X)                                            \
2056   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
2057   || (GET_CODE (X) == SUBREG                                            \
2058       && GET_CODE (SUBREG_REG (X)) == REG                               \
2059       && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
2060
2061 #define RTX_OK_FOR_INDEX_P(X)                                           \
2062   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))                      \
2063   || (GET_CODE (X) == SUBREG                                            \
2064       && GET_CODE (SUBREG_REG (X)) == REG                               \
2065       && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
2066
2067 #define RTX_OK_FOR_OFFSET_P(X)                                          \
2068   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0x1000 - 8)
2069
2070 #define RTX_OK_FOR_OLO10_P(X)                                           \
2071   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0xc00 - 8)
2072
2073 #ifdef REG_OK_STRICT
2074 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
2075 {                                                       \
2076   if (legitimate_address_p (MODE, X, 1))                \
2077     goto ADDR;                                          \
2078 }
2079 #else
2080 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
2081 {                                                       \
2082   if (legitimate_address_p (MODE, X, 0))                \
2083     goto ADDR;                                          \
2084 }
2085 #endif
2086
2087 /* Go to LABEL if ADDR (a legitimate address expression)
2088    has an effect that depends on the machine mode it is used for.
2089
2090    In PIC mode,
2091
2092       (mem:HI [%l7+a])
2093
2094    is not equivalent to
2095    
2096       (mem:QI [%l7+a]) (mem:QI [%l7+a+1])
2097
2098    because [%l7+a+1] is interpreted as the address of (a+1).  */
2099
2100 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2101 {                                                       \
2102   if (flag_pic == 1)                                    \
2103     {                                                   \
2104       if (GET_CODE (ADDR) == PLUS)                      \
2105         {                                               \
2106           rtx op0 = XEXP (ADDR, 0);                     \
2107           rtx op1 = XEXP (ADDR, 1);                     \
2108           if (op0 == pic_offset_table_rtx               \
2109               && SYMBOLIC_CONST (op1))                  \
2110             goto LABEL;                                 \
2111         }                                               \
2112     }                                                   \
2113 }
2114 \f
2115 /* Try machine-dependent ways of modifying an illegitimate address
2116    to be legitimate.  If we find one, return the new, valid address.
2117    This macro is used in only one place: `memory_address' in explow.c.
2118
2119    OLDX is the address as it was before break_out_memory_refs was called.
2120    In some cases it is useful to look at this to decide what needs to be done.
2121
2122    MODE and WIN are passed so that this macro can use
2123    GO_IF_LEGITIMATE_ADDRESS.
2124
2125    It is always safe for this macro to do nothing.  It exists to recognize
2126    opportunities to optimize the output.  */
2127
2128 /* On SPARC, change REG+N into REG+REG, and REG+(X*Y) into REG+REG.  */
2129 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)     \
2130 {                                               \
2131   (X) = legitimize_address (X, OLDX, MODE);     \
2132   if (memory_address_p (MODE, X))               \
2133     goto WIN;                                   \
2134 }
2135
2136 /* Try a machine-dependent way of reloading an illegitimate address
2137    operand.  If we find one, push the reload and jump to WIN.  This
2138    macro is used in only one place: `find_reloads_address' in reload.c.
2139
2140    For SPARC 32, we wish to handle addresses by splitting them into
2141    HIGH+LO_SUM pairs, retaining the LO_SUM in the memory reference.
2142    This cuts the number of extra insns by one.
2143
2144    Do nothing when generating PIC code and the address is a
2145    symbolic operand or requires a scratch register.  */
2146
2147 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
2148 do {                                                                    \
2149   /* Decompose SImode constants into hi+lo_sum.  We do have to          \
2150      rerecognize what we produce, so be careful.  */                    \
2151   if (CONSTANT_P (X)                                                    \
2152       && (MODE != TFmode || TARGET_ARCH64)                              \
2153       && GET_MODE (X) == SImode                                         \
2154       && GET_CODE (X) != LO_SUM && GET_CODE (X) != HIGH                 \
2155       && ! (flag_pic                                                    \
2156             && (symbolic_operand (X, Pmode)                             \
2157                 || pic_address_needs_scratch (X)))                      \
2158       && sparc_cmodel <= CM_MEDLOW)                                     \
2159     {                                                                   \
2160       X = gen_rtx_LO_SUM (GET_MODE (X),                                 \
2161                           gen_rtx_HIGH (GET_MODE (X), X), X);           \
2162       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,           \
2163                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
2164                    OPNUM, TYPE);                                        \
2165       goto WIN;                                                         \
2166     }                                                                   \
2167   /* ??? 64-bit reloads.  */                                            \
2168 } while (0)
2169 \f
2170 /* Specify the machine mode that this machine uses
2171    for the index in the tablejump instruction.  */
2172 /* If we ever implement any of the full models (such as CM_FULLANY),
2173    this has to be DImode in that case */
2174 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2175 #define CASE_VECTOR_MODE \
2176 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
2177 #else
2178 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
2179    we have to sign extend which slows things down.  */
2180 #define CASE_VECTOR_MODE \
2181 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
2182 #endif
2183
2184 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2185 #define DEFAULT_SIGNED_CHAR 1
2186
2187 /* Max number of bytes we can move from memory to memory
2188    in one reasonably fast instruction.  */
2189 #define MOVE_MAX 8
2190
2191 /* Define if operations between registers always perform the operation
2192    on the full register even if a narrower mode is specified.  */
2193 #define WORD_REGISTER_OPERATIONS
2194
2195 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2196    will either zero-extend or sign-extend.  The value of this macro should
2197    be the code that says which one of the two operations is implicitly
2198    done, NIL if none.  */
2199 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2200
2201 /* Nonzero if access to memory by bytes is slow and undesirable.
2202    For RISC chips, it means that access to memory by bytes is no
2203    better than access by words when possible, so grab a whole word
2204    and maybe make use of that.  */
2205 #define SLOW_BYTE_ACCESS 1
2206
2207 /* Define this to be nonzero if shift instructions ignore all but the low-order
2208    few bits.  */
2209 #define SHIFT_COUNT_TRUNCATED 1
2210
2211 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2212    is done just by pretending it is already truncated.  */
2213 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2214
2215 /* Specify the machine mode that pointers have.
2216    After generation of rtl, the compiler makes no further distinction
2217    between pointers and any other objects of this machine mode.  */
2218 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
2219
2220 /* Generate calls to memcpy, memcmp and memset.  */
2221 #define TARGET_MEM_FUNCTIONS
2222
2223 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2224    return the mode to be used for the comparison.  For floating-point,
2225    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
2226    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
2227    processing is needed.  */
2228 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
2229
2230 /* Return nonzero if MODE implies a floating point inequality can be
2231    reversed.  For SPARC this is always true because we have a full
2232    compliment of ordered and unordered comparisons, but until generic
2233    code knows how to reverse it correctly we keep the old definition.  */
2234 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
2235
2236 /* A function address in a call instruction for indexing purposes.  */
2237 #define FUNCTION_MODE Pmode
2238
2239 /* Define this if addresses of constant functions
2240    shouldn't be put through pseudo regs where they can be cse'd.
2241    Desirable on machines where ordinary constants are expensive
2242    but a CALL with constant address is cheap.  */
2243 #define NO_FUNCTION_CSE
2244
2245 /* alloca should avoid clobbering the old register save area.  */
2246 #define SETJMP_VIA_SAVE_AREA
2247
2248 /* The _Q_* comparison libcalls return booleans.  */
2249 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
2250
2251 /* Assume by default that the _Qp_* 64-bit libcalls are implemented such
2252    that the inputs are fully consumed before the output memory is clobbered.  */
2253
2254 #define TARGET_BUGGY_QP_LIB     0
2255
2256 /* Assume by default that we do not have the Solaris-specific conversion
2257    routines nor 64-bit integer multiply and divide routines.  */
2258
2259 #define SUN_CONVERSION_LIBFUNCS 0
2260 #define SUN_INTEGER_MULTIPLY_64 0
2261
2262 /* Compute extra cost of moving data between one register class
2263    and another.  */
2264 #define GENERAL_OR_I64(C) ((C) == GENERAL_REGS || (C) == I64_REGS)
2265 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
2266   (((FP_REG_CLASS_P (CLASS1) && GENERAL_OR_I64 (CLASS2)) \
2267     || (GENERAL_OR_I64 (CLASS1) && FP_REG_CLASS_P (CLASS2)) \
2268     || (CLASS1) == FPCC_REGS || (CLASS2) == FPCC_REGS)          \
2269    ? ((sparc_cpu == PROCESSOR_ULTRASPARC \
2270        || sparc_cpu == PROCESSOR_ULTRASPARC3) ? 12 : 6) : 2)
2271
2272 /* Provide the cost of a branch.  For pre-v9 processors we use
2273    a value of 3 to take into account the potential annulling of
2274    the delay slot (which ends up being a bubble in the pipeline slot)
2275    plus a cycle to take into consideration the instruction cache
2276    effects.
2277
2278    On v9 and later, which have branch prediction facilities, we set
2279    it to the depth of the pipeline as that is the cost of a
2280    mispredicted branch.  */
2281
2282 #define BRANCH_COST \
2283         ((sparc_cpu == PROCESSOR_V9 \
2284           || sparc_cpu == PROCESSOR_ULTRASPARC) \
2285          ? 7 \
2286          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2287             ? 9 : 3))
2288
2289 #define PREFETCH_BLOCK \
2290         ((sparc_cpu == PROCESSOR_ULTRASPARC \
2291           || sparc_cpu == PROCESSOR_ULTRASPARC3) \
2292          ? 64 : 32)
2293
2294 #define SIMULTANEOUS_PREFETCHES \
2295         ((sparc_cpu == PROCESSOR_ULTRASPARC) \
2296          ? 2 \
2297          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2298             ? 8 : 3))
2299 \f
2300 /* Control the assembler format that we output.  */
2301
2302 /* A C string constant describing how to begin a comment in the target
2303    assembler language.  The compiler assumes that the comment will end at
2304    the end of the line.  */
2305
2306 #define ASM_COMMENT_START "!"
2307
2308 /* Output to assembler file text saying following lines
2309    may contain character constants, extra white space, comments, etc.  */
2310
2311 #define ASM_APP_ON ""
2312
2313 /* Output to assembler file text saying following lines
2314    no longer contain unusual constructs.  */
2315
2316 #define ASM_APP_OFF ""
2317
2318 /* How to refer to registers in assembler output.
2319    This sequence is indexed by compiler's hard-register-number (see above).  */
2320
2321 #define REGISTER_NAMES \
2322 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
2323  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
2324  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
2325  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
2326  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
2327  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
2328  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
2329  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
2330  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
2331  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
2332  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
2333  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
2334  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp" }
2335
2336 /* Define additional names for use in asm clobbers and asm declarations.  */
2337
2338 #define ADDITIONAL_REGISTER_NAMES \
2339 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
2340
2341 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
2342    can run past this up to a continuation point.  Once we used 1500, but
2343    a single entry in C++ can run more than 500 bytes, due to the length of
2344    mangled symbol names.  dbxout.c should really be fixed to do
2345    continuations when they are actually needed instead of trying to
2346    guess...  */
2347 #define DBX_CONTIN_LENGTH 1000
2348
2349 /* This is how to output a command to make the user-level label named NAME
2350    defined for reference from other files.  */
2351
2352 /* Globalizing directive for a label.  */
2353 #define GLOBAL_ASM_OP "\t.global "
2354
2355 /* The prefix to add to user-visible assembler symbols.  */
2356
2357 #define USER_LABEL_PREFIX "_"
2358
2359 /* This is how to store into the string LABEL
2360    the symbol_ref name of an internal numbered label where
2361    PREFIX is the class of label and NUM is the number within the class.
2362    This is suitable for output with `assemble_name'.  */
2363
2364 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
2365   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
2366
2367 /* This is how we hook in and defer the case-vector until the end of
2368    the function.  */
2369 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
2370   sparc_defer_case_vector ((LAB),(VEC), 0)
2371
2372 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
2373   sparc_defer_case_vector ((LAB),(VEC), 1)
2374
2375 /* This is how to output an element of a case-vector that is absolute.  */
2376
2377 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2378 do {                                                                    \
2379   char label[30];                                                       \
2380   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
2381   if (CASE_VECTOR_MODE == SImode)                                       \
2382     fprintf (FILE, "\t.word\t");                                        \
2383   else                                                                  \
2384     fprintf (FILE, "\t.xword\t");                                       \
2385   assemble_name (FILE, label);                                          \
2386   fputc ('\n', FILE);                                                   \
2387 } while (0)
2388
2389 /* This is how to output an element of a case-vector that is relative.
2390    (SPARC uses such vectors only when generating PIC.)  */
2391
2392 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
2393 do {                                                                    \
2394   char label[30];                                                       \
2395   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
2396   if (CASE_VECTOR_MODE == SImode)                                       \
2397     fprintf (FILE, "\t.word\t");                                        \
2398   else                                                                  \
2399     fprintf (FILE, "\t.xword\t");                                       \
2400   assemble_name (FILE, label);                                          \
2401   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
2402   fputc ('-', FILE);                                                    \
2403   assemble_name (FILE, label);                                          \
2404   fputc ('\n', FILE);                                                   \
2405 } while (0)
2406
2407 /* This is what to output before and after case-vector (both
2408    relative and absolute).  If .subsection -1 works, we put case-vectors
2409    at the beginning of the current section.  */
2410
2411 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2412
2413 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
2414   fprintf(FILE, "\t.subsection\t-1\n")
2415
2416 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
2417   fprintf(FILE, "\t.previous\n")
2418
2419 #endif
2420
2421 /* This is how to output an assembler line
2422    that says to advance the location counter
2423    to a multiple of 2**LOG bytes.  */
2424
2425 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2426   if ((LOG) != 0)                       \
2427     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
2428
2429 /* This is how to output an assembler line that says to advance
2430    the location counter to a multiple of 2**LOG bytes using the
2431    "nop" instruction as padding.  */
2432 #define ASM_OUTPUT_ALIGN_WITH_NOP(FILE,LOG)   \
2433   if ((LOG) != 0)                             \
2434     fprintf (FILE, "\t.align %d,0x1000000\n", (1<<(LOG)))
2435
2436 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2437   fprintf (FILE, "\t.skip "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
2438
2439 /* This says how to output an assembler line
2440    to define a global common symbol.  */
2441
2442 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2443 ( fputs ("\t.common ", (FILE)),         \
2444   assemble_name ((FILE), (NAME)),               \
2445   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\"\n", (SIZE)))
2446
2447 /* This says how to output an assembler line to define a local common
2448    symbol.  */
2449
2450 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
2451 ( fputs ("\t.reserve ", (FILE)),                                        \
2452   assemble_name ((FILE), (NAME)),                                       \
2453   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\",%u\n",      \
2454            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
2455
2456 /* A C statement (sans semicolon) to output to the stdio stream
2457    FILE the assembler definition of uninitialized global DECL named
2458    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
2459    Try to use asm_output_aligned_bss to implement this macro.  */
2460
2461 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
2462   do {                                                          \
2463     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
2464   } while (0)
2465
2466 #define IDENT_ASM_OP "\t.ident\t"
2467
2468 /* Output #ident as a .ident.  */
2469
2470 #define ASM_OUTPUT_IDENT(FILE, NAME) \
2471   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
2472
2473 /* Emit a dtp-relative reference to a TLS variable.  */
2474
2475 #ifdef HAVE_AS_TLS
2476 #define ASM_OUTPUT_DWARF_DTPREL(FILE, SIZE, X) \
2477   sparc_output_dwarf_dtprel (FILE, SIZE, X)
2478 #endif
2479
2480 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
2481   ((CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^'              \
2482    || (CHAR) == '(' || (CHAR) == '_' || (CHAR) == '&')
2483
2484 /* Print operand X (an rtx) in assembler syntax to file FILE.
2485    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2486    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2487
2488 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
2489
2490 /* Print a memory address as an operand to reference that memory location.  */
2491
2492 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2493 { register rtx base, index = 0;                                 \
2494   int offset = 0;                                               \
2495   register rtx addr = ADDR;                                     \
2496   if (GET_CODE (addr) == REG)                                   \
2497     fputs (reg_names[REGNO (addr)], FILE);                      \
2498   else if (GET_CODE (addr) == PLUS)                             \
2499     {                                                           \
2500       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)               \
2501         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);\
2502       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)          \
2503         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);\
2504       else                                                      \
2505         base = XEXP (addr, 0), index = XEXP (addr, 1);          \
2506       if (GET_CODE (base) == LO_SUM)                            \
2507         {                                                       \
2508           if (! USE_AS_OFFSETABLE_LO10                          \
2509               || TARGET_ARCH32                                  \
2510               || TARGET_CM_MEDMID)                              \
2511             abort ();                                           \
2512           output_operand (XEXP (base, 0), 0);                   \
2513           fputs ("+%lo(", FILE);                                \
2514           output_address (XEXP (base, 1));                      \
2515           fprintf (FILE, ")+%d", offset);                       \
2516         }                                                       \
2517       else                                                      \
2518         {                                                       \
2519           fputs (reg_names[REGNO (base)], FILE);                \
2520           if (index == 0)                                       \
2521             fprintf (FILE, "%+d", offset);                      \
2522           else if (GET_CODE (index) == REG)                     \
2523             fprintf (FILE, "+%s", reg_names[REGNO (index)]);    \
2524           else if (GET_CODE (index) == SYMBOL_REF               \
2525                    || GET_CODE (index) == CONST)                \
2526             fputc ('+', FILE), output_addr_const (FILE, index); \
2527           else abort ();                                        \
2528         }                                                       \
2529     }                                                           \
2530   else if (GET_CODE (addr) == MINUS                             \
2531            && GET_CODE (XEXP (addr, 1)) == LABEL_REF)           \
2532     {                                                           \
2533       output_addr_const (FILE, XEXP (addr, 0));                 \
2534       fputs ("-(", FILE);                                       \
2535       output_addr_const (FILE, XEXP (addr, 1));                 \
2536       fputs ("-.)", FILE);                                      \
2537     }                                                           \
2538   else if (GET_CODE (addr) == LO_SUM)                           \
2539     {                                                           \
2540       output_operand (XEXP (addr, 0), 0);                       \
2541       if (TARGET_CM_MEDMID)                                     \
2542         fputs ("+%l44(", FILE);                                 \
2543       else                                                      \
2544         fputs ("+%lo(", FILE);                                  \
2545       output_address (XEXP (addr, 1));                          \
2546       fputc (')', FILE);                                        \
2547     }                                                           \
2548   else if (flag_pic && GET_CODE (addr) == CONST                 \
2549            && GET_CODE (XEXP (addr, 0)) == MINUS                \
2550            && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST      \
2551            && GET_CODE (XEXP (XEXP (XEXP (addr, 0), 1), 0)) == MINUS    \
2552            && XEXP (XEXP (XEXP (XEXP (addr, 0), 1), 0), 1) == pc_rtx)   \
2553     {                                                           \
2554       addr = XEXP (addr, 0);                                    \
2555       output_addr_const (FILE, XEXP (addr, 0));                 \
2556       /* Group the args of the second CONST in parenthesis.  */ \
2557       fputs ("-(", FILE);                                       \
2558       /* Skip past the second CONST--it does nothing for us.  */\
2559       output_addr_const (FILE, XEXP (XEXP (addr, 1), 0));       \
2560       /* Close the parenthesis.  */                             \
2561       fputc (')', FILE);                                        \
2562     }                                                           \
2563   else                                                          \
2564     {                                                           \
2565       output_addr_const (FILE, addr);                           \
2566     }                                                           \
2567 }
2568
2569 #ifdef HAVE_AS_TLS
2570 #define TARGET_TLS 1
2571 #else
2572 #define TARGET_TLS 0
2573 #endif
2574 #define TARGET_SUN_TLS TARGET_TLS
2575 #define TARGET_GNU_TLS 0
2576
2577 /* Define the codes that are matched by predicates in sparc.c.  */
2578
2579 #define PREDICATE_CODES                                                 \
2580 {"reg_or_0_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},           \
2581 {"const1_operand", {CONST_INT}},                                        \
2582 {"fp_zero_operand", {CONST_DOUBLE}},                                    \
2583 {"fp_register_operand", {SUBREG, REG}},                                 \
2584 {"intreg_operand", {SUBREG, REG}},                                      \
2585 {"fcc_reg_operand", {REG}},                                             \
2586 {"fcc0_reg_operand", {REG}},                                            \
2587 {"icc_or_fcc_reg_operand", {REG}},                                      \
2588 {"restore_operand", {REG}},                                             \
2589 {"call_operand", {MEM}},                                                \
2590 {"call_operand_address", {SYMBOL_REF, LABEL_REF, CONST, CONST_DOUBLE,   \
2591         ADDRESSOF, SUBREG, REG, PLUS, LO_SUM, CONST_INT}},              \
2592 {"symbolic_operand", {SYMBOL_REF, LABEL_REF, CONST}},                   \
2593 {"symbolic_memory_operand", {SUBREG, MEM}},                             \
2594 {"label_ref_operand", {LABEL_REF}},                                     \
2595 {"sp64_medium_pic_operand", {CONST}},                                   \
2596 {"data_segment_operand", {SYMBOL_REF, PLUS, CONST}},                    \
2597 {"text_segment_operand", {LABEL_REF, SYMBOL_REF, PLUS, CONST}},         \
2598 {"reg_or_nonsymb_mem_operand", {SUBREG, REG, MEM}},                     \
2599 {"splittable_symbolic_memory_operand", {MEM}},                          \
2600 {"splittable_immediate_memory_operand", {MEM}},                         \
2601 {"eq_or_neq", {EQ, NE}},                                                \
2602 {"normal_comp_operator", {GE, GT, LE, LT, GTU, LEU}},                   \
2603 {"noov_compare_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},      \
2604 {"noov_compare64_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},    \
2605 {"v9_regcmp_op", {EQ, NE, GE, LT, LE, GT}},                             \
2606 {"extend_op", {SIGN_EXTEND, ZERO_EXTEND}},                              \
2607 {"cc_arithop", {AND, IOR, XOR}},                                        \
2608 {"cc_arithopn", {AND, IOR}},                                            \
2609 {"arith_operand", {SUBREG, REG, CONST_INT}},                            \
2610 {"arith_add_operand", {SUBREG, REG, CONST_INT}},                        \
2611 {"arith11_operand", {SUBREG, REG, CONST_INT}},                          \
2612 {"arith10_operand", {SUBREG, REG, CONST_INT}},                          \
2613 {"arith_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},       \
2614 {"arith_double_add_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},   \
2615 {"arith11_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2616 {"arith10_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2617 {"small_int", {CONST_INT}},                                             \
2618 {"small_int_or_double", {CONST_INT, CONST_DOUBLE}},                     \
2619 {"uns_small_int", {CONST_INT}},                                         \
2620 {"uns_arith_operand", {SUBREG, REG, CONST_INT}},                        \
2621 {"clobbered_register", {REG}},                                          \
2622 {"input_operand", {SUBREG, REG, CONST_INT, MEM, CONST}},                \
2623 {"const64_operand", {CONST_INT, CONST_DOUBLE}},                         \
2624 {"const64_high_operand", {CONST_INT, CONST_DOUBLE}},                    \
2625 {"tgd_symbolic_operand", {SYMBOL_REF}},                                 \
2626 {"tld_symbolic_operand", {SYMBOL_REF}},                                 \
2627 {"tie_symbolic_operand", {SYMBOL_REF}},                                 \
2628 {"tle_symbolic_operand", {SYMBOL_REF}},
2629
2630 /* The number of Pmode words for the setjmp buffer.  */
2631 #define JMP_BUF_SIZE 12
2632
2633 #define DONT_ACCESS_GBLS_AFTER_EPILOGUE (flag_pic)