OSDN Git Service

2011-03-27 Vladimir Makarov <vmakarov@redhat.com>
[pf3gnuchains/gcc-fork.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010, 2011
4    Free Software Foundation, Inc.
5    Contributed by Michael Tiemann (tiemann@cygnus.com).
6    64-bit SPARC-V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
7    at Cygnus Support.
8
9 This file is part of GCC.
10
11 GCC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 3, or (at your option)
14 any later version.
15
16 GCC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GCC; see the file COPYING3.  If not see
23 <http://www.gnu.org/licenses/>.  */
24
25 #include "config/vxworks-dummy.h"
26
27 /* Note that some other tm.h files include this one and then override
28    whatever definitions are necessary.  */
29
30 /* Define the specific costs for a given cpu */
31
32 struct processor_costs {
33   /* Integer load */
34   const int int_load;
35
36   /* Integer signed load */
37   const int int_sload;
38
39   /* Integer zeroed load */
40   const int int_zload;
41
42   /* Float load */
43   const int float_load;
44
45   /* fmov, fneg, fabs */
46   const int float_move;
47
48   /* fadd, fsub */
49   const int float_plusminus;
50
51   /* fcmp */
52   const int float_cmp;
53
54   /* fmov, fmovr */
55   const int float_cmove;
56
57   /* fmul */
58   const int float_mul;
59
60   /* fdivs */
61   const int float_div_sf;
62
63   /* fdivd */
64   const int float_div_df;
65
66   /* fsqrts */
67   const int float_sqrt_sf;
68
69   /* fsqrtd */
70   const int float_sqrt_df;
71
72   /* umul/smul */
73   const int int_mul;
74
75   /* mulX */
76   const int int_mulX;
77
78   /* integer multiply cost for each bit set past the most
79      significant 3, so the formula for multiply cost becomes:
80
81         if (rs1 < 0)
82           highest_bit = highest_clear_bit(rs1);
83         else
84           highest_bit = highest_set_bit(rs1);
85         if (highest_bit < 3)
86           highest_bit = 3;
87         cost = int_mul{,X} + ((highest_bit - 3) / int_mul_bit_factor);
88
89      A value of zero indicates that the multiply costs is fixed,
90      and not variable.  */
91   const int int_mul_bit_factor;
92
93   /* udiv/sdiv */
94   const int int_div;
95
96   /* divX */
97   const int int_divX;
98
99   /* movcc, movr */
100   const int int_cmove;
101
102   /* penalty for shifts, due to scheduling rules etc. */
103   const int shift_penalty;
104 };
105
106 extern const struct processor_costs *sparc_costs;
107
108 /* Target CPU builtins.  FIXME: Defining sparc is for the benefit of
109    Solaris only; otherwise just define __sparc__.  Sadly the headers
110    are such a mess there is no Solaris-specific header.  */
111 #define TARGET_CPU_CPP_BUILTINS()               \
112   do                                            \
113     {                                           \
114         builtin_define_std ("sparc");           \
115         if (TARGET_64BIT)                       \
116           {                                     \
117             builtin_assert ("cpu=sparc64");     \
118             builtin_assert ("machine=sparc64"); \
119           }                                     \
120         else                                    \
121           {                                     \
122             builtin_assert ("cpu=sparc");       \
123             builtin_assert ("machine=sparc");   \
124           }                                     \
125     }                                           \
126   while (0)
127
128 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
129 /* #define SPARC_BI_ARCH */
130
131 /* Macro used later in this file to determine default architecture.  */
132 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
133
134 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
135    architectures to compile for.  We allow targets to choose compile time or
136    runtime selection.  */
137 #ifdef IN_LIBGCC2
138 #if defined(__sparcv9) || defined(__arch64__)
139 #define TARGET_ARCH32 0
140 #else
141 #define TARGET_ARCH32 1
142 #endif /* sparc64 */
143 #else
144 #ifdef SPARC_BI_ARCH
145 #define TARGET_ARCH32 (! TARGET_64BIT)
146 #else
147 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
148 #endif /* SPARC_BI_ARCH */
149 #endif /* IN_LIBGCC2 */
150 #define TARGET_ARCH64 (! TARGET_ARCH32)
151
152 /* Code model selection in 64-bit environment.
153
154    The machine mode used for addresses is 32-bit wide:
155
156    TARGET_CM_32:     32-bit address space.
157                      It is the code model used when generating 32-bit code.
158
159    The machine mode used for addresses is 64-bit wide:
160
161    TARGET_CM_MEDLOW: 32-bit address space.
162                      The executable must be in the low 32 bits of memory.
163                      This avoids generating %uhi and %ulo terms.  Programs
164                      can be statically or dynamically linked.
165
166    TARGET_CM_MEDMID: 44-bit address space.
167                      The executable must be in the low 44 bits of memory,
168                      and the %[hml]44 terms are used.  The text and data
169                      segments have a maximum size of 2GB (31-bit span).
170                      The maximum offset from any instruction to the label
171                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
172
173    TARGET_CM_MEDANY: 64-bit address space.
174                      The text and data segments have a maximum size of 2GB
175                      (31-bit span) and may be located anywhere in memory.
176                      The maximum offset from any instruction to the label
177                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
178
179    TARGET_CM_EMBMEDANY: 64-bit address space.
180                      The text and data segments have a maximum size of 2GB
181                      (31-bit span) and may be located anywhere in memory.
182                      The global register %g4 contains the start address of
183                      the data segment.  Programs are statically linked and
184                      PIC is not supported.
185
186    Different code models are not supported in 32-bit environment.  */
187
188 enum cmodel {
189   CM_32,
190   CM_MEDLOW,
191   CM_MEDMID,
192   CM_MEDANY,
193   CM_EMBMEDANY
194 };
195
196 /* One of CM_FOO.  */
197 extern enum cmodel sparc_cmodel;
198
199 /* V9 code model selection.  */
200 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
201 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
202 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
203 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
204
205 #define SPARC_DEFAULT_CMODEL CM_32
206
207 /* The SPARC-V9 architecture defines a relaxed memory ordering model (RMO)
208    which requires the following macro to be true if enabled.  Prior to V9,
209    there are no instructions to even talk about memory synchronization.
210    Note that the UltraSPARC III processors don't implement RMO, unlike the
211    UltraSPARC II processors.  Niagara and Niagara-2 do not implement RMO
212    either.
213
214    Default to false; for example, Solaris never enables RMO, only ever uses
215    total memory ordering (TMO).  */
216 #define SPARC_RELAXED_ORDERING false
217
218 /* Do not use the .note.GNU-stack convention by default.  */
219 #define NEED_INDICATE_EXEC_STACK 0
220
221 /* This is call-clobbered in the normal ABI, but is reserved in the
222    home grown (aka upward compatible) embedded ABI.  */
223 #define EMBMEDANY_BASE_REG "%g4"
224 \f
225 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
226    and specified by the user via --with-cpu=foo.
227    This specifies the cpu implementation, not the architecture size.  */
228 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit
229    capable cpu's.  */
230 #define TARGET_CPU_sparc        0
231 #define TARGET_CPU_v7           0       /* alias */
232 #define TARGET_CPU_cypress      0       /* alias */
233 #define TARGET_CPU_v8           1       /* generic v8 implementation */
234 #define TARGET_CPU_supersparc   2
235 #define TARGET_CPU_hypersparc   3
236 #define TARGET_CPU_leon         4
237 #define TARGET_CPU_sparclite    5
238 #define TARGET_CPU_f930         5       /* alias */
239 #define TARGET_CPU_f934         5       /* alias */
240 #define TARGET_CPU_sparclite86x 6
241 #define TARGET_CPU_sparclet     7
242 #define TARGET_CPU_tsc701       7       /* alias */
243 #define TARGET_CPU_v9           8       /* generic v9 implementation */
244 #define TARGET_CPU_sparcv9      8       /* alias */
245 #define TARGET_CPU_sparc64      8       /* alias */
246 #define TARGET_CPU_ultrasparc   9
247 #define TARGET_CPU_ultrasparc3  10
248 #define TARGET_CPU_niagara      11
249 #define TARGET_CPU_niagara2     12
250
251 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
252  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc \
253  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3 \
254  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara \
255  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara2
256
257 #define CPP_CPU32_DEFAULT_SPEC ""
258 #define ASM_CPU32_DEFAULT_SPEC ""
259
260 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
261 /* ??? What does Sun's CC pass?  */
262 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
263 /* ??? It's not clear how other assemblers will handle this, so by default
264    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
265    is handled in sol2.h.  */
266 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
267 #endif
268 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
269 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
270 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
271 #endif
272 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
273 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
274 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
275 #endif
276 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara
277 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
278 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
279 #endif
280 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara2
281 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
282 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
283 #endif
284
285 #else
286
287 #define CPP_CPU64_DEFAULT_SPEC ""
288 #define ASM_CPU64_DEFAULT_SPEC ""
289
290 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
291  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
292 #define CPP_CPU32_DEFAULT_SPEC ""
293 #define ASM_CPU32_DEFAULT_SPEC ""
294 #endif
295
296 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
297 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
298 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
299 #endif
300
301 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
302 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
303 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
304 #endif
305
306 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
307 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
308 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
309 #endif
310
311 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
312 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
313 #define ASM_CPU32_DEFAULT_SPEC ""
314 #endif
315
316 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
317 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
318 #define ASM_CPU32_DEFAULT_SPEC ""
319 #endif
320
321 #if TARGET_CPU_DEFAULT == TARGET_CPU_leon
322 #define CPP_CPU32_DEFAULT_SPEC "-D__leon__ -D__sparc_v8__"
323 #define ASM_CPU32_DEFAULT_SPEC ""
324 #endif
325
326 #endif
327
328 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
329  #error Unrecognized value in TARGET_CPU_DEFAULT.
330 #endif
331
332 #ifdef SPARC_BI_ARCH
333
334 #define CPP_CPU_DEFAULT_SPEC \
335 (DEFAULT_ARCH32_P ? "\
336 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
337 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
338 " : "\
339 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
340 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
341 ")
342 #define ASM_CPU_DEFAULT_SPEC \
343 (DEFAULT_ARCH32_P ? "\
344 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
345 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
346 " : "\
347 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
348 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
349 ")
350
351 #else /* !SPARC_BI_ARCH */
352
353 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
354 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
355
356 #endif /* !SPARC_BI_ARCH */
357
358 /* Define macros to distinguish architectures.  */
359
360 /* Common CPP definitions used by CPP_SPEC amongst the various targets
361    for handling -mcpu=xxx switches.  */
362 #define CPP_CPU_SPEC "\
363 %{msoft-float:-D_SOFT_FLOAT} \
364 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
365 %{mcpu=sparclite:-D__sparclite__} \
366 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
367 %{mcpu=sparclite86x:-D__sparclite86x__} \
368 %{mcpu=v8:-D__sparc_v8__} \
369 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
370 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
371 %{mcpu=leon:-D__leon__ -D__sparc_v8__} \
372 %{mcpu=v9:-D__sparc_v9__} \
373 %{mcpu=ultrasparc:-D__sparc_v9__} \
374 %{mcpu=ultrasparc3:-D__sparc_v9__} \
375 %{mcpu=niagara:-D__sparc_v9__} \
376 %{mcpu=niagara2:-D__sparc_v9__} \
377 %{!mcpu*:%(cpp_cpu_default)} \
378 "
379 #define CPP_ARCH32_SPEC ""
380 #define CPP_ARCH64_SPEC "-D__arch64__"
381
382 #define CPP_ARCH_DEFAULT_SPEC \
383 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
384
385 #define CPP_ARCH_SPEC "\
386 %{m32:%(cpp_arch32)} \
387 %{m64:%(cpp_arch64)} \
388 %{!m32:%{!m64:%(cpp_arch_default)}} \
389 "
390
391 /* Macro to distinguish endianness.  */
392 #define CPP_ENDIAN_SPEC "\
393 %{mlittle-endian:-D__LITTLE_ENDIAN__}"
394
395 /* Macros to distinguish the particular subtarget.  */
396 #define CPP_SUBTARGET_SPEC ""
397
398 #define CPP_SPEC "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_subtarget)"
399
400 /* This used to translate -dalign to -malign, but that is no good
401    because it can't turn off the usual meaning of making debugging dumps.  */
402
403 #define CC1_SPEC ""
404
405 /* Override in target specific files.  */
406 #define ASM_CPU_SPEC "\
407 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
408 %{mcpu=sparclite:-Asparclite} \
409 %{mcpu=sparclite86x:-Asparclite} \
410 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
411 %{mv8plus:-Av8plus} \
412 %{mcpu=v9:-Av9} \
413 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
414 %{mcpu=ultrasparc3:%{!mv8plus:-Av9b}} \
415 %{mcpu=niagara:%{!mv8plus:-Av9b}} \
416 %{mcpu=niagara2:%{!mv8plus:-Av9b}} \
417 %{!mcpu*:%(asm_cpu_default)} \
418 "
419
420 /* Word size selection, among other things.
421    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
422
423 #define ASM_ARCH32_SPEC "-32"
424 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
425 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
426 #else
427 #define ASM_ARCH64_SPEC "-64"
428 #endif
429 #define ASM_ARCH_DEFAULT_SPEC \
430 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
431
432 #define ASM_ARCH_SPEC "\
433 %{m32:%(asm_arch32)} \
434 %{m64:%(asm_arch64)} \
435 %{!m32:%{!m64:%(asm_arch_default)}} \
436 "
437
438 #ifdef HAVE_AS_RELAX_OPTION
439 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
440 #else
441 #define ASM_RELAX_SPEC ""
442 #endif
443
444 /* Special flags to the Sun-4 assembler when using pipe for input.  */
445
446 #define ASM_SPEC "\
447 %{!pg:%{!p:%{fpic|fPIC|fpie|fPIE:-k}}} %{keep-local-as-symbols:-L} \
448 %(asm_cpu) %(asm_relax)"
449
450 /* This macro defines names of additional specifications to put in the specs
451    that can be used in various specifications like CC1_SPEC.  Its definition
452    is an initializer with a subgrouping for each command option.
453
454    Each subgrouping contains a string constant, that defines the
455    specification name, and a string constant that used by the GCC driver
456    program.
457
458    Do not define this macro if it does not need to do anything.  */
459
460 #define EXTRA_SPECS \
461   { "cpp_cpu",          CPP_CPU_SPEC },         \
462   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
463   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
464   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
465   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
466   { "cpp_arch",         CPP_ARCH_SPEC },        \
467   { "cpp_endian",       CPP_ENDIAN_SPEC },      \
468   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
469   { "asm_cpu",          ASM_CPU_SPEC },         \
470   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
471   { "asm_arch32",       ASM_ARCH32_SPEC },      \
472   { "asm_arch64",       ASM_ARCH64_SPEC },      \
473   { "asm_relax",        ASM_RELAX_SPEC },       \
474   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
475   { "asm_arch",         ASM_ARCH_SPEC },        \
476   SUBTARGET_EXTRA_SPECS
477
478 #define SUBTARGET_EXTRA_SPECS
479
480 /* Because libgcc can generate references back to libc (via .umul etc.) we have
481    to list libc again after the second libgcc.  */
482 #define LINK_GCC_C_SEQUENCE_SPEC "%G %L %G %L"
483
484 \f
485 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
486 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
487
488 /* ??? This should be 32 bits for v9 but what can we do?  */
489 #define WCHAR_TYPE "short unsigned int"
490 #define WCHAR_TYPE_SIZE 16
491 \f
492 /* Mask of all CPU selection flags.  */
493 #define MASK_ISA \
494 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
495
496 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
497    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
498    to get high 32 bits.  False in V8+ or V9 because multiply stores
499    a 64-bit result in a register.  */
500
501 #define TARGET_HARD_MUL32                               \
502   ((TARGET_V8 || TARGET_SPARCLITE                       \
503     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
504    && ! TARGET_V8PLUS && TARGET_ARCH32)
505
506 #define TARGET_HARD_MUL                                 \
507   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
508    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)
509
510 /* MASK_APP_REGS must always be the default because that's what
511    FIXED_REGISTERS is set to and -ffixed- is processed before
512    TARGET_CONDITIONAL_REGISTER_USAGE is called (where we process
513    -mno-app-regs).  */
514 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
515
516 /* Processor type.
517    These must match the values for the cpu attribute in sparc.md.  */
518 enum processor_type {
519   PROCESSOR_V7,
520   PROCESSOR_CYPRESS,
521   PROCESSOR_V8,
522   PROCESSOR_SUPERSPARC,
523   PROCESSOR_HYPERSPARC,
524   PROCESSOR_LEON,
525   PROCESSOR_SPARCLITE,
526   PROCESSOR_F930,
527   PROCESSOR_F934,
528   PROCESSOR_SPARCLITE86X,
529   PROCESSOR_SPARCLET,
530   PROCESSOR_TSC701,
531   PROCESSOR_V9,
532   PROCESSOR_ULTRASPARC,
533   PROCESSOR_ULTRASPARC3,
534   PROCESSOR_NIAGARA,
535   PROCESSOR_NIAGARA2
536 };
537
538 /* This is set from -m{cpu,tune}=xxx.  */
539 extern enum processor_type sparc_cpu;
540
541 /* Recast the cpu class to be the cpu attribute.
542    Every file includes us, but not every file includes insn-attr.h.  */
543 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
544
545 /* Support for a compile-time default CPU, et cetera.  The rules are:
546    --with-cpu is ignored if -mcpu is specified.
547    --with-tune is ignored if -mtune is specified.
548    --with-float is ignored if -mhard-float, -msoft-float, -mfpu, or -mno-fpu
549      are specified.  */
550 #define OPTION_DEFAULT_SPECS \
551   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
552   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
553   {"float", "%{!msoft-float:%{!mhard-float:%{!mfpu:%{!mno-fpu:-m%(VALUE)-float}}}}" }
554
555 /* sparc_select[0] is reserved for the default cpu.  */
556 struct sparc_cpu_select
557 {
558   const char *string;
559   const char *const name;
560   const int set_tune_p;
561   const int set_arch_p;
562 };
563
564 extern struct sparc_cpu_select sparc_select[];
565 \f
566 /* target machine storage layout */
567
568 /* Define this if most significant bit is lowest numbered
569    in instructions that operate on numbered bit-fields.  */
570 #define BITS_BIG_ENDIAN 1
571
572 /* Define this if most significant byte of a word is the lowest numbered.  */
573 #define BYTES_BIG_ENDIAN 1
574
575 /* Define this if most significant word of a multiword number is the lowest
576    numbered.  */
577 #define WORDS_BIG_ENDIAN 1
578
579 #define MAX_BITS_PER_WORD       64
580
581 /* Width of a word, in units (bytes).  */
582 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
583 #ifdef IN_LIBGCC2
584 #define MIN_UNITS_PER_WORD      UNITS_PER_WORD
585 #else
586 #define MIN_UNITS_PER_WORD      4
587 #endif
588
589 /* Now define the sizes of the C data types.  */
590
591 #define SHORT_TYPE_SIZE         16
592 #define INT_TYPE_SIZE           32
593 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
594 #define LONG_LONG_TYPE_SIZE     64
595 #define FLOAT_TYPE_SIZE         32
596 #define DOUBLE_TYPE_SIZE        64
597
598 /* LONG_DOUBLE_TYPE_SIZE is defined per OS even though the
599    SPARC ABI says that it is 128-bit wide.  */
600 /* #define LONG_DOUBLE_TYPE_SIZE        128 */
601
602 /* The widest floating-point format really supported by the hardware.  */
603 #define WIDEST_HARDWARE_FP_SIZE 64
604
605 /* Width in bits of a pointer.  This is the size of ptr_mode.  */
606 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
607
608 /* This is the machine mode used for addresses.  */
609 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
610
611 /* If we have to extend pointers (only when TARGET_ARCH64 and not
612    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
613    if ptr_mode and Pmode are the same.  */
614 #define POINTERS_EXTEND_UNSIGNED 1
615
616 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
617 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
618
619 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
620 /* FIXME, this is wrong when TARGET_ARCH64 and TARGET_STACK_BIAS, because
621    then %sp+2047 is 128-bit aligned so %sp is really only byte-aligned.  */
622 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
623 /* Temporary hack until the FIXME above is fixed.  */
624 #define SPARC_STACK_BOUNDARY_HACK (TARGET_ARCH64 && TARGET_STACK_BIAS)
625
626 /* ALIGN FRAMES on double word boundaries */
627
628 #define SPARC_STACK_ALIGN(LOC) \
629   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
630
631 /* Allocation boundary (in *bits*) for the code of a function.  */
632 #define FUNCTION_BOUNDARY 32
633
634 /* Alignment of field after `int : 0' in a structure.  */
635 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
636
637 /* Every structure's size must be a multiple of this.  */
638 #define STRUCTURE_SIZE_BOUNDARY 8
639
640 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
641 #define PCC_BITFIELD_TYPE_MATTERS 1
642
643 /* No data type wants to be aligned rounder than this.  */
644 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
645
646 /* The best alignment to use in cases where we have a choice.  */
647 #define FASTEST_ALIGNMENT 64
648
649 /* Define this macro as an expression for the alignment of a structure
650    (given by STRUCT as a tree node) if the alignment computed in the
651    usual way is COMPUTED and the alignment explicitly specified was
652    SPECIFIED.
653
654    The default is to use SPECIFIED if it is larger; otherwise, use
655    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
656 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
657  (TARGET_FASTER_STRUCTS ?                               \
658   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
659     || TREE_CODE (STRUCT) == UNION_TYPE                 \
660     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
661    && TYPE_FIELDS (STRUCT) != 0                         \
662      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
663      : MAX ((COMPUTED), (SPECIFIED)))                   \
664    :  MAX ((COMPUTED), (SPECIFIED)))
665
666 /* Make strings word-aligned so strcpy from constants will be faster.  */
667 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
668   ((TREE_CODE (EXP) == STRING_CST       \
669     && (ALIGN) < FASTEST_ALIGNMENT)     \
670    ? FASTEST_ALIGNMENT : (ALIGN))
671
672 /* Make arrays of chars word-aligned for the same reasons.  */
673 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
674   (TREE_CODE (TYPE) == ARRAY_TYPE               \
675    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
676    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
677
678 /* Make local arrays of chars word-aligned for the same reasons.  */
679 #define LOCAL_ALIGNMENT(TYPE, ALIGN) DATA_ALIGNMENT (TYPE, ALIGN)
680
681 /* Set this nonzero if move instructions will actually fail to work
682    when given unaligned data.  */
683 #define STRICT_ALIGNMENT 1
684
685 /* Things that must be doubleword aligned cannot go in the text section,
686    because the linker fails to align the text section enough!
687    Put them in the data section.  This macro is only used in this file.  */
688 #define MAX_TEXT_ALIGN 32
689 \f
690 /* Standard register usage.  */
691
692 /* Number of actual hardware registers.
693    The hardware registers are assigned numbers for the compiler
694    from 0 to just below FIRST_PSEUDO_REGISTER.
695    All registers that the compiler knows about must be given numbers,
696    even those that are not normally considered general registers.
697
698    SPARC has 32 integer registers and 32 floating point registers.
699    64-bit SPARC has 32 additional fp regs, but the odd numbered ones are not
700    accessible.  We still account for them to simplify register computations
701    (e.g.: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
702    32+32+32+4 == 100.
703    Register 100 is used as the integer condition code register.
704    Register 101 is used as the soft frame pointer register.  */
705
706 #define FIRST_PSEUDO_REGISTER 102
707
708 #define SPARC_FIRST_FP_REG     32
709 /* Additional V9 fp regs.  */
710 #define SPARC_FIRST_V9_FP_REG  64
711 #define SPARC_LAST_V9_FP_REG   95
712 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
713 #define SPARC_FIRST_V9_FCC_REG 96
714 #define SPARC_LAST_V9_FCC_REG  99
715 /* V8 fcc reg.  */
716 #define SPARC_FCC_REG 96
717 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
718 #define SPARC_ICC_REG 100
719
720 /* Nonzero if REGNO is an fp reg.  */
721 #define SPARC_FP_REG_P(REGNO) \
722 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
723
724 /* Argument passing regs.  */
725 #define SPARC_OUTGOING_INT_ARG_FIRST 8
726 #define SPARC_INCOMING_INT_ARG_FIRST 24
727 #define SPARC_FP_ARG_FIRST           32
728
729 /* 1 for registers that have pervasive standard uses
730    and are not available for the register allocator.
731
732    On non-v9 systems:
733    g1 is free to use as temporary.
734    g2-g4 are reserved for applications.  Gcc normally uses them as
735    temporaries, but this can be disabled via the -mno-app-regs option.
736    g5 through g7 are reserved for the operating system.
737
738    On v9 systems:
739    g1,g5 are free to use as temporaries, and are free to use between calls
740    if the call is to an external function via the PLT.
741    g4 is free to use as a temporary in the non-embedded case.
742    g4 is reserved in the embedded case.
743    g2-g3 are reserved for applications.  Gcc normally uses them as
744    temporaries, but this can be disabled via the -mno-app-regs option.
745    g6-g7 are reserved for the operating system (or application in
746    embedded case).
747    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
748    currently be a fixed register until this pattern is rewritten.
749    Register 1 is also used when restoring call-preserved registers in large
750    stack frames.
751
752    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
753    TARGET_CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
754 */
755
756 #define FIXED_REGISTERS  \
757  {1, 0, 2, 2, 2, 2, 1, 1,       \
758   0, 0, 0, 0, 0, 0, 1, 0,       \
759   0, 0, 0, 0, 0, 0, 0, 0,       \
760   0, 0, 0, 0, 0, 0, 1, 1,       \
761                                 \
762   0, 0, 0, 0, 0, 0, 0, 0,       \
763   0, 0, 0, 0, 0, 0, 0, 0,       \
764   0, 0, 0, 0, 0, 0, 0, 0,       \
765   0, 0, 0, 0, 0, 0, 0, 0,       \
766                                 \
767   0, 0, 0, 0, 0, 0, 0, 0,       \
768   0, 0, 0, 0, 0, 0, 0, 0,       \
769   0, 0, 0, 0, 0, 0, 0, 0,       \
770   0, 0, 0, 0, 0, 0, 0, 0,       \
771                                 \
772   0, 0, 0, 0, 0, 1}
773
774 /* 1 for registers not available across function calls.
775    These must include the FIXED_REGISTERS and also any
776    registers that can be used without being saved.
777    The latter must include the registers where values are returned
778    and the register where structure-value addresses are passed.
779    Aside from that, you can include as many other registers as you like.  */
780
781 #define CALL_USED_REGISTERS  \
782  {1, 1, 1, 1, 1, 1, 1, 1,       \
783   1, 1, 1, 1, 1, 1, 1, 1,       \
784   0, 0, 0, 0, 0, 0, 0, 0,       \
785   0, 0, 0, 0, 0, 0, 1, 1,       \
786                                 \
787   1, 1, 1, 1, 1, 1, 1, 1,       \
788   1, 1, 1, 1, 1, 1, 1, 1,       \
789   1, 1, 1, 1, 1, 1, 1, 1,       \
790   1, 1, 1, 1, 1, 1, 1, 1,       \
791                                 \
792   1, 1, 1, 1, 1, 1, 1, 1,       \
793   1, 1, 1, 1, 1, 1, 1, 1,       \
794   1, 1, 1, 1, 1, 1, 1, 1,       \
795   1, 1, 1, 1, 1, 1, 1, 1,       \
796                                 \
797   1, 1, 1, 1, 1, 1}
798
799 /* Return number of consecutive hard regs needed starting at reg REGNO
800    to hold something of mode MODE.
801    This is ordinarily the length in words of a value of mode MODE
802    but can be less for certain modes in special long registers.
803
804    On SPARC, ordinary registers hold 32 bits worth;
805    this means both integer and floating point registers.
806    On v9, integer regs hold 64 bits worth; floating point regs hold
807    32 bits worth (this includes the new fp regs as even the odd ones are
808    included in the hard register count).  */
809
810 #define HARD_REGNO_NREGS(REGNO, MODE) \
811   (TARGET_ARCH64                                                        \
812    ? ((REGNO) < 32 || (REGNO) == FRAME_POINTER_REGNUM                   \
813       ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD    \
814       : (GET_MODE_SIZE (MODE) + 3) / 4)                                 \
815    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
816
817 /* Due to the ARCH64 discrepancy above we must override this next
818    macro too.  */
819 #define REGMODE_NATURAL_SIZE(MODE) \
820   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
821
822 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
823    See sparc.c for how we initialize this.  */
824 extern const int *hard_regno_mode_classes;
825 extern int sparc_mode_class[];
826
827 /* ??? Because of the funny way we pass parameters we should allow certain
828    ??? types of float/complex values to be in integer registers during
829    ??? RTL generation.  This only matters on arch32.  */
830 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
831   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
832
833 /* Value is 1 if it is OK to rename a hard register FROM to another hard
834    register TO.  We cannot rename %g1 as it may be used before the save
835    register window instruction in the prologue.  */
836 #define HARD_REGNO_RENAME_OK(FROM, TO) ((FROM) != 1)
837
838 /* Value is 1 if it is a good idea to tie two pseudo registers
839    when one has mode MODE1 and one has mode MODE2.
840    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
841    for any hard reg, then this must be 0 for correct output.
842
843    For V9: SFmode can't be combined with other float modes, because they can't
844    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
845    registers, but SFmode will.  */
846 #define MODES_TIEABLE_P(MODE1, MODE2) \
847   ((MODE1) == (MODE2)                                           \
848    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
849        && (! TARGET_V9                                          \
850            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
851                || (MODE1 != SFmode && MODE2 != SFmode)))))
852
853 /* Specify the registers used for certain standard purposes.
854    The values of these macros are register numbers.  */
855
856 /* Register to use for pushing function arguments.  */
857 #define STACK_POINTER_REGNUM 14
858
859 /* The stack bias (amount by which the hardware register is offset by).  */
860 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
861
862 /* Actual top-of-stack address is 92/176 greater than the contents of the
863    stack pointer register for !v9/v9.  That is:
864    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
865      address, and 6*4 bytes for the 6 register parameters.
866    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
867      parameter regs.  */
868 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
869
870 /* Base register for access to local variables of the function.  */
871 #define HARD_FRAME_POINTER_REGNUM 30
872
873 /* The soft frame pointer does not have the stack bias applied.  */
874 #define FRAME_POINTER_REGNUM 101
875
876 /* Given the stack bias, the stack pointer isn't actually aligned.  */
877 #define INIT_EXPANDERS                                                   \
878   do {                                                                   \
879     if (crtl->emit.regno_pointer_align && SPARC_STACK_BIAS)      \
880       {                                                                  \
881         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
882         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
883       }                                                                  \
884   } while (0)
885
886 /* Base register for access to arguments of the function.  */
887 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
888
889 /* Register in which static-chain is passed to a function.  This must
890    not be a register used by the prologue.  */
891 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
892
893 /* Register which holds the global offset table, if any.  */
894
895 #define GLOBAL_OFFSET_TABLE_REGNUM 23
896
897 /* Register which holds offset table for position-independent
898    data references.  */
899
900 #define PIC_OFFSET_TABLE_REGNUM \
901   (flag_pic ? GLOBAL_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
902
903 /* Pick a default value we can notice from override_options:
904    !v9: Default is on.
905    v9: Default is off.
906    Originally it was -1, but later on the container of options changed to
907    unsigned byte, so we decided to pick 127 as default value, which does
908    reflect an undefined default value in case of 0/1.  */
909
910 #define DEFAULT_PCC_STRUCT_RETURN 127
911
912 /* Functions which return large structures get the address
913    to place the wanted value at offset 64 from the frame.
914    Must reserve 64 bytes for the in and local registers.
915    v9: Functions which return large structures get the address to place the
916    wanted value from an invisible first argument.  */
917 #define STRUCT_VALUE_OFFSET 64
918 \f
919 /* Define the classes of registers for register constraints in the
920    machine description.  Also define ranges of constants.
921
922    One of the classes must always be named ALL_REGS and include all hard regs.
923    If there is more than one class, another class must be named NO_REGS
924    and contain no registers.
925
926    The name GENERAL_REGS must be the name of a class (or an alias for
927    another name such as ALL_REGS).  This is the class of registers
928    that is allowed by "g" or "r" in a register constraint.
929    Also, registers outside this class are allocated only when
930    instructions express preferences for them.
931
932    The classes must be numbered in nondecreasing order; that is,
933    a larger-numbered class must never be contained completely
934    in a smaller-numbered class.
935
936    For any two classes, it is very desirable that there be another
937    class that represents their union.  */
938
939 /* The SPARC has various kinds of registers: general, floating point,
940    and condition codes [well, it has others as well, but none that we
941    care directly about].
942
943    For v9 we must distinguish between the upper and lower floating point
944    registers because the upper ones can't hold SFmode values.
945    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
946    satisfying a group need for a class will also satisfy a single need for
947    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
948    regs.
949
950    It is important that one class contains all the general and all the standard
951    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
952    because reg_class_record() will bias the selection in favor of fp regs,
953    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
954    because FP_REGS > GENERAL_REGS.
955
956    It is also important that one class contain all the general and all
957    the fp regs.  Otherwise when spilling a DFmode reg, it may be from
958    EXTRA_FP_REGS but find_reloads() may use class
959    GENERAL_OR_FP_REGS. This will cause allocate_reload_reg() to die
960    because the compiler thinks it doesn't have a spill reg when in
961    fact it does.
962
963    v9 also has 4 floating point condition code registers.  Since we don't
964    have a class that is the union of FPCC_REGS with either of the others,
965    it is important that it appear first.  Otherwise the compiler will die
966    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
967    constraints.
968
969    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
970    may try to use it to hold an SImode value.  See register_operand.
971    ??? Should %fcc[0123] be handled similarly?
972 */
973
974 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
975                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
976                  ALL_REGS, LIM_REG_CLASSES };
977
978 #define N_REG_CLASSES (int) LIM_REG_CLASSES
979
980 /* Give names of register classes as strings for dump file.  */
981
982 #define REG_CLASS_NAMES \
983   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
984      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
985      "ALL_REGS" }
986
987 /* Define which registers fit in which classes.
988    This is an initializer for a vector of HARD_REG_SET
989    of length N_REG_CLASSES.  */
990
991 #define REG_CLASS_CONTENTS                              \
992   {{0, 0, 0, 0},        /* NO_REGS */                   \
993    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
994    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
995    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
996    {0, -1, 0, 0},       /* FP_REGS */                   \
997    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
998    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
999    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
1000    {-1, -1, -1, 0x3f}}  /* ALL_REGS */
1001
1002 /* The same information, inverted:
1003    Return the class number of the smallest class containing
1004    reg number REGNO.  This could be a conditional expression
1005    or could index an array.  */
1006
1007 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
1008
1009 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
1010
1011 /* Defines invalid mode changes.  Borrowed from pa64-regs.h.
1012
1013    SImode loads to floating-point registers are not zero-extended.
1014    The definition for LOAD_EXTEND_OP specifies that integer loads
1015    narrower than BITS_PER_WORD will be zero-extended.  As a result,
1016    we inhibit changes from SImode unless they are to a mode that is
1017    identical in size.  */
1018
1019 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)               \
1020   (TARGET_ARCH64                                                \
1021    && (FROM) == SImode                                          \
1022    && GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                \
1023    ? reg_classes_intersect_p (CLASS, FP_REGS) : 0)
1024
1025 /* This is the order in which to allocate registers normally.
1026
1027    We put %f0-%f7 last among the float registers, so as to make it more
1028    likely that a pseudo-register which dies in the float return register
1029    area will get allocated to the float return register, thus saving a move
1030    instruction at the end of the function.
1031
1032    Similarly for integer return value registers.
1033
1034    We know in this case that we will not end up with a leaf function.
1035
1036    The register allocator is given the global and out registers first
1037    because these registers are call clobbered and thus less useful to
1038    global register allocation.
1039
1040    Next we list the local and in registers.  They are not call clobbered
1041    and thus very useful for global register allocation.  We list the input
1042    registers before the locals so that it is more likely the incoming
1043    arguments received in those registers can just stay there and not be
1044    reloaded.  */
1045
1046 #define REG_ALLOC_ORDER \
1047 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1048   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1049   15,                                   /* %o7 */       \
1050   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1051   29, 28, 27, 26, 25, 24, 31,           /* %i5-%i0,%i7 */\
1052   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1053   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1054   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1055   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1056   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1057   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1058   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1059   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1060   96, 97, 98, 99,                       /* %fcc0-3 */   \
1061   100, 0, 14, 30, 101}                  /* %icc, %g0, %o6, %i6, %sfp */
1062
1063 /* This is the order in which to allocate registers for
1064    leaf functions.  If all registers can fit in the global and
1065    output registers, then we have the possibility of having a leaf
1066    function.
1067
1068    The macro actually mentioned the input registers first,
1069    because they get renumbered into the output registers once
1070    we know really do have a leaf function.
1071
1072    To be more precise, this register allocation order is used
1073    when %o7 is found to not be clobbered right before register
1074    allocation.  Normally, the reason %o7 would be clobbered is
1075    due to a call which could not be transformed into a sibling
1076    call.
1077
1078    As a consequence, it is possible to use the leaf register
1079    allocation order and not end up with a leaf function.  We will
1080    not get suboptimal register allocation in that case because by
1081    definition of being potentially leaf, there were no function
1082    calls.  Therefore, allocation order within the local register
1083    window is not critical like it is when we do have function calls.  */
1084
1085 #define REG_LEAF_ALLOC_ORDER \
1086 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1087   29, 28, 27, 26, 25, 24,               /* %i5-%i0 */   \
1088   15,                                   /* %o7 */       \
1089   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1090   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1091   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1092   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1093   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1094   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1095   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1096   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1097   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1098   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1099   96, 97, 98, 99,                       /* %fcc0-3 */   \
1100   100, 0, 14, 30, 31, 101}              /* %icc, %g0, %o6, %i6, %i7, %sfp */
1101
1102 #define ADJUST_REG_ALLOC_ORDER order_regs_for_local_alloc ()
1103
1104 extern char sparc_leaf_regs[];
1105 #define LEAF_REGISTERS sparc_leaf_regs
1106
1107 extern char leaf_reg_remap[];
1108 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1109
1110 /* The class value for index registers, and the one for base regs.  */
1111 #define INDEX_REG_CLASS GENERAL_REGS
1112 #define BASE_REG_CLASS GENERAL_REGS
1113
1114 /* Local macro to handle the two v9 classes of FP regs.  */
1115 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1116
1117 /* Predicates for 10-bit, 11-bit and 13-bit signed constants.  */
1118 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1119 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1120 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1121
1122 /* 10- and 11-bit immediates are only used for a few specific insns.
1123    SMALL_INT is used throughout the port so we continue to use it.  */
1124 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1125
1126 /* Predicate for constants that can be loaded with a sethi instruction.
1127    This is the general, 64-bit aware, bitwise version that ensures that
1128    only constants whose representation fits in the mask
1129
1130      0x00000000fffffc00
1131
1132    are accepted.  It will reject, for example, negative SImode constants
1133    on 64-bit hosts, so correct handling is to mask the value beforehand
1134    according to the mode of the instruction.  */
1135 #define SPARC_SETHI_P(X) \
1136   (((unsigned HOST_WIDE_INT) (X) \
1137     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1138
1139 /* Version of the above predicate for SImode constants and below.  */
1140 #define SPARC_SETHI32_P(X) \
1141   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1142
1143 /* Given an rtx X being reloaded into a reg required to be
1144    in class CLASS, return the class of reg to actually use.
1145    In general this is just CLASS; but on some machines
1146    in some cases it is preferable to use a more restrictive class.  */
1147 /* - We can't load constants into FP registers.
1148    - We can't load FP constants into integer registers when soft-float,
1149      because there is no soft-float pattern with a r/F constraint.
1150    - We can't load FP constants into integer registers for TFmode unless
1151      it is 0.0L, because there is no movtf pattern with a r/F constraint.
1152    - Try and reload integer constants (symbolic or otherwise) back into
1153      registers directly, rather than having them dumped to memory.  */
1154
1155 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1156   (CONSTANT_P (X)                                       \
1157    ? ((FP_REG_CLASS_P (CLASS)                           \
1158        || (CLASS) == GENERAL_OR_FP_REGS                 \
1159        || (CLASS) == GENERAL_OR_EXTRA_FP_REGS           \
1160        || (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT  \
1161            && ! TARGET_FPU)                             \
1162        || (GET_MODE (X) == TFmode                       \
1163            && ! const_zero_operand (X, TFmode)))        \
1164       ? NO_REGS                                         \
1165       : (!FP_REG_CLASS_P (CLASS)                        \
1166          && GET_MODE_CLASS (GET_MODE (X)) == MODE_INT)  \
1167       ? GENERAL_REGS                                    \
1168       : (CLASS))                                        \
1169    : (CLASS))
1170
1171 /* Return the register class of a scratch register needed to load IN into
1172    a register of class CLASS in MODE.
1173
1174    We need a temporary when loading/storing a HImode/QImode value
1175    between memory and the FPU registers.  This can happen when combine puts
1176    a paradoxical subreg in a float/fix conversion insn.
1177
1178    We need a temporary when loading/storing a DFmode value between
1179    unaligned memory and the upper FPU registers.  */
1180
1181 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, IN)           \
1182   ((FP_REG_CLASS_P (CLASS)                                      \
1183     && ((MODE) == HImode || (MODE) == QImode)                   \
1184     && (GET_CODE (IN) == MEM                                    \
1185         || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)   \
1186             && true_regnum (IN) == -1)))                        \
1187    ? GENERAL_REGS                                               \
1188    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1189       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1190       && ! mem_min_alignment ((IN), 8))                         \
1191      ? FP_REGS                                                  \
1192      : (((TARGET_CM_MEDANY                                      \
1193           && symbolic_operand ((IN), (MODE)))                   \
1194          || (TARGET_CM_EMBMEDANY                                \
1195              && text_segment_operand ((IN), (MODE))))           \
1196         && !flag_pic)                                           \
1197        ? GENERAL_REGS                                           \
1198        : NO_REGS)
1199
1200 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, IN)          \
1201   ((FP_REG_CLASS_P (CLASS)                                      \
1202      && ((MODE) == HImode || (MODE) == QImode)                  \
1203      && (GET_CODE (IN) == MEM                                   \
1204          || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)  \
1205              && true_regnum (IN) == -1)))                       \
1206    ? GENERAL_REGS                                               \
1207    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1208       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1209       && ! mem_min_alignment ((IN), 8))                         \
1210      ? FP_REGS                                                  \
1211      : (((TARGET_CM_MEDANY                                      \
1212           && symbolic_operand ((IN), (MODE)))                   \
1213          || (TARGET_CM_EMBMEDANY                                \
1214              && text_segment_operand ((IN), (MODE))))           \
1215         && !flag_pic)                                           \
1216        ? GENERAL_REGS                                           \
1217        : NO_REGS)
1218
1219 /* On SPARC it is not possible to directly move data between
1220    GENERAL_REGS and FP_REGS.  */
1221 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1222   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
1223
1224 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1225    because the movsi and movsf patterns don't handle r/f moves.
1226    For v8 we copy the default definition.  */
1227 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1228   (TARGET_ARCH64                                                \
1229    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1230       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1231       : MODE)                                                   \
1232    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1233       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1234       : MODE))
1235
1236 /* Return the maximum number of consecutive registers
1237    needed to represent mode MODE in a register of class CLASS.  */
1238 /* On SPARC, this is the size of MODE in words.  */
1239 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1240   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1241    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1242 \f
1243 /* Stack layout; function entry, exit and calling.  */
1244
1245 /* Define this if pushing a word on the stack
1246    makes the stack pointer a smaller address.  */
1247 #define STACK_GROWS_DOWNWARD
1248
1249 /* Define this to nonzero if the nominal address of the stack frame
1250    is at the high-address end of the local variables;
1251    that is, each additional local variable allocated
1252    goes at a more negative offset in the frame.  */
1253 #define FRAME_GROWS_DOWNWARD 1
1254
1255 /* Offset within stack frame to start allocating local variables at.
1256    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1257    first local allocated.  Otherwise, it is the offset to the BEGINNING
1258    of the first local allocated.  */
1259 #define STARTING_FRAME_OFFSET 0
1260
1261 /* Offset of first parameter from the argument pointer register value.
1262    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1263    even if this function isn't going to use it.
1264    v9: This is 128 for the ins and locals.  */
1265 #define FIRST_PARM_OFFSET(FNDECL) \
1266   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1267
1268 /* Offset from the argument pointer register value to the CFA.
1269    This is different from FIRST_PARM_OFFSET because the register window
1270    comes between the CFA and the arguments.  */
1271 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1272
1273 /* When a parameter is passed in a register, stack space is still
1274    allocated for it.
1275    !v9: All 6 possible integer registers have backing store allocated.
1276    v9: Only space for the arguments passed is allocated.  */
1277 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1278    meaning to the backend.  Further, we need to be able to detect if a
1279    varargs/unprototyped function is called, as they may want to spill more
1280    registers than we've provided space.  Ugly, ugly.  So for now we retain
1281    all 6 slots even for v9.  */
1282 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1283
1284 /* Definitions for register elimination.  */
1285
1286 #define ELIMINABLE_REGS \
1287   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1288    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1289
1290 /* We always pretend that this is a leaf function because if it's not,
1291    there's no point in trying to eliminate the frame pointer.  If it
1292    is a leaf function, we guessed right!  */
1293 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1294   do {                                                                  \
1295     if ((TO) == STACK_POINTER_REGNUM)                                   \
1296       (OFFSET) = sparc_compute_frame_size (get_frame_size (), 1);       \
1297     else                                                                \
1298       (OFFSET) = 0;                                                     \
1299     (OFFSET) += SPARC_STACK_BIAS;                                       \
1300   } while (0)
1301
1302 /* Keep the stack pointer constant throughout the function.
1303    This is both an optimization and a necessity: longjmp
1304    doesn't behave itself when the stack pointer moves within
1305    the function!  */
1306 #define ACCUMULATE_OUTGOING_ARGS 1
1307
1308 /* Define this macro if the target machine has "register windows".  This
1309    C expression returns the register number as seen by the called function
1310    corresponding to register number OUT as seen by the calling function.
1311    Return OUT if register number OUT is not an outbound register.  */
1312
1313 #define INCOMING_REGNO(OUT) \
1314  (((OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1315
1316 /* Define this macro if the target machine has "register windows".  This
1317    C expression returns the register number as seen by the calling function
1318    corresponding to register number IN as seen by the called function.
1319    Return IN if register number IN is not an inbound register.  */
1320
1321 #define OUTGOING_REGNO(IN) \
1322  (((IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1323
1324 /* Define this macro if the target machine has register windows.  This
1325    C expression returns true if the register is call-saved but is in the
1326    register window.  */
1327
1328 #define LOCAL_REGNO(REGNO) \
1329   ((REGNO) >= 16 && (REGNO) <= 31)
1330
1331 /* Define the size of space to allocate for the return value of an
1332    untyped_call.  */
1333
1334 #define APPLY_RESULT_SIZE (TARGET_ARCH64 ? 24 : 16)
1335
1336 /* 1 if N is a possible register number for function argument passing.
1337    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1338
1339 #define FUNCTION_ARG_REGNO_P(N) \
1340 (TARGET_ARCH64 \
1341  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1342  : ((N) >= 8 && (N) <= 13))
1343 \f
1344 /* Define a data type for recording info about an argument list
1345    during the scan of that argument list.  This data type should
1346    hold all necessary information about the function itself
1347    and about the args processed so far, enough to enable macros
1348    such as FUNCTION_ARG to determine where the next arg should go.
1349
1350    On SPARC (!v9), this is a single integer, which is a number of words
1351    of arguments scanned so far (including the invisible argument,
1352    if any, which holds the structure-value-address).
1353    Thus 7 or more means all following args should go on the stack.
1354
1355    For v9, we also need to know whether a prototype is present.  */
1356
1357 struct sparc_args {
1358   int words;       /* number of words passed so far */
1359   int prototype_p; /* nonzero if a prototype is present */
1360   int libcall_p;   /* nonzero if a library call */
1361 };
1362 #define CUMULATIVE_ARGS struct sparc_args
1363
1364 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1365    for a call to a function whose data type is FNTYPE.
1366    For a library call, FNTYPE is 0.  */
1367
1368 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1369 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (FNDECL));
1370
1371 /* If defined, a C expression which determines whether, and in which direction,
1372    to pad out an argument with extra space.  The value should be of type
1373    `enum direction': either `upward' to pad above the argument,
1374    `downward' to pad below, or `none' to inhibit padding.  */
1375
1376 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1377 function_arg_padding ((MODE), (TYPE))
1378
1379 \f
1380 /* Generate the special assembly code needed to tell the assembler whatever
1381    it might need to know about the return value of a function.
1382
1383    For SPARC assemblers, we need to output a .proc pseudo-op which conveys
1384    information to the assembler relating to peephole optimization (done in
1385    the assembler).  */
1386
1387 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1388   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1389
1390 /* Output the special assembly code needed to tell the assembler some
1391    register is used as global register variable.
1392
1393    SPARC 64bit psABI declares registers %g2 and %g3 as application
1394    registers and %g6 and %g7 as OS registers.  Any object using them
1395    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1396    and how they are used (scratch or some global variable).
1397    Linker will then refuse to link together objects which use those
1398    registers incompatibly.
1399
1400    Unless the registers are used for scratch, two different global
1401    registers cannot be declared to the same name, so in the unlikely
1402    case of a global register variable occupying more than one register
1403    we prefix the second and following registers with .gnu.part1. etc.  */
1404
1405 extern GTY(()) char sparc_hard_reg_printed[8];
1406
1407 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1408 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1409 do {                                                                    \
1410   if (TARGET_ARCH64)                                                    \
1411     {                                                                   \
1412       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1413       int reg;                                                          \
1414       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1415         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1416           {                                                             \
1417             if (reg == (REGNO))                                         \
1418               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1419             else                                                        \
1420               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1421                        reg, reg - (REGNO), (NAME));                     \
1422             sparc_hard_reg_printed[reg] = 1;                            \
1423           }                                                             \
1424     }                                                                   \
1425 } while (0)
1426 #endif
1427
1428 \f
1429 /* Emit rtl for profiling.  */
1430 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1431
1432 /* All the work done in PROFILE_HOOK, but still required.  */
1433 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1434
1435 /* Set the name of the mcount function for the system.  */
1436 #define MCOUNT_FUNCTION "*mcount"
1437 \f
1438 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1439    the stack pointer does not matter.  The value is tested only in
1440    functions that have frame pointers.
1441    No definition is equivalent to always zero.  */
1442
1443 #define EXIT_IGNORE_STACK       \
1444  (get_frame_size () != 0        \
1445   || cfun->calls_alloca || crtl->outgoing_args_size)
1446
1447 /* Define registers used by the epilogue and return instruction.  */
1448 #define EPILOGUE_USES(REGNO) ((REGNO) == 31 \
1449   || (crtl->calls_eh_return && (REGNO) == 1))
1450 \f
1451 /* Length in units of the trampoline for entering a nested function.  */
1452
1453 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1454
1455 #define TRAMPOLINE_ALIGNMENT 128 /* 16 bytes */
1456 \f
1457 /* Generate RTL to flush the register windows so as to make arbitrary frames
1458    available.  */
1459 #define SETUP_FRAME_ADDRESSES()         \
1460   emit_insn (gen_flush_register_windows ())
1461
1462 /* Given an rtx for the address of a frame,
1463    return an rtx for the address of the word in the frame
1464    that holds the dynamic chain--the previous frame's address.  */
1465 #define DYNAMIC_CHAIN_ADDRESS(frame)    \
1466   plus_constant (frame, 14 * UNITS_PER_WORD + SPARC_STACK_BIAS)
1467
1468 /* Given an rtx for the frame pointer,
1469    return an rtx for the address of the frame.  */
1470 #define FRAME_ADDR_RTX(frame) plus_constant (frame, SPARC_STACK_BIAS)
1471
1472 /* The return address isn't on the stack, it is in a register, so we can't
1473    access it from the current frame pointer.  We can access it from the
1474    previous frame pointer though by reading a value from the register window
1475    save area.  */
1476 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1477
1478 /* This is the offset of the return address to the true next instruction to be
1479    executed for the current function.  */
1480 #define RETURN_ADDR_OFFSET \
1481   (8 + 4 * (! TARGET_ARCH64 && cfun->returns_struct))
1482
1483 /* The current return address is in %i7.  The return address of anything
1484    farther back is in the register window save area at [%fp+60].  */
1485 /* ??? This ignores the fact that the actual return address is +8 for normal
1486    returns, and +12 for structure returns.  */
1487 #define RETURN_ADDR_RTX(count, frame)           \
1488   ((count == -1)                                \
1489    ? gen_rtx_REG (Pmode, 31)                    \
1490    : gen_rtx_MEM (Pmode,                        \
1491                   memory_address (Pmode, plus_constant (frame, \
1492                                                         15 * UNITS_PER_WORD \
1493                                                         + SPARC_STACK_BIAS))))
1494
1495 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1496    +12, but always using +8 is close enough for frame unwind purposes.
1497    Actually, just using %o7 is close enough for unwinding, but %o7+8
1498    is something you can return to.  */
1499 #define INCOMING_RETURN_ADDR_RTX \
1500   plus_constant (gen_rtx_REG (word_mode, 15), 8)
1501 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (15)
1502
1503 /* The offset from the incoming value of %sp to the top of the stack frame
1504    for the current function.  On sparc64, we have to account for the stack
1505    bias if present.  */
1506 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
1507
1508 /* Describe how we implement __builtin_eh_return.  */
1509 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
1510 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 1)  /* %g1 */
1511 #define EH_RETURN_HANDLER_RTX   gen_rtx_REG (Pmode, 31) /* %i7 */
1512
1513 /* Select a format to encode pointers in exception handling data.  CODE
1514    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1515    true if the symbol may be affected by dynamic relocations.
1516
1517    If assembler and linker properly support .uaword %r_disp32(foo),
1518    then use PC relative 32-bit relocations instead of absolute relocs
1519    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
1520    for binaries, to save memory.
1521
1522    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
1523    symbol %r_disp32() is against was not local, but .hidden.  In that
1524    case, we have to use DW_EH_PE_absptr for pic personality.  */
1525 #ifdef HAVE_AS_SPARC_UA_PCREL
1526 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
1527 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1528   (flag_pic                                                             \
1529    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
1530    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1531       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1532       : DW_EH_PE_absptr))
1533 #else
1534 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1535   (flag_pic                                                             \
1536    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
1537    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1538       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1539       : DW_EH_PE_absptr))
1540 #endif
1541
1542 /* Emit a PC-relative relocation.  */
1543 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
1544   do {                                                  \
1545     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1546     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
1547     assemble_name (FILE, LABEL);                        \
1548     fputc (')', FILE);                                  \
1549   } while (0)
1550 #endif
1551 \f
1552 /* Addressing modes, and classification of registers for them.  */
1553
1554 /* Macros to check register numbers against specific register classes.  */
1555
1556 /* These assume that REGNO is a hard or pseudo reg number.
1557    They give nonzero only if REGNO is a hard reg of the suitable class
1558    or a pseudo reg currently allocated to a suitable hard reg.
1559    Since they use reg_renumber, they are safe only once reg_renumber
1560    has been allocated, which happens in local-alloc.c.  */
1561
1562 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1563 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < (unsigned)32  \
1564  || (REGNO) == FRAME_POINTER_REGNUM                             \
1565  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
1566
1567 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
1568
1569 #define REGNO_OK_FOR_FP_P(REGNO) \
1570   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
1571    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
1572 #define REGNO_OK_FOR_CCFP_P(REGNO) \
1573  (TARGET_V9 \
1574   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
1575       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
1576
1577 /* Now macros that check whether X is a register and also,
1578    strictly, whether it is in a specified class.
1579
1580    These macros are specific to the SPARC, and may be used only
1581    in code for printing assembler insns and in conditions for
1582    define_optimization.  */
1583
1584 /* 1 if X is an fp register.  */
1585
1586 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1587
1588 /* Is X, a REG, an in or global register?  i.e. is regno 0..7 or 24..31 */
1589 #define IN_OR_GLOBAL_P(X) (REGNO (X) < 8 || (REGNO (X) >= 24 && REGNO (X) <= 31))
1590 \f
1591 /* Maximum number of registers that can appear in a valid memory address.  */
1592
1593 #define MAX_REGS_PER_ADDRESS 2
1594
1595 /* Recognize any constant value that is a valid address.
1596    When PIC, we do not accept an address that would require a scratch reg
1597    to load into a register.  */
1598
1599 #define CONSTANT_ADDRESS_P(X) constant_address_p (X)
1600
1601 /* Define this, so that when PIC, reload won't try to reload invalid
1602    addresses which require two reload registers.  */
1603
1604 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1605
1606 /* Nonzero if the constant value X is a legitimate general operand.
1607    Anything can be made to work except floating point constants.
1608    If TARGET_VIS, 0.0 can be made to work as well.  */
1609
1610 #define LEGITIMATE_CONSTANT_P(X) legitimate_constant_p (X)
1611
1612 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1613    and check its validity for a certain class.
1614    We have two alternate definitions for each of them.
1615    The usual definition accepts all pseudo regs; the other rejects
1616    them unless they have been allocated suitable hard regs.
1617    The symbol REG_OK_STRICT causes the latter definition to be used.
1618
1619    Most source files want to accept pseudo regs in the hope that
1620    they will get allocated to the class that the insn wants them to be in.
1621    Source files for reload pass need to be strict.
1622    After reload, it makes no difference, since pseudo regs have
1623    been eliminated by then.  */
1624
1625 #ifndef REG_OK_STRICT
1626
1627 /* Nonzero if X is a hard reg that can be used as an index
1628    or if it is a pseudo reg.  */
1629 #define REG_OK_FOR_INDEX_P(X) \
1630   (REGNO (X) < 32                               \
1631    || REGNO (X) == FRAME_POINTER_REGNUM         \
1632    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1633
1634 /* Nonzero if X is a hard reg that can be used as a base reg
1635    or if it is a pseudo reg.  */
1636 #define REG_OK_FOR_BASE_P(X)  REG_OK_FOR_INDEX_P (X)
1637
1638 #else
1639
1640 /* Nonzero if X is a hard reg that can be used as an index.  */
1641 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1642 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1643 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1644
1645 #endif
1646 \f
1647 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
1648
1649 #ifdef HAVE_AS_OFFSETABLE_LO10
1650 #define USE_AS_OFFSETABLE_LO10 1
1651 #else
1652 #define USE_AS_OFFSETABLE_LO10 0
1653 #endif
1654 \f
1655 /* On SPARC, the actual legitimate addresses must be REG+REG or REG+SMALLINT
1656    ordinarily.  This changes a bit when generating PIC.  The details are
1657    in sparc.c's implementation of TARGET_LEGITIMATE_ADDRESS_P.  */
1658
1659 #define SYMBOLIC_CONST(X) symbolic_operand (X, VOIDmode)
1660
1661 #define RTX_OK_FOR_BASE_P(X)                                            \
1662   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
1663   || (GET_CODE (X) == SUBREG                                            \
1664       && GET_CODE (SUBREG_REG (X)) == REG                               \
1665       && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
1666
1667 #define RTX_OK_FOR_INDEX_P(X)                                           \
1668   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))                      \
1669   || (GET_CODE (X) == SUBREG                                            \
1670       && GET_CODE (SUBREG_REG (X)) == REG                               \
1671       && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
1672
1673 #define RTX_OK_FOR_OFFSET_P(X)                                          \
1674   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0x1000 - 8)
1675
1676 #define RTX_OK_FOR_OLO10_P(X)                                           \
1677   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0xc00 - 8)
1678
1679 \f
1680 /* Try a machine-dependent way of reloading an illegitimate address
1681    operand.  If we find one, push the reload and jump to WIN.  This
1682    macro is used in only one place: `find_reloads_address' in reload.c.  */
1683 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)        \
1684 do {                                                                       \
1685   int win;                                                                 \
1686   (X) = sparc_legitimize_reload_address ((X), (MODE), (OPNUM),             \
1687                                          (int)(TYPE), (IND_LEVELS), &win); \
1688   if (win)                                                                 \
1689     goto WIN;                                                              \
1690 } while (0)
1691 \f
1692 /* Specify the machine mode that this machine uses
1693    for the index in the tablejump instruction.  */
1694 /* If we ever implement any of the full models (such as CM_FULLANY),
1695    this has to be DImode in that case */
1696 #ifdef HAVE_GAS_SUBSECTION_ORDERING
1697 #define CASE_VECTOR_MODE \
1698 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
1699 #else
1700 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
1701    we have to sign extend which slows things down.  */
1702 #define CASE_VECTOR_MODE \
1703 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
1704 #endif
1705
1706 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1707 #define DEFAULT_SIGNED_CHAR 1
1708
1709 /* Max number of bytes we can move from memory to memory
1710    in one reasonably fast instruction.  */
1711 #define MOVE_MAX 8
1712
1713 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1714    move-instruction pairs, we will do a movmem or libcall instead.  */
1715
1716 #define MOVE_RATIO(speed) ((speed) ? 8 : 3)
1717
1718 /* Define if operations between registers always perform the operation
1719    on the full register even if a narrower mode is specified.  */
1720 #define WORD_REGISTER_OPERATIONS
1721
1722 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1723    will either zero-extend or sign-extend.  The value of this macro should
1724    be the code that says which one of the two operations is implicitly
1725    done, UNKNOWN if none.  */
1726 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1727
1728 /* Nonzero if access to memory by bytes is slow and undesirable.
1729    For RISC chips, it means that access to memory by bytes is no
1730    better than access by words when possible, so grab a whole word
1731    and maybe make use of that.  */
1732 #define SLOW_BYTE_ACCESS 1
1733
1734 /* Define this to be nonzero if shift instructions ignore all but the low-order
1735    few bits.  */
1736 #define SHIFT_COUNT_TRUNCATED 1
1737
1738 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1739    is done just by pretending it is already truncated.  */
1740 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1741
1742 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1743    return the mode to be used for the comparison.  For floating-point,
1744    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
1745    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
1746    processing is needed.  */
1747 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
1748
1749 /* Return nonzero if MODE implies a floating point inequality can be
1750    reversed.  For SPARC this is always true because we have a full
1751    compliment of ordered and unordered comparisons, but until generic
1752    code knows how to reverse it correctly we keep the old definition.  */
1753 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
1754
1755 /* A function address in a call instruction for indexing purposes.  */
1756 #define FUNCTION_MODE Pmode
1757
1758 /* Define this if addresses of constant functions
1759    shouldn't be put through pseudo regs where they can be cse'd.
1760    Desirable on machines where ordinary constants are expensive
1761    but a CALL with constant address is cheap.  */
1762 #define NO_FUNCTION_CSE
1763
1764 /* alloca should avoid clobbering the old register save area.  */
1765 #define SETJMP_VIA_SAVE_AREA
1766
1767 /* The _Q_* comparison libcalls return booleans.  */
1768 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
1769
1770 /* Assume by default that the _Qp_* 64-bit libcalls are implemented such
1771    that the inputs are fully consumed before the output memory is clobbered.  */
1772
1773 #define TARGET_BUGGY_QP_LIB     0
1774
1775 /* Assume by default that we do not have the Solaris-specific conversion
1776    routines nor 64-bit integer multiply and divide routines.  */
1777
1778 #define SUN_CONVERSION_LIBFUNCS         0
1779 #define DITF_CONVERSION_LIBFUNCS        0
1780 #define SUN_INTEGER_MULTIPLY_64         0
1781
1782 /* Compute extra cost of moving data between one register class
1783    and another.  */
1784 #define GENERAL_OR_I64(C) ((C) == GENERAL_REGS || (C) == I64_REGS)
1785 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
1786   (((FP_REG_CLASS_P (CLASS1) && GENERAL_OR_I64 (CLASS2)) \
1787     || (GENERAL_OR_I64 (CLASS1) && FP_REG_CLASS_P (CLASS2)) \
1788     || (CLASS1) == FPCC_REGS || (CLASS2) == FPCC_REGS)          \
1789    ? ((sparc_cpu == PROCESSOR_ULTRASPARC \
1790        || sparc_cpu == PROCESSOR_ULTRASPARC3 \
1791        || sparc_cpu == PROCESSOR_NIAGARA \
1792        || sparc_cpu == PROCESSOR_NIAGARA2) ? 12 : 6) : 2)
1793
1794 /* Provide the cost of a branch.  For pre-v9 processors we use
1795    a value of 3 to take into account the potential annulling of
1796    the delay slot (which ends up being a bubble in the pipeline slot)
1797    plus a cycle to take into consideration the instruction cache
1798    effects.
1799
1800    On v9 and later, which have branch prediction facilities, we set
1801    it to the depth of the pipeline as that is the cost of a
1802    mispredicted branch.
1803
1804    On Niagara, normal branches insert 3 bubbles into the pipe
1805    and annulled branches insert 4 bubbles.
1806
1807    On Niagara-2, a not-taken branch costs 1 cycle whereas a taken
1808    branch costs 6 cycles.  */
1809
1810 #define BRANCH_COST(speed_p, predictable_p) \
1811         ((sparc_cpu == PROCESSOR_V9 \
1812           || sparc_cpu == PROCESSOR_ULTRASPARC) \
1813          ? 7 \
1814          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
1815             ? 9 \
1816          : (sparc_cpu == PROCESSOR_NIAGARA \
1817             ? 4 \
1818          : (sparc_cpu == PROCESSOR_NIAGARA2 \
1819             ? 5 \
1820          : 3))))
1821 \f
1822 /* Control the assembler format that we output.  */
1823
1824 /* A C string constant describing how to begin a comment in the target
1825    assembler language.  The compiler assumes that the comment will end at
1826    the end of the line.  */
1827
1828 #define ASM_COMMENT_START "!"
1829
1830 /* Output to assembler file text saying following lines
1831    may contain character constants, extra white space, comments, etc.  */
1832
1833 #define ASM_APP_ON ""
1834
1835 /* Output to assembler file text saying following lines
1836    no longer contain unusual constructs.  */
1837
1838 #define ASM_APP_OFF ""
1839
1840 /* How to refer to registers in assembler output.
1841    This sequence is indexed by compiler's hard-register-number (see above).  */
1842
1843 #define REGISTER_NAMES \
1844 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
1845  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
1846  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
1847  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
1848  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
1849  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
1850  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
1851  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
1852  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
1853  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
1854  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
1855  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
1856  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp" }
1857
1858 /* Define additional names for use in asm clobbers and asm declarations.  */
1859
1860 #define ADDITIONAL_REGISTER_NAMES \
1861 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
1862
1863 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
1864    can run past this up to a continuation point.  Once we used 1500, but
1865    a single entry in C++ can run more than 500 bytes, due to the length of
1866    mangled symbol names.  dbxout.c should really be fixed to do
1867    continuations when they are actually needed instead of trying to
1868    guess...  */
1869 #define DBX_CONTIN_LENGTH 1000
1870
1871 /* This is how to output a command to make the user-level label named NAME
1872    defined for reference from other files.  */
1873
1874 /* Globalizing directive for a label.  */
1875 #define GLOBAL_ASM_OP "\t.global "
1876
1877 /* The prefix to add to user-visible assembler symbols.  */
1878
1879 #define USER_LABEL_PREFIX "_"
1880
1881 /* This is how to store into the string LABEL
1882    the symbol_ref name of an internal numbered label where
1883    PREFIX is the class of label and NUM is the number within the class.
1884    This is suitable for output with `assemble_name'.  */
1885
1886 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1887   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
1888
1889 /* This is how we hook in and defer the case-vector until the end of
1890    the function.  */
1891 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
1892   sparc_defer_case_vector ((LAB),(VEC), 0)
1893
1894 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
1895   sparc_defer_case_vector ((LAB),(VEC), 1)
1896
1897 /* This is how to output an element of a case-vector that is absolute.  */
1898
1899 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1900 do {                                                                    \
1901   char label[30];                                                       \
1902   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
1903   if (CASE_VECTOR_MODE == SImode)                                       \
1904     fprintf (FILE, "\t.word\t");                                        \
1905   else                                                                  \
1906     fprintf (FILE, "\t.xword\t");                                       \
1907   assemble_name (FILE, label);                                          \
1908   fputc ('\n', FILE);                                                   \
1909 } while (0)
1910
1911 /* This is how to output an element of a case-vector that is relative.
1912    (SPARC uses such vectors only when generating PIC.)  */
1913
1914 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
1915 do {                                                                    \
1916   char label[30];                                                       \
1917   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
1918   if (CASE_VECTOR_MODE == SImode)                                       \
1919     fprintf (FILE, "\t.word\t");                                        \
1920   else                                                                  \
1921     fprintf (FILE, "\t.xword\t");                                       \
1922   assemble_name (FILE, label);                                          \
1923   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
1924   fputc ('-', FILE);                                                    \
1925   assemble_name (FILE, label);                                          \
1926   fputc ('\n', FILE);                                                   \
1927 } while (0)
1928
1929 /* This is what to output before and after case-vector (both
1930    relative and absolute).  If .subsection -1 works, we put case-vectors
1931    at the beginning of the current section.  */
1932
1933 #ifdef HAVE_GAS_SUBSECTION_ORDERING
1934
1935 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
1936   fprintf(FILE, "\t.subsection\t-1\n")
1937
1938 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
1939   fprintf(FILE, "\t.previous\n")
1940
1941 #endif
1942
1943 /* This is how to output an assembler line
1944    that says to advance the location counter
1945    to a multiple of 2**LOG bytes.  */
1946
1947 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1948   if ((LOG) != 0)                       \
1949     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
1950
1951 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1952   fprintf (FILE, "\t.skip "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
1953
1954 /* This says how to output an assembler line
1955    to define a global common symbol.  */
1956
1957 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
1958 ( fputs ("\t.common ", (FILE)),         \
1959   assemble_name ((FILE), (NAME)),               \
1960   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\"\n", (SIZE)))
1961
1962 /* This says how to output an assembler line to define a local common
1963    symbol.  */
1964
1965 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
1966 ( fputs ("\t.reserve ", (FILE)),                                        \
1967   assemble_name ((FILE), (NAME)),                                       \
1968   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\",%u\n",      \
1969            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
1970
1971 /* A C statement (sans semicolon) to output to the stdio stream
1972    FILE the assembler definition of uninitialized global DECL named
1973    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
1974    Try to use asm_output_aligned_bss to implement this macro.  */
1975
1976 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
1977   do {                                                          \
1978     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
1979   } while (0)
1980
1981 #define IDENT_ASM_OP "\t.ident\t"
1982
1983 /* Output #ident as a .ident.  */
1984
1985 #define ASM_OUTPUT_IDENT(FILE, NAME) \
1986   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
1987
1988 /* Prettify the assembly.  */
1989
1990 extern int sparc_indent_opcode;
1991
1992 #define ASM_OUTPUT_OPCODE(FILE, PTR)    \
1993   do {                                  \
1994     if (sparc_indent_opcode)            \
1995       {                                 \
1996         putc (' ', FILE);               \
1997         sparc_indent_opcode = 0;        \
1998       }                                 \
1999   } while (0)
2000
2001 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
2002   ((CHAR) == '#' || (CHAR) == '*' || (CHAR) == '('              \
2003    || (CHAR) == ')' || (CHAR) == '_' || (CHAR) == '&')
2004
2005 /* Print operand X (an rtx) in assembler syntax to file FILE.
2006    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2007    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2008
2009 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
2010
2011 /* Print a memory address as an operand to reference that memory location.  */
2012
2013 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2014 { register rtx base, index = 0;                                 \
2015   int offset = 0;                                               \
2016   register rtx addr = ADDR;                                     \
2017   if (GET_CODE (addr) == REG)                                   \
2018     fputs (reg_names[REGNO (addr)], FILE);                      \
2019   else if (GET_CODE (addr) == PLUS)                             \
2020     {                                                           \
2021       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)               \
2022         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);\
2023       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)          \
2024         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);\
2025       else                                                      \
2026         base = XEXP (addr, 0), index = XEXP (addr, 1);          \
2027       if (GET_CODE (base) == LO_SUM)                            \
2028         {                                                       \
2029           gcc_assert (USE_AS_OFFSETABLE_LO10                    \
2030                       && TARGET_ARCH64                          \
2031                       && ! TARGET_CM_MEDMID);                   \
2032           output_operand (XEXP (base, 0), 0);                   \
2033           fputs ("+%lo(", FILE);                                \
2034           output_address (XEXP (base, 1));                      \
2035           fprintf (FILE, ")+%d", offset);                       \
2036         }                                                       \
2037       else                                                      \
2038         {                                                       \
2039           fputs (reg_names[REGNO (base)], FILE);                \
2040           if (index == 0)                                       \
2041             fprintf (FILE, "%+d", offset);                      \
2042           else if (GET_CODE (index) == REG)                     \
2043             fprintf (FILE, "+%s", reg_names[REGNO (index)]);    \
2044           else if (GET_CODE (index) == SYMBOL_REF               \
2045                    || GET_CODE (index) == LABEL_REF             \
2046                    || GET_CODE (index) == CONST)                \
2047             fputc ('+', FILE), output_addr_const (FILE, index); \
2048           else gcc_unreachable ();                              \
2049         }                                                       \
2050     }                                                           \
2051   else if (GET_CODE (addr) == MINUS                             \
2052            && GET_CODE (XEXP (addr, 1)) == LABEL_REF)           \
2053     {                                                           \
2054       output_addr_const (FILE, XEXP (addr, 0));                 \
2055       fputs ("-(", FILE);                                       \
2056       output_addr_const (FILE, XEXP (addr, 1));                 \
2057       fputs ("-.)", FILE);                                      \
2058     }                                                           \
2059   else if (GET_CODE (addr) == LO_SUM)                           \
2060     {                                                           \
2061       output_operand (XEXP (addr, 0), 0);                       \
2062       if (TARGET_CM_MEDMID)                                     \
2063         fputs ("+%l44(", FILE);                                 \
2064       else                                                      \
2065         fputs ("+%lo(", FILE);                                  \
2066       output_address (XEXP (addr, 1));                          \
2067       fputc (')', FILE);                                        \
2068     }                                                           \
2069   else if (flag_pic && GET_CODE (addr) == CONST                 \
2070            && GET_CODE (XEXP (addr, 0)) == MINUS                \
2071            && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST      \
2072            && GET_CODE (XEXP (XEXP (XEXP (addr, 0), 1), 0)) == MINUS    \
2073            && XEXP (XEXP (XEXP (XEXP (addr, 0), 1), 0), 1) == pc_rtx)   \
2074     {                                                           \
2075       addr = XEXP (addr, 0);                                    \
2076       output_addr_const (FILE, XEXP (addr, 0));                 \
2077       /* Group the args of the second CONST in parenthesis.  */ \
2078       fputs ("-(", FILE);                                       \
2079       /* Skip past the second CONST--it does nothing for us.  */\
2080       output_addr_const (FILE, XEXP (XEXP (addr, 1), 0));       \
2081       /* Close the parenthesis.  */                             \
2082       fputc (')', FILE);                                        \
2083     }                                                           \
2084   else                                                          \
2085     {                                                           \
2086       output_addr_const (FILE, addr);                           \
2087     }                                                           \
2088 }
2089
2090 /* TLS support defaulting to original Sun flavor.  GNU extensions
2091    must be activated in separate configuration files.  */
2092 #ifdef HAVE_AS_TLS
2093 #define TARGET_TLS 1
2094 #else
2095 #define TARGET_TLS 0
2096 #endif
2097
2098 #define TARGET_SUN_TLS TARGET_TLS
2099 #define TARGET_GNU_TLS 0
2100
2101 /* The number of Pmode words for the setjmp buffer.  */
2102 #define JMP_BUF_SIZE 12
2103
2104 /* We use gcc _mcount for profiling.  */
2105 #define NO_PROFILE_COUNTERS 0