OSDN Git Service

* config/sparc/sparc.h (DITF_CONVERSION_LIBFUNCS): Define to 0.
[pf3gnuchains/gcc-fork.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002, 2003, 2004 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com).
5    64-bit SPARC-V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
6    at Cygnus Support.
7
8 This file is part of GCC.
9
10 GCC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GCC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GCC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 59 Temple Place - Suite 330,
23 Boston, MA 02111-1307, USA.  */
24
25 /* Note that some other tm.h files include this one and then override
26    whatever definitions are necessary.  */
27
28 /* Target CPU builtins.  FIXME: Defining sparc is for the benefit of
29    Solaris only; otherwise just define __sparc__.  Sadly the headers
30    are such a mess there is no Solaris-specific header.  */
31 #define TARGET_CPU_CPP_BUILTINS()               \
32   do                                            \
33     {                                           \
34         builtin_define_std ("sparc");           \
35         if (TARGET_64BIT)                       \
36           {                                     \
37             builtin_assert ("cpu=sparc64");     \
38             builtin_assert ("machine=sparc64"); \
39           }                                     \
40         else                                    \
41           {                                     \
42             builtin_assert ("cpu=sparc");       \
43             builtin_assert ("machine=sparc");   \
44           }                                     \
45     }                                           \
46   while (0)
47
48 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
49 /* #define SPARC_BI_ARCH */
50
51 /* Macro used later in this file to determine default architecture.  */
52 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
53
54 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
55    architectures to compile for.  We allow targets to choose compile time or
56    runtime selection.  */
57 #ifdef IN_LIBGCC2
58 #if defined(__sparcv9) || defined(__arch64__)
59 #define TARGET_ARCH32 0
60 #else
61 #define TARGET_ARCH32 1
62 #endif /* sparc64 */
63 #else
64 #ifdef SPARC_BI_ARCH
65 #define TARGET_ARCH32 (! TARGET_64BIT)
66 #else
67 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
68 #endif /* SPARC_BI_ARCH */
69 #endif /* IN_LIBGCC2 */
70 #define TARGET_ARCH64 (! TARGET_ARCH32)
71
72 /* Code model selection in 64-bit environment.
73
74    The machine mode used for addresses is 32-bit wide:
75
76    TARGET_CM_32:     32-bit address space.
77                      It is the code model used when generating 32-bit code.
78
79    The machine mode used for addresses is 64-bit wide:
80
81    TARGET_CM_MEDLOW: 32-bit address space.
82                      The executable must be in the low 32 bits of memory.
83                      This avoids generating %uhi and %ulo terms.  Programs
84                      can be statically or dynamically linked.
85
86    TARGET_CM_MEDMID: 44-bit address space.
87                      The executable must be in the low 44 bits of memory,
88                      and the %[hml]44 terms are used.  The text and data
89                      segments have a maximum size of 2GB (31-bit span).
90                      The maximum offset from any instruction to the label
91                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
92
93    TARGET_CM_MEDANY: 64-bit address space.
94                      The text and data segments have a maximum size of 2GB
95                      (31-bit span) and may be located anywhere in memory.
96                      The maximum offset from any instruction to the label
97                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
98
99    TARGET_CM_EMBMEDANY: 64-bit address space.
100                      The text and data segments have a maximum size of 2GB
101                      (31-bit span) and may be located anywhere in memory.
102                      The global register %g4 contains the start address of
103                      the data segment.  Programs are statically linked and
104                      PIC is not supported.
105
106    Different code models are not supported in 32-bit environment.  */
107
108 enum cmodel {
109   CM_32,
110   CM_MEDLOW,
111   CM_MEDMID,
112   CM_MEDANY,
113   CM_EMBMEDANY
114 };
115
116 /* Value of -mcmodel specified by user.  */
117 extern const char *sparc_cmodel_string;
118 /* One of CM_FOO.  */
119 extern enum cmodel sparc_cmodel;
120
121 /* V9 code model selection.  */
122 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
123 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
124 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
125 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
126
127 #define SPARC_DEFAULT_CMODEL CM_32
128
129 /* This is call-clobbered in the normal ABI, but is reserved in the
130    home grown (aka upward compatible) embedded ABI.  */
131 #define EMBMEDANY_BASE_REG "%g4"
132 \f
133 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
134    and specified by the user via --with-cpu=foo.
135    This specifies the cpu implementation, not the architecture size.  */
136 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit
137    capable cpu's.  */
138 #define TARGET_CPU_sparc        0
139 #define TARGET_CPU_v7           0       /* alias for previous */
140 #define TARGET_CPU_sparclet     1
141 #define TARGET_CPU_sparclite    2
142 #define TARGET_CPU_v8           3       /* generic v8 implementation */
143 #define TARGET_CPU_supersparc   4
144 #define TARGET_CPU_hypersparc   5
145 #define TARGET_CPU_sparc86x     6
146 #define TARGET_CPU_sparclite86x 6
147 #define TARGET_CPU_v9           7       /* generic v9 implementation */
148 #define TARGET_CPU_sparcv9      7       /* alias */
149 #define TARGET_CPU_sparc64      7       /* alias */
150 #define TARGET_CPU_ultrasparc   8
151 #define TARGET_CPU_ultrasparc3  9
152
153 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
154  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc \
155  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
156
157 #define CPP_CPU32_DEFAULT_SPEC ""
158 #define ASM_CPU32_DEFAULT_SPEC ""
159
160 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
161 /* ??? What does Sun's CC pass?  */
162 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
163 /* ??? It's not clear how other assemblers will handle this, so by default
164    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
165    is handled in sol2.h.  */
166 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
167 #endif
168 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
169 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
170 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
171 #endif
172 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
173 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
174 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
175 #endif
176
177 #else
178
179 #define CPP_CPU64_DEFAULT_SPEC ""
180 #define ASM_CPU64_DEFAULT_SPEC ""
181
182 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
183  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
184 #define CPP_CPU32_DEFAULT_SPEC ""
185 #define ASM_CPU32_DEFAULT_SPEC ""
186 #endif
187
188 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
189 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
190 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
191 #endif
192
193 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
194 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
195 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
196 #endif
197
198 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
199 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
200 #define ASM_CPU32_DEFAULT_SPEC ""
201 #endif
202
203 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
204 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
205 #define ASM_CPU32_DEFAULT_SPEC ""
206 #endif
207
208 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
209 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
210 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
211 #endif
212
213 #endif
214
215 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
216  #error Unrecognized value in TARGET_CPU_DEFAULT.
217 #endif
218
219 #ifdef SPARC_BI_ARCH
220
221 #define CPP_CPU_DEFAULT_SPEC \
222 (DEFAULT_ARCH32_P ? "\
223 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
224 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
225 " : "\
226 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
227 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
228 ")
229 #define ASM_CPU_DEFAULT_SPEC \
230 (DEFAULT_ARCH32_P ? "\
231 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
232 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
233 " : "\
234 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
235 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
236 ")
237
238 #else /* !SPARC_BI_ARCH */
239
240 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
241 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
242
243 #endif /* !SPARC_BI_ARCH */
244
245 /* Define macros to distinguish architectures.  */
246
247 /* Common CPP definitions used by CPP_SPEC amongst the various targets
248    for handling -mcpu=xxx switches.  */
249 #define CPP_CPU_SPEC "\
250 %{msoft-float:-D_SOFT_FLOAT} \
251 %{mcypress:} \
252 %{msparclite:-D__sparclite__} \
253 %{mf930:-D__sparclite__} %{mf934:-D__sparclite__} \
254 %{mv8:-D__sparc_v8__} \
255 %{msupersparc:-D__supersparc__ -D__sparc_v8__} \
256 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
257 %{mcpu=sparclite:-D__sparclite__} \
258 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
259 %{mcpu=v8:-D__sparc_v8__} \
260 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
261 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
262 %{mcpu=sparclite86x:-D__sparclite86x__} \
263 %{mcpu=v9:-D__sparc_v9__} \
264 %{mcpu=ultrasparc:-D__sparc_v9__} \
265 %{mcpu=ultrasparc3:-D__sparc_v9__} \
266 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(cpp_cpu_default)}}}}}}} \
267 "
268 #define CPP_ARCH32_SPEC ""
269 #define CPP_ARCH64_SPEC "-D__arch64__"
270
271 #define CPP_ARCH_DEFAULT_SPEC \
272 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
273
274 #define CPP_ARCH_SPEC "\
275 %{m32:%(cpp_arch32)} \
276 %{m64:%(cpp_arch64)} \
277 %{!m32:%{!m64:%(cpp_arch_default)}} \
278 "
279
280 /* Macros to distinguish endianness.  */
281 #define CPP_ENDIAN_SPEC "\
282 %{mlittle-endian:-D__LITTLE_ENDIAN__} \
283 %{mlittle-endian-data:-D__LITTLE_ENDIAN_DATA__}"
284
285 /* Macros to distinguish the particular subtarget.  */
286 #define CPP_SUBTARGET_SPEC ""
287
288 #define CPP_SPEC "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_subtarget)"
289
290 /* Prevent error on `-sun4' and `-target sun4' options.  */
291 /* This used to translate -dalign to -malign, but that is no good
292    because it can't turn off the usual meaning of making debugging dumps.  */
293 /* Translate old style -m<cpu> into new style -mcpu=<cpu>.
294    ??? Delete support for -m<cpu> for 2.9.  */
295
296 #define CC1_SPEC "\
297 %{sun4:} %{target:} \
298 %{mcypress:-mcpu=cypress} \
299 %{msparclite:-mcpu=sparclite} %{mf930:-mcpu=f930} %{mf934:-mcpu=f934} \
300 %{mv8:-mcpu=v8} %{msupersparc:-mcpu=supersparc} \
301 "
302
303 /* Override in target specific files.  */
304 #define ASM_CPU_SPEC "\
305 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
306 %{msparclite:-Asparclite} \
307 %{mf930:-Asparclite} %{mf934:-Asparclite} \
308 %{mcpu=sparclite:-Asparclite} \
309 %{mcpu=sparclite86x:-Asparclite} \
310 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
311 %{mv8plus:-Av8plus} \
312 %{mcpu=v9:-Av9} \
313 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
314 %{mcpu=ultrasparc3:%{!mv8plus:-Av9b}} \
315 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(asm_cpu_default)}}}}}}} \
316 "
317
318 /* Word size selection, among other things.
319    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
320
321 #define ASM_ARCH32_SPEC "-32"
322 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
323 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
324 #else
325 #define ASM_ARCH64_SPEC "-64"
326 #endif
327 #define ASM_ARCH_DEFAULT_SPEC \
328 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
329
330 #define ASM_ARCH_SPEC "\
331 %{m32:%(asm_arch32)} \
332 %{m64:%(asm_arch64)} \
333 %{!m32:%{!m64:%(asm_arch_default)}} \
334 "
335
336 #ifdef HAVE_AS_RELAX_OPTION
337 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
338 #else
339 #define ASM_RELAX_SPEC ""
340 #endif
341
342 /* Special flags to the Sun-4 assembler when using pipe for input.  */
343
344 #define ASM_SPEC "\
345 %{R} %{!pg:%{!p:%{fpic|fPIC|fpie|fPIE:-k}}} %{keep-local-as-symbols:-L} \
346 %(asm_cpu) %(asm_relax)"
347
348 #define AS_NEEDS_DASH_FOR_PIPED_INPUT
349
350 /* This macro defines names of additional specifications to put in the specs
351    that can be used in various specifications like CC1_SPEC.  Its definition
352    is an initializer with a subgrouping for each command option.
353
354    Each subgrouping contains a string constant, that defines the
355    specification name, and a string constant that used by the GCC driver
356    program.
357
358    Do not define this macro if it does not need to do anything.  */
359
360 #define EXTRA_SPECS \
361   { "cpp_cpu",          CPP_CPU_SPEC },         \
362   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
363   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
364   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
365   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
366   { "cpp_arch",         CPP_ARCH_SPEC },        \
367   { "cpp_endian",       CPP_ENDIAN_SPEC },      \
368   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
369   { "asm_cpu",          ASM_CPU_SPEC },         \
370   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
371   { "asm_arch32",       ASM_ARCH32_SPEC },      \
372   { "asm_arch64",       ASM_ARCH64_SPEC },      \
373   { "asm_relax",        ASM_RELAX_SPEC },       \
374   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
375   { "asm_arch",         ASM_ARCH_SPEC },        \
376   SUBTARGET_EXTRA_SPECS
377
378 #define SUBTARGET_EXTRA_SPECS
379
380 /* Because libgcc can generate references back to libc (via .umul etc.) we have
381    to list libc again after the second libgcc.  */
382 #define LINK_GCC_C_SEQUENCE_SPEC "%G %L %G %L"
383
384 \f
385 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
386 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
387
388 /* ??? This should be 32 bits for v9 but what can we do?  */
389 #define WCHAR_TYPE "short unsigned int"
390 #define WCHAR_TYPE_SIZE 16
391
392 /* Show we can debug even without a frame pointer.  */
393 #define CAN_DEBUG_WITHOUT_FP
394
395 #define OVERRIDE_OPTIONS  sparc_override_options ()
396
397 /* Generate DBX debugging information.  */
398
399 #define DBX_DEBUGGING_INFO 1
400 \f
401 /* Run-time compilation parameters selecting different hardware subsets.  */
402
403 extern int target_flags;
404
405 /* Nonzero if we should generate code to use the fpu.  */
406 #define MASK_FPU 1
407 #define TARGET_FPU (target_flags & MASK_FPU)
408
409 /* Nonzero if we should assume that double pointers might be unaligned.
410    This can happen when linking gcc compiled code with other compilers,
411    because the ABI only guarantees 4 byte alignment.  */
412 #define MASK_UNALIGNED_DOUBLES 4
413 #define TARGET_UNALIGNED_DOUBLES (target_flags & MASK_UNALIGNED_DOUBLES)
414
415 /* Nonzero means that we should generate code for a v8 sparc.  */
416 #define MASK_V8 0x8
417 #define TARGET_V8 (target_flags & MASK_V8)
418
419 /* Nonzero means that we should generate code for a sparclite.
420    This enables the sparclite specific instructions, but does not affect
421    whether FPU instructions are emitted.  */
422 #define MASK_SPARCLITE 0x10
423 #define TARGET_SPARCLITE (target_flags & MASK_SPARCLITE)
424
425 /* Nonzero if we're compiling for the sparclet.  */
426 #define MASK_SPARCLET 0x20
427 #define TARGET_SPARCLET (target_flags & MASK_SPARCLET)
428
429 /* Nonzero if we're compiling for v9 sparc.
430    Note that v9's can run in 32 bit mode so this doesn't necessarily mean
431    the word size is 64.  */
432 #define MASK_V9 0x40
433 #define TARGET_V9 (target_flags & MASK_V9)
434
435 /* Nonzero to generate code that uses the instructions deprecated in
436    the v9 architecture.  This option only applies to v9 systems.  */
437 /* ??? This isn't user selectable yet.  It's used to enable such insns
438    on 32 bit v9 systems and for the moment they're permanently disabled
439    on 64 bit v9 systems.  */
440 #define MASK_DEPRECATED_V8_INSNS 0x80
441 #define TARGET_DEPRECATED_V8_INSNS (target_flags & MASK_DEPRECATED_V8_INSNS)
442
443 /* Mask of all CPU selection flags.  */
444 #define MASK_ISA \
445 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
446
447 /* Nonzero means don't pass `-assert pure-text' to the linker.  */
448 #define MASK_IMPURE_TEXT 0x100
449 #define TARGET_IMPURE_TEXT (target_flags & MASK_IMPURE_TEXT)
450
451 /* 0x200 is unused */
452
453 /* Nonzero means use the registers that the SPARC ABI reserves for
454    application software.  This must be the default to coincide with the
455    setting in FIXED_REGISTERS.  */
456 #define MASK_APP_REGS 0x400
457 #define TARGET_APP_REGS (target_flags & MASK_APP_REGS)
458
459 /* Option to select how quad word floating point is implemented.
460    When TARGET_HARD_QUAD is true, we use the hardware quad instructions.
461    Otherwise, we use the SPARC ABI quad library functions.  */
462 #define MASK_HARD_QUAD 0x800
463 #define TARGET_HARD_QUAD (target_flags & MASK_HARD_QUAD)
464
465 /* Nonzero on little-endian machines.  */
466 /* ??? Little endian support currently only exists for sparclet-aout and
467    sparc64-elf configurations.  May eventually want to expand the support
468    to all targets, but for now it's kept local to only those two.  */
469 #define MASK_LITTLE_ENDIAN 0x1000
470 #define TARGET_LITTLE_ENDIAN (target_flags & MASK_LITTLE_ENDIAN)
471
472 /* 0x2000, 0x4000 are unused */
473
474 /* Nonzero if pointers are 64 bits.  */
475 #define MASK_PTR64 0x8000
476 #define TARGET_PTR64 (target_flags & MASK_PTR64)
477
478 /* Nonzero if generating code to run in a 64 bit environment.
479    This is intended to only be used by TARGET_ARCH{32,64} as they are the
480    mechanism used to control compile time or run time selection.  */
481 #define MASK_64BIT 0x10000
482 #define TARGET_64BIT (target_flags & MASK_64BIT)
483
484 /* 0x20000,0x40000 unused */
485
486 /* Nonzero means use a stack bias of 2047.  Stack offsets are obtained by
487    adding 2047 to %sp.  This option is for v9 only and is the default.  */
488 #define MASK_STACK_BIAS 0x80000
489 #define TARGET_STACK_BIAS (target_flags & MASK_STACK_BIAS)
490
491 /* 0x100000,0x200000 unused */
492
493 /* Nonzero means -m{,no-}fpu was passed on the command line.  */
494 #define MASK_FPU_SET 0x400000
495 #define TARGET_FPU_SET (target_flags & MASK_FPU_SET)
496
497 /* Use the UltraSPARC Visual Instruction Set extensions.  */
498 #define MASK_VIS 0x1000000
499 #define TARGET_VIS (target_flags & MASK_VIS)
500
501 /* Compile for Solaris V8+.  32 bit Solaris preserves the high bits of
502    the current out and global registers and Linux 2.2+ as well.  */
503 #define MASK_V8PLUS 0x2000000
504 #define TARGET_V8PLUS (target_flags & MASK_V8PLUS)
505
506 /* Force a the fastest alignment on structures to take advantage of
507    faster copies.  */
508 #define MASK_FASTER_STRUCTS 0x4000000
509 #define TARGET_FASTER_STRUCTS (target_flags & MASK_FASTER_STRUCTS)
510
511 /* Use IEEE quad long double.  */
512 #define MASK_LONG_DOUBLE_128 0x8000000
513 #define TARGET_LONG_DOUBLE_128 (target_flags & MASK_LONG_DOUBLE_128)
514
515 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
516    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
517    to get high 32 bits.  False in V8+ or V9 because multiply stores
518    a 64 bit result in a register.  */
519
520 #define TARGET_HARD_MUL32                               \
521   ((TARGET_V8 || TARGET_SPARCLITE                       \
522     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
523    && ! TARGET_V8PLUS && TARGET_ARCH32)
524
525 #define TARGET_HARD_MUL                                 \
526   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
527    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)
528
529
530 /* Macro to define tables used to set the flags.
531    This is a list in braces of pairs in braces,
532    each pair being { "NAME", VALUE }
533    where VALUE is the bits to set or minus the bits to clear.
534    An empty string NAME is used to identify the default VALUE.  */
535
536 #define TARGET_SWITCHES  \
537   { {"fpu", MASK_FPU | MASK_FPU_SET,                                    \
538      N_("Use hardware fp") },                                           \
539     {"no-fpu", -MASK_FPU,                                               \
540      N_("Do not use hardware fp") },                                    \
541     {"no-fpu", MASK_FPU_SET,                            NULL, },        \
542     {"hard-float", MASK_FPU | MASK_FPU_SET,                             \
543      N_("Use hardware fp") },                                           \
544     {"soft-float", -MASK_FPU,                                           \
545      N_("Do not use hardware fp") },                                    \
546     {"soft-float", MASK_FPU_SET,                        NULL },         \
547     {"unaligned-doubles", MASK_UNALIGNED_DOUBLES,                       \
548      N_("Assume possible double misalignment") },                       \
549     {"no-unaligned-doubles", -MASK_UNALIGNED_DOUBLES,                   \
550      N_("Assume all doubles are aligned") },                            \
551     {"impure-text", MASK_IMPURE_TEXT,                                   \
552      N_("Pass -assert pure-text to linker") },                          \
553     {"no-impure-text", -MASK_IMPURE_TEXT,                               \
554      N_("Do not pass -assert pure-text to linker") },                   \
555     {"app-regs", MASK_APP_REGS,                                         \
556      N_("Use ABI reserved registers") },                                \
557     {"no-app-regs", -MASK_APP_REGS,                                     \
558      N_("Do not use ABI reserved registers") },                         \
559     {"hard-quad-float", MASK_HARD_QUAD,                                 \
560      N_("Use hardware quad fp instructions") },                         \
561     {"soft-quad-float", -MASK_HARD_QUAD,                                \
562      N_("Do not use hardware quad fp instructions") },                  \
563     {"v8plus", MASK_V8PLUS,                                             \
564      N_("Compile for v8plus ABI") },                                    \
565     {"no-v8plus", -MASK_V8PLUS,                                         \
566      N_("Do not compile for v8plus ABI") },                             \
567     {"vis", MASK_VIS,                                                   \
568      N_("Utilize Visual Instruction Set") },                            \
569     {"no-vis", -MASK_VIS,                                               \
570      N_("Do not utilize Visual Instruction Set") },                     \
571     {"ptr64", MASK_PTR64,                                               \
572      N_("Pointers are 64-bit") },                                       \
573     {"ptr32", -MASK_PTR64,                                              \
574      N_("Pointers are 32-bit") },                                       \
575     {"32", -MASK_64BIT,                                                 \
576      N_("Use 32-bit ABI") },                                            \
577     {"64", MASK_64BIT,                                                  \
578      N_("Use 64-bit ABI") },                                            \
579     {"stack-bias", MASK_STACK_BIAS,                                     \
580      N_("Use stack bias") },                                            \
581     {"no-stack-bias", -MASK_STACK_BIAS,                                 \
582      N_("Do not use stack bias") },                                     \
583     {"faster-structs", MASK_FASTER_STRUCTS,                             \
584      N_("Use structs on stronger alignment for double-word copies") },  \
585     {"no-faster-structs", -MASK_FASTER_STRUCTS,                         \
586      N_("Do not use structs on stronger alignment for double-word copies") }, \
587     {"relax", 0,                                                        \
588      N_("Optimize tail call instructions in assembler and linker") },   \
589     {"no-relax", 0,                                                     \
590      N_("Do not optimize tail call instructions in assembler or linker") }, \
591     SUBTARGET_SWITCHES                  \
592     { "", TARGET_DEFAULT, ""}}
593
594 /* MASK_APP_REGS must always be the default because that's what
595    FIXED_REGISTERS is set to and -ffixed- is processed before
596    CONDITIONAL_REGISTER_USAGE is called (where we process -mno-app-regs).  */
597 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
598
599 /* This is meant to be redefined in target specific files.  */
600 #define SUBTARGET_SWITCHES
601
602 /* Processor type.
603    These must match the values for the cpu attribute in sparc.md.  */
604 enum processor_type {
605   PROCESSOR_V7,
606   PROCESSOR_CYPRESS,
607   PROCESSOR_V8,
608   PROCESSOR_SUPERSPARC,
609   PROCESSOR_SPARCLITE,
610   PROCESSOR_F930,
611   PROCESSOR_F934,
612   PROCESSOR_HYPERSPARC,
613   PROCESSOR_SPARCLITE86X,
614   PROCESSOR_SPARCLET,
615   PROCESSOR_TSC701,
616   PROCESSOR_V9,
617   PROCESSOR_ULTRASPARC,
618   PROCESSOR_ULTRASPARC3
619 };
620
621 /* This is set from -m{cpu,tune}=xxx.  */
622 extern enum processor_type sparc_cpu;
623
624 /* Recast the cpu class to be the cpu attribute.
625    Every file includes us, but not every file includes insn-attr.h.  */
626 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
627
628 #define TARGET_OPTIONS \
629 {                                                               \
630   { "cpu=",  &sparc_select[1].string,                           \
631     N_("Use features of and schedule code for given CPU"), 0},  \
632   { "tune=", &sparc_select[2].string,                           \
633     N_("Schedule code for given CPU"), 0},                      \
634   { "cmodel=", &sparc_cmodel_string,                            \
635     N_("Use given SPARC code model"), 0},                       \
636   SUBTARGET_OPTIONS                                             \
637 }
638
639 /* This is meant to be redefined in target specific files.  */
640 #define SUBTARGET_OPTIONS
641
642 /* Support for a compile-time default CPU, et cetera.  The rules are:
643    --with-cpu is ignored if -mcpu is specified.
644    --with-tune is ignored if -mtune is specified.
645    --with-float is ignored if -mhard-float, -msoft-float, -mfpu, or -mno-fpu
646      are specified.  */
647 #define OPTION_DEFAULT_SPECS \
648   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
649   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
650   {"float", "%{!msoft-float:%{!mhard-float:%{!fpu:%{!no-fpu:-m%(VALUE)-float}}}}" }
651
652 /* sparc_select[0] is reserved for the default cpu.  */
653 struct sparc_cpu_select
654 {
655   const char *string;
656   const char *const name;
657   const int set_tune_p;
658   const int set_arch_p;
659 };
660
661 extern struct sparc_cpu_select sparc_select[];
662 \f
663 /* target machine storage layout */
664
665 /* Define this if most significant bit is lowest numbered
666    in instructions that operate on numbered bit-fields.  */
667 #define BITS_BIG_ENDIAN 1
668
669 /* Define this if most significant byte of a word is the lowest numbered.  */
670 #define BYTES_BIG_ENDIAN 1
671
672 /* Define this if most significant word of a multiword number is the lowest
673    numbered.  */
674 #define WORDS_BIG_ENDIAN 1
675
676 /* Define this to set the endianness to use in libgcc2.c, which can
677    not depend on target_flags.  */
678 #if defined (__LITTLE_ENDIAN__) || defined(__LITTLE_ENDIAN_DATA__)
679 #define LIBGCC2_WORDS_BIG_ENDIAN 0
680 #else
681 #define LIBGCC2_WORDS_BIG_ENDIAN 1
682 #endif
683
684 #define MAX_BITS_PER_WORD       64
685
686 /* Width of a word, in units (bytes).  */
687 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
688 #ifdef IN_LIBGCC2
689 #define MIN_UNITS_PER_WORD      UNITS_PER_WORD
690 #else
691 #define MIN_UNITS_PER_WORD      4
692 #endif
693
694 /* Now define the sizes of the C data types.  */
695
696 #define SHORT_TYPE_SIZE         16
697 #define INT_TYPE_SIZE           32
698 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
699 #define LONG_LONG_TYPE_SIZE     64
700 #define FLOAT_TYPE_SIZE         32
701 #define DOUBLE_TYPE_SIZE        64
702 /* LONG_DOUBLE_TYPE_SIZE is defined per OS even though the
703    SPARC ABI says that it is 128-bit wide.  */
704 /* #define LONG_DOUBLE_TYPE_SIZE        128 */
705
706 /* Width in bits of a pointer.
707    See also the macro `Pmode' defined below.  */
708 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
709
710 /* If we have to extend pointers (only when TARGET_ARCH64 and not
711    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
712    if ptr_mode and Pmode are the same.  */
713 #define POINTERS_EXTEND_UNSIGNED 1
714
715 /* A macro to update MODE and UNSIGNEDP when an object whose type
716    is TYPE and which has the specified mode and signedness is to be
717    stored in a register.  This macro is only called when TYPE is a
718    scalar type.  */
719 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE) \
720 if (TARGET_ARCH64                               \
721     && GET_MODE_CLASS (MODE) == MODE_INT        \
722     && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)   \
723   (MODE) = word_mode;
724
725 /* This is only needed for TARGET_ARCH64, but since PROMOTE_MODE is a no-op
726    for TARGET_ARCH32 this is ok.  Otherwise we'd need to add a runtime test
727    for this value.  For TARGET_ARCH64 we need it, as we don't have instructions
728    for arithmetic operations which do zero/sign extension at the same time,
729    so without this we end up with a srl/sra after every assignment to an
730    user variable,  which means very very bad code.  */
731 #define PROMOTE_FOR_CALL_ONLY
732
733 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
734 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
735
736 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
737 /* FIXME, this is wrong when TARGET_ARCH64 and TARGET_STACK_BIAS, because
738    then sp+2047 is 128-bit aligned so sp is really only byte-aligned.  */
739 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
740 /* Temporary hack until the FIXME above is fixed.  This macro is used
741    only in pad_to_arg_alignment in function.c; see the comment there
742    for details about what it does.  */
743 #define SPARC_STACK_BOUNDARY_HACK (TARGET_ARCH64 && TARGET_STACK_BIAS)
744
745 /* ALIGN FRAMES on double word boundaries */
746
747 #define SPARC_STACK_ALIGN(LOC) \
748   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
749
750 /* Allocation boundary (in *bits*) for the code of a function.  */
751 #define FUNCTION_BOUNDARY 32
752
753 /* Alignment of field after `int : 0' in a structure.  */
754 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
755
756 /* Every structure's size must be a multiple of this.  */
757 #define STRUCTURE_SIZE_BOUNDARY 8
758
759 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
760 #define PCC_BITFIELD_TYPE_MATTERS 1
761
762 /* No data type wants to be aligned rounder than this.  */
763 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
764
765 /* The best alignment to use in cases where we have a choice.  */
766 #define FASTEST_ALIGNMENT 64
767
768 /* Define this macro as an expression for the alignment of a structure
769    (given by STRUCT as a tree node) if the alignment computed in the
770    usual way is COMPUTED and the alignment explicitly specified was
771    SPECIFIED.
772
773    The default is to use SPECIFIED if it is larger; otherwise, use
774    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
775 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
776  (TARGET_FASTER_STRUCTS ?                               \
777   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
778     || TREE_CODE (STRUCT) == UNION_TYPE                 \
779     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
780    && TYPE_FIELDS (STRUCT) != 0                         \
781      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
782      : MAX ((COMPUTED), (SPECIFIED)))                   \
783    :  MAX ((COMPUTED), (SPECIFIED)))
784
785 /* Make strings word-aligned so strcpy from constants will be faster.  */
786 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
787   ((TREE_CODE (EXP) == STRING_CST       \
788     && (ALIGN) < FASTEST_ALIGNMENT)     \
789    ? FASTEST_ALIGNMENT : (ALIGN))
790
791 /* Make arrays of chars word-aligned for the same reasons.  */
792 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
793   (TREE_CODE (TYPE) == ARRAY_TYPE               \
794    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
795    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
796
797 /* Set this nonzero if move instructions will actually fail to work
798    when given unaligned data.  */
799 #define STRICT_ALIGNMENT 1
800
801 /* Things that must be doubleword aligned cannot go in the text section,
802    because the linker fails to align the text section enough!
803    Put them in the data section.  This macro is only used in this file.  */
804 #define MAX_TEXT_ALIGN 32
805 \f
806 /* Standard register usage.  */
807
808 /* Number of actual hardware registers.
809    The hardware registers are assigned numbers for the compiler
810    from 0 to just below FIRST_PSEUDO_REGISTER.
811    All registers that the compiler knows about must be given numbers,
812    even those that are not normally considered general registers.
813
814    SPARC has 32 integer registers and 32 floating point registers.
815    64 bit SPARC has 32 additional fp regs, but the odd numbered ones are not
816    accessible.  We still account for them to simplify register computations
817    (eg: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
818    32+32+32+4 == 100.
819    Register 100 is used as the integer condition code register.
820    Register 101 is used as the soft frame pointer register.  */
821
822 #define FIRST_PSEUDO_REGISTER 102
823
824 #define SPARC_FIRST_FP_REG     32
825 /* Additional V9 fp regs.  */
826 #define SPARC_FIRST_V9_FP_REG  64
827 #define SPARC_LAST_V9_FP_REG   95
828 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
829 #define SPARC_FIRST_V9_FCC_REG 96
830 #define SPARC_LAST_V9_FCC_REG  99
831 /* V8 fcc reg.  */
832 #define SPARC_FCC_REG 96
833 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
834 #define SPARC_ICC_REG 100
835
836 /* Nonzero if REGNO is an fp reg.  */
837 #define SPARC_FP_REG_P(REGNO) \
838 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
839
840 /* Argument passing regs.  */
841 #define SPARC_OUTGOING_INT_ARG_FIRST 8
842 #define SPARC_INCOMING_INT_ARG_FIRST 24
843 #define SPARC_FP_ARG_FIRST           32
844
845 /* 1 for registers that have pervasive standard uses
846    and are not available for the register allocator.
847
848    On non-v9 systems:
849    g1 is free to use as temporary.
850    g2-g4 are reserved for applications.  Gcc normally uses them as
851    temporaries, but this can be disabled via the -mno-app-regs option.
852    g5 through g7 are reserved for the operating system.
853
854    On v9 systems:
855    g1,g5 are free to use as temporaries, and are free to use between calls
856    if the call is to an external function via the PLT.
857    g4 is free to use as a temporary in the non-embedded case.
858    g4 is reserved in the embedded case.
859    g2-g3 are reserved for applications.  Gcc normally uses them as
860    temporaries, but this can be disabled via the -mno-app-regs option.
861    g6-g7 are reserved for the operating system (or application in
862    embedded case).
863    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
864    currently be a fixed register until this pattern is rewritten.
865    Register 1 is also used when restoring call-preserved registers in large
866    stack frames.
867
868    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
869    CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
870 */
871
872 #define FIXED_REGISTERS  \
873  {1, 0, 2, 2, 2, 2, 1, 1,       \
874   0, 0, 0, 0, 0, 0, 1, 0,       \
875   0, 0, 0, 0, 0, 0, 0, 0,       \
876   0, 0, 0, 0, 0, 0, 1, 1,       \
877                                 \
878   0, 0, 0, 0, 0, 0, 0, 0,       \
879   0, 0, 0, 0, 0, 0, 0, 0,       \
880   0, 0, 0, 0, 0, 0, 0, 0,       \
881   0, 0, 0, 0, 0, 0, 0, 0,       \
882                                 \
883   0, 0, 0, 0, 0, 0, 0, 0,       \
884   0, 0, 0, 0, 0, 0, 0, 0,       \
885   0, 0, 0, 0, 0, 0, 0, 0,       \
886   0, 0, 0, 0, 0, 0, 0, 0,       \
887                                 \
888   0, 0, 0, 0, 0, 1}
889
890 /* 1 for registers not available across function calls.
891    These must include the FIXED_REGISTERS and also any
892    registers that can be used without being saved.
893    The latter must include the registers where values are returned
894    and the register where structure-value addresses are passed.
895    Aside from that, you can include as many other registers as you like.  */
896
897 #define CALL_USED_REGISTERS  \
898  {1, 1, 1, 1, 1, 1, 1, 1,       \
899   1, 1, 1, 1, 1, 1, 1, 1,       \
900   0, 0, 0, 0, 0, 0, 0, 0,       \
901   0, 0, 0, 0, 0, 0, 1, 1,       \
902                                 \
903   1, 1, 1, 1, 1, 1, 1, 1,       \
904   1, 1, 1, 1, 1, 1, 1, 1,       \
905   1, 1, 1, 1, 1, 1, 1, 1,       \
906   1, 1, 1, 1, 1, 1, 1, 1,       \
907                                 \
908   1, 1, 1, 1, 1, 1, 1, 1,       \
909   1, 1, 1, 1, 1, 1, 1, 1,       \
910   1, 1, 1, 1, 1, 1, 1, 1,       \
911   1, 1, 1, 1, 1, 1, 1, 1,       \
912                                 \
913   1, 1, 1, 1, 1, 1}
914
915 /* If !TARGET_FPU, then make the fp registers and fp cc regs fixed so that
916    they won't be allocated.  */
917
918 #define CONDITIONAL_REGISTER_USAGE                              \
919 do                                                              \
920   {                                                             \
921     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)              \
922       {                                                         \
923         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                \
924         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
925       }                                                         \
926     /* If the user has passed -f{fixed,call-{used,saved}}-g5 */ \
927     /* then honor it.  */                                       \
928     if (TARGET_ARCH32 && fixed_regs[5])                         \
929       fixed_regs[5] = 1;                                        \
930     else if (TARGET_ARCH64 && fixed_regs[5] == 2)               \
931       fixed_regs[5] = 0;                                        \
932     if (! TARGET_V9)                                            \
933       {                                                         \
934         int regno;                                              \
935         for (regno = SPARC_FIRST_V9_FP_REG;                     \
936              regno <= SPARC_LAST_V9_FP_REG;                     \
937              regno++)                                           \
938           fixed_regs[regno] = 1;                                \
939         /* %fcc0 is used by v8 and v9.  */                      \
940         for (regno = SPARC_FIRST_V9_FCC_REG + 1;                \
941              regno <= SPARC_LAST_V9_FCC_REG;                    \
942              regno++)                                           \
943           fixed_regs[regno] = 1;                                \
944       }                                                         \
945     if (! TARGET_FPU)                                           \
946       {                                                         \
947         int regno;                                              \
948         for (regno = 32; regno < SPARC_LAST_V9_FCC_REG; regno++) \
949           fixed_regs[regno] = 1;                                \
950       }                                                         \
951     /* If the user has passed -f{fixed,call-{used,saved}}-g2 */ \
952     /* then honor it.  Likewise with g3 and g4.  */             \
953     if (fixed_regs[2] == 2)                                     \
954       fixed_regs[2] = ! TARGET_APP_REGS;                        \
955     if (fixed_regs[3] == 2)                                     \
956       fixed_regs[3] = ! TARGET_APP_REGS;                        \
957     if (TARGET_ARCH32 && fixed_regs[4] == 2)                    \
958       fixed_regs[4] = ! TARGET_APP_REGS;                        \
959     else if (TARGET_CM_EMBMEDANY)                               \
960       fixed_regs[4] = 1;                                        \
961     else if (fixed_regs[4] == 2)                                \
962       fixed_regs[4] = 0;                                        \
963   }                                                             \
964 while (0)
965
966 /* Return number of consecutive hard regs needed starting at reg REGNO
967    to hold something of mode MODE.
968    This is ordinarily the length in words of a value of mode MODE
969    but can be less for certain modes in special long registers.
970
971    On SPARC, ordinary registers hold 32 bits worth;
972    this means both integer and floating point registers.
973    On v9, integer regs hold 64 bits worth; floating point regs hold
974    32 bits worth (this includes the new fp regs as even the odd ones are
975    included in the hard register count).  */
976
977 #define HARD_REGNO_NREGS(REGNO, MODE) \
978   (TARGET_ARCH64                                                        \
979    ? ((REGNO) < 32 || (REGNO) == FRAME_POINTER_REGNUM                   \
980       ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD    \
981       : (GET_MODE_SIZE (MODE) + 3) / 4)                                 \
982    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
983
984 /* Due to the ARCH64 discrepancy above we must override this next
985    macro too.  */
986 #define REGMODE_NATURAL_SIZE(MODE) \
987   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
988
989 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
990    See sparc.c for how we initialize this.  */
991 extern const int *hard_regno_mode_classes;
992 extern int sparc_mode_class[];
993
994 /* ??? Because of the funny way we pass parameters we should allow certain
995    ??? types of float/complex values to be in integer registers during
996    ??? RTL generation.  This only matters on arch32.  */
997 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
998   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
999
1000 /* Value is 1 if it is a good idea to tie two pseudo registers
1001    when one has mode MODE1 and one has mode MODE2.
1002    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1003    for any hard reg, then this must be 0 for correct output.
1004
1005    For V9: SFmode can't be combined with other float modes, because they can't
1006    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
1007    registers, but SFmode will.  */
1008 #define MODES_TIEABLE_P(MODE1, MODE2) \
1009   ((MODE1) == (MODE2)                                           \
1010    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
1011        && (! TARGET_V9                                          \
1012            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
1013                || (MODE1 != SFmode && MODE2 != SFmode)))))
1014
1015 /* Specify the registers used for certain standard purposes.
1016    The values of these macros are register numbers.  */
1017
1018 /* SPARC pc isn't overloaded on a register that the compiler knows about.  */
1019 /* #define PC_REGNUM  */
1020
1021 /* Register to use for pushing function arguments.  */
1022 #define STACK_POINTER_REGNUM 14
1023
1024 /* The stack bias (amount by which the hardware register is offset by).  */
1025 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
1026
1027 /* Actual top-of-stack address is 92/176 greater than the contents of the
1028    stack pointer register for !v9/v9.  That is:
1029    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
1030      address, and 6*4 bytes for the 6 register parameters.
1031    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
1032      parameter regs.  */
1033 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
1034
1035 /* Base register for access to local variables of the function.  */
1036 #define HARD_FRAME_POINTER_REGNUM 30
1037
1038 /* The soft frame pointer does not have the stack bias applied.  */
1039 #define FRAME_POINTER_REGNUM 101
1040
1041 /* Given the stack bias, the stack pointer isn't actually aligned.  */
1042 #define INIT_EXPANDERS                                                   \
1043   do {                                                                   \
1044     if (cfun && cfun->emit->regno_pointer_align && SPARC_STACK_BIAS)     \
1045       {                                                                  \
1046         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
1047         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
1048       }                                                                  \
1049   } while (0)
1050
1051 /* Value should be nonzero if functions must have frame pointers.
1052    Zero means the frame pointer need not be set up (and parms
1053    may be accessed via the stack pointer) in functions that seem suitable.
1054    This is computed in `reload', in reload1.c.
1055    Used in flow.c, global.c, and reload1.c.  */
1056 #define FRAME_POINTER_REQUIRED  \
1057   (! (leaf_function_p () && only_leaf_regs_used ()))
1058
1059 /* Base register for access to arguments of the function.  */
1060 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
1061
1062 /* Register in which static-chain is passed to a function.  This must
1063    not be a register used by the prologue.  */
1064 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
1065
1066 /* Register which holds offset table for position-independent
1067    data references.  */
1068
1069 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 23 : INVALID_REGNUM)
1070
1071 /* Pick a default value we can notice from override_options:
1072    !v9: Default is on.
1073    v9: Default is off.  */
1074
1075 #define DEFAULT_PCC_STRUCT_RETURN -1
1076
1077 /* Functions which return large structures get the address
1078    to place the wanted value at offset 64 from the frame.
1079    Must reserve 64 bytes for the in and local registers.
1080    v9: Functions which return large structures get the address to place the
1081    wanted value from an invisible first argument.  */
1082 #define STRUCT_VALUE_OFFSET 64
1083 \f
1084 /* Define the classes of registers for register constraints in the
1085    machine description.  Also define ranges of constants.
1086
1087    One of the classes must always be named ALL_REGS and include all hard regs.
1088    If there is more than one class, another class must be named NO_REGS
1089    and contain no registers.
1090
1091    The name GENERAL_REGS must be the name of a class (or an alias for
1092    another name such as ALL_REGS).  This is the class of registers
1093    that is allowed by "g" or "r" in a register constraint.
1094    Also, registers outside this class are allocated only when
1095    instructions express preferences for them.
1096
1097    The classes must be numbered in nondecreasing order; that is,
1098    a larger-numbered class must never be contained completely
1099    in a smaller-numbered class.
1100
1101    For any two classes, it is very desirable that there be another
1102    class that represents their union.  */
1103
1104 /* The SPARC has various kinds of registers: general, floating point,
1105    and condition codes [well, it has others as well, but none that we
1106    care directly about].
1107
1108    For v9 we must distinguish between the upper and lower floating point
1109    registers because the upper ones can't hold SFmode values.
1110    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
1111    satisfying a group need for a class will also satisfy a single need for
1112    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
1113    regs.
1114
1115    It is important that one class contains all the general and all the standard
1116    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
1117    because reg_class_record() will bias the selection in favor of fp regs,
1118    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
1119    because FP_REGS > GENERAL_REGS.
1120
1121    It is also important that one class contain all the general and all the
1122    fp regs.  Otherwise when spilling a DFmode reg, it may be from EXTRA_FP_REGS
1123    but find_reloads() may use class GENERAL_OR_FP_REGS. This will cause
1124    allocate_reload_reg() to bypass it causing an abort because the compiler
1125    thinks it doesn't have a spill reg when in fact it does.
1126
1127    v9 also has 4 floating point condition code registers.  Since we don't
1128    have a class that is the union of FPCC_REGS with either of the others,
1129    it is important that it appear first.  Otherwise the compiler will die
1130    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
1131    constraints.
1132
1133    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
1134    may try to use it to hold an SImode value.  See register_operand.
1135    ??? Should %fcc[0123] be handled similarly?
1136 */
1137
1138 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
1139                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
1140                  ALL_REGS, LIM_REG_CLASSES };
1141
1142 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1143
1144 /* Give names of register classes as strings for dump file.  */
1145
1146 #define REG_CLASS_NAMES \
1147   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
1148      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
1149      "ALL_REGS" }
1150
1151 /* Define which registers fit in which classes.
1152    This is an initializer for a vector of HARD_REG_SET
1153    of length N_REG_CLASSES.  */
1154
1155 #define REG_CLASS_CONTENTS                              \
1156   {{0, 0, 0, 0},        /* NO_REGS */                   \
1157    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
1158    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
1159    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
1160    {0, -1, 0, 0},       /* FP_REGS */                   \
1161    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
1162    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
1163    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
1164    {-1, -1, -1, 0x3f}}  /* ALL_REGS */
1165
1166 /* Defines invalid mode changes.  Borrowed from pa64-regs.h.
1167
1168    SImode loads to floating-point registers are not zero-extended.
1169    The definition for LOAD_EXTEND_OP specifies that integer loads
1170    narrower than BITS_PER_WORD will be zero-extended.  As a result,
1171    we inhibit changes from SImode unless they are to a mode that is
1172    identical in size.  */
1173
1174 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)               \
1175   (TARGET_ARCH64                                                \
1176    && (FROM) == SImode                                          \
1177    && GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                \
1178    ? reg_classes_intersect_p (CLASS, FP_REGS) : 0)
1179
1180 /* The same information, inverted:
1181    Return the class number of the smallest class containing
1182    reg number REGNO.  This could be a conditional expression
1183    or could index an array.  */
1184
1185 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
1186
1187 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
1188
1189 /* This is the order in which to allocate registers normally.
1190
1191    We put %f0-%f7 last among the float registers, so as to make it more
1192    likely that a pseudo-register which dies in the float return register
1193    area will get allocated to the float return register, thus saving a move
1194    instruction at the end of the function.
1195
1196    Similarly for integer return value registers.
1197
1198    We know in this case that we will not end up with a leaf function.
1199
1200    The register allocator is given the global and out registers first
1201    because these registers are call clobbered and thus less useful to
1202    global register allocation.
1203
1204    Next we list the local and in registers.  They are not call clobbered
1205    and thus very useful for global register allocation.  We list the input
1206    registers before the locals so that it is more likely the incoming
1207    arguments received in those registers can just stay there and not be
1208    reloaded.  */
1209
1210 #define REG_ALLOC_ORDER \
1211 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1212   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1213   15,                                   /* %o7 */       \
1214   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1215   29, 28, 27, 26, 25, 24, 31,           /* %i5-%i0,%i7 */\
1216   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1217   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1218   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1219   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1220   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1221   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1222   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1223   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1224   96, 97, 98, 99,                       /* %fcc0-3 */   \
1225   100, 0, 14, 30, 101}                  /* %icc, %g0, %o6, %i6, %sfp */
1226
1227 /* This is the order in which to allocate registers for
1228    leaf functions.  If all registers can fit in the global and
1229    output registers, then we have the possibility of having a leaf
1230    function.
1231
1232    The macro actually mentioned the input registers first,
1233    because they get renumbered into the output registers once
1234    we know really do have a leaf function.
1235
1236    To be more precise, this register allocation order is used
1237    when %o7 is found to not be clobbered right before register
1238    allocation.  Normally, the reason %o7 would be clobbered is
1239    due to a call which could not be transformed into a sibling
1240    call.
1241
1242    As a consequence, it is possible to use the leaf register
1243    allocation order and not end up with a leaf function.  We will
1244    not get suboptimal register allocation in that case because by
1245    definition of being potentially leaf, there were no function
1246    calls.  Therefore, allocation order within the local register
1247    window is not critical like it is when we do have function calls.  */
1248
1249 #define REG_LEAF_ALLOC_ORDER \
1250 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1251   29, 28, 27, 26, 25, 24,               /* %i5-%i0 */   \
1252   15,                                   /* %o7 */       \
1253   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1254   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1255   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1256   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1257   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1258   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1259   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1260   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1261   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1262   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1263   96, 97, 98, 99,                       /* %fcc0-3 */   \
1264   100, 0, 14, 30, 31, 101}              /* %icc, %g0, %o6, %i6, %i7, %sfp */
1265
1266 #define ORDER_REGS_FOR_LOCAL_ALLOC order_regs_for_local_alloc ()
1267
1268 extern char sparc_leaf_regs[];
1269 #define LEAF_REGISTERS sparc_leaf_regs
1270
1271 extern char leaf_reg_remap[];
1272 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1273
1274 /* The class value for index registers, and the one for base regs.  */
1275 #define INDEX_REG_CLASS GENERAL_REGS
1276 #define BASE_REG_CLASS GENERAL_REGS
1277
1278 /* Local macro to handle the two v9 classes of FP regs.  */
1279 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1280
1281 /* Get reg_class from a letter such as appears in the machine description.
1282    In the not-v9 case, coerce v9's 'e' class to 'f', so we can use 'e' in the
1283    .md file for v8 and v9.
1284    'd' and 'b' are used for single and double precision VIS operations,
1285    if TARGET_VIS.
1286    'h' is used for V8+ 64 bit global and out registers.  */
1287
1288 #define REG_CLASS_FROM_LETTER(C)                \
1289 (TARGET_V9                                      \
1290  ? ((C) == 'f' ? FP_REGS                        \
1291     : (C) == 'e' ? EXTRA_FP_REGS                \
1292     : (C) == 'c' ? FPCC_REGS                    \
1293     : ((C) == 'd' && TARGET_VIS) ? FP_REGS\
1294     : ((C) == 'b' && TARGET_VIS) ? EXTRA_FP_REGS\
1295     : ((C) == 'h' && TARGET_V8PLUS) ? I64_REGS\
1296     : NO_REGS)                                  \
1297  : ((C) == 'f' ? FP_REGS                        \
1298     : (C) == 'e' ? FP_REGS                      \
1299     : (C) == 'c' ? FPCC_REGS                    \
1300     : NO_REGS))
1301
1302 /* The letters I, J, K, L and M in a register constraint string
1303    can be used to stand for particular ranges of immediate operands.
1304    This macro defines what the ranges are.
1305    C is the letter, and VALUE is a constant value.
1306    Return 1 if VALUE is in the range specified by C.
1307
1308    `I' is used for the range of constants an insn can actually contain.
1309    `J' is used for the range which is just zero (since that is R0).
1310    `K' is used for constants which can be loaded with a single sethi insn.
1311    `L' is used for the range of constants supported by the movcc insns.
1312    `M' is used for the range of constants supported by the movrcc insns.
1313    `N' is like K, but for constants wider than 32 bits.
1314    `O' is used for the range which is just 4096.  */
1315
1316 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1317 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1318 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1319 /* 10 and 11 bit immediates are only used for a few specific insns.
1320    SMALL_INT is used throughout the port so we continue to use it.  */
1321 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1322 /* 13 bit immediate, considering only the low 32 bits */
1323 #define SMALL_INT32(X) (SPARC_SIMM13_P (trunc_int_for_mode \
1324                                         (INTVAL (X), SImode)))
1325 #define SPARC_SETHI_P(X) \
1326   (((unsigned HOST_WIDE_INT) (X) \
1327     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1328 #define SPARC_SETHI32_P(X) \
1329   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1330
1331 #define CONST_OK_FOR_LETTER_P(VALUE, C)  \
1332   ((C) == 'I' ? SPARC_SIMM13_P (VALUE)                  \
1333    : (C) == 'J' ? (VALUE) == 0                          \
1334    : (C) == 'K' ? SPARC_SETHI32_P (VALUE)               \
1335    : (C) == 'L' ? SPARC_SIMM11_P (VALUE)                \
1336    : (C) == 'M' ? SPARC_SIMM10_P (VALUE)                \
1337    : (C) == 'N' ? SPARC_SETHI_P (VALUE)                 \
1338    : (C) == 'O' ? (VALUE) == 4096                       \
1339    : 0)
1340
1341 /* Similar, but for floating constants, and defining letters G and H.
1342    Here VALUE is the CONST_DOUBLE rtx itself.  */
1343
1344 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
1345   ((C) == 'G' ? fp_zero_operand (VALUE, GET_MODE (VALUE))       \
1346    : (C) == 'H' ? arith_double_operand (VALUE, DImode)          \
1347    : (C) == 'O' ? arith_double_4096_operand (VALUE, DImode)     \
1348    : 0)
1349
1350 /* Given an rtx X being reloaded into a reg required to be
1351    in class CLASS, return the class of reg to actually use.
1352    In general this is just CLASS; but on some machines
1353    in some cases it is preferable to use a more restrictive class.  */
1354 /* - We can't load constants into FP registers.
1355    - We can't load FP constants into integer registers when soft-float,
1356      because there is no soft-float pattern with a r/F constraint.
1357    - We can't load FP constants into integer registers for TFmode unless
1358      it is 0.0L, because there is no movtf pattern with a r/F constraint.
1359    - Try and reload integer constants (symbolic or otherwise) back into
1360      registers directly, rather than having them dumped to memory.  */
1361
1362 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1363   (CONSTANT_P (X)                                       \
1364    ? ((FP_REG_CLASS_P (CLASS)                           \
1365        || (CLASS) == GENERAL_OR_FP_REGS                 \
1366        || (CLASS) == GENERAL_OR_EXTRA_FP_REGS           \
1367        || (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT  \
1368            && ! TARGET_FPU)                             \
1369        || (GET_MODE (X) == TFmode                       \
1370            && ! fp_zero_operand (X, TFmode)))           \
1371       ? NO_REGS                                         \
1372       : (!FP_REG_CLASS_P (CLASS)                        \
1373          && GET_MODE_CLASS (GET_MODE (X)) == MODE_INT)  \
1374       ? GENERAL_REGS                                    \
1375       : (CLASS))                                        \
1376    : (CLASS))
1377
1378 /* Return the register class of a scratch register needed to load IN into
1379    a register of class CLASS in MODE.
1380
1381    We need a temporary when loading/storing a HImode/QImode value
1382    between memory and the FPU registers.  This can happen when combine puts
1383    a paradoxical subreg in a float/fix conversion insn.
1384
1385    We need a temporary when loading/storing a DFmode value between
1386    unaligned memory and the upper FPU registers.  */
1387
1388 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, IN)           \
1389   ((FP_REG_CLASS_P (CLASS)                                      \
1390     && ((MODE) == HImode || (MODE) == QImode)                   \
1391     && (GET_CODE (IN) == MEM                                    \
1392         || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)   \
1393             && true_regnum (IN) == -1)))                        \
1394    ? GENERAL_REGS                                               \
1395    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1396       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1397       && ! mem_min_alignment ((IN), 8))                         \
1398      ? FP_REGS                                                  \
1399      : (((TARGET_CM_MEDANY                                      \
1400           && symbolic_operand ((IN), (MODE)))                   \
1401          || (TARGET_CM_EMBMEDANY                                \
1402              && text_segment_operand ((IN), (MODE))))           \
1403         && !flag_pic)                                           \
1404        ? GENERAL_REGS                                           \
1405        : NO_REGS)
1406
1407 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, IN)          \
1408   ((FP_REG_CLASS_P (CLASS)                                      \
1409      && ((MODE) == HImode || (MODE) == QImode)                  \
1410      && (GET_CODE (IN) == MEM                                   \
1411          || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)  \
1412              && true_regnum (IN) == -1)))                       \
1413    ? GENERAL_REGS                                               \
1414    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1415       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1416       && ! mem_min_alignment ((IN), 8))                         \
1417      ? FP_REGS                                                  \
1418      : (((TARGET_CM_MEDANY                                      \
1419           && symbolic_operand ((IN), (MODE)))                   \
1420          || (TARGET_CM_EMBMEDANY                                \
1421              && text_segment_operand ((IN), (MODE))))           \
1422         && !flag_pic)                                           \
1423        ? GENERAL_REGS                                           \
1424        : NO_REGS)
1425
1426 /* On SPARC it is not possible to directly move data between
1427    GENERAL_REGS and FP_REGS.  */
1428 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1429   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
1430
1431 /* Return the stack location to use for secondary memory needed reloads.
1432    We want to use the reserved location just below the frame pointer.
1433    However, we must ensure that there is a frame, so use assign_stack_local
1434    if the frame size is zero.  */
1435 #define SECONDARY_MEMORY_NEEDED_RTX(MODE) \
1436   (get_frame_size () == 0                                               \
1437    ? assign_stack_local (MODE, GET_MODE_SIZE (MODE), 0)                 \
1438    : gen_rtx_MEM (MODE, plus_constant (frame_pointer_rtx,               \
1439                                        STARTING_FRAME_OFFSET)))
1440
1441 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1442    because the movsi and movsf patterns don't handle r/f moves.
1443    For v8 we copy the default definition.  */
1444 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1445   (TARGET_ARCH64                                                \
1446    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1447       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1448       : MODE)                                                   \
1449    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1450       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1451       : MODE))
1452
1453 /* Return the maximum number of consecutive registers
1454    needed to represent mode MODE in a register of class CLASS.  */
1455 /* On SPARC, this is the size of MODE in words.  */
1456 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1457   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1458    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1459 \f
1460 /* Stack layout; function entry, exit and calling.  */
1461
1462 /* Define this if pushing a word on the stack
1463    makes the stack pointer a smaller address.  */
1464 #define STACK_GROWS_DOWNWARD
1465
1466 /* Define this if the nominal address of the stack frame
1467    is at the high-address end of the local variables;
1468    that is, each additional local variable allocated
1469    goes at a more negative offset in the frame.  */
1470 #define FRAME_GROWS_DOWNWARD
1471
1472 /* Offset within stack frame to start allocating local variables at.
1473    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1474    first local allocated.  Otherwise, it is the offset to the BEGINNING
1475    of the first local allocated.  */
1476 /* This allows space for one TFmode floating point value.  */
1477 #define STARTING_FRAME_OFFSET \
1478   (TARGET_ARCH64 ? -16 \
1479    : (-SPARC_STACK_ALIGN (LONG_DOUBLE_TYPE_SIZE / BITS_PER_UNIT)))
1480
1481 /* If we generate an insn to push BYTES bytes,
1482    this says how many the stack pointer really advances by.
1483    On SPARC, don't define this because there are no push insns.  */
1484 /*  #define PUSH_ROUNDING(BYTES) */
1485
1486 /* Offset of first parameter from the argument pointer register value.
1487    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1488    even if this function isn't going to use it.
1489    v9: This is 128 for the ins and locals.  */
1490 #define FIRST_PARM_OFFSET(FNDECL) \
1491   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1492
1493 /* Offset from the argument pointer register value to the CFA.
1494    This is different from FIRST_PARM_OFFSET because the register window
1495    comes between the CFA and the arguments.  */
1496 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1497
1498 /* When a parameter is passed in a register, stack space is still
1499    allocated for it.
1500    !v9: All 6 possible integer registers have backing store allocated.
1501    v9: Only space for the arguments passed is allocated.  */
1502 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1503    meaning to the backend.  Further, we need to be able to detect if a
1504    varargs/unprototyped function is called, as they may want to spill more
1505    registers than we've provided space.  Ugly, ugly.  So for now we retain
1506    all 6 slots even for v9.  */
1507 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1508
1509 /* Definitions for register elimination.  */
1510
1511 #define ELIMINABLE_REGS \
1512   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1513    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1514
1515 /* The way this is structured, we can't eliminate SFP in favor of SP
1516    if the frame pointer is required: we want to use the SFP->HFP elimination
1517    in that case.  But the test in update_eliminables doesn't know we are
1518    assuming below that we only do the former elimination.  */
1519 #define CAN_ELIMINATE(FROM, TO) \
1520   ((TO) == HARD_FRAME_POINTER_REGNUM || !FRAME_POINTER_REQUIRED)
1521
1522 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1523   do {                                                          \
1524     (OFFSET) = 0;                                               \
1525     if ((TO) == STACK_POINTER_REGNUM)                           \
1526       /* Note, we always pretend that this is a leaf function   \
1527          because if it's not, there's no point in trying to     \
1528          eliminate the frame pointer.  If it is a leaf          \
1529          function, we guessed right!  */                        \
1530       (OFFSET) = compute_frame_size (get_frame_size (), 1);     \
1531     (OFFSET) += SPARC_STACK_BIAS;                               \
1532   } while (0)
1533
1534 /* Keep the stack pointer constant throughout the function.
1535    This is both an optimization and a necessity: longjmp
1536    doesn't behave itself when the stack pointer moves within
1537    the function!  */
1538 #define ACCUMULATE_OUTGOING_ARGS 1
1539
1540 /* Value is the number of bytes of arguments automatically
1541    popped when returning from a subroutine call.
1542    FUNDECL is the declaration node of the function (as a tree),
1543    FUNTYPE is the data type of the function (as a tree),
1544    or for a library call it is an identifier node for the subroutine name.
1545    SIZE is the number of bytes of arguments passed on the stack.  */
1546
1547 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1548
1549 /* Define this macro if the target machine has "register windows".  This
1550    C expression returns the register number as seen by the called function
1551    corresponding to register number OUT as seen by the calling function.
1552    Return OUT if register number OUT is not an outbound register.  */
1553
1554 #define INCOMING_REGNO(OUT) \
1555  (((OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1556
1557 /* Define this macro if the target machine has "register windows".  This
1558    C expression returns the register number as seen by the calling function
1559    corresponding to register number IN as seen by the called function.
1560    Return IN if register number IN is not an inbound register.  */
1561
1562 #define OUTGOING_REGNO(IN) \
1563  (((IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1564
1565 /* Define this macro if the target machine has register windows.  This
1566    C expression returns true if the register is call-saved but is in the
1567    register window.  */
1568
1569 #define LOCAL_REGNO(REGNO) \
1570   ((REGNO) >= 16 && (REGNO) <= 31)
1571
1572 /* Define how to find the value returned by a function.
1573    VALTYPE is the data type of the value (as a tree).
1574    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1575    otherwise, FUNC is 0.  */
1576
1577 /* On SPARC the value is found in the first "output" register.  */
1578
1579 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1580   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 1)
1581
1582 /* But the called function leaves it in the first "input" register.  */
1583
1584 #define FUNCTION_OUTGOING_VALUE(VALTYPE, FUNC) \
1585   function_value ((VALTYPE), TYPE_MODE (VALTYPE), 0)
1586
1587 /* Define how to find the value returned by a library function
1588    assuming the value has mode MODE.  */
1589
1590 #define LIBCALL_VALUE(MODE) \
1591   function_value (NULL_TREE, (MODE), 1)
1592
1593 /* 1 if N is a possible register number for a function value
1594    as seen by the caller.
1595    On SPARC, the first "output" reg is used for integer values,
1596    and the first floating point register is used for floating point values.  */
1597
1598 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 8 || (N) == 32)
1599
1600 /* Define the size of space to allocate for the return value of an
1601    untyped_call.  */
1602
1603 #define APPLY_RESULT_SIZE 16
1604
1605 /* 1 if N is a possible register number for function argument passing.
1606    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1607
1608 #define FUNCTION_ARG_REGNO_P(N) \
1609 (TARGET_ARCH64 \
1610  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1611  : ((N) >= 8 && (N) <= 13))
1612 \f
1613 /* Define a data type for recording info about an argument list
1614    during the scan of that argument list.  This data type should
1615    hold all necessary information about the function itself
1616    and about the args processed so far, enough to enable macros
1617    such as FUNCTION_ARG to determine where the next arg should go.
1618
1619    On SPARC (!v9), this is a single integer, which is a number of words
1620    of arguments scanned so far (including the invisible argument,
1621    if any, which holds the structure-value-address).
1622    Thus 7 or more means all following args should go on the stack.
1623
1624    For v9, we also need to know whether a prototype is present.  */
1625
1626 struct sparc_args {
1627   int words;       /* number of words passed so far */
1628   int prototype_p; /* nonzero if a prototype is present */
1629   int libcall_p;   /* nonzero if a library call */
1630 };
1631 #define CUMULATIVE_ARGS struct sparc_args
1632
1633 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1634    for a call to a function whose data type is FNTYPE.
1635    For a library call, FNTYPE is 0.  */
1636
1637 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1638 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (FNDECL));
1639
1640 /* Update the data in CUM to advance over an argument
1641    of mode MODE and data type TYPE.
1642    TYPE is null for libcalls where that information may not be available.  */
1643
1644 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1645 function_arg_advance (& (CUM), (MODE), (TYPE), (NAMED))
1646
1647 /* Nonzero if we do not know how to pass TYPE solely in registers.  */
1648
1649 #define MUST_PASS_IN_STACK(MODE,TYPE)                   \
1650   ((TYPE) != 0                                          \
1651    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST      \
1652        || TREE_ADDRESSABLE (TYPE)))
1653
1654 /* Determine where to put an argument to a function.
1655    Value is zero to push the argument on the stack,
1656    or a hard register in which to store the argument.
1657
1658    MODE is the argument's machine mode.
1659    TYPE is the data type of the argument (as a tree).
1660     This is null for libcalls where that information may
1661     not be available.
1662    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1663     the preceding args and about the function being called.
1664    NAMED is nonzero if this argument is a named parameter
1665     (otherwise it is an extra parameter matching an ellipsis).  */
1666
1667 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1668 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 0)
1669
1670 /* Define where a function finds its arguments.
1671    This is different from FUNCTION_ARG because of register windows.  */
1672
1673 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1674 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 1)
1675
1676 /* For an arg passed partly in registers and partly in memory,
1677    this is the number of registers used.
1678    For args passed entirely in registers or entirely in memory, zero.  */
1679
1680 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1681 function_arg_partial_nregs (& (CUM), (MODE), (TYPE), (NAMED))
1682
1683 /* A C expression that indicates when an argument must be passed by reference.
1684    If nonzero for an argument, a copy of that argument is made in memory and a
1685    pointer to the argument is passed instead of the argument itself.
1686    The pointer is passed in whatever way is appropriate for passing a pointer
1687    to that type.  */
1688
1689 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1690 function_arg_pass_by_reference (& (CUM), (MODE), (TYPE), (NAMED))
1691
1692 /* If defined, a C expression which determines whether, and in which direction,
1693    to pad out an argument with extra space.  The value should be of type
1694    `enum direction': either `upward' to pad above the argument,
1695    `downward' to pad below, or `none' to inhibit padding.  */
1696
1697 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1698 function_arg_padding ((MODE), (TYPE))
1699
1700 /* If defined, a C expression that gives the alignment boundary, in bits,
1701    of an argument with the specified mode and type.  If it is not defined,
1702    PARM_BOUNDARY is used for all arguments.
1703    For sparc64, objects requiring 16 byte alignment are passed that way.  */
1704
1705 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1706 ((TARGET_ARCH64                                 \
1707   && (GET_MODE_ALIGNMENT (MODE) == 128          \
1708       || ((TYPE) && TYPE_ALIGN (TYPE) == 128))) \
1709  ? 128 : PARM_BOUNDARY)
1710 \f
1711 /* Define the information needed to generate branch and scc insns.  This is
1712    stored from the compare operation.  Note that we can't use "rtx" here
1713    since it hasn't been defined!  */
1714
1715 extern GTY(()) rtx sparc_compare_op0;
1716 extern GTY(()) rtx sparc_compare_op1;
1717
1718 \f
1719 /* Generate the special assembly code needed to tell the assembler whatever
1720    it might need to know about the return value of a function.
1721
1722    For SPARC assemblers, we need to output a .proc pseudo-op which conveys
1723    information to the assembler relating to peephole optimization (done in
1724    the assembler).  */
1725
1726 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1727   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1728
1729 /* Output the special assembly code needed to tell the assembler some
1730    register is used as global register variable.
1731
1732    SPARC 64bit psABI declares registers %g2 and %g3 as application
1733    registers and %g6 and %g7 as OS registers.  Any object using them
1734    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1735    and how they are used (scratch or some global variable).
1736    Linker will then refuse to link together objects which use those
1737    registers incompatibly.
1738
1739    Unless the registers are used for scratch, two different global
1740    registers cannot be declared to the same name, so in the unlikely
1741    case of a global register variable occupying more than one register
1742    we prefix the second and following registers with .gnu.part1. etc.  */
1743
1744 extern char sparc_hard_reg_printed[8];
1745
1746 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1747 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1748 do {                                                                    \
1749   if (TARGET_ARCH64)                                                    \
1750     {                                                                   \
1751       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1752       int reg;                                                          \
1753       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1754         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1755           {                                                             \
1756             if (reg == (REGNO))                                         \
1757               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1758             else                                                        \
1759               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1760                        reg, reg - (REGNO), (NAME));                     \
1761             sparc_hard_reg_printed[reg] = 1;                            \
1762           }                                                             \
1763     }                                                                   \
1764 } while (0)
1765 #endif
1766
1767 \f
1768 /* Emit rtl for profiling.  */
1769 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1770
1771 /* All the work done in PROFILE_HOOK, but still required.  */
1772 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1773
1774 /* Set the name of the mcount function for the system.  */
1775 #define MCOUNT_FUNCTION "*mcount"
1776 \f
1777 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1778    the stack pointer does not matter.  The value is tested only in
1779    functions that have frame pointers.
1780    No definition is equivalent to always zero.  */
1781
1782 #define EXIT_IGNORE_STACK       \
1783  (get_frame_size () != 0        \
1784   || current_function_calls_alloca || current_function_outgoing_args_size)
1785
1786 #define DELAY_SLOTS_FOR_EPILOGUE 1
1787
1788 #define ELIGIBLE_FOR_EPILOGUE_DELAY(trial, slots_filled) \
1789   eligible_for_epilogue_delay (trial, slots_filled)
1790
1791 /* Define registers used by the epilogue and return instruction.  */
1792 #define EPILOGUE_USES(REGNO) (REGNO == 31)
1793 \f
1794 /* Length in units of the trampoline for entering a nested function.  */
1795
1796 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1797
1798 #define TRAMPOLINE_ALIGNMENT 128 /* 16 bytes */
1799
1800 /* Emit RTL insns to initialize the variable parts of a trampoline.
1801    FNADDR is an RTX for the address of the function's pure code.
1802    CXT is an RTX for the static chain value for the function.  */
1803
1804 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1805     if (TARGET_ARCH64)                                          \
1806       sparc64_initialize_trampoline (TRAMP, FNADDR, CXT);       \
1807     else                                                        \
1808       sparc_initialize_trampoline (TRAMP, FNADDR, CXT)
1809 \f
1810 /* Implement `va_start' for varargs and stdarg.  */
1811 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1812   sparc_va_start (valist, nextarg)
1813
1814 /* Implement `va_arg'.  */
1815 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1816   sparc_va_arg (valist, type)
1817
1818 /* Generate RTL to flush the register windows so as to make arbitrary frames
1819    available.  */
1820 #define SETUP_FRAME_ADDRESSES()         \
1821   emit_insn (gen_flush_register_windows ())
1822
1823 /* Given an rtx for the address of a frame,
1824    return an rtx for the address of the word in the frame
1825    that holds the dynamic chain--the previous frame's address.  */
1826 #define DYNAMIC_CHAIN_ADDRESS(frame)    \
1827   plus_constant (frame, 14 * UNITS_PER_WORD + SPARC_STACK_BIAS)
1828
1829 /* The return address isn't on the stack, it is in a register, so we can't
1830    access it from the current frame pointer.  We can access it from the
1831    previous frame pointer though by reading a value from the register window
1832    save area.  */
1833 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1834
1835 /* This is the offset of the return address to the true next instruction to be
1836    executed for the current function.  */
1837 #define RETURN_ADDR_OFFSET \
1838   (8 + 4 * (! TARGET_ARCH64 && current_function_returns_struct))
1839
1840 /* The current return address is in %i7.  The return address of anything
1841    farther back is in the register window save area at [%fp+60].  */
1842 /* ??? This ignores the fact that the actual return address is +8 for normal
1843    returns, and +12 for structure returns.  */
1844 #define RETURN_ADDR_RTX(count, frame)           \
1845   ((count == -1)                                \
1846    ? gen_rtx_REG (Pmode, 31)                    \
1847    : gen_rtx_MEM (Pmode,                        \
1848                   memory_address (Pmode, plus_constant (frame, \
1849                                                         15 * UNITS_PER_WORD \
1850                                                         + SPARC_STACK_BIAS))))
1851
1852 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1853    +12, but always using +8 is close enough for frame unwind purposes.
1854    Actually, just using %o7 is close enough for unwinding, but %o7+8
1855    is something you can return to.  */
1856 #define INCOMING_RETURN_ADDR_RTX \
1857   plus_constant (gen_rtx_REG (word_mode, 15), 8)
1858 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (15)
1859
1860 /* The offset from the incoming value of %sp to the top of the stack frame
1861    for the current function.  On sparc64, we have to account for the stack
1862    bias if present.  */
1863 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
1864
1865 /* Describe how we implement __builtin_eh_return.  */
1866 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
1867 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 1)  /* %g1 */
1868 #define EH_RETURN_HANDLER_RTX   gen_rtx_REG (Pmode, 31) /* %i7 */
1869
1870 /* Select a format to encode pointers in exception handling data.  CODE
1871    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1872    true if the symbol may be affected by dynamic relocations.
1873
1874    If assembler and linker properly support .uaword %r_disp32(foo),
1875    then use PC relative 32-bit relocations instead of absolute relocs
1876    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
1877    for binaries, to save memory.
1878
1879    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
1880    symbol %r_disp32() is against was not local, but .hidden.  In that
1881    case, we have to use DW_EH_PE_absptr for pic personality.  */
1882 #ifdef HAVE_AS_SPARC_UA_PCREL
1883 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
1884 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1885   (flag_pic                                                             \
1886    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
1887    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1888       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1889       : DW_EH_PE_absptr))
1890 #else
1891 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1892   (flag_pic                                                             \
1893    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
1894    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1895       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1896       : DW_EH_PE_absptr))
1897 #endif
1898
1899 /* Emit a PC-relative relocation.  */
1900 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
1901   do {                                                  \
1902     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1903     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
1904     assemble_name (FILE, LABEL);                        \
1905     fputc (')', FILE);                                  \
1906   } while (0)
1907 #endif
1908 \f
1909 /* Addressing modes, and classification of registers for them.  */
1910
1911 /* Macros to check register numbers against specific register classes.  */
1912
1913 /* These assume that REGNO is a hard or pseudo reg number.
1914    They give nonzero only if REGNO is a hard reg of the suitable class
1915    or a pseudo reg currently allocated to a suitable hard reg.
1916    Since they use reg_renumber, they are safe only once reg_renumber
1917    has been allocated, which happens in local-alloc.c.  */
1918
1919 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1920 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < (unsigned)32  \
1921  || (REGNO) == FRAME_POINTER_REGNUM                             \
1922  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
1923
1924 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
1925
1926 #define REGNO_OK_FOR_FP_P(REGNO) \
1927   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
1928    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
1929 #define REGNO_OK_FOR_CCFP_P(REGNO) \
1930  (TARGET_V9 \
1931   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
1932       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
1933
1934 /* Now macros that check whether X is a register and also,
1935    strictly, whether it is in a specified class.
1936
1937    These macros are specific to the SPARC, and may be used only
1938    in code for printing assembler insns and in conditions for
1939    define_optimization.  */
1940
1941 /* 1 if X is an fp register.  */
1942
1943 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1944
1945 /* Is X, a REG, an in or global register?  i.e. is regno 0..7 or 24..31 */
1946 #define IN_OR_GLOBAL_P(X) (REGNO (X) < 8 || (REGNO (X) >= 24 && REGNO (X) <= 31))
1947 \f
1948 /* Maximum number of registers that can appear in a valid memory address.  */
1949
1950 #define MAX_REGS_PER_ADDRESS 2
1951
1952 /* Recognize any constant value that is a valid address.
1953    When PIC, we do not accept an address that would require a scratch reg
1954    to load into a register.  */
1955
1956 #define CONSTANT_ADDRESS_P(X) constant_address_p (X)
1957
1958 /* Define this, so that when PIC, reload won't try to reload invalid
1959    addresses which require two reload registers.  */
1960
1961 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1962
1963 /* Nonzero if the constant value X is a legitimate general operand.
1964    Anything can be made to work except floating point constants.
1965    If TARGET_VIS, 0.0 can be made to work as well.  */
1966
1967 #define LEGITIMATE_CONSTANT_P(X) legitimate_constant_p (X)
1968
1969 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1970    and check its validity for a certain class.
1971    We have two alternate definitions for each of them.
1972    The usual definition accepts all pseudo regs; the other rejects
1973    them unless they have been allocated suitable hard regs.
1974    The symbol REG_OK_STRICT causes the latter definition to be used.
1975
1976    Most source files want to accept pseudo regs in the hope that
1977    they will get allocated to the class that the insn wants them to be in.
1978    Source files for reload pass need to be strict.
1979    After reload, it makes no difference, since pseudo regs have
1980    been eliminated by then.  */
1981
1982 /* Optional extra constraints for this machine.
1983
1984    'Q' handles floating point constants which can be moved into
1985        an integer register with a single sethi instruction.
1986
1987    'R' handles floating point constants which can be moved into
1988        an integer register with a single mov instruction.
1989
1990    'S' handles floating point constants which can be moved into
1991        an integer register using a high/lo_sum sequence.
1992
1993    'T' handles memory addresses where the alignment is known to
1994        be at least 8 bytes.
1995
1996    `U' handles all pseudo registers or a hard even numbered
1997        integer register, needed for ldd/std instructions.
1998
1999    'W' handles the memory operand when moving operands in/out
2000        of 'e' constraint floating point registers.  */
2001
2002 #ifndef REG_OK_STRICT
2003
2004 /* Nonzero if X is a hard reg that can be used as an index
2005    or if it is a pseudo reg.  */
2006 #define REG_OK_FOR_INDEX_P(X) \
2007   (REGNO (X) < 32                               \
2008    || REGNO (X) == FRAME_POINTER_REGNUM         \
2009    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2010
2011 /* Nonzero if X is a hard reg that can be used as a base reg
2012    or if it is a pseudo reg.  */
2013 #define REG_OK_FOR_BASE_P(X)  REG_OK_FOR_INDEX_P (X)
2014
2015 /* 'T', 'U' are for aligned memory loads which aren't needed for arch64.
2016    'W' is like 'T' but is assumed true on arch64.
2017
2018    Remember to accept pseudo-registers for memory constraints if reload is
2019    in progress.  */
2020
2021 #define EXTRA_CONSTRAINT(OP, C) \
2022         sparc_extra_constraint_check(OP, C, 0)
2023
2024 #else
2025
2026 /* Nonzero if X is a hard reg that can be used as an index.  */
2027 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
2028 /* Nonzero if X is a hard reg that can be used as a base reg.  */
2029 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
2030
2031 #define EXTRA_CONSTRAINT(OP, C) \
2032         sparc_extra_constraint_check(OP, C, 1)
2033
2034 #endif
2035 \f
2036 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
2037
2038 #ifdef HAVE_AS_OFFSETABLE_LO10
2039 #define USE_AS_OFFSETABLE_LO10 1
2040 #else
2041 #define USE_AS_OFFSETABLE_LO10 0
2042 #endif
2043 \f
2044 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2045    that is a valid memory address for an instruction.
2046    The MODE argument is the machine mode for the MEM expression
2047    that wants to use this address.
2048
2049    On SPARC, the actual legitimate addresses must be REG+REG or REG+SMALLINT
2050    ordinarily.  This changes a bit when generating PIC.
2051
2052    If you change this, execute "rm explow.o recog.o reload.o".  */
2053
2054 #define SYMBOLIC_CONST(X) symbolic_operand (X, VOIDmode)
2055
2056 #define RTX_OK_FOR_BASE_P(X)                                            \
2057   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
2058   || (GET_CODE (X) == SUBREG                                            \
2059       && GET_CODE (SUBREG_REG (X)) == REG                               \
2060       && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
2061
2062 #define RTX_OK_FOR_INDEX_P(X)                                           \
2063   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))                      \
2064   || (GET_CODE (X) == SUBREG                                            \
2065       && GET_CODE (SUBREG_REG (X)) == REG                               \
2066       && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
2067
2068 #define RTX_OK_FOR_OFFSET_P(X)                                          \
2069   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0x1000 - 8)
2070
2071 #define RTX_OK_FOR_OLO10_P(X)                                           \
2072   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0xc00 - 8)
2073
2074 #ifdef REG_OK_STRICT
2075 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
2076 {                                                       \
2077   if (legitimate_address_p (MODE, X, 1))                \
2078     goto ADDR;                                          \
2079 }
2080 #else
2081 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
2082 {                                                       \
2083   if (legitimate_address_p (MODE, X, 0))                \
2084     goto ADDR;                                          \
2085 }
2086 #endif
2087
2088 /* Go to LABEL if ADDR (a legitimate address expression)
2089    has an effect that depends on the machine mode it is used for.
2090
2091    In PIC mode,
2092
2093       (mem:HI [%l7+a])
2094
2095    is not equivalent to
2096    
2097       (mem:QI [%l7+a]) (mem:QI [%l7+a+1])
2098
2099    because [%l7+a+1] is interpreted as the address of (a+1).  */
2100
2101 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)       \
2102 {                                                       \
2103   if (flag_pic == 1)                                    \
2104     {                                                   \
2105       if (GET_CODE (ADDR) == PLUS)                      \
2106         {                                               \
2107           rtx op0 = XEXP (ADDR, 0);                     \
2108           rtx op1 = XEXP (ADDR, 1);                     \
2109           if (op0 == pic_offset_table_rtx               \
2110               && SYMBOLIC_CONST (op1))                  \
2111             goto LABEL;                                 \
2112         }                                               \
2113     }                                                   \
2114 }
2115 \f
2116 /* Try machine-dependent ways of modifying an illegitimate address
2117    to be legitimate.  If we find one, return the new, valid address.
2118    This macro is used in only one place: `memory_address' in explow.c.
2119
2120    OLDX is the address as it was before break_out_memory_refs was called.
2121    In some cases it is useful to look at this to decide what needs to be done.
2122
2123    MODE and WIN are passed so that this macro can use
2124    GO_IF_LEGITIMATE_ADDRESS.
2125
2126    It is always safe for this macro to do nothing.  It exists to recognize
2127    opportunities to optimize the output.  */
2128
2129 /* On SPARC, change REG+N into REG+REG, and REG+(X*Y) into REG+REG.  */
2130 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)     \
2131 {                                               \
2132   (X) = legitimize_address (X, OLDX, MODE);     \
2133   if (memory_address_p (MODE, X))               \
2134     goto WIN;                                   \
2135 }
2136
2137 /* Try a machine-dependent way of reloading an illegitimate address
2138    operand.  If we find one, push the reload and jump to WIN.  This
2139    macro is used in only one place: `find_reloads_address' in reload.c.
2140
2141    For SPARC 32, we wish to handle addresses by splitting them into
2142    HIGH+LO_SUM pairs, retaining the LO_SUM in the memory reference.
2143    This cuts the number of extra insns by one.
2144
2145    Do nothing when generating PIC code and the address is a
2146    symbolic operand or requires a scratch register.  */
2147
2148 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
2149 do {                                                                    \
2150   /* Decompose SImode constants into hi+lo_sum.  We do have to          \
2151      rerecognize what we produce, so be careful.  */                    \
2152   if (CONSTANT_P (X)                                                    \
2153       && (MODE != TFmode || TARGET_ARCH64)                              \
2154       && GET_MODE (X) == SImode                                         \
2155       && GET_CODE (X) != LO_SUM && GET_CODE (X) != HIGH                 \
2156       && ! (flag_pic                                                    \
2157             && (symbolic_operand (X, Pmode)                             \
2158                 || pic_address_needs_scratch (X)))                      \
2159       && sparc_cmodel <= CM_MEDLOW)                                     \
2160     {                                                                   \
2161       X = gen_rtx_LO_SUM (GET_MODE (X),                                 \
2162                           gen_rtx_HIGH (GET_MODE (X), X), X);           \
2163       push_reload (XEXP (X, 0), NULL_RTX, &XEXP (X, 0), NULL,           \
2164                    BASE_REG_CLASS, GET_MODE (X), VOIDmode, 0, 0,        \
2165                    OPNUM, TYPE);                                        \
2166       goto WIN;                                                         \
2167     }                                                                   \
2168   /* ??? 64-bit reloads.  */                                            \
2169 } while (0)
2170 \f
2171 /* Specify the machine mode that this machine uses
2172    for the index in the tablejump instruction.  */
2173 /* If we ever implement any of the full models (such as CM_FULLANY),
2174    this has to be DImode in that case */
2175 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2176 #define CASE_VECTOR_MODE \
2177 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
2178 #else
2179 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
2180    we have to sign extend which slows things down.  */
2181 #define CASE_VECTOR_MODE \
2182 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
2183 #endif
2184
2185 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2186 #define DEFAULT_SIGNED_CHAR 1
2187
2188 /* Max number of bytes we can move from memory to memory
2189    in one reasonably fast instruction.  */
2190 #define MOVE_MAX 8
2191
2192 /* Define if operations between registers always perform the operation
2193    on the full register even if a narrower mode is specified.  */
2194 #define WORD_REGISTER_OPERATIONS
2195
2196 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2197    will either zero-extend or sign-extend.  The value of this macro should
2198    be the code that says which one of the two operations is implicitly
2199    done, NIL if none.  */
2200 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2201
2202 /* Nonzero if access to memory by bytes is slow and undesirable.
2203    For RISC chips, it means that access to memory by bytes is no
2204    better than access by words when possible, so grab a whole word
2205    and maybe make use of that.  */
2206 #define SLOW_BYTE_ACCESS 1
2207
2208 /* Define this to be nonzero if shift instructions ignore all but the low-order
2209    few bits.  */
2210 #define SHIFT_COUNT_TRUNCATED 1
2211
2212 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2213    is done just by pretending it is already truncated.  */
2214 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2215
2216 /* Specify the machine mode used for addresses.  */
2217 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
2218
2219 /* Generate calls to memcpy, memcmp and memset.  */
2220 #define TARGET_MEM_FUNCTIONS
2221
2222 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2223    return the mode to be used for the comparison.  For floating-point,
2224    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
2225    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
2226    processing is needed.  */
2227 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
2228
2229 /* Return nonzero if MODE implies a floating point inequality can be
2230    reversed.  For SPARC this is always true because we have a full
2231    compliment of ordered and unordered comparisons, but until generic
2232    code knows how to reverse it correctly we keep the old definition.  */
2233 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
2234
2235 /* A function address in a call instruction for indexing purposes.  */
2236 #define FUNCTION_MODE Pmode
2237
2238 /* Define this if addresses of constant functions
2239    shouldn't be put through pseudo regs where they can be cse'd.
2240    Desirable on machines where ordinary constants are expensive
2241    but a CALL with constant address is cheap.  */
2242 #define NO_FUNCTION_CSE
2243
2244 /* alloca should avoid clobbering the old register save area.  */
2245 #define SETJMP_VIA_SAVE_AREA
2246
2247 /* The _Q_* comparison libcalls return booleans.  */
2248 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
2249
2250 /* Assume by default that the _Qp_* 64-bit libcalls are implemented such
2251    that the inputs are fully consumed before the output memory is clobbered.  */
2252
2253 #define TARGET_BUGGY_QP_LIB     0
2254
2255 /* Assume by default that we do not have the Solaris-specific conversion
2256    routines nor 64-bit integer multiply and divide routines.  */
2257
2258 #define SUN_CONVERSION_LIBFUNCS         0
2259 #define DITF_CONVERSION_LIBFUNCS        0
2260 #define SUN_INTEGER_MULTIPLY_64         0
2261
2262 /* Compute extra cost of moving data between one register class
2263    and another.  */
2264 #define GENERAL_OR_I64(C) ((C) == GENERAL_REGS || (C) == I64_REGS)
2265 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
2266   (((FP_REG_CLASS_P (CLASS1) && GENERAL_OR_I64 (CLASS2)) \
2267     || (GENERAL_OR_I64 (CLASS1) && FP_REG_CLASS_P (CLASS2)) \
2268     || (CLASS1) == FPCC_REGS || (CLASS2) == FPCC_REGS)          \
2269    ? ((sparc_cpu == PROCESSOR_ULTRASPARC \
2270        || sparc_cpu == PROCESSOR_ULTRASPARC3) ? 12 : 6) : 2)
2271
2272 /* Provide the cost of a branch.  For pre-v9 processors we use
2273    a value of 3 to take into account the potential annulling of
2274    the delay slot (which ends up being a bubble in the pipeline slot)
2275    plus a cycle to take into consideration the instruction cache
2276    effects.
2277
2278    On v9 and later, which have branch prediction facilities, we set
2279    it to the depth of the pipeline as that is the cost of a
2280    mispredicted branch.  */
2281
2282 #define BRANCH_COST \
2283         ((sparc_cpu == PROCESSOR_V9 \
2284           || sparc_cpu == PROCESSOR_ULTRASPARC) \
2285          ? 7 \
2286          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2287             ? 9 : 3))
2288
2289 #define PREFETCH_BLOCK \
2290         ((sparc_cpu == PROCESSOR_ULTRASPARC \
2291           || sparc_cpu == PROCESSOR_ULTRASPARC3) \
2292          ? 64 : 32)
2293
2294 #define SIMULTANEOUS_PREFETCHES \
2295         ((sparc_cpu == PROCESSOR_ULTRASPARC) \
2296          ? 2 \
2297          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
2298             ? 8 : 3))
2299 \f
2300 /* Control the assembler format that we output.  */
2301
2302 /* A C string constant describing how to begin a comment in the target
2303    assembler language.  The compiler assumes that the comment will end at
2304    the end of the line.  */
2305
2306 #define ASM_COMMENT_START "!"
2307
2308 /* Output to assembler file text saying following lines
2309    may contain character constants, extra white space, comments, etc.  */
2310
2311 #define ASM_APP_ON ""
2312
2313 /* Output to assembler file text saying following lines
2314    no longer contain unusual constructs.  */
2315
2316 #define ASM_APP_OFF ""
2317
2318 /* How to refer to registers in assembler output.
2319    This sequence is indexed by compiler's hard-register-number (see above).  */
2320
2321 #define REGISTER_NAMES \
2322 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
2323  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
2324  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
2325  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
2326  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
2327  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
2328  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
2329  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
2330  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
2331  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
2332  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
2333  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
2334  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp" }
2335
2336 /* Define additional names for use in asm clobbers and asm declarations.  */
2337
2338 #define ADDITIONAL_REGISTER_NAMES \
2339 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
2340
2341 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
2342    can run past this up to a continuation point.  Once we used 1500, but
2343    a single entry in C++ can run more than 500 bytes, due to the length of
2344    mangled symbol names.  dbxout.c should really be fixed to do
2345    continuations when they are actually needed instead of trying to
2346    guess...  */
2347 #define DBX_CONTIN_LENGTH 1000
2348
2349 /* This is how to output a command to make the user-level label named NAME
2350    defined for reference from other files.  */
2351
2352 /* Globalizing directive for a label.  */
2353 #define GLOBAL_ASM_OP "\t.global "
2354
2355 /* The prefix to add to user-visible assembler symbols.  */
2356
2357 #define USER_LABEL_PREFIX "_"
2358
2359 /* This is how to store into the string LABEL
2360    the symbol_ref name of an internal numbered label where
2361    PREFIX is the class of label and NUM is the number within the class.
2362    This is suitable for output with `assemble_name'.  */
2363
2364 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
2365   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
2366
2367 /* This is how we hook in and defer the case-vector until the end of
2368    the function.  */
2369 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
2370   sparc_defer_case_vector ((LAB),(VEC), 0)
2371
2372 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
2373   sparc_defer_case_vector ((LAB),(VEC), 1)
2374
2375 /* This is how to output an element of a case-vector that is absolute.  */
2376
2377 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2378 do {                                                                    \
2379   char label[30];                                                       \
2380   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
2381   if (CASE_VECTOR_MODE == SImode)                                       \
2382     fprintf (FILE, "\t.word\t");                                        \
2383   else                                                                  \
2384     fprintf (FILE, "\t.xword\t");                                       \
2385   assemble_name (FILE, label);                                          \
2386   fputc ('\n', FILE);                                                   \
2387 } while (0)
2388
2389 /* This is how to output an element of a case-vector that is relative.
2390    (SPARC uses such vectors only when generating PIC.)  */
2391
2392 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
2393 do {                                                                    \
2394   char label[30];                                                       \
2395   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
2396   if (CASE_VECTOR_MODE == SImode)                                       \
2397     fprintf (FILE, "\t.word\t");                                        \
2398   else                                                                  \
2399     fprintf (FILE, "\t.xword\t");                                       \
2400   assemble_name (FILE, label);                                          \
2401   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
2402   fputc ('-', FILE);                                                    \
2403   assemble_name (FILE, label);                                          \
2404   fputc ('\n', FILE);                                                   \
2405 } while (0)
2406
2407 /* This is what to output before and after case-vector (both
2408    relative and absolute).  If .subsection -1 works, we put case-vectors
2409    at the beginning of the current section.  */
2410
2411 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2412
2413 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
2414   fprintf(FILE, "\t.subsection\t-1\n")
2415
2416 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
2417   fprintf(FILE, "\t.previous\n")
2418
2419 #endif
2420
2421 /* This is how to output an assembler line
2422    that says to advance the location counter
2423    to a multiple of 2**LOG bytes.  */
2424
2425 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2426   if ((LOG) != 0)                       \
2427     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
2428
2429 /* This is how to output an assembler line that says to advance
2430    the location counter to a multiple of 2**LOG bytes using the
2431    "nop" instruction as padding.  */
2432 #define ASM_OUTPUT_ALIGN_WITH_NOP(FILE,LOG)   \
2433   if ((LOG) != 0)                             \
2434     fprintf (FILE, "\t.align %d,0x1000000\n", (1<<(LOG)))
2435
2436 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2437   fprintf (FILE, "\t.skip "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
2438
2439 /* This says how to output an assembler line
2440    to define a global common symbol.  */
2441
2442 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2443 ( fputs ("\t.common ", (FILE)),         \
2444   assemble_name ((FILE), (NAME)),               \
2445   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\"\n", (SIZE)))
2446
2447 /* This says how to output an assembler line to define a local common
2448    symbol.  */
2449
2450 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
2451 ( fputs ("\t.reserve ", (FILE)),                                        \
2452   assemble_name ((FILE), (NAME)),                                       \
2453   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\",%u\n",      \
2454            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
2455
2456 /* A C statement (sans semicolon) to output to the stdio stream
2457    FILE the assembler definition of uninitialized global DECL named
2458    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
2459    Try to use asm_output_aligned_bss to implement this macro.  */
2460
2461 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
2462   do {                                                          \
2463     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
2464   } while (0)
2465
2466 #define IDENT_ASM_OP "\t.ident\t"
2467
2468 /* Output #ident as a .ident.  */
2469
2470 #define ASM_OUTPUT_IDENT(FILE, NAME) \
2471   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
2472
2473 /* Emit a dtp-relative reference to a TLS variable.  */
2474
2475 #ifdef HAVE_AS_TLS
2476 #define ASM_OUTPUT_DWARF_DTPREL(FILE, SIZE, X) \
2477   sparc_output_dwarf_dtprel (FILE, SIZE, X)
2478 #endif
2479
2480 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
2481   ((CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^'              \
2482    || (CHAR) == '(' || (CHAR) == '_' || (CHAR) == '&')
2483
2484 /* Print operand X (an rtx) in assembler syntax to file FILE.
2485    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2486    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2487
2488 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
2489
2490 /* Print a memory address as an operand to reference that memory location.  */
2491
2492 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2493 { register rtx base, index = 0;                                 \
2494   int offset = 0;                                               \
2495   register rtx addr = ADDR;                                     \
2496   if (GET_CODE (addr) == REG)                                   \
2497     fputs (reg_names[REGNO (addr)], FILE);                      \
2498   else if (GET_CODE (addr) == PLUS)                             \
2499     {                                                           \
2500       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)               \
2501         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);\
2502       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)          \
2503         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);\
2504       else                                                      \
2505         base = XEXP (addr, 0), index = XEXP (addr, 1);          \
2506       if (GET_CODE (base) == LO_SUM)                            \
2507         {                                                       \
2508           if (! USE_AS_OFFSETABLE_LO10                          \
2509               || TARGET_ARCH32                                  \
2510               || TARGET_CM_MEDMID)                              \
2511             abort ();                                           \
2512           output_operand (XEXP (base, 0), 0);                   \
2513           fputs ("+%lo(", FILE);                                \
2514           output_address (XEXP (base, 1));                      \
2515           fprintf (FILE, ")+%d", offset);                       \
2516         }                                                       \
2517       else                                                      \
2518         {                                                       \
2519           fputs (reg_names[REGNO (base)], FILE);                \
2520           if (index == 0)                                       \
2521             fprintf (FILE, "%+d", offset);                      \
2522           else if (GET_CODE (index) == REG)                     \
2523             fprintf (FILE, "+%s", reg_names[REGNO (index)]);    \
2524           else if (GET_CODE (index) == SYMBOL_REF               \
2525                    || GET_CODE (index) == CONST)                \
2526             fputc ('+', FILE), output_addr_const (FILE, index); \
2527           else abort ();                                        \
2528         }                                                       \
2529     }                                                           \
2530   else if (GET_CODE (addr) == MINUS                             \
2531            && GET_CODE (XEXP (addr, 1)) == LABEL_REF)           \
2532     {                                                           \
2533       output_addr_const (FILE, XEXP (addr, 0));                 \
2534       fputs ("-(", FILE);                                       \
2535       output_addr_const (FILE, XEXP (addr, 1));                 \
2536       fputs ("-.)", FILE);                                      \
2537     }                                                           \
2538   else if (GET_CODE (addr) == LO_SUM)                           \
2539     {                                                           \
2540       output_operand (XEXP (addr, 0), 0);                       \
2541       if (TARGET_CM_MEDMID)                                     \
2542         fputs ("+%l44(", FILE);                                 \
2543       else                                                      \
2544         fputs ("+%lo(", FILE);                                  \
2545       output_address (XEXP (addr, 1));                          \
2546       fputc (')', FILE);                                        \
2547     }                                                           \
2548   else if (flag_pic && GET_CODE (addr) == CONST                 \
2549            && GET_CODE (XEXP (addr, 0)) == MINUS                \
2550            && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST      \
2551            && GET_CODE (XEXP (XEXP (XEXP (addr, 0), 1), 0)) == MINUS    \
2552            && XEXP (XEXP (XEXP (XEXP (addr, 0), 1), 0), 1) == pc_rtx)   \
2553     {                                                           \
2554       addr = XEXP (addr, 0);                                    \
2555       output_addr_const (FILE, XEXP (addr, 0));                 \
2556       /* Group the args of the second CONST in parenthesis.  */ \
2557       fputs ("-(", FILE);                                       \
2558       /* Skip past the second CONST--it does nothing for us.  */\
2559       output_addr_const (FILE, XEXP (XEXP (addr, 1), 0));       \
2560       /* Close the parenthesis.  */                             \
2561       fputc (')', FILE);                                        \
2562     }                                                           \
2563   else                                                          \
2564     {                                                           \
2565       output_addr_const (FILE, addr);                           \
2566     }                                                           \
2567 }
2568
2569 #ifdef HAVE_AS_TLS
2570 #define TARGET_TLS 1
2571 #else
2572 #define TARGET_TLS 0
2573 #endif
2574 #define TARGET_SUN_TLS TARGET_TLS
2575 #define TARGET_GNU_TLS 0
2576
2577 /* Define the codes that are matched by predicates in sparc.c.  */
2578
2579 #define PREDICATE_CODES                                                 \
2580 {"reg_or_0_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},           \
2581 {"const1_operand", {CONST_INT}},                                        \
2582 {"fp_zero_operand", {CONST_DOUBLE}},                                    \
2583 {"fp_register_operand", {SUBREG, REG}},                                 \
2584 {"intreg_operand", {SUBREG, REG}},                                      \
2585 {"fcc_reg_operand", {REG}},                                             \
2586 {"fcc0_reg_operand", {REG}},                                            \
2587 {"icc_or_fcc_reg_operand", {REG}},                                      \
2588 {"restore_operand", {REG}},                                             \
2589 {"call_operand", {MEM}},                                                \
2590 {"call_operand_address", {SYMBOL_REF, LABEL_REF, CONST, CONST_DOUBLE,   \
2591         ADDRESSOF, SUBREG, REG, PLUS, LO_SUM, CONST_INT}},              \
2592 {"symbolic_operand", {SYMBOL_REF, LABEL_REF, CONST}},                   \
2593 {"symbolic_memory_operand", {SUBREG, MEM}},                             \
2594 {"label_ref_operand", {LABEL_REF}},                                     \
2595 {"sp64_medium_pic_operand", {CONST}},                                   \
2596 {"data_segment_operand", {SYMBOL_REF, PLUS, CONST}},                    \
2597 {"text_segment_operand", {LABEL_REF, SYMBOL_REF, PLUS, CONST}},         \
2598 {"reg_or_nonsymb_mem_operand", {SUBREG, REG, MEM}},                     \
2599 {"splittable_symbolic_memory_operand", {MEM}},                          \
2600 {"splittable_immediate_memory_operand", {MEM}},                         \
2601 {"eq_or_neq", {EQ, NE}},                                                \
2602 {"normal_comp_operator", {GE, GT, LE, LT, GTU, LEU}},                   \
2603 {"noov_compare_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},      \
2604 {"noov_compare64_op", {NE, EQ, GE, GT, LE, LT, GEU, GTU, LEU, LTU}},    \
2605 {"v9_regcmp_op", {EQ, NE, GE, LT, LE, GT}},                             \
2606 {"extend_op", {SIGN_EXTEND, ZERO_EXTEND}},                              \
2607 {"cc_arithop", {AND, IOR, XOR}},                                        \
2608 {"cc_arithopn", {AND, IOR}},                                            \
2609 {"arith_operand", {SUBREG, REG, CONST_INT}},                            \
2610 {"arith_add_operand", {SUBREG, REG, CONST_INT}},                        \
2611 {"arith11_operand", {SUBREG, REG, CONST_INT}},                          \
2612 {"arith10_operand", {SUBREG, REG, CONST_INT}},                          \
2613 {"arith_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},       \
2614 {"arith_double_add_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},   \
2615 {"arith11_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2616 {"arith10_double_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE}},     \
2617 {"small_int", {CONST_INT}},                                             \
2618 {"small_int_or_double", {CONST_INT, CONST_DOUBLE}},                     \
2619 {"uns_small_int", {CONST_INT}},                                         \
2620 {"uns_arith_operand", {SUBREG, REG, CONST_INT}},                        \
2621 {"clobbered_register", {REG}},                                          \
2622 {"input_operand", {SUBREG, REG, CONST_INT, MEM, CONST}},                \
2623 {"const64_operand", {CONST_INT, CONST_DOUBLE}},                         \
2624 {"const64_high_operand", {CONST_INT, CONST_DOUBLE}},                    \
2625 {"tgd_symbolic_operand", {SYMBOL_REF}},                                 \
2626 {"tld_symbolic_operand", {SYMBOL_REF}},                                 \
2627 {"tie_symbolic_operand", {SYMBOL_REF}},                                 \
2628 {"tle_symbolic_operand", {SYMBOL_REF}},
2629
2630 /* The number of Pmode words for the setjmp buffer.  */
2631 #define JMP_BUF_SIZE 12
2632
2633 #define DONT_ACCESS_GBLS_AFTER_EPILOGUE (flag_pic)