OSDN Git Service

Turn UNITS_PER_SIMD_WORD into a target hook.
[pf3gnuchains/gcc-fork.git] / gcc / config / sparc / sparc.h
1 /* Definitions of target machine for GNU compiler, for Sun SPARC.
2    Copyright (C) 1987, 1988, 1989, 1992, 1994, 1995, 1996, 1997, 1998, 1999
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009, 2010
4    Free Software Foundation, Inc.
5    Contributed by Michael Tiemann (tiemann@cygnus.com).
6    64-bit SPARC-V9 support by Michael Tiemann, Jim Wilson, and Doug Evans,
7    at Cygnus Support.
8
9 This file is part of GCC.
10
11 GCC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 3, or (at your option)
14 any later version.
15
16 GCC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GCC; see the file COPYING3.  If not see
23 <http://www.gnu.org/licenses/>.  */
24
25 #include "config/vxworks-dummy.h"
26
27 /* Note that some other tm.h files include this one and then override
28    whatever definitions are necessary.  */
29
30 /* Define the specific costs for a given cpu */
31
32 struct processor_costs {
33   /* Integer load */
34   const int int_load;
35
36   /* Integer signed load */
37   const int int_sload;
38
39   /* Integer zeroed load */
40   const int int_zload;
41
42   /* Float load */
43   const int float_load;
44
45   /* fmov, fneg, fabs */
46   const int float_move;
47
48   /* fadd, fsub */
49   const int float_plusminus;
50
51   /* fcmp */
52   const int float_cmp;
53
54   /* fmov, fmovr */
55   const int float_cmove;
56
57   /* fmul */
58   const int float_mul;
59
60   /* fdivs */
61   const int float_div_sf;
62
63   /* fdivd */
64   const int float_div_df;
65
66   /* fsqrts */
67   const int float_sqrt_sf;
68
69   /* fsqrtd */
70   const int float_sqrt_df;
71
72   /* umul/smul */
73   const int int_mul;
74
75   /* mulX */
76   const int int_mulX;
77
78   /* integer multiply cost for each bit set past the most
79      significant 3, so the formula for multiply cost becomes:
80
81         if (rs1 < 0)
82           highest_bit = highest_clear_bit(rs1);
83         else
84           highest_bit = highest_set_bit(rs1);
85         if (highest_bit < 3)
86           highest_bit = 3;
87         cost = int_mul{,X} + ((highest_bit - 3) / int_mul_bit_factor);
88
89      A value of zero indicates that the multiply costs is fixed,
90      and not variable.  */
91   const int int_mul_bit_factor;
92
93   /* udiv/sdiv */
94   const int int_div;
95
96   /* divX */
97   const int int_divX;
98
99   /* movcc, movr */
100   const int int_cmove;
101
102   /* penalty for shifts, due to scheduling rules etc. */
103   const int shift_penalty;
104 };
105
106 extern const struct processor_costs *sparc_costs;
107
108 /* Target CPU builtins.  FIXME: Defining sparc is for the benefit of
109    Solaris only; otherwise just define __sparc__.  Sadly the headers
110    are such a mess there is no Solaris-specific header.  */
111 #define TARGET_CPU_CPP_BUILTINS()               \
112   do                                            \
113     {                                           \
114         builtin_define_std ("sparc");           \
115         if (TARGET_64BIT)                       \
116           {                                     \
117             builtin_assert ("cpu=sparc64");     \
118             builtin_assert ("machine=sparc64"); \
119           }                                     \
120         else                                    \
121           {                                     \
122             builtin_assert ("cpu=sparc");       \
123             builtin_assert ("machine=sparc");   \
124           }                                     \
125     }                                           \
126   while (0)
127
128 /* Specify this in a cover file to provide bi-architecture (32/64) support.  */
129 /* #define SPARC_BI_ARCH */
130
131 /* Macro used later in this file to determine default architecture.  */
132 #define DEFAULT_ARCH32_P ((TARGET_DEFAULT & MASK_64BIT) == 0)
133
134 /* TARGET_ARCH{32,64} are the main macros to decide which of the two
135    architectures to compile for.  We allow targets to choose compile time or
136    runtime selection.  */
137 #ifdef IN_LIBGCC2
138 #if defined(__sparcv9) || defined(__arch64__)
139 #define TARGET_ARCH32 0
140 #else
141 #define TARGET_ARCH32 1
142 #endif /* sparc64 */
143 #else
144 #ifdef SPARC_BI_ARCH
145 #define TARGET_ARCH32 (! TARGET_64BIT)
146 #else
147 #define TARGET_ARCH32 (DEFAULT_ARCH32_P)
148 #endif /* SPARC_BI_ARCH */
149 #endif /* IN_LIBGCC2 */
150 #define TARGET_ARCH64 (! TARGET_ARCH32)
151
152 /* Code model selection in 64-bit environment.
153
154    The machine mode used for addresses is 32-bit wide:
155
156    TARGET_CM_32:     32-bit address space.
157                      It is the code model used when generating 32-bit code.
158
159    The machine mode used for addresses is 64-bit wide:
160
161    TARGET_CM_MEDLOW: 32-bit address space.
162                      The executable must be in the low 32 bits of memory.
163                      This avoids generating %uhi and %ulo terms.  Programs
164                      can be statically or dynamically linked.
165
166    TARGET_CM_MEDMID: 44-bit address space.
167                      The executable must be in the low 44 bits of memory,
168                      and the %[hml]44 terms are used.  The text and data
169                      segments have a maximum size of 2GB (31-bit span).
170                      The maximum offset from any instruction to the label
171                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
172
173    TARGET_CM_MEDANY: 64-bit address space.
174                      The text and data segments have a maximum size of 2GB
175                      (31-bit span) and may be located anywhere in memory.
176                      The maximum offset from any instruction to the label
177                      _GLOBAL_OFFSET_TABLE_ is 2GB (31-bit span).
178
179    TARGET_CM_EMBMEDANY: 64-bit address space.
180                      The text and data segments have a maximum size of 2GB
181                      (31-bit span) and may be located anywhere in memory.
182                      The global register %g4 contains the start address of
183                      the data segment.  Programs are statically linked and
184                      PIC is not supported.
185
186    Different code models are not supported in 32-bit environment.  */
187
188 enum cmodel {
189   CM_32,
190   CM_MEDLOW,
191   CM_MEDMID,
192   CM_MEDANY,
193   CM_EMBMEDANY
194 };
195
196 /* One of CM_FOO.  */
197 extern enum cmodel sparc_cmodel;
198
199 /* V9 code model selection.  */
200 #define TARGET_CM_MEDLOW    (sparc_cmodel == CM_MEDLOW)
201 #define TARGET_CM_MEDMID    (sparc_cmodel == CM_MEDMID)
202 #define TARGET_CM_MEDANY    (sparc_cmodel == CM_MEDANY)
203 #define TARGET_CM_EMBMEDANY (sparc_cmodel == CM_EMBMEDANY)
204
205 #define SPARC_DEFAULT_CMODEL CM_32
206
207 /* The SPARC-V9 architecture defines a relaxed memory ordering model (RMO)
208    which requires the following macro to be true if enabled.  Prior to V9,
209    there are no instructions to even talk about memory synchronization.
210    Note that the UltraSPARC III processors don't implement RMO, unlike the
211    UltraSPARC II processors.  Niagara and Niagara-2 do not implement RMO
212    either.
213
214    Default to false; for example, Solaris never enables RMO, only ever uses
215    total memory ordering (TMO).  */
216 #define SPARC_RELAXED_ORDERING false
217
218 /* Do not use the .note.GNU-stack convention by default.  */
219 #define NEED_INDICATE_EXEC_STACK 0
220
221 /* This is call-clobbered in the normal ABI, but is reserved in the
222    home grown (aka upward compatible) embedded ABI.  */
223 #define EMBMEDANY_BASE_REG "%g4"
224 \f
225 /* Values of TARGET_CPU_DEFAULT, set via -D in the Makefile,
226    and specified by the user via --with-cpu=foo.
227    This specifies the cpu implementation, not the architecture size.  */
228 /* Note that TARGET_CPU_v9 is assumed to start the list of 64-bit
229    capable cpu's.  */
230 #define TARGET_CPU_sparc        0
231 #define TARGET_CPU_v7           0       /* alias for previous */
232 #define TARGET_CPU_sparclet     1
233 #define TARGET_CPU_sparclite    2
234 #define TARGET_CPU_v8           3       /* generic v8 implementation */
235 #define TARGET_CPU_supersparc   4
236 #define TARGET_CPU_hypersparc   5
237 #define TARGET_CPU_sparc86x     6
238 #define TARGET_CPU_sparclite86x 6
239 #define TARGET_CPU_v9           7       /* generic v9 implementation */
240 #define TARGET_CPU_sparcv9      7       /* alias */
241 #define TARGET_CPU_sparc64      7       /* alias */
242 #define TARGET_CPU_ultrasparc   8
243 #define TARGET_CPU_ultrasparc3  9
244 #define TARGET_CPU_niagara      10
245 #define TARGET_CPU_niagara2     11
246
247 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9 \
248  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc \
249  || TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3 \
250  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara \
251  || TARGET_CPU_DEFAULT == TARGET_CPU_niagara2
252
253 #define CPP_CPU32_DEFAULT_SPEC ""
254 #define ASM_CPU32_DEFAULT_SPEC ""
255
256 #if TARGET_CPU_DEFAULT == TARGET_CPU_v9
257 /* ??? What does Sun's CC pass?  */
258 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
259 /* ??? It's not clear how other assemblers will handle this, so by default
260    use GAS.  Sun's Solaris assembler recognizes -xarch=v8plus, but this case
261    is handled in sol2.h.  */
262 #define ASM_CPU64_DEFAULT_SPEC "-Av9"
263 #endif
264 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc
265 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
266 #define ASM_CPU64_DEFAULT_SPEC "-Av9a"
267 #endif
268 #if TARGET_CPU_DEFAULT == TARGET_CPU_ultrasparc3
269 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
270 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
271 #endif
272 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara
273 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
274 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
275 #endif
276 #if TARGET_CPU_DEFAULT == TARGET_CPU_niagara2
277 #define CPP_CPU64_DEFAULT_SPEC "-D__sparc_v9__"
278 #define ASM_CPU64_DEFAULT_SPEC "-Av9b"
279 #endif
280
281 #else
282
283 #define CPP_CPU64_DEFAULT_SPEC ""
284 #define ASM_CPU64_DEFAULT_SPEC ""
285
286 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparc \
287  || TARGET_CPU_DEFAULT == TARGET_CPU_v8
288 #define CPP_CPU32_DEFAULT_SPEC ""
289 #define ASM_CPU32_DEFAULT_SPEC ""
290 #endif
291
292 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclet
293 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclet__"
294 #define ASM_CPU32_DEFAULT_SPEC "-Asparclet"
295 #endif
296
297 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite
298 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite__"
299 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
300 #endif
301
302 #if TARGET_CPU_DEFAULT == TARGET_CPU_supersparc
303 #define CPP_CPU32_DEFAULT_SPEC "-D__supersparc__ -D__sparc_v8__"
304 #define ASM_CPU32_DEFAULT_SPEC ""
305 #endif
306
307 #if TARGET_CPU_DEFAULT == TARGET_CPU_hypersparc
308 #define CPP_CPU32_DEFAULT_SPEC "-D__hypersparc__ -D__sparc_v8__"
309 #define ASM_CPU32_DEFAULT_SPEC ""
310 #endif
311
312 #if TARGET_CPU_DEFAULT == TARGET_CPU_sparclite86x
313 #define CPP_CPU32_DEFAULT_SPEC "-D__sparclite86x__"
314 #define ASM_CPU32_DEFAULT_SPEC "-Asparclite"
315 #endif
316
317 #endif
318
319 #if !defined(CPP_CPU32_DEFAULT_SPEC) || !defined(CPP_CPU64_DEFAULT_SPEC)
320  #error Unrecognized value in TARGET_CPU_DEFAULT.
321 #endif
322
323 #ifdef SPARC_BI_ARCH
324
325 #define CPP_CPU_DEFAULT_SPEC \
326 (DEFAULT_ARCH32_P ? "\
327 %{m64:" CPP_CPU64_DEFAULT_SPEC "} \
328 %{!m64:" CPP_CPU32_DEFAULT_SPEC "} \
329 " : "\
330 %{m32:" CPP_CPU32_DEFAULT_SPEC "} \
331 %{!m32:" CPP_CPU64_DEFAULT_SPEC "} \
332 ")
333 #define ASM_CPU_DEFAULT_SPEC \
334 (DEFAULT_ARCH32_P ? "\
335 %{m64:" ASM_CPU64_DEFAULT_SPEC "} \
336 %{!m64:" ASM_CPU32_DEFAULT_SPEC "} \
337 " : "\
338 %{m32:" ASM_CPU32_DEFAULT_SPEC "} \
339 %{!m32:" ASM_CPU64_DEFAULT_SPEC "} \
340 ")
341
342 #else /* !SPARC_BI_ARCH */
343
344 #define CPP_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? CPP_CPU32_DEFAULT_SPEC : CPP_CPU64_DEFAULT_SPEC)
345 #define ASM_CPU_DEFAULT_SPEC (DEFAULT_ARCH32_P ? ASM_CPU32_DEFAULT_SPEC : ASM_CPU64_DEFAULT_SPEC)
346
347 #endif /* !SPARC_BI_ARCH */
348
349 /* Define macros to distinguish architectures.  */
350
351 /* Common CPP definitions used by CPP_SPEC amongst the various targets
352    for handling -mcpu=xxx switches.  */
353 #define CPP_CPU_SPEC "\
354 %{msoft-float:-D_SOFT_FLOAT} \
355 %{mcypress:} \
356 %{msparclite:-D__sparclite__} \
357 %{mf930:-D__sparclite__} %{mf934:-D__sparclite__} \
358 %{mv8:-D__sparc_v8__} \
359 %{msupersparc:-D__supersparc__ -D__sparc_v8__} \
360 %{mcpu=sparclet:-D__sparclet__} %{mcpu=tsc701:-D__sparclet__} \
361 %{mcpu=sparclite:-D__sparclite__} \
362 %{mcpu=f930:-D__sparclite__} %{mcpu=f934:-D__sparclite__} \
363 %{mcpu=v8:-D__sparc_v8__} \
364 %{mcpu=supersparc:-D__supersparc__ -D__sparc_v8__} \
365 %{mcpu=hypersparc:-D__hypersparc__ -D__sparc_v8__} \
366 %{mcpu=sparclite86x:-D__sparclite86x__} \
367 %{mcpu=v9:-D__sparc_v9__} \
368 %{mcpu=ultrasparc:-D__sparc_v9__} \
369 %{mcpu=ultrasparc3:-D__sparc_v9__} \
370 %{mcpu=niagara:-D__sparc_v9__} \
371 %{mcpu=niagara2:-D__sparc_v9__} \
372 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(cpp_cpu_default)}}}}}}} \
373 "
374 #define CPP_ARCH32_SPEC ""
375 #define CPP_ARCH64_SPEC "-D__arch64__"
376
377 #define CPP_ARCH_DEFAULT_SPEC \
378 (DEFAULT_ARCH32_P ? CPP_ARCH32_SPEC : CPP_ARCH64_SPEC)
379
380 #define CPP_ARCH_SPEC "\
381 %{m32:%(cpp_arch32)} \
382 %{m64:%(cpp_arch64)} \
383 %{!m32:%{!m64:%(cpp_arch_default)}} \
384 "
385
386 /* Macros to distinguish endianness.  */
387 #define CPP_ENDIAN_SPEC "\
388 %{mlittle-endian:-D__LITTLE_ENDIAN__} \
389 %{mlittle-endian-data:-D__LITTLE_ENDIAN_DATA__}"
390
391 /* Macros to distinguish the particular subtarget.  */
392 #define CPP_SUBTARGET_SPEC ""
393
394 #define CPP_SPEC "%(cpp_cpu) %(cpp_arch) %(cpp_endian) %(cpp_subtarget)"
395
396 /* Prevent error on `-sun4' and `-target sun4' options.  */
397 /* This used to translate -dalign to -malign, but that is no good
398    because it can't turn off the usual meaning of making debugging dumps.  */
399 /* Translate old style -m<cpu> into new style -mcpu=<cpu>.
400    ??? Delete support for -m<cpu> for 2.9.  */
401
402 #define CC1_SPEC "\
403 %{sun4:} %{target:} \
404 %{mcypress:-mcpu=cypress} \
405 %{msparclite:-mcpu=sparclite} %{mf930:-mcpu=f930} %{mf934:-mcpu=f934} \
406 %{mv8:-mcpu=v8} %{msupersparc:-mcpu=supersparc} \
407 "
408
409 /* Override in target specific files.  */
410 #define ASM_CPU_SPEC "\
411 %{mcpu=sparclet:-Asparclet} %{mcpu=tsc701:-Asparclet} \
412 %{msparclite:-Asparclite} \
413 %{mf930:-Asparclite} %{mf934:-Asparclite} \
414 %{mcpu=sparclite:-Asparclite} \
415 %{mcpu=sparclite86x:-Asparclite} \
416 %{mcpu=f930:-Asparclite} %{mcpu=f934:-Asparclite} \
417 %{mv8plus:-Av8plus} \
418 %{mcpu=v9:-Av9} \
419 %{mcpu=ultrasparc:%{!mv8plus:-Av9a}} \
420 %{mcpu=ultrasparc3:%{!mv8plus:-Av9b}} \
421 %{mcpu=niagara:%{!mv8plus:-Av9b}} \
422 %{mcpu=niagara2:%{!mv8plus:-Av9b}} \
423 %{!mcpu*:%{!mcypress:%{!msparclite:%{!mf930:%{!mf934:%{!mv8:%{!msupersparc:%(asm_cpu_default)}}}}}}} \
424 "
425
426 /* Word size selection, among other things.
427    This is what GAS uses.  Add %(asm_arch) to ASM_SPEC to enable.  */
428
429 #define ASM_ARCH32_SPEC "-32"
430 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
431 #define ASM_ARCH64_SPEC "-64 -no-undeclared-regs"
432 #else
433 #define ASM_ARCH64_SPEC "-64"
434 #endif
435 #define ASM_ARCH_DEFAULT_SPEC \
436 (DEFAULT_ARCH32_P ? ASM_ARCH32_SPEC : ASM_ARCH64_SPEC)
437
438 #define ASM_ARCH_SPEC "\
439 %{m32:%(asm_arch32)} \
440 %{m64:%(asm_arch64)} \
441 %{!m32:%{!m64:%(asm_arch_default)}} \
442 "
443
444 #ifdef HAVE_AS_RELAX_OPTION
445 #define ASM_RELAX_SPEC "%{!mno-relax:-relax}"
446 #else
447 #define ASM_RELAX_SPEC ""
448 #endif
449
450 /* Special flags to the Sun-4 assembler when using pipe for input.  */
451
452 #define ASM_SPEC "\
453 %{R} %{!pg:%{!p:%{fpic|fPIC|fpie|fPIE:-k}}} %{keep-local-as-symbols:-L} \
454 %(asm_cpu) %(asm_relax)"
455
456 #define AS_NEEDS_DASH_FOR_PIPED_INPUT
457
458 /* This macro defines names of additional specifications to put in the specs
459    that can be used in various specifications like CC1_SPEC.  Its definition
460    is an initializer with a subgrouping for each command option.
461
462    Each subgrouping contains a string constant, that defines the
463    specification name, and a string constant that used by the GCC driver
464    program.
465
466    Do not define this macro if it does not need to do anything.  */
467
468 #define EXTRA_SPECS \
469   { "cpp_cpu",          CPP_CPU_SPEC },         \
470   { "cpp_cpu_default",  CPP_CPU_DEFAULT_SPEC }, \
471   { "cpp_arch32",       CPP_ARCH32_SPEC },      \
472   { "cpp_arch64",       CPP_ARCH64_SPEC },      \
473   { "cpp_arch_default", CPP_ARCH_DEFAULT_SPEC },\
474   { "cpp_arch",         CPP_ARCH_SPEC },        \
475   { "cpp_endian",       CPP_ENDIAN_SPEC },      \
476   { "cpp_subtarget",    CPP_SUBTARGET_SPEC },   \
477   { "asm_cpu",          ASM_CPU_SPEC },         \
478   { "asm_cpu_default",  ASM_CPU_DEFAULT_SPEC }, \
479   { "asm_arch32",       ASM_ARCH32_SPEC },      \
480   { "asm_arch64",       ASM_ARCH64_SPEC },      \
481   { "asm_relax",        ASM_RELAX_SPEC },       \
482   { "asm_arch_default", ASM_ARCH_DEFAULT_SPEC },\
483   { "asm_arch",         ASM_ARCH_SPEC },        \
484   SUBTARGET_EXTRA_SPECS
485
486 #define SUBTARGET_EXTRA_SPECS
487
488 /* Because libgcc can generate references back to libc (via .umul etc.) we have
489    to list libc again after the second libgcc.  */
490 #define LINK_GCC_C_SEQUENCE_SPEC "%G %L %G %L"
491
492 \f
493 #define PTRDIFF_TYPE (TARGET_ARCH64 ? "long int" : "int")
494 #define SIZE_TYPE (TARGET_ARCH64 ? "long unsigned int" : "unsigned int")
495
496 /* ??? This should be 32 bits for v9 but what can we do?  */
497 #define WCHAR_TYPE "short unsigned int"
498 #define WCHAR_TYPE_SIZE 16
499
500 /* Show we can debug even without a frame pointer.  */
501 #define CAN_DEBUG_WITHOUT_FP
502
503 /* Option handling.  */
504
505 #define OVERRIDE_OPTIONS  sparc_override_options ()
506 \f
507 /* Mask of all CPU selection flags.  */
508 #define MASK_ISA \
509 (MASK_V8 + MASK_SPARCLITE + MASK_SPARCLET + MASK_V9 + MASK_DEPRECATED_V8_INSNS)
510
511 /* TARGET_HARD_MUL: Use hardware multiply instructions but not %y.
512    TARGET_HARD_MUL32: Use hardware multiply instructions with rd %y
513    to get high 32 bits.  False in V8+ or V9 because multiply stores
514    a 64-bit result in a register.  */
515
516 #define TARGET_HARD_MUL32                               \
517   ((TARGET_V8 || TARGET_SPARCLITE                       \
518     || TARGET_SPARCLET || TARGET_DEPRECATED_V8_INSNS)   \
519    && ! TARGET_V8PLUS && TARGET_ARCH32)
520
521 #define TARGET_HARD_MUL                                 \
522   (TARGET_V8 || TARGET_SPARCLITE || TARGET_SPARCLET     \
523    || TARGET_DEPRECATED_V8_INSNS || TARGET_V8PLUS)
524
525 /* MASK_APP_REGS must always be the default because that's what
526    FIXED_REGISTERS is set to and -ffixed- is processed before
527    CONDITIONAL_REGISTER_USAGE is called (where we process -mno-app-regs).  */
528 #define TARGET_DEFAULT (MASK_APP_REGS + MASK_FPU)
529
530 /* Processor type.
531    These must match the values for the cpu attribute in sparc.md.  */
532 enum processor_type {
533   PROCESSOR_V7,
534   PROCESSOR_CYPRESS,
535   PROCESSOR_V8,
536   PROCESSOR_SUPERSPARC,
537   PROCESSOR_SPARCLITE,
538   PROCESSOR_F930,
539   PROCESSOR_F934,
540   PROCESSOR_HYPERSPARC,
541   PROCESSOR_SPARCLITE86X,
542   PROCESSOR_SPARCLET,
543   PROCESSOR_TSC701,
544   PROCESSOR_V9,
545   PROCESSOR_ULTRASPARC,
546   PROCESSOR_ULTRASPARC3,
547   PROCESSOR_NIAGARA,
548   PROCESSOR_NIAGARA2
549 };
550
551 /* This is set from -m{cpu,tune}=xxx.  */
552 extern enum processor_type sparc_cpu;
553
554 /* Recast the cpu class to be the cpu attribute.
555    Every file includes us, but not every file includes insn-attr.h.  */
556 #define sparc_cpu_attr ((enum attr_cpu) sparc_cpu)
557
558 /* Support for a compile-time default CPU, et cetera.  The rules are:
559    --with-cpu is ignored if -mcpu is specified.
560    --with-tune is ignored if -mtune is specified.
561    --with-float is ignored if -mhard-float, -msoft-float, -mfpu, or -mno-fpu
562      are specified.  */
563 #define OPTION_DEFAULT_SPECS \
564   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
565   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
566   {"float", "%{!msoft-float:%{!mhard-float:%{!fpu:%{!no-fpu:-m%(VALUE)-float}}}}" }
567
568 /* sparc_select[0] is reserved for the default cpu.  */
569 struct sparc_cpu_select
570 {
571   const char *string;
572   const char *const name;
573   const int set_tune_p;
574   const int set_arch_p;
575 };
576
577 extern struct sparc_cpu_select sparc_select[];
578 \f
579 /* target machine storage layout */
580
581 /* Define this if most significant bit is lowest numbered
582    in instructions that operate on numbered bit-fields.  */
583 #define BITS_BIG_ENDIAN 1
584
585 /* Define this if most significant byte of a word is the lowest numbered.  */
586 #define BYTES_BIG_ENDIAN 1
587
588 /* Define this if most significant word of a multiword number is the lowest
589    numbered.  */
590 #define WORDS_BIG_ENDIAN 1
591
592 /* Define this to set the endianness to use in libgcc2.c, which can
593    not depend on target_flags.  */
594 #if defined (__LITTLE_ENDIAN__) || defined(__LITTLE_ENDIAN_DATA__)
595 #define LIBGCC2_WORDS_BIG_ENDIAN 0
596 #else
597 #define LIBGCC2_WORDS_BIG_ENDIAN 1
598 #endif
599
600 #define MAX_BITS_PER_WORD       64
601
602 /* Width of a word, in units (bytes).  */
603 #define UNITS_PER_WORD          (TARGET_ARCH64 ? 8 : 4)
604 #ifdef IN_LIBGCC2
605 #define MIN_UNITS_PER_WORD      UNITS_PER_WORD
606 #else
607 #define MIN_UNITS_PER_WORD      4
608 #endif
609
610 /* Now define the sizes of the C data types.  */
611
612 #define SHORT_TYPE_SIZE         16
613 #define INT_TYPE_SIZE           32
614 #define LONG_TYPE_SIZE          (TARGET_ARCH64 ? 64 : 32)
615 #define LONG_LONG_TYPE_SIZE     64
616 #define FLOAT_TYPE_SIZE         32
617 #define DOUBLE_TYPE_SIZE        64
618
619 /* LONG_DOUBLE_TYPE_SIZE is defined per OS even though the
620    SPARC ABI says that it is 128-bit wide.  */
621 /* #define LONG_DOUBLE_TYPE_SIZE        128 */
622
623 /* The widest floating-point format really supported by the hardware.  */
624 #define WIDEST_HARDWARE_FP_SIZE 64
625
626 /* Width in bits of a pointer.  This is the size of ptr_mode.  */
627 #define POINTER_SIZE (TARGET_PTR64 ? 64 : 32)
628
629 /* This is the machine mode used for addresses.  */
630 #define Pmode (TARGET_ARCH64 ? DImode : SImode)
631
632 /* If we have to extend pointers (only when TARGET_ARCH64 and not
633    TARGET_PTR64), we want to do it unsigned.   This macro does nothing
634    if ptr_mode and Pmode are the same.  */
635 #define POINTERS_EXTEND_UNSIGNED 1
636
637 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
638 #define PARM_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
639
640 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
641 /* FIXME, this is wrong when TARGET_ARCH64 and TARGET_STACK_BIAS, because
642    then %sp+2047 is 128-bit aligned so %sp is really only byte-aligned.  */
643 #define STACK_BOUNDARY (TARGET_ARCH64 ? 128 : 64)
644 /* Temporary hack until the FIXME above is fixed.  */
645 #define SPARC_STACK_BOUNDARY_HACK (TARGET_ARCH64 && TARGET_STACK_BIAS)
646
647 /* ALIGN FRAMES on double word boundaries */
648
649 #define SPARC_STACK_ALIGN(LOC) \
650   (TARGET_ARCH64 ? (((LOC)+15) & ~15) : (((LOC)+7) & ~7))
651
652 /* Allocation boundary (in *bits*) for the code of a function.  */
653 #define FUNCTION_BOUNDARY 32
654
655 /* Alignment of field after `int : 0' in a structure.  */
656 #define EMPTY_FIELD_BOUNDARY (TARGET_ARCH64 ? 64 : 32)
657
658 /* Every structure's size must be a multiple of this.  */
659 #define STRUCTURE_SIZE_BOUNDARY 8
660
661 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
662 #define PCC_BITFIELD_TYPE_MATTERS 1
663
664 /* No data type wants to be aligned rounder than this.  */
665 #define BIGGEST_ALIGNMENT (TARGET_ARCH64 ? 128 : 64)
666
667 /* The best alignment to use in cases where we have a choice.  */
668 #define FASTEST_ALIGNMENT 64
669
670 /* Define this macro as an expression for the alignment of a structure
671    (given by STRUCT as a tree node) if the alignment computed in the
672    usual way is COMPUTED and the alignment explicitly specified was
673    SPECIFIED.
674
675    The default is to use SPECIFIED if it is larger; otherwise, use
676    the smaller of COMPUTED and `BIGGEST_ALIGNMENT' */
677 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED)   \
678  (TARGET_FASTER_STRUCTS ?                               \
679   ((TREE_CODE (STRUCT) == RECORD_TYPE                   \
680     || TREE_CODE (STRUCT) == UNION_TYPE                 \
681     || TREE_CODE (STRUCT) == QUAL_UNION_TYPE)           \
682    && TYPE_FIELDS (STRUCT) != 0                         \
683      ? MAX (MAX ((COMPUTED), (SPECIFIED)), BIGGEST_ALIGNMENT) \
684      : MAX ((COMPUTED), (SPECIFIED)))                   \
685    :  MAX ((COMPUTED), (SPECIFIED)))
686
687 /* Make strings word-aligned so strcpy from constants will be faster.  */
688 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
689   ((TREE_CODE (EXP) == STRING_CST       \
690     && (ALIGN) < FASTEST_ALIGNMENT)     \
691    ? FASTEST_ALIGNMENT : (ALIGN))
692
693 /* Make arrays of chars word-aligned for the same reasons.  */
694 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
695   (TREE_CODE (TYPE) == ARRAY_TYPE               \
696    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
697    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
698
699 /* Make local arrays of chars word-aligned for the same reasons.  */
700 #define LOCAL_ALIGNMENT(TYPE, ALIGN) DATA_ALIGNMENT (TYPE, ALIGN)
701
702 /* Set this nonzero if move instructions will actually fail to work
703    when given unaligned data.  */
704 #define STRICT_ALIGNMENT 1
705
706 /* Things that must be doubleword aligned cannot go in the text section,
707    because the linker fails to align the text section enough!
708    Put them in the data section.  This macro is only used in this file.  */
709 #define MAX_TEXT_ALIGN 32
710 \f
711 /* Standard register usage.  */
712
713 /* Number of actual hardware registers.
714    The hardware registers are assigned numbers for the compiler
715    from 0 to just below FIRST_PSEUDO_REGISTER.
716    All registers that the compiler knows about must be given numbers,
717    even those that are not normally considered general registers.
718
719    SPARC has 32 integer registers and 32 floating point registers.
720    64-bit SPARC has 32 additional fp regs, but the odd numbered ones are not
721    accessible.  We still account for them to simplify register computations
722    (e.g.: in CLASS_MAX_NREGS).  There are also 4 fp condition code registers, so
723    32+32+32+4 == 100.
724    Register 100 is used as the integer condition code register.
725    Register 101 is used as the soft frame pointer register.  */
726
727 #define FIRST_PSEUDO_REGISTER 102
728
729 #define SPARC_FIRST_FP_REG     32
730 /* Additional V9 fp regs.  */
731 #define SPARC_FIRST_V9_FP_REG  64
732 #define SPARC_LAST_V9_FP_REG   95
733 /* V9 %fcc[0123].  V8 uses (figuratively) %fcc0.  */
734 #define SPARC_FIRST_V9_FCC_REG 96
735 #define SPARC_LAST_V9_FCC_REG  99
736 /* V8 fcc reg.  */
737 #define SPARC_FCC_REG 96
738 /* Integer CC reg.  We don't distinguish %icc from %xcc.  */
739 #define SPARC_ICC_REG 100
740
741 /* Nonzero if REGNO is an fp reg.  */
742 #define SPARC_FP_REG_P(REGNO) \
743 ((REGNO) >= SPARC_FIRST_FP_REG && (REGNO) <= SPARC_LAST_V9_FP_REG)
744
745 /* Argument passing regs.  */
746 #define SPARC_OUTGOING_INT_ARG_FIRST 8
747 #define SPARC_INCOMING_INT_ARG_FIRST 24
748 #define SPARC_FP_ARG_FIRST           32
749
750 /* 1 for registers that have pervasive standard uses
751    and are not available for the register allocator.
752
753    On non-v9 systems:
754    g1 is free to use as temporary.
755    g2-g4 are reserved for applications.  Gcc normally uses them as
756    temporaries, but this can be disabled via the -mno-app-regs option.
757    g5 through g7 are reserved for the operating system.
758
759    On v9 systems:
760    g1,g5 are free to use as temporaries, and are free to use between calls
761    if the call is to an external function via the PLT.
762    g4 is free to use as a temporary in the non-embedded case.
763    g4 is reserved in the embedded case.
764    g2-g3 are reserved for applications.  Gcc normally uses them as
765    temporaries, but this can be disabled via the -mno-app-regs option.
766    g6-g7 are reserved for the operating system (or application in
767    embedded case).
768    ??? Register 1 is used as a temporary by the 64 bit sethi pattern, so must
769    currently be a fixed register until this pattern is rewritten.
770    Register 1 is also used when restoring call-preserved registers in large
771    stack frames.
772
773    Registers fixed in arch32 and not arch64 (or vice-versa) are marked in
774    CONDITIONAL_REGISTER_USAGE in order to properly handle -ffixed-.
775 */
776
777 #define FIXED_REGISTERS  \
778  {1, 0, 2, 2, 2, 2, 1, 1,       \
779   0, 0, 0, 0, 0, 0, 1, 0,       \
780   0, 0, 0, 0, 0, 0, 0, 0,       \
781   0, 0, 0, 0, 0, 0, 1, 1,       \
782                                 \
783   0, 0, 0, 0, 0, 0, 0, 0,       \
784   0, 0, 0, 0, 0, 0, 0, 0,       \
785   0, 0, 0, 0, 0, 0, 0, 0,       \
786   0, 0, 0, 0, 0, 0, 0, 0,       \
787                                 \
788   0, 0, 0, 0, 0, 0, 0, 0,       \
789   0, 0, 0, 0, 0, 0, 0, 0,       \
790   0, 0, 0, 0, 0, 0, 0, 0,       \
791   0, 0, 0, 0, 0, 0, 0, 0,       \
792                                 \
793   0, 0, 0, 0, 0, 1}
794
795 /* 1 for registers not available across function calls.
796    These must include the FIXED_REGISTERS and also any
797    registers that can be used without being saved.
798    The latter must include the registers where values are returned
799    and the register where structure-value addresses are passed.
800    Aside from that, you can include as many other registers as you like.  */
801
802 #define CALL_USED_REGISTERS  \
803  {1, 1, 1, 1, 1, 1, 1, 1,       \
804   1, 1, 1, 1, 1, 1, 1, 1,       \
805   0, 0, 0, 0, 0, 0, 0, 0,       \
806   0, 0, 0, 0, 0, 0, 1, 1,       \
807                                 \
808   1, 1, 1, 1, 1, 1, 1, 1,       \
809   1, 1, 1, 1, 1, 1, 1, 1,       \
810   1, 1, 1, 1, 1, 1, 1, 1,       \
811   1, 1, 1, 1, 1, 1, 1, 1,       \
812                                 \
813   1, 1, 1, 1, 1, 1, 1, 1,       \
814   1, 1, 1, 1, 1, 1, 1, 1,       \
815   1, 1, 1, 1, 1, 1, 1, 1,       \
816   1, 1, 1, 1, 1, 1, 1, 1,       \
817                                 \
818   1, 1, 1, 1, 1, 1}
819
820 /* If !TARGET_FPU, then make the fp registers and fp cc regs fixed so that
821    they won't be allocated.  */
822
823 #define CONDITIONAL_REGISTER_USAGE                              \
824 do                                                              \
825   {                                                             \
826     if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)              \
827       {                                                         \
828         fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                \
829         call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
830       }                                                         \
831     /* If the user has passed -f{fixed,call-{used,saved}}-g5 */ \
832     /* then honor it.  */                                       \
833     if (TARGET_ARCH32 && fixed_regs[5])                         \
834       fixed_regs[5] = 1;                                        \
835     else if (TARGET_ARCH64 && fixed_regs[5] == 2)               \
836       fixed_regs[5] = 0;                                        \
837     if (! TARGET_V9)                                            \
838       {                                                         \
839         int regno;                                              \
840         for (regno = SPARC_FIRST_V9_FP_REG;                     \
841              regno <= SPARC_LAST_V9_FP_REG;                     \
842              regno++)                                           \
843           fixed_regs[regno] = 1;                                \
844         /* %fcc0 is used by v8 and v9.  */                      \
845         for (regno = SPARC_FIRST_V9_FCC_REG + 1;                \
846              regno <= SPARC_LAST_V9_FCC_REG;                    \
847              regno++)                                           \
848           fixed_regs[regno] = 1;                                \
849       }                                                         \
850     if (! TARGET_FPU)                                           \
851       {                                                         \
852         int regno;                                              \
853         for (regno = 32; regno < SPARC_LAST_V9_FCC_REG; regno++) \
854           fixed_regs[regno] = 1;                                \
855       }                                                         \
856     /* If the user has passed -f{fixed,call-{used,saved}}-g2 */ \
857     /* then honor it.  Likewise with g3 and g4.  */             \
858     if (fixed_regs[2] == 2)                                     \
859       fixed_regs[2] = ! TARGET_APP_REGS;                        \
860     if (fixed_regs[3] == 2)                                     \
861       fixed_regs[3] = ! TARGET_APP_REGS;                        \
862     if (TARGET_ARCH32 && fixed_regs[4] == 2)                    \
863       fixed_regs[4] = ! TARGET_APP_REGS;                        \
864     else if (TARGET_CM_EMBMEDANY)                               \
865       fixed_regs[4] = 1;                                        \
866     else if (fixed_regs[4] == 2)                                \
867       fixed_regs[4] = 0;                                        \
868   }                                                             \
869 while (0)
870
871 /* Return number of consecutive hard regs needed starting at reg REGNO
872    to hold something of mode MODE.
873    This is ordinarily the length in words of a value of mode MODE
874    but can be less for certain modes in special long registers.
875
876    On SPARC, ordinary registers hold 32 bits worth;
877    this means both integer and floating point registers.
878    On v9, integer regs hold 64 bits worth; floating point regs hold
879    32 bits worth (this includes the new fp regs as even the odd ones are
880    included in the hard register count).  */
881
882 #define HARD_REGNO_NREGS(REGNO, MODE) \
883   (TARGET_ARCH64                                                        \
884    ? ((REGNO) < 32 || (REGNO) == FRAME_POINTER_REGNUM                   \
885       ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD    \
886       : (GET_MODE_SIZE (MODE) + 3) / 4)                                 \
887    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
888
889 /* Due to the ARCH64 discrepancy above we must override this next
890    macro too.  */
891 #define REGMODE_NATURAL_SIZE(MODE) \
892   ((TARGET_ARCH64 && FLOAT_MODE_P (MODE)) ? 4 : UNITS_PER_WORD)
893
894 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
895    See sparc.c for how we initialize this.  */
896 extern const int *hard_regno_mode_classes;
897 extern int sparc_mode_class[];
898
899 /* ??? Because of the funny way we pass parameters we should allow certain
900    ??? types of float/complex values to be in integer registers during
901    ??? RTL generation.  This only matters on arch32.  */
902 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
903   ((hard_regno_mode_classes[REGNO] & sparc_mode_class[MODE]) != 0)
904
905 /* Value is 1 if it is OK to rename a hard register FROM to another hard
906    register TO.  We cannot rename %g1 as it may be used before the save
907    register window instruction in the prologue.  */
908 #define HARD_REGNO_RENAME_OK(FROM, TO) ((FROM) != 1)
909
910 /* Value is 1 if it is a good idea to tie two pseudo registers
911    when one has mode MODE1 and one has mode MODE2.
912    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
913    for any hard reg, then this must be 0 for correct output.
914
915    For V9: SFmode can't be combined with other float modes, because they can't
916    be allocated to the %d registers.  Also, DFmode won't fit in odd %f
917    registers, but SFmode will.  */
918 #define MODES_TIEABLE_P(MODE1, MODE2) \
919   ((MODE1) == (MODE2)                                           \
920    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)         \
921        && (! TARGET_V9                                          \
922            || (GET_MODE_CLASS (MODE1) != MODE_FLOAT             \
923                || (MODE1 != SFmode && MODE2 != SFmode)))))
924
925 /* Specify the registers used for certain standard purposes.
926    The values of these macros are register numbers.  */
927
928 /* Register to use for pushing function arguments.  */
929 #define STACK_POINTER_REGNUM 14
930
931 /* The stack bias (amount by which the hardware register is offset by).  */
932 #define SPARC_STACK_BIAS ((TARGET_ARCH64 && TARGET_STACK_BIAS) ? 2047 : 0)
933
934 /* Actual top-of-stack address is 92/176 greater than the contents of the
935    stack pointer register for !v9/v9.  That is:
936    - !v9: 64 bytes for the in and local registers, 4 bytes for structure return
937      address, and 6*4 bytes for the 6 register parameters.
938    - v9: 128 bytes for the in and local registers + 6*8 bytes for the integer
939      parameter regs.  */
940 #define STACK_POINTER_OFFSET (FIRST_PARM_OFFSET(0) + SPARC_STACK_BIAS)
941
942 /* Base register for access to local variables of the function.  */
943 #define HARD_FRAME_POINTER_REGNUM 30
944
945 /* The soft frame pointer does not have the stack bias applied.  */
946 #define FRAME_POINTER_REGNUM 101
947
948 /* Given the stack bias, the stack pointer isn't actually aligned.  */
949 #define INIT_EXPANDERS                                                   \
950   do {                                                                   \
951     if (crtl->emit.regno_pointer_align && SPARC_STACK_BIAS)      \
952       {                                                                  \
953         REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = BITS_PER_UNIT;      \
954         REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = BITS_PER_UNIT; \
955       }                                                                  \
956   } while (0)
957
958 /* Base register for access to arguments of the function.  */
959 #define ARG_POINTER_REGNUM FRAME_POINTER_REGNUM
960
961 /* Register in which static-chain is passed to a function.  This must
962    not be a register used by the prologue.  */
963 #define STATIC_CHAIN_REGNUM (TARGET_ARCH64 ? 5 : 2)
964
965 /* Register which holds offset table for position-independent
966    data references.  */
967
968 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 23 : INVALID_REGNUM)
969
970 /* Pick a default value we can notice from override_options:
971    !v9: Default is on.
972    v9: Default is off.
973    Originally it was -1, but later on the container of options changed to
974    unsigned byte, so we decided to pick 127 as default value, which does
975    reflect an undefined default value in case of 0/1.  */
976
977 #define DEFAULT_PCC_STRUCT_RETURN 127
978
979 /* Functions which return large structures get the address
980    to place the wanted value at offset 64 from the frame.
981    Must reserve 64 bytes for the in and local registers.
982    v9: Functions which return large structures get the address to place the
983    wanted value from an invisible first argument.  */
984 #define STRUCT_VALUE_OFFSET 64
985 \f
986 /* Define the classes of registers for register constraints in the
987    machine description.  Also define ranges of constants.
988
989    One of the classes must always be named ALL_REGS and include all hard regs.
990    If there is more than one class, another class must be named NO_REGS
991    and contain no registers.
992
993    The name GENERAL_REGS must be the name of a class (or an alias for
994    another name such as ALL_REGS).  This is the class of registers
995    that is allowed by "g" or "r" in a register constraint.
996    Also, registers outside this class are allocated only when
997    instructions express preferences for them.
998
999    The classes must be numbered in nondecreasing order; that is,
1000    a larger-numbered class must never be contained completely
1001    in a smaller-numbered class.
1002
1003    For any two classes, it is very desirable that there be another
1004    class that represents their union.  */
1005
1006 /* The SPARC has various kinds of registers: general, floating point,
1007    and condition codes [well, it has others as well, but none that we
1008    care directly about].
1009
1010    For v9 we must distinguish between the upper and lower floating point
1011    registers because the upper ones can't hold SFmode values.
1012    HARD_REGNO_MODE_OK won't help here because reload assumes that register(s)
1013    satisfying a group need for a class will also satisfy a single need for
1014    that class.  EXTRA_FP_REGS is a bit of a misnomer as it covers all 64 fp
1015    regs.
1016
1017    It is important that one class contains all the general and all the standard
1018    fp regs.  Otherwise find_reg() won't properly allocate int regs for moves,
1019    because reg_class_record() will bias the selection in favor of fp regs,
1020    because reg_class_subunion[GENERAL_REGS][FP_REGS] will yield FP_REGS,
1021    because FP_REGS > GENERAL_REGS.
1022
1023    It is also important that one class contain all the general and all
1024    the fp regs.  Otherwise when spilling a DFmode reg, it may be from
1025    EXTRA_FP_REGS but find_reloads() may use class
1026    GENERAL_OR_FP_REGS. This will cause allocate_reload_reg() to die
1027    because the compiler thinks it doesn't have a spill reg when in
1028    fact it does.
1029
1030    v9 also has 4 floating point condition code registers.  Since we don't
1031    have a class that is the union of FPCC_REGS with either of the others,
1032    it is important that it appear first.  Otherwise the compiler will die
1033    trying to compile _fixunsdfsi because fix_truncdfsi2 won't match its
1034    constraints.
1035
1036    It is important that SPARC_ICC_REG have class NO_REGS.  Otherwise combine
1037    may try to use it to hold an SImode value.  See register_operand.
1038    ??? Should %fcc[0123] be handled similarly?
1039 */
1040
1041 enum reg_class { NO_REGS, FPCC_REGS, I64_REGS, GENERAL_REGS, FP_REGS,
1042                  EXTRA_FP_REGS, GENERAL_OR_FP_REGS, GENERAL_OR_EXTRA_FP_REGS,
1043                  ALL_REGS, LIM_REG_CLASSES };
1044
1045 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1046
1047 /* Give names of register classes as strings for dump file.  */
1048
1049 #define REG_CLASS_NAMES \
1050   { "NO_REGS", "FPCC_REGS", "I64_REGS", "GENERAL_REGS", "FP_REGS",      \
1051      "EXTRA_FP_REGS", "GENERAL_OR_FP_REGS", "GENERAL_OR_EXTRA_FP_REGS", \
1052      "ALL_REGS" }
1053
1054 /* Define which registers fit in which classes.
1055    This is an initializer for a vector of HARD_REG_SET
1056    of length N_REG_CLASSES.  */
1057
1058 #define REG_CLASS_CONTENTS                              \
1059   {{0, 0, 0, 0},        /* NO_REGS */                   \
1060    {0, 0, 0, 0xf},      /* FPCC_REGS */                 \
1061    {0xffff, 0, 0, 0},   /* I64_REGS */                  \
1062    {-1, 0, 0, 0x20},    /* GENERAL_REGS */              \
1063    {0, -1, 0, 0},       /* FP_REGS */                   \
1064    {0, -1, -1, 0},      /* EXTRA_FP_REGS */             \
1065    {-1, -1, 0, 0x20},   /* GENERAL_OR_FP_REGS */        \
1066    {-1, -1, -1, 0x20},  /* GENERAL_OR_EXTRA_FP_REGS */  \
1067    {-1, -1, -1, 0x3f}}  /* ALL_REGS */
1068
1069 /* The same information, inverted:
1070    Return the class number of the smallest class containing
1071    reg number REGNO.  This could be a conditional expression
1072    or could index an array.  */
1073
1074 extern enum reg_class sparc_regno_reg_class[FIRST_PSEUDO_REGISTER];
1075
1076 #define REGNO_REG_CLASS(REGNO) sparc_regno_reg_class[(REGNO)]
1077
1078 /* The following macro defines cover classes for Integrated Register
1079    Allocator.  Cover classes is a set of non-intersected register
1080    classes covering all hard registers used for register allocation
1081    purpose.  Any move between two registers of a cover class should be
1082    cheaper than load or store of the registers.  The macro value is
1083    array of register classes with LIM_REG_CLASSES used as the end
1084    marker.  */
1085
1086 #define IRA_COVER_CLASSES                                                    \
1087 {                                                                            \
1088   GENERAL_REGS, EXTRA_FP_REGS, FPCC_REGS, LIM_REG_CLASSES                    \
1089 }
1090
1091 /* Defines invalid mode changes.  Borrowed from pa64-regs.h.
1092
1093    SImode loads to floating-point registers are not zero-extended.
1094    The definition for LOAD_EXTEND_OP specifies that integer loads
1095    narrower than BITS_PER_WORD will be zero-extended.  As a result,
1096    we inhibit changes from SImode unless they are to a mode that is
1097    identical in size.  */
1098
1099 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)               \
1100   (TARGET_ARCH64                                                \
1101    && (FROM) == SImode                                          \
1102    && GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                \
1103    ? reg_classes_intersect_p (CLASS, FP_REGS) : 0)
1104
1105 /* This is the order in which to allocate registers normally.
1106
1107    We put %f0-%f7 last among the float registers, so as to make it more
1108    likely that a pseudo-register which dies in the float return register
1109    area will get allocated to the float return register, thus saving a move
1110    instruction at the end of the function.
1111
1112    Similarly for integer return value registers.
1113
1114    We know in this case that we will not end up with a leaf function.
1115
1116    The register allocator is given the global and out registers first
1117    because these registers are call clobbered and thus less useful to
1118    global register allocation.
1119
1120    Next we list the local and in registers.  They are not call clobbered
1121    and thus very useful for global register allocation.  We list the input
1122    registers before the locals so that it is more likely the incoming
1123    arguments received in those registers can just stay there and not be
1124    reloaded.  */
1125
1126 #define REG_ALLOC_ORDER \
1127 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1128   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1129   15,                                   /* %o7 */       \
1130   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1131   29, 28, 27, 26, 25, 24, 31,           /* %i5-%i0,%i7 */\
1132   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1133   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1134   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1135   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1136   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1137   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1138   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1139   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1140   96, 97, 98, 99,                       /* %fcc0-3 */   \
1141   100, 0, 14, 30, 101}                  /* %icc, %g0, %o6, %i6, %sfp */
1142
1143 /* This is the order in which to allocate registers for
1144    leaf functions.  If all registers can fit in the global and
1145    output registers, then we have the possibility of having a leaf
1146    function.
1147
1148    The macro actually mentioned the input registers first,
1149    because they get renumbered into the output registers once
1150    we know really do have a leaf function.
1151
1152    To be more precise, this register allocation order is used
1153    when %o7 is found to not be clobbered right before register
1154    allocation.  Normally, the reason %o7 would be clobbered is
1155    due to a call which could not be transformed into a sibling
1156    call.
1157
1158    As a consequence, it is possible to use the leaf register
1159    allocation order and not end up with a leaf function.  We will
1160    not get suboptimal register allocation in that case because by
1161    definition of being potentially leaf, there were no function
1162    calls.  Therefore, allocation order within the local register
1163    window is not critical like it is when we do have function calls.  */
1164
1165 #define REG_LEAF_ALLOC_ORDER \
1166 { 1, 2, 3, 4, 5, 6, 7,                  /* %g1-%g7 */   \
1167   29, 28, 27, 26, 25, 24,               /* %i5-%i0 */   \
1168   15,                                   /* %o7 */       \
1169   13, 12, 11, 10, 9, 8,                 /* %o5-%o0 */   \
1170   16, 17, 18, 19, 20, 21, 22, 23,       /* %l0-%l7 */   \
1171   40, 41, 42, 43, 44, 45, 46, 47,       /* %f8-%f15 */  \
1172   48, 49, 50, 51, 52, 53, 54, 55,       /* %f16-%f23 */ \
1173   56, 57, 58, 59, 60, 61, 62, 63,       /* %f24-%f31 */ \
1174   64, 65, 66, 67, 68, 69, 70, 71,       /* %f32-%f39 */ \
1175   72, 73, 74, 75, 76, 77, 78, 79,       /* %f40-%f47 */ \
1176   80, 81, 82, 83, 84, 85, 86, 87,       /* %f48-%f55 */ \
1177   88, 89, 90, 91, 92, 93, 94, 95,       /* %f56-%f63 */ \
1178   39, 38, 37, 36, 35, 34, 33, 32,       /* %f7-%f0 */   \
1179   96, 97, 98, 99,                       /* %fcc0-3 */   \
1180   100, 0, 14, 30, 31, 101}              /* %icc, %g0, %o6, %i6, %i7, %sfp */
1181
1182 #define ADJUST_REG_ALLOC_ORDER order_regs_for_local_alloc ()
1183
1184 extern char sparc_leaf_regs[];
1185 #define LEAF_REGISTERS sparc_leaf_regs
1186
1187 extern char leaf_reg_remap[];
1188 #define LEAF_REG_REMAP(REGNO) (leaf_reg_remap[REGNO])
1189
1190 /* The class value for index registers, and the one for base regs.  */
1191 #define INDEX_REG_CLASS GENERAL_REGS
1192 #define BASE_REG_CLASS GENERAL_REGS
1193
1194 /* Local macro to handle the two v9 classes of FP regs.  */
1195 #define FP_REG_CLASS_P(CLASS) ((CLASS) == FP_REGS || (CLASS) == EXTRA_FP_REGS)
1196
1197 /* Predicates for 10-bit, 11-bit and 13-bit signed constants.  */
1198 #define SPARC_SIMM10_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x200 < 0x400)
1199 #define SPARC_SIMM11_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x400 < 0x800)
1200 #define SPARC_SIMM13_P(X) ((unsigned HOST_WIDE_INT) (X) + 0x1000 < 0x2000)
1201
1202 /* 10- and 11-bit immediates are only used for a few specific insns.
1203    SMALL_INT is used throughout the port so we continue to use it.  */
1204 #define SMALL_INT(X) (SPARC_SIMM13_P (INTVAL (X)))
1205
1206 /* Predicate for constants that can be loaded with a sethi instruction.
1207    This is the general, 64-bit aware, bitwise version that ensures that
1208    only constants whose representation fits in the mask
1209
1210      0x00000000fffffc00
1211
1212    are accepted.  It will reject, for example, negative SImode constants
1213    on 64-bit hosts, so correct handling is to mask the value beforehand
1214    according to the mode of the instruction.  */
1215 #define SPARC_SETHI_P(X) \
1216   (((unsigned HOST_WIDE_INT) (X) \
1217     & ((unsigned HOST_WIDE_INT) 0x3ff - GET_MODE_MASK (SImode) - 1)) == 0)
1218
1219 /* Version of the above predicate for SImode constants and below.  */
1220 #define SPARC_SETHI32_P(X) \
1221   (SPARC_SETHI_P ((unsigned HOST_WIDE_INT) (X) & GET_MODE_MASK (SImode)))
1222
1223 /* Given an rtx X being reloaded into a reg required to be
1224    in class CLASS, return the class of reg to actually use.
1225    In general this is just CLASS; but on some machines
1226    in some cases it is preferable to use a more restrictive class.  */
1227 /* - We can't load constants into FP registers.
1228    - We can't load FP constants into integer registers when soft-float,
1229      because there is no soft-float pattern with a r/F constraint.
1230    - We can't load FP constants into integer registers for TFmode unless
1231      it is 0.0L, because there is no movtf pattern with a r/F constraint.
1232    - Try and reload integer constants (symbolic or otherwise) back into
1233      registers directly, rather than having them dumped to memory.  */
1234
1235 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1236   (CONSTANT_P (X)                                       \
1237    ? ((FP_REG_CLASS_P (CLASS)                           \
1238        || (CLASS) == GENERAL_OR_FP_REGS                 \
1239        || (CLASS) == GENERAL_OR_EXTRA_FP_REGS           \
1240        || (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT  \
1241            && ! TARGET_FPU)                             \
1242        || (GET_MODE (X) == TFmode                       \
1243            && ! const_zero_operand (X, TFmode)))        \
1244       ? NO_REGS                                         \
1245       : (!FP_REG_CLASS_P (CLASS)                        \
1246          && GET_MODE_CLASS (GET_MODE (X)) == MODE_INT)  \
1247       ? GENERAL_REGS                                    \
1248       : (CLASS))                                        \
1249    : (CLASS))
1250
1251 /* Return the register class of a scratch register needed to load IN into
1252    a register of class CLASS in MODE.
1253
1254    We need a temporary when loading/storing a HImode/QImode value
1255    between memory and the FPU registers.  This can happen when combine puts
1256    a paradoxical subreg in a float/fix conversion insn.
1257
1258    We need a temporary when loading/storing a DFmode value between
1259    unaligned memory and the upper FPU registers.  */
1260
1261 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, IN)           \
1262   ((FP_REG_CLASS_P (CLASS)                                      \
1263     && ((MODE) == HImode || (MODE) == QImode)                   \
1264     && (GET_CODE (IN) == MEM                                    \
1265         || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)   \
1266             && true_regnum (IN) == -1)))                        \
1267    ? GENERAL_REGS                                               \
1268    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1269       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1270       && ! mem_min_alignment ((IN), 8))                         \
1271      ? FP_REGS                                                  \
1272      : (((TARGET_CM_MEDANY                                      \
1273           && symbolic_operand ((IN), (MODE)))                   \
1274          || (TARGET_CM_EMBMEDANY                                \
1275              && text_segment_operand ((IN), (MODE))))           \
1276         && !flag_pic)                                           \
1277        ? GENERAL_REGS                                           \
1278        : NO_REGS)
1279
1280 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, IN)          \
1281   ((FP_REG_CLASS_P (CLASS)                                      \
1282      && ((MODE) == HImode || (MODE) == QImode)                  \
1283      && (GET_CODE (IN) == MEM                                   \
1284          || ((GET_CODE (IN) == REG || GET_CODE (IN) == SUBREG)  \
1285              && true_regnum (IN) == -1)))                       \
1286    ? GENERAL_REGS                                               \
1287    : ((CLASS) == EXTRA_FP_REGS && (MODE) == DFmode              \
1288       && GET_CODE (IN) == MEM && TARGET_ARCH32                  \
1289       && ! mem_min_alignment ((IN), 8))                         \
1290      ? FP_REGS                                                  \
1291      : (((TARGET_CM_MEDANY                                      \
1292           && symbolic_operand ((IN), (MODE)))                   \
1293          || (TARGET_CM_EMBMEDANY                                \
1294              && text_segment_operand ((IN), (MODE))))           \
1295         && !flag_pic)                                           \
1296        ? GENERAL_REGS                                           \
1297        : NO_REGS)
1298
1299 /* On SPARC it is not possible to directly move data between
1300    GENERAL_REGS and FP_REGS.  */
1301 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1302   (FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2))
1303
1304 /* Get_secondary_mem widens its argument to BITS_PER_WORD which loses on v9
1305    because the movsi and movsf patterns don't handle r/f moves.
1306    For v8 we copy the default definition.  */
1307 #define SECONDARY_MEMORY_NEEDED_MODE(MODE) \
1308   (TARGET_ARCH64                                                \
1309    ? (GET_MODE_BITSIZE (MODE) < 32                              \
1310       ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)            \
1311       : MODE)                                                   \
1312    : (GET_MODE_BITSIZE (MODE) < BITS_PER_WORD                   \
1313       ? mode_for_size (BITS_PER_WORD, GET_MODE_CLASS (MODE), 0) \
1314       : MODE))
1315
1316 /* Return the maximum number of consecutive registers
1317    needed to represent mode MODE in a register of class CLASS.  */
1318 /* On SPARC, this is the size of MODE in words.  */
1319 #define CLASS_MAX_NREGS(CLASS, MODE)    \
1320   (FP_REG_CLASS_P (CLASS) ? (GET_MODE_SIZE (MODE) + 3) / 4 \
1321    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1322 \f
1323 /* Stack layout; function entry, exit and calling.  */
1324
1325 /* Define this if pushing a word on the stack
1326    makes the stack pointer a smaller address.  */
1327 #define STACK_GROWS_DOWNWARD
1328
1329 /* Define this to nonzero if the nominal address of the stack frame
1330    is at the high-address end of the local variables;
1331    that is, each additional local variable allocated
1332    goes at a more negative offset in the frame.  */
1333 #define FRAME_GROWS_DOWNWARD 1
1334
1335 /* Offset within stack frame to start allocating local variables at.
1336    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1337    first local allocated.  Otherwise, it is the offset to the BEGINNING
1338    of the first local allocated.  */
1339 #define STARTING_FRAME_OFFSET 0
1340
1341 /* Offset of first parameter from the argument pointer register value.
1342    !v9: This is 64 for the ins and locals, plus 4 for the struct-return reg
1343    even if this function isn't going to use it.
1344    v9: This is 128 for the ins and locals.  */
1345 #define FIRST_PARM_OFFSET(FNDECL) \
1346   (TARGET_ARCH64 ? 16 * UNITS_PER_WORD : STRUCT_VALUE_OFFSET + UNITS_PER_WORD)
1347
1348 /* Offset from the argument pointer register value to the CFA.
1349    This is different from FIRST_PARM_OFFSET because the register window
1350    comes between the CFA and the arguments.  */
1351 #define ARG_POINTER_CFA_OFFSET(FNDECL)  0
1352
1353 /* When a parameter is passed in a register, stack space is still
1354    allocated for it.
1355    !v9: All 6 possible integer registers have backing store allocated.
1356    v9: Only space for the arguments passed is allocated.  */
1357 /* ??? Ideally, we'd use zero here (as the minimum), but zero has special
1358    meaning to the backend.  Further, we need to be able to detect if a
1359    varargs/unprototyped function is called, as they may want to spill more
1360    registers than we've provided space.  Ugly, ugly.  So for now we retain
1361    all 6 slots even for v9.  */
1362 #define REG_PARM_STACK_SPACE(DECL) (6 * UNITS_PER_WORD)
1363
1364 /* Definitions for register elimination.  */
1365
1366 #define ELIMINABLE_REGS \
1367   {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
1368    { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM} }
1369
1370 /* We always pretend that this is a leaf function because if it's not,
1371    there's no point in trying to eliminate the frame pointer.  If it
1372    is a leaf function, we guessed right!  */
1373 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
1374   do {                                                                  \
1375     if ((TO) == STACK_POINTER_REGNUM)                                   \
1376       (OFFSET) = sparc_compute_frame_size (get_frame_size (), 1);       \
1377     else                                                                \
1378       (OFFSET) = 0;                                                     \
1379     (OFFSET) += SPARC_STACK_BIAS;                                       \
1380   } while (0)
1381
1382 /* Keep the stack pointer constant throughout the function.
1383    This is both an optimization and a necessity: longjmp
1384    doesn't behave itself when the stack pointer moves within
1385    the function!  */
1386 #define ACCUMULATE_OUTGOING_ARGS 1
1387
1388 /* Define this macro if the target machine has "register windows".  This
1389    C expression returns the register number as seen by the called function
1390    corresponding to register number OUT as seen by the calling function.
1391    Return OUT if register number OUT is not an outbound register.  */
1392
1393 #define INCOMING_REGNO(OUT) \
1394  (((OUT) < 8 || (OUT) > 15) ? (OUT) : (OUT) + 16)
1395
1396 /* Define this macro if the target machine has "register windows".  This
1397    C expression returns the register number as seen by the calling function
1398    corresponding to register number IN as seen by the called function.
1399    Return IN if register number IN is not an inbound register.  */
1400
1401 #define OUTGOING_REGNO(IN) \
1402  (((IN) < 24 || (IN) > 31) ? (IN) : (IN) - 16)
1403
1404 /* Define this macro if the target machine has register windows.  This
1405    C expression returns true if the register is call-saved but is in the
1406    register window.  */
1407
1408 #define LOCAL_REGNO(REGNO) \
1409   ((REGNO) >= 16 && (REGNO) <= 31)
1410
1411 /* Define the size of space to allocate for the return value of an
1412    untyped_call.  */
1413
1414 #define APPLY_RESULT_SIZE (TARGET_ARCH64 ? 24 : 16)
1415
1416 /* 1 if N is a possible register number for function argument passing.
1417    On SPARC, these are the "output" registers.  v9 also uses %f0-%f31.  */
1418
1419 #define FUNCTION_ARG_REGNO_P(N) \
1420 (TARGET_ARCH64 \
1421  ? (((N) >= 8 && (N) <= 13) || ((N) >= 32 && (N) <= 63)) \
1422  : ((N) >= 8 && (N) <= 13))
1423 \f
1424 /* Define a data type for recording info about an argument list
1425    during the scan of that argument list.  This data type should
1426    hold all necessary information about the function itself
1427    and about the args processed so far, enough to enable macros
1428    such as FUNCTION_ARG to determine where the next arg should go.
1429
1430    On SPARC (!v9), this is a single integer, which is a number of words
1431    of arguments scanned so far (including the invisible argument,
1432    if any, which holds the structure-value-address).
1433    Thus 7 or more means all following args should go on the stack.
1434
1435    For v9, we also need to know whether a prototype is present.  */
1436
1437 struct sparc_args {
1438   int words;       /* number of words passed so far */
1439   int prototype_p; /* nonzero if a prototype is present */
1440   int libcall_p;   /* nonzero if a library call */
1441 };
1442 #define CUMULATIVE_ARGS struct sparc_args
1443
1444 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1445    for a call to a function whose data type is FNTYPE.
1446    For a library call, FNTYPE is 0.  */
1447
1448 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1449 init_cumulative_args (& (CUM), (FNTYPE), (LIBNAME), (FNDECL));
1450
1451 /* Update the data in CUM to advance over an argument
1452    of mode MODE and data type TYPE.
1453    TYPE is null for libcalls where that information may not be available.  */
1454
1455 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1456 function_arg_advance (& (CUM), (MODE), (TYPE), (NAMED))
1457
1458 /* Determine where to put an argument to a function.
1459    Value is zero to push the argument on the stack,
1460    or a hard register in which to store the argument.
1461
1462    MODE is the argument's machine mode.
1463    TYPE is the data type of the argument (as a tree).
1464     This is null for libcalls where that information may
1465     not be available.
1466    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1467     the preceding args and about the function being called.
1468    NAMED is nonzero if this argument is a named parameter
1469     (otherwise it is an extra parameter matching an ellipsis).  */
1470
1471 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1472 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 0)
1473
1474 /* Define where a function finds its arguments.
1475    This is different from FUNCTION_ARG because of register windows.  */
1476
1477 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1478 function_arg (& (CUM), (MODE), (TYPE), (NAMED), 1)
1479
1480 /* If defined, a C expression which determines whether, and in which direction,
1481    to pad out an argument with extra space.  The value should be of type
1482    `enum direction': either `upward' to pad above the argument,
1483    `downward' to pad below, or `none' to inhibit padding.  */
1484
1485 #define FUNCTION_ARG_PADDING(MODE, TYPE) \
1486 function_arg_padding ((MODE), (TYPE))
1487
1488 /* If defined, a C expression that gives the alignment boundary, in bits,
1489    of an argument with the specified mode and type.  If it is not defined,
1490    PARM_BOUNDARY is used for all arguments.
1491    For sparc64, objects requiring 16 byte alignment are passed that way.  */
1492
1493 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1494 ((TARGET_ARCH64                                 \
1495   && (GET_MODE_ALIGNMENT (MODE) == 128          \
1496       || ((TYPE) && TYPE_ALIGN (TYPE) == 128))) \
1497  ? 128 : PARM_BOUNDARY)
1498
1499 \f
1500 /* Generate the special assembly code needed to tell the assembler whatever
1501    it might need to know about the return value of a function.
1502
1503    For SPARC assemblers, we need to output a .proc pseudo-op which conveys
1504    information to the assembler relating to peephole optimization (done in
1505    the assembler).  */
1506
1507 #define ASM_DECLARE_RESULT(FILE, RESULT) \
1508   fprintf ((FILE), "\t.proc\t0%lo\n", sparc_type_code (TREE_TYPE (RESULT)))
1509
1510 /* Output the special assembly code needed to tell the assembler some
1511    register is used as global register variable.
1512
1513    SPARC 64bit psABI declares registers %g2 and %g3 as application
1514    registers and %g6 and %g7 as OS registers.  Any object using them
1515    should declare (for %g2/%g3 has to, for %g6/%g7 can) that it uses them
1516    and how they are used (scratch or some global variable).
1517    Linker will then refuse to link together objects which use those
1518    registers incompatibly.
1519
1520    Unless the registers are used for scratch, two different global
1521    registers cannot be declared to the same name, so in the unlikely
1522    case of a global register variable occupying more than one register
1523    we prefix the second and following registers with .gnu.part1. etc.  */
1524
1525 extern GTY(()) char sparc_hard_reg_printed[8];
1526
1527 #ifdef HAVE_AS_REGISTER_PSEUDO_OP
1528 #define ASM_DECLARE_REGISTER_GLOBAL(FILE, DECL, REGNO, NAME)            \
1529 do {                                                                    \
1530   if (TARGET_ARCH64)                                                    \
1531     {                                                                   \
1532       int end = HARD_REGNO_NREGS ((REGNO), DECL_MODE (decl)) + (REGNO); \
1533       int reg;                                                          \
1534       for (reg = (REGNO); reg < 8 && reg < end; reg++)                  \
1535         if ((reg & ~1) == 2 || (reg & ~1) == 6)                         \
1536           {                                                             \
1537             if (reg == (REGNO))                                         \
1538               fprintf ((FILE), "\t.register\t%%g%d, %s\n", reg, (NAME)); \
1539             else                                                        \
1540               fprintf ((FILE), "\t.register\t%%g%d, .gnu.part%d.%s\n",  \
1541                        reg, reg - (REGNO), (NAME));                     \
1542             sparc_hard_reg_printed[reg] = 1;                            \
1543           }                                                             \
1544     }                                                                   \
1545 } while (0)
1546 #endif
1547
1548 \f
1549 /* Emit rtl for profiling.  */
1550 #define PROFILE_HOOK(LABEL)   sparc_profile_hook (LABEL)
1551
1552 /* All the work done in PROFILE_HOOK, but still required.  */
1553 #define FUNCTION_PROFILER(FILE, LABELNO) do { } while (0)
1554
1555 /* Set the name of the mcount function for the system.  */
1556 #define MCOUNT_FUNCTION "*mcount"
1557 \f
1558 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1559    the stack pointer does not matter.  The value is tested only in
1560    functions that have frame pointers.
1561    No definition is equivalent to always zero.  */
1562
1563 #define EXIT_IGNORE_STACK       \
1564  (get_frame_size () != 0        \
1565   || cfun->calls_alloca || crtl->outgoing_args_size)
1566
1567 /* Define registers used by the epilogue and return instruction.  */
1568 #define EPILOGUE_USES(REGNO) ((REGNO) == 31 \
1569   || (crtl->calls_eh_return && (REGNO) == 1))
1570 \f
1571 /* Length in units of the trampoline for entering a nested function.  */
1572
1573 #define TRAMPOLINE_SIZE (TARGET_ARCH64 ? 32 : 16)
1574
1575 #define TRAMPOLINE_ALIGNMENT 128 /* 16 bytes */
1576 \f
1577 /* Generate RTL to flush the register windows so as to make arbitrary frames
1578    available.  */
1579 #define SETUP_FRAME_ADDRESSES()         \
1580   emit_insn (gen_flush_register_windows ())
1581
1582 /* Given an rtx for the address of a frame,
1583    return an rtx for the address of the word in the frame
1584    that holds the dynamic chain--the previous frame's address.  */
1585 #define DYNAMIC_CHAIN_ADDRESS(frame)    \
1586   plus_constant (frame, 14 * UNITS_PER_WORD + SPARC_STACK_BIAS)
1587
1588 /* Given an rtx for the frame pointer,
1589    return an rtx for the address of the frame.  */
1590 #define FRAME_ADDR_RTX(frame) plus_constant (frame, SPARC_STACK_BIAS)
1591
1592 /* The return address isn't on the stack, it is in a register, so we can't
1593    access it from the current frame pointer.  We can access it from the
1594    previous frame pointer though by reading a value from the register window
1595    save area.  */
1596 #define RETURN_ADDR_IN_PREVIOUS_FRAME
1597
1598 /* This is the offset of the return address to the true next instruction to be
1599    executed for the current function.  */
1600 #define RETURN_ADDR_OFFSET \
1601   (8 + 4 * (! TARGET_ARCH64 && cfun->returns_struct))
1602
1603 /* The current return address is in %i7.  The return address of anything
1604    farther back is in the register window save area at [%fp+60].  */
1605 /* ??? This ignores the fact that the actual return address is +8 for normal
1606    returns, and +12 for structure returns.  */
1607 #define RETURN_ADDR_RTX(count, frame)           \
1608   ((count == -1)                                \
1609    ? gen_rtx_REG (Pmode, 31)                    \
1610    : gen_rtx_MEM (Pmode,                        \
1611                   memory_address (Pmode, plus_constant (frame, \
1612                                                         15 * UNITS_PER_WORD \
1613                                                         + SPARC_STACK_BIAS))))
1614
1615 /* Before the prologue, the return address is %o7 + 8.  OK, sometimes it's
1616    +12, but always using +8 is close enough for frame unwind purposes.
1617    Actually, just using %o7 is close enough for unwinding, but %o7+8
1618    is something you can return to.  */
1619 #define INCOMING_RETURN_ADDR_RTX \
1620   plus_constant (gen_rtx_REG (word_mode, 15), 8)
1621 #define DWARF_FRAME_RETURN_COLUMN       DWARF_FRAME_REGNUM (15)
1622
1623 /* The offset from the incoming value of %sp to the top of the stack frame
1624    for the current function.  On sparc64, we have to account for the stack
1625    bias if present.  */
1626 #define INCOMING_FRAME_SP_OFFSET SPARC_STACK_BIAS
1627
1628 /* Describe how we implement __builtin_eh_return.  */
1629 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 24 : INVALID_REGNUM)
1630 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 1)  /* %g1 */
1631 #define EH_RETURN_HANDLER_RTX   gen_rtx_REG (Pmode, 31) /* %i7 */
1632
1633 /* Select a format to encode pointers in exception handling data.  CODE
1634    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1635    true if the symbol may be affected by dynamic relocations.
1636
1637    If assembler and linker properly support .uaword %r_disp32(foo),
1638    then use PC relative 32-bit relocations instead of absolute relocs
1639    for shared libraries.  On sparc64, use pc relative 32-bit relocs even
1640    for binaries, to save memory.
1641
1642    binutils 2.12 would emit a R_SPARC_DISP32 dynamic relocation if the
1643    symbol %r_disp32() is against was not local, but .hidden.  In that
1644    case, we have to use DW_EH_PE_absptr for pic personality.  */
1645 #ifdef HAVE_AS_SPARC_UA_PCREL
1646 #ifdef HAVE_AS_SPARC_UA_PCREL_HIDDEN
1647 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1648   (flag_pic                                                             \
1649    ? (GLOBAL ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4\
1650    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1651       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1652       : DW_EH_PE_absptr))
1653 #else
1654 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
1655   (flag_pic                                                             \
1656    ? (GLOBAL ? DW_EH_PE_absptr : (DW_EH_PE_pcrel | DW_EH_PE_sdata4))    \
1657    : ((TARGET_ARCH64 && ! GLOBAL)                                       \
1658       ? (DW_EH_PE_pcrel | DW_EH_PE_sdata4)                              \
1659       : DW_EH_PE_absptr))
1660 #endif
1661
1662 /* Emit a PC-relative relocation.  */
1663 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
1664   do {                                                  \
1665     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1666     fprintf (FILE, "%%r_disp%d(", SIZE * 8);            \
1667     assemble_name (FILE, LABEL);                        \
1668     fputc (')', FILE);                                  \
1669   } while (0)
1670 #endif
1671 \f
1672 /* Addressing modes, and classification of registers for them.  */
1673
1674 /* Macros to check register numbers against specific register classes.  */
1675
1676 /* These assume that REGNO is a hard or pseudo reg number.
1677    They give nonzero only if REGNO is a hard reg of the suitable class
1678    or a pseudo reg currently allocated to a suitable hard reg.
1679    Since they use reg_renumber, they are safe only once reg_renumber
1680    has been allocated, which happens in local-alloc.c.  */
1681
1682 #define REGNO_OK_FOR_INDEX_P(REGNO) \
1683 ((REGNO) < 32 || (unsigned) reg_renumber[REGNO] < (unsigned)32  \
1684  || (REGNO) == FRAME_POINTER_REGNUM                             \
1685  || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)
1686
1687 #define REGNO_OK_FOR_BASE_P(REGNO)  REGNO_OK_FOR_INDEX_P (REGNO)
1688
1689 #define REGNO_OK_FOR_FP_P(REGNO) \
1690   (((unsigned) (REGNO) - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)) \
1691    || ((unsigned) reg_renumber[REGNO] - 32 < (TARGET_V9 ? (unsigned)64 : (unsigned)32)))
1692 #define REGNO_OK_FOR_CCFP_P(REGNO) \
1693  (TARGET_V9 \
1694   && (((unsigned) (REGNO) - 96 < (unsigned)4) \
1695       || ((unsigned) reg_renumber[REGNO] - 96 < (unsigned)4)))
1696
1697 /* Now macros that check whether X is a register and also,
1698    strictly, whether it is in a specified class.
1699
1700    These macros are specific to the SPARC, and may be used only
1701    in code for printing assembler insns and in conditions for
1702    define_optimization.  */
1703
1704 /* 1 if X is an fp register.  */
1705
1706 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1707
1708 /* Is X, a REG, an in or global register?  i.e. is regno 0..7 or 24..31 */
1709 #define IN_OR_GLOBAL_P(X) (REGNO (X) < 8 || (REGNO (X) >= 24 && REGNO (X) <= 31))
1710 \f
1711 /* Maximum number of registers that can appear in a valid memory address.  */
1712
1713 #define MAX_REGS_PER_ADDRESS 2
1714
1715 /* Recognize any constant value that is a valid address.
1716    When PIC, we do not accept an address that would require a scratch reg
1717    to load into a register.  */
1718
1719 #define CONSTANT_ADDRESS_P(X) constant_address_p (X)
1720
1721 /* Define this, so that when PIC, reload won't try to reload invalid
1722    addresses which require two reload registers.  */
1723
1724 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1725
1726 /* Nonzero if the constant value X is a legitimate general operand.
1727    Anything can be made to work except floating point constants.
1728    If TARGET_VIS, 0.0 can be made to work as well.  */
1729
1730 #define LEGITIMATE_CONSTANT_P(X) legitimate_constant_p (X)
1731
1732 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1733    and check its validity for a certain class.
1734    We have two alternate definitions for each of them.
1735    The usual definition accepts all pseudo regs; the other rejects
1736    them unless they have been allocated suitable hard regs.
1737    The symbol REG_OK_STRICT causes the latter definition to be used.
1738
1739    Most source files want to accept pseudo regs in the hope that
1740    they will get allocated to the class that the insn wants them to be in.
1741    Source files for reload pass need to be strict.
1742    After reload, it makes no difference, since pseudo regs have
1743    been eliminated by then.  */
1744
1745 #ifndef REG_OK_STRICT
1746
1747 /* Nonzero if X is a hard reg that can be used as an index
1748    or if it is a pseudo reg.  */
1749 #define REG_OK_FOR_INDEX_P(X) \
1750   (REGNO (X) < 32                               \
1751    || REGNO (X) == FRAME_POINTER_REGNUM         \
1752    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1753
1754 /* Nonzero if X is a hard reg that can be used as a base reg
1755    or if it is a pseudo reg.  */
1756 #define REG_OK_FOR_BASE_P(X)  REG_OK_FOR_INDEX_P (X)
1757
1758 #else
1759
1760 /* Nonzero if X is a hard reg that can be used as an index.  */
1761 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1762 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1763 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1764
1765 #endif
1766 \f
1767 /* Should gcc use [%reg+%lo(xx)+offset] addresses?  */
1768
1769 #ifdef HAVE_AS_OFFSETABLE_LO10
1770 #define USE_AS_OFFSETABLE_LO10 1
1771 #else
1772 #define USE_AS_OFFSETABLE_LO10 0
1773 #endif
1774 \f
1775 /* On SPARC, the actual legitimate addresses must be REG+REG or REG+SMALLINT
1776    ordinarily.  This changes a bit when generating PIC.  The details are
1777    in sparc.c's implementation of TARGET_LEGITIMATE_ADDRESS_P.  */
1778
1779 #define SYMBOLIC_CONST(X) symbolic_operand (X, VOIDmode)
1780
1781 #define RTX_OK_FOR_BASE_P(X)                                            \
1782   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
1783   || (GET_CODE (X) == SUBREG                                            \
1784       && GET_CODE (SUBREG_REG (X)) == REG                               \
1785       && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
1786
1787 #define RTX_OK_FOR_INDEX_P(X)                                           \
1788   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))                      \
1789   || (GET_CODE (X) == SUBREG                                            \
1790       && GET_CODE (SUBREG_REG (X)) == REG                               \
1791       && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
1792
1793 #define RTX_OK_FOR_OFFSET_P(X)                                          \
1794   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0x1000 - 8)
1795
1796 #define RTX_OK_FOR_OLO10_P(X)                                           \
1797   (GET_CODE (X) == CONST_INT && INTVAL (X) >= -0x1000 && INTVAL (X) < 0xc00 - 8)
1798
1799 \f
1800 /* Try a machine-dependent way of reloading an illegitimate address
1801    operand.  If we find one, push the reload and jump to WIN.  This
1802    macro is used in only one place: `find_reloads_address' in reload.c.  */
1803 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)        \
1804 do {                                                                       \
1805   int win;                                                                 \
1806   (X) = sparc_legitimize_reload_address ((X), (MODE), (OPNUM),             \
1807                                          (int)(TYPE), (IND_LEVELS), &win); \
1808   if (win)                                                                 \
1809     goto WIN;                                                              \
1810 } while (0)
1811 \f
1812 /* Specify the machine mode that this machine uses
1813    for the index in the tablejump instruction.  */
1814 /* If we ever implement any of the full models (such as CM_FULLANY),
1815    this has to be DImode in that case */
1816 #ifdef HAVE_GAS_SUBSECTION_ORDERING
1817 #define CASE_VECTOR_MODE \
1818 (! TARGET_PTR64 ? SImode : flag_pic ? SImode : TARGET_CM_MEDLOW ? SImode : DImode)
1819 #else
1820 /* If assembler does not have working .subsection -1, we use DImode for pic, as otherwise
1821    we have to sign extend which slows things down.  */
1822 #define CASE_VECTOR_MODE \
1823 (! TARGET_PTR64 ? SImode : flag_pic ? DImode : TARGET_CM_MEDLOW ? SImode : DImode)
1824 #endif
1825
1826 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1827 #define DEFAULT_SIGNED_CHAR 1
1828
1829 /* Max number of bytes we can move from memory to memory
1830    in one reasonably fast instruction.  */
1831 #define MOVE_MAX 8
1832
1833 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1834    move-instruction pairs, we will do a movmem or libcall instead.  */
1835
1836 #define MOVE_RATIO(speed) ((speed) ? 8 : 3)
1837
1838 /* Define if operations between registers always perform the operation
1839    on the full register even if a narrower mode is specified.  */
1840 #define WORD_REGISTER_OPERATIONS
1841
1842 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1843    will either zero-extend or sign-extend.  The value of this macro should
1844    be the code that says which one of the two operations is implicitly
1845    done, UNKNOWN if none.  */
1846 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1847
1848 /* Nonzero if access to memory by bytes is slow and undesirable.
1849    For RISC chips, it means that access to memory by bytes is no
1850    better than access by words when possible, so grab a whole word
1851    and maybe make use of that.  */
1852 #define SLOW_BYTE_ACCESS 1
1853
1854 /* Define this to be nonzero if shift instructions ignore all but the low-order
1855    few bits.  */
1856 #define SHIFT_COUNT_TRUNCATED 1
1857
1858 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1859    is done just by pretending it is already truncated.  */
1860 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1861
1862 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1863    return the mode to be used for the comparison.  For floating-point,
1864    CCFP[E]mode is used.  CC_NOOVmode should be used when the first operand
1865    is a PLUS, MINUS, NEG, or ASHIFT.  CCmode should be used when no special
1866    processing is needed.  */
1867 #define SELECT_CC_MODE(OP,X,Y)  select_cc_mode ((OP), (X), (Y))
1868
1869 /* Return nonzero if MODE implies a floating point inequality can be
1870    reversed.  For SPARC this is always true because we have a full
1871    compliment of ordered and unordered comparisons, but until generic
1872    code knows how to reverse it correctly we keep the old definition.  */
1873 #define REVERSIBLE_CC_MODE(MODE) ((MODE) != CCFPEmode && (MODE) != CCFPmode)
1874
1875 /* A function address in a call instruction for indexing purposes.  */
1876 #define FUNCTION_MODE Pmode
1877
1878 /* Define this if addresses of constant functions
1879    shouldn't be put through pseudo regs where they can be cse'd.
1880    Desirable on machines where ordinary constants are expensive
1881    but a CALL with constant address is cheap.  */
1882 #define NO_FUNCTION_CSE
1883
1884 /* alloca should avoid clobbering the old register save area.  */
1885 #define SETJMP_VIA_SAVE_AREA
1886
1887 /* The _Q_* comparison libcalls return booleans.  */
1888 #define FLOAT_LIB_COMPARE_RETURNS_BOOL(MODE, COMPARISON) ((MODE) == TFmode)
1889
1890 /* Assume by default that the _Qp_* 64-bit libcalls are implemented such
1891    that the inputs are fully consumed before the output memory is clobbered.  */
1892
1893 #define TARGET_BUGGY_QP_LIB     0
1894
1895 /* Assume by default that we do not have the Solaris-specific conversion
1896    routines nor 64-bit integer multiply and divide routines.  */
1897
1898 #define SUN_CONVERSION_LIBFUNCS         0
1899 #define DITF_CONVERSION_LIBFUNCS        0
1900 #define SUN_INTEGER_MULTIPLY_64         0
1901
1902 /* Compute extra cost of moving data between one register class
1903    and another.  */
1904 #define GENERAL_OR_I64(C) ((C) == GENERAL_REGS || (C) == I64_REGS)
1905 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)                \
1906   (((FP_REG_CLASS_P (CLASS1) && GENERAL_OR_I64 (CLASS2)) \
1907     || (GENERAL_OR_I64 (CLASS1) && FP_REG_CLASS_P (CLASS2)) \
1908     || (CLASS1) == FPCC_REGS || (CLASS2) == FPCC_REGS)          \
1909    ? ((sparc_cpu == PROCESSOR_ULTRASPARC \
1910        || sparc_cpu == PROCESSOR_ULTRASPARC3 \
1911        || sparc_cpu == PROCESSOR_NIAGARA \
1912        || sparc_cpu == PROCESSOR_NIAGARA2) ? 12 : 6) : 2)
1913
1914 /* Provide the cost of a branch.  For pre-v9 processors we use
1915    a value of 3 to take into account the potential annulling of
1916    the delay slot (which ends up being a bubble in the pipeline slot)
1917    plus a cycle to take into consideration the instruction cache
1918    effects.
1919
1920    On v9 and later, which have branch prediction facilities, we set
1921    it to the depth of the pipeline as that is the cost of a
1922    mispredicted branch.
1923
1924    On Niagara, normal branches insert 3 bubbles into the pipe
1925    and annulled branches insert 4 bubbles.
1926
1927    On Niagara-2, a not-taken branch costs 1 cycle whereas a taken
1928    branch costs 6 cycles.  */
1929
1930 #define BRANCH_COST(speed_p, predictable_p) \
1931         ((sparc_cpu == PROCESSOR_V9 \
1932           || sparc_cpu == PROCESSOR_ULTRASPARC) \
1933          ? 7 \
1934          : (sparc_cpu == PROCESSOR_ULTRASPARC3 \
1935             ? 9 \
1936          : (sparc_cpu == PROCESSOR_NIAGARA \
1937             ? 4 \
1938          : (sparc_cpu == PROCESSOR_NIAGARA2 \
1939             ? 5 \
1940          : 3))))
1941 \f
1942 /* Control the assembler format that we output.  */
1943
1944 /* A C string constant describing how to begin a comment in the target
1945    assembler language.  The compiler assumes that the comment will end at
1946    the end of the line.  */
1947
1948 #define ASM_COMMENT_START "!"
1949
1950 /* Output to assembler file text saying following lines
1951    may contain character constants, extra white space, comments, etc.  */
1952
1953 #define ASM_APP_ON ""
1954
1955 /* Output to assembler file text saying following lines
1956    no longer contain unusual constructs.  */
1957
1958 #define ASM_APP_OFF ""
1959
1960 /* How to refer to registers in assembler output.
1961    This sequence is indexed by compiler's hard-register-number (see above).  */
1962
1963 #define REGISTER_NAMES \
1964 {"%g0", "%g1", "%g2", "%g3", "%g4", "%g5", "%g6", "%g7",                \
1965  "%o0", "%o1", "%o2", "%o3", "%o4", "%o5", "%sp", "%o7",                \
1966  "%l0", "%l1", "%l2", "%l3", "%l4", "%l5", "%l6", "%l7",                \
1967  "%i0", "%i1", "%i2", "%i3", "%i4", "%i5", "%fp", "%i7",                \
1968  "%f0", "%f1", "%f2", "%f3", "%f4", "%f5", "%f6", "%f7",                \
1969  "%f8", "%f9", "%f10", "%f11", "%f12", "%f13", "%f14", "%f15",          \
1970  "%f16", "%f17", "%f18", "%f19", "%f20", "%f21", "%f22", "%f23",        \
1971  "%f24", "%f25", "%f26", "%f27", "%f28", "%f29", "%f30", "%f31",        \
1972  "%f32", "%f33", "%f34", "%f35", "%f36", "%f37", "%f38", "%f39",        \
1973  "%f40", "%f41", "%f42", "%f43", "%f44", "%f45", "%f46", "%f47",        \
1974  "%f48", "%f49", "%f50", "%f51", "%f52", "%f53", "%f54", "%f55",        \
1975  "%f56", "%f57", "%f58", "%f59", "%f60", "%f61", "%f62", "%f63",        \
1976  "%fcc0", "%fcc1", "%fcc2", "%fcc3", "%icc", "%sfp" }
1977
1978 /* Define additional names for use in asm clobbers and asm declarations.  */
1979
1980 #define ADDITIONAL_REGISTER_NAMES \
1981 {{"ccr", SPARC_ICC_REG}, {"cc", SPARC_ICC_REG}}
1982
1983 /* On Sun 4, this limit is 2048.  We use 1000 to be safe, since the length
1984    can run past this up to a continuation point.  Once we used 1500, but
1985    a single entry in C++ can run more than 500 bytes, due to the length of
1986    mangled symbol names.  dbxout.c should really be fixed to do
1987    continuations when they are actually needed instead of trying to
1988    guess...  */
1989 #define DBX_CONTIN_LENGTH 1000
1990
1991 /* This is how to output a command to make the user-level label named NAME
1992    defined for reference from other files.  */
1993
1994 /* Globalizing directive for a label.  */
1995 #define GLOBAL_ASM_OP "\t.global "
1996
1997 /* The prefix to add to user-visible assembler symbols.  */
1998
1999 #define USER_LABEL_PREFIX "_"
2000
2001 /* This is how to store into the string LABEL
2002    the symbol_ref name of an internal numbered label where
2003    PREFIX is the class of label and NUM is the number within the class.
2004    This is suitable for output with `assemble_name'.  */
2005
2006 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
2007   sprintf ((LABEL), "*%s%ld", (PREFIX), (long)(NUM))
2008
2009 /* This is how we hook in and defer the case-vector until the end of
2010    the function.  */
2011 #define ASM_OUTPUT_ADDR_VEC(LAB,VEC) \
2012   sparc_defer_case_vector ((LAB),(VEC), 0)
2013
2014 #define ASM_OUTPUT_ADDR_DIFF_VEC(LAB,VEC) \
2015   sparc_defer_case_vector ((LAB),(VEC), 1)
2016
2017 /* This is how to output an element of a case-vector that is absolute.  */
2018
2019 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2020 do {                                                                    \
2021   char label[30];                                                       \
2022   ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);                      \
2023   if (CASE_VECTOR_MODE == SImode)                                       \
2024     fprintf (FILE, "\t.word\t");                                        \
2025   else                                                                  \
2026     fprintf (FILE, "\t.xword\t");                                       \
2027   assemble_name (FILE, label);                                          \
2028   fputc ('\n', FILE);                                                   \
2029 } while (0)
2030
2031 /* This is how to output an element of a case-vector that is relative.
2032    (SPARC uses such vectors only when generating PIC.)  */
2033
2034 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)                \
2035 do {                                                                    \
2036   char label[30];                                                       \
2037   ASM_GENERATE_INTERNAL_LABEL (label, "L", (VALUE));                    \
2038   if (CASE_VECTOR_MODE == SImode)                                       \
2039     fprintf (FILE, "\t.word\t");                                        \
2040   else                                                                  \
2041     fprintf (FILE, "\t.xword\t");                                       \
2042   assemble_name (FILE, label);                                          \
2043   ASM_GENERATE_INTERNAL_LABEL (label, "L", (REL));                      \
2044   fputc ('-', FILE);                                                    \
2045   assemble_name (FILE, label);                                          \
2046   fputc ('\n', FILE);                                                   \
2047 } while (0)
2048
2049 /* This is what to output before and after case-vector (both
2050    relative and absolute).  If .subsection -1 works, we put case-vectors
2051    at the beginning of the current section.  */
2052
2053 #ifdef HAVE_GAS_SUBSECTION_ORDERING
2054
2055 #define ASM_OUTPUT_ADDR_VEC_START(FILE)                                 \
2056   fprintf(FILE, "\t.subsection\t-1\n")
2057
2058 #define ASM_OUTPUT_ADDR_VEC_END(FILE)                                   \
2059   fprintf(FILE, "\t.previous\n")
2060
2061 #endif
2062
2063 /* This is how to output an assembler line
2064    that says to advance the location counter
2065    to a multiple of 2**LOG bytes.  */
2066
2067 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2068   if ((LOG) != 0)                       \
2069     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
2070
2071 /* This is how to output an assembler line that says to advance
2072    the location counter to a multiple of 2**LOG bytes using the
2073    "nop" instruction as padding.  */
2074 #define ASM_OUTPUT_ALIGN_WITH_NOP(FILE,LOG)   \
2075   if ((LOG) != 0)                             \
2076     fprintf (FILE, "\t.align %d,0x1000000\n", (1<<(LOG)))
2077
2078 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
2079   fprintf (FILE, "\t.skip "HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
2080
2081 /* This says how to output an assembler line
2082    to define a global common symbol.  */
2083
2084 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
2085 ( fputs ("\t.common ", (FILE)),         \
2086   assemble_name ((FILE), (NAME)),               \
2087   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\"\n", (SIZE)))
2088
2089 /* This says how to output an assembler line to define a local common
2090    symbol.  */
2091
2092 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGNED)             \
2093 ( fputs ("\t.reserve ", (FILE)),                                        \
2094   assemble_name ((FILE), (NAME)),                                       \
2095   fprintf ((FILE), ","HOST_WIDE_INT_PRINT_UNSIGNED",\"bss\",%u\n",      \
2096            (SIZE), ((ALIGNED) / BITS_PER_UNIT)))
2097
2098 /* A C statement (sans semicolon) to output to the stdio stream
2099    FILE the assembler definition of uninitialized global DECL named
2100    NAME whose size is SIZE bytes and alignment is ALIGN bytes.
2101    Try to use asm_output_aligned_bss to implement this macro.  */
2102
2103 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)   \
2104   do {                                                          \
2105     ASM_OUTPUT_ALIGNED_LOCAL (FILE, NAME, SIZE, ALIGN);         \
2106   } while (0)
2107
2108 #define IDENT_ASM_OP "\t.ident\t"
2109
2110 /* Output #ident as a .ident.  */
2111
2112 #define ASM_OUTPUT_IDENT(FILE, NAME) \
2113   fprintf (FILE, "%s\"%s\"\n", IDENT_ASM_OP, NAME);
2114
2115 /* Prettify the assembly.  */
2116
2117 extern int sparc_indent_opcode;
2118
2119 #define ASM_OUTPUT_OPCODE(FILE, PTR)    \
2120   do {                                  \
2121     if (sparc_indent_opcode)            \
2122       {                                 \
2123         putc (' ', FILE);               \
2124         sparc_indent_opcode = 0;        \
2125       }                                 \
2126   } while (0)
2127
2128 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
2129   ((CHAR) == '#' || (CHAR) == '*' || (CHAR) == '('              \
2130    || (CHAR) == ')' || (CHAR) == '_' || (CHAR) == '&')
2131
2132 /* Print operand X (an rtx) in assembler syntax to file FILE.
2133    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2134    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2135
2136 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
2137
2138 /* Print a memory address as an operand to reference that memory location.  */
2139
2140 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2141 { register rtx base, index = 0;                                 \
2142   int offset = 0;                                               \
2143   register rtx addr = ADDR;                                     \
2144   if (GET_CODE (addr) == REG)                                   \
2145     fputs (reg_names[REGNO (addr)], FILE);                      \
2146   else if (GET_CODE (addr) == PLUS)                             \
2147     {                                                           \
2148       if (GET_CODE (XEXP (addr, 0)) == CONST_INT)               \
2149         offset = INTVAL (XEXP (addr, 0)), base = XEXP (addr, 1);\
2150       else if (GET_CODE (XEXP (addr, 1)) == CONST_INT)          \
2151         offset = INTVAL (XEXP (addr, 1)), base = XEXP (addr, 0);\
2152       else                                                      \
2153         base = XEXP (addr, 0), index = XEXP (addr, 1);          \
2154       if (GET_CODE (base) == LO_SUM)                            \
2155         {                                                       \
2156           gcc_assert (USE_AS_OFFSETABLE_LO10                    \
2157                       && TARGET_ARCH64                          \
2158                       && ! TARGET_CM_MEDMID);                   \
2159           output_operand (XEXP (base, 0), 0);                   \
2160           fputs ("+%lo(", FILE);                                \
2161           output_address (XEXP (base, 1));                      \
2162           fprintf (FILE, ")+%d", offset);                       \
2163         }                                                       \
2164       else                                                      \
2165         {                                                       \
2166           fputs (reg_names[REGNO (base)], FILE);                \
2167           if (index == 0)                                       \
2168             fprintf (FILE, "%+d", offset);                      \
2169           else if (GET_CODE (index) == REG)                     \
2170             fprintf (FILE, "+%s", reg_names[REGNO (index)]);    \
2171           else if (GET_CODE (index) == SYMBOL_REF               \
2172                    || GET_CODE (index) == LABEL_REF             \
2173                    || GET_CODE (index) == CONST)                \
2174             fputc ('+', FILE), output_addr_const (FILE, index); \
2175           else gcc_unreachable ();                              \
2176         }                                                       \
2177     }                                                           \
2178   else if (GET_CODE (addr) == MINUS                             \
2179            && GET_CODE (XEXP (addr, 1)) == LABEL_REF)           \
2180     {                                                           \
2181       output_addr_const (FILE, XEXP (addr, 0));                 \
2182       fputs ("-(", FILE);                                       \
2183       output_addr_const (FILE, XEXP (addr, 1));                 \
2184       fputs ("-.)", FILE);                                      \
2185     }                                                           \
2186   else if (GET_CODE (addr) == LO_SUM)                           \
2187     {                                                           \
2188       output_operand (XEXP (addr, 0), 0);                       \
2189       if (TARGET_CM_MEDMID)                                     \
2190         fputs ("+%l44(", FILE);                                 \
2191       else                                                      \
2192         fputs ("+%lo(", FILE);                                  \
2193       output_address (XEXP (addr, 1));                          \
2194       fputc (')', FILE);                                        \
2195     }                                                           \
2196   else if (flag_pic && GET_CODE (addr) == CONST                 \
2197            && GET_CODE (XEXP (addr, 0)) == MINUS                \
2198            && GET_CODE (XEXP (XEXP (addr, 0), 1)) == CONST      \
2199            && GET_CODE (XEXP (XEXP (XEXP (addr, 0), 1), 0)) == MINUS    \
2200            && XEXP (XEXP (XEXP (XEXP (addr, 0), 1), 0), 1) == pc_rtx)   \
2201     {                                                           \
2202       addr = XEXP (addr, 0);                                    \
2203       output_addr_const (FILE, XEXP (addr, 0));                 \
2204       /* Group the args of the second CONST in parenthesis.  */ \
2205       fputs ("-(", FILE);                                       \
2206       /* Skip past the second CONST--it does nothing for us.  */\
2207       output_addr_const (FILE, XEXP (XEXP (addr, 1), 0));       \
2208       /* Close the parenthesis.  */                             \
2209       fputc (')', FILE);                                        \
2210     }                                                           \
2211   else                                                          \
2212     {                                                           \
2213       output_addr_const (FILE, addr);                           \
2214     }                                                           \
2215 }
2216
2217 /* TLS support defaulting to original Sun flavor.  GNU extensions
2218    must be activated in separate configuration files.  */
2219 #ifdef HAVE_AS_TLS
2220 #define TARGET_TLS 1
2221 #else
2222 #define TARGET_TLS 0
2223 #endif
2224
2225 #define TARGET_SUN_TLS TARGET_TLS
2226 #define TARGET_GNU_TLS 0
2227
2228 /* The number of Pmode words for the setjmp buffer.  */
2229 #define JMP_BUF_SIZE 12
2230
2231 /* We use gcc _mcount for profiling.  */
2232 #define NO_PROFILE_COUNTERS 0