OSDN Git Service

c74bb3ada28930da87ce5c1b4c98e759737e6647
[pf3gnuchains/gcc-fork.git] / gcc / config / sh / sh.h
1 /* Definitions of target machine for GNU compiler for Renesas / SuperH SH.
2    Copyright (C) 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000, 2001, 2002,
3    2003 Free Software Foundation, Inc.
4    Contributed by Steve Chamberlain (sac@cygnus.com).
5    Improved by Jim Wilson (wilson@cygnus.com).
6
7 This file is part of GNU CC.
8
9 GNU CC is free software; you can redistribute it and/or modify
10 it under the terms of the GNU General Public License as published by
11 the Free Software Foundation; either version 2, or (at your option)
12 any later version.
13
14 GNU CC is distributed in the hope that it will be useful,
15 but WITHOUT ANY WARRANTY; without even the implied warranty of
16 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17 GNU General Public License for more details.
18
19 You should have received a copy of the GNU General Public License
20 along with GNU CC; see the file COPYING.  If not, write to
21 the Free Software Foundation, 59 Temple Place - Suite 330,
22 Boston, MA 02111-1307, USA.  */
23
24 #ifndef GCC_SH_H
25 #define GCC_SH_H
26
27 #define TARGET_VERSION \
28   fputs (" (Hitachi SH)", stderr);
29
30 /* Unfortunately, insn-attrtab.c doesn't include insn-codes.h.  We can't
31    include it here, because bconfig.h is also included by gencodes.c .  */
32 /* ??? No longer true.  */
33 extern int code_for_indirect_jump_scratch;
34
35 #define TARGET_CPU_CPP_BUILTINS() \
36 do { \
37   builtin_define ("__sh__"); \
38   builtin_assert ("cpu=sh"); \
39   builtin_assert ("machine=sh"); \
40   switch ((int) sh_cpu) \
41     { \
42     case PROCESSOR_SH1: \
43       builtin_define ("__sh1__"); \
44       break; \
45     case PROCESSOR_SH2: \
46       builtin_define ("__sh2__"); \
47       break; \
48     case PROCESSOR_SH2E: \
49       builtin_define ("__SH2E__"); \
50       break; \
51     case PROCESSOR_SH3: \
52       builtin_define ("__sh3__"); \
53       builtin_define ("__SH3__"); \
54       if (TARGET_HARD_SH4) \
55         builtin_define ("__SH4_NOFPU__"); \
56       break; \
57     case PROCESSOR_SH3E: \
58       builtin_define (TARGET_HARD_SH4 ? "__SH4_SINGLE_ONLY__" : "__SH3E__"); \
59       break; \
60     case PROCESSOR_SH4: \
61       builtin_define (TARGET_FPU_SINGLE ? "__SH4_SINGLE__" : "__SH4__"); \
62       break; \
63     case PROCESSOR_SH5: \
64       { \
65         builtin_define_with_value ("__SH5__", \
66                                    TARGET_SHMEDIA64 ? "64" : "32", 0); \
67         builtin_define_with_value ("__SHMEDIA__", \
68                                    TARGET_SHMEDIA ? "1" : "0", 0); \
69         if (! TARGET_FPU_DOUBLE) \
70           builtin_define ("__SH4_NOFPU__"); \
71       } \
72     } \
73   if (TARGET_HITACHI) \
74     builtin_define ("__HITACHI__"); \
75   builtin_define (TARGET_LITTLE_ENDIAN \
76                   ? "__LITTLE_ENDIAN__" : "__BIG_ENDIAN__"); \
77   if (flag_pic) \
78     { \
79       builtin_define ("__pic__"); \
80       builtin_define ("__PIC__"); \
81     } \
82 } while (0)
83
84 /* We can not debug without a frame pointer.  */
85 /* #define CAN_DEBUG_WITHOUT_FP */
86
87 #define CONDITIONAL_REGISTER_USAGE do                                   \
88 {                                                                       \
89   int regno;                                                            \
90   for (regno = 0; regno < FIRST_PSEUDO_REGISTER; regno ++)              \
91     if (! VALID_REGISTER_P (regno))                                     \
92       fixed_regs[regno] = call_used_regs[regno] = 1;                    \
93   /* R8 and R9 are call-clobbered on SH5, but not on earlier SH ABIs.  */ \
94   if (TARGET_SH5)                                                       \
95     call_used_regs[FIRST_GENERAL_REG + 8]                               \
96       = call_used_regs[FIRST_GENERAL_REG + 9] = 1;                      \
97   if (TARGET_SHMEDIA)                                                   \
98     {                                                                   \
99       regno_reg_class[FIRST_GENERAL_REG] = GENERAL_REGS;                \
100       CLEAR_HARD_REG_SET (reg_class_contents[FP0_REGS]);                \
101       regno_reg_class[FIRST_FP_REG] = FP_REGS;                          \
102     }                                                                   \
103   if (flag_pic)                                                         \
104     fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;                            \
105   /* Renesas saves and restores mac registers on call.  */              \
106   if (TARGET_HITACHI && ! TARGET_NOMACSAVE)                             \
107     {                                                                   \
108       call_used_regs[MACH_REG] = 0;                                     \
109       call_used_regs[MACL_REG] = 0;                                     \
110     }                                                                   \
111   for (regno = FIRST_FP_REG + (TARGET_LITTLE_ENDIAN != 0);              \
112        regno <= LAST_FP_REG; regno += 2)                                \
113     SET_HARD_REG_BIT (reg_class_contents[DF_HI_REGS], regno);           \
114   if (TARGET_SHMEDIA)                                                   \
115     {                                                                   \
116       for (regno = FIRST_TARGET_REG; regno <= LAST_TARGET_REG; regno ++)\
117         if (! fixed_regs[regno] && call_used_regs[regno])               \
118           SET_HARD_REG_BIT (reg_class_contents[SIBCALL_REGS], regno);   \
119     }                                                                   \
120   else                                                                  \
121     for (regno = FIRST_GENERAL_REG; regno <= LAST_GENERAL_REG; regno++) \
122       if (! fixed_regs[regno] && call_used_regs[regno])                 \
123         SET_HARD_REG_BIT (reg_class_contents[SIBCALL_REGS], regno);     \
124 } while (0)
125 \f
126 /* ??? Need to write documentation for all SH options and add it to the
127    invoke.texi file.  */
128
129 /* Run-time compilation parameters selecting different hardware subsets.  */
130
131 extern int target_flags;
132 #define ISIZE_BIT       (1<<1)
133 #define DALIGN_BIT      (1<<6)
134 #define SH1_BIT         (1<<8)
135 #define SH2_BIT         (1<<9)
136 #define SH3_BIT         (1<<10)
137 #define SH_E_BIT        (1<<11)
138 #define HARD_SH4_BIT    (1<<5)
139 #define FPU_SINGLE_BIT  (1<<7)
140 #define SH4_BIT         (1<<12)
141 #define FMOVD_BIT       (1<<4)
142 #define SH5_BIT         (1<<0)
143 #define SPACE_BIT       (1<<13)
144 #define BIGTABLE_BIT    (1<<14)
145 #define RELAX_BIT       (1<<15)
146 #define USERMODE_BIT    (1<<16)
147 #define HITACHI_BIT     (1<<22)
148 #define NOMACSAVE_BIT   (1<<23)
149 #define PREFERGOT_BIT   (1<<24)
150 #define PADSTRUCT_BIT  (1<<28)
151 #define LITTLE_ENDIAN_BIT (1<<29)
152 #define IEEE_BIT (1<<30)
153 #define SAVE_ALL_TR_BIT (1<<2)
154
155 /* Nonzero if this is an ELF target - compile time only */
156 #define TARGET_ELF 0
157
158 /* Nonzero if we should dump out instruction size info.  */
159 #define TARGET_DUMPISIZE  (target_flags & ISIZE_BIT)
160
161 /* Nonzero to align doubles on 64 bit boundaries.  */
162 #define TARGET_ALIGN_DOUBLE (target_flags & DALIGN_BIT)
163
164 /* Nonzero if we should generate code using type 1 insns.  */
165 #define TARGET_SH1 (target_flags & SH1_BIT)
166
167 /* Nonzero if we should generate code using type 2 insns.  */
168 #define TARGET_SH2 (target_flags & SH2_BIT)
169
170 /* Nonzero if we should generate code using type 2E insns.  */
171 #define TARGET_SH2E ((target_flags & SH_E_BIT) && TARGET_SH2)
172
173 /* Nonzero if we should generate code using type 3 insns.  */
174 #define TARGET_SH3 (target_flags & SH3_BIT)
175
176 /* Nonzero if we should generate code using type 3E insns.  */
177 #define TARGET_SH3E ((target_flags & SH_E_BIT) && TARGET_SH3)
178
179 /* Nonzero if the cache line size is 32.  */
180 #define TARGET_CACHE32 (target_flags & HARD_SH4_BIT || TARGET_SH5)
181
182 /* Nonzero if we schedule for a superscalar implementation.  */
183 #define TARGET_SUPERSCALAR (target_flags & HARD_SH4_BIT)
184
185 /* Nonzero if the target has separate instruction and data caches.  */
186 #define TARGET_HARVARD (target_flags & HARD_SH4_BIT)
187
188 /* Nonzero if compiling for SH4 hardware (to be used for insn costs etc.)  */
189 #define TARGET_HARD_SH4 (target_flags & HARD_SH4_BIT)
190
191 /* Nonzero if the default precision of th FPU is single */
192 #define TARGET_FPU_SINGLE (target_flags & FPU_SINGLE_BIT)
193
194 /* Nonzero if a double-precision FPU is available.  */
195 #define TARGET_FPU_DOUBLE (target_flags & SH4_BIT)
196
197 /* Nonzero if an FPU is available.  */
198 #define TARGET_FPU_ANY (TARGET_SH2E || TARGET_FPU_DOUBLE)
199
200 /* Nonzero if we should generate code using type 4 insns.  */
201 #define TARGET_SH4 ((target_flags & SH4_BIT) && (target_flags & SH1_BIT))
202
203 /* Nonzero if we should generate code for a SH5 CPU (either ISA).  */
204 #define TARGET_SH5 (target_flags & SH5_BIT)
205
206 /* Nonzero if we should generate code using the SHcompact instruction
207    set and 32-bit ABI.  */
208 #define TARGET_SHCOMPACT (TARGET_SH5 && TARGET_SH1)
209
210 /* Nonzero if we should generate code using the SHmedia instruction
211    set and ABI.  */
212 #define TARGET_SHMEDIA (TARGET_SH5 && ! TARGET_SH1)
213
214 /* Nonzero if we should generate code using the SHmedia ISA and 32-bit
215    ABI.  */
216 #define TARGET_SHMEDIA32 (TARGET_SH5 && ! TARGET_SH1 \
217                           && (target_flags & SH_E_BIT))
218
219 /* Nonzero if we should generate code using the SHmedia ISA and 64-bit
220    ABI.  */
221 #define TARGET_SHMEDIA64 (TARGET_SH5 && ! TARGET_SH1 \
222                           && ! (target_flags & SH_E_BIT))
223
224 /* Nonzero if we should generate code using SHmedia FPU instructions.  */
225 #define TARGET_SHMEDIA_FPU (TARGET_SHMEDIA && TARGET_FPU_DOUBLE)
226 /* Nonzero if we should generate fmovd.  */
227 #define TARGET_FMOVD (target_flags & FMOVD_BIT)
228
229 /* Nonzero if we respect NANs.  */
230 #define TARGET_IEEE (target_flags & IEEE_BIT)
231
232 /* Nonzero if we should generate smaller code rather than faster code.  */
233 #define TARGET_SMALLCODE   (target_flags & SPACE_BIT)
234
235 /* Nonzero to use long jump tables.  */
236 #define TARGET_BIGTABLE     (target_flags & BIGTABLE_BIT)
237
238 /* Nonzero to generate pseudo-ops needed by the assembler and linker
239    to do function call relaxing.  */
240 #define TARGET_RELAX (target_flags & RELAX_BIT)
241
242 /* Nonzero if using Renesas's calling convention.  */
243 #define TARGET_HITACHI          (target_flags & HITACHI_BIT)
244
245 /* Nonzero if not saving macl/mach when using -mhitachi */
246 #define TARGET_NOMACSAVE        (target_flags & NOMACSAVE_BIT)
247
248 /* Nonzero if padding structures to a multiple of 4 bytes.  This is
249    incompatible with Renesas's compiler, and gives unusual structure layouts
250    which confuse programmers.
251    ??? This option is not useful, but is retained in case there are people
252    who are still relying on it.  It may be deleted in the future.  */
253 #define TARGET_PADSTRUCT       (target_flags & PADSTRUCT_BIT)
254
255 /* Nonzero if generating code for a little endian SH.  */
256 #define TARGET_LITTLE_ENDIAN     (target_flags & LITTLE_ENDIAN_BIT)
257
258 /* Nonzero if we should do everything in userland.  */
259 #define TARGET_USERMODE         (target_flags & USERMODE_BIT)
260
261 /* Nonzero if we should prefer @GOT calls when generating PIC.  */
262 #define TARGET_PREFERGOT        (target_flags & PREFERGOT_BIT)
263
264 #define TARGET_SAVE_ALL_TARGET_REGS (target_flags & SAVE_ALL_TR_BIT)
265
266 #define SELECT_SH1               (SH1_BIT)
267 #define SELECT_SH2               (SH2_BIT | SELECT_SH1)
268 #define SELECT_SH2E              (SH_E_BIT | SH2_BIT | SH1_BIT | FPU_SINGLE_BIT)
269 #define SELECT_SH3               (SH3_BIT | SELECT_SH2)
270 #define SELECT_SH3E              (SH_E_BIT | FPU_SINGLE_BIT | SELECT_SH3)
271 #define SELECT_SH4_NOFPU         (HARD_SH4_BIT | SELECT_SH3)
272 #define SELECT_SH4_SINGLE_ONLY   (HARD_SH4_BIT | SELECT_SH3E)
273 #define SELECT_SH4               (SH4_BIT | SH_E_BIT | HARD_SH4_BIT | SELECT_SH3)
274 #define SELECT_SH4_SINGLE        (FPU_SINGLE_BIT | SELECT_SH4)
275 #define SELECT_SH5_64            (SH5_BIT | SH4_BIT)
276 #define SELECT_SH5_64_NOFPU      (SH5_BIT)
277 #define SELECT_SH5_32            (SH5_BIT | SH4_BIT | SH_E_BIT)
278 #define SELECT_SH5_32_NOFPU      (SH5_BIT | SH_E_BIT)
279 #define SELECT_SH5_COMPACT       (SH5_BIT | SH4_BIT | SELECT_SH3E)
280 #define SELECT_SH5_COMPACT_NOFPU (SH5_BIT | SELECT_SH3)
281
282 /* Reset all target-selection flags.  */
283 #define TARGET_NONE -(SH1_BIT | SH2_BIT | SH3_BIT | SH_E_BIT | SH4_BIT \
284                       | HARD_SH4_BIT | FPU_SINGLE_BIT | SH5_BIT)
285
286 #define TARGET_SWITCHES                         \
287 { {"1",         TARGET_NONE, "" },              \
288   {"1",         SELECT_SH1, "Generate SH1 code" },              \
289   {"2",         TARGET_NONE, "" },              \
290   {"2",         SELECT_SH2, "Generate SH2 code" },              \
291   {"2e",        TARGET_NONE, "" },              \
292   {"2e",        SELECT_SH2E, "Generate SH2e code" },            \
293   {"3",         TARGET_NONE, "" },              \
294   {"3",         SELECT_SH3, "Generate SH3 code" },              \
295   {"3e",        TARGET_NONE, "" },              \
296   {"3e",        SELECT_SH3E, "Generate SH3e code" },            \
297   {"4-single-only",     TARGET_NONE, "" },      \
298   {"4-single-only",     SELECT_SH4_SINGLE_ONLY, "Generate only single-precision SH4 code" },    \
299   {"4-single",  TARGET_NONE, "" },              \
300   {"4-single",  SELECT_SH4_SINGLE, "Generate default single-precision SH4 code" },      \
301   {"4-nofpu",   TARGET_NONE, "" },              \
302   {"4-nofpu",   SELECT_SH4_NOFPU, "Generate SH4 FPU-less code" },               \
303   {"4",         TARGET_NONE, "" },              \
304   {"4",         SELECT_SH4, "Generate SH4 code" },              \
305   {"5-64media", TARGET_NONE, "" },              \
306   {"5-64media", SELECT_SH5_64, "Generate 64-bit SHmedia code" }, \
307   {"5-64media-nofpu", TARGET_NONE, "" },        \
308   {"5-64media-nofpu", SELECT_SH5_64_NOFPU, "Generate 64-bit FPU-less SHmedia code" }, \
309   {"5-32media", TARGET_NONE, "" },              \
310   {"5-32media", SELECT_SH5_32, "Generate 32-bit SHmedia code" }, \
311   {"5-32media-nofpu", TARGET_NONE, "" },        \
312   {"5-32media-nofpu", SELECT_SH5_32_NOFPU, "Generate 32-bit FPU-less SHmedia code" }, \
313   {"5-compact", TARGET_NONE, "" },              \
314   {"5-compact", SELECT_SH5_COMPACT, "Generate SHcompact code" }, \
315   {"5-compact-nofpu", TARGET_NONE, "" },        \
316   {"5-compact-nofpu", SELECT_SH5_COMPACT_NOFPU, "Generate FPU-less SHcompact code" }, \
317   {"b",         -LITTLE_ENDIAN_BIT, "Generate code in big endian mode" },       \
318   {"bigtable",  BIGTABLE_BIT, "Generate 32-bit offsets in switch tables" },             \
319   {"dalign",    DALIGN_BIT, "Aligns doubles at 64-bit boundaries" },            \
320   {"fmovd",     FMOVD_BIT, "" },                \
321   {"hitachi",   HITACHI_BIT, "Follow Renesas (formerly Hitachi) / SuperH calling conventions" },                \
322   {"nomacsave", NOMACSAVE_BIT, "Mark MAC register as call-clobbered" },         \
323   {"ieee",      IEEE_BIT, "Increase the IEEE compliance for floating-point code" },                     \
324   {"isize",     ISIZE_BIT, "" },                \
325   {"l",         LITTLE_ENDIAN_BIT, "Generate code in little endian mode" },     \
326   {"no-ieee",   -IEEE_BIT, "" },                \
327   {"padstruct", PADSTRUCT_BIT, "" },            \
328   {"prefergot", PREFERGOT_BIT, "Emit function-calls using global offset table when generating PIC" },           \
329   {"relax",     RELAX_BIT, "Shorten address references during linking" },               \
330   {"space",     SPACE_BIT, "Deprecated. Use -Os instead" },             \
331   {"usermode",  USERMODE_BIT, "Generate library function call to invalidate instruction cache entries after fixing trampoline" },               \
332   SUBTARGET_SWITCHES                            \
333   {"",          TARGET_DEFAULT, "" }            \
334 }
335
336 /* This are meant to be redefined in the host dependent files */
337 #define SUBTARGET_SWITCHES
338
339 /* This defaults us to big-endian.  */
340 #ifndef TARGET_ENDIAN_DEFAULT
341 #define TARGET_ENDIAN_DEFAULT 0
342 #endif
343
344 #ifndef TARGET_CPU_DEFAULT
345 #define TARGET_CPU_DEFAULT SELECT_SH1
346 #endif
347
348 #define TARGET_DEFAULT  (TARGET_CPU_DEFAULT|TARGET_ENDIAN_DEFAULT)
349
350 #define CPP_SPEC " %(subtarget_cpp_spec) "
351
352 #ifndef SUBTARGET_CPP_SPEC
353 #define SUBTARGET_CPP_SPEC ""
354 #endif
355
356 #ifndef SUBTARGET_EXTRA_SPECS
357 #define SUBTARGET_EXTRA_SPECS
358 #endif
359
360 #define EXTRA_SPECS                                             \
361   { "subtarget_cpp_spec", SUBTARGET_CPP_SPEC },                 \
362   { "link_emul_prefix", LINK_EMUL_PREFIX },                     \
363   { "link_default_cpu_emul", LINK_DEFAULT_CPU_EMUL },           \
364   { "subtarget_link_emul_suffix", SUBTARGET_LINK_EMUL_SUFFIX }, \
365   { "subtarget_link_spec", SUBTARGET_LINK_SPEC },               \
366   { "subtarget_asm_endian_spec", SUBTARGET_ASM_ENDIAN_SPEC },   \
367   { "subtarget_asm_relax_spec", SUBTARGET_ASM_RELAX_SPEC },     \
368   { "subtarget_asm_isa_spec", SUBTARGET_ASM_ISA_SPEC }, \
369   SUBTARGET_EXTRA_SPECS
370
371 #if TARGET_CPU_DEFAULT & HARD_SH4_BIT
372 #define SUBTARGET_ASM_RELAX_SPEC "%{!m1:%{!m2:%{!m3*:%{!m5*:-isa=sh4}}}}"
373 #else
374 #define SUBTARGET_ASM_RELAX_SPEC "%{m4*:-isa=sh4}"
375 #endif
376
377 #define SH_ASM_SPEC \
378  "%(subtarget_asm_endian_spec) %{mrelax:-relax %(subtarget_asm_relax_spec)}\
379 %(subtarget_asm_isa_spec)"
380
381 #define ASM_SPEC SH_ASM_SPEC
382
383 #ifndef SUBTARGET_ASM_ENDIAN_SPEC
384 #if TARGET_ENDIAN_DEFAULT == LITTLE_ENDIAN_BIT
385 #define SUBTARGET_ASM_ENDIAN_SPEC "%{mb:-big} %{!mb:-little}"
386 #else
387 #define SUBTARGET_ASM_ENDIAN_SPEC "%{ml:-little} %{!ml:-big}"
388 #endif
389 #endif
390
391 #define SUBTARGET_ASM_ISA_SPEC ""
392
393 #define LINK_EMUL_PREFIX "sh%{ml:l}"
394
395 #if TARGET_CPU_DEFAULT & SH5_BIT
396 #if TARGET_CPU_DEFAULT & SH_E_BIT
397 #define LINK_DEFAULT_CPU_EMUL "32"
398 #else
399 #define LINK_DEFAULT_CPU_EMUL "64"
400 #endif /* SH_E_BIT */
401 #else
402 #define LINK_DEFAULT_CPU_EMUL ""
403 #endif /* SH5_BIT */
404
405 #define SUBTARGET_LINK_EMUL_SUFFIX ""
406 #define SUBTARGET_LINK_SPEC ""
407
408 /* svr4.h redefines LINK_SPEC inappropriately, so go via SH_LINK_SPEC,
409    so that we can undo the damage without code replication.  */
410 #define LINK_SPEC SH_LINK_SPEC
411
412 #define SH_LINK_SPEC "\
413 -m %(link_emul_prefix)\
414 %{m5-compact*|m5-32media*:32}\
415 %{m5-64media*:64}\
416 %{!m1:%{!m2:%{!m3*:%{!m4*:%{!m5*:%(link_default_cpu_emul)}}}}}\
417 %(subtarget_link_emul_suffix) \
418 %{mrelax:-relax} %(subtarget_link_spec)"
419
420 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE)                                \
421 do {                                                                    \
422   if (LEVEL)                                                            \
423     flag_omit_frame_pointer = -1;                                       \
424   if (SIZE)                                                             \
425     target_flags |= SPACE_BIT;                                          \
426   if (TARGET_SHMEDIA && LEVEL > 1)                                      \
427     {                                                                   \
428       flag_branch_target_load_optimize = 1;                             \
429       if (! (SIZE))                                                     \
430         target_flags |= SAVE_ALL_TR_BIT;                                \
431     }                                                                   \
432 } while (0)
433
434 #define ASSEMBLER_DIALECT assembler_dialect
435
436 extern int assembler_dialect;
437
438 #define OVERRIDE_OPTIONS                                                \
439 do {                                                                    \
440   int regno;                                                            \
441                                                                         \
442   sh_cpu = CPU_SH1;                                                     \
443   assembler_dialect = 0;                                                \
444   if (TARGET_SH2)                                                       \
445     sh_cpu = CPU_SH2;                                                   \
446   if (TARGET_SH2E)                                                      \
447     sh_cpu = CPU_SH2E;                                                  \
448   if (TARGET_SH3)                                                       \
449     sh_cpu = CPU_SH3;                                                   \
450   if (TARGET_SH3E)                                                      \
451     sh_cpu = CPU_SH3E;                                                  \
452   if (TARGET_SH4)                                                       \
453     {                                                                   \
454       assembler_dialect = 1;                                            \
455       sh_cpu = CPU_SH4;                                                 \
456     }                                                                   \
457   if (TARGET_SH5)                                                       \
458     {                                                                   \
459       sh_cpu = CPU_SH5;                                                 \
460       target_flags |= DALIGN_BIT;                                       \
461       if (TARGET_FPU_ANY                                                \
462           && ! (TARGET_SHCOMPACT && TARGET_LITTLE_ENDIAN))              \
463         target_flags |= FMOVD_BIT;                                      \
464       if (TARGET_SHMEDIA)                                               \
465         {                                                               \
466           /* There are no delay slots on SHmedia.  */                   \
467           flag_delayed_branch = 0;                                      \
468           /* Relaxation isn't yet supported for SHmedia */              \
469           target_flags &= ~RELAX_BIT;                                   \
470         }                                                               \
471       /* -fprofile-arcs needs a working libgcov .  In unified tree      \
472          configurations with newlib, this requires to configure with    \
473          --with-newlib --with-headers.  But there is no way to check    \
474          here we have a working libgcov, so just assume that we have.  */\
475       if (profile_flag)                                                 \
476         {                                                               \
477           warning ("Profiling is not supported on this target.");       \
478           profile_flag = profile_arc_flag = 0;                          \
479         }                                                               \
480     }                                                                   \
481   else                                                                  \
482     {                                                                   \
483        /* Only the sh64-elf assembler fully supports .quad properly.  */\
484        targetm.asm_out.aligned_op.di = NULL;                            \
485        targetm.asm_out.unaligned_op.di = NULL;                          \
486     }                                                                   \
487   if (TARGET_FMOVD)                                                     \
488     reg_class_from_letter['e' - 'a'] = NO_REGS;                         \
489                                                                         \
490   for (regno = 0; regno < FIRST_PSEUDO_REGISTER; regno++)               \
491     if (! VALID_REGISTER_P (regno))                                     \
492       sh_register_names[regno][0] = '\0';                               \
493                                                                         \
494   for (regno = 0; regno < ADDREGNAMES_SIZE; regno++)                    \
495     if (! VALID_REGISTER_P (ADDREGNAMES_REGNO (regno)))                 \
496       sh_additional_register_names[regno][0] = '\0';                    \
497                                                                         \
498   if (flag_omit_frame_pointer < 0)                                      \
499    {                                                                    \
500      /* The debugging information is sufficient,                        \
501         but gdb doesn't implement this yet */                           \
502      if (0)                                                             \
503       flag_omit_frame_pointer                                           \
504         = (PREFERRED_DEBUGGING_TYPE == DWARF_DEBUG                      \
505            || PREFERRED_DEBUGGING_TYPE == DWARF2_DEBUG);                \
506      else                                                               \
507       flag_omit_frame_pointer = 0;                                      \
508    }                                                                    \
509                                                                         \
510   if (flag_pic && ! TARGET_PREFERGOT)                                   \
511     flag_no_function_cse = 1;                                           \
512                                                                         \
513   if (SMALL_REGISTER_CLASSES)                                           \
514     {                                                                   \
515       /* Never run scheduling before reload, since that can             \
516          break global alloc, and generates slower code anyway due       \
517          to the pressure on R0.  */                                     \
518       flag_schedule_insns = 0;                                          \
519     }                                                                   \
520                                                                         \
521   if (align_loops == 0)                                                 \
522     align_loops =  1 << (TARGET_SH5 ? 3 : 2);                           \
523   if (align_jumps == 0)                                                 \
524     align_jumps = 1 << CACHE_LOG;                                       \
525   else if (align_jumps < (TARGET_SHMEDIA ? 4 : 2))                      \
526     align_jumps = TARGET_SHMEDIA ? 4 : 2;                               \
527                                                                         \
528   /* Allocation boundary (in *bytes*) for the code of a function.       \
529      SH1: 32 bit alignment is faster, because instructions are always   \
530      fetched as a pair from a longword boundary.                        \
531      SH2 .. SH5 : align to cache line start.  */                        \
532   if (align_functions == 0)                                             \
533     align_functions                                                     \
534       = TARGET_SMALLCODE ? FUNCTION_BOUNDARY/8 : (1 << CACHE_LOG);      \
535   /* The linker relaxation code breaks when a function contains         \
536      alignments that are larger than that at the start of a             \
537      compilation unit.  */                                              \
538   if (TARGET_RELAX)                                                     \
539     {                                                                   \
540       int min_align                                                     \
541         = align_loops > align_jumps ? align_loops : align_jumps;        \
542                                                                         \
543       /* Also take possible .long constants / mova tables int account.  */\
544       if (min_align < 4)                                                \
545         min_align = 4;                                                  \
546       if (align_functions < min_align)                                  \
547         align_functions = min_align;                                    \
548     }                                                                   \
549 } while (0)
550 \f
551 /* Target machine storage layout.  */
552
553 /* Define this if most significant bit is lowest numbered
554    in instructions that operate on numbered bit-fields.  */
555
556 #define BITS_BIG_ENDIAN  0
557
558 /* Define this if most significant byte of a word is the lowest numbered.  */
559 #define BYTES_BIG_ENDIAN (TARGET_LITTLE_ENDIAN == 0)
560
561 /* Define this if most significant word of a multiword number is the lowest
562    numbered.  */
563 #define WORDS_BIG_ENDIAN (TARGET_LITTLE_ENDIAN == 0)
564
565 /* Define this to set the endianness to use in libgcc2.c, which can
566    not depend on target_flags.  */
567 #if defined(__LITTLE_ENDIAN__)
568 #define LIBGCC2_WORDS_BIG_ENDIAN 0
569 #else
570 #define LIBGCC2_WORDS_BIG_ENDIAN 1
571 #endif
572
573 #define MAX_BITS_PER_WORD 64
574
575 #define MAX_LONG_TYPE_SIZE MAX_BITS_PER_WORD
576
577 /* Width in bits of an `int'.  We want just 32-bits, even if words are
578    longer. */
579 #define INT_TYPE_SIZE 32
580
581 /* Width in bits of a `long'.  */
582 #define LONG_TYPE_SIZE (TARGET_SHMEDIA64 ? 64 : 32)
583
584 /* Width in bits of a `long long'.  */
585 #define LONG_LONG_TYPE_SIZE 64
586
587 /* Width in bits of a `long double'.  */
588 #define LONG_DOUBLE_TYPE_SIZE 64
589
590 /* Width of a word, in units (bytes).  */
591 #define UNITS_PER_WORD  (TARGET_SHMEDIA ? 8 : 4)
592 #define MIN_UNITS_PER_WORD 4
593
594 /* Width in bits of a pointer.
595    See also the macro `Pmode' defined below.  */
596 #define POINTER_SIZE  (TARGET_SHMEDIA64 ? 64 : 32)
597
598 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
599 #define PARM_BOUNDARY   (TARGET_SH5 ? 64 : 32)
600
601 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
602 #define STACK_BOUNDARY  BIGGEST_ALIGNMENT
603
604 /* The log (base 2) of the cache line size, in bytes.  Processors prior to
605    SH2 have no actual cache, but they fetch code in chunks of 4 bytes.
606    The SH2/3 have 16 byte cache lines, and the SH4 has a 32 byte cache line */
607 #define CACHE_LOG (TARGET_CACHE32 ? 5 : TARGET_SH2 ? 4 : 2)
608
609 /* ABI given & required minimum allocation boundary (in *bits*) for the
610    code of a function.  */
611 #define FUNCTION_BOUNDARY (16 << TARGET_SHMEDIA)
612
613 /* On SH5, the lowest bit is used to indicate SHmedia functions, so
614    the vbit must go into the delta field of
615    pointers-to-member-functions.  */
616 #define TARGET_PTRMEMFUNC_VBIT_LOCATION \
617   (TARGET_SH5 ? ptrmemfunc_vbit_in_delta : ptrmemfunc_vbit_in_pfn)
618
619 /* Alignment of field after `int : 0' in a structure.  */
620 #define EMPTY_FIELD_BOUNDARY  32
621
622 /* No data type wants to be aligned rounder than this.  */
623 #define BIGGEST_ALIGNMENT  (TARGET_ALIGN_DOUBLE ? 64 : 32)
624
625 /* The best alignment to use in cases where we have a choice.  */
626 #define FASTEST_ALIGNMENT (TARGET_SH5 ? 64 : 32)
627
628 /* Make strings word-aligned so strcpy from constants will be faster.  */
629 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
630   ((TREE_CODE (EXP) == STRING_CST       \
631     && (ALIGN) < FASTEST_ALIGNMENT)     \
632     ? FASTEST_ALIGNMENT : (ALIGN))
633
634 /* get_mode_alignment assumes complex values are always held in multiple
635    registers, but that is not the case on the SH; CQImode and CHImode are
636    held in a single integer register.  SH5 also holds CSImode and SCmode
637    values in integer regsters.  Thus the alignment needs to be bumped up
638    to match the size of the mode.  */
639 #define ROUND_TYPE_ALIGN(STRUCT, COMPUTED, SPECIFIED) \
640   (MAX ((GET_MODE_CLASS (TYPE_MODE (STRUCT)) == MODE_COMPLEX_INT \
641          || GET_MODE_CLASS (TYPE_MODE (STRUCT)) == MODE_COMPLEX_FLOAT) \
642         ? MIN (BIGGEST_ALIGNMENT, GET_MODE_BITSIZE (TYPE_MODE (STRUCT))) \
643         : (COMPUTED), \
644         (SPECIFIED)))
645 #define LOCAL_ALIGNMENT(TYPE, ALIGN) \
646   ((GET_MODE_CLASS (TYPE_MODE (TYPE)) == MODE_COMPLEX_INT \
647     || GET_MODE_CLASS (TYPE_MODE (TYPE)) == MODE_COMPLEX_FLOAT) \
648    ? MIN (BIGGEST_ALIGNMENT, GET_MODE_BITSIZE (TYPE_MODE (TYPE))) \
649    : ALIGN)
650
651 /* Make arrays of chars word-aligned for the same reasons.  */
652 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
653   (TREE_CODE (TYPE) == ARRAY_TYPE               \
654    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
655    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
656
657 /* Number of bits which any structure or union's size must be a
658    multiple of.  Each structure or union's size is rounded up to a
659    multiple of this.  */
660 #define STRUCTURE_SIZE_BOUNDARY (TARGET_PADSTRUCT ? 32 : 8)
661
662 /* Set this nonzero if move instructions will actually fail to work
663    when given unaligned data.  */
664 #define STRICT_ALIGNMENT 1
665
666 /* If LABEL_AFTER_BARRIER demands an alignment, return its base 2 logarithm.  */
667 #define LABEL_ALIGN_AFTER_BARRIER(LABEL_AFTER_BARRIER) \
668   barrier_align (LABEL_AFTER_BARRIER)
669
670 #define LOOP_ALIGN(A_LABEL) \
671   ((! optimize || TARGET_HARVARD || TARGET_SMALLCODE) \
672    ? 0 : sh_loop_align (A_LABEL))
673
674 #define LABEL_ALIGN(A_LABEL) \
675 (                                                                       \
676   (PREV_INSN (A_LABEL)                                                  \
677    && GET_CODE (PREV_INSN (A_LABEL)) == INSN                            \
678    && GET_CODE (PATTERN (PREV_INSN (A_LABEL))) == UNSPEC_VOLATILE       \
679    && XINT (PATTERN (PREV_INSN (A_LABEL)), 1) == UNSPECV_ALIGN)         \
680    /* explicit alignment insn in constant tables.  */                   \
681   ? INTVAL (XVECEXP (PATTERN (PREV_INSN (A_LABEL)), 0, 0))              \
682   : 0)
683
684 /* Jump tables must be 32 bit aligned, no matter the size of the element.  */
685 #define ADDR_VEC_ALIGN(ADDR_VEC) 2
686
687 /* The base two logarithm of the known minimum alignment of an insn length.  */
688 #define INSN_LENGTH_ALIGNMENT(A_INSN)                                   \
689   (GET_CODE (A_INSN) == INSN                                            \
690    ? 1 << TARGET_SHMEDIA                                                \
691    : GET_CODE (A_INSN) == JUMP_INSN || GET_CODE (A_INSN) == CALL_INSN   \
692    ? 1 << TARGET_SHMEDIA                                                \
693    : CACHE_LOG)
694 \f
695 /* Standard register usage.  */
696
697 /* Register allocation for the Renesas calling convention:
698
699         r0              arg return
700         r1..r3          scratch
701         r4..r7          args in
702         r8..r13         call saved
703         r14             frame pointer/call saved
704         r15             stack pointer
705         ap              arg pointer (doesn't really exist, always eliminated)
706         pr              subroutine return address
707         t               t bit
708         mach            multiply/accumulate result, high part
709         macl            multiply/accumulate result, low part.
710         fpul            fp/int communication register
711         rap             return address pointer register
712         fr0             fp arg return
713         fr1..fr3        scratch floating point registers
714         fr4..fr11       fp args in
715         fr12..fr15      call saved floating point registers  */
716
717 #define MAX_REGISTER_NAME_LENGTH 5
718 extern char sh_register_names[][MAX_REGISTER_NAME_LENGTH + 1];
719
720 #define SH_REGISTER_NAMES_INITIALIZER                                   \
721 {                                                                       \
722   "r0",   "r1",   "r2",   "r3",   "r4",   "r5",   "r6",   "r7",         \
723   "r8",   "r9",   "r10",  "r11",  "r12",  "r13",  "r14",  "r15",        \
724   "r16",  "r17",  "r18",  "r19",  "r20",  "r21",  "r22",  "r23",        \
725   "r24",  "r25",  "r26",  "r27",  "r28",  "r29",  "r30",  "r31",        \
726   "r32",  "r33",  "r34",  "r35",  "r36",  "r37",  "r38",  "r39",        \
727   "r40",  "r41",  "r42",  "r43",  "r44",  "r45",  "r46",  "r47",        \
728   "r48",  "r49",  "r50",  "r51",  "r52",  "r53",  "r54",  "r55",        \
729   "r56",  "r57",  "r58",  "r59",  "r60",  "r61",  "r62",  "r63",        \
730   "fr0",  "fr1",  "fr2",  "fr3",  "fr4",  "fr5",  "fr6",  "fr7",        \
731   "fr8",  "fr9",  "fr10", "fr11", "fr12", "fr13", "fr14", "fr15",       \
732   "fr16", "fr17", "fr18", "fr19", "fr20", "fr21", "fr22", "fr23",       \
733   "fr24", "fr25", "fr26", "fr27", "fr28", "fr29", "fr30", "fr31",       \
734   "fr32", "fr33", "fr34", "fr35", "fr36", "fr37", "fr38", "fr39",       \
735   "fr40", "fr41", "fr42", "fr43", "fr44", "fr45", "fr46", "fr47",       \
736   "fr48", "fr49", "fr50", "fr51", "fr52", "fr53", "fr54", "fr55",       \
737   "fr56", "fr57", "fr58", "fr59", "fr60", "fr61", "fr62", "fr63",       \
738   "tr0",  "tr1",  "tr2",  "tr3",  "tr4",  "tr5",  "tr6",  "tr7",        \
739   "xd0",  "xd2",  "xd4",  "xd6",  "xd8",  "xd10", "xd12", "xd14",       \
740   "gbr",  "ap",   "pr",   "t",    "mach", "macl", "fpul", "fpscr",      \
741   "rap"                                                                 \
742 }
743
744 #define DEBUG_REGISTER_NAMES SH_REGISTER_NAMES_INITIALIZER
745
746 #define REGNAMES_ARR_INDEX_1(index) \
747   (sh_register_names[index])
748 #define REGNAMES_ARR_INDEX_2(index) \
749   REGNAMES_ARR_INDEX_1 ((index)), REGNAMES_ARR_INDEX_1 ((index)+1)
750 #define REGNAMES_ARR_INDEX_4(index) \
751   REGNAMES_ARR_INDEX_2 ((index)), REGNAMES_ARR_INDEX_2 ((index)+2)
752 #define REGNAMES_ARR_INDEX_8(index) \
753   REGNAMES_ARR_INDEX_4 ((index)), REGNAMES_ARR_INDEX_4 ((index)+4)
754 #define REGNAMES_ARR_INDEX_16(index) \
755   REGNAMES_ARR_INDEX_8 ((index)), REGNAMES_ARR_INDEX_8 ((index)+8)
756 #define REGNAMES_ARR_INDEX_32(index) \
757   REGNAMES_ARR_INDEX_16 ((index)), REGNAMES_ARR_INDEX_16 ((index)+16)
758 #define REGNAMES_ARR_INDEX_64(index) \
759   REGNAMES_ARR_INDEX_32 ((index)), REGNAMES_ARR_INDEX_32 ((index)+32)
760
761 #define REGISTER_NAMES \
762 { \
763   REGNAMES_ARR_INDEX_64 (0), \
764   REGNAMES_ARR_INDEX_64 (64), \
765   REGNAMES_ARR_INDEX_8 (128), \
766   REGNAMES_ARR_INDEX_8 (136), \
767   REGNAMES_ARR_INDEX_8 (144), \
768   REGNAMES_ARR_INDEX_1 (152) \
769 }
770
771 #define ADDREGNAMES_SIZE 32
772 #define MAX_ADDITIONAL_REGISTER_NAME_LENGTH 4
773 extern char sh_additional_register_names[ADDREGNAMES_SIZE] \
774   [MAX_ADDITIONAL_REGISTER_NAME_LENGTH + 1];
775
776 #define SH_ADDITIONAL_REGISTER_NAMES_INITIALIZER                        \
777 {                                                                       \
778   "dr0",  "dr2",  "dr4",  "dr6",  "dr8",  "dr10", "dr12", "dr14",       \
779   "dr16", "dr18", "dr20", "dr22", "dr24", "dr26", "dr28", "dr30",       \
780   "dr32", "dr34", "dr36", "dr38", "dr40", "dr42", "dr44", "dr46",       \
781   "dr48", "dr50", "dr52", "dr54", "dr56", "dr58", "dr60", "dr62"        \
782 }
783
784 #define ADDREGNAMES_REGNO(index) \
785   ((index < 32) ? (FIRST_FP_REG + (index) * 2) \
786    : (-1))
787
788 #define ADDREGNAMES_ARR_INDEX_1(index) \
789   { (sh_additional_register_names[index]), ADDREGNAMES_REGNO (index) }
790 #define ADDREGNAMES_ARR_INDEX_2(index) \
791   ADDREGNAMES_ARR_INDEX_1 ((index)), ADDREGNAMES_ARR_INDEX_1 ((index)+1)
792 #define ADDREGNAMES_ARR_INDEX_4(index) \
793   ADDREGNAMES_ARR_INDEX_2 ((index)), ADDREGNAMES_ARR_INDEX_2 ((index)+2)
794 #define ADDREGNAMES_ARR_INDEX_8(index) \
795   ADDREGNAMES_ARR_INDEX_4 ((index)), ADDREGNAMES_ARR_INDEX_4 ((index)+4)
796 #define ADDREGNAMES_ARR_INDEX_16(index) \
797   ADDREGNAMES_ARR_INDEX_8 ((index)), ADDREGNAMES_ARR_INDEX_8 ((index)+8)
798 #define ADDREGNAMES_ARR_INDEX_32(index) \
799   ADDREGNAMES_ARR_INDEX_16 ((index)), ADDREGNAMES_ARR_INDEX_16 ((index)+16)
800
801 #define ADDITIONAL_REGISTER_NAMES \
802 {                                       \
803   ADDREGNAMES_ARR_INDEX_32 (0)          \
804 }
805
806 /* Number of actual hardware registers.
807    The hardware registers are assigned numbers for the compiler
808    from 0 to just below FIRST_PSEUDO_REGISTER.
809    All registers that the compiler knows about must be given numbers,
810    even those that are not normally considered general registers.  */
811
812 /* There are many other relevant definitions in sh.md's md_constants.  */
813
814 #define FIRST_GENERAL_REG R0_REG
815 #define LAST_GENERAL_REG (FIRST_GENERAL_REG + (TARGET_SHMEDIA ? 63 : 15))
816 #define FIRST_FP_REG DR0_REG
817 #define LAST_FP_REG  (FIRST_FP_REG + \
818                       (TARGET_SHMEDIA_FPU ? 63 : TARGET_SH2E ? 15 : -1))
819 #define FIRST_XD_REG XD0_REG
820 #define LAST_XD_REG  (FIRST_XD_REG + ((TARGET_SH4 && TARGET_FMOVD) ? 7 : -1))
821 #define FIRST_TARGET_REG TR0_REG
822 #define LAST_TARGET_REG  (FIRST_TARGET_REG + (TARGET_SHMEDIA ? 7 : -1))
823
824 #define GENERAL_REGISTER_P(REGNO) \
825   IN_RANGE ((REGNO), FIRST_GENERAL_REG, LAST_GENERAL_REG)
826
827 #define GENERAL_OR_AP_REGISTER_P(REGNO) \
828   (GENERAL_REGISTER_P (REGNO) || ((REGNO) == AP_REG))
829
830 #define FP_REGISTER_P(REGNO) \
831   ((REGNO) >= FIRST_FP_REG && (REGNO) <= LAST_FP_REG)
832
833 #define XD_REGISTER_P(REGNO) \
834   ((REGNO) >= FIRST_XD_REG && (REGNO) <= LAST_XD_REG)
835
836 #define FP_OR_XD_REGISTER_P(REGNO) \
837   (FP_REGISTER_P (REGNO) || XD_REGISTER_P (REGNO))
838
839 #define FP_ANY_REGISTER_P(REGNO) \
840   (FP_REGISTER_P (REGNO) || XD_REGISTER_P (REGNO) || (REGNO) == FPUL_REG)
841
842 #define SPECIAL_REGISTER_P(REGNO) \
843   ((REGNO) == GBR_REG || (REGNO) == T_REG \
844    || (REGNO) == MACH_REG || (REGNO) == MACL_REG)
845
846 #define TARGET_REGISTER_P(REGNO) \
847   ((REGNO) >= FIRST_TARGET_REG && (REGNO) <= LAST_TARGET_REG)
848
849 #define SHMEDIA_REGISTER_P(REGNO) \
850   (GENERAL_REGISTER_P (REGNO) || FP_REGISTER_P (REGNO) \
851    || TARGET_REGISTER_P (REGNO))
852
853 /* This is to be used in CONDITIONAL_REGISTER_USAGE, to mark registers
854    that should be fixed.  */
855 #define VALID_REGISTER_P(REGNO) \
856   (SHMEDIA_REGISTER_P (REGNO) || XD_REGISTER_P (REGNO) \
857    || (REGNO) == AP_REG || (REGNO) == RAP_REG \
858    || (TARGET_SH1 && (SPECIAL_REGISTER_P (REGNO) || (REGNO) == PR_REG)) \
859    || (TARGET_SH2E && (REGNO) == FPUL_REG))
860
861 /* The mode that should be generally used to store a register by
862    itself in the stack, or to load it back.  */
863 #define REGISTER_NATURAL_MODE(REGNO) \
864   (FP_REGISTER_P (REGNO) ? SFmode \
865    : XD_REGISTER_P (REGNO) ? DFmode \
866    : TARGET_SHMEDIA && ! HARD_REGNO_CALL_PART_CLOBBERED ((REGNO), DImode) \
867    ? DImode \
868    : SImode)
869
870 #define FIRST_PSEUDO_REGISTER 153
871
872 /* 1 for registers that have pervasive standard uses
873    and are not available for the register allocator.
874
875    Mach register is fixed 'cause it's only 10 bits wide for SH1.
876    It is 32 bits wide for SH2.  */
877
878 #define FIXED_REGISTERS                                                 \
879 {                                                                       \
880 /* Regular registers.  */                                               \
881   0,      0,      0,      0,      0,      0,      0,      0,            \
882   0,      0,      0,      0,      0,      0,      0,      1,            \
883   /* r16 is reserved, r18 is the former pr.  */                         \
884   1,      0,      0,      0,      0,      0,      0,      0,            \
885   /* r24 is reserved for the OS; r25, for the assembler or linker.  */  \
886   /* r26 is a global variable data pointer; r27 is for constants.  */   \
887   1,      1,      1,      1,      0,      0,      0,      0,            \
888   0,      0,      0,      0,      0,      0,      0,      0,            \
889   0,      0,      0,      0,      0,      0,      0,      0,            \
890   0,      0,      0,      0,      0,      0,      0,      0,            \
891   0,      0,      0,      0,      0,      0,      0,      1,            \
892 /* FP registers.  */                                                    \
893   0,      0,      0,      0,      0,      0,      0,      0,            \
894   0,      0,      0,      0,      0,      0,      0,      0,            \
895   0,      0,      0,      0,      0,      0,      0,      0,            \
896   0,      0,      0,      0,      0,      0,      0,      0,            \
897   0,      0,      0,      0,      0,      0,      0,      0,            \
898   0,      0,      0,      0,      0,      0,      0,      0,            \
899   0,      0,      0,      0,      0,      0,      0,      0,            \
900   0,      0,      0,      0,      0,      0,      0,      0,            \
901 /* Branch target registers.  */                                         \
902   0,      0,      0,      0,      0,      0,      0,      0,            \
903 /* XD registers.  */                                                    \
904   0,      0,      0,      0,      0,      0,      0,      0,            \
905 /*"gbr",  "ap",   "pr",   "t",    "mach", "macl", "fpul", "fpscr", */   \
906   1,      1,      1,      1,      1,      1,      0,      1,            \
907 /*"rap" */                                                              \
908   1,                                                                    \
909 }
910
911 /* 1 for registers not available across function calls.
912    These must include the FIXED_REGISTERS and also any
913    registers that can be used without being saved.
914    The latter must include the registers where values are returned
915    and the register where structure-value addresses are passed.
916    Aside from that, you can include as many other registers as you like.  */
917
918 #define CALL_USED_REGISTERS                                             \
919 {                                                                       \
920 /* Regular registers.  */                                               \
921   1,      1,      1,      1,      1,      1,      1,      1,            \
922   /* R8 and R9 are call-clobbered on SH5, but not on earlier SH ABIs.   \
923      Only the lower 32bits of R10-R14 are guaranteed to be preserved    \
924      across SH5 function calls.  */                                     \
925   0,      0,      0,      0,      0,      0,      0,      1,            \
926   1,      1,      0,      1,      1,      1,      1,      1,            \
927   1,      1,      1,      1,      0,      0,      0,      0,            \
928   0,      0,      0,      0,      1,      1,      1,      1,            \
929   1,      1,      1,      1,      0,      0,      0,      0,            \
930   0,      0,      0,      0,      0,      0,      0,      0,            \
931   0,      0,      0,      0,      1,      1,      1,      1,            \
932 /* FP registers.  */                                                    \
933   1,      1,      1,      1,      1,      1,      1,      1,            \
934   1,      1,      1,      1,      0,      0,      0,      0,            \
935   1,      1,      1,      1,      1,      1,      1,      1,            \
936   1,      1,      1,      1,      1,      1,      1,      1,            \
937   1,      1,      1,      1,      0,      0,      0,      0,            \
938   0,      0,      0,      0,      0,      0,      0,      0,            \
939   0,      0,      0,      0,      0,      0,      0,      0,            \
940   0,      0,      0,      0,      0,      0,      0,      0,            \
941 /* Branch target registers.  */                                         \
942   1,      1,      1,      1,      1,      0,      0,      0,            \
943 /* XD registers.  */                                                    \
944   1,      1,      1,      1,      1,      1,      0,      0,            \
945 /*"gbr",  "ap",   "pr",   "t",    "mach", "macl", "fpul", "fpscr", */   \
946   1,      1,      0,      1,      1,      1,      1,      1,            \
947 /*"rap" */                                                              \
948   1,                                                                    \
949 }
950
951 /* Only the lower 32-bits of R10-R14 are guaranteed to be preserved
952    across SHcompact function calls.  We can't tell whether a called
953    function is SHmedia or SHcompact, so we assume it may be when
954    compiling SHmedia code with the 32-bit ABI, since that's the only
955    ABI that can be linked with SHcompact code.  */
956 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO,MODE) \
957   (TARGET_SHMEDIA32 \
958    && GET_MODE_SIZE (MODE) > 4 \
959    && (((REGNO) >= FIRST_GENERAL_REG + 10 \
960         && (REGNO) <= FIRST_GENERAL_REG + 14) \
961        || (REGNO) == PR_MEDIA_REG))
962
963 /* Return number of consecutive hard regs needed starting at reg REGNO
964    to hold something of mode MODE.
965    This is ordinarily the length in words of a value of mode MODE
966    but can be less for certain modes in special long registers.
967
968    On the SH all but the XD regs are UNITS_PER_WORD bits wide.  */
969
970 #define HARD_REGNO_NREGS(REGNO, MODE) \
971    (XD_REGISTER_P (REGNO) \
972     ? ((GET_MODE_SIZE (MODE) + (2*UNITS_PER_WORD - 1)) / (2*UNITS_PER_WORD)) \
973     : (TARGET_SHMEDIA && FP_REGISTER_P (REGNO)) \
974     ? ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD/2 - 1) / (UNITS_PER_WORD/2)) \
975     : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
976
977 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
978    We can allow any mode in any general register.  The special registers
979    only allow SImode.  Don't allow any mode in the PR.  */
980
981 /* We cannot hold DCmode values in the XD registers because alter_reg
982    handles subregs of them incorrectly.  We could work around this by
983    spacing the XD registers like the DR registers, but this would require
984    additional memory in every compilation to hold larger register vectors.
985    We could hold SFmode / SCmode values in XD registers, but that
986    would require a tertiary reload when reloading from / to memory,
987    and a secondary reload to reload from / to general regs; that
988    seems to be a loosing proposition.  */
989 /* We want to allow TImode FP regs so that when V4SFmode is loaded as TImode,
990    it won't be ferried through GP registers first.  */
991 #define HARD_REGNO_MODE_OK(REGNO, MODE)         \
992   (SPECIAL_REGISTER_P (REGNO) ? (MODE) == SImode \
993    : (REGNO) == FPUL_REG ? (MODE) == SImode || (MODE) == SFmode \
994    : FP_REGISTER_P (REGNO) && (MODE) == SFmode \
995    ? 1 \
996    : (MODE) == V2SFmode \
997    ? ((FP_REGISTER_P (REGNO) && ((REGNO) - FIRST_FP_REG) % 2 == 0) \
998       || GENERAL_REGISTER_P (REGNO)) \
999    : (MODE) == V4SFmode \
1000    ? ((FP_REGISTER_P (REGNO) && ((REGNO) - FIRST_FP_REG) % 4 == 0) \
1001       || (! TARGET_SHMEDIA && GENERAL_REGISTER_P (REGNO))) \
1002    : (MODE) == V16SFmode \
1003    ? (TARGET_SHMEDIA \
1004       ? (FP_REGISTER_P (REGNO) && ((REGNO) - FIRST_FP_REG) % 16 == 0) \
1005       : (REGNO) == FIRST_XD_REG) \
1006    : FP_REGISTER_P (REGNO) \
1007    ? ((MODE) == SFmode || (MODE) == SImode \
1008       || ((TARGET_SH2E || TARGET_SHMEDIA) && (MODE) == SCmode) \
1009       || (((TARGET_SH4 && (MODE) == DFmode) || (MODE) == DCmode \
1010            || (TARGET_SHMEDIA && ((MODE) == DFmode || (MODE) == DImode \
1011                                   || (MODE) == V2SFmode || (MODE) == TImode))) \
1012           && (((REGNO) - FIRST_FP_REG) & 1) == 0)) \
1013    : XD_REGISTER_P (REGNO) \
1014    ? (MODE) == DFmode \
1015    : TARGET_REGISTER_P (REGNO) \
1016    ? ((MODE) == DImode || (MODE) == SImode) \
1017    : (REGNO) == PR_REG ? 0                      \
1018    : (REGNO) == FPSCR_REG ? (MODE) == PSImode \
1019    : 1)
1020
1021 /* Value is 1 if MODE is a supported vector mode.  */
1022 #define VECTOR_MODE_SUPPORTED_P(MODE) \
1023   ((TARGET_FPU_ANY \
1024     && ((MODE) == V2SFmode || (MODE) == V4SFmode || (MODE) == V16SFmode)) \
1025    || (TARGET_SHMEDIA \
1026        && ((MODE) == V8QImode || (MODE) == V2HImode || (MODE) == V4HImode \
1027            || (MODE) == V2SImode)))
1028
1029 /* Value is 1 if it is a good idea to tie two pseudo registers
1030    when one has mode MODE1 and one has mode MODE2.
1031    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1032    for any hard reg, then this must be 0 for correct output.
1033    That's the case for xd registers: we don't hold SFmode values in
1034    them, so we can't tie an SFmode pseudos with one in another
1035    floating-point mode.  */
1036
1037 #define MODES_TIEABLE_P(MODE1, MODE2) \
1038   ((MODE1) == (MODE2) \
1039    || (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2) \
1040        && (TARGET_SHMEDIA ? ((GET_MODE_SIZE (MODE1) <= 4) \
1041                               && (GET_MODE_SIZE (MODE2) <= 4)) \
1042                           : ((MODE1) != SFmode && (MODE2) != SFmode))))
1043
1044 /* A C expression that is nonzero if hard register NEW_REG can be
1045    considered for use as a rename register for OLD_REG register */
1046
1047 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
1048    sh_hard_regno_rename_ok (OLD_REG, NEW_REG)
1049
1050 /* Specify the registers used for certain standard purposes.
1051    The values of these macros are register numbers.  */
1052
1053 /* Define this if the program counter is overloaded on a register.  */
1054 /* #define PC_REGNUM            15*/
1055
1056 /* Register to use for pushing function arguments.  */
1057 #define STACK_POINTER_REGNUM    SP_REG
1058
1059 /* Base register for access to local variables of the function.  */
1060 #define FRAME_POINTER_REGNUM    FP_REG
1061
1062 /* Fake register that holds the address on the stack of the
1063    current function's return address.  */
1064 #define RETURN_ADDRESS_POINTER_REGNUM RAP_REG
1065
1066 /* Register to hold the addressing base for position independent
1067    code access to data items.  */
1068 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? PIC_REG : INVALID_REGNUM)
1069
1070 #define GOT_SYMBOL_NAME "*_GLOBAL_OFFSET_TABLE_"
1071
1072 /* Value should be nonzero if functions must have frame pointers.
1073    Zero means the frame pointer need not be set up (and parms may be accessed
1074    via the stack pointer) in functions that seem suitable.  */
1075
1076 #define FRAME_POINTER_REQUIRED  0
1077
1078 /* Definitions for register eliminations.
1079
1080    We have three registers that can be eliminated on the SH.  First, the
1081    frame pointer register can often be eliminated in favor of the stack
1082    pointer register.  Secondly, the argument pointer register can always be
1083    eliminated; it is replaced with either the stack or frame pointer.
1084    Third, there is the return address pointer, which can also be replaced
1085    with either the stack or the frame pointer.  */
1086
1087 /* This is an array of structures.  Each structure initializes one pair
1088    of eliminable registers.  The "from" register number is given first,
1089    followed by "to".  Eliminations of the same "from" register are listed
1090    in order of preference.  */
1091
1092 /* If you add any registers here that are not actually hard registers,
1093    and that have any alternative of elimination that doesn't always
1094    apply, you need to amend calc_live_regs to exclude it, because
1095    reload spills all eliminable registers where it sees an
1096    can_eliminate == 0 entry, thus making them 'live' .
1097    If you add any hard registers that can be eliminated in different
1098    ways, you have to patch reload to spill them only when all alternatives
1099    of elimination fail.  */
1100
1101 #define ELIMINABLE_REGS                                         \
1102 {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                 \
1103  { RETURN_ADDRESS_POINTER_REGNUM, STACK_POINTER_REGNUM},        \
1104  { RETURN_ADDRESS_POINTER_REGNUM, FRAME_POINTER_REGNUM},        \
1105  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},                   \
1106  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM},}
1107
1108 /* Given FROM and TO register numbers, say whether this elimination
1109    is allowed.  */
1110 #define CAN_ELIMINATE(FROM, TO) \
1111   (!((FROM) == FRAME_POINTER_REGNUM && FRAME_POINTER_REQUIRED))
1112
1113 /* Define the offset between two registers, one to be eliminated, and the other
1114    its replacement, at the start of a routine.  */
1115
1116 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1117   OFFSET = initial_elimination_offset ((FROM), (TO))
1118
1119 /* Base register for access to arguments of the function.  */
1120 #define ARG_POINTER_REGNUM      AP_REG
1121
1122 /* Register in which the static-chain is passed to a function.  */
1123 #define STATIC_CHAIN_REGNUM     (TARGET_SH5 ? 1 : 3)
1124
1125 /* The register in which a struct value address is passed.  */
1126
1127 #define STRUCT_VALUE_REGNUM 2
1128
1129 /* If the structure value address is not passed in a register, define
1130    `STRUCT_VALUE' as an expression returning an RTX for the place
1131    where the address is passed.  If it returns 0, the address is
1132    passed as an "invisible" first argument.  */
1133
1134 /* The Renesas calling convention doesn't quite fit into this scheme since
1135    the address is passed like an invisible argument, but one that is always
1136    passed in memory.  */
1137 #define STRUCT_VALUE \
1138   (TARGET_HITACHI ? 0 : gen_rtx_REG (Pmode, STRUCT_VALUE_REGNUM))
1139
1140 #define RETURN_IN_MEMORY(TYPE) \
1141   (TARGET_SH5 \
1142    ? ((TYPE_MODE (TYPE) == BLKmode \
1143        ? (unsigned HOST_WIDE_INT) int_size_in_bytes (TYPE) \
1144        : GET_MODE_SIZE (TYPE_MODE (TYPE))) > 8) \
1145    : (TYPE_MODE (TYPE) == BLKmode \
1146       || TARGET_HITACHI && TREE_CODE (TYPE) == RECORD_TYPE))
1147
1148 /* Don't default to pcc-struct-return, because we have already specified
1149    exactly how to return structures in the RETURN_IN_MEMORY macro.  */
1150
1151 #define DEFAULT_PCC_STRUCT_RETURN 0
1152
1153 #define SHMEDIA_REGS_STACK_ADJUST() \
1154   (TARGET_SHCOMPACT && current_function_has_nonlocal_label \
1155    ? (8 * (/* r28-r35 */ 8 + /* r44-r59 */ 16 + /* tr5-tr7 */ 3) \
1156       + (TARGET_FPU_ANY ? 4 * (/* fr36 - fr63 */ 28) : 0)) \
1157    : 0)
1158
1159 \f
1160 /* Define the classes of registers for register constraints in the
1161    machine description.  Also define ranges of constants.
1162
1163    One of the classes must always be named ALL_REGS and include all hard regs.
1164    If there is more than one class, another class must be named NO_REGS
1165    and contain no registers.
1166
1167    The name GENERAL_REGS must be the name of a class (or an alias for
1168    another name such as ALL_REGS).  This is the class of registers
1169    that is allowed by "g" or "r" in a register constraint.
1170    Also, registers outside this class are allocated only when
1171    instructions express preferences for them.
1172
1173    The classes must be numbered in nondecreasing order; that is,
1174    a larger-numbered class must never be contained completely
1175    in a smaller-numbered class.
1176
1177    For any two classes, it is very desirable that there be another
1178    class that represents their union.  */
1179
1180 /* The SH has two sorts of general registers, R0 and the rest.  R0 can
1181    be used as the destination of some of the arithmetic ops. There are
1182    also some special purpose registers; the T bit register, the
1183    Procedure Return Register and the Multiply Accumulate Registers.  */
1184 /* Place GENERAL_REGS after FPUL_REGS so that it will be preferred by
1185    reg_class_subunion.  We don't want to have an actual union class
1186    of these, because it would only be used when both classes are calculated
1187    to give the same cost, but there is only one FPUL register.
1188    Besides, regclass fails to notice the different REGISTER_MOVE_COSTS
1189    applying to the actual instruction alternative considered.  E.g., the
1190    y/r alternative of movsi_ie is considered to have no more cost that
1191    the r/r alternative, which is patently untrue.  */
1192
1193 enum reg_class
1194 {
1195   NO_REGS,
1196   R0_REGS,
1197   PR_REGS,
1198   T_REGS,
1199   MAC_REGS,
1200   FPUL_REGS,
1201   SIBCALL_REGS,
1202   GENERAL_REGS,
1203   FP0_REGS,
1204   FP_REGS,
1205   DF_HI_REGS,
1206   DF_REGS,
1207   FPSCR_REGS,
1208   GENERAL_FP_REGS,
1209   TARGET_REGS,
1210   ALL_REGS,
1211   LIM_REG_CLASSES
1212 };
1213
1214 #define N_REG_CLASSES  (int) LIM_REG_CLASSES
1215
1216 /* Give names of register classes as strings for dump file.  */
1217 #define REG_CLASS_NAMES \
1218 {                       \
1219   "NO_REGS",            \
1220   "R0_REGS",            \
1221   "PR_REGS",            \
1222   "T_REGS",             \
1223   "MAC_REGS",           \
1224   "FPUL_REGS",          \
1225   "SIBCALL_REGS",       \
1226   "GENERAL_REGS",       \
1227   "FP0_REGS",           \
1228   "FP_REGS",            \
1229   "DF_HI_REGS",         \
1230   "DF_REGS",            \
1231   "FPSCR_REGS",         \
1232   "GENERAL_FP_REGS",    \
1233   "TARGET_REGS",        \
1234   "ALL_REGS",           \
1235 }
1236
1237 /* Define which registers fit in which classes.
1238    This is an initializer for a vector of HARD_REG_SET
1239    of length N_REG_CLASSES.  */
1240
1241 #define REG_CLASS_CONTENTS                                              \
1242 {                                                                       \
1243 /* NO_REGS:  */                                                         \
1244   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },       \
1245 /* R0_REGS:  */                                                         \
1246   { 0x00000001, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },       \
1247 /* PR_REGS:  */                                                         \
1248   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00040000 },       \
1249 /* T_REGS:  */                                                          \
1250   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00080000 },       \
1251 /* MAC_REGS:  */                                                        \
1252   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00300000 },       \
1253 /* FPUL_REGS:  */                                                       \
1254   { 0x00000000, 0x00000000, 0x00000000, 0x00000001, 0x00400000 },       \
1255 /* SIBCALL_REGS: Initialized in CONDITIONAL_REGISTER_USAGE.  */ \
1256   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },       \
1257 /* GENERAL_REGS:  */                                                    \
1258   { 0xffffffff, 0xffffffff, 0x00000000, 0x00000000, 0x01020000 },       \
1259 /* FP0_REGS:  */                                                        \
1260   { 0x00000000, 0x00000000, 0x00000001, 0x00000000, 0x00000000 },       \
1261 /* FP_REGS:  */                                                         \
1262   { 0x00000000, 0x00000000, 0xffffffff, 0xffffffff, 0x00000000 },       \
1263 /* DF_HI_REGS:  Initialized in CONDITIONAL_REGISTER_USAGE.  */          \
1264   { 0x00000000, 0x00000000, 0xffffffff, 0xffffffff, 0x0000ff00 },       \
1265 /* DF_REGS:  */                                                         \
1266   { 0x00000000, 0x00000000, 0xffffffff, 0xffffffff, 0x0000ff00 },       \
1267 /* FPSCR_REGS:  */                                                      \
1268   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00800000 },       \
1269 /* GENERAL_FP_REGS:  */                                                 \
1270   { 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0x0102ff00 },       \
1271 /* TARGET_REGS:  */                                                     \
1272   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x000000ff },       \
1273 /* ALL_REGS:  */                                                        \
1274   { 0xffffffff, 0xffffffff, 0xffffffff, 0xffffffff, 0x01ffffff },       \
1275 }                                                                        
1276
1277 /* The same information, inverted:
1278    Return the class number of the smallest class containing
1279    reg number REGNO.  This could be a conditional expression
1280    or could index an array.  */
1281
1282 extern int regno_reg_class[FIRST_PSEUDO_REGISTER];
1283 #define REGNO_REG_CLASS(REGNO) regno_reg_class[(REGNO)]
1284
1285 /* When defined, the compiler allows registers explicitly used in the
1286    rtl to be used as spill registers but prevents the compiler from
1287    extending the lifetime of these registers.  */
1288
1289 #define SMALL_REGISTER_CLASSES (! TARGET_SHMEDIA)
1290
1291 /* The order in which register should be allocated.  */
1292 /* Sometimes FP0_REGS becomes the preferred class of a floating point pseudo,
1293    and GENERAL_FP_REGS the alternate class.  Since FP0 is likely to be
1294    spilled or used otherwise, we better have the FP_REGS allocated first.  */
1295 #define REG_ALLOC_ORDER \
1296   {/* Caller-saved FPRs */ \
1297     65, 66, 67, 68, 69, 70, 71, 64, \
1298     72, 73, 74, 75, 80, 81, 82, 83, \
1299     84, 85, 86, 87, 88, 89, 90, 91, \
1300     92, 93, 94, 95, 96, 97, 98, 99, \
1301    /* Callee-saved FPRs */ \
1302     76, 77, 78, 79,100,101,102,103, \
1303    104,105,106,107,108,109,110,111, \
1304    112,113,114,115,116,117,118,119, \
1305    120,121,122,123,124,125,126,127, \
1306    136,137,138,139,140,141,142,143, \
1307    /* FPSCR */ 151, \
1308    /* Caller-saved GPRs (except 8/9 on SH1-4) */ \
1309      1,  2,  3,  7,  6,  5,  4,  0, \
1310      8,  9, 17, 19, 20, 21, 22, 23, \
1311     36, 37, 38, 39, 40, 41, 42, 43, \
1312     60, 61, 62, \
1313    /* SH1-4 callee-saved saved GPRs / SH5 partially-saved GPRs */ \
1314     10, 11, 12, 13, 14, 18, \
1315     /* SH5 callee-saved GPRs */ \
1316     28, 29, 30, 31, 32, 33, 34, 35, \
1317     44, 45, 46, 47, 48, 49, 50, 51, \
1318     52, 53, 54, 55, 56, 57, 58, 59, \
1319    /* FPUL */ 150, \
1320    /* SH5 branch target registers */ \
1321    128,129,130,131,132,133,134,135, \
1322    /* Fixed registers */ \
1323     15, 16, 24, 25, 26, 27, 63,144, \
1324    145,146,147,148,149,152 }
1325
1326 /* The class value for index registers, and the one for base regs.  */
1327 #define INDEX_REG_CLASS  (TARGET_SHMEDIA ? GENERAL_REGS : R0_REGS)
1328 #define BASE_REG_CLASS   GENERAL_REGS
1329
1330 /* Get reg_class from a letter such as appears in the machine
1331    description.  */
1332 extern enum reg_class reg_class_from_letter[];
1333
1334 /* We might use 'Rxx' constraints in the future for exotic reg classes.*/
1335 #define REG_CLASS_FROM_CONSTRAINT(C, STR) \
1336   (ISLOWER (C) ? reg_class_from_letter[(C)-'a'] : NO_REGS )
1337 \f
1338 /* Overview of uppercase letter constraints:
1339    A: Addresses (constraint len == 3)
1340     Ac4: sh4 cache operations
1341     Ac5: sh5 cache operations
1342    Bxx: miscellaneous constraints
1343     Bsc: SCRATCH - for the scratch register in movsi_ie in the
1344          fldi0 / fldi0 cases
1345    C: Constants other than only CONST_INT (constraint len == 3)
1346     C16: 16 bit constant, literal or symbolic
1347     Csy: label or symbol
1348     Cpg: non-explicit constants that can be directly loaded into a general
1349          purpose register in PIC code.  like 's' except we don't allow
1350          PIC_DIRECT_ADDR_P
1351    IJKLMNOP: CONT_INT constants
1352     Ixx: signed xx bit
1353     J16: 0xffffffff00000000 | 0x00000000ffffffff
1354     Kxx: unsigned xx bit
1355     M: 1
1356     N: 0
1357     P27: 1 | 2 | 8 | 16
1358    Q: pc relative load operand
1359    Rxx: reserved for exotic register classes.
1360    S: extra memory (storage) constraints (constraint len == 3)
1361     Sua: unaligned memory operations
1362    W: vector
1363    Z: zero in any mode
1364
1365    unused CONST_INT constraint letters: LO
1366    unused EXTRA_CONSTRAINT letters: D T U Y */
1367
1368 #if 1 /* check that the transistion went well.  */
1369 #define CONSTRAINT_LEN(C,STR) \
1370   (((C) == 'L' || (C) == 'O' || (C) == 'D' || (C) == 'T' || (C) == 'U' \
1371     || (C) == 'Y' \
1372     || ((C) == 'I' && (((STR)[1] != '0' && (STR)[1] != '1') || ! isdigit ((STR)[2]))) \
1373     || ((C) == 'B' && ((STR)[1] != 's' || (STR)[2] != 'c')) \
1374     || ((C) == 'J' && ((STR)[1] != '1' || (STR)[2] != '6')) \
1375     || ((C) == 'K' && ((STR)[1] != '0' || (STR)[2] != '8')) \
1376     || ((C) == 'P' && ((STR)[1] != '2' || (STR)[2] != '7'))) \
1377    ? -1 \
1378    : ((C) == 'A' || (C) == 'B' || (C) == 'C' \
1379       || (C) == 'I' || (C) == 'J' || (C) == 'K' || (C) == 'P' \
1380       || (C) == 'R' || (C) == 'S') \
1381    ? 3 \
1382    : DEFAULT_CONSTRAINT_LEN ((C), (STR)))
1383 #else
1384 #define CONSTRAINT_LEN(C,STR) \
1385   (((C) == 'A' || (C) == 'B' || (C) == 'C' \
1386     || (C) == 'I' || (C) == 'J' || (C) == 'K' || (C) == 'P' \
1387     || (C) == 'R' || (C) == 'S') \
1388    ? 3 : DEFAULT_CONSTRAINT_LEN ((C), (STR)))
1389 #endif
1390
1391 /* The letters I, J, K, L and M in a register constraint string
1392    can be used to stand for particular ranges of immediate operands.
1393    This macro defines what the ranges are.
1394    C is the letter, and VALUE is a constant value.
1395    Return 1 if VALUE is in the range specified by C.
1396         I08: arithmetic operand -127..128, as used in add, sub, etc
1397         I16: arithmetic operand -32768..32767, as used in SHmedia movi and shori
1398         P27: shift operand 1,2,8 or 16
1399         K08: logical operand 0..255, as used in and, or, etc.
1400         M: constant 1
1401         N: constant 0
1402         I06: arithmetic operand -32..31, as used in SHmedia beqi, bnei and xori
1403         I10: arithmetic operand -512..511, as used in SHmedia andi, ori
1404 */
1405
1406 #define CONST_OK_FOR_I06(VALUE) (((HOST_WIDE_INT)(VALUE)) >= -32 \
1407                                  && ((HOST_WIDE_INT)(VALUE)) <= 31)
1408 #define CONST_OK_FOR_I08(VALUE) (((HOST_WIDE_INT)(VALUE))>= -128 \
1409                                  && ((HOST_WIDE_INT)(VALUE)) <= 127)
1410 #define CONST_OK_FOR_I10(VALUE) (((HOST_WIDE_INT)(VALUE)) >= -512 \
1411                                  && ((HOST_WIDE_INT)(VALUE)) <= 511)
1412 #define CONST_OK_FOR_I16(VALUE) (((HOST_WIDE_INT)(VALUE)) >= -32768 \
1413                                  && ((HOST_WIDE_INT)(VALUE)) <= 32767)
1414 #define CONST_OK_FOR_I(VALUE, STR) \
1415   ((STR)[1] == '0' && (STR)[2] == 6 ? CONST_OK_FOR_I06 (VALUE) \
1416    : (STR)[1] == '0' && (STR)[2] == '8' ? CONST_OK_FOR_I08 (VALUE) \
1417    : (STR)[1] == '1' && (STR)[2] == '0' ? CONST_OK_FOR_I10 (VALUE) \
1418    : (STR)[1] == '1' && (STR)[2] == '6' ? CONST_OK_FOR_I16 (VALUE) \
1419    : 0)
1420
1421 #define CONST_OK_FOR_J16(VALUE) \
1422   (HOST_BITS_PER_WIDE_INT >= 64 && (VALUE) == (HOST_WIDE_INT) 0xffffffff \
1423    || (HOST_BITS_PER_WIDE_INT >= 64 && (VALUE) == (HOST_WIDE_INT) -1 << 32))
1424 #define CONST_OK_FOR_J(VALUE, STR) \
1425   ((STR)[1] == '1' && (STR)[2] == '6' ? CONST_OK_FOR_J16 (VALUE) \
1426    : 0)
1427
1428 #define CONST_OK_FOR_K08(VALUE) (((HOST_WIDE_INT)(VALUE))>= 0 \
1429                                  && ((HOST_WIDE_INT)(VALUE)) <= 255)
1430 #define CONST_OK_FOR_K(VALUE, STR) \
1431   ((STR)[1] == '0' && (STR)[2] == '8' ? CONST_OK_FOR_K08 (VALUE) \
1432    : 0)
1433 #define CONST_OK_FOR_P27(VALUE) \
1434   ((VALUE)==1||(VALUE)==2||(VALUE)==8||(VALUE)==16)
1435 #define CONST_OK_FOR_P(VALUE, STR) \
1436   ((STR)[1] == '2' && (STR)[2] == '7' ? CONST_OK_FOR_P27 (VALUE) \
1437    : 0)
1438 #define CONST_OK_FOR_M(VALUE) ((VALUE)==1)
1439 #define CONST_OK_FOR_N(VALUE) ((VALUE)==0)
1440 #define CONST_OK_FOR_CONSTRAINT_P(VALUE, C, STR)        \
1441      ((C) == 'I' ? CONST_OK_FOR_I ((VALUE), (STR))      \
1442     : (C) == 'J' ? CONST_OK_FOR_J ((VALUE), (STR))      \
1443     : (C) == 'K' ? CONST_OK_FOR_K ((VALUE), (STR))      \
1444     : (C) == 'M' ? CONST_OK_FOR_M (VALUE)               \
1445     : (C) == 'N' ? CONST_OK_FOR_N (VALUE)               \
1446     : (C) == 'P' ? CONST_OK_FOR_P ((VALUE), (STR))      \
1447     : 0)
1448
1449 /* Similar, but for floating constants, and defining letters G and H.
1450    Here VALUE is the CONST_DOUBLE rtx itself.  */
1451
1452 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)          \
1453 ((C) == 'G' ? (fp_zero_operand (VALUE) && fldi_ok ())   \
1454  : (C) == 'H' ? (fp_one_operand (VALUE) && fldi_ok ())  \
1455  : (C) == 'F')
1456
1457 /* Given an rtx X being reloaded into a reg required to be
1458    in class CLASS, return the class of reg to actually use.
1459    In general this is just CLASS; but on some machines
1460    in some cases it is preferable to use a more restrictive class.  */
1461
1462 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1463   ((CLASS) == NO_REGS && TARGET_SHMEDIA \
1464    && (GET_CODE (X) == CONST_DOUBLE \
1465        || GET_CODE (X) == SYMBOL_REF) \
1466    ? GENERAL_REGS \
1467    : (CLASS)) \
1468
1469 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS,MODE,X) \
1470   ((((REGCLASS_HAS_FP_REG (CLASS)                                       \
1471       && (GET_CODE (X) == REG                                           \
1472       && (GENERAL_OR_AP_REGISTER_P (REGNO (X))                          \
1473           || (FP_REGISTER_P (REGNO (X)) && (MODE) == SImode             \
1474               && TARGET_FMOVD))))                                       \
1475      || (REGCLASS_HAS_GENERAL_REG (CLASS)                               \
1476          && GET_CODE (X) == REG                                         \
1477          && FP_REGISTER_P (REGNO (X))))                                 \
1478     && ! TARGET_SHMEDIA                                                 \
1479     && ((MODE) == SFmode || (MODE) == SImode))                          \
1480    ? FPUL_REGS                                                          \
1481    : (((CLASS) == FPUL_REGS                                             \
1482        || (REGCLASS_HAS_FP_REG (CLASS)                                  \
1483            && ! TARGET_SHMEDIA && MODE == SImode))                      \
1484       && (GET_CODE (X) == MEM                                           \
1485           || (GET_CODE (X) == REG                                       \
1486               && (REGNO (X) >= FIRST_PSEUDO_REGISTER                    \
1487                   || REGNO (X) == T_REG                                 \
1488                   || system_reg_operand (X, VOIDmode)))))               \
1489    ? GENERAL_REGS                                                       \
1490    : ((CLASS) == TARGET_REGS                                            \
1491       || (TARGET_SHMEDIA && (CLASS) == SIBCALL_REGS))                   \
1492    ? ((target_operand ((X), (MODE))                                     \
1493        && ! target_reg_operand ((X), (MODE)))                           \
1494       ? NO_REGS : GENERAL_REGS)                                         \
1495    : (((CLASS) == MAC_REGS || (CLASS) == PR_REGS)                       \
1496       && GET_CODE (X) == REG && ! GENERAL_REGISTER_P (REGNO (X))        \
1497       && (CLASS) != REGNO_REG_CLASS (REGNO (X)))                        \
1498    ? GENERAL_REGS                                                       \
1499    : ((CLASS) != GENERAL_REGS && GET_CODE (X) == REG                    \
1500       && TARGET_REGISTER_P (REGNO (X)))                                 \
1501    ? GENERAL_REGS : NO_REGS)
1502
1503 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS,MODE,X)  \
1504   ((REGCLASS_HAS_FP_REG (CLASS)                                         \
1505     && ! TARGET_SHMEDIA                                                 \
1506     && immediate_operand ((X), (MODE))                                  \
1507     && ! ((fp_zero_operand (X) || fp_one_operand (X))                   \
1508           && (MODE) == SFmode && fldi_ok ()))                           \
1509    ? R0_REGS                                                            \
1510    : (CLASS == FPUL_REGS                                                \
1511       && ((GET_CODE (X) == REG                                          \
1512            && (REGNO (X) == MACL_REG || REGNO (X) == MACH_REG           \
1513                || REGNO (X) == T_REG))                                  \
1514           || GET_CODE (X) == PLUS))                                     \
1515    ? GENERAL_REGS                                                       \
1516    : CLASS == FPUL_REGS && immediate_operand ((X), (MODE))              \
1517    ? (GET_CODE (X) == CONST_INT && CONST_OK_FOR_I08 (INTVAL (X))        \
1518       ? GENERAL_REGS                                                    \
1519       : R0_REGS)                                                        \
1520    : (CLASS == FPSCR_REGS                                               \
1521       && ((GET_CODE (X) == REG && REGNO (X) >= FIRST_PSEUDO_REGISTER)   \
1522           || (GET_CODE (X) == MEM && GET_CODE (XEXP ((X), 0)) == PLUS)))\
1523    ? GENERAL_REGS                                                       \
1524    : (REGCLASS_HAS_FP_REG (CLASS)                                       \
1525       && TARGET_SHMEDIA                                                 \
1526       && immediate_operand ((X), (MODE))                                \
1527       && (X) != CONST0_RTX (GET_MODE (X))                               \
1528       && GET_MODE (X) != V4SFmode)                                      \
1529    ? GENERAL_REGS                                                       \
1530    : SECONDARY_OUTPUT_RELOAD_CLASS((CLASS),(MODE),(X)))
1531
1532 /* Return the maximum number of consecutive registers
1533    needed to represent mode MODE in a register of class CLASS.
1534
1535    If TARGET_SHMEDIA, we need two FP registers per word.
1536    Otherwise we will need at most one register per word.  */
1537 #define CLASS_MAX_NREGS(CLASS, MODE) \
1538     (TARGET_SHMEDIA \
1539      && TEST_HARD_REG_BIT (reg_class_contents[CLASS], FIRST_FP_REG) \
1540      ? (GET_MODE_SIZE (MODE) + UNITS_PER_WORD/2 - 1) / (UNITS_PER_WORD/2) \
1541      : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1542
1543 /* If defined, gives a class of registers that cannot be used as the
1544    operand of a SUBREG that changes the mode of the object illegally.  */
1545 /* ??? We need to renumber the internal numbers for the frnn registers
1546    when in little endian in order to allow mode size changes.  */
1547
1548 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                           \
1549   sh_cannot_change_mode_class (FROM, TO, CLASS)
1550 \f
1551 /* Stack layout; function entry, exit and calling.  */
1552
1553 /* Define the number of registers that can hold parameters.
1554    These macros are used only in other macro definitions below.  */
1555
1556 #define NPARM_REGS(MODE) \
1557   (TARGET_FPU_ANY && (MODE) == SFmode \
1558    ? (TARGET_SH5 ? 12 : 8) \
1559    : TARGET_SH4 && (GET_MODE_CLASS (MODE) == MODE_FLOAT \
1560                     || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) \
1561    ? (TARGET_SH5 ? 12 : 8) \
1562    : (TARGET_SH5 ? 8 : 4))
1563
1564 #define FIRST_PARM_REG (FIRST_GENERAL_REG + (TARGET_SH5 ? 2 : 4))
1565 #define FIRST_RET_REG  (FIRST_GENERAL_REG + (TARGET_SH5 ? 2 : 0))
1566
1567 #define FIRST_FP_PARM_REG (FIRST_FP_REG + (TARGET_SH5 ? 0 : 4))
1568 #define FIRST_FP_RET_REG FIRST_FP_REG
1569
1570 /* Define this if pushing a word on the stack
1571    makes the stack pointer a smaller address.  */
1572 #define STACK_GROWS_DOWNWARD
1573
1574 /*  Define this macro if the addresses of local variable slots are at
1575     negative offsets from the frame pointer.
1576
1577     The SH only has positive indexes, so grow the frame up.  */
1578 /* #define FRAME_GROWS_DOWNWARD */
1579
1580 /* Offset from the frame pointer to the first local variable slot to
1581    be allocated.  */
1582 #define STARTING_FRAME_OFFSET  0
1583
1584 /* If we generate an insn to push BYTES bytes,
1585    this says how many the stack pointer really advances by.  */
1586 /* Don't define PUSH_ROUNDING, since the hardware doesn't do this.
1587    When PUSH_ROUNDING is not defined, PARM_BOUNDARY will cause gcc to
1588    do correct alignment.  */
1589 #if 0
1590 #define PUSH_ROUNDING(NPUSHED)  (((NPUSHED) + 3) & ~3)
1591 #endif
1592
1593 /* Offset of first parameter from the argument pointer register value.  */
1594 #define FIRST_PARM_OFFSET(FNDECL)  0
1595
1596 /* Value is the number of byte of arguments automatically
1597    popped when returning from a subroutine call.
1598    FUNDECL is the declaration node of the function (as a tree),
1599    FUNTYPE is the data type of the function (as a tree),
1600    or for a library call it is an identifier node for the subroutine name.
1601    SIZE is the number of bytes of arguments passed on the stack.
1602
1603    On the SH, the caller does not pop any of its arguments that were passed
1604    on the stack.  */
1605 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE)  0
1606
1607 /* Value is the number of bytes of arguments automatically popped when
1608    calling a subroutine.
1609    CUM is the accumulated argument list.
1610
1611    On SHcompact, the call trampoline pops arguments off the stack.  */
1612 #define CALL_POPS_ARGS(CUM) (TARGET_SHCOMPACT ? (CUM).stack_regs * 8 : 0)
1613
1614 /* Nonzero if we do not know how to pass TYPE solely in registers.
1615    Values that come in registers with inconvenient padding are stored
1616    to memory at the function start.  */
1617
1618 #define MUST_PASS_IN_STACK(MODE,TYPE)                   \
1619   ((TYPE) != 0                                          \
1620    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST      \
1621        || TREE_ADDRESSABLE (TYPE)))
1622 /* Some subroutine macros specific to this machine.  */
1623
1624 #define BASE_RETURN_VALUE_REG(MODE) \
1625   ((TARGET_FPU_ANY && ((MODE) == SFmode))                       \
1626    ? FIRST_FP_RET_REG                                   \
1627    : TARGET_FPU_ANY && (MODE) == SCmode         \
1628    ? FIRST_FP_RET_REG                                   \
1629    : (TARGET_FPU_DOUBLE                                 \
1630       && ((MODE) == DFmode || (MODE) == SFmode          \
1631           || (MODE) == DCmode || (MODE) == SCmode ))    \
1632    ? FIRST_FP_RET_REG                                   \
1633    : FIRST_RET_REG)
1634
1635 #define BASE_ARG_REG(MODE) \
1636   ((TARGET_SH2E && ((MODE) == SFmode))                  \
1637    ? FIRST_FP_PARM_REG                                  \
1638    : TARGET_SH4 && (GET_MODE_CLASS (MODE) == MODE_FLOAT \
1639                     || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT)\
1640    ? FIRST_FP_PARM_REG                                  \
1641    : FIRST_PARM_REG)
1642
1643 /* Define how to find the value returned by a function.
1644    VALTYPE is the data type of the value (as a tree).
1645    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1646    otherwise, FUNC is 0.
1647    For the SH, this is like LIBCALL_VALUE, except that we must change the
1648    mode like PROMOTE_MODE does.
1649    ??? PROMOTE_MODE is ignored for non-scalar types.  The set of types
1650    tested here has to be kept in sync with the one in explow.c:promote_mode.  */
1651
1652 #define FUNCTION_VALUE(VALTYPE, FUNC)                                   \
1653   gen_rtx (REG,                                                         \
1654            ((GET_MODE_CLASS (TYPE_MODE (VALTYPE)) == MODE_INT           \
1655              && GET_MODE_SIZE (TYPE_MODE (VALTYPE)) < UNITS_PER_WORD    \
1656              && (TREE_CODE (VALTYPE) == INTEGER_TYPE                    \
1657                  || TREE_CODE (VALTYPE) == ENUMERAL_TYPE                \
1658                  || TREE_CODE (VALTYPE) == BOOLEAN_TYPE                 \
1659                  || TREE_CODE (VALTYPE) == CHAR_TYPE                    \
1660                  || TREE_CODE (VALTYPE) == REAL_TYPE                    \
1661                  || TREE_CODE (VALTYPE) == OFFSET_TYPE))                \
1662             ? (TARGET_SHMEDIA ? DImode : SImode) : TYPE_MODE (VALTYPE)), \
1663            BASE_RETURN_VALUE_REG (TYPE_MODE (VALTYPE)))
1664      
1665 /* Define how to find the value returned by a library function
1666    assuming the value has mode MODE.  */
1667 #define LIBCALL_VALUE(MODE) \
1668   gen_rtx_REG ((MODE), BASE_RETURN_VALUE_REG (MODE));
1669
1670 /* 1 if N is a possible register number for a function value.  */
1671 #define FUNCTION_VALUE_REGNO_P(REGNO) \
1672   ((REGNO) == FIRST_RET_REG || (TARGET_SH2E && (REGNO) == FIRST_FP_RET_REG) \
1673    || (TARGET_SHMEDIA_FPU && (REGNO) == FIRST_FP_RET_REG))
1674
1675 /* 1 if N is a possible register number for function argument passing.  */
1676 #define FUNCTION_ARG_REGNO_P(REGNO) \
1677   (((REGNO) >= FIRST_PARM_REG && (REGNO) < (FIRST_PARM_REG              \
1678                                             + NPARM_REGS (SImode)))     \
1679    || (TARGET_FPU_ANY                                                   \
1680        && (REGNO) >= FIRST_FP_PARM_REG && (REGNO) < (FIRST_FP_PARM_REG  \
1681                                                      + NPARM_REGS (SFmode))))
1682 \f
1683 /* Define a data type for recording info about an argument list
1684    during the scan of that argument list.  This data type should
1685    hold all necessary information about the function itself
1686    and about the args processed so far, enough to enable macros
1687    such as FUNCTION_ARG to determine where the next arg should go.
1688
1689    On SH, this is a single integer, which is a number of words
1690    of arguments scanned so far (including the invisible argument,
1691    if any, which holds the structure-value-address).
1692    Thus NARGREGS or more means all following args should go on the stack.  */
1693
1694 enum sh_arg_class { SH_ARG_INT = 0, SH_ARG_FLOAT = 1 };
1695 struct sh_args {
1696     int arg_count[2];
1697     int force_mem;
1698   /* Nonzero if a prototype is available for the function.  */
1699     int prototype_p;
1700   /* The number of an odd floating-point register, that should be used
1701      for the next argument of type float.  */
1702     int free_single_fp_reg;
1703   /* Whether we're processing an outgoing function call.  */
1704     int outgoing;
1705   /* The number of general-purpose registers that should have been
1706      used to pass partial arguments, that are passed totally on the
1707      stack.  On SHcompact, a call trampoline will pop them off the
1708      stack before calling the actual function, and, if the called
1709      function is implemented in SHcompact mode, the incoming arguments
1710      decoder will push such arguments back onto the stack.  For
1711      incoming arguments, STACK_REGS also takes into account other
1712      arguments passed by reference, that the decoder will also push
1713      onto the stack.  */
1714     int stack_regs;
1715   /* The number of general-purpose registers that should have been
1716      used to pass arguments, if the arguments didn't have to be passed
1717      by reference.  */
1718     int byref_regs;
1719   /* Set by SHCOMPACT_BYREF if the current argument is to be passed by
1720      reference.  */
1721     int byref;
1722
1723   /* call_cookie is a bitmask used by call expanders, as well as
1724      function prologue and epilogues, to allow SHcompact to comply
1725      with the SH5 32-bit ABI, that requires 64-bit registers to be
1726      used even though only the lower 32-bit half is visible in
1727      SHcompact mode.  The strategy is to call SHmedia trampolines.
1728
1729      The alternatives for each of the argument-passing registers are
1730      (a) leave it unchanged; (b) pop it off the stack; (c) load its
1731      contents from the address in it; (d) add 8 to it, storing the
1732      result in the next register, then (c); (e) copy it from some
1733      floating-point register,
1734
1735      Regarding copies from floating-point registers, r2 may only be
1736      copied from dr0.  r3 may be copied from dr0 or dr2.  r4 maybe
1737      copied from dr0, dr2 or dr4.  r5 maybe copied from dr0, dr2,
1738      dr4 or dr6.  r6 may be copied from dr0, dr2, dr4, dr6 or dr8.
1739      r7 through to r9 may be copied from dr0, dr2, dr4, dr8, dr8 or
1740      dr10.
1741
1742      The bit mask is structured as follows:
1743
1744      - 1 bit to tell whether to set up a return trampoline.
1745
1746      - 3 bits to count the number consecutive registers to pop off the
1747        stack.
1748
1749      - 4 bits for each of r9, r8, r7 and r6.
1750
1751      - 3 bits for each of r5, r4, r3 and r2.
1752
1753      - 3 bits set to 0 (the most significant ones)
1754
1755         3           2            1           0
1756        1098 7654 3210 9876 5432 1098 7654 3210
1757        FLPF LPFL PFLP FFLP FFLP FFLP FFLP SSST
1758        2223 3344 4555 6666 7777 8888 9999 SSS-
1759
1760      - If F is set, the register must be copied from an FP register,
1761        whose number is encoded in the remaining bits.
1762
1763      - Else, if L is set, the register must be loaded from the address
1764        contained in it.  If the P bit is *not* set, the address of the
1765        following dword should be computed first, and stored in the
1766        following register.
1767
1768      - Else, if P is set, the register alone should be popped off the
1769        stack.
1770
1771      - After all this processing, the number of registers represented
1772        in SSS will be popped off the stack.  This is an optimization
1773        for pushing/popping consecutive registers, typically used for
1774        varargs and large arguments partially passed in registers.
1775
1776      - If T is set, a return trampoline will be set up for 64-bit
1777      return values to be split into 2 32-bit registers.  */
1778 #define CALL_COOKIE_RET_TRAMP_SHIFT 0
1779 #define CALL_COOKIE_RET_TRAMP(VAL) ((VAL) << CALL_COOKIE_RET_TRAMP_SHIFT)
1780 #define CALL_COOKIE_STACKSEQ_SHIFT 1
1781 #define CALL_COOKIE_STACKSEQ(VAL) ((VAL) << CALL_COOKIE_STACKSEQ_SHIFT)
1782 #define CALL_COOKIE_STACKSEQ_GET(COOKIE) \
1783   (((COOKIE) >> CALL_COOKIE_STACKSEQ_SHIFT) & 7)
1784 #define CALL_COOKIE_INT_REG_SHIFT(REG) \
1785   (4 * (7 - (REG)) + (((REG) <= 2) ? ((REG) - 2) : 1) + 3)
1786 #define CALL_COOKIE_INT_REG(REG, VAL) \
1787   ((VAL) << CALL_COOKIE_INT_REG_SHIFT (REG))
1788 #define CALL_COOKIE_INT_REG_GET(COOKIE, REG) \
1789   (((COOKIE) >> CALL_COOKIE_INT_REG_SHIFT (REG)) & ((REG) < 4 ? 7 : 15))
1790     long call_cookie;
1791 };
1792
1793 #define CUMULATIVE_ARGS  struct sh_args
1794
1795 #define GET_SH_ARG_CLASS(MODE) \
1796   ((TARGET_FPU_ANY && (MODE) == SFmode) \
1797    ? SH_ARG_FLOAT \
1798    /* There's no mention of complex float types in the SH5 ABI, so we
1799       should presumably handle them as aggregate types.  */ \
1800    : TARGET_SH5 && GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT \
1801    ? SH_ARG_INT \
1802    : TARGET_FPU_DOUBLE && (GET_MODE_CLASS (MODE) == MODE_FLOAT \
1803                            || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) \
1804    ? SH_ARG_FLOAT : SH_ARG_INT)
1805
1806 #define ROUND_ADVANCE(SIZE) \
1807   (((SIZE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
1808
1809 /* Round a register number up to a proper boundary for an arg of mode
1810    MODE.
1811
1812    The SH doesn't care about double alignment, so we only
1813    round doubles to even regs when asked to explicitly.  */
1814
1815 #define ROUND_REG(CUM, MODE) \
1816    (((TARGET_ALIGN_DOUBLE                                       \
1817       || (TARGET_SH4 && ((MODE) == DFmode || (MODE) == DCmode)  \
1818           && (CUM).arg_count[(int) SH_ARG_FLOAT] < NPARM_REGS (MODE)))\
1819      && GET_MODE_UNIT_SIZE ((MODE)) > UNITS_PER_WORD)           \
1820     ? ((CUM).arg_count[(int) GET_SH_ARG_CLASS (MODE)]           \
1821        + ((CUM).arg_count[(int) GET_SH_ARG_CLASS (MODE)] & 1))  \
1822     : (CUM).arg_count[(int) GET_SH_ARG_CLASS (MODE)])
1823
1824 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1825    for a call to a function whose data type is FNTYPE.
1826    For a library call, FNTYPE is 0.
1827
1828    On SH, the offset always starts at 0: the first parm reg is always
1829    the same reg for a given argument class.
1830
1831    For TARGET_HITACHI, the structure value pointer is passed in memory.  */
1832
1833 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT) \
1834   do {                                                          \
1835     (CUM).arg_count[(int) SH_ARG_INT] = 0;                      \
1836     (CUM).arg_count[(int) SH_ARG_FLOAT] = 0;                    \
1837     (CUM).force_mem                                             \
1838       = (TARGET_HITACHI && FNTYPE                               \
1839          && aggregate_value_p (TREE_TYPE (FNTYPE)));            \
1840     (CUM).prototype_p = (FNTYPE) && TYPE_ARG_TYPES (FNTYPE);    \
1841     (CUM).arg_count[(int) SH_ARG_INT]                           \
1842       = (TARGET_SH5 && (FNTYPE)                                 \
1843          && aggregate_value_p (TREE_TYPE (FNTYPE)));            \
1844     (CUM).free_single_fp_reg = 0;                               \
1845     (CUM).outgoing = 1;                                         \
1846     (CUM).stack_regs = 0;                                       \
1847     (CUM).byref_regs = 0;                                       \
1848     (CUM).byref = 0;                                            \
1849     (CUM).call_cookie                                           \
1850       = (CALL_COOKIE_RET_TRAMP                                  \
1851          (TARGET_SHCOMPACT && (FNTYPE)                          \
1852           && (CUM).arg_count[(int) SH_ARG_INT] == 0             \
1853           && (TYPE_MODE (TREE_TYPE (FNTYPE)) == BLKmode         \
1854               ? int_size_in_bytes (TREE_TYPE (FNTYPE))          \
1855               : GET_MODE_SIZE (TYPE_MODE (TREE_TYPE (FNTYPE)))) > 4 \
1856           && (BASE_RETURN_VALUE_REG (TYPE_MODE (TREE_TYPE       \
1857                                                 (FNTYPE)))      \
1858               == FIRST_RET_REG)));                              \
1859   } while (0)
1860
1861 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1862   do {                                                          \
1863     INIT_CUMULATIVE_ARGS ((CUM), NULL_TREE, (LIBNAME), 0);      \
1864     (CUM).call_cookie                                           \
1865       = (CALL_COOKIE_RET_TRAMP                                  \
1866          (TARGET_SHCOMPACT && GET_MODE_SIZE (MODE) > 4          \
1867           && BASE_RETURN_VALUE_REG (MODE) == FIRST_RET_REG));   \
1868   } while (0)
1869
1870 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1871   do {                                                          \
1872     INIT_CUMULATIVE_ARGS ((CUM), (FNTYPE), (LIBNAME), 0);       \
1873     (CUM).outgoing = 0;                                         \
1874   } while (0)
1875  
1876 #define OLD_ARG_MODE(MODE, TYPE) \
1877   (((TYPE) \
1878     && (TREE_CODE (TYPE) == RECORD_TYPE || TREE_CODE (TYPE) == UNION_TYPE) \
1879     && (MODE) != BLKmode && GET_MODE_CLASS (MODE) != MODE_INT) \
1880    ? int_mode_for_mode (MODE) : (MODE))
1881
1882 /* Update the data in CUM to advance over an argument
1883    of mode MODE and data type TYPE.
1884    (TYPE is null for libcalls where that information may not be
1885    available.)  */
1886
1887 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1888 do {                                                    \
1889  enum machine_mode MODE_ = OLD_ARG_MODE ((MODE), (TYPE));\
1890  if ((CUM).force_mem)                                   \
1891    (CUM).force_mem = 0;                                 \
1892  else if (TARGET_SH5)                                   \
1893    {                                                    \
1894      tree TYPE_ = ((CUM).byref && (TYPE)                \
1895                    ? TREE_TYPE (TYPE)                   \
1896                    : (TYPE));                           \
1897      int dwords, numregs;                               \
1898                                                         \
1899      MODE_ = ((CUM).byref && (TYPE)                     \
1900               ? TYPE_MODE (TYPE_) : (MODE_));           \
1901      dwords = (((CUM).byref                             \
1902                 ? (CUM).byref                           \
1903                 : (MODE_) == BLKmode                    \
1904                 ? int_size_in_bytes (TYPE_)             \
1905                 : GET_MODE_SIZE (MODE_)) + 7) / 8;      \
1906      numregs = MIN (dwords, NPARM_REGS (SImode)         \
1907                     - (CUM).arg_count[(int) SH_ARG_INT]); \
1908      if (numregs)                                       \
1909        {                                                \
1910          (CUM).arg_count[(int) SH_ARG_INT] += numregs;  \
1911          if (TARGET_SHCOMPACT                           \
1912              && SHCOMPACT_FORCE_ON_STACK (MODE_, TYPE_)) \
1913            {                                            \
1914              (CUM).call_cookie                          \
1915                |= CALL_COOKIE_INT_REG (((CUM).arg_count[(int) SH_ARG_INT] \
1916                                         - numregs), 1); \
1917              /* N.B. We want this also for outgoing.   */\
1918              (CUM).stack_regs += numregs;               \
1919            }                                            \
1920          else if ((CUM).byref)                          \
1921            {                                            \
1922              if (! (CUM).outgoing)                      \
1923                (CUM).stack_regs += numregs;             \
1924              (CUM).byref_regs += numregs;               \
1925              (CUM).byref = 0;                           \
1926              do                                         \
1927                (CUM).call_cookie                        \
1928                  |= CALL_COOKIE_INT_REG (((CUM).arg_count[(int) SH_ARG_INT] \
1929                                           - numregs), 2); \
1930              while (--numregs);                         \
1931              (CUM).call_cookie                          \
1932                |= CALL_COOKIE_INT_REG (((CUM).arg_count[(int) SH_ARG_INT] \
1933                                         - 1), 1); \
1934            }                                            \
1935          else if (dwords > numregs)                     \
1936            {                                            \
1937              int pushregs = numregs;                    \
1938                                                         \
1939              if (TARGET_SHCOMPACT)                      \
1940                (CUM).stack_regs += numregs;             \
1941              while (pushregs < NPARM_REGS (SImode) - 1  \
1942                     && (CALL_COOKIE_INT_REG_GET         \
1943                         ((CUM).call_cookie,             \
1944                         NPARM_REGS (SImode) - pushregs) \
1945                         == 1))                          \
1946                {                                        \
1947                  (CUM).call_cookie                      \
1948                    &= ~ CALL_COOKIE_INT_REG (NPARM_REGS (SImode) \
1949                                              - pushregs, 1); \
1950                  pushregs++;                            \
1951                }                                        \
1952              if (numregs == NPARM_REGS (SImode))        \
1953                (CUM).call_cookie                        \
1954                  |= CALL_COOKIE_INT_REG (0, 1)          \
1955                     | CALL_COOKIE_STACKSEQ (numregs - 1); \
1956              else                                       \
1957                (CUM).call_cookie                        \
1958                  |= CALL_COOKIE_STACKSEQ (numregs);     \
1959            }                                            \
1960        }                                                \
1961      if (GET_SH_ARG_CLASS (MODE_) == SH_ARG_FLOAT       \
1962          && ((NAMED) || ! (CUM).prototype_p))           \
1963        {                                                \
1964          if ((MODE_) == SFmode && (CUM).free_single_fp_reg) \
1965            (CUM).free_single_fp_reg = 0;                \
1966          else if ((CUM).arg_count[(int) SH_ARG_FLOAT]   \
1967                   < NPARM_REGS (SFmode))                \
1968            {                                            \
1969              int numfpregs                              \
1970                = MIN ((GET_MODE_SIZE (MODE_) + 7) / 8 * 2, \
1971                       NPARM_REGS (SFmode)               \
1972                       - (CUM).arg_count[(int) SH_ARG_FLOAT]); \
1973                                                         \
1974              (CUM).arg_count[(int) SH_ARG_FLOAT] += numfpregs; \
1975                                                         \
1976              if (TARGET_SHCOMPACT && ! (CUM).prototype_p) \
1977                {                                        \
1978                  if ((CUM).outgoing && numregs > 0)     \
1979                    do                                   \
1980                      {                                  \
1981                        (CUM).call_cookie                \
1982                          |= (CALL_COOKIE_INT_REG        \
1983                              ((CUM).arg_count[(int) SH_ARG_INT] \
1984                               - numregs + ((numfpregs - 2) / 2), \
1985                               4 + ((CUM).arg_count[(int) SH_ARG_FLOAT] \
1986                                    - numfpregs) / 2));  \
1987                      }                                  \
1988                    while (numfpregs -= 2);              \
1989                }                                        \
1990              else if ((MODE_) == SFmode && (NAMED)      \
1991                       && ((CUM).arg_count[(int) SH_ARG_FLOAT] \
1992                           < NPARM_REGS (SFmode)))       \
1993                (CUM).free_single_fp_reg                 \
1994                  = FIRST_FP_PARM_REG - numfpregs        \
1995                  + (CUM).arg_count[(int) SH_ARG_FLOAT] + 1; \
1996            }                                            \
1997        }                                                \
1998    }                                                    \
1999  else if (! TARGET_SH4 || PASS_IN_REG_P ((CUM), (MODE_), (TYPE))) \
2000    ((CUM).arg_count[(int) GET_SH_ARG_CLASS (MODE_)]     \
2001     = (ROUND_REG ((CUM), (MODE_))                       \
2002        + ((MODE_) == BLKmode                            \
2003           ? ROUND_ADVANCE (int_size_in_bytes (TYPE))    \
2004           : ROUND_ADVANCE (GET_MODE_SIZE (MODE_)))));   \
2005 } while (0)
2006
2007 /* Return boolean indicating arg of mode MODE will be passed in a reg.
2008    This macro is only used in this file.  */
2009
2010 #define PASS_IN_REG_P(CUM, MODE, TYPE) \
2011   (((TYPE) == 0 \
2012     || (! TREE_ADDRESSABLE ((tree)(TYPE)) \
2013         && (! TARGET_HITACHI || ! AGGREGATE_TYPE_P (TYPE)))) \
2014    && ! (CUM).force_mem \
2015    && (TARGET_SH2E \
2016        ? ((MODE) == BLKmode \
2017           ? (((CUM).arg_count[(int) SH_ARG_INT] * UNITS_PER_WORD \
2018               + int_size_in_bytes (TYPE)) \
2019              <= NPARM_REGS (SImode) * UNITS_PER_WORD) \
2020           : ((ROUND_REG((CUM), (MODE)) \
2021               + HARD_REGNO_NREGS (BASE_ARG_REG (MODE), (MODE))) \
2022              <= NPARM_REGS (MODE))) \
2023        : ROUND_REG ((CUM), (MODE)) < NPARM_REGS (MODE)))
2024
2025 /* Define where to put the arguments to a function.
2026    Value is zero to push the argument on the stack,
2027    or a hard register in which to store the argument.
2028
2029    MODE is the argument's machine mode.
2030    TYPE is the data type of the argument (as a tree).
2031     This is null for libcalls where that information may
2032     not be available.
2033    CUM is a variable of type CUMULATIVE_ARGS which gives info about
2034     the preceding args and about the function being called.
2035    NAMED is nonzero if this argument is a named parameter
2036     (otherwise it is an extra parameter matching an ellipsis).
2037
2038    On SH the first args are normally in registers
2039    and the rest are pushed.  Any arg that starts within the first
2040    NPARM_REGS words is at least partially passed in a register unless
2041    its data type forbids.  */
2042
2043 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
2044   FUNCTION_ARG_1 ((CUM), OLD_ARG_MODE ((MODE), (TYPE)), (MODE), (TYPE), (NAMED))
2045
2046 #define FUNCTION_ARG_1(CUM, MODE, NEW_MODE, TYPE, NAMED) \
2047   ((! TARGET_SH5 \
2048     && PASS_IN_REG_P ((CUM), (MODE), (TYPE))                            \
2049     && ((NAMED) || !TARGET_HITACHI))                                    \
2050    ? gen_rtx_REG ((NEW_MODE),                                           \
2051                   ((BASE_ARG_REG (MODE) + ROUND_REG ((CUM), (MODE)))    \
2052                    ^ ((MODE) == SFmode && TARGET_SH4                    \
2053                       && TARGET_LITTLE_ENDIAN != 0)))                   \
2054    : TARGET_SH5                                                         \
2055    ? ((MODE) == VOIDmode && TARGET_SHCOMPACT                            \
2056       ? GEN_INT ((CUM).call_cookie)                                     \
2057       /* The following test assumes unnamed arguments are promoted to   \
2058          DFmode.  */                                                    \
2059       : (MODE) == SFmode && (CUM).free_single_fp_reg                    \
2060       ? SH5_PROTOTYPED_FLOAT_ARG ((CUM), (NEW_MODE), (CUM).free_single_fp_reg) \
2061       : (GET_SH_ARG_CLASS (MODE) == SH_ARG_FLOAT                        \
2062          && ((NAMED) || ! (CUM).prototype_p)                            \
2063          && (CUM).arg_count[(int) SH_ARG_FLOAT] < NPARM_REGS (SFmode))  \
2064       ? ((! (CUM).prototype_p && TARGET_SHMEDIA)                        \
2065          ? SH5_PROTOTYPELESS_FLOAT_ARG ((CUM), (NEW_MODE))              \
2066          : SH5_PROTOTYPED_FLOAT_ARG ((CUM), (NEW_MODE),                 \
2067                                      FIRST_FP_PARM_REG                  \
2068                                      + (CUM).arg_count[(int) SH_ARG_FLOAT])) \
2069       : ((CUM).arg_count[(int) SH_ARG_INT] < NPARM_REGS (SImode)        \
2070          && (! TARGET_SHCOMPACT                                         \
2071              || (! SHCOMPACT_FORCE_ON_STACK ((MODE), (TYPE))            \
2072                  && ! SH5_WOULD_BE_PARTIAL_NREGS ((CUM), (MODE),        \
2073                                                   (TYPE), (NAMED)))))   \
2074       ? gen_rtx_REG ((NEW_MODE), (FIRST_PARM_REG                        \
2075                               + (CUM).arg_count[(int) SH_ARG_INT]))     \
2076       : 0)                                                              \
2077    : 0)
2078
2079 /* Whether an argument must be passed by reference.  On SHcompact, we
2080    pretend arguments wider than 32-bits that would have been passed in
2081    registers are passed by reference, so that an SHmedia trampoline
2082    loads them into the full 64-bits registers.  */
2083 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM,MODE,TYPE,NAMED) \
2084   (MUST_PASS_IN_STACK ((MODE), (TYPE)) \
2085    || SHCOMPACT_BYREF ((CUM), OLD_ARG_MODE ((MODE), (TYPE)), (TYPE), (NAMED)))
2086
2087 #define SHCOMPACT_BYREF(CUM, MODE, TYPE, NAMED) \
2088   ((CUM).byref                                                          \
2089    = (TARGET_SHCOMPACT                                                  \
2090       && (CUM).arg_count[(int) SH_ARG_INT] < NPARM_REGS (SImode)        \
2091       && (! (NAMED) || GET_SH_ARG_CLASS (MODE) == SH_ARG_INT            \
2092           || (GET_SH_ARG_CLASS (MODE) == SH_ARG_FLOAT                   \
2093               && ((CUM).arg_count[(int) SH_ARG_FLOAT]                   \
2094                   >= NPARM_REGS (SFmode))))                             \
2095       && ((MODE) == BLKmode ? int_size_in_bytes (TYPE)                  \
2096           : GET_MODE_SIZE (MODE)) > 4                                   \
2097       && ! SHCOMPACT_FORCE_ON_STACK ((MODE), (TYPE))                    \
2098       && ! SH5_WOULD_BE_PARTIAL_NREGS ((CUM), (MODE),                   \
2099                                        (TYPE), (NAMED)))                \
2100       ? ((MODE) == BLKmode ? int_size_in_bytes (TYPE)                   \
2101          : GET_MODE_SIZE (MODE))                                        \
2102       : 0)
2103
2104 /* If an argument of size 5, 6 or 7 bytes is to be passed in a 64-bit
2105    register in SHcompact mode, it must be padded in the most
2106    significant end.  This means that passing it by reference wouldn't
2107    pad properly on a big-endian machine.  In this particular case, we
2108    pass this argument on the stack, in a way that the call trampoline
2109    will load its value into the appropriate register.  */
2110 #define SHCOMPACT_FORCE_ON_STACK(MODE,TYPE) \
2111   ((MODE) == BLKmode \
2112    && TARGET_SHCOMPACT \
2113    && ! TARGET_LITTLE_ENDIAN \
2114    && int_size_in_bytes (TYPE) > 4 \
2115    && int_size_in_bytes (TYPE) < 8)
2116
2117 /* Minimum alignment for an argument to be passed by callee-copy
2118    reference.  We need such arguments to be aligned to 8 byte
2119    boundaries, because they'll be loaded using quad loads.  */
2120 #define SH_MIN_ALIGN_FOR_CALLEE_COPY (8 * BITS_PER_UNIT)
2121
2122 #define FUNCTION_ARG_CALLEE_COPIES(CUM,MODE,TYPE,NAMED) \
2123   ((CUM).outgoing                                                       \
2124    && (((MODE) == BLKmode ? TYPE_ALIGN (TYPE)                           \
2125         : GET_MODE_ALIGNMENT (MODE))                                    \
2126        % SH_MIN_ALIGN_FOR_CALLEE_COPY == 0))
2127
2128 /* The SH5 ABI requires floating-point arguments to be passed to
2129    functions without a prototype in both an FP register and a regular
2130    register or the stack.  When passing the argument in both FP and
2131    general-purpose registers, list the FP register first.  */
2132 #define SH5_PROTOTYPELESS_FLOAT_ARG(CUM,MODE) \
2133   (gen_rtx_PARALLEL                                                     \
2134    ((MODE),                                                             \
2135     gen_rtvec (2,                                                       \
2136                gen_rtx_EXPR_LIST                                        \
2137                (VOIDmode,                                               \
2138                 ((CUM).arg_count[(int) SH_ARG_INT] < NPARM_REGS (SImode) \
2139                  ? gen_rtx_REG ((MODE), FIRST_FP_PARM_REG               \
2140                                 + (CUM).arg_count[(int) SH_ARG_FLOAT])  \
2141                  : NULL_RTX),                                           \
2142                 const0_rtx),                                            \
2143                gen_rtx_EXPR_LIST                                        \
2144                (VOIDmode,                                               \
2145                 ((CUM).arg_count[(int) SH_ARG_INT] < NPARM_REGS (SImode) \
2146                  ? gen_rtx_REG ((MODE), FIRST_PARM_REG                  \
2147                                 + (CUM).arg_count[(int) SH_ARG_INT])    \
2148                  : gen_rtx_REG ((MODE), FIRST_FP_PARM_REG               \
2149                                 + (CUM).arg_count[(int) SH_ARG_FLOAT])), \
2150                 const0_rtx))))
2151
2152 /* The SH5 ABI requires regular registers or stack slots to be
2153    reserved for floating-point arguments.  Registers are taken care of
2154    in FUNCTION_ARG_ADVANCE, but stack slots must be reserved here.
2155    Unfortunately, there's no way to just reserve a stack slot, so
2156    we'll end up needlessly storing a copy of the argument in the
2157    stack.  For incoming arguments, however, the PARALLEL will be
2158    optimized to the register-only form, and the value in the stack
2159    slot won't be used at all.  */
2160 #define SH5_PROTOTYPED_FLOAT_ARG(CUM,MODE,REG) \
2161   ((CUM).arg_count[(int) SH_ARG_INT] < NPARM_REGS (SImode)              \
2162    ? gen_rtx_REG ((MODE), (REG))                                        \
2163    : gen_rtx_PARALLEL ((MODE),                                          \
2164                        gen_rtvec (2,                                    \
2165                                   gen_rtx_EXPR_LIST                     \
2166                                   (VOIDmode, NULL_RTX,                  \
2167                                    const0_rtx),                         \
2168                                   gen_rtx_EXPR_LIST                     \
2169                                   (VOIDmode, gen_rtx_REG ((MODE),       \
2170                                                           (REG)),       \
2171                                    const0_rtx))))
2172
2173 #define STRICT_ARGUMENT_NAMING TARGET_SH5
2174
2175 #define PRETEND_OUTGOING_VARARGS_NAMED (! TARGET_HITACHI && ! TARGET_SH5)
2176
2177 /* For an arg passed partly in registers and partly in memory,
2178    this is the number of registers used.
2179    For args passed entirely in registers or entirely in memory, zero.
2180
2181    We sometimes split args.  */
2182
2183 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
2184   ((! TARGET_SH5 \
2185     && PASS_IN_REG_P ((CUM), (MODE), (TYPE))                    \
2186     && ! TARGET_SH4                                             \
2187     && (ROUND_REG ((CUM), (MODE))                               \
2188         + ((MODE) != BLKmode                                    \
2189            ? ROUND_ADVANCE (GET_MODE_SIZE (MODE))               \
2190            : ROUND_ADVANCE (int_size_in_bytes (TYPE)))          \
2191         > NPARM_REGS (MODE)))                                   \
2192    ? NPARM_REGS (MODE) - ROUND_REG ((CUM), (MODE))              \
2193    : (SH5_WOULD_BE_PARTIAL_NREGS ((CUM), (MODE), (TYPE), (NAMED)) \
2194       && ! TARGET_SHCOMPACT)                                    \
2195    ? NPARM_REGS (SImode) - (CUM).arg_count[(int) SH_ARG_INT]    \
2196    : 0)
2197
2198 #define SH5_WOULD_BE_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
2199   (TARGET_SH5                                                   \
2200    && ((MODE) == BLKmode || (MODE) == TImode || (MODE) == CDImode \
2201        || (MODE) == DCmode) \
2202    && ((CUM).arg_count[(int) SH_ARG_INT]                        \
2203        + (int_size_in_bytes (TYPE) + 7) / 8) > NPARM_REGS (SImode))
2204
2205 /* Perform any needed actions needed for a function that is receiving a
2206    variable number of arguments.  */
2207
2208 /* We actually emit the code in sh_expand_prologue.  We used to use
2209    a static variable to flag that we need to emit this code, but that
2210    doesn't when inlining, when functions are deferred and then emitted
2211    later.  Fortunately, we already have two flags that are part of struct
2212    function that tell if a function uses varargs or stdarg.  */
2213 #define SETUP_INCOMING_VARARGS(ASF, MODE, TYPE, PAS, ST)  do \
2214   if (! current_function_stdarg) \
2215     abort (); \
2216 while (0)
2217
2218 /* Define the `__builtin_va_list' type for the ABI.  */
2219 #define BUILD_VA_LIST_TYPE(VALIST) \
2220   (VALIST) = sh_build_va_list ()
2221
2222 /* Implement `va_start' for varargs and stdarg.  */
2223 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
2224   sh_va_start (valist, nextarg)
2225
2226 /* Implement `va_arg'.  */
2227 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
2228   sh_va_arg (valist, type)
2229
2230 /* Call the function profiler with a given profile label.
2231    We use two .aligns, so as to make sure that both the .long is aligned
2232    on a 4 byte boundary, and that the .long is a fixed distance (2 bytes)
2233    from the trapa instruction.  */
2234
2235 #define FUNCTION_PROFILER(STREAM,LABELNO)                       \
2236 {                                                               \
2237         fprintf((STREAM), "\t.align\t2\n");                     \
2238         fprintf((STREAM), "\ttrapa\t#33\n");                    \
2239         fprintf((STREAM), "\t.align\t2\n");                     \
2240         asm_fprintf((STREAM), "\t.long\t%LLP%d\n", (LABELNO));  \
2241 }
2242
2243 /* Define this macro if the code for function profiling should come
2244    before the function prologue.  Normally, the profiling code comes
2245    after.  */
2246
2247 #define PROFILE_BEFORE_PROLOGUE
2248
2249 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
2250    the stack pointer does not matter.  The value is tested only in
2251    functions that have frame pointers.
2252    No definition is equivalent to always zero.  */
2253
2254 #define EXIT_IGNORE_STACK 1
2255
2256 /* 
2257    On the SH, the trampoline looks like
2258    2 0002 D202                  mov.l   l2,r2
2259    1 0000 D301                  mov.l   l1,r3
2260    3 0004 422B                  jmp     @r2
2261    4 0006 0009                  nop
2262    5 0008 00000000      l1:     .long   area
2263    6 000c 00000000      l2:     .long   function  */
2264
2265 /* Length in units of the trampoline for entering a nested function.  */
2266 #define TRAMPOLINE_SIZE  (TARGET_SHMEDIA64 ? 40 : TARGET_SH5 ? 24 : 16)
2267
2268 /* Alignment required for a trampoline in bits .  */
2269 #define TRAMPOLINE_ALIGNMENT \
2270   ((CACHE_LOG < 3 || (TARGET_SMALLCODE && ! TARGET_HARVARD)) ? 32 \
2271    : TARGET_SHMEDIA ? 256 : 64)
2272
2273 /* Emit RTL insns to initialize the variable parts of a trampoline.
2274    FNADDR is an RTX for the address of the function's pure code.
2275    CXT is an RTX for the static chain value for the function.  */
2276
2277 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
2278   sh_initialize_trampoline ((TRAMP), (FNADDR), (CXT))
2279
2280 /* On SH5, trampolines are SHmedia code, so add 1 to the address.  */
2281
2282 #define TRAMPOLINE_ADJUST_ADDRESS(TRAMP) do                             \
2283 {                                                                       \
2284   if (TARGET_SHMEDIA)                                                   \
2285     (TRAMP) = expand_simple_binop (Pmode, PLUS, (TRAMP), GEN_INT (1),   \
2286                                    gen_reg_rtx (Pmode), 0,              \
2287                                    OPTAB_LIB_WIDEN);                    \
2288 } while (0)
2289
2290 /* A C expression whose value is RTL representing the value of the return
2291    address for the frame COUNT steps up from the current frame.
2292    FRAMEADDR is already the frame pointer of the COUNT frame, so we
2293    can ignore COUNT.  */
2294
2295 #define RETURN_ADDR_RTX(COUNT, FRAME)   \
2296   (((COUNT) == 0)                               \
2297    ? get_hard_reg_initial_val (Pmode, TARGET_SHMEDIA ? PR_MEDIA_REG : PR_REG) \
2298    : (rtx) 0)
2299
2300 /* A C expression whose value is RTL representing the location of the
2301    incoming return address at the beginning of any function, before the
2302    prologue.  This RTL is either a REG, indicating that the return
2303    value is saved in REG, or a MEM representing a location in
2304    the stack.  */
2305 #define INCOMING_RETURN_ADDR_RTX \
2306   gen_rtx_REG (Pmode, TARGET_SHMEDIA ? PR_MEDIA_REG : PR_REG)
2307 \f
2308 /* Generate necessary RTL for __builtin_saveregs().  */
2309 #define EXPAND_BUILTIN_SAVEREGS() sh_builtin_saveregs ()
2310 \f
2311 /* Addressing modes, and classification of registers for them.  */
2312 #define HAVE_POST_INCREMENT  TARGET_SH1
2313 #define HAVE_PRE_DECREMENT   TARGET_SH1
2314
2315 #define USE_LOAD_POST_INCREMENT(mode)    ((mode == SImode || mode == DImode) \
2316                                            ? 0 : TARGET_SH1)
2317 #define USE_LOAD_PRE_DECREMENT(mode)     0
2318 #define USE_STORE_POST_INCREMENT(mode)   0
2319 #define USE_STORE_PRE_DECREMENT(mode)    ((mode == SImode || mode == DImode) \
2320                                            ? 0 : TARGET_SH1)
2321
2322 #define MOVE_BY_PIECES_P(SIZE, ALIGN)  (move_by_pieces_ninsns (SIZE, ALIGN) \
2323                                         < (TARGET_SMALLCODE ? 2 :           \
2324                                            ((ALIGN >= 32) ? 16 : 2)))
2325
2326 /* Macros to check register numbers against specific register classes.  */
2327
2328 /* These assume that REGNO is a hard or pseudo reg number.
2329    They give nonzero only if REGNO is a hard reg of the suitable class
2330    or a pseudo reg currently allocated to a suitable hard reg.
2331    Since they use reg_renumber, they are safe only once reg_renumber
2332    has been allocated, which happens in local-alloc.c.  */
2333
2334 #define REGNO_OK_FOR_BASE_P(REGNO) \
2335   (GENERAL_OR_AP_REGISTER_P (REGNO) \
2336    || GENERAL_OR_AP_REGISTER_P (reg_renumber[(REGNO)]))
2337 #define REGNO_OK_FOR_INDEX_P(REGNO) \
2338   (TARGET_SHMEDIA \
2339    ? (GENERAL_REGISTER_P (REGNO) \
2340       || GENERAL_REGISTER_P ((unsigned) reg_renumber[(REGNO)])) \
2341    : (REGNO) == R0_REG || (unsigned) reg_renumber[(REGNO)] == R0_REG)
2342
2343 /* Maximum number of registers that can appear in a valid memory
2344    address.  */
2345
2346 #define MAX_REGS_PER_ADDRESS 2
2347
2348 /* Recognize any constant value that is a valid address.  */
2349
2350 #define CONSTANT_ADDRESS_P(X)   (GET_CODE (X) == LABEL_REF)
2351
2352 /* Nonzero if the constant value X is a legitimate general operand.  */
2353
2354 #define LEGITIMATE_CONSTANT_P(X) \
2355   (TARGET_SHMEDIA                                                       \
2356    ? ((GET_MODE (X) != DFmode                                           \
2357        && GET_MODE_CLASS (GET_MODE (X)) != MODE_VECTOR_FLOAT)           \
2358       || (X) == CONST0_RTX (GET_MODE (X))                               \
2359       || ! TARGET_SHMEDIA_FPU                                           \
2360       || TARGET_SHMEDIA64)                                              \
2361    : (GET_CODE (X) != CONST_DOUBLE                                      \
2362       || GET_MODE (X) == DFmode || GET_MODE (X) == SFmode               \
2363       || (TARGET_SH2E && (fp_zero_operand (X) || fp_one_operand (X)))))
2364
2365 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2366    and check its validity for a certain class.
2367    We have two alternate definitions for each of them.
2368    The usual definition accepts all pseudo regs; the other rejects
2369    them unless they have been allocated suitable hard regs.
2370    The symbol REG_OK_STRICT causes the latter definition to be used.  */
2371
2372 #ifndef REG_OK_STRICT
2373
2374 /* Nonzero if X is a hard reg that can be used as a base reg
2375    or if it is a pseudo reg.  */
2376 #define REG_OK_FOR_BASE_P(X) \
2377   (GENERAL_OR_AP_REGISTER_P (REGNO (X)) || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2378
2379 /* Nonzero if X is a hard reg that can be used as an index
2380    or if it is a pseudo reg.  */
2381 #define REG_OK_FOR_INDEX_P(X) \
2382   ((TARGET_SHMEDIA ? GENERAL_REGISTER_P (REGNO (X)) \
2383     : REGNO (X) == R0_REG) || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2384
2385 /* Nonzero if X/OFFSET is a hard reg that can be used as an index
2386    or if X is a pseudo reg.  */
2387 #define SUBREG_OK_FOR_INDEX_P(X, OFFSET) \
2388   ((TARGET_SHMEDIA ? GENERAL_REGISTER_P (REGNO (X)) \
2389     : REGNO (X) == R0_REG && OFFSET == 0) || REGNO (X) >= FIRST_PSEUDO_REGISTER)
2390
2391 #else
2392
2393 /* Nonzero if X is a hard reg that can be used as a base reg.  */
2394 #define REG_OK_FOR_BASE_P(X) \
2395   REGNO_OK_FOR_BASE_P (REGNO (X))
2396
2397 /* Nonzero if X is a hard reg that can be used as an index.  */
2398 #define REG_OK_FOR_INDEX_P(X) \
2399   REGNO_OK_FOR_INDEX_P (REGNO (X))
2400
2401 /* Nonzero if X/OFFSET is a hard reg that can be used as an index.  */
2402 #define SUBREG_OK_FOR_INDEX_P(X, OFFSET) \
2403   (REGNO_OK_FOR_INDEX_P (REGNO (X)) && (OFFSET) == 0)
2404
2405 #endif
2406
2407 /* The 'Q' constraint is a pc relative load operand.  */
2408 #define EXTRA_CONSTRAINT_Q(OP)                                          \
2409   (GET_CODE (OP) == MEM                                                 \
2410    && ((GET_CODE (XEXP ((OP), 0)) == LABEL_REF)                         \
2411        || (GET_CODE (XEXP ((OP), 0)) == CONST                           \
2412            && GET_CODE (XEXP (XEXP ((OP), 0), 0)) == PLUS               \
2413            && GET_CODE (XEXP (XEXP (XEXP ((OP), 0), 0), 0)) == LABEL_REF \
2414            && GET_CODE (XEXP (XEXP (XEXP ((OP), 0), 0), 1)) == CONST_INT)))
2415
2416 /* Extra address constraints.  */
2417 #define EXTRA_CONSTRAINT_A(OP, STR) 0
2418
2419 /* Constraint for selecting FLDI0 or FLDI1 instruction. If the clobber
2420    operand is not SCRATCH (i.e. REG) then R0 is probably being
2421    used, hence mova is being used, hence do not select this pattern */
2422 #define EXTRA_CONSTRAINT_Bsc(OP)    (GET_CODE(OP) == SCRATCH)
2423 #define EXTRA_CONSTRAINT_B(OP, STR) \
2424   ((STR)[1] == 's' && (STR)[2] == 'c' ? EXTRA_CONSTRAINT_Bsc (OP) \
2425    : 0)
2426
2427 /* The `C16' constraint is a 16-bit constant, literal or symbolic.  */
2428 #define EXTRA_CONSTRAINT_C16(OP) \
2429   (GET_CODE (OP) == CONST \
2430    && GET_CODE (XEXP ((OP), 0)) == SIGN_EXTEND \
2431    && GET_MODE (XEXP ((OP), 0)) == DImode \
2432    && GET_CODE (XEXP (XEXP ((OP), 0), 0)) == TRUNCATE \
2433    && GET_MODE (XEXP (XEXP ((OP), 0), 0)) == HImode \
2434    && (MOVI_SHORI_BASE_OPERAND_P (XEXP (XEXP (XEXP ((OP), 0), 0), 0)) \
2435        || (GET_CODE (XEXP (XEXP (XEXP ((OP), 0), 0), 0)) == ASHIFTRT \
2436            && (MOVI_SHORI_BASE_OPERAND_P \
2437                (XEXP (XEXP (XEXP (XEXP ((OP), 0), 0), 0), 0))) \
2438            && GET_CODE (XEXP (XEXP (XEXP (XEXP ((OP), 0), 0), 0), \
2439                               1)) == CONST_INT)))
2440
2441 /* Check whether OP is a datalabel unspec.  */
2442 #define DATALABEL_REF_NO_CONST_P(OP) \
2443   (GET_CODE (OP) == UNSPEC \
2444    && XINT ((OP), 1) == UNSPEC_DATALABEL \
2445    && XVECLEN ((OP), 0) == 1 \
2446    && (GET_CODE (XVECEXP ((OP), 0, 0)) == SYMBOL_REF \
2447        || GET_CODE (XVECEXP ((OP), 0, 0)) == LABEL_REF))
2448
2449 /* Check whether OP is a datalabel unspec, possibly enclosed within a
2450    CONST.  */
2451 #define DATALABEL_REF_P(OP) \
2452   ((GET_CODE (OP) == CONST && DATALABEL_REF_NO_CONST_P (XEXP ((OP), 0))) \
2453    || DATALABEL_REF_NO_CONST_P (OP))
2454
2455 #define GOT_ENTRY_P(OP) \
2456   (GET_CODE (OP) == CONST && GET_CODE (XEXP ((OP), 0)) == UNSPEC \
2457    && XINT (XEXP ((OP), 0), 1) == UNSPEC_GOT)
2458
2459 #define GOTPLT_ENTRY_P(OP) \
2460   (GET_CODE (OP) == CONST && GET_CODE (XEXP ((OP), 0)) == UNSPEC \
2461    && XINT (XEXP ((OP), 0), 1) == UNSPEC_GOTPLT)
2462
2463 #define UNSPEC_GOTOFF_P(OP) \
2464   (GET_CODE (OP) == UNSPEC && XINT ((OP), 1) == UNSPEC_GOTOFF)
2465
2466 #define GOTOFF_P(OP) \
2467   (GET_CODE (OP) == CONST \
2468    && (UNSPEC_GOTOFF_P (XEXP ((OP), 0)) \
2469        || (GET_CODE (XEXP ((OP), 0)) == PLUS \
2470            && UNSPEC_GOTOFF_P (XEXP (XEXP ((OP), 0), 0)) \
2471            && GET_CODE (XEXP (XEXP ((OP), 0), 1)) == CONST_INT)))
2472
2473 #define PIC_ADDR_P(OP) \
2474   (GET_CODE (OP) == CONST && GET_CODE (XEXP ((OP), 0)) == UNSPEC \
2475    && XINT (XEXP ((OP), 0), 1) == UNSPEC_PIC)
2476
2477 #define PIC_OFFSET_P(OP) \
2478   (PIC_ADDR_P (OP) \
2479    && GET_CODE (XVECEXP (XEXP ((OP), 0), 0, 0)) == MINUS \
2480    && reg_mentioned_p (pc_rtx, XEXP (XVECEXP (XEXP ((OP), 0), 0, 0), 1)))
2481
2482 #define PIC_DIRECT_ADDR_P(OP) \
2483   (PIC_ADDR_P (OP) && GET_CODE (XVECEXP (XEXP ((OP), 0), 0, 0)) != MINUS)
2484
2485 #define NON_PIC_REFERENCE_P(OP) \
2486   (GET_CODE (OP) == LABEL_REF || GET_CODE (OP) == SYMBOL_REF \
2487    || DATALABEL_REF_P (OP) \
2488    || (GET_CODE (OP) == CONST && GET_CODE (XEXP ((OP), 0)) == PLUS \
2489        && (GET_CODE (XEXP (XEXP ((OP), 0), 0)) == SYMBOL_REF \
2490            || DATALABEL_REF_P (XEXP (XEXP ((OP), 0), 0))) \
2491        && GET_CODE (XEXP (XEXP ((OP), 0), 1)) == CONST_INT))
2492
2493 #define PIC_REFERENCE_P(OP) \
2494   (GOT_ENTRY_P (OP) || GOTPLT_ENTRY_P (OP) \
2495    || GOTOFF_P (OP) || PIC_ADDR_P (OP))
2496
2497 #define MOVI_SHORI_BASE_OPERAND_P(OP) \
2498   (flag_pic \
2499    ? (GOT_ENTRY_P (OP) || GOTPLT_ENTRY_P (OP)  || GOTOFF_P (OP) \
2500       || PIC_OFFSET_P (OP)) \
2501    : NON_PIC_REFERENCE_P (OP))
2502
2503 /* The `Csy' constraint is a label or a symbol.  */
2504 #define EXTRA_CONSTRAINT_Csy(OP) \
2505   (NON_PIC_REFERENCE_P (OP) || PIC_DIRECT_ADDR_P (OP))
2506
2507 /* A zero in any shape or form.  */
2508 #define EXTRA_CONSTRAINT_Z(OP) \
2509   ((OP) == CONST0_RTX (GET_MODE (OP)))
2510
2511 /* Any vector constant we can handle.  */
2512 #define EXTRA_CONSTRAINT_W(OP) \
2513   (GET_CODE (OP) == CONST_VECTOR \
2514    && (sh_rep_vec ((OP), VOIDmode) \
2515        || (HOST_BITS_PER_WIDE_INT >= 64 \
2516            ? sh_const_vec ((OP), VOIDmode) \
2517            : sh_1el_vec ((OP), VOIDmode))))
2518
2519 /* A non-explicit constant that can be loaded directly into a general purpose
2520    register.  This is like 's' except we don't allow PIC_DIRECT_ADDR_P.  */
2521 #define EXTRA_CONSTRAINT_Cpg(OP) \
2522   (CONSTANT_P (OP) \
2523    && GET_CODE (OP) != CONST_INT \
2524    && GET_CODE (OP) != CONST_DOUBLE \
2525    && (!flag_pic \
2526        || (LEGITIMATE_PIC_OPERAND_P (OP) \
2527         && (! PIC_ADDR_P (OP) || PIC_OFFSET_P (OP)) \
2528         && GET_CODE (OP) != LABEL_REF)))
2529 #define EXTRA_CONSTRAINT_C(OP, STR) \
2530   ((STR)[1] == '1' && (STR)[2] == '6' ? EXTRA_CONSTRAINT_C16 (OP) \
2531    : (STR)[1] == 's' && (STR)[2] == 'y' ? EXTRA_CONSTRAINT_Csy (OP) \
2532    : (STR)[1] == 'p' && (STR)[2] == 'g' ? EXTRA_CONSTRAINT_Cpg (OP) \
2533    : 0)
2534
2535 #define EXTRA_MEMORY_CONSTRAINT(C,STR) ((C) == 'S')
2536 #define EXTRA_CONSTRAINT_Sr0(OP) \
2537   (memory_operand((OP), GET_MODE (OP)) \
2538    && ! refers_to_regno_p (R0_REG, R0_REG + 1, OP, (rtx *)0))
2539 #define EXTRA_CONSTRAINT_S(OP, STR) \
2540   ((STR)[1] == 'r' && (STR)[2] == '0' ? EXTRA_CONSTRAINT_Sr0 (OP) \
2541    : 0)
2542
2543 #define EXTRA_CONSTRAINT_STR(OP, C, STR)                \
2544   ((C) == 'Q' ? EXTRA_CONSTRAINT_Q (OP) \
2545    : (C) == 'A' ? EXTRA_CONSTRAINT_A ((OP), (STR)) \
2546    : (C) == 'B' ? EXTRA_CONSTRAINT_B ((OP), (STR)) \
2547    : (C) == 'C' ? EXTRA_CONSTRAINT_C ((OP), (STR)) \
2548    : (C) == 'S' ? EXTRA_CONSTRAINT_S ((OP), (STR)) \
2549    : (C) == 'W' ? EXTRA_CONSTRAINT_W (OP) \
2550    : (C) == 'Z' ? EXTRA_CONSTRAINT_Z (OP) \
2551    : 0)
2552 \f
2553 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
2554    that is a valid memory address for an instruction.
2555    The MODE argument is the machine mode for the MEM expression
2556    that wants to use this address.  */
2557
2558 #define MODE_DISP_OK_4(X,MODE) \
2559 (GET_MODE_SIZE (MODE) == 4 && (unsigned) INTVAL (X) < 64        \
2560  && ! (INTVAL (X) & 3) && ! (TARGET_SH2E && (MODE) == SFmode))
2561
2562 #define MODE_DISP_OK_8(X,MODE) \
2563 ((GET_MODE_SIZE(MODE)==8) && ((unsigned)INTVAL(X)<60)   \
2564  && ! (INTVAL(X) & 3) && ! (TARGET_SH4 && (MODE) == DFmode))
2565
2566 #define BASE_REGISTER_RTX_P(X)                          \
2567   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))       \
2568    || (GET_CODE (X) == SUBREG                           \
2569        && GET_CODE (SUBREG_REG (X)) == REG              \
2570        && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
2571
2572 /* Since this must be r0, which is a single register class, we must check
2573    SUBREGs more carefully, to be sure that we don't accept one that extends
2574    outside the class.  */
2575 #define INDEX_REGISTER_RTX_P(X)                         \
2576   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))      \
2577    || (GET_CODE (X) == SUBREG                           \
2578        && GET_CODE (SUBREG_REG (X)) == REG              \
2579        && SUBREG_OK_FOR_INDEX_P (SUBREG_REG (X), SUBREG_BYTE (X))))
2580
2581 /* Jump to LABEL if X is a valid address RTX.  This must also take
2582    REG_OK_STRICT into account when deciding about valid registers, but it uses
2583    the above macros so we are in luck.
2584
2585    Allow  REG
2586           REG+disp
2587           REG+r0
2588           REG++
2589           --REG  */
2590
2591 /* ??? The SH2e does not have the REG+disp addressing mode when loading values
2592    into the FRx registers.  We implement this by setting the maximum offset
2593    to zero when the value is SFmode.  This also restricts loading of SFmode
2594    values into the integer registers, but that can't be helped.  */
2595
2596 /* The SH allows a displacement in a QI or HI amode, but only when the
2597    other operand is R0. GCC doesn't handle this very well, so we forgo
2598    all of that.
2599
2600    A legitimate index for a QI or HI is 0, SI can be any number 0..63,
2601    DI can be any number 0..60.  */
2602
2603 #define GO_IF_LEGITIMATE_INDEX(MODE, OP, LABEL)                         \
2604   do {                                                                  \
2605     if (GET_CODE (OP) == CONST_INT)                                     \
2606       {                                                                 \
2607         if (TARGET_SHMEDIA)                                             \
2608           {                                                             \
2609             int MODE_SIZE = GET_MODE_SIZE (MODE);                       \
2610             if (! (INTVAL (OP) & (MODE_SIZE - 1))                       \
2611                 && INTVAL (OP) >= -512 * MODE_SIZE                      \
2612                 && INTVAL (OP) < 512 * MODE_SIZE)                       \
2613               goto LABEL;                                               \
2614             else                                                        \
2615               break;                                                    \
2616           }                                                             \
2617         if (MODE_DISP_OK_4 ((OP), (MODE)))  goto LABEL;                 \
2618         if (MODE_DISP_OK_8 ((OP), (MODE)))  goto LABEL;                 \
2619       }                                                                 \
2620   } while(0)
2621
2622 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                        \
2623 {                                                                       \
2624   if (BASE_REGISTER_RTX_P (X))                                          \
2625     goto LABEL;                                                         \
2626   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == PRE_DEC)        \
2627            && ! TARGET_SHMEDIA                                          \
2628            && BASE_REGISTER_RTX_P (XEXP ((X), 0)))                      \
2629     goto LABEL;                                                         \
2630   else if (GET_CODE (X) == PLUS                                         \
2631            && ((MODE) != PSImode || reload_completed))                  \
2632     {                                                                   \
2633       rtx xop0 = XEXP ((X), 0);                                         \
2634       rtx xop1 = XEXP ((X), 1);                                         \
2635       if (GET_MODE_SIZE (MODE) <= 8 && BASE_REGISTER_RTX_P (xop0))      \
2636         GO_IF_LEGITIMATE_INDEX ((MODE), xop1, LABEL);                   \
2637       if (GET_MODE_SIZE (MODE) <= 4                                     \
2638           || (TARGET_SHMEDIA && GET_MODE_SIZE (MODE) <= 8)              \
2639           || (TARGET_SH4 && TARGET_FMOVD && MODE == DFmode))            \
2640         {                                                               \
2641           if (BASE_REGISTER_RTX_P (xop1) && INDEX_REGISTER_RTX_P (xop0))\
2642             goto LABEL;                                                 \
2643           if (INDEX_REGISTER_RTX_P (xop1) && BASE_REGISTER_RTX_P (xop0))\
2644             goto LABEL;                                                 \
2645         }                                                               \
2646     }                                                                   \
2647 }
2648 \f
2649 /* Try machine-dependent ways of modifying an illegitimate address
2650    to be legitimate.  If we find one, return the new, valid address.
2651    This macro is used in only one place: `memory_address' in explow.c.
2652
2653    OLDX is the address as it was before break_out_memory_refs was called.
2654    In some cases it is useful to look at this to decide what needs to be done.
2655
2656    MODE and WIN are passed so that this macro can use
2657    GO_IF_LEGITIMATE_ADDRESS.
2658
2659    It is always safe for this macro to do nothing.  It exists to recognize
2660    opportunities to optimize the output.
2661
2662    For the SH, if X is almost suitable for indexing, but the offset is
2663    out of range, convert it into a normal form so that cse has a chance
2664    of reducing the number of address registers used.  */
2665
2666 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
2667 {                                                               \
2668   if (flag_pic)                                                 \
2669     (X) = legitimize_pic_address (OLDX, MODE, NULL_RTX);        \
2670   if (GET_CODE (X) == PLUS                                      \
2671       && (GET_MODE_SIZE (MODE) == 4                             \
2672           || GET_MODE_SIZE (MODE) == 8)                         \
2673       && GET_CODE (XEXP ((X), 1)) == CONST_INT                  \
2674       && BASE_REGISTER_RTX_P (XEXP ((X), 0))                    \
2675       && ! TARGET_SHMEDIA                                       \
2676       && ! (TARGET_SH4 && (MODE) == DFmode)                     \
2677       && ! (TARGET_SH2E && (MODE) == SFmode))                   \
2678     {                                                           \
2679       rtx index_rtx = XEXP ((X), 1);                            \
2680       HOST_WIDE_INT offset = INTVAL (index_rtx), offset_base;   \
2681       rtx sum;                                                  \
2682                                                                 \
2683       GO_IF_LEGITIMATE_INDEX ((MODE), index_rtx, WIN);          \
2684       /* On rare occasions, we might get an unaligned pointer   \
2685          that is indexed in a way to give an aligned address.   \
2686          Therefore, keep the lower two bits in offset_base.  */ \
2687       /* Instead of offset_base 128..131 use 124..127, so that  \
2688          simple add suffices.  */                               \
2689       if (offset > 127)                                         \
2690         {                                                       \
2691           offset_base = ((offset + 4) & ~60) - 4;               \
2692         }                                                       \
2693       else                                                      \
2694         offset_base = offset & ~60;                             \
2695       /* Sometimes the normal form does not suit DImode.  We    \
2696          could avoid that by using smaller ranges, but that     \
2697          would give less optimized code when SImode is          \
2698          prevalent.  */                                         \
2699       if (GET_MODE_SIZE (MODE) + offset - offset_base <= 64)    \
2700         {                                                       \
2701           sum = expand_binop (Pmode, add_optab, XEXP ((X), 0),  \
2702                               GEN_INT (offset_base), NULL_RTX, 0, \
2703                               OPTAB_LIB_WIDEN);                 \
2704                                                                 \
2705           (X) = gen_rtx_PLUS (Pmode, sum, GEN_INT (offset - offset_base)); \
2706           goto WIN;                                             \
2707         }                                                       \
2708     }                                                           \
2709 }
2710
2711 /* A C compound statement that attempts to replace X, which is an address
2712    that needs reloading, with a valid memory address for an operand of
2713    mode MODE.  WIN is a C statement label elsewhere in the code.
2714
2715    Like for LEGITIMIZE_ADDRESS, for the SH we try to get a normal form
2716    of the address.  That will allow inheritance of the address reloads.  */
2717
2718 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)     \
2719 {                                                                       \
2720   if (GET_CODE (X) == PLUS                                              \
2721       && (GET_MODE_SIZE (MODE) == 4 || GET_MODE_SIZE (MODE) == 8)       \
2722       && GET_CODE (XEXP (X, 1)) == CONST_INT                            \
2723       && BASE_REGISTER_RTX_P (XEXP (X, 0))                              \
2724       && ! TARGET_SHMEDIA                                               \
2725       && ! (TARGET_SH4 && (MODE) == DFmode)                             \
2726       && ! ((MODE) == PSImode && (TYPE) == RELOAD_FOR_INPUT_ADDRESS))   \
2727     {                                                                   \
2728       rtx index_rtx = XEXP (X, 1);                                      \
2729       HOST_WIDE_INT offset = INTVAL (index_rtx), offset_base;           \
2730       rtx sum;                                                          \
2731                                                                         \
2732       if (TARGET_SH2E && MODE == SFmode)                                \
2733         {                                                               \
2734           X = copy_rtx (X);                                             \
2735           push_reload (index_rtx, NULL_RTX, &XEXP (X, 1), NULL,         \
2736                        INDEX_REG_CLASS, Pmode, VOIDmode, 0, 0, (OPNUM), \
2737                        (TYPE));                                         \
2738           goto WIN;                                                     \
2739         }                                                               \
2740       /* Instead of offset_base 128..131 use 124..127, so that          \
2741          simple add suffices.  */                                       \
2742       if (offset > 127)                                                 \
2743         {                                                               \
2744           offset_base = ((offset + 4) & ~60) - 4;                       \
2745         }                                                               \
2746       else                                                              \
2747         offset_base = offset & ~60;                                     \
2748       /* Sometimes the normal form does not suit DImode.  We            \
2749          could avoid that by using smaller ranges, but that             \
2750          would give less optimized code when SImode is                  \
2751          prevalent.  */                                                 \
2752       if (GET_MODE_SIZE (MODE) + offset - offset_base <= 64)            \
2753         {                                                               \
2754           sum = gen_rtx (PLUS, Pmode, XEXP (X, 0),                      \
2755                          GEN_INT (offset_base));                        \
2756           X = gen_rtx (PLUS, Pmode, sum, GEN_INT (offset - offset_base));\
2757           push_reload (sum, NULL_RTX, &XEXP (X, 0), NULL,               \
2758                        BASE_REG_CLASS, Pmode, VOIDmode, 0, 0, (OPNUM),  \
2759                        (TYPE));                                         \
2760           goto WIN;                                                     \
2761         }                                                               \
2762     }                                                                   \
2763   /* We must re-recognize what we created before.  */                   \
2764   else if (GET_CODE (X) == PLUS                                         \
2765            && (GET_MODE_SIZE (MODE) == 4 || GET_MODE_SIZE (MODE) == 8)  \
2766            && GET_CODE (XEXP (X, 0)) == PLUS                            \
2767            && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT             \
2768            && BASE_REGISTER_RTX_P (XEXP (XEXP (X, 0), 0))               \
2769            && GET_CODE (XEXP (X, 1)) == CONST_INT                       \
2770            && ! TARGET_SHMEDIA                                          \
2771            && ! (TARGET_SH2E && MODE == SFmode))                        \
2772     {                                                                   \
2773       /* Because this address is so complex, we know it must have       \
2774          been created by LEGITIMIZE_RELOAD_ADDRESS before; thus,        \
2775          it is already unshared, and needs no further unsharing.  */    \
2776       push_reload (XEXP ((X), 0), NULL_RTX, &XEXP ((X), 0), NULL,       \
2777                    BASE_REG_CLASS, Pmode, VOIDmode, 0, 0, (OPNUM), (TYPE));\
2778       goto WIN;                                                         \
2779     }                                                                   \
2780 }
2781
2782 /* Go to LABEL if ADDR (a legitimate address expression)
2783    has an effect that depends on the machine mode it is used for.
2784
2785    ??? Strictly speaking, we should also include all indexed addressing,
2786    because the index scale factor is the length of the operand.
2787    However, the impact of GO_IF_MODE_DEPENDENT_ADDRESS would be to
2788    high if we did that.  So we rely on reload to fix things up.  */
2789
2790 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                        \
2791 {                                                                       \
2792   if (GET_CODE(ADDR) == PRE_DEC || GET_CODE(ADDR) == POST_INC)          \
2793     goto LABEL;                                                         \
2794 }
2795 \f
2796 /* Specify the machine mode that this machine uses
2797    for the index in the tablejump instruction.  */
2798 #define CASE_VECTOR_MODE ((! optimize || TARGET_BIGTABLE) ? SImode : HImode)
2799
2800 #define CASE_VECTOR_SHORTEN_MODE(MIN_OFFSET, MAX_OFFSET, BODY) \
2801 ((MIN_OFFSET) >= 0 && (MAX_OFFSET) <= 127 \
2802  ? (ADDR_DIFF_VEC_FLAGS (BODY).offset_unsigned = 0, QImode) \
2803  : (MIN_OFFSET) >= 0 && (MAX_OFFSET) <= 255 \
2804  ? (ADDR_DIFF_VEC_FLAGS (BODY).offset_unsigned = 1, QImode) \
2805  : (MIN_OFFSET) >= -32768 && (MAX_OFFSET) <= 32767 ? HImode \
2806  : SImode)
2807
2808 /* Define as C expression which evaluates to nonzero if the tablejump
2809    instruction expects the table to contain offsets from the address of the
2810    table.
2811    Do not define this if the table should contain absolute addresses.  */
2812 #define CASE_VECTOR_PC_RELATIVE 1
2813
2814 /* Define it here, so that it doesn't get bumped to 64-bits on SHmedia.  */
2815 #define FLOAT_TYPE_SIZE 32
2816
2817 /* Since the SH2e has only `float' support, it is desirable to make all
2818    floating point types equivalent to `float'.  */
2819 #define DOUBLE_TYPE_SIZE ((TARGET_SH2E && ! TARGET_SH4) ? 32 : 64)
2820
2821 /* 'char' is signed by default.  */
2822 #define DEFAULT_SIGNED_CHAR  1
2823
2824 /* The type of size_t unsigned int.  */
2825 #define SIZE_TYPE (TARGET_SH5 ? "long unsigned int" : "unsigned int")
2826
2827 #undef  PTRDIFF_TYPE
2828 #define PTRDIFF_TYPE (TARGET_SH5 ? "long int" : "int")
2829
2830 #define WCHAR_TYPE "short unsigned int"
2831 #define WCHAR_TYPE_SIZE 16
2832
2833 #define SH_ELF_WCHAR_TYPE "long int"
2834
2835 /* Don't cse the address of the function being compiled.  */
2836 /*#define NO_RECURSIVE_FUNCTION_CSE 1*/
2837
2838 /* Max number of bytes we can move from memory to memory
2839    in one reasonably fast instruction.  */
2840 #define MOVE_MAX (TARGET_SHMEDIA ? 8 : 4)
2841
2842 /* Maximum value possibly taken by MOVE_MAX.  Must be defined whenever
2843    MOVE_MAX is not a compile-time constant.  */
2844 #define MAX_MOVE_MAX 8
2845
2846 /* Max number of bytes we want move_by_pieces to be able to copy
2847    efficiently.  */
2848 #define MOVE_MAX_PIECES (TARGET_SH4 || TARGET_SHMEDIA ? 8 : 4)
2849
2850 /* Define if operations between registers always perform the operation
2851    on the full register even if a narrower mode is specified.  */
2852 #define WORD_REGISTER_OPERATIONS
2853
2854 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
2855    will either zero-extend or sign-extend.  The value of this macro should
2856    be the code that says which one of the two operations is implicitly
2857    done, NIL if none.  */
2858 /* For SHmedia, we can truncate to QImode easier using zero extension.  */
2859 /* FP registers can load SImode values, but don't implicitly sign-extend
2860    them to DImode.  */
2861 #define LOAD_EXTEND_OP(MODE) \
2862  (((MODE) == QImode  && TARGET_SHMEDIA) ? ZERO_EXTEND \
2863   : (MODE) != SImode ? SIGN_EXTEND : NIL)
2864
2865 /* Define if loading short immediate values into registers sign extends.  */
2866 #define SHORT_IMMEDIATES_SIGN_EXTEND
2867
2868 /* Nonzero if access to memory by bytes is no faster than for words.  */
2869 #define SLOW_BYTE_ACCESS 1
2870
2871 /* Immediate shift counts are truncated by the output routines (or was it
2872    the assembler?).  Shift counts in a register are truncated by SH.  Note
2873    that the native compiler puts too large (> 32) immediate shift counts
2874    into a register and shifts by the register, letting the SH decide what
2875    to do instead of doing that itself.  */
2876 /* ??? The library routines in lib1funcs.asm truncate the shift count.
2877    However, the SH3 has hardware shifts that do not truncate exactly as gcc
2878    expects - the sign bit is significant - so it appears that we need to
2879    leave this zero for correct SH3 code.  */
2880 #define SHIFT_COUNT_TRUNCATED (! TARGET_SH3)
2881
2882 /* All integers have the same format so truncation is easy.  */
2883 #define TRULY_NOOP_TRUNCATION(OUTPREC,INPREC)  1
2884
2885 /* Define this if addresses of constant functions
2886    shouldn't be put through pseudo regs where they can be cse'd.
2887    Desirable on machines where ordinary constants are expensive
2888    but a CALL with constant address is cheap.  */
2889 /*#define NO_FUNCTION_CSE 1*/
2890
2891 /* Chars and shorts should be passed as ints.  */
2892 #define PROMOTE_PROTOTYPES 1
2893
2894 /* The machine modes of pointers and functions.  */
2895 #define Pmode  (TARGET_SHMEDIA64 ? DImode : SImode)
2896 #define FUNCTION_MODE  Pmode
2897
2898 /* The multiply insn on the SH1 and the divide insns on the SH1 and SH2
2899    are actually function calls with some special constraints on arguments
2900    and register usage.
2901
2902    These macros tell reorg that the references to arguments and
2903    register clobbers for insns of type sfunc do not appear to happen
2904    until after the millicode call.  This allows reorg to put insns
2905    which set the argument registers into the delay slot of the millicode
2906    call -- thus they act more like traditional CALL_INSNs.
2907
2908    get_attr_is_sfunc will try to recognize the given insn, so make sure to
2909    filter out things it will not accept -- SEQUENCE, USE and CLOBBER insns
2910    in particular.  */
2911
2912 #define INSN_SETS_ARE_DELAYED(X)                \
2913   ((GET_CODE (X) == INSN                        \
2914     && GET_CODE (PATTERN (X)) != SEQUENCE       \
2915     && GET_CODE (PATTERN (X)) != USE            \
2916     && GET_CODE (PATTERN (X)) != CLOBBER        \
2917     && get_attr_is_sfunc (X)))
2918
2919 #define INSN_REFERENCES_ARE_DELAYED(X)          \
2920   ((GET_CODE (X) == INSN                        \
2921     && GET_CODE (PATTERN (X)) != SEQUENCE       \
2922     && GET_CODE (PATTERN (X)) != USE            \
2923     && GET_CODE (PATTERN (X)) != CLOBBER        \
2924     && get_attr_is_sfunc (X)))
2925
2926 \f
2927 /* Position Independent Code.  */
2928
2929 /* We can't directly access anything that contains a symbol,
2930    nor can we indirect via the constant pool.  */
2931 #define LEGITIMATE_PIC_OPERAND_P(X)                             \
2932         ((! nonpic_symbol_mentioned_p (X)                       \
2933           && (GET_CODE (X) != SYMBOL_REF                        \
2934               || ! CONSTANT_POOL_ADDRESS_P (X)                  \
2935               || ! nonpic_symbol_mentioned_p (get_pool_constant (X)))) \
2936          || (TARGET_SHMEDIA && GET_CODE (X) == LABEL_REF))
2937
2938 #define SYMBOLIC_CONST_P(X)     \
2939 ((GET_CODE (X) == SYMBOL_REF || GET_CODE (X) == LABEL_REF)      \
2940   && nonpic_symbol_mentioned_p (X))
2941 \f
2942 /* Compute extra cost of moving data between one register class
2943    and another.  */
2944
2945 /* If SECONDARY*_RELOAD_CLASS says something about the src/dst pair, regclass
2946    uses this information.  Hence, the general register <-> floating point
2947    register information here is not used for SFmode.  */
2948
2949 #define REGCLASS_HAS_GENERAL_REG(CLASS) \
2950   ((CLASS) == GENERAL_REGS || (CLASS) == R0_REGS \
2951     || (! TARGET_SHMEDIA && (CLASS) == SIBCALL_REGS))
2952
2953 #define REGCLASS_HAS_FP_REG(CLASS) \
2954   ((CLASS) == FP0_REGS || (CLASS) == FP_REGS \
2955    || (CLASS) == DF_REGS || (CLASS) == DF_HI_REGS)
2956
2957 #define REGISTER_MOVE_COST(MODE, SRCCLASS, DSTCLASS) \
2958   sh_register_move_cost ((MODE), (SRCCLASS), (DSTCLASS))
2959
2960 /* ??? Perhaps make MEMORY_MOVE_COST depend on compiler option?  This
2961    would be so that people with slow memory systems could generate
2962    different code that does fewer memory accesses.  */
2963
2964 /* A C expression for the cost of a branch instruction.  A value of 1
2965    is the default; other values are interpreted relative to that.
2966    The SH1 does not have delay slots, hence we get a pipeline stall
2967    at every branch.  The SH4 is superscalar, so the single delay slot
2968    is not sufficient to keep both pipelines filled.  */
2969 #define BRANCH_COST (TARGET_SH5 ? 1 : ! TARGET_SH2 || TARGET_HARD_SH4 ? 2 : 1)
2970 \f
2971 /* Assembler output control.  */
2972
2973 /* A C string constant describing how to begin a comment in the target
2974    assembler language.  The compiler assumes that the comment will end at
2975    the end of the line.  */
2976 #define ASM_COMMENT_START "!"
2977
2978 #define ASM_APP_ON              ""
2979 #define ASM_APP_OFF             ""
2980 #define FILE_ASM_OP             "\t.file\n"
2981 #define SET_ASM_OP              "\t.set\t"
2982
2983 /* How to change between sections.  */
2984
2985 #define TEXT_SECTION_ASM_OP             (TARGET_SHMEDIA32 ? "\t.section\t.text..SHmedia32,\"ax\"" : "\t.text")
2986 #define DATA_SECTION_ASM_OP             "\t.data"
2987
2988 #if defined CRT_BEGIN || defined CRT_END
2989 /* Arrange for TEXT_SECTION_ASM_OP to be a compile-time constant.  */
2990 # undef TEXT_SECTION_ASM_OP
2991 # if __SHMEDIA__ == 1 && __SH5__ == 32
2992 #  define TEXT_SECTION_ASM_OP "\t.section\t.text..SHmedia32,\"ax\""
2993 # else
2994 #  define TEXT_SECTION_ASM_OP "\t.text"
2995 # endif
2996 #endif
2997
2998
2999 /* If defined, a C expression whose value is a string containing the
3000    assembler operation to identify the following data as
3001    uninitialized global data.  If not defined, and neither
3002    `ASM_OUTPUT_BSS' nor `ASM_OUTPUT_ALIGNED_BSS' are defined,
3003    uninitialized global data will be output in the data section if
3004    `-fno-common' is passed, otherwise `ASM_OUTPUT_COMMON' will be
3005    used.  */
3006 #ifndef BSS_SECTION_ASM_OP
3007 #define BSS_SECTION_ASM_OP      "\t.section\t.bss"
3008 #endif
3009
3010 /* Like `ASM_OUTPUT_BSS' except takes the required alignment as a
3011    separate, explicit argument.  If you define this macro, it is used
3012    in place of `ASM_OUTPUT_BSS', and gives you more flexibility in
3013    handling the required alignment of the variable.  The alignment is
3014    specified as the number of bits.
3015
3016    Try to use function `asm_output_aligned_bss' defined in file
3017    `varasm.c' when defining this macro.  */
3018 #ifndef ASM_OUTPUT_ALIGNED_BSS
3019 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN) \
3020   asm_output_aligned_bss (FILE, DECL, NAME, SIZE, ALIGN)
3021 #endif
3022
3023 /* Define this so that jump tables go in same section as the current function,
3024    which could be text or it could be a user defined section.  */
3025 #define JUMP_TABLES_IN_TEXT_SECTION 1
3026
3027 #undef DO_GLOBAL_CTORS_BODY
3028 #define DO_GLOBAL_CTORS_BODY                    \
3029 {                                               \
3030   typedef (*pfunc)();                           \
3031   extern pfunc __ctors[];                       \
3032   extern pfunc __ctors_end[];                   \
3033   pfunc *p;                                     \
3034   for (p = __ctors_end; p > __ctors; )          \
3035     {                                           \
3036       (*--p)();                                 \
3037     }                                           \
3038 }
3039
3040 #undef DO_GLOBAL_DTORS_BODY
3041 #define DO_GLOBAL_DTORS_BODY                    \
3042 {                                               \
3043   typedef (*pfunc)();                           \
3044   extern pfunc __dtors[];                       \
3045   extern pfunc __dtors_end[];                   \
3046   pfunc *p;                                     \
3047   for (p = __dtors; p < __dtors_end; p++)       \
3048     {                                           \
3049       (*p)();                                   \
3050     }                                           \
3051 }
3052
3053 #define ASM_OUTPUT_REG_PUSH(file, v) \
3054   fprintf ((file), "\tmov.l\tr%d,@-r15\n", (v));
3055
3056 #define ASM_OUTPUT_REG_POP(file, v) \
3057   fprintf ((file), "\tmov.l\t@r15+,r%d\n", (v));
3058
3059 /* DBX register number for a given compiler register number.  */
3060 /* GDB has FPUL at 23 and FP0 at 25, so we must add one to all FP registers
3061    to match gdb.  */
3062 /* svr4.h undefines this macro, yet we really want to use the same numbers
3063    for coff as for elf, so we go via another macro: SH_DBX_REGISTER_NUMBER.  */
3064 /* expand_builtin_init_dwarf_reg_sizes uses this to test if a
3065    register exists, so we should return -1 for invalid register numbers.  */
3066 #define DBX_REGISTER_NUMBER(REGNO) SH_DBX_REGISTER_NUMBER (REGNO)
3067
3068 #define SH_DBX_REGISTER_NUMBER(REGNO) \
3069   (GENERAL_REGISTER_P (REGNO) \
3070    ? ((REGNO) - FIRST_GENERAL_REG) \
3071    : FP_REGISTER_P (REGNO) \
3072    ? ((REGNO) - FIRST_FP_REG + (TARGET_SH5 ? (TARGET_SHCOMPACT ? 245 \
3073                                               : 77) : 25)) \
3074    : XD_REGISTER_P (REGNO) \
3075    ? ((REGNO) - FIRST_XD_REG + (TARGET_SH5 ? 289 : 87)) \
3076    : TARGET_REGISTER_P (REGNO) \
3077    ? ((REGNO) - FIRST_TARGET_REG + 68) \
3078    : (REGNO) == PR_REG \
3079    ? (TARGET_SH5 ? 241 : 17) \
3080    : (REGNO) == PR_MEDIA_REG \
3081    ? (TARGET_SH5 ? 18 : -1) \
3082    : (REGNO) == T_REG \
3083    ? (TARGET_SH5 ? 242 : 18) \
3084    : (REGNO) == GBR_REG \
3085    ? (TARGET_SH5 ? 238 : 19) \
3086    : (REGNO) == MACH_REG \
3087    ? (TARGET_SH5 ? 239 : 20) \
3088    : (REGNO) == MACL_REG \
3089    ? (TARGET_SH5 ? 240 : 21) \
3090    : (REGNO) == FPUL_REG \
3091    ? (TARGET_SH5 ? 244 : 23) \
3092    : -1)
3093
3094 /* This is how to output a reference to a symbol_ref.  On SH5,
3095    references to non-code symbols must be preceded by `datalabel'.  */
3096 #define ASM_OUTPUT_SYMBOL_REF(FILE,SYM)                 \
3097   do                                                    \
3098     {                                                   \
3099       if (TARGET_SH5 && !SYMBOL_REF_FUNCTION_P (SYM))   \
3100         fputs ("datalabel ", (FILE));                   \
3101       assemble_name ((FILE), XSTR ((SYM), 0));          \
3102     }                                                   \
3103   while (0)
3104
3105 /* This is how to output an assembler line
3106    that says to advance the location counter
3107    to a multiple of 2**LOG bytes.  */
3108
3109 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
3110   if ((LOG) != 0)                       \
3111     fprintf ((FILE), "\t.align %d\n", (LOG))
3112
3113 /* Globalizing directive for a label.  */
3114 #define GLOBAL_ASM_OP "\t.global\t"
3115
3116 /* #define ASM_OUTPUT_CASE_END(STREAM,NUM,TABLE)            */
3117
3118 /* Output a relative address table.  */
3119
3120 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM,BODY,VALUE,REL)                 \
3121   switch (GET_MODE (BODY))                                              \
3122     {                                                                   \
3123     case SImode:                                                        \
3124       if (TARGET_SH5)                                                   \
3125         {                                                               \
3126           asm_fprintf ((STREAM), "\t.long\t%LL%d-datalabel %LL%d\n",    \
3127                        (VALUE), (REL));                                 \
3128           break;                                                        \
3129         }                                                               \
3130       asm_fprintf ((STREAM), "\t.long\t%LL%d-%LL%d\n", (VALUE),(REL));  \
3131       break;                                                            \
3132     case HImode:                                                        \
3133       if (TARGET_SH5)                                                   \
3134         {                                                               \
3135           asm_fprintf ((STREAM), "\t.word\t%LL%d-datalabel %LL%d\n",    \
3136                        (VALUE), (REL));                                 \
3137           break;                                                        \
3138         }                                                               \
3139       asm_fprintf ((STREAM), "\t.word\t%LL%d-%LL%d\n", (VALUE),(REL));  \
3140       break;                                                            \
3141     case QImode:                                                        \
3142       if (TARGET_SH5)                                                   \
3143         {                                                               \
3144           asm_fprintf ((STREAM), "\t.byte\t%LL%d-datalabel %LL%d\n",    \
3145                        (VALUE), (REL));                                 \
3146           break;                                                        \
3147         }                                                               \
3148       asm_fprintf ((STREAM), "\t.byte\t%LL%d-%LL%d\n", (VALUE),(REL));  \
3149       break;                                                            \
3150     default:                                                            \
3151       break;                                                            \
3152     }
3153
3154 /* Output an absolute table element.  */
3155
3156 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM,VALUE)                           \
3157   if (! optimize || TARGET_BIGTABLE)                                    \
3158     asm_fprintf ((STREAM), "\t.long\t%LL%d\n", (VALUE));                \
3159   else                                                                  \
3160     asm_fprintf ((STREAM), "\t.word\t%LL%d\n", (VALUE));
3161
3162 \f
3163 /* A C statement to be executed just prior to the output of
3164    assembler code for INSN, to modify the extracted operands so
3165    they will be output differently.
3166
3167    Here the argument OPVEC is the vector containing the operands
3168    extracted from INSN, and NOPERANDS is the number of elements of
3169    the vector which contain meaningful data for this insn.
3170    The contents of this vector are what will be used to convert the insn
3171    template into assembler code, so you can change the assembler output
3172    by changing the contents of the vector.  */
3173
3174 #define FINAL_PRESCAN_INSN(INSN, OPVEC, NOPERANDS) \
3175   final_prescan_insn ((INSN), (OPVEC), (NOPERANDS))
3176
3177 /* Print operand X (an rtx) in assembler syntax to file FILE.
3178    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
3179    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
3180
3181 #define PRINT_OPERAND(STREAM, X, CODE)  print_operand ((STREAM), (X), (CODE))
3182
3183 /* Print a memory address as an operand to reference that memory location.  */
3184
3185 #define PRINT_OPERAND_ADDRESS(STREAM,X)  print_operand_address ((STREAM), (X))
3186
3187 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
3188   ((CHAR) == '.' || (CHAR) == '#' || (CHAR) == '@' || (CHAR) == ','     \
3189    || (CHAR) == '$'|| (CHAR) == '\'')
3190
3191 /* Recognize machine-specific patterns that may appear within
3192    constants.  Used for PIC-specific UNSPECs.  */
3193 #define OUTPUT_ADDR_CONST_EXTRA(STREAM, X, FAIL) \
3194   do                                                                    \
3195     if (GET_CODE (X) == UNSPEC && XVECLEN ((X), 0) == 1)        \
3196       {                                                                 \
3197         switch (XINT ((X), 1))                                          \
3198           {                                                             \
3199           case UNSPEC_DATALABEL:                                        \
3200             fputs ("datalabel ", (STREAM));                             \
3201             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3202             break;                                                      \
3203           case UNSPEC_PIC:                                              \
3204             /* GLOBAL_OFFSET_TABLE or local symbols, no suffix.  */     \
3205             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3206             break;                                                      \
3207           case UNSPEC_GOT:                                              \
3208             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3209             fputs ("@GOT", (STREAM));                                   \
3210             break;                                                      \
3211           case UNSPEC_GOTOFF:                                           \
3212             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3213             fputs ("@GOTOFF", (STREAM));                                \
3214             break;                                                      \
3215           case UNSPEC_PLT:                                              \
3216             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3217             fputs ("@PLT", (STREAM));                                   \
3218             break;                                                      \
3219           case UNSPEC_GOTPLT:                                           \
3220             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3221             fputs ("@GOTPLT", (STREAM));                                \
3222             break;                                                      \
3223           case UNSPEC_DTPOFF:                                           \
3224             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3225             fputs ("@DTPOFF", (STREAM));                                \
3226             break;                                                      \
3227           case UNSPEC_GOTTPOFF:                                         \
3228             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3229             fputs ("@GOTTPOFF", (STREAM));                              \
3230             break;                                                      \
3231           case UNSPEC_TPOFF:                                            \
3232             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
3233             fputs ("@TPOFF", (STREAM));                                 \
3234             break;                                                      \
3235           case UNSPEC_CALLER:                                           \
3236             {                                                           \
3237               char name[32];                                            \
3238               /* LPCS stands for Label for PIC Call Site.  */           \
3239               ASM_GENERATE_INTERNAL_LABEL                               \
3240                 (name, "LPCS", INTVAL (XVECEXP ((X), 0, 0)));           \
3241               assemble_name ((STREAM), name);                           \
3242             }                                                           \
3243             break;                                                      \
3244           default:                                                      \
3245             goto FAIL;                                                  \
3246           }                                                             \
3247         break;                                                          \
3248       }                                                                 \
3249     else                                                                \
3250       goto FAIL;                                                        \
3251   while (0)
3252
3253 \f
3254 extern struct rtx_def *sh_compare_op0;
3255 extern struct rtx_def *sh_compare_op1;
3256
3257 /* Which processor to schedule for.  The elements of the enumeration must
3258    match exactly the cpu attribute in the sh.md file.  */
3259
3260 enum processor_type {
3261   PROCESSOR_SH1,
3262   PROCESSOR_SH2,
3263   PROCESSOR_SH2E,
3264   PROCESSOR_SH3,
3265   PROCESSOR_SH3E,
3266   PROCESSOR_SH4,
3267   PROCESSOR_SH5
3268 };
3269
3270 #define sh_cpu_attr ((enum attr_cpu)sh_cpu)
3271 extern enum processor_type sh_cpu;
3272
3273 extern int optimize; /* needed for gen_casesi.  */
3274
3275 enum mdep_reorg_phase_e
3276 {
3277   SH_BEFORE_MDEP_REORG,
3278   SH_INSERT_USES_LABELS,
3279   SH_SHORTEN_BRANCHES0,
3280   SH_FIXUP_PCLOAD,
3281   SH_SHORTEN_BRANCHES1,
3282   SH_AFTER_MDEP_REORG
3283 };
3284
3285 extern enum mdep_reorg_phase_e mdep_reorg_phase;
3286
3287 /* Generate calls to memcpy, memcmp and memset.  */
3288
3289 #define TARGET_MEM_FUNCTIONS
3290
3291 /* Handle Renesas compiler's pragmas.  */
3292 #define REGISTER_TARGET_PRAGMAS() do {                                  \
3293   c_register_pragma (0, "interrupt", sh_pr_interrupt);                  \
3294   c_register_pragma (0, "trapa", sh_pr_trapa);                          \
3295   c_register_pragma (0, "nosave_low_regs", sh_pr_nosave_low_regs);      \
3296 } while (0)
3297
3298 /* Set when processing a function with pragma interrupt turned on.  */
3299
3300 extern int pragma_interrupt;
3301
3302 /* Set when processing a function with interrupt attribute.  */
3303
3304 extern int current_function_interrupt;
3305
3306 /* Set to an RTX containing the address of the stack to switch to
3307    for interrupt functions.  */
3308 extern struct rtx_def *sp_switch;
3309
3310 extern int rtx_equal_function_value_matters;
3311
3312 \f
3313 /* Instructions with unfilled delay slots take up an
3314    extra two bytes for the nop in the delay slot.
3315    sh-dsp parallel processing insns are four bytes long.  */
3316
3317 #define ADJUST_INSN_LENGTH(X, LENGTH)                           \
3318   (LENGTH) += sh_insn_length_adjustment (X);
3319 \f
3320 /* Define the codes that are matched by predicates in sh.c.  */
3321 #define PREDICATE_CODES \
3322   {"and_operand", {SUBREG, REG, CONST_INT}},                            \
3323   {"any_register_operand", {SUBREG, REG}},                              \
3324   {"arith_operand", {SUBREG, REG, CONST_INT}},                          \
3325   {"arith_reg_dest", {SUBREG, REG}},                                    \
3326   {"arith_reg_operand", {SUBREG, REG}},                                 \
3327   {"arith_reg_or_0_operand", {SUBREG, REG, CONST_INT, CONST_VECTOR}},   \
3328   {"binary_float_operator", {PLUS, MINUS, MULT, DIV}},                  \
3329   {"binary_logical_operator", {AND, IOR, XOR}},                         \
3330   {"commutative_float_operator", {PLUS, MULT}},                         \
3331   {"equality_comparison_operator", {EQ,NE}},                            \
3332   {"extend_reg_operand", {SUBREG, REG, TRUNCATE}},                      \
3333   {"extend_reg_or_0_operand", {SUBREG, REG, TRUNCATE, CONST_INT}},      \
3334   {"fp_arith_reg_operand", {SUBREG, REG}},                              \
3335   {"fpscr_operand", {REG}},                                             \
3336   {"fpul_operand", {REG}},                                              \
3337   {"general_extend_operand", {SUBREG, REG, MEM, TRUNCATE}},             \
3338   {"general_movsrc_operand", {SUBREG, REG, CONST_INT, CONST_DOUBLE, MEM}}, \
3339   {"general_movdst_operand", {SUBREG, REG, MEM}},                       \
3340   {"greater_comparison_operator", {GT,GE,GTU,GEU}},                     \
3341   {"int_gpr_dest", {SUBREG, REG}},                                      \
3342   {"inqhi_operand", {TRUNCATE}},                                        \
3343   {"less_comparison_operator", {LT,LE,LTU,LEU}},                        \
3344   {"logical_operand", {SUBREG, REG, CONST_INT}},                        \
3345   {"mextr_bit_offset", {CONST_INT}},                                    \
3346   {"noncommutative_float_operator", {MINUS, DIV}},                      \
3347   {"shmedia_6bit_operand", {SUBREG, REG, CONST_INT}},                   \
3348   {"sh_register_operand", {REG, SUBREG, CONST_INT}},                    \
3349   {"target_reg_operand", {SUBREG, REG}},                                \
3350   {"target_operand", {SUBREG, REG, LABEL_REF, SYMBOL_REF, CONST, UNSPEC}},\
3351   {"trunc_hi_operand", {SUBREG, REG, TRUNCATE}},                        \
3352   {"register_operand", {SUBREG, REG}},                                  \
3353   {"sh_const_vec", {CONST_VECTOR}},                                     \
3354   {"sh_1el_vec", {CONST_VECTOR, PARALLEL}},                             \
3355   {"sh_rep_vec", {CONST_VECTOR, PARALLEL}},                             \
3356   {"symbol_ref_operand", {SYMBOL_REF}},                                 \
3357   {"unary_float_operator", {ABS, NEG, SQRT}},                           \
3358
3359 #define SPECIAL_MODE_PREDICATES \
3360   "any_register_operand", \
3361   "int_gpr_dest", \
3362   "trunc_hi_operand", \
3363   /* This line intentionally left blank.  */
3364
3365 #define any_register_operand register_operand
3366
3367 /* Define this macro if it is advisable to hold scalars in registers
3368    in a wider mode than that declared by the program.  In such cases, 
3369    the value is constrained to be within the bounds of the declared
3370    type, but kept valid in the wider mode.  The signedness of the
3371    extension may differ from that of the type.
3372
3373    Leaving the unsignedp unchanged gives better code than always setting it
3374    to 0.  This is despite the fact that we have only signed char and short
3375    load instructions.  */
3376 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE) \
3377   if (GET_MODE_CLASS (MODE) == MODE_INT                 \
3378       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)         \
3379     (UNSIGNEDP) = ((MODE) == SImode ? 0 : (UNSIGNEDP)), \
3380     (MODE) = (TARGET_SH1 ? SImode : DImode);
3381
3382 /* Defining PROMOTE_FUNCTION_ARGS eliminates some unnecessary zero/sign
3383    extensions applied to char/short functions arguments.  Defining
3384    PROMOTE_FUNCTION_RETURN does the same for function returns.  */
3385
3386 #define PROMOTE_FUNCTION_ARGS
3387 #define PROMOTE_FUNCTION_RETURN
3388
3389 #define MAX_FIXED_MODE_SIZE (TARGET_SH5 ? 128 : 64)
3390
3391 /* ??? Define ACCUMULATE_OUTGOING_ARGS?  This is more efficient than pushing
3392    and poping arguments.  However, we do have push/pop instructions, and
3393    rather limited offsets (4 bits) in load/store instructions, so it isn't
3394    clear if this would give better code.  If implemented, should check for
3395    compatibility problems.  */
3396
3397 #define SH_DYNAMIC_SHIFT_COST \
3398   (TARGET_HARD_SH4 ? 1 : TARGET_SH3 ? (TARGET_SMALLCODE ? 1 : 2) : 20)
3399
3400
3401 #define NUM_MODES_FOR_MODE_SWITCHING { FP_MODE_NONE }
3402
3403 #define OPTIMIZE_MODE_SWITCHING(ENTITY) TARGET_SH4
3404
3405 #define ACTUAL_NORMAL_MODE(ENTITY) \
3406   (TARGET_FPU_SINGLE ? FP_MODE_SINGLE : FP_MODE_DOUBLE)
3407
3408 #define NORMAL_MODE(ENTITY) \
3409   (sh_cfun_interrupt_handler_p () \
3410    ? (TARGET_FMOVD ? FP_MODE_DOUBLE : FP_MODE_NONE) \
3411    : ACTUAL_NORMAL_MODE (ENTITY))
3412
3413 #define EPILOGUE_USES(REGNO)       ((TARGET_SH2E || TARGET_SH4)         \
3414                                     && (REGNO) == FPSCR_REG)
3415
3416 #define MODE_NEEDED(ENTITY, INSN)                                       \
3417   (recog_memoized (INSN) >= 0                                           \
3418    ? get_attr_fp_mode (INSN)                                            \
3419    : FP_MODE_NONE)
3420
3421 #define MODE_PRIORITY_TO_MODE(ENTITY, N) \
3422   ((TARGET_FPU_SINGLE != 0) ^ (N) ? FP_MODE_SINGLE : FP_MODE_DOUBLE)
3423
3424 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE) \
3425   fpscr_set_from_mem ((MODE), (HARD_REGS_LIVE))
3426
3427 #define MD_CAN_REDIRECT_BRANCH(INSN, SEQ) \
3428   sh_can_redirect_branch ((INSN), (SEQ))
3429
3430 #define DWARF_FRAME_RETURN_COLUMN \
3431   (TARGET_SH5 ? DWARF_FRAME_REGNUM (PR_MEDIA_REG) : DWARF_FRAME_REGNUM (PR_REG))
3432
3433 #define EH_RETURN_DATA_REGNO(N) \
3434   ((N) < 4 ? (N) + (TARGET_SH5 ? 2 : 4) : INVALID_REGNUM)
3435
3436 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, STATIC_CHAIN_REGNUM)
3437
3438 #if (defined CRT_BEGIN || defined CRT_END) && ! __SHMEDIA__
3439 /* SH constant pool breaks the devices in crtstuff.c to control section
3440    in where code resides.  We have to write it as asm code.  */
3441 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC) \
3442    asm (SECTION_OP "\n\
3443         mov.l   1f,r1\n\
3444         mova    2f,r0\n\
3445         braf    r1\n\
3446         lds     r0,pr\n\
3447 0:      .p2align 2\n\
3448 1:      .long   " USER_LABEL_PREFIX #FUNC " - 0b\n\
3449 2:\n" TEXT_SECTION_ASM_OP);
3450 #endif /* (defined CRT_BEGIN || defined CRT_END) && ! __SHMEDIA__ */
3451
3452 #define ALLOCATE_INITIAL_VALUE(hard_reg) \
3453   (REGNO (hard_reg) == (TARGET_SH5 ? PR_MEDIA_REG : PR_REG) \
3454    ? (current_function_is_leaf && ! sh_pr_n_sets () \
3455       ? (hard_reg) \
3456       : gen_rtx_MEM (Pmode, TARGET_SH5 \
3457                             ? (plus_constant (arg_pointer_rtx, \
3458                                               TARGET_SHMEDIA64 ? -8 : -4)) \
3459                             : frame_pointer_rtx)) \
3460    : NULL_RTX)
3461
3462 #endif /* ! GCC_SH_H */