OSDN Git Service

* config/rs6000/sysv4.h (DBX_REGISTER_NUMBER): Move to rs6000.h.
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006
4    Free Software Foundation, Inc.
5    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
6
7    This file is part of GCC.
8
9    GCC is free software; you can redistribute it and/or modify it
10    under the terms of the GNU General Public License as published
11    by the Free Software Foundation; either version 2, or (at your
12    option) any later version.
13
14    GCC is distributed in the hope that it will be useful, but WITHOUT
15    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
16    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
17    License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with GCC; see the file COPYING.  If not, write to the
21    Free Software Foundation, 51 Franklin Street, Fifth Floor, Boston,
22    MA 02110-1301, USA.  */
23
24 /* Note that some other tm.h files include this one and then override
25    many of the definitions.  */
26
27 /* Definitions for the object file format.  These are set at
28    compile-time.  */
29
30 #define OBJECT_XCOFF 1
31 #define OBJECT_ELF 2
32 #define OBJECT_PEF 3
33 #define OBJECT_MACHO 4
34
35 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
36 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
37 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
38 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
39
40 #ifndef TARGET_AIX
41 #define TARGET_AIX 0
42 #endif
43
44 /* Control whether function entry points use a "dot" symbol when
45    ABI_AIX.  */
46 #define DOT_SYMBOLS 1
47
48 /* Default string to use for cpu if not specified.  */
49 #ifndef TARGET_CPU_DEFAULT
50 #define TARGET_CPU_DEFAULT ((char *)0)
51 #endif
52
53 /* If configured for PPC405, support PPC405CR Erratum77.  */
54 #ifdef CONFIG_PPC405CR
55 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
56 #else
57 #define PPC405_ERRATUM77 0
58 #endif
59
60 /* Common ASM definitions used by ASM_SPEC among the various targets
61    for handling -mcpu=xxx switches.  */
62 #define ASM_CPU_SPEC \
63 "%{!mcpu*: \
64   %{mpower: %{!mpower2: -mpwr}} \
65   %{mpower2: -mpwrx} \
66   %{mpowerpc64*: -mppc64} \
67   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
68   %{mno-power: %{!mpowerpc*: -mcom}} \
69   %{!mno-power: %{!mpower*: %(asm_default)}}} \
70 %{mcpu=common: -mcom} \
71 %{mcpu=power: -mpwr} \
72 %{mcpu=power2: -mpwrx} \
73 %{mcpu=power3: -mppc64} \
74 %{mcpu=power4: -mpower4} \
75 %{mcpu=power5: -mpower4} \
76 %{mcpu=power5+: -mpower4} \
77 %{mcpu=power6: -mpower4 -maltivec} \
78 %{mcpu=powerpc: -mppc} \
79 %{mcpu=rios: -mpwr} \
80 %{mcpu=rios1: -mpwr} \
81 %{mcpu=rios2: -mpwrx} \
82 %{mcpu=rsc: -mpwr} \
83 %{mcpu=rsc1: -mpwr} \
84 %{mcpu=rs64a: -mppc64} \
85 %{mcpu=401: -mppc} \
86 %{mcpu=403: -m403} \
87 %{mcpu=405: -m405} \
88 %{mcpu=405fp: -m405} \
89 %{mcpu=440: -m440} \
90 %{mcpu=440fp: -m440} \
91 %{mcpu=505: -mppc} \
92 %{mcpu=601: -m601} \
93 %{mcpu=602: -mppc} \
94 %{mcpu=603: -mppc} \
95 %{mcpu=603e: -mppc} \
96 %{mcpu=ec603e: -mppc} \
97 %{mcpu=604: -mppc} \
98 %{mcpu=604e: -mppc} \
99 %{mcpu=620: -mppc64} \
100 %{mcpu=630: -mppc64} \
101 %{mcpu=740: -mppc} \
102 %{mcpu=750: -mppc} \
103 %{mcpu=G3: -mppc} \
104 %{mcpu=7400: -mppc -maltivec} \
105 %{mcpu=7450: -mppc -maltivec} \
106 %{mcpu=G4: -mppc -maltivec} \
107 %{mcpu=801: -mppc} \
108 %{mcpu=821: -mppc} \
109 %{mcpu=823: -mppc} \
110 %{mcpu=860: -mppc} \
111 %{mcpu=970: -mpower4 -maltivec} \
112 %{mcpu=G5: -mpower4 -maltivec} \
113 %{mcpu=8540: -me500} \
114 %{maltivec: -maltivec} \
115 -many"
116
117 #define CPP_DEFAULT_SPEC ""
118
119 #define ASM_DEFAULT_SPEC ""
120
121 /* This macro defines names of additional specifications to put in the specs
122    that can be used in various specifications like CC1_SPEC.  Its definition
123    is an initializer with a subgrouping for each command option.
124
125    Each subgrouping contains a string constant, that defines the
126    specification name, and a string constant that used by the GCC driver
127    program.
128
129    Do not define this macro if it does not need to do anything.  */
130
131 #define SUBTARGET_EXTRA_SPECS
132
133 #define EXTRA_SPECS                                                     \
134   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
135   { "asm_cpu",                  ASM_CPU_SPEC },                         \
136   { "asm_default",              ASM_DEFAULT_SPEC },                     \
137   SUBTARGET_EXTRA_SPECS
138
139 /* Architecture type.  */
140
141 /* Define TARGET_MFCRF if the target assembler does not support the
142    optional field operand for mfcr.  */
143
144 #ifndef HAVE_AS_MFCRF
145 #undef  TARGET_MFCRF
146 #define TARGET_MFCRF 0
147 #endif
148
149 /* Define TARGET_POPCNTB if the target assembler does not support the
150    popcount byte instruction.  */
151
152 #ifndef HAVE_AS_POPCNTB
153 #undef  TARGET_POPCNTB
154 #define TARGET_POPCNTB 0
155 #endif
156
157 /* Define TARGET_FPRND if the target assembler does not support the
158    fp rounding instructions.  */
159
160 #ifndef HAVE_AS_FPRND
161 #undef  TARGET_FPRND
162 #define TARGET_FPRND 0
163 #endif
164
165 #ifndef TARGET_SECURE_PLT
166 #define TARGET_SECURE_PLT 0
167 #endif
168
169 #define TARGET_32BIT            (! TARGET_64BIT)
170
171 #ifndef HAVE_AS_TLS
172 #define HAVE_AS_TLS 0
173 #endif
174
175 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
176 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
177   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
178
179 #ifdef IN_LIBGCC2
180 /* For libgcc2 we make sure this is a compile time constant */
181 #if defined (__64BIT__) || defined (__powerpc64__) || defined (__ppc64__)
182 #undef TARGET_POWERPC64
183 #define TARGET_POWERPC64        1
184 #else
185 #undef TARGET_POWERPC64
186 #define TARGET_POWERPC64        0
187 #endif
188 #else
189     /* The option machinery will define this.  */
190 #endif
191
192 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
193
194 /* Processor type.  Order must match cpu attribute in MD file.  */
195 enum processor_type
196  {
197    PROCESSOR_RIOS1,
198    PROCESSOR_RIOS2,
199    PROCESSOR_RS64A,
200    PROCESSOR_MPCCORE,
201    PROCESSOR_PPC403,
202    PROCESSOR_PPC405,
203    PROCESSOR_PPC440,
204    PROCESSOR_PPC601,
205    PROCESSOR_PPC603,
206    PROCESSOR_PPC604,
207    PROCESSOR_PPC604e,
208    PROCESSOR_PPC620,
209    PROCESSOR_PPC630,
210    PROCESSOR_PPC750,
211    PROCESSOR_PPC7400,
212    PROCESSOR_PPC7450,
213    PROCESSOR_PPC8540,
214    PROCESSOR_POWER4,
215    PROCESSOR_POWER5
216 };
217
218 extern enum processor_type rs6000_cpu;
219
220 /* Recast the processor type to the cpu attribute.  */
221 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
222
223 /* Define generic processor types based upon current deployment.  */
224 #define PROCESSOR_COMMON    PROCESSOR_PPC601
225 #define PROCESSOR_POWER     PROCESSOR_RIOS1
226 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
227 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
228
229 /* Define the default processor.  This is overridden by other tm.h files.  */
230 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
231 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
232
233 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
234    and the old mnemonics are dialect zero.  */
235 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
236
237 /* Types of costly dependences.  */
238 enum rs6000_dependence_cost
239  {
240    max_dep_latency = 1000,
241    no_dep_costly,
242    all_deps_costly,
243    true_store_to_load_dep_costly,
244    store_to_load_dep_costly
245  };
246
247 /* Types of nop insertion schemes in sched target hook sched_finish.  */
248 enum rs6000_nop_insertion
249   {
250     sched_finish_regroup_exact = 1000,
251     sched_finish_pad_groups,
252     sched_finish_none
253   };
254
255 /* Dispatch group termination caused by an insn.  */
256 enum group_termination
257   {
258     current_group,
259     previous_group
260   };
261
262 /* Support for a compile-time default CPU, et cetera.  The rules are:
263    --with-cpu is ignored if -mcpu is specified.
264    --with-tune is ignored if -mtune is specified.
265    --with-float is ignored if -mhard-float or -msoft-float are
266     specified.  */
267 #define OPTION_DEFAULT_SPECS \
268   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
269   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
270   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
271
272 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
273 struct rs6000_cpu_select
274 {
275   const char *string;
276   const char *name;
277   int set_tune_p;
278   int set_arch_p;
279 };
280
281 extern struct rs6000_cpu_select rs6000_select[];
282
283 /* Debug support */
284 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
285 extern int rs6000_debug_stack;          /* debug stack applications */
286 extern int rs6000_debug_arg;            /* debug argument handling */
287
288 #define TARGET_DEBUG_STACK      rs6000_debug_stack
289 #define TARGET_DEBUG_ARG        rs6000_debug_arg
290
291 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
292
293 /* These are separate from target_flags because we've run out of bits
294    there.  */
295 extern int rs6000_long_double_type_size;
296 extern int rs6000_ieeequad;
297 extern int rs6000_altivec_abi;
298 extern int rs6000_spe_abi;
299 extern int rs6000_float_gprs;
300 extern int rs6000_alignment_flags;
301 extern const char *rs6000_sched_insert_nops_str;
302 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
303
304 /* Alignment options for fields in structures for sub-targets following
305    AIX-like ABI.
306    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
307    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
308
309    Override the macro definitions when compiling libobjc to avoid undefined
310    reference to rs6000_alignment_flags due to library's use of GCC alignment
311    macros which use the macros below.  */
312
313 #ifndef IN_TARGET_LIBS
314 #define MASK_ALIGN_POWER   0x00000000
315 #define MASK_ALIGN_NATURAL 0x00000001
316 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
317 #else
318 #define TARGET_ALIGN_NATURAL 0
319 #endif
320
321 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
322 #define TARGET_IEEEQUAD rs6000_ieeequad
323 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
324
325 #define TARGET_SPE_ABI 0
326 #define TARGET_SPE 0
327 #define TARGET_E500 0
328 #define TARGET_ISEL 0
329 #define TARGET_FPRS 1
330 #define TARGET_E500_SINGLE 0
331 #define TARGET_E500_DOUBLE 0
332
333 /* Sometimes certain combinations of command options do not make sense
334    on a particular target machine.  You can define a macro
335    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
336    defined, is executed once just after all the command options have
337    been parsed.
338
339    Do not use this macro to turn on various extra optimizations for
340    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
341
342    On the RS/6000 this is used to define the target cpu type.  */
343
344 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
345
346 /* Define this to change the optimizations performed by default.  */
347 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
348
349 /* Show we can debug even without a frame pointer.  */
350 #define CAN_DEBUG_WITHOUT_FP
351
352 /* Target pragma.  */
353 #define REGISTER_TARGET_PRAGMAS() do {                          \
354   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
355   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
356 } while (0)
357
358 /* Target #defines.  */
359 #define TARGET_CPU_CPP_BUILTINS() \
360   rs6000_cpu_cpp_builtins (pfile)
361
362 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
363    we're compiling for.  Some configurations may need to override it.  */
364 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
365   do                                            \
366     {                                           \
367       if (BYTES_BIG_ENDIAN)                     \
368         {                                       \
369           builtin_define ("__BIG_ENDIAN__");    \
370           builtin_define ("_BIG_ENDIAN");       \
371           builtin_assert ("machine=bigendian"); \
372         }                                       \
373       else                                      \
374         {                                       \
375           builtin_define ("__LITTLE_ENDIAN__"); \
376           builtin_define ("_LITTLE_ENDIAN");    \
377           builtin_assert ("machine=littleendian"); \
378         }                                       \
379     }                                           \
380   while (0)
381 \f
382 /* Target machine storage layout.  */
383
384 /* Define this macro if it is advisable to hold scalars in registers
385    in a wider mode than that declared by the program.  In such cases,
386    the value is constrained to be within the bounds of the declared
387    type, but kept valid in the wider mode.  The signedness of the
388    extension may differ from that of the type.  */
389
390 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
391   if (GET_MODE_CLASS (MODE) == MODE_INT         \
392       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
393     (MODE) = TARGET_32BIT ? SImode : DImode;
394
395 /* Define this if most significant bit is lowest numbered
396    in instructions that operate on numbered bit-fields.  */
397 /* That is true on RS/6000.  */
398 #define BITS_BIG_ENDIAN 1
399
400 /* Define this if most significant byte of a word is the lowest numbered.  */
401 /* That is true on RS/6000.  */
402 #define BYTES_BIG_ENDIAN 1
403
404 /* Define this if most significant word of a multiword number is lowest
405    numbered.
406
407    For RS/6000 we can decide arbitrarily since there are no machine
408    instructions for them.  Might as well be consistent with bits and bytes.  */
409 #define WORDS_BIG_ENDIAN 1
410
411 #define MAX_BITS_PER_WORD 64
412
413 /* Width of a word, in units (bytes).  */
414 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
415 #ifdef IN_LIBGCC2
416 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
417 #else
418 #define MIN_UNITS_PER_WORD 4
419 #endif
420 #define UNITS_PER_FP_WORD 8
421 #define UNITS_PER_ALTIVEC_WORD 16
422 #define UNITS_PER_SPE_WORD 8
423
424 /* Type used for ptrdiff_t, as a string used in a declaration.  */
425 #define PTRDIFF_TYPE "int"
426
427 /* Type used for size_t, as a string used in a declaration.  */
428 #define SIZE_TYPE "long unsigned int"
429
430 /* Type used for wchar_t, as a string used in a declaration.  */
431 #define WCHAR_TYPE "short unsigned int"
432
433 /* Width of wchar_t in bits.  */
434 #define WCHAR_TYPE_SIZE 16
435
436 /* A C expression for the size in bits of the type `short' on the
437    target machine.  If you don't define this, the default is half a
438    word.  (If this would be less than one storage unit, it is
439    rounded up to one unit.)  */
440 #define SHORT_TYPE_SIZE 16
441
442 /* A C expression for the size in bits of the type `int' on the
443    target machine.  If you don't define this, the default is one
444    word.  */
445 #define INT_TYPE_SIZE 32
446
447 /* A C expression for the size in bits of the type `long' on the
448    target machine.  If you don't define this, the default is one
449    word.  */
450 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
451
452 /* A C expression for the size in bits of the type `long long' on the
453    target machine.  If you don't define this, the default is two
454    words.  */
455 #define LONG_LONG_TYPE_SIZE 64
456
457 /* A C expression for the size in bits of the type `float' on the
458    target machine.  If you don't define this, the default is one
459    word.  */
460 #define FLOAT_TYPE_SIZE 32
461
462 /* A C expression for the size in bits of the type `double' on the
463    target machine.  If you don't define this, the default is two
464    words.  */
465 #define DOUBLE_TYPE_SIZE 64
466
467 /* A C expression for the size in bits of the type `long double' on
468    the target machine.  If you don't define this, the default is two
469    words.  */
470 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
471
472 /* Define this to set long double type size to use in libgcc2.c, which can
473    not depend on target_flags.  */
474 #ifdef __LONG_DOUBLE_128__
475 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
476 #else
477 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
478 #endif
479
480 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
481 #define WIDEST_HARDWARE_FP_SIZE 64
482
483 /* Width in bits of a pointer.
484    See also the macro `Pmode' defined below.  */
485 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
486
487 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
488 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
489
490 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
491 #define STACK_BOUNDARY \
492   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
493
494 /* Allocation boundary (in *bits*) for the code of a function.  */
495 #define FUNCTION_BOUNDARY 32
496
497 /* No data type wants to be aligned rounder than this.  */
498 #define BIGGEST_ALIGNMENT 128
499
500 /* A C expression to compute the alignment for a variables in the
501    local store.  TYPE is the data type, and ALIGN is the alignment
502    that the object would ordinarily have.  */
503 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
504   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
505     (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 : \
506     (TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE \
507      && SPE_VECTOR_MODE (TYPE_MODE (TYPE))) ? 64 : ALIGN)
508
509 /* Alignment of field after `int : 0' in a structure.  */
510 #define EMPTY_FIELD_BOUNDARY 32
511
512 /* Every structure's size must be a multiple of this.  */
513 #define STRUCTURE_SIZE_BOUNDARY 8
514
515 /* Return 1 if a structure or array containing FIELD should be
516    accessed using `BLKMODE'.
517
518    For the SPE, simd types are V2SI, and gcc can be tempted to put the
519    entire thing in a DI and use subregs to access the internals.
520    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
521    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
522    best thing to do is set structs to BLKmode and avoid Severe Tire
523    Damage.
524
525    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
526    fit into 1, whereas DI still needs two.  */
527 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
528   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
529    || (TARGET_E500_DOUBLE && (MODE) == DFmode))
530
531 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
532 #define PCC_BITFIELD_TYPE_MATTERS 1
533
534 /* Make strings word-aligned so strcpy from constants will be faster.
535    Make vector constants quadword aligned.  */
536 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
537   (TREE_CODE (EXP) == STRING_CST                                 \
538    && (ALIGN) < BITS_PER_WORD                                    \
539    ? BITS_PER_WORD                                               \
540    : (ALIGN))
541
542 /* Make arrays of chars word-aligned for the same reasons.
543    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
544    64 bits.  */
545 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
546   (TREE_CODE (TYPE) == VECTOR_TYPE ? (TARGET_SPE_ABI ? 64 : 128)        \
547    : (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 \
548    : TREE_CODE (TYPE) == ARRAY_TYPE             \
549    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
550    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
551
552 /* Nonzero if move instructions will actually fail to work
553    when given unaligned data.  */
554 #define STRICT_ALIGNMENT 0
555
556 /* Define this macro to be the value 1 if unaligned accesses have a cost
557    many times greater than aligned accesses, for example if they are
558    emulated in a trap handler.  */
559 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
560   (STRICT_ALIGNMENT                                                     \
561    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
562         || (MODE) == DImode)                                            \
563        && (ALIGN) < 32))
564 \f
565 /* Standard register usage.  */
566
567 /* Number of actual hardware registers.
568    The hardware registers are assigned numbers for the compiler
569    from 0 to just below FIRST_PSEUDO_REGISTER.
570    All registers that the compiler knows about must be given numbers,
571    even those that are not normally considered general registers.
572
573    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
574    an MQ register, a count register, a link register, and 8 condition
575    register fields, which we view here as separate registers.  AltiVec
576    adds 32 vector registers and a VRsave register.
577
578    In addition, the difference between the frame and argument pointers is
579    a function of the number of registers saved, so we need to have a
580    register for AP that will later be eliminated in favor of SP or FP.
581    This is a normal register, but it is fixed.
582
583    We also create a pseudo register for float/int conversions, that will
584    really represent the memory location used.  It is represented here as
585    a register, in order to work around problems in allocating stack storage
586    in inline functions.
587
588    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
589    pointer, which is eventually eliminated in favor of SP or FP.  */
590
591 #define FIRST_PSEUDO_REGISTER 114
592
593 /* This must be included for pre gcc 3.0 glibc compatibility.  */
594 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
595
596 /* Add 32 dwarf columns for synthetic SPE registers.  */
597 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
598
599 /* The SPE has an additional 32 synthetic registers, with DWARF debug
600    info numbering for these registers starting at 1200.  While eh_frame
601    register numbering need not be the same as the debug info numbering,
602    we choose to number these regs for eh_frame at 1200 too.  This allows
603    future versions of the rs6000 backend to add hard registers and
604    continue to use the gcc hard register numbering for eh_frame.  If the
605    extra SPE registers in eh_frame were numbered starting from the
606    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
607    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
608    avoid invalidating older SPE eh_frame info.
609
610    We must map them here to avoid huge unwinder tables mostly consisting
611    of unused space.  */
612 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
613   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
614
615 /* Use standard DWARF numbering for DWARF debugging information.  */
616 #define DBX_REGISTER_NUMBER(REGNO) rs6000_dbx_register_number (REGNO)
617
618 /* Use gcc hard register numbering for eh_frame.  */
619 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
620
621 /* Map register numbers held in the call frame info that gcc has
622    collected using DWARF_FRAME_REGNUM to those that should be output in
623    .debug_frame and .eh_frame.  We continue to use gcc hard reg numbers
624    for .eh_frame, but use the numbers mandated by the various ABIs for
625    .debug_frame.  rs6000_emit_prologue has translated any combination of
626    CR2, CR3, CR4 saves to a save of CR2.  The actual code emitted saves
627    the whole of CR, so we map CR2_REGNO to the DWARF reg for CR.  */
628 #define DWARF2_FRAME_REG_OUT(REGNO, FOR_EH)     \
629   ((FOR_EH) ? (REGNO)                           \
630    : (REGNO) == CR2_REGNO ? 64                  \
631    : DBX_REGISTER_NUMBER (REGNO))
632
633 /* 1 for registers that have pervasive standard uses
634    and are not available for the register allocator.
635
636    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
637    as a local register; for all other OS's r2 is the TOC pointer.
638
639    cr5 is not supposed to be used.
640
641    On System V implementations, r13 is fixed and not available for use.  */
642
643 #define FIXED_REGISTERS  \
644   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
645    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
646    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
647    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
648    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
649    /* AltiVec registers.  */                       \
650    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
651    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
652    1, 1                                            \
653    , 1, 1, 1                                       \
654 }
655
656 /* 1 for registers not available across function calls.
657    These must include the FIXED_REGISTERS and also any
658    registers that can be used without being saved.
659    The latter must include the registers where values are returned
660    and the register where structure-value addresses are passed.
661    Aside from that, you can include as many other registers as you like.  */
662
663 #define CALL_USED_REGISTERS  \
664   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
665    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
666    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
667    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
668    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
669    /* AltiVec registers.  */                       \
670    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
671    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
672    1, 1                                            \
673    , 1, 1, 1                                       \
674 }
675
676 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
677    the entire set of `FIXED_REGISTERS' be included.
678    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
679    This macro is optional.  If not specified, it defaults to the value
680    of `CALL_USED_REGISTERS'.  */
681
682 #define CALL_REALLY_USED_REGISTERS  \
683   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
684    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
685    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
686    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
687    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
688    /* AltiVec registers.  */                       \
689    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
690    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
691    0, 0                                            \
692    , 0, 0, 0                                       \
693 }
694
695 #define MQ_REGNO     64
696 #define CR0_REGNO    68
697 #define CR1_REGNO    69
698 #define CR2_REGNO    70
699 #define CR3_REGNO    71
700 #define CR4_REGNO    72
701 #define MAX_CR_REGNO 75
702 #define XER_REGNO    76
703 #define FIRST_ALTIVEC_REGNO     77
704 #define LAST_ALTIVEC_REGNO      108
705 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
706 #define VRSAVE_REGNO            109
707 #define VSCR_REGNO              110
708 #define SPE_ACC_REGNO           111
709 #define SPEFSCR_REGNO           112
710
711 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
712 #define FIRST_SAVED_FP_REGNO    (14+32)
713 #define FIRST_SAVED_GP_REGNO 13
714
715 /* List the order in which to allocate registers.  Each register must be
716    listed once, even those in FIXED_REGISTERS.
717
718    We allocate in the following order:
719         fp0             (not saved or used for anything)
720         fp13 - fp2      (not saved; incoming fp arg registers)
721         fp1             (not saved; return value)
722         fp31 - fp14     (saved; order given to save least number)
723         cr7, cr6        (not saved or special)
724         cr1             (not saved, but used for FP operations)
725         cr0             (not saved, but used for arithmetic operations)
726         cr4, cr3, cr2   (saved)
727         r0              (not saved; cannot be base reg)
728         r9              (not saved; best for TImode)
729         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
730         r3              (not saved; return value register)
731         r31 - r13       (saved; order given to save least number)
732         r12             (not saved; if used for DImode or DFmode would use r13)
733         mq              (not saved; best to use it if we can)
734         ctr             (not saved; when we have the choice ctr is better)
735         lr              (saved)
736         cr5, r1, r2, ap, xer (fixed)
737         v0 - v1         (not saved or used for anything)
738         v13 - v3        (not saved; incoming vector arg registers)
739         v2              (not saved; incoming vector arg reg; return value)
740         v19 - v14       (not saved or used for anything)
741         v31 - v20       (saved; order given to save least number)
742         vrsave, vscr    (fixed)
743         spe_acc, spefscr (fixed)
744         sfp             (fixed)
745 */
746
747 #if FIXED_R2 == 1
748 #define MAYBE_R2_AVAILABLE
749 #define MAYBE_R2_FIXED 2,
750 #else
751 #define MAYBE_R2_AVAILABLE 2,
752 #define MAYBE_R2_FIXED
753 #endif
754
755 #define REG_ALLOC_ORDER                                         \
756   {32,                                                          \
757    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
758    33,                                                          \
759    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
760    50, 49, 48, 47, 46,                                          \
761    75, 74, 69, 68, 72, 71, 70,                                  \
762    0, MAYBE_R2_AVAILABLE                                        \
763    9, 11, 10, 8, 7, 6, 5, 4,                                    \
764    3,                                                           \
765    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
766    18, 17, 16, 15, 14, 13, 12,                                  \
767    64, 66, 65,                                                  \
768    73, 1, MAYBE_R2_FIXED 67, 76,                                \
769    /* AltiVec registers.  */                                    \
770    77, 78,                                                      \
771    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
772    79,                                                          \
773    96, 95, 94, 93, 92, 91,                                      \
774    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
775    109, 110,                                                    \
776    111, 112, 113                                                \
777 }
778
779 /* True if register is floating-point.  */
780 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
781
782 /* True if register is a condition register.  */
783 #define CR_REGNO_P(N) ((N) >= 68 && (N) <= 75)
784
785 /* True if register is a condition register, but not cr0.  */
786 #define CR_REGNO_NOT_CR0_P(N) ((N) >= 69 && (N) <= 75)
787
788 /* True if register is an integer register.  */
789 #define INT_REGNO_P(N) \
790   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
791
792 /* SPE SIMD registers are just the GPRs.  */
793 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
794
795 /* True if register is the XER register.  */
796 #define XER_REGNO_P(N) ((N) == XER_REGNO)
797
798 /* True if register is an AltiVec register.  */
799 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
800
801 /* Return number of consecutive hard regs needed starting at reg REGNO
802    to hold something of mode MODE.  */
803
804 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
805
806 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
807   ((TARGET_32BIT && TARGET_POWERPC64                    \
808     && (GET_MODE_SIZE (MODE) > 4)  \
809     && INT_REGNO_P (REGNO)) ? 1 : 0)
810
811 #define ALTIVEC_VECTOR_MODE(MODE)       \
812          ((MODE) == V16QImode           \
813           || (MODE) == V8HImode         \
814           || (MODE) == V4SFmode         \
815           || (MODE) == V4SImode)
816
817 #define SPE_VECTOR_MODE(MODE)           \
818         ((MODE) == V4HImode             \
819          || (MODE) == V2SFmode          \
820          || (MODE) == V1DImode          \
821          || (MODE) == V2SImode)
822
823 #define UNITS_PER_SIMD_WORD                                     \
824         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                \
825          : (TARGET_SPE ? UNITS_PER_SPE_WORD : UNITS_PER_WORD))
826
827 /* Value is TRUE if hard register REGNO can hold a value of
828    machine-mode MODE.  */
829 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
830   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
831
832 /* Value is 1 if it is a good idea to tie two pseudo registers
833    when one has mode MODE1 and one has mode MODE2.
834    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
835    for any hard reg, then this must be 0 for correct output.  */
836 #define MODES_TIEABLE_P(MODE1, MODE2) \
837   (SCALAR_FLOAT_MODE_P (MODE1)                  \
838    ? SCALAR_FLOAT_MODE_P (MODE2)                \
839    : SCALAR_FLOAT_MODE_P (MODE2)                \
840    ? SCALAR_FLOAT_MODE_P (MODE1)                \
841    : GET_MODE_CLASS (MODE1) == MODE_CC          \
842    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
843    : GET_MODE_CLASS (MODE2) == MODE_CC          \
844    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
845    : SPE_VECTOR_MODE (MODE1)                    \
846    ? SPE_VECTOR_MODE (MODE2)                    \
847    : SPE_VECTOR_MODE (MODE2)                    \
848    ? SPE_VECTOR_MODE (MODE1)                    \
849    : ALTIVEC_VECTOR_MODE (MODE1)                \
850    ? ALTIVEC_VECTOR_MODE (MODE2)                \
851    : ALTIVEC_VECTOR_MODE (MODE2)                \
852    ? ALTIVEC_VECTOR_MODE (MODE1)                \
853    : 1)
854
855 /* Post-reload, we can't use any new AltiVec registers, as we already
856    emitted the vrsave mask.  */
857
858 #define HARD_REGNO_RENAME_OK(SRC, DST) \
859   (! ALTIVEC_REGNO_P (DST) || regs_ever_live[DST])
860
861 /* A C expression returning the cost of moving data from a register of class
862    CLASS1 to one of CLASS2.  */
863
864 #define REGISTER_MOVE_COST rs6000_register_move_cost
865
866 /* A C expressions returning the cost of moving data of MODE from a register to
867    or from memory.  */
868
869 #define MEMORY_MOVE_COST rs6000_memory_move_cost
870
871 /* Specify the cost of a branch insn; roughly the number of extra insns that
872    should be added to avoid a branch.
873
874    Set this to 3 on the RS/6000 since that is roughly the average cost of an
875    unscheduled conditional branch.  */
876
877 #define BRANCH_COST 3
878
879 /* Override BRANCH_COST heuristic which empirically produces worse
880    performance for removing short circuiting from the logical ops.  */
881
882 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
883
884 /* A fixed register used at prologue and epilogue generation to fix
885    addressing modes.  The SPE needs heavy addressing fixes at the last
886    minute, and it's best to save a register for it.
887
888    AltiVec also needs fixes, but we've gotten around using r11, which
889    is actually wrong because when use_backchain_to_restore_sp is true,
890    we end up clobbering r11.
891
892    The AltiVec case needs to be fixed.  Dunno if we should break ABI
893    compatibility and reserve a register for it as well..  */
894
895 #define FIXED_SCRATCH (TARGET_SPE ? 14 : 11)
896
897 /* Define this macro to change register usage conditional on target
898    flags.  */
899
900 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
901
902 /* Specify the registers used for certain standard purposes.
903    The values of these macros are register numbers.  */
904
905 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
906 /* #define PC_REGNUM  */
907
908 /* Register to use for pushing function arguments.  */
909 #define STACK_POINTER_REGNUM 1
910
911 /* Base register for access to local variables of the function.  */
912 #define HARD_FRAME_POINTER_REGNUM 31
913
914 /* Base register for access to local variables of the function.  */
915 #define FRAME_POINTER_REGNUM 113
916
917 /* Value should be nonzero if functions must have frame pointers.
918    Zero means the frame pointer need not be set up (and parms
919    may be accessed via the stack pointer) in functions that seem suitable.
920    This is computed in `reload', in reload1.c.  */
921 #define FRAME_POINTER_REQUIRED 0
922
923 /* Base register for access to arguments of the function.  */
924 #define ARG_POINTER_REGNUM 67
925
926 /* Place to put static chain when calling a function that requires it.  */
927 #define STATIC_CHAIN_REGNUM 11
928
929 /* Link register number.  */
930 #define LINK_REGISTER_REGNUM 65
931
932 /* Count register number.  */
933 #define COUNT_REGISTER_REGNUM 66
934 \f
935 /* Define the classes of registers for register constraints in the
936    machine description.  Also define ranges of constants.
937
938    One of the classes must always be named ALL_REGS and include all hard regs.
939    If there is more than one class, another class must be named NO_REGS
940    and contain no registers.
941
942    The name GENERAL_REGS must be the name of a class (or an alias for
943    another name such as ALL_REGS).  This is the class of registers
944    that is allowed by "g" or "r" in a register constraint.
945    Also, registers outside this class are allocated only when
946    instructions express preferences for them.
947
948    The classes must be numbered in nondecreasing order; that is,
949    a larger-numbered class must never be contained completely
950    in a smaller-numbered class.
951
952    For any two classes, it is very desirable that there be another
953    class that represents their union.  */
954
955 /* The RS/6000 has three types of registers, fixed-point, floating-point,
956    and condition registers, plus three special registers, MQ, CTR, and the
957    link register.  AltiVec adds a vector register class.
958
959    However, r0 is special in that it cannot be used as a base register.
960    So make a class for registers valid as base registers.
961
962    Also, cr0 is the only condition code register that can be used in
963    arithmetic insns, so make a separate class for it.  */
964
965 enum reg_class
966 {
967   NO_REGS,
968   BASE_REGS,
969   GENERAL_REGS,
970   FLOAT_REGS,
971   ALTIVEC_REGS,
972   VRSAVE_REGS,
973   VSCR_REGS,
974   SPE_ACC_REGS,
975   SPEFSCR_REGS,
976   NON_SPECIAL_REGS,
977   MQ_REGS,
978   LINK_REGS,
979   CTR_REGS,
980   LINK_OR_CTR_REGS,
981   SPECIAL_REGS,
982   SPEC_OR_GEN_REGS,
983   CR0_REGS,
984   CR_REGS,
985   NON_FLOAT_REGS,
986   XER_REGS,
987   ALL_REGS,
988   LIM_REG_CLASSES
989 };
990
991 #define N_REG_CLASSES (int) LIM_REG_CLASSES
992
993 /* Give names of register classes as strings for dump file.  */
994
995 #define REG_CLASS_NAMES                                                 \
996 {                                                                       \
997   "NO_REGS",                                                            \
998   "BASE_REGS",                                                          \
999   "GENERAL_REGS",                                                       \
1000   "FLOAT_REGS",                                                         \
1001   "ALTIVEC_REGS",                                                       \
1002   "VRSAVE_REGS",                                                        \
1003   "VSCR_REGS",                                                          \
1004   "SPE_ACC_REGS",                                                       \
1005   "SPEFSCR_REGS",                                                       \
1006   "NON_SPECIAL_REGS",                                                   \
1007   "MQ_REGS",                                                            \
1008   "LINK_REGS",                                                          \
1009   "CTR_REGS",                                                           \
1010   "LINK_OR_CTR_REGS",                                                   \
1011   "SPECIAL_REGS",                                                       \
1012   "SPEC_OR_GEN_REGS",                                                   \
1013   "CR0_REGS",                                                           \
1014   "CR_REGS",                                                            \
1015   "NON_FLOAT_REGS",                                                     \
1016   "XER_REGS",                                                           \
1017   "ALL_REGS"                                                            \
1018 }
1019
1020 /* Define which registers fit in which classes.
1021    This is an initializer for a vector of HARD_REG_SET
1022    of length N_REG_CLASSES.  */
1023
1024 #define REG_CLASS_CONTENTS                                                   \
1025 {                                                                            \
1026   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1027   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
1028   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
1029   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1030   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1031   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1032   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1033   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1034   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1035   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1036   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1037   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1038   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1039   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1040   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1041   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1042   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1043   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1044   { 0xffffffff, 0x00000000, 0x0000efff, 0x00020000 }, /* NON_FLOAT_REGS */   \
1045   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1046   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1047 }
1048
1049 /* The same information, inverted:
1050    Return the class number of the smallest class containing
1051    reg number REGNO.  This could be a conditional expression
1052    or could index an array.  */
1053
1054 #define REGNO_REG_CLASS(REGNO)                  \
1055  ((REGNO) == 0 ? GENERAL_REGS                   \
1056   : (REGNO) < 32 ? BASE_REGS                    \
1057   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1058   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1059   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1060   : CR_REGNO_P (REGNO) ? CR_REGS                \
1061   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1062   : (REGNO) == LINK_REGISTER_REGNUM ? LINK_REGS \
1063   : (REGNO) == COUNT_REGISTER_REGNUM ? CTR_REGS \
1064   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1065   : (REGNO) == XER_REGNO ? XER_REGS             \
1066   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1067   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS         \
1068   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1069   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1070   : (REGNO) == FRAME_POINTER_REGNUM ? BASE_REGS \
1071   : NO_REGS)
1072
1073 /* The class value for index registers, and the one for base regs.  */
1074 #define INDEX_REG_CLASS GENERAL_REGS
1075 #define BASE_REG_CLASS BASE_REGS
1076
1077 /* Given an rtx X being reloaded into a reg required to be
1078    in class CLASS, return the class of reg to actually use.
1079    In general this is just CLASS; but on some machines
1080    in some cases it is preferable to use a more restrictive class.
1081
1082    On the RS/6000, we have to return NO_REGS when we want to reload a
1083    floating-point CONST_DOUBLE to force it to be copied to memory.
1084
1085    We also don't want to reload integer values into floating-point
1086    registers if we can at all help it.  In fact, this can
1087    cause reload to die, if it tries to generate a reload of CTR
1088    into a FP register and discovers it doesn't have the memory location
1089    required.
1090
1091    ??? Would it be a good idea to have reload do the converse, that is
1092    try to reload floating modes into FP registers if possible?
1093  */
1094
1095 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1096   ((CONSTANT_P (X)                                      \
1097     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1098    ? NO_REGS                                            \
1099    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1100       && (CLASS) == NON_SPECIAL_REGS)                   \
1101    ? GENERAL_REGS                                       \
1102    : (CLASS))
1103
1104 /* Return the register class of a scratch register needed to copy IN into
1105    or out of a register in CLASS in MODE.  If it can be done directly,
1106    NO_REGS is returned.  */
1107
1108 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1109   rs6000_secondary_reload_class (CLASS, MODE, IN)
1110
1111 /* If we are copying between FP or AltiVec registers and anything
1112    else, we need a memory location.  */
1113
1114 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)             \
1115  ((CLASS1) != (CLASS2) && ((CLASS1) == FLOAT_REGS               \
1116                            || (CLASS2) == FLOAT_REGS            \
1117                            || (CLASS1) == ALTIVEC_REGS          \
1118                            || (CLASS2) == ALTIVEC_REGS))
1119
1120 /* Return the maximum number of consecutive registers
1121    needed to represent mode MODE in a register of class CLASS.
1122
1123    On RS/6000, this is the size of MODE in words,
1124    except in the FP regs, where a single reg is enough for two words.  */
1125 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1126  (((CLASS) == FLOAT_REGS)                                               \
1127   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1128   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS && (MODE) == DFmode) \
1129   ? 1                                                                   \
1130   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1131
1132 /* Return nonzero if for CLASS a mode change from FROM to TO is invalid.  */
1133
1134 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1135   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1136    ? ((GET_MODE_SIZE (FROM) < 8 || GET_MODE_SIZE (TO) < 8               \
1137        || TARGET_IEEEQUAD)                                              \
1138       && reg_classes_intersect_p (FLOAT_REGS, CLASS))                   \
1139    : (((TARGET_E500_DOUBLE                                              \
1140         && ((((TO) == DFmode) + ((FROM) == DFmode)) == 1                \
1141             || (((TO) == DImode) + ((FROM) == DImode)) == 1))           \
1142        || (TARGET_SPE                                                   \
1143            && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1))    \
1144       && reg_classes_intersect_p (GENERAL_REGS, CLASS)))
1145
1146 /* Stack layout; function entry, exit and calling.  */
1147
1148 /* Enumeration to give which calling sequence to use.  */
1149 enum rs6000_abi {
1150   ABI_NONE,
1151   ABI_AIX,                      /* IBM's AIX */
1152   ABI_V4,                       /* System V.4/eabi */
1153   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1154 };
1155
1156 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1157
1158 /* Define this if pushing a word on the stack
1159    makes the stack pointer a smaller address.  */
1160 #define STACK_GROWS_DOWNWARD
1161
1162 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1163 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1164
1165 /* Define this to nonzero if the nominal address of the stack frame
1166    is at the high-address end of the local variables;
1167    that is, each additional local variable allocated
1168    goes at a more negative offset in the frame.
1169
1170    On the RS/6000, we grow upwards, from the area after the outgoing
1171    arguments.  */
1172 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1173
1174 /* Size of the outgoing register save area */
1175 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1176                           || DEFAULT_ABI == ABI_DARWIN)                 \
1177                          ? (TARGET_64BIT ? 64 : 32)                     \
1178                          : 0)
1179
1180 /* Size of the fixed area on the stack */
1181 #define RS6000_SAVE_AREA \
1182   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1183    << (TARGET_64BIT ? 1 : 0))
1184
1185 /* MEM representing address to save the TOC register */
1186 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1187                                      plus_constant (stack_pointer_rtx, \
1188                                                     (TARGET_32BIT ? 20 : 40)))
1189
1190 /* Align an address */
1191 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1192
1193 /* Offset within stack frame to start allocating local variables at.
1194    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1195    first local allocated.  Otherwise, it is the offset to the BEGINNING
1196    of the first local allocated.
1197
1198    On the RS/6000, the frame pointer is the same as the stack pointer,
1199    except for dynamic allocations.  So we start after the fixed area and
1200    outgoing parameter area.  */
1201
1202 #define STARTING_FRAME_OFFSET                                           \
1203   (FRAME_GROWS_DOWNWARD                                                 \
1204    ? 0                                                                  \
1205    : (RS6000_ALIGN (current_function_outgoing_args_size,                \
1206                     TARGET_ALTIVEC ? 16 : 8)                            \
1207       + RS6000_SAVE_AREA))
1208
1209 /* Offset from the stack pointer register to an item dynamically
1210    allocated on the stack, e.g., by `alloca'.
1211
1212    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1213    length of the outgoing arguments.  The default is correct for most
1214    machines.  See `function.c' for details.  */
1215 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1216   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1217                  TARGET_ALTIVEC ? 16 : 8)                               \
1218    + (STACK_POINTER_OFFSET))
1219
1220 /* If we generate an insn to push BYTES bytes,
1221    this says how many the stack pointer really advances by.
1222    On RS/6000, don't define this because there are no push insns.  */
1223 /*  #define PUSH_ROUNDING(BYTES) */
1224
1225 /* Offset of first parameter from the argument pointer register value.
1226    On the RS/6000, we define the argument pointer to the start of the fixed
1227    area.  */
1228 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1229
1230 /* Offset from the argument pointer register value to the top of
1231    stack.  This is different from FIRST_PARM_OFFSET because of the
1232    register save area.  */
1233 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1234
1235 /* Define this if stack space is still allocated for a parameter passed
1236    in a register.  The value is the number of bytes allocated to this
1237    area.  */
1238 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1239
1240 /* Define this if the above stack space is to be considered part of the
1241    space allocated by the caller.  */
1242 #define OUTGOING_REG_PARM_STACK_SPACE
1243
1244 /* This is the difference between the logical top of stack and the actual sp.
1245
1246    For the RS/6000, sp points past the fixed area.  */
1247 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1248
1249 /* Define this if the maximum size of all the outgoing args is to be
1250    accumulated and pushed during the prologue.  The amount can be
1251    found in the variable current_function_outgoing_args_size.  */
1252 #define ACCUMULATE_OUTGOING_ARGS 1
1253
1254 /* Value is the number of bytes of arguments automatically
1255    popped when returning from a subroutine call.
1256    FUNDECL is the declaration node of the function (as a tree),
1257    FUNTYPE is the data type of the function (as a tree),
1258    or for a library call it is an identifier node for the subroutine name.
1259    SIZE is the number of bytes of arguments passed on the stack.  */
1260
1261 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1262
1263 /* Define how to find the value returned by a function.
1264    VALTYPE is the data type of the value (as a tree).
1265    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1266    otherwise, FUNC is 0.  */
1267
1268 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1269
1270 /* Define how to find the value returned by a library function
1271    assuming the value has mode MODE.  */
1272
1273 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1274
1275 /* DRAFT_V4_STRUCT_RET defaults off.  */
1276 #define DRAFT_V4_STRUCT_RET 0
1277
1278 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1279 #define DEFAULT_PCC_STRUCT_RETURN 0
1280
1281 /* Mode of stack savearea.
1282    FUNCTION is VOIDmode because calling convention maintains SP.
1283    BLOCK needs Pmode for SP.
1284    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1285 #define STACK_SAVEAREA_MODE(LEVEL)      \
1286   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1287   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1288
1289 /* Minimum and maximum general purpose registers used to hold arguments.  */
1290 #define GP_ARG_MIN_REG 3
1291 #define GP_ARG_MAX_REG 10
1292 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1293
1294 /* Minimum and maximum floating point registers used to hold arguments.  */
1295 #define FP_ARG_MIN_REG 33
1296 #define FP_ARG_AIX_MAX_REG 45
1297 #define FP_ARG_V4_MAX_REG  40
1298 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1299                          || DEFAULT_ABI == ABI_DARWIN)                  \
1300                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1301 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1302
1303 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1304 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1305 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1306 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1307
1308 /* Return registers */
1309 #define GP_ARG_RETURN GP_ARG_MIN_REG
1310 #define FP_ARG_RETURN FP_ARG_MIN_REG
1311 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1312
1313 /* Flags for the call/call_value rtl operations set up by function_arg */
1314 #define CALL_NORMAL             0x00000000      /* no special processing */
1315 /* Bits in 0x00000001 are unused.  */
1316 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1317 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1318 #define CALL_LONG               0x00000008      /* always call indirect */
1319 #define CALL_LIBCALL            0x00000010      /* libcall */
1320
1321 /* We don't have prologue and epilogue functions to save/restore
1322    everything for most ABIs.  */
1323 #define WORLD_SAVE_P(INFO) 0
1324
1325 /* 1 if N is a possible register number for a function value
1326    as seen by the caller.
1327
1328    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1329 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1330   ((N) == GP_ARG_RETURN                                                 \
1331    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1332    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1333
1334 /* 1 if N is a possible register number for function argument passing.
1335    On RS/6000, these are r3-r10 and fp1-fp13.
1336    On AltiVec, v2 - v13 are used for passing vectors.  */
1337 #define FUNCTION_ARG_REGNO_P(N)                                         \
1338   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1339    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1340        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1341    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1342        && TARGET_HARD_FLOAT && TARGET_FPRS))
1343 \f
1344 /* Define a data type for recording info about an argument list
1345    during the scan of that argument list.  This data type should
1346    hold all necessary information about the function itself
1347    and about the args processed so far, enough to enable macros
1348    such as FUNCTION_ARG to determine where the next arg should go.
1349
1350    On the RS/6000, this is a structure.  The first element is the number of
1351    total argument words, the second is used to store the next
1352    floating-point register number, and the third says how many more args we
1353    have prototype types for.
1354
1355    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1356    the next available GP register, `fregno' is the next available FP
1357    register, and `words' is the number of words used on the stack.
1358
1359    The varargs/stdarg support requires that this structure's size
1360    be a multiple of sizeof(int).  */
1361
1362 typedef struct rs6000_args
1363 {
1364   int words;                    /* # words used for passing GP registers */
1365   int fregno;                   /* next available FP register */
1366   int vregno;                   /* next available AltiVec register */
1367   int nargs_prototype;          /* # args left in the current prototype */
1368   int prototype;                /* Whether a prototype was defined */
1369   int stdarg;                   /* Whether function is a stdarg function.  */
1370   int call_cookie;              /* Do special things for this call */
1371   int sysv_gregno;              /* next available GP register */
1372   int intoffset;                /* running offset in struct (darwin64) */
1373   int use_stack;                /* any part of struct on stack (darwin64) */
1374   int named;                    /* false for varargs params */
1375 } CUMULATIVE_ARGS;
1376
1377 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1378    for a call to a function whose data type is FNTYPE.
1379    For a library call, FNTYPE is 0.  */
1380
1381 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1382   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1383
1384 /* Similar, but when scanning the definition of a procedure.  We always
1385    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1386
1387 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1388   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1389
1390 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1391
1392 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1393   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1394
1395 /* Update the data in CUM to advance over an argument
1396    of mode MODE and data type TYPE.
1397    (TYPE is null for libcalls where that information may not be available.)  */
1398
1399 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1400   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1401
1402 /* Determine where to put an argument to a function.
1403    Value is zero to push the argument on the stack,
1404    or a hard register in which to store the argument.
1405
1406    MODE is the argument's machine mode.
1407    TYPE is the data type of the argument (as a tree).
1408     This is null for libcalls where that information may
1409     not be available.
1410    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1411     the preceding args and about the function being called.
1412    NAMED is nonzero if this argument is a named parameter
1413     (otherwise it is an extra parameter matching an ellipsis).
1414
1415    On RS/6000 the first eight words of non-FP are normally in registers
1416    and the rest are pushed.  The first 13 FP args are in registers.
1417
1418    If this is floating-point and no prototype is specified, we use
1419    both an FP and integer register (or possibly FP reg and stack).  Library
1420    functions (when TYPE is zero) always have the proper types for args,
1421    so we can pass the FP value just in one register.  emit_library_function
1422    doesn't support EXPR_LIST anyway.  */
1423
1424 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1425   function_arg (&CUM, MODE, TYPE, NAMED)
1426
1427 /* If defined, a C expression which determines whether, and in which
1428    direction, to pad out an argument with extra space.  The value
1429    should be of type `enum direction': either `upward' to pad above
1430    the argument, `downward' to pad below, or `none' to inhibit
1431    padding.  */
1432
1433 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1434
1435 /* If defined, a C expression that gives the alignment boundary, in bits,
1436    of an argument with the specified mode and type.  If it is not defined,
1437    PARM_BOUNDARY is used for all arguments.  */
1438
1439 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1440   function_arg_boundary (MODE, TYPE)
1441
1442 /* Implement `va_start' for varargs and stdarg.  */
1443 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1444   rs6000_va_start (valist, nextarg)
1445
1446 #define PAD_VARARGS_DOWN \
1447    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1448
1449 /* Output assembler code to FILE to increment profiler label # LABELNO
1450    for profiling a function entry.  */
1451
1452 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1453   output_function_profiler ((FILE), (LABELNO));
1454
1455 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1456    the stack pointer does not matter. No definition is equivalent to
1457    always zero.
1458
1459    On the RS/6000, this is nonzero because we can restore the stack from
1460    its backpointer, which we maintain.  */
1461 #define EXIT_IGNORE_STACK       1
1462
1463 /* Define this macro as a C expression that is nonzero for registers
1464    that are used by the epilogue or the return' pattern.  The stack
1465    and frame pointer registers are already be assumed to be used as
1466    needed.  */
1467
1468 #define EPILOGUE_USES(REGNO)                                    \
1469   ((reload_completed && (REGNO) == LINK_REGISTER_REGNUM)        \
1470    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1471    || (current_function_calls_eh_return                         \
1472        && TARGET_AIX                                            \
1473        && (REGNO) == 2))
1474
1475 \f
1476 /* TRAMPOLINE_TEMPLATE deleted */
1477
1478 /* Length in units of the trampoline for entering a nested function.  */
1479
1480 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1481
1482 /* Emit RTL insns to initialize the variable parts of a trampoline.
1483    FNADDR is an RTX for the address of the function's pure code.
1484    CXT is an RTX for the static chain value for the function.  */
1485
1486 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1487   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1488 \f
1489 /* Definitions for __builtin_return_address and __builtin_frame_address.
1490    __builtin_return_address (0) should give link register (65), enable
1491    this.  */
1492 /* This should be uncommented, so that the link register is used, but
1493    currently this would result in unmatched insns and spilling fixed
1494    registers so we'll leave it for another day.  When these problems are
1495    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1496    (mrs) */
1497 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1498
1499 /* Number of bytes into the frame return addresses can be found.  See
1500    rs6000_stack_info in rs6000.c for more information on how the different
1501    abi's store the return address.  */
1502 #define RETURN_ADDRESS_OFFSET                                           \
1503  ((DEFAULT_ABI == ABI_AIX                                               \
1504    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1505   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1506   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1507
1508 /* The current return address is in link register (65).  The return address
1509    of anything farther back is accessed normally at an offset of 8 from the
1510    frame pointer.  */
1511 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1512   (rs6000_return_addr (COUNT, FRAME))
1513
1514 \f
1515 /* Definitions for register eliminations.
1516
1517    We have two registers that can be eliminated on the RS/6000.  First, the
1518    frame pointer register can often be eliminated in favor of the stack
1519    pointer register.  Secondly, the argument pointer register can always be
1520    eliminated; it is replaced with either the stack or frame pointer.
1521
1522    In addition, we use the elimination mechanism to see if r30 is needed
1523    Initially we assume that it isn't.  If it is, we spill it.  This is done
1524    by making it an eliminable register.  We replace it with itself so that
1525    if it isn't needed, then existing uses won't be modified.  */
1526
1527 /* This is an array of structures.  Each structure initializes one pair
1528    of eliminable registers.  The "from" register number is given first,
1529    followed by "to".  Eliminations of the same "from" register are listed
1530    in order of preference.  */
1531 #define ELIMINABLE_REGS                                 \
1532 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1533  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1534  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1535  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1536  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1537  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1538
1539 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1540    Frame pointer elimination is automatically handled.
1541
1542    For the RS/6000, if frame pointer elimination is being done, we would like
1543    to convert ap into fp, not sp.
1544
1545    We need r30 if -mminimal-toc was specified, and there are constant pool
1546    references.  */
1547
1548 #define CAN_ELIMINATE(FROM, TO)                                         \
1549  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1550   ? ! frame_pointer_needed                                              \
1551   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1552   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1553   : 1)
1554
1555 /* Define the offset between two registers, one to be eliminated, and the other
1556    its replacement, at the start of a routine.  */
1557 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1558   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1559 \f
1560 /* Addressing modes, and classification of registers for them.  */
1561
1562 #define HAVE_PRE_DECREMENT 1
1563 #define HAVE_PRE_INCREMENT 1
1564
1565 /* Macros to check register numbers against specific register classes.  */
1566
1567 /* These assume that REGNO is a hard or pseudo reg number.
1568    They give nonzero only if REGNO is a hard reg of the suitable class
1569    or a pseudo reg currently allocated to a suitable hard reg.
1570    Since they use reg_renumber, they are safe only once reg_renumber
1571    has been allocated, which happens in local-alloc.c.  */
1572
1573 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1574 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1575  ? (REGNO) <= 31 || (REGNO) == 67                               \
1576    || (REGNO) == FRAME_POINTER_REGNUM                           \
1577  : (reg_renumber[REGNO] >= 0                                    \
1578     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1579         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1580
1581 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1582 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1583  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1584    || (REGNO) == FRAME_POINTER_REGNUM                           \
1585  : (reg_renumber[REGNO] > 0                                     \
1586     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1587         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1588 \f
1589 /* Maximum number of registers that can appear in a valid memory address.  */
1590
1591 #define MAX_REGS_PER_ADDRESS 2
1592
1593 /* Recognize any constant value that is a valid address.  */
1594
1595 #define CONSTANT_ADDRESS_P(X)   \
1596   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1597    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1598    || GET_CODE (X) == HIGH)
1599
1600 /* Nonzero if the constant value X is a legitimate general operand.
1601    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1602
1603    On the RS/6000, all integer constants are acceptable, most won't be valid
1604    for particular insns, though.  Only easy FP constants are
1605    acceptable.  */
1606
1607 #define LEGITIMATE_CONSTANT_P(X)                                \
1608   (((GET_CODE (X) != CONST_DOUBLE                               \
1609      && GET_CODE (X) != CONST_VECTOR)                           \
1610     || GET_MODE (X) == VOIDmode                                 \
1611     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1612     || easy_fp_constant (X, GET_MODE (X))                       \
1613     || easy_vector_constant (X, GET_MODE (X)))                  \
1614    && !rs6000_tls_referenced_p (X))
1615
1616 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1617 #define EASY_VECTOR_15_ADD_SELF(n) (!EASY_VECTOR_15((n))        \
1618                                     && EASY_VECTOR_15((n) >> 1) \
1619                                     && ((n) & 1) == 0)
1620
1621 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1622    and check its validity for a certain class.
1623    We have two alternate definitions for each of them.
1624    The usual definition accepts all pseudo regs; the other rejects
1625    them unless they have been allocated suitable hard regs.
1626    The symbol REG_OK_STRICT causes the latter definition to be used.
1627
1628    Most source files want to accept pseudo regs in the hope that
1629    they will get allocated to the class that the insn wants them to be in.
1630    Source files for reload pass need to be strict.
1631    After reload, it makes no difference, since pseudo regs have
1632    been eliminated by then.  */
1633
1634 #ifdef REG_OK_STRICT
1635 # define REG_OK_STRICT_FLAG 1
1636 #else
1637 # define REG_OK_STRICT_FLAG 0
1638 #endif
1639
1640 /* Nonzero if X is a hard reg that can be used as an index
1641    or if it is a pseudo reg in the non-strict case.  */
1642 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1643   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1644    || REGNO_OK_FOR_INDEX_P (REGNO (X)))
1645
1646 /* Nonzero if X is a hard reg that can be used as a base reg
1647    or if it is a pseudo reg in the non-strict case.  */
1648 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1649   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1650    || REGNO_OK_FOR_BASE_P (REGNO (X)))
1651
1652 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1653 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1654 \f
1655 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1656    that is a valid memory address for an instruction.
1657    The MODE argument is the machine mode for the MEM expression
1658    that wants to use this address.
1659
1660    On the RS/6000, there are four valid addresses: a SYMBOL_REF that
1661    refers to a constant pool entry of an address (or the sum of it
1662    plus a constant), a short (16-bit signed) constant plus a register,
1663    the sum of two registers, or a register indirect, possibly with an
1664    auto-increment.  For DFmode and DImode with a constant plus register,
1665    we must ensure that both words are addressable or PowerPC64 with offset
1666    word aligned.
1667
1668    For modes spanning multiple registers (DFmode in 32-bit GPRs,
1669    32-bit DImode, TImode), indexed addressing cannot be used because
1670    adjacent memory cells are accessed by adding word-sized offsets
1671    during assembly output.  */
1672
1673 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1674 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1675     goto ADDR;                                                  \
1676 }
1677 \f
1678 /* Try machine-dependent ways of modifying an illegitimate address
1679    to be legitimate.  If we find one, return the new, valid address.
1680    This macro is used in only one place: `memory_address' in explow.c.
1681
1682    OLDX is the address as it was before break_out_memory_refs was called.
1683    In some cases it is useful to look at this to decide what needs to be done.
1684
1685    MODE and WIN are passed so that this macro can use
1686    GO_IF_LEGITIMATE_ADDRESS.
1687
1688    It is always safe for this macro to do nothing.  It exists to recognize
1689    opportunities to optimize the output.
1690
1691    On RS/6000, first check for the sum of a register with a constant
1692    integer that is out of range.  If so, generate code to add the
1693    constant with the low-order 16 bits masked to the register and force
1694    this result into another register (this can be done with `cau').
1695    Then generate an address of REG+(CONST&0xffff), allowing for the
1696    possibility of bit 16 being a one.
1697
1698    Then check for the sum of a register and something not constant, try to
1699    load the other things into a register and return the sum.  */
1700
1701 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1702 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1703    if (result != NULL_RTX)                                      \
1704      {                                                          \
1705        (X) = result;                                            \
1706        goto WIN;                                                \
1707      }                                                          \
1708 }
1709
1710 /* Try a machine-dependent way of reloading an illegitimate address
1711    operand.  If we find one, push the reload and jump to WIN.  This
1712    macro is used in only one place: `find_reloads_address' in reload.c.
1713
1714    Implemented on rs6000 by rs6000_legitimize_reload_address.
1715    Note that (X) is evaluated twice; this is safe in current usage.  */
1716
1717 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1718 do {                                                                         \
1719   int win;                                                                   \
1720   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1721                         (int)(TYPE), (IND_LEVELS), &win);                    \
1722   if ( win )                                                                 \
1723     goto WIN;                                                                \
1724 } while (0)
1725
1726 /* Go to LABEL if ADDR (a legitimate address expression)
1727    has an effect that depends on the machine mode it is used for.  */
1728
1729 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1730 do {                                                            \
1731   if (rs6000_mode_dependent_address (ADDR))                     \
1732     goto LABEL;                                                 \
1733 } while (0)
1734 \f
1735 /* The register number of the register used to address a table of
1736    static data addresses in memory.  In some cases this register is
1737    defined by a processor's "application binary interface" (ABI).
1738    When this macro is defined, RTL is generated for this register
1739    once, as with the stack pointer and frame pointer registers.  If
1740    this macro is not defined, it is up to the machine-dependent files
1741    to allocate such a register (if necessary).  */
1742
1743 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1744 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1745
1746 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1747
1748 /* Define this macro if the register defined by
1749    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1750    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1751
1752 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1753
1754 /* A C expression that is nonzero if X is a legitimate immediate
1755    operand on the target machine when generating position independent
1756    code.  You can assume that X satisfies `CONSTANT_P', so you need
1757    not check this.  You can also assume FLAG_PIC is true, so you need
1758    not check it either.  You need not define this macro if all
1759    constants (including `SYMBOL_REF') can be immediate operands when
1760    generating position independent code.  */
1761
1762 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1763 \f
1764 /* Define this if some processing needs to be done immediately before
1765    emitting code for an insn.  */
1766
1767 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1768
1769 /* Specify the machine mode that this machine uses
1770    for the index in the tablejump instruction.  */
1771 #define CASE_VECTOR_MODE SImode
1772
1773 /* Define as C expression which evaluates to nonzero if the tablejump
1774    instruction expects the table to contain offsets from the address of the
1775    table.
1776    Do not define this if the table should contain absolute addresses.  */
1777 #define CASE_VECTOR_PC_RELATIVE 1
1778
1779 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1780 #define DEFAULT_SIGNED_CHAR 0
1781
1782 /* This flag, if defined, says the same insns that convert to a signed fixnum
1783    also convert validly to an unsigned one.  */
1784
1785 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1786
1787 /* An integer expression for the size in bits of the largest integer machine
1788    mode that should actually be used.  */
1789
1790 /* Allow pairs of registers to be used, which is the intent of the default.  */
1791 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1792
1793 /* Max number of bytes we can move from memory to memory
1794    in one reasonably fast instruction.  */
1795 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1796 #define MAX_MOVE_MAX 8
1797
1798 /* Nonzero if access to memory by bytes is no faster than for words.
1799    Also nonzero if doing byte operations (specifically shifts) in registers
1800    is undesirable.  */
1801 #define SLOW_BYTE_ACCESS 1
1802
1803 /* Define if operations between registers always perform the operation
1804    on the full register even if a narrower mode is specified.  */
1805 #define WORD_REGISTER_OPERATIONS
1806
1807 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1808    will either zero-extend or sign-extend.  The value of this macro should
1809    be the code that says which one of the two operations is implicitly
1810    done, UNKNOWN if none.  */
1811 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1812
1813 /* Define if loading short immediate values into registers sign extends.  */
1814 #define SHORT_IMMEDIATES_SIGN_EXTEND
1815 \f
1816 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1817    is done just by pretending it is already truncated.  */
1818 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1819
1820 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1821 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1822   ((VALUE) = ((MODE) == SImode ? 32 : 64))
1823
1824 /* The CTZ patterns return -1 for input of zero.  */
1825 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1)
1826
1827 /* Specify the machine mode that pointers have.
1828    After generation of rtl, the compiler makes no further distinction
1829    between pointers and any other objects of this machine mode.  */
1830 #define Pmode (TARGET_32BIT ? SImode : DImode)
1831
1832 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1833 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1834
1835 /* Mode of a function address in a call instruction (for indexing purposes).
1836    Doesn't matter on RS/6000.  */
1837 #define FUNCTION_MODE SImode
1838
1839 /* Define this if addresses of constant functions
1840    shouldn't be put through pseudo regs where they can be cse'd.
1841    Desirable on machines where ordinary constants are expensive
1842    but a CALL with constant address is cheap.  */
1843 #define NO_FUNCTION_CSE
1844
1845 /* Define this to be nonzero if shift instructions ignore all but the low-order
1846    few bits.
1847
1848    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1849    have been dropped from the PowerPC architecture.  */
1850
1851 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1852
1853 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1854    should be adjusted to reflect any required changes.  This macro is used when
1855    there is some systematic length adjustment required that would be difficult
1856    to express in the length attribute.  */
1857
1858 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1859
1860 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1861    COMPARE, return the mode to be used for the comparison.  For
1862    floating-point, CCFPmode should be used.  CCUNSmode should be used
1863    for unsigned comparisons.  CCEQmode should be used when we are
1864    doing an inequality comparison on the result of a
1865    comparison.  CCmode should be used in all other cases.  */
1866
1867 #define SELECT_CC_MODE(OP,X,Y) \
1868   (SCALAR_FLOAT_MODE_P (GET_MODE (X)) ? CCFPmode        \
1869    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1870    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1871       ? CCEQmode : CCmode))
1872
1873 /* Can the condition code MODE be safely reversed?  This is safe in
1874    all cases on this port, because at present it doesn't use the
1875    trapping FP comparisons (fcmpo).  */
1876 #define REVERSIBLE_CC_MODE(MODE) 1
1877
1878 /* Given a condition code and a mode, return the inverse condition.  */
1879 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
1880
1881 /* Define the information needed to generate branch and scc insns.  This is
1882    stored from the compare operation.  */
1883
1884 extern GTY(()) rtx rs6000_compare_op0;
1885 extern GTY(()) rtx rs6000_compare_op1;
1886 extern int rs6000_compare_fp_p;
1887 \f
1888 /* Control the assembler format that we output.  */
1889
1890 /* A C string constant describing how to begin a comment in the target
1891    assembler language.  The compiler assumes that the comment will end at
1892    the end of the line.  */
1893 #define ASM_COMMENT_START " #"
1894
1895 /* Flag to say the TOC is initialized */
1896 extern int toc_initialized;
1897
1898 /* Macro to output a special constant pool entry.  Go to WIN if we output
1899    it.  Otherwise, it is written the usual way.
1900
1901    On the RS/6000, toc entries are handled this way.  */
1902
1903 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
1904 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
1905     {                                                                     \
1906       output_toc (FILE, X, LABELNO, MODE);                                \
1907       goto WIN;                                                           \
1908     }                                                                     \
1909 }
1910
1911 #ifdef HAVE_GAS_WEAK
1912 #define RS6000_WEAK 1
1913 #else
1914 #define RS6000_WEAK 0
1915 #endif
1916
1917 #if RS6000_WEAK
1918 /* Used in lieu of ASM_WEAKEN_LABEL.  */
1919 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
1920   do                                                                    \
1921     {                                                                   \
1922       fputs ("\t.weak\t", (FILE));                                      \
1923       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1924       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
1925           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1926         {                                                               \
1927           if (TARGET_XCOFF)                                             \
1928             fputs ("[DS]", (FILE));                                     \
1929           fputs ("\n\t.weak\t.", (FILE));                               \
1930           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
1931         }                                                               \
1932       fputc ('\n', (FILE));                                             \
1933       if (VAL)                                                          \
1934         {                                                               \
1935           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
1936           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
1937               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
1938             {                                                           \
1939               fputs ("\t.set\t.", (FILE));                              \
1940               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
1941               fputs (",.", (FILE));                                     \
1942               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
1943               fputc ('\n', (FILE));                                     \
1944             }                                                           \
1945         }                                                               \
1946     }                                                                   \
1947   while (0)
1948 #endif
1949
1950 #if HAVE_GAS_WEAKREF
1951 #define ASM_OUTPUT_WEAKREF(FILE, DECL, NAME, VALUE)                     \
1952   do                                                                    \
1953     {                                                                   \
1954       fputs ("\t.weakref\t", (FILE));                                   \
1955       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1956       fputs (", ", (FILE));                                             \
1957       RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                         \
1958       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
1959           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1960         {                                                               \
1961           fputs ("\n\t.weakref\t.", (FILE));                            \
1962           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
1963           fputs (", .", (FILE));                                        \
1964           RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                     \
1965         }                                                               \
1966       fputc ('\n', (FILE));                                             \
1967     } while (0)
1968 #endif
1969
1970 /* This implements the `alias' attribute.  */
1971 #undef  ASM_OUTPUT_DEF_FROM_DECLS
1972 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
1973   do                                                                    \
1974     {                                                                   \
1975       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
1976       const char *name = IDENTIFIER_POINTER (TARGET);                   \
1977       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
1978           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1979         {                                                               \
1980           if (TREE_PUBLIC (DECL))                                       \
1981             {                                                           \
1982               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
1983                 {                                                       \
1984                   fputs ("\t.globl\t.", FILE);                          \
1985                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
1986                   putc ('\n', FILE);                                    \
1987                 }                                                       \
1988             }                                                           \
1989           else if (TARGET_XCOFF)                                        \
1990             {                                                           \
1991               fputs ("\t.lglobl\t.", FILE);                             \
1992               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
1993               putc ('\n', FILE);                                        \
1994             }                                                           \
1995           fputs ("\t.set\t.", FILE);                                    \
1996           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
1997           fputs (",.", FILE);                                           \
1998           RS6000_OUTPUT_BASENAME (FILE, name);                          \
1999           fputc ('\n', FILE);                                           \
2000         }                                                               \
2001       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2002     }                                                                   \
2003    while (0)
2004
2005 #define TARGET_ASM_FILE_START rs6000_file_start
2006
2007 /* Output to assembler file text saying following lines
2008    may contain character constants, extra white space, comments, etc.  */
2009
2010 #define ASM_APP_ON ""
2011
2012 /* Output to assembler file text saying following lines
2013    no longer contain unusual constructs.  */
2014
2015 #define ASM_APP_OFF ""
2016
2017 /* How to refer to registers in assembler output.
2018    This sequence is indexed by compiler's hard-register-number (see above).  */
2019
2020 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2021
2022 #define REGISTER_NAMES                                                  \
2023 {                                                                       \
2024   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2025   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2026   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2027   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2028   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2029   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2030   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2031   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2032   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2033   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2034   &rs6000_reg_names[10][0],     /* r10  */                              \
2035   &rs6000_reg_names[11][0],     /* r11  */                              \
2036   &rs6000_reg_names[12][0],     /* r12  */                              \
2037   &rs6000_reg_names[13][0],     /* r13  */                              \
2038   &rs6000_reg_names[14][0],     /* r14  */                              \
2039   &rs6000_reg_names[15][0],     /* r15  */                              \
2040   &rs6000_reg_names[16][0],     /* r16  */                              \
2041   &rs6000_reg_names[17][0],     /* r17  */                              \
2042   &rs6000_reg_names[18][0],     /* r18  */                              \
2043   &rs6000_reg_names[19][0],     /* r19  */                              \
2044   &rs6000_reg_names[20][0],     /* r20  */                              \
2045   &rs6000_reg_names[21][0],     /* r21  */                              \
2046   &rs6000_reg_names[22][0],     /* r22  */                              \
2047   &rs6000_reg_names[23][0],     /* r23  */                              \
2048   &rs6000_reg_names[24][0],     /* r24  */                              \
2049   &rs6000_reg_names[25][0],     /* r25  */                              \
2050   &rs6000_reg_names[26][0],     /* r26  */                              \
2051   &rs6000_reg_names[27][0],     /* r27  */                              \
2052   &rs6000_reg_names[28][0],     /* r28  */                              \
2053   &rs6000_reg_names[29][0],     /* r29  */                              \
2054   &rs6000_reg_names[30][0],     /* r30  */                              \
2055   &rs6000_reg_names[31][0],     /* r31  */                              \
2056                                                                         \
2057   &rs6000_reg_names[32][0],     /* fr0  */                              \
2058   &rs6000_reg_names[33][0],     /* fr1  */                              \
2059   &rs6000_reg_names[34][0],     /* fr2  */                              \
2060   &rs6000_reg_names[35][0],     /* fr3  */                              \
2061   &rs6000_reg_names[36][0],     /* fr4  */                              \
2062   &rs6000_reg_names[37][0],     /* fr5  */                              \
2063   &rs6000_reg_names[38][0],     /* fr6  */                              \
2064   &rs6000_reg_names[39][0],     /* fr7  */                              \
2065   &rs6000_reg_names[40][0],     /* fr8  */                              \
2066   &rs6000_reg_names[41][0],     /* fr9  */                              \
2067   &rs6000_reg_names[42][0],     /* fr10 */                              \
2068   &rs6000_reg_names[43][0],     /* fr11 */                              \
2069   &rs6000_reg_names[44][0],     /* fr12 */                              \
2070   &rs6000_reg_names[45][0],     /* fr13 */                              \
2071   &rs6000_reg_names[46][0],     /* fr14 */                              \
2072   &rs6000_reg_names[47][0],     /* fr15 */                              \
2073   &rs6000_reg_names[48][0],     /* fr16 */                              \
2074   &rs6000_reg_names[49][0],     /* fr17 */                              \
2075   &rs6000_reg_names[50][0],     /* fr18 */                              \
2076   &rs6000_reg_names[51][0],     /* fr19 */                              \
2077   &rs6000_reg_names[52][0],     /* fr20 */                              \
2078   &rs6000_reg_names[53][0],     /* fr21 */                              \
2079   &rs6000_reg_names[54][0],     /* fr22 */                              \
2080   &rs6000_reg_names[55][0],     /* fr23 */                              \
2081   &rs6000_reg_names[56][0],     /* fr24 */                              \
2082   &rs6000_reg_names[57][0],     /* fr25 */                              \
2083   &rs6000_reg_names[58][0],     /* fr26 */                              \
2084   &rs6000_reg_names[59][0],     /* fr27 */                              \
2085   &rs6000_reg_names[60][0],     /* fr28 */                              \
2086   &rs6000_reg_names[61][0],     /* fr29 */                              \
2087   &rs6000_reg_names[62][0],     /* fr30 */                              \
2088   &rs6000_reg_names[63][0],     /* fr31 */                              \
2089                                                                         \
2090   &rs6000_reg_names[64][0],     /* mq   */                              \
2091   &rs6000_reg_names[65][0],     /* lr   */                              \
2092   &rs6000_reg_names[66][0],     /* ctr  */                              \
2093   &rs6000_reg_names[67][0],     /* ap   */                              \
2094                                                                         \
2095   &rs6000_reg_names[68][0],     /* cr0  */                              \
2096   &rs6000_reg_names[69][0],     /* cr1  */                              \
2097   &rs6000_reg_names[70][0],     /* cr2  */                              \
2098   &rs6000_reg_names[71][0],     /* cr3  */                              \
2099   &rs6000_reg_names[72][0],     /* cr4  */                              \
2100   &rs6000_reg_names[73][0],     /* cr5  */                              \
2101   &rs6000_reg_names[74][0],     /* cr6  */                              \
2102   &rs6000_reg_names[75][0],     /* cr7  */                              \
2103                                                                         \
2104   &rs6000_reg_names[76][0],     /* xer  */                              \
2105                                                                         \
2106   &rs6000_reg_names[77][0],     /* v0  */                               \
2107   &rs6000_reg_names[78][0],     /* v1  */                               \
2108   &rs6000_reg_names[79][0],     /* v2  */                               \
2109   &rs6000_reg_names[80][0],     /* v3  */                               \
2110   &rs6000_reg_names[81][0],     /* v4  */                               \
2111   &rs6000_reg_names[82][0],     /* v5  */                               \
2112   &rs6000_reg_names[83][0],     /* v6  */                               \
2113   &rs6000_reg_names[84][0],     /* v7  */                               \
2114   &rs6000_reg_names[85][0],     /* v8  */                               \
2115   &rs6000_reg_names[86][0],     /* v9  */                               \
2116   &rs6000_reg_names[87][0],     /* v10  */                              \
2117   &rs6000_reg_names[88][0],     /* v11  */                              \
2118   &rs6000_reg_names[89][0],     /* v12  */                              \
2119   &rs6000_reg_names[90][0],     /* v13  */                              \
2120   &rs6000_reg_names[91][0],     /* v14  */                              \
2121   &rs6000_reg_names[92][0],     /* v15  */                              \
2122   &rs6000_reg_names[93][0],     /* v16  */                              \
2123   &rs6000_reg_names[94][0],     /* v17  */                              \
2124   &rs6000_reg_names[95][0],     /* v18  */                              \
2125   &rs6000_reg_names[96][0],     /* v19  */                              \
2126   &rs6000_reg_names[97][0],     /* v20  */                              \
2127   &rs6000_reg_names[98][0],     /* v21  */                              \
2128   &rs6000_reg_names[99][0],     /* v22  */                              \
2129   &rs6000_reg_names[100][0],    /* v23  */                              \
2130   &rs6000_reg_names[101][0],    /* v24  */                              \
2131   &rs6000_reg_names[102][0],    /* v25  */                              \
2132   &rs6000_reg_names[103][0],    /* v26  */                              \
2133   &rs6000_reg_names[104][0],    /* v27  */                              \
2134   &rs6000_reg_names[105][0],    /* v28  */                              \
2135   &rs6000_reg_names[106][0],    /* v29  */                              \
2136   &rs6000_reg_names[107][0],    /* v30  */                              \
2137   &rs6000_reg_names[108][0],    /* v31  */                              \
2138   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2139   &rs6000_reg_names[110][0],    /* vscr  */                             \
2140   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2141   &rs6000_reg_names[112][0],    /* spefscr */                           \
2142   &rs6000_reg_names[113][0],    /* sfp  */                              \
2143 }
2144
2145 /* Table of additional register names to use in user input.  */
2146
2147 #define ADDITIONAL_REGISTER_NAMES \
2148  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2149   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2150   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2151   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2152   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2153   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2154   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2155   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2156   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2157   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2158   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2159   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2160   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2161   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2162   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2163   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2164   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2165   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2166   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2167   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2168   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2169   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2170   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2171   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2172   {"vrsave", 109}, {"vscr", 110},                               \
2173   {"spe_acc", 111}, {"spefscr", 112},                           \
2174   /* no additional names for: mq, lr, ctr, ap */                \
2175   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2176   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2177   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2178
2179 /* Text to write out after a CALL that may be replaced by glue code by
2180    the loader.  This depends on the AIX version.  */
2181 #define RS6000_CALL_GLUE "cror 31,31,31"
2182
2183 /* This is how to output an element of a case-vector that is relative.  */
2184
2185 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2186   do { char buf[100];                                   \
2187        fputs ("\t.long ", FILE);                        \
2188        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2189        assemble_name (FILE, buf);                       \
2190        putc ('-', FILE);                                \
2191        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2192        assemble_name (FILE, buf);                       \
2193        putc ('\n', FILE);                               \
2194      } while (0)
2195
2196 /* This is how to output an assembler line
2197    that says to advance the location counter
2198    to a multiple of 2**LOG bytes.  */
2199
2200 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2201   if ((LOG) != 0)                       \
2202     fprintf (FILE, "\t.align %d\n", (LOG))
2203
2204 /* Pick up the return address upon entry to a procedure. Used for
2205    dwarf2 unwind information.  This also enables the table driven
2206    mechanism.  */
2207
2208 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LINK_REGISTER_REGNUM)
2209 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LINK_REGISTER_REGNUM)
2210
2211 /* Describe how we implement __builtin_eh_return.  */
2212 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2213 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2214
2215 /* Print operand X (an rtx) in assembler syntax to file FILE.
2216    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2217    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2218
2219 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2220
2221 /* Define which CODE values are valid.  */
2222
2223 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2224   ((CODE) == '.' || (CODE) == '&')
2225
2226 /* Print a memory address as an operand to reference that memory location.  */
2227
2228 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2229
2230 /* uncomment for disabling the corresponding default options */
2231 /* #define  MACHINE_no_sched_interblock */
2232 /* #define  MACHINE_no_sched_speculative */
2233 /* #define  MACHINE_no_sched_speculative_load */
2234
2235 /* General flags.  */
2236 extern int flag_pic;
2237 extern int optimize;
2238 extern int flag_expensive_optimizations;
2239 extern int frame_pointer_needed;
2240
2241 enum rs6000_builtins
2242 {
2243   /* AltiVec builtins.  */
2244   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2245   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2246   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2247   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2248   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2249   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2250   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2251   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2252   ALTIVEC_BUILTIN_VADDUBM,
2253   ALTIVEC_BUILTIN_VADDUHM,
2254   ALTIVEC_BUILTIN_VADDUWM,
2255   ALTIVEC_BUILTIN_VADDFP,
2256   ALTIVEC_BUILTIN_VADDCUW,
2257   ALTIVEC_BUILTIN_VADDUBS,
2258   ALTIVEC_BUILTIN_VADDSBS,
2259   ALTIVEC_BUILTIN_VADDUHS,
2260   ALTIVEC_BUILTIN_VADDSHS,
2261   ALTIVEC_BUILTIN_VADDUWS,
2262   ALTIVEC_BUILTIN_VADDSWS,
2263   ALTIVEC_BUILTIN_VAND,
2264   ALTIVEC_BUILTIN_VANDC,
2265   ALTIVEC_BUILTIN_VAVGUB,
2266   ALTIVEC_BUILTIN_VAVGSB,
2267   ALTIVEC_BUILTIN_VAVGUH,
2268   ALTIVEC_BUILTIN_VAVGSH,
2269   ALTIVEC_BUILTIN_VAVGUW,
2270   ALTIVEC_BUILTIN_VAVGSW,
2271   ALTIVEC_BUILTIN_VCFUX,
2272   ALTIVEC_BUILTIN_VCFSX,
2273   ALTIVEC_BUILTIN_VCTSXS,
2274   ALTIVEC_BUILTIN_VCTUXS,
2275   ALTIVEC_BUILTIN_VCMPBFP,
2276   ALTIVEC_BUILTIN_VCMPEQUB,
2277   ALTIVEC_BUILTIN_VCMPEQUH,
2278   ALTIVEC_BUILTIN_VCMPEQUW,
2279   ALTIVEC_BUILTIN_VCMPEQFP,
2280   ALTIVEC_BUILTIN_VCMPGEFP,
2281   ALTIVEC_BUILTIN_VCMPGTUB,
2282   ALTIVEC_BUILTIN_VCMPGTSB,
2283   ALTIVEC_BUILTIN_VCMPGTUH,
2284   ALTIVEC_BUILTIN_VCMPGTSH,
2285   ALTIVEC_BUILTIN_VCMPGTUW,
2286   ALTIVEC_BUILTIN_VCMPGTSW,
2287   ALTIVEC_BUILTIN_VCMPGTFP,
2288   ALTIVEC_BUILTIN_VEXPTEFP,
2289   ALTIVEC_BUILTIN_VLOGEFP,
2290   ALTIVEC_BUILTIN_VMADDFP,
2291   ALTIVEC_BUILTIN_VMAXUB,
2292   ALTIVEC_BUILTIN_VMAXSB,
2293   ALTIVEC_BUILTIN_VMAXUH,
2294   ALTIVEC_BUILTIN_VMAXSH,
2295   ALTIVEC_BUILTIN_VMAXUW,
2296   ALTIVEC_BUILTIN_VMAXSW,
2297   ALTIVEC_BUILTIN_VMAXFP,
2298   ALTIVEC_BUILTIN_VMHADDSHS,
2299   ALTIVEC_BUILTIN_VMHRADDSHS,
2300   ALTIVEC_BUILTIN_VMLADDUHM,
2301   ALTIVEC_BUILTIN_VMRGHB,
2302   ALTIVEC_BUILTIN_VMRGHH,
2303   ALTIVEC_BUILTIN_VMRGHW,
2304   ALTIVEC_BUILTIN_VMRGLB,
2305   ALTIVEC_BUILTIN_VMRGLH,
2306   ALTIVEC_BUILTIN_VMRGLW,
2307   ALTIVEC_BUILTIN_VMSUMUBM,
2308   ALTIVEC_BUILTIN_VMSUMMBM,
2309   ALTIVEC_BUILTIN_VMSUMUHM,
2310   ALTIVEC_BUILTIN_VMSUMSHM,
2311   ALTIVEC_BUILTIN_VMSUMUHS,
2312   ALTIVEC_BUILTIN_VMSUMSHS,
2313   ALTIVEC_BUILTIN_VMINUB,
2314   ALTIVEC_BUILTIN_VMINSB,
2315   ALTIVEC_BUILTIN_VMINUH,
2316   ALTIVEC_BUILTIN_VMINSH,
2317   ALTIVEC_BUILTIN_VMINUW,
2318   ALTIVEC_BUILTIN_VMINSW,
2319   ALTIVEC_BUILTIN_VMINFP,
2320   ALTIVEC_BUILTIN_VMULEUB,
2321   ALTIVEC_BUILTIN_VMULESB,
2322   ALTIVEC_BUILTIN_VMULEUH,
2323   ALTIVEC_BUILTIN_VMULESH,
2324   ALTIVEC_BUILTIN_VMULOUB,
2325   ALTIVEC_BUILTIN_VMULOSB,
2326   ALTIVEC_BUILTIN_VMULOUH,
2327   ALTIVEC_BUILTIN_VMULOSH,
2328   ALTIVEC_BUILTIN_VNMSUBFP,
2329   ALTIVEC_BUILTIN_VNOR,
2330   ALTIVEC_BUILTIN_VOR,
2331   ALTIVEC_BUILTIN_VSEL_4SI,
2332   ALTIVEC_BUILTIN_VSEL_4SF,
2333   ALTIVEC_BUILTIN_VSEL_8HI,
2334   ALTIVEC_BUILTIN_VSEL_16QI,
2335   ALTIVEC_BUILTIN_VPERM_4SI,
2336   ALTIVEC_BUILTIN_VPERM_4SF,
2337   ALTIVEC_BUILTIN_VPERM_8HI,
2338   ALTIVEC_BUILTIN_VPERM_16QI,
2339   ALTIVEC_BUILTIN_VPKUHUM,
2340   ALTIVEC_BUILTIN_VPKUWUM,
2341   ALTIVEC_BUILTIN_VPKPX,
2342   ALTIVEC_BUILTIN_VPKUHSS,
2343   ALTIVEC_BUILTIN_VPKSHSS,
2344   ALTIVEC_BUILTIN_VPKUWSS,
2345   ALTIVEC_BUILTIN_VPKSWSS,
2346   ALTIVEC_BUILTIN_VPKUHUS,
2347   ALTIVEC_BUILTIN_VPKSHUS,
2348   ALTIVEC_BUILTIN_VPKUWUS,
2349   ALTIVEC_BUILTIN_VPKSWUS,
2350   ALTIVEC_BUILTIN_VREFP,
2351   ALTIVEC_BUILTIN_VRFIM,
2352   ALTIVEC_BUILTIN_VRFIN,
2353   ALTIVEC_BUILTIN_VRFIP,
2354   ALTIVEC_BUILTIN_VRFIZ,
2355   ALTIVEC_BUILTIN_VRLB,
2356   ALTIVEC_BUILTIN_VRLH,
2357   ALTIVEC_BUILTIN_VRLW,
2358   ALTIVEC_BUILTIN_VRSQRTEFP,
2359   ALTIVEC_BUILTIN_VSLB,
2360   ALTIVEC_BUILTIN_VSLH,
2361   ALTIVEC_BUILTIN_VSLW,
2362   ALTIVEC_BUILTIN_VSL,
2363   ALTIVEC_BUILTIN_VSLO,
2364   ALTIVEC_BUILTIN_VSPLTB,
2365   ALTIVEC_BUILTIN_VSPLTH,
2366   ALTIVEC_BUILTIN_VSPLTW,
2367   ALTIVEC_BUILTIN_VSPLTISB,
2368   ALTIVEC_BUILTIN_VSPLTISH,
2369   ALTIVEC_BUILTIN_VSPLTISW,
2370   ALTIVEC_BUILTIN_VSRB,
2371   ALTIVEC_BUILTIN_VSRH,
2372   ALTIVEC_BUILTIN_VSRW,
2373   ALTIVEC_BUILTIN_VSRAB,
2374   ALTIVEC_BUILTIN_VSRAH,
2375   ALTIVEC_BUILTIN_VSRAW,
2376   ALTIVEC_BUILTIN_VSR,
2377   ALTIVEC_BUILTIN_VSRO,
2378   ALTIVEC_BUILTIN_VSUBUBM,
2379   ALTIVEC_BUILTIN_VSUBUHM,
2380   ALTIVEC_BUILTIN_VSUBUWM,
2381   ALTIVEC_BUILTIN_VSUBFP,
2382   ALTIVEC_BUILTIN_VSUBCUW,
2383   ALTIVEC_BUILTIN_VSUBUBS,
2384   ALTIVEC_BUILTIN_VSUBSBS,
2385   ALTIVEC_BUILTIN_VSUBUHS,
2386   ALTIVEC_BUILTIN_VSUBSHS,
2387   ALTIVEC_BUILTIN_VSUBUWS,
2388   ALTIVEC_BUILTIN_VSUBSWS,
2389   ALTIVEC_BUILTIN_VSUM4UBS,
2390   ALTIVEC_BUILTIN_VSUM4SBS,
2391   ALTIVEC_BUILTIN_VSUM4SHS,
2392   ALTIVEC_BUILTIN_VSUM2SWS,
2393   ALTIVEC_BUILTIN_VSUMSWS,
2394   ALTIVEC_BUILTIN_VXOR,
2395   ALTIVEC_BUILTIN_VSLDOI_16QI,
2396   ALTIVEC_BUILTIN_VSLDOI_8HI,
2397   ALTIVEC_BUILTIN_VSLDOI_4SI,
2398   ALTIVEC_BUILTIN_VSLDOI_4SF,
2399   ALTIVEC_BUILTIN_VUPKHSB,
2400   ALTIVEC_BUILTIN_VUPKHPX,
2401   ALTIVEC_BUILTIN_VUPKHSH,
2402   ALTIVEC_BUILTIN_VUPKLSB,
2403   ALTIVEC_BUILTIN_VUPKLPX,
2404   ALTIVEC_BUILTIN_VUPKLSH,
2405   ALTIVEC_BUILTIN_MTVSCR,
2406   ALTIVEC_BUILTIN_MFVSCR,
2407   ALTIVEC_BUILTIN_DSSALL,
2408   ALTIVEC_BUILTIN_DSS,
2409   ALTIVEC_BUILTIN_LVSL,
2410   ALTIVEC_BUILTIN_LVSR,
2411   ALTIVEC_BUILTIN_DSTT,
2412   ALTIVEC_BUILTIN_DSTST,
2413   ALTIVEC_BUILTIN_DSTSTT,
2414   ALTIVEC_BUILTIN_DST,
2415   ALTIVEC_BUILTIN_LVEBX,
2416   ALTIVEC_BUILTIN_LVEHX,
2417   ALTIVEC_BUILTIN_LVEWX,
2418   ALTIVEC_BUILTIN_LVXL,
2419   ALTIVEC_BUILTIN_LVX,
2420   ALTIVEC_BUILTIN_STVX,
2421   ALTIVEC_BUILTIN_STVEBX,
2422   ALTIVEC_BUILTIN_STVEHX,
2423   ALTIVEC_BUILTIN_STVEWX,
2424   ALTIVEC_BUILTIN_STVXL,
2425   ALTIVEC_BUILTIN_VCMPBFP_P,
2426   ALTIVEC_BUILTIN_VCMPEQFP_P,
2427   ALTIVEC_BUILTIN_VCMPEQUB_P,
2428   ALTIVEC_BUILTIN_VCMPEQUH_P,
2429   ALTIVEC_BUILTIN_VCMPEQUW_P,
2430   ALTIVEC_BUILTIN_VCMPGEFP_P,
2431   ALTIVEC_BUILTIN_VCMPGTFP_P,
2432   ALTIVEC_BUILTIN_VCMPGTSB_P,
2433   ALTIVEC_BUILTIN_VCMPGTSH_P,
2434   ALTIVEC_BUILTIN_VCMPGTSW_P,
2435   ALTIVEC_BUILTIN_VCMPGTUB_P,
2436   ALTIVEC_BUILTIN_VCMPGTUH_P,
2437   ALTIVEC_BUILTIN_VCMPGTUW_P,
2438   ALTIVEC_BUILTIN_ABSS_V4SI,
2439   ALTIVEC_BUILTIN_ABSS_V8HI,
2440   ALTIVEC_BUILTIN_ABSS_V16QI,
2441   ALTIVEC_BUILTIN_ABS_V4SI,
2442   ALTIVEC_BUILTIN_ABS_V4SF,
2443   ALTIVEC_BUILTIN_ABS_V8HI,
2444   ALTIVEC_BUILTIN_ABS_V16QI,
2445   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2446   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2447   ALTIVEC_BUILTIN_VEC_INIT_V4SI,
2448   ALTIVEC_BUILTIN_VEC_INIT_V8HI,
2449   ALTIVEC_BUILTIN_VEC_INIT_V16QI,
2450   ALTIVEC_BUILTIN_VEC_INIT_V4SF,
2451   ALTIVEC_BUILTIN_VEC_SET_V4SI,
2452   ALTIVEC_BUILTIN_VEC_SET_V8HI,
2453   ALTIVEC_BUILTIN_VEC_SET_V16QI,
2454   ALTIVEC_BUILTIN_VEC_SET_V4SF,
2455   ALTIVEC_BUILTIN_VEC_EXT_V4SI,
2456   ALTIVEC_BUILTIN_VEC_EXT_V8HI,
2457   ALTIVEC_BUILTIN_VEC_EXT_V16QI,
2458   ALTIVEC_BUILTIN_VEC_EXT_V4SF,
2459
2460   /* Altivec overloaded builtins.  */
2461   ALTIVEC_BUILTIN_VCMPEQ_P,
2462   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2463   ALTIVEC_BUILTIN_VCMPGT_P,
2464   ALTIVEC_BUILTIN_VCMPGE_P,
2465   ALTIVEC_BUILTIN_VEC_ABS,
2466   ALTIVEC_BUILTIN_VEC_ABSS,
2467   ALTIVEC_BUILTIN_VEC_ADD,
2468   ALTIVEC_BUILTIN_VEC_ADDC,
2469   ALTIVEC_BUILTIN_VEC_ADDS,
2470   ALTIVEC_BUILTIN_VEC_AND,
2471   ALTIVEC_BUILTIN_VEC_ANDC,
2472   ALTIVEC_BUILTIN_VEC_AVG,
2473   ALTIVEC_BUILTIN_VEC_CEIL,
2474   ALTIVEC_BUILTIN_VEC_CMPB,
2475   ALTIVEC_BUILTIN_VEC_CMPEQ,
2476   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2477   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2478   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2479   ALTIVEC_BUILTIN_VEC_CMPGE,
2480   ALTIVEC_BUILTIN_VEC_CMPGT,
2481   ALTIVEC_BUILTIN_VEC_CMPLE,
2482   ALTIVEC_BUILTIN_VEC_CMPLT,
2483   ALTIVEC_BUILTIN_VEC_CTF,
2484   ALTIVEC_BUILTIN_VEC_CTS,
2485   ALTIVEC_BUILTIN_VEC_CTU,
2486   ALTIVEC_BUILTIN_VEC_DST,
2487   ALTIVEC_BUILTIN_VEC_DSTST,
2488   ALTIVEC_BUILTIN_VEC_DSTSTT,
2489   ALTIVEC_BUILTIN_VEC_DSTT,
2490   ALTIVEC_BUILTIN_VEC_EXPTE,
2491   ALTIVEC_BUILTIN_VEC_FLOOR,
2492   ALTIVEC_BUILTIN_VEC_LD,
2493   ALTIVEC_BUILTIN_VEC_LDE,
2494   ALTIVEC_BUILTIN_VEC_LDL,
2495   ALTIVEC_BUILTIN_VEC_LOGE,
2496   ALTIVEC_BUILTIN_VEC_LVEBX,
2497   ALTIVEC_BUILTIN_VEC_LVEHX,
2498   ALTIVEC_BUILTIN_VEC_LVEWX,
2499   ALTIVEC_BUILTIN_VEC_LVSL,
2500   ALTIVEC_BUILTIN_VEC_LVSR,
2501   ALTIVEC_BUILTIN_VEC_MADD,
2502   ALTIVEC_BUILTIN_VEC_MADDS,
2503   ALTIVEC_BUILTIN_VEC_MAX,
2504   ALTIVEC_BUILTIN_VEC_MERGEH,
2505   ALTIVEC_BUILTIN_VEC_MERGEL,
2506   ALTIVEC_BUILTIN_VEC_MIN,
2507   ALTIVEC_BUILTIN_VEC_MLADD,
2508   ALTIVEC_BUILTIN_VEC_MPERM,
2509   ALTIVEC_BUILTIN_VEC_MRADDS,
2510   ALTIVEC_BUILTIN_VEC_MRGHB,
2511   ALTIVEC_BUILTIN_VEC_MRGHH,
2512   ALTIVEC_BUILTIN_VEC_MRGHW,
2513   ALTIVEC_BUILTIN_VEC_MRGLB,
2514   ALTIVEC_BUILTIN_VEC_MRGLH,
2515   ALTIVEC_BUILTIN_VEC_MRGLW,
2516   ALTIVEC_BUILTIN_VEC_MSUM,
2517   ALTIVEC_BUILTIN_VEC_MSUMS,
2518   ALTIVEC_BUILTIN_VEC_MTVSCR,
2519   ALTIVEC_BUILTIN_VEC_MULE,
2520   ALTIVEC_BUILTIN_VEC_MULO,
2521   ALTIVEC_BUILTIN_VEC_NMSUB,
2522   ALTIVEC_BUILTIN_VEC_NOR,
2523   ALTIVEC_BUILTIN_VEC_OR,
2524   ALTIVEC_BUILTIN_VEC_PACK,
2525   ALTIVEC_BUILTIN_VEC_PACKPX,
2526   ALTIVEC_BUILTIN_VEC_PACKS,
2527   ALTIVEC_BUILTIN_VEC_PACKSU,
2528   ALTIVEC_BUILTIN_VEC_PERM,
2529   ALTIVEC_BUILTIN_VEC_RE,
2530   ALTIVEC_BUILTIN_VEC_RL,
2531   ALTIVEC_BUILTIN_VEC_ROUND,
2532   ALTIVEC_BUILTIN_VEC_RSQRTE,
2533   ALTIVEC_BUILTIN_VEC_SEL,
2534   ALTIVEC_BUILTIN_VEC_SL,
2535   ALTIVEC_BUILTIN_VEC_SLD,
2536   ALTIVEC_BUILTIN_VEC_SLL,
2537   ALTIVEC_BUILTIN_VEC_SLO,
2538   ALTIVEC_BUILTIN_VEC_SPLAT,
2539   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2540   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2541   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2542   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2543   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2544   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2545   ALTIVEC_BUILTIN_VEC_SPLTB,
2546   ALTIVEC_BUILTIN_VEC_SPLTH,
2547   ALTIVEC_BUILTIN_VEC_SPLTW,
2548   ALTIVEC_BUILTIN_VEC_SR,
2549   ALTIVEC_BUILTIN_VEC_SRA,
2550   ALTIVEC_BUILTIN_VEC_SRL,
2551   ALTIVEC_BUILTIN_VEC_SRO,
2552   ALTIVEC_BUILTIN_VEC_ST,
2553   ALTIVEC_BUILTIN_VEC_STE,
2554   ALTIVEC_BUILTIN_VEC_STL,
2555   ALTIVEC_BUILTIN_VEC_STVEBX,
2556   ALTIVEC_BUILTIN_VEC_STVEHX,
2557   ALTIVEC_BUILTIN_VEC_STVEWX,
2558   ALTIVEC_BUILTIN_VEC_SUB,
2559   ALTIVEC_BUILTIN_VEC_SUBC,
2560   ALTIVEC_BUILTIN_VEC_SUBS,
2561   ALTIVEC_BUILTIN_VEC_SUM2S,
2562   ALTIVEC_BUILTIN_VEC_SUM4S,
2563   ALTIVEC_BUILTIN_VEC_SUMS,
2564   ALTIVEC_BUILTIN_VEC_TRUNC,
2565   ALTIVEC_BUILTIN_VEC_UNPACKH,
2566   ALTIVEC_BUILTIN_VEC_UNPACKL,
2567   ALTIVEC_BUILTIN_VEC_VADDFP,
2568   ALTIVEC_BUILTIN_VEC_VADDSBS,
2569   ALTIVEC_BUILTIN_VEC_VADDSHS,
2570   ALTIVEC_BUILTIN_VEC_VADDSWS,
2571   ALTIVEC_BUILTIN_VEC_VADDUBM,
2572   ALTIVEC_BUILTIN_VEC_VADDUBS,
2573   ALTIVEC_BUILTIN_VEC_VADDUHM,
2574   ALTIVEC_BUILTIN_VEC_VADDUHS,
2575   ALTIVEC_BUILTIN_VEC_VADDUWM,
2576   ALTIVEC_BUILTIN_VEC_VADDUWS,
2577   ALTIVEC_BUILTIN_VEC_VAVGSB,
2578   ALTIVEC_BUILTIN_VEC_VAVGSH,
2579   ALTIVEC_BUILTIN_VEC_VAVGSW,
2580   ALTIVEC_BUILTIN_VEC_VAVGUB,
2581   ALTIVEC_BUILTIN_VEC_VAVGUH,
2582   ALTIVEC_BUILTIN_VEC_VAVGUW,
2583   ALTIVEC_BUILTIN_VEC_VCFSX,
2584   ALTIVEC_BUILTIN_VEC_VCFUX,
2585   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2586   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2587   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2588   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2589   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2590   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2591   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2592   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2593   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2594   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2595   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2596   ALTIVEC_BUILTIN_VEC_VMAXFP,
2597   ALTIVEC_BUILTIN_VEC_VMAXSB,
2598   ALTIVEC_BUILTIN_VEC_VMAXSH,
2599   ALTIVEC_BUILTIN_VEC_VMAXSW,
2600   ALTIVEC_BUILTIN_VEC_VMAXUB,
2601   ALTIVEC_BUILTIN_VEC_VMAXUH,
2602   ALTIVEC_BUILTIN_VEC_VMAXUW,
2603   ALTIVEC_BUILTIN_VEC_VMINFP,
2604   ALTIVEC_BUILTIN_VEC_VMINSB,
2605   ALTIVEC_BUILTIN_VEC_VMINSH,
2606   ALTIVEC_BUILTIN_VEC_VMINSW,
2607   ALTIVEC_BUILTIN_VEC_VMINUB,
2608   ALTIVEC_BUILTIN_VEC_VMINUH,
2609   ALTIVEC_BUILTIN_VEC_VMINUW,
2610   ALTIVEC_BUILTIN_VEC_VMRGHB,
2611   ALTIVEC_BUILTIN_VEC_VMRGHH,
2612   ALTIVEC_BUILTIN_VEC_VMRGHW,
2613   ALTIVEC_BUILTIN_VEC_VMRGLB,
2614   ALTIVEC_BUILTIN_VEC_VMRGLH,
2615   ALTIVEC_BUILTIN_VEC_VMRGLW,
2616   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2617   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2618   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2619   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2620   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2621   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2622   ALTIVEC_BUILTIN_VEC_VMULESB,
2623   ALTIVEC_BUILTIN_VEC_VMULESH,
2624   ALTIVEC_BUILTIN_VEC_VMULEUB,
2625   ALTIVEC_BUILTIN_VEC_VMULEUH,
2626   ALTIVEC_BUILTIN_VEC_VMULOSB,
2627   ALTIVEC_BUILTIN_VEC_VMULOSH,
2628   ALTIVEC_BUILTIN_VEC_VMULOUB,
2629   ALTIVEC_BUILTIN_VEC_VMULOUH,
2630   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2631   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2632   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2633   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2634   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2635   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2636   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2637   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2638   ALTIVEC_BUILTIN_VEC_VRLB,
2639   ALTIVEC_BUILTIN_VEC_VRLH,
2640   ALTIVEC_BUILTIN_VEC_VRLW,
2641   ALTIVEC_BUILTIN_VEC_VSLB,
2642   ALTIVEC_BUILTIN_VEC_VSLH,
2643   ALTIVEC_BUILTIN_VEC_VSLW,
2644   ALTIVEC_BUILTIN_VEC_VSPLTB,
2645   ALTIVEC_BUILTIN_VEC_VSPLTH,
2646   ALTIVEC_BUILTIN_VEC_VSPLTW,
2647   ALTIVEC_BUILTIN_VEC_VSRAB,
2648   ALTIVEC_BUILTIN_VEC_VSRAH,
2649   ALTIVEC_BUILTIN_VEC_VSRAW,
2650   ALTIVEC_BUILTIN_VEC_VSRB,
2651   ALTIVEC_BUILTIN_VEC_VSRH,
2652   ALTIVEC_BUILTIN_VEC_VSRW,
2653   ALTIVEC_BUILTIN_VEC_VSUBFP,
2654   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2655   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2656   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2657   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2658   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2659   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2660   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2661   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2662   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2663   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2664   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2665   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2666   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2667   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2668   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2669   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2670   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2671   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2672   ALTIVEC_BUILTIN_VEC_XOR,
2673   ALTIVEC_BUILTIN_VEC_STEP,
2674   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2675
2676   /* SPE builtins.  */
2677   SPE_BUILTIN_EVADDW,
2678   SPE_BUILTIN_EVAND,
2679   SPE_BUILTIN_EVANDC,
2680   SPE_BUILTIN_EVDIVWS,
2681   SPE_BUILTIN_EVDIVWU,
2682   SPE_BUILTIN_EVEQV,
2683   SPE_BUILTIN_EVFSADD,
2684   SPE_BUILTIN_EVFSDIV,
2685   SPE_BUILTIN_EVFSMUL,
2686   SPE_BUILTIN_EVFSSUB,
2687   SPE_BUILTIN_EVLDDX,
2688   SPE_BUILTIN_EVLDHX,
2689   SPE_BUILTIN_EVLDWX,
2690   SPE_BUILTIN_EVLHHESPLATX,
2691   SPE_BUILTIN_EVLHHOSSPLATX,
2692   SPE_BUILTIN_EVLHHOUSPLATX,
2693   SPE_BUILTIN_EVLWHEX,
2694   SPE_BUILTIN_EVLWHOSX,
2695   SPE_BUILTIN_EVLWHOUX,
2696   SPE_BUILTIN_EVLWHSPLATX,
2697   SPE_BUILTIN_EVLWWSPLATX,
2698   SPE_BUILTIN_EVMERGEHI,
2699   SPE_BUILTIN_EVMERGEHILO,
2700   SPE_BUILTIN_EVMERGELO,
2701   SPE_BUILTIN_EVMERGELOHI,
2702   SPE_BUILTIN_EVMHEGSMFAA,
2703   SPE_BUILTIN_EVMHEGSMFAN,
2704   SPE_BUILTIN_EVMHEGSMIAA,
2705   SPE_BUILTIN_EVMHEGSMIAN,
2706   SPE_BUILTIN_EVMHEGUMIAA,
2707   SPE_BUILTIN_EVMHEGUMIAN,
2708   SPE_BUILTIN_EVMHESMF,
2709   SPE_BUILTIN_EVMHESMFA,
2710   SPE_BUILTIN_EVMHESMFAAW,
2711   SPE_BUILTIN_EVMHESMFANW,
2712   SPE_BUILTIN_EVMHESMI,
2713   SPE_BUILTIN_EVMHESMIA,
2714   SPE_BUILTIN_EVMHESMIAAW,
2715   SPE_BUILTIN_EVMHESMIANW,
2716   SPE_BUILTIN_EVMHESSF,
2717   SPE_BUILTIN_EVMHESSFA,
2718   SPE_BUILTIN_EVMHESSFAAW,
2719   SPE_BUILTIN_EVMHESSFANW,
2720   SPE_BUILTIN_EVMHESSIAAW,
2721   SPE_BUILTIN_EVMHESSIANW,
2722   SPE_BUILTIN_EVMHEUMI,
2723   SPE_BUILTIN_EVMHEUMIA,
2724   SPE_BUILTIN_EVMHEUMIAAW,
2725   SPE_BUILTIN_EVMHEUMIANW,
2726   SPE_BUILTIN_EVMHEUSIAAW,
2727   SPE_BUILTIN_EVMHEUSIANW,
2728   SPE_BUILTIN_EVMHOGSMFAA,
2729   SPE_BUILTIN_EVMHOGSMFAN,
2730   SPE_BUILTIN_EVMHOGSMIAA,
2731   SPE_BUILTIN_EVMHOGSMIAN,
2732   SPE_BUILTIN_EVMHOGUMIAA,
2733   SPE_BUILTIN_EVMHOGUMIAN,
2734   SPE_BUILTIN_EVMHOSMF,
2735   SPE_BUILTIN_EVMHOSMFA,
2736   SPE_BUILTIN_EVMHOSMFAAW,
2737   SPE_BUILTIN_EVMHOSMFANW,
2738   SPE_BUILTIN_EVMHOSMI,
2739   SPE_BUILTIN_EVMHOSMIA,
2740   SPE_BUILTIN_EVMHOSMIAAW,
2741   SPE_BUILTIN_EVMHOSMIANW,
2742   SPE_BUILTIN_EVMHOSSF,
2743   SPE_BUILTIN_EVMHOSSFA,
2744   SPE_BUILTIN_EVMHOSSFAAW,
2745   SPE_BUILTIN_EVMHOSSFANW,
2746   SPE_BUILTIN_EVMHOSSIAAW,
2747   SPE_BUILTIN_EVMHOSSIANW,
2748   SPE_BUILTIN_EVMHOUMI,
2749   SPE_BUILTIN_EVMHOUMIA,
2750   SPE_BUILTIN_EVMHOUMIAAW,
2751   SPE_BUILTIN_EVMHOUMIANW,
2752   SPE_BUILTIN_EVMHOUSIAAW,
2753   SPE_BUILTIN_EVMHOUSIANW,
2754   SPE_BUILTIN_EVMWHSMF,
2755   SPE_BUILTIN_EVMWHSMFA,
2756   SPE_BUILTIN_EVMWHSMI,
2757   SPE_BUILTIN_EVMWHSMIA,
2758   SPE_BUILTIN_EVMWHSSF,
2759   SPE_BUILTIN_EVMWHSSFA,
2760   SPE_BUILTIN_EVMWHUMI,
2761   SPE_BUILTIN_EVMWHUMIA,
2762   SPE_BUILTIN_EVMWLSMIAAW,
2763   SPE_BUILTIN_EVMWLSMIANW,
2764   SPE_BUILTIN_EVMWLSSIAAW,
2765   SPE_BUILTIN_EVMWLSSIANW,
2766   SPE_BUILTIN_EVMWLUMI,
2767   SPE_BUILTIN_EVMWLUMIA,
2768   SPE_BUILTIN_EVMWLUMIAAW,
2769   SPE_BUILTIN_EVMWLUMIANW,
2770   SPE_BUILTIN_EVMWLUSIAAW,
2771   SPE_BUILTIN_EVMWLUSIANW,
2772   SPE_BUILTIN_EVMWSMF,
2773   SPE_BUILTIN_EVMWSMFA,
2774   SPE_BUILTIN_EVMWSMFAA,
2775   SPE_BUILTIN_EVMWSMFAN,
2776   SPE_BUILTIN_EVMWSMI,
2777   SPE_BUILTIN_EVMWSMIA,
2778   SPE_BUILTIN_EVMWSMIAA,
2779   SPE_BUILTIN_EVMWSMIAN,
2780   SPE_BUILTIN_EVMWHSSFAA,
2781   SPE_BUILTIN_EVMWSSF,
2782   SPE_BUILTIN_EVMWSSFA,
2783   SPE_BUILTIN_EVMWSSFAA,
2784   SPE_BUILTIN_EVMWSSFAN,
2785   SPE_BUILTIN_EVMWUMI,
2786   SPE_BUILTIN_EVMWUMIA,
2787   SPE_BUILTIN_EVMWUMIAA,
2788   SPE_BUILTIN_EVMWUMIAN,
2789   SPE_BUILTIN_EVNAND,
2790   SPE_BUILTIN_EVNOR,
2791   SPE_BUILTIN_EVOR,
2792   SPE_BUILTIN_EVORC,
2793   SPE_BUILTIN_EVRLW,
2794   SPE_BUILTIN_EVSLW,
2795   SPE_BUILTIN_EVSRWS,
2796   SPE_BUILTIN_EVSRWU,
2797   SPE_BUILTIN_EVSTDDX,
2798   SPE_BUILTIN_EVSTDHX,
2799   SPE_BUILTIN_EVSTDWX,
2800   SPE_BUILTIN_EVSTWHEX,
2801   SPE_BUILTIN_EVSTWHOX,
2802   SPE_BUILTIN_EVSTWWEX,
2803   SPE_BUILTIN_EVSTWWOX,
2804   SPE_BUILTIN_EVSUBFW,
2805   SPE_BUILTIN_EVXOR,
2806   SPE_BUILTIN_EVABS,
2807   SPE_BUILTIN_EVADDSMIAAW,
2808   SPE_BUILTIN_EVADDSSIAAW,
2809   SPE_BUILTIN_EVADDUMIAAW,
2810   SPE_BUILTIN_EVADDUSIAAW,
2811   SPE_BUILTIN_EVCNTLSW,
2812   SPE_BUILTIN_EVCNTLZW,
2813   SPE_BUILTIN_EVEXTSB,
2814   SPE_BUILTIN_EVEXTSH,
2815   SPE_BUILTIN_EVFSABS,
2816   SPE_BUILTIN_EVFSCFSF,
2817   SPE_BUILTIN_EVFSCFSI,
2818   SPE_BUILTIN_EVFSCFUF,
2819   SPE_BUILTIN_EVFSCFUI,
2820   SPE_BUILTIN_EVFSCTSF,
2821   SPE_BUILTIN_EVFSCTSI,
2822   SPE_BUILTIN_EVFSCTSIZ,
2823   SPE_BUILTIN_EVFSCTUF,
2824   SPE_BUILTIN_EVFSCTUI,
2825   SPE_BUILTIN_EVFSCTUIZ,
2826   SPE_BUILTIN_EVFSNABS,
2827   SPE_BUILTIN_EVFSNEG,
2828   SPE_BUILTIN_EVMRA,
2829   SPE_BUILTIN_EVNEG,
2830   SPE_BUILTIN_EVRNDW,
2831   SPE_BUILTIN_EVSUBFSMIAAW,
2832   SPE_BUILTIN_EVSUBFSSIAAW,
2833   SPE_BUILTIN_EVSUBFUMIAAW,
2834   SPE_BUILTIN_EVSUBFUSIAAW,
2835   SPE_BUILTIN_EVADDIW,
2836   SPE_BUILTIN_EVLDD,
2837   SPE_BUILTIN_EVLDH,
2838   SPE_BUILTIN_EVLDW,
2839   SPE_BUILTIN_EVLHHESPLAT,
2840   SPE_BUILTIN_EVLHHOSSPLAT,
2841   SPE_BUILTIN_EVLHHOUSPLAT,
2842   SPE_BUILTIN_EVLWHE,
2843   SPE_BUILTIN_EVLWHOS,
2844   SPE_BUILTIN_EVLWHOU,
2845   SPE_BUILTIN_EVLWHSPLAT,
2846   SPE_BUILTIN_EVLWWSPLAT,
2847   SPE_BUILTIN_EVRLWI,
2848   SPE_BUILTIN_EVSLWI,
2849   SPE_BUILTIN_EVSRWIS,
2850   SPE_BUILTIN_EVSRWIU,
2851   SPE_BUILTIN_EVSTDD,
2852   SPE_BUILTIN_EVSTDH,
2853   SPE_BUILTIN_EVSTDW,
2854   SPE_BUILTIN_EVSTWHE,
2855   SPE_BUILTIN_EVSTWHO,
2856   SPE_BUILTIN_EVSTWWE,
2857   SPE_BUILTIN_EVSTWWO,
2858   SPE_BUILTIN_EVSUBIFW,
2859
2860   /* Compares.  */
2861   SPE_BUILTIN_EVCMPEQ,
2862   SPE_BUILTIN_EVCMPGTS,
2863   SPE_BUILTIN_EVCMPGTU,
2864   SPE_BUILTIN_EVCMPLTS,
2865   SPE_BUILTIN_EVCMPLTU,
2866   SPE_BUILTIN_EVFSCMPEQ,
2867   SPE_BUILTIN_EVFSCMPGT,
2868   SPE_BUILTIN_EVFSCMPLT,
2869   SPE_BUILTIN_EVFSTSTEQ,
2870   SPE_BUILTIN_EVFSTSTGT,
2871   SPE_BUILTIN_EVFSTSTLT,
2872
2873   /* EVSEL compares.  */
2874   SPE_BUILTIN_EVSEL_CMPEQ,
2875   SPE_BUILTIN_EVSEL_CMPGTS,
2876   SPE_BUILTIN_EVSEL_CMPGTU,
2877   SPE_BUILTIN_EVSEL_CMPLTS,
2878   SPE_BUILTIN_EVSEL_CMPLTU,
2879   SPE_BUILTIN_EVSEL_FSCMPEQ,
2880   SPE_BUILTIN_EVSEL_FSCMPGT,
2881   SPE_BUILTIN_EVSEL_FSCMPLT,
2882   SPE_BUILTIN_EVSEL_FSTSTEQ,
2883   SPE_BUILTIN_EVSEL_FSTSTGT,
2884   SPE_BUILTIN_EVSEL_FSTSTLT,
2885
2886   SPE_BUILTIN_EVSPLATFI,
2887   SPE_BUILTIN_EVSPLATI,
2888   SPE_BUILTIN_EVMWHSSMAA,
2889   SPE_BUILTIN_EVMWHSMFAA,
2890   SPE_BUILTIN_EVMWHSMIAA,
2891   SPE_BUILTIN_EVMWHUSIAA,
2892   SPE_BUILTIN_EVMWHUMIAA,
2893   SPE_BUILTIN_EVMWHSSFAN,
2894   SPE_BUILTIN_EVMWHSSIAN,
2895   SPE_BUILTIN_EVMWHSMFAN,
2896   SPE_BUILTIN_EVMWHSMIAN,
2897   SPE_BUILTIN_EVMWHUSIAN,
2898   SPE_BUILTIN_EVMWHUMIAN,
2899   SPE_BUILTIN_EVMWHGSSFAA,
2900   SPE_BUILTIN_EVMWHGSMFAA,
2901   SPE_BUILTIN_EVMWHGSMIAA,
2902   SPE_BUILTIN_EVMWHGUMIAA,
2903   SPE_BUILTIN_EVMWHGSSFAN,
2904   SPE_BUILTIN_EVMWHGSMFAN,
2905   SPE_BUILTIN_EVMWHGSMIAN,
2906   SPE_BUILTIN_EVMWHGUMIAN,
2907   SPE_BUILTIN_MTSPEFSCR,
2908   SPE_BUILTIN_MFSPEFSCR,
2909   SPE_BUILTIN_BRINC,
2910
2911   RS6000_BUILTIN_COUNT
2912 };
2913
2914 enum rs6000_builtin_type_index
2915 {
2916   RS6000_BTI_NOT_OPAQUE,
2917   RS6000_BTI_opaque_V2SI,
2918   RS6000_BTI_opaque_V2SF,
2919   RS6000_BTI_opaque_p_V2SI,
2920   RS6000_BTI_opaque_V4SI,
2921   RS6000_BTI_V16QI,
2922   RS6000_BTI_V2SI,
2923   RS6000_BTI_V2SF,
2924   RS6000_BTI_V4HI,
2925   RS6000_BTI_V4SI,
2926   RS6000_BTI_V4SF,
2927   RS6000_BTI_V8HI,
2928   RS6000_BTI_unsigned_V16QI,
2929   RS6000_BTI_unsigned_V8HI,
2930   RS6000_BTI_unsigned_V4SI,
2931   RS6000_BTI_bool_char,          /* __bool char */
2932   RS6000_BTI_bool_short,         /* __bool short */
2933   RS6000_BTI_bool_int,           /* __bool int */
2934   RS6000_BTI_pixel,              /* __pixel */
2935   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
2936   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
2937   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
2938   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
2939   RS6000_BTI_long,               /* long_integer_type_node */
2940   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
2941   RS6000_BTI_INTQI,              /* intQI_type_node */
2942   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
2943   RS6000_BTI_INTHI,              /* intHI_type_node */
2944   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
2945   RS6000_BTI_INTSI,              /* intSI_type_node */
2946   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
2947   RS6000_BTI_float,              /* float_type_node */
2948   RS6000_BTI_void,               /* void_type_node */
2949   RS6000_BTI_MAX
2950 };
2951
2952
2953 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
2954 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
2955 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
2956 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
2957 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
2958 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
2959 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
2960 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
2961 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
2962 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
2963 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
2964 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
2965 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
2966 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
2967 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
2968 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
2969 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
2970 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
2971 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
2972 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
2973 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
2974 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
2975
2976 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
2977 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
2978 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
2979 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
2980 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
2981 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
2982 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
2983 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
2984 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
2985 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
2986
2987 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
2988 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
2989