OSDN Git Service

* function.c (stack_protect_epilogue): Pass label to
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005 Free Software Foundation, Inc.
4    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
5
6    This file is part of GCC.
7
8    GCC is free software; you can redistribute it and/or modify it
9    under the terms of the GNU General Public License as published
10    by the Free Software Foundation; either version 2, or (at your
11    option) any later version.
12
13    GCC is distributed in the hope that it will be useful, but WITHOUT
14    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
15    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
16    License for more details.
17
18    You should have received a copy of the GNU General Public License
19    along with GCC; see the file COPYING.  If not, write to the
20    Free Software Foundation, 51 Franklin Street, Fifth Floor, Boston,
21    MA 02110-1301, USA.  */
22
23 /* Note that some other tm.h files include this one and then override
24    many of the definitions.  */
25
26 /* Definitions for the object file format.  These are set at
27    compile-time.  */
28
29 #define OBJECT_XCOFF 1
30 #define OBJECT_ELF 2
31 #define OBJECT_PEF 3
32 #define OBJECT_MACHO 4
33
34 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
35 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
36 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
37 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
38
39 #ifndef TARGET_AIX
40 #define TARGET_AIX 0
41 #endif
42
43 /* Control whether function entry points use a "dot" symbol when
44    ABI_AIX.  */
45 #define DOT_SYMBOLS 1
46
47 /* Default string to use for cpu if not specified.  */
48 #ifndef TARGET_CPU_DEFAULT
49 #define TARGET_CPU_DEFAULT ((char *)0)
50 #endif
51
52 /* If configured for PPC405, support PPC405CR Erratum77.  */
53 #ifdef CONFIG_PPC405CR
54 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
55 #else
56 #define PPC405_ERRATUM77 0
57 #endif
58
59 /* Common ASM definitions used by ASM_SPEC among the various targets
60    for handling -mcpu=xxx switches.  */
61 #define ASM_CPU_SPEC \
62 "%{!mcpu*: \
63   %{mpower: %{!mpower2: -mpwr}} \
64   %{mpower2: -mpwrx} \
65   %{mpowerpc64*: -mppc64} \
66   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
67   %{mno-power: %{!mpowerpc*: -mcom}} \
68   %{!mno-power: %{!mpower*: %(asm_default)}}} \
69 %{mcpu=common: -mcom} \
70 %{mcpu=power: -mpwr} \
71 %{mcpu=power2: -mpwrx} \
72 %{mcpu=power3: -mppc64} \
73 %{mcpu=power4: -mpower4} \
74 %{mcpu=power5: -mpower4} \
75 %{mcpu=powerpc: -mppc} \
76 %{mcpu=rios: -mpwr} \
77 %{mcpu=rios1: -mpwr} \
78 %{mcpu=rios2: -mpwrx} \
79 %{mcpu=rsc: -mpwr} \
80 %{mcpu=rsc1: -mpwr} \
81 %{mcpu=rs64a: -mppc64} \
82 %{mcpu=401: -mppc} \
83 %{mcpu=403: -m403} \
84 %{mcpu=405: -m405} \
85 %{mcpu=405fp: -m405} \
86 %{mcpu=440: -m440} \
87 %{mcpu=440fp: -m440} \
88 %{mcpu=505: -mppc} \
89 %{mcpu=601: -m601} \
90 %{mcpu=602: -mppc} \
91 %{mcpu=603: -mppc} \
92 %{mcpu=603e: -mppc} \
93 %{mcpu=ec603e: -mppc} \
94 %{mcpu=604: -mppc} \
95 %{mcpu=604e: -mppc} \
96 %{mcpu=620: -mppc64} \
97 %{mcpu=630: -mppc64} \
98 %{mcpu=740: -mppc} \
99 %{mcpu=750: -mppc} \
100 %{mcpu=G3: -mppc} \
101 %{mcpu=7400: -mppc -maltivec} \
102 %{mcpu=7450: -mppc -maltivec} \
103 %{mcpu=G4: -mppc -maltivec} \
104 %{mcpu=801: -mppc} \
105 %{mcpu=821: -mppc} \
106 %{mcpu=823: -mppc} \
107 %{mcpu=860: -mppc} \
108 %{mcpu=970: -mpower4 -maltivec} \
109 %{mcpu=G5: -mpower4 -maltivec} \
110 %{mcpu=8540: -me500} \
111 %{maltivec: -maltivec} \
112 -many"
113
114 #define CPP_DEFAULT_SPEC ""
115
116 #define ASM_DEFAULT_SPEC ""
117
118 /* This macro defines names of additional specifications to put in the specs
119    that can be used in various specifications like CC1_SPEC.  Its definition
120    is an initializer with a subgrouping for each command option.
121
122    Each subgrouping contains a string constant, that defines the
123    specification name, and a string constant that used by the GCC driver
124    program.
125
126    Do not define this macro if it does not need to do anything.  */
127
128 #define SUBTARGET_EXTRA_SPECS
129
130 #define EXTRA_SPECS                                                     \
131   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
132   { "asm_cpu",                  ASM_CPU_SPEC },                         \
133   { "asm_default",              ASM_DEFAULT_SPEC },                     \
134   SUBTARGET_EXTRA_SPECS
135
136 /* Architecture type.  */
137
138 /* Define TARGET_MFCRF if the target assembler does not support the
139    optional field operand for mfcr.  */
140
141 #ifndef HAVE_AS_MFCRF
142 #undef  TARGET_MFCRF
143 #define TARGET_MFCRF 0
144 #endif
145
146 /* Define TARGET_POPCNTB if the target assembler does not support the
147    popcount byte instruction.  */
148
149 #ifndef HAVE_AS_POPCNTB
150 #undef  TARGET_POPCNTB
151 #define TARGET_POPCNTB 0
152 #endif
153
154 #ifndef TARGET_SECURE_PLT
155 #define TARGET_SECURE_PLT 0
156 #endif
157
158 #define TARGET_32BIT            (! TARGET_64BIT)
159
160 #ifndef HAVE_AS_TLS
161 #define HAVE_AS_TLS 0
162 #endif
163
164 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
165 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
166   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
167
168 #ifdef IN_LIBGCC2
169 /* For libgcc2 we make sure this is a compile time constant */
170 #if defined (__64BIT__) || defined (__powerpc64__)
171 #undef TARGET_POWERPC64
172 #define TARGET_POWERPC64        1
173 #else
174 #undef TARGET_POWERPC64
175 #define TARGET_POWERPC64        0
176 #endif
177 #else
178     /* The option machinery will define this.  */
179 #endif
180
181 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
182
183 /* Processor type.  Order must match cpu attribute in MD file.  */
184 enum processor_type
185  {
186    PROCESSOR_RIOS1,
187    PROCESSOR_RIOS2,
188    PROCESSOR_RS64A,
189    PROCESSOR_MPCCORE,
190    PROCESSOR_PPC403,
191    PROCESSOR_PPC405,
192    PROCESSOR_PPC440,
193    PROCESSOR_PPC601,
194    PROCESSOR_PPC603,
195    PROCESSOR_PPC604,
196    PROCESSOR_PPC604e,
197    PROCESSOR_PPC620,
198    PROCESSOR_PPC630,
199    PROCESSOR_PPC750,
200    PROCESSOR_PPC7400,
201    PROCESSOR_PPC7450,
202    PROCESSOR_PPC8540,
203    PROCESSOR_POWER4,
204    PROCESSOR_POWER5
205 };
206
207 extern enum processor_type rs6000_cpu;
208
209 /* Recast the processor type to the cpu attribute.  */
210 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
211
212 /* Define generic processor types based upon current deployment.  */
213 #define PROCESSOR_COMMON    PROCESSOR_PPC601
214 #define PROCESSOR_POWER     PROCESSOR_RIOS1
215 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
216 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
217
218 /* Define the default processor.  This is overridden by other tm.h files.  */
219 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
220 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
221
222 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
223    and the old mnemonics are dialect zero.  */
224 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
225
226 /* Types of costly dependences.  */
227 enum rs6000_dependence_cost
228  {
229    max_dep_latency = 1000,
230    no_dep_costly,
231    all_deps_costly,
232    true_store_to_load_dep_costly,
233    store_to_load_dep_costly
234  };
235
236 /* Types of nop insertion schemes in sched target hook sched_finish.  */
237 enum rs6000_nop_insertion
238   {
239     sched_finish_regroup_exact = 1000,
240     sched_finish_pad_groups,
241     sched_finish_none
242   };
243
244 /* Dispatch group termination caused by an insn.  */
245 enum group_termination
246   {
247     current_group,
248     previous_group
249   };
250
251 /* Support for a compile-time default CPU, et cetera.  The rules are:
252    --with-cpu is ignored if -mcpu is specified.
253    --with-tune is ignored if -mtune is specified.
254    --with-float is ignored if -mhard-float or -msoft-float are
255     specified.  */
256 #define OPTION_DEFAULT_SPECS \
257   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
258   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
259   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
260
261 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
262 struct rs6000_cpu_select
263 {
264   const char *string;
265   const char *name;
266   int set_tune_p;
267   int set_arch_p;
268 };
269
270 extern struct rs6000_cpu_select rs6000_select[];
271
272 /* Debug support */
273 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
274 extern int rs6000_debug_stack;          /* debug stack applications */
275 extern int rs6000_debug_arg;            /* debug argument handling */
276
277 #define TARGET_DEBUG_STACK      rs6000_debug_stack
278 #define TARGET_DEBUG_ARG        rs6000_debug_arg
279
280 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
281
282 /* These are separate from target_flags because we've run out of bits
283    there.  */
284 extern int rs6000_long_double_type_size;
285 extern int rs6000_altivec_abi;
286 extern int rs6000_spe_abi;
287 extern int rs6000_float_gprs;
288 extern int rs6000_alignment_flags;
289 extern const char *rs6000_sched_insert_nops_str;
290 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
291
292 /* Alignment options for fields in structures for sub-targets following
293    AIX-like ABI.
294    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
295    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
296
297    Override the macro definitions when compiling libobjc to avoid undefined
298    reference to rs6000_alignment_flags due to library's use of GCC alignment
299    macros which use the macros below.  */
300
301 #ifndef IN_TARGET_LIBS
302 #define MASK_ALIGN_POWER   0x00000000
303 #define MASK_ALIGN_NATURAL 0x00000001
304 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
305 #else
306 #define TARGET_ALIGN_NATURAL 0
307 #endif
308
309 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
310 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
311
312 #define TARGET_SPE_ABI 0
313 #define TARGET_SPE 0
314 #define TARGET_E500 0
315 #define TARGET_ISEL 0
316 #define TARGET_FPRS 1
317 #define TARGET_E500_SINGLE 0
318 #define TARGET_E500_DOUBLE 0
319
320 /* Sometimes certain combinations of command options do not make sense
321    on a particular target machine.  You can define a macro
322    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
323    defined, is executed once just after all the command options have
324    been parsed.
325
326    Do not use this macro to turn on various extra optimizations for
327    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
328
329    On the RS/6000 this is used to define the target cpu type.  */
330
331 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
332
333 /* Define this to change the optimizations performed by default.  */
334 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
335
336 /* Show we can debug even without a frame pointer.  */
337 #define CAN_DEBUG_WITHOUT_FP
338
339 /* Target pragma.  */
340 #define REGISTER_TARGET_PRAGMAS() do {                          \
341   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
342 } while (0)
343
344 /* Target #defines.  */
345 #define TARGET_CPU_CPP_BUILTINS() \
346   rs6000_cpu_cpp_builtins (pfile)
347
348 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
349    we're compiling for.  Some configurations may need to override it.  */
350 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
351   do                                            \
352     {                                           \
353       if (BYTES_BIG_ENDIAN)                     \
354         {                                       \
355           builtin_define ("__BIG_ENDIAN__");    \
356           builtin_define ("_BIG_ENDIAN");       \
357           builtin_assert ("machine=bigendian"); \
358         }                                       \
359       else                                      \
360         {                                       \
361           builtin_define ("__LITTLE_ENDIAN__"); \
362           builtin_define ("_LITTLE_ENDIAN");    \
363           builtin_assert ("machine=littleendian"); \
364         }                                       \
365     }                                           \
366   while (0)
367 \f
368 /* Target machine storage layout.  */
369
370 /* Define this macro if it is advisable to hold scalars in registers
371    in a wider mode than that declared by the program.  In such cases,
372    the value is constrained to be within the bounds of the declared
373    type, but kept valid in the wider mode.  The signedness of the
374    extension may differ from that of the type.  */
375
376 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
377   if (GET_MODE_CLASS (MODE) == MODE_INT         \
378       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
379     (MODE) = TARGET_32BIT ? SImode : DImode;
380
381 /* Define this if most significant bit is lowest numbered
382    in instructions that operate on numbered bit-fields.  */
383 /* That is true on RS/6000.  */
384 #define BITS_BIG_ENDIAN 1
385
386 /* Define this if most significant byte of a word is the lowest numbered.  */
387 /* That is true on RS/6000.  */
388 #define BYTES_BIG_ENDIAN 1
389
390 /* Define this if most significant word of a multiword number is lowest
391    numbered.
392
393    For RS/6000 we can decide arbitrarily since there are no machine
394    instructions for them.  Might as well be consistent with bits and bytes.  */
395 #define WORDS_BIG_ENDIAN 1
396
397 #define MAX_BITS_PER_WORD 64
398
399 /* Width of a word, in units (bytes).  */
400 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
401 #ifdef IN_LIBGCC2
402 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
403 #else
404 #define MIN_UNITS_PER_WORD 4
405 #endif
406 #define UNITS_PER_FP_WORD 8
407 #define UNITS_PER_ALTIVEC_WORD 16
408 #define UNITS_PER_SPE_WORD 8
409
410 /* Type used for ptrdiff_t, as a string used in a declaration.  */
411 #define PTRDIFF_TYPE "int"
412
413 /* Type used for size_t, as a string used in a declaration.  */
414 #define SIZE_TYPE "long unsigned int"
415
416 /* Type used for wchar_t, as a string used in a declaration.  */
417 #define WCHAR_TYPE "short unsigned int"
418
419 /* Width of wchar_t in bits.  */
420 #define WCHAR_TYPE_SIZE 16
421
422 /* A C expression for the size in bits of the type `short' on the
423    target machine.  If you don't define this, the default is half a
424    word.  (If this would be less than one storage unit, it is
425    rounded up to one unit.)  */
426 #define SHORT_TYPE_SIZE 16
427
428 /* A C expression for the size in bits of the type `int' on the
429    target machine.  If you don't define this, the default is one
430    word.  */
431 #define INT_TYPE_SIZE 32
432
433 /* A C expression for the size in bits of the type `long' on the
434    target machine.  If you don't define this, the default is one
435    word.  */
436 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
437
438 /* A C expression for the size in bits of the type `long long' on the
439    target machine.  If you don't define this, the default is two
440    words.  */
441 #define LONG_LONG_TYPE_SIZE 64
442
443 /* A C expression for the size in bits of the type `float' on the
444    target machine.  If you don't define this, the default is one
445    word.  */
446 #define FLOAT_TYPE_SIZE 32
447
448 /* A C expression for the size in bits of the type `double' on the
449    target machine.  If you don't define this, the default is two
450    words.  */
451 #define DOUBLE_TYPE_SIZE 64
452
453 /* A C expression for the size in bits of the type `long double' on
454    the target machine.  If you don't define this, the default is two
455    words.  */
456 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
457
458 /* Define this to set long double type size to use in libgcc2.c, which can
459    not depend on target_flags.  */
460 #ifdef __LONG_DOUBLE_128__
461 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
462 #else
463 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
464 #endif
465
466 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
467 #define WIDEST_HARDWARE_FP_SIZE 64
468
469 /* Width in bits of a pointer.
470    See also the macro `Pmode' defined below.  */
471 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
472
473 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
474 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
475
476 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
477 #define STACK_BOUNDARY \
478   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
479
480 /* Allocation boundary (in *bits*) for the code of a function.  */
481 #define FUNCTION_BOUNDARY 32
482
483 /* No data type wants to be aligned rounder than this.  */
484 #define BIGGEST_ALIGNMENT 128
485
486 /* A C expression to compute the alignment for a variables in the
487    local store.  TYPE is the data type, and ALIGN is the alignment
488    that the object would ordinarily have.  */
489 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
490   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
491     (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 : \
492     (TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE) ? 64 : ALIGN)
493
494 /* Alignment of field after `int : 0' in a structure.  */
495 #define EMPTY_FIELD_BOUNDARY 32
496
497 /* Every structure's size must be a multiple of this.  */
498 #define STRUCTURE_SIZE_BOUNDARY 8
499
500 /* Return 1 if a structure or array containing FIELD should be
501    accessed using `BLKMODE'.
502
503    For the SPE, simd types are V2SI, and gcc can be tempted to put the
504    entire thing in a DI and use subregs to access the internals.
505    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
506    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
507    best thing to do is set structs to BLKmode and avoid Severe Tire
508    Damage.
509
510    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
511    fit into 1, whereas DI still needs two.  */
512 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
513   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
514    || (TARGET_E500_DOUBLE && (MODE) == DFmode))
515
516 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
517 #define PCC_BITFIELD_TYPE_MATTERS 1
518
519 /* Make strings word-aligned so strcpy from constants will be faster.
520    Make vector constants quadword aligned.  */
521 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
522   (TREE_CODE (EXP) == STRING_CST                                 \
523    && (ALIGN) < BITS_PER_WORD                                    \
524    ? BITS_PER_WORD                                               \
525    : (ALIGN))
526
527 /* Make arrays of chars word-aligned for the same reasons.
528    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
529    64 bits.  */
530 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
531   (TREE_CODE (TYPE) == VECTOR_TYPE ? (TARGET_SPE_ABI ? 64 : 128)        \
532    : (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 \
533    : TREE_CODE (TYPE) == ARRAY_TYPE             \
534    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
535    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
536
537 /* Nonzero if move instructions will actually fail to work
538    when given unaligned data.  */
539 #define STRICT_ALIGNMENT 0
540
541 /* Define this macro to be the value 1 if unaligned accesses have a cost
542    many times greater than aligned accesses, for example if they are
543    emulated in a trap handler.  */
544 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
545   (STRICT_ALIGNMENT                                                     \
546    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
547         || (MODE) == DImode)                                            \
548        && (ALIGN) < 32))
549 \f
550 /* Standard register usage.  */
551
552 /* Number of actual hardware registers.
553    The hardware registers are assigned numbers for the compiler
554    from 0 to just below FIRST_PSEUDO_REGISTER.
555    All registers that the compiler knows about must be given numbers,
556    even those that are not normally considered general registers.
557
558    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
559    an MQ register, a count register, a link register, and 8 condition
560    register fields, which we view here as separate registers.  AltiVec
561    adds 32 vector registers and a VRsave register.
562
563    In addition, the difference between the frame and argument pointers is
564    a function of the number of registers saved, so we need to have a
565    register for AP that will later be eliminated in favor of SP or FP.
566    This is a normal register, but it is fixed.
567
568    We also create a pseudo register for float/int conversions, that will
569    really represent the memory location used.  It is represented here as
570    a register, in order to work around problems in allocating stack storage
571    in inline functions.
572
573    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
574    pointer, which is eventually eliminated in favor of SP or FP.  */
575
576 #define FIRST_PSEUDO_REGISTER 114
577
578 /* This must be included for pre gcc 3.0 glibc compatibility.  */
579 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
580
581 /* Add 32 dwarf columns for synthetic SPE registers.  */
582 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
583
584 /* The SPE has an additional 32 synthetic registers, with DWARF debug
585    info numbering for these registers starting at 1200.  While eh_frame
586    register numbering need not be the same as the debug info numbering,
587    we choose to number these regs for eh_frame at 1200 too.  This allows
588    future versions of the rs6000 backend to add hard registers and
589    continue to use the gcc hard register numbering for eh_frame.  If the
590    extra SPE registers in eh_frame were numbered starting from the
591    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
592    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
593    avoid invalidating older SPE eh_frame info.
594
595    We must map them here to avoid huge unwinder tables mostly consisting
596    of unused space.  */
597 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
598   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
599
600 /* Use gcc hard register numbering for eh_frame.  */
601 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
602
603 /* 1 for registers that have pervasive standard uses
604    and are not available for the register allocator.
605
606    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
607    as a local register; for all other OS's r2 is the TOC pointer.
608
609    cr5 is not supposed to be used.
610
611    On System V implementations, r13 is fixed and not available for use.  */
612
613 #define FIXED_REGISTERS  \
614   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
615    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
616    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
617    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
618    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
619    /* AltiVec registers.  */                       \
620    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
621    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
622    1, 1                                            \
623    , 1, 1, 1                                       \
624 }
625
626 /* 1 for registers not available across function calls.
627    These must include the FIXED_REGISTERS and also any
628    registers that can be used without being saved.
629    The latter must include the registers where values are returned
630    and the register where structure-value addresses are passed.
631    Aside from that, you can include as many other registers as you like.  */
632
633 #define CALL_USED_REGISTERS  \
634   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
635    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
636    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
637    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
638    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
639    /* AltiVec registers.  */                       \
640    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
641    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
642    1, 1                                            \
643    , 1, 1, 1                                       \
644 }
645
646 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
647    the entire set of `FIXED_REGISTERS' be included.
648    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
649    This macro is optional.  If not specified, it defaults to the value
650    of `CALL_USED_REGISTERS'.  */
651
652 #define CALL_REALLY_USED_REGISTERS  \
653   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
654    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
655    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
656    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
657    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
658    /* AltiVec registers.  */                       \
659    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
660    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
661    0, 0                                            \
662    , 0, 0, 0                                       \
663 }
664
665 #define MQ_REGNO     64
666 #define CR0_REGNO    68
667 #define CR1_REGNO    69
668 #define CR2_REGNO    70
669 #define CR3_REGNO    71
670 #define CR4_REGNO    72
671 #define MAX_CR_REGNO 75
672 #define XER_REGNO    76
673 #define FIRST_ALTIVEC_REGNO     77
674 #define LAST_ALTIVEC_REGNO      108
675 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
676 #define VRSAVE_REGNO            109
677 #define VSCR_REGNO              110
678 #define SPE_ACC_REGNO           111
679 #define SPEFSCR_REGNO           112
680
681 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
682 #define FIRST_SAVED_FP_REGNO    (14+32)
683 #define FIRST_SAVED_GP_REGNO 13
684
685 /* List the order in which to allocate registers.  Each register must be
686    listed once, even those in FIXED_REGISTERS.
687
688    We allocate in the following order:
689         fp0             (not saved or used for anything)
690         fp13 - fp2      (not saved; incoming fp arg registers)
691         fp1             (not saved; return value)
692         fp31 - fp14     (saved; order given to save least number)
693         cr7, cr6        (not saved or special)
694         cr1             (not saved, but used for FP operations)
695         cr0             (not saved, but used for arithmetic operations)
696         cr4, cr3, cr2   (saved)
697         r0              (not saved; cannot be base reg)
698         r9              (not saved; best for TImode)
699         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
700         r3              (not saved; return value register)
701         r31 - r13       (saved; order given to save least number)
702         r12             (not saved; if used for DImode or DFmode would use r13)
703         mq              (not saved; best to use it if we can)
704         ctr             (not saved; when we have the choice ctr is better)
705         lr              (saved)
706         cr5, r1, r2, ap, xer (fixed)
707         v0 - v1         (not saved or used for anything)
708         v13 - v3        (not saved; incoming vector arg registers)
709         v2              (not saved; incoming vector arg reg; return value)
710         v19 - v14       (not saved or used for anything)
711         v31 - v20       (saved; order given to save least number)
712         vrsave, vscr    (fixed)
713         spe_acc, spefscr (fixed)
714         sfp             (fixed)
715 */
716
717 #if FIXED_R2 == 1
718 #define MAYBE_R2_AVAILABLE
719 #define MAYBE_R2_FIXED 2,
720 #else
721 #define MAYBE_R2_AVAILABLE 2,
722 #define MAYBE_R2_FIXED
723 #endif
724
725 #define REG_ALLOC_ORDER                                         \
726   {32,                                                          \
727    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
728    33,                                                          \
729    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
730    50, 49, 48, 47, 46,                                          \
731    75, 74, 69, 68, 72, 71, 70,                                  \
732    0, MAYBE_R2_AVAILABLE                                        \
733    9, 11, 10, 8, 7, 6, 5, 4,                                    \
734    3,                                                           \
735    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
736    18, 17, 16, 15, 14, 13, 12,                                  \
737    64, 66, 65,                                                  \
738    73, 1, MAYBE_R2_FIXED 67, 76,                                \
739    /* AltiVec registers.  */                                    \
740    77, 78,                                                      \
741    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
742    79,                                                          \
743    96, 95, 94, 93, 92, 91,                                      \
744    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
745    109, 110,                                                    \
746    111, 112, 113                                                \
747 }
748
749 /* True if register is floating-point.  */
750 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
751
752 /* True if register is a condition register.  */
753 #define CR_REGNO_P(N) ((N) >= 68 && (N) <= 75)
754
755 /* True if register is a condition register, but not cr0.  */
756 #define CR_REGNO_NOT_CR0_P(N) ((N) >= 69 && (N) <= 75)
757
758 /* True if register is an integer register.  */
759 #define INT_REGNO_P(N) \
760   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
761
762 /* SPE SIMD registers are just the GPRs.  */
763 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
764
765 /* True if register is the XER register.  */
766 #define XER_REGNO_P(N) ((N) == XER_REGNO)
767
768 /* True if register is an AltiVec register.  */
769 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
770
771 /* Return number of consecutive hard regs needed starting at reg REGNO
772    to hold something of mode MODE.  */
773
774 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
775
776 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
777   ((TARGET_32BIT && TARGET_POWERPC64                    \
778     && (GET_MODE_SIZE (MODE) > 4)  \
779     && INT_REGNO_P (REGNO)) ? 1 : 0)
780
781 #define ALTIVEC_VECTOR_MODE(MODE)       \
782          ((MODE) == V16QImode           \
783           || (MODE) == V8HImode         \
784           || (MODE) == V4SFmode         \
785           || (MODE) == V4SImode)
786
787 #define SPE_VECTOR_MODE(MODE)           \
788         ((MODE) == V4HImode             \
789          || (MODE) == V2SFmode          \
790          || (MODE) == V1DImode          \
791          || (MODE) == V2SImode)
792
793 #define UNITS_PER_SIMD_WORD                                     \
794         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                \
795          : (TARGET_SPE ? UNITS_PER_SPE_WORD : UNITS_PER_WORD))
796
797 /* Value is TRUE if hard register REGNO can hold a value of
798    machine-mode MODE.  */
799 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
800   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
801
802 /* Value is 1 if it is a good idea to tie two pseudo registers
803    when one has mode MODE1 and one has mode MODE2.
804    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
805    for any hard reg, then this must be 0 for correct output.  */
806 #define MODES_TIEABLE_P(MODE1, MODE2) \
807   (GET_MODE_CLASS (MODE1) == MODE_FLOAT         \
808    ? GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
809    : GET_MODE_CLASS (MODE2) == MODE_FLOAT       \
810    ? GET_MODE_CLASS (MODE1) == MODE_FLOAT       \
811    : GET_MODE_CLASS (MODE1) == MODE_CC          \
812    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
813    : GET_MODE_CLASS (MODE2) == MODE_CC          \
814    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
815    : SPE_VECTOR_MODE (MODE1)                    \
816    ? SPE_VECTOR_MODE (MODE2)                    \
817    : SPE_VECTOR_MODE (MODE2)                    \
818    ? SPE_VECTOR_MODE (MODE1)                    \
819    : ALTIVEC_VECTOR_MODE (MODE1)                \
820    ? ALTIVEC_VECTOR_MODE (MODE2)                \
821    : ALTIVEC_VECTOR_MODE (MODE2)                \
822    ? ALTIVEC_VECTOR_MODE (MODE1)                \
823    : 1)
824
825 /* Post-reload, we can't use any new AltiVec registers, as we already
826    emitted the vrsave mask.  */
827
828 #define HARD_REGNO_RENAME_OK(SRC, DST) \
829   (! ALTIVEC_REGNO_P (DST) || regs_ever_live[DST])
830
831 /* A C expression returning the cost of moving data from a register of class
832    CLASS1 to one of CLASS2.  */
833
834 #define REGISTER_MOVE_COST rs6000_register_move_cost
835
836 /* A C expressions returning the cost of moving data of MODE from a register to
837    or from memory.  */
838
839 #define MEMORY_MOVE_COST rs6000_memory_move_cost
840
841 /* Specify the cost of a branch insn; roughly the number of extra insns that
842    should be added to avoid a branch.
843
844    Set this to 3 on the RS/6000 since that is roughly the average cost of an
845    unscheduled conditional branch.  */
846
847 #define BRANCH_COST 3
848
849 /* Override BRANCH_COST heuristic which empirically produces worse
850    performance for removing short circuiting from the logical ops.  */
851
852 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
853
854 /* A fixed register used at prologue and epilogue generation to fix
855    addressing modes.  The SPE needs heavy addressing fixes at the last
856    minute, and it's best to save a register for it.
857
858    AltiVec also needs fixes, but we've gotten around using r11, which
859    is actually wrong because when use_backchain_to_restore_sp is true,
860    we end up clobbering r11.
861
862    The AltiVec case needs to be fixed.  Dunno if we should break ABI
863    compatibility and reserve a register for it as well..  */
864
865 #define FIXED_SCRATCH (TARGET_SPE ? 14 : 11)
866
867 /* Define this macro to change register usage conditional on target
868    flags.  */
869
870 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
871
872 /* Specify the registers used for certain standard purposes.
873    The values of these macros are register numbers.  */
874
875 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
876 /* #define PC_REGNUM  */
877
878 /* Register to use for pushing function arguments.  */
879 #define STACK_POINTER_REGNUM 1
880
881 /* Base register for access to local variables of the function.  */
882 #define HARD_FRAME_POINTER_REGNUM 31
883
884 /* Base register for access to local variables of the function.  */
885 #define FRAME_POINTER_REGNUM 113
886
887 /* Value should be nonzero if functions must have frame pointers.
888    Zero means the frame pointer need not be set up (and parms
889    may be accessed via the stack pointer) in functions that seem suitable.
890    This is computed in `reload', in reload1.c.  */
891 #define FRAME_POINTER_REQUIRED 0
892
893 /* Base register for access to arguments of the function.  */
894 #define ARG_POINTER_REGNUM 67
895
896 /* Place to put static chain when calling a function that requires it.  */
897 #define STATIC_CHAIN_REGNUM 11
898
899 /* Link register number.  */
900 #define LINK_REGISTER_REGNUM 65
901
902 /* Count register number.  */
903 #define COUNT_REGISTER_REGNUM 66
904 \f
905 /* Define the classes of registers for register constraints in the
906    machine description.  Also define ranges of constants.
907
908    One of the classes must always be named ALL_REGS and include all hard regs.
909    If there is more than one class, another class must be named NO_REGS
910    and contain no registers.
911
912    The name GENERAL_REGS must be the name of a class (or an alias for
913    another name such as ALL_REGS).  This is the class of registers
914    that is allowed by "g" or "r" in a register constraint.
915    Also, registers outside this class are allocated only when
916    instructions express preferences for them.
917
918    The classes must be numbered in nondecreasing order; that is,
919    a larger-numbered class must never be contained completely
920    in a smaller-numbered class.
921
922    For any two classes, it is very desirable that there be another
923    class that represents their union.  */
924
925 /* The RS/6000 has three types of registers, fixed-point, floating-point,
926    and condition registers, plus three special registers, MQ, CTR, and the
927    link register.  AltiVec adds a vector register class.
928
929    However, r0 is special in that it cannot be used as a base register.
930    So make a class for registers valid as base registers.
931
932    Also, cr0 is the only condition code register that can be used in
933    arithmetic insns, so make a separate class for it.  */
934
935 enum reg_class
936 {
937   NO_REGS,
938   BASE_REGS,
939   GENERAL_REGS,
940   FLOAT_REGS,
941   ALTIVEC_REGS,
942   VRSAVE_REGS,
943   VSCR_REGS,
944   SPE_ACC_REGS,
945   SPEFSCR_REGS,
946   NON_SPECIAL_REGS,
947   MQ_REGS,
948   LINK_REGS,
949   CTR_REGS,
950   LINK_OR_CTR_REGS,
951   SPECIAL_REGS,
952   SPEC_OR_GEN_REGS,
953   CR0_REGS,
954   CR_REGS,
955   NON_FLOAT_REGS,
956   XER_REGS,
957   ALL_REGS,
958   LIM_REG_CLASSES
959 };
960
961 #define N_REG_CLASSES (int) LIM_REG_CLASSES
962
963 /* Give names of register classes as strings for dump file.  */
964
965 #define REG_CLASS_NAMES                                                 \
966 {                                                                       \
967   "NO_REGS",                                                            \
968   "BASE_REGS",                                                          \
969   "GENERAL_REGS",                                                       \
970   "FLOAT_REGS",                                                         \
971   "ALTIVEC_REGS",                                                       \
972   "VRSAVE_REGS",                                                        \
973   "VSCR_REGS",                                                          \
974   "SPE_ACC_REGS",                                                       \
975   "SPEFSCR_REGS",                                                       \
976   "NON_SPECIAL_REGS",                                                   \
977   "MQ_REGS",                                                            \
978   "LINK_REGS",                                                          \
979   "CTR_REGS",                                                           \
980   "LINK_OR_CTR_REGS",                                                   \
981   "SPECIAL_REGS",                                                       \
982   "SPEC_OR_GEN_REGS",                                                   \
983   "CR0_REGS",                                                           \
984   "CR_REGS",                                                            \
985   "NON_FLOAT_REGS",                                                     \
986   "XER_REGS",                                                           \
987   "ALL_REGS"                                                            \
988 }
989
990 /* Define which registers fit in which classes.
991    This is an initializer for a vector of HARD_REG_SET
992    of length N_REG_CLASSES.  */
993
994 #define REG_CLASS_CONTENTS                                                   \
995 {                                                                            \
996   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
997   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
998   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
999   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1000   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1001   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1002   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1003   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1004   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1005   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1006   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1007   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1008   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1009   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1010   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1011   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1012   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1013   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1014   { 0xffffffff, 0x00000000, 0x0000efff, 0x00000000 }, /* NON_FLOAT_REGS */   \
1015   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1016   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1017 }
1018
1019 /* The same information, inverted:
1020    Return the class number of the smallest class containing
1021    reg number REGNO.  This could be a conditional expression
1022    or could index an array.  */
1023
1024 #define REGNO_REG_CLASS(REGNO)                  \
1025  ((REGNO) == 0 ? GENERAL_REGS                   \
1026   : (REGNO) < 32 ? BASE_REGS                    \
1027   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1028   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1029   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1030   : CR_REGNO_P (REGNO) ? CR_REGS                \
1031   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1032   : (REGNO) == LINK_REGISTER_REGNUM ? LINK_REGS \
1033   : (REGNO) == COUNT_REGISTER_REGNUM ? CTR_REGS \
1034   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1035   : (REGNO) == XER_REGNO ? XER_REGS             \
1036   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1037   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS         \
1038   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1039   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1040   : (REGNO) == FRAME_POINTER_REGNUM ? BASE_REGS \
1041   : NO_REGS)
1042
1043 /* The class value for index registers, and the one for base regs.  */
1044 #define INDEX_REG_CLASS GENERAL_REGS
1045 #define BASE_REG_CLASS BASE_REGS
1046
1047 /* Get reg_class from a letter such as appears in the machine description.  */
1048
1049 #define REG_CLASS_FROM_LETTER(C) \
1050   ((C) == 'f' ? ((TARGET_HARD_FLOAT && TARGET_FPRS) ? FLOAT_REGS : NO_REGS) \
1051    : (C) == 'b' ? BASE_REGS     \
1052    : (C) == 'h' ? SPECIAL_REGS  \
1053    : (C) == 'q' ? MQ_REGS       \
1054    : (C) == 'c' ? CTR_REGS      \
1055    : (C) == 'l' ? LINK_REGS     \
1056    : (C) == 'v' ? ALTIVEC_REGS  \
1057    : (C) == 'x' ? CR0_REGS      \
1058    : (C) == 'y' ? CR_REGS       \
1059    : (C) == 'z' ? XER_REGS      \
1060    : NO_REGS)
1061
1062 /* The letters I, J, K, L, M, N, and P in a register constraint string
1063    can be used to stand for particular ranges of immediate operands.
1064    This macro defines what the ranges are.
1065    C is the letter, and VALUE is a constant value.
1066    Return 1 if VALUE is in the range specified by C.
1067
1068    `I' is a signed 16-bit constant
1069    `J' is a constant with only the high-order 16 bits nonzero
1070    `K' is a constant with only the low-order 16 bits nonzero
1071    `L' is a signed 16-bit constant shifted left 16 bits
1072    `M' is a constant that is greater than 31
1073    `N' is a positive constant that is an exact power of two
1074    `O' is the constant zero
1075    `P' is a constant whose negation is a signed 16-bit constant */
1076
1077 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
1078    ( (C) == 'I' ? (unsigned HOST_WIDE_INT) ((VALUE) + 0x8000) < 0x10000 \
1079    : (C) == 'J' ? ((VALUE) & (~ (unsigned HOST_WIDE_INT) 0xffff0000)) == 0 \
1080    : (C) == 'K' ? ((VALUE) & (~ (HOST_WIDE_INT) 0xffff)) == 0           \
1081    : (C) == 'L' ? (((VALUE) & 0xffff) == 0                              \
1082                    && ((VALUE) >> 31 == -1 || (VALUE) >> 31 == 0))      \
1083    : (C) == 'M' ? (VALUE) > 31                                          \
1084    : (C) == 'N' ? (VALUE) > 0 && exact_log2 (VALUE) >= 0                \
1085    : (C) == 'O' ? (VALUE) == 0                                          \
1086    : (C) == 'P' ? (unsigned HOST_WIDE_INT) ((- (VALUE)) + 0x8000) < 0x10000 \
1087    : 0)
1088
1089 /* Similar, but for floating constants, and defining letters G and H.
1090    Here VALUE is the CONST_DOUBLE rtx itself.
1091
1092    We flag for special constants when we can copy the constant into
1093    a general register in two insns for DF/DI and one insn for SF.
1094
1095    'H' is used for DI/DF constants that take 3 insns.  */
1096
1097 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
1098   (  (C) == 'G' ? (num_insns_constant (VALUE, GET_MODE (VALUE))         \
1099                    == ((GET_MODE (VALUE) == SFmode) ? 1 : 2))           \
1100    : (C) == 'H' ? (num_insns_constant (VALUE, GET_MODE (VALUE)) == 3)   \
1101    : 0)
1102
1103 /* Optional extra constraints for this machine.
1104
1105    'Q' means that is a memory operand that is just an offset from a reg.
1106    'R' is for AIX TOC entries.
1107    'S' is a constant that can be placed into a 64-bit mask operand
1108    'T' is a constant that can be placed into a 32-bit mask operand
1109    'U' is for V.4 small data references.
1110    'W' is a vector constant that can be easily generated (no mem refs).
1111    'Y' is a indexed or word-aligned displacement memory operand.
1112    'Z' is an indexed or indirect memory operand.
1113    't' is for AND masks that can be performed by two rldic{l,r} insns.  */
1114
1115 #define EXTRA_CONSTRAINT(OP, C)                                         \
1116   ((C) == 'Q' ? GET_CODE (OP) == MEM && GET_CODE (XEXP (OP, 0)) == REG  \
1117    : (C) == 'R' ? legitimate_constant_pool_address_p (OP)               \
1118    : (C) == 'S' ? mask_operand (OP, DImode)                             \
1119    : (C) == 'T' ? mask_operand (OP, SImode)                             \
1120    : (C) == 'U' ? (DEFAULT_ABI == ABI_V4                                \
1121                    && small_data_operand (OP, GET_MODE (OP)))           \
1122    : (C) == 't' ? (mask64_2_operand (OP, DImode)                        \
1123                    && (fixed_regs[CR0_REGNO]                            \
1124                        || !logical_operand (OP, DImode))                \
1125                    && !mask_operand (OP, DImode))                       \
1126    : (C) == 'W' ? (easy_vector_constant (OP, GET_MODE (OP)))            \
1127    : (C) == 'Y' ? (word_offset_memref_operand (OP, GET_MODE (OP)))      \
1128    : (C) == 'Z' ? (indexed_or_indirect_operand (OP, GET_MODE (OP)))     \
1129    : 0)
1130
1131 /* Define which constraints are memory constraints.  Tell reload
1132    that any memory address can be reloaded by copying the
1133    memory address into a base register if required.  */
1134
1135 #define EXTRA_MEMORY_CONSTRAINT(C, STR)                         \
1136   ((C) == 'Q' || (C) == 'Y' || (C) == 'Z')
1137
1138 /* Given an rtx X being reloaded into a reg required to be
1139    in class CLASS, return the class of reg to actually use.
1140    In general this is just CLASS; but on some machines
1141    in some cases it is preferable to use a more restrictive class.
1142
1143    On the RS/6000, we have to return NO_REGS when we want to reload a
1144    floating-point CONST_DOUBLE to force it to be copied to memory.
1145
1146    We also don't want to reload integer values into floating-point
1147    registers if we can at all help it.  In fact, this can
1148    cause reload to die, if it tries to generate a reload of CTR
1149    into a FP register and discovers it doesn't have the memory location
1150    required.
1151
1152    ??? Would it be a good idea to have reload do the converse, that is
1153    try to reload floating modes into FP registers if possible?
1154  */
1155
1156 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1157   ((CONSTANT_P (X)                                      \
1158     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1159    ? NO_REGS                                            \
1160    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1161       && (CLASS) == NON_SPECIAL_REGS)                   \
1162    ? GENERAL_REGS                                       \
1163    : (CLASS))
1164
1165 /* Return the register class of a scratch register needed to copy IN into
1166    or out of a register in CLASS in MODE.  If it can be done directly,
1167    NO_REGS is returned.  */
1168
1169 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1170   secondary_reload_class (CLASS, MODE, IN)
1171
1172 /* If we are copying between FP or AltiVec registers and anything
1173    else, we need a memory location.  */
1174
1175 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)             \
1176  ((CLASS1) != (CLASS2) && ((CLASS1) == FLOAT_REGS               \
1177                            || (CLASS2) == FLOAT_REGS            \
1178                            || (CLASS1) == ALTIVEC_REGS          \
1179                            || (CLASS2) == ALTIVEC_REGS))
1180
1181 /* Return the maximum number of consecutive registers
1182    needed to represent mode MODE in a register of class CLASS.
1183
1184    On RS/6000, this is the size of MODE in words,
1185    except in the FP regs, where a single reg is enough for two words.  */
1186 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1187  (((CLASS) == FLOAT_REGS)                                               \
1188   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1189   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS && (MODE) == DFmode) \
1190   ? 1                                                                   \
1191   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1192
1193
1194 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1195
1196 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                         \
1197   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN)                 \
1198     && GET_MODE_SIZE (FROM) >= 8 && GET_MODE_SIZE (TO) >= 8)              \
1199    ? 0                                                                    \
1200    : GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1201    ? reg_classes_intersect_p (FLOAT_REGS, CLASS)                          \
1202    : (TARGET_E500_DOUBLE && (((TO) == DFmode) + ((FROM) == DFmode)) == 1) \
1203    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                        \
1204    : (TARGET_E500_DOUBLE && (((TO) == DImode) + ((FROM) == DImode)) == 1) \
1205    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                        \
1206    : (TARGET_SPE && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1) \
1207    ? reg_classes_intersect_p (GENERAL_REGS, CLASS)                        \
1208    : 0)
1209
1210 /* Stack layout; function entry, exit and calling.  */
1211
1212 /* Enumeration to give which calling sequence to use.  */
1213 enum rs6000_abi {
1214   ABI_NONE,
1215   ABI_AIX,                      /* IBM's AIX */
1216   ABI_V4,                       /* System V.4/eabi */
1217   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1218 };
1219
1220 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1221
1222 /* Define this if pushing a word on the stack
1223    makes the stack pointer a smaller address.  */
1224 #define STACK_GROWS_DOWNWARD
1225
1226 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1227 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1228
1229 /* Define this to non-zero if the nominal address of the stack frame
1230    is at the high-address end of the local variables;
1231    that is, each additional local variable allocated
1232    goes at a more negative offset in the frame.
1233
1234    On the RS/6000, we grow upwards, from the area after the outgoing
1235    arguments.  */
1236 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1237
1238 /* Size of the outgoing register save area */
1239 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1240                           || DEFAULT_ABI == ABI_DARWIN)                 \
1241                          ? (TARGET_64BIT ? 64 : 32)                     \
1242                          : 0)
1243
1244 /* Size of the fixed area on the stack */
1245 #define RS6000_SAVE_AREA \
1246   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1247    << (TARGET_64BIT ? 1 : 0))
1248
1249 /* MEM representing address to save the TOC register */
1250 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1251                                      plus_constant (stack_pointer_rtx, \
1252                                                     (TARGET_32BIT ? 20 : 40)))
1253
1254 /* Size of the V.4 varargs area if needed */
1255 #define RS6000_VARARGS_AREA 0
1256
1257 /* Align an address */
1258 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1259
1260 /* Size of V.4 varargs area in bytes */
1261 #define RS6000_VARARGS_SIZE \
1262   ((GP_ARG_NUM_REG * (TARGET_32BIT ? 4 : 8)) + (FP_ARG_NUM_REG * 8) + 8)
1263
1264 /* Offset within stack frame to start allocating local variables at.
1265    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1266    first local allocated.  Otherwise, it is the offset to the BEGINNING
1267    of the first local allocated.
1268
1269    On the RS/6000, the frame pointer is the same as the stack pointer,
1270    except for dynamic allocations.  So we start after the fixed area and
1271    outgoing parameter area.  */
1272
1273 #define STARTING_FRAME_OFFSET                                           \
1274   (FRAME_GROWS_DOWNWARD                                                 \
1275    ? 0                                                                  \
1276    : (RS6000_ALIGN (current_function_outgoing_args_size,                \
1277                     TARGET_ALTIVEC ? 16 : 8)                            \
1278       + RS6000_VARARGS_AREA                                             \
1279       + RS6000_SAVE_AREA))
1280
1281 /* Offset from the stack pointer register to an item dynamically
1282    allocated on the stack, e.g., by `alloca'.
1283
1284    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1285    length of the outgoing arguments.  The default is correct for most
1286    machines.  See `function.c' for details.  */
1287 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1288   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1289                  TARGET_ALTIVEC ? 16 : 8)                               \
1290    + (STACK_POINTER_OFFSET))
1291
1292 /* If we generate an insn to push BYTES bytes,
1293    this says how many the stack pointer really advances by.
1294    On RS/6000, don't define this because there are no push insns.  */
1295 /*  #define PUSH_ROUNDING(BYTES) */
1296
1297 /* Offset of first parameter from the argument pointer register value.
1298    On the RS/6000, we define the argument pointer to the start of the fixed
1299    area.  */
1300 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1301
1302 /* Offset from the argument pointer register value to the top of
1303    stack.  This is different from FIRST_PARM_OFFSET because of the
1304    register save area.  */
1305 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1306
1307 /* Define this if stack space is still allocated for a parameter passed
1308    in a register.  The value is the number of bytes allocated to this
1309    area.  */
1310 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1311
1312 /* Define this if the above stack space is to be considered part of the
1313    space allocated by the caller.  */
1314 #define OUTGOING_REG_PARM_STACK_SPACE
1315
1316 /* This is the difference between the logical top of stack and the actual sp.
1317
1318    For the RS/6000, sp points past the fixed area.  */
1319 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1320
1321 /* Define this if the maximum size of all the outgoing args is to be
1322    accumulated and pushed during the prologue.  The amount can be
1323    found in the variable current_function_outgoing_args_size.  */
1324 #define ACCUMULATE_OUTGOING_ARGS 1
1325
1326 /* Value is the number of bytes of arguments automatically
1327    popped when returning from a subroutine call.
1328    FUNDECL is the declaration node of the function (as a tree),
1329    FUNTYPE is the data type of the function (as a tree),
1330    or for a library call it is an identifier node for the subroutine name.
1331    SIZE is the number of bytes of arguments passed on the stack.  */
1332
1333 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1334
1335 /* Define how to find the value returned by a function.
1336    VALTYPE is the data type of the value (as a tree).
1337    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1338    otherwise, FUNC is 0.  */
1339
1340 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1341
1342 /* Define how to find the value returned by a library function
1343    assuming the value has mode MODE.  */
1344
1345 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1346
1347 /* DRAFT_V4_STRUCT_RET defaults off.  */
1348 #define DRAFT_V4_STRUCT_RET 0
1349
1350 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1351 #define DEFAULT_PCC_STRUCT_RETURN 0
1352
1353 /* Mode of stack savearea.
1354    FUNCTION is VOIDmode because calling convention maintains SP.
1355    BLOCK needs Pmode for SP.
1356    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1357 #define STACK_SAVEAREA_MODE(LEVEL)      \
1358   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1359   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1360
1361 /* Minimum and maximum general purpose registers used to hold arguments.  */
1362 #define GP_ARG_MIN_REG 3
1363 #define GP_ARG_MAX_REG 10
1364 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1365
1366 /* Minimum and maximum floating point registers used to hold arguments.  */
1367 #define FP_ARG_MIN_REG 33
1368 #define FP_ARG_AIX_MAX_REG 45
1369 #define FP_ARG_V4_MAX_REG  40
1370 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1371                          || DEFAULT_ABI == ABI_DARWIN)                  \
1372                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1373 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1374
1375 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1376 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1377 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1378 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1379
1380 /* Return registers */
1381 #define GP_ARG_RETURN GP_ARG_MIN_REG
1382 #define FP_ARG_RETURN FP_ARG_MIN_REG
1383 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1384
1385 /* Flags for the call/call_value rtl operations set up by function_arg */
1386 #define CALL_NORMAL             0x00000000      /* no special processing */
1387 /* Bits in 0x00000001 are unused.  */
1388 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1389 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1390 #define CALL_LONG               0x00000008      /* always call indirect */
1391 #define CALL_LIBCALL            0x00000010      /* libcall */
1392
1393 /* We don't have prologue and epilogue functions to save/restore
1394    everything for most ABIs.  */
1395 #define WORLD_SAVE_P(INFO) 0
1396
1397 /* 1 if N is a possible register number for a function value
1398    as seen by the caller.
1399
1400    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1401 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1402   ((N) == GP_ARG_RETURN                                                 \
1403    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1404    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1405
1406 /* 1 if N is a possible register number for function argument passing.
1407    On RS/6000, these are r3-r10 and fp1-fp13.
1408    On AltiVec, v2 - v13 are used for passing vectors.  */
1409 #define FUNCTION_ARG_REGNO_P(N)                                         \
1410   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1411    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1412        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1413    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1414        && TARGET_HARD_FLOAT && TARGET_FPRS))
1415 \f
1416 /* A C structure for machine-specific, per-function data.
1417    This is added to the cfun structure.  */
1418 typedef struct machine_function GTY(())
1419 {
1420   /* Flags if __builtin_return_address (n) with n >= 1 was used.  */
1421   int ra_needs_full_frame;
1422   /* Some local-dynamic symbol.  */
1423   const char *some_ld_name;
1424   /* Whether the instruction chain has been scanned already.  */
1425   int insn_chain_scanned_p;
1426   /* Flags if __builtin_return_address (0) was used.  */
1427   int ra_need_lr;
1428 } machine_function;
1429
1430 /* Define a data type for recording info about an argument list
1431    during the scan of that argument list.  This data type should
1432    hold all necessary information about the function itself
1433    and about the args processed so far, enough to enable macros
1434    such as FUNCTION_ARG to determine where the next arg should go.
1435
1436    On the RS/6000, this is a structure.  The first element is the number of
1437    total argument words, the second is used to store the next
1438    floating-point register number, and the third says how many more args we
1439    have prototype types for.
1440
1441    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1442    the next available GP register, `fregno' is the next available FP
1443    register, and `words' is the number of words used on the stack.
1444
1445    The varargs/stdarg support requires that this structure's size
1446    be a multiple of sizeof(int).  */
1447
1448 typedef struct rs6000_args
1449 {
1450   int words;                    /* # words used for passing GP registers */
1451   int fregno;                   /* next available FP register */
1452   int vregno;                   /* next available AltiVec register */
1453   int nargs_prototype;          /* # args left in the current prototype */
1454   int prototype;                /* Whether a prototype was defined */
1455   int stdarg;                   /* Whether function is a stdarg function.  */
1456   int call_cookie;              /* Do special things for this call */
1457   int sysv_gregno;              /* next available GP register */
1458   int intoffset;                /* running offset in struct (darwin64) */
1459   int use_stack;                /* any part of struct on stack (darwin64) */
1460   int named;                    /* false for varargs params */
1461 } CUMULATIVE_ARGS;
1462
1463 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1464    for a call to a function whose data type is FNTYPE.
1465    For a library call, FNTYPE is 0.  */
1466
1467 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1468   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1469
1470 /* Similar, but when scanning the definition of a procedure.  We always
1471    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1472
1473 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1474   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1475
1476 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1477
1478 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1479   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1480
1481 /* Update the data in CUM to advance over an argument
1482    of mode MODE and data type TYPE.
1483    (TYPE is null for libcalls where that information may not be available.)  */
1484
1485 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1486   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1487
1488 /* Determine where to put an argument to a function.
1489    Value is zero to push the argument on the stack,
1490    or a hard register in which to store the argument.
1491
1492    MODE is the argument's machine mode.
1493    TYPE is the data type of the argument (as a tree).
1494     This is null for libcalls where that information may
1495     not be available.
1496    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1497     the preceding args and about the function being called.
1498    NAMED is nonzero if this argument is a named parameter
1499     (otherwise it is an extra parameter matching an ellipsis).
1500
1501    On RS/6000 the first eight words of non-FP are normally in registers
1502    and the rest are pushed.  The first 13 FP args are in registers.
1503
1504    If this is floating-point and no prototype is specified, we use
1505    both an FP and integer register (or possibly FP reg and stack).  Library
1506    functions (when TYPE is zero) always have the proper types for args,
1507    so we can pass the FP value just in one register.  emit_library_function
1508    doesn't support EXPR_LIST anyway.  */
1509
1510 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1511   function_arg (&CUM, MODE, TYPE, NAMED)
1512
1513 /* If defined, a C expression which determines whether, and in which
1514    direction, to pad out an argument with extra space.  The value
1515    should be of type `enum direction': either `upward' to pad above
1516    the argument, `downward' to pad below, or `none' to inhibit
1517    padding.  */
1518
1519 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1520
1521 /* If defined, a C expression that gives the alignment boundary, in bits,
1522    of an argument with the specified mode and type.  If it is not defined,
1523    PARM_BOUNDARY is used for all arguments.  */
1524
1525 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1526   function_arg_boundary (MODE, TYPE)
1527
1528 /* Implement `va_start' for varargs and stdarg.  */
1529 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1530   rs6000_va_start (valist, nextarg)
1531
1532 #define PAD_VARARGS_DOWN \
1533    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1534
1535 /* Output assembler code to FILE to increment profiler label # LABELNO
1536    for profiling a function entry.  */
1537
1538 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1539   output_function_profiler ((FILE), (LABELNO));
1540
1541 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1542    the stack pointer does not matter. No definition is equivalent to
1543    always zero.
1544
1545    On the RS/6000, this is nonzero because we can restore the stack from
1546    its backpointer, which we maintain.  */
1547 #define EXIT_IGNORE_STACK       1
1548
1549 /* Define this macro as a C expression that is nonzero for registers
1550    that are used by the epilogue or the return' pattern.  The stack
1551    and frame pointer registers are already be assumed to be used as
1552    needed.  */
1553
1554 #define EPILOGUE_USES(REGNO)                                    \
1555   ((reload_completed && (REGNO) == LINK_REGISTER_REGNUM)        \
1556    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1557    || (current_function_calls_eh_return                         \
1558        && TARGET_AIX                                            \
1559        && (REGNO) == 2))
1560
1561 \f
1562 /* TRAMPOLINE_TEMPLATE deleted */
1563
1564 /* Length in units of the trampoline for entering a nested function.  */
1565
1566 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1567
1568 /* Emit RTL insns to initialize the variable parts of a trampoline.
1569    FNADDR is an RTX for the address of the function's pure code.
1570    CXT is an RTX for the static chain value for the function.  */
1571
1572 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1573   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1574 \f
1575 /* Definitions for __builtin_return_address and __builtin_frame_address.
1576    __builtin_return_address (0) should give link register (65), enable
1577    this.  */
1578 /* This should be uncommented, so that the link register is used, but
1579    currently this would result in unmatched insns and spilling fixed
1580    registers so we'll leave it for another day.  When these problems are
1581    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1582    (mrs) */
1583 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1584
1585 /* Number of bytes into the frame return addresses can be found.  See
1586    rs6000_stack_info in rs6000.c for more information on how the different
1587    abi's store the return address.  */
1588 #define RETURN_ADDRESS_OFFSET                                           \
1589  ((DEFAULT_ABI == ABI_AIX                                               \
1590    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1591   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1592   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1593
1594 /* The current return address is in link register (65).  The return address
1595    of anything farther back is accessed normally at an offset of 8 from the
1596    frame pointer.  */
1597 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1598   (rs6000_return_addr (COUNT, FRAME))
1599
1600 \f
1601 /* Definitions for register eliminations.
1602
1603    We have two registers that can be eliminated on the RS/6000.  First, the
1604    frame pointer register can often be eliminated in favor of the stack
1605    pointer register.  Secondly, the argument pointer register can always be
1606    eliminated; it is replaced with either the stack or frame pointer.
1607
1608    In addition, we use the elimination mechanism to see if r30 is needed
1609    Initially we assume that it isn't.  If it is, we spill it.  This is done
1610    by making it an eliminable register.  We replace it with itself so that
1611    if it isn't needed, then existing uses won't be modified.  */
1612
1613 /* This is an array of structures.  Each structure initializes one pair
1614    of eliminable registers.  The "from" register number is given first,
1615    followed by "to".  Eliminations of the same "from" register are listed
1616    in order of preference.  */
1617 #define ELIMINABLE_REGS                                 \
1618 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1619  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1620  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1621  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1622  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1623  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1624
1625 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1626    Frame pointer elimination is automatically handled.
1627
1628    For the RS/6000, if frame pointer elimination is being done, we would like
1629    to convert ap into fp, not sp.
1630
1631    We need r30 if -mminimal-toc was specified, and there are constant pool
1632    references.  */
1633
1634 #define CAN_ELIMINATE(FROM, TO)                                         \
1635  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1636   ? ! frame_pointer_needed                                              \
1637   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1638   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1639   : 1)
1640
1641 /* Define the offset between two registers, one to be eliminated, and the other
1642    its replacement, at the start of a routine.  */
1643 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1644   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1645 \f
1646 /* Addressing modes, and classification of registers for them.  */
1647
1648 #define HAVE_PRE_DECREMENT 1
1649 #define HAVE_PRE_INCREMENT 1
1650
1651 /* Macros to check register numbers against specific register classes.  */
1652
1653 /* These assume that REGNO is a hard or pseudo reg number.
1654    They give nonzero only if REGNO is a hard reg of the suitable class
1655    or a pseudo reg currently allocated to a suitable hard reg.
1656    Since they use reg_renumber, they are safe only once reg_renumber
1657    has been allocated, which happens in local-alloc.c.  */
1658
1659 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1660 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1661  ? (REGNO) <= 31 || (REGNO) == 67                               \
1662    || (REGNO) == FRAME_POINTER_REGNUM                           \
1663  : (reg_renumber[REGNO] >= 0                                    \
1664     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1665         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1666
1667 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1668 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1669  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1670    || (REGNO) == FRAME_POINTER_REGNUM                           \
1671  : (reg_renumber[REGNO] > 0                                     \
1672     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1673         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1674 \f
1675 /* Maximum number of registers that can appear in a valid memory address.  */
1676
1677 #define MAX_REGS_PER_ADDRESS 2
1678
1679 /* Recognize any constant value that is a valid address.  */
1680
1681 #define CONSTANT_ADDRESS_P(X)   \
1682   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1683    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1684    || GET_CODE (X) == HIGH)
1685
1686 /* Nonzero if the constant value X is a legitimate general operand.
1687    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1688
1689    On the RS/6000, all integer constants are acceptable, most won't be valid
1690    for particular insns, though.  Only easy FP constants are
1691    acceptable.  */
1692
1693 #define LEGITIMATE_CONSTANT_P(X)                                \
1694   (((GET_CODE (X) != CONST_DOUBLE                               \
1695      && GET_CODE (X) != CONST_VECTOR)                           \
1696     || GET_MODE (X) == VOIDmode                                 \
1697     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1698     || easy_fp_constant (X, GET_MODE (X))                       \
1699     || easy_vector_constant (X, GET_MODE (X)))                  \
1700    && !rs6000_tls_referenced_p (X))
1701
1702 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1703 #define EASY_VECTOR_15_ADD_SELF(n) ((n) >= 0x10 && (n) <= 0x1e && !((n) & 1))
1704
1705 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1706    and check its validity for a certain class.
1707    We have two alternate definitions for each of them.
1708    The usual definition accepts all pseudo regs; the other rejects
1709    them unless they have been allocated suitable hard regs.
1710    The symbol REG_OK_STRICT causes the latter definition to be used.
1711
1712    Most source files want to accept pseudo regs in the hope that
1713    they will get allocated to the class that the insn wants them to be in.
1714    Source files for reload pass need to be strict.
1715    After reload, it makes no difference, since pseudo regs have
1716    been eliminated by then.  */
1717
1718 #ifdef REG_OK_STRICT
1719 # define REG_OK_STRICT_FLAG 1
1720 #else
1721 # define REG_OK_STRICT_FLAG 0
1722 #endif
1723
1724 /* Nonzero if X is a hard reg that can be used as an index
1725    or if it is a pseudo reg in the non-strict case.  */
1726 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1727   ((! (STRICT)                                                  \
1728     && (REGNO (X) <= 31                                         \
1729         || REGNO (X) == ARG_POINTER_REGNUM                      \
1730         || REGNO (X) == FRAME_POINTER_REGNUM                    \
1731         || REGNO (X) >= FIRST_PSEUDO_REGISTER))                 \
1732    || ((STRICT) && REGNO_OK_FOR_INDEX_P (REGNO (X))))
1733
1734 /* Nonzero if X is a hard reg that can be used as a base reg
1735    or if it is a pseudo reg in the non-strict case.  */
1736 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1737   (REGNO (X) > 0 && INT_REG_OK_FOR_INDEX_P (X, (STRICT)))
1738
1739 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1740 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1741 \f
1742 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1743    that is a valid memory address for an instruction.
1744    The MODE argument is the machine mode for the MEM expression
1745    that wants to use this address.
1746
1747    On the RS/6000, there are four valid address: a SYMBOL_REF that
1748    refers to a constant pool entry of an address (or the sum of it
1749    plus a constant), a short (16-bit signed) constant plus a register,
1750    the sum of two registers, or a register indirect, possibly with an
1751    auto-increment.  For DFmode and DImode with a constant plus register,
1752    we must ensure that both words are addressable or PowerPC64 with offset
1753    word aligned.
1754
1755    For modes spanning multiple registers (DFmode in 32-bit GPRs,
1756    32-bit DImode, TImode), indexed addressing cannot be used because
1757    adjacent memory cells are accessed by adding word-sized offsets
1758    during assembly output.  */
1759
1760 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1761 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1762     goto ADDR;                                                  \
1763 }
1764 \f
1765 /* Try machine-dependent ways of modifying an illegitimate address
1766    to be legitimate.  If we find one, return the new, valid address.
1767    This macro is used in only one place: `memory_address' in explow.c.
1768
1769    OLDX is the address as it was before break_out_memory_refs was called.
1770    In some cases it is useful to look at this to decide what needs to be done.
1771
1772    MODE and WIN are passed so that this macro can use
1773    GO_IF_LEGITIMATE_ADDRESS.
1774
1775    It is always safe for this macro to do nothing.  It exists to recognize
1776    opportunities to optimize the output.
1777
1778    On RS/6000, first check for the sum of a register with a constant
1779    integer that is out of range.  If so, generate code to add the
1780    constant with the low-order 16 bits masked to the register and force
1781    this result into another register (this can be done with `cau').
1782    Then generate an address of REG+(CONST&0xffff), allowing for the
1783    possibility of bit 16 being a one.
1784
1785    Then check for the sum of a register and something not constant, try to
1786    load the other things into a register and return the sum.  */
1787
1788 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1789 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1790    if (result != NULL_RTX)                                      \
1791      {                                                          \
1792        (X) = result;                                            \
1793        goto WIN;                                                \
1794      }                                                          \
1795 }
1796
1797 /* Try a machine-dependent way of reloading an illegitimate address
1798    operand.  If we find one, push the reload and jump to WIN.  This
1799    macro is used in only one place: `find_reloads_address' in reload.c.
1800
1801    Implemented on rs6000 by rs6000_legitimize_reload_address.
1802    Note that (X) is evaluated twice; this is safe in current usage.  */
1803
1804 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1805 do {                                                                         \
1806   int win;                                                                   \
1807   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1808                         (int)(TYPE), (IND_LEVELS), &win);                    \
1809   if ( win )                                                                 \
1810     goto WIN;                                                                \
1811 } while (0)
1812
1813 /* Go to LABEL if ADDR (a legitimate address expression)
1814    has an effect that depends on the machine mode it is used for.  */
1815
1816 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1817 do {                                                            \
1818   if (rs6000_mode_dependent_address (ADDR))                     \
1819     goto LABEL;                                                 \
1820 } while (0)
1821 \f
1822 /* The register number of the register used to address a table of
1823    static data addresses in memory.  In some cases this register is
1824    defined by a processor's "application binary interface" (ABI).
1825    When this macro is defined, RTL is generated for this register
1826    once, as with the stack pointer and frame pointer registers.  If
1827    this macro is not defined, it is up to the machine-dependent files
1828    to allocate such a register (if necessary).  */
1829
1830 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1831 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1832
1833 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1834
1835 /* Define this macro if the register defined by
1836    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1837    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1838
1839 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1840
1841 /* A C expression that is nonzero if X is a legitimate immediate
1842    operand on the target machine when generating position independent
1843    code.  You can assume that X satisfies `CONSTANT_P', so you need
1844    not check this.  You can also assume FLAG_PIC is true, so you need
1845    not check it either.  You need not define this macro if all
1846    constants (including `SYMBOL_REF') can be immediate operands when
1847    generating position independent code.  */
1848
1849 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1850 \f
1851 /* Define this if some processing needs to be done immediately before
1852    emitting code for an insn.  */
1853
1854 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1855
1856 /* Specify the machine mode that this machine uses
1857    for the index in the tablejump instruction.  */
1858 #define CASE_VECTOR_MODE SImode
1859
1860 /* Define as C expression which evaluates to nonzero if the tablejump
1861    instruction expects the table to contain offsets from the address of the
1862    table.
1863    Do not define this if the table should contain absolute addresses.  */
1864 #define CASE_VECTOR_PC_RELATIVE 1
1865
1866 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1867 #define DEFAULT_SIGNED_CHAR 0
1868
1869 /* This flag, if defined, says the same insns that convert to a signed fixnum
1870    also convert validly to an unsigned one.  */
1871
1872 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1873
1874 /* An integer expression for the size in bits of the largest integer machine
1875    mode that should actually be used.  */
1876
1877 /* Allow pairs of registers to be used, which is the intent of the default.  */
1878 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1879
1880 /* Max number of bytes we can move from memory to memory
1881    in one reasonably fast instruction.  */
1882 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1883 #define MAX_MOVE_MAX 8
1884
1885 /* Nonzero if access to memory by bytes is no faster than for words.
1886    Also nonzero if doing byte operations (specifically shifts) in registers
1887    is undesirable.  */
1888 #define SLOW_BYTE_ACCESS 1
1889
1890 /* Define if operations between registers always perform the operation
1891    on the full register even if a narrower mode is specified.  */
1892 #define WORD_REGISTER_OPERATIONS
1893
1894 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1895    will either zero-extend or sign-extend.  The value of this macro should
1896    be the code that says which one of the two operations is implicitly
1897    done, UNKNOWN if none.  */
1898 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1899
1900 /* Define if loading short immediate values into registers sign extends.  */
1901 #define SHORT_IMMEDIATES_SIGN_EXTEND
1902 \f
1903 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1904    is done just by pretending it is already truncated.  */
1905 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1906
1907 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1908 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1909   ((VALUE) = ((MODE) == SImode ? 32 : 64))
1910
1911 /* The CTZ patterns return -1 for input of zero.  */
1912 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1)
1913
1914 /* Specify the machine mode that pointers have.
1915    After generation of rtl, the compiler makes no further distinction
1916    between pointers and any other objects of this machine mode.  */
1917 #define Pmode (TARGET_32BIT ? SImode : DImode)
1918
1919 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1920 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1921
1922 /* Mode of a function address in a call instruction (for indexing purposes).
1923    Doesn't matter on RS/6000.  */
1924 #define FUNCTION_MODE SImode
1925
1926 /* Define this if addresses of constant functions
1927    shouldn't be put through pseudo regs where they can be cse'd.
1928    Desirable on machines where ordinary constants are expensive
1929    but a CALL with constant address is cheap.  */
1930 #define NO_FUNCTION_CSE
1931
1932 /* Define this to be nonzero if shift instructions ignore all but the low-order
1933    few bits.
1934
1935    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1936    have been dropped from the PowerPC architecture.  */
1937
1938 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1939
1940 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1941    should be adjusted to reflect any required changes.  This macro is used when
1942    there is some systematic length adjustment required that would be difficult
1943    to express in the length attribute.  */
1944
1945 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1946
1947 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1948    COMPARE, return the mode to be used for the comparison.  For
1949    floating-point, CCFPmode should be used.  CCUNSmode should be used
1950    for unsigned comparisons.  CCEQmode should be used when we are
1951    doing an inequality comparison on the result of a
1952    comparison.  CCmode should be used in all other cases.  */
1953
1954 #define SELECT_CC_MODE(OP,X,Y) \
1955   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode       \
1956    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1957    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1958       ? CCEQmode : CCmode))
1959
1960 /* Can the condition code MODE be safely reversed?  This is safe in
1961    all cases on this port, because at present it doesn't use the
1962    trapping FP comparisons (fcmpo).  */
1963 #define REVERSIBLE_CC_MODE(MODE) 1
1964
1965 /* Given a condition code and a mode, return the inverse condition.  */
1966 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
1967
1968 /* Define the information needed to generate branch and scc insns.  This is
1969    stored from the compare operation.  */
1970
1971 extern GTY(()) rtx rs6000_compare_op0;
1972 extern GTY(()) rtx rs6000_compare_op1;
1973 extern int rs6000_compare_fp_p;
1974 \f
1975 /* Control the assembler format that we output.  */
1976
1977 /* A C string constant describing how to begin a comment in the target
1978    assembler language.  The compiler assumes that the comment will end at
1979    the end of the line.  */
1980 #define ASM_COMMENT_START " #"
1981
1982 /* Flag to say the TOC is initialized */
1983 extern int toc_initialized;
1984
1985 /* Macro to output a special constant pool entry.  Go to WIN if we output
1986    it.  Otherwise, it is written the usual way.
1987
1988    On the RS/6000, toc entries are handled this way.  */
1989
1990 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
1991 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
1992     {                                                                     \
1993       output_toc (FILE, X, LABELNO, MODE);                                \
1994       goto WIN;                                                           \
1995     }                                                                     \
1996 }
1997
1998 #ifdef HAVE_GAS_WEAK
1999 #define RS6000_WEAK 1
2000 #else
2001 #define RS6000_WEAK 0
2002 #endif
2003
2004 #if RS6000_WEAK
2005 /* Used in lieu of ASM_WEAKEN_LABEL.  */
2006 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
2007   do                                                                    \
2008     {                                                                   \
2009       fputs ("\t.weak\t", (FILE));                                      \
2010       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
2011       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2012           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2013         {                                                               \
2014           if (TARGET_XCOFF)                                             \
2015             fputs ("[DS]", (FILE));                                     \
2016           fputs ("\n\t.weak\t.", (FILE));                               \
2017           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2018         }                                                               \
2019       fputc ('\n', (FILE));                                             \
2020       if (VAL)                                                          \
2021         {                                                               \
2022           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
2023           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
2024               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
2025             {                                                           \
2026               fputs ("\t.set\t.", (FILE));                              \
2027               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
2028               fputs (",.", (FILE));                                     \
2029               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
2030               fputc ('\n', (FILE));                                     \
2031             }                                                           \
2032         }                                                               \
2033     }                                                                   \
2034   while (0)
2035 #endif
2036
2037 /* This implements the `alias' attribute.  */
2038 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2039 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2040   do                                                                    \
2041     {                                                                   \
2042       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2043       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2044       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2045           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2046         {                                                               \
2047           if (TREE_PUBLIC (DECL))                                       \
2048             {                                                           \
2049               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2050                 {                                                       \
2051                   fputs ("\t.globl\t.", FILE);                          \
2052                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2053                   putc ('\n', FILE);                                    \
2054                 }                                                       \
2055             }                                                           \
2056           else if (TARGET_XCOFF)                                        \
2057             {                                                           \
2058               fputs ("\t.lglobl\t.", FILE);                             \
2059               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2060               putc ('\n', FILE);                                        \
2061             }                                                           \
2062           fputs ("\t.set\t.", FILE);                                    \
2063           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2064           fputs (",.", FILE);                                           \
2065           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2066           fputc ('\n', FILE);                                           \
2067         }                                                               \
2068       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2069     }                                                                   \
2070    while (0)
2071
2072 #define TARGET_ASM_FILE_START rs6000_file_start
2073
2074 /* Output to assembler file text saying following lines
2075    may contain character constants, extra white space, comments, etc.  */
2076
2077 #define ASM_APP_ON ""
2078
2079 /* Output to assembler file text saying following lines
2080    no longer contain unusual constructs.  */
2081
2082 #define ASM_APP_OFF ""
2083
2084 /* How to refer to registers in assembler output.
2085    This sequence is indexed by compiler's hard-register-number (see above).  */
2086
2087 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2088
2089 #define REGISTER_NAMES                                                  \
2090 {                                                                       \
2091   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2092   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2093   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2094   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2095   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2096   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2097   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2098   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2099   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2100   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2101   &rs6000_reg_names[10][0],     /* r10  */                              \
2102   &rs6000_reg_names[11][0],     /* r11  */                              \
2103   &rs6000_reg_names[12][0],     /* r12  */                              \
2104   &rs6000_reg_names[13][0],     /* r13  */                              \
2105   &rs6000_reg_names[14][0],     /* r14  */                              \
2106   &rs6000_reg_names[15][0],     /* r15  */                              \
2107   &rs6000_reg_names[16][0],     /* r16  */                              \
2108   &rs6000_reg_names[17][0],     /* r17  */                              \
2109   &rs6000_reg_names[18][0],     /* r18  */                              \
2110   &rs6000_reg_names[19][0],     /* r19  */                              \
2111   &rs6000_reg_names[20][0],     /* r20  */                              \
2112   &rs6000_reg_names[21][0],     /* r21  */                              \
2113   &rs6000_reg_names[22][0],     /* r22  */                              \
2114   &rs6000_reg_names[23][0],     /* r23  */                              \
2115   &rs6000_reg_names[24][0],     /* r24  */                              \
2116   &rs6000_reg_names[25][0],     /* r25  */                              \
2117   &rs6000_reg_names[26][0],     /* r26  */                              \
2118   &rs6000_reg_names[27][0],     /* r27  */                              \
2119   &rs6000_reg_names[28][0],     /* r28  */                              \
2120   &rs6000_reg_names[29][0],     /* r29  */                              \
2121   &rs6000_reg_names[30][0],     /* r30  */                              \
2122   &rs6000_reg_names[31][0],     /* r31  */                              \
2123                                                                         \
2124   &rs6000_reg_names[32][0],     /* fr0  */                              \
2125   &rs6000_reg_names[33][0],     /* fr1  */                              \
2126   &rs6000_reg_names[34][0],     /* fr2  */                              \
2127   &rs6000_reg_names[35][0],     /* fr3  */                              \
2128   &rs6000_reg_names[36][0],     /* fr4  */                              \
2129   &rs6000_reg_names[37][0],     /* fr5  */                              \
2130   &rs6000_reg_names[38][0],     /* fr6  */                              \
2131   &rs6000_reg_names[39][0],     /* fr7  */                              \
2132   &rs6000_reg_names[40][0],     /* fr8  */                              \
2133   &rs6000_reg_names[41][0],     /* fr9  */                              \
2134   &rs6000_reg_names[42][0],     /* fr10 */                              \
2135   &rs6000_reg_names[43][0],     /* fr11 */                              \
2136   &rs6000_reg_names[44][0],     /* fr12 */                              \
2137   &rs6000_reg_names[45][0],     /* fr13 */                              \
2138   &rs6000_reg_names[46][0],     /* fr14 */                              \
2139   &rs6000_reg_names[47][0],     /* fr15 */                              \
2140   &rs6000_reg_names[48][0],     /* fr16 */                              \
2141   &rs6000_reg_names[49][0],     /* fr17 */                              \
2142   &rs6000_reg_names[50][0],     /* fr18 */                              \
2143   &rs6000_reg_names[51][0],     /* fr19 */                              \
2144   &rs6000_reg_names[52][0],     /* fr20 */                              \
2145   &rs6000_reg_names[53][0],     /* fr21 */                              \
2146   &rs6000_reg_names[54][0],     /* fr22 */                              \
2147   &rs6000_reg_names[55][0],     /* fr23 */                              \
2148   &rs6000_reg_names[56][0],     /* fr24 */                              \
2149   &rs6000_reg_names[57][0],     /* fr25 */                              \
2150   &rs6000_reg_names[58][0],     /* fr26 */                              \
2151   &rs6000_reg_names[59][0],     /* fr27 */                              \
2152   &rs6000_reg_names[60][0],     /* fr28 */                              \
2153   &rs6000_reg_names[61][0],     /* fr29 */                              \
2154   &rs6000_reg_names[62][0],     /* fr30 */                              \
2155   &rs6000_reg_names[63][0],     /* fr31 */                              \
2156                                                                         \
2157   &rs6000_reg_names[64][0],     /* mq   */                              \
2158   &rs6000_reg_names[65][0],     /* lr   */                              \
2159   &rs6000_reg_names[66][0],     /* ctr  */                              \
2160   &rs6000_reg_names[67][0],     /* ap   */                              \
2161                                                                         \
2162   &rs6000_reg_names[68][0],     /* cr0  */                              \
2163   &rs6000_reg_names[69][0],     /* cr1  */                              \
2164   &rs6000_reg_names[70][0],     /* cr2  */                              \
2165   &rs6000_reg_names[71][0],     /* cr3  */                              \
2166   &rs6000_reg_names[72][0],     /* cr4  */                              \
2167   &rs6000_reg_names[73][0],     /* cr5  */                              \
2168   &rs6000_reg_names[74][0],     /* cr6  */                              \
2169   &rs6000_reg_names[75][0],     /* cr7  */                              \
2170                                                                         \
2171   &rs6000_reg_names[76][0],     /* xer  */                              \
2172                                                                         \
2173   &rs6000_reg_names[77][0],     /* v0  */                               \
2174   &rs6000_reg_names[78][0],     /* v1  */                               \
2175   &rs6000_reg_names[79][0],     /* v2  */                               \
2176   &rs6000_reg_names[80][0],     /* v3  */                               \
2177   &rs6000_reg_names[81][0],     /* v4  */                               \
2178   &rs6000_reg_names[82][0],     /* v5  */                               \
2179   &rs6000_reg_names[83][0],     /* v6  */                               \
2180   &rs6000_reg_names[84][0],     /* v7  */                               \
2181   &rs6000_reg_names[85][0],     /* v8  */                               \
2182   &rs6000_reg_names[86][0],     /* v9  */                               \
2183   &rs6000_reg_names[87][0],     /* v10  */                              \
2184   &rs6000_reg_names[88][0],     /* v11  */                              \
2185   &rs6000_reg_names[89][0],     /* v12  */                              \
2186   &rs6000_reg_names[90][0],     /* v13  */                              \
2187   &rs6000_reg_names[91][0],     /* v14  */                              \
2188   &rs6000_reg_names[92][0],     /* v15  */                              \
2189   &rs6000_reg_names[93][0],     /* v16  */                              \
2190   &rs6000_reg_names[94][0],     /* v17  */                              \
2191   &rs6000_reg_names[95][0],     /* v18  */                              \
2192   &rs6000_reg_names[96][0],     /* v19  */                              \
2193   &rs6000_reg_names[97][0],     /* v20  */                              \
2194   &rs6000_reg_names[98][0],     /* v21  */                              \
2195   &rs6000_reg_names[99][0],     /* v22  */                              \
2196   &rs6000_reg_names[100][0],    /* v23  */                              \
2197   &rs6000_reg_names[101][0],    /* v24  */                              \
2198   &rs6000_reg_names[102][0],    /* v25  */                              \
2199   &rs6000_reg_names[103][0],    /* v26  */                              \
2200   &rs6000_reg_names[104][0],    /* v27  */                              \
2201   &rs6000_reg_names[105][0],    /* v28  */                              \
2202   &rs6000_reg_names[106][0],    /* v29  */                              \
2203   &rs6000_reg_names[107][0],    /* v30  */                              \
2204   &rs6000_reg_names[108][0],    /* v31  */                              \
2205   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2206   &rs6000_reg_names[110][0],    /* vscr  */                             \
2207   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2208   &rs6000_reg_names[112][0],    /* spefscr */                           \
2209   &rs6000_reg_names[113][0],    /* sfp  */                              \
2210 }
2211
2212 /* Table of additional register names to use in user input.  */
2213
2214 #define ADDITIONAL_REGISTER_NAMES \
2215  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2216   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2217   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2218   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2219   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2220   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2221   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2222   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2223   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2224   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2225   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2226   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2227   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2228   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2229   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2230   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2231   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2232   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2233   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2234   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2235   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2236   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2237   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2238   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2239   {"vrsave", 109}, {"vscr", 110},                               \
2240   {"spe_acc", 111}, {"spefscr", 112},                           \
2241   /* no additional names for: mq, lr, ctr, ap */                \
2242   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2243   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2244   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2245
2246 /* Text to write out after a CALL that may be replaced by glue code by
2247    the loader.  This depends on the AIX version.  */
2248 #define RS6000_CALL_GLUE "cror 31,31,31"
2249
2250 /* This is how to output an element of a case-vector that is relative.  */
2251
2252 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2253   do { char buf[100];                                   \
2254        fputs ("\t.long ", FILE);                        \
2255        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2256        assemble_name (FILE, buf);                       \
2257        putc ('-', FILE);                                \
2258        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2259        assemble_name (FILE, buf);                       \
2260        putc ('\n', FILE);                               \
2261      } while (0)
2262
2263 /* This is how to output an assembler line
2264    that says to advance the location counter
2265    to a multiple of 2**LOG bytes.  */
2266
2267 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2268   if ((LOG) != 0)                       \
2269     fprintf (FILE, "\t.align %d\n", (LOG))
2270
2271 /* Pick up the return address upon entry to a procedure. Used for
2272    dwarf2 unwind information.  This also enables the table driven
2273    mechanism.  */
2274
2275 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LINK_REGISTER_REGNUM)
2276 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LINK_REGISTER_REGNUM)
2277
2278 /* Describe how we implement __builtin_eh_return.  */
2279 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2280 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2281
2282 /* Print operand X (an rtx) in assembler syntax to file FILE.
2283    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2284    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2285
2286 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2287
2288 /* Define which CODE values are valid.  */
2289
2290 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2291   ((CODE) == '.' || (CODE) == '&')
2292
2293 /* Print a memory address as an operand to reference that memory location.  */
2294
2295 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2296
2297 /* uncomment for disabling the corresponding default options */
2298 /* #define  MACHINE_no_sched_interblock */
2299 /* #define  MACHINE_no_sched_speculative */
2300 /* #define  MACHINE_no_sched_speculative_load */
2301
2302 /* General flags.  */
2303 extern int flag_pic;
2304 extern int optimize;
2305 extern int flag_expensive_optimizations;
2306 extern int frame_pointer_needed;
2307
2308 enum rs6000_builtins
2309 {
2310   /* AltiVec builtins.  */
2311   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2312   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2313   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2314   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2315   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2316   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2317   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2318   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2319   ALTIVEC_BUILTIN_VADDUBM,
2320   ALTIVEC_BUILTIN_VADDUHM,
2321   ALTIVEC_BUILTIN_VADDUWM,
2322   ALTIVEC_BUILTIN_VADDFP,
2323   ALTIVEC_BUILTIN_VADDCUW,
2324   ALTIVEC_BUILTIN_VADDUBS,
2325   ALTIVEC_BUILTIN_VADDSBS,
2326   ALTIVEC_BUILTIN_VADDUHS,
2327   ALTIVEC_BUILTIN_VADDSHS,
2328   ALTIVEC_BUILTIN_VADDUWS,
2329   ALTIVEC_BUILTIN_VADDSWS,
2330   ALTIVEC_BUILTIN_VAND,
2331   ALTIVEC_BUILTIN_VANDC,
2332   ALTIVEC_BUILTIN_VAVGUB,
2333   ALTIVEC_BUILTIN_VAVGSB,
2334   ALTIVEC_BUILTIN_VAVGUH,
2335   ALTIVEC_BUILTIN_VAVGSH,
2336   ALTIVEC_BUILTIN_VAVGUW,
2337   ALTIVEC_BUILTIN_VAVGSW,
2338   ALTIVEC_BUILTIN_VCFUX,
2339   ALTIVEC_BUILTIN_VCFSX,
2340   ALTIVEC_BUILTIN_VCTSXS,
2341   ALTIVEC_BUILTIN_VCTUXS,
2342   ALTIVEC_BUILTIN_VCMPBFP,
2343   ALTIVEC_BUILTIN_VCMPEQUB,
2344   ALTIVEC_BUILTIN_VCMPEQUH,
2345   ALTIVEC_BUILTIN_VCMPEQUW,
2346   ALTIVEC_BUILTIN_VCMPEQFP,
2347   ALTIVEC_BUILTIN_VCMPGEFP,
2348   ALTIVEC_BUILTIN_VCMPGTUB,
2349   ALTIVEC_BUILTIN_VCMPGTSB,
2350   ALTIVEC_BUILTIN_VCMPGTUH,
2351   ALTIVEC_BUILTIN_VCMPGTSH,
2352   ALTIVEC_BUILTIN_VCMPGTUW,
2353   ALTIVEC_BUILTIN_VCMPGTSW,
2354   ALTIVEC_BUILTIN_VCMPGTFP,
2355   ALTIVEC_BUILTIN_VEXPTEFP,
2356   ALTIVEC_BUILTIN_VLOGEFP,
2357   ALTIVEC_BUILTIN_VMADDFP,
2358   ALTIVEC_BUILTIN_VMAXUB,
2359   ALTIVEC_BUILTIN_VMAXSB,
2360   ALTIVEC_BUILTIN_VMAXUH,
2361   ALTIVEC_BUILTIN_VMAXSH,
2362   ALTIVEC_BUILTIN_VMAXUW,
2363   ALTIVEC_BUILTIN_VMAXSW,
2364   ALTIVEC_BUILTIN_VMAXFP,
2365   ALTIVEC_BUILTIN_VMHADDSHS,
2366   ALTIVEC_BUILTIN_VMHRADDSHS,
2367   ALTIVEC_BUILTIN_VMLADDUHM,
2368   ALTIVEC_BUILTIN_VMRGHB,
2369   ALTIVEC_BUILTIN_VMRGHH,
2370   ALTIVEC_BUILTIN_VMRGHW,
2371   ALTIVEC_BUILTIN_VMRGLB,
2372   ALTIVEC_BUILTIN_VMRGLH,
2373   ALTIVEC_BUILTIN_VMRGLW,
2374   ALTIVEC_BUILTIN_VMSUMUBM,
2375   ALTIVEC_BUILTIN_VMSUMMBM,
2376   ALTIVEC_BUILTIN_VMSUMUHM,
2377   ALTIVEC_BUILTIN_VMSUMSHM,
2378   ALTIVEC_BUILTIN_VMSUMUHS,
2379   ALTIVEC_BUILTIN_VMSUMSHS,
2380   ALTIVEC_BUILTIN_VMINUB,
2381   ALTIVEC_BUILTIN_VMINSB,
2382   ALTIVEC_BUILTIN_VMINUH,
2383   ALTIVEC_BUILTIN_VMINSH,
2384   ALTIVEC_BUILTIN_VMINUW,
2385   ALTIVEC_BUILTIN_VMINSW,
2386   ALTIVEC_BUILTIN_VMINFP,
2387   ALTIVEC_BUILTIN_VMULEUB,
2388   ALTIVEC_BUILTIN_VMULESB,
2389   ALTIVEC_BUILTIN_VMULEUH,
2390   ALTIVEC_BUILTIN_VMULESH,
2391   ALTIVEC_BUILTIN_VMULOUB,
2392   ALTIVEC_BUILTIN_VMULOSB,
2393   ALTIVEC_BUILTIN_VMULOUH,
2394   ALTIVEC_BUILTIN_VMULOSH,
2395   ALTIVEC_BUILTIN_VNMSUBFP,
2396   ALTIVEC_BUILTIN_VNOR,
2397   ALTIVEC_BUILTIN_VOR,
2398   ALTIVEC_BUILTIN_VSEL_4SI,
2399   ALTIVEC_BUILTIN_VSEL_4SF,
2400   ALTIVEC_BUILTIN_VSEL_8HI,
2401   ALTIVEC_BUILTIN_VSEL_16QI,
2402   ALTIVEC_BUILTIN_VPERM_4SI,
2403   ALTIVEC_BUILTIN_VPERM_4SF,
2404   ALTIVEC_BUILTIN_VPERM_8HI,
2405   ALTIVEC_BUILTIN_VPERM_16QI,
2406   ALTIVEC_BUILTIN_VPKUHUM,
2407   ALTIVEC_BUILTIN_VPKUWUM,
2408   ALTIVEC_BUILTIN_VPKPX,
2409   ALTIVEC_BUILTIN_VPKUHSS,
2410   ALTIVEC_BUILTIN_VPKSHSS,
2411   ALTIVEC_BUILTIN_VPKUWSS,
2412   ALTIVEC_BUILTIN_VPKSWSS,
2413   ALTIVEC_BUILTIN_VPKUHUS,
2414   ALTIVEC_BUILTIN_VPKSHUS,
2415   ALTIVEC_BUILTIN_VPKUWUS,
2416   ALTIVEC_BUILTIN_VPKSWUS,
2417   ALTIVEC_BUILTIN_VREFP,
2418   ALTIVEC_BUILTIN_VRFIM,
2419   ALTIVEC_BUILTIN_VRFIN,
2420   ALTIVEC_BUILTIN_VRFIP,
2421   ALTIVEC_BUILTIN_VRFIZ,
2422   ALTIVEC_BUILTIN_VRLB,
2423   ALTIVEC_BUILTIN_VRLH,
2424   ALTIVEC_BUILTIN_VRLW,
2425   ALTIVEC_BUILTIN_VRSQRTEFP,
2426   ALTIVEC_BUILTIN_VSLB,
2427   ALTIVEC_BUILTIN_VSLH,
2428   ALTIVEC_BUILTIN_VSLW,
2429   ALTIVEC_BUILTIN_VSL,
2430   ALTIVEC_BUILTIN_VSLO,
2431   ALTIVEC_BUILTIN_VSPLTB,
2432   ALTIVEC_BUILTIN_VSPLTH,
2433   ALTIVEC_BUILTIN_VSPLTW,
2434   ALTIVEC_BUILTIN_VSPLTISB,
2435   ALTIVEC_BUILTIN_VSPLTISH,
2436   ALTIVEC_BUILTIN_VSPLTISW,
2437   ALTIVEC_BUILTIN_VSRB,
2438   ALTIVEC_BUILTIN_VSRH,
2439   ALTIVEC_BUILTIN_VSRW,
2440   ALTIVEC_BUILTIN_VSRAB,
2441   ALTIVEC_BUILTIN_VSRAH,
2442   ALTIVEC_BUILTIN_VSRAW,
2443   ALTIVEC_BUILTIN_VSR,
2444   ALTIVEC_BUILTIN_VSRO,
2445   ALTIVEC_BUILTIN_VSUBUBM,
2446   ALTIVEC_BUILTIN_VSUBUHM,
2447   ALTIVEC_BUILTIN_VSUBUWM,
2448   ALTIVEC_BUILTIN_VSUBFP,
2449   ALTIVEC_BUILTIN_VSUBCUW,
2450   ALTIVEC_BUILTIN_VSUBUBS,
2451   ALTIVEC_BUILTIN_VSUBSBS,
2452   ALTIVEC_BUILTIN_VSUBUHS,
2453   ALTIVEC_BUILTIN_VSUBSHS,
2454   ALTIVEC_BUILTIN_VSUBUWS,
2455   ALTIVEC_BUILTIN_VSUBSWS,
2456   ALTIVEC_BUILTIN_VSUM4UBS,
2457   ALTIVEC_BUILTIN_VSUM4SBS,
2458   ALTIVEC_BUILTIN_VSUM4SHS,
2459   ALTIVEC_BUILTIN_VSUM2SWS,
2460   ALTIVEC_BUILTIN_VSUMSWS,
2461   ALTIVEC_BUILTIN_VXOR,
2462   ALTIVEC_BUILTIN_VSLDOI_16QI,
2463   ALTIVEC_BUILTIN_VSLDOI_8HI,
2464   ALTIVEC_BUILTIN_VSLDOI_4SI,
2465   ALTIVEC_BUILTIN_VSLDOI_4SF,
2466   ALTIVEC_BUILTIN_VUPKHSB,
2467   ALTIVEC_BUILTIN_VUPKHPX,
2468   ALTIVEC_BUILTIN_VUPKHSH,
2469   ALTIVEC_BUILTIN_VUPKLSB,
2470   ALTIVEC_BUILTIN_VUPKLPX,
2471   ALTIVEC_BUILTIN_VUPKLSH,
2472   ALTIVEC_BUILTIN_MTVSCR,
2473   ALTIVEC_BUILTIN_MFVSCR,
2474   ALTIVEC_BUILTIN_DSSALL,
2475   ALTIVEC_BUILTIN_DSS,
2476   ALTIVEC_BUILTIN_LVSL,
2477   ALTIVEC_BUILTIN_LVSR,
2478   ALTIVEC_BUILTIN_DSTT,
2479   ALTIVEC_BUILTIN_DSTST,
2480   ALTIVEC_BUILTIN_DSTSTT,
2481   ALTIVEC_BUILTIN_DST,
2482   ALTIVEC_BUILTIN_LVEBX,
2483   ALTIVEC_BUILTIN_LVEHX,
2484   ALTIVEC_BUILTIN_LVEWX,
2485   ALTIVEC_BUILTIN_LVXL,
2486   ALTIVEC_BUILTIN_LVX,
2487   ALTIVEC_BUILTIN_STVX,
2488   ALTIVEC_BUILTIN_STVEBX,
2489   ALTIVEC_BUILTIN_STVEHX,
2490   ALTIVEC_BUILTIN_STVEWX,
2491   ALTIVEC_BUILTIN_STVXL,
2492   ALTIVEC_BUILTIN_VCMPBFP_P,
2493   ALTIVEC_BUILTIN_VCMPEQFP_P,
2494   ALTIVEC_BUILTIN_VCMPEQUB_P,
2495   ALTIVEC_BUILTIN_VCMPEQUH_P,
2496   ALTIVEC_BUILTIN_VCMPEQUW_P,
2497   ALTIVEC_BUILTIN_VCMPGEFP_P,
2498   ALTIVEC_BUILTIN_VCMPGTFP_P,
2499   ALTIVEC_BUILTIN_VCMPGTSB_P,
2500   ALTIVEC_BUILTIN_VCMPGTSH_P,
2501   ALTIVEC_BUILTIN_VCMPGTSW_P,
2502   ALTIVEC_BUILTIN_VCMPGTUB_P,
2503   ALTIVEC_BUILTIN_VCMPGTUH_P,
2504   ALTIVEC_BUILTIN_VCMPGTUW_P,
2505   ALTIVEC_BUILTIN_ABSS_V4SI,
2506   ALTIVEC_BUILTIN_ABSS_V8HI,
2507   ALTIVEC_BUILTIN_ABSS_V16QI,
2508   ALTIVEC_BUILTIN_ABS_V4SI,
2509   ALTIVEC_BUILTIN_ABS_V4SF,
2510   ALTIVEC_BUILTIN_ABS_V8HI,
2511   ALTIVEC_BUILTIN_ABS_V16QI,
2512   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2513   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2514
2515   /* Altivec overloaded builtins.  */
2516   ALTIVEC_BUILTIN_VCMPEQ_P,
2517   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2518   ALTIVEC_BUILTIN_VCMPGT_P,
2519   ALTIVEC_BUILTIN_VCMPGE_P,
2520   ALTIVEC_BUILTIN_VEC_ABS,
2521   ALTIVEC_BUILTIN_VEC_ABSS,
2522   ALTIVEC_BUILTIN_VEC_ADD,
2523   ALTIVEC_BUILTIN_VEC_ADDC,
2524   ALTIVEC_BUILTIN_VEC_ADDS,
2525   ALTIVEC_BUILTIN_VEC_AND,
2526   ALTIVEC_BUILTIN_VEC_ANDC,
2527   ALTIVEC_BUILTIN_VEC_AVG,
2528   ALTIVEC_BUILTIN_VEC_CEIL,
2529   ALTIVEC_BUILTIN_VEC_CMPB,
2530   ALTIVEC_BUILTIN_VEC_CMPEQ,
2531   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2532   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2533   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2534   ALTIVEC_BUILTIN_VEC_CMPGE,
2535   ALTIVEC_BUILTIN_VEC_CMPGT,
2536   ALTIVEC_BUILTIN_VEC_CMPLE,
2537   ALTIVEC_BUILTIN_VEC_CMPLT,
2538   ALTIVEC_BUILTIN_VEC_CTF,
2539   ALTIVEC_BUILTIN_VEC_CTS,
2540   ALTIVEC_BUILTIN_VEC_CTU,
2541   ALTIVEC_BUILTIN_VEC_DST,
2542   ALTIVEC_BUILTIN_VEC_DSTST,
2543   ALTIVEC_BUILTIN_VEC_DSTSTT,
2544   ALTIVEC_BUILTIN_VEC_DSTT,
2545   ALTIVEC_BUILTIN_VEC_EXPTE,
2546   ALTIVEC_BUILTIN_VEC_FLOOR,
2547   ALTIVEC_BUILTIN_VEC_LD,
2548   ALTIVEC_BUILTIN_VEC_LDE,
2549   ALTIVEC_BUILTIN_VEC_LDL,
2550   ALTIVEC_BUILTIN_VEC_LOGE,
2551   ALTIVEC_BUILTIN_VEC_LVEBX,
2552   ALTIVEC_BUILTIN_VEC_LVEHX,
2553   ALTIVEC_BUILTIN_VEC_LVEWX,
2554   ALTIVEC_BUILTIN_VEC_LVSL,
2555   ALTIVEC_BUILTIN_VEC_LVSR,
2556   ALTIVEC_BUILTIN_VEC_MADD,
2557   ALTIVEC_BUILTIN_VEC_MADDS,
2558   ALTIVEC_BUILTIN_VEC_MAX,
2559   ALTIVEC_BUILTIN_VEC_MERGEH,
2560   ALTIVEC_BUILTIN_VEC_MERGEL,
2561   ALTIVEC_BUILTIN_VEC_MIN,
2562   ALTIVEC_BUILTIN_VEC_MLADD,
2563   ALTIVEC_BUILTIN_VEC_MPERM,
2564   ALTIVEC_BUILTIN_VEC_MRADDS,
2565   ALTIVEC_BUILTIN_VEC_MRGHB,
2566   ALTIVEC_BUILTIN_VEC_MRGHH,
2567   ALTIVEC_BUILTIN_VEC_MRGHW,
2568   ALTIVEC_BUILTIN_VEC_MRGLB,
2569   ALTIVEC_BUILTIN_VEC_MRGLH,
2570   ALTIVEC_BUILTIN_VEC_MRGLW,
2571   ALTIVEC_BUILTIN_VEC_MSUM,
2572   ALTIVEC_BUILTIN_VEC_MSUMS,
2573   ALTIVEC_BUILTIN_VEC_MTVSCR,
2574   ALTIVEC_BUILTIN_VEC_MULE,
2575   ALTIVEC_BUILTIN_VEC_MULO,
2576   ALTIVEC_BUILTIN_VEC_NMSUB,
2577   ALTIVEC_BUILTIN_VEC_NOR,
2578   ALTIVEC_BUILTIN_VEC_OR,
2579   ALTIVEC_BUILTIN_VEC_PACK,
2580   ALTIVEC_BUILTIN_VEC_PACKPX,
2581   ALTIVEC_BUILTIN_VEC_PACKS,
2582   ALTIVEC_BUILTIN_VEC_PACKSU,
2583   ALTIVEC_BUILTIN_VEC_PERM,
2584   ALTIVEC_BUILTIN_VEC_RE,
2585   ALTIVEC_BUILTIN_VEC_RL,
2586   ALTIVEC_BUILTIN_VEC_ROUND,
2587   ALTIVEC_BUILTIN_VEC_RSQRTE,
2588   ALTIVEC_BUILTIN_VEC_SEL,
2589   ALTIVEC_BUILTIN_VEC_SL,
2590   ALTIVEC_BUILTIN_VEC_SLD,
2591   ALTIVEC_BUILTIN_VEC_SLL,
2592   ALTIVEC_BUILTIN_VEC_SLO,
2593   ALTIVEC_BUILTIN_VEC_SPLAT,
2594   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2595   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2596   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2597   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2598   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2599   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2600   ALTIVEC_BUILTIN_VEC_SPLTB,
2601   ALTIVEC_BUILTIN_VEC_SPLTH,
2602   ALTIVEC_BUILTIN_VEC_SPLTW,
2603   ALTIVEC_BUILTIN_VEC_SR,
2604   ALTIVEC_BUILTIN_VEC_SRA,
2605   ALTIVEC_BUILTIN_VEC_SRL,
2606   ALTIVEC_BUILTIN_VEC_SRO,
2607   ALTIVEC_BUILTIN_VEC_ST,
2608   ALTIVEC_BUILTIN_VEC_STE,
2609   ALTIVEC_BUILTIN_VEC_STL,
2610   ALTIVEC_BUILTIN_VEC_STVEBX,
2611   ALTIVEC_BUILTIN_VEC_STVEHX,
2612   ALTIVEC_BUILTIN_VEC_STVEWX,
2613   ALTIVEC_BUILTIN_VEC_SUB,
2614   ALTIVEC_BUILTIN_VEC_SUBC,
2615   ALTIVEC_BUILTIN_VEC_SUBS,
2616   ALTIVEC_BUILTIN_VEC_SUM2S,
2617   ALTIVEC_BUILTIN_VEC_SUM4S,
2618   ALTIVEC_BUILTIN_VEC_SUMS,
2619   ALTIVEC_BUILTIN_VEC_TRUNC,
2620   ALTIVEC_BUILTIN_VEC_UNPACKH,
2621   ALTIVEC_BUILTIN_VEC_UNPACKL,
2622   ALTIVEC_BUILTIN_VEC_VADDFP,
2623   ALTIVEC_BUILTIN_VEC_VADDSBS,
2624   ALTIVEC_BUILTIN_VEC_VADDSHS,
2625   ALTIVEC_BUILTIN_VEC_VADDSWS,
2626   ALTIVEC_BUILTIN_VEC_VADDUBM,
2627   ALTIVEC_BUILTIN_VEC_VADDUBS,
2628   ALTIVEC_BUILTIN_VEC_VADDUHM,
2629   ALTIVEC_BUILTIN_VEC_VADDUHS,
2630   ALTIVEC_BUILTIN_VEC_VADDUWM,
2631   ALTIVEC_BUILTIN_VEC_VADDUWS,
2632   ALTIVEC_BUILTIN_VEC_VAVGSB,
2633   ALTIVEC_BUILTIN_VEC_VAVGSH,
2634   ALTIVEC_BUILTIN_VEC_VAVGSW,
2635   ALTIVEC_BUILTIN_VEC_VAVGUB,
2636   ALTIVEC_BUILTIN_VEC_VAVGUH,
2637   ALTIVEC_BUILTIN_VEC_VAVGUW,
2638   ALTIVEC_BUILTIN_VEC_VCFSX,
2639   ALTIVEC_BUILTIN_VEC_VCFUX,
2640   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2641   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2642   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2643   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2644   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2645   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2646   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2647   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2648   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2649   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2650   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2651   ALTIVEC_BUILTIN_VEC_VMAXFP,
2652   ALTIVEC_BUILTIN_VEC_VMAXSB,
2653   ALTIVEC_BUILTIN_VEC_VMAXSH,
2654   ALTIVEC_BUILTIN_VEC_VMAXSW,
2655   ALTIVEC_BUILTIN_VEC_VMAXUB,
2656   ALTIVEC_BUILTIN_VEC_VMAXUH,
2657   ALTIVEC_BUILTIN_VEC_VMAXUW,
2658   ALTIVEC_BUILTIN_VEC_VMINFP,
2659   ALTIVEC_BUILTIN_VEC_VMINSB,
2660   ALTIVEC_BUILTIN_VEC_VMINSH,
2661   ALTIVEC_BUILTIN_VEC_VMINSW,
2662   ALTIVEC_BUILTIN_VEC_VMINUB,
2663   ALTIVEC_BUILTIN_VEC_VMINUH,
2664   ALTIVEC_BUILTIN_VEC_VMINUW,
2665   ALTIVEC_BUILTIN_VEC_VMRGHB,
2666   ALTIVEC_BUILTIN_VEC_VMRGHH,
2667   ALTIVEC_BUILTIN_VEC_VMRGHW,
2668   ALTIVEC_BUILTIN_VEC_VMRGLB,
2669   ALTIVEC_BUILTIN_VEC_VMRGLH,
2670   ALTIVEC_BUILTIN_VEC_VMRGLW,
2671   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2672   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2673   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2674   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2675   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2676   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2677   ALTIVEC_BUILTIN_VEC_VMULESB,
2678   ALTIVEC_BUILTIN_VEC_VMULESH,
2679   ALTIVEC_BUILTIN_VEC_VMULEUB,
2680   ALTIVEC_BUILTIN_VEC_VMULEUH,
2681   ALTIVEC_BUILTIN_VEC_VMULOSB,
2682   ALTIVEC_BUILTIN_VEC_VMULOSH,
2683   ALTIVEC_BUILTIN_VEC_VMULOUB,
2684   ALTIVEC_BUILTIN_VEC_VMULOUH,
2685   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2686   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2687   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2688   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2689   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2690   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2691   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2692   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2693   ALTIVEC_BUILTIN_VEC_VRLB,
2694   ALTIVEC_BUILTIN_VEC_VRLH,
2695   ALTIVEC_BUILTIN_VEC_VRLW,
2696   ALTIVEC_BUILTIN_VEC_VSLB,
2697   ALTIVEC_BUILTIN_VEC_VSLH,
2698   ALTIVEC_BUILTIN_VEC_VSLW,
2699   ALTIVEC_BUILTIN_VEC_VSPLTB,
2700   ALTIVEC_BUILTIN_VEC_VSPLTH,
2701   ALTIVEC_BUILTIN_VEC_VSPLTW,
2702   ALTIVEC_BUILTIN_VEC_VSRAB,
2703   ALTIVEC_BUILTIN_VEC_VSRAH,
2704   ALTIVEC_BUILTIN_VEC_VSRAW,
2705   ALTIVEC_BUILTIN_VEC_VSRB,
2706   ALTIVEC_BUILTIN_VEC_VSRH,
2707   ALTIVEC_BUILTIN_VEC_VSRW,
2708   ALTIVEC_BUILTIN_VEC_VSUBFP,
2709   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2710   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2711   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2712   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2713   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2714   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2715   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2716   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2717   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2718   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2719   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2720   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2721   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2722   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2723   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2724   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2725   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2726   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2727   ALTIVEC_BUILTIN_VEC_XOR,
2728   ALTIVEC_BUILTIN_VEC_STEP,
2729   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2730
2731   /* SPE builtins.  */
2732   SPE_BUILTIN_EVADDW,
2733   SPE_BUILTIN_EVAND,
2734   SPE_BUILTIN_EVANDC,
2735   SPE_BUILTIN_EVDIVWS,
2736   SPE_BUILTIN_EVDIVWU,
2737   SPE_BUILTIN_EVEQV,
2738   SPE_BUILTIN_EVFSADD,
2739   SPE_BUILTIN_EVFSDIV,
2740   SPE_BUILTIN_EVFSMUL,
2741   SPE_BUILTIN_EVFSSUB,
2742   SPE_BUILTIN_EVLDDX,
2743   SPE_BUILTIN_EVLDHX,
2744   SPE_BUILTIN_EVLDWX,
2745   SPE_BUILTIN_EVLHHESPLATX,
2746   SPE_BUILTIN_EVLHHOSSPLATX,
2747   SPE_BUILTIN_EVLHHOUSPLATX,
2748   SPE_BUILTIN_EVLWHEX,
2749   SPE_BUILTIN_EVLWHOSX,
2750   SPE_BUILTIN_EVLWHOUX,
2751   SPE_BUILTIN_EVLWHSPLATX,
2752   SPE_BUILTIN_EVLWWSPLATX,
2753   SPE_BUILTIN_EVMERGEHI,
2754   SPE_BUILTIN_EVMERGEHILO,
2755   SPE_BUILTIN_EVMERGELO,
2756   SPE_BUILTIN_EVMERGELOHI,
2757   SPE_BUILTIN_EVMHEGSMFAA,
2758   SPE_BUILTIN_EVMHEGSMFAN,
2759   SPE_BUILTIN_EVMHEGSMIAA,
2760   SPE_BUILTIN_EVMHEGSMIAN,
2761   SPE_BUILTIN_EVMHEGUMIAA,
2762   SPE_BUILTIN_EVMHEGUMIAN,
2763   SPE_BUILTIN_EVMHESMF,
2764   SPE_BUILTIN_EVMHESMFA,
2765   SPE_BUILTIN_EVMHESMFAAW,
2766   SPE_BUILTIN_EVMHESMFANW,
2767   SPE_BUILTIN_EVMHESMI,
2768   SPE_BUILTIN_EVMHESMIA,
2769   SPE_BUILTIN_EVMHESMIAAW,
2770   SPE_BUILTIN_EVMHESMIANW,
2771   SPE_BUILTIN_EVMHESSF,
2772   SPE_BUILTIN_EVMHESSFA,
2773   SPE_BUILTIN_EVMHESSFAAW,
2774   SPE_BUILTIN_EVMHESSFANW,
2775   SPE_BUILTIN_EVMHESSIAAW,
2776   SPE_BUILTIN_EVMHESSIANW,
2777   SPE_BUILTIN_EVMHEUMI,
2778   SPE_BUILTIN_EVMHEUMIA,
2779   SPE_BUILTIN_EVMHEUMIAAW,
2780   SPE_BUILTIN_EVMHEUMIANW,
2781   SPE_BUILTIN_EVMHEUSIAAW,
2782   SPE_BUILTIN_EVMHEUSIANW,
2783   SPE_BUILTIN_EVMHOGSMFAA,
2784   SPE_BUILTIN_EVMHOGSMFAN,
2785   SPE_BUILTIN_EVMHOGSMIAA,
2786   SPE_BUILTIN_EVMHOGSMIAN,
2787   SPE_BUILTIN_EVMHOGUMIAA,
2788   SPE_BUILTIN_EVMHOGUMIAN,
2789   SPE_BUILTIN_EVMHOSMF,
2790   SPE_BUILTIN_EVMHOSMFA,
2791   SPE_BUILTIN_EVMHOSMFAAW,
2792   SPE_BUILTIN_EVMHOSMFANW,
2793   SPE_BUILTIN_EVMHOSMI,
2794   SPE_BUILTIN_EVMHOSMIA,
2795   SPE_BUILTIN_EVMHOSMIAAW,
2796   SPE_BUILTIN_EVMHOSMIANW,
2797   SPE_BUILTIN_EVMHOSSF,
2798   SPE_BUILTIN_EVMHOSSFA,
2799   SPE_BUILTIN_EVMHOSSFAAW,
2800   SPE_BUILTIN_EVMHOSSFANW,
2801   SPE_BUILTIN_EVMHOSSIAAW,
2802   SPE_BUILTIN_EVMHOSSIANW,
2803   SPE_BUILTIN_EVMHOUMI,
2804   SPE_BUILTIN_EVMHOUMIA,
2805   SPE_BUILTIN_EVMHOUMIAAW,
2806   SPE_BUILTIN_EVMHOUMIANW,
2807   SPE_BUILTIN_EVMHOUSIAAW,
2808   SPE_BUILTIN_EVMHOUSIANW,
2809   SPE_BUILTIN_EVMWHSMF,
2810   SPE_BUILTIN_EVMWHSMFA,
2811   SPE_BUILTIN_EVMWHSMI,
2812   SPE_BUILTIN_EVMWHSMIA,
2813   SPE_BUILTIN_EVMWHSSF,
2814   SPE_BUILTIN_EVMWHSSFA,
2815   SPE_BUILTIN_EVMWHUMI,
2816   SPE_BUILTIN_EVMWHUMIA,
2817   SPE_BUILTIN_EVMWLSMIAAW,
2818   SPE_BUILTIN_EVMWLSMIANW,
2819   SPE_BUILTIN_EVMWLSSIAAW,
2820   SPE_BUILTIN_EVMWLSSIANW,
2821   SPE_BUILTIN_EVMWLUMI,
2822   SPE_BUILTIN_EVMWLUMIA,
2823   SPE_BUILTIN_EVMWLUMIAAW,
2824   SPE_BUILTIN_EVMWLUMIANW,
2825   SPE_BUILTIN_EVMWLUSIAAW,
2826   SPE_BUILTIN_EVMWLUSIANW,
2827   SPE_BUILTIN_EVMWSMF,
2828   SPE_BUILTIN_EVMWSMFA,
2829   SPE_BUILTIN_EVMWSMFAA,
2830   SPE_BUILTIN_EVMWSMFAN,
2831   SPE_BUILTIN_EVMWSMI,
2832   SPE_BUILTIN_EVMWSMIA,
2833   SPE_BUILTIN_EVMWSMIAA,
2834   SPE_BUILTIN_EVMWSMIAN,
2835   SPE_BUILTIN_EVMWHSSFAA,
2836   SPE_BUILTIN_EVMWSSF,
2837   SPE_BUILTIN_EVMWSSFA,
2838   SPE_BUILTIN_EVMWSSFAA,
2839   SPE_BUILTIN_EVMWSSFAN,
2840   SPE_BUILTIN_EVMWUMI,
2841   SPE_BUILTIN_EVMWUMIA,
2842   SPE_BUILTIN_EVMWUMIAA,
2843   SPE_BUILTIN_EVMWUMIAN,
2844   SPE_BUILTIN_EVNAND,
2845   SPE_BUILTIN_EVNOR,
2846   SPE_BUILTIN_EVOR,
2847   SPE_BUILTIN_EVORC,
2848   SPE_BUILTIN_EVRLW,
2849   SPE_BUILTIN_EVSLW,
2850   SPE_BUILTIN_EVSRWS,
2851   SPE_BUILTIN_EVSRWU,
2852   SPE_BUILTIN_EVSTDDX,
2853   SPE_BUILTIN_EVSTDHX,
2854   SPE_BUILTIN_EVSTDWX,
2855   SPE_BUILTIN_EVSTWHEX,
2856   SPE_BUILTIN_EVSTWHOX,
2857   SPE_BUILTIN_EVSTWWEX,
2858   SPE_BUILTIN_EVSTWWOX,
2859   SPE_BUILTIN_EVSUBFW,
2860   SPE_BUILTIN_EVXOR,
2861   SPE_BUILTIN_EVABS,
2862   SPE_BUILTIN_EVADDSMIAAW,
2863   SPE_BUILTIN_EVADDSSIAAW,
2864   SPE_BUILTIN_EVADDUMIAAW,
2865   SPE_BUILTIN_EVADDUSIAAW,
2866   SPE_BUILTIN_EVCNTLSW,
2867   SPE_BUILTIN_EVCNTLZW,
2868   SPE_BUILTIN_EVEXTSB,
2869   SPE_BUILTIN_EVEXTSH,
2870   SPE_BUILTIN_EVFSABS,
2871   SPE_BUILTIN_EVFSCFSF,
2872   SPE_BUILTIN_EVFSCFSI,
2873   SPE_BUILTIN_EVFSCFUF,
2874   SPE_BUILTIN_EVFSCFUI,
2875   SPE_BUILTIN_EVFSCTSF,
2876   SPE_BUILTIN_EVFSCTSI,
2877   SPE_BUILTIN_EVFSCTSIZ,
2878   SPE_BUILTIN_EVFSCTUF,
2879   SPE_BUILTIN_EVFSCTUI,
2880   SPE_BUILTIN_EVFSCTUIZ,
2881   SPE_BUILTIN_EVFSNABS,
2882   SPE_BUILTIN_EVFSNEG,
2883   SPE_BUILTIN_EVMRA,
2884   SPE_BUILTIN_EVNEG,
2885   SPE_BUILTIN_EVRNDW,
2886   SPE_BUILTIN_EVSUBFSMIAAW,
2887   SPE_BUILTIN_EVSUBFSSIAAW,
2888   SPE_BUILTIN_EVSUBFUMIAAW,
2889   SPE_BUILTIN_EVSUBFUSIAAW,
2890   SPE_BUILTIN_EVADDIW,
2891   SPE_BUILTIN_EVLDD,
2892   SPE_BUILTIN_EVLDH,
2893   SPE_BUILTIN_EVLDW,
2894   SPE_BUILTIN_EVLHHESPLAT,
2895   SPE_BUILTIN_EVLHHOSSPLAT,
2896   SPE_BUILTIN_EVLHHOUSPLAT,
2897   SPE_BUILTIN_EVLWHE,
2898   SPE_BUILTIN_EVLWHOS,
2899   SPE_BUILTIN_EVLWHOU,
2900   SPE_BUILTIN_EVLWHSPLAT,
2901   SPE_BUILTIN_EVLWWSPLAT,
2902   SPE_BUILTIN_EVRLWI,
2903   SPE_BUILTIN_EVSLWI,
2904   SPE_BUILTIN_EVSRWIS,
2905   SPE_BUILTIN_EVSRWIU,
2906   SPE_BUILTIN_EVSTDD,
2907   SPE_BUILTIN_EVSTDH,
2908   SPE_BUILTIN_EVSTDW,
2909   SPE_BUILTIN_EVSTWHE,
2910   SPE_BUILTIN_EVSTWHO,
2911   SPE_BUILTIN_EVSTWWE,
2912   SPE_BUILTIN_EVSTWWO,
2913   SPE_BUILTIN_EVSUBIFW,
2914
2915   /* Compares.  */
2916   SPE_BUILTIN_EVCMPEQ,
2917   SPE_BUILTIN_EVCMPGTS,
2918   SPE_BUILTIN_EVCMPGTU,
2919   SPE_BUILTIN_EVCMPLTS,
2920   SPE_BUILTIN_EVCMPLTU,
2921   SPE_BUILTIN_EVFSCMPEQ,
2922   SPE_BUILTIN_EVFSCMPGT,
2923   SPE_BUILTIN_EVFSCMPLT,
2924   SPE_BUILTIN_EVFSTSTEQ,
2925   SPE_BUILTIN_EVFSTSTGT,
2926   SPE_BUILTIN_EVFSTSTLT,
2927
2928   /* EVSEL compares.  */
2929   SPE_BUILTIN_EVSEL_CMPEQ,
2930   SPE_BUILTIN_EVSEL_CMPGTS,
2931   SPE_BUILTIN_EVSEL_CMPGTU,
2932   SPE_BUILTIN_EVSEL_CMPLTS,
2933   SPE_BUILTIN_EVSEL_CMPLTU,
2934   SPE_BUILTIN_EVSEL_FSCMPEQ,
2935   SPE_BUILTIN_EVSEL_FSCMPGT,
2936   SPE_BUILTIN_EVSEL_FSCMPLT,
2937   SPE_BUILTIN_EVSEL_FSTSTEQ,
2938   SPE_BUILTIN_EVSEL_FSTSTGT,
2939   SPE_BUILTIN_EVSEL_FSTSTLT,
2940
2941   SPE_BUILTIN_EVSPLATFI,
2942   SPE_BUILTIN_EVSPLATI,
2943   SPE_BUILTIN_EVMWHSSMAA,
2944   SPE_BUILTIN_EVMWHSMFAA,
2945   SPE_BUILTIN_EVMWHSMIAA,
2946   SPE_BUILTIN_EVMWHUSIAA,
2947   SPE_BUILTIN_EVMWHUMIAA,
2948   SPE_BUILTIN_EVMWHSSFAN,
2949   SPE_BUILTIN_EVMWHSSIAN,
2950   SPE_BUILTIN_EVMWHSMFAN,
2951   SPE_BUILTIN_EVMWHSMIAN,
2952   SPE_BUILTIN_EVMWHUSIAN,
2953   SPE_BUILTIN_EVMWHUMIAN,
2954   SPE_BUILTIN_EVMWHGSSFAA,
2955   SPE_BUILTIN_EVMWHGSMFAA,
2956   SPE_BUILTIN_EVMWHGSMIAA,
2957   SPE_BUILTIN_EVMWHGUMIAA,
2958   SPE_BUILTIN_EVMWHGSSFAN,
2959   SPE_BUILTIN_EVMWHGSMFAN,
2960   SPE_BUILTIN_EVMWHGSMIAN,
2961   SPE_BUILTIN_EVMWHGUMIAN,
2962   SPE_BUILTIN_MTSPEFSCR,
2963   SPE_BUILTIN_MFSPEFSCR,
2964   SPE_BUILTIN_BRINC,
2965
2966   RS6000_BUILTIN_COUNT
2967 };
2968
2969 enum rs6000_builtin_type_index
2970 {
2971   RS6000_BTI_NOT_OPAQUE,
2972   RS6000_BTI_opaque_V2SI,
2973   RS6000_BTI_opaque_V2SF,
2974   RS6000_BTI_opaque_p_V2SI,
2975   RS6000_BTI_opaque_V4SI,
2976   RS6000_BTI_V16QI,
2977   RS6000_BTI_V2SI,
2978   RS6000_BTI_V2SF,
2979   RS6000_BTI_V4HI,
2980   RS6000_BTI_V4SI,
2981   RS6000_BTI_V4SF,
2982   RS6000_BTI_V8HI,
2983   RS6000_BTI_unsigned_V16QI,
2984   RS6000_BTI_unsigned_V8HI,
2985   RS6000_BTI_unsigned_V4SI,
2986   RS6000_BTI_bool_char,          /* __bool char */
2987   RS6000_BTI_bool_short,         /* __bool short */
2988   RS6000_BTI_bool_int,           /* __bool int */
2989   RS6000_BTI_pixel,              /* __pixel */
2990   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
2991   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
2992   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
2993   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
2994   RS6000_BTI_long,               /* long_integer_type_node */
2995   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
2996   RS6000_BTI_INTQI,              /* intQI_type_node */
2997   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
2998   RS6000_BTI_INTHI,              /* intHI_type_node */
2999   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
3000   RS6000_BTI_INTSI,              /* intSI_type_node */
3001   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
3002   RS6000_BTI_float,              /* float_type_node */
3003   RS6000_BTI_void,               /* void_type_node */
3004   RS6000_BTI_MAX
3005 };
3006
3007
3008 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
3009 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
3010 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
3011 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
3012 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
3013 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
3014 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
3015 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
3016 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
3017 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
3018 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
3019 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
3020 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
3021 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
3022 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
3023 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
3024 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
3025 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
3026 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
3027 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
3028 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
3029 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
3030
3031 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
3032 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
3033 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
3034 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
3035 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
3036 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
3037 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
3038 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
3039 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
3040 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
3041
3042 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
3043 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
3044