OSDN Git Service

* config/rs6000/rs6000.c (rs6000_hard_regno_mode_ok): Force TDmode
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / rs6000.h
1 /* Definitions of target machine for GNU compiler, for IBM RS/6000.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007
4    Free Software Foundation, Inc.
5    Contributed by Richard Kenner (kenner@vlsi1.ultra.nyu.edu)
6
7    This file is part of GCC.
8
9    GCC is free software; you can redistribute it and/or modify it
10    under the terms of the GNU General Public License as published
11    by the Free Software Foundation; either version 2, or (at your
12    option) any later version.
13
14    GCC is distributed in the hope that it will be useful, but WITHOUT
15    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
16    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
17    License for more details.
18
19    You should have received a copy of the GNU General Public License
20    along with GCC; see the file COPYING.  If not, write to the
21    Free Software Foundation, 51 Franklin Street, Fifth Floor, Boston,
22    MA 02110-1301, USA.  */
23
24 /* Note that some other tm.h files include this one and then override
25    many of the definitions.  */
26
27 /* Definitions for the object file format.  These are set at
28    compile-time.  */
29
30 #define OBJECT_XCOFF 1
31 #define OBJECT_ELF 2
32 #define OBJECT_PEF 3
33 #define OBJECT_MACHO 4
34
35 #define TARGET_ELF (TARGET_OBJECT_FORMAT == OBJECT_ELF)
36 #define TARGET_XCOFF (TARGET_OBJECT_FORMAT == OBJECT_XCOFF)
37 #define TARGET_MACOS (TARGET_OBJECT_FORMAT == OBJECT_PEF)
38 #define TARGET_MACHO (TARGET_OBJECT_FORMAT == OBJECT_MACHO)
39
40 #ifndef TARGET_AIX
41 #define TARGET_AIX 0
42 #endif
43
44 /* Control whether function entry points use a "dot" symbol when
45    ABI_AIX.  */
46 #define DOT_SYMBOLS 1
47
48 /* Default string to use for cpu if not specified.  */
49 #ifndef TARGET_CPU_DEFAULT
50 #define TARGET_CPU_DEFAULT ((char *)0)
51 #endif
52
53 /* If configured for PPC405, support PPC405CR Erratum77.  */
54 #ifdef CONFIG_PPC405CR
55 #define PPC405_ERRATUM77 (rs6000_cpu == PROCESSOR_PPC405)
56 #else
57 #define PPC405_ERRATUM77 0
58 #endif
59
60 /* Common ASM definitions used by ASM_SPEC among the various targets
61    for handling -mcpu=xxx switches.  */
62 #define ASM_CPU_SPEC \
63 "%{!mcpu*: \
64   %{mpower: %{!mpower2: -mpwr}} \
65   %{mpower2: -mpwrx} \
66   %{mpowerpc64*: -mppc64} \
67   %{!mpowerpc64*: %{mpowerpc*: -mppc}} \
68   %{mno-power: %{!mpowerpc*: -mcom}} \
69   %{!mno-power: %{!mpower*: %(asm_default)}}} \
70 %{mcpu=common: -mcom} \
71 %{mcpu=cell: -mcell} \
72 %{mcpu=power: -mpwr} \
73 %{mcpu=power2: -mpwrx} \
74 %{mcpu=power3: -mppc64} \
75 %{mcpu=power4: -mpower4} \
76 %{mcpu=power5: -mpower4} \
77 %{mcpu=power5+: -mpower4} \
78 %{mcpu=power6: -mpower4 -maltivec} \
79 %{mcpu=power6x: -mpower4 -maltivec} \
80 %{mcpu=powerpc: -mppc} \
81 %{mcpu=rios: -mpwr} \
82 %{mcpu=rios1: -mpwr} \
83 %{mcpu=rios2: -mpwrx} \
84 %{mcpu=rsc: -mpwr} \
85 %{mcpu=rsc1: -mpwr} \
86 %{mcpu=rs64a: -mppc64} \
87 %{mcpu=401: -mppc} \
88 %{mcpu=403: -m403} \
89 %{mcpu=405: -m405} \
90 %{mcpu=405fp: -m405} \
91 %{mcpu=440: -m440} \
92 %{mcpu=440fp: -m440} \
93 %{mcpu=505: -mppc} \
94 %{mcpu=601: -m601} \
95 %{mcpu=602: -mppc} \
96 %{mcpu=603: -mppc} \
97 %{mcpu=603e: -mppc} \
98 %{mcpu=ec603e: -mppc} \
99 %{mcpu=604: -mppc} \
100 %{mcpu=604e: -mppc} \
101 %{mcpu=620: -mppc64} \
102 %{mcpu=630: -mppc64} \
103 %{mcpu=740: -mppc} \
104 %{mcpu=750: -mppc} \
105 %{mcpu=G3: -mppc} \
106 %{mcpu=7400: -mppc -maltivec} \
107 %{mcpu=7450: -mppc -maltivec} \
108 %{mcpu=G4: -mppc -maltivec} \
109 %{mcpu=801: -mppc} \
110 %{mcpu=821: -mppc} \
111 %{mcpu=823: -mppc} \
112 %{mcpu=860: -mppc} \
113 %{mcpu=970: -mpower4 -maltivec} \
114 %{mcpu=G5: -mpower4 -maltivec} \
115 %{mcpu=8540: -me500} \
116 %{maltivec: -maltivec} \
117 -many"
118
119 #define CPP_DEFAULT_SPEC ""
120
121 #define ASM_DEFAULT_SPEC ""
122
123 /* This macro defines names of additional specifications to put in the specs
124    that can be used in various specifications like CC1_SPEC.  Its definition
125    is an initializer with a subgrouping for each command option.
126
127    Each subgrouping contains a string constant, that defines the
128    specification name, and a string constant that used by the GCC driver
129    program.
130
131    Do not define this macro if it does not need to do anything.  */
132
133 #define SUBTARGET_EXTRA_SPECS
134
135 #define EXTRA_SPECS                                                     \
136   { "cpp_default",              CPP_DEFAULT_SPEC },                     \
137   { "asm_cpu",                  ASM_CPU_SPEC },                         \
138   { "asm_default",              ASM_DEFAULT_SPEC },                     \
139   SUBTARGET_EXTRA_SPECS
140
141 /* Architecture type.  */
142
143 /* Define TARGET_MFCRF if the target assembler does not support the
144    optional field operand for mfcr.  */
145
146 #ifndef HAVE_AS_MFCRF
147 #undef  TARGET_MFCRF
148 #define TARGET_MFCRF 0
149 #endif
150
151 /* Define TARGET_POPCNTB if the target assembler does not support the
152    popcount byte instruction.  */
153
154 #ifndef HAVE_AS_POPCNTB
155 #undef  TARGET_POPCNTB
156 #define TARGET_POPCNTB 0
157 #endif
158
159 /* Define TARGET_FPRND if the target assembler does not support the
160    fp rounding instructions.  */
161
162 #ifndef HAVE_AS_FPRND
163 #undef  TARGET_FPRND
164 #define TARGET_FPRND 0
165 #endif
166
167 /* Define TARGET_CMPB if the target assembler does not support the
168    cmpb instruction.  */
169
170 #ifndef HAVE_AS_CMPB
171 #undef  TARGET_CMPB
172 #define TARGET_CMPB 0
173 #endif
174
175 /* Define TARGET_MFPGPR if the target assembler does not support the
176    mffpr and mftgpr instructions. */
177
178 #ifndef HAVE_AS_MFPGPR
179 #undef  TARGET_MFPGPR
180 #define TARGET_MFPGPR 0
181 #endif
182
183 /* Define TARGET_DFP if the target assembler does not support decimal
184    floating point instructions.  */
185 #ifndef HAVE_AS_DFP
186 #undef  TARGET_DFP
187 #define TARGET_DFP 0
188 #endif
189
190 #ifndef TARGET_SECURE_PLT
191 #define TARGET_SECURE_PLT 0
192 #endif
193
194 #define TARGET_32BIT            (! TARGET_64BIT)
195
196 #ifndef HAVE_AS_TLS
197 #define HAVE_AS_TLS 0
198 #endif
199
200 /* Return 1 for a symbol ref for a thread-local storage symbol.  */
201 #define RS6000_SYMBOL_REF_TLS_P(RTX) \
202   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
203
204 #ifdef IN_LIBGCC2
205 /* For libgcc2 we make sure this is a compile time constant */
206 #if defined (__64BIT__) || defined (__powerpc64__) || defined (__ppc64__)
207 #undef TARGET_POWERPC64
208 #define TARGET_POWERPC64        1
209 #else
210 #undef TARGET_POWERPC64
211 #define TARGET_POWERPC64        0
212 #endif
213 #else
214     /* The option machinery will define this.  */
215 #endif
216
217 #define TARGET_DEFAULT (MASK_POWER | MASK_MULTIPLE | MASK_STRING)
218
219 /* Processor type.  Order must match cpu attribute in MD file.  */
220 enum processor_type
221  {
222    PROCESSOR_RIOS1,
223    PROCESSOR_RIOS2,
224    PROCESSOR_RS64A,
225    PROCESSOR_MPCCORE,
226    PROCESSOR_PPC403,
227    PROCESSOR_PPC405,
228    PROCESSOR_PPC440,
229    PROCESSOR_PPC601,
230    PROCESSOR_PPC603,
231    PROCESSOR_PPC604,
232    PROCESSOR_PPC604e,
233    PROCESSOR_PPC620,
234    PROCESSOR_PPC630,
235    PROCESSOR_PPC750,
236    PROCESSOR_PPC7400,
237    PROCESSOR_PPC7450,
238    PROCESSOR_PPC8540,
239    PROCESSOR_POWER4,
240    PROCESSOR_POWER5,
241    PROCESSOR_POWER6,
242    PROCESSOR_CELL
243 };
244
245 extern enum processor_type rs6000_cpu;
246
247 /* Recast the processor type to the cpu attribute.  */
248 #define rs6000_cpu_attr ((enum attr_cpu)rs6000_cpu)
249
250 /* Define generic processor types based upon current deployment.  */
251 #define PROCESSOR_COMMON    PROCESSOR_PPC601
252 #define PROCESSOR_POWER     PROCESSOR_RIOS1
253 #define PROCESSOR_POWERPC   PROCESSOR_PPC604
254 #define PROCESSOR_POWERPC64 PROCESSOR_RS64A
255
256 /* Define the default processor.  This is overridden by other tm.h files.  */
257 #define PROCESSOR_DEFAULT   PROCESSOR_RIOS1
258 #define PROCESSOR_DEFAULT64 PROCESSOR_RS64A
259
260 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
261    and the old mnemonics are dialect zero.  */
262 #define ASSEMBLER_DIALECT (TARGET_NEW_MNEMONICS ? 1 : 0)
263
264 /* Types of costly dependences.  */
265 enum rs6000_dependence_cost
266  {
267    max_dep_latency = 1000,
268    no_dep_costly,
269    all_deps_costly,
270    true_store_to_load_dep_costly,
271    store_to_load_dep_costly
272  };
273
274 /* Types of nop insertion schemes in sched target hook sched_finish.  */
275 enum rs6000_nop_insertion
276   {
277     sched_finish_regroup_exact = 1000,
278     sched_finish_pad_groups,
279     sched_finish_none
280   };
281
282 /* Dispatch group termination caused by an insn.  */
283 enum group_termination
284   {
285     current_group,
286     previous_group
287   };
288
289 /* Support for a compile-time default CPU, et cetera.  The rules are:
290    --with-cpu is ignored if -mcpu is specified.
291    --with-tune is ignored if -mtune is specified.
292    --with-float is ignored if -mhard-float or -msoft-float are
293     specified.  */
294 #define OPTION_DEFAULT_SPECS \
295   {"cpu", "%{!mcpu=*:-mcpu=%(VALUE)}" }, \
296   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
297   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
298
299 /* rs6000_select[0] is reserved for the default cpu defined via --with-cpu */
300 struct rs6000_cpu_select
301 {
302   const char *string;
303   const char *name;
304   int set_tune_p;
305   int set_arch_p;
306 };
307
308 extern struct rs6000_cpu_select rs6000_select[];
309
310 /* Debug support */
311 extern const char *rs6000_debug_name;   /* Name for -mdebug-xxxx option */
312 extern int rs6000_debug_stack;          /* debug stack applications */
313 extern int rs6000_debug_arg;            /* debug argument handling */
314
315 #define TARGET_DEBUG_STACK      rs6000_debug_stack
316 #define TARGET_DEBUG_ARG        rs6000_debug_arg
317
318 extern const char *rs6000_traceback_name; /* Type of traceback table.  */
319
320 /* These are separate from target_flags because we've run out of bits
321    there.  */
322 extern int rs6000_long_double_type_size;
323 extern int rs6000_ieeequad;
324 extern int rs6000_altivec_abi;
325 extern int rs6000_spe_abi;
326 extern int rs6000_float_gprs;
327 extern int rs6000_alignment_flags;
328 extern const char *rs6000_sched_insert_nops_str;
329 extern enum rs6000_nop_insertion rs6000_sched_insert_nops;
330
331 /* Alignment options for fields in structures for sub-targets following
332    AIX-like ABI.
333    ALIGN_POWER word-aligns FP doubles (default AIX ABI).
334    ALIGN_NATURAL doubleword-aligns FP doubles (align to object size).
335
336    Override the macro definitions when compiling libobjc to avoid undefined
337    reference to rs6000_alignment_flags due to library's use of GCC alignment
338    macros which use the macros below.  */
339
340 #ifndef IN_TARGET_LIBS
341 #define MASK_ALIGN_POWER   0x00000000
342 #define MASK_ALIGN_NATURAL 0x00000001
343 #define TARGET_ALIGN_NATURAL (rs6000_alignment_flags & MASK_ALIGN_NATURAL)
344 #else
345 #define TARGET_ALIGN_NATURAL 0
346 #endif
347
348 #define TARGET_LONG_DOUBLE_128 (rs6000_long_double_type_size == 128)
349 #define TARGET_IEEEQUAD rs6000_ieeequad
350 #define TARGET_ALTIVEC_ABI rs6000_altivec_abi
351
352 #define TARGET_SPE_ABI 0
353 #define TARGET_SPE 0
354 #define TARGET_E500 0
355 #define TARGET_ISEL 0
356 #define TARGET_FPRS 1
357 #define TARGET_E500_SINGLE 0
358 #define TARGET_E500_DOUBLE 0
359 #define CHECK_E500_OPTIONS do { } while (0)
360
361 /* E500 processors only support plain "sync", not lwsync.  */
362 #define TARGET_NO_LWSYNC TARGET_E500
363
364 /* Sometimes certain combinations of command options do not make sense
365    on a particular target machine.  You can define a macro
366    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
367    defined, is executed once just after all the command options have
368    been parsed.
369
370    Do not use this macro to turn on various extra optimizations for
371    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.
372
373    On the RS/6000 this is used to define the target cpu type.  */
374
375 #define OVERRIDE_OPTIONS rs6000_override_options (TARGET_CPU_DEFAULT)
376
377 /* Define this to change the optimizations performed by default.  */
378 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) optimization_options(LEVEL,SIZE)
379
380 /* Show we can debug even without a frame pointer.  */
381 #define CAN_DEBUG_WITHOUT_FP
382
383 /* Target pragma.  */
384 #define REGISTER_TARGET_PRAGMAS() do {                          \
385   c_register_pragma (0, "longcall", rs6000_pragma_longcall);    \
386   targetm.resolve_overloaded_builtin = altivec_resolve_overloaded_builtin; \
387 } while (0)
388
389 /* Target #defines.  */
390 #define TARGET_CPU_CPP_BUILTINS() \
391   rs6000_cpu_cpp_builtins (pfile)
392
393 /* This is used by rs6000_cpu_cpp_builtins to indicate the byte order
394    we're compiling for.  Some configurations may need to override it.  */
395 #define RS6000_CPU_CPP_ENDIAN_BUILTINS()        \
396   do                                            \
397     {                                           \
398       if (BYTES_BIG_ENDIAN)                     \
399         {                                       \
400           builtin_define ("__BIG_ENDIAN__");    \
401           builtin_define ("_BIG_ENDIAN");       \
402           builtin_assert ("machine=bigendian"); \
403         }                                       \
404       else                                      \
405         {                                       \
406           builtin_define ("__LITTLE_ENDIAN__"); \
407           builtin_define ("_LITTLE_ENDIAN");    \
408           builtin_assert ("machine=littleendian"); \
409         }                                       \
410     }                                           \
411   while (0)
412 \f
413 /* Target machine storage layout.  */
414
415 /* Define this macro if it is advisable to hold scalars in registers
416    in a wider mode than that declared by the program.  In such cases,
417    the value is constrained to be within the bounds of the declared
418    type, but kept valid in the wider mode.  The signedness of the
419    extension may differ from that of the type.  */
420
421 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
422   if (GET_MODE_CLASS (MODE) == MODE_INT         \
423       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
424     (MODE) = TARGET_32BIT ? SImode : DImode;
425
426 /* Define this if most significant bit is lowest numbered
427    in instructions that operate on numbered bit-fields.  */
428 /* That is true on RS/6000.  */
429 #define BITS_BIG_ENDIAN 1
430
431 /* Define this if most significant byte of a word is the lowest numbered.  */
432 /* That is true on RS/6000.  */
433 #define BYTES_BIG_ENDIAN 1
434
435 /* Define this if most significant word of a multiword number is lowest
436    numbered.
437
438    For RS/6000 we can decide arbitrarily since there are no machine
439    instructions for them.  Might as well be consistent with bits and bytes.  */
440 #define WORDS_BIG_ENDIAN 1
441
442 #define MAX_BITS_PER_WORD 64
443
444 /* Width of a word, in units (bytes).  */
445 #define UNITS_PER_WORD (! TARGET_POWERPC64 ? 4 : 8)
446 #ifdef IN_LIBGCC2
447 #define MIN_UNITS_PER_WORD UNITS_PER_WORD
448 #else
449 #define MIN_UNITS_PER_WORD 4
450 #endif
451 #define UNITS_PER_FP_WORD 8
452 #define UNITS_PER_ALTIVEC_WORD 16
453 #define UNITS_PER_SPE_WORD 8
454
455 /* Type used for ptrdiff_t, as a string used in a declaration.  */
456 #define PTRDIFF_TYPE "int"
457
458 /* Type used for size_t, as a string used in a declaration.  */
459 #define SIZE_TYPE "long unsigned int"
460
461 /* Type used for wchar_t, as a string used in a declaration.  */
462 #define WCHAR_TYPE "short unsigned int"
463
464 /* Width of wchar_t in bits.  */
465 #define WCHAR_TYPE_SIZE 16
466
467 /* A C expression for the size in bits of the type `short' on the
468    target machine.  If you don't define this, the default is half a
469    word.  (If this would be less than one storage unit, it is
470    rounded up to one unit.)  */
471 #define SHORT_TYPE_SIZE 16
472
473 /* A C expression for the size in bits of the type `int' on the
474    target machine.  If you don't define this, the default is one
475    word.  */
476 #define INT_TYPE_SIZE 32
477
478 /* A C expression for the size in bits of the type `long' on the
479    target machine.  If you don't define this, the default is one
480    word.  */
481 #define LONG_TYPE_SIZE (TARGET_32BIT ? 32 : 64)
482
483 /* A C expression for the size in bits of the type `long long' on the
484    target machine.  If you don't define this, the default is two
485    words.  */
486 #define LONG_LONG_TYPE_SIZE 64
487
488 /* A C expression for the size in bits of the type `float' on the
489    target machine.  If you don't define this, the default is one
490    word.  */
491 #define FLOAT_TYPE_SIZE 32
492
493 /* A C expression for the size in bits of the type `double' on the
494    target machine.  If you don't define this, the default is two
495    words.  */
496 #define DOUBLE_TYPE_SIZE 64
497
498 /* A C expression for the size in bits of the type `long double' on
499    the target machine.  If you don't define this, the default is two
500    words.  */
501 #define LONG_DOUBLE_TYPE_SIZE rs6000_long_double_type_size
502
503 /* Define this to set long double type size to use in libgcc2.c, which can
504    not depend on target_flags.  */
505 #ifdef __LONG_DOUBLE_128__
506 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
507 #else
508 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
509 #endif
510
511 /* Work around rs6000_long_double_type_size dependency in ada/targtyps.c.  */
512 #define WIDEST_HARDWARE_FP_SIZE 64
513
514 /* Width in bits of a pointer.
515    See also the macro `Pmode' defined below.  */
516 #define POINTER_SIZE (TARGET_32BIT ? 32 : 64)
517
518 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
519 #define PARM_BOUNDARY (TARGET_32BIT ? 32 : 64)
520
521 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
522 #define STACK_BOUNDARY \
523   ((TARGET_32BIT && !TARGET_ALTIVEC && !TARGET_ALTIVEC_ABI) ? 64 : 128)
524
525 /* Allocation boundary (in *bits*) for the code of a function.  */
526 #define FUNCTION_BOUNDARY 32
527
528 /* No data type wants to be aligned rounder than this.  */
529 #define BIGGEST_ALIGNMENT 128
530
531 /* A C expression to compute the alignment for a variables in the
532    local store.  TYPE is the data type, and ALIGN is the alignment
533    that the object would ordinarily have.  */
534 #define LOCAL_ALIGNMENT(TYPE, ALIGN)                            \
535   ((TARGET_ALTIVEC && TREE_CODE (TYPE) == VECTOR_TYPE) ? 128 :  \
536     (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 : \
537     (TARGET_SPE && TREE_CODE (TYPE) == VECTOR_TYPE \
538      && SPE_VECTOR_MODE (TYPE_MODE (TYPE))) ? 64 : ALIGN)
539
540 /* Alignment of field after `int : 0' in a structure.  */
541 #define EMPTY_FIELD_BOUNDARY 32
542
543 /* Every structure's size must be a multiple of this.  */
544 #define STRUCTURE_SIZE_BOUNDARY 8
545
546 /* Return 1 if a structure or array containing FIELD should be
547    accessed using `BLKMODE'.
548
549    For the SPE, simd types are V2SI, and gcc can be tempted to put the
550    entire thing in a DI and use subregs to access the internals.
551    store_bit_field() will force (subreg:DI (reg:V2SI x))'s to the
552    back-end.  Because a single GPR can hold a V2SI, but not a DI, the
553    best thing to do is set structs to BLKmode and avoid Severe Tire
554    Damage.
555
556    On e500 v2, DF and DI modes suffer from the same anomaly.  DF can
557    fit into 1, whereas DI still needs two.  */
558 #define MEMBER_TYPE_FORCES_BLK(FIELD, MODE) \
559   ((TARGET_SPE && TREE_CODE (TREE_TYPE (FIELD)) == VECTOR_TYPE) \
560    || (TARGET_E500_DOUBLE && (MODE) == DFmode))
561
562 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
563 #define PCC_BITFIELD_TYPE_MATTERS 1
564
565 /* Make strings word-aligned so strcpy from constants will be faster.
566    Make vector constants quadword aligned.  */
567 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                           \
568   (TREE_CODE (EXP) == STRING_CST                                 \
569    && (ALIGN) < BITS_PER_WORD                                    \
570    ? BITS_PER_WORD                                               \
571    : (ALIGN))
572
573 /* Make arrays of chars word-aligned for the same reasons.
574    Align vectors to 128 bits.  Align SPE vectors and E500 v2 doubles to
575    64 bits.  */
576 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
577   (TREE_CODE (TYPE) == VECTOR_TYPE ? (TARGET_SPE_ABI ? 64 : 128)        \
578    : (TARGET_E500_DOUBLE && TYPE_MODE (TYPE) == DFmode) ? 64 \
579    : TREE_CODE (TYPE) == ARRAY_TYPE             \
580    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
581    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
582
583 /* Nonzero if move instructions will actually fail to work
584    when given unaligned data.  */
585 #define STRICT_ALIGNMENT 0
586
587 /* Define this macro to be the value 1 if unaligned accesses have a cost
588    many times greater than aligned accesses, for example if they are
589    emulated in a trap handler.  */
590 #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN)                              \
591   (STRICT_ALIGNMENT                                                     \
592    || (((MODE) == SFmode || (MODE) == DFmode || (MODE) == TFmode        \
593         || (MODE) == DDmode || (MODE) == TDmode                         \
594         || (MODE) == DImode)                                            \
595        && (ALIGN) < 32))
596 \f
597 /* Standard register usage.  */
598
599 /* Number of actual hardware registers.
600    The hardware registers are assigned numbers for the compiler
601    from 0 to just below FIRST_PSEUDO_REGISTER.
602    All registers that the compiler knows about must be given numbers,
603    even those that are not normally considered general registers.
604
605    RS/6000 has 32 fixed-point registers, 32 floating-point registers,
606    an MQ register, a count register, a link register, and 8 condition
607    register fields, which we view here as separate registers.  AltiVec
608    adds 32 vector registers and a VRsave register.
609
610    In addition, the difference between the frame and argument pointers is
611    a function of the number of registers saved, so we need to have a
612    register for AP that will later be eliminated in favor of SP or FP.
613    This is a normal register, but it is fixed.
614
615    We also create a pseudo register for float/int conversions, that will
616    really represent the memory location used.  It is represented here as
617    a register, in order to work around problems in allocating stack storage
618    in inline functions.
619
620    Another pseudo (not included in DWARF_FRAME_REGISTERS) is soft frame
621    pointer, which is eventually eliminated in favor of SP or FP.  */
622
623 #define FIRST_PSEUDO_REGISTER 114
624
625 /* This must be included for pre gcc 3.0 glibc compatibility.  */
626 #define PRE_GCC3_DWARF_FRAME_REGISTERS 77
627
628 /* Add 32 dwarf columns for synthetic SPE registers.  */
629 #define DWARF_FRAME_REGISTERS ((FIRST_PSEUDO_REGISTER - 1) + 32)
630
631 /* The SPE has an additional 32 synthetic registers, with DWARF debug
632    info numbering for these registers starting at 1200.  While eh_frame
633    register numbering need not be the same as the debug info numbering,
634    we choose to number these regs for eh_frame at 1200 too.  This allows
635    future versions of the rs6000 backend to add hard registers and
636    continue to use the gcc hard register numbering for eh_frame.  If the
637    extra SPE registers in eh_frame were numbered starting from the
638    current value of FIRST_PSEUDO_REGISTER, then if FIRST_PSEUDO_REGISTER
639    changed we'd need to introduce a mapping in DWARF_FRAME_REGNUM to
640    avoid invalidating older SPE eh_frame info.
641
642    We must map them here to avoid huge unwinder tables mostly consisting
643    of unused space.  */
644 #define DWARF_REG_TO_UNWIND_COLUMN(r) \
645   ((r) > 1200 ? ((r) - 1200 + FIRST_PSEUDO_REGISTER - 1) : (r))
646
647 /* Use standard DWARF numbering for DWARF debugging information.  */
648 #define DBX_REGISTER_NUMBER(REGNO) rs6000_dbx_register_number (REGNO)
649
650 /* Use gcc hard register numbering for eh_frame.  */
651 #define DWARF_FRAME_REGNUM(REGNO) (REGNO)
652
653 /* Map register numbers held in the call frame info that gcc has
654    collected using DWARF_FRAME_REGNUM to those that should be output in
655    .debug_frame and .eh_frame.  We continue to use gcc hard reg numbers
656    for .eh_frame, but use the numbers mandated by the various ABIs for
657    .debug_frame.  rs6000_emit_prologue has translated any combination of
658    CR2, CR3, CR4 saves to a save of CR2.  The actual code emitted saves
659    the whole of CR, so we map CR2_REGNO to the DWARF reg for CR.  */
660 #define DWARF2_FRAME_REG_OUT(REGNO, FOR_EH)     \
661   ((FOR_EH) ? (REGNO)                           \
662    : (REGNO) == CR2_REGNO ? 64                  \
663    : DBX_REGISTER_NUMBER (REGNO))
664
665 /* 1 for registers that have pervasive standard uses
666    and are not available for the register allocator.
667
668    On RS/6000, r1 is used for the stack.  On Darwin, r2 is available
669    as a local register; for all other OS's r2 is the TOC pointer.
670
671    cr5 is not supposed to be used.
672
673    On System V implementations, r13 is fixed and not available for use.  */
674
675 #define FIXED_REGISTERS  \
676   {0, 1, FIXED_R2, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, FIXED_R13, 0, 0, \
677    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
678    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
679    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
680    0, 0, 0, 1, 0, 0, 0, 0, 0, 1, 0, 0, 1,          \
681    /* AltiVec registers.  */                       \
682    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
683    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
684    1, 1                                            \
685    , 1, 1, 1                                       \
686 }
687
688 /* 1 for registers not available across function calls.
689    These must include the FIXED_REGISTERS and also any
690    registers that can be used without being saved.
691    The latter must include the registers where values are returned
692    and the register where structure-value addresses are passed.
693    Aside from that, you can include as many other registers as you like.  */
694
695 #define CALL_USED_REGISTERS  \
696   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
697    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
698    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
699    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
700    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
701    /* AltiVec registers.  */                       \
702    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
703    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
704    1, 1                                            \
705    , 1, 1, 1                                       \
706 }
707
708 /* Like `CALL_USED_REGISTERS' except this macro doesn't require that
709    the entire set of `FIXED_REGISTERS' be included.
710    (`CALL_USED_REGISTERS' must be a superset of `FIXED_REGISTERS').
711    This macro is optional.  If not specified, it defaults to the value
712    of `CALL_USED_REGISTERS'.  */
713
714 #define CALL_REALLY_USED_REGISTERS  \
715   {1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, FIXED_R13, 0, 0, \
716    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
717    1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 0, 0, \
718    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
719    1, 1, 1, 1, 1, 1, 0, 0, 0, 1, 1, 1, 1,          \
720    /* AltiVec registers.  */                       \
721    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
722    0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, \
723    0, 0                                            \
724    , 0, 0, 0                                       \
725 }
726
727 #define MQ_REGNO     64
728 #define CR0_REGNO    68
729 #define CR1_REGNO    69
730 #define CR2_REGNO    70
731 #define CR3_REGNO    71
732 #define CR4_REGNO    72
733 #define MAX_CR_REGNO 75
734 #define XER_REGNO    76
735 #define FIRST_ALTIVEC_REGNO     77
736 #define LAST_ALTIVEC_REGNO      108
737 #define TOTAL_ALTIVEC_REGS      (LAST_ALTIVEC_REGNO - FIRST_ALTIVEC_REGNO + 1)
738 #define VRSAVE_REGNO            109
739 #define VSCR_REGNO              110
740 #define SPE_ACC_REGNO           111
741 #define SPEFSCR_REGNO           112
742
743 #define FIRST_SAVED_ALTIVEC_REGNO (FIRST_ALTIVEC_REGNO+20)
744 #define FIRST_SAVED_FP_REGNO    (14+32)
745 #define FIRST_SAVED_GP_REGNO 13
746
747 /* List the order in which to allocate registers.  Each register must be
748    listed once, even those in FIXED_REGISTERS.
749
750    We allocate in the following order:
751         fp0             (not saved or used for anything)
752         fp13 - fp2      (not saved; incoming fp arg registers)
753         fp1             (not saved; return value)
754         fp31 - fp14     (saved; order given to save least number)
755         cr7, cr6        (not saved or special)
756         cr1             (not saved, but used for FP operations)
757         cr0             (not saved, but used for arithmetic operations)
758         cr4, cr3, cr2   (saved)
759         r0              (not saved; cannot be base reg)
760         r9              (not saved; best for TImode)
761         r11, r10, r8-r4 (not saved; highest used first to make less conflict)
762         r3              (not saved; return value register)
763         r31 - r13       (saved; order given to save least number)
764         r12             (not saved; if used for DImode or DFmode would use r13)
765         mq              (not saved; best to use it if we can)
766         ctr             (not saved; when we have the choice ctr is better)
767         lr              (saved)
768         cr5, r1, r2, ap, xer (fixed)
769         v0 - v1         (not saved or used for anything)
770         v13 - v3        (not saved; incoming vector arg registers)
771         v2              (not saved; incoming vector arg reg; return value)
772         v19 - v14       (not saved or used for anything)
773         v31 - v20       (saved; order given to save least number)
774         vrsave, vscr    (fixed)
775         spe_acc, spefscr (fixed)
776         sfp             (fixed)
777 */
778
779 #if FIXED_R2 == 1
780 #define MAYBE_R2_AVAILABLE
781 #define MAYBE_R2_FIXED 2,
782 #else
783 #define MAYBE_R2_AVAILABLE 2,
784 #define MAYBE_R2_FIXED
785 #endif
786
787 #define REG_ALLOC_ORDER                                         \
788   {32,                                                          \
789    45, 44, 43, 42, 41, 40, 39, 38, 37, 36, 35, 34,              \
790    33,                                                          \
791    63, 62, 61, 60, 59, 58, 57, 56, 55, 54, 53, 52, 51,          \
792    50, 49, 48, 47, 46,                                          \
793    75, 74, 69, 68, 72, 71, 70,                                  \
794    0, MAYBE_R2_AVAILABLE                                        \
795    9, 11, 10, 8, 7, 6, 5, 4,                                    \
796    3,                                                           \
797    31, 30, 29, 28, 27, 26, 25, 24, 23, 22, 21, 20, 19,          \
798    18, 17, 16, 15, 14, 13, 12,                                  \
799    64, 66, 65,                                                  \
800    73, 1, MAYBE_R2_FIXED 67, 76,                                \
801    /* AltiVec registers.  */                                    \
802    77, 78,                                                      \
803    90, 89, 88, 87, 86, 85, 84, 83, 82, 81, 80,                  \
804    79,                                                          \
805    96, 95, 94, 93, 92, 91,                                      \
806    108, 107, 106, 105, 104, 103, 102, 101, 100, 99, 98, 97,     \
807    109, 110,                                                    \
808    111, 112, 113                                                \
809 }
810
811 /* True if register is floating-point.  */
812 #define FP_REGNO_P(N) ((N) >= 32 && (N) <= 63)
813
814 /* True if register is a condition register.  */
815 #define CR_REGNO_P(N) ((N) >= 68 && (N) <= 75)
816
817 /* True if register is a condition register, but not cr0.  */
818 #define CR_REGNO_NOT_CR0_P(N) ((N) >= 69 && (N) <= 75)
819
820 /* True if register is an integer register.  */
821 #define INT_REGNO_P(N) \
822   ((N) <= 31 || (N) == ARG_POINTER_REGNUM || (N) == FRAME_POINTER_REGNUM)
823
824 /* SPE SIMD registers are just the GPRs.  */
825 #define SPE_SIMD_REGNO_P(N) ((N) <= 31)
826
827 /* True if register is the XER register.  */
828 #define XER_REGNO_P(N) ((N) == XER_REGNO)
829
830 /* True if register is an AltiVec register.  */
831 #define ALTIVEC_REGNO_P(N) ((N) >= FIRST_ALTIVEC_REGNO && (N) <= LAST_ALTIVEC_REGNO)
832
833 /* Return number of consecutive hard regs needed starting at reg REGNO
834    to hold something of mode MODE.  */
835
836 #define HARD_REGNO_NREGS(REGNO, MODE) rs6000_hard_regno_nregs ((REGNO), (MODE))
837
838 #define HARD_REGNO_CALL_PART_CLOBBERED(REGNO, MODE)     \
839   ((TARGET_32BIT && TARGET_POWERPC64                    \
840     && (GET_MODE_SIZE (MODE) > 4)  \
841     && INT_REGNO_P (REGNO)) ? 1 : 0)
842
843 #define ALTIVEC_VECTOR_MODE(MODE)       \
844          ((MODE) == V16QImode           \
845           || (MODE) == V8HImode         \
846           || (MODE) == V4SFmode         \
847           || (MODE) == V4SImode)
848
849 #define SPE_VECTOR_MODE(MODE)           \
850         ((MODE) == V4HImode             \
851          || (MODE) == V2SFmode          \
852          || (MODE) == V1DImode          \
853          || (MODE) == V2SImode)
854
855 #define UNITS_PER_SIMD_WORD                                     \
856         (TARGET_ALTIVEC ? UNITS_PER_ALTIVEC_WORD                \
857          : (TARGET_SPE ? UNITS_PER_SPE_WORD : UNITS_PER_WORD))
858
859 /* Value is TRUE if hard register REGNO can hold a value of
860    machine-mode MODE.  */
861 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
862   rs6000_hard_regno_mode_ok_p[(int)(MODE)][REGNO]
863
864 /* Value is 1 if it is a good idea to tie two pseudo registers
865    when one has mode MODE1 and one has mode MODE2.
866    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
867    for any hard reg, then this must be 0 for correct output.  */
868 #define MODES_TIEABLE_P(MODE1, MODE2) \
869   (SCALAR_FLOAT_MODE_P (MODE1)                  \
870    ? SCALAR_FLOAT_MODE_P (MODE2)                \
871    : SCALAR_FLOAT_MODE_P (MODE2)                \
872    ? SCALAR_FLOAT_MODE_P (MODE1)                \
873    : GET_MODE_CLASS (MODE1) == MODE_CC          \
874    ? GET_MODE_CLASS (MODE2) == MODE_CC          \
875    : GET_MODE_CLASS (MODE2) == MODE_CC          \
876    ? GET_MODE_CLASS (MODE1) == MODE_CC          \
877    : SPE_VECTOR_MODE (MODE1)                    \
878    ? SPE_VECTOR_MODE (MODE2)                    \
879    : SPE_VECTOR_MODE (MODE2)                    \
880    ? SPE_VECTOR_MODE (MODE1)                    \
881    : ALTIVEC_VECTOR_MODE (MODE1)                \
882    ? ALTIVEC_VECTOR_MODE (MODE2)                \
883    : ALTIVEC_VECTOR_MODE (MODE2)                \
884    ? ALTIVEC_VECTOR_MODE (MODE1)                \
885    : 1)
886
887 /* Post-reload, we can't use any new AltiVec registers, as we already
888    emitted the vrsave mask.  */
889
890 #define HARD_REGNO_RENAME_OK(SRC, DST) \
891   (! ALTIVEC_REGNO_P (DST) || regs_ever_live[DST])
892
893 /* A C expression returning the cost of moving data from a register of class
894    CLASS1 to one of CLASS2.  */
895
896 #define REGISTER_MOVE_COST rs6000_register_move_cost
897
898 /* A C expressions returning the cost of moving data of MODE from a register to
899    or from memory.  */
900
901 #define MEMORY_MOVE_COST rs6000_memory_move_cost
902
903 /* Specify the cost of a branch insn; roughly the number of extra insns that
904    should be added to avoid a branch.
905
906    Set this to 3 on the RS/6000 since that is roughly the average cost of an
907    unscheduled conditional branch.  */
908
909 #define BRANCH_COST 3
910
911 /* Override BRANCH_COST heuristic which empirically produces worse
912    performance for removing short circuiting from the logical ops.  */
913
914 #define LOGICAL_OP_NON_SHORT_CIRCUIT 0
915
916 /* A fixed register used at prologue and epilogue generation to fix
917    addressing modes.  The SPE needs heavy addressing fixes at the last
918    minute, and it's best to save a register for it.
919
920    AltiVec also needs fixes, but we've gotten around using r11, which
921    is actually wrong because when use_backchain_to_restore_sp is true,
922    we end up clobbering r11.
923
924    The AltiVec case needs to be fixed.  Dunno if we should break ABI
925    compatibility and reserve a register for it as well..  */
926
927 #define FIXED_SCRATCH (TARGET_SPE ? 14 : 11)
928
929 /* Define this macro to change register usage conditional on target
930    flags.  */
931
932 #define CONDITIONAL_REGISTER_USAGE rs6000_conditional_register_usage ()
933
934 /* Specify the registers used for certain standard purposes.
935    The values of these macros are register numbers.  */
936
937 /* RS/6000 pc isn't overloaded on a register that the compiler knows about.  */
938 /* #define PC_REGNUM  */
939
940 /* Register to use for pushing function arguments.  */
941 #define STACK_POINTER_REGNUM 1
942
943 /* Base register for access to local variables of the function.  */
944 #define HARD_FRAME_POINTER_REGNUM 31
945
946 /* Base register for access to local variables of the function.  */
947 #define FRAME_POINTER_REGNUM 113
948
949 /* Value should be nonzero if functions must have frame pointers.
950    Zero means the frame pointer need not be set up (and parms
951    may be accessed via the stack pointer) in functions that seem suitable.
952    This is computed in `reload', in reload1.c.  */
953 #define FRAME_POINTER_REQUIRED 0
954
955 /* Base register for access to arguments of the function.  */
956 #define ARG_POINTER_REGNUM 67
957
958 /* Place to put static chain when calling a function that requires it.  */
959 #define STATIC_CHAIN_REGNUM 11
960
961 /* Link register number.  */
962 #define LINK_REGISTER_REGNUM 65
963
964 /* Count register number.  */
965 #define COUNT_REGISTER_REGNUM 66
966 \f
967 /* Define the classes of registers for register constraints in the
968    machine description.  Also define ranges of constants.
969
970    One of the classes must always be named ALL_REGS and include all hard regs.
971    If there is more than one class, another class must be named NO_REGS
972    and contain no registers.
973
974    The name GENERAL_REGS must be the name of a class (or an alias for
975    another name such as ALL_REGS).  This is the class of registers
976    that is allowed by "g" or "r" in a register constraint.
977    Also, registers outside this class are allocated only when
978    instructions express preferences for them.
979
980    The classes must be numbered in nondecreasing order; that is,
981    a larger-numbered class must never be contained completely
982    in a smaller-numbered class.
983
984    For any two classes, it is very desirable that there be another
985    class that represents their union.  */
986
987 /* The RS/6000 has three types of registers, fixed-point, floating-point,
988    and condition registers, plus three special registers, MQ, CTR, and the
989    link register.  AltiVec adds a vector register class.
990
991    However, r0 is special in that it cannot be used as a base register.
992    So make a class for registers valid as base registers.
993
994    Also, cr0 is the only condition code register that can be used in
995    arithmetic insns, so make a separate class for it.  */
996
997 enum reg_class
998 {
999   NO_REGS,
1000   BASE_REGS,
1001   GENERAL_REGS,
1002   FLOAT_REGS,
1003   ALTIVEC_REGS,
1004   VRSAVE_REGS,
1005   VSCR_REGS,
1006   SPE_ACC_REGS,
1007   SPEFSCR_REGS,
1008   NON_SPECIAL_REGS,
1009   MQ_REGS,
1010   LINK_REGS,
1011   CTR_REGS,
1012   LINK_OR_CTR_REGS,
1013   SPECIAL_REGS,
1014   SPEC_OR_GEN_REGS,
1015   CR0_REGS,
1016   CR_REGS,
1017   NON_FLOAT_REGS,
1018   XER_REGS,
1019   ALL_REGS,
1020   LIM_REG_CLASSES
1021 };
1022
1023 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1024
1025 /* Give names of register classes as strings for dump file.  */
1026
1027 #define REG_CLASS_NAMES                                                 \
1028 {                                                                       \
1029   "NO_REGS",                                                            \
1030   "BASE_REGS",                                                          \
1031   "GENERAL_REGS",                                                       \
1032   "FLOAT_REGS",                                                         \
1033   "ALTIVEC_REGS",                                                       \
1034   "VRSAVE_REGS",                                                        \
1035   "VSCR_REGS",                                                          \
1036   "SPE_ACC_REGS",                                                       \
1037   "SPEFSCR_REGS",                                                       \
1038   "NON_SPECIAL_REGS",                                                   \
1039   "MQ_REGS",                                                            \
1040   "LINK_REGS",                                                          \
1041   "CTR_REGS",                                                           \
1042   "LINK_OR_CTR_REGS",                                                   \
1043   "SPECIAL_REGS",                                                       \
1044   "SPEC_OR_GEN_REGS",                                                   \
1045   "CR0_REGS",                                                           \
1046   "CR_REGS",                                                            \
1047   "NON_FLOAT_REGS",                                                     \
1048   "XER_REGS",                                                           \
1049   "ALL_REGS"                                                            \
1050 }
1051
1052 /* Define which registers fit in which classes.
1053    This is an initializer for a vector of HARD_REG_SET
1054    of length N_REG_CLASSES.  */
1055
1056 #define REG_CLASS_CONTENTS                                                   \
1057 {                                                                            \
1058   { 0x00000000, 0x00000000, 0x00000000, 0x00000000 }, /* NO_REGS */          \
1059   { 0xfffffffe, 0x00000000, 0x00000008, 0x00020000 }, /* BASE_REGS */        \
1060   { 0xffffffff, 0x00000000, 0x00000008, 0x00020000 }, /* GENERAL_REGS */     \
1061   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000 }, /* FLOAT_REGS */       \
1062   { 0x00000000, 0x00000000, 0xffffe000, 0x00001fff }, /* ALTIVEC_REGS */     \
1063   { 0x00000000, 0x00000000, 0x00000000, 0x00002000 }, /* VRSAVE_REGS */      \
1064   { 0x00000000, 0x00000000, 0x00000000, 0x00004000 }, /* VSCR_REGS */        \
1065   { 0x00000000, 0x00000000, 0x00000000, 0x00008000 }, /* SPE_ACC_REGS */     \
1066   { 0x00000000, 0x00000000, 0x00000000, 0x00010000 }, /* SPEFSCR_REGS */     \
1067   { 0xffffffff, 0xffffffff, 0x00000008, 0x00020000 }, /* NON_SPECIAL_REGS */ \
1068   { 0x00000000, 0x00000000, 0x00000001, 0x00000000 }, /* MQ_REGS */          \
1069   { 0x00000000, 0x00000000, 0x00000002, 0x00000000 }, /* LINK_REGS */        \
1070   { 0x00000000, 0x00000000, 0x00000004, 0x00000000 }, /* CTR_REGS */         \
1071   { 0x00000000, 0x00000000, 0x00000006, 0x00000000 }, /* LINK_OR_CTR_REGS */ \
1072   { 0x00000000, 0x00000000, 0x00000007, 0x00002000 }, /* SPECIAL_REGS */     \
1073   { 0xffffffff, 0x00000000, 0x0000000f, 0x00022000 }, /* SPEC_OR_GEN_REGS */ \
1074   { 0x00000000, 0x00000000, 0x00000010, 0x00000000 }, /* CR0_REGS */         \
1075   { 0x00000000, 0x00000000, 0x00000ff0, 0x00000000 }, /* CR_REGS */          \
1076   { 0xffffffff, 0x00000000, 0x0000efff, 0x00020000 }, /* NON_FLOAT_REGS */   \
1077   { 0x00000000, 0x00000000, 0x00001000, 0x00000000 }, /* XER_REGS */         \
1078   { 0xffffffff, 0xffffffff, 0xffffffff, 0x0003ffff }  /* ALL_REGS */         \
1079 }
1080
1081 /* The same information, inverted:
1082    Return the class number of the smallest class containing
1083    reg number REGNO.  This could be a conditional expression
1084    or could index an array.  */
1085
1086 #define REGNO_REG_CLASS(REGNO)                  \
1087  ((REGNO) == 0 ? GENERAL_REGS                   \
1088   : (REGNO) < 32 ? BASE_REGS                    \
1089   : FP_REGNO_P (REGNO) ? FLOAT_REGS             \
1090   : ALTIVEC_REGNO_P (REGNO) ? ALTIVEC_REGS      \
1091   : (REGNO) == CR0_REGNO ? CR0_REGS             \
1092   : CR_REGNO_P (REGNO) ? CR_REGS                \
1093   : (REGNO) == MQ_REGNO ? MQ_REGS               \
1094   : (REGNO) == LINK_REGISTER_REGNUM ? LINK_REGS \
1095   : (REGNO) == COUNT_REGISTER_REGNUM ? CTR_REGS \
1096   : (REGNO) == ARG_POINTER_REGNUM ? BASE_REGS   \
1097   : (REGNO) == XER_REGNO ? XER_REGS             \
1098   : (REGNO) == VRSAVE_REGNO ? VRSAVE_REGS       \
1099   : (REGNO) == VSCR_REGNO ? VRSAVE_REGS         \
1100   : (REGNO) == SPE_ACC_REGNO ? SPE_ACC_REGS     \
1101   : (REGNO) == SPEFSCR_REGNO ? SPEFSCR_REGS     \
1102   : (REGNO) == FRAME_POINTER_REGNUM ? BASE_REGS \
1103   : NO_REGS)
1104
1105 /* The class value for index registers, and the one for base regs.  */
1106 #define INDEX_REG_CLASS GENERAL_REGS
1107 #define BASE_REG_CLASS BASE_REGS
1108
1109 /* Given an rtx X being reloaded into a reg required to be
1110    in class CLASS, return the class of reg to actually use.
1111    In general this is just CLASS; but on some machines
1112    in some cases it is preferable to use a more restrictive class.
1113
1114    On the RS/6000, we have to return NO_REGS when we want to reload a
1115    floating-point CONST_DOUBLE to force it to be copied to memory.
1116
1117    We also don't want to reload integer values into floating-point
1118    registers if we can at all help it.  In fact, this can
1119    cause reload to die, if it tries to generate a reload of CTR
1120    into a FP register and discovers it doesn't have the memory location
1121    required.
1122
1123    ??? Would it be a good idea to have reload do the converse, that is
1124    try to reload floating modes into FP registers if possible?
1125  */
1126
1127 #define PREFERRED_RELOAD_CLASS(X,CLASS)                 \
1128   ((CONSTANT_P (X)                                      \
1129     && reg_classes_intersect_p ((CLASS), FLOAT_REGS))   \
1130    ? NO_REGS                                            \
1131    : (GET_MODE_CLASS (GET_MODE (X)) == MODE_INT         \
1132       && (CLASS) == NON_SPECIAL_REGS)                   \
1133    ? GENERAL_REGS                                       \
1134    : (CLASS))
1135
1136 /* Return the register class of a scratch register needed to copy IN into
1137    or out of a register in CLASS in MODE.  If it can be done directly,
1138    NO_REGS is returned.  */
1139
1140 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
1141   rs6000_secondary_reload_class (CLASS, MODE, IN)
1142
1143 /* If we are copying between FP or AltiVec registers and anything
1144    else, we need a memory location.  The exception is when we are
1145    targeting ppc64 and the move to/from fpr to gpr instructions
1146    are available.*/
1147
1148 #define SECONDARY_MEMORY_NEEDED(CLASS1,CLASS2,MODE)                     \
1149  ((CLASS1) != (CLASS2) && (((CLASS1) == FLOAT_REGS                      \
1150                             && (!TARGET_MFPGPR || !TARGET_POWERPC64     \
1151                                 || ((MODE != DFmode)                    \
1152                                     && (MODE != DDmode)                 \
1153                                     && (MODE != DImode))))              \
1154                            || ((CLASS2) == FLOAT_REGS                   \
1155                                && (!TARGET_MFPGPR || !TARGET_POWERPC64  \
1156                                    || ((MODE != DFmode)                 \
1157                                        && (MODE != DDmode)              \
1158                                        && (MODE != DImode))))           \
1159                            || (CLASS1) == ALTIVEC_REGS                  \
1160                            || (CLASS2) == ALTIVEC_REGS))
1161
1162 /* Return the maximum number of consecutive registers
1163    needed to represent mode MODE in a register of class CLASS.
1164
1165    On RS/6000, this is the size of MODE in words,
1166    except in the FP regs, where a single reg is enough for two words.  */
1167 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1168  (((CLASS) == FLOAT_REGS)                                               \
1169   ? ((GET_MODE_SIZE (MODE) + UNITS_PER_FP_WORD - 1) / UNITS_PER_FP_WORD) \
1170   : (TARGET_E500_DOUBLE && (CLASS) == GENERAL_REGS && (MODE) == DFmode) \
1171   ? 1                                                                   \
1172   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1173
1174 /* Return nonzero if for CLASS a mode change from FROM to TO is invalid.  */
1175
1176 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)                       \
1177   (GET_MODE_SIZE (FROM) != GET_MODE_SIZE (TO)                           \
1178    ? ((GET_MODE_SIZE (FROM) < 8 || GET_MODE_SIZE (TO) < 8               \
1179        || TARGET_IEEEQUAD)                                              \
1180       && reg_classes_intersect_p (FLOAT_REGS, CLASS))                   \
1181    : (((TARGET_E500_DOUBLE                                              \
1182         && ((((TO) == DFmode) + ((FROM) == DFmode)) == 1                \
1183             || (((TO) == TFmode) + ((FROM) == TFmode)) == 1             \
1184             || (((TO) == DImode) + ((FROM) == DImode)) == 1))           \
1185        || (TARGET_SPE                                                   \
1186            && (SPE_VECTOR_MODE (FROM) + SPE_VECTOR_MODE (TO)) == 1))    \
1187       && reg_classes_intersect_p (GENERAL_REGS, CLASS)))
1188
1189 /* Stack layout; function entry, exit and calling.  */
1190
1191 /* Enumeration to give which calling sequence to use.  */
1192 enum rs6000_abi {
1193   ABI_NONE,
1194   ABI_AIX,                      /* IBM's AIX */
1195   ABI_V4,                       /* System V.4/eabi */
1196   ABI_DARWIN                    /* Apple's Darwin (OS X kernel) */
1197 };
1198
1199 extern enum rs6000_abi rs6000_current_abi;      /* available for use by subtarget */
1200
1201 /* Define this if pushing a word on the stack
1202    makes the stack pointer a smaller address.  */
1203 #define STACK_GROWS_DOWNWARD
1204
1205 /* Offsets recorded in opcodes are a multiple of this alignment factor.  */
1206 #define DWARF_CIE_DATA_ALIGNMENT (-((int) (TARGET_32BIT ? 4 : 8)))
1207
1208 /* Define this to nonzero if the nominal address of the stack frame
1209    is at the high-address end of the local variables;
1210    that is, each additional local variable allocated
1211    goes at a more negative offset in the frame.
1212
1213    On the RS/6000, we grow upwards, from the area after the outgoing
1214    arguments.  */
1215 #define FRAME_GROWS_DOWNWARD (flag_stack_protect != 0)
1216
1217 /* Size of the outgoing register save area */
1218 #define RS6000_REG_SAVE ((DEFAULT_ABI == ABI_AIX                        \
1219                           || DEFAULT_ABI == ABI_DARWIN)                 \
1220                          ? (TARGET_64BIT ? 64 : 32)                     \
1221                          : 0)
1222
1223 /* Size of the fixed area on the stack */
1224 #define RS6000_SAVE_AREA \
1225   (((DEFAULT_ABI == ABI_AIX || DEFAULT_ABI == ABI_DARWIN) ? 24 : 8)     \
1226    << (TARGET_64BIT ? 1 : 0))
1227
1228 /* MEM representing address to save the TOC register */
1229 #define RS6000_SAVE_TOC gen_rtx_MEM (Pmode, \
1230                                      plus_constant (stack_pointer_rtx, \
1231                                                     (TARGET_32BIT ? 20 : 40)))
1232
1233 /* Align an address */
1234 #define RS6000_ALIGN(n,a) (((n) + (a) - 1) & ~((a) - 1))
1235
1236 /* Offset within stack frame to start allocating local variables at.
1237    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1238    first local allocated.  Otherwise, it is the offset to the BEGINNING
1239    of the first local allocated.
1240
1241    On the RS/6000, the frame pointer is the same as the stack pointer,
1242    except for dynamic allocations.  So we start after the fixed area and
1243    outgoing parameter area.  */
1244
1245 #define STARTING_FRAME_OFFSET                                           \
1246   (FRAME_GROWS_DOWNWARD                                                 \
1247    ? 0                                                                  \
1248    : (RS6000_ALIGN (current_function_outgoing_args_size,                \
1249                     TARGET_ALTIVEC ? 16 : 8)                            \
1250       + RS6000_SAVE_AREA))
1251
1252 /* Offset from the stack pointer register to an item dynamically
1253    allocated on the stack, e.g., by `alloca'.
1254
1255    The default value for this macro is `STACK_POINTER_OFFSET' plus the
1256    length of the outgoing arguments.  The default is correct for most
1257    machines.  See `function.c' for details.  */
1258 #define STACK_DYNAMIC_OFFSET(FUNDECL)                                   \
1259   (RS6000_ALIGN (current_function_outgoing_args_size,                   \
1260                  TARGET_ALTIVEC ? 16 : 8)                               \
1261    + (STACK_POINTER_OFFSET))
1262
1263 /* If we generate an insn to push BYTES bytes,
1264    this says how many the stack pointer really advances by.
1265    On RS/6000, don't define this because there are no push insns.  */
1266 /*  #define PUSH_ROUNDING(BYTES) */
1267
1268 /* Offset of first parameter from the argument pointer register value.
1269    On the RS/6000, we define the argument pointer to the start of the fixed
1270    area.  */
1271 #define FIRST_PARM_OFFSET(FNDECL) RS6000_SAVE_AREA
1272
1273 /* Offset from the argument pointer register value to the top of
1274    stack.  This is different from FIRST_PARM_OFFSET because of the
1275    register save area.  */
1276 #define ARG_POINTER_CFA_OFFSET(FNDECL) 0
1277
1278 /* Define this if stack space is still allocated for a parameter passed
1279    in a register.  The value is the number of bytes allocated to this
1280    area.  */
1281 #define REG_PARM_STACK_SPACE(FNDECL)    RS6000_REG_SAVE
1282
1283 /* Define this if the above stack space is to be considered part of the
1284    space allocated by the caller.  */
1285 #define OUTGOING_REG_PARM_STACK_SPACE 1
1286
1287 /* This is the difference between the logical top of stack and the actual sp.
1288
1289    For the RS/6000, sp points past the fixed area.  */
1290 #define STACK_POINTER_OFFSET RS6000_SAVE_AREA
1291
1292 /* Define this if the maximum size of all the outgoing args is to be
1293    accumulated and pushed during the prologue.  The amount can be
1294    found in the variable current_function_outgoing_args_size.  */
1295 #define ACCUMULATE_OUTGOING_ARGS 1
1296
1297 /* Value is the number of bytes of arguments automatically
1298    popped when returning from a subroutine call.
1299    FUNDECL is the declaration node of the function (as a tree),
1300    FUNTYPE is the data type of the function (as a tree),
1301    or for a library call it is an identifier node for the subroutine name.
1302    SIZE is the number of bytes of arguments passed on the stack.  */
1303
1304 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
1305
1306 /* Define how to find the value returned by a function.
1307    VALTYPE is the data type of the value (as a tree).
1308    If the precise function being called is known, FUNC is its FUNCTION_DECL;
1309    otherwise, FUNC is 0.  */
1310
1311 #define FUNCTION_VALUE(VALTYPE, FUNC) rs6000_function_value ((VALTYPE), (FUNC))
1312
1313 /* Define how to find the value returned by a library function
1314    assuming the value has mode MODE.  */
1315
1316 #define LIBCALL_VALUE(MODE) rs6000_libcall_value ((MODE))
1317
1318 /* DRAFT_V4_STRUCT_RET defaults off.  */
1319 #define DRAFT_V4_STRUCT_RET 0
1320
1321 /* Let TARGET_RETURN_IN_MEMORY control what happens.  */
1322 #define DEFAULT_PCC_STRUCT_RETURN 0
1323
1324 /* Mode of stack savearea.
1325    FUNCTION is VOIDmode because calling convention maintains SP.
1326    BLOCK needs Pmode for SP.
1327    NONLOCAL needs twice Pmode to maintain both backchain and SP.  */
1328 #define STACK_SAVEAREA_MODE(LEVEL)      \
1329   (LEVEL == SAVE_FUNCTION ? VOIDmode    \
1330   : LEVEL == SAVE_NONLOCAL ? (TARGET_32BIT ? DImode : TImode) : Pmode)
1331
1332 /* Minimum and maximum general purpose registers used to hold arguments.  */
1333 #define GP_ARG_MIN_REG 3
1334 #define GP_ARG_MAX_REG 10
1335 #define GP_ARG_NUM_REG (GP_ARG_MAX_REG - GP_ARG_MIN_REG + 1)
1336
1337 /* Minimum and maximum floating point registers used to hold arguments.  */
1338 #define FP_ARG_MIN_REG 33
1339 #define FP_ARG_AIX_MAX_REG 45
1340 #define FP_ARG_V4_MAX_REG  40
1341 #define FP_ARG_MAX_REG ((DEFAULT_ABI == ABI_AIX                         \
1342                          || DEFAULT_ABI == ABI_DARWIN)                  \
1343                         ? FP_ARG_AIX_MAX_REG : FP_ARG_V4_MAX_REG)
1344 #define FP_ARG_NUM_REG (FP_ARG_MAX_REG - FP_ARG_MIN_REG + 1)
1345
1346 /* Minimum and maximum AltiVec registers used to hold arguments.  */
1347 #define ALTIVEC_ARG_MIN_REG (FIRST_ALTIVEC_REGNO + 2)
1348 #define ALTIVEC_ARG_MAX_REG (ALTIVEC_ARG_MIN_REG + 11)
1349 #define ALTIVEC_ARG_NUM_REG (ALTIVEC_ARG_MAX_REG - ALTIVEC_ARG_MIN_REG + 1)
1350
1351 /* Return registers */
1352 #define GP_ARG_RETURN GP_ARG_MIN_REG
1353 #define FP_ARG_RETURN FP_ARG_MIN_REG
1354 #define ALTIVEC_ARG_RETURN (FIRST_ALTIVEC_REGNO + 2)
1355
1356 /* Flags for the call/call_value rtl operations set up by function_arg */
1357 #define CALL_NORMAL             0x00000000      /* no special processing */
1358 /* Bits in 0x00000001 are unused.  */
1359 #define CALL_V4_CLEAR_FP_ARGS   0x00000002      /* V.4, no FP args passed */
1360 #define CALL_V4_SET_FP_ARGS     0x00000004      /* V.4, FP args were passed */
1361 #define CALL_LONG               0x00000008      /* always call indirect */
1362 #define CALL_LIBCALL            0x00000010      /* libcall */
1363
1364 /* We don't have prologue and epilogue functions to save/restore
1365    everything for most ABIs.  */
1366 #define WORLD_SAVE_P(INFO) 0
1367
1368 /* 1 if N is a possible register number for a function value
1369    as seen by the caller.
1370
1371    On RS/6000, this is r3, fp1, and v2 (for AltiVec).  */
1372 #define FUNCTION_VALUE_REGNO_P(N)                                       \
1373   ((N) == GP_ARG_RETURN                                                 \
1374    || ((N) == FP_ARG_RETURN && TARGET_HARD_FLOAT && TARGET_FPRS)        \
1375    || ((N) == ALTIVEC_ARG_RETURN && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI))
1376
1377 /* 1 if N is a possible register number for function argument passing.
1378    On RS/6000, these are r3-r10 and fp1-fp13.
1379    On AltiVec, v2 - v13 are used for passing vectors.  */
1380 #define FUNCTION_ARG_REGNO_P(N)                                         \
1381   ((unsigned) (N) - GP_ARG_MIN_REG < GP_ARG_NUM_REG                     \
1382    || ((unsigned) (N) - ALTIVEC_ARG_MIN_REG < ALTIVEC_ARG_NUM_REG       \
1383        && TARGET_ALTIVEC && TARGET_ALTIVEC_ABI)                         \
1384    || ((unsigned) (N) - FP_ARG_MIN_REG < FP_ARG_NUM_REG                 \
1385        && TARGET_HARD_FLOAT && TARGET_FPRS))
1386 \f
1387 /* Define a data type for recording info about an argument list
1388    during the scan of that argument list.  This data type should
1389    hold all necessary information about the function itself
1390    and about the args processed so far, enough to enable macros
1391    such as FUNCTION_ARG to determine where the next arg should go.
1392
1393    On the RS/6000, this is a structure.  The first element is the number of
1394    total argument words, the second is used to store the next
1395    floating-point register number, and the third says how many more args we
1396    have prototype types for.
1397
1398    For ABI_V4, we treat these slightly differently -- `sysv_gregno' is
1399    the next available GP register, `fregno' is the next available FP
1400    register, and `words' is the number of words used on the stack.
1401
1402    The varargs/stdarg support requires that this structure's size
1403    be a multiple of sizeof(int).  */
1404
1405 typedef struct rs6000_args
1406 {
1407   int words;                    /* # words used for passing GP registers */
1408   int fregno;                   /* next available FP register */
1409   int vregno;                   /* next available AltiVec register */
1410   int nargs_prototype;          /* # args left in the current prototype */
1411   int prototype;                /* Whether a prototype was defined */
1412   int stdarg;                   /* Whether function is a stdarg function.  */
1413   int call_cookie;              /* Do special things for this call */
1414   int sysv_gregno;              /* next available GP register */
1415   int intoffset;                /* running offset in struct (darwin64) */
1416   int use_stack;                /* any part of struct on stack (darwin64) */
1417   int named;                    /* false for varargs params */
1418 } CUMULATIVE_ARGS;
1419
1420 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1421    for a call to a function whose data type is FNTYPE.
1422    For a library call, FNTYPE is 0.  */
1423
1424 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1425   init_cumulative_args (&CUM, FNTYPE, LIBNAME, FALSE, FALSE, N_NAMED_ARGS)
1426
1427 /* Similar, but when scanning the definition of a procedure.  We always
1428    set NARGS_PROTOTYPE large so we never return an EXPR_LIST.  */
1429
1430 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1431   init_cumulative_args (&CUM, FNTYPE, LIBNAME, TRUE, FALSE, 1000)
1432
1433 /* Like INIT_CUMULATIVE_ARGS' but only used for outgoing libcalls.  */
1434
1435 #define INIT_CUMULATIVE_LIBCALL_ARGS(CUM, MODE, LIBNAME) \
1436   init_cumulative_args (&CUM, NULL_TREE, LIBNAME, FALSE, TRUE, 0)
1437
1438 /* Update the data in CUM to advance over an argument
1439    of mode MODE and data type TYPE.
1440    (TYPE is null for libcalls where that information may not be available.)  */
1441
1442 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
1443   function_arg_advance (&CUM, MODE, TYPE, NAMED, 0)
1444
1445 /* Determine where to put an argument to a function.
1446    Value is zero to push the argument on the stack,
1447    or a hard register in which to store the argument.
1448
1449    MODE is the argument's machine mode.
1450    TYPE is the data type of the argument (as a tree).
1451     This is null for libcalls where that information may
1452     not be available.
1453    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1454     the preceding args and about the function being called.
1455    NAMED is nonzero if this argument is a named parameter
1456     (otherwise it is an extra parameter matching an ellipsis).
1457
1458    On RS/6000 the first eight words of non-FP are normally in registers
1459    and the rest are pushed.  The first 13 FP args are in registers.
1460
1461    If this is floating-point and no prototype is specified, we use
1462    both an FP and integer register (or possibly FP reg and stack).  Library
1463    functions (when TYPE is zero) always have the proper types for args,
1464    so we can pass the FP value just in one register.  emit_library_function
1465    doesn't support EXPR_LIST anyway.  */
1466
1467 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1468   function_arg (&CUM, MODE, TYPE, NAMED)
1469
1470 /* If defined, a C expression which determines whether, and in which
1471    direction, to pad out an argument with extra space.  The value
1472    should be of type `enum direction': either `upward' to pad above
1473    the argument, `downward' to pad below, or `none' to inhibit
1474    padding.  */
1475
1476 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding (MODE, TYPE)
1477
1478 /* If defined, a C expression that gives the alignment boundary, in bits,
1479    of an argument with the specified mode and type.  If it is not defined,
1480    PARM_BOUNDARY is used for all arguments.  */
1481
1482 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1483   function_arg_boundary (MODE, TYPE)
1484
1485 /* Implement `va_start' for varargs and stdarg.  */
1486 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1487   rs6000_va_start (valist, nextarg)
1488
1489 #define PAD_VARARGS_DOWN \
1490    (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1491
1492 /* Output assembler code to FILE to increment profiler label # LABELNO
1493    for profiling a function entry.  */
1494
1495 #define FUNCTION_PROFILER(FILE, LABELNO)        \
1496   output_function_profiler ((FILE), (LABELNO));
1497
1498 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1499    the stack pointer does not matter. No definition is equivalent to
1500    always zero.
1501
1502    On the RS/6000, this is nonzero because we can restore the stack from
1503    its backpointer, which we maintain.  */
1504 #define EXIT_IGNORE_STACK       1
1505
1506 /* Define this macro as a C expression that is nonzero for registers
1507    that are used by the epilogue or the return' pattern.  The stack
1508    and frame pointer registers are already be assumed to be used as
1509    needed.  */
1510
1511 #define EPILOGUE_USES(REGNO)                                    \
1512   ((reload_completed && (REGNO) == LINK_REGISTER_REGNUM)        \
1513    || (TARGET_ALTIVEC && (REGNO) == VRSAVE_REGNO)               \
1514    || (current_function_calls_eh_return                         \
1515        && TARGET_AIX                                            \
1516        && (REGNO) == 2))
1517
1518 \f
1519 /* TRAMPOLINE_TEMPLATE deleted */
1520
1521 /* Length in units of the trampoline for entering a nested function.  */
1522
1523 #define TRAMPOLINE_SIZE rs6000_trampoline_size ()
1524
1525 /* Emit RTL insns to initialize the variable parts of a trampoline.
1526    FNADDR is an RTX for the address of the function's pure code.
1527    CXT is an RTX for the static chain value for the function.  */
1528
1529 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, CXT)                \
1530   rs6000_initialize_trampoline (ADDR, FNADDR, CXT)
1531 \f
1532 /* Definitions for __builtin_return_address and __builtin_frame_address.
1533    __builtin_return_address (0) should give link register (65), enable
1534    this.  */
1535 /* This should be uncommented, so that the link register is used, but
1536    currently this would result in unmatched insns and spilling fixed
1537    registers so we'll leave it for another day.  When these problems are
1538    taken care of one additional fetch will be necessary in RETURN_ADDR_RTX.
1539    (mrs) */
1540 /* #define RETURN_ADDR_IN_PREVIOUS_FRAME */
1541
1542 /* Number of bytes into the frame return addresses can be found.  See
1543    rs6000_stack_info in rs6000.c for more information on how the different
1544    abi's store the return address.  */
1545 #define RETURN_ADDRESS_OFFSET                                           \
1546  ((DEFAULT_ABI == ABI_AIX                                               \
1547    || DEFAULT_ABI == ABI_DARWIN)        ? (TARGET_32BIT ? 8 : 16) :     \
1548   (DEFAULT_ABI == ABI_V4)               ? 4 :                           \
1549   (internal_error ("RETURN_ADDRESS_OFFSET not supported"), 0))
1550
1551 /* The current return address is in link register (65).  The return address
1552    of anything farther back is accessed normally at an offset of 8 from the
1553    frame pointer.  */
1554 #define RETURN_ADDR_RTX(COUNT, FRAME)                 \
1555   (rs6000_return_addr (COUNT, FRAME))
1556
1557 \f
1558 /* Definitions for register eliminations.
1559
1560    We have two registers that can be eliminated on the RS/6000.  First, the
1561    frame pointer register can often be eliminated in favor of the stack
1562    pointer register.  Secondly, the argument pointer register can always be
1563    eliminated; it is replaced with either the stack or frame pointer.
1564
1565    In addition, we use the elimination mechanism to see if r30 is needed
1566    Initially we assume that it isn't.  If it is, we spill it.  This is done
1567    by making it an eliminable register.  We replace it with itself so that
1568    if it isn't needed, then existing uses won't be modified.  */
1569
1570 /* This is an array of structures.  Each structure initializes one pair
1571    of eliminable registers.  The "from" register number is given first,
1572    followed by "to".  Eliminations of the same "from" register are listed
1573    in order of preference.  */
1574 #define ELIMINABLE_REGS                                 \
1575 {{ HARD_FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},    \
1576  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1577  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},    \
1578  { ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1579  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1580  { RS6000_PIC_OFFSET_TABLE_REGNUM, RS6000_PIC_OFFSET_TABLE_REGNUM } }
1581
1582 /* Given FROM and TO register numbers, say whether this elimination is allowed.
1583    Frame pointer elimination is automatically handled.
1584
1585    For the RS/6000, if frame pointer elimination is being done, we would like
1586    to convert ap into fp, not sp.
1587
1588    We need r30 if -mminimal-toc was specified, and there are constant pool
1589    references.  */
1590
1591 #define CAN_ELIMINATE(FROM, TO)                                         \
1592  ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM          \
1593   ? ! frame_pointer_needed                                              \
1594   : (FROM) == RS6000_PIC_OFFSET_TABLE_REGNUM                            \
1595   ? ! TARGET_MINIMAL_TOC || TARGET_NO_TOC || get_pool_size () == 0      \
1596   : 1)
1597
1598 /* Define the offset between two registers, one to be eliminated, and the other
1599    its replacement, at the start of a routine.  */
1600 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1601   ((OFFSET) = rs6000_initial_elimination_offset(FROM, TO))
1602 \f
1603 /* Addressing modes, and classification of registers for them.  */
1604
1605 #define HAVE_PRE_DECREMENT 1
1606 #define HAVE_PRE_INCREMENT 1
1607
1608 /* Macros to check register numbers against specific register classes.  */
1609
1610 /* These assume that REGNO is a hard or pseudo reg number.
1611    They give nonzero only if REGNO is a hard reg of the suitable class
1612    or a pseudo reg currently allocated to a suitable hard reg.
1613    Since they use reg_renumber, they are safe only once reg_renumber
1614    has been allocated, which happens in local-alloc.c.  */
1615
1616 #define REGNO_OK_FOR_INDEX_P(REGNO)                             \
1617 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1618  ? (REGNO) <= 31 || (REGNO) == 67                               \
1619    || (REGNO) == FRAME_POINTER_REGNUM                           \
1620  : (reg_renumber[REGNO] >= 0                                    \
1621     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1622         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1623
1624 #define REGNO_OK_FOR_BASE_P(REGNO)                              \
1625 ((REGNO) < FIRST_PSEUDO_REGISTER                                \
1626  ? ((REGNO) > 0 && (REGNO) <= 31) || (REGNO) == 67              \
1627    || (REGNO) == FRAME_POINTER_REGNUM                           \
1628  : (reg_renumber[REGNO] > 0                                     \
1629     && (reg_renumber[REGNO] <= 31 || reg_renumber[REGNO] == 67  \
1630         || reg_renumber[REGNO] == FRAME_POINTER_REGNUM)))
1631 \f
1632 /* Maximum number of registers that can appear in a valid memory address.  */
1633
1634 #define MAX_REGS_PER_ADDRESS 2
1635
1636 /* Recognize any constant value that is a valid address.  */
1637
1638 #define CONSTANT_ADDRESS_P(X)   \
1639   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
1640    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1641    || GET_CODE (X) == HIGH)
1642
1643 /* Nonzero if the constant value X is a legitimate general operand.
1644    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
1645
1646    On the RS/6000, all integer constants are acceptable, most won't be valid
1647    for particular insns, though.  Only easy FP constants are
1648    acceptable.  */
1649
1650 #define LEGITIMATE_CONSTANT_P(X)                                \
1651   (((GET_CODE (X) != CONST_DOUBLE                               \
1652      && GET_CODE (X) != CONST_VECTOR)                           \
1653     || GET_MODE (X) == VOIDmode                                 \
1654     || (TARGET_POWERPC64 && GET_MODE (X) == DImode)             \
1655     || easy_fp_constant (X, GET_MODE (X))                       \
1656     || easy_vector_constant (X, GET_MODE (X)))                  \
1657    && !rs6000_tls_referenced_p (X))
1658
1659 #define EASY_VECTOR_15(n) ((n) >= -16 && (n) <= 15)
1660 #define EASY_VECTOR_15_ADD_SELF(n) (!EASY_VECTOR_15((n))        \
1661                                     && EASY_VECTOR_15((n) >> 1) \
1662                                     && ((n) & 1) == 0)
1663
1664 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1665    and check its validity for a certain class.
1666    We have two alternate definitions for each of them.
1667    The usual definition accepts all pseudo regs; the other rejects
1668    them unless they have been allocated suitable hard regs.
1669    The symbol REG_OK_STRICT causes the latter definition to be used.
1670
1671    Most source files want to accept pseudo regs in the hope that
1672    they will get allocated to the class that the insn wants them to be in.
1673    Source files for reload pass need to be strict.
1674    After reload, it makes no difference, since pseudo regs have
1675    been eliminated by then.  */
1676
1677 #ifdef REG_OK_STRICT
1678 # define REG_OK_STRICT_FLAG 1
1679 #else
1680 # define REG_OK_STRICT_FLAG 0
1681 #endif
1682
1683 /* Nonzero if X is a hard reg that can be used as an index
1684    or if it is a pseudo reg in the non-strict case.  */
1685 #define INT_REG_OK_FOR_INDEX_P(X, STRICT)                       \
1686   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1687    || REGNO_OK_FOR_INDEX_P (REGNO (X)))
1688
1689 /* Nonzero if X is a hard reg that can be used as a base reg
1690    or if it is a pseudo reg in the non-strict case.  */
1691 #define INT_REG_OK_FOR_BASE_P(X, STRICT)                        \
1692   ((!(STRICT) && REGNO (X) >= FIRST_PSEUDO_REGISTER)            \
1693    || REGNO_OK_FOR_BASE_P (REGNO (X)))
1694
1695 #define REG_OK_FOR_INDEX_P(X) INT_REG_OK_FOR_INDEX_P (X, REG_OK_STRICT_FLAG)
1696 #define REG_OK_FOR_BASE_P(X)  INT_REG_OK_FOR_BASE_P (X, REG_OK_STRICT_FLAG)
1697 \f
1698 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1699    that is a valid memory address for an instruction.
1700    The MODE argument is the machine mode for the MEM expression
1701    that wants to use this address.
1702
1703    On the RS/6000, there are four valid addresses: a SYMBOL_REF that
1704    refers to a constant pool entry of an address (or the sum of it
1705    plus a constant), a short (16-bit signed) constant plus a register,
1706    the sum of two registers, or a register indirect, possibly with an
1707    auto-increment.  For DFmode and DImode with a constant plus register,
1708    we must ensure that both words are addressable or PowerPC64 with offset
1709    word aligned.
1710
1711    For modes spanning multiple registers (DFmode in 32-bit GPRs,
1712    32-bit DImode, TImode), indexed addressing cannot be used because
1713    adjacent memory cells are accessed by adding word-sized offsets
1714    during assembly output.  */
1715
1716 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1717 { if (rs6000_legitimate_address (MODE, X, REG_OK_STRICT_FLAG))  \
1718     goto ADDR;                                                  \
1719 }
1720 \f
1721 /* Try machine-dependent ways of modifying an illegitimate address
1722    to be legitimate.  If we find one, return the new, valid address.
1723    This macro is used in only one place: `memory_address' in explow.c.
1724
1725    OLDX is the address as it was before break_out_memory_refs was called.
1726    In some cases it is useful to look at this to decide what needs to be done.
1727
1728    MODE and WIN are passed so that this macro can use
1729    GO_IF_LEGITIMATE_ADDRESS.
1730
1731    It is always safe for this macro to do nothing.  It exists to recognize
1732    opportunities to optimize the output.
1733
1734    On RS/6000, first check for the sum of a register with a constant
1735    integer that is out of range.  If so, generate code to add the
1736    constant with the low-order 16 bits masked to the register and force
1737    this result into another register (this can be done with `cau').
1738    Then generate an address of REG+(CONST&0xffff), allowing for the
1739    possibility of bit 16 being a one.
1740
1741    Then check for the sum of a register and something not constant, try to
1742    load the other things into a register and return the sum.  */
1743
1744 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
1745 {  rtx result = rs6000_legitimize_address (X, OLDX, MODE);      \
1746    if (result != NULL_RTX)                                      \
1747      {                                                          \
1748        (X) = result;                                            \
1749        goto WIN;                                                \
1750      }                                                          \
1751 }
1752
1753 /* Try a machine-dependent way of reloading an illegitimate address
1754    operand.  If we find one, push the reload and jump to WIN.  This
1755    macro is used in only one place: `find_reloads_address' in reload.c.
1756
1757    Implemented on rs6000 by rs6000_legitimize_reload_address.
1758    Note that (X) is evaluated twice; this is safe in current usage.  */
1759
1760 #define LEGITIMIZE_RELOAD_ADDRESS(X,MODE,OPNUM,TYPE,IND_LEVELS,WIN)          \
1761 do {                                                                         \
1762   int win;                                                                   \
1763   (X) = rs6000_legitimize_reload_address ((X), (MODE), (OPNUM),              \
1764                         (int)(TYPE), (IND_LEVELS), &win);                    \
1765   if ( win )                                                                 \
1766     goto WIN;                                                                \
1767 } while (0)
1768
1769 /* Go to LABEL if ADDR (a legitimate address expression)
1770    has an effect that depends on the machine mode it is used for.  */
1771
1772 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)                \
1773 do {                                                            \
1774   if (rs6000_mode_dependent_address (ADDR))                     \
1775     goto LABEL;                                                 \
1776 } while (0)
1777 \f
1778 /* The register number of the register used to address a table of
1779    static data addresses in memory.  In some cases this register is
1780    defined by a processor's "application binary interface" (ABI).
1781    When this macro is defined, RTL is generated for this register
1782    once, as with the stack pointer and frame pointer registers.  If
1783    this macro is not defined, it is up to the machine-dependent files
1784    to allocate such a register (if necessary).  */
1785
1786 #define RS6000_PIC_OFFSET_TABLE_REGNUM 30
1787 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? RS6000_PIC_OFFSET_TABLE_REGNUM : INVALID_REGNUM)
1788
1789 #define TOC_REGISTER (TARGET_MINIMAL_TOC ? RS6000_PIC_OFFSET_TABLE_REGNUM : 2)
1790
1791 /* Define this macro if the register defined by
1792    `PIC_OFFSET_TABLE_REGNUM' is clobbered by calls.  Do not define
1793    this macro if `PIC_OFFSET_TABLE_REGNUM' is not defined.  */
1794
1795 /* #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED */
1796
1797 /* A C expression that is nonzero if X is a legitimate immediate
1798    operand on the target machine when generating position independent
1799    code.  You can assume that X satisfies `CONSTANT_P', so you need
1800    not check this.  You can also assume FLAG_PIC is true, so you need
1801    not check it either.  You need not define this macro if all
1802    constants (including `SYMBOL_REF') can be immediate operands when
1803    generating position independent code.  */
1804
1805 /* #define LEGITIMATE_PIC_OPERAND_P (X) */
1806 \f
1807 /* Define this if some processing needs to be done immediately before
1808    emitting code for an insn.  */
1809
1810 /* #define FINAL_PRESCAN_INSN(INSN,OPERANDS,NOPERANDS) */
1811
1812 /* Specify the machine mode that this machine uses
1813    for the index in the tablejump instruction.  */
1814 #define CASE_VECTOR_MODE SImode
1815
1816 /* Define as C expression which evaluates to nonzero if the tablejump
1817    instruction expects the table to contain offsets from the address of the
1818    table.
1819    Do not define this if the table should contain absolute addresses.  */
1820 #define CASE_VECTOR_PC_RELATIVE 1
1821
1822 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1823 #define DEFAULT_SIGNED_CHAR 0
1824
1825 /* This flag, if defined, says the same insns that convert to a signed fixnum
1826    also convert validly to an unsigned one.  */
1827
1828 /* #define FIXUNS_TRUNC_LIKE_FIX_TRUNC */
1829
1830 /* An integer expression for the size in bits of the largest integer machine
1831    mode that should actually be used.  */
1832
1833 /* Allow pairs of registers to be used, which is the intent of the default.  */
1834 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TARGET_POWERPC64 ? TImode : DImode)
1835
1836 /* Max number of bytes we can move from memory to memory
1837    in one reasonably fast instruction.  */
1838 #define MOVE_MAX (! TARGET_POWERPC64 ? 4 : 8)
1839 #define MAX_MOVE_MAX 8
1840
1841 /* Nonzero if access to memory by bytes is no faster than for words.
1842    Also nonzero if doing byte operations (specifically shifts) in registers
1843    is undesirable.  */
1844 #define SLOW_BYTE_ACCESS 1
1845
1846 /* Define if operations between registers always perform the operation
1847    on the full register even if a narrower mode is specified.  */
1848 #define WORD_REGISTER_OPERATIONS
1849
1850 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1851    will either zero-extend or sign-extend.  The value of this macro should
1852    be the code that says which one of the two operations is implicitly
1853    done, UNKNOWN if none.  */
1854 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1855
1856 /* Define if loading short immediate values into registers sign extends.  */
1857 #define SHORT_IMMEDIATES_SIGN_EXTEND
1858 \f
1859 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1860    is done just by pretending it is already truncated.  */
1861 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1862
1863 /* The cntlzw and cntlzd instructions return 32 and 64 for input of zero.  */
1864 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) \
1865   ((VALUE) = ((MODE) == SImode ? 32 : 64))
1866
1867 /* The CTZ patterns return -1 for input of zero.  */
1868 #define CTZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = -1)
1869
1870 /* Specify the machine mode that pointers have.
1871    After generation of rtl, the compiler makes no further distinction
1872    between pointers and any other objects of this machine mode.  */
1873 #define Pmode (TARGET_32BIT ? SImode : DImode)
1874
1875 /* Supply definition of STACK_SIZE_MODE for allocate_dynamic_stack_space.  */
1876 #define STACK_SIZE_MODE (TARGET_32BIT ? SImode : DImode)
1877
1878 /* Mode of a function address in a call instruction (for indexing purposes).
1879    Doesn't matter on RS/6000.  */
1880 #define FUNCTION_MODE SImode
1881
1882 /* Define this if addresses of constant functions
1883    shouldn't be put through pseudo regs where they can be cse'd.
1884    Desirable on machines where ordinary constants are expensive
1885    but a CALL with constant address is cheap.  */
1886 #define NO_FUNCTION_CSE
1887
1888 /* Define this to be nonzero if shift instructions ignore all but the low-order
1889    few bits.
1890
1891    The sle and sre instructions which allow SHIFT_COUNT_TRUNCATED
1892    have been dropped from the PowerPC architecture.  */
1893
1894 #define SHIFT_COUNT_TRUNCATED (TARGET_POWER ? 1 : 0)
1895
1896 /* Adjust the length of an INSN.  LENGTH is the currently-computed length and
1897    should be adjusted to reflect any required changes.  This macro is used when
1898    there is some systematic length adjustment required that would be difficult
1899    to express in the length attribute.  */
1900
1901 /* #define ADJUST_INSN_LENGTH(X,LENGTH) */
1902
1903 /* Given a comparison code (EQ, NE, etc.) and the first operand of a
1904    COMPARE, return the mode to be used for the comparison.  For
1905    floating-point, CCFPmode should be used.  CCUNSmode should be used
1906    for unsigned comparisons.  CCEQmode should be used when we are
1907    doing an inequality comparison on the result of a
1908    comparison.  CCmode should be used in all other cases.  */
1909
1910 #define SELECT_CC_MODE(OP,X,Y) \
1911   (SCALAR_FLOAT_MODE_P (GET_MODE (X)) ? CCFPmode        \
1912    : (OP) == GTU || (OP) == LTU || (OP) == GEU || (OP) == LEU ? CCUNSmode \
1913    : (((OP) == EQ || (OP) == NE) && COMPARISON_P (X)                      \
1914       ? CCEQmode : CCmode))
1915
1916 /* Can the condition code MODE be safely reversed?  This is safe in
1917    all cases on this port, because at present it doesn't use the
1918    trapping FP comparisons (fcmpo).  */
1919 #define REVERSIBLE_CC_MODE(MODE) 1
1920
1921 /* Given a condition code and a mode, return the inverse condition.  */
1922 #define REVERSE_CONDITION(CODE, MODE) rs6000_reverse_condition (MODE, CODE)
1923
1924 /* Define the information needed to generate branch and scc insns.  This is
1925    stored from the compare operation.  */
1926
1927 extern GTY(()) rtx rs6000_compare_op0;
1928 extern GTY(()) rtx rs6000_compare_op1;
1929 extern int rs6000_compare_fp_p;
1930 \f
1931 /* Control the assembler format that we output.  */
1932
1933 /* A C string constant describing how to begin a comment in the target
1934    assembler language.  The compiler assumes that the comment will end at
1935    the end of the line.  */
1936 #define ASM_COMMENT_START " #"
1937
1938 /* Flag to say the TOC is initialized */
1939 extern int toc_initialized;
1940
1941 /* Macro to output a special constant pool entry.  Go to WIN if we output
1942    it.  Otherwise, it is written the usual way.
1943
1944    On the RS/6000, toc entries are handled this way.  */
1945
1946 #define ASM_OUTPUT_SPECIAL_POOL_ENTRY(FILE, X, MODE, ALIGN, LABELNO, WIN) \
1947 { if (ASM_OUTPUT_SPECIAL_POOL_ENTRY_P (X, MODE))                          \
1948     {                                                                     \
1949       output_toc (FILE, X, LABELNO, MODE);                                \
1950       goto WIN;                                                           \
1951     }                                                                     \
1952 }
1953
1954 #ifdef HAVE_GAS_WEAK
1955 #define RS6000_WEAK 1
1956 #else
1957 #define RS6000_WEAK 0
1958 #endif
1959
1960 #if RS6000_WEAK
1961 /* Used in lieu of ASM_WEAKEN_LABEL.  */
1962 #define ASM_WEAKEN_DECL(FILE, DECL, NAME, VAL)                          \
1963   do                                                                    \
1964     {                                                                   \
1965       fputs ("\t.weak\t", (FILE));                                      \
1966       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1967       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
1968           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
1969         {                                                               \
1970           if (TARGET_XCOFF)                                             \
1971             fputs ("[DS]", (FILE));                                     \
1972           fputs ("\n\t.weak\t.", (FILE));                               \
1973           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
1974         }                                                               \
1975       fputc ('\n', (FILE));                                             \
1976       if (VAL)                                                          \
1977         {                                                               \
1978           ASM_OUTPUT_DEF ((FILE), (NAME), (VAL));                       \
1979           if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL               \
1980               && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                 \
1981             {                                                           \
1982               fputs ("\t.set\t.", (FILE));                              \
1983               RS6000_OUTPUT_BASENAME ((FILE), (NAME));                  \
1984               fputs (",.", (FILE));                                     \
1985               RS6000_OUTPUT_BASENAME ((FILE), (VAL));                   \
1986               fputc ('\n', (FILE));                                     \
1987             }                                                           \
1988         }                                                               \
1989     }                                                                   \
1990   while (0)
1991 #endif
1992
1993 #if HAVE_GAS_WEAKREF
1994 #define ASM_OUTPUT_WEAKREF(FILE, DECL, NAME, VALUE)                     \
1995   do                                                                    \
1996     {                                                                   \
1997       fputs ("\t.weakref\t", (FILE));                                   \
1998       RS6000_OUTPUT_BASENAME ((FILE), (NAME));                          \
1999       fputs (", ", (FILE));                                             \
2000       RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                         \
2001       if ((DECL) && TREE_CODE (DECL) == FUNCTION_DECL                   \
2002           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2003         {                                                               \
2004           fputs ("\n\t.weakref\t.", (FILE));                            \
2005           RS6000_OUTPUT_BASENAME ((FILE), (NAME));                      \
2006           fputs (", .", (FILE));                                        \
2007           RS6000_OUTPUT_BASENAME ((FILE), (VALUE));                     \
2008         }                                                               \
2009       fputc ('\n', (FILE));                                             \
2010     } while (0)
2011 #endif
2012
2013 /* This implements the `alias' attribute.  */
2014 #undef  ASM_OUTPUT_DEF_FROM_DECLS
2015 #define ASM_OUTPUT_DEF_FROM_DECLS(FILE, DECL, TARGET)                   \
2016   do                                                                    \
2017     {                                                                   \
2018       const char *alias = XSTR (XEXP (DECL_RTL (DECL), 0), 0);          \
2019       const char *name = IDENTIFIER_POINTER (TARGET);                   \
2020       if (TREE_CODE (DECL) == FUNCTION_DECL                             \
2021           && DEFAULT_ABI == ABI_AIX && DOT_SYMBOLS)                     \
2022         {                                                               \
2023           if (TREE_PUBLIC (DECL))                                       \
2024             {                                                           \
2025               if (!RS6000_WEAK || !DECL_WEAK (DECL))                    \
2026                 {                                                       \
2027                   fputs ("\t.globl\t.", FILE);                          \
2028                   RS6000_OUTPUT_BASENAME (FILE, alias);                 \
2029                   putc ('\n', FILE);                                    \
2030                 }                                                       \
2031             }                                                           \
2032           else if (TARGET_XCOFF)                                        \
2033             {                                                           \
2034               fputs ("\t.lglobl\t.", FILE);                             \
2035               RS6000_OUTPUT_BASENAME (FILE, alias);                     \
2036               putc ('\n', FILE);                                        \
2037             }                                                           \
2038           fputs ("\t.set\t.", FILE);                                    \
2039           RS6000_OUTPUT_BASENAME (FILE, alias);                         \
2040           fputs (",.", FILE);                                           \
2041           RS6000_OUTPUT_BASENAME (FILE, name);                          \
2042           fputc ('\n', FILE);                                           \
2043         }                                                               \
2044       ASM_OUTPUT_DEF (FILE, alias, name);                               \
2045     }                                                                   \
2046    while (0)
2047
2048 #define TARGET_ASM_FILE_START rs6000_file_start
2049
2050 /* Output to assembler file text saying following lines
2051    may contain character constants, extra white space, comments, etc.  */
2052
2053 #define ASM_APP_ON ""
2054
2055 /* Output to assembler file text saying following lines
2056    no longer contain unusual constructs.  */
2057
2058 #define ASM_APP_OFF ""
2059
2060 /* How to refer to registers in assembler output.
2061    This sequence is indexed by compiler's hard-register-number (see above).  */
2062
2063 extern char rs6000_reg_names[][8];      /* register names (0 vs. %r0).  */
2064
2065 #define REGISTER_NAMES                                                  \
2066 {                                                                       \
2067   &rs6000_reg_names[ 0][0],     /* r0   */                              \
2068   &rs6000_reg_names[ 1][0],     /* r1   */                              \
2069   &rs6000_reg_names[ 2][0],     /* r2   */                              \
2070   &rs6000_reg_names[ 3][0],     /* r3   */                              \
2071   &rs6000_reg_names[ 4][0],     /* r4   */                              \
2072   &rs6000_reg_names[ 5][0],     /* r5   */                              \
2073   &rs6000_reg_names[ 6][0],     /* r6   */                              \
2074   &rs6000_reg_names[ 7][0],     /* r7   */                              \
2075   &rs6000_reg_names[ 8][0],     /* r8   */                              \
2076   &rs6000_reg_names[ 9][0],     /* r9   */                              \
2077   &rs6000_reg_names[10][0],     /* r10  */                              \
2078   &rs6000_reg_names[11][0],     /* r11  */                              \
2079   &rs6000_reg_names[12][0],     /* r12  */                              \
2080   &rs6000_reg_names[13][0],     /* r13  */                              \
2081   &rs6000_reg_names[14][0],     /* r14  */                              \
2082   &rs6000_reg_names[15][0],     /* r15  */                              \
2083   &rs6000_reg_names[16][0],     /* r16  */                              \
2084   &rs6000_reg_names[17][0],     /* r17  */                              \
2085   &rs6000_reg_names[18][0],     /* r18  */                              \
2086   &rs6000_reg_names[19][0],     /* r19  */                              \
2087   &rs6000_reg_names[20][0],     /* r20  */                              \
2088   &rs6000_reg_names[21][0],     /* r21  */                              \
2089   &rs6000_reg_names[22][0],     /* r22  */                              \
2090   &rs6000_reg_names[23][0],     /* r23  */                              \
2091   &rs6000_reg_names[24][0],     /* r24  */                              \
2092   &rs6000_reg_names[25][0],     /* r25  */                              \
2093   &rs6000_reg_names[26][0],     /* r26  */                              \
2094   &rs6000_reg_names[27][0],     /* r27  */                              \
2095   &rs6000_reg_names[28][0],     /* r28  */                              \
2096   &rs6000_reg_names[29][0],     /* r29  */                              \
2097   &rs6000_reg_names[30][0],     /* r30  */                              \
2098   &rs6000_reg_names[31][0],     /* r31  */                              \
2099                                                                         \
2100   &rs6000_reg_names[32][0],     /* fr0  */                              \
2101   &rs6000_reg_names[33][0],     /* fr1  */                              \
2102   &rs6000_reg_names[34][0],     /* fr2  */                              \
2103   &rs6000_reg_names[35][0],     /* fr3  */                              \
2104   &rs6000_reg_names[36][0],     /* fr4  */                              \
2105   &rs6000_reg_names[37][0],     /* fr5  */                              \
2106   &rs6000_reg_names[38][0],     /* fr6  */                              \
2107   &rs6000_reg_names[39][0],     /* fr7  */                              \
2108   &rs6000_reg_names[40][0],     /* fr8  */                              \
2109   &rs6000_reg_names[41][0],     /* fr9  */                              \
2110   &rs6000_reg_names[42][0],     /* fr10 */                              \
2111   &rs6000_reg_names[43][0],     /* fr11 */                              \
2112   &rs6000_reg_names[44][0],     /* fr12 */                              \
2113   &rs6000_reg_names[45][0],     /* fr13 */                              \
2114   &rs6000_reg_names[46][0],     /* fr14 */                              \
2115   &rs6000_reg_names[47][0],     /* fr15 */                              \
2116   &rs6000_reg_names[48][0],     /* fr16 */                              \
2117   &rs6000_reg_names[49][0],     /* fr17 */                              \
2118   &rs6000_reg_names[50][0],     /* fr18 */                              \
2119   &rs6000_reg_names[51][0],     /* fr19 */                              \
2120   &rs6000_reg_names[52][0],     /* fr20 */                              \
2121   &rs6000_reg_names[53][0],     /* fr21 */                              \
2122   &rs6000_reg_names[54][0],     /* fr22 */                              \
2123   &rs6000_reg_names[55][0],     /* fr23 */                              \
2124   &rs6000_reg_names[56][0],     /* fr24 */                              \
2125   &rs6000_reg_names[57][0],     /* fr25 */                              \
2126   &rs6000_reg_names[58][0],     /* fr26 */                              \
2127   &rs6000_reg_names[59][0],     /* fr27 */                              \
2128   &rs6000_reg_names[60][0],     /* fr28 */                              \
2129   &rs6000_reg_names[61][0],     /* fr29 */                              \
2130   &rs6000_reg_names[62][0],     /* fr30 */                              \
2131   &rs6000_reg_names[63][0],     /* fr31 */                              \
2132                                                                         \
2133   &rs6000_reg_names[64][0],     /* mq   */                              \
2134   &rs6000_reg_names[65][0],     /* lr   */                              \
2135   &rs6000_reg_names[66][0],     /* ctr  */                              \
2136   &rs6000_reg_names[67][0],     /* ap   */                              \
2137                                                                         \
2138   &rs6000_reg_names[68][0],     /* cr0  */                              \
2139   &rs6000_reg_names[69][0],     /* cr1  */                              \
2140   &rs6000_reg_names[70][0],     /* cr2  */                              \
2141   &rs6000_reg_names[71][0],     /* cr3  */                              \
2142   &rs6000_reg_names[72][0],     /* cr4  */                              \
2143   &rs6000_reg_names[73][0],     /* cr5  */                              \
2144   &rs6000_reg_names[74][0],     /* cr6  */                              \
2145   &rs6000_reg_names[75][0],     /* cr7  */                              \
2146                                                                         \
2147   &rs6000_reg_names[76][0],     /* xer  */                              \
2148                                                                         \
2149   &rs6000_reg_names[77][0],     /* v0  */                               \
2150   &rs6000_reg_names[78][0],     /* v1  */                               \
2151   &rs6000_reg_names[79][0],     /* v2  */                               \
2152   &rs6000_reg_names[80][0],     /* v3  */                               \
2153   &rs6000_reg_names[81][0],     /* v4  */                               \
2154   &rs6000_reg_names[82][0],     /* v5  */                               \
2155   &rs6000_reg_names[83][0],     /* v6  */                               \
2156   &rs6000_reg_names[84][0],     /* v7  */                               \
2157   &rs6000_reg_names[85][0],     /* v8  */                               \
2158   &rs6000_reg_names[86][0],     /* v9  */                               \
2159   &rs6000_reg_names[87][0],     /* v10  */                              \
2160   &rs6000_reg_names[88][0],     /* v11  */                              \
2161   &rs6000_reg_names[89][0],     /* v12  */                              \
2162   &rs6000_reg_names[90][0],     /* v13  */                              \
2163   &rs6000_reg_names[91][0],     /* v14  */                              \
2164   &rs6000_reg_names[92][0],     /* v15  */                              \
2165   &rs6000_reg_names[93][0],     /* v16  */                              \
2166   &rs6000_reg_names[94][0],     /* v17  */                              \
2167   &rs6000_reg_names[95][0],     /* v18  */                              \
2168   &rs6000_reg_names[96][0],     /* v19  */                              \
2169   &rs6000_reg_names[97][0],     /* v20  */                              \
2170   &rs6000_reg_names[98][0],     /* v21  */                              \
2171   &rs6000_reg_names[99][0],     /* v22  */                              \
2172   &rs6000_reg_names[100][0],    /* v23  */                              \
2173   &rs6000_reg_names[101][0],    /* v24  */                              \
2174   &rs6000_reg_names[102][0],    /* v25  */                              \
2175   &rs6000_reg_names[103][0],    /* v26  */                              \
2176   &rs6000_reg_names[104][0],    /* v27  */                              \
2177   &rs6000_reg_names[105][0],    /* v28  */                              \
2178   &rs6000_reg_names[106][0],    /* v29  */                              \
2179   &rs6000_reg_names[107][0],    /* v30  */                              \
2180   &rs6000_reg_names[108][0],    /* v31  */                              \
2181   &rs6000_reg_names[109][0],    /* vrsave  */                           \
2182   &rs6000_reg_names[110][0],    /* vscr  */                             \
2183   &rs6000_reg_names[111][0],    /* spe_acc */                           \
2184   &rs6000_reg_names[112][0],    /* spefscr */                           \
2185   &rs6000_reg_names[113][0],    /* sfp  */                              \
2186 }
2187
2188 /* Table of additional register names to use in user input.  */
2189
2190 #define ADDITIONAL_REGISTER_NAMES \
2191  {{"r0",    0}, {"r1",    1}, {"r2",    2}, {"r3",    3},       \
2192   {"r4",    4}, {"r5",    5}, {"r6",    6}, {"r7",    7},       \
2193   {"r8",    8}, {"r9",    9}, {"r10",  10}, {"r11",  11},       \
2194   {"r12",  12}, {"r13",  13}, {"r14",  14}, {"r15",  15},       \
2195   {"r16",  16}, {"r17",  17}, {"r18",  18}, {"r19",  19},       \
2196   {"r20",  20}, {"r21",  21}, {"r22",  22}, {"r23",  23},       \
2197   {"r24",  24}, {"r25",  25}, {"r26",  26}, {"r27",  27},       \
2198   {"r28",  28}, {"r29",  29}, {"r30",  30}, {"r31",  31},       \
2199   {"fr0",  32}, {"fr1",  33}, {"fr2",  34}, {"fr3",  35},       \
2200   {"fr4",  36}, {"fr5",  37}, {"fr6",  38}, {"fr7",  39},       \
2201   {"fr8",  40}, {"fr9",  41}, {"fr10", 42}, {"fr11", 43},       \
2202   {"fr12", 44}, {"fr13", 45}, {"fr14", 46}, {"fr15", 47},       \
2203   {"fr16", 48}, {"fr17", 49}, {"fr18", 50}, {"fr19", 51},       \
2204   {"fr20", 52}, {"fr21", 53}, {"fr22", 54}, {"fr23", 55},       \
2205   {"fr24", 56}, {"fr25", 57}, {"fr26", 58}, {"fr27", 59},       \
2206   {"fr28", 60}, {"fr29", 61}, {"fr30", 62}, {"fr31", 63},       \
2207   {"v0",   77}, {"v1",   78}, {"v2",   79}, {"v3",   80},       \
2208   {"v4",   81}, {"v5",   82}, {"v6",   83}, {"v7",   84},       \
2209   {"v8",   85}, {"v9",   86}, {"v10",  87}, {"v11",  88},       \
2210   {"v12",  89}, {"v13",  90}, {"v14",  91}, {"v15",  92},       \
2211   {"v16",  93}, {"v17",  94}, {"v18",  95}, {"v19",  96},       \
2212   {"v20",  97}, {"v21",  98}, {"v22",  99}, {"v23",  100},      \
2213   {"v24",  101},{"v25",  102},{"v26",  103},{"v27",  104},      \
2214   {"v28",  105},{"v29",  106},{"v30",  107},{"v31",  108},      \
2215   {"vrsave", 109}, {"vscr", 110},                               \
2216   {"spe_acc", 111}, {"spefscr", 112},                           \
2217   /* no additional names for: mq, lr, ctr, ap */                \
2218   {"cr0",  68}, {"cr1",  69}, {"cr2",  70}, {"cr3",  71},       \
2219   {"cr4",  72}, {"cr5",  73}, {"cr6",  74}, {"cr7",  75},       \
2220   {"cc",   68}, {"sp",    1}, {"toc",   2} }
2221
2222 /* Text to write out after a CALL that may be replaced by glue code by
2223    the loader.  This depends on the AIX version.  */
2224 #define RS6000_CALL_GLUE "cror 31,31,31"
2225
2226 /* This is how to output an element of a case-vector that is relative.  */
2227
2228 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2229   do { char buf[100];                                   \
2230        fputs ("\t.long ", FILE);                        \
2231        ASM_GENERATE_INTERNAL_LABEL (buf, "L", VALUE);   \
2232        assemble_name (FILE, buf);                       \
2233        putc ('-', FILE);                                \
2234        ASM_GENERATE_INTERNAL_LABEL (buf, "L", REL);     \
2235        assemble_name (FILE, buf);                       \
2236        putc ('\n', FILE);                               \
2237      } while (0)
2238
2239 /* This is how to output an assembler line
2240    that says to advance the location counter
2241    to a multiple of 2**LOG bytes.  */
2242
2243 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
2244   if ((LOG) != 0)                       \
2245     fprintf (FILE, "\t.align %d\n", (LOG))
2246
2247 /* Pick up the return address upon entry to a procedure. Used for
2248    dwarf2 unwind information.  This also enables the table driven
2249    mechanism.  */
2250
2251 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, LINK_REGISTER_REGNUM)
2252 #define DWARF_FRAME_RETURN_COLUMN  DWARF_FRAME_REGNUM (LINK_REGISTER_REGNUM)
2253
2254 /* Describe how we implement __builtin_eh_return.  */
2255 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 3 : INVALID_REGNUM)
2256 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 10)
2257
2258 /* Print operand X (an rtx) in assembler syntax to file FILE.
2259    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2260    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
2261
2262 #define PRINT_OPERAND(FILE, X, CODE)  print_operand (FILE, X, CODE)
2263
2264 /* Define which CODE values are valid.  */
2265
2266 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)  \
2267   ((CODE) == '.' || (CODE) == '&')
2268
2269 /* Print a memory address as an operand to reference that memory location.  */
2270
2271 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
2272
2273 /* uncomment for disabling the corresponding default options */
2274 /* #define  MACHINE_no_sched_interblock */
2275 /* #define  MACHINE_no_sched_speculative */
2276 /* #define  MACHINE_no_sched_speculative_load */
2277
2278 /* General flags.  */
2279 extern int flag_pic;
2280 extern int optimize;
2281 extern int flag_expensive_optimizations;
2282 extern int frame_pointer_needed;
2283
2284 enum rs6000_builtins
2285 {
2286   /* AltiVec builtins.  */
2287   ALTIVEC_BUILTIN_ST_INTERNAL_4si,
2288   ALTIVEC_BUILTIN_LD_INTERNAL_4si,
2289   ALTIVEC_BUILTIN_ST_INTERNAL_8hi,
2290   ALTIVEC_BUILTIN_LD_INTERNAL_8hi,
2291   ALTIVEC_BUILTIN_ST_INTERNAL_16qi,
2292   ALTIVEC_BUILTIN_LD_INTERNAL_16qi,
2293   ALTIVEC_BUILTIN_ST_INTERNAL_4sf,
2294   ALTIVEC_BUILTIN_LD_INTERNAL_4sf,
2295   ALTIVEC_BUILTIN_VADDUBM,
2296   ALTIVEC_BUILTIN_VADDUHM,
2297   ALTIVEC_BUILTIN_VADDUWM,
2298   ALTIVEC_BUILTIN_VADDFP,
2299   ALTIVEC_BUILTIN_VADDCUW,
2300   ALTIVEC_BUILTIN_VADDUBS,
2301   ALTIVEC_BUILTIN_VADDSBS,
2302   ALTIVEC_BUILTIN_VADDUHS,
2303   ALTIVEC_BUILTIN_VADDSHS,
2304   ALTIVEC_BUILTIN_VADDUWS,
2305   ALTIVEC_BUILTIN_VADDSWS,
2306   ALTIVEC_BUILTIN_VAND,
2307   ALTIVEC_BUILTIN_VANDC,
2308   ALTIVEC_BUILTIN_VAVGUB,
2309   ALTIVEC_BUILTIN_VAVGSB,
2310   ALTIVEC_BUILTIN_VAVGUH,
2311   ALTIVEC_BUILTIN_VAVGSH,
2312   ALTIVEC_BUILTIN_VAVGUW,
2313   ALTIVEC_BUILTIN_VAVGSW,
2314   ALTIVEC_BUILTIN_VCFUX,
2315   ALTIVEC_BUILTIN_VCFSX,
2316   ALTIVEC_BUILTIN_VCTSXS,
2317   ALTIVEC_BUILTIN_VCTUXS,
2318   ALTIVEC_BUILTIN_VCMPBFP,
2319   ALTIVEC_BUILTIN_VCMPEQUB,
2320   ALTIVEC_BUILTIN_VCMPEQUH,
2321   ALTIVEC_BUILTIN_VCMPEQUW,
2322   ALTIVEC_BUILTIN_VCMPEQFP,
2323   ALTIVEC_BUILTIN_VCMPGEFP,
2324   ALTIVEC_BUILTIN_VCMPGTUB,
2325   ALTIVEC_BUILTIN_VCMPGTSB,
2326   ALTIVEC_BUILTIN_VCMPGTUH,
2327   ALTIVEC_BUILTIN_VCMPGTSH,
2328   ALTIVEC_BUILTIN_VCMPGTUW,
2329   ALTIVEC_BUILTIN_VCMPGTSW,
2330   ALTIVEC_BUILTIN_VCMPGTFP,
2331   ALTIVEC_BUILTIN_VEXPTEFP,
2332   ALTIVEC_BUILTIN_VLOGEFP,
2333   ALTIVEC_BUILTIN_VMADDFP,
2334   ALTIVEC_BUILTIN_VMAXUB,
2335   ALTIVEC_BUILTIN_VMAXSB,
2336   ALTIVEC_BUILTIN_VMAXUH,
2337   ALTIVEC_BUILTIN_VMAXSH,
2338   ALTIVEC_BUILTIN_VMAXUW,
2339   ALTIVEC_BUILTIN_VMAXSW,
2340   ALTIVEC_BUILTIN_VMAXFP,
2341   ALTIVEC_BUILTIN_VMHADDSHS,
2342   ALTIVEC_BUILTIN_VMHRADDSHS,
2343   ALTIVEC_BUILTIN_VMLADDUHM,
2344   ALTIVEC_BUILTIN_VMRGHB,
2345   ALTIVEC_BUILTIN_VMRGHH,
2346   ALTIVEC_BUILTIN_VMRGHW,
2347   ALTIVEC_BUILTIN_VMRGLB,
2348   ALTIVEC_BUILTIN_VMRGLH,
2349   ALTIVEC_BUILTIN_VMRGLW,
2350   ALTIVEC_BUILTIN_VMSUMUBM,
2351   ALTIVEC_BUILTIN_VMSUMMBM,
2352   ALTIVEC_BUILTIN_VMSUMUHM,
2353   ALTIVEC_BUILTIN_VMSUMSHM,
2354   ALTIVEC_BUILTIN_VMSUMUHS,
2355   ALTIVEC_BUILTIN_VMSUMSHS,
2356   ALTIVEC_BUILTIN_VMINUB,
2357   ALTIVEC_BUILTIN_VMINSB,
2358   ALTIVEC_BUILTIN_VMINUH,
2359   ALTIVEC_BUILTIN_VMINSH,
2360   ALTIVEC_BUILTIN_VMINUW,
2361   ALTIVEC_BUILTIN_VMINSW,
2362   ALTIVEC_BUILTIN_VMINFP,
2363   ALTIVEC_BUILTIN_VMULEUB,
2364   ALTIVEC_BUILTIN_VMULESB,
2365   ALTIVEC_BUILTIN_VMULEUH,
2366   ALTIVEC_BUILTIN_VMULESH,
2367   ALTIVEC_BUILTIN_VMULOUB,
2368   ALTIVEC_BUILTIN_VMULOSB,
2369   ALTIVEC_BUILTIN_VMULOUH,
2370   ALTIVEC_BUILTIN_VMULOSH,
2371   ALTIVEC_BUILTIN_VNMSUBFP,
2372   ALTIVEC_BUILTIN_VNOR,
2373   ALTIVEC_BUILTIN_VOR,
2374   ALTIVEC_BUILTIN_VSEL_4SI,
2375   ALTIVEC_BUILTIN_VSEL_4SF,
2376   ALTIVEC_BUILTIN_VSEL_8HI,
2377   ALTIVEC_BUILTIN_VSEL_16QI,
2378   ALTIVEC_BUILTIN_VPERM_4SI,
2379   ALTIVEC_BUILTIN_VPERM_4SF,
2380   ALTIVEC_BUILTIN_VPERM_8HI,
2381   ALTIVEC_BUILTIN_VPERM_16QI,
2382   ALTIVEC_BUILTIN_VPKUHUM,
2383   ALTIVEC_BUILTIN_VPKUWUM,
2384   ALTIVEC_BUILTIN_VPKPX,
2385   ALTIVEC_BUILTIN_VPKUHSS,
2386   ALTIVEC_BUILTIN_VPKSHSS,
2387   ALTIVEC_BUILTIN_VPKUWSS,
2388   ALTIVEC_BUILTIN_VPKSWSS,
2389   ALTIVEC_BUILTIN_VPKUHUS,
2390   ALTIVEC_BUILTIN_VPKSHUS,
2391   ALTIVEC_BUILTIN_VPKUWUS,
2392   ALTIVEC_BUILTIN_VPKSWUS,
2393   ALTIVEC_BUILTIN_VREFP,
2394   ALTIVEC_BUILTIN_VRFIM,
2395   ALTIVEC_BUILTIN_VRFIN,
2396   ALTIVEC_BUILTIN_VRFIP,
2397   ALTIVEC_BUILTIN_VRFIZ,
2398   ALTIVEC_BUILTIN_VRLB,
2399   ALTIVEC_BUILTIN_VRLH,
2400   ALTIVEC_BUILTIN_VRLW,
2401   ALTIVEC_BUILTIN_VRSQRTEFP,
2402   ALTIVEC_BUILTIN_VSLB,
2403   ALTIVEC_BUILTIN_VSLH,
2404   ALTIVEC_BUILTIN_VSLW,
2405   ALTIVEC_BUILTIN_VSL,
2406   ALTIVEC_BUILTIN_VSLO,
2407   ALTIVEC_BUILTIN_VSPLTB,
2408   ALTIVEC_BUILTIN_VSPLTH,
2409   ALTIVEC_BUILTIN_VSPLTW,
2410   ALTIVEC_BUILTIN_VSPLTISB,
2411   ALTIVEC_BUILTIN_VSPLTISH,
2412   ALTIVEC_BUILTIN_VSPLTISW,
2413   ALTIVEC_BUILTIN_VSRB,
2414   ALTIVEC_BUILTIN_VSRH,
2415   ALTIVEC_BUILTIN_VSRW,
2416   ALTIVEC_BUILTIN_VSRAB,
2417   ALTIVEC_BUILTIN_VSRAH,
2418   ALTIVEC_BUILTIN_VSRAW,
2419   ALTIVEC_BUILTIN_VSR,
2420   ALTIVEC_BUILTIN_VSRO,
2421   ALTIVEC_BUILTIN_VSUBUBM,
2422   ALTIVEC_BUILTIN_VSUBUHM,
2423   ALTIVEC_BUILTIN_VSUBUWM,
2424   ALTIVEC_BUILTIN_VSUBFP,
2425   ALTIVEC_BUILTIN_VSUBCUW,
2426   ALTIVEC_BUILTIN_VSUBUBS,
2427   ALTIVEC_BUILTIN_VSUBSBS,
2428   ALTIVEC_BUILTIN_VSUBUHS,
2429   ALTIVEC_BUILTIN_VSUBSHS,
2430   ALTIVEC_BUILTIN_VSUBUWS,
2431   ALTIVEC_BUILTIN_VSUBSWS,
2432   ALTIVEC_BUILTIN_VSUM4UBS,
2433   ALTIVEC_BUILTIN_VSUM4SBS,
2434   ALTIVEC_BUILTIN_VSUM4SHS,
2435   ALTIVEC_BUILTIN_VSUM2SWS,
2436   ALTIVEC_BUILTIN_VSUMSWS,
2437   ALTIVEC_BUILTIN_VXOR,
2438   ALTIVEC_BUILTIN_VSLDOI_16QI,
2439   ALTIVEC_BUILTIN_VSLDOI_8HI,
2440   ALTIVEC_BUILTIN_VSLDOI_4SI,
2441   ALTIVEC_BUILTIN_VSLDOI_4SF,
2442   ALTIVEC_BUILTIN_VUPKHSB,
2443   ALTIVEC_BUILTIN_VUPKHPX,
2444   ALTIVEC_BUILTIN_VUPKHSH,
2445   ALTIVEC_BUILTIN_VUPKLSB,
2446   ALTIVEC_BUILTIN_VUPKLPX,
2447   ALTIVEC_BUILTIN_VUPKLSH,
2448   ALTIVEC_BUILTIN_MTVSCR,
2449   ALTIVEC_BUILTIN_MFVSCR,
2450   ALTIVEC_BUILTIN_DSSALL,
2451   ALTIVEC_BUILTIN_DSS,
2452   ALTIVEC_BUILTIN_LVSL,
2453   ALTIVEC_BUILTIN_LVSR,
2454   ALTIVEC_BUILTIN_DSTT,
2455   ALTIVEC_BUILTIN_DSTST,
2456   ALTIVEC_BUILTIN_DSTSTT,
2457   ALTIVEC_BUILTIN_DST,
2458   ALTIVEC_BUILTIN_LVEBX,
2459   ALTIVEC_BUILTIN_LVEHX,
2460   ALTIVEC_BUILTIN_LVEWX,
2461   ALTIVEC_BUILTIN_LVXL,
2462   ALTIVEC_BUILTIN_LVX,
2463   ALTIVEC_BUILTIN_STVX,
2464   ALTIVEC_BUILTIN_STVEBX,
2465   ALTIVEC_BUILTIN_STVEHX,
2466   ALTIVEC_BUILTIN_STVEWX,
2467   ALTIVEC_BUILTIN_STVXL,
2468   ALTIVEC_BUILTIN_VCMPBFP_P,
2469   ALTIVEC_BUILTIN_VCMPEQFP_P,
2470   ALTIVEC_BUILTIN_VCMPEQUB_P,
2471   ALTIVEC_BUILTIN_VCMPEQUH_P,
2472   ALTIVEC_BUILTIN_VCMPEQUW_P,
2473   ALTIVEC_BUILTIN_VCMPGEFP_P,
2474   ALTIVEC_BUILTIN_VCMPGTFP_P,
2475   ALTIVEC_BUILTIN_VCMPGTSB_P,
2476   ALTIVEC_BUILTIN_VCMPGTSH_P,
2477   ALTIVEC_BUILTIN_VCMPGTSW_P,
2478   ALTIVEC_BUILTIN_VCMPGTUB_P,
2479   ALTIVEC_BUILTIN_VCMPGTUH_P,
2480   ALTIVEC_BUILTIN_VCMPGTUW_P,
2481   ALTIVEC_BUILTIN_ABSS_V4SI,
2482   ALTIVEC_BUILTIN_ABSS_V8HI,
2483   ALTIVEC_BUILTIN_ABSS_V16QI,
2484   ALTIVEC_BUILTIN_ABS_V4SI,
2485   ALTIVEC_BUILTIN_ABS_V4SF,
2486   ALTIVEC_BUILTIN_ABS_V8HI,
2487   ALTIVEC_BUILTIN_ABS_V16QI,
2488   ALTIVEC_BUILTIN_MASK_FOR_LOAD,
2489   ALTIVEC_BUILTIN_MASK_FOR_STORE,
2490   ALTIVEC_BUILTIN_VEC_INIT_V4SI,
2491   ALTIVEC_BUILTIN_VEC_INIT_V8HI,
2492   ALTIVEC_BUILTIN_VEC_INIT_V16QI,
2493   ALTIVEC_BUILTIN_VEC_INIT_V4SF,
2494   ALTIVEC_BUILTIN_VEC_SET_V4SI,
2495   ALTIVEC_BUILTIN_VEC_SET_V8HI,
2496   ALTIVEC_BUILTIN_VEC_SET_V16QI,
2497   ALTIVEC_BUILTIN_VEC_SET_V4SF,
2498   ALTIVEC_BUILTIN_VEC_EXT_V4SI,
2499   ALTIVEC_BUILTIN_VEC_EXT_V8HI,
2500   ALTIVEC_BUILTIN_VEC_EXT_V16QI,
2501   ALTIVEC_BUILTIN_VEC_EXT_V4SF,
2502
2503   /* Altivec overloaded builtins.  */
2504   ALTIVEC_BUILTIN_VCMPEQ_P,
2505   ALTIVEC_BUILTIN_OVERLOADED_FIRST = ALTIVEC_BUILTIN_VCMPEQ_P,
2506   ALTIVEC_BUILTIN_VCMPGT_P,
2507   ALTIVEC_BUILTIN_VCMPGE_P,
2508   ALTIVEC_BUILTIN_VEC_ABS,
2509   ALTIVEC_BUILTIN_VEC_ABSS,
2510   ALTIVEC_BUILTIN_VEC_ADD,
2511   ALTIVEC_BUILTIN_VEC_ADDC,
2512   ALTIVEC_BUILTIN_VEC_ADDS,
2513   ALTIVEC_BUILTIN_VEC_AND,
2514   ALTIVEC_BUILTIN_VEC_ANDC,
2515   ALTIVEC_BUILTIN_VEC_AVG,
2516   ALTIVEC_BUILTIN_VEC_CEIL,
2517   ALTIVEC_BUILTIN_VEC_CMPB,
2518   ALTIVEC_BUILTIN_VEC_CMPEQ,
2519   ALTIVEC_BUILTIN_VEC_CMPEQUB,
2520   ALTIVEC_BUILTIN_VEC_CMPEQUH,
2521   ALTIVEC_BUILTIN_VEC_CMPEQUW,
2522   ALTIVEC_BUILTIN_VEC_CMPGE,
2523   ALTIVEC_BUILTIN_VEC_CMPGT,
2524   ALTIVEC_BUILTIN_VEC_CMPLE,
2525   ALTIVEC_BUILTIN_VEC_CMPLT,
2526   ALTIVEC_BUILTIN_VEC_CTF,
2527   ALTIVEC_BUILTIN_VEC_CTS,
2528   ALTIVEC_BUILTIN_VEC_CTU,
2529   ALTIVEC_BUILTIN_VEC_DST,
2530   ALTIVEC_BUILTIN_VEC_DSTST,
2531   ALTIVEC_BUILTIN_VEC_DSTSTT,
2532   ALTIVEC_BUILTIN_VEC_DSTT,
2533   ALTIVEC_BUILTIN_VEC_EXPTE,
2534   ALTIVEC_BUILTIN_VEC_FLOOR,
2535   ALTIVEC_BUILTIN_VEC_LD,
2536   ALTIVEC_BUILTIN_VEC_LDE,
2537   ALTIVEC_BUILTIN_VEC_LDL,
2538   ALTIVEC_BUILTIN_VEC_LOGE,
2539   ALTIVEC_BUILTIN_VEC_LVEBX,
2540   ALTIVEC_BUILTIN_VEC_LVEHX,
2541   ALTIVEC_BUILTIN_VEC_LVEWX,
2542   ALTIVEC_BUILTIN_VEC_LVSL,
2543   ALTIVEC_BUILTIN_VEC_LVSR,
2544   ALTIVEC_BUILTIN_VEC_MADD,
2545   ALTIVEC_BUILTIN_VEC_MADDS,
2546   ALTIVEC_BUILTIN_VEC_MAX,
2547   ALTIVEC_BUILTIN_VEC_MERGEH,
2548   ALTIVEC_BUILTIN_VEC_MERGEL,
2549   ALTIVEC_BUILTIN_VEC_MIN,
2550   ALTIVEC_BUILTIN_VEC_MLADD,
2551   ALTIVEC_BUILTIN_VEC_MPERM,
2552   ALTIVEC_BUILTIN_VEC_MRADDS,
2553   ALTIVEC_BUILTIN_VEC_MRGHB,
2554   ALTIVEC_BUILTIN_VEC_MRGHH,
2555   ALTIVEC_BUILTIN_VEC_MRGHW,
2556   ALTIVEC_BUILTIN_VEC_MRGLB,
2557   ALTIVEC_BUILTIN_VEC_MRGLH,
2558   ALTIVEC_BUILTIN_VEC_MRGLW,
2559   ALTIVEC_BUILTIN_VEC_MSUM,
2560   ALTIVEC_BUILTIN_VEC_MSUMS,
2561   ALTIVEC_BUILTIN_VEC_MTVSCR,
2562   ALTIVEC_BUILTIN_VEC_MULE,
2563   ALTIVEC_BUILTIN_VEC_MULO,
2564   ALTIVEC_BUILTIN_VEC_NMSUB,
2565   ALTIVEC_BUILTIN_VEC_NOR,
2566   ALTIVEC_BUILTIN_VEC_OR,
2567   ALTIVEC_BUILTIN_VEC_PACK,
2568   ALTIVEC_BUILTIN_VEC_PACKPX,
2569   ALTIVEC_BUILTIN_VEC_PACKS,
2570   ALTIVEC_BUILTIN_VEC_PACKSU,
2571   ALTIVEC_BUILTIN_VEC_PERM,
2572   ALTIVEC_BUILTIN_VEC_RE,
2573   ALTIVEC_BUILTIN_VEC_RL,
2574   ALTIVEC_BUILTIN_VEC_ROUND,
2575   ALTIVEC_BUILTIN_VEC_RSQRTE,
2576   ALTIVEC_BUILTIN_VEC_SEL,
2577   ALTIVEC_BUILTIN_VEC_SL,
2578   ALTIVEC_BUILTIN_VEC_SLD,
2579   ALTIVEC_BUILTIN_VEC_SLL,
2580   ALTIVEC_BUILTIN_VEC_SLO,
2581   ALTIVEC_BUILTIN_VEC_SPLAT,
2582   ALTIVEC_BUILTIN_VEC_SPLAT_S16,
2583   ALTIVEC_BUILTIN_VEC_SPLAT_S32,
2584   ALTIVEC_BUILTIN_VEC_SPLAT_S8,
2585   ALTIVEC_BUILTIN_VEC_SPLAT_U16,
2586   ALTIVEC_BUILTIN_VEC_SPLAT_U32,
2587   ALTIVEC_BUILTIN_VEC_SPLAT_U8,
2588   ALTIVEC_BUILTIN_VEC_SPLTB,
2589   ALTIVEC_BUILTIN_VEC_SPLTH,
2590   ALTIVEC_BUILTIN_VEC_SPLTW,
2591   ALTIVEC_BUILTIN_VEC_SR,
2592   ALTIVEC_BUILTIN_VEC_SRA,
2593   ALTIVEC_BUILTIN_VEC_SRL,
2594   ALTIVEC_BUILTIN_VEC_SRO,
2595   ALTIVEC_BUILTIN_VEC_ST,
2596   ALTIVEC_BUILTIN_VEC_STE,
2597   ALTIVEC_BUILTIN_VEC_STL,
2598   ALTIVEC_BUILTIN_VEC_STVEBX,
2599   ALTIVEC_BUILTIN_VEC_STVEHX,
2600   ALTIVEC_BUILTIN_VEC_STVEWX,
2601   ALTIVEC_BUILTIN_VEC_SUB,
2602   ALTIVEC_BUILTIN_VEC_SUBC,
2603   ALTIVEC_BUILTIN_VEC_SUBS,
2604   ALTIVEC_BUILTIN_VEC_SUM2S,
2605   ALTIVEC_BUILTIN_VEC_SUM4S,
2606   ALTIVEC_BUILTIN_VEC_SUMS,
2607   ALTIVEC_BUILTIN_VEC_TRUNC,
2608   ALTIVEC_BUILTIN_VEC_UNPACKH,
2609   ALTIVEC_BUILTIN_VEC_UNPACKL,
2610   ALTIVEC_BUILTIN_VEC_VADDFP,
2611   ALTIVEC_BUILTIN_VEC_VADDSBS,
2612   ALTIVEC_BUILTIN_VEC_VADDSHS,
2613   ALTIVEC_BUILTIN_VEC_VADDSWS,
2614   ALTIVEC_BUILTIN_VEC_VADDUBM,
2615   ALTIVEC_BUILTIN_VEC_VADDUBS,
2616   ALTIVEC_BUILTIN_VEC_VADDUHM,
2617   ALTIVEC_BUILTIN_VEC_VADDUHS,
2618   ALTIVEC_BUILTIN_VEC_VADDUWM,
2619   ALTIVEC_BUILTIN_VEC_VADDUWS,
2620   ALTIVEC_BUILTIN_VEC_VAVGSB,
2621   ALTIVEC_BUILTIN_VEC_VAVGSH,
2622   ALTIVEC_BUILTIN_VEC_VAVGSW,
2623   ALTIVEC_BUILTIN_VEC_VAVGUB,
2624   ALTIVEC_BUILTIN_VEC_VAVGUH,
2625   ALTIVEC_BUILTIN_VEC_VAVGUW,
2626   ALTIVEC_BUILTIN_VEC_VCFSX,
2627   ALTIVEC_BUILTIN_VEC_VCFUX,
2628   ALTIVEC_BUILTIN_VEC_VCMPEQFP,
2629   ALTIVEC_BUILTIN_VEC_VCMPEQUB,
2630   ALTIVEC_BUILTIN_VEC_VCMPEQUH,
2631   ALTIVEC_BUILTIN_VEC_VCMPEQUW,
2632   ALTIVEC_BUILTIN_VEC_VCMPGTFP,
2633   ALTIVEC_BUILTIN_VEC_VCMPGTSB,
2634   ALTIVEC_BUILTIN_VEC_VCMPGTSH,
2635   ALTIVEC_BUILTIN_VEC_VCMPGTSW,
2636   ALTIVEC_BUILTIN_VEC_VCMPGTUB,
2637   ALTIVEC_BUILTIN_VEC_VCMPGTUH,
2638   ALTIVEC_BUILTIN_VEC_VCMPGTUW,
2639   ALTIVEC_BUILTIN_VEC_VMAXFP,
2640   ALTIVEC_BUILTIN_VEC_VMAXSB,
2641   ALTIVEC_BUILTIN_VEC_VMAXSH,
2642   ALTIVEC_BUILTIN_VEC_VMAXSW,
2643   ALTIVEC_BUILTIN_VEC_VMAXUB,
2644   ALTIVEC_BUILTIN_VEC_VMAXUH,
2645   ALTIVEC_BUILTIN_VEC_VMAXUW,
2646   ALTIVEC_BUILTIN_VEC_VMINFP,
2647   ALTIVEC_BUILTIN_VEC_VMINSB,
2648   ALTIVEC_BUILTIN_VEC_VMINSH,
2649   ALTIVEC_BUILTIN_VEC_VMINSW,
2650   ALTIVEC_BUILTIN_VEC_VMINUB,
2651   ALTIVEC_BUILTIN_VEC_VMINUH,
2652   ALTIVEC_BUILTIN_VEC_VMINUW,
2653   ALTIVEC_BUILTIN_VEC_VMRGHB,
2654   ALTIVEC_BUILTIN_VEC_VMRGHH,
2655   ALTIVEC_BUILTIN_VEC_VMRGHW,
2656   ALTIVEC_BUILTIN_VEC_VMRGLB,
2657   ALTIVEC_BUILTIN_VEC_VMRGLH,
2658   ALTIVEC_BUILTIN_VEC_VMRGLW,
2659   ALTIVEC_BUILTIN_VEC_VMSUMMBM,
2660   ALTIVEC_BUILTIN_VEC_VMSUMSHM,
2661   ALTIVEC_BUILTIN_VEC_VMSUMSHS,
2662   ALTIVEC_BUILTIN_VEC_VMSUMUBM,
2663   ALTIVEC_BUILTIN_VEC_VMSUMUHM,
2664   ALTIVEC_BUILTIN_VEC_VMSUMUHS,
2665   ALTIVEC_BUILTIN_VEC_VMULESB,
2666   ALTIVEC_BUILTIN_VEC_VMULESH,
2667   ALTIVEC_BUILTIN_VEC_VMULEUB,
2668   ALTIVEC_BUILTIN_VEC_VMULEUH,
2669   ALTIVEC_BUILTIN_VEC_VMULOSB,
2670   ALTIVEC_BUILTIN_VEC_VMULOSH,
2671   ALTIVEC_BUILTIN_VEC_VMULOUB,
2672   ALTIVEC_BUILTIN_VEC_VMULOUH,
2673   ALTIVEC_BUILTIN_VEC_VPKSHSS,
2674   ALTIVEC_BUILTIN_VEC_VPKSHUS,
2675   ALTIVEC_BUILTIN_VEC_VPKSWSS,
2676   ALTIVEC_BUILTIN_VEC_VPKSWUS,
2677   ALTIVEC_BUILTIN_VEC_VPKUHUM,
2678   ALTIVEC_BUILTIN_VEC_VPKUHUS,
2679   ALTIVEC_BUILTIN_VEC_VPKUWUM,
2680   ALTIVEC_BUILTIN_VEC_VPKUWUS,
2681   ALTIVEC_BUILTIN_VEC_VRLB,
2682   ALTIVEC_BUILTIN_VEC_VRLH,
2683   ALTIVEC_BUILTIN_VEC_VRLW,
2684   ALTIVEC_BUILTIN_VEC_VSLB,
2685   ALTIVEC_BUILTIN_VEC_VSLH,
2686   ALTIVEC_BUILTIN_VEC_VSLW,
2687   ALTIVEC_BUILTIN_VEC_VSPLTB,
2688   ALTIVEC_BUILTIN_VEC_VSPLTH,
2689   ALTIVEC_BUILTIN_VEC_VSPLTW,
2690   ALTIVEC_BUILTIN_VEC_VSRAB,
2691   ALTIVEC_BUILTIN_VEC_VSRAH,
2692   ALTIVEC_BUILTIN_VEC_VSRAW,
2693   ALTIVEC_BUILTIN_VEC_VSRB,
2694   ALTIVEC_BUILTIN_VEC_VSRH,
2695   ALTIVEC_BUILTIN_VEC_VSRW,
2696   ALTIVEC_BUILTIN_VEC_VSUBFP,
2697   ALTIVEC_BUILTIN_VEC_VSUBSBS,
2698   ALTIVEC_BUILTIN_VEC_VSUBSHS,
2699   ALTIVEC_BUILTIN_VEC_VSUBSWS,
2700   ALTIVEC_BUILTIN_VEC_VSUBUBM,
2701   ALTIVEC_BUILTIN_VEC_VSUBUBS,
2702   ALTIVEC_BUILTIN_VEC_VSUBUHM,
2703   ALTIVEC_BUILTIN_VEC_VSUBUHS,
2704   ALTIVEC_BUILTIN_VEC_VSUBUWM,
2705   ALTIVEC_BUILTIN_VEC_VSUBUWS,
2706   ALTIVEC_BUILTIN_VEC_VSUM4SBS,
2707   ALTIVEC_BUILTIN_VEC_VSUM4SHS,
2708   ALTIVEC_BUILTIN_VEC_VSUM4UBS,
2709   ALTIVEC_BUILTIN_VEC_VUPKHPX,
2710   ALTIVEC_BUILTIN_VEC_VUPKHSB,
2711   ALTIVEC_BUILTIN_VEC_VUPKHSH,
2712   ALTIVEC_BUILTIN_VEC_VUPKLPX,
2713   ALTIVEC_BUILTIN_VEC_VUPKLSB,
2714   ALTIVEC_BUILTIN_VEC_VUPKLSH,
2715   ALTIVEC_BUILTIN_VEC_XOR,
2716   ALTIVEC_BUILTIN_VEC_STEP,
2717   ALTIVEC_BUILTIN_OVERLOADED_LAST = ALTIVEC_BUILTIN_VEC_STEP,
2718
2719   /* SPE builtins.  */
2720   SPE_BUILTIN_EVADDW,
2721   SPE_BUILTIN_EVAND,
2722   SPE_BUILTIN_EVANDC,
2723   SPE_BUILTIN_EVDIVWS,
2724   SPE_BUILTIN_EVDIVWU,
2725   SPE_BUILTIN_EVEQV,
2726   SPE_BUILTIN_EVFSADD,
2727   SPE_BUILTIN_EVFSDIV,
2728   SPE_BUILTIN_EVFSMUL,
2729   SPE_BUILTIN_EVFSSUB,
2730   SPE_BUILTIN_EVLDDX,
2731   SPE_BUILTIN_EVLDHX,
2732   SPE_BUILTIN_EVLDWX,
2733   SPE_BUILTIN_EVLHHESPLATX,
2734   SPE_BUILTIN_EVLHHOSSPLATX,
2735   SPE_BUILTIN_EVLHHOUSPLATX,
2736   SPE_BUILTIN_EVLWHEX,
2737   SPE_BUILTIN_EVLWHOSX,
2738   SPE_BUILTIN_EVLWHOUX,
2739   SPE_BUILTIN_EVLWHSPLATX,
2740   SPE_BUILTIN_EVLWWSPLATX,
2741   SPE_BUILTIN_EVMERGEHI,
2742   SPE_BUILTIN_EVMERGEHILO,
2743   SPE_BUILTIN_EVMERGELO,
2744   SPE_BUILTIN_EVMERGELOHI,
2745   SPE_BUILTIN_EVMHEGSMFAA,
2746   SPE_BUILTIN_EVMHEGSMFAN,
2747   SPE_BUILTIN_EVMHEGSMIAA,
2748   SPE_BUILTIN_EVMHEGSMIAN,
2749   SPE_BUILTIN_EVMHEGUMIAA,
2750   SPE_BUILTIN_EVMHEGUMIAN,
2751   SPE_BUILTIN_EVMHESMF,
2752   SPE_BUILTIN_EVMHESMFA,
2753   SPE_BUILTIN_EVMHESMFAAW,
2754   SPE_BUILTIN_EVMHESMFANW,
2755   SPE_BUILTIN_EVMHESMI,
2756   SPE_BUILTIN_EVMHESMIA,
2757   SPE_BUILTIN_EVMHESMIAAW,
2758   SPE_BUILTIN_EVMHESMIANW,
2759   SPE_BUILTIN_EVMHESSF,
2760   SPE_BUILTIN_EVMHESSFA,
2761   SPE_BUILTIN_EVMHESSFAAW,
2762   SPE_BUILTIN_EVMHESSFANW,
2763   SPE_BUILTIN_EVMHESSIAAW,
2764   SPE_BUILTIN_EVMHESSIANW,
2765   SPE_BUILTIN_EVMHEUMI,
2766   SPE_BUILTIN_EVMHEUMIA,
2767   SPE_BUILTIN_EVMHEUMIAAW,
2768   SPE_BUILTIN_EVMHEUMIANW,
2769   SPE_BUILTIN_EVMHEUSIAAW,
2770   SPE_BUILTIN_EVMHEUSIANW,
2771   SPE_BUILTIN_EVMHOGSMFAA,
2772   SPE_BUILTIN_EVMHOGSMFAN,
2773   SPE_BUILTIN_EVMHOGSMIAA,
2774   SPE_BUILTIN_EVMHOGSMIAN,
2775   SPE_BUILTIN_EVMHOGUMIAA,
2776   SPE_BUILTIN_EVMHOGUMIAN,
2777   SPE_BUILTIN_EVMHOSMF,
2778   SPE_BUILTIN_EVMHOSMFA,
2779   SPE_BUILTIN_EVMHOSMFAAW,
2780   SPE_BUILTIN_EVMHOSMFANW,
2781   SPE_BUILTIN_EVMHOSMI,
2782   SPE_BUILTIN_EVMHOSMIA,
2783   SPE_BUILTIN_EVMHOSMIAAW,
2784   SPE_BUILTIN_EVMHOSMIANW,
2785   SPE_BUILTIN_EVMHOSSF,
2786   SPE_BUILTIN_EVMHOSSFA,
2787   SPE_BUILTIN_EVMHOSSFAAW,
2788   SPE_BUILTIN_EVMHOSSFANW,
2789   SPE_BUILTIN_EVMHOSSIAAW,
2790   SPE_BUILTIN_EVMHOSSIANW,
2791   SPE_BUILTIN_EVMHOUMI,
2792   SPE_BUILTIN_EVMHOUMIA,
2793   SPE_BUILTIN_EVMHOUMIAAW,
2794   SPE_BUILTIN_EVMHOUMIANW,
2795   SPE_BUILTIN_EVMHOUSIAAW,
2796   SPE_BUILTIN_EVMHOUSIANW,
2797   SPE_BUILTIN_EVMWHSMF,
2798   SPE_BUILTIN_EVMWHSMFA,
2799   SPE_BUILTIN_EVMWHSMI,
2800   SPE_BUILTIN_EVMWHSMIA,
2801   SPE_BUILTIN_EVMWHSSF,
2802   SPE_BUILTIN_EVMWHSSFA,
2803   SPE_BUILTIN_EVMWHUMI,
2804   SPE_BUILTIN_EVMWHUMIA,
2805   SPE_BUILTIN_EVMWLSMIAAW,
2806   SPE_BUILTIN_EVMWLSMIANW,
2807   SPE_BUILTIN_EVMWLSSIAAW,
2808   SPE_BUILTIN_EVMWLSSIANW,
2809   SPE_BUILTIN_EVMWLUMI,
2810   SPE_BUILTIN_EVMWLUMIA,
2811   SPE_BUILTIN_EVMWLUMIAAW,
2812   SPE_BUILTIN_EVMWLUMIANW,
2813   SPE_BUILTIN_EVMWLUSIAAW,
2814   SPE_BUILTIN_EVMWLUSIANW,
2815   SPE_BUILTIN_EVMWSMF,
2816   SPE_BUILTIN_EVMWSMFA,
2817   SPE_BUILTIN_EVMWSMFAA,
2818   SPE_BUILTIN_EVMWSMFAN,
2819   SPE_BUILTIN_EVMWSMI,
2820   SPE_BUILTIN_EVMWSMIA,
2821   SPE_BUILTIN_EVMWSMIAA,
2822   SPE_BUILTIN_EVMWSMIAN,
2823   SPE_BUILTIN_EVMWHSSFAA,
2824   SPE_BUILTIN_EVMWSSF,
2825   SPE_BUILTIN_EVMWSSFA,
2826   SPE_BUILTIN_EVMWSSFAA,
2827   SPE_BUILTIN_EVMWSSFAN,
2828   SPE_BUILTIN_EVMWUMI,
2829   SPE_BUILTIN_EVMWUMIA,
2830   SPE_BUILTIN_EVMWUMIAA,
2831   SPE_BUILTIN_EVMWUMIAN,
2832   SPE_BUILTIN_EVNAND,
2833   SPE_BUILTIN_EVNOR,
2834   SPE_BUILTIN_EVOR,
2835   SPE_BUILTIN_EVORC,
2836   SPE_BUILTIN_EVRLW,
2837   SPE_BUILTIN_EVSLW,
2838   SPE_BUILTIN_EVSRWS,
2839   SPE_BUILTIN_EVSRWU,
2840   SPE_BUILTIN_EVSTDDX,
2841   SPE_BUILTIN_EVSTDHX,
2842   SPE_BUILTIN_EVSTDWX,
2843   SPE_BUILTIN_EVSTWHEX,
2844   SPE_BUILTIN_EVSTWHOX,
2845   SPE_BUILTIN_EVSTWWEX,
2846   SPE_BUILTIN_EVSTWWOX,
2847   SPE_BUILTIN_EVSUBFW,
2848   SPE_BUILTIN_EVXOR,
2849   SPE_BUILTIN_EVABS,
2850   SPE_BUILTIN_EVADDSMIAAW,
2851   SPE_BUILTIN_EVADDSSIAAW,
2852   SPE_BUILTIN_EVADDUMIAAW,
2853   SPE_BUILTIN_EVADDUSIAAW,
2854   SPE_BUILTIN_EVCNTLSW,
2855   SPE_BUILTIN_EVCNTLZW,
2856   SPE_BUILTIN_EVEXTSB,
2857   SPE_BUILTIN_EVEXTSH,
2858   SPE_BUILTIN_EVFSABS,
2859   SPE_BUILTIN_EVFSCFSF,
2860   SPE_BUILTIN_EVFSCFSI,
2861   SPE_BUILTIN_EVFSCFUF,
2862   SPE_BUILTIN_EVFSCFUI,
2863   SPE_BUILTIN_EVFSCTSF,
2864   SPE_BUILTIN_EVFSCTSI,
2865   SPE_BUILTIN_EVFSCTSIZ,
2866   SPE_BUILTIN_EVFSCTUF,
2867   SPE_BUILTIN_EVFSCTUI,
2868   SPE_BUILTIN_EVFSCTUIZ,
2869   SPE_BUILTIN_EVFSNABS,
2870   SPE_BUILTIN_EVFSNEG,
2871   SPE_BUILTIN_EVMRA,
2872   SPE_BUILTIN_EVNEG,
2873   SPE_BUILTIN_EVRNDW,
2874   SPE_BUILTIN_EVSUBFSMIAAW,
2875   SPE_BUILTIN_EVSUBFSSIAAW,
2876   SPE_BUILTIN_EVSUBFUMIAAW,
2877   SPE_BUILTIN_EVSUBFUSIAAW,
2878   SPE_BUILTIN_EVADDIW,
2879   SPE_BUILTIN_EVLDD,
2880   SPE_BUILTIN_EVLDH,
2881   SPE_BUILTIN_EVLDW,
2882   SPE_BUILTIN_EVLHHESPLAT,
2883   SPE_BUILTIN_EVLHHOSSPLAT,
2884   SPE_BUILTIN_EVLHHOUSPLAT,
2885   SPE_BUILTIN_EVLWHE,
2886   SPE_BUILTIN_EVLWHOS,
2887   SPE_BUILTIN_EVLWHOU,
2888   SPE_BUILTIN_EVLWHSPLAT,
2889   SPE_BUILTIN_EVLWWSPLAT,
2890   SPE_BUILTIN_EVRLWI,
2891   SPE_BUILTIN_EVSLWI,
2892   SPE_BUILTIN_EVSRWIS,
2893   SPE_BUILTIN_EVSRWIU,
2894   SPE_BUILTIN_EVSTDD,
2895   SPE_BUILTIN_EVSTDH,
2896   SPE_BUILTIN_EVSTDW,
2897   SPE_BUILTIN_EVSTWHE,
2898   SPE_BUILTIN_EVSTWHO,
2899   SPE_BUILTIN_EVSTWWE,
2900   SPE_BUILTIN_EVSTWWO,
2901   SPE_BUILTIN_EVSUBIFW,
2902
2903   /* Compares.  */
2904   SPE_BUILTIN_EVCMPEQ,
2905   SPE_BUILTIN_EVCMPGTS,
2906   SPE_BUILTIN_EVCMPGTU,
2907   SPE_BUILTIN_EVCMPLTS,
2908   SPE_BUILTIN_EVCMPLTU,
2909   SPE_BUILTIN_EVFSCMPEQ,
2910   SPE_BUILTIN_EVFSCMPGT,
2911   SPE_BUILTIN_EVFSCMPLT,
2912   SPE_BUILTIN_EVFSTSTEQ,
2913   SPE_BUILTIN_EVFSTSTGT,
2914   SPE_BUILTIN_EVFSTSTLT,
2915
2916   /* EVSEL compares.  */
2917   SPE_BUILTIN_EVSEL_CMPEQ,
2918   SPE_BUILTIN_EVSEL_CMPGTS,
2919   SPE_BUILTIN_EVSEL_CMPGTU,
2920   SPE_BUILTIN_EVSEL_CMPLTS,
2921   SPE_BUILTIN_EVSEL_CMPLTU,
2922   SPE_BUILTIN_EVSEL_FSCMPEQ,
2923   SPE_BUILTIN_EVSEL_FSCMPGT,
2924   SPE_BUILTIN_EVSEL_FSCMPLT,
2925   SPE_BUILTIN_EVSEL_FSTSTEQ,
2926   SPE_BUILTIN_EVSEL_FSTSTGT,
2927   SPE_BUILTIN_EVSEL_FSTSTLT,
2928
2929   SPE_BUILTIN_EVSPLATFI,
2930   SPE_BUILTIN_EVSPLATI,
2931   SPE_BUILTIN_EVMWHSSMAA,
2932   SPE_BUILTIN_EVMWHSMFAA,
2933   SPE_BUILTIN_EVMWHSMIAA,
2934   SPE_BUILTIN_EVMWHUSIAA,
2935   SPE_BUILTIN_EVMWHUMIAA,
2936   SPE_BUILTIN_EVMWHSSFAN,
2937   SPE_BUILTIN_EVMWHSSIAN,
2938   SPE_BUILTIN_EVMWHSMFAN,
2939   SPE_BUILTIN_EVMWHSMIAN,
2940   SPE_BUILTIN_EVMWHUSIAN,
2941   SPE_BUILTIN_EVMWHUMIAN,
2942   SPE_BUILTIN_EVMWHGSSFAA,
2943   SPE_BUILTIN_EVMWHGSMFAA,
2944   SPE_BUILTIN_EVMWHGSMIAA,
2945   SPE_BUILTIN_EVMWHGUMIAA,
2946   SPE_BUILTIN_EVMWHGSSFAN,
2947   SPE_BUILTIN_EVMWHGSMFAN,
2948   SPE_BUILTIN_EVMWHGSMIAN,
2949   SPE_BUILTIN_EVMWHGUMIAN,
2950   SPE_BUILTIN_MTSPEFSCR,
2951   SPE_BUILTIN_MFSPEFSCR,
2952   SPE_BUILTIN_BRINC,
2953
2954   RS6000_BUILTIN_COUNT
2955 };
2956
2957 enum rs6000_builtin_type_index
2958 {
2959   RS6000_BTI_NOT_OPAQUE,
2960   RS6000_BTI_opaque_V2SI,
2961   RS6000_BTI_opaque_V2SF,
2962   RS6000_BTI_opaque_p_V2SI,
2963   RS6000_BTI_opaque_V4SI,
2964   RS6000_BTI_V16QI,
2965   RS6000_BTI_V2SI,
2966   RS6000_BTI_V2SF,
2967   RS6000_BTI_V4HI,
2968   RS6000_BTI_V4SI,
2969   RS6000_BTI_V4SF,
2970   RS6000_BTI_V8HI,
2971   RS6000_BTI_unsigned_V16QI,
2972   RS6000_BTI_unsigned_V8HI,
2973   RS6000_BTI_unsigned_V4SI,
2974   RS6000_BTI_bool_char,          /* __bool char */
2975   RS6000_BTI_bool_short,         /* __bool short */
2976   RS6000_BTI_bool_int,           /* __bool int */
2977   RS6000_BTI_pixel,              /* __pixel */
2978   RS6000_BTI_bool_V16QI,         /* __vector __bool char */
2979   RS6000_BTI_bool_V8HI,          /* __vector __bool short */
2980   RS6000_BTI_bool_V4SI,          /* __vector __bool int */
2981   RS6000_BTI_pixel_V8HI,         /* __vector __pixel */
2982   RS6000_BTI_long,               /* long_integer_type_node */
2983   RS6000_BTI_unsigned_long,      /* long_unsigned_type_node */
2984   RS6000_BTI_INTQI,              /* intQI_type_node */
2985   RS6000_BTI_UINTQI,             /* unsigned_intQI_type_node */
2986   RS6000_BTI_INTHI,              /* intHI_type_node */
2987   RS6000_BTI_UINTHI,             /* unsigned_intHI_type_node */
2988   RS6000_BTI_INTSI,              /* intSI_type_node */
2989   RS6000_BTI_UINTSI,             /* unsigned_intSI_type_node */
2990   RS6000_BTI_float,              /* float_type_node */
2991   RS6000_BTI_void,               /* void_type_node */
2992   RS6000_BTI_MAX
2993 };
2994
2995
2996 #define opaque_V2SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SI])
2997 #define opaque_V2SF_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V2SF])
2998 #define opaque_p_V2SI_type_node       (rs6000_builtin_types[RS6000_BTI_opaque_p_V2SI])
2999 #define opaque_V4SI_type_node         (rs6000_builtin_types[RS6000_BTI_opaque_V4SI])
3000 #define V16QI_type_node               (rs6000_builtin_types[RS6000_BTI_V16QI])
3001 #define V2SI_type_node                (rs6000_builtin_types[RS6000_BTI_V2SI])
3002 #define V2SF_type_node                (rs6000_builtin_types[RS6000_BTI_V2SF])
3003 #define V4HI_type_node                (rs6000_builtin_types[RS6000_BTI_V4HI])
3004 #define V4SI_type_node                (rs6000_builtin_types[RS6000_BTI_V4SI])
3005 #define V4SF_type_node                (rs6000_builtin_types[RS6000_BTI_V4SF])
3006 #define V8HI_type_node                (rs6000_builtin_types[RS6000_BTI_V8HI])
3007 #define unsigned_V16QI_type_node      (rs6000_builtin_types[RS6000_BTI_unsigned_V16QI])
3008 #define unsigned_V8HI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V8HI])
3009 #define unsigned_V4SI_type_node       (rs6000_builtin_types[RS6000_BTI_unsigned_V4SI])
3010 #define bool_char_type_node           (rs6000_builtin_types[RS6000_BTI_bool_char])
3011 #define bool_short_type_node          (rs6000_builtin_types[RS6000_BTI_bool_short])
3012 #define bool_int_type_node            (rs6000_builtin_types[RS6000_BTI_bool_int])
3013 #define pixel_type_node               (rs6000_builtin_types[RS6000_BTI_pixel])
3014 #define bool_V16QI_type_node          (rs6000_builtin_types[RS6000_BTI_bool_V16QI])
3015 #define bool_V8HI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V8HI])
3016 #define bool_V4SI_type_node           (rs6000_builtin_types[RS6000_BTI_bool_V4SI])
3017 #define pixel_V8HI_type_node          (rs6000_builtin_types[RS6000_BTI_pixel_V8HI])
3018
3019 #define long_integer_type_internal_node  (rs6000_builtin_types[RS6000_BTI_long])
3020 #define long_unsigned_type_internal_node (rs6000_builtin_types[RS6000_BTI_unsigned_long])
3021 #define intQI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTQI])
3022 #define uintQI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTQI])
3023 #define intHI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTHI])
3024 #define uintHI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTHI])
3025 #define intSI_type_internal_node         (rs6000_builtin_types[RS6000_BTI_INTSI])
3026 #define uintSI_type_internal_node        (rs6000_builtin_types[RS6000_BTI_UINTSI])
3027 #define float_type_internal_node         (rs6000_builtin_types[RS6000_BTI_float])
3028 #define void_type_internal_node          (rs6000_builtin_types[RS6000_BTI_void])
3029
3030 extern GTY(()) tree rs6000_builtin_types[RS6000_BTI_MAX];
3031 extern GTY(()) tree rs6000_builtin_decls[RS6000_BUILTIN_COUNT];
3032