OSDN Git Service

1d06caeaef50888fc46d3318fc32cb4238d34d9e
[pf3gnuchains/gcc-fork.git] / gcc / config / rs6000 / predicates.md
1 ;; Predicate definitions for POWER and PowerPC.
2 ;; Copyright (C) 2005, 2006, 2007, 2008, 2009, 2010
3 ;; Free Software Foundation, Inc.
4 ;;
5 ;; This file is part of GCC.
6 ;;
7 ;; GCC is free software; you can redistribute it and/or modify
8 ;; it under the terms of the GNU General Public License as published by
9 ;; the Free Software Foundation; either version 3, or (at your option)
10 ;; any later version.
11 ;;
12 ;; GCC is distributed in the hope that it will be useful,
13 ;; but WITHOUT ANY WARRANTY; without even the implied warranty of
14 ;; MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 ;; GNU General Public License for more details.
16 ;;
17 ;; You should have received a copy of the GNU General Public License
18 ;; along with GCC; see the file COPYING3.  If not see
19 ;; <http://www.gnu.org/licenses/>.
20
21 ;; Return 1 for anything except PARALLEL.
22 (define_predicate "any_operand"
23   (match_code "const_int,const_double,const,symbol_ref,label_ref,subreg,reg,mem"))
24
25 ;; Return 1 for any PARALLEL.
26 (define_predicate "any_parallel_operand"
27   (match_code "parallel"))
28
29 ;; Return 1 if op is COUNT register.
30 (define_predicate "count_register_operand"
31   (and (match_code "reg")
32        (match_test "REGNO (op) == CTR_REGNO
33                     || REGNO (op) > LAST_VIRTUAL_REGISTER")))
34   
35 ;; Return 1 if op is an Altivec register.
36 (define_predicate "altivec_register_operand"
37    (and (match_operand 0 "register_operand")
38         (match_test "GET_CODE (op) != REG
39                      || ALTIVEC_REGNO_P (REGNO (op))
40                      || REGNO (op) > LAST_VIRTUAL_REGISTER")))
41
42 ;; Return 1 if op is a VSX register.
43 (define_predicate "vsx_register_operand"
44    (and (match_operand 0 "register_operand")
45         (match_test "GET_CODE (op) != REG
46                      || VSX_REGNO_P (REGNO (op))
47                      || REGNO (op) > LAST_VIRTUAL_REGISTER")))
48
49 ;; Return 1 if op is a vector register that operates on floating point vectors
50 ;; (either altivec or VSX).
51 (define_predicate "vfloat_operand"
52    (and (match_operand 0 "register_operand")
53         (match_test "GET_CODE (op) != REG
54                      || VFLOAT_REGNO_P (REGNO (op))
55                      || REGNO (op) > LAST_VIRTUAL_REGISTER")))
56
57 ;; Return 1 if op is a vector register that operates on integer vectors
58 ;; (only altivec, VSX doesn't support integer vectors)
59 (define_predicate "vint_operand"
60    (and (match_operand 0 "register_operand")
61         (match_test "GET_CODE (op) != REG
62                      || VINT_REGNO_P (REGNO (op))
63                      || REGNO (op) > LAST_VIRTUAL_REGISTER")))
64
65 ;; Return 1 if op is a vector register to do logical operations on (and, or,
66 ;; xor, etc.)
67 (define_predicate "vlogical_operand"
68    (and (match_operand 0 "register_operand")
69         (match_test "GET_CODE (op) != REG
70                      || VLOGICAL_REGNO_P (REGNO (op))
71                      || REGNO (op) > LAST_VIRTUAL_REGISTER")))
72
73 ;; Return 1 if op is the carry register.
74 (define_predicate "ca_operand"
75   (and (match_code "reg")
76        (match_test "CA_REGNO_P (REGNO (op))")))
77
78 ;; Return 1 if op is a signed 5-bit constant integer.
79 (define_predicate "s5bit_cint_operand"
80   (and (match_code "const_int")
81        (match_test "INTVAL (op) >= -16 && INTVAL (op) <= 15")))
82
83 ;; Return 1 if op is a unsigned 5-bit constant integer.
84 (define_predicate "u5bit_cint_operand"
85   (and (match_code "const_int")
86        (match_test "INTVAL (op) >= 0 && INTVAL (op) <= 31")))
87
88 ;; Return 1 if op is a signed 8-bit constant integer.
89 ;; Integer multiplication complete more quickly
90 (define_predicate "s8bit_cint_operand"
91   (and (match_code "const_int")
92        (match_test "INTVAL (op) >= -128 && INTVAL (op) <= 127")))
93
94 ;; Return 1 if op is a constant integer that can fit in a D field.
95 (define_predicate "short_cint_operand"
96   (and (match_code "const_int")
97        (match_test "satisfies_constraint_I (op)")))
98
99 ;; Return 1 if op is a constant integer that can fit in an unsigned D field.
100 (define_predicate "u_short_cint_operand"
101   (and (match_code "const_int")
102        (match_test "satisfies_constraint_K (op)")))
103
104 ;; Return 1 if op is a constant integer that cannot fit in a signed D field.
105 (define_predicate "non_short_cint_operand"
106   (and (match_code "const_int")
107        (match_test "(unsigned HOST_WIDE_INT)
108                     (INTVAL (op) + 0x8000) >= 0x10000")))
109
110 ;; Return 1 if op is a positive constant integer that is an exact power of 2.
111 (define_predicate "exact_log2_cint_operand"
112   (and (match_code "const_int")
113        (match_test "INTVAL (op) > 0 && exact_log2 (INTVAL (op)) >= 0")))
114
115 ;; Return 1 if op is a register that is not special.
116 (define_predicate "gpc_reg_operand"
117    (and (match_operand 0 "register_operand")
118         (match_test "(GET_CODE (op) != REG
119                       || (REGNO (op) >= ARG_POINTER_REGNUM
120                           && !CA_REGNO_P (REGNO (op)))
121                       || REGNO (op) < MQ_REGNO)
122                      && !((TARGET_E500_DOUBLE || TARGET_SPE)
123                           && invalid_e500_subreg (op, mode))")))
124
125 ;; Return 1 if op is a register that is a condition register field.
126 (define_predicate "cc_reg_operand"
127    (and (match_operand 0 "register_operand")
128         (match_test "GET_CODE (op) != REG
129                      || REGNO (op) > LAST_VIRTUAL_REGISTER
130                      || CR_REGNO_P (REGNO (op))")))
131
132 ;; Return 1 if op is a register that is a condition register field not cr0.
133 (define_predicate "cc_reg_not_cr0_operand"
134    (and (match_operand 0 "register_operand")
135         (match_test "GET_CODE (op) != REG
136                      || REGNO (op) > LAST_VIRTUAL_REGISTER
137                      || CR_REGNO_NOT_CR0_P (REGNO (op))")))
138
139 ;; Return 1 if op is a register that is a condition register field and if generating microcode, not cr0.
140 (define_predicate "cc_reg_not_micro_cr0_operand"
141    (and (match_operand 0 "register_operand")
142         (match_test "GET_CODE (op) != REG
143                      || REGNO (op) > LAST_VIRTUAL_REGISTER
144                      || (rs6000_gen_cell_microcode && CR_REGNO_NOT_CR0_P (REGNO (op)))
145                      || (!rs6000_gen_cell_microcode && CR_REGNO_P (REGNO (op)))")))
146
147 ;; Return 1 if op is a constant integer valid for D field
148 ;; or non-special register register.
149 (define_predicate "reg_or_short_operand"
150   (if_then_else (match_code "const_int")
151     (match_operand 0 "short_cint_operand")
152     (match_operand 0 "gpc_reg_operand")))
153
154 ;; Return 1 if op is a constant integer valid whose negation is valid for
155 ;; D field or non-special register register.
156 ;; Do not allow a constant zero because all patterns that call this
157 ;; predicate use "addic r1,r2,-const" to set carry when r2 is greater than
158 ;; or equal to const, which does not work for zero.
159 (define_predicate "reg_or_neg_short_operand"
160   (if_then_else (match_code "const_int")
161     (match_test "satisfies_constraint_P (op)
162                  && INTVAL (op) != 0")
163     (match_operand 0 "gpc_reg_operand")))
164
165 ;; Return 1 if op is a constant integer valid for DS field
166 ;; or non-special register.
167 (define_predicate "reg_or_aligned_short_operand"
168   (if_then_else (match_code "const_int")
169     (and (match_operand 0 "short_cint_operand")
170          (match_test "!(INTVAL (op) & 3)"))
171     (match_operand 0 "gpc_reg_operand")))
172
173 ;; Return 1 if op is a constant integer whose high-order 16 bits are zero
174 ;; or non-special register.
175 (define_predicate "reg_or_u_short_operand"
176   (if_then_else (match_code "const_int")
177     (match_operand 0 "u_short_cint_operand")
178     (match_operand 0 "gpc_reg_operand")))
179
180 ;; Return 1 if op is any constant integer 
181 ;; or non-special register.
182 (define_predicate "reg_or_cint_operand"
183   (ior (match_code "const_int")
184        (match_operand 0 "gpc_reg_operand")))
185
186 ;; Return 1 if op is a constant integer valid for addition
187 ;; or non-special register.
188 (define_predicate "reg_or_add_cint_operand"
189   (if_then_else (match_code "const_int")
190     (match_test "(HOST_BITS_PER_WIDE_INT == 32
191                   && (mode == SImode || INTVAL (op) < 0x7fff8000))
192                  || ((unsigned HOST_WIDE_INT) (INTVAL (op) + 0x80008000)
193                      < (unsigned HOST_WIDE_INT) 0x100000000ll)")
194     (match_operand 0 "gpc_reg_operand")))
195
196 ;; Return 1 if op is a constant integer valid for subtraction
197 ;; or non-special register.
198 (define_predicate "reg_or_sub_cint_operand"
199   (if_then_else (match_code "const_int")
200     (match_test "(HOST_BITS_PER_WIDE_INT == 32
201                   && (mode == SImode || - INTVAL (op) < 0x7fff8000))
202                  || ((unsigned HOST_WIDE_INT) (- INTVAL (op) 
203                                                + (mode == SImode
204                                                   ? 0x80000000 : 0x80008000))
205                      < (unsigned HOST_WIDE_INT) 0x100000000ll)")
206     (match_operand 0 "gpc_reg_operand")))
207
208 ;; Return 1 if op is any 32-bit unsigned constant integer
209 ;; or non-special register.
210 (define_predicate "reg_or_logical_cint_operand"
211   (if_then_else (match_code "const_int")
212     (match_test "(GET_MODE_BITSIZE (mode) > HOST_BITS_PER_WIDE_INT
213                   && INTVAL (op) >= 0)
214                  || ((INTVAL (op) & GET_MODE_MASK (mode)
215                       & (~ (unsigned HOST_WIDE_INT) 0xffffffff)) == 0)")
216     (if_then_else (match_code "const_double")
217       (match_test "GET_MODE_BITSIZE (mode) > HOST_BITS_PER_WIDE_INT
218                    && mode == DImode
219                    && CONST_DOUBLE_HIGH (op) == 0")
220       (match_operand 0 "gpc_reg_operand"))))
221
222 ;; Return 1 if operand is a CONST_DOUBLE that can be set in a register
223 ;; with no more than one instruction per word.
224 (define_predicate "easy_fp_constant"
225   (match_code "const_double")
226 {
227   long k[4];
228   REAL_VALUE_TYPE rv;
229
230   if (GET_MODE (op) != mode
231       || (!SCALAR_FLOAT_MODE_P (mode) && mode != DImode))
232     return 0;
233
234   /* Consider all constants with -msoft-float to be easy.  */
235   if ((TARGET_SOFT_FLOAT || TARGET_E500_SINGLE 
236       || (TARGET_HARD_FLOAT && (TARGET_SINGLE_FLOAT && ! TARGET_DOUBLE_FLOAT)))
237       && mode != DImode)
238     return 1;
239
240   if (DECIMAL_FLOAT_MODE_P (mode))
241     return 0;
242
243   /* If we are using V.4 style PIC, consider all constants to be hard.  */
244   if (flag_pic && DEFAULT_ABI == ABI_V4)
245     return 0;
246
247 #ifdef TARGET_RELOCATABLE
248   /* Similarly if we are using -mrelocatable, consider all constants
249      to be hard.  */
250   if (TARGET_RELOCATABLE)
251     return 0;
252 #endif
253
254   switch (mode)
255     {
256     case TFmode:
257       if (TARGET_E500_DOUBLE)
258         return 0;
259
260       REAL_VALUE_FROM_CONST_DOUBLE (rv, op);
261       REAL_VALUE_TO_TARGET_LONG_DOUBLE (rv, k);
262
263       return (num_insns_constant_wide ((HOST_WIDE_INT) k[0]) == 1
264               && num_insns_constant_wide ((HOST_WIDE_INT) k[1]) == 1
265               && num_insns_constant_wide ((HOST_WIDE_INT) k[2]) == 1
266               && num_insns_constant_wide ((HOST_WIDE_INT) k[3]) == 1);
267
268     case DFmode:
269       /* The constant 0.f is easy under VSX.  */
270       if (op == CONST0_RTX (DFmode) && VECTOR_UNIT_VSX_P (DFmode))
271         return 1;
272
273       /* Force constants to memory before reload to utilize
274          compress_float_constant.
275          Avoid this when flag_unsafe_math_optimizations is enabled
276          because RDIV division to reciprocal optimization is not able
277          to regenerate the division.  */
278       if (TARGET_E500_DOUBLE
279           || (!reload_in_progress && !reload_completed
280               && !flag_unsafe_math_optimizations))
281         return 0;
282
283       REAL_VALUE_FROM_CONST_DOUBLE (rv, op);
284       REAL_VALUE_TO_TARGET_DOUBLE (rv, k);
285
286       return (num_insns_constant_wide ((HOST_WIDE_INT) k[0]) == 1
287               && num_insns_constant_wide ((HOST_WIDE_INT) k[1]) == 1);
288
289     case SFmode:
290       /* The constant 0.f is easy.  */
291       if (op == CONST0_RTX (SFmode))
292         return 1;
293
294       /* Force constants to memory before reload to utilize
295          compress_float_constant.
296          Avoid this when flag_unsafe_math_optimizations is enabled
297          because RDIV division to reciprocal optimization is not able
298          to regenerate the division.  */
299       if (!reload_in_progress && !reload_completed
300           && !flag_unsafe_math_optimizations)
301         return 0;
302
303       REAL_VALUE_FROM_CONST_DOUBLE (rv, op);
304       REAL_VALUE_TO_TARGET_SINGLE (rv, k[0]);
305
306       return num_insns_constant_wide (k[0]) == 1;
307
308   case DImode:
309     return ((TARGET_POWERPC64
310              && GET_CODE (op) == CONST_DOUBLE && CONST_DOUBLE_LOW (op) == 0)
311             || (num_insns_constant (op, DImode) <= 2));
312
313   case SImode:
314     return 1;
315
316   default:
317     gcc_unreachable ();
318   }
319 })
320
321 ;; Return 1 if the operand is a CONST_VECTOR and can be loaded into a
322 ;; vector register without using memory.
323 (define_predicate "easy_vector_constant"
324   (match_code "const_vector")
325 {
326   /* As the paired vectors are actually FPRs it seems that there is
327      no easy way to load a CONST_VECTOR without using memory.  */
328   if (TARGET_PAIRED_FLOAT)
329     return false;
330
331   if (VECTOR_MEM_ALTIVEC_OR_VSX_P (mode))
332     {
333       if (zero_constant (op, mode))
334         return true;
335
336       return easy_altivec_constant (op, mode);
337     }
338
339   if (SPE_VECTOR_MODE (mode))
340     {
341       int cst, cst2;
342       if (zero_constant (op, mode))
343         return true;
344       if (GET_MODE_CLASS (mode) != MODE_VECTOR_INT)
345         return false;
346
347       /* Limit SPE vectors to 15 bits signed.  These we can generate with:
348            li r0, CONSTANT1
349            evmergelo r0, r0, r0
350            li r0, CONSTANT2
351
352          I don't know how efficient it would be to allow bigger constants,
353          considering we'll have an extra 'ori' for every 'li'.  I doubt 5
354          instructions is better than a 64-bit memory load, but I don't
355          have the e500 timing specs.  */
356       if (mode == V2SImode)
357         {
358           cst  = INTVAL (CONST_VECTOR_ELT (op, 0));
359           cst2 = INTVAL (CONST_VECTOR_ELT (op, 1));
360           return cst  >= -0x7fff && cst <= 0x7fff
361                  && cst2 >= -0x7fff && cst2 <= 0x7fff;
362         }
363     }
364
365   return false;
366 })
367
368 ;; Same as easy_vector_constant but only for EASY_VECTOR_15_ADD_SELF.
369 (define_predicate "easy_vector_constant_add_self"
370   (and (match_code "const_vector")
371        (and (match_test "TARGET_ALTIVEC")
372             (match_test "easy_altivec_constant (op, mode)")))
373 {
374   HOST_WIDE_INT val = const_vector_elt_as_int (op, GET_MODE_NUNITS (mode) - 1);
375   val = ((val & 0xff) ^ 0x80) - 0x80;
376   return EASY_VECTOR_15_ADD_SELF (val);
377 })
378
379 ;; Same as easy_vector_constant but only for EASY_VECTOR_MSB.
380 (define_predicate "easy_vector_constant_msb"
381   (and (match_code "const_vector")
382        (and (match_test "TARGET_ALTIVEC")
383             (match_test "easy_altivec_constant (op, mode)")))
384 {
385   HOST_WIDE_INT val = const_vector_elt_as_int (op, GET_MODE_NUNITS (mode) - 1);
386   return EASY_VECTOR_MSB (val, GET_MODE_INNER (mode));
387 })
388
389 ;; Return 1 if operand is constant zero (scalars and vectors).
390 (define_predicate "zero_constant"
391   (and (match_code "const_int,const_double,const_vector")
392        (match_test "op == CONST0_RTX (mode)")))
393
394 ;; Return 1 if operand is 0.0.
395 ;; or non-special register register field no cr0
396 (define_predicate "zero_fp_constant"
397   (and (match_code "const_double")
398        (match_test "SCALAR_FLOAT_MODE_P (mode)
399                     && op == CONST0_RTX (mode)")))
400
401 ;; Return 1 if the operand is in volatile memory.  Note that during the
402 ;; RTL generation phase, memory_operand does not return TRUE for volatile
403 ;; memory references.  So this function allows us to recognize volatile
404 ;; references where it's safe.
405 (define_predicate "volatile_mem_operand"
406   (and (and (match_code "mem")
407             (match_test "MEM_VOLATILE_P (op)"))
408        (if_then_else (match_test "reload_completed")
409          (match_operand 0 "memory_operand")
410          (if_then_else (match_test "reload_in_progress")
411            (match_test "strict_memory_address_p (mode, XEXP (op, 0))")
412            (match_test "memory_address_p (mode, XEXP (op, 0))")))))
413
414 ;; Return 1 if the operand is an offsettable memory operand.
415 (define_predicate "offsettable_mem_operand"
416   (and (match_operand 0 "memory_operand")
417        (match_test "offsettable_nonstrict_memref_p (op)")))
418
419 ;; Return 1 if the operand is a memory operand with an address divisible by 4
420 (define_predicate "word_offset_memref_operand"
421   (match_operand 0 "memory_operand")
422 {
423   /* Address inside MEM.  */
424   op = XEXP (op, 0);
425
426   /* Extract address from auto-inc/dec.  */
427   if (GET_CODE (op) == PRE_INC
428       || GET_CODE (op) == PRE_DEC)
429     op = XEXP (op, 0);
430   else if (GET_CODE (op) == PRE_MODIFY)
431     op = XEXP (op, 1);
432
433   return (GET_CODE (op) != PLUS
434           || ! REG_P (XEXP (op, 0))
435           || GET_CODE (XEXP (op, 1)) != CONST_INT
436           || INTVAL (XEXP (op, 1)) % 4 == 0);
437 })
438
439 ;; Return 1 if the operand is an indexed or indirect memory operand.
440 (define_predicate "indexed_or_indirect_operand"
441   (match_code "mem")
442 {
443   op = XEXP (op, 0);
444   if (VECTOR_MEM_ALTIVEC_P (mode)
445       && GET_CODE (op) == AND
446       && GET_CODE (XEXP (op, 1)) == CONST_INT
447       && INTVAL (XEXP (op, 1)) == -16)
448     op = XEXP (op, 0);
449
450   return indexed_or_indirect_address (op, mode);
451 })
452
453 ;; Return 1 if the operand is an indexed or indirect memory operand with an
454 ;; AND -16 in it, used to recognize when we need to switch to Altivec loads
455 ;; to realign loops instead of VSX (altivec silently ignores the bottom bits,
456 ;; while VSX uses the full address and traps)
457 (define_predicate "altivec_indexed_or_indirect_operand"
458   (match_code "mem")
459 {
460   op = XEXP (op, 0);
461   if (VECTOR_MEM_ALTIVEC_OR_VSX_P (mode)
462       && GET_CODE (op) == AND
463       && GET_CODE (XEXP (op, 1)) == CONST_INT
464       && INTVAL (XEXP (op, 1)) == -16)
465     return indexed_or_indirect_address (XEXP (op, 0), mode);
466
467   return 0;
468 })
469
470 ;; Return 1 if the operand is an indexed or indirect address.
471 (define_special_predicate "indexed_or_indirect_address"
472   (and (match_test "REG_P (op)
473                     || (GET_CODE (op) == PLUS
474                         /* Omit testing REG_P (XEXP (op, 0)).  */
475                         && REG_P (XEXP (op, 1)))")
476        (match_operand 0 "address_operand")))
477
478 ;; Used for the destination of the fix_truncdfsi2 expander.
479 ;; If stfiwx will be used, the result goes to memory; otherwise,
480 ;; we're going to emit a store and a load of a subreg, so the dest is a
481 ;; register.
482 (define_predicate "fix_trunc_dest_operand"
483   (if_then_else (match_test "! TARGET_E500_DOUBLE && TARGET_PPC_GFXOPT")
484    (match_operand 0 "memory_operand")
485    (match_operand 0 "gpc_reg_operand")))
486
487 ;; Return 1 if the operand is either a non-special register or can be used
488 ;; as the operand of a `mode' add insn.
489 (define_predicate "add_operand"
490   (if_then_else (match_code "const_int")
491     (match_test "satisfies_constraint_I (op)
492                  || satisfies_constraint_L (op)")
493     (match_operand 0 "gpc_reg_operand")))
494
495 ;; Return 1 if OP is a constant but not a valid add_operand.
496 (define_predicate "non_add_cint_operand"
497   (and (match_code "const_int")
498        (match_test "!satisfies_constraint_I (op)
499                     && !satisfies_constraint_L (op)")))
500
501 ;; Return 1 if the operand is a constant that can be used as the operand
502 ;; of an OR or XOR.
503 (define_predicate "logical_const_operand"
504   (match_code "const_int,const_double")
505 {
506   HOST_WIDE_INT opl, oph;
507
508   if (GET_CODE (op) == CONST_INT)
509     {
510       opl = INTVAL (op) & GET_MODE_MASK (mode);
511
512       if (HOST_BITS_PER_WIDE_INT <= 32
513           && GET_MODE_BITSIZE (mode) > HOST_BITS_PER_WIDE_INT && opl < 0)
514         return 0;
515     }
516   else if (GET_CODE (op) == CONST_DOUBLE)
517     {
518       gcc_assert (GET_MODE_BITSIZE (mode) > HOST_BITS_PER_WIDE_INT);
519
520       opl = CONST_DOUBLE_LOW (op);
521       oph = CONST_DOUBLE_HIGH (op);
522       if (oph != 0)
523         return 0;
524     }
525   else
526     return 0;
527
528   return ((opl & ~ (unsigned HOST_WIDE_INT) 0xffff) == 0
529           || (opl & ~ (unsigned HOST_WIDE_INT) 0xffff0000) == 0);
530 })
531
532 ;; Return 1 if the operand is a non-special register or a constant that
533 ;; can be used as the operand of an OR or XOR.
534 (define_predicate "logical_operand"
535   (ior (match_operand 0 "gpc_reg_operand")
536        (match_operand 0 "logical_const_operand")))
537
538 ;; Return 1 if op is a constant that is not a logical operand, but could
539 ;; be split into one.
540 (define_predicate "non_logical_cint_operand"
541   (and (match_code "const_int,const_double")
542        (and (not (match_operand 0 "logical_operand"))
543             (match_operand 0 "reg_or_logical_cint_operand"))))
544
545 ;; Return 1 if op is a constant that can be encoded in a 32-bit mask,
546 ;; suitable for use with rlwinm (no more than two 1->0 or 0->1
547 ;; transitions).  Reject all ones and all zeros, since these should have
548 ;; been optimized away and confuse the making of MB and ME.
549 (define_predicate "mask_operand"
550   (match_code "const_int")
551 {
552   HOST_WIDE_INT c, lsb;
553
554   c = INTVAL (op);
555
556   if (TARGET_POWERPC64)
557     {
558       /* Fail if the mask is not 32-bit.  */
559       if (mode == DImode && (c & ~(unsigned HOST_WIDE_INT) 0xffffffff) != 0)
560         return 0;
561
562       /* Fail if the mask wraps around because the upper 32-bits of the
563          mask will all be 1s, contrary to GCC's internal view.  */
564       if ((c & 0x80000001) == 0x80000001)
565         return 0;
566     }
567
568   /* We don't change the number of transitions by inverting,
569      so make sure we start with the LS bit zero.  */
570   if (c & 1)
571     c = ~c;
572
573   /* Reject all zeros or all ones.  */
574   if (c == 0)
575     return 0;
576
577   /* Find the first transition.  */
578   lsb = c & -c;
579
580   /* Invert to look for a second transition.  */
581   c = ~c;
582
583   /* Erase first transition.  */
584   c &= -lsb;
585
586   /* Find the second transition (if any).  */
587   lsb = c & -c;
588
589   /* Match if all the bits above are 1's (or c is zero).  */
590   return c == -lsb;
591 })
592
593 ;; Return 1 for the PowerPC64 rlwinm corner case.
594 (define_predicate "mask_operand_wrap"
595   (match_code "const_int")
596 {
597   HOST_WIDE_INT c, lsb;
598
599   c = INTVAL (op);
600
601   if ((c & 0x80000001) != 0x80000001)
602     return 0;
603
604   c = ~c;
605   if (c == 0)
606     return 0;
607
608   lsb = c & -c;
609   c = ~c;
610   c &= -lsb;
611   lsb = c & -c;
612   return c == -lsb;
613 })
614
615 ;; Return 1 if the operand is a constant that is a PowerPC64 mask
616 ;; suitable for use with rldicl or rldicr (no more than one 1->0 or 0->1
617 ;; transition).  Reject all zeros, since zero should have been
618 ;; optimized away and confuses the making of MB and ME.
619 (define_predicate "mask64_operand"
620   (match_code "const_int")
621 {
622   HOST_WIDE_INT c, lsb;
623
624   c = INTVAL (op);
625
626   /* Reject all zeros.  */
627   if (c == 0)
628     return 0;
629
630   /* We don't change the number of transitions by inverting,
631      so make sure we start with the LS bit zero.  */
632   if (c & 1)
633     c = ~c;
634
635   /* Find the first transition.  */
636   lsb = c & -c;
637
638   /* Match if all the bits above are 1's (or c is zero).  */
639   return c == -lsb;
640 })
641
642 ;; Like mask64_operand, but allow up to three transitions.  This
643 ;; predicate is used by insn patterns that generate two rldicl or
644 ;; rldicr machine insns.
645 (define_predicate "mask64_2_operand"
646   (match_code "const_int")
647 {
648   HOST_WIDE_INT c, lsb;
649
650   c = INTVAL (op);
651
652   /* Disallow all zeros.  */
653   if (c == 0)
654     return 0;
655
656   /* We don't change the number of transitions by inverting,
657      so make sure we start with the LS bit zero.  */
658   if (c & 1)
659     c = ~c;
660
661   /* Find the first transition.  */
662   lsb = c & -c;
663
664   /* Invert to look for a second transition.  */
665   c = ~c;
666
667   /* Erase first transition.  */
668   c &= -lsb;
669
670   /* Find the second transition.  */
671   lsb = c & -c;
672
673   /* Invert to look for a third transition.  */
674   c = ~c;
675
676   /* Erase second transition.  */
677   c &= -lsb;
678
679   /* Find the third transition (if any).  */
680   lsb = c & -c;
681
682   /* Match if all the bits above are 1's (or c is zero).  */
683   return c == -lsb;
684 })
685
686 ;; Like and_operand, but also match constants that can be implemented
687 ;; with two rldicl or rldicr insns.
688 (define_predicate "and64_2_operand"
689   (ior (match_operand 0 "mask64_2_operand")
690        (if_then_else (match_test "fixed_regs[CR0_REGNO]")
691          (match_operand 0 "gpc_reg_operand")
692          (match_operand 0 "logical_operand"))))
693
694 ;; Return 1 if the operand is either a non-special register or a
695 ;; constant that can be used as the operand of a logical AND.
696 (define_predicate "and_operand"
697   (ior (match_operand 0 "mask_operand")
698        (ior (and (match_test "TARGET_POWERPC64 && mode == DImode")
699                  (match_operand 0 "mask64_operand"))
700             (if_then_else (match_test "fixed_regs[CR0_REGNO]")
701               (match_operand 0 "gpc_reg_operand")
702               (match_operand 0 "logical_operand")))))
703
704 ;; Return 1 if the operand is either a logical operand or a short cint operand.
705 (define_predicate "scc_eq_operand"
706   (ior (match_operand 0 "logical_operand")
707        (match_operand 0 "short_cint_operand")))
708
709 ;; Return 1 if the operand is a general non-special register or memory operand.
710 (define_predicate "reg_or_mem_operand"
711      (ior (match_operand 0 "memory_operand")
712           (ior (and (match_code "mem")
713                     (match_test "macho_lo_sum_memory_operand (op, mode)"))
714                (ior (match_operand 0 "volatile_mem_operand")
715                     (match_operand 0 "gpc_reg_operand")))))
716
717 ;; Return 1 if the operand is either an easy FP constant or memory or reg.
718 (define_predicate "reg_or_none500mem_operand"
719   (if_then_else (match_code "mem")
720      (and (match_test "!TARGET_E500_DOUBLE")
721           (ior (match_operand 0 "memory_operand")
722                (ior (match_test "macho_lo_sum_memory_operand (op, mode)")
723                     (match_operand 0 "volatile_mem_operand"))))
724      (match_operand 0 "gpc_reg_operand")))
725
726 ;; Return 1 if the operand is CONST_DOUBLE 0, register or memory operand.
727 (define_predicate "zero_reg_mem_operand"
728   (ior (match_operand 0 "zero_fp_constant")
729        (match_operand 0 "reg_or_mem_operand")))
730
731 ;; Return 1 if the operand is a general register or memory operand without
732 ;; pre_inc or pre_dec or pre_modify, which produces invalid form of PowerPC
733 ;; lwa instruction.
734 (define_predicate "lwa_operand"
735   (match_code "reg,subreg,mem")
736 {
737   rtx inner = op;
738
739   if (reload_completed && GET_CODE (inner) == SUBREG)
740     inner = SUBREG_REG (inner);
741
742   return gpc_reg_operand (inner, mode)
743     || (memory_operand (inner, mode)
744         && GET_CODE (XEXP (inner, 0)) != PRE_INC
745         && GET_CODE (XEXP (inner, 0)) != PRE_DEC
746         && (GET_CODE (XEXP (inner, 0)) != PRE_MODIFY
747             || legitimate_indexed_address_p (XEXP (XEXP (inner, 0), 1), 0))
748         && (GET_CODE (XEXP (inner, 0)) != PLUS
749             || GET_CODE (XEXP (XEXP (inner, 0), 1)) != CONST_INT
750             || INTVAL (XEXP (XEXP (inner, 0), 1)) % 4 == 0));
751 })
752
753 ;; Return 1 if the operand, used inside a MEM, is a SYMBOL_REF.
754 (define_predicate "symbol_ref_operand"
755   (and (match_code "symbol_ref")
756        (match_test "(mode == VOIDmode || GET_MODE (op) == mode)
757                     && (DEFAULT_ABI != ABI_AIX || SYMBOL_REF_FUNCTION_P (op))")))
758
759 ;; Return 1 if op is an operand that can be loaded via the GOT.
760 ;; or non-special register register field no cr0
761 (define_predicate "got_operand"
762   (match_code "symbol_ref,const,label_ref"))
763
764 ;; Return 1 if op is a simple reference that can be loaded via the GOT,
765 ;; excluding labels involving addition.
766 (define_predicate "got_no_const_operand"
767   (match_code "symbol_ref,label_ref"))
768
769 ;; Return 1 if op is a SYMBOL_REF for a TLS symbol.
770 (define_predicate "rs6000_tls_symbol_ref"
771   (and (match_code "symbol_ref")
772        (match_test "RS6000_SYMBOL_REF_TLS_P (op)")))
773
774 ;; Return 1 if the operand, used inside a MEM, is a valid first argument
775 ;; to CALL.  This is a SYMBOL_REF, a pseudo-register, LR or CTR.
776 (define_predicate "call_operand"
777   (if_then_else (match_code "reg")
778      (match_test "REGNO (op) == LR_REGNO
779                   || REGNO (op) == CTR_REGNO
780                   || REGNO (op) >= FIRST_PSEUDO_REGISTER")
781      (match_code "symbol_ref")))
782
783 ;; Return 1 if the operand is a SYMBOL_REF for a function known to be in
784 ;; this file.
785 (define_predicate "current_file_function_operand"
786   (and (match_code "symbol_ref")
787        (match_test "(DEFAULT_ABI != ABI_AIX || SYMBOL_REF_FUNCTION_P (op))
788                     && ((SYMBOL_REF_LOCAL_P (op)
789                          && (DEFAULT_ABI != ABI_AIX
790                              || !SYMBOL_REF_EXTERNAL_P (op)))
791                         || (op == XEXP (DECL_RTL (current_function_decl),
792                                                   0)))")))
793
794 ;; Return 1 if this operand is a valid input for a move insn.
795 (define_predicate "input_operand"
796   (match_code "label_ref,symbol_ref,const,high,reg,subreg,mem,
797                const_double,const_vector,const_int,plus")
798 {
799   /* Memory is always valid.  */
800   if (memory_operand (op, mode))
801     return 1;
802
803   /* For floating-point, easy constants are valid.  */
804   if (SCALAR_FLOAT_MODE_P (mode)
805       && CONSTANT_P (op)
806       && easy_fp_constant (op, mode))
807     return 1;
808
809   /* Allow any integer constant.  */
810   if (GET_MODE_CLASS (mode) == MODE_INT
811       && (GET_CODE (op) == CONST_INT
812           || GET_CODE (op) == CONST_DOUBLE))
813     return 1;
814
815   /* Allow easy vector constants.  */
816   if (GET_CODE (op) == CONST_VECTOR
817       && easy_vector_constant (op, mode))
818     return 1;
819
820   /* Do not allow invalid E500 subregs.  */
821   if ((TARGET_E500_DOUBLE || TARGET_SPE)
822       && GET_CODE (op) == SUBREG
823       && invalid_e500_subreg (op, mode))
824     return 0;
825
826   /* For floating-point or multi-word mode, the only remaining valid type
827      is a register.  */
828   if (SCALAR_FLOAT_MODE_P (mode)
829       || GET_MODE_SIZE (mode) > UNITS_PER_WORD)
830     return register_operand (op, mode);
831
832   /* The only cases left are integral modes one word or smaller (we
833      do not get called for MODE_CC values).  These can be in any
834      register.  */
835   if (register_operand (op, mode))
836     return 1;
837
838   /* A SYMBOL_REF referring to the TOC is valid.  */
839   if (legitimate_constant_pool_address_p (op, false))
840     return 1;
841
842   /* A constant pool expression (relative to the TOC) is valid */
843   if (toc_relative_expr_p (op))
844     return 1;
845
846   /* V.4 allows SYMBOL_REFs and CONSTs that are in the small data region
847      to be valid.  */
848   if (DEFAULT_ABI == ABI_V4
849       && (GET_CODE (op) == SYMBOL_REF || GET_CODE (op) == CONST)
850       && small_data_operand (op, Pmode))
851     return 1;
852
853   return 0;
854 })
855
856 ;; Return true if OP is an invalid SUBREG operation on the e500.
857 (define_predicate "rs6000_nonimmediate_operand"
858   (match_code "reg,subreg,mem")
859 {
860   if ((TARGET_E500_DOUBLE || TARGET_SPE)
861       && GET_CODE (op) == SUBREG
862       && invalid_e500_subreg (op, mode))
863     return 0;
864
865   return nonimmediate_operand (op, mode);
866 })
867
868 ;; Return true if operand is boolean operator.
869 (define_predicate "boolean_operator"
870   (match_code "and,ior,xor"))
871
872 ;; Return true if operand is OR-form of boolean operator.
873 (define_predicate "boolean_or_operator"
874   (match_code "ior,xor"))
875
876 ;; Return true if operand is an equality operator.
877 (define_special_predicate "equality_operator"
878   (match_code "eq,ne"))
879
880 ;; Return true if operand is MIN or MAX operator.
881 (define_predicate "min_max_operator"
882   (match_code "smin,smax,umin,umax"))
883
884 ;; Return 1 if OP is a comparison operation that is valid for a branch
885 ;; instruction.  We check the opcode against the mode of the CC value.
886 ;; validate_condition_mode is an assertion.
887 (define_predicate "branch_comparison_operator"
888    (and (match_operand 0 "comparison_operator")
889         (and (match_test "GET_MODE_CLASS (GET_MODE (XEXP (op, 0))) == MODE_CC")
890              (match_test "validate_condition_mode (GET_CODE (op),
891                                                    GET_MODE (XEXP (op, 0))),
892                           1"))))
893
894 (define_predicate "rs6000_cbranch_operator"
895   (if_then_else (match_test "TARGET_HARD_FLOAT && !TARGET_FPRS")
896                 (match_operand 0 "ordered_comparison_operator")
897                 (match_operand 0 "comparison_operator")))
898
899 ;; Return 1 if OP is a comparison operation that is valid for an SCC insn --
900 ;; it must be a positive comparison.
901 (define_predicate "scc_comparison_operator"
902   (and (match_operand 0 "branch_comparison_operator")
903        (match_code "eq,lt,gt,ltu,gtu,unordered")))
904
905 ;; Return 1 if OP is a comparison operation whose inverse would be valid for
906 ;; an SCC insn.
907 (define_predicate "scc_rev_comparison_operator"
908   (and (match_operand 0 "branch_comparison_operator")
909        (match_code "ne,le,ge,leu,geu,ordered")))
910
911 ;; Return 1 if OP is a comparison operation that is valid for a branch
912 ;; insn, which is true if the corresponding bit in the CC register is set.
913 (define_predicate "branch_positive_comparison_operator"
914   (and (match_operand 0 "branch_comparison_operator")
915        (match_code "eq,lt,gt,ltu,gtu,unordered")))
916
917 ;; Return 1 if OP is a load multiple operation, known to be a PARALLEL.
918 (define_predicate "load_multiple_operation"
919   (match_code "parallel")
920 {
921   int count = XVECLEN (op, 0);
922   unsigned int dest_regno;
923   rtx src_addr;
924   int i;
925
926   /* Perform a quick check so we don't blow up below.  */
927   if (count <= 1
928       || GET_CODE (XVECEXP (op, 0, 0)) != SET
929       || GET_CODE (SET_DEST (XVECEXP (op, 0, 0))) != REG
930       || GET_CODE (SET_SRC (XVECEXP (op, 0, 0))) != MEM)
931     return 0;
932
933   dest_regno = REGNO (SET_DEST (XVECEXP (op, 0, 0)));
934   src_addr = XEXP (SET_SRC (XVECEXP (op, 0, 0)), 0);
935
936   for (i = 1; i < count; i++)
937     {
938       rtx elt = XVECEXP (op, 0, i);
939
940       if (GET_CODE (elt) != SET
941           || GET_CODE (SET_DEST (elt)) != REG
942           || GET_MODE (SET_DEST (elt)) != SImode
943           || REGNO (SET_DEST (elt)) != dest_regno + i
944           || GET_CODE (SET_SRC (elt)) != MEM
945           || GET_MODE (SET_SRC (elt)) != SImode
946           || GET_CODE (XEXP (SET_SRC (elt), 0)) != PLUS
947           || ! rtx_equal_p (XEXP (XEXP (SET_SRC (elt), 0), 0), src_addr)
948           || GET_CODE (XEXP (XEXP (SET_SRC (elt), 0), 1)) != CONST_INT
949           || INTVAL (XEXP (XEXP (SET_SRC (elt), 0), 1)) != i * 4)
950         return 0;
951     }
952
953   return 1;
954 })
955
956 ;; Return 1 if OP is a store multiple operation, known to be a PARALLEL.
957 ;; The second vector element is a CLOBBER.
958 (define_predicate "store_multiple_operation"
959   (match_code "parallel")
960 {
961   int count = XVECLEN (op, 0) - 1;
962   unsigned int src_regno;
963   rtx dest_addr;
964   int i;
965
966   /* Perform a quick check so we don't blow up below.  */
967   if (count <= 1
968       || GET_CODE (XVECEXP (op, 0, 0)) != SET
969       || GET_CODE (SET_DEST (XVECEXP (op, 0, 0))) != MEM
970       || GET_CODE (SET_SRC (XVECEXP (op, 0, 0))) != REG)
971     return 0;
972
973   src_regno = REGNO (SET_SRC (XVECEXP (op, 0, 0)));
974   dest_addr = XEXP (SET_DEST (XVECEXP (op, 0, 0)), 0);
975
976   for (i = 1; i < count; i++)
977     {
978       rtx elt = XVECEXP (op, 0, i + 1);
979
980       if (GET_CODE (elt) != SET
981           || GET_CODE (SET_SRC (elt)) != REG
982           || GET_MODE (SET_SRC (elt)) != SImode
983           || REGNO (SET_SRC (elt)) != src_regno + i
984           || GET_CODE (SET_DEST (elt)) != MEM
985           || GET_MODE (SET_DEST (elt)) != SImode
986           || GET_CODE (XEXP (SET_DEST (elt), 0)) != PLUS
987           || ! rtx_equal_p (XEXP (XEXP (SET_DEST (elt), 0), 0), dest_addr)
988           || GET_CODE (XEXP (XEXP (SET_DEST (elt), 0), 1)) != CONST_INT
989           || INTVAL (XEXP (XEXP (SET_DEST (elt), 0), 1)) != i * 4)
990         return 0;
991     }
992
993   return 1;
994 })
995
996 ;; Return 1 if OP is valid for a save_world call in prologue, known to be
997 ;; a PARLLEL.
998 (define_predicate "save_world_operation"
999   (match_code "parallel")
1000 {
1001   int index;
1002   int i;
1003   rtx elt;
1004   int count = XVECLEN (op, 0);
1005
1006   if (count != 54)
1007     return 0;
1008
1009   index = 0;
1010   if (GET_CODE (XVECEXP (op, 0, index++)) != CLOBBER
1011       || GET_CODE (XVECEXP (op, 0, index++)) != USE)
1012     return 0;
1013
1014   for (i=1; i <= 18; i++)
1015     {
1016       elt = XVECEXP (op, 0, index++);
1017       if (GET_CODE (elt) != SET
1018           || GET_CODE (SET_DEST (elt)) != MEM
1019           || ! memory_operand (SET_DEST (elt), DFmode)
1020           || GET_CODE (SET_SRC (elt)) != REG
1021           || GET_MODE (SET_SRC (elt)) != DFmode)
1022         return 0;
1023     }
1024
1025   for (i=1; i <= 12; i++)
1026     {
1027       elt = XVECEXP (op, 0, index++);
1028       if (GET_CODE (elt) != SET
1029           || GET_CODE (SET_DEST (elt)) != MEM
1030           || GET_CODE (SET_SRC (elt)) != REG
1031           || GET_MODE (SET_SRC (elt)) != V4SImode)
1032         return 0;
1033     }
1034
1035   for (i=1; i <= 19; i++)
1036     {
1037       elt = XVECEXP (op, 0, index++);
1038       if (GET_CODE (elt) != SET
1039           || GET_CODE (SET_DEST (elt)) != MEM
1040           || ! memory_operand (SET_DEST (elt), Pmode)
1041           || GET_CODE (SET_SRC (elt)) != REG
1042           || GET_MODE (SET_SRC (elt)) != Pmode)
1043         return 0;
1044     }
1045
1046   elt = XVECEXP (op, 0, index++);
1047   if (GET_CODE (elt) != SET
1048       || GET_CODE (SET_DEST (elt)) != MEM
1049       || ! memory_operand (SET_DEST (elt), Pmode)
1050       || GET_CODE (SET_SRC (elt)) != REG
1051       || REGNO (SET_SRC (elt)) != CR2_REGNO
1052       || GET_MODE (SET_SRC (elt)) != Pmode)
1053     return 0;
1054
1055   if (GET_CODE (XVECEXP (op, 0, index++)) != SET
1056       || GET_CODE (XVECEXP (op, 0, index++)) != SET)
1057     return 0;
1058   return 1;
1059 })
1060
1061 ;; Return 1 if OP is valid for a restore_world call in epilogue, known to be
1062 ;; a PARLLEL.
1063 (define_predicate "restore_world_operation"
1064   (match_code "parallel")
1065 {
1066   int index;
1067   int i;
1068   rtx elt;
1069   int count = XVECLEN (op, 0);
1070
1071   if (count != 59)
1072     return 0;
1073
1074   index = 0;
1075   if (GET_CODE (XVECEXP (op, 0, index++)) != RETURN
1076       || GET_CODE (XVECEXP (op, 0, index++)) != USE
1077       || GET_CODE (XVECEXP (op, 0, index++)) != USE
1078       || GET_CODE (XVECEXP (op, 0, index++)) != CLOBBER)
1079     return 0;
1080
1081   elt = XVECEXP (op, 0, index++);
1082   if (GET_CODE (elt) != SET
1083       || GET_CODE (SET_SRC (elt)) != MEM
1084       || ! memory_operand (SET_SRC (elt), Pmode)
1085       || GET_CODE (SET_DEST (elt)) != REG
1086       || REGNO (SET_DEST (elt)) != CR2_REGNO
1087       || GET_MODE (SET_DEST (elt)) != Pmode)
1088     return 0;
1089
1090   for (i=1; i <= 19; i++)
1091     {
1092       elt = XVECEXP (op, 0, index++);
1093       if (GET_CODE (elt) != SET
1094           || GET_CODE (SET_SRC (elt)) != MEM
1095           || ! memory_operand (SET_SRC (elt), Pmode)
1096           || GET_CODE (SET_DEST (elt)) != REG
1097           || GET_MODE (SET_DEST (elt)) != Pmode)
1098         return 0;
1099     }
1100
1101   for (i=1; i <= 12; i++)
1102     {
1103       elt = XVECEXP (op, 0, index++);
1104       if (GET_CODE (elt) != SET
1105           || GET_CODE (SET_SRC (elt)) != MEM
1106           || GET_CODE (SET_DEST (elt)) != REG
1107           || GET_MODE (SET_DEST (elt)) != V4SImode)
1108         return 0;
1109     }
1110
1111   for (i=1; i <= 18; i++)
1112     {
1113       elt = XVECEXP (op, 0, index++);
1114       if (GET_CODE (elt) != SET
1115           || GET_CODE (SET_SRC (elt)) != MEM
1116           || ! memory_operand (SET_SRC (elt), DFmode)
1117           || GET_CODE (SET_DEST (elt)) != REG
1118           || GET_MODE (SET_DEST (elt)) != DFmode)
1119         return 0;
1120     }
1121
1122   if (GET_CODE (XVECEXP (op, 0, index++)) != CLOBBER
1123       || GET_CODE (XVECEXP (op, 0, index++)) != CLOBBER
1124       || GET_CODE (XVECEXP (op, 0, index++)) != CLOBBER
1125       || GET_CODE (XVECEXP (op, 0, index++)) != CLOBBER
1126       || GET_CODE (XVECEXP (op, 0, index++)) != USE)
1127     return 0;
1128   return 1;
1129 })
1130
1131 ;; Return 1 if OP is valid for a vrsave call, known to be a PARALLEL.
1132 (define_predicate "vrsave_operation"
1133   (match_code "parallel")
1134 {
1135   int count = XVECLEN (op, 0);
1136   unsigned int dest_regno, src_regno;
1137   int i;
1138
1139   if (count <= 1
1140       || GET_CODE (XVECEXP (op, 0, 0)) != SET
1141       || GET_CODE (SET_DEST (XVECEXP (op, 0, 0))) != REG
1142       || GET_CODE (SET_SRC (XVECEXP (op, 0, 0))) != UNSPEC_VOLATILE
1143       || XINT (SET_SRC (XVECEXP (op, 0, 0)), 1) != UNSPECV_SET_VRSAVE)
1144     return 0;
1145
1146   dest_regno = REGNO (SET_DEST (XVECEXP (op, 0, 0)));
1147   src_regno  = REGNO (XVECEXP (SET_SRC (XVECEXP (op, 0, 0)), 0, 1));
1148
1149   if (dest_regno != VRSAVE_REGNO || src_regno != VRSAVE_REGNO)
1150     return 0;
1151
1152   for (i = 1; i < count; i++)
1153     {
1154       rtx elt = XVECEXP (op, 0, i);
1155
1156       if (GET_CODE (elt) != CLOBBER
1157           && GET_CODE (elt) != SET)
1158         return 0;
1159     }
1160
1161   return 1;
1162 })
1163
1164 ;; Return 1 if OP is valid for mfcr insn, known to be a PARALLEL.
1165 (define_predicate "mfcr_operation"
1166   (match_code "parallel")
1167 {
1168   int count = XVECLEN (op, 0);
1169   int i;
1170
1171   /* Perform a quick check so we don't blow up below.  */
1172   if (count < 1
1173       || GET_CODE (XVECEXP (op, 0, 0)) != SET
1174       || GET_CODE (SET_SRC (XVECEXP (op, 0, 0))) != UNSPEC
1175       || XVECLEN (SET_SRC (XVECEXP (op, 0, 0)), 0) != 2)
1176     return 0;
1177
1178   for (i = 0; i < count; i++)
1179     {
1180       rtx exp = XVECEXP (op, 0, i);
1181       rtx unspec;
1182       int maskval;
1183       rtx src_reg;
1184
1185       src_reg = XVECEXP (SET_SRC (exp), 0, 0);
1186
1187       if (GET_CODE (src_reg) != REG
1188           || GET_MODE (src_reg) != CCmode
1189           || ! CR_REGNO_P (REGNO (src_reg)))
1190         return 0;
1191
1192       if (GET_CODE (exp) != SET
1193           || GET_CODE (SET_DEST (exp)) != REG
1194           || GET_MODE (SET_DEST (exp)) != SImode
1195           || ! INT_REGNO_P (REGNO (SET_DEST (exp))))
1196         return 0;
1197       unspec = SET_SRC (exp);
1198       maskval = 1 << (MAX_CR_REGNO - REGNO (src_reg));
1199
1200       if (GET_CODE (unspec) != UNSPEC
1201           || XINT (unspec, 1) != UNSPEC_MOVESI_FROM_CR
1202           || XVECLEN (unspec, 0) != 2
1203           || XVECEXP (unspec, 0, 0) != src_reg
1204           || GET_CODE (XVECEXP (unspec, 0, 1)) != CONST_INT
1205           || INTVAL (XVECEXP (unspec, 0, 1)) != maskval)
1206         return 0;
1207     }
1208   return 1;
1209 })
1210
1211 ;; Return 1 if OP is valid for mtcrf insn, known to be a PARALLEL.
1212 (define_predicate "mtcrf_operation"
1213   (match_code "parallel")
1214 {
1215   int count = XVECLEN (op, 0);
1216   int i;
1217   rtx src_reg;
1218
1219   /* Perform a quick check so we don't blow up below.  */
1220   if (count < 1
1221       || GET_CODE (XVECEXP (op, 0, 0)) != SET
1222       || GET_CODE (SET_SRC (XVECEXP (op, 0, 0))) != UNSPEC
1223       || XVECLEN (SET_SRC (XVECEXP (op, 0, 0)), 0) != 2)
1224     return 0;
1225   src_reg = XVECEXP (SET_SRC (XVECEXP (op, 0, 0)), 0, 0);
1226
1227   if (GET_CODE (src_reg) != REG
1228       || GET_MODE (src_reg) != SImode
1229       || ! INT_REGNO_P (REGNO (src_reg)))
1230     return 0;
1231
1232   for (i = 0; i < count; i++)
1233     {
1234       rtx exp = XVECEXP (op, 0, i);
1235       rtx unspec;
1236       int maskval;
1237
1238       if (GET_CODE (exp) != SET
1239           || GET_CODE (SET_DEST (exp)) != REG
1240           || GET_MODE (SET_DEST (exp)) != CCmode
1241           || ! CR_REGNO_P (REGNO (SET_DEST (exp))))
1242         return 0;
1243       unspec = SET_SRC (exp);
1244       maskval = 1 << (MAX_CR_REGNO - REGNO (SET_DEST (exp)));
1245
1246       if (GET_CODE (unspec) != UNSPEC
1247           || XINT (unspec, 1) != UNSPEC_MOVESI_TO_CR
1248           || XVECLEN (unspec, 0) != 2
1249           || XVECEXP (unspec, 0, 0) != src_reg
1250           || GET_CODE (XVECEXP (unspec, 0, 1)) != CONST_INT
1251           || INTVAL (XVECEXP (unspec, 0, 1)) != maskval)
1252         return 0;
1253     }
1254   return 1;
1255 })
1256
1257 ;; Return 1 if OP is valid for lmw insn, known to be a PARALLEL.
1258 (define_predicate "lmw_operation"
1259   (match_code "parallel")
1260 {
1261   int count = XVECLEN (op, 0);
1262   unsigned int dest_regno;
1263   rtx src_addr;
1264   unsigned int base_regno;
1265   HOST_WIDE_INT offset;
1266   int i;
1267
1268   /* Perform a quick check so we don't blow up below.  */
1269   if (count <= 1
1270       || GET_CODE (XVECEXP (op, 0, 0)) != SET
1271       || GET_CODE (SET_DEST (XVECEXP (op, 0, 0))) != REG
1272       || GET_CODE (SET_SRC (XVECEXP (op, 0, 0))) != MEM)
1273     return 0;
1274
1275   dest_regno = REGNO (SET_DEST (XVECEXP (op, 0, 0)));
1276   src_addr = XEXP (SET_SRC (XVECEXP (op, 0, 0)), 0);
1277
1278   if (dest_regno > 31
1279       || count != 32 - (int) dest_regno)
1280     return 0;
1281
1282   if (legitimate_indirect_address_p (src_addr, 0))
1283     {
1284       offset = 0;
1285       base_regno = REGNO (src_addr);
1286       if (base_regno == 0)
1287         return 0;
1288     }
1289   else if (rs6000_legitimate_offset_address_p (SImode, src_addr, 0))
1290     {
1291       offset = INTVAL (XEXP (src_addr, 1));
1292       base_regno = REGNO (XEXP (src_addr, 0));
1293     }
1294   else
1295     return 0;
1296
1297   for (i = 0; i < count; i++)
1298     {
1299       rtx elt = XVECEXP (op, 0, i);
1300       rtx newaddr;
1301       rtx addr_reg;
1302       HOST_WIDE_INT newoffset;
1303
1304       if (GET_CODE (elt) != SET
1305           || GET_CODE (SET_DEST (elt)) != REG
1306           || GET_MODE (SET_DEST (elt)) != SImode
1307           || REGNO (SET_DEST (elt)) != dest_regno + i
1308           || GET_CODE (SET_SRC (elt)) != MEM
1309           || GET_MODE (SET_SRC (elt)) != SImode)
1310         return 0;
1311       newaddr = XEXP (SET_SRC (elt), 0);
1312       if (legitimate_indirect_address_p (newaddr, 0))
1313         {
1314           newoffset = 0;
1315           addr_reg = newaddr;
1316         }
1317       else if (rs6000_legitimate_offset_address_p (SImode, newaddr, 0))
1318         {
1319           addr_reg = XEXP (newaddr, 0);
1320           newoffset = INTVAL (XEXP (newaddr, 1));
1321         }
1322       else
1323         return 0;
1324       if (REGNO (addr_reg) != base_regno
1325           || newoffset != offset + 4 * i)
1326         return 0;
1327     }
1328
1329   return 1;
1330 })
1331
1332 ;; Return 1 if OP is valid for stmw insn, known to be a PARALLEL.
1333 (define_predicate "stmw_operation"
1334   (match_code "parallel")
1335 {
1336   int count = XVECLEN (op, 0);
1337   unsigned int src_regno;
1338   rtx dest_addr;
1339   unsigned int base_regno;
1340   HOST_WIDE_INT offset;
1341   int i;
1342
1343   /* Perform a quick check so we don't blow up below.  */
1344   if (count <= 1
1345       || GET_CODE (XVECEXP (op, 0, 0)) != SET
1346       || GET_CODE (SET_DEST (XVECEXP (op, 0, 0))) != MEM
1347       || GET_CODE (SET_SRC (XVECEXP (op, 0, 0))) != REG)
1348     return 0;
1349
1350   src_regno = REGNO (SET_SRC (XVECEXP (op, 0, 0)));
1351   dest_addr = XEXP (SET_DEST (XVECEXP (op, 0, 0)), 0);
1352
1353   if (src_regno > 31
1354       || count != 32 - (int) src_regno)
1355     return 0;
1356
1357   if (legitimate_indirect_address_p (dest_addr, 0))
1358     {
1359       offset = 0;
1360       base_regno = REGNO (dest_addr);
1361       if (base_regno == 0)
1362         return 0;
1363     }
1364   else if (rs6000_legitimate_offset_address_p (SImode, dest_addr, 0))
1365     {
1366       offset = INTVAL (XEXP (dest_addr, 1));
1367       base_regno = REGNO (XEXP (dest_addr, 0));
1368     }
1369   else
1370     return 0;
1371
1372   for (i = 0; i < count; i++)
1373     {
1374       rtx elt = XVECEXP (op, 0, i);
1375       rtx newaddr;
1376       rtx addr_reg;
1377       HOST_WIDE_INT newoffset;
1378
1379       if (GET_CODE (elt) != SET
1380           || GET_CODE (SET_SRC (elt)) != REG
1381           || GET_MODE (SET_SRC (elt)) != SImode
1382           || REGNO (SET_SRC (elt)) != src_regno + i
1383           || GET_CODE (SET_DEST (elt)) != MEM
1384           || GET_MODE (SET_DEST (elt)) != SImode)
1385         return 0;
1386       newaddr = XEXP (SET_DEST (elt), 0);
1387       if (legitimate_indirect_address_p (newaddr, 0))
1388         {
1389           newoffset = 0;
1390           addr_reg = newaddr;
1391         }
1392       else if (rs6000_legitimate_offset_address_p (SImode, newaddr, 0))
1393         {
1394           addr_reg = XEXP (newaddr, 0);
1395           newoffset = INTVAL (XEXP (newaddr, 1));
1396         }
1397       else
1398         return 0;
1399       if (REGNO (addr_reg) != base_regno
1400           || newoffset != offset + 4 * i)
1401         return 0;
1402     }
1403
1404   return 1;
1405 })