OSDN Git Service

PR target/20754
[pf3gnuchains/gcc-fork.git] / gcc / config / pa / pa.h
1 /* Definitions of target machine for GNU compiler, for the HP Spectrum.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com) of Cygnus Support
5    and Tim Moore (moore@defmacro.cs.utah.edu) of the Center for
6    Software Science at the University of Utah.
7
8 This file is part of GCC.
9
10 GCC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GCC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GCC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
23 Boston, MA 02110-1301, USA.  */
24
25 enum cmp_type                           /* comparison type */
26 {
27   CMP_SI,                               /* compare integers */
28   CMP_SF,                               /* compare single precision floats */
29   CMP_DF,                               /* compare double precision floats */
30   CMP_MAX                               /* max comparison type */
31 };
32
33 /* For long call handling.  */
34 extern unsigned long total_code_bytes;
35
36 /* Which processor to schedule for.  */
37
38 enum processor_type
39 {
40   PROCESSOR_700,
41   PROCESSOR_7100,
42   PROCESSOR_7100LC,
43   PROCESSOR_7200,
44   PROCESSOR_7300,
45   PROCESSOR_8000
46 };
47
48 /* For -mschedule= option.  */
49 extern enum processor_type pa_cpu;
50
51 /* For -munix= option.  */
52 extern int flag_pa_unix;
53
54 #define pa_cpu_attr ((enum attr_cpu)pa_cpu)
55
56 /* Print subsidiary information on the compiler version in use.  */
57
58 #define TARGET_VERSION fputs (" (hppa)", stderr);
59
60 #define TARGET_PA_10 (!TARGET_PA_11 && !TARGET_PA_20)
61
62 /* Generate code for the HPPA 2.0 architecture in 64bit mode.  */
63 #ifndef TARGET_64BIT
64 #define TARGET_64BIT 0
65 #endif
66
67 /* Generate code for ELF32 ABI.  */
68 #ifndef TARGET_ELF32
69 #define TARGET_ELF32 0
70 #endif
71
72 /* Generate code for SOM 32bit ABI.  */
73 #ifndef TARGET_SOM
74 #define TARGET_SOM 0
75 #endif
76
77 /* HP-UX UNIX features.  */
78 #ifndef TARGET_HPUX
79 #define TARGET_HPUX 0
80 #endif
81
82 /* HP-UX 10.10 UNIX 95 features.  */
83 #ifndef TARGET_HPUX_10_10
84 #define TARGET_HPUX_10_10 0
85 #endif
86
87 /* HP-UX 11i multibyte and UNIX 98 extensions.  */
88 #ifndef TARGET_HPUX_11_11
89 #define TARGET_HPUX_11_11 0
90 #endif
91
92 /* The following three defines are potential target switches.  The current
93    defines are optimal given the current capabilities of GAS and GNU ld.  */
94
95 /* Define to a C expression evaluating to true to use long absolute calls.
96    Currently, only the HP assembler and SOM linker support long absolute
97    calls.  They are used only in non-pic code.  */
98 #define TARGET_LONG_ABS_CALL (TARGET_SOM && !TARGET_GAS)
99
100 /* Define to a C expression evaluating to true to use long pic symbol
101    difference calls.  This is a call variant similar to the long pic
102    pc-relative call.  Long pic symbol difference calls are only used with
103    the HP SOM linker.  Currently, only the HP assembler supports these
104    calls.  GAS doesn't allow an arbitrary difference of two symbols.  */
105 #define TARGET_LONG_PIC_SDIFF_CALL (!TARGET_GAS)
106
107 /* Define to a C expression evaluating to true to use long pic
108    pc-relative calls.  Long pic pc-relative calls are only used with
109    GAS.  Currently, they are usable for calls within a module but
110    not for external calls.  */
111 #define TARGET_LONG_PIC_PCREL_CALL 0
112
113 /* Define to a C expression evaluating to true to use SOM secondary
114    definition symbols for weak support.  Linker support for secondary
115    definition symbols is buggy prior to HP-UX 11.X.  */
116 #define TARGET_SOM_SDEF 0
117
118 /* Define to a C expression evaluating to true to save the entry value
119    of SP in the current frame marker.  This is normally unnecessary.
120    However, the HP-UX unwind library looks at the SAVE_SP callinfo flag.
121    HP compilers don't use this flag but it is supported by the assembler.
122    We set this flag to indicate that register %r3 has been saved at the
123    start of the frame.  Thus, when the HP unwind library is used, we
124    need to generate additional code to save SP into the frame marker.  */
125 #define TARGET_HPUX_UNWIND_LIBRARY 0
126
127 #ifndef TARGET_DEFAULT
128 #define TARGET_DEFAULT (MASK_GAS | MASK_JUMP_IN_DELAY | MASK_BIG_SWITCH)
129 #endif
130
131 #ifndef TARGET_CPU_DEFAULT
132 #define TARGET_CPU_DEFAULT 0
133 #endif
134
135 #ifndef TARGET_SCHED_DEFAULT
136 #define TARGET_SCHED_DEFAULT PROCESSOR_8000
137 #endif
138
139 /* Support for a compile-time default CPU, et cetera.  The rules are:
140    --with-schedule is ignored if -mschedule is specified.
141    --with-arch is ignored if -march is specified.  */
142 #define OPTION_DEFAULT_SPECS \
143   {"arch", "%{!march=*:-march=%(VALUE)}" }, \
144   {"schedule", "%{!mschedule=*:-mschedule=%(VALUE)}" }
145
146 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
147    and the old mnemonics are dialect zero.  */
148 #define ASSEMBLER_DIALECT (TARGET_PA_20 ? 1 : 0)
149
150 #define OVERRIDE_OPTIONS override_options ()
151
152 /* Override some settings from dbxelf.h.  */
153
154 /* We do not have to be compatible with dbx, so we enable gdb extensions
155    by default.  */
156 #define DEFAULT_GDB_EXTENSIONS 1
157
158 /* This used to be zero (no max length), but big enums and such can
159    cause huge strings which killed gas.
160
161    We also have to avoid lossage in dbxout.c -- it does not compute the
162    string size accurately, so we are real conservative here.  */
163 #undef DBX_CONTIN_LENGTH
164 #define DBX_CONTIN_LENGTH 3000
165
166 /* GDB always assumes the current function's frame begins at the value
167    of the stack pointer upon entry to the current function.  Accessing
168    local variables and parameters passed on the stack is done using the
169    base of the frame + an offset provided by GCC.
170
171    For functions which have frame pointers this method works fine;
172    the (frame pointer) == (stack pointer at function entry) and GCC provides
173    an offset relative to the frame pointer.
174
175    This loses for functions without a frame pointer; GCC provides an offset
176    which is relative to the stack pointer after adjusting for the function's
177    frame size.  GDB would prefer the offset to be relative to the value of
178    the stack pointer at the function's entry.  Yuk!  */
179 #define DEBUGGER_AUTO_OFFSET(X) \
180   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) \
181     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
182
183 #define DEBUGGER_ARG_OFFSET(OFFSET, X) \
184   ((GET_CODE (X) == PLUS ? OFFSET : 0) \
185     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
186
187 #define TARGET_CPU_CPP_BUILTINS()                               \
188 do {                                                            \
189      builtin_assert("cpu=hppa");                                \
190      builtin_assert("machine=hppa");                            \
191      builtin_define("__hppa");                                  \
192      builtin_define("__hppa__");                                \
193      if (TARGET_PA_20)                                          \
194        builtin_define("_PA_RISC2_0");                           \
195      else if (TARGET_PA_11)                                     \
196        builtin_define("_PA_RISC1_1");                           \
197      else                                                       \
198        builtin_define("_PA_RISC1_0");                           \
199 } while (0)
200
201 /* An old set of OS defines for various BSD-like systems.  */
202 #define TARGET_OS_CPP_BUILTINS()                                \
203   do                                                            \
204     {                                                           \
205         builtin_define_std ("REVARGV");                         \
206         builtin_define_std ("hp800");                           \
207         builtin_define_std ("hp9000");                          \
208         builtin_define_std ("hp9k8");                           \
209         if (!c_dialect_cxx () && !flag_iso)                     \
210           builtin_define ("hppa");                              \
211         builtin_define_std ("spectrum");                        \
212         builtin_define_std ("unix");                            \
213         builtin_assert ("system=bsd");                          \
214         builtin_assert ("system=unix");                         \
215     }                                                           \
216   while (0)
217
218 #define CC1_SPEC "%{pg:} %{p:}"
219
220 #define LINK_SPEC "%{mlinker-opt:-O} %{!shared:-u main} %{shared:-b}"
221
222 /* We don't want -lg.  */
223 #ifndef LIB_SPEC
224 #define LIB_SPEC "%{!p:%{!pg:-lc}}%{p:-lc_p}%{pg:-lc_p}"
225 #endif
226
227 /* This macro defines command-line switches that modify the default
228    target name.
229
230    The definition is be an initializer for an array of structures.  Each
231    array element has have three elements: the switch name, one of the
232    enumeration codes ADD or DELETE to indicate whether the string should be
233    inserted or deleted, and the string to be inserted or deleted.  */
234 #define MODIFY_TARGET_NAME {{"-32", DELETE, "64"}, {"-64", ADD, "64"}}
235
236 /* Make gcc agree with <machine/ansi.h> */
237
238 #define SIZE_TYPE "unsigned int"
239 #define PTRDIFF_TYPE "int"
240 #define WCHAR_TYPE "unsigned int"
241 #define WCHAR_TYPE_SIZE 32
242
243 /* Show we can debug even without a frame pointer.  */
244 #define CAN_DEBUG_WITHOUT_FP
245 \f
246 /* target machine storage layout */
247 typedef struct machine_function GTY(())
248 {
249   /* Flag indicating that a .NSUBSPA directive has been output for
250      this function.  */
251   int in_nsubspa;
252 } machine_function;
253
254 /* Define this macro if it is advisable to hold scalars in registers
255    in a wider mode than that declared by the program.  In such cases, 
256    the value is constrained to be within the bounds of the declared
257    type, but kept valid in the wider mode.  The signedness of the
258    extension may differ from that of the type.  */
259
260 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)  \
261   if (GET_MODE_CLASS (MODE) == MODE_INT \
262       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)         \
263     (MODE) = word_mode;
264
265 /* Define this if most significant bit is lowest numbered
266    in instructions that operate on numbered bit-fields.  */
267 #define BITS_BIG_ENDIAN 1
268
269 /* Define this if most significant byte of a word is the lowest numbered.  */
270 /* That is true on the HP-PA.  */
271 #define BYTES_BIG_ENDIAN 1
272
273 /* Define this if most significant word of a multiword number is lowest
274    numbered.  */
275 #define WORDS_BIG_ENDIAN 1
276
277 #define MAX_BITS_PER_WORD 64
278
279 /* Width of a word, in units (bytes).  */
280 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
281
282 /* Minimum number of units in a word.  If this is undefined, the default
283    is UNITS_PER_WORD.  Otherwise, it is the constant value that is the
284    smallest value that UNITS_PER_WORD can have at run-time.
285
286    FIXME: This needs to be 4 when TARGET_64BIT is true to suppress the
287    building of various TImode routines in libgcc.  The HP runtime
288    specification doesn't provide the alignment requirements and calling
289    conventions for TImode variables.  */
290 #define MIN_UNITS_PER_WORD 4
291
292 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
293 #define PARM_BOUNDARY BITS_PER_WORD
294
295 /* Largest alignment required for any stack parameter, in bits.
296    Don't define this if it is equal to PARM_BOUNDARY */
297 #define MAX_PARM_BOUNDARY BIGGEST_ALIGNMENT
298
299 /* Boundary (in *bits*) on which stack pointer is always aligned;
300    certain optimizations in combine depend on this.
301
302    The HP-UX runtime documents mandate 64-byte and 16-byte alignment for
303    the stack on the 32 and 64-bit ports, respectively.  However, we
304    are only guaranteed that the stack is aligned to BIGGEST_ALIGNMENT
305    in main.  Thus, we treat the former as the preferred alignment.  */
306 #define STACK_BOUNDARY BIGGEST_ALIGNMENT
307 #define PREFERRED_STACK_BOUNDARY (TARGET_64BIT ? 128 : 512)
308
309 /* Allocation boundary (in *bits*) for the code of a function.  */
310 #define FUNCTION_BOUNDARY BITS_PER_WORD
311
312 /* Alignment of field after `int : 0' in a structure.  */
313 #define EMPTY_FIELD_BOUNDARY 32
314
315 /* Every structure's size must be a multiple of this.  */
316 #define STRUCTURE_SIZE_BOUNDARY 8
317
318 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
319 #define PCC_BITFIELD_TYPE_MATTERS 1
320
321 /* No data type wants to be aligned rounder than this.  */
322 #define BIGGEST_ALIGNMENT (2 * BITS_PER_WORD)
323
324 /* Get around hp-ux assembler bug, and make strcpy of constants fast.  */
325 #define CONSTANT_ALIGNMENT(CODE, TYPEALIGN) \
326   ((TYPEALIGN) < 32 ? 32 : (TYPEALIGN))
327
328 /* Make arrays of chars word-aligned for the same reasons.  */
329 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
330   (TREE_CODE (TYPE) == ARRAY_TYPE               \
331    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
332    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
333
334 /* Set this nonzero if move instructions will actually fail to work
335    when given unaligned data.  */
336 #define STRICT_ALIGNMENT 1
337
338 /* Value is 1 if it is a good idea to tie two pseudo registers
339    when one has mode MODE1 and one has mode MODE2.
340    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
341    for any hard reg, then this must be 0 for correct output.  */
342 #define MODES_TIEABLE_P(MODE1, MODE2) \
343   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
344
345 /* Specify the registers used for certain standard purposes.
346    The values of these macros are register numbers.  */
347
348 /* The HP-PA pc isn't overloaded on a register that the compiler knows about.  */
349 /* #define PC_REGNUM  */
350
351 /* Register to use for pushing function arguments.  */
352 #define STACK_POINTER_REGNUM 30
353
354 /* Base register for access to local variables of the function.  */
355 #define FRAME_POINTER_REGNUM 3
356
357 /* Value should be nonzero if functions must have frame pointers.  */
358 #define FRAME_POINTER_REQUIRED \
359   (current_function_calls_alloca)
360
361 /* Don't allow hard registers to be renamed into r2 unless r2
362    is already live or already being saved (due to eh).  */
363
364 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
365   ((NEW_REG) != 2 || regs_ever_live[2] || current_function_calls_eh_return)
366
367 /* C statement to store the difference between the frame pointer
368    and the stack pointer values immediately after the function prologue.
369
370    Note, we always pretend that this is a leaf function because if
371    it's not, there's no point in trying to eliminate the
372    frame pointer.  If it is a leaf function, we guessed right!  */
373 #define INITIAL_FRAME_POINTER_OFFSET(VAR) \
374   do {(VAR) = - compute_frame_size (get_frame_size (), 0);} while (0)
375
376 /* Base register for access to arguments of the function.  */
377 #define ARG_POINTER_REGNUM (TARGET_64BIT ? 29 : 3)
378
379 /* Register in which static-chain is passed to a function.  */
380 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? 31 : 29)
381
382 /* Register used to address the offset table for position-independent
383    data references.  */
384 #define PIC_OFFSET_TABLE_REGNUM \
385   (flag_pic ? (TARGET_64BIT ? 27 : 19) : INVALID_REGNUM)
386
387 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED 1
388
389 /* Function to return the rtx used to save the pic offset table register
390    across function calls.  */
391 extern struct rtx_def *hppa_pic_save_rtx (void);
392
393 #define DEFAULT_PCC_STRUCT_RETURN 0
394
395 /* Register in which address to store a structure value
396    is passed to a function.  */
397 #define PA_STRUCT_VALUE_REGNUM 28
398
399 /* Describe how we implement __builtin_eh_return.  */
400 #define EH_RETURN_DATA_REGNO(N) \
401   ((N) < 3 ? (N) + 20 : (N) == 3 ? 31 : INVALID_REGNUM)
402 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 29)
403 #define EH_RETURN_HANDLER_RTX \
404   gen_rtx_MEM (word_mode,                                               \
405                gen_rtx_PLUS (word_mode, frame_pointer_rtx,              \
406                              TARGET_64BIT ? GEN_INT (-16) : GEN_INT (-20)))
407
408 /* Offset from the frame pointer register value to the top of stack.  */
409 #define FRAME_POINTER_CFA_OFFSET(FNDECL) 0
410
411 /* A C expression whose value is RTL representing the location of the
412    incoming return address at the beginning of any function, before the
413    prologue.  You only need to define this macro if you want to support
414    call frame debugging information like that provided by DWARF 2.  */
415 #define INCOMING_RETURN_ADDR_RTX (gen_rtx_REG (word_mode, 2))
416 #define DWARF_FRAME_RETURN_COLUMN (DWARF_FRAME_REGNUM (2))
417
418 /* A C expression whose value is an integer giving a DWARF 2 column
419    number that may be used as an alternate return column.  This should
420    be defined only if DWARF_FRAME_RETURN_COLUMN is set to a general
421    register, but an alternate column needs to be used for signal frames.
422
423    Column 0 is not used but unfortunately its register size is set to
424    4 bytes (sizeof CCmode) so it can't be used on 64-bit targets.  */
425 #define DWARF_ALT_FRAME_RETURN_COLUMN FIRST_PSEUDO_REGISTER
426
427 /* This macro chooses the encoding of pointers embedded in the exception
428    handling sections.  If at all possible, this should be defined such
429    that the exception handling section will not require dynamic relocations,
430    and so may be read-only.
431
432    Because the HP assembler auto aligns, it is necessary to use
433    DW_EH_PE_aligned.  It's not possible to make the data read-only
434    on the HP-UX SOM port since the linker requires fixups for label
435    differences in different sections to be word aligned.  However,
436    the SOM linker can do unaligned fixups for absolute pointers.
437    We also need aligned pointers for global and function pointers.
438
439    Although the HP-UX 64-bit ELF linker can handle unaligned pc-relative
440    fixups, the runtime doesn't have a consistent relationship between
441    text and data for dynamically loaded objects.  Thus, it's not possible
442    to use pc-relative encoding for pointers on this target.  It may be
443    possible to use segment relative encodings but GAS doesn't currently
444    have a mechanism to generate these encodings.  For other targets, we
445    use pc-relative encoding for pointers.  If the pointer might require
446    dynamic relocation, we make it indirect.  */
447 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
448   (TARGET_GAS && !TARGET_HPUX                                           \
449    ? (DW_EH_PE_pcrel                                                    \
450       | ((GLOBAL) || (CODE) == 2 ? DW_EH_PE_indirect : 0)               \
451       | (TARGET_64BIT ? DW_EH_PE_sdata8 : DW_EH_PE_sdata4))             \
452    : (!TARGET_GAS || (GLOBAL) || (CODE) == 2                            \
453       ? DW_EH_PE_aligned : DW_EH_PE_absptr))
454
455 /* Handle special EH pointer encodings.  Absolute, pc-relative, and
456    indirect are handled automatically.  We output pc-relative, and
457    indirect pc-relative ourself since we need some special magic to
458    generate pc-relative relocations, and to handle indirect function
459    pointers.  */
460 #define ASM_MAYBE_OUTPUT_ENCODED_ADDR_RTX(FILE, ENCODING, SIZE, ADDR, DONE) \
461   do {                                                                  \
462     if (((ENCODING) & 0x70) == DW_EH_PE_pcrel)                          \
463       {                                                                 \
464         fputs (integer_asm_op (SIZE, FALSE), FILE);                     \
465         if ((ENCODING) & DW_EH_PE_indirect)                             \
466           output_addr_const (FILE, get_deferred_plabel (ADDR));         \
467         else                                                            \
468           assemble_name (FILE, XSTR ((ADDR), 0));                       \
469         fputs ("+8-$PIC_pcrel$0", FILE);                                \
470         goto DONE;                                                      \
471       }                                                                 \
472     } while (0)
473 \f
474 /* The letters I, J, K, L and M in a register constraint string
475    can be used to stand for particular ranges of immediate operands.
476    This macro defines what the ranges are.
477    C is the letter, and VALUE is a constant value.
478    Return 1 if VALUE is in the range specified by C.
479
480    `I' is used for the 11 bit constants.
481    `J' is used for the 14 bit constants.
482    `K' is used for values that can be moved with a zdepi insn.
483    `L' is used for the 5 bit constants.
484    `M' is used for 0.
485    `N' is used for values with the least significant 11 bits equal to zero
486                           and when sign extended from 32 to 64 bits the
487                           value does not change.
488    `O' is used for numbers n such that n+1 is a power of 2.
489    */
490
491 #define CONST_OK_FOR_LETTER_P(VALUE, C)  \
492   ((C) == 'I' ? VAL_11_BITS_P (VALUE)                                   \
493    : (C) == 'J' ? VAL_14_BITS_P (VALUE)                                 \
494    : (C) == 'K' ? zdepi_cint_p (VALUE)                                  \
495    : (C) == 'L' ? VAL_5_BITS_P (VALUE)                                  \
496    : (C) == 'M' ? (VALUE) == 0                                          \
497    : (C) == 'N' ? (((VALUE) & (((HOST_WIDE_INT) -1 << 31) | 0x7ff)) == 0 \
498                    || (((VALUE) & (((HOST_WIDE_INT) -1 << 31) | 0x7ff)) \
499                        == (HOST_WIDE_INT) -1 << 31))                    \
500    : (C) == 'O' ? (((VALUE) & ((VALUE) + 1)) == 0)                      \
501    : (C) == 'P' ? and_mask_p (VALUE)                                    \
502    : 0)
503
504 /* Similar, but for floating or large integer constants, and defining letters
505    G and H.   Here VALUE is the CONST_DOUBLE rtx itself.
506
507    For PA, `G' is the floating-point constant zero.  `H' is undefined.  */
508
509 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
510   ((C) == 'G' ? (GET_MODE_CLASS (GET_MODE (VALUE)) == MODE_FLOAT        \
511                  && (VALUE) == CONST0_RTX (GET_MODE (VALUE)))           \
512    : 0)
513
514 /* The class value for index registers, and the one for base regs.  */
515 #define INDEX_REG_CLASS GENERAL_REGS
516 #define BASE_REG_CLASS GENERAL_REGS
517
518 #define FP_REG_CLASS_P(CLASS) \
519   ((CLASS) == FP_REGS || (CLASS) == FPUPPER_REGS)
520
521 /* True if register is floating-point.  */
522 #define FP_REGNO_P(N) ((N) >= FP_REG_FIRST && (N) <= FP_REG_LAST)
523
524 /* Given an rtx X being reloaded into a reg required to be
525    in class CLASS, return the class of reg to actually use.
526    In general this is just CLASS; but on some machines
527    in some cases it is preferable to use a more restrictive class.  */
528 #define PREFERRED_RELOAD_CLASS(X,CLASS) (CLASS)
529
530 #define MAYBE_FP_REG_CLASS_P(CLASS) \
531   reg_classes_intersect_p ((CLASS), FP_REGS)
532
533 /* On the PA it is not possible to directly move data between
534    GENERAL_REGS and FP_REGS.  On the 32-bit port, we use the
535    location at SP-16.  We don't expose this location in the RTL to
536    avoid scheduling related problems.  For example, the store and
537    load could be separated by a call to a pure or const function
538    which has no frame and uses SP-16.  */
539 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)                   \
540   (TARGET_64BIT                                                         \
541    && (MAYBE_FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2)         \
542        || MAYBE_FP_REG_CLASS_P (CLASS2) != FP_REG_CLASS_P (CLASS1)))
543
544 \f
545 /* Stack layout; function entry, exit and calling.  */
546
547 /* Define this if pushing a word on the stack
548    makes the stack pointer a smaller address.  */
549 /* #define STACK_GROWS_DOWNWARD */
550
551 /* Believe it or not.  */
552 #define ARGS_GROW_DOWNWARD
553
554 /* Define this to nonzero if the nominal address of the stack frame
555    is at the high-address end of the local variables;
556    that is, each additional local variable allocated
557    goes at a more negative offset in the frame.  */
558 #define FRAME_GROWS_DOWNWARD 0
559
560 /* Offset within stack frame to start allocating local variables at.
561    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
562    first local allocated.  Otherwise, it is the offset to the BEGINNING
563    of the first local allocated.
564
565    On the 32-bit ports, we reserve one slot for the previous frame
566    pointer and one fill slot.  The fill slot is for compatibility
567    with HP compiled programs.  On the 64-bit ports, we reserve one
568    slot for the previous frame pointer.  */
569 #define STARTING_FRAME_OFFSET 8
570
571 /* Define STACK_ALIGNMENT_NEEDED to zero to disable final alignment
572    of the stack.  The default is to align it to STACK_BOUNDARY.  */
573 #define STACK_ALIGNMENT_NEEDED 0
574
575 /* If we generate an insn to push BYTES bytes,
576    this says how many the stack pointer really advances by.
577    On the HP-PA, don't define this because there are no push insns.  */
578 /*  #define PUSH_ROUNDING(BYTES) */
579
580 /* Offset of first parameter from the argument pointer register value.
581    This value will be negated because the arguments grow down.
582    Also note that on STACK_GROWS_UPWARD machines (such as this one)
583    this is the distance from the frame pointer to the end of the first
584    argument, not it's beginning.  To get the real offset of the first
585    argument, the size of the argument must be added.  */
586
587 #define FIRST_PARM_OFFSET(FNDECL) (TARGET_64BIT ? -64 : -32)
588
589 /* When a parameter is passed in a register, stack space is still
590    allocated for it.  */
591 #define REG_PARM_STACK_SPACE(DECL) (TARGET_64BIT ? 64 : 16)
592
593 /* Define this if the above stack space is to be considered part of the
594    space allocated by the caller.  */
595 #define OUTGOING_REG_PARM_STACK_SPACE
596
597 /* Keep the stack pointer constant throughout the function.
598    This is both an optimization and a necessity: longjmp
599    doesn't behave itself when the stack pointer moves within
600    the function!  */
601 #define ACCUMULATE_OUTGOING_ARGS 1
602
603 /* The weird HPPA calling conventions require a minimum of 48 bytes on
604    the stack: 16 bytes for register saves, and 32 bytes for magic.
605    This is the difference between the logical top of stack and the
606    actual sp.
607
608    On the 64-bit port, the HP C compiler allocates a 48-byte frame
609    marker, although the runtime documentation only describes a 16
610    byte marker.  For compatibility, we allocate 48 bytes.  */
611 #define STACK_POINTER_OFFSET \
612   (TARGET_64BIT ? -(current_function_outgoing_args_size + 48): -32)
613
614 #define STACK_DYNAMIC_OFFSET(FNDECL)    \
615   (TARGET_64BIT                         \
616    ? (STACK_POINTER_OFFSET)             \
617    : ((STACK_POINTER_OFFSET) - current_function_outgoing_args_size))
618
619 /* Value is 1 if returning from a function call automatically
620    pops the arguments described by the number-of-args field in the call.
621    FUNDECL is the declaration node of the function (as a tree),
622    FUNTYPE is the data type of the function (as a tree),
623    or for a library call it is an identifier node for the subroutine name.  */
624
625 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
626
627 /* Define how to find the value returned by a function.
628    VALTYPE is the data type of the value (as a tree).
629    If the precise function being called is known, FUNC is its FUNCTION_DECL;
630    otherwise, FUNC is 0.  */
631
632 #define FUNCTION_VALUE(VALTYPE, FUNC) function_value (VALTYPE, FUNC)
633
634 /* Define how to find the value returned by a library function
635    assuming the value has mode MODE.  */
636
637 #define LIBCALL_VALUE(MODE)     \
638   gen_rtx_REG (MODE,                                                    \
639                (! TARGET_SOFT_FLOAT                                     \
640                 && ((MODE) == SFmode || (MODE) == DFmode) ? 32 : 28))
641
642 /* 1 if N is a possible register number for a function value
643    as seen by the caller.  */
644
645 #define FUNCTION_VALUE_REGNO_P(N) \
646   ((N) == 28 || (! TARGET_SOFT_FLOAT && (N) == 32))
647
648 \f
649 /* Define a data type for recording info about an argument list
650    during the scan of that argument list.  This data type should
651    hold all necessary information about the function itself
652    and about the args processed so far, enough to enable macros
653    such as FUNCTION_ARG to determine where the next arg should go.
654
655    On the HP-PA, the WORDS field holds the number of words
656    of arguments scanned so far (including the invisible argument,
657    if any, which holds the structure-value-address).  Thus, 4 or
658    more means all following args should go on the stack.
659    
660    The INCOMING field tracks whether this is an "incoming" or
661    "outgoing" argument.
662    
663    The INDIRECT field indicates whether this is is an indirect
664    call or not.
665    
666    The NARGS_PROTOTYPE field indicates that an argument does not
667    have a prototype when it less than or equal to 0.  */
668
669 struct hppa_args {int words, nargs_prototype, incoming, indirect; };
670
671 #define CUMULATIVE_ARGS struct hppa_args
672
673 /* Initialize a variable CUM of type CUMULATIVE_ARGS
674    for a call to a function whose data type is FNTYPE.
675    For a library call, FNTYPE is 0.  */
676
677 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
678   (CUM).words = 0,                                                      \
679   (CUM).incoming = 0,                                                   \
680   (CUM).indirect = (FNTYPE) && !(FNDECL),                               \
681   (CUM).nargs_prototype = (FNTYPE && TYPE_ARG_TYPES (FNTYPE)            \
682                            ? (list_length (TYPE_ARG_TYPES (FNTYPE)) - 1 \
683                               + (TYPE_MODE (TREE_TYPE (FNTYPE)) == BLKmode \
684                                  || pa_return_in_memory (TREE_TYPE (FNTYPE), 0))) \
685                            : 0)
686
687
688
689 /* Similar, but when scanning the definition of a procedure.  We always
690    set NARGS_PROTOTYPE large so we never return a PARALLEL.  */
691
692 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM,FNTYPE,IGNORE) \
693   (CUM).words = 0,                              \
694   (CUM).incoming = 1,                           \
695   (CUM).indirect = 0,                           \
696   (CUM).nargs_prototype = 1000
697
698 /* Figure out the size in words of the function argument.  The size
699    returned by this macro should always be greater than zero because
700    we pass variable and zero sized objects by reference.  */
701
702 #define FUNCTION_ARG_SIZE(MODE, TYPE)   \
703   ((((MODE) != BLKmode \
704      ? (HOST_WIDE_INT) GET_MODE_SIZE (MODE) \
705      : int_size_in_bytes (TYPE)) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
706
707 /* Update the data in CUM to advance over an argument
708    of mode MODE and data type TYPE.
709    (TYPE is null for libcalls where that information may not be available.)  */
710
711 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
712 { (CUM).nargs_prototype--;                                              \
713   (CUM).words += FUNCTION_ARG_SIZE(MODE, TYPE)                          \
714     + (((CUM).words & 01) && (TYPE) != 0                                \
715         && FUNCTION_ARG_SIZE(MODE, TYPE) > 1);                          \
716 }
717
718 /* Determine where to put an argument to a function.
719    Value is zero to push the argument on the stack,
720    or a hard register in which to store the argument.
721
722    MODE is the argument's machine mode.
723    TYPE is the data type of the argument (as a tree).
724     This is null for libcalls where that information may
725     not be available.
726    CUM is a variable of type CUMULATIVE_ARGS which gives info about
727     the preceding args and about the function being called.
728    NAMED is nonzero if this argument is a named parameter
729     (otherwise it is an extra parameter matching an ellipsis).
730
731    On the HP-PA the first four words of args are normally in registers
732    and the rest are pushed.  But any arg that won't entirely fit in regs
733    is pushed.
734
735    Arguments passed in registers are either 1 or 2 words long.
736
737    The caller must make a distinction between calls to explicitly named
738    functions and calls through pointers to functions -- the conventions
739    are different!  Calls through pointers to functions only use general
740    registers for the first four argument words.
741
742    Of course all this is different for the portable runtime model
743    HP wants everyone to use for ELF.  Ugh.  Here's a quick description
744    of how it's supposed to work.
745
746    1) callee side remains unchanged.  It expects integer args to be
747    in the integer registers, float args in the float registers and
748    unnamed args in integer registers.
749
750    2) caller side now depends on if the function being called has
751    a prototype in scope (rather than if it's being called indirectly).
752
753       2a) If there is a prototype in scope, then arguments are passed
754       according to their type (ints in integer registers, floats in float
755       registers, unnamed args in integer registers.
756
757       2b) If there is no prototype in scope, then floating point arguments
758       are passed in both integer and float registers.  egad.
759
760   FYI: The portable parameter passing conventions are almost exactly like
761   the standard parameter passing conventions on the RS6000.  That's why
762   you'll see lots of similar code in rs6000.h.  */
763
764 /* If defined, a C expression which determines whether, and in which
765    direction, to pad out an argument with extra space.  */
766 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding ((MODE), (TYPE))
767
768 /* Specify padding for the last element of a block move between registers
769    and memory.
770
771    The 64-bit runtime specifies that objects need to be left justified
772    (i.e., the normal justification for a big endian target).  The 32-bit
773    runtime specifies right justification for objects smaller than 64 bits.
774    We use a DImode register in the parallel for 5 to 7 byte structures
775    so that there is only one element.  This allows the object to be
776    correctly padded.  */
777 #define BLOCK_REG_PADDING(MODE, TYPE, FIRST) \
778   function_arg_padding ((MODE), (TYPE))
779
780 /* Do not expect to understand this without reading it several times.  I'm
781    tempted to try and simply it, but I worry about breaking something.  */
782
783 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
784   function_arg (&CUM, MODE, TYPE, NAMED)
785
786 /* If defined, a C expression that gives the alignment boundary, in
787    bits, of an argument with the specified mode and type.  If it is
788    not defined,  `PARM_BOUNDARY' is used for all arguments.  */
789
790 /* Arguments larger than one word are double word aligned.  */
791
792 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE)                               \
793   (((TYPE)                                                              \
794     ? (integer_zerop (TYPE_SIZE (TYPE))                                 \
795        || !TREE_CONSTANT (TYPE_SIZE (TYPE))                             \
796        || int_size_in_bytes (TYPE) <= UNITS_PER_WORD)                   \
797     : GET_MODE_SIZE(MODE) <= UNITS_PER_WORD)                            \
798    ? PARM_BOUNDARY : MAX_PARM_BOUNDARY)
799
800 \f
801 extern GTY(()) rtx hppa_compare_op0;
802 extern GTY(()) rtx hppa_compare_op1;
803 extern enum cmp_type hppa_branch_type;
804
805 /* On HPPA, we emit profiling code as rtl via PROFILE_HOOK rather than
806    as assembly via FUNCTION_PROFILER.  Just output a local label.
807    We can't use the function label because the GAS SOM target can't
808    handle the difference of a global symbol and a local symbol.  */
809
810 #ifndef FUNC_BEGIN_PROLOG_LABEL
811 #define FUNC_BEGIN_PROLOG_LABEL        "LFBP"
812 #endif
813
814 #define FUNCTION_PROFILER(FILE, LABEL) \
815   (*targetm.asm_out.internal_label) (FILE, FUNC_BEGIN_PROLOG_LABEL, LABEL)
816
817 #define PROFILE_HOOK(label_no) hppa_profile_hook (label_no)
818 void hppa_profile_hook (int label_no);
819
820 /* The profile counter if emitted must come before the prologue.  */
821 #define PROFILE_BEFORE_PROLOGUE 1
822
823 /* We never want final.c to emit profile counters.  When profile
824    counters are required, we have to defer emitting them to the end
825    of the current file.  */
826 #define NO_PROFILE_COUNTERS 1
827
828 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
829    the stack pointer does not matter.  The value is tested only in
830    functions that have frame pointers.
831    No definition is equivalent to always zero.  */
832
833 extern int may_call_alloca;
834
835 #define EXIT_IGNORE_STACK       \
836  (get_frame_size () != 0        \
837   || current_function_calls_alloca || current_function_outgoing_args_size)
838
839 /* Output assembler code for a block containing the constant parts
840    of a trampoline, leaving space for the variable parts.\
841
842    The trampoline sets the static chain pointer to STATIC_CHAIN_REGNUM
843    and then branches to the specified routine.
844
845    This code template is copied from text segment to stack location
846    and then patched with INITIALIZE_TRAMPOLINE to contain
847    valid values, and then entered as a subroutine.
848
849    It is best to keep this as small as possible to avoid having to
850    flush multiple lines in the cache.  */
851
852 #define TRAMPOLINE_TEMPLATE(FILE)                                       \
853   {                                                                     \
854     if (!TARGET_64BIT)                                                  \
855       {                                                                 \
856         fputs ("\tldw   36(%r22),%r21\n", FILE);                        \
857         fputs ("\tbb,>=,n       %r21,30,.+16\n", FILE);                 \
858         if (ASSEMBLER_DIALECT == 0)                                     \
859           fputs ("\tdepi        0,31,2,%r21\n", FILE);                  \
860         else                                                            \
861           fputs ("\tdepwi       0,31,2,%r21\n", FILE);                  \
862         fputs ("\tldw   4(%r21),%r19\n", FILE);                         \
863         fputs ("\tldw   0(%r21),%r21\n", FILE);                         \
864         if (TARGET_PA_20)                                               \
865           {                                                             \
866             fputs ("\tbve       (%r21)\n", FILE);                       \
867             fputs ("\tldw       40(%r22),%r29\n", FILE);                \
868             fputs ("\t.word     0\n", FILE);                            \
869             fputs ("\t.word     0\n", FILE);                            \
870           }                                                             \
871         else                                                            \
872           {                                                             \
873             fputs ("\tldsid     (%r21),%r1\n", FILE);                   \
874             fputs ("\tmtsp      %r1,%sr0\n", FILE);                     \
875             fputs ("\tbe        0(%sr0,%r21)\n", FILE);                 \
876             fputs ("\tldw       40(%r22),%r29\n", FILE);                \
877           }                                                             \
878         fputs ("\t.word 0\n", FILE);                                    \
879         fputs ("\t.word 0\n", FILE);                                    \
880         fputs ("\t.word 0\n", FILE);                                    \
881         fputs ("\t.word 0\n", FILE);                                    \
882       }                                                                 \
883     else                                                                \
884       {                                                                 \
885         fputs ("\t.dword 0\n", FILE);                                   \
886         fputs ("\t.dword 0\n", FILE);                                   \
887         fputs ("\t.dword 0\n", FILE);                                   \
888         fputs ("\t.dword 0\n", FILE);                                   \
889         fputs ("\tmfia  %r31\n", FILE);                                 \
890         fputs ("\tldd   24(%r31),%r1\n", FILE);                         \
891         fputs ("\tldd   24(%r1),%r27\n", FILE);                         \
892         fputs ("\tldd   16(%r1),%r1\n", FILE);                          \
893         fputs ("\tbve   (%r1)\n", FILE);                                \
894         fputs ("\tldd   32(%r31),%r31\n", FILE);                        \
895         fputs ("\t.dword 0  ; fptr\n", FILE);                           \
896         fputs ("\t.dword 0  ; static link\n", FILE);                    \
897       }                                                                 \
898   }
899
900 /* Length in units of the trampoline for entering a nested function.  */
901
902 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 72 : 52)
903
904 /* Length in units of the trampoline instruction code.  */
905
906 #define TRAMPOLINE_CODE_SIZE (TARGET_64BIT ? 24 : (TARGET_PA_20 ? 32 : 40))
907
908 /* Minimum length of a cache line.  A length of 16 will work on all
909    PA-RISC processors.  All PA 1.1 processors have a cache line of
910    32 bytes.  Most but not all PA 2.0 processors have a cache line
911    of 64 bytes.  As cache flushes are expensive and we don't support
912    PA 1.0, we use a minimum length of 32.  */
913
914 #define MIN_CACHELINE_SIZE 32
915
916 /* Emit RTL insns to initialize the variable parts of a trampoline.
917    FNADDR is an RTX for the address of the function's pure code.
918    CXT is an RTX for the static chain value for the function.
919
920    Move the function address to the trampoline template at offset 36.
921    Move the static chain value to trampoline template at offset 40.
922    Move the trampoline address to trampoline template at offset 44.
923    Move r19 to trampoline template at offset 48.  The latter two
924    words create a plabel for the indirect call to the trampoline.
925
926    A similar sequence is used for the 64-bit port but the plabel is
927    at the beginning of the trampoline.
928
929    Finally, the cache entries for the trampoline code are flushed.
930    This is necessary to ensure that the trampoline instruction sequence
931    is written to memory prior to any attempts at prefetching the code
932    sequence.  */
933
934 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
935 {                                                                       \
936   rtx start_addr = gen_reg_rtx (Pmode);                                 \
937   rtx end_addr = gen_reg_rtx (Pmode);                                   \
938   rtx line_length = gen_reg_rtx (Pmode);                                \
939   rtx tmp;                                                              \
940                                                                         \
941   if (!TARGET_64BIT)                                                    \
942     {                                                                   \
943       tmp = memory_address (Pmode, plus_constant ((TRAMP), 36));        \
944       emit_move_insn (gen_rtx_MEM (Pmode, tmp), (FNADDR));              \
945       tmp = memory_address (Pmode, plus_constant ((TRAMP), 40));        \
946       emit_move_insn (gen_rtx_MEM (Pmode, tmp), (CXT));                 \
947                                                                         \
948       /* Create a fat pointer for the trampoline.  */                   \
949       tmp = memory_address (Pmode, plus_constant ((TRAMP), 44));        \
950       emit_move_insn (gen_rtx_MEM (Pmode, tmp), (TRAMP));               \
951       tmp = memory_address (Pmode, plus_constant ((TRAMP), 48));        \
952       emit_move_insn (gen_rtx_MEM (Pmode, tmp),                         \
953                       gen_rtx_REG (Pmode, 19));                         \
954                                                                         \
955       /* fdc and fic only use registers for the address to flush,       \
956          they do not accept integer displacements.  We align the        \
957          start and end addresses to the beginning of their respective   \
958          cache lines to minimize the number of lines flushed.  */       \
959       tmp = force_reg (Pmode, (TRAMP));                                 \
960       emit_insn (gen_andsi3 (start_addr, tmp,                           \
961                              GEN_INT (-MIN_CACHELINE_SIZE)));           \
962       tmp = force_reg (Pmode,                                           \
963                        plus_constant (tmp, TRAMPOLINE_CODE_SIZE - 1));  \
964       emit_insn (gen_andsi3 (end_addr, tmp,                             \
965                              GEN_INT (-MIN_CACHELINE_SIZE)));           \
966       emit_move_insn (line_length, GEN_INT (MIN_CACHELINE_SIZE));       \
967       emit_insn (gen_dcacheflush (start_addr, end_addr, line_length));  \
968       emit_insn (gen_icacheflush (start_addr, end_addr, line_length,    \
969                                   gen_reg_rtx (Pmode),                  \
970                                   gen_reg_rtx (Pmode)));                \
971     }                                                                   \
972   else                                                                  \
973     {                                                                   \
974       tmp = memory_address (Pmode, plus_constant ((TRAMP), 56));        \
975       emit_move_insn (gen_rtx_MEM (Pmode, tmp), (FNADDR));              \
976       tmp = memory_address (Pmode, plus_constant ((TRAMP), 64));        \
977       emit_move_insn (gen_rtx_MEM (Pmode, tmp), (CXT));                 \
978                                                                         \
979       /* Create a fat pointer for the trampoline.  */                   \
980       tmp = memory_address (Pmode, plus_constant ((TRAMP), 16));        \
981       emit_move_insn (gen_rtx_MEM (Pmode, tmp),                         \
982                       force_reg (Pmode, plus_constant ((TRAMP), 32)));  \
983       tmp = memory_address (Pmode, plus_constant ((TRAMP), 24));        \
984       emit_move_insn (gen_rtx_MEM (Pmode, tmp),                         \
985                       gen_rtx_REG (Pmode, 27));                         \
986                                                                         \
987       /* fdc and fic only use registers for the address to flush,       \
988          they do not accept integer displacements.  We align the        \
989          start and end addresses to the beginning of their respective   \
990          cache lines to minimize the number of lines flushed.  */       \
991       tmp = force_reg (Pmode, plus_constant ((TRAMP), 32));             \
992       emit_insn (gen_anddi3 (start_addr, tmp,                           \
993                              GEN_INT (-MIN_CACHELINE_SIZE)));           \
994       tmp = force_reg (Pmode,                                           \
995                        plus_constant (tmp, TRAMPOLINE_CODE_SIZE - 1));  \
996       emit_insn (gen_anddi3 (end_addr, tmp,                             \
997                              GEN_INT (-MIN_CACHELINE_SIZE)));           \
998       emit_move_insn (line_length, GEN_INT (MIN_CACHELINE_SIZE));       \
999       emit_insn (gen_dcacheflush (start_addr, end_addr, line_length));  \
1000       emit_insn (gen_icacheflush (start_addr, end_addr, line_length,    \
1001                                   gen_reg_rtx (Pmode),                  \
1002                                   gen_reg_rtx (Pmode)));                \
1003     }                                                                   \
1004 }
1005
1006 /* Perform any machine-specific adjustment in the address of the trampoline.
1007    ADDR contains the address that was passed to INITIALIZE_TRAMPOLINE.
1008    Adjust the trampoline address to point to the plabel at offset 44.  */
1009    
1010 #define TRAMPOLINE_ADJUST_ADDRESS(ADDR) \
1011   if (!TARGET_64BIT) (ADDR) = memory_address (Pmode, plus_constant ((ADDR), 46))
1012
1013 /* Implement `va_start' for varargs and stdarg.  */
1014
1015 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
1016   hppa_va_start (valist, nextarg)
1017 \f
1018 /* Addressing modes, and classification of registers for them. 
1019
1020    Using autoincrement addressing modes on PA8000 class machines is
1021    not profitable.  */
1022
1023 #define HAVE_POST_INCREMENT (pa_cpu < PROCESSOR_8000)
1024 #define HAVE_POST_DECREMENT (pa_cpu < PROCESSOR_8000)
1025
1026 #define HAVE_PRE_DECREMENT (pa_cpu < PROCESSOR_8000)
1027 #define HAVE_PRE_INCREMENT (pa_cpu < PROCESSOR_8000)
1028
1029 /* Macros to check register numbers against specific register classes.  */
1030
1031 /* The following macros assume that X is a hard or pseudo reg number.
1032    They give nonzero only if X is a hard reg of the suitable class
1033    or a pseudo reg currently allocated to a suitable hard reg.
1034    Since they use reg_renumber, they are safe only once reg_renumber
1035    has been allocated, which happens in local-alloc.c.  */
1036
1037 #define REGNO_OK_FOR_INDEX_P(X) \
1038   ((X) && ((X) < 32                                                     \
1039    || (X >= FIRST_PSEUDO_REGISTER                                       \
1040        && reg_renumber                                                  \
1041        && (unsigned) reg_renumber[X] < 32)))
1042 #define REGNO_OK_FOR_BASE_P(X) \
1043   ((X) && ((X) < 32                                                     \
1044    || (X >= FIRST_PSEUDO_REGISTER                                       \
1045        && reg_renumber                                                  \
1046        && (unsigned) reg_renumber[X] < 32)))
1047 #define REGNO_OK_FOR_FP_P(X) \
1048   (FP_REGNO_P (X)                                                       \
1049    || (X >= FIRST_PSEUDO_REGISTER                                       \
1050        && reg_renumber                                                  \
1051        && FP_REGNO_P (reg_renumber[X])))
1052
1053 /* Now macros that check whether X is a register and also,
1054    strictly, whether it is in a specified class.
1055
1056    These macros are specific to the HP-PA, and may be used only
1057    in code for printing assembler insns and in conditions for
1058    define_optimization.  */
1059
1060 /* 1 if X is an fp register.  */
1061
1062 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1063 \f
1064 /* Maximum number of registers that can appear in a valid memory address.  */
1065
1066 #define MAX_REGS_PER_ADDRESS 2
1067
1068 /* Non-TLS symbolic references.  */
1069 #define PA_SYMBOL_REF_TLS_P(RTX) \
1070   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
1071
1072 /* Recognize any constant value that is a valid address except
1073    for symbolic addresses.  We get better CSE by rejecting them
1074    here and allowing hppa_legitimize_address to break them up.  We
1075    use most of the constants accepted by CONSTANT_P, except CONST_DOUBLE.  */
1076
1077 #define CONSTANT_ADDRESS_P(X) \
1078   ((GET_CODE (X) == LABEL_REF                                           \
1079    || (GET_CODE (X) == SYMBOL_REF && !SYMBOL_REF_TLS_MODEL (X))         \
1080    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1081    || GET_CODE (X) == HIGH)                                             \
1082    && (reload_in_progress || reload_completed || ! symbolic_expression_p (X)))
1083
1084 /* A C expression that is nonzero if we are using the new HP assembler.  */
1085
1086 #ifndef NEW_HP_ASSEMBLER
1087 #define NEW_HP_ASSEMBLER 0
1088 #endif
1089
1090 /* The macros below define the immediate range for CONST_INTS on
1091    the 64-bit port.  Constants in this range can be loaded in three
1092    instructions using a ldil/ldo/depdi sequence.  Constants outside
1093    this range are forced to the constant pool prior to reload.  */
1094
1095 #define MAX_LEGIT_64BIT_CONST_INT ((HOST_WIDE_INT) 32 << 31)
1096 #define MIN_LEGIT_64BIT_CONST_INT ((HOST_WIDE_INT) -32 << 31)
1097 #define LEGITIMATE_64BIT_CONST_INT_P(X) \
1098   ((X) >= MIN_LEGIT_64BIT_CONST_INT && (X) < MAX_LEGIT_64BIT_CONST_INT)
1099
1100 /* A C expression that is nonzero if X is a legitimate constant for an
1101    immediate operand.
1102
1103    We include all constant integers and constant doubles, but not
1104    floating-point, except for floating-point zero.  We reject LABEL_REFs
1105    if we're not using gas or the new HP assembler. 
1106
1107    In 64-bit mode, we reject CONST_DOUBLES.  We also reject CONST_INTS
1108    that need more than three instructions to load prior to reload.  This
1109    limit is somewhat arbitrary.  It takes three instructions to load a
1110    CONST_INT from memory but two are memory accesses.  It may be better
1111    to increase the allowed range for CONST_INTS.  We may also be able
1112    to handle CONST_DOUBLES.  */
1113
1114 #define LEGITIMATE_CONSTANT_P(X)                                \
1115   ((GET_MODE_CLASS (GET_MODE (X)) != MODE_FLOAT                 \
1116     || (X) == CONST0_RTX (GET_MODE (X)))                        \
1117    && (NEW_HP_ASSEMBLER || TARGET_GAS || GET_CODE (X) != LABEL_REF)     \
1118    && !(TARGET_64BIT && GET_CODE (X) == CONST_DOUBLE)           \
1119    && !(TARGET_64BIT && GET_CODE (X) == CONST_INT               \
1120         && !(HOST_BITS_PER_WIDE_INT <= 32                       \
1121              || (reload_in_progress || reload_completed)        \
1122              || LEGITIMATE_64BIT_CONST_INT_P (INTVAL (X))       \
1123              || cint_ok_for_move (INTVAL (X))))                 \
1124    && !function_label_operand (X, VOIDmode))
1125
1126 /* Target flags set on a symbol_ref.  */
1127
1128 /* Set by ASM_OUTPUT_SYMBOL_REF when a symbol_ref is output.  */
1129 #define SYMBOL_FLAG_REFERENCED (1 << SYMBOL_FLAG_MACH_DEP_SHIFT)
1130 #define SYMBOL_REF_REFERENCED_P(RTX) \
1131   ((SYMBOL_REF_FLAGS (RTX) & SYMBOL_FLAG_REFERENCED) != 0)
1132
1133 /* Subroutines for EXTRA_CONSTRAINT.
1134
1135    Return 1 iff OP is a pseudo which did not get a hard register and
1136    we are running the reload pass.  */
1137 #define IS_RELOADING_PSEUDO_P(OP) \
1138   ((reload_in_progress                                  \
1139     && GET_CODE (OP) == REG                             \
1140     && REGNO (OP) >= FIRST_PSEUDO_REGISTER              \
1141     && reg_renumber [REGNO (OP)] < 0))
1142
1143 /* Return 1 iff OP is a scaled or unscaled index address.  */
1144 #define IS_INDEX_ADDR_P(OP) \
1145   (GET_CODE (OP) == PLUS                                \
1146    && GET_MODE (OP) == Pmode                            \
1147    && (GET_CODE (XEXP (OP, 0)) == MULT                  \
1148        || GET_CODE (XEXP (OP, 1)) == MULT               \
1149        || (REG_P (XEXP (OP, 0))                         \
1150            && REG_P (XEXP (OP, 1)))))
1151
1152 /* Return 1 iff OP is a LO_SUM DLT address.  */
1153 #define IS_LO_SUM_DLT_ADDR_P(OP) \
1154   (GET_CODE (OP) == LO_SUM                              \
1155    && GET_MODE (OP) == Pmode                            \
1156    && REG_P (XEXP (OP, 0))                              \
1157    && REG_OK_FOR_BASE_P (XEXP (OP, 0))                  \
1158    && GET_CODE (XEXP (OP, 1)) == UNSPEC)
1159
1160 /* Optional extra constraints for this machine. Borrowed from sparc.h.
1161
1162    `A' is a LO_SUM DLT memory operand.
1163
1164    `Q' is any memory operand that isn't a symbolic, indexed or lo_sum
1165        memory operand.  Note that an unassigned pseudo register is such a
1166        memory operand.  Needed because reload will generate these things
1167        and then not re-recognize the insn, causing constrain_operands to
1168        fail.
1169
1170    `R' is a scaled/unscaled indexed memory operand.
1171
1172    `S' is the constant 31.
1173
1174    `T' is for floating-point loads and stores.
1175
1176    `U' is the constant 63.
1177
1178    `W' is a register indirect memory operand.  We could allow short
1179        displacements but GO_IF_LEGITIMATE_ADDRESS can't tell when a
1180        long displacement is valid.  This is only used for prefetch
1181        instructions with the `sl' completer.  */
1182
1183 #define EXTRA_CONSTRAINT(OP, C) \
1184   ((C) == 'Q' ?                                                         \
1185    (IS_RELOADING_PSEUDO_P (OP)                                          \
1186     || (GET_CODE (OP) == MEM                                            \
1187         && (reload_in_progress                                          \
1188             || memory_address_p (GET_MODE (OP), XEXP (OP, 0)))          \
1189         && !symbolic_memory_operand (OP, VOIDmode)                      \
1190         && !IS_LO_SUM_DLT_ADDR_P (XEXP (OP, 0))                         \
1191         && !IS_INDEX_ADDR_P (XEXP (OP, 0))))                            \
1192    : ((C) == 'W' ?                                                      \
1193       (GET_CODE (OP) == MEM                                             \
1194        && REG_P (XEXP (OP, 0))                                          \
1195        && REG_OK_FOR_BASE_P (XEXP (OP, 0)))                             \
1196    : ((C) == 'A' ?                                                      \
1197       (GET_CODE (OP) == MEM                                             \
1198        && IS_LO_SUM_DLT_ADDR_P (XEXP (OP, 0)))                          \
1199    : ((C) == 'R' ?                                                      \
1200       (GET_CODE (OP) == MEM                                             \
1201        && IS_INDEX_ADDR_P (XEXP (OP, 0)))                               \
1202    : ((C) == 'T' ?                                                      \
1203       (GET_CODE (OP) == MEM                                             \
1204        && !IS_LO_SUM_DLT_ADDR_P (XEXP (OP, 0))                          \
1205        && !IS_INDEX_ADDR_P (XEXP (OP, 0))                               \
1206        /* Floating-point loads and stores are used to load              \
1207           integer values as well as floating-point values.              \
1208           They don't have the same set of REG+D address modes           \
1209           as integer loads and stores.  PA 1.x supports only            \
1210           short displacements.  PA 2.0 supports long displacements      \
1211           but the base register needs to be aligned.                    \
1212                                                                         \
1213           The checks in GO_IF_LEGITIMATE_ADDRESS for SFmode and         \
1214           DFmode test the validity of an address for use in a           \
1215           floating point load or store.  So, we use SFmode/DFmode       \
1216           to see if the address is valid for a floating-point           \
1217           load/store operation.  */                                     \
1218        && memory_address_p ((GET_MODE_SIZE (GET_MODE (OP)) == 4         \
1219                              ? SFmode                                   \
1220                              : DFmode),                                 \
1221                             XEXP (OP, 0)))                              \
1222    : ((C) == 'S' ?                                                      \
1223       (GET_CODE (OP) == CONST_INT && INTVAL (OP) == 31)                 \
1224    : ((C) == 'U' ?                                                      \
1225       (GET_CODE (OP) == CONST_INT && INTVAL (OP) == 63) : 0)))))))
1226         
1227
1228 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1229    and check its validity for a certain class.
1230    We have two alternate definitions for each of them.
1231    The usual definition accepts all pseudo regs; the other rejects
1232    them unless they have been allocated suitable hard regs.
1233    The symbol REG_OK_STRICT causes the latter definition to be used.
1234
1235    Most source files want to accept pseudo regs in the hope that
1236    they will get allocated to the class that the insn wants them to be in.
1237    Source files for reload pass need to be strict.
1238    After reload, it makes no difference, since pseudo regs have
1239    been eliminated by then.  */
1240
1241 #ifndef REG_OK_STRICT
1242
1243 /* Nonzero if X is a hard reg that can be used as an index
1244    or if it is a pseudo reg.  */
1245 #define REG_OK_FOR_INDEX_P(X) \
1246 (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
1247 /* Nonzero if X is a hard reg that can be used as a base reg
1248    or if it is a pseudo reg.  */
1249 #define REG_OK_FOR_BASE_P(X) \
1250 (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
1251
1252 #else
1253
1254 /* Nonzero if X is a hard reg that can be used as an index.  */
1255 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1256 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1257 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1258
1259 #endif
1260 \f
1261 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression that is a
1262    valid memory address for an instruction.  The MODE argument is the
1263    machine mode for the MEM expression that wants to use this address.
1264
1265    On HP PA-RISC, the legitimate address forms are REG+SMALLINT,
1266    REG+REG, and REG+(REG*SCALE).  The indexed address forms are only
1267    available with floating point loads and stores, and integer loads.
1268    We get better code by allowing indexed addresses in the initial
1269    RTL generation.
1270
1271    The acceptance of indexed addresses as legitimate implies that we
1272    must provide patterns for doing indexed integer stores, or the move
1273    expanders must force the address of an indexed store to a register.
1274    We have adopted the latter approach.
1275    
1276    Another function of GO_IF_LEGITIMATE_ADDRESS is to ensure that
1277    the base register is a valid pointer for indexed instructions.
1278    On targets that have non-equivalent space registers, we have to
1279    know at the time of assembler output which register in a REG+REG
1280    pair is the base register.  The REG_POINTER flag is sometimes lost
1281    in reload and the following passes, so it can't be relied on during
1282    code generation.  Thus, we either have to canonicalize the order
1283    of the registers in REG+REG indexed addresses, or treat REG+REG
1284    addresses separately and provide patterns for both permutations.
1285
1286    The latter approach requires several hundred additional lines of
1287    code in pa.md.  The downside to canonicalizing is that a PLUS
1288    in the wrong order can't combine to form to make a scaled indexed
1289    memory operand.  As we won't need to canonicalize the operands if
1290    the REG_POINTER lossage can be fixed, it seems better canonicalize.
1291
1292    We initially break out scaled indexed addresses in canonical order
1293    in emit_move_sequence.  LEGITIMIZE_ADDRESS also canonicalizes
1294    scaled indexed addresses during RTL generation.  However, fold_rtx
1295    has its own opinion on how the operands of a PLUS should be ordered.
1296    If one of the operands is equivalent to a constant, it will make
1297    that operand the second operand.  As the base register is likely to
1298    be equivalent to a SYMBOL_REF, we have made it the second operand.
1299
1300    GO_IF_LEGITIMATE_ADDRESS accepts REG+REG as legitimate when the
1301    operands are in the order INDEX+BASE on targets with non-equivalent
1302    space registers, and in any order on targets with equivalent space
1303    registers.  It accepts both MULT+BASE and BASE+MULT for scaled indexing.
1304
1305    We treat a SYMBOL_REF as legitimate if it is part of the current
1306    function's constant-pool, because such addresses can actually be
1307    output as REG+SMALLINT. 
1308
1309    Note we only allow 5 bit immediates for access to a constant address;
1310    doing so avoids losing for loading/storing a FP register at an address
1311    which will not fit in 5 bits.  */
1312
1313 #define VAL_5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x10 < 0x20)
1314 #define INT_5_BITS(X) VAL_5_BITS_P (INTVAL (X))
1315
1316 #define VAL_U5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) < 0x20)
1317 #define INT_U5_BITS(X) VAL_U5_BITS_P (INTVAL (X))
1318
1319 #define VAL_11_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x400 < 0x800)
1320 #define INT_11_BITS(X) VAL_11_BITS_P (INTVAL (X))
1321
1322 #define VAL_14_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x2000 < 0x4000)
1323 #define INT_14_BITS(X) VAL_14_BITS_P (INTVAL (X))
1324
1325 #if HOST_BITS_PER_WIDE_INT > 32
1326 #define VAL_32_BITS_P(X) \
1327   ((unsigned HOST_WIDE_INT)(X) + ((unsigned HOST_WIDE_INT) 1 << 31)    \
1328    < (unsigned HOST_WIDE_INT) 2 << 31)
1329 #else
1330 #define VAL_32_BITS_P(X) 1
1331 #endif
1332 #define INT_32_BITS(X) VAL_32_BITS_P (INTVAL (X))
1333
1334 /* These are the modes that we allow for scaled indexing.  */
1335 #define MODE_OK_FOR_SCALED_INDEXING_P(MODE) \
1336   ((TARGET_64BIT && (MODE) == DImode)                                   \
1337    || (MODE) == SImode                                                  \
1338    || (MODE) == HImode                                                  \
1339    || (!TARGET_SOFT_FLOAT && ((MODE) == DFmode || (MODE) == SFmode)))
1340
1341 /* These are the modes that we allow for unscaled indexing.  */
1342 #define MODE_OK_FOR_UNSCALED_INDEXING_P(MODE) \
1343   ((TARGET_64BIT && (MODE) == DImode)                                   \
1344    || (MODE) == SImode                                                  \
1345    || (MODE) == HImode                                                  \
1346    || (MODE) == QImode                                                  \
1347    || (!TARGET_SOFT_FLOAT && ((MODE) == DFmode || (MODE) == SFmode)))
1348
1349 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
1350 {                                                                       \
1351   if ((REG_P (X) && REG_OK_FOR_BASE_P (X))                              \
1352       || ((GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC          \
1353            || GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC)      \
1354           && REG_P (XEXP (X, 0))                                        \
1355           && REG_OK_FOR_BASE_P (XEXP (X, 0))))                          \
1356     goto ADDR;                                                          \
1357   else if (GET_CODE (X) == PLUS)                                        \
1358     {                                                                   \
1359       rtx base = 0, index = 0;                                          \
1360       if (REG_P (XEXP (X, 1))                                           \
1361           && REG_OK_FOR_BASE_P (XEXP (X, 1)))                           \
1362         base = XEXP (X, 1), index = XEXP (X, 0);                        \
1363       else if (REG_P (XEXP (X, 0))                                      \
1364                && REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
1365         base = XEXP (X, 0), index = XEXP (X, 1);                        \
1366       if (base                                                          \
1367           && GET_CODE (index) == CONST_INT                              \
1368           && ((INT_14_BITS (index)                                      \
1369                && (((MODE) != DImode                                    \
1370                     && (MODE) != SFmode                                 \
1371                     && (MODE) != DFmode)                                \
1372                    /* The base register for DImode loads and stores     \
1373                       with long displacements must be aligned because   \
1374                       the lower three bits in the displacement are      \
1375                       assumed to be zero.  */                           \
1376                    || ((MODE) == DImode                                 \
1377                        && (!TARGET_64BIT                                \
1378                            || (INTVAL (index) % 8) == 0))               \
1379                    /* Similarly, the base register for SFmode/DFmode    \
1380                       loads and stores with long displacements must     \
1381                       be aligned.                                       \
1382                                                                         \
1383                       FIXME: the ELF32 linker clobbers the LSB of       \
1384                       the FP register number in PA 2.0 floating-point   \
1385                       insns with long displacements.  This is because   \
1386                       R_PARISC_DPREL14WR and other relocations like     \
1387                       it are not supported.  For now, we reject long    \
1388                       displacements on this target.  */                 \
1389                    || (((MODE) == SFmode || (MODE) == DFmode)           \
1390                        && (TARGET_SOFT_FLOAT                            \
1391                            || (TARGET_PA_20                             \
1392                                && !TARGET_ELF32                         \
1393                                && (INTVAL (index)                       \
1394                                    % GET_MODE_SIZE (MODE)) == 0)))))    \
1395                || INT_5_BITS (index)))                                  \
1396         goto ADDR;                                                      \
1397       if (!TARGET_DISABLE_INDEXING                                      \
1398           /* Only accept the "canonical" INDEX+BASE operand order       \
1399              on targets with non-equivalent space registers.  */        \
1400           && (TARGET_NO_SPACE_REGS                                      \
1401               ? (base && REG_P (index))                                 \
1402               : (base == XEXP (X, 1) && REG_P (index)                   \
1403                  && (reload_completed                                   \
1404                      || (reload_in_progress && HARD_REGISTER_P (base))  \
1405                      || REG_POINTER (base))                             \
1406                  && (reload_completed                                   \
1407                      || (reload_in_progress && HARD_REGISTER_P (index)) \
1408                      || !REG_POINTER (index))))                         \
1409           && MODE_OK_FOR_UNSCALED_INDEXING_P (MODE)                     \
1410           && REG_OK_FOR_INDEX_P (index)                                 \
1411           && borx_reg_operand (base, Pmode)                             \
1412           && borx_reg_operand (index, Pmode))                           \
1413         goto ADDR;                                                      \
1414       if (!TARGET_DISABLE_INDEXING                                      \
1415           && base                                                       \
1416           && GET_CODE (index) == MULT                                   \
1417           && MODE_OK_FOR_SCALED_INDEXING_P (MODE)                       \
1418           && REG_P (XEXP (index, 0))                                    \
1419           && GET_MODE (XEXP (index, 0)) == Pmode                        \
1420           && REG_OK_FOR_INDEX_P (XEXP (index, 0))                       \
1421           && GET_CODE (XEXP (index, 1)) == CONST_INT                    \
1422           && INTVAL (XEXP (index, 1))                                   \
1423              == (HOST_WIDE_INT) GET_MODE_SIZE (MODE)                    \
1424           && borx_reg_operand (base, Pmode))                            \
1425         goto ADDR;                                                      \
1426     }                                                                   \
1427   else if (GET_CODE (X) == LO_SUM                                       \
1428            && GET_CODE (XEXP (X, 0)) == REG                             \
1429            && REG_OK_FOR_BASE_P (XEXP (X, 0))                           \
1430            && CONSTANT_P (XEXP (X, 1))                                  \
1431            && (TARGET_SOFT_FLOAT                                        \
1432                /* We can allow symbolic LO_SUM addresses for PA2.0.  */ \
1433                || (TARGET_PA_20                                         \
1434                    && !TARGET_ELF32                                     \
1435                    && GET_CODE (XEXP (X, 1)) != CONST_INT)              \
1436                || ((MODE) != SFmode                                     \
1437                    && (MODE) != DFmode)))                               \
1438     goto ADDR;                                                          \
1439   else if (GET_CODE (X) == LO_SUM                                       \
1440            && GET_CODE (XEXP (X, 0)) == SUBREG                          \
1441            && GET_CODE (SUBREG_REG (XEXP (X, 0))) == REG                \
1442            && REG_OK_FOR_BASE_P (SUBREG_REG (XEXP (X, 0)))              \
1443            && CONSTANT_P (XEXP (X, 1))                                  \
1444            && (TARGET_SOFT_FLOAT                                        \
1445                /* We can allow symbolic LO_SUM addresses for PA2.0.  */ \
1446                || (TARGET_PA_20                                         \
1447                    && !TARGET_ELF32                                     \
1448                    && GET_CODE (XEXP (X, 1)) != CONST_INT)              \
1449                || ((MODE) != SFmode                                     \
1450                    && (MODE) != DFmode)))                               \
1451     goto ADDR;                                                          \
1452   else if (GET_CODE (X) == LABEL_REF                                    \
1453            || (GET_CODE (X) == CONST_INT                                \
1454                && INT_5_BITS (X)))                                      \
1455     goto ADDR;                                                          \
1456   /* Needed for -fPIC */                                                \
1457   else if (GET_CODE (X) == LO_SUM                                       \
1458            && GET_CODE (XEXP (X, 0)) == REG                             \
1459            && REG_OK_FOR_BASE_P (XEXP (X, 0))                           \
1460            && GET_CODE (XEXP (X, 1)) == UNSPEC                          \
1461            && (TARGET_SOFT_FLOAT                                        \
1462                || (TARGET_PA_20 && !TARGET_ELF32)                       \
1463                || ((MODE) != SFmode                                     \
1464                    && (MODE) != DFmode)))                               \
1465     goto ADDR;                                                          \
1466 }
1467
1468 /* Look for machine dependent ways to make the invalid address AD a
1469    valid address.
1470
1471    For the PA, transform:
1472
1473         memory(X + <large int>)
1474
1475    into:
1476
1477         if (<large int> & mask) >= 16
1478           Y = (<large int> & ~mask) + mask + 1  Round up.
1479         else
1480           Y = (<large int> & ~mask)             Round down.
1481         Z = X + Y
1482         memory (Z + (<large int> - Y));
1483
1484    This makes reload inheritance and reload_cse work better since Z
1485    can be reused.
1486
1487    There may be more opportunities to improve code with this hook.  */
1488 #define LEGITIMIZE_RELOAD_ADDRESS(AD, MODE, OPNUM, TYPE, IND, WIN)      \
1489 do {                                                                    \
1490   long offset, newoffset, mask;                                         \
1491   rtx new, temp = NULL_RTX;                                             \
1492                                                                         \
1493   mask = (GET_MODE_CLASS (MODE) == MODE_FLOAT                           \
1494           ? (TARGET_PA_20 && !TARGET_ELF32 ? 0x3fff : 0x1f) : 0x3fff);  \
1495                                                                         \
1496   if (optimize && GET_CODE (AD) == PLUS)                                \
1497     temp = simplify_binary_operation (PLUS, Pmode,                      \
1498                                       XEXP (AD, 0), XEXP (AD, 1));      \
1499                                                                         \
1500   new = temp ? temp : AD;                                               \
1501                                                                         \
1502   if (optimize                                                          \
1503       && GET_CODE (new) == PLUS                                         \
1504       && GET_CODE (XEXP (new, 0)) == REG                                \
1505       && GET_CODE (XEXP (new, 1)) == CONST_INT)                         \
1506     {                                                                   \
1507       offset = INTVAL (XEXP ((new), 1));                                \
1508                                                                         \
1509       /* Choose rounding direction.  Round up if we are >= halfway.  */ \
1510       if ((offset & mask) >= ((mask + 1) / 2))                          \
1511         newoffset = (offset & ~mask) + mask + 1;                        \
1512       else                                                              \
1513         newoffset = offset & ~mask;                                     \
1514                                                                         \
1515       /* Ensure that long displacements are aligned.  */                \
1516       if (!VAL_5_BITS_P (newoffset)                                     \
1517           && GET_MODE_CLASS (MODE) == MODE_FLOAT)                       \
1518         newoffset &= ~(GET_MODE_SIZE (MODE) -1);                        \
1519                                                                         \
1520       if (newoffset != 0 && VAL_14_BITS_P (newoffset))                  \
1521         {                                                               \
1522           temp = gen_rtx_PLUS (Pmode, XEXP (new, 0),                    \
1523                                GEN_INT (newoffset));                    \
1524           AD = gen_rtx_PLUS (Pmode, temp, GEN_INT (offset - newoffset));\
1525           push_reload (XEXP (AD, 0), 0, &XEXP (AD, 0), 0,               \
1526                        BASE_REG_CLASS, Pmode, VOIDmode, 0, 0,           \
1527                        (OPNUM), (TYPE));                                \
1528           goto WIN;                                                     \
1529         }                                                               \
1530     }                                                                   \
1531 } while (0)
1532
1533
1534
1535 \f
1536 /* Try machine-dependent ways of modifying an illegitimate address
1537    to be legitimate.  If we find one, return the new, valid address.
1538    This macro is used in only one place: `memory_address' in explow.c.
1539
1540    OLDX is the address as it was before break_out_memory_refs was called.
1541    In some cases it is useful to look at this to decide what needs to be done.
1542
1543    MODE and WIN are passed so that this macro can use
1544    GO_IF_LEGITIMATE_ADDRESS.
1545
1546    It is always safe for this macro to do nothing.  It exists to recognize
1547    opportunities to optimize the output.  */
1548
1549 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
1550 { rtx orig_x = (X);                             \
1551   (X) = hppa_legitimize_address (X, OLDX, MODE);        \
1552   if ((X) != orig_x && memory_address_p (MODE, X)) \
1553     goto WIN; }
1554
1555 /* Go to LABEL if ADDR (a legitimate address expression)
1556    has an effect that depends on the machine mode it is used for.  */
1557
1558 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)        \
1559   if (GET_CODE (ADDR) == PRE_DEC        \
1560       || GET_CODE (ADDR) == POST_DEC    \
1561       || GET_CODE (ADDR) == PRE_INC     \
1562       || GET_CODE (ADDR) == POST_INC)   \
1563     goto LABEL
1564 \f
1565 #define TARGET_ASM_SELECT_SECTION  pa_select_section
1566
1567 /* Return a nonzero value if DECL has a section attribute.  */
1568 #define IN_NAMED_SECTION_P(DECL) \
1569   ((TREE_CODE (DECL) == FUNCTION_DECL || TREE_CODE (DECL) == VAR_DECL) \
1570    && DECL_SECTION_NAME (DECL) != NULL_TREE)
1571
1572 /* Define this macro if references to a symbol must be treated
1573    differently depending on something about the variable or
1574    function named by the symbol (such as what section it is in).
1575
1576    The macro definition, if any, is executed immediately after the
1577    rtl for DECL or other node is created.
1578    The value of the rtl will be a `mem' whose address is a
1579    `symbol_ref'.
1580
1581    The usual thing for this macro to do is to a flag in the
1582    `symbol_ref' (such as `SYMBOL_REF_FLAG') or to store a modified
1583    name string in the `symbol_ref' (if one bit is not enough
1584    information).
1585
1586    On the HP-PA we use this to indicate if a symbol is in text or
1587    data space.  Also, function labels need special treatment.  */
1588
1589 #define TEXT_SPACE_P(DECL)\
1590   (TREE_CODE (DECL) == FUNCTION_DECL                                    \
1591    || (TREE_CODE (DECL) == VAR_DECL                                     \
1592        && TREE_READONLY (DECL) && ! TREE_SIDE_EFFECTS (DECL)            \
1593        && (! DECL_INITIAL (DECL) || ! reloc_needed (DECL_INITIAL (DECL))) \
1594        && !flag_pic)                                                    \
1595    || CONSTANT_CLASS_P (DECL))
1596
1597 #define FUNCTION_NAME_P(NAME)  (*(NAME) == '@')
1598
1599 /* Specify the machine mode that this machine uses for the index in the
1600    tablejump instruction.  For small tables, an element consists of a
1601    ia-relative branch and its delay slot.  When -mbig-switch is specified,
1602    we use a 32-bit absolute address for non-pic code, and a 32-bit offset
1603    for both 32 and 64-bit pic code.  */
1604 #define CASE_VECTOR_MODE (TARGET_BIG_SWITCH ? SImode : DImode)
1605
1606 /* Jump tables must be 32-bit aligned, no matter the size of the element.  */
1607 #define ADDR_VEC_ALIGN(ADDR_VEC) 2
1608
1609 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1610 #define DEFAULT_SIGNED_CHAR 1
1611
1612 /* Max number of bytes we can move from memory to memory
1613    in one reasonably fast instruction.  */
1614 #define MOVE_MAX 8
1615
1616 /* Higher than the default as we prefer to use simple move insns
1617    (better scheduling and delay slot filling) and because our
1618    built-in block move is really a 2X unrolled loop. 
1619
1620    Believe it or not, this has to be big enough to allow for copying all
1621    arguments passed in registers to avoid infinite recursion during argument
1622    setup for a function call.  Why?  Consider how we copy the stack slots
1623    reserved for parameters when they may be trashed by a call.  */
1624 #define MOVE_RATIO (TARGET_64BIT ? 8 : 4)
1625
1626 /* Define if operations between registers always perform the operation
1627    on the full register even if a narrower mode is specified.  */
1628 #define WORD_REGISTER_OPERATIONS
1629
1630 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1631    will either zero-extend or sign-extend.  The value of this macro should
1632    be the code that says which one of the two operations is implicitly
1633    done, UNKNOWN if none.  */
1634 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1635
1636 /* Nonzero if access to memory by bytes is slow and undesirable.  */
1637 #define SLOW_BYTE_ACCESS 1
1638
1639 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1640    is done just by pretending it is already truncated.  */
1641 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1642
1643 /* Specify the machine mode that pointers have.
1644    After generation of rtl, the compiler makes no further distinction
1645    between pointers and any other objects of this machine mode.  */
1646 #define Pmode word_mode
1647
1648 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1649    return the mode to be used for the comparison.  For floating-point, CCFPmode
1650    should be used.  CC_NOOVmode should be used when the first operand is a
1651    PLUS, MINUS, or NEG.  CCmode should be used when no special processing is
1652    needed.  */
1653 #define SELECT_CC_MODE(OP,X,Y) \
1654   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode : CCmode)    \
1655
1656 /* A function address in a call instruction
1657    is a byte address (for indexing purposes)
1658    so give the MEM rtx a byte's mode.  */
1659 #define FUNCTION_MODE SImode
1660
1661 /* Define this if addresses of constant functions
1662    shouldn't be put through pseudo regs where they can be cse'd.
1663    Desirable on machines where ordinary constants are expensive
1664    but a CALL with constant address is cheap.  */
1665 #define NO_FUNCTION_CSE
1666
1667 /* Define this to be nonzero if shift instructions ignore all but the low-order
1668    few bits.  */
1669 #define SHIFT_COUNT_TRUNCATED 1
1670
1671 /* Compute extra cost of moving data between one register class
1672    and another.
1673
1674    Make moves from SAR so expensive they should never happen.  We used to
1675    have 0xffff here, but that generates overflow in rare cases.
1676
1677    Copies involving a FP register and a non-FP register are relatively
1678    expensive because they must go through memory.
1679
1680    Other copies are reasonably cheap.  */
1681 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1682  (CLASS1 == SHIFT_REGS ? 0x100                                  \
1683   : FP_REG_CLASS_P (CLASS1) && ! FP_REG_CLASS_P (CLASS2) ? 16   \
1684   : FP_REG_CLASS_P (CLASS2) && ! FP_REG_CLASS_P (CLASS1) ? 16   \
1685   : 2)
1686
1687 /* Adjust the cost of branches.  */
1688 #define BRANCH_COST (pa_cpu == PROCESSOR_8000 ? 2 : 1)
1689
1690 /* Handling the special cases is going to get too complicated for a macro,
1691    just call `pa_adjust_insn_length' to do the real work.  */
1692 #define ADJUST_INSN_LENGTH(INSN, LENGTH)        \
1693   LENGTH += pa_adjust_insn_length (INSN, LENGTH);
1694
1695 /* Millicode insns are actually function calls with some special
1696    constraints on arguments and register usage.
1697
1698    Millicode calls always expect their arguments in the integer argument
1699    registers, and always return their result in %r29 (ret1).  They
1700    are expected to clobber their arguments, %r1, %r29, and the return
1701    pointer which is %r31 on 32-bit and %r2 on 64-bit, and nothing else.
1702
1703    This macro tells reorg that the references to arguments and
1704    millicode calls do not appear to happen until after the millicode call.
1705    This allows reorg to put insns which set the argument registers into the
1706    delay slot of the millicode call -- thus they act more like traditional
1707    CALL_INSNs.
1708
1709    Note we cannot consider side effects of the insn to be delayed because
1710    the branch and link insn will clobber the return pointer.  If we happened
1711    to use the return pointer in the delay slot of the call, then we lose.
1712
1713    get_attr_type will try to recognize the given insn, so make sure to
1714    filter out things it will not accept -- SEQUENCE, USE and CLOBBER insns
1715    in particular.  */
1716 #define INSN_REFERENCES_ARE_DELAYED(X) (insn_refs_are_delayed (X))
1717
1718 \f
1719 /* Control the assembler format that we output.  */
1720
1721 /* A C string constant describing how to begin a comment in the target
1722    assembler language.  The compiler assumes that the comment will end at
1723    the end of the line.  */
1724
1725 #define ASM_COMMENT_START ";"
1726
1727 /* Output to assembler file text saying following lines
1728    may contain character constants, extra white space, comments, etc.  */
1729
1730 #define ASM_APP_ON ""
1731
1732 /* Output to assembler file text saying following lines
1733    no longer contain unusual constructs.  */
1734
1735 #define ASM_APP_OFF ""
1736
1737 /* This is how to output the definition of a user-level label named NAME,
1738    such as the label on a static function or variable NAME.  */
1739
1740 #define ASM_OUTPUT_LABEL(FILE, NAME)    \
1741   do { assemble_name (FILE, NAME);      \
1742        fputc ('\n', FILE); } while (0)
1743
1744 /* This is how to output a reference to a user-level label named NAME.
1745    `assemble_name' uses this.  */
1746
1747 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1748   do {                                  \
1749     const char *xname = (NAME);         \
1750     if (FUNCTION_NAME_P (NAME))         \
1751       xname += 1;                       \
1752     if (xname[0] == '*')                \
1753       xname += 1;                       \
1754     else                                \
1755       fputs (user_label_prefix, FILE);  \
1756     fputs (xname, FILE);                \
1757   } while (0)
1758
1759 /* This how we output the symbol_ref X.  */
1760
1761 #define ASM_OUTPUT_SYMBOL_REF(FILE,X) \
1762   do {                                                 \
1763     SYMBOL_REF_FLAGS (X) |= SYMBOL_FLAG_REFERENCED;    \
1764     assemble_name (FILE, XSTR (X, 0));                 \
1765   } while (0)
1766
1767 /* This is how to store into the string LABEL
1768    the symbol_ref name of an internal numbered label where
1769    PREFIX is the class of label and NUM is the number within the class.
1770    This is suitable for output with `assemble_name'.  */
1771
1772 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1773   sprintf (LABEL, "*%c$%s%04ld", (PREFIX)[0], (PREFIX) + 1, (long)(NUM))
1774
1775 #define TARGET_ASM_GLOBALIZE_LABEL pa_globalize_label
1776
1777 #define ASM_OUTPUT_ASCII(FILE, P, SIZE)  \
1778   output_ascii ((FILE), (P), (SIZE))
1779
1780 /* Jump tables are always placed in the text section.  Technically, it
1781    is possible to put them in the readonly data section when -mbig-switch
1782    is specified.  This has the benefit of getting the table out of .text
1783    and reducing branch lengths as a result.  The downside is that an
1784    additional insn (addil) is needed to access the table when generating
1785    PIC code.  The address difference table also has to use 32-bit
1786    pc-relative relocations.  Currently, GAS does not support these
1787    relocations, although it is easily modified to do this operation.
1788    The table entries need to look like "$L1+(.+8-$L0)-$PIC_pcrel$0"
1789    when using ELF GAS.  A simple difference can be used when using
1790    SOM GAS or the HP assembler.  The final downside is GDB complains
1791    about the nesting of the label for the table when debugging.  */
1792
1793 #define JUMP_TABLES_IN_TEXT_SECTION 1
1794
1795 /* This is how to output an element of a case-vector that is absolute.  */
1796
1797 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1798   if (TARGET_BIG_SWITCH)                                                \
1799     fprintf (FILE, "\t.word L$%04d\n", VALUE);                          \
1800   else                                                                  \
1801     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1802
1803 /* This is how to output an element of a case-vector that is relative. 
1804    Since we always place jump tables in the text section, the difference
1805    is absolute and requires no relocation.  */
1806
1807 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
1808   if (TARGET_BIG_SWITCH)                                                \
1809     fprintf (FILE, "\t.word L$%04d-L$%04d\n", VALUE, REL);              \
1810   else                                                                  \
1811     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1812
1813 /* This is how to output an assembler line that says to advance the
1814    location counter to a multiple of 2**LOG bytes.  */
1815
1816 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1817     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
1818
1819 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1820   fprintf (FILE, "\t.blockz "HOST_WIDE_INT_PRINT_UNSIGNED"\n",          \
1821            (unsigned HOST_WIDE_INT)(SIZE))
1822
1823 /* This says how to output an assembler line to define an uninitialized
1824    global variable with size SIZE (in bytes) and alignment ALIGN (in bits).
1825    This macro exists to properly support languages like C++ which do not
1826    have common data.  */
1827
1828 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)           \
1829   pa_asm_output_aligned_bss (FILE, NAME, SIZE, ALIGN)
1830   
1831 /* This says how to output an assembler line to define a global common symbol
1832    with size SIZE (in bytes) and alignment ALIGN (in bits).  */
1833
1834 #define ASM_OUTPUT_ALIGNED_COMMON(FILE, NAME, SIZE, ALIGN)              \
1835   pa_asm_output_aligned_common (FILE, NAME, SIZE, ALIGN)
1836
1837 /* This says how to output an assembler line to define a local common symbol
1838    with size SIZE (in bytes) and alignment ALIGN (in bits).  This macro
1839    controls how the assembler definitions of uninitialized static variables
1840    are output.  */
1841
1842 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGN)               \
1843   pa_asm_output_aligned_local (FILE, NAME, SIZE, ALIGN)
1844   
1845   
1846 #define ASM_PN_FORMAT "%s___%lu"
1847
1848 /* All HP assemblers use "!" to separate logical lines.  */
1849 #define IS_ASM_LOGICAL_LINE_SEPARATOR(C) ((C) == '!')
1850
1851 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
1852   ((CHAR) == '@' || (CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^')
1853
1854 /* Print operand X (an rtx) in assembler syntax to file FILE.
1855    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
1856    For `%' followed by punctuation, CODE is the punctuation and X is null.
1857
1858    On the HP-PA, the CODE can be `r', meaning this is a register-only operand
1859    and an immediate zero should be represented as `r0'.
1860
1861    Several % codes are defined:
1862    O an operation
1863    C compare conditions
1864    N extract conditions
1865    M modifier to handle preincrement addressing for memory refs.
1866    F modifier to handle preincrement addressing for fp memory refs */
1867
1868 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1869
1870 \f
1871 /* Print a memory address as an operand to reference that memory location.  */
1872
1873 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
1874 { rtx addr = ADDR;                                                      \
1875   switch (GET_CODE (addr))                                              \
1876     {                                                                   \
1877     case REG:                                                           \
1878       fprintf (FILE, "0(%s)", reg_names [REGNO (addr)]);                \
1879       break;                                                            \
1880     case PLUS:                                                          \
1881       gcc_assert (GET_CODE (XEXP (addr, 1)) == CONST_INT);              \
1882       fprintf (FILE, "%d(%s)", (int)INTVAL (XEXP (addr, 1)),            \
1883                reg_names [REGNO (XEXP (addr, 0))]);                     \
1884       break;                                                            \
1885     case LO_SUM:                                                        \
1886       if (!symbolic_operand (XEXP (addr, 1), VOIDmode))                 \
1887         fputs ("R'", FILE);                                             \
1888       else if (flag_pic == 0)                                           \
1889         fputs ("RR'", FILE);                                            \
1890       else                                                              \
1891         fputs ("RT'", FILE);                                            \
1892       output_global_address (FILE, XEXP (addr, 1), 0);                  \
1893       fputs ("(", FILE);                                                \
1894       output_operand (XEXP (addr, 0), 0);                               \
1895       fputs (")", FILE);                                                \
1896       break;                                                            \
1897     case CONST_INT:                                                     \
1898       fprintf (FILE, HOST_WIDE_INT_PRINT_DEC "(%%r0)", INTVAL (addr));  \
1899       break;                                                            \
1900     default:                                                            \
1901       output_addr_const (FILE, addr);                                   \
1902     }}
1903
1904 \f
1905 /* Find the return address associated with the frame given by
1906    FRAMEADDR.  */
1907 #define RETURN_ADDR_RTX(COUNT, FRAMEADDR)                                \
1908   (return_addr_rtx (COUNT, FRAMEADDR))
1909
1910 /* Used to mask out junk bits from the return address, such as
1911    processor state, interrupt status, condition codes and the like.  */
1912 #define MASK_RETURN_ADDR                                                \
1913   /* The privilege level is in the two low order bits, mask em out      \
1914      of the return address.  */                                         \
1915   (GEN_INT (-4))
1916
1917 /* The number of Pmode words for the setjmp buffer.  */
1918 #define JMP_BUF_SIZE 50
1919
1920 /* We need a libcall to canonicalize function pointers on TARGET_ELF32.  */
1921 #define CANONICALIZE_FUNCPTR_FOR_COMPARE_LIBCALL \
1922   "__canonicalize_funcptr_for_compare"
1923
1924 #ifdef HAVE_AS_TLS
1925 #undef TARGET_HAVE_TLS
1926 #define TARGET_HAVE_TLS true
1927 #endif