OSDN Git Service

PR middle-end/32398
[pf3gnuchains/gcc-fork.git] / gcc / config / pa / pa.h
1 /* Definitions of target machine for GNU compiler, for the HP Spectrum.
2    Copyright (C) 1992, 1993, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007 Free Software Foundation, Inc.
4    Contributed by Michael Tiemann (tiemann@cygnus.com) of Cygnus Support
5    and Tim Moore (moore@defmacro.cs.utah.edu) of the Center for
6    Software Science at the University of Utah.
7
8 This file is part of GCC.
9
10 GCC is free software; you can redistribute it and/or modify
11 it under the terms of the GNU General Public License as published by
12 the Free Software Foundation; either version 2, or (at your option)
13 any later version.
14
15 GCC is distributed in the hope that it will be useful,
16 but WITHOUT ANY WARRANTY; without even the implied warranty of
17 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
18 GNU General Public License for more details.
19
20 You should have received a copy of the GNU General Public License
21 along with GCC; see the file COPYING.  If not, write to
22 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
23 Boston, MA 02110-1301, USA.  */
24
25 enum cmp_type                           /* comparison type */
26 {
27   CMP_SI,                               /* compare integers */
28   CMP_SF,                               /* compare single precision floats */
29   CMP_DF,                               /* compare double precision floats */
30   CMP_MAX                               /* max comparison type */
31 };
32
33 /* For long call handling.  */
34 extern unsigned long total_code_bytes;
35
36 /* Which processor to schedule for.  */
37
38 enum processor_type
39 {
40   PROCESSOR_700,
41   PROCESSOR_7100,
42   PROCESSOR_7100LC,
43   PROCESSOR_7200,
44   PROCESSOR_7300,
45   PROCESSOR_8000
46 };
47
48 /* For -mschedule= option.  */
49 extern enum processor_type pa_cpu;
50
51 /* For -munix= option.  */
52 extern int flag_pa_unix;
53
54 #define pa_cpu_attr ((enum attr_cpu)pa_cpu)
55
56 /* Print subsidiary information on the compiler version in use.  */
57
58 #define TARGET_VERSION fputs (" (hppa)", stderr);
59
60 #define TARGET_PA_10 (!TARGET_PA_11 && !TARGET_PA_20)
61
62 /* Generate code for the HPPA 2.0 architecture in 64bit mode.  */
63 #ifndef TARGET_64BIT
64 #define TARGET_64BIT 0
65 #endif
66
67 /* Generate code for ELF32 ABI.  */
68 #ifndef TARGET_ELF32
69 #define TARGET_ELF32 0
70 #endif
71
72 /* Generate code for SOM 32bit ABI.  */
73 #ifndef TARGET_SOM
74 #define TARGET_SOM 0
75 #endif
76
77 /* HP-UX UNIX features.  */
78 #ifndef TARGET_HPUX
79 #define TARGET_HPUX 0
80 #endif
81
82 /* HP-UX 10.10 UNIX 95 features.  */
83 #ifndef TARGET_HPUX_10_10
84 #define TARGET_HPUX_10_10 0
85 #endif
86
87 /* HP-UX 11.* features (11.00, 11.11, 11.23, etc.)  */
88 #ifndef TARGET_HPUX_11
89 #define TARGET_HPUX_11 0
90 #endif
91
92 /* HP-UX 11i multibyte and UNIX 98 extensions.  */
93 #ifndef TARGET_HPUX_11_11
94 #define TARGET_HPUX_11_11 0
95 #endif
96
97 /* The following three defines are potential target switches.  The current
98    defines are optimal given the current capabilities of GAS and GNU ld.  */
99
100 /* Define to a C expression evaluating to true to use long absolute calls.
101    Currently, only the HP assembler and SOM linker support long absolute
102    calls.  They are used only in non-pic code.  */
103 #define TARGET_LONG_ABS_CALL (TARGET_SOM && !TARGET_GAS)
104
105 /* Define to a C expression evaluating to true to use long pic symbol
106    difference calls.  This is a call variant similar to the long pic
107    pc-relative call.  Long pic symbol difference calls are only used with
108    the HP SOM linker.  Currently, only the HP assembler supports these
109    calls.  GAS doesn't allow an arbitrary difference of two symbols.  */
110 #define TARGET_LONG_PIC_SDIFF_CALL (!TARGET_GAS)
111
112 /* Define to a C expression evaluating to true to use long pic
113    pc-relative calls.  Long pic pc-relative calls are only used with
114    GAS.  Currently, they are usable for calls within a module but
115    not for external calls.  */
116 #define TARGET_LONG_PIC_PCREL_CALL 0
117
118 /* Define to a C expression evaluating to true to use SOM secondary
119    definition symbols for weak support.  Linker support for secondary
120    definition symbols is buggy prior to HP-UX 11.X.  */
121 #define TARGET_SOM_SDEF 0
122
123 /* Define to a C expression evaluating to true to save the entry value
124    of SP in the current frame marker.  This is normally unnecessary.
125    However, the HP-UX unwind library looks at the SAVE_SP callinfo flag.
126    HP compilers don't use this flag but it is supported by the assembler.
127    We set this flag to indicate that register %r3 has been saved at the
128    start of the frame.  Thus, when the HP unwind library is used, we
129    need to generate additional code to save SP into the frame marker.  */
130 #define TARGET_HPUX_UNWIND_LIBRARY 0
131
132 #ifndef TARGET_DEFAULT
133 #define TARGET_DEFAULT (MASK_GAS | MASK_JUMP_IN_DELAY | MASK_BIG_SWITCH)
134 #endif
135
136 #ifndef TARGET_CPU_DEFAULT
137 #define TARGET_CPU_DEFAULT 0
138 #endif
139
140 #ifndef TARGET_SCHED_DEFAULT
141 #define TARGET_SCHED_DEFAULT PROCESSOR_8000
142 #endif
143
144 /* Support for a compile-time default CPU, et cetera.  The rules are:
145    --with-schedule is ignored if -mschedule is specified.
146    --with-arch is ignored if -march is specified.  */
147 #define OPTION_DEFAULT_SPECS \
148   {"arch", "%{!march=*:-march=%(VALUE)}" }, \
149   {"schedule", "%{!mschedule=*:-mschedule=%(VALUE)}" }
150
151 /* Specify the dialect of assembler to use.  New mnemonics is dialect one
152    and the old mnemonics are dialect zero.  */
153 #define ASSEMBLER_DIALECT (TARGET_PA_20 ? 1 : 0)
154
155 #define OVERRIDE_OPTIONS override_options ()
156
157 /* Override some settings from dbxelf.h.  */
158
159 /* We do not have to be compatible with dbx, so we enable gdb extensions
160    by default.  */
161 #define DEFAULT_GDB_EXTENSIONS 1
162
163 /* This used to be zero (no max length), but big enums and such can
164    cause huge strings which killed gas.
165
166    We also have to avoid lossage in dbxout.c -- it does not compute the
167    string size accurately, so we are real conservative here.  */
168 #undef DBX_CONTIN_LENGTH
169 #define DBX_CONTIN_LENGTH 3000
170
171 /* GDB always assumes the current function's frame begins at the value
172    of the stack pointer upon entry to the current function.  Accessing
173    local variables and parameters passed on the stack is done using the
174    base of the frame + an offset provided by GCC.
175
176    For functions which have frame pointers this method works fine;
177    the (frame pointer) == (stack pointer at function entry) and GCC provides
178    an offset relative to the frame pointer.
179
180    This loses for functions without a frame pointer; GCC provides an offset
181    which is relative to the stack pointer after adjusting for the function's
182    frame size.  GDB would prefer the offset to be relative to the value of
183    the stack pointer at the function's entry.  Yuk!  */
184 #define DEBUGGER_AUTO_OFFSET(X) \
185   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) \
186     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
187
188 #define DEBUGGER_ARG_OFFSET(OFFSET, X) \
189   ((GET_CODE (X) == PLUS ? OFFSET : 0) \
190     + (frame_pointer_needed ? 0 : compute_frame_size (get_frame_size (), 0)))
191
192 #define TARGET_CPU_CPP_BUILTINS()                               \
193 do {                                                            \
194      builtin_assert("cpu=hppa");                                \
195      builtin_assert("machine=hppa");                            \
196      builtin_define("__hppa");                                  \
197      builtin_define("__hppa__");                                \
198      if (TARGET_PA_20)                                          \
199        builtin_define("_PA_RISC2_0");                           \
200      else if (TARGET_PA_11)                                     \
201        builtin_define("_PA_RISC1_1");                           \
202      else                                                       \
203        builtin_define("_PA_RISC1_0");                           \
204 } while (0)
205
206 /* An old set of OS defines for various BSD-like systems.  */
207 #define TARGET_OS_CPP_BUILTINS()                                \
208   do                                                            \
209     {                                                           \
210         builtin_define_std ("REVARGV");                         \
211         builtin_define_std ("hp800");                           \
212         builtin_define_std ("hp9000");                          \
213         builtin_define_std ("hp9k8");                           \
214         if (!c_dialect_cxx () && !flag_iso)                     \
215           builtin_define ("hppa");                              \
216         builtin_define_std ("spectrum");                        \
217         builtin_define_std ("unix");                            \
218         builtin_assert ("system=bsd");                          \
219         builtin_assert ("system=unix");                         \
220     }                                                           \
221   while (0)
222
223 #define CC1_SPEC "%{pg:} %{p:}"
224
225 #define LINK_SPEC "%{mlinker-opt:-O} %{!shared:-u main} %{shared:-b}"
226
227 /* We don't want -lg.  */
228 #ifndef LIB_SPEC
229 #define LIB_SPEC "%{!p:%{!pg:-lc}}%{p:-lc_p}%{pg:-lc_p}"
230 #endif
231
232 /* This macro defines command-line switches that modify the default
233    target name.
234
235    The definition is be an initializer for an array of structures.  Each
236    array element has have three elements: the switch name, one of the
237    enumeration codes ADD or DELETE to indicate whether the string should be
238    inserted or deleted, and the string to be inserted or deleted.  */
239 #define MODIFY_TARGET_NAME {{"-32", DELETE, "64"}, {"-64", ADD, "64"}}
240
241 /* Make gcc agree with <machine/ansi.h> */
242
243 #define SIZE_TYPE "unsigned int"
244 #define PTRDIFF_TYPE "int"
245 #define WCHAR_TYPE "unsigned int"
246 #define WCHAR_TYPE_SIZE 32
247
248 /* Show we can debug even without a frame pointer.  */
249 #define CAN_DEBUG_WITHOUT_FP
250 \f
251 /* target machine storage layout */
252 typedef struct machine_function GTY(())
253 {
254   /* Flag indicating that a .NSUBSPA directive has been output for
255      this function.  */
256   int in_nsubspa;
257 } machine_function;
258
259 /* Define this macro if it is advisable to hold scalars in registers
260    in a wider mode than that declared by the program.  In such cases, 
261    the value is constrained to be within the bounds of the declared
262    type, but kept valid in the wider mode.  The signedness of the
263    extension may differ from that of the type.  */
264
265 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)  \
266   if (GET_MODE_CLASS (MODE) == MODE_INT \
267       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD)         \
268     (MODE) = word_mode;
269
270 /* Define this if most significant bit is lowest numbered
271    in instructions that operate on numbered bit-fields.  */
272 #define BITS_BIG_ENDIAN 1
273
274 /* Define this if most significant byte of a word is the lowest numbered.  */
275 /* That is true on the HP-PA.  */
276 #define BYTES_BIG_ENDIAN 1
277
278 /* Define this if most significant word of a multiword number is lowest
279    numbered.  */
280 #define WORDS_BIG_ENDIAN 1
281
282 #define MAX_BITS_PER_WORD 64
283
284 /* Width of a word, in units (bytes).  */
285 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
286
287 /* Minimum number of units in a word.  If this is undefined, the default
288    is UNITS_PER_WORD.  Otherwise, it is the constant value that is the
289    smallest value that UNITS_PER_WORD can have at run-time.
290
291    FIXME: This needs to be 4 when TARGET_64BIT is true to suppress the
292    building of various TImode routines in libgcc.  The HP runtime
293    specification doesn't provide the alignment requirements and calling
294    conventions for TImode variables.  */
295 #define MIN_UNITS_PER_WORD 4
296
297 /* The widest floating point format supported by the hardware.  Note that
298    setting this influences some Ada floating point type sizes, currently
299    required for GNAT to operate properly.  */
300 #define WIDEST_HARDWARE_FP_SIZE 64
301
302 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
303 #define PARM_BOUNDARY BITS_PER_WORD
304
305 /* Largest alignment required for any stack parameter, in bits.
306    Don't define this if it is equal to PARM_BOUNDARY */
307 #define MAX_PARM_BOUNDARY BIGGEST_ALIGNMENT
308
309 /* Boundary (in *bits*) on which stack pointer is always aligned;
310    certain optimizations in combine depend on this.
311
312    The HP-UX runtime documents mandate 64-byte and 16-byte alignment for
313    the stack on the 32 and 64-bit ports, respectively.  However, we
314    are only guaranteed that the stack is aligned to BIGGEST_ALIGNMENT
315    in main.  Thus, we treat the former as the preferred alignment.  */
316 #define STACK_BOUNDARY BIGGEST_ALIGNMENT
317 #define PREFERRED_STACK_BOUNDARY (TARGET_64BIT ? 128 : 512)
318
319 /* Allocation boundary (in *bits*) for the code of a function.  */
320 #define FUNCTION_BOUNDARY BITS_PER_WORD
321
322 /* Alignment of field after `int : 0' in a structure.  */
323 #define EMPTY_FIELD_BOUNDARY 32
324
325 /* Every structure's size must be a multiple of this.  */
326 #define STRUCTURE_SIZE_BOUNDARY 8
327
328 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
329 #define PCC_BITFIELD_TYPE_MATTERS 1
330
331 /* No data type wants to be aligned rounder than this.  */
332 #define BIGGEST_ALIGNMENT (2 * BITS_PER_WORD)
333
334 /* Get around hp-ux assembler bug, and make strcpy of constants fast.  */
335 #define CONSTANT_ALIGNMENT(CODE, TYPEALIGN) \
336   ((TYPEALIGN) < 32 ? 32 : (TYPEALIGN))
337
338 /* Make arrays of chars word-aligned for the same reasons.  */
339 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
340   (TREE_CODE (TYPE) == ARRAY_TYPE               \
341    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
342    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
343
344 /* Set this nonzero if move instructions will actually fail to work
345    when given unaligned data.  */
346 #define STRICT_ALIGNMENT 1
347
348 /* Value is 1 if it is a good idea to tie two pseudo registers
349    when one has mode MODE1 and one has mode MODE2.
350    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
351    for any hard reg, then this must be 0 for correct output.  */
352 #define MODES_TIEABLE_P(MODE1, MODE2) \
353   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
354
355 /* Specify the registers used for certain standard purposes.
356    The values of these macros are register numbers.  */
357
358 /* The HP-PA pc isn't overloaded on a register that the compiler knows about.  */
359 /* #define PC_REGNUM  */
360
361 /* Register to use for pushing function arguments.  */
362 #define STACK_POINTER_REGNUM 30
363
364 /* Base register for access to local variables of the function.  */
365 #define FRAME_POINTER_REGNUM 3
366
367 /* Value should be nonzero if functions must have frame pointers.  */
368 #define FRAME_POINTER_REQUIRED \
369   (current_function_calls_alloca)
370
371 /* Don't allow hard registers to be renamed into r2 unless r2
372    is already live or already being saved (due to eh).  */
373
374 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
375   ((NEW_REG) != 2 || df_regs_ever_live_p (2) || current_function_calls_eh_return)
376
377 /* C statement to store the difference between the frame pointer
378    and the stack pointer values immediately after the function prologue.
379
380    Note, we always pretend that this is a leaf function because if
381    it's not, there's no point in trying to eliminate the
382    frame pointer.  If it is a leaf function, we guessed right!  */
383 #define INITIAL_FRAME_POINTER_OFFSET(VAR) \
384   do {(VAR) = - compute_frame_size (get_frame_size (), 0);} while (0)
385
386 /* Base register for access to arguments of the function.  */
387 #define ARG_POINTER_REGNUM (TARGET_64BIT ? 29 : 3)
388
389 /* Register in which static-chain is passed to a function.  */
390 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? 31 : 29)
391
392 /* Register used to address the offset table for position-independent
393    data references.  */
394 #define PIC_OFFSET_TABLE_REGNUM \
395   (flag_pic ? (TARGET_64BIT ? 27 : 19) : INVALID_REGNUM)
396
397 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED 1
398
399 /* Function to return the rtx used to save the pic offset table register
400    across function calls.  */
401 extern struct rtx_def *hppa_pic_save_rtx (void);
402
403 #define DEFAULT_PCC_STRUCT_RETURN 0
404
405 /* Register in which address to store a structure value
406    is passed to a function.  */
407 #define PA_STRUCT_VALUE_REGNUM 28
408
409 /* Describe how we implement __builtin_eh_return.  */
410 #define EH_RETURN_DATA_REGNO(N) \
411   ((N) < 3 ? (N) + 20 : (N) == 3 ? 31 : INVALID_REGNUM)
412 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 29)
413 #define EH_RETURN_HANDLER_RTX pa_eh_return_handler_rtx ()
414
415 /* Offset from the frame pointer register value to the top of stack.  */
416 #define FRAME_POINTER_CFA_OFFSET(FNDECL) 0
417
418 /* A C expression whose value is RTL representing the location of the
419    incoming return address at the beginning of any function, before the
420    prologue.  You only need to define this macro if you want to support
421    call frame debugging information like that provided by DWARF 2.  */
422 #define INCOMING_RETURN_ADDR_RTX (gen_rtx_REG (word_mode, 2))
423 #define DWARF_FRAME_RETURN_COLUMN (DWARF_FRAME_REGNUM (2))
424
425 /* A C expression whose value is an integer giving a DWARF 2 column
426    number that may be used as an alternate return column.  This should
427    be defined only if DWARF_FRAME_RETURN_COLUMN is set to a general
428    register, but an alternate column needs to be used for signal frames.
429
430    Column 0 is not used but unfortunately its register size is set to
431    4 bytes (sizeof CCmode) so it can't be used on 64-bit targets.  */
432 #define DWARF_ALT_FRAME_RETURN_COLUMN FIRST_PSEUDO_REGISTER
433
434 /* This macro chooses the encoding of pointers embedded in the exception
435    handling sections.  If at all possible, this should be defined such
436    that the exception handling section will not require dynamic relocations,
437    and so may be read-only.
438
439    Because the HP assembler auto aligns, it is necessary to use
440    DW_EH_PE_aligned.  It's not possible to make the data read-only
441    on the HP-UX SOM port since the linker requires fixups for label
442    differences in different sections to be word aligned.  However,
443    the SOM linker can do unaligned fixups for absolute pointers.
444    We also need aligned pointers for global and function pointers.
445
446    Although the HP-UX 64-bit ELF linker can handle unaligned pc-relative
447    fixups, the runtime doesn't have a consistent relationship between
448    text and data for dynamically loaded objects.  Thus, it's not possible
449    to use pc-relative encoding for pointers on this target.  It may be
450    possible to use segment relative encodings but GAS doesn't currently
451    have a mechanism to generate these encodings.  For other targets, we
452    use pc-relative encoding for pointers.  If the pointer might require
453    dynamic relocation, we make it indirect.  */
454 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)                       \
455   (TARGET_GAS && !TARGET_HPUX                                           \
456    ? (DW_EH_PE_pcrel                                                    \
457       | ((GLOBAL) || (CODE) == 2 ? DW_EH_PE_indirect : 0)               \
458       | (TARGET_64BIT ? DW_EH_PE_sdata8 : DW_EH_PE_sdata4))             \
459    : (!TARGET_GAS || (GLOBAL) || (CODE) == 2                            \
460       ? DW_EH_PE_aligned : DW_EH_PE_absptr))
461
462 /* Handle special EH pointer encodings.  Absolute, pc-relative, and
463    indirect are handled automatically.  We output pc-relative, and
464    indirect pc-relative ourself since we need some special magic to
465    generate pc-relative relocations, and to handle indirect function
466    pointers.  */
467 #define ASM_MAYBE_OUTPUT_ENCODED_ADDR_RTX(FILE, ENCODING, SIZE, ADDR, DONE) \
468   do {                                                                  \
469     if (((ENCODING) & 0x70) == DW_EH_PE_pcrel)                          \
470       {                                                                 \
471         fputs (integer_asm_op (SIZE, FALSE), FILE);                     \
472         if ((ENCODING) & DW_EH_PE_indirect)                             \
473           output_addr_const (FILE, get_deferred_plabel (ADDR));         \
474         else                                                            \
475           assemble_name (FILE, XSTR ((ADDR), 0));                       \
476         fputs ("+8-$PIC_pcrel$0", FILE);                                \
477         goto DONE;                                                      \
478       }                                                                 \
479     } while (0)
480 \f
481
482 /* The class value for index registers, and the one for base regs.  */
483 #define INDEX_REG_CLASS GENERAL_REGS
484 #define BASE_REG_CLASS GENERAL_REGS
485
486 #define FP_REG_CLASS_P(CLASS) \
487   ((CLASS) == FP_REGS || (CLASS) == FPUPPER_REGS)
488
489 /* True if register is floating-point.  */
490 #define FP_REGNO_P(N) ((N) >= FP_REG_FIRST && (N) <= FP_REG_LAST)
491
492 /* Given an rtx X being reloaded into a reg required to be
493    in class CLASS, return the class of reg to actually use.
494    In general this is just CLASS; but on some machines
495    in some cases it is preferable to use a more restrictive class.  */
496 #define PREFERRED_RELOAD_CLASS(X,CLASS) (CLASS)
497
498 #define MAYBE_FP_REG_CLASS_P(CLASS) \
499   reg_classes_intersect_p ((CLASS), FP_REGS)
500
501 /* On the PA it is not possible to directly move data between
502    GENERAL_REGS and FP_REGS.  On the 32-bit port, we use the
503    location at SP-16.  We don't expose this location in the RTL to
504    avoid scheduling related problems.  For example, the store and
505    load could be separated by a call to a pure or const function
506    which has no frame and uses SP-16.  */
507 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)                   \
508   (TARGET_64BIT                                                         \
509    && (MAYBE_FP_REG_CLASS_P (CLASS1) != FP_REG_CLASS_P (CLASS2)         \
510        || MAYBE_FP_REG_CLASS_P (CLASS2) != FP_REG_CLASS_P (CLASS1)))
511
512 \f
513 /* Stack layout; function entry, exit and calling.  */
514
515 /* Define this if pushing a word on the stack
516    makes the stack pointer a smaller address.  */
517 /* #define STACK_GROWS_DOWNWARD */
518
519 /* Believe it or not.  */
520 #define ARGS_GROW_DOWNWARD
521
522 /* Define this to nonzero if the nominal address of the stack frame
523    is at the high-address end of the local variables;
524    that is, each additional local variable allocated
525    goes at a more negative offset in the frame.  */
526 #define FRAME_GROWS_DOWNWARD 0
527
528 /* Offset within stack frame to start allocating local variables at.
529    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
530    first local allocated.  Otherwise, it is the offset to the BEGINNING
531    of the first local allocated.
532
533    On the 32-bit ports, we reserve one slot for the previous frame
534    pointer and one fill slot.  The fill slot is for compatibility
535    with HP compiled programs.  On the 64-bit ports, we reserve one
536    slot for the previous frame pointer.  */
537 #define STARTING_FRAME_OFFSET 8
538
539 /* Define STACK_ALIGNMENT_NEEDED to zero to disable final alignment
540    of the stack.  The default is to align it to STACK_BOUNDARY.  */
541 #define STACK_ALIGNMENT_NEEDED 0
542
543 /* If we generate an insn to push BYTES bytes,
544    this says how many the stack pointer really advances by.
545    On the HP-PA, don't define this because there are no push insns.  */
546 /*  #define PUSH_ROUNDING(BYTES) */
547
548 /* Offset of first parameter from the argument pointer register value.
549    This value will be negated because the arguments grow down.
550    Also note that on STACK_GROWS_UPWARD machines (such as this one)
551    this is the distance from the frame pointer to the end of the first
552    argument, not it's beginning.  To get the real offset of the first
553    argument, the size of the argument must be added.  */
554
555 #define FIRST_PARM_OFFSET(FNDECL) (TARGET_64BIT ? -64 : -32)
556
557 /* When a parameter is passed in a register, stack space is still
558    allocated for it.  */
559 #define REG_PARM_STACK_SPACE(DECL) (TARGET_64BIT ? 64 : 16)
560
561 /* Define this if the above stack space is to be considered part of the
562    space allocated by the caller.  */
563 #define OUTGOING_REG_PARM_STACK_SPACE 1
564
565 /* Keep the stack pointer constant throughout the function.
566    This is both an optimization and a necessity: longjmp
567    doesn't behave itself when the stack pointer moves within
568    the function!  */
569 #define ACCUMULATE_OUTGOING_ARGS 1
570
571 /* The weird HPPA calling conventions require a minimum of 48 bytes on
572    the stack: 16 bytes for register saves, and 32 bytes for magic.
573    This is the difference between the logical top of stack and the
574    actual sp.
575
576    On the 64-bit port, the HP C compiler allocates a 48-byte frame
577    marker, although the runtime documentation only describes a 16
578    byte marker.  For compatibility, we allocate 48 bytes.  */
579 #define STACK_POINTER_OFFSET \
580   (TARGET_64BIT ? -(current_function_outgoing_args_size + 48): -32)
581
582 #define STACK_DYNAMIC_OFFSET(FNDECL)    \
583   (TARGET_64BIT                         \
584    ? (STACK_POINTER_OFFSET)             \
585    : ((STACK_POINTER_OFFSET) - current_function_outgoing_args_size))
586
587 /* Value is 1 if returning from a function call automatically
588    pops the arguments described by the number-of-args field in the call.
589    FUNDECL is the declaration node of the function (as a tree),
590    FUNTYPE is the data type of the function (as a tree),
591    or for a library call it is an identifier node for the subroutine name.  */
592
593 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
594
595 /* Define how to find the value returned by a function.
596    VALTYPE is the data type of the value (as a tree).
597    If the precise function being called is known, FUNC is its FUNCTION_DECL;
598    otherwise, FUNC is 0.  */
599
600 #define FUNCTION_VALUE(VALTYPE, FUNC) function_value (VALTYPE, FUNC)
601
602 /* Define how to find the value returned by a library function
603    assuming the value has mode MODE.  */
604
605 #define LIBCALL_VALUE(MODE)     \
606   gen_rtx_REG (MODE,                                                    \
607                (! TARGET_SOFT_FLOAT                                     \
608                 && ((MODE) == SFmode || (MODE) == DFmode) ? 32 : 28))
609
610 /* 1 if N is a possible register number for a function value
611    as seen by the caller.  */
612
613 #define FUNCTION_VALUE_REGNO_P(N) \
614   ((N) == 28 || (! TARGET_SOFT_FLOAT && (N) == 32))
615
616 \f
617 /* Define a data type for recording info about an argument list
618    during the scan of that argument list.  This data type should
619    hold all necessary information about the function itself
620    and about the args processed so far, enough to enable macros
621    such as FUNCTION_ARG to determine where the next arg should go.
622
623    On the HP-PA, the WORDS field holds the number of words
624    of arguments scanned so far (including the invisible argument,
625    if any, which holds the structure-value-address).  Thus, 4 or
626    more means all following args should go on the stack.
627    
628    The INCOMING field tracks whether this is an "incoming" or
629    "outgoing" argument.
630    
631    The INDIRECT field indicates whether this is is an indirect
632    call or not.
633    
634    The NARGS_PROTOTYPE field indicates that an argument does not
635    have a prototype when it less than or equal to 0.  */
636
637 struct hppa_args {int words, nargs_prototype, incoming, indirect; };
638
639 #define CUMULATIVE_ARGS struct hppa_args
640
641 /* Initialize a variable CUM of type CUMULATIVE_ARGS
642    for a call to a function whose data type is FNTYPE.
643    For a library call, FNTYPE is 0.  */
644
645 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
646   (CUM).words = 0,                                                      \
647   (CUM).incoming = 0,                                                   \
648   (CUM).indirect = (FNTYPE) && !(FNDECL),                               \
649   (CUM).nargs_prototype = (FNTYPE && TYPE_ARG_TYPES (FNTYPE)            \
650                            ? (list_length (TYPE_ARG_TYPES (FNTYPE)) - 1 \
651                               + (TYPE_MODE (TREE_TYPE (FNTYPE)) == BLKmode \
652                                  || pa_return_in_memory (TREE_TYPE (FNTYPE), 0))) \
653                            : 0)
654
655
656
657 /* Similar, but when scanning the definition of a procedure.  We always
658    set NARGS_PROTOTYPE large so we never return a PARALLEL.  */
659
660 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM,FNTYPE,IGNORE) \
661   (CUM).words = 0,                              \
662   (CUM).incoming = 1,                           \
663   (CUM).indirect = 0,                           \
664   (CUM).nargs_prototype = 1000
665
666 /* Figure out the size in words of the function argument.  The size
667    returned by this macro should always be greater than zero because
668    we pass variable and zero sized objects by reference.  */
669
670 #define FUNCTION_ARG_SIZE(MODE, TYPE)   \
671   ((((MODE) != BLKmode \
672      ? (HOST_WIDE_INT) GET_MODE_SIZE (MODE) \
673      : int_size_in_bytes (TYPE)) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
674
675 /* Update the data in CUM to advance over an argument
676    of mode MODE and data type TYPE.
677    (TYPE is null for libcalls where that information may not be available.)  */
678
679 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
680 { (CUM).nargs_prototype--;                                              \
681   (CUM).words += FUNCTION_ARG_SIZE(MODE, TYPE)                          \
682     + (((CUM).words & 01) && (TYPE) != 0                                \
683         && FUNCTION_ARG_SIZE(MODE, TYPE) > 1);                          \
684 }
685
686 /* Determine where to put an argument to a function.
687    Value is zero to push the argument on the stack,
688    or a hard register in which to store the argument.
689
690    MODE is the argument's machine mode.
691    TYPE is the data type of the argument (as a tree).
692     This is null for libcalls where that information may
693     not be available.
694    CUM is a variable of type CUMULATIVE_ARGS which gives info about
695     the preceding args and about the function being called.
696    NAMED is nonzero if this argument is a named parameter
697     (otherwise it is an extra parameter matching an ellipsis).
698
699    On the HP-PA the first four words of args are normally in registers
700    and the rest are pushed.  But any arg that won't entirely fit in regs
701    is pushed.
702
703    Arguments passed in registers are either 1 or 2 words long.
704
705    The caller must make a distinction between calls to explicitly named
706    functions and calls through pointers to functions -- the conventions
707    are different!  Calls through pointers to functions only use general
708    registers for the first four argument words.
709
710    Of course all this is different for the portable runtime model
711    HP wants everyone to use for ELF.  Ugh.  Here's a quick description
712    of how it's supposed to work.
713
714    1) callee side remains unchanged.  It expects integer args to be
715    in the integer registers, float args in the float registers and
716    unnamed args in integer registers.
717
718    2) caller side now depends on if the function being called has
719    a prototype in scope (rather than if it's being called indirectly).
720
721       2a) If there is a prototype in scope, then arguments are passed
722       according to their type (ints in integer registers, floats in float
723       registers, unnamed args in integer registers.
724
725       2b) If there is no prototype in scope, then floating point arguments
726       are passed in both integer and float registers.  egad.
727
728   FYI: The portable parameter passing conventions are almost exactly like
729   the standard parameter passing conventions on the RS6000.  That's why
730   you'll see lots of similar code in rs6000.h.  */
731
732 /* If defined, a C expression which determines whether, and in which
733    direction, to pad out an argument with extra space.  */
734 #define FUNCTION_ARG_PADDING(MODE, TYPE) function_arg_padding ((MODE), (TYPE))
735
736 /* Specify padding for the last element of a block move between registers
737    and memory.
738
739    The 64-bit runtime specifies that objects need to be left justified
740    (i.e., the normal justification for a big endian target).  The 32-bit
741    runtime specifies right justification for objects smaller than 64 bits.
742    We use a DImode register in the parallel for 5 to 7 byte structures
743    so that there is only one element.  This allows the object to be
744    correctly padded.  */
745 #define BLOCK_REG_PADDING(MODE, TYPE, FIRST) \
746   function_arg_padding ((MODE), (TYPE))
747
748 /* Do not expect to understand this without reading it several times.  I'm
749    tempted to try and simply it, but I worry about breaking something.  */
750
751 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
752   function_arg (&CUM, MODE, TYPE, NAMED)
753
754 /* If defined, a C expression that gives the alignment boundary, in
755    bits, of an argument with the specified mode and type.  If it is
756    not defined,  `PARM_BOUNDARY' is used for all arguments.  */
757
758 /* Arguments larger than one word are double word aligned.  */
759
760 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE)                               \
761   (((TYPE)                                                              \
762     ? (integer_zerop (TYPE_SIZE (TYPE))                                 \
763        || !TREE_CONSTANT (TYPE_SIZE (TYPE))                             \
764        || int_size_in_bytes (TYPE) <= UNITS_PER_WORD)                   \
765     : GET_MODE_SIZE(MODE) <= UNITS_PER_WORD)                            \
766    ? PARM_BOUNDARY : MAX_PARM_BOUNDARY)
767
768 \f
769 extern GTY(()) rtx hppa_compare_op0;
770 extern GTY(()) rtx hppa_compare_op1;
771 extern enum cmp_type hppa_branch_type;
772
773 /* On HPPA, we emit profiling code as rtl via PROFILE_HOOK rather than
774    as assembly via FUNCTION_PROFILER.  Just output a local label.
775    We can't use the function label because the GAS SOM target can't
776    handle the difference of a global symbol and a local symbol.  */
777
778 #ifndef FUNC_BEGIN_PROLOG_LABEL
779 #define FUNC_BEGIN_PROLOG_LABEL        "LFBP"
780 #endif
781
782 #define FUNCTION_PROFILER(FILE, LABEL) \
783   (*targetm.asm_out.internal_label) (FILE, FUNC_BEGIN_PROLOG_LABEL, LABEL)
784
785 #define PROFILE_HOOK(label_no) hppa_profile_hook (label_no)
786 void hppa_profile_hook (int label_no);
787
788 /* The profile counter if emitted must come before the prologue.  */
789 #define PROFILE_BEFORE_PROLOGUE 1
790
791 /* We never want final.c to emit profile counters.  When profile
792    counters are required, we have to defer emitting them to the end
793    of the current file.  */
794 #define NO_PROFILE_COUNTERS 1
795
796 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
797    the stack pointer does not matter.  The value is tested only in
798    functions that have frame pointers.
799    No definition is equivalent to always zero.  */
800
801 extern int may_call_alloca;
802
803 #define EXIT_IGNORE_STACK       \
804  (get_frame_size () != 0        \
805   || current_function_calls_alloca || current_function_outgoing_args_size)
806
807 /* Output assembler code for a block containing the constant parts
808    of a trampoline, leaving space for the variable parts.\
809
810    The trampoline sets the static chain pointer to STATIC_CHAIN_REGNUM
811    and then branches to the specified routine.
812
813    This code template is copied from text segment to stack location
814    and then patched with INITIALIZE_TRAMPOLINE to contain
815    valid values, and then entered as a subroutine.
816
817    It is best to keep this as small as possible to avoid having to
818    flush multiple lines in the cache.  */
819
820 #define TRAMPOLINE_TEMPLATE(FILE)                                       \
821   {                                                                     \
822     if (!TARGET_64BIT)                                                  \
823       {                                                                 \
824         fputs ("\tldw   36(%r22),%r21\n", FILE);                        \
825         fputs ("\tbb,>=,n       %r21,30,.+16\n", FILE);                 \
826         if (ASSEMBLER_DIALECT == 0)                                     \
827           fputs ("\tdepi        0,31,2,%r21\n", FILE);                  \
828         else                                                            \
829           fputs ("\tdepwi       0,31,2,%r21\n", FILE);                  \
830         fputs ("\tldw   4(%r21),%r19\n", FILE);                         \
831         fputs ("\tldw   0(%r21),%r21\n", FILE);                         \
832         if (TARGET_PA_20)                                               \
833           {                                                             \
834             fputs ("\tbve       (%r21)\n", FILE);                       \
835             fputs ("\tldw       40(%r22),%r29\n", FILE);                \
836             fputs ("\t.word     0\n", FILE);                            \
837             fputs ("\t.word     0\n", FILE);                            \
838           }                                                             \
839         else                                                            \
840           {                                                             \
841             fputs ("\tldsid     (%r21),%r1\n", FILE);                   \
842             fputs ("\tmtsp      %r1,%sr0\n", FILE);                     \
843             fputs ("\tbe        0(%sr0,%r21)\n", FILE);                 \
844             fputs ("\tldw       40(%r22),%r29\n", FILE);                \
845           }                                                             \
846         fputs ("\t.word 0\n", FILE);                                    \
847         fputs ("\t.word 0\n", FILE);                                    \
848         fputs ("\t.word 0\n", FILE);                                    \
849         fputs ("\t.word 0\n", FILE);                                    \
850       }                                                                 \
851     else                                                                \
852       {                                                                 \
853         fputs ("\t.dword 0\n", FILE);                                   \
854         fputs ("\t.dword 0\n", FILE);                                   \
855         fputs ("\t.dword 0\n", FILE);                                   \
856         fputs ("\t.dword 0\n", FILE);                                   \
857         fputs ("\tmfia  %r31\n", FILE);                                 \
858         fputs ("\tldd   24(%r31),%r1\n", FILE);                         \
859         fputs ("\tldd   24(%r1),%r27\n", FILE);                         \
860         fputs ("\tldd   16(%r1),%r1\n", FILE);                          \
861         fputs ("\tbve   (%r1)\n", FILE);                                \
862         fputs ("\tldd   32(%r31),%r31\n", FILE);                        \
863         fputs ("\t.dword 0  ; fptr\n", FILE);                           \
864         fputs ("\t.dword 0  ; static link\n", FILE);                    \
865       }                                                                 \
866   }
867
868 /* Length in units of the trampoline for entering a nested function.  */
869
870 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 72 : 52)
871
872 /* Length in units of the trampoline instruction code.  */
873
874 #define TRAMPOLINE_CODE_SIZE (TARGET_64BIT ? 24 : (TARGET_PA_20 ? 32 : 40))
875
876 /* Minimum length of a cache line.  A length of 16 will work on all
877    PA-RISC processors.  All PA 1.1 processors have a cache line of
878    32 bytes.  Most but not all PA 2.0 processors have a cache line
879    of 64 bytes.  As cache flushes are expensive and we don't support
880    PA 1.0, we use a minimum length of 32.  */
881
882 #define MIN_CACHELINE_SIZE 32
883
884 /* Emit RTL insns to initialize the variable parts of a trampoline.
885    FNADDR is an RTX for the address of the function's pure code.
886    CXT is an RTX for the static chain value for the function.
887
888    Move the function address to the trampoline template at offset 36.
889    Move the static chain value to trampoline template at offset 40.
890    Move the trampoline address to trampoline template at offset 44.
891    Move r19 to trampoline template at offset 48.  The latter two
892    words create a plabel for the indirect call to the trampoline.
893
894    A similar sequence is used for the 64-bit port but the plabel is
895    at the beginning of the trampoline.
896
897    Finally, the cache entries for the trampoline code are flushed.
898    This is necessary to ensure that the trampoline instruction sequence
899    is written to memory prior to any attempts at prefetching the code
900    sequence.  */
901
902 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
903 {                                                                       \
904   rtx start_addr = gen_reg_rtx (Pmode);                                 \
905   rtx end_addr = gen_reg_rtx (Pmode);                                   \
906   rtx line_length = gen_reg_rtx (Pmode);                                \
907   rtx tmp;                                                              \
908                                                                         \
909   if (!TARGET_64BIT)                                                    \
910     {                                                                   \
911       tmp = memory_address (Pmode, plus_constant ((TRAMP), 36));        \
912       emit_move_insn (gen_rtx_MEM (Pmode, tmp), (FNADDR));              \
913       tmp = memory_address (Pmode, plus_constant ((TRAMP), 40));        \
914       emit_move_insn (gen_rtx_MEM (Pmode, tmp), (CXT));                 \
915                                                                         \
916       /* Create a fat pointer for the trampoline.  */                   \
917       tmp = memory_address (Pmode, plus_constant ((TRAMP), 44));        \
918       emit_move_insn (gen_rtx_MEM (Pmode, tmp), (TRAMP));               \
919       tmp = memory_address (Pmode, plus_constant ((TRAMP), 48));        \
920       emit_move_insn (gen_rtx_MEM (Pmode, tmp),                         \
921                       gen_rtx_REG (Pmode, 19));                         \
922                                                                         \
923       /* fdc and fic only use registers for the address to flush,       \
924          they do not accept integer displacements.  We align the        \
925          start and end addresses to the beginning of their respective   \
926          cache lines to minimize the number of lines flushed.  */       \
927       tmp = force_reg (Pmode, (TRAMP));                                 \
928       emit_insn (gen_andsi3 (start_addr, tmp,                           \
929                              GEN_INT (-MIN_CACHELINE_SIZE)));           \
930       tmp = force_reg (Pmode,                                           \
931                        plus_constant (tmp, TRAMPOLINE_CODE_SIZE - 1));  \
932       emit_insn (gen_andsi3 (end_addr, tmp,                             \
933                              GEN_INT (-MIN_CACHELINE_SIZE)));           \
934       emit_move_insn (line_length, GEN_INT (MIN_CACHELINE_SIZE));       \
935       emit_insn (gen_dcacheflush (start_addr, end_addr, line_length));  \
936       emit_insn (gen_icacheflush (start_addr, end_addr, line_length,    \
937                                   gen_reg_rtx (Pmode),                  \
938                                   gen_reg_rtx (Pmode)));                \
939     }                                                                   \
940   else                                                                  \
941     {                                                                   \
942       tmp = memory_address (Pmode, plus_constant ((TRAMP), 56));        \
943       emit_move_insn (gen_rtx_MEM (Pmode, tmp), (FNADDR));              \
944       tmp = memory_address (Pmode, plus_constant ((TRAMP), 64));        \
945       emit_move_insn (gen_rtx_MEM (Pmode, tmp), (CXT));                 \
946                                                                         \
947       /* Create a fat pointer for the trampoline.  */                   \
948       tmp = memory_address (Pmode, plus_constant ((TRAMP), 16));        \
949       emit_move_insn (gen_rtx_MEM (Pmode, tmp),                         \
950                       force_reg (Pmode, plus_constant ((TRAMP), 32)));  \
951       tmp = memory_address (Pmode, plus_constant ((TRAMP), 24));        \
952       emit_move_insn (gen_rtx_MEM (Pmode, tmp),                         \
953                       gen_rtx_REG (Pmode, 27));                         \
954                                                                         \
955       /* fdc and fic only use registers for the address to flush,       \
956          they do not accept integer displacements.  We align the        \
957          start and end addresses to the beginning of their respective   \
958          cache lines to minimize the number of lines flushed.  */       \
959       tmp = force_reg (Pmode, plus_constant ((TRAMP), 32));             \
960       emit_insn (gen_anddi3 (start_addr, tmp,                           \
961                              GEN_INT (-MIN_CACHELINE_SIZE)));           \
962       tmp = force_reg (Pmode,                                           \
963                        plus_constant (tmp, TRAMPOLINE_CODE_SIZE - 1));  \
964       emit_insn (gen_anddi3 (end_addr, tmp,                             \
965                              GEN_INT (-MIN_CACHELINE_SIZE)));           \
966       emit_move_insn (line_length, GEN_INT (MIN_CACHELINE_SIZE));       \
967       emit_insn (gen_dcacheflush (start_addr, end_addr, line_length));  \
968       emit_insn (gen_icacheflush (start_addr, end_addr, line_length,    \
969                                   gen_reg_rtx (Pmode),                  \
970                                   gen_reg_rtx (Pmode)));                \
971     }                                                                   \
972 }
973
974 /* Perform any machine-specific adjustment in the address of the trampoline.
975    ADDR contains the address that was passed to INITIALIZE_TRAMPOLINE.
976    Adjust the trampoline address to point to the plabel at offset 44.  */
977    
978 #define TRAMPOLINE_ADJUST_ADDRESS(ADDR) \
979   if (!TARGET_64BIT) (ADDR) = memory_address (Pmode, plus_constant ((ADDR), 46))
980
981 /* Implement `va_start' for varargs and stdarg.  */
982
983 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
984   hppa_va_start (valist, nextarg)
985 \f
986 /* Addressing modes, and classification of registers for them. 
987
988    Using autoincrement addressing modes on PA8000 class machines is
989    not profitable.  */
990
991 #define HAVE_POST_INCREMENT (pa_cpu < PROCESSOR_8000)
992 #define HAVE_POST_DECREMENT (pa_cpu < PROCESSOR_8000)
993
994 #define HAVE_PRE_DECREMENT (pa_cpu < PROCESSOR_8000)
995 #define HAVE_PRE_INCREMENT (pa_cpu < PROCESSOR_8000)
996
997 /* Macros to check register numbers against specific register classes.  */
998
999 /* The following macros assume that X is a hard or pseudo reg number.
1000    They give nonzero only if X is a hard reg of the suitable class
1001    or a pseudo reg currently allocated to a suitable hard reg.
1002    Since they use reg_renumber, they are safe only once reg_renumber
1003    has been allocated, which happens in local-alloc.c.  */
1004
1005 #define REGNO_OK_FOR_INDEX_P(X) \
1006   ((X) && ((X) < 32                                                     \
1007    || (X >= FIRST_PSEUDO_REGISTER                                       \
1008        && reg_renumber                                                  \
1009        && (unsigned) reg_renumber[X] < 32)))
1010 #define REGNO_OK_FOR_BASE_P(X) \
1011   ((X) && ((X) < 32                                                     \
1012    || (X >= FIRST_PSEUDO_REGISTER                                       \
1013        && reg_renumber                                                  \
1014        && (unsigned) reg_renumber[X] < 32)))
1015 #define REGNO_OK_FOR_FP_P(X) \
1016   (FP_REGNO_P (X)                                                       \
1017    || (X >= FIRST_PSEUDO_REGISTER                                       \
1018        && reg_renumber                                                  \
1019        && FP_REGNO_P (reg_renumber[X])))
1020
1021 /* Now macros that check whether X is a register and also,
1022    strictly, whether it is in a specified class.
1023
1024    These macros are specific to the HP-PA, and may be used only
1025    in code for printing assembler insns and in conditions for
1026    define_optimization.  */
1027
1028 /* 1 if X is an fp register.  */
1029
1030 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
1031 \f
1032 /* Maximum number of registers that can appear in a valid memory address.  */
1033
1034 #define MAX_REGS_PER_ADDRESS 2
1035
1036 /* Non-TLS symbolic references.  */
1037 #define PA_SYMBOL_REF_TLS_P(RTX) \
1038   (GET_CODE (RTX) == SYMBOL_REF && SYMBOL_REF_TLS_MODEL (RTX) != 0)
1039
1040 /* Recognize any constant value that is a valid address except
1041    for symbolic addresses.  We get better CSE by rejecting them
1042    here and allowing hppa_legitimize_address to break them up.  We
1043    use most of the constants accepted by CONSTANT_P, except CONST_DOUBLE.  */
1044
1045 #define CONSTANT_ADDRESS_P(X) \
1046   ((GET_CODE (X) == LABEL_REF                                           \
1047    || (GET_CODE (X) == SYMBOL_REF && !SYMBOL_REF_TLS_MODEL (X))         \
1048    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
1049    || GET_CODE (X) == HIGH)                                             \
1050    && (reload_in_progress || reload_completed || ! symbolic_expression_p (X)))
1051
1052 /* A C expression that is nonzero if we are using the new HP assembler.  */
1053
1054 #ifndef NEW_HP_ASSEMBLER
1055 #define NEW_HP_ASSEMBLER 0
1056 #endif
1057
1058 /* The macros below define the immediate range for CONST_INTS on
1059    the 64-bit port.  Constants in this range can be loaded in three
1060    instructions using a ldil/ldo/depdi sequence.  Constants outside
1061    this range are forced to the constant pool prior to reload.  */
1062
1063 #define MAX_LEGIT_64BIT_CONST_INT ((HOST_WIDE_INT) 32 << 31)
1064 #define MIN_LEGIT_64BIT_CONST_INT ((HOST_WIDE_INT) -32 << 31)
1065 #define LEGITIMATE_64BIT_CONST_INT_P(X) \
1066   ((X) >= MIN_LEGIT_64BIT_CONST_INT && (X) < MAX_LEGIT_64BIT_CONST_INT)
1067
1068 /* A C expression that is nonzero if X is a legitimate constant for an
1069    immediate operand.
1070
1071    We include all constant integers and constant doubles, but not
1072    floating-point, except for floating-point zero.  We reject LABEL_REFs
1073    if we're not using gas or the new HP assembler. 
1074
1075    In 64-bit mode, we reject CONST_DOUBLES.  We also reject CONST_INTS
1076    that need more than three instructions to load prior to reload.  This
1077    limit is somewhat arbitrary.  It takes three instructions to load a
1078    CONST_INT from memory but two are memory accesses.  It may be better
1079    to increase the allowed range for CONST_INTS.  We may also be able
1080    to handle CONST_DOUBLES.  */
1081
1082 #define LEGITIMATE_CONSTANT_P(X)                                \
1083   ((GET_MODE_CLASS (GET_MODE (X)) != MODE_FLOAT                 \
1084     || (X) == CONST0_RTX (GET_MODE (X)))                        \
1085    && (NEW_HP_ASSEMBLER                                         \
1086        || TARGET_GAS                                            \
1087        || GET_CODE (X) != LABEL_REF)                            \
1088    && (!TARGET_64BIT                                            \
1089        || GET_CODE (X) != CONST_DOUBLE)                         \
1090    && (!TARGET_64BIT                                            \
1091        || HOST_BITS_PER_WIDE_INT <= 32                          \
1092        || GET_CODE (X) != CONST_INT                             \
1093        || reload_in_progress                                    \
1094        || reload_completed                                      \
1095        || LEGITIMATE_64BIT_CONST_INT_P (INTVAL (X))             \
1096        || cint_ok_for_move (INTVAL (X)))                        \
1097    && !function_label_operand (X, VOIDmode))
1098
1099 /* Target flags set on a symbol_ref.  */
1100
1101 /* Set by ASM_OUTPUT_SYMBOL_REF when a symbol_ref is output.  */
1102 #define SYMBOL_FLAG_REFERENCED (1 << SYMBOL_FLAG_MACH_DEP_SHIFT)
1103 #define SYMBOL_REF_REFERENCED_P(RTX) \
1104   ((SYMBOL_REF_FLAGS (RTX) & SYMBOL_FLAG_REFERENCED) != 0)
1105
1106 /* Defines for constraints.md.  */
1107
1108 /* Return 1 iff OP is a scaled or unscaled index address.  */
1109 #define IS_INDEX_ADDR_P(OP) \
1110   (GET_CODE (OP) == PLUS                                \
1111    && GET_MODE (OP) == Pmode                            \
1112    && (GET_CODE (XEXP (OP, 0)) == MULT                  \
1113        || GET_CODE (XEXP (OP, 1)) == MULT               \
1114        || (REG_P (XEXP (OP, 0))                         \
1115            && REG_P (XEXP (OP, 1)))))
1116
1117 /* Return 1 iff OP is a LO_SUM DLT address.  */
1118 #define IS_LO_SUM_DLT_ADDR_P(OP) \
1119   (GET_CODE (OP) == LO_SUM                              \
1120    && GET_MODE (OP) == Pmode                            \
1121    && REG_P (XEXP (OP, 0))                              \
1122    && REG_OK_FOR_BASE_P (XEXP (OP, 0))                  \
1123    && GET_CODE (XEXP (OP, 1)) == UNSPEC)
1124
1125 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1126    and check its validity for a certain class.
1127    We have two alternate definitions for each of them.
1128    The usual definition accepts all pseudo regs; the other rejects
1129    them unless they have been allocated suitable hard regs.
1130    The symbol REG_OK_STRICT causes the latter definition to be used.
1131
1132    Most source files want to accept pseudo regs in the hope that
1133    they will get allocated to the class that the insn wants them to be in.
1134    Source files for reload pass need to be strict.
1135    After reload, it makes no difference, since pseudo regs have
1136    been eliminated by then.  */
1137
1138 #ifndef REG_OK_STRICT
1139
1140 /* Nonzero if X is a hard reg that can be used as an index
1141    or if it is a pseudo reg.  */
1142 #define REG_OK_FOR_INDEX_P(X) \
1143 (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
1144 /* Nonzero if X is a hard reg that can be used as a base reg
1145    or if it is a pseudo reg.  */
1146 #define REG_OK_FOR_BASE_P(X) \
1147 (REGNO (X) && (REGNO (X) < 32 || REGNO (X) >= FIRST_PSEUDO_REGISTER))
1148
1149 #else
1150
1151 /* Nonzero if X is a hard reg that can be used as an index.  */
1152 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1153 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1154 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1155
1156 #endif
1157 \f
1158 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression that is a
1159    valid memory address for an instruction.  The MODE argument is the
1160    machine mode for the MEM expression that wants to use this address.
1161
1162    On HP PA-RISC, the legitimate address forms are REG+SMALLINT,
1163    REG+REG, and REG+(REG*SCALE).  The indexed address forms are only
1164    available with floating point loads and stores, and integer loads.
1165    We get better code by allowing indexed addresses in the initial
1166    RTL generation.
1167
1168    The acceptance of indexed addresses as legitimate implies that we
1169    must provide patterns for doing indexed integer stores, or the move
1170    expanders must force the address of an indexed store to a register.
1171    We have adopted the latter approach.
1172    
1173    Another function of GO_IF_LEGITIMATE_ADDRESS is to ensure that
1174    the base register is a valid pointer for indexed instructions.
1175    On targets that have non-equivalent space registers, we have to
1176    know at the time of assembler output which register in a REG+REG
1177    pair is the base register.  The REG_POINTER flag is sometimes lost
1178    in reload and the following passes, so it can't be relied on during
1179    code generation.  Thus, we either have to canonicalize the order
1180    of the registers in REG+REG indexed addresses, or treat REG+REG
1181    addresses separately and provide patterns for both permutations.
1182
1183    The latter approach requires several hundred additional lines of
1184    code in pa.md.  The downside to canonicalizing is that a PLUS
1185    in the wrong order can't combine to form to make a scaled indexed
1186    memory operand.  As we won't need to canonicalize the operands if
1187    the REG_POINTER lossage can be fixed, it seems better canonicalize.
1188
1189    We initially break out scaled indexed addresses in canonical order
1190    in emit_move_sequence.  LEGITIMIZE_ADDRESS also canonicalizes
1191    scaled indexed addresses during RTL generation.  However, fold_rtx
1192    has its own opinion on how the operands of a PLUS should be ordered.
1193    If one of the operands is equivalent to a constant, it will make
1194    that operand the second operand.  As the base register is likely to
1195    be equivalent to a SYMBOL_REF, we have made it the second operand.
1196
1197    GO_IF_LEGITIMATE_ADDRESS accepts REG+REG as legitimate when the
1198    operands are in the order INDEX+BASE on targets with non-equivalent
1199    space registers, and in any order on targets with equivalent space
1200    registers.  It accepts both MULT+BASE and BASE+MULT for scaled indexing.
1201
1202    We treat a SYMBOL_REF as legitimate if it is part of the current
1203    function's constant-pool, because such addresses can actually be
1204    output as REG+SMALLINT. 
1205
1206    Note we only allow 5-bit immediates for access to a constant address;
1207    doing so avoids losing for loading/storing a FP register at an address
1208    which will not fit in 5 bits.  */
1209
1210 #define VAL_5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x10 < 0x20)
1211 #define INT_5_BITS(X) VAL_5_BITS_P (INTVAL (X))
1212
1213 #define VAL_U5_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) < 0x20)
1214 #define INT_U5_BITS(X) VAL_U5_BITS_P (INTVAL (X))
1215
1216 #define VAL_11_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x400 < 0x800)
1217 #define INT_11_BITS(X) VAL_11_BITS_P (INTVAL (X))
1218
1219 #define VAL_14_BITS_P(X) ((unsigned HOST_WIDE_INT)(X) + 0x2000 < 0x4000)
1220 #define INT_14_BITS(X) VAL_14_BITS_P (INTVAL (X))
1221
1222 #if HOST_BITS_PER_WIDE_INT > 32
1223 #define VAL_32_BITS_P(X) \
1224   ((unsigned HOST_WIDE_INT)(X) + ((unsigned HOST_WIDE_INT) 1 << 31)    \
1225    < (unsigned HOST_WIDE_INT) 2 << 31)
1226 #else
1227 #define VAL_32_BITS_P(X) 1
1228 #endif
1229 #define INT_32_BITS(X) VAL_32_BITS_P (INTVAL (X))
1230
1231 /* These are the modes that we allow for scaled indexing.  */
1232 #define MODE_OK_FOR_SCALED_INDEXING_P(MODE) \
1233   ((TARGET_64BIT && (MODE) == DImode)                                   \
1234    || (MODE) == SImode                                                  \
1235    || (MODE) == HImode                                                  \
1236    || (!TARGET_SOFT_FLOAT && ((MODE) == DFmode || (MODE) == SFmode)))
1237
1238 /* These are the modes that we allow for unscaled indexing.  */
1239 #define MODE_OK_FOR_UNSCALED_INDEXING_P(MODE) \
1240   ((TARGET_64BIT && (MODE) == DImode)                                   \
1241    || (MODE) == SImode                                                  \
1242    || (MODE) == HImode                                                  \
1243    || (MODE) == QImode                                                  \
1244    || (!TARGET_SOFT_FLOAT && ((MODE) == DFmode || (MODE) == SFmode)))
1245
1246 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
1247 {                                                                       \
1248   if ((REG_P (X) && REG_OK_FOR_BASE_P (X))                              \
1249       || ((GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_DEC          \
1250            || GET_CODE (X) == PRE_INC || GET_CODE (X) == POST_INC)      \
1251           && REG_P (XEXP (X, 0))                                        \
1252           && REG_OK_FOR_BASE_P (XEXP (X, 0))))                          \
1253     goto ADDR;                                                          \
1254   else if (GET_CODE (X) == PLUS)                                        \
1255     {                                                                   \
1256       rtx base = 0, index = 0;                                          \
1257       if (REG_P (XEXP (X, 1))                                           \
1258           && REG_OK_FOR_BASE_P (XEXP (X, 1)))                           \
1259         base = XEXP (X, 1), index = XEXP (X, 0);                        \
1260       else if (REG_P (XEXP (X, 0))                                      \
1261                && REG_OK_FOR_BASE_P (XEXP (X, 0)))                      \
1262         base = XEXP (X, 0), index = XEXP (X, 1);                        \
1263       if (base                                                          \
1264           && GET_CODE (index) == CONST_INT                              \
1265           && ((INT_14_BITS (index)                                      \
1266                && (((MODE) != DImode                                    \
1267                     && (MODE) != SFmode                                 \
1268                     && (MODE) != DFmode)                                \
1269                    /* The base register for DImode loads and stores     \
1270                       with long displacements must be aligned because   \
1271                       the lower three bits in the displacement are      \
1272                       assumed to be zero.  */                           \
1273                    || ((MODE) == DImode                                 \
1274                        && (!TARGET_64BIT                                \
1275                            || (INTVAL (index) % 8) == 0))               \
1276                    /* Similarly, the base register for SFmode/DFmode    \
1277                       loads and stores with long displacements must     \
1278                       be aligned.                                       \
1279                                                                         \
1280                       FIXME: the ELF32 linker clobbers the LSB of       \
1281                       the FP register number in PA 2.0 floating-point   \
1282                       insns with long displacements.  This is because   \
1283                       R_PARISC_DPREL14WR and other relocations like     \
1284                       it are not supported.  For now, we reject long    \
1285                       displacements on this target.  */                 \
1286                    || (((MODE) == SFmode || (MODE) == DFmode)           \
1287                        && (TARGET_SOFT_FLOAT                            \
1288                            || (TARGET_PA_20                             \
1289                                && !TARGET_ELF32                         \
1290                                && (INTVAL (index)                       \
1291                                    % GET_MODE_SIZE (MODE)) == 0)))))    \
1292                || INT_5_BITS (index)))                                  \
1293         goto ADDR;                                                      \
1294       if (!TARGET_DISABLE_INDEXING                                      \
1295           /* Only accept the "canonical" INDEX+BASE operand order       \
1296              on targets with non-equivalent space registers.  */        \
1297           && (TARGET_NO_SPACE_REGS                                      \
1298               ? (base && REG_P (index))                                 \
1299               : (base == XEXP (X, 1) && REG_P (index)                   \
1300                  && (reload_completed                                   \
1301                      || (reload_in_progress && HARD_REGISTER_P (base))  \
1302                      || REG_POINTER (base))                             \
1303                  && (reload_completed                                   \
1304                      || (reload_in_progress && HARD_REGISTER_P (index)) \
1305                      || !REG_POINTER (index))))                         \
1306           && MODE_OK_FOR_UNSCALED_INDEXING_P (MODE)                     \
1307           && REG_OK_FOR_INDEX_P (index)                                 \
1308           && borx_reg_operand (base, Pmode)                             \
1309           && borx_reg_operand (index, Pmode))                           \
1310         goto ADDR;                                                      \
1311       if (!TARGET_DISABLE_INDEXING                                      \
1312           && base                                                       \
1313           && GET_CODE (index) == MULT                                   \
1314           && MODE_OK_FOR_SCALED_INDEXING_P (MODE)                       \
1315           && REG_P (XEXP (index, 0))                                    \
1316           && GET_MODE (XEXP (index, 0)) == Pmode                        \
1317           && REG_OK_FOR_INDEX_P (XEXP (index, 0))                       \
1318           && GET_CODE (XEXP (index, 1)) == CONST_INT                    \
1319           && INTVAL (XEXP (index, 1))                                   \
1320              == (HOST_WIDE_INT) GET_MODE_SIZE (MODE)                    \
1321           && borx_reg_operand (base, Pmode))                            \
1322         goto ADDR;                                                      \
1323     }                                                                   \
1324   else if (GET_CODE (X) == LO_SUM                                       \
1325            && GET_CODE (XEXP (X, 0)) == REG                             \
1326            && REG_OK_FOR_BASE_P (XEXP (X, 0))                           \
1327            && CONSTANT_P (XEXP (X, 1))                                  \
1328            && (TARGET_SOFT_FLOAT                                        \
1329                /* We can allow symbolic LO_SUM addresses for PA2.0.  */ \
1330                || (TARGET_PA_20                                         \
1331                    && !TARGET_ELF32                                     \
1332                    && GET_CODE (XEXP (X, 1)) != CONST_INT)              \
1333                || ((MODE) != SFmode                                     \
1334                    && (MODE) != DFmode)))                               \
1335     goto ADDR;                                                          \
1336   else if (GET_CODE (X) == LO_SUM                                       \
1337            && GET_CODE (XEXP (X, 0)) == SUBREG                          \
1338            && GET_CODE (SUBREG_REG (XEXP (X, 0))) == REG                \
1339            && REG_OK_FOR_BASE_P (SUBREG_REG (XEXP (X, 0)))              \
1340            && CONSTANT_P (XEXP (X, 1))                                  \
1341            && (TARGET_SOFT_FLOAT                                        \
1342                /* We can allow symbolic LO_SUM addresses for PA2.0.  */ \
1343                || (TARGET_PA_20                                         \
1344                    && !TARGET_ELF32                                     \
1345                    && GET_CODE (XEXP (X, 1)) != CONST_INT)              \
1346                || ((MODE) != SFmode                                     \
1347                    && (MODE) != DFmode)))                               \
1348     goto ADDR;                                                          \
1349   else if (GET_CODE (X) == LABEL_REF                                    \
1350            || (GET_CODE (X) == CONST_INT                                \
1351                && INT_5_BITS (X)))                                      \
1352     goto ADDR;                                                          \
1353   /* Needed for -fPIC */                                                \
1354   else if (GET_CODE (X) == LO_SUM                                       \
1355            && GET_CODE (XEXP (X, 0)) == REG                             \
1356            && REG_OK_FOR_BASE_P (XEXP (X, 0))                           \
1357            && GET_CODE (XEXP (X, 1)) == UNSPEC                          \
1358            && (TARGET_SOFT_FLOAT                                        \
1359                || (TARGET_PA_20 && !TARGET_ELF32)                       \
1360                || ((MODE) != SFmode                                     \
1361                    && (MODE) != DFmode)))                               \
1362     goto ADDR;                                                          \
1363 }
1364
1365 /* Look for machine dependent ways to make the invalid address AD a
1366    valid address.
1367
1368    For the PA, transform:
1369
1370         memory(X + <large int>)
1371
1372    into:
1373
1374         if (<large int> & mask) >= 16
1375           Y = (<large int> & ~mask) + mask + 1  Round up.
1376         else
1377           Y = (<large int> & ~mask)             Round down.
1378         Z = X + Y
1379         memory (Z + (<large int> - Y));
1380
1381    This makes reload inheritance and reload_cse work better since Z
1382    can be reused.
1383
1384    There may be more opportunities to improve code with this hook.  */
1385 #define LEGITIMIZE_RELOAD_ADDRESS(AD, MODE, OPNUM, TYPE, IND, WIN)      \
1386 do {                                                                    \
1387   long offset, newoffset, mask;                                         \
1388   rtx new, temp = NULL_RTX;                                             \
1389                                                                         \
1390   mask = (GET_MODE_CLASS (MODE) == MODE_FLOAT                           \
1391           ? (TARGET_PA_20 && !TARGET_ELF32 ? 0x3fff : 0x1f) : 0x3fff);  \
1392                                                                         \
1393   if (optimize && GET_CODE (AD) == PLUS)                                \
1394     temp = simplify_binary_operation (PLUS, Pmode,                      \
1395                                       XEXP (AD, 0), XEXP (AD, 1));      \
1396                                                                         \
1397   new = temp ? temp : AD;                                               \
1398                                                                         \
1399   if (optimize                                                          \
1400       && GET_CODE (new) == PLUS                                         \
1401       && GET_CODE (XEXP (new, 0)) == REG                                \
1402       && GET_CODE (XEXP (new, 1)) == CONST_INT)                         \
1403     {                                                                   \
1404       offset = INTVAL (XEXP ((new), 1));                                \
1405                                                                         \
1406       /* Choose rounding direction.  Round up if we are >= halfway.  */ \
1407       if ((offset & mask) >= ((mask + 1) / 2))                          \
1408         newoffset = (offset & ~mask) + mask + 1;                        \
1409       else                                                              \
1410         newoffset = offset & ~mask;                                     \
1411                                                                         \
1412       /* Ensure that long displacements are aligned.  */                \
1413       if (!VAL_5_BITS_P (newoffset)                                     \
1414           && GET_MODE_CLASS (MODE) == MODE_FLOAT)                       \
1415         newoffset &= ~(GET_MODE_SIZE (MODE) -1);                        \
1416                                                                         \
1417       if (newoffset != 0 && VAL_14_BITS_P (newoffset))                  \
1418         {                                                               \
1419           temp = gen_rtx_PLUS (Pmode, XEXP (new, 0),                    \
1420                                GEN_INT (newoffset));                    \
1421           AD = gen_rtx_PLUS (Pmode, temp, GEN_INT (offset - newoffset));\
1422           push_reload (XEXP (AD, 0), 0, &XEXP (AD, 0), 0,               \
1423                        BASE_REG_CLASS, Pmode, VOIDmode, 0, 0,           \
1424                        (OPNUM), (TYPE));                                \
1425           goto WIN;                                                     \
1426         }                                                               \
1427     }                                                                   \
1428 } while (0)
1429
1430
1431
1432 \f
1433 /* Try machine-dependent ways of modifying an illegitimate address
1434    to be legitimate.  If we find one, return the new, valid address.
1435    This macro is used in only one place: `memory_address' in explow.c.
1436
1437    OLDX is the address as it was before break_out_memory_refs was called.
1438    In some cases it is useful to look at this to decide what needs to be done.
1439
1440    MODE and WIN are passed so that this macro can use
1441    GO_IF_LEGITIMATE_ADDRESS.
1442
1443    It is always safe for this macro to do nothing.  It exists to recognize
1444    opportunities to optimize the output.  */
1445
1446 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
1447 { rtx orig_x = (X);                             \
1448   (X) = hppa_legitimize_address (X, OLDX, MODE);        \
1449   if ((X) != orig_x && memory_address_p (MODE, X)) \
1450     goto WIN; }
1451
1452 /* Go to LABEL if ADDR (a legitimate address expression)
1453    has an effect that depends on the machine mode it is used for.  */
1454
1455 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)
1456 \f
1457 #define TARGET_ASM_SELECT_SECTION  pa_select_section
1458
1459 /* Return a nonzero value if DECL has a section attribute.  */
1460 #define IN_NAMED_SECTION_P(DECL) \
1461   ((TREE_CODE (DECL) == FUNCTION_DECL || TREE_CODE (DECL) == VAR_DECL) \
1462    && DECL_SECTION_NAME (DECL) != NULL_TREE)
1463
1464 /* Define this macro if references to a symbol must be treated
1465    differently depending on something about the variable or
1466    function named by the symbol (such as what section it is in).
1467
1468    The macro definition, if any, is executed immediately after the
1469    rtl for DECL or other node is created.
1470    The value of the rtl will be a `mem' whose address is a
1471    `symbol_ref'.
1472
1473    The usual thing for this macro to do is to a flag in the
1474    `symbol_ref' (such as `SYMBOL_REF_FLAG') or to store a modified
1475    name string in the `symbol_ref' (if one bit is not enough
1476    information).
1477
1478    On the HP-PA we use this to indicate if a symbol is in text or
1479    data space.  Also, function labels need special treatment.  */
1480
1481 #define TEXT_SPACE_P(DECL)\
1482   (TREE_CODE (DECL) == FUNCTION_DECL                                    \
1483    || (TREE_CODE (DECL) == VAR_DECL                                     \
1484        && TREE_READONLY (DECL) && ! TREE_SIDE_EFFECTS (DECL)            \
1485        && (! DECL_INITIAL (DECL) || ! reloc_needed (DECL_INITIAL (DECL))) \
1486        && !flag_pic)                                                    \
1487    || CONSTANT_CLASS_P (DECL))
1488
1489 #define FUNCTION_NAME_P(NAME)  (*(NAME) == '@')
1490
1491 /* Specify the machine mode that this machine uses for the index in the
1492    tablejump instruction.  For small tables, an element consists of a
1493    ia-relative branch and its delay slot.  When -mbig-switch is specified,
1494    we use a 32-bit absolute address for non-pic code, and a 32-bit offset
1495    for both 32 and 64-bit pic code.  */
1496 #define CASE_VECTOR_MODE (TARGET_BIG_SWITCH ? SImode : DImode)
1497
1498 /* Jump tables must be 32-bit aligned, no matter the size of the element.  */
1499 #define ADDR_VEC_ALIGN(ADDR_VEC) 2
1500
1501 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1502 #define DEFAULT_SIGNED_CHAR 1
1503
1504 /* Max number of bytes we can move from memory to memory
1505    in one reasonably fast instruction.  */
1506 #define MOVE_MAX 8
1507
1508 /* Higher than the default as we prefer to use simple move insns
1509    (better scheduling and delay slot filling) and because our
1510    built-in block move is really a 2X unrolled loop. 
1511
1512    Believe it or not, this has to be big enough to allow for copying all
1513    arguments passed in registers to avoid infinite recursion during argument
1514    setup for a function call.  Why?  Consider how we copy the stack slots
1515    reserved for parameters when they may be trashed by a call.  */
1516 #define MOVE_RATIO (TARGET_64BIT ? 8 : 4)
1517
1518 /* Define if operations between registers always perform the operation
1519    on the full register even if a narrower mode is specified.  */
1520 #define WORD_REGISTER_OPERATIONS
1521
1522 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1523    will either zero-extend or sign-extend.  The value of this macro should
1524    be the code that says which one of the two operations is implicitly
1525    done, UNKNOWN if none.  */
1526 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1527
1528 /* Nonzero if access to memory by bytes is slow and undesirable.  */
1529 #define SLOW_BYTE_ACCESS 1
1530
1531 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1532    is done just by pretending it is already truncated.  */
1533 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1534
1535 /* Specify the machine mode that pointers have.
1536    After generation of rtl, the compiler makes no further distinction
1537    between pointers and any other objects of this machine mode.  */
1538 #define Pmode word_mode
1539
1540 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
1541    return the mode to be used for the comparison.  For floating-point, CCFPmode
1542    should be used.  CC_NOOVmode should be used when the first operand is a
1543    PLUS, MINUS, or NEG.  CCmode should be used when no special processing is
1544    needed.  */
1545 #define SELECT_CC_MODE(OP,X,Y) \
1546   (GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT ? CCFPmode : CCmode)    \
1547
1548 /* A function address in a call instruction
1549    is a byte address (for indexing purposes)
1550    so give the MEM rtx a byte's mode.  */
1551 #define FUNCTION_MODE SImode
1552
1553 /* Define this if addresses of constant functions
1554    shouldn't be put through pseudo regs where they can be cse'd.
1555    Desirable on machines where ordinary constants are expensive
1556    but a CALL with constant address is cheap.  */
1557 #define NO_FUNCTION_CSE
1558
1559 /* Define this to be nonzero if shift instructions ignore all but the low-order
1560    few bits.  */
1561 #define SHIFT_COUNT_TRUNCATED 1
1562
1563 /* Compute extra cost of moving data between one register class
1564    and another.
1565
1566    Make moves from SAR so expensive they should never happen.  We used to
1567    have 0xffff here, but that generates overflow in rare cases.
1568
1569    Copies involving a FP register and a non-FP register are relatively
1570    expensive because they must go through memory.
1571
1572    Other copies are reasonably cheap.  */
1573 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1574  (CLASS1 == SHIFT_REGS ? 0x100                                  \
1575   : FP_REG_CLASS_P (CLASS1) && ! FP_REG_CLASS_P (CLASS2) ? 16   \
1576   : FP_REG_CLASS_P (CLASS2) && ! FP_REG_CLASS_P (CLASS1) ? 16   \
1577   : 2)
1578
1579 /* Adjust the cost of branches.  */
1580 #define BRANCH_COST (pa_cpu == PROCESSOR_8000 ? 2 : 1)
1581
1582 /* Handling the special cases is going to get too complicated for a macro,
1583    just call `pa_adjust_insn_length' to do the real work.  */
1584 #define ADJUST_INSN_LENGTH(INSN, LENGTH)        \
1585   LENGTH += pa_adjust_insn_length (INSN, LENGTH);
1586
1587 /* Millicode insns are actually function calls with some special
1588    constraints on arguments and register usage.
1589
1590    Millicode calls always expect their arguments in the integer argument
1591    registers, and always return their result in %r29 (ret1).  They
1592    are expected to clobber their arguments, %r1, %r29, and the return
1593    pointer which is %r31 on 32-bit and %r2 on 64-bit, and nothing else.
1594
1595    This macro tells reorg that the references to arguments and
1596    millicode calls do not appear to happen until after the millicode call.
1597    This allows reorg to put insns which set the argument registers into the
1598    delay slot of the millicode call -- thus they act more like traditional
1599    CALL_INSNs.
1600
1601    Note we cannot consider side effects of the insn to be delayed because
1602    the branch and link insn will clobber the return pointer.  If we happened
1603    to use the return pointer in the delay slot of the call, then we lose.
1604
1605    get_attr_type will try to recognize the given insn, so make sure to
1606    filter out things it will not accept -- SEQUENCE, USE and CLOBBER insns
1607    in particular.  */
1608 #define INSN_REFERENCES_ARE_DELAYED(X) (insn_refs_are_delayed (X))
1609
1610 \f
1611 /* Control the assembler format that we output.  */
1612
1613 /* A C string constant describing how to begin a comment in the target
1614    assembler language.  The compiler assumes that the comment will end at
1615    the end of the line.  */
1616
1617 #define ASM_COMMENT_START ";"
1618
1619 /* Output to assembler file text saying following lines
1620    may contain character constants, extra white space, comments, etc.  */
1621
1622 #define ASM_APP_ON ""
1623
1624 /* Output to assembler file text saying following lines
1625    no longer contain unusual constructs.  */
1626
1627 #define ASM_APP_OFF ""
1628
1629 /* This is how to output the definition of a user-level label named NAME,
1630    such as the label on a static function or variable NAME.  */
1631
1632 #define ASM_OUTPUT_LABEL(FILE,NAME) \
1633   do {                                                  \
1634     assemble_name ((FILE), (NAME));                     \
1635     if (TARGET_GAS)                                     \
1636       fputs (":\n", (FILE));                            \
1637     else                                                \
1638       fputc ('\n', (FILE));                             \
1639   } while (0)
1640
1641 /* This is how to output a reference to a user-level label named NAME.
1642    `assemble_name' uses this.  */
1643
1644 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1645   do {                                  \
1646     const char *xname = (NAME);         \
1647     if (FUNCTION_NAME_P (NAME))         \
1648       xname += 1;                       \
1649     if (xname[0] == '*')                \
1650       xname += 1;                       \
1651     else                                \
1652       fputs (user_label_prefix, FILE);  \
1653     fputs (xname, FILE);                \
1654   } while (0)
1655
1656 /* This how we output the symbol_ref X.  */
1657
1658 #define ASM_OUTPUT_SYMBOL_REF(FILE,X) \
1659   do {                                                 \
1660     SYMBOL_REF_FLAGS (X) |= SYMBOL_FLAG_REFERENCED;    \
1661     assemble_name (FILE, XSTR (X, 0));                 \
1662   } while (0)
1663
1664 /* This is how to store into the string LABEL
1665    the symbol_ref name of an internal numbered label where
1666    PREFIX is the class of label and NUM is the number within the class.
1667    This is suitable for output with `assemble_name'.  */
1668
1669 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1670   sprintf (LABEL, "*%c$%s%04ld", (PREFIX)[0], (PREFIX) + 1, (long)(NUM))
1671
1672 /* Output the definition of a compiler-generated label named NAME.  */
1673
1674 #define ASM_OUTPUT_INTERNAL_LABEL(FILE,NAME) \
1675   do {                                                  \
1676     assemble_name_raw ((FILE), (NAME));                 \
1677     if (TARGET_GAS)                                     \
1678       fputs (":\n", (FILE));                            \
1679     else                                                \
1680       fputc ('\n', (FILE));                             \
1681   } while (0)
1682
1683 #define TARGET_ASM_GLOBALIZE_LABEL pa_globalize_label
1684
1685 #define ASM_OUTPUT_ASCII(FILE, P, SIZE)  \
1686   output_ascii ((FILE), (P), (SIZE))
1687
1688 /* Jump tables are always placed in the text section.  Technically, it
1689    is possible to put them in the readonly data section when -mbig-switch
1690    is specified.  This has the benefit of getting the table out of .text
1691    and reducing branch lengths as a result.  The downside is that an
1692    additional insn (addil) is needed to access the table when generating
1693    PIC code.  The address difference table also has to use 32-bit
1694    pc-relative relocations.  Currently, GAS does not support these
1695    relocations, although it is easily modified to do this operation.
1696    The table entries need to look like "$L1+(.+8-$L0)-$PIC_pcrel$0"
1697    when using ELF GAS.  A simple difference can be used when using
1698    SOM GAS or the HP assembler.  The final downside is GDB complains
1699    about the nesting of the label for the table when debugging.  */
1700
1701 #define JUMP_TABLES_IN_TEXT_SECTION 1
1702
1703 /* This is how to output an element of a case-vector that is absolute.  */
1704
1705 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1706   if (TARGET_BIG_SWITCH)                                                \
1707     fprintf (FILE, "\t.word L$%04d\n", VALUE);                          \
1708   else                                                                  \
1709     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1710
1711 /* This is how to output an element of a case-vector that is relative. 
1712    Since we always place jump tables in the text section, the difference
1713    is absolute and requires no relocation.  */
1714
1715 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
1716   if (TARGET_BIG_SWITCH)                                                \
1717     fprintf (FILE, "\t.word L$%04d-L$%04d\n", VALUE, REL);              \
1718   else                                                                  \
1719     fprintf (FILE, "\tb L$%04d\n\tnop\n", VALUE)
1720
1721 /* This is how to output an assembler line that says to advance the
1722    location counter to a multiple of 2**LOG bytes.  */
1723
1724 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1725     fprintf (FILE, "\t.align %d\n", (1<<(LOG)))
1726
1727 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1728   fprintf (FILE, "\t.blockz "HOST_WIDE_INT_PRINT_UNSIGNED"\n",          \
1729            (unsigned HOST_WIDE_INT)(SIZE))
1730
1731 /* This says how to output an assembler line to define an uninitialized
1732    global variable with size SIZE (in bytes) and alignment ALIGN (in bits).
1733    This macro exists to properly support languages like C++ which do not
1734    have common data.  */
1735
1736 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)           \
1737   pa_asm_output_aligned_bss (FILE, NAME, SIZE, ALIGN)
1738   
1739 /* This says how to output an assembler line to define a global common symbol
1740    with size SIZE (in bytes) and alignment ALIGN (in bits).  */
1741
1742 #define ASM_OUTPUT_ALIGNED_COMMON(FILE, NAME, SIZE, ALIGN)              \
1743   pa_asm_output_aligned_common (FILE, NAME, SIZE, ALIGN)
1744
1745 /* This says how to output an assembler line to define a local common symbol
1746    with size SIZE (in bytes) and alignment ALIGN (in bits).  This macro
1747    controls how the assembler definitions of uninitialized static variables
1748    are output.  */
1749
1750 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGN)               \
1751   pa_asm_output_aligned_local (FILE, NAME, SIZE, ALIGN)
1752   
1753   
1754 #define ASM_PN_FORMAT "%s___%lu"
1755
1756 /* All HP assemblers use "!" to separate logical lines.  */
1757 #define IS_ASM_LOGICAL_LINE_SEPARATOR(C) ((C) == '!')
1758
1759 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
1760   ((CHAR) == '@' || (CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^')
1761
1762 /* Print operand X (an rtx) in assembler syntax to file FILE.
1763    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
1764    For `%' followed by punctuation, CODE is the punctuation and X is null.
1765
1766    On the HP-PA, the CODE can be `r', meaning this is a register-only operand
1767    and an immediate zero should be represented as `r0'.
1768
1769    Several % codes are defined:
1770    O an operation
1771    C compare conditions
1772    N extract conditions
1773    M modifier to handle preincrement addressing for memory refs.
1774    F modifier to handle preincrement addressing for fp memory refs */
1775
1776 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1777
1778 \f
1779 /* Print a memory address as an operand to reference that memory location.  */
1780
1781 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
1782 { rtx addr = ADDR;                                                      \
1783   switch (GET_CODE (addr))                                              \
1784     {                                                                   \
1785     case REG:                                                           \
1786       fprintf (FILE, "0(%s)", reg_names [REGNO (addr)]);                \
1787       break;                                                            \
1788     case PLUS:                                                          \
1789       gcc_assert (GET_CODE (XEXP (addr, 1)) == CONST_INT);              \
1790       fprintf (FILE, "%d(%s)", (int)INTVAL (XEXP (addr, 1)),            \
1791                reg_names [REGNO (XEXP (addr, 0))]);                     \
1792       break;                                                            \
1793     case LO_SUM:                                                        \
1794       if (!symbolic_operand (XEXP (addr, 1), VOIDmode))                 \
1795         fputs ("R'", FILE);                                             \
1796       else if (flag_pic == 0)                                           \
1797         fputs ("RR'", FILE);                                            \
1798       else                                                              \
1799         fputs ("RT'", FILE);                                            \
1800       output_global_address (FILE, XEXP (addr, 1), 0);                  \
1801       fputs ("(", FILE);                                                \
1802       output_operand (XEXP (addr, 0), 0);                               \
1803       fputs (")", FILE);                                                \
1804       break;                                                            \
1805     case CONST_INT:                                                     \
1806       fprintf (FILE, HOST_WIDE_INT_PRINT_DEC "(%%r0)", INTVAL (addr));  \
1807       break;                                                            \
1808     default:                                                            \
1809       output_addr_const (FILE, addr);                                   \
1810     }}
1811
1812 \f
1813 /* Find the return address associated with the frame given by
1814    FRAMEADDR.  */
1815 #define RETURN_ADDR_RTX(COUNT, FRAMEADDR)                                \
1816   (return_addr_rtx (COUNT, FRAMEADDR))
1817
1818 /* Used to mask out junk bits from the return address, such as
1819    processor state, interrupt status, condition codes and the like.  */
1820 #define MASK_RETURN_ADDR                                                \
1821   /* The privilege level is in the two low order bits, mask em out      \
1822      of the return address.  */                                         \
1823   (GEN_INT (-4))
1824
1825 /* The number of Pmode words for the setjmp buffer.  */
1826 #define JMP_BUF_SIZE 50
1827
1828 /* We need a libcall to canonicalize function pointers on TARGET_ELF32.  */
1829 #define CANONICALIZE_FUNCPTR_FOR_COMPARE_LIBCALL \
1830   "__canonicalize_funcptr_for_compare"
1831
1832 #ifdef HAVE_AS_TLS
1833 #undef TARGET_HAVE_TLS
1834 #define TARGET_HAVE_TLS true
1835 #endif