OSDN Git Service

* defaults.h (OUTGOING_REG_PARM_STACK_SPACE): Provide default.
[pf3gnuchains/gcc-fork.git] / gcc / config / mn10300 / mn10300.h
1 /* Definitions of target machine for GNU compiler.
2    Matsushita MN10300 series
3    Copyright (C) 1996, 1997, 1998, 1999, 2000, 2001, 2002, 2003, 2004, 2005
4    Free Software Foundation, Inc.
5    Contributed by Jeff Law (law@cygnus.com).
6
7 This file is part of GCC.
8
9 GCC is free software; you can redistribute it and/or modify
10 it under the terms of the GNU General Public License as published by
11 the Free Software Foundation; either version 2, or (at your option)
12 any later version.
13
14 GCC is distributed in the hope that it will be useful,
15 but WITHOUT ANY WARRANTY; without even the implied warranty of
16 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17 GNU General Public License for more details.
18
19 You should have received a copy of the GNU General Public License
20 along with GCC; see the file COPYING.  If not, write to
21 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
22 Boston, MA 02110-1301, USA.  */
23
24
25 #undef ASM_SPEC
26 #undef LIB_SPEC
27 #undef ENDFILE_SPEC
28 #undef LINK_SPEC
29 #define LINK_SPEC "%{mrelax:--relax}"
30 #undef STARTFILE_SPEC
31 #define STARTFILE_SPEC "%{!mno-crt0:%{!shared:%{pg:gcrt0%O%s}%{!pg:%{p:mcrt0%O%s}%{!p:crt0%O%s}}}}"
32
33 /* Names to predefine in the preprocessor for this target machine.  */
34
35 #define TARGET_CPU_CPP_BUILTINS()               \
36   do                                            \
37     {                                           \
38       builtin_define ("__mn10300__");           \
39       builtin_define ("__MN10300__");           \
40       builtin_assert ("cpu=mn10300");           \
41       builtin_assert ("machine=mn10300");       \
42     }                                           \
43   while (0)
44
45 #define CPP_SPEC "%{mam33:-D__AM33__} %{mam33-2:-D__AM33__=2 -D__AM33_2__}"
46
47 extern GTY(()) int mn10300_unspec_int_label_counter;
48
49 enum processor_type {
50   PROCESSOR_MN10300,
51   PROCESSOR_AM33,
52   PROCESSOR_AM33_2
53 };
54
55 extern enum processor_type mn10300_processor;
56
57 #define TARGET_AM33     (mn10300_processor >= PROCESSOR_AM33)
58 #define TARGET_AM33_2   (mn10300_processor == PROCESSOR_AM33_2)
59
60 #ifndef PROCESSOR_DEFAULT
61 #define PROCESSOR_DEFAULT PROCESSOR_MN10300
62 #endif
63
64 #define OVERRIDE_OPTIONS mn10300_override_options ()
65
66 /* Print subsidiary information on the compiler version in use.  */
67
68 #define TARGET_VERSION fprintf (stderr, " (MN10300)");
69
70 \f
71 /* Target machine storage layout */
72
73 /* Define this if most significant bit is lowest numbered
74    in instructions that operate on numbered bit-fields.
75    This is not true on the Matsushita MN1003.  */
76 #define BITS_BIG_ENDIAN 0
77
78 /* Define this if most significant byte of a word is the lowest numbered.  */
79 /* This is not true on the Matsushita MN10300.  */
80 #define BYTES_BIG_ENDIAN 0
81
82 /* Define this if most significant word of a multiword number is lowest
83    numbered.
84    This is not true on the Matsushita MN10300.  */
85 #define WORDS_BIG_ENDIAN 0
86
87 /* Width of a word, in units (bytes).  */
88 #define UNITS_PER_WORD          4
89
90 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
91 #define PARM_BOUNDARY           32
92
93 /* The stack goes in 32-bit lumps.  */
94 #define STACK_BOUNDARY          32
95
96 /* Allocation boundary (in *bits*) for the code of a function.
97    8 is the minimum boundary; it's unclear if bigger alignments
98    would improve performance.  */
99 #define FUNCTION_BOUNDARY 8
100
101 /* No data type wants to be aligned rounder than this.  */
102 #define BIGGEST_ALIGNMENT       32
103
104 /* Alignment of field after `int : 0' in a structure.  */
105 #define EMPTY_FIELD_BOUNDARY 32
106
107 /* Define this if move instructions will actually fail to work
108    when given unaligned data.  */
109 #define STRICT_ALIGNMENT 1
110
111 /* Define this as 1 if `char' should by default be signed; else as 0.  */
112 #define DEFAULT_SIGNED_CHAR 0
113 \f
114 /* Standard register usage.  */
115
116 /* Number of actual hardware registers.
117    The hardware registers are assigned numbers for the compiler
118    from 0 to just below FIRST_PSEUDO_REGISTER.
119
120    All registers that the compiler knows about must be given numbers,
121    even those that are not normally considered general registers.  */
122
123 #define FIRST_PSEUDO_REGISTER 50
124
125 /* Specify machine-specific register numbers.  */
126 #define FIRST_DATA_REGNUM 0
127 #define LAST_DATA_REGNUM 3
128 #define FIRST_ADDRESS_REGNUM 4
129 #define LAST_ADDRESS_REGNUM 8
130 #define FIRST_EXTENDED_REGNUM 10
131 #define LAST_EXTENDED_REGNUM 17
132 #define FIRST_FP_REGNUM 18
133 #define LAST_FP_REGNUM 49
134
135 /* Specify the registers used for certain standard purposes.
136    The values of these macros are register numbers.  */
137
138 /* Register to use for pushing function arguments.  */
139 #define STACK_POINTER_REGNUM (LAST_ADDRESS_REGNUM+1)
140
141 /* Base register for access to local variables of the function.  */
142 #define FRAME_POINTER_REGNUM (LAST_ADDRESS_REGNUM-1)
143
144 /* Base register for access to arguments of the function.  This
145    is a fake register and will be eliminated into either the frame
146    pointer or stack pointer.  */
147 #define ARG_POINTER_REGNUM LAST_ADDRESS_REGNUM
148
149 /* Register in which static-chain is passed to a function.  */
150 #define STATIC_CHAIN_REGNUM (FIRST_ADDRESS_REGNUM+1)
151
152 /* 1 for registers that have pervasive standard uses
153    and are not available for the register allocator.  */
154
155 #define FIXED_REGISTERS \
156   { 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0 \
157   , 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 \
158   , 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 \
159   }
160
161 /* 1 for registers not available across function calls.
162    These must include the FIXED_REGISTERS and also any
163    registers that can be used without being saved.
164    The latter must include the registers where values are returned
165    and the register where structure-value addresses are passed.
166    Aside from that, you can include as many other registers as you
167    like.  */
168
169 #define CALL_USED_REGISTERS \
170   { 1, 1, 0, 0, 1, 1, 0, 0, 1, 1, 1, 1, 1, 1, 0, 0, 0, 0 \
171   , 1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0 \
172   , 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1 \
173   }
174
175 #define REG_ALLOC_ORDER \
176   { 0, 1, 4, 5, 2, 3, 6, 7, 10, 11, 12, 13, 14, 15, 16, 17, 8, 9 \
177   , 42, 43, 44, 45, 46, 47, 48, 49, 34, 35, 36, 37, 38, 39, 40, 41 \
178   , 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32, 33 \
179   }
180
181 #define CONDITIONAL_REGISTER_USAGE \
182 {                                               \
183   unsigned int i;                               \
184                                                 \
185   if (!TARGET_AM33)                             \
186     {                                           \
187       for (i = FIRST_EXTENDED_REGNUM;           \
188            i <= LAST_EXTENDED_REGNUM; i++)      \
189         fixed_regs[i] = call_used_regs[i] = 1;  \
190     }                                           \
191   if (!TARGET_AM33_2)                           \
192     {                                           \
193       for (i = FIRST_FP_REGNUM;                 \
194            i <= LAST_FP_REGNUM;                 \
195            i++)                                 \
196         fixed_regs[i] = call_used_regs[i] = 1;  \
197     }                                           \
198   if (flag_pic)                                 \
199     fixed_regs[PIC_OFFSET_TABLE_REGNUM] =       \
200     call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;\
201 }
202
203 /* Return number of consecutive hard regs needed starting at reg REGNO
204    to hold something of mode MODE.
205
206    This is ordinarily the length in words of a value of mode MODE
207    but can be less for certain modes in special long registers.  */
208
209 #define HARD_REGNO_NREGS(REGNO, MODE)   \
210   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
211
212 /* Value is 1 if hard register REGNO can hold a value of machine-mode
213    MODE.  */
214
215 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
216  ((REGNO_REG_CLASS (REGNO) == DATA_REGS \
217    || (TARGET_AM33 && REGNO_REG_CLASS (REGNO) == ADDRESS_REGS) \
218    || REGNO_REG_CLASS (REGNO) == EXTENDED_REGS) \
219   ? ((REGNO) & 1) == 0 || GET_MODE_SIZE (MODE) <= 4     \
220   : ((REGNO) & 1) == 0 || GET_MODE_SIZE (MODE) == 4)
221
222 /* Value is 1 if it is a good idea to tie two pseudo registers
223    when one has mode MODE1 and one has mode MODE2.
224    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
225    for any hard reg, then this must be 0 for correct output.  */
226 #define MODES_TIEABLE_P(MODE1, MODE2) \
227   (TARGET_AM33  \
228    || MODE1 == MODE2 \
229    || (GET_MODE_SIZE (MODE1) <= 4 && GET_MODE_SIZE (MODE2) <= 4))
230
231 /* 4 data, and effectively 3 address registers is small as far as I'm
232    concerned.  */
233 #define SMALL_REGISTER_CLASSES 1
234 \f
235 /* Define the classes of registers for register constraints in the
236    machine description.  Also define ranges of constants.
237
238    One of the classes must always be named ALL_REGS and include all hard regs.
239    If there is more than one class, another class must be named NO_REGS
240    and contain no registers.
241
242    The name GENERAL_REGS must be the name of a class (or an alias for
243    another name such as ALL_REGS).  This is the class of registers
244    that is allowed by "g" or "r" in a register constraint.
245    Also, registers outside this class are allocated only when
246    instructions express preferences for them.
247
248    The classes must be numbered in nondecreasing order; that is,
249    a larger-numbered class must never be contained completely
250    in a smaller-numbered class.
251
252    For any two classes, it is very desirable that there be another
253    class that represents their union.  */
254    
255 enum reg_class {
256   NO_REGS, DATA_REGS, ADDRESS_REGS, SP_REGS,
257   DATA_OR_ADDRESS_REGS, SP_OR_ADDRESS_REGS, 
258   EXTENDED_REGS, DATA_OR_EXTENDED_REGS, ADDRESS_OR_EXTENDED_REGS,
259   SP_OR_EXTENDED_REGS, SP_OR_ADDRESS_OR_EXTENDED_REGS, 
260   FP_REGS, FP_ACC_REGS,
261   GENERAL_REGS, ALL_REGS, LIM_REG_CLASSES
262 };
263
264 #define N_REG_CLASSES (int) LIM_REG_CLASSES
265
266 /* Give names of register classes as strings for dump file.  */
267
268 #define REG_CLASS_NAMES \
269 { "NO_REGS", "DATA_REGS", "ADDRESS_REGS", \
270   "SP_REGS", "DATA_OR_ADDRESS_REGS", "SP_OR_ADDRESS_REGS", \
271   "EXTENDED_REGS", \
272   "DATA_OR_EXTENDED_REGS", "ADDRESS_OR_EXTENDED_REGS", \
273   "SP_OR_EXTENDED_REGS", "SP_OR_ADDRESS_OR_EXTENDED_REGS", \
274   "FP_REGS", "FP_ACC_REGS", \
275   "GENERAL_REGS", "ALL_REGS", "LIM_REGS" }
276
277 /* Define which registers fit in which classes.
278    This is an initializer for a vector of HARD_REG_SET
279    of length N_REG_CLASSES.  */
280
281 #define REG_CLASS_CONTENTS                      \
282 {  { 0, 0 },            /* No regs      */      \
283  { 0x0000f, 0 },        /* DATA_REGS */         \
284  { 0x001f0, 0 },        /* ADDRESS_REGS */      \
285  { 0x00200, 0 },        /* SP_REGS */           \
286  { 0x001ff, 0 },        /* DATA_OR_ADDRESS_REGS */\
287  { 0x003f0, 0 },        /* SP_OR_ADDRESS_REGS */\
288  { 0x3fc00, 0 },        /* EXTENDED_REGS */     \
289  { 0x3fc0f, 0 },        /* DATA_OR_EXTENDED_REGS */     \
290  { 0x3fdf0, 0 },        /* ADDRESS_OR_EXTENDED_REGS */  \
291  { 0x3fe00, 0 },        /* SP_OR_EXTENDED_REGS */       \
292  { 0x3fff0, 0 },        /* SP_OR_ADDRESS_OR_EXTENDED_REGS */    \
293  { 0xfffc0000, 0x3ffff }, /* FP_REGS */         \
294  { 0x03fc0000, 0 },     /* FP_ACC_REGS */       \
295  { 0x3fdff, 0 },        /* GENERAL_REGS */      \
296  { 0xffffffff, 0x3ffff } /* ALL_REGS    */      \
297 }
298
299 /* The same information, inverted:
300    Return the class number of the smallest class containing
301    reg number REGNO.  This could be a conditional expression
302    or could index an array.  */
303
304 #define REGNO_REG_CLASS(REGNO) \
305   ((REGNO) <= LAST_DATA_REGNUM ? DATA_REGS : \
306    (REGNO) <= LAST_ADDRESS_REGNUM ? ADDRESS_REGS : \
307    (REGNO) == STACK_POINTER_REGNUM ? SP_REGS : \
308    (REGNO) <= LAST_EXTENDED_REGNUM ? EXTENDED_REGS : \
309    (REGNO) <= LAST_FP_REGNUM ? FP_REGS : \
310    NO_REGS)
311
312 /* The class value for index registers, and the one for base regs.  */
313 #define INDEX_REG_CLASS DATA_OR_EXTENDED_REGS
314 #define BASE_REG_CLASS  SP_OR_ADDRESS_REGS
315
316 /* Get reg_class from a letter such as appears in the machine description.  */
317
318 #define REG_CLASS_FROM_LETTER(C) \
319   ((C) == 'd' ? DATA_REGS : \
320    (C) == 'a' ? ADDRESS_REGS : \
321    (C) == 'y' ? SP_REGS : \
322    ! TARGET_AM33 ? NO_REGS : \
323    (C) == 'x' ? EXTENDED_REGS : \
324    ! TARGET_AM33_2 ? NO_REGS : \
325    (C) == 'f' ? FP_REGS : \
326    (C) == 'A' ? FP_ACC_REGS : \
327    NO_REGS)
328
329 /* Macros to check register numbers against specific register classes.  */
330
331 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
332    and check its validity for a certain class.
333    We have two alternate definitions for each of them.
334    The usual definition accepts all pseudo regs; the other rejects
335    them unless they have been allocated suitable hard regs.
336    The symbol REG_OK_STRICT causes the latter definition to be used.
337
338    Most source files want to accept pseudo regs in the hope that
339    they will get allocated to the class that the insn wants them to be in.
340    Source files for reload pass need to be strict.
341    After reload, it makes no difference, since pseudo regs have
342    been eliminated by then.  */
343
344 /* These assume that REGNO is a hard or pseudo reg number.
345    They give nonzero only if REGNO is a hard reg of the suitable class
346    or a pseudo reg currently allocated to a suitable hard reg.
347    Since they use reg_renumber, they are safe only once reg_renumber
348    has been allocated, which happens in local-alloc.c.  */
349
350 #ifndef REG_OK_STRICT
351 # define REG_STRICT 0
352 #else
353 # define REG_STRICT 1
354 #endif
355
356 # define REGNO_IN_RANGE_P(regno,min,max,strict) \
357   (IN_RANGE ((regno), (min), (max))             \
358    || ((strict)                                 \
359        ? (reg_renumber                          \
360           && reg_renumber[(regno)] >= (min)     \
361           && reg_renumber[(regno)] <= (max))    \
362        : (regno) >= FIRST_PSEUDO_REGISTER))
363
364 #define REGNO_DATA_P(regno, strict) \
365   (REGNO_IN_RANGE_P ((regno), FIRST_DATA_REGNUM, LAST_DATA_REGNUM, \
366                      (strict)))
367 #define REGNO_ADDRESS_P(regno, strict) \
368   (REGNO_IN_RANGE_P ((regno), FIRST_ADDRESS_REGNUM, LAST_ADDRESS_REGNUM, \
369                      (strict)))
370 #define REGNO_SP_P(regno, strict) \
371   (REGNO_IN_RANGE_P ((regno), STACK_POINTER_REGNUM, STACK_POINTER_REGNUM, \
372                      (strict)))
373 #define REGNO_EXTENDED_P(regno, strict) \
374   (REGNO_IN_RANGE_P ((regno), FIRST_EXTENDED_REGNUM, LAST_EXTENDED_REGNUM, \
375                      (strict)))
376 #define REGNO_AM33_P(regno, strict) \
377   (REGNO_DATA_P ((regno), (strict)) || REGNO_ADDRESS_P ((regno), (strict)) \
378    || REGNO_EXTENDED_P ((regno), (strict)))
379 #define REGNO_FP_P(regno, strict) \
380   (REGNO_IN_RANGE_P ((regno), FIRST_FP_REGNUM, LAST_FP_REGNUM, (strict)))
381
382 #define REGNO_STRICT_OK_FOR_BASE_P(regno, strict) \
383   (REGNO_SP_P ((regno), (strict)) \
384    || REGNO_ADDRESS_P ((regno), (strict)) \
385    || REGNO_EXTENDED_P ((regno), (strict)))
386 #define REGNO_OK_FOR_BASE_P(regno) \
387   (REGNO_STRICT_OK_FOR_BASE_P ((regno), REG_STRICT))
388 #define REG_OK_FOR_BASE_P(X) \
389   (REGNO_OK_FOR_BASE_P (REGNO (X)))
390
391 #define REGNO_STRICT_OK_FOR_BIT_BASE_P(regno, strict) \
392   (REGNO_SP_P ((regno), (strict)) || REGNO_ADDRESS_P ((regno), (strict)))
393 #define REGNO_OK_FOR_BIT_BASE_P(regno) \
394   (REGNO_STRICT_OK_FOR_BIT_BASE_P ((regno), REG_STRICT))
395 #define REG_OK_FOR_BIT_BASE_P(X) \
396   (REGNO_OK_FOR_BIT_BASE_P (REGNO (X)))
397
398 #define REGNO_STRICT_OK_FOR_INDEX_P(regno, strict) \
399   (REGNO_DATA_P ((regno), (strict)) || REGNO_EXTENDED_P ((regno), (strict)))
400 #define REGNO_OK_FOR_INDEX_P(regno) \
401   (REGNO_STRICT_OK_FOR_INDEX_P ((regno), REG_STRICT))
402 #define REG_OK_FOR_INDEX_P(X) \
403   (REGNO_OK_FOR_INDEX_P (REGNO (X)))
404
405 /* Given an rtx X being reloaded into a reg required to be
406    in class CLASS, return the class of reg to actually use.
407    In general this is just CLASS; but on some machines
408    in some cases it is preferable to use a more restrictive class.  */
409
410 #define PREFERRED_RELOAD_CLASS(X,CLASS)                         \
411   ((X) == stack_pointer_rtx && (CLASS) != SP_REGS               \
412    ? ADDRESS_OR_EXTENDED_REGS                                   \
413    : (GET_CODE (X) == MEM                                       \
414       || (GET_CODE (X) == REG                                   \
415           && REGNO (X) >= FIRST_PSEUDO_REGISTER)                \
416       || (GET_CODE (X) == SUBREG                                \
417           && GET_CODE (SUBREG_REG (X)) == REG                   \
418           && REGNO (SUBREG_REG (X)) >= FIRST_PSEUDO_REGISTER)   \
419       ? LIMIT_RELOAD_CLASS (GET_MODE (X), CLASS)                \
420       : (CLASS)))
421
422 #define PREFERRED_OUTPUT_RELOAD_CLASS(X,CLASS) \
423   (X == stack_pointer_rtx && CLASS != SP_REGS \
424    ? ADDRESS_OR_EXTENDED_REGS : CLASS)
425
426 #define LIMIT_RELOAD_CLASS(MODE, CLASS) \
427   (!TARGET_AM33 && (MODE == QImode || MODE == HImode) ? DATA_REGS : CLASS)
428
429 #define SECONDARY_RELOAD_CLASS(CLASS,MODE,IN) \
430   mn10300_secondary_reload_class(CLASS,MODE,IN)
431
432 /* Return the maximum number of consecutive registers
433    needed to represent mode MODE in a register of class CLASS.  */
434
435 #define CLASS_MAX_NREGS(CLASS, MODE)    \
436   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
437
438 /* A class that contains registers which the compiler must always
439    access in a mode that is the same size as the mode in which it
440    loaded the register.  */
441 #define CLASS_CANNOT_CHANGE_SIZE FP_REGS
442
443 /* The letters I, J, K, L, M, N, O, P in a register constraint string
444    can be used to stand for particular ranges of immediate operands.
445    This macro defines what the ranges are.
446    C is the letter, and VALUE is a constant value.
447    Return 1 if VALUE is in the range specified by C.  */
448
449 #define INT_8_BITS(VALUE) ((unsigned) (VALUE) + 0x80 < 0x100)
450 #define INT_16_BITS(VALUE) ((unsigned) (VALUE) + 0x8000 < 0x10000)
451
452 #define CONST_OK_FOR_I(VALUE) ((VALUE) == 0)
453 #define CONST_OK_FOR_J(VALUE) ((VALUE) == 1)
454 #define CONST_OK_FOR_K(VALUE) ((VALUE) == 2)
455 #define CONST_OK_FOR_L(VALUE) ((VALUE) == 4)
456 #define CONST_OK_FOR_M(VALUE) ((VALUE) == 3)
457 #define CONST_OK_FOR_N(VALUE) ((VALUE) == 255 || (VALUE) == 65535)
458
459 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
460   ((C) == 'I' ? CONST_OK_FOR_I (VALUE) : \
461    (C) == 'J' ? CONST_OK_FOR_J (VALUE) : \
462    (C) == 'K' ? CONST_OK_FOR_K (VALUE) : \
463    (C) == 'L' ? CONST_OK_FOR_L (VALUE) : \
464    (C) == 'M' ? CONST_OK_FOR_M (VALUE) : \
465    (C) == 'N' ? CONST_OK_FOR_N (VALUE) : 0)
466
467
468 /* Similar, but for floating constants, and defining letters G and H.
469    Here VALUE is the CONST_DOUBLE rtx itself. 
470      
471   `G' is a floating-point zero.  */
472
473 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C) \
474   ((C) == 'G' ? (GET_MODE_CLASS (GET_MODE (VALUE)) == MODE_FLOAT        \
475                  && (VALUE) == CONST0_RTX (GET_MODE (VALUE))) : 0)
476
477 \f
478 /* Stack layout; function entry, exit and calling.  */
479
480 /* Define this if pushing a word on the stack
481    makes the stack pointer a smaller address.  */
482
483 #define STACK_GROWS_DOWNWARD
484
485 /* Define this to nonzero if the nominal address of the stack frame
486    is at the high-address end of the local variables;
487    that is, each additional local variable allocated
488    goes at a more negative offset in the frame.  */
489
490 #define FRAME_GROWS_DOWNWARD 1
491
492 /* Offset within stack frame to start allocating local variables at.
493    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
494    first local allocated.  Otherwise, it is the offset to the BEGINNING
495    of the first local allocated.  */
496
497 #define STARTING_FRAME_OFFSET 0
498
499 /* Offset of first parameter from the argument pointer register value.  */
500 /* Is equal to the size of the saved fp + pc, even if an fp isn't
501    saved since the value is used before we know.  */
502
503 #define FIRST_PARM_OFFSET(FNDECL) 4
504
505 #define ELIMINABLE_REGS                         \
506 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},   \
507  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM},   \
508  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}}
509
510 #define CAN_ELIMINATE(FROM, TO) 1
511
512 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
513   OFFSET = initial_offset (FROM, TO)
514
515 /* We can debug without frame pointers on the mn10300, so eliminate
516    them whenever possible.  */
517 #define FRAME_POINTER_REQUIRED 0
518 #define CAN_DEBUG_WITHOUT_FP
519
520 /* Value is the number of bytes of arguments automatically
521    popped when returning from a subroutine call.
522    FUNDECL is the declaration node of the function (as a tree),
523    FUNTYPE is the data type of the function (as a tree),
524    or for a library call it is an identifier node for the subroutine name.
525    SIZE is the number of bytes of arguments passed on the stack.  */
526
527 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
528
529 /* We use d0/d1 for passing parameters, so allocate 8 bytes of space
530    for a register flushback area.  */
531 #define REG_PARM_STACK_SPACE(DECL) 8
532 #define OUTGOING_REG_PARM_STACK_SPACE 1
533 #define ACCUMULATE_OUTGOING_ARGS 1
534
535 /* So we can allocate space for return pointers once for the function
536    instead of around every call.  */
537 #define STACK_POINTER_OFFSET 4
538
539 /* 1 if N is a possible register number for function argument passing.
540    On the MN10300, no registers are used in this way.  */
541
542 #define FUNCTION_ARG_REGNO_P(N) ((N) <= 1)
543
544 \f
545 /* Define a data type for recording info about an argument list
546    during the scan of that argument list.  This data type should
547    hold all necessary information about the function itself
548    and about the args processed so far, enough to enable macros
549    such as FUNCTION_ARG to determine where the next arg should go.
550
551    On the MN10300, this is a single integer, which is a number of bytes
552    of arguments scanned so far.  */
553
554 #define CUMULATIVE_ARGS struct cum_arg
555 struct cum_arg {int nbytes; };
556
557 /* Initialize a variable CUM of type CUMULATIVE_ARGS
558    for a call to a function whose data type is FNTYPE.
559    For a library call, FNTYPE is 0.
560
561    On the MN10300, the offset starts at 0.  */
562
563 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
564  ((CUM).nbytes = 0)
565
566 /* Update the data in CUM to advance over an argument
567    of mode MODE and data type TYPE.
568    (TYPE is null for libcalls where that information may not be available.)  */
569
570 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
571  ((CUM).nbytes += ((MODE) != BLKmode                    \
572                    ? (GET_MODE_SIZE (MODE) + 3) & ~3    \
573                    : (int_size_in_bytes (TYPE) + 3) & ~3))
574
575 /* Define where to put the arguments to a function.
576    Value is zero to push the argument on the stack,
577    or a hard register in which to store the argument.
578
579    MODE is the argument's machine mode.
580    TYPE is the data type of the argument (as a tree).
581     This is null for libcalls where that information may
582     not be available.
583    CUM is a variable of type CUMULATIVE_ARGS which gives info about
584     the preceding args and about the function being called.
585    NAMED is nonzero if this argument is a named parameter
586     (otherwise it is an extra parameter matching an ellipsis).  */
587
588 /* On the MN10300 all args are pushed.  */   
589
590 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
591   function_arg (&CUM, MODE, TYPE, NAMED)
592
593 /* Define how to find the value returned by a function.
594    VALTYPE is the data type of the value (as a tree).
595    If the precise function being called is known, FUNC is its FUNCTION_DECL;
596    otherwise, FUNC is 0.  */
597
598 #define FUNCTION_VALUE(VALTYPE, FUNC) \
599   mn10300_function_value (VALTYPE, FUNC, 0)
600 #define FUNCTION_OUTGOING_VALUE(VALTYPE, FUNC) \
601   mn10300_function_value (VALTYPE, FUNC, 1)
602
603 /* Define how to find the value returned by a library function
604    assuming the value has mode MODE.  */
605
606 #define LIBCALL_VALUE(MODE) gen_rtx_REG (MODE, FIRST_DATA_REGNUM)
607
608 /* 1 if N is a possible register number for a function value.  */
609
610 #define FUNCTION_VALUE_REGNO_P(N) \
611   ((N) == FIRST_DATA_REGNUM || (N) == FIRST_ADDRESS_REGNUM)
612
613 #define DEFAULT_PCC_STRUCT_RETURN 0
614
615 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
616    the stack pointer does not matter.  The value is tested only in
617    functions that have frame pointers.
618    No definition is equivalent to always zero.  */
619
620 #define EXIT_IGNORE_STACK 1
621
622 /* Output assembler code to FILE to increment profiler label # LABELNO
623    for profiling a function entry.  */
624
625 #define FUNCTION_PROFILER(FILE, LABELNO) ;
626
627 #define TRAMPOLINE_TEMPLATE(FILE)                       \
628   do {                                                  \
629     fprintf (FILE, "\tadd -4,sp\n");                    \
630     fprintf (FILE, "\t.long 0x0004fffa\n");             \
631     fprintf (FILE, "\tmov (0,sp),a0\n");                \
632     fprintf (FILE, "\tadd 4,sp\n");                     \
633     fprintf (FILE, "\tmov (13,a0),a1\n");               \
634     fprintf (FILE, "\tmov (17,a0),a0\n");               \
635     fprintf (FILE, "\tjmp (a0)\n");                     \
636     fprintf (FILE, "\t.long 0\n");                      \
637     fprintf (FILE, "\t.long 0\n");                      \
638   } while (0)
639
640 /* Length in units of the trampoline for entering a nested function.  */
641
642 #define TRAMPOLINE_SIZE 0x1b
643
644 #define TRAMPOLINE_ALIGNMENT 32
645
646 /* Emit RTL insns to initialize the variable parts of a trampoline.
647    FNADDR is an RTX for the address of the function's pure code.
648    CXT is an RTX for the static chain value for the function.  */
649
650 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
651 {                                                                       \
652   emit_move_insn (gen_rtx_MEM (SImode, plus_constant ((TRAMP), 0x14)),  \
653                  (CXT));                                                \
654   emit_move_insn (gen_rtx_MEM (SImode, plus_constant ((TRAMP), 0x18)),  \
655                  (FNADDR));                                             \
656 }
657 /* A C expression whose value is RTL representing the value of the return
658    address for the frame COUNT steps up from the current frame.
659
660    On the mn10300, the return address is not at a constant location
661    due to the frame layout.  Luckily, it is at a constant offset from
662    the argument pointer, so we define RETURN_ADDR_RTX to return a
663    MEM using arg_pointer_rtx.  Reload will replace arg_pointer_rtx
664    with a reference to the stack/frame pointer + an appropriate offset.  */
665
666 #define RETURN_ADDR_RTX(COUNT, FRAME)   \
667   ((COUNT == 0)                         \
668    ? gen_rtx_MEM (Pmode, arg_pointer_rtx) \
669    : (rtx) 0)
670
671 /* Implement `va_start' for varargs and stdarg.  */
672 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
673   mn10300_va_start (valist, nextarg)
674 \f
675 /* 1 if X is an rtx for a constant that is a valid address.  */
676
677 #define CONSTANT_ADDRESS_P(X)   CONSTANT_P (X)
678
679 /* Extra constraints.  */
680  
681 #define OK_FOR_Q(OP) \
682    (GET_CODE (OP) == MEM && ! CONSTANT_ADDRESS_P (XEXP (OP, 0)))
683
684 #define OK_FOR_R(OP) \
685    (GET_CODE (OP) == MEM                                        \
686     && GET_MODE (OP) == QImode                                  \
687     && (CONSTANT_ADDRESS_P (XEXP (OP, 0))                       \
688         || (GET_CODE (XEXP (OP, 0)) == REG                      \
689             && REG_OK_FOR_BIT_BASE_P (XEXP (OP, 0))             \
690             && XEXP (OP, 0) != stack_pointer_rtx)               \
691         || (GET_CODE (XEXP (OP, 0)) == PLUS                     \
692             && GET_CODE (XEXP (XEXP (OP, 0), 0)) == REG         \
693             && REG_OK_FOR_BIT_BASE_P (XEXP (XEXP (OP, 0), 0))   \
694             && XEXP (XEXP (OP, 0), 0) != stack_pointer_rtx      \
695             && GET_CODE (XEXP (XEXP (OP, 0), 1)) == CONST_INT   \
696             && INT_8_BITS (INTVAL (XEXP (XEXP (OP, 0), 1))))))
697          
698 #define OK_FOR_T(OP) \
699    (GET_CODE (OP) == MEM                                        \
700     && GET_MODE (OP) == QImode                                  \
701     && (GET_CODE (XEXP (OP, 0)) == REG                          \
702         && REG_OK_FOR_BIT_BASE_P (XEXP (OP, 0))                 \
703         && XEXP (OP, 0) != stack_pointer_rtx))
704
705 #define EXTRA_CONSTRAINT(OP, C) \
706  ((C) == 'R' ? OK_FOR_R (OP) \
707   : (C) == 'Q' ? OK_FOR_Q (OP) \
708   : (C) == 'S' && flag_pic \
709   ? GET_CODE (OP) == UNSPEC && (XINT (OP, 1) == UNSPEC_PLT \
710                                 || XINT (OP, 1) == UNSPEC_PIC) \
711   : (C) == 'S' ? GET_CODE (OP) == SYMBOL_REF \
712   : (C) == 'T' ? OK_FOR_T (OP) \
713   : 0)
714
715 /* Maximum number of registers that can appear in a valid memory address.  */
716
717 #define MAX_REGS_PER_ADDRESS 2
718
719 \f
720 #define HAVE_POST_INCREMENT (TARGET_AM33)
721
722 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
723    that is a valid memory address for an instruction.
724    The MODE argument is the machine mode for the MEM expression
725    that wants to use this address.
726
727    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS,
728    except for CONSTANT_ADDRESS_P which is actually
729    machine-independent.
730
731    On the mn10300, the value in the address register must be
732    in the same memory space/segment as the effective address.
733
734    This is problematical for reload since it does not understand
735    that base+index != index+base in a memory reference.
736
737    Note it is still possible to use reg+reg addressing modes,
738    it's just much more difficult.  For a discussion of a possible
739    workaround and solution, see the comments in pa.c before the
740    function record_unscaled_index_insn_codes.  */
741
742 /* Accept either REG or SUBREG where a register is valid.  */
743   
744 #define RTX_OK_FOR_BASE_P(X, strict)                            \
745   ((REG_P (X) && REGNO_STRICT_OK_FOR_BASE_P (REGNO (X),         \
746                                              (strict)))         \
747    || (GET_CODE (X) == SUBREG && REG_P (SUBREG_REG (X))         \
748        && REGNO_STRICT_OK_FOR_BASE_P (REGNO (SUBREG_REG (X)),   \
749                                       (strict))))
750
751 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)         \
752 do                                                      \
753   {                                                     \
754     if (legitimate_address_p ((MODE), (X), REG_STRICT)) \
755       goto ADDR;                                        \
756   }                                                     \
757 while (0) 
758
759 \f
760 /* Try machine-dependent ways of modifying an illegitimate address
761    to be legitimate.  If we find one, return the new, valid address.
762    This macro is used in only one place: `memory_address' in explow.c.
763
764    OLDX is the address as it was before break_out_memory_refs was called.
765    In some cases it is useful to look at this to decide what needs to be done.
766
767    MODE and WIN are passed so that this macro can use
768    GO_IF_LEGITIMATE_ADDRESS.
769
770    It is always safe for this macro to do nothing.  It exists to recognize
771    opportunities to optimize the output.  */
772
773 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)  \
774 { rtx orig_x = (X);                             \
775   (X) = legitimize_address (X, OLDX, MODE);     \
776   if ((X) != orig_x && memory_address_p (MODE, X)) \
777     goto WIN; }
778
779 /* Go to LABEL if ADDR (a legitimate address expression)
780    has an effect that depends on the machine mode it is used for.  */
781
782 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)
783
784 /* Nonzero if the constant value X is a legitimate general operand.
785    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
786
787 #define LEGITIMATE_CONSTANT_P(X) 1
788
789 /* Zero if this needs fixing up to become PIC.  */
790
791 #define LEGITIMATE_PIC_OPERAND_P(X) (legitimate_pic_operand_p (X))
792
793 /* Register to hold the addressing base for
794    position independent code access to data items.  */
795 #define PIC_OFFSET_TABLE_REGNUM PIC_REG
796
797 /* The name of the pseudo-symbol representing the Global Offset Table.  */
798 #define GOT_SYMBOL_NAME "*_GLOBAL_OFFSET_TABLE_"
799
800 #define SYMBOLIC_CONST_P(X)     \
801 ((GET_CODE (X) == SYMBOL_REF || GET_CODE (X) == LABEL_REF)      \
802   && ! LEGITIMATE_PIC_OPERAND_P (X))
803
804 /* Non-global SYMBOL_REFs have SYMBOL_REF_FLAG enabled.  */
805 #define MN10300_GLOBAL_P(X) (! SYMBOL_REF_FLAG (X))
806
807 /* Recognize machine-specific patterns that may appear within
808    constants.  Used for PIC-specific UNSPECs.  */
809 #define OUTPUT_ADDR_CONST_EXTRA(STREAM, X, FAIL) \
810   do                                                                    \
811     if (GET_CODE (X) == UNSPEC && XVECLEN ((X), 0) == 1)        \
812       {                                                                 \
813         switch (XINT ((X), 1))                                          \
814           {                                                             \
815           case UNSPEC_INT_LABEL:                                        \
816             asm_fprintf ((STREAM), ".%LLIL%d",                          \
817                          INTVAL (XVECEXP ((X), 0, 0)));                 \
818             break;                                                      \
819           case UNSPEC_PIC:                                              \
820             /* GLOBAL_OFFSET_TABLE or local symbols, no suffix.  */     \
821             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
822             break;                                                      \
823           case UNSPEC_GOT:                                              \
824             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
825             fputs ("@GOT", (STREAM));                                   \
826             break;                                                      \
827           case UNSPEC_GOTOFF:                                           \
828             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
829             fputs ("@GOTOFF", (STREAM));                                \
830             break;                                                      \
831           case UNSPEC_PLT:                                              \
832             output_addr_const ((STREAM), XVECEXP ((X), 0, 0));          \
833             fputs ("@PLT", (STREAM));                                   \
834             break;                                                      \
835           default:                                                      \
836             goto FAIL;                                                  \
837           }                                                             \
838         break;                                                          \
839       }                                                                 \
840     else                                                                \
841       goto FAIL;                                                        \
842   while (0)
843 \f
844 /* Tell final.c how to eliminate redundant test instructions.  */
845
846 /* Here we define machine-dependent flags and fields in cc_status
847    (see `conditions.h').  No extra ones are needed for the VAX.  */
848
849 /* Store in cc_status the expressions
850    that the condition codes will describe
851    after execution of an instruction whose pattern is EXP.
852    Do not alter them if the instruction would not alter the cc's.  */
853
854 #define CC_OVERFLOW_UNUSABLE 0x200
855 #define CC_NO_CARRY CC_NO_OVERFLOW
856 #define NOTICE_UPDATE_CC(EXP, INSN) notice_update_cc(EXP, INSN)
857
858 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
859   ((CLASS1 == CLASS2 && (CLASS1 == ADDRESS_REGS || CLASS1 == DATA_REGS)) ? 2 :\
860    ((CLASS1 == ADDRESS_REGS || CLASS1 == DATA_REGS) && \
861     (CLASS2 == ADDRESS_REGS || CLASS2 == DATA_REGS)) ? 4 : \
862    (CLASS1 == SP_REGS && CLASS2 == ADDRESS_REGS) ? 2 : \
863    (CLASS1 == ADDRESS_REGS && CLASS2 == SP_REGS) ? 4 : \
864    ! TARGET_AM33 ? 6 : \
865    (CLASS1 == SP_REGS || CLASS2 == SP_REGS) ? 6 : \
866    (CLASS1 == CLASS2 && CLASS1 == EXTENDED_REGS) ? 6 : \
867    (CLASS1 == FP_REGS || CLASS2 == FP_REGS) ? 6 : \
868    (CLASS1 == EXTENDED_REGS || CLASS2 == EXTENDED_REGS) ? 4 : \
869    4)
870
871 /* Nonzero if access to memory by bytes or half words is no faster
872    than accessing full words.  */
873 #define SLOW_BYTE_ACCESS 1
874
875 /* Dispatch tables on the mn10300 are extremely expensive in terms of code
876    and readonly data size.  So we crank up the case threshold value to
877    encourage a series of if/else comparisons to implement many small switch
878    statements.  In theory, this value could be increased much more if we
879    were solely optimizing for space, but we keep it "reasonable" to avoid
880    serious code efficiency lossage.  */
881 #define CASE_VALUES_THRESHOLD 6
882
883 #define NO_FUNCTION_CSE
884
885 /* According expr.c, a value of around 6 should minimize code size, and
886    for the MN10300 series, that's our primary concern.  */
887 #define MOVE_RATIO 6
888
889 #define TEXT_SECTION_ASM_OP "\t.section .text"
890 #define DATA_SECTION_ASM_OP "\t.section .data"
891 #define BSS_SECTION_ASM_OP "\t.section .bss"
892
893 #define ASM_COMMENT_START "#"
894
895 /* Output to assembler file text saying following lines
896    may contain character constants, extra white space, comments, etc.  */
897
898 #define ASM_APP_ON "#APP\n"
899
900 /* Output to assembler file text saying following lines
901    no longer contain unusual constructs.  */
902
903 #define ASM_APP_OFF "#NO_APP\n"
904
905 /* This says how to output the assembler to define a global
906    uninitialized but not common symbol.
907    Try to use asm_output_bss to implement this macro.  */
908
909 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN) \
910   asm_output_aligned_bss ((FILE), (DECL), (NAME), (SIZE), (ALIGN))
911
912 /* Globalizing directive for a label.  */
913 #define GLOBAL_ASM_OP "\t.global "
914
915 /* This is how to output a reference to a user-level label named NAME.
916    `assemble_name' uses this.  */
917
918 #undef ASM_OUTPUT_LABELREF
919 #define ASM_OUTPUT_LABELREF(FILE, NAME) \
920   fprintf (FILE, "_%s", (*targetm.strip_name_encoding) (NAME))
921
922 #define ASM_PN_FORMAT "%s___%lu"
923
924 /* This is how we tell the assembler that two symbols have the same value.  */
925
926 #define ASM_OUTPUT_DEF(FILE,NAME1,NAME2) \
927   do { assemble_name(FILE, NAME1);       \
928        fputs(" = ", FILE);               \
929        assemble_name(FILE, NAME2);       \
930        fputc('\n', FILE); } while (0)
931
932
933 /* How to refer to registers in assembler output.
934    This sequence is indexed by compiler's hard-register-number (see above).  */
935
936 #define REGISTER_NAMES \
937 { "d0", "d1", "d2", "d3", "a0", "a1", "a2", "a3", "ap", "sp", \
938   "r0", "r1", "r2", "r3", "r4", "r5", "r6", "r7" \
939 , "fs0", "fs1", "fs2", "fs3", "fs4", "fs5", "fs6", "fs7" \
940 , "fs8", "fs9", "fs10", "fs11", "fs12", "fs13", "fs14", "fs15" \
941 , "fs16", "fs17", "fs18", "fs19", "fs20", "fs21", "fs22", "fs23" \
942 , "fs24", "fs25", "fs26", "fs27", "fs28", "fs29", "fs30", "fs31" \
943 }
944
945 #define ADDITIONAL_REGISTER_NAMES \
946 { {"r8",  4}, {"r9",  5}, {"r10", 6}, {"r11", 7}, \
947   {"r12", 0}, {"r13", 1}, {"r14", 2}, {"r15", 3}, \
948   {"e0", 10}, {"e1", 11}, {"e2", 12}, {"e3", 13}, \
949   {"e4", 14}, {"e5", 15}, {"e6", 16}, {"e7", 17} \
950 , {"fd0", 18}, {"fd2", 20}, {"fd4", 22}, {"fd6", 24} \
951 , {"fd8", 26}, {"fd10", 28}, {"fd12", 30}, {"fd14", 32} \
952 , {"fd16", 34}, {"fd18", 36}, {"fd20", 38}, {"fd22", 40} \
953 , {"fd24", 42}, {"fd26", 44}, {"fd28", 46}, {"fd30", 48} \
954 }
955
956 /* Print an instruction operand X on file FILE.
957    look in mn10300.c for details */
958
959 #define PRINT_OPERAND(FILE, X, CODE)  print_operand(FILE,X,CODE)
960
961 /* Print a memory operand whose address is X, on file FILE.
962    This uses a function in output-vax.c.  */
963
964 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
965
966 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)
967 #define ASM_OUTPUT_REG_POP(FILE,REGNO)
968
969 /* This is how to output an element of a case-vector that is absolute.  */
970
971 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE) \
972   fprintf (FILE, "\t%s .L%d\n", ".long", VALUE)
973
974 /* This is how to output an element of a case-vector that is relative.  */
975
976 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
977   fprintf (FILE, "\t%s .L%d-.L%d\n", ".long", VALUE, REL)
978
979 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
980   if ((LOG) != 0)                       \
981     fprintf (FILE, "\t.align %d\n", (LOG))
982
983 /* We don't have to worry about dbx compatibility for the mn10300.  */
984 #define DEFAULT_GDB_EXTENSIONS 1
985
986 /* Use dwarf2 debugging info by default.  */
987 #undef PREFERRED_DEBUGGING_TYPE
988 #define PREFERRED_DEBUGGING_TYPE DWARF2_DEBUG
989
990 #define DWARF2_ASM_LINE_DEBUG_INFO 1
991
992 /* GDB always assumes the current function's frame begins at the value
993    of the stack pointer upon entry to the current function.  Accessing
994    local variables and parameters passed on the stack is done using the
995    base of the frame + an offset provided by GCC.
996
997    For functions which have frame pointers this method works fine;
998    the (frame pointer) == (stack pointer at function entry) and GCC provides
999    an offset relative to the frame pointer.
1000
1001    This loses for functions without a frame pointer; GCC provides an offset
1002    which is relative to the stack pointer after adjusting for the function's
1003    frame size.  GDB would prefer the offset to be relative to the value of
1004    the stack pointer at the function's entry.  Yuk!  */
1005 #define DEBUGGER_AUTO_OFFSET(X) \
1006   ((GET_CODE (X) == PLUS ? INTVAL (XEXP (X, 1)) : 0) \
1007     + (frame_pointer_needed \
1008        ? 0 : -initial_offset (FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM)))
1009
1010 #define DEBUGGER_ARG_OFFSET(OFFSET, X) \
1011   ((GET_CODE (X) == PLUS ? OFFSET : 0) \
1012     + (frame_pointer_needed \
1013        ? 0 : -initial_offset (ARG_POINTER_REGNUM, STACK_POINTER_REGNUM)))
1014
1015 /* Specify the machine mode that this machine uses
1016    for the index in the tablejump instruction.  */
1017 #define CASE_VECTOR_MODE Pmode
1018
1019 /* Define if operations between registers always perform the operation
1020    on the full register even if a narrower mode is specified.  */
1021 #define WORD_REGISTER_OPERATIONS
1022
1023 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1024
1025 /* This flag, if defined, says the same insns that convert to a signed fixnum
1026    also convert validly to an unsigned one.  */
1027 #define FIXUNS_TRUNC_LIKE_FIX_TRUNC
1028
1029 /* Max number of bytes we can move from memory to memory
1030    in one reasonably fast instruction.  */
1031 #define MOVE_MAX        4
1032
1033 /* Define if shifts truncate the shift count
1034    which implies one can omit a sign-extension or zero-extension
1035    of a shift count.  */
1036 #define SHIFT_COUNT_TRUNCATED 1
1037
1038 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1039    is done just by pretending it is already truncated.  */
1040 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1041
1042 /* Specify the machine mode that pointers have.
1043    After generation of rtl, the compiler makes no further distinction
1044    between pointers and any other objects of this machine mode.  */
1045 #define Pmode SImode
1046
1047 /* A function address in a call instruction
1048    is a byte address (for indexing purposes)
1049    so give the MEM rtx a byte's mode.  */
1050 #define FUNCTION_MODE QImode
1051
1052 /* The assembler op to get a word.  */
1053
1054 #define FILE_ASM_OP "\t.file\n"
1055
1056 typedef struct mn10300_cc_status_mdep
1057   {
1058     int fpCC;
1059   }
1060 cc_status_mdep;
1061
1062 #define CC_STATUS_MDEP cc_status_mdep
1063
1064 #define CC_STATUS_MDEP_INIT (cc_status.mdep.fpCC = 0)