OSDN Git Service

PR bootstrap/13617
[pf3gnuchains/gcc-fork.git] / gcc / config / mips / mips.h
1 /* Definitions of target machine for GNU compiler.  MIPS version.
2    Copyright (C) 1989, 1990, 1991, 1992, 1993, 1994, 1995, 1996, 1997, 1998
3    1999, 2000, 2001, 2002, 2003, 2004 Free Software Foundation, Inc.
4    Contributed by A. Lichnewsky (lich@inria.inria.fr).
5    Changed by Michael Meissner  (meissner@osf.org).
6    64 bit r4000 support by Ian Lance Taylor (ian@cygnus.com) and
7    Brendan Eich (brendan@microunity.com).
8
9 This file is part of GCC.
10
11 GCC is free software; you can redistribute it and/or modify
12 it under the terms of the GNU General Public License as published by
13 the Free Software Foundation; either version 2, or (at your option)
14 any later version.
15
16 GCC is distributed in the hope that it will be useful,
17 but WITHOUT ANY WARRANTY; without even the implied warranty of
18 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
19 GNU General Public License for more details.
20
21 You should have received a copy of the GNU General Public License
22 along with GCC; see the file COPYING.  If not, write to
23 the Free Software Foundation, 59 Temple Place - Suite 330,
24 Boston, MA 02111-1307, USA.  */
25
26
27 /* Standard GCC variables that we reference.  */
28
29 extern int      target_flags;
30
31 /* MIPS external variables defined in mips.c.  */
32
33 /* comparison type */
34 enum cmp_type {
35   CMP_SI,                               /* compare four byte integers */
36   CMP_DI,                               /* compare eight byte integers */
37   CMP_SF,                               /* compare single precision floats */
38   CMP_DF,                               /* compare double precision floats */
39   CMP_MAX                               /* max comparison type */
40 };
41
42 /* Which processor to schedule for.  Since there is no difference between
43    a R2000 and R3000 in terms of the scheduler, we collapse them into
44    just an R3000.  The elements of the enumeration must match exactly
45    the cpu attribute in the mips.md machine description.  */
46
47 enum processor_type {
48   PROCESSOR_DEFAULT,
49   PROCESSOR_4KC,
50   PROCESSOR_5KC,
51   PROCESSOR_20KC,
52   PROCESSOR_M4K,
53   PROCESSOR_R3000,
54   PROCESSOR_R3900,
55   PROCESSOR_R6000,
56   PROCESSOR_R4000,
57   PROCESSOR_R4100,
58   PROCESSOR_R4111,
59   PROCESSOR_R4120,
60   PROCESSOR_R4300,
61   PROCESSOR_R4600,
62   PROCESSOR_R4650,
63   PROCESSOR_R5000,
64   PROCESSOR_R5400,
65   PROCESSOR_R5500,
66   PROCESSOR_R7000,
67   PROCESSOR_R8000,
68   PROCESSOR_R9000,
69   PROCESSOR_SB1,
70   PROCESSOR_SR71000
71 };
72
73 /* Which ABI to use.  ABI_32 (original 32, or o32), ABI_N32 (n32),
74    ABI_64 (n64) are all defined by SGI.  ABI_O64 is o32 extended
75    to work on a 64 bit machine.  */
76
77 #define ABI_32  0
78 #define ABI_N32 1
79 #define ABI_64  2
80 #define ABI_EABI 3
81 #define ABI_O64  4
82
83 /* Information about one recognized processor.  Defined here for the
84    benefit of TARGET_CPU_CPP_BUILTINS.  */
85 struct mips_cpu_info {
86   /* The 'canonical' name of the processor as far as GCC is concerned.
87      It's typically a manufacturer's prefix followed by a numerical
88      designation.  It should be lower case.  */
89   const char *name;
90
91   /* The internal processor number that most closely matches this
92      entry.  Several processors can have the same value, if there's no
93      difference between them from GCC's point of view.  */
94   enum processor_type cpu;
95
96   /* The ISA level that the processor implements.  */
97   int isa;
98 };
99
100 extern char mips_reg_names[][8];        /* register names (a0 vs. $4).  */
101 extern char mips_print_operand_punct[256]; /* print_operand punctuation chars */
102 extern const char *current_function_file; /* filename current function is in */
103 extern int num_source_filenames;        /* current .file # */
104 extern int mips_section_threshold;      /* # bytes of data/sdata cutoff */
105 extern int sym_lineno;                  /* sgi next label # for each stmt */
106 extern int set_noreorder;               /* # of nested .set noreorder's  */
107 extern int set_nomacro;                 /* # of nested .set nomacro's  */
108 extern int set_noat;                    /* # of nested .set noat's  */
109 extern int set_volatile;                /* # of nested .set volatile's  */
110 extern int mips_branch_likely;          /* emit 'l' after br (branch likely) */
111 extern int mips_dbx_regno[];            /* Map register # to debug register # */
112 extern GTY(()) rtx branch_cmp[2];       /* operands for compare */
113 extern enum cmp_type branch_type;       /* what type of branch to use */
114 extern enum processor_type mips_arch;   /* which cpu to codegen for */
115 extern enum processor_type mips_tune;   /* which cpu to schedule for */
116 extern int mips_isa;                    /* architectural level */
117 extern int mips_abi;                    /* which ABI to use */
118 extern int mips16_hard_float;           /* mips16 without -msoft-float */
119 extern int mips_entry;                  /* generate entry/exit for mips16 */
120 extern const char *mips_arch_string;    /* for -march=<xxx> */
121 extern const char *mips_tune_string;    /* for -mtune=<xxx> */
122 extern const char *mips_isa_string;     /* for -mips{1,2,3,4} */
123 extern const char *mips_abi_string;     /* for -mabi={32,n32,64} */
124 extern const char *mips_cache_flush_func;/* for -mflush-func= and -mno-flush-func */
125 extern int mips_string_length;          /* length of strings for mips16 */
126 extern const struct mips_cpu_info mips_cpu_info_table[];
127 extern const struct mips_cpu_info *mips_arch_info;
128 extern const struct mips_cpu_info *mips_tune_info;
129
130 /* Macros to silence warnings about numbers being signed in traditional
131    C and unsigned in ISO C when compiled on 32-bit hosts.  */
132
133 #define BITMASK_HIGH    (((unsigned long)1) << 31)      /* 0x80000000 */
134 #define BITMASK_UPPER16 ((unsigned long)0xffff << 16)   /* 0xffff0000 */
135 #define BITMASK_LOWER16 ((unsigned long)0xffff)         /* 0x0000ffff */
136
137 \f
138 /* Run-time compilation parameters selecting different hardware subsets.  */
139
140 /* Macros used in the machine description to test the flags.  */
141
142                                         /* Bits for real switches */
143 #define MASK_INT64         0x00000001   /* ints are 64 bits */
144 #define MASK_LONG64        0x00000002   /* longs are 64 bits */
145 #define MASK_SPLIT_ADDR    0x00000004   /* Address splitting is enabled.  */
146 #define MASK_NO_FUSED_MADD 0x00000008   /* Don't generate floating point
147                                            multiply-add operations.  */
148 #define MASK_GAS           0x00000010   /* Gas used instead of MIPS as */
149 #define MASK_NAME_REGS     0x00000020   /* Use MIPS s/w reg name convention */
150 #define MASK_EXPLICIT_RELOCS 0x00000040 /* Use relocation operators.  */
151 #define MASK_MEMCPY        0x00000080   /* call memcpy instead of inline code*/
152 #define MASK_SOFT_FLOAT    0x00000100   /* software floating point */
153 #define MASK_FLOAT64       0x00000200   /* fp registers are 64 bits */
154 #define MASK_ABICALLS      0x00000400   /* emit .abicalls/.cprestore/.cpload */
155 #define MASK_XGOT          0x00000800   /* emit big-got PIC */
156 #define MASK_LONG_CALLS    0x00001000   /* Always call through a register */
157 #define MASK_64BIT         0x00002000   /* Use 64 bit GP registers and insns */
158 #define MASK_EMBEDDED_PIC  0x00004000   /* Generate embedded PIC code */
159 #define MASK_EMBEDDED_DATA 0x00008000   /* Reduce RAM usage, not fast code */
160 #define MASK_BIG_ENDIAN    0x00010000   /* Generate big endian code */
161 #define MASK_SINGLE_FLOAT  0x00020000   /* Only single precision FPU.  */
162 #define MASK_MAD           0x00040000   /* Generate mad/madu as on 4650.  */
163 #define MASK_4300_MUL_FIX  0x00080000   /* Work-around early Vr4300 CPU bug */
164 #define MASK_MIPS16        0x00100000   /* Generate mips16 code */
165 #define MASK_NO_CHECK_ZERO_DIV \
166                            0x00200000   /* divide by zero checking */
167 #define MASK_BRANCHLIKELY  0x00400000   /* Generate Branch Likely
168                                            instructions.  */
169 #define MASK_UNINIT_CONST_IN_RODATA \
170                            0x00800000   /* Store uninitialized
171                                            consts in rodata */
172 #define MASK_FIX_SB1       0x01000000   /* Work around SB-1 errata.  */
173
174                                         /* Debug switches, not documented */
175 #define MASK_DEBUG      0               /* unused */
176 #define MASK_DEBUG_A    0               /* don't allow <label>($reg) addrs */
177 #define MASK_DEBUG_B    0               /* GO_IF_LEGITIMATE_ADDRESS debug */
178 #define MASK_DEBUG_C    0               /* don't expand seq, etc.  */
179 #define MASK_DEBUG_D    0               /* don't do define_split's */
180 #define MASK_DEBUG_E    0               /* function_arg debug */
181 #define MASK_DEBUG_F    0               /* ??? */
182 #define MASK_DEBUG_G    0               /* don't support 64 bit arithmetic */
183 #define MASK_DEBUG_I    0               /* unused */
184
185                                         /* Dummy switches used only in specs */
186 #define MASK_MIPS_TFILE 0               /* flag for mips-tfile usage */
187
188                                         /* r4000 64 bit sizes */
189 #define TARGET_INT64            (target_flags & MASK_INT64)
190 #define TARGET_LONG64           (target_flags & MASK_LONG64)
191 #define TARGET_FLOAT64          (target_flags & MASK_FLOAT64)
192 #define TARGET_64BIT            (target_flags & MASK_64BIT)
193
194                                         /* Mips vs. GNU linker */
195 #define TARGET_SPLIT_ADDRESSES  (target_flags & MASK_SPLIT_ADDR)
196
197                                         /* Mips vs. GNU assembler */
198 #define TARGET_GAS              (target_flags & MASK_GAS)
199 #define TARGET_MIPS_AS          (!TARGET_GAS)
200
201                                         /* Debug Modes */
202 #define TARGET_DEBUG_MODE       (target_flags & MASK_DEBUG)
203 #define TARGET_DEBUG_A_MODE     (target_flags & MASK_DEBUG_A)
204 #define TARGET_DEBUG_B_MODE     (target_flags & MASK_DEBUG_B)
205 #define TARGET_DEBUG_C_MODE     (target_flags & MASK_DEBUG_C)
206 #define TARGET_DEBUG_D_MODE     (target_flags & MASK_DEBUG_D)
207 #define TARGET_DEBUG_E_MODE     (target_flags & MASK_DEBUG_E)
208 #define TARGET_DEBUG_F_MODE     (target_flags & MASK_DEBUG_F)
209 #define TARGET_DEBUG_G_MODE     (target_flags & MASK_DEBUG_G)
210 #define TARGET_DEBUG_I_MODE     (target_flags & MASK_DEBUG_I)
211
212                                         /* Reg. Naming in .s ($21 vs. $a0) */
213 #define TARGET_NAME_REGS        (target_flags & MASK_NAME_REGS)
214
215                                         /* call memcpy instead of inline code */
216 #define TARGET_MEMCPY           (target_flags & MASK_MEMCPY)
217
218                                         /* .abicalls, etc from Pyramid V.4 */
219 #define TARGET_ABICALLS         (target_flags & MASK_ABICALLS)
220 #define TARGET_XGOT             (target_flags & MASK_XGOT)
221
222                                         /* software floating point */
223 #define TARGET_SOFT_FLOAT       (target_flags & MASK_SOFT_FLOAT)
224 #define TARGET_HARD_FLOAT       (! TARGET_SOFT_FLOAT)
225
226                                         /* always call through a register */
227 #define TARGET_LONG_CALLS       (target_flags & MASK_LONG_CALLS)
228
229                                         /* generate embedded PIC code;
230                                            requires gas.  */
231 #define TARGET_EMBEDDED_PIC     (target_flags & MASK_EMBEDDED_PIC)
232
233                                         /* for embedded systems, optimize for
234                                            reduced RAM space instead of for
235                                            fastest code.  */
236 #define TARGET_EMBEDDED_DATA    (target_flags & MASK_EMBEDDED_DATA)
237
238                                         /* always store uninitialized const
239                                            variables in rodata, requires
240                                            TARGET_EMBEDDED_DATA.  */
241 #define TARGET_UNINIT_CONST_IN_RODATA   (target_flags & MASK_UNINIT_CONST_IN_RODATA)
242
243                                         /* generate big endian code.  */
244 #define TARGET_BIG_ENDIAN       (target_flags & MASK_BIG_ENDIAN)
245
246 #define TARGET_SINGLE_FLOAT     (target_flags & MASK_SINGLE_FLOAT)
247 #define TARGET_DOUBLE_FLOAT     (! TARGET_SINGLE_FLOAT)
248
249 #define TARGET_MAD              (target_flags & MASK_MAD)
250
251 #define TARGET_FUSED_MADD       (! (target_flags & MASK_NO_FUSED_MADD))
252
253 #define TARGET_4300_MUL_FIX     (target_flags & MASK_4300_MUL_FIX)
254
255 #define TARGET_CHECK_ZERO_DIV   (!(target_flags & MASK_NO_CHECK_ZERO_DIV))
256
257 #define TARGET_BRANCHLIKELY     (target_flags & MASK_BRANCHLIKELY)
258
259 #define TARGET_FIX_SB1          (target_flags & MASK_FIX_SB1)
260
261 /* True if we should use NewABI-style relocation operators for
262    symbolic addresses.  This is never true for mips16 code,
263    which has its own conventions.  */
264
265 #define TARGET_EXPLICIT_RELOCS  (target_flags & MASK_EXPLICIT_RELOCS)
266
267
268 /* True if the call patterns should be split into a jalr followed by
269    an instruction to restore $gp.  This is only ever true for SVR4 PIC,
270    in which $gp is call-clobbered.  It is only safe to split the load
271    from the call when every use of $gp is explicit.  */
272
273 #define TARGET_SPLIT_CALLS \
274   (TARGET_EXPLICIT_RELOCS && TARGET_ABICALLS && !TARGET_NEWABI)
275
276 /* True if we can optimize sibling calls.  For simplicity, we only
277    handle cases in which call_insn_operand will reject invalid
278    sibcall addresses.  There are two cases in which this isn't true:
279
280       - TARGET_MIPS16.  call_insn_operand accepts constant addresses
281         but there is no direct jump instruction.  It isn't worth
282         using sibling calls in this case anyway; they would usually
283         be longer than normal calls.
284
285       - TARGET_ABICALLS && !TARGET_EXPLICIT_RELOCS.  call_insn_operand
286         accepts global constants, but "jr $25" is the only allowed
287         sibcall.  */
288
289 #define TARGET_SIBCALLS \
290   (!TARGET_MIPS16 && (!TARGET_ABICALLS || TARGET_EXPLICIT_RELOCS))
291
292 /* True if .gpword or .gpdword should be used for switch tables.
293    There are some problems with using these directives with the
294    native IRIX tools:
295
296       - It has been reported that some versions of the native n32
297         assembler mishandle .gpword, complaining that symbols are
298         global when they are in fact local.
299
300       - The native assemblers don't understand .gpdword.
301
302       - Although GAS does understand .gpdword, the native linker
303         mishandles the relocations GAS generates (R_MIPS_GPREL32
304         followed by R_MIPS_64).
305
306    We therefore disable GP-relative switch tables for n32 and n64
307    on IRIX targets.  */
308 #define TARGET_GPWORD (TARGET_ABICALLS && !(TARGET_NEWABI && TARGET_IRIX))
309
310                                         /* Generate mips16 code */
311 #define TARGET_MIPS16           (target_flags & MASK_MIPS16)
312
313 /* Generic ISA defines.  */
314 #define ISA_MIPS1                   (mips_isa == 1)
315 #define ISA_MIPS2                   (mips_isa == 2)
316 #define ISA_MIPS3                   (mips_isa == 3)
317 #define ISA_MIPS4                   (mips_isa == 4)
318 #define ISA_MIPS32                  (mips_isa == 32)
319 #define ISA_MIPS32R2                (mips_isa == 33)
320 #define ISA_MIPS64                  (mips_isa == 64)
321
322 /* Architecture target defines.  */
323 #define TARGET_MIPS3900             (mips_arch == PROCESSOR_R3900)
324 #define TARGET_MIPS4000             (mips_arch == PROCESSOR_R4000)
325 #define TARGET_MIPS4100             (mips_arch == PROCESSOR_R4100)
326 #define TARGET_MIPS4120             (mips_arch == PROCESSOR_R4120)
327 #define TARGET_MIPS4300             (mips_arch == PROCESSOR_R4300)
328 #define TARGET_MIPS4KC              (mips_arch == PROCESSOR_4KC)
329 #define TARGET_MIPS5KC              (mips_arch == PROCESSOR_5KC)
330 #define TARGET_MIPS5400             (mips_arch == PROCESSOR_R5400)
331 #define TARGET_MIPS5500             (mips_arch == PROCESSOR_R5500)
332 #define TARGET_MIPS7000             (mips_arch == PROCESSOR_R7000)
333 #define TARGET_MIPS9000             (mips_arch == PROCESSOR_R9000)
334 #define TARGET_SB1                  (mips_arch == PROCESSOR_SB1)
335 #define TARGET_SR71K                (mips_arch == PROCESSOR_SR71000)
336
337 /* Scheduling target defines.  */
338 #define TUNE_MIPS3000               (mips_tune == PROCESSOR_R3000)
339 #define TUNE_MIPS3900               (mips_tune == PROCESSOR_R3900)
340 #define TUNE_MIPS4000               (mips_tune == PROCESSOR_R4000)
341 #define TUNE_MIPS5000               (mips_tune == PROCESSOR_R5000)
342 #define TUNE_MIPS5400               (mips_tune == PROCESSOR_R5400)
343 #define TUNE_MIPS5500               (mips_tune == PROCESSOR_R5500)
344 #define TUNE_MIPS6000               (mips_tune == PROCESSOR_R6000)
345 #define TUNE_MIPS7000               (mips_tune == PROCESSOR_R7000)
346 #define TUNE_MIPS9000               (mips_tune == PROCESSOR_R9000)
347 #define TUNE_SB1                    (mips_tune == PROCESSOR_SB1)
348 #define TUNE_SR71K                  (mips_tune == PROCESSOR_SR71000)
349
350 #define TARGET_OLDABI               (mips_abi == ABI_32 || mips_abi == ABI_O64)
351 #define TARGET_NEWABI               (mips_abi == ABI_N32 || mips_abi == ABI_64)
352
353 /* IRIX specific stuff.  */
354 #define TARGET_IRIX        0
355 #define TARGET_IRIX5       0
356 #define TARGET_SGI_O32_AS  (TARGET_IRIX && mips_abi == ABI_32 && !TARGET_GAS)
357
358 /* Define preprocessor macros for the -march and -mtune options.
359    PREFIX is either _MIPS_ARCH or _MIPS_TUNE, INFO is the selected
360    processor.  If INFO's canonical name is "foo", define PREFIX to
361    be "foo", and define an additional macro PREFIX_FOO.  */
362 #define MIPS_CPP_SET_PROCESSOR(PREFIX, INFO)                    \
363   do                                                            \
364     {                                                           \
365       char *macro, *p;                                          \
366                                                                 \
367       macro = concat ((PREFIX), "_", (INFO)->name, NULL);       \
368       for (p = macro; *p != 0; p++)                             \
369         *p = TOUPPER (*p);                                      \
370                                                                 \
371       builtin_define (macro);                                   \
372       builtin_define_with_value ((PREFIX), (INFO)->name, 1);    \
373       free (macro);                                             \
374     }                                                           \
375   while (0)
376
377 /* Target CPU builtins.  */
378 #define TARGET_CPU_CPP_BUILTINS()                               \
379   do                                                            \
380     {                                                           \
381       builtin_assert ("cpu=mips");                              \
382       builtin_define ("__mips__");                              \
383       builtin_define ("_mips");                                 \
384                                                                 \
385       /* We do this here because __mips is defined below        \
386          and so we can't use builtin_define_std.  */            \
387       if (!flag_iso)                                            \
388         builtin_define ("mips");                                \
389                                                                 \
390       /* Treat _R3000 and _R4000 like register-size defines,    \
391          which is how they've historically been used.  */       \
392       if (TARGET_64BIT)                                         \
393         {                                                       \
394           builtin_define ("__mips64");                          \
395           builtin_define_std ("R4000");                         \
396           builtin_define ("_R4000");                            \
397         }                                                       \
398       else                                                      \
399         {                                                       \
400           builtin_define_std ("R3000");                         \
401           builtin_define ("_R3000");                            \
402         }                                                       \
403       if (TARGET_FLOAT64)                                       \
404         builtin_define ("__mips_fpr=64");                       \
405       else                                                      \
406         builtin_define ("__mips_fpr=32");                       \
407                                                                 \
408       if (TARGET_MIPS16)                                        \
409         builtin_define ("__mips16");                            \
410                                                                 \
411       MIPS_CPP_SET_PROCESSOR ("_MIPS_ARCH", mips_arch_info);    \
412       MIPS_CPP_SET_PROCESSOR ("_MIPS_TUNE", mips_tune_info);    \
413                                                                 \
414       if (ISA_MIPS1)                                            \
415         {                                                       \
416           builtin_define ("__mips=1");                          \
417           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS1");         \
418         }                                                       \
419       else if (ISA_MIPS2)                                       \
420         {                                                       \
421           builtin_define ("__mips=2");                          \
422           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS2");         \
423         }                                                       \
424       else if (ISA_MIPS3)                                       \
425         {                                                       \
426           builtin_define ("__mips=3");                          \
427           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS3");         \
428         }                                                       \
429       else if (ISA_MIPS4)                                       \
430         {                                                       \
431           builtin_define ("__mips=4");                          \
432           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS4");         \
433         }                                                       \
434       else if (ISA_MIPS32)                                      \
435         {                                                       \
436           builtin_define ("__mips=32");                         \
437           builtin_define ("__mips_isa_rev=1");                  \
438           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS32");        \
439         }                                                       \
440       else if (ISA_MIPS32R2)                                    \
441         {                                                       \
442           builtin_define ("__mips=32");                         \
443           builtin_define ("__mips_isa_rev=2");                  \
444           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS32");        \
445         }                                                       \
446       else if (ISA_MIPS64)                                      \
447         {                                                       \
448           builtin_define ("__mips=64");                         \
449           builtin_define ("__mips_isa_rev=1");                  \
450           builtin_define ("_MIPS_ISA=_MIPS_ISA_MIPS64");        \
451         }                                                       \
452                                                                 \
453       if (TARGET_HARD_FLOAT)                                    \
454         builtin_define ("__mips_hard_float");                   \
455       else if (TARGET_SOFT_FLOAT)                               \
456         builtin_define ("__mips_soft_float");                   \
457                                                                 \
458       if (TARGET_SINGLE_FLOAT)                                  \
459         builtin_define ("__mips_single_float");         \
460                                                                 \
461       if (TARGET_BIG_ENDIAN)                                    \
462         {                                                       \
463           builtin_define_std ("MIPSEB");                        \
464           builtin_define ("_MIPSEB");                           \
465         }                                                       \
466       else                                                      \
467         {                                                       \
468           builtin_define_std ("MIPSEL");                        \
469           builtin_define ("_MIPSEL");                           \
470         }                                                       \
471                                                                 \
472         /* Macros dependent on the C dialect.  */               \
473       if (preprocessing_asm_p ())                               \
474         {                                                       \
475           builtin_define_std ("LANGUAGE_ASSEMBLY");             \
476           builtin_define ("_LANGUAGE_ASSEMBLY");                \
477         }                                                       \
478       else if (c_dialect_cxx ())                                \
479         {                                                       \
480           builtin_define ("_LANGUAGE_C_PLUS_PLUS");             \
481           builtin_define ("__LANGUAGE_C_PLUS_PLUS");            \
482           builtin_define ("__LANGUAGE_C_PLUS_PLUS__");          \
483         }                                                       \
484       else                                                      \
485         {                                                       \
486           builtin_define_std ("LANGUAGE_C");                    \
487           builtin_define ("_LANGUAGE_C");                       \
488         }                                                       \
489       if (c_dialect_objc ())                                    \
490         {                                                       \
491           builtin_define ("_LANGUAGE_OBJECTIVE_C");             \
492           builtin_define ("__LANGUAGE_OBJECTIVE_C");            \
493           /* Bizarre, but needed at least for Irix.  */         \
494           builtin_define_std ("LANGUAGE_C");                    \
495           builtin_define ("_LANGUAGE_C");                       \
496         }                                                       \
497                                                                 \
498       if (mips_abi == ABI_EABI)                                 \
499         builtin_define ("__mips_eabi");                         \
500                                                                 \
501 } while (0)
502
503
504
505 /* Macro to define tables used to set the flags.
506    This is a list in braces of pairs in braces,
507    each pair being { "NAME", VALUE }
508    where VALUE is the bits to set or minus the bits to clear.
509    An empty string NAME is used to identify the default VALUE.  */
510
511 #define TARGET_SWITCHES                                                 \
512 {                                                                       \
513   SUBTARGET_TARGET_SWITCHES                                             \
514   {"int64",               MASK_INT64 | MASK_LONG64,                     \
515      N_("Use 64-bit int type")},                                        \
516   {"long64",              MASK_LONG64,                                  \
517      N_("Use 64-bit long type")},                                       \
518   {"long32",             -(MASK_LONG64 | MASK_INT64),                   \
519      N_("Use 32-bit long type")},                                       \
520   {"split-addresses",     MASK_SPLIT_ADDR,                              \
521      N_("Optimize lui/addiu address loads")},                           \
522   {"no-split-addresses", -MASK_SPLIT_ADDR,                              \
523      N_("Don't optimize lui/addiu address loads")},                     \
524   {"mips-as",            -MASK_GAS,                                     \
525      N_("Use MIPS as")},                                                \
526   {"gas",                 MASK_GAS,                                     \
527      N_("Use GNU as")},                                                 \
528   {"rnames",              MASK_NAME_REGS,                               \
529      N_("Use symbolic register names")},                                \
530   {"no-rnames",          -MASK_NAME_REGS,                               \
531      N_("Don't use symbolic register names")},                          \
532   {"gpOPT",               0,                                            \
533      N_("Use GP relative sdata/sbss sections (now ignored)")},          \
534   {"gpopt",               0,                                            \
535      N_("Use GP relative sdata/sbss sections (now ignored)")},          \
536   {"no-gpOPT",            0,                                            \
537      N_("Don't use GP relative sdata/sbss sections (now ignored)")},    \
538   {"no-gpopt",            0,                                            \
539      N_("Don't use GP relative sdata/sbss sections (now ignored)")},    \
540   {"stats",               0,                                            \
541      N_("Output compiler statistics (now ignored)")},                   \
542   {"no-stats",            0,                                            \
543      N_("Don't output compiler statistics")},                           \
544   {"memcpy",              MASK_MEMCPY,                                  \
545      N_("Don't optimize block moves")},                                 \
546   {"no-memcpy",          -MASK_MEMCPY,                                  \
547      N_("Optimize block moves")},                                       \
548   {"mips-tfile",          MASK_MIPS_TFILE,                              \
549      N_("Use mips-tfile asm postpass")},                                \
550   {"no-mips-tfile",      -MASK_MIPS_TFILE,                              \
551      N_("Don't use mips-tfile asm postpass")},                          \
552   {"soft-float",          MASK_SOFT_FLOAT,                              \
553      N_("Use software floating point")},                                \
554   {"hard-float",         -MASK_SOFT_FLOAT,                              \
555      N_("Use hardware floating point")},                                \
556   {"fp64",                MASK_FLOAT64,                                 \
557      N_("Use 64-bit FP registers")},                                    \
558   {"fp32",               -MASK_FLOAT64,                                 \
559      N_("Use 32-bit FP registers")},                                    \
560   {"gp64",                MASK_64BIT,                                   \
561      N_("Use 64-bit general registers")},                               \
562   {"gp32",               -MASK_64BIT,                                   \
563      N_("Use 32-bit general registers")},                               \
564   {"abicalls",            MASK_ABICALLS,                                \
565      N_("Use Irix PIC")},                                               \
566   {"no-abicalls",        -MASK_ABICALLS,                                \
567      N_("Don't use Irix PIC")},                                         \
568   {"long-calls",          MASK_LONG_CALLS,                              \
569      N_("Use indirect calls")},                                         \
570   {"no-long-calls",      -MASK_LONG_CALLS,                              \
571      N_("Don't use indirect calls")},                                   \
572   {"embedded-pic",        MASK_EMBEDDED_PIC,                            \
573      N_("Use embedded PIC")},                                           \
574   {"no-embedded-pic",    -MASK_EMBEDDED_PIC,                            \
575      N_("Don't use embedded PIC")},                                     \
576   {"embedded-data",       MASK_EMBEDDED_DATA,                           \
577      N_("Use ROM instead of RAM")},                                     \
578   {"no-embedded-data",   -MASK_EMBEDDED_DATA,                           \
579      N_("Don't use ROM instead of RAM")},                               \
580   {"uninit-const-in-rodata", MASK_UNINIT_CONST_IN_RODATA,               \
581      N_("Put uninitialized constants in ROM (needs -membedded-data)")}, \
582   {"no-uninit-const-in-rodata", -MASK_UNINIT_CONST_IN_RODATA,           \
583      N_("Don't put uninitialized constants in ROM")},                   \
584   {"eb",                  MASK_BIG_ENDIAN,                              \
585      N_("Use big-endian byte order")},                                  \
586   {"el",                 -MASK_BIG_ENDIAN,                              \
587      N_("Use little-endian byte order")},                               \
588   {"single-float",        MASK_SINGLE_FLOAT,                            \
589      N_("Use single (32-bit) FP only")},                                \
590   {"double-float",       -MASK_SINGLE_FLOAT,                            \
591      N_("Don't use single (32-bit) FP only")},                          \
592   {"mad",                 MASK_MAD,                                     \
593      N_("Use multiply accumulate")},                                    \
594   {"no-mad",             -MASK_MAD,                                     \
595      N_("Don't use multiply accumulate")},                              \
596   {"no-fused-madd",       MASK_NO_FUSED_MADD,                           \
597      N_("Don't generate fused multiply/add instructions")},             \
598   {"fused-madd",         -MASK_NO_FUSED_MADD,                           \
599      N_("Generate fused multiply/add instructions")},                   \
600   {"fix4300",             MASK_4300_MUL_FIX,                            \
601      N_("Work around early 4300 hardware bug")},                        \
602   {"no-fix4300",         -MASK_4300_MUL_FIX,                            \
603      N_("Don't work around early 4300 hardware bug")},                  \
604   {"fix-sb1",             MASK_FIX_SB1,                                 \
605      N_("Work around errata for early SB-1 revision 2 cores")},         \
606   {"no-fix-sb1",         -MASK_FIX_SB1,                                 \
607      N_("Don't work around errata for early SB-1 revision 2 cores")},   \
608   {"check-zero-division",-MASK_NO_CHECK_ZERO_DIV,                       \
609      N_("Trap on integer divide by zero")},                             \
610   {"no-check-zero-division", MASK_NO_CHECK_ZERO_DIV,                    \
611      N_("Don't trap on integer divide by zero")},                       \
612   { "branch-likely",      MASK_BRANCHLIKELY,                            \
613       N_("Use Branch Likely instructions, overriding default for arch")}, \
614   { "no-branch-likely",  -MASK_BRANCHLIKELY,                            \
615       N_("Don't use Branch Likely instructions, overriding default for arch")}, \
616   {"explicit-relocs",     MASK_EXPLICIT_RELOCS,                         \
617      N_("Use NewABI-style %reloc() assembly operators")},               \
618   {"no-explicit-relocs", -MASK_EXPLICIT_RELOCS,                         \
619      N_("Use assembler macros instead of relocation operators")},       \
620   {"ips16",               MASK_MIPS16,                                  \
621      N_("Generate mips16 code") },                                      \
622   {"no-mips16",          -MASK_MIPS16,                                  \
623      N_("Generate normal-mode code") },                                 \
624   {"xgot",                MASK_XGOT,                                    \
625      N_("Lift restrictions on GOT size") },                             \
626   {"no-xgot",            -MASK_XGOT,                                    \
627      N_("Do not lift restrictions on GOT size") },                      \
628   {"debug",               MASK_DEBUG,                                   \
629      NULL},                                                             \
630   {"debuga",              MASK_DEBUG_A,                                 \
631      NULL},                                                             \
632   {"debugb",              MASK_DEBUG_B,                                 \
633      NULL},                                                             \
634   {"debugc",              MASK_DEBUG_C,                                 \
635      NULL},                                                             \
636   {"debugd",              MASK_DEBUG_D,                                 \
637      NULL},                                                             \
638   {"debuge",              MASK_DEBUG_E,                                 \
639      NULL},                                                             \
640   {"debugf",              MASK_DEBUG_F,                                 \
641      NULL},                                                             \
642   {"debugg",              MASK_DEBUG_G,                                 \
643      NULL},                                                             \
644   {"debugi",              MASK_DEBUG_I,                                 \
645      NULL},                                                             \
646   {"",                    (TARGET_DEFAULT                               \
647                            | TARGET_CPU_DEFAULT                         \
648                            | TARGET_ENDIAN_DEFAULT),                    \
649      NULL},                                                             \
650 }
651
652 /* Default target_flags if no switches are specified  */
653
654 #ifndef TARGET_DEFAULT
655 #define TARGET_DEFAULT 0
656 #endif
657
658 #ifndef TARGET_CPU_DEFAULT
659 #define TARGET_CPU_DEFAULT 0
660 #endif
661
662 #ifndef TARGET_ENDIAN_DEFAULT
663 #define TARGET_ENDIAN_DEFAULT MASK_BIG_ENDIAN
664 #endif
665
666 /* 'from-abi' makes a good default: you get whatever the ABI requires.  */
667 #ifndef MIPS_ISA_DEFAULT
668 #ifndef MIPS_CPU_STRING_DEFAULT
669 #define MIPS_CPU_STRING_DEFAULT "from-abi"
670 #endif
671 #endif
672
673 #ifdef IN_LIBGCC2
674 #undef TARGET_64BIT
675 /* Make this compile time constant for libgcc2 */
676 #ifdef __mips64
677 #define TARGET_64BIT            1
678 #else
679 #define TARGET_64BIT            0
680 #endif
681 #endif /* IN_LIBGCC2 */
682
683 #ifndef MULTILIB_ENDIAN_DEFAULT
684 #if TARGET_ENDIAN_DEFAULT == 0
685 #define MULTILIB_ENDIAN_DEFAULT "EL"
686 #else
687 #define MULTILIB_ENDIAN_DEFAULT "EB"
688 #endif
689 #endif
690
691 #ifndef MULTILIB_ISA_DEFAULT
692 #  if MIPS_ISA_DEFAULT == 1
693 #    define MULTILIB_ISA_DEFAULT "mips1"
694 #  else
695 #    if MIPS_ISA_DEFAULT == 2
696 #      define MULTILIB_ISA_DEFAULT "mips2"
697 #    else
698 #      if MIPS_ISA_DEFAULT == 3
699 #        define MULTILIB_ISA_DEFAULT "mips3"
700 #      else
701 #        if MIPS_ISA_DEFAULT == 4
702 #          define MULTILIB_ISA_DEFAULT "mips4"
703 #        else
704 #          if MIPS_ISA_DEFAULT == 32
705 #            define MULTILIB_ISA_DEFAULT "mips32"
706 #          else
707 #            if MIPS_ISA_DEFAULT == 33
708 #              define MULTILIB_ISA_DEFAULT "mips32r2"
709 #            else
710 #              if MIPS_ISA_DEFAULT == 64
711 #                define MULTILIB_ISA_DEFAULT "mips64"
712 #              else
713 #                define MULTILIB_ISA_DEFAULT "mips1"
714 #              endif
715 #            endif
716 #          endif
717 #        endif
718 #      endif
719 #    endif
720 #  endif
721 #endif
722
723 #ifndef MULTILIB_DEFAULTS
724 #define MULTILIB_DEFAULTS \
725     { MULTILIB_ENDIAN_DEFAULT, MULTILIB_ISA_DEFAULT, MULTILIB_ABI_DEFAULT }
726 #endif
727
728 /* We must pass -EL to the linker by default for little endian embedded
729    targets using linker scripts with a OUTPUT_FORMAT line.  Otherwise, the
730    linker will default to using big-endian output files.  The OUTPUT_FORMAT
731    line must be in the linker script, otherwise -EB/-EL will not work.  */
732
733 #ifndef ENDIAN_SPEC
734 #if TARGET_ENDIAN_DEFAULT == 0
735 #define ENDIAN_SPEC "%{!EB:%{!meb:-EL}} %{EB|meb:-EB}"
736 #else
737 #define ENDIAN_SPEC "%{!EL:%{!mel:-EB}} %{EL|mel:-EL}"
738 #endif
739 #endif
740
741 #define TARGET_OPTIONS                                                  \
742 {                                                                       \
743   SUBTARGET_TARGET_OPTIONS                                              \
744   { "tune=",    &mips_tune_string,                                      \
745       N_("Specify CPU for scheduling purposes"), 0},                    \
746   { "arch=",    &mips_arch_string,                                      \
747       N_("Specify CPU for code generation purposes"), 0},               \
748   { "abi=", &mips_abi_string,                                           \
749       N_("Specify an ABI"), 0},                                         \
750   { "ips",      &mips_isa_string,                                       \
751       N_("Specify a Standard MIPS ISA"), 0},                            \
752   { "no-flush-func", &mips_cache_flush_func,                            \
753       N_("Don't call any cache flush functions"), 0},                   \
754   { "flush-func=", &mips_cache_flush_func,                              \
755       N_("Specify cache flush function"), 0},                           \
756 }
757
758 /* This is meant to be redefined in the host dependent files.  */
759 #define SUBTARGET_TARGET_OPTIONS
760
761 /* Support for a compile-time default CPU, et cetera.  The rules are:
762    --with-arch is ignored if -march is specified or a -mips is specified
763      (other than -mips16).
764    --with-tune is ignored if -mtune is specified.
765    --with-abi is ignored if -mabi is specified.
766    --with-float is ignored if -mhard-float or -msoft-float are
767      specified.  */
768 #define OPTION_DEFAULT_SPECS \
769   {"arch", "%{!march=*:%{mips16:-march=%(VALUE)}%{!mips*:-march=%(VALUE)}}" }, \
770   {"tune", "%{!mtune=*:-mtune=%(VALUE)}" }, \
771   {"abi", "%{!mabi=*:-mabi=%(VALUE)}" }, \
772   {"float", "%{!msoft-float:%{!mhard-float:-m%(VALUE)-float}}" }
773
774
775 #define GENERATE_BRANCHLIKELY   (TARGET_BRANCHLIKELY                    \
776                                  && !TARGET_SR71K                       \
777                                  && !TARGET_MIPS16)
778
779 /* Generate three-operand multiply instructions for SImode.  */
780 #define GENERATE_MULT3_SI       ((TARGET_MIPS3900                       \
781                                   || TARGET_MIPS5400                    \
782                                   || TARGET_MIPS5500                    \
783                                   || TARGET_MIPS7000                    \
784                                   || TARGET_MIPS9000                    \
785                                   || ISA_MIPS32                         \
786                                   || ISA_MIPS32R2                       \
787                                   || ISA_MIPS64)                        \
788                                  && !TARGET_MIPS16)
789
790 /* Generate three-operand multiply instructions for DImode.  */
791 #define GENERATE_MULT3_DI       ((TARGET_MIPS3900)                      \
792                                  && !TARGET_MIPS16)
793
794 /* Macros to decide whether certain features are available or not,
795    depending on the instruction set architecture level.  */
796
797 #define HAVE_SQRT_P()           (!ISA_MIPS1)
798
799 /* True if the ABI can only work with 64-bit integer registers.  We
800    generally allow ad-hoc variations for TARGET_SINGLE_FLOAT, but
801    otherwise floating-point registers must also be 64-bit.  */
802 #define ABI_NEEDS_64BIT_REGS    (TARGET_NEWABI || mips_abi == ABI_O64)
803
804 /* Likewise for 32-bit regs.  */
805 #define ABI_NEEDS_32BIT_REGS    (mips_abi == ABI_32)
806
807 /* True if symbols are 64 bits wide.  At present, n64 is the only
808    ABI for which this is true.  */
809 #define ABI_HAS_64BIT_SYMBOLS   (mips_abi == ABI_64)
810
811 /* ISA has instructions for managing 64 bit fp and gp regs (eg. mips3).  */
812 #define ISA_HAS_64BIT_REGS      (ISA_MIPS3                              \
813                                  || ISA_MIPS4                           \
814                                  || ISA_MIPS64)
815
816 /* ISA has branch likely instructions (eg. mips2).  */
817 /* Disable branchlikely for tx39 until compare rewrite.  They haven't
818    been generated up to this point.  */
819 #define ISA_HAS_BRANCHLIKELY    (!ISA_MIPS1                             \
820                                  && !TARGET_MIPS5500)
821
822 /* ISA has the conditional move instructions introduced in mips4.  */
823 #define ISA_HAS_CONDMOVE        ((ISA_MIPS4                             \
824                                   || ISA_MIPS32                         \
825                                   || ISA_MIPS32R2                       \
826                                   || ISA_MIPS64)                        \
827                                  && !TARGET_MIPS5500                    \
828                                  && !TARGET_MIPS16)
829
830 /* ISA has just the integer condition move instructions (movn,movz) */
831 #define ISA_HAS_INT_CONDMOVE     0
832
833 /* ISA has the mips4 FP condition code instructions: FP-compare to CC,
834    branch on CC, and move (both FP and non-FP) on CC.  */
835 #define ISA_HAS_8CC             (ISA_MIPS4                              \
836                                  || ISA_MIPS32                          \
837                                  || ISA_MIPS32R2                        \
838                                  || ISA_MIPS64)
839
840 /* This is a catch all for other mips4 instructions: indexed load, the
841    FP madd and msub instructions, and the FP recip and recip sqrt
842    instructions.  */
843 #define ISA_HAS_FP4             ((ISA_MIPS4                             \
844                                   || ISA_MIPS64)                        \
845                                  && !TARGET_MIPS16)
846
847 /* ISA has conditional trap instructions.  */
848 #define ISA_HAS_COND_TRAP       (!ISA_MIPS1                             \
849                                  && !TARGET_MIPS16)
850
851 /* ISA has integer multiply-accumulate instructions, madd and msub.  */
852 #define ISA_HAS_MADD_MSUB       ((ISA_MIPS32                            \
853                                   || ISA_MIPS32R2                       \
854                                   || ISA_MIPS64                         \
855                                   ) && !TARGET_MIPS16)
856
857 /* ISA has floating-point nmadd and nmsub instructions.  */
858 #define ISA_HAS_NMADD_NMSUB     ((ISA_MIPS4                             \
859                                   || ISA_MIPS64)                        \
860                                  && (!TARGET_MIPS5400 || TARGET_MAD)    \
861                                  && ! TARGET_MIPS16)
862
863 /* ISA has count leading zeroes/ones instruction (not implemented).  */
864 #define ISA_HAS_CLZ_CLO         ((ISA_MIPS32                            \
865                                   || ISA_MIPS32R2                       \
866                                   || ISA_MIPS64                         \
867                                  ) && !TARGET_MIPS16)
868
869 /* ISA has double-word count leading zeroes/ones instruction (not
870    implemented).  */
871 #define ISA_HAS_DCLZ_DCLO       (ISA_MIPS64                             \
872                                  && !TARGET_MIPS16)
873
874 /* ISA has three operand multiply instructions that put
875    the high part in an accumulator: mulhi or mulhiu.  */
876 #define ISA_HAS_MULHI           (TARGET_MIPS5400                        \
877                                  || TARGET_MIPS5500                     \
878                                  || TARGET_SR71K                        \
879                                  )
880
881 /* ISA has three operand multiply instructions that
882    negates the result and puts the result in an accumulator.  */
883 #define ISA_HAS_MULS            (TARGET_MIPS5400                        \
884                                  || TARGET_MIPS5500                     \
885                                  || TARGET_SR71K                        \
886                                  )
887
888 /* ISA has three operand multiply instructions that subtracts the
889    result from a 4th operand and puts the result in an accumulator.  */
890 #define ISA_HAS_MSAC            (TARGET_MIPS5400                        \
891                                  || TARGET_MIPS5500                     \
892                                  || TARGET_SR71K                        \
893                                  )
894 /* ISA has three operand multiply instructions that  the result
895    from a 4th operand and puts the result in an accumulator.  */
896 #define ISA_HAS_MACC            ((TARGET_MIPS4120 && !TARGET_MIPS16)    \
897                                  || TARGET_MIPS5400                     \
898                                  || TARGET_MIPS5500                     \
899                                  || TARGET_SR71K                        \
900                                  )
901
902 /* ISA has 32-bit rotate right instruction.  */
903 #define ISA_HAS_ROTR_SI         (!TARGET_MIPS16                         \
904                                  && (ISA_MIPS32R2                       \
905                                      || TARGET_MIPS5400                 \
906                                      || TARGET_MIPS5500                 \
907                                      || TARGET_SR71K                    \
908                                      ))
909
910 /* ISA has 64-bit rotate right instruction.  */
911 #define ISA_HAS_ROTR_DI         (TARGET_64BIT                           \
912                                  && !TARGET_MIPS16                      \
913                                  && (TARGET_MIPS5400                    \
914                                      || TARGET_MIPS5500                 \
915                                      || TARGET_SR71K                    \
916                                      ))
917
918 /* ISA has data prefetch instructions.  This controls use of 'pref'.  */
919 #define ISA_HAS_PREFETCH        ((ISA_MIPS4                             \
920                                   || ISA_MIPS32                         \
921                                   || ISA_MIPS32R2                       \
922                                   || ISA_MIPS64)                        \
923                                  && !TARGET_MIPS16)
924
925 /* ISA has data indexed prefetch instructions.  This controls use of
926    'prefx', along with TARGET_HARD_FLOAT and TARGET_DOUBLE_FLOAT.
927    (prefx is a cop1x instruction, so can only be used if FP is
928    enabled.)  */
929 #define ISA_HAS_PREFETCHX       ((ISA_MIPS4                             \
930                                   || ISA_MIPS64)                        \
931                                  && !TARGET_MIPS16)
932
933 /* True if trunc.w.s and trunc.w.d are real (not synthetic)
934    instructions.  Both require TARGET_HARD_FLOAT, and trunc.w.d
935    also requires TARGET_DOUBLE_FLOAT.  */
936 #define ISA_HAS_TRUNC_W         (!ISA_MIPS1)
937
938 /* ISA includes the MIPS32r2 seb and seh instructions.  */
939 #define ISA_HAS_SEB_SEH         (!TARGET_MIPS16                        \
940                                  && (ISA_MIPS32R2                      \
941                                      ))
942
943 /* True if the result of a load is not available to the next instruction.
944    A nop will then be needed between instructions like "lw $4,..."
945    and "addiu $4,$4,1".  */
946 #define ISA_HAS_LOAD_DELAY      (mips_isa == 1                          \
947                                  && !TARGET_MIPS3900                    \
948                                  && !TARGET_MIPS16)
949
950 /* Likewise mtc1 and mfc1.  */
951 #define ISA_HAS_XFER_DELAY      (mips_isa <= 3)
952
953 /* Likewise floating-point comparisons.  */
954 #define ISA_HAS_FCMP_DELAY      (mips_isa <= 3)
955
956 /* True if mflo and mfhi can be immediately followed by instructions
957    which write to the HI and LO registers.
958
959    According to MIPS specifications, MIPS ISAs I, II, and III need
960    (at least) two instructions between the reads of HI/LO and
961    instructions which write them, and later ISAs do not.  Contradicting
962    the MIPS specifications, some MIPS IV processor user manuals (e.g.
963    the UM for the NEC Vr5000) document needing the instructions between
964    HI/LO reads and writes, as well.  Therefore, we declare only MIPS32,
965    MIPS64 and later ISAs to have the interlocks, plus any specific
966    earlier-ISA CPUs for which CPU documentation declares that the
967    instructions are really interlocked.  */
968 #define ISA_HAS_HILO_INTERLOCKS (ISA_MIPS32                             \
969                                  || ISA_MIPS32R2                        \
970                                  || ISA_MIPS64                          \
971                                  || TARGET_MIPS5500)
972 \f
973 /* Add -G xx support.  */
974
975 #undef  SWITCH_TAKES_ARG
976 #define SWITCH_TAKES_ARG(CHAR)                                          \
977   (DEFAULT_SWITCH_TAKES_ARG (CHAR) || (CHAR) == 'G')
978
979 #define OVERRIDE_OPTIONS override_options ()
980
981 #define CONDITIONAL_REGISTER_USAGE mips_conditional_register_usage ()
982
983 /* Show we can debug even without a frame pointer.  */
984 #define CAN_DEBUG_WITHOUT_FP
985 \f
986 /* Tell collect what flags to pass to nm.  */
987 #ifndef NM_FLAGS
988 #define NM_FLAGS "-Bn"
989 #endif
990
991 \f
992 /* Assembler specs.  */
993
994 /* MIPS_AS_ASM_SPEC is passed when using the MIPS assembler rather
995    than gas.  */
996
997 #define MIPS_AS_ASM_SPEC "\
998 %{!.s:-nocpp} %{.s: %{cpp} %{nocpp}} \
999 %{pipe: %e-pipe is not supported} \
1000 %{K} %(subtarget_mips_as_asm_spec)"
1001
1002 /* SUBTARGET_MIPS_AS_ASM_SPEC is passed when using the MIPS assembler
1003    rather than gas.  It may be overridden by subtargets.  */
1004
1005 #ifndef SUBTARGET_MIPS_AS_ASM_SPEC
1006 #define SUBTARGET_MIPS_AS_ASM_SPEC "%{v}"
1007 #endif
1008
1009 /* GAS_ASM_SPEC is passed when using gas, rather than the MIPS
1010    assembler.  */
1011
1012 #define GAS_ASM_SPEC "%{mtune=*} %{v}"
1013
1014 #define SUBTARGET_TARGET_SWITCHES
1015
1016 #ifndef MIPS_ABI_DEFAULT
1017 #define MIPS_ABI_DEFAULT ABI_32
1018 #endif
1019
1020 /* Use the most portable ABI flag for the ASM specs.  */
1021
1022 #if MIPS_ABI_DEFAULT == ABI_32
1023 #define MULTILIB_ABI_DEFAULT "mabi=32"
1024 #define ASM_ABI_DEFAULT_SPEC "-32"
1025 #endif
1026
1027 #if MIPS_ABI_DEFAULT == ABI_O64
1028 #define MULTILIB_ABI_DEFAULT "mabi=o64"
1029 #define ASM_ABI_DEFAULT_SPEC "-mabi=o64"
1030 #endif
1031
1032 #if MIPS_ABI_DEFAULT == ABI_N32
1033 #define MULTILIB_ABI_DEFAULT "mabi=n32"
1034 #define ASM_ABI_DEFAULT_SPEC "-n32"
1035 #endif
1036
1037 #if MIPS_ABI_DEFAULT == ABI_64
1038 #define MULTILIB_ABI_DEFAULT "mabi=64"
1039 #define ASM_ABI_DEFAULT_SPEC "-64"
1040 #endif
1041
1042 #if MIPS_ABI_DEFAULT == ABI_EABI
1043 #define MULTILIB_ABI_DEFAULT "mabi=eabi"
1044 #define ASM_ABI_DEFAULT_SPEC "-mabi=eabi"
1045 #endif
1046
1047 /* Only ELF targets can switch the ABI.  */
1048 #ifndef OBJECT_FORMAT_ELF
1049 #undef ASM_ABI_DEFAULT_SPEC
1050 #define ASM_ABI_DEFAULT_SPEC ""
1051 #endif
1052
1053 /* TARGET_ASM_SPEC is used to select either MIPS_AS_ASM_SPEC or
1054    GAS_ASM_SPEC as the default, depending upon the value of
1055    TARGET_DEFAULT.  */
1056
1057 #if ((TARGET_CPU_DEFAULT | TARGET_DEFAULT) & MASK_GAS) != 0
1058 /* GAS */
1059
1060 #define TARGET_ASM_SPEC "\
1061 %{mmips-as: %(mips_as_asm_spec)} \
1062 %{!mmips-as: %(gas_asm_spec)}"
1063
1064 #else /* not GAS */
1065
1066 #define TARGET_ASM_SPEC "\
1067 %{!mgas: %(mips_as_asm_spec)} \
1068 %{mgas: %(gas_asm_spec)}"
1069
1070 #endif /* not GAS */
1071
1072 /* SUBTARGET_ASM_OPTIMIZING_SPEC handles passing optimization options
1073    to the assembler.  It may be overridden by subtargets.  */
1074 #ifndef SUBTARGET_ASM_OPTIMIZING_SPEC
1075 #define SUBTARGET_ASM_OPTIMIZING_SPEC "\
1076 %{noasmopt:-O0} \
1077 %{!noasmopt:%{O:-O2} %{O1:-O2} %{O2:-O2} %{O3:-O3}}"
1078 #endif
1079
1080 /* SUBTARGET_ASM_DEBUGGING_SPEC handles passing debugging options to
1081    the assembler.  It may be overridden by subtargets.  */
1082 #ifndef SUBTARGET_ASM_DEBUGGING_SPEC
1083 #define SUBTARGET_ASM_DEBUGGING_SPEC "\
1084 %{g} %{g0} %{g1} %{g2} %{g3} \
1085 %{ggdb:-g} %{ggdb0:-g0} %{ggdb1:-g1} %{ggdb2:-g2} %{ggdb3:-g3} \
1086 %{gstabs:-g} %{gstabs0:-g0} %{gstabs1:-g1} %{gstabs2:-g2} %{gstabs3:-g3} \
1087 %{gstabs+:-g} %{gstabs+0:-g0} %{gstabs+1:-g1} %{gstabs+2:-g2} %{gstabs+3:-g3} \
1088 %{gcoff:-g} %{gcoff0:-g0} %{gcoff1:-g1} %{gcoff2:-g2} %{gcoff3:-g3} \
1089 %(mdebug_asm_spec)"
1090 #endif
1091
1092 /* Beginning with gas 2.13, -mdebug must be passed to correctly handle COFF
1093    debugging info.  */
1094 #if ((TARGET_CPU_DEFAULT | TARGET_DEFAULT) & MASK_GAS) != 0
1095 /* GAS */
1096 #define MDEBUG_ASM_SPEC "%{gcoff*:-mdebug} \
1097                          %{!gcoff*:-no-mdebug}"
1098 #else /* not GAS */
1099 #define MDEBUG_ASM_SPEC ""
1100 #endif /* not GAS */
1101
1102 /* SUBTARGET_ASM_SPEC is always passed to the assembler.  It may be
1103    overridden by subtargets.  */
1104
1105 #ifndef SUBTARGET_ASM_SPEC
1106 #define SUBTARGET_ASM_SPEC ""
1107 #endif
1108
1109 /* ASM_SPEC is the set of arguments to pass to the assembler.  Note: we
1110    pass -mgp32, -mgp64, -march, -mabi=eabi and -meabi=o64 regardless of
1111    whether we're using GAS.  These options can only be used properly
1112    with GAS, and it is better to get an error from a non-GAS assembler
1113    than to silently generate bad code.  */
1114
1115 #undef ASM_SPEC
1116 #define ASM_SPEC "\
1117 %{G*} %(endian_spec) %{mips1} %{mips2} %{mips3} %{mips4} \
1118 %{mips32} %{mips32r2} %{mips64} \
1119 %{mips16:%{!mno-mips16:-mips16}} %{mno-mips16:-no-mips16} \
1120 %(subtarget_asm_optimizing_spec) \
1121 %(subtarget_asm_debugging_spec) \
1122 %{membedded-pic} \
1123 %{mabi=32:-32}%{mabi=n32:-n32}%{mabi=64:-64}%{mabi=n64:-64} \
1124 %{mabi=eabi} %{mabi=o64} %{!mabi*: %(asm_abi_default_spec)} \
1125 %{mgp32} %{mgp64} %{march=*} %{mxgot:-xgot} \
1126 %(target_asm_spec) \
1127 %(subtarget_asm_spec)"
1128
1129 /* Extra switches sometimes passed to the linker.  */
1130 /* ??? The bestGnum will never be passed to the linker, because the gcc driver
1131   will interpret it as a -b option.  */
1132
1133 #ifndef LINK_SPEC
1134 #define LINK_SPEC "\
1135 %(endian_spec) \
1136 %{G*} %{mips1} %{mips2} %{mips3} %{mips4} %{mips32} %{mips32r2} %{mips64} \
1137 %{bestGnum} %{shared} %{non_shared}"
1138 #endif  /* LINK_SPEC defined */
1139
1140
1141 /* Specs for the compiler proper */
1142
1143 /* SUBTARGET_CC1_SPEC is passed to the compiler proper.  It may be
1144    overridden by subtargets.  */
1145 #ifndef SUBTARGET_CC1_SPEC
1146 #define SUBTARGET_CC1_SPEC ""
1147 #endif
1148
1149 /* CC1_SPEC is the set of arguments to pass to the compiler proper.  */
1150
1151 #ifndef CC1_SPEC
1152 #define CC1_SPEC "\
1153 %{gline:%{!g:%{!g0:%{!g1:%{!g2: -g1}}}}} \
1154 %{G*} %{EB:-meb} %{EL:-mel} %{EB:%{EL:%emay not use both -EB and -EL}} \
1155 %{save-temps: } \
1156 %(subtarget_cc1_spec)"
1157 #endif
1158
1159 /* Preprocessor specs.  */
1160
1161 /* SUBTARGET_CPP_SPEC is passed to the preprocessor.  It may be
1162    overridden by subtargets.  */
1163 #ifndef SUBTARGET_CPP_SPEC
1164 #define SUBTARGET_CPP_SPEC ""
1165 #endif
1166
1167 #define CPP_SPEC "%(subtarget_cpp_spec)"
1168
1169 /* This macro defines names of additional specifications to put in the specs
1170    that can be used in various specifications like CC1_SPEC.  Its definition
1171    is an initializer with a subgrouping for each command option.
1172
1173    Each subgrouping contains a string constant, that defines the
1174    specification name, and a string constant that used by the GCC driver
1175    program.
1176
1177    Do not define this macro if it does not need to do anything.  */
1178
1179 #define EXTRA_SPECS                                                     \
1180   { "subtarget_cc1_spec", SUBTARGET_CC1_SPEC },                         \
1181   { "subtarget_cpp_spec", SUBTARGET_CPP_SPEC },                         \
1182   { "mips_as_asm_spec", MIPS_AS_ASM_SPEC },                             \
1183   { "gas_asm_spec", GAS_ASM_SPEC },                                     \
1184   { "target_asm_spec", TARGET_ASM_SPEC },                               \
1185   { "subtarget_mips_as_asm_spec", SUBTARGET_MIPS_AS_ASM_SPEC },         \
1186   { "subtarget_asm_optimizing_spec", SUBTARGET_ASM_OPTIMIZING_SPEC },   \
1187   { "subtarget_asm_debugging_spec", SUBTARGET_ASM_DEBUGGING_SPEC },     \
1188   { "mdebug_asm_spec", MDEBUG_ASM_SPEC },                               \
1189   { "subtarget_asm_spec", SUBTARGET_ASM_SPEC },                         \
1190   { "asm_abi_default_spec", ASM_ABI_DEFAULT_SPEC },                     \
1191   { "endian_spec", ENDIAN_SPEC },                                       \
1192   SUBTARGET_EXTRA_SPECS
1193
1194 #ifndef SUBTARGET_EXTRA_SPECS
1195 #define SUBTARGET_EXTRA_SPECS
1196 #endif
1197
1198 /* If defined, this macro is an additional prefix to try after
1199    `STANDARD_EXEC_PREFIX'.  */
1200
1201 #ifndef MD_EXEC_PREFIX
1202 #define MD_EXEC_PREFIX "/usr/lib/cmplrs/cc/"
1203 #endif
1204
1205 #ifndef MD_STARTFILE_PREFIX
1206 #define MD_STARTFILE_PREFIX "/usr/lib/cmplrs/cc/"
1207 #endif
1208
1209 \f
1210 #define DBX_DEBUGGING_INFO 1            /* generate stabs (OSF/rose) */
1211 #define MIPS_DEBUGGING_INFO 1           /* MIPS specific debugging info */
1212 #define DWARF2_DEBUGGING_INFO 1         /* dwarf2 debugging info */
1213
1214 #ifndef PREFERRED_DEBUGGING_TYPE
1215 #define PREFERRED_DEBUGGING_TYPE DWARF2_DEBUG
1216 #endif
1217
1218 /* By default, turn on GDB extensions.  */
1219 #define DEFAULT_GDB_EXTENSIONS 1
1220
1221 /* If we are passing smuggling stabs through the MIPS ECOFF object
1222    format, put a comment in front of the .stab<x> operation so
1223    that the MIPS assembler does not choke.  The mips-tfile program
1224    will correctly put the stab into the object file.  */
1225
1226 #define ASM_STABS_OP    ((TARGET_GAS) ? "\t.stabs\t" : " #.stabs\t")
1227 #define ASM_STABN_OP    ((TARGET_GAS) ? "\t.stabn\t" : " #.stabn\t")
1228 #define ASM_STABD_OP    ((TARGET_GAS) ? "\t.stabd\t" : " #.stabd\t")
1229
1230 /* Local compiler-generated symbols must have a prefix that the assembler
1231    understands.   By default, this is $, although some targets (e.g.,
1232    NetBSD-ELF) need to override this.  */
1233
1234 #ifndef LOCAL_LABEL_PREFIX
1235 #define LOCAL_LABEL_PREFIX      "$"
1236 #endif
1237
1238 /* By default on the mips, external symbols do not have an underscore
1239    prepended, but some targets (e.g., NetBSD) require this.  */
1240
1241 #ifndef USER_LABEL_PREFIX
1242 #define USER_LABEL_PREFIX       ""
1243 #endif
1244
1245 /* On Sun 4, this limit is 2048.  We use 1500 to be safe,
1246    since the length can run past this up to a continuation point.  */
1247 #undef DBX_CONTIN_LENGTH
1248 #define DBX_CONTIN_LENGTH 1500
1249
1250 /* How to renumber registers for dbx and gdb.  */
1251 #define DBX_REGISTER_NUMBER(REGNO) mips_dbx_regno[ (REGNO) ]
1252
1253 /* The mapping from gcc register number to DWARF 2 CFA column number.  */
1254 #define DWARF_FRAME_REGNUM(REG) (REG)
1255
1256 /* The DWARF 2 CFA column which tracks the return address.  */
1257 #define DWARF_FRAME_RETURN_COLUMN (GP_REG_FIRST + 31)
1258
1259 /* The DWARF 2 CFA column which tracks the return address from a
1260    signal handler context.  */
1261 #define SIGNAL_UNWIND_RETURN_COLUMN (FP_REG_LAST + 1)
1262
1263 /* Before the prologue, RA lives in r31.  */
1264 #define INCOMING_RETURN_ADDR_RTX  gen_rtx_REG (VOIDmode, GP_REG_FIRST + 31)
1265
1266 /* Describe how we implement __builtin_eh_return.  */
1267 #define EH_RETURN_DATA_REGNO(N) \
1268   ((N) < (TARGET_MIPS16 ? 2 : 4) ? (N) + GP_ARG_FIRST : INVALID_REGNUM)
1269
1270 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, GP_REG_FIRST + 3)
1271
1272 /* Offsets recorded in opcodes are a multiple of this alignment factor.
1273    The default for this in 64-bit mode is 8, which causes problems with
1274    SFmode register saves.  */
1275 #define DWARF_CIE_DATA_ALIGNMENT 4
1276
1277 /* Correct the offset of automatic variables and arguments.  Note that
1278    the MIPS debug format wants all automatic variables and arguments
1279    to be in terms of the virtual frame pointer (stack pointer before
1280    any adjustment in the function), while the MIPS 3.0 linker wants
1281    the frame pointer to be the stack pointer after the initial
1282    adjustment.  */
1283
1284 #define DEBUGGER_AUTO_OFFSET(X)                         \
1285   mips_debugger_offset (X, (HOST_WIDE_INT) 0)
1286 #define DEBUGGER_ARG_OFFSET(OFFSET, X)                  \
1287   mips_debugger_offset (X, (HOST_WIDE_INT) OFFSET)
1288 \f
1289 /* Target machine storage layout */
1290
1291 #define BITS_BIG_ENDIAN 0
1292 #define BYTES_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
1293 #define WORDS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
1294
1295 /* Define this to set the endianness to use in libgcc2.c, which can
1296    not depend on target_flags.  */
1297 #if !defined(MIPSEL) && !defined(__MIPSEL__)
1298 #define LIBGCC2_WORDS_BIG_ENDIAN 1
1299 #else
1300 #define LIBGCC2_WORDS_BIG_ENDIAN 0
1301 #endif
1302
1303 #define MAX_BITS_PER_WORD 64
1304
1305 /* Width of a word, in units (bytes).  */
1306 #define UNITS_PER_WORD (TARGET_64BIT ? 8 : 4)
1307 #define MIN_UNITS_PER_WORD 4
1308
1309 /* For MIPS, width of a floating point register.  */
1310 #define UNITS_PER_FPREG (TARGET_FLOAT64 ? 8 : 4)
1311
1312 /* If register $f0 holds a floating-point value, $f(0 + FP_INC) is
1313    the next available register.  */
1314 #define FP_INC (TARGET_FLOAT64 || TARGET_SINGLE_FLOAT ? 1 : 2)
1315
1316 /* The largest size of value that can be held in floating-point
1317    registers and moved with a single instruction.  */
1318 #define UNITS_PER_HWFPVALUE (TARGET_SOFT_FLOAT ? 0 : FP_INC * UNITS_PER_FPREG)
1319
1320 /* The largest size of value that can be held in floating-point
1321    registers.  */
1322 #define UNITS_PER_FPVALUE \
1323   (TARGET_SOFT_FLOAT ? 0 : (LONG_DOUBLE_TYPE_SIZE / BITS_PER_UNIT))
1324
1325 /* The number of bytes in a double.  */
1326 #define UNITS_PER_DOUBLE (TYPE_PRECISION (double_type_node) / BITS_PER_UNIT)
1327
1328 /* Set the sizes of the core types.  */
1329 #define SHORT_TYPE_SIZE 16
1330 #define INT_TYPE_SIZE (TARGET_INT64 ? 64 : 32)
1331 #define LONG_TYPE_SIZE (TARGET_LONG64 ? 64 : 32)
1332 #define LONG_LONG_TYPE_SIZE 64
1333
1334 #define FLOAT_TYPE_SIZE 32
1335 #define DOUBLE_TYPE_SIZE 64
1336 #define LONG_DOUBLE_TYPE_SIZE (TARGET_NEWABI ? 128 : 64)
1337
1338 /* long double is not a fixed mode, but the idea is that, if we
1339    support long double, we also want a 128-bit integer type.  */
1340 #define MAX_FIXED_MODE_SIZE LONG_DOUBLE_TYPE_SIZE
1341
1342 #ifdef IN_LIBGCC2
1343 #if  (defined _ABIN32 && _MIPS_SIM == _ABIN32) \
1344   || (defined _ABI64 && _MIPS_SIM == _ABI64)
1345 #  define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 128
1346 # else
1347 #  define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
1348 # endif
1349 #endif
1350
1351 /* Width in bits of a pointer.  */
1352 #ifndef POINTER_SIZE
1353 #define POINTER_SIZE ((TARGET_LONG64 && TARGET_64BIT) ? 64 : 32)
1354 #endif
1355
1356 #define POINTERS_EXTEND_UNSIGNED 0
1357
1358 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
1359 #define PARM_BOUNDARY ((mips_abi == ABI_O64 \
1360                         || TARGET_NEWABI \
1361                         || (mips_abi == ABI_EABI && TARGET_64BIT)) ? 64 : 32)
1362
1363
1364 /* Allocation boundary (in *bits*) for the code of a function.  */
1365 #define FUNCTION_BOUNDARY 32
1366
1367 /* Alignment of field after `int : 0' in a structure.  */
1368 #define EMPTY_FIELD_BOUNDARY 32
1369
1370 /* Every structure's size must be a multiple of this.  */
1371 /* 8 is observed right on a DECstation and on riscos 4.02.  */
1372 #define STRUCTURE_SIZE_BOUNDARY 8
1373
1374 /* There is no point aligning anything to a rounder boundary than this.  */
1375 #define BIGGEST_ALIGNMENT LONG_DOUBLE_TYPE_SIZE
1376
1377 /* All accesses must be aligned.  */
1378 #define STRICT_ALIGNMENT 1
1379
1380 /* Define this if you wish to imitate the way many other C compilers
1381    handle alignment of bitfields and the structures that contain
1382    them.
1383
1384    The behavior is that the type written for a bit-field (`int',
1385    `short', or other integer type) imposes an alignment for the
1386    entire structure, as if the structure really did contain an
1387    ordinary field of that type.  In addition, the bit-field is placed
1388    within the structure so that it would fit within such a field,
1389    not crossing a boundary for it.
1390
1391    Thus, on most machines, a bit-field whose type is written as `int'
1392    would not cross a four-byte boundary, and would force four-byte
1393    alignment for the whole structure.  (The alignment used may not
1394    be four bytes; it is controlled by the other alignment
1395    parameters.)
1396
1397    If the macro is defined, its definition should be a C expression;
1398    a nonzero value for the expression enables this behavior.  */
1399
1400 #define PCC_BITFIELD_TYPE_MATTERS 1
1401
1402 /* If defined, a C expression to compute the alignment given to a
1403    constant that is being placed in memory.  CONSTANT is the constant
1404    and ALIGN is the alignment that the object would ordinarily have.
1405    The value of this macro is used instead of that alignment to align
1406    the object.
1407
1408    If this macro is not defined, then ALIGN is used.
1409
1410    The typical use of this macro is to increase alignment for string
1411    constants to be word aligned so that `strcpy' calls that copy
1412    constants can be done inline.  */
1413
1414 #define CONSTANT_ALIGNMENT(EXP, ALIGN)                                  \
1415   ((TREE_CODE (EXP) == STRING_CST  || TREE_CODE (EXP) == CONSTRUCTOR)   \
1416    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
1417
1418 /* If defined, a C expression to compute the alignment for a static
1419    variable.  TYPE is the data type, and ALIGN is the alignment that
1420    the object would ordinarily have.  The value of this macro is used
1421    instead of that alignment to align the object.
1422
1423    If this macro is not defined, then ALIGN is used.
1424
1425    One use of this macro is to increase alignment of medium-size
1426    data to make it all fit in fewer cache lines.  Another is to
1427    cause character arrays to be word-aligned so that `strcpy' calls
1428    that copy constants to character arrays can be done inline.  */
1429
1430 #undef DATA_ALIGNMENT
1431 #define DATA_ALIGNMENT(TYPE, ALIGN)                                     \
1432   ((((ALIGN) < BITS_PER_WORD)                                           \
1433     && (TREE_CODE (TYPE) == ARRAY_TYPE                                  \
1434         || TREE_CODE (TYPE) == UNION_TYPE                               \
1435         || TREE_CODE (TYPE) == RECORD_TYPE)) ? BITS_PER_WORD : (ALIGN))
1436
1437
1438 #define PAD_VARARGS_DOWN \
1439   (FUNCTION_ARG_PADDING (TYPE_MODE (type), type) == downward)
1440
1441 /* Define if operations between registers always perform the operation
1442    on the full register even if a narrower mode is specified.  */
1443 #define WORD_REGISTER_OPERATIONS
1444
1445 /* When in 64 bit mode, move insns will sign extend SImode and CCmode
1446    moves.  All other references are zero extended.  */
1447 #define LOAD_EXTEND_OP(MODE) \
1448   (TARGET_64BIT && ((MODE) == SImode || (MODE) == CCmode) \
1449    ? SIGN_EXTEND : ZERO_EXTEND)
1450
1451 /* Define this macro if it is advisable to hold scalars in registers
1452    in a wider mode than that declared by the program.  In such cases,
1453    the value is constrained to be within the bounds of the declared
1454    type, but kept valid in the wider mode.  The signedness of the
1455    extension may differ from that of the type.  */
1456
1457 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
1458   if (GET_MODE_CLASS (MODE) == MODE_INT         \
1459       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
1460     {                                           \
1461       if ((MODE) == SImode)                     \
1462         (UNSIGNEDP) = 0;                        \
1463       (MODE) = Pmode;                           \
1464     }
1465
1466 /* Define if loading short immediate values into registers sign extends.  */
1467 #define SHORT_IMMEDIATES_SIGN_EXTEND
1468 \f
1469 /* Standard register usage.  */
1470
1471 /* Number of hardware registers.  We have:
1472
1473    - 32 integer registers
1474    - 32 floating point registers
1475    - 8 condition code registers
1476    - 2 accumulator registers (hi and lo)
1477    - 32 registers each for coprocessors 0, 2 and 3
1478    - 3 fake registers:
1479         - ARG_POINTER_REGNUM
1480         - FRAME_POINTER_REGNUM
1481         - FAKE_CALL_REGNO (see the comment above load_callsi for details)
1482    - 3 dummy entries that were used at various times in the past.  */
1483
1484 #define FIRST_PSEUDO_REGISTER 176
1485
1486 /* By default, fix the kernel registers ($26 and $27), the global
1487    pointer ($28) and the stack pointer ($29).  This can change
1488    depending on the command-line options.
1489
1490    Regarding coprocessor registers: without evidence to the contrary,
1491    it's best to assume that each coprocessor register has a unique
1492    use.  This can be overridden, in, e.g., override_options() or
1493    CONDITIONAL_REGISTER_USAGE should the assumption be inappropriate
1494    for a particular target.  */
1495
1496 #define FIXED_REGISTERS                                                 \
1497 {                                                                       \
1498   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1499   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 0, 0,                       \
1500   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1501   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1502   0, 0, 1, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1,                       \
1503   /* COP0 registers */                                                  \
1504   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1505   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1506   /* COP2 registers */                                                  \
1507   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1508   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1509   /* COP3 registers */                                                  \
1510   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1511   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1                        \
1512 }
1513
1514
1515 /* Set up this array for o32 by default.
1516
1517    Note that we don't mark $31 as a call-clobbered register.  The idea is
1518    that it's really the call instructions themselves which clobber $31.
1519    We don't care what the called function does with it afterwards.
1520
1521    This approach makes it easier to implement sibcalls.  Unlike normal
1522    calls, sibcalls don't clobber $31, so the register reaches the
1523    called function in tact.  EPILOGUE_USES says that $31 is useful
1524    to the called function.  */
1525
1526 #define CALL_USED_REGISTERS                                             \
1527 {                                                                       \
1528   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1529   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 0, 0,                       \
1530   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1531   1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1532   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1533   /* COP0 registers */                                                  \
1534   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1535   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1536   /* COP2 registers */                                                  \
1537   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1538   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1539   /* COP3 registers */                                                  \
1540   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1541   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1                        \
1542 }
1543
1544
1545 /* Define this since $28, though fixed, is call-saved in many ABIs.  */
1546
1547 #define CALL_REALLY_USED_REGISTERS                                      \
1548 { /* General registers.  */                                             \
1549   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1550   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1, 0, 0,                       \
1551   /* Floating-point registers.  */                                      \
1552   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1553   1, 1, 1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1554   /* Others.  */                                                        \
1555   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,                       \
1556   /* COP0 registers */                                                  \
1557   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1558   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1559   /* COP2 registers */                                                  \
1560   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1561   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1562   /* COP3 registers */                                                  \
1563   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,                       \
1564   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0                        \
1565 }
1566
1567 /* Internal macros to classify a register number as to whether it's a
1568    general purpose register, a floating point register, a
1569    multiply/divide register, or a status register.  */
1570
1571 #define GP_REG_FIRST 0
1572 #define GP_REG_LAST  31
1573 #define GP_REG_NUM   (GP_REG_LAST - GP_REG_FIRST + 1)
1574 #define GP_DBX_FIRST 0
1575
1576 #define FP_REG_FIRST 32
1577 #define FP_REG_LAST  63
1578 #define FP_REG_NUM   (FP_REG_LAST - FP_REG_FIRST + 1)
1579 #define FP_DBX_FIRST ((write_symbols == DBX_DEBUG) ? 38 : 32)
1580
1581 #define MD_REG_FIRST 64
1582 #define MD_REG_LAST  65
1583 #define MD_REG_NUM   (MD_REG_LAST - MD_REG_FIRST + 1)
1584 #define MD_DBX_FIRST (FP_DBX_FIRST + FP_REG_NUM)
1585
1586 #define ST_REG_FIRST 67
1587 #define ST_REG_LAST  74
1588 #define ST_REG_NUM   (ST_REG_LAST - ST_REG_FIRST + 1)
1589
1590
1591 /* FIXME: renumber.  */
1592 #define COP0_REG_FIRST 80
1593 #define COP0_REG_LAST 111
1594 #define COP0_REG_NUM (COP0_REG_LAST - COP0_REG_FIRST + 1)
1595
1596 #define COP2_REG_FIRST 112
1597 #define COP2_REG_LAST 143
1598 #define COP2_REG_NUM (COP2_REG_LAST - COP2_REG_FIRST + 1)
1599
1600 #define COP3_REG_FIRST 144
1601 #define COP3_REG_LAST 175
1602 #define COP3_REG_NUM (COP3_REG_LAST - COP3_REG_FIRST + 1)
1603 /* ALL_COP_REG_NUM assumes that COP0,2,and 3 are numbered consecutively.  */
1604 #define ALL_COP_REG_NUM (COP3_REG_LAST - COP0_REG_FIRST + 1)
1605
1606 #define AT_REGNUM       (GP_REG_FIRST + 1)
1607 #define HI_REGNUM       (MD_REG_FIRST + 0)
1608 #define LO_REGNUM       (MD_REG_FIRST + 1)
1609
1610 /* FPSW_REGNUM is the single condition code used if !ISA_HAS_8CC.
1611    If ISA_HAS_8CC, it should not be used, and an arbitrary ST_REG
1612    should be used instead.  */
1613 #define FPSW_REGNUM     ST_REG_FIRST
1614
1615 #define GP_REG_P(REGNO) \
1616   ((unsigned int) ((int) (REGNO) - GP_REG_FIRST) < GP_REG_NUM)
1617 #define M16_REG_P(REGNO) \
1618   (((REGNO) >= 2 && (REGNO) <= 7) || (REGNO) == 16 || (REGNO) == 17)
1619 #define FP_REG_P(REGNO)  \
1620   ((unsigned int) ((int) (REGNO) - FP_REG_FIRST) < FP_REG_NUM)
1621 #define MD_REG_P(REGNO) \
1622   ((unsigned int) ((int) (REGNO) - MD_REG_FIRST) < MD_REG_NUM)
1623 #define ST_REG_P(REGNO) \
1624   ((unsigned int) ((int) (REGNO) - ST_REG_FIRST) < ST_REG_NUM)
1625 #define COP0_REG_P(REGNO) \
1626   ((unsigned int) ((int) (REGNO) - COP0_REG_FIRST) < COP0_REG_NUM)
1627 #define COP2_REG_P(REGNO) \
1628   ((unsigned int) ((int) (REGNO) - COP2_REG_FIRST) < COP2_REG_NUM)
1629 #define COP3_REG_P(REGNO) \
1630   ((unsigned int) ((int) (REGNO) - COP3_REG_FIRST) < COP3_REG_NUM)
1631 #define ALL_COP_REG_P(REGNO) \
1632   ((unsigned int) ((int) (REGNO) - COP0_REG_FIRST) < ALL_COP_REG_NUM)
1633
1634 #define FP_REG_RTX_P(X) (GET_CODE (X) == REG && FP_REG_P (REGNO (X)))
1635
1636 /* Return coprocessor number from register number.  */
1637
1638 #define COPNUM_AS_CHAR_FROM_REGNUM(REGNO)                               \
1639   (COP0_REG_P (REGNO) ? '0' : COP2_REG_P (REGNO) ? '2'                  \
1640    : COP3_REG_P (REGNO) ? '3' : '?')
1641
1642
1643 #define HARD_REGNO_NREGS(REGNO, MODE) mips_hard_regno_nregs (REGNO, MODE)
1644
1645 /* To make the code simpler, HARD_REGNO_MODE_OK just references an
1646    array built in override_options.  Because machmodes.h is not yet
1647    included before this file is processed, the MODE bound can't be
1648    expressed here.  */
1649
1650 extern char mips_hard_regno_mode_ok[][FIRST_PSEUDO_REGISTER];
1651
1652 #define HARD_REGNO_MODE_OK(REGNO, MODE)                                 \
1653   mips_hard_regno_mode_ok[ (int)(MODE) ][ (REGNO) ]
1654
1655 /* Value is 1 if it is a good idea to tie two pseudo registers
1656    when one has mode MODE1 and one has mode MODE2.
1657    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1658    for any hard reg, then this must be 0 for correct output.  */
1659 #define MODES_TIEABLE_P(MODE1, MODE2)                                   \
1660   ((GET_MODE_CLASS (MODE1) == MODE_FLOAT ||                             \
1661     GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)                       \
1662    == (GET_MODE_CLASS (MODE2) == MODE_FLOAT ||                          \
1663        GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT))
1664
1665 /* Register to use for pushing function arguments.  */
1666 #define STACK_POINTER_REGNUM (GP_REG_FIRST + 29)
1667
1668 /* These two registers don't really exist: they get eliminated to either
1669    the stack or hard frame pointer.  */
1670 #define ARG_POINTER_REGNUM 77
1671 #define FRAME_POINTER_REGNUM 78
1672
1673 /* $30 is not available on the mips16, so we use $17 as the frame
1674    pointer.  */
1675 #define HARD_FRAME_POINTER_REGNUM \
1676   (TARGET_MIPS16 ? GP_REG_FIRST + 17 : GP_REG_FIRST + 30)
1677
1678 /* Value should be nonzero if functions must have frame pointers.
1679    Zero means the frame pointer need not be set up (and parms
1680    may be accessed via the stack pointer) in functions that seem suitable.
1681    This is computed in `reload', in reload1.c.  */
1682 #define FRAME_POINTER_REQUIRED (current_function_calls_alloca)
1683
1684 /* Register in which static-chain is passed to a function.  */
1685 #define STATIC_CHAIN_REGNUM (GP_REG_FIRST + 2)
1686
1687 /* Registers used as temporaries in prologue/epilogue code.  If we're
1688    generating mips16 code, these registers must come from the core set
1689    of 8.  The prologue register mustn't conflict with any incoming
1690    arguments, the static chain pointer, or the frame pointer.  The
1691    epilogue temporary mustn't conflict with the return registers, the
1692    frame pointer, the EH stack adjustment, or the EH data registers.  */
1693
1694 #define MIPS_PROLOGUE_TEMP_REGNUM (GP_REG_FIRST + 3)
1695 #define MIPS_EPILOGUE_TEMP_REGNUM (GP_REG_FIRST + (TARGET_MIPS16 ? 6 : 8))
1696
1697 #define MIPS_PROLOGUE_TEMP(MODE) gen_rtx_REG (MODE, MIPS_PROLOGUE_TEMP_REGNUM)
1698 #define MIPS_EPILOGUE_TEMP(MODE) gen_rtx_REG (MODE, MIPS_EPILOGUE_TEMP_REGNUM)
1699
1700 /* Define this macro if it is as good or better to call a constant
1701    function address than to call an address kept in a register.  */
1702 #define NO_FUNCTION_CSE 1
1703
1704 /* Define this macro if it is as good or better for a function to
1705    call itself with an explicit address than to call an address
1706    kept in a register.  */
1707 #define NO_RECURSIVE_FUNCTION_CSE 1
1708
1709 /* The ABI-defined global pointer.  Sometimes we use a different
1710    register in leaf functions: see PIC_OFFSET_TABLE_REGNUM.  */
1711 #define GLOBAL_POINTER_REGNUM (GP_REG_FIRST + 28)
1712
1713 /* We normally use $28 as the global pointer.  However, when generating
1714    n32/64 PIC, it is better for leaf functions to use a call-clobbered
1715    register instead.  They can then avoid saving and restoring $28
1716    and perhaps avoid using a frame at all.
1717
1718    When a leaf function uses something other than $28, mips_expand_prologue
1719    will modify pic_offset_table_rtx in place.  Take the register number
1720    from there after reload.  */
1721 #define PIC_OFFSET_TABLE_REGNUM \
1722   (reload_completed ? REGNO (pic_offset_table_rtx) : GLOBAL_POINTER_REGNUM)
1723
1724 #define PIC_FUNCTION_ADDR_REGNUM (GP_REG_FIRST + 25)
1725 \f
1726 /* Define the classes of registers for register constraints in the
1727    machine description.  Also define ranges of constants.
1728
1729    One of the classes must always be named ALL_REGS and include all hard regs.
1730    If there is more than one class, another class must be named NO_REGS
1731    and contain no registers.
1732
1733    The name GENERAL_REGS must be the name of a class (or an alias for
1734    another name such as ALL_REGS).  This is the class of registers
1735    that is allowed by "g" or "r" in a register constraint.
1736    Also, registers outside this class are allocated only when
1737    instructions express preferences for them.
1738
1739    The classes must be numbered in nondecreasing order; that is,
1740    a larger-numbered class must never be contained completely
1741    in a smaller-numbered class.
1742
1743    For any two classes, it is very desirable that there be another
1744    class that represents their union.  */
1745
1746 enum reg_class
1747 {
1748   NO_REGS,                      /* no registers in set */
1749   M16_NA_REGS,                  /* mips16 regs not used to pass args */
1750   M16_REGS,                     /* mips16 directly accessible registers */
1751   T_REG,                        /* mips16 T register ($24) */
1752   M16_T_REGS,                   /* mips16 registers plus T register */
1753   PIC_FN_ADDR_REG,              /* SVR4 PIC function address register */
1754   LEA_REGS,                     /* Every GPR except $25 */
1755   GR_REGS,                      /* integer registers */
1756   FP_REGS,                      /* floating point registers */
1757   HI_REG,                       /* hi register */
1758   LO_REG,                       /* lo register */
1759   MD_REGS,                      /* multiply/divide registers (hi/lo) */
1760   COP0_REGS,                    /* generic coprocessor classes */
1761   COP2_REGS,
1762   COP3_REGS,
1763   HI_AND_GR_REGS,               /* union classes */
1764   LO_AND_GR_REGS,
1765   HI_AND_FP_REGS,
1766   COP0_AND_GR_REGS,
1767   COP2_AND_GR_REGS,
1768   COP3_AND_GR_REGS,
1769   ALL_COP_REGS,
1770   ALL_COP_AND_GR_REGS,
1771   ST_REGS,                      /* status registers (fp status) */
1772   ALL_REGS,                     /* all registers */
1773   LIM_REG_CLASSES               /* max value + 1 */
1774 };
1775
1776 #define N_REG_CLASSES (int) LIM_REG_CLASSES
1777
1778 #define GENERAL_REGS GR_REGS
1779
1780 /* An initializer containing the names of the register classes as C
1781    string constants.  These names are used in writing some of the
1782    debugging dumps.  */
1783
1784 #define REG_CLASS_NAMES                                                 \
1785 {                                                                       \
1786   "NO_REGS",                                                            \
1787   "M16_NA_REGS",                                                        \
1788   "M16_REGS",                                                           \
1789   "T_REG",                                                              \
1790   "M16_T_REGS",                                                         \
1791   "PIC_FN_ADDR_REG",                                                    \
1792   "LEA_REGS",                                                           \
1793   "GR_REGS",                                                            \
1794   "FP_REGS",                                                            \
1795   "HI_REG",                                                             \
1796   "LO_REG",                                                             \
1797   "MD_REGS",                                                            \
1798   /* coprocessor registers */                                           \
1799   "COP0_REGS",                                                          \
1800   "COP2_REGS",                                                          \
1801   "COP3_REGS",                                                          \
1802   "HI_AND_GR_REGS",                                                     \
1803   "LO_AND_GR_REGS",                                                     \
1804   "HI_AND_FP_REGS",                                                     \
1805   "COP0_AND_GR_REGS",                                                   \
1806   "COP2_AND_GR_REGS",                                                   \
1807   "COP3_AND_GR_REGS",                                                   \
1808   "ALL_COP_REGS",                                                       \
1809   "ALL_COP_AND_GR_REGS",                                                \
1810   "ST_REGS",                                                            \
1811   "ALL_REGS"                                                            \
1812 }
1813
1814 /* An initializer containing the contents of the register classes,
1815    as integers which are bit masks.  The Nth integer specifies the
1816    contents of class N.  The way the integer MASK is interpreted is
1817    that register R is in the class if `MASK & (1 << R)' is 1.
1818
1819    When the machine has more than 32 registers, an integer does not
1820    suffice.  Then the integers are replaced by sub-initializers,
1821    braced groupings containing several integers.  Each
1822    sub-initializer must be suitable as an initializer for the type
1823    `HARD_REG_SET' which is defined in `hard-reg-set.h'.  */
1824
1825 #define REG_CLASS_CONTENTS                                                                              \
1826 {                                                                                                       \
1827   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* no registers */      \
1828   { 0x0003000c, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* mips16 nonarg regs */\
1829   { 0x000300fc, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* mips16 registers */  \
1830   { 0x01000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* mips16 T register */ \
1831   { 0x010300fc, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* mips16 and T regs */ \
1832   { 0x02000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* SVR4 PIC function address register */ \
1833   { 0xfdffffff, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* Every other GPR */   \
1834   { 0xffffffff, 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* integer registers */ \
1835   { 0x00000000, 0xffffffff, 0x00000000, 0x00000000, 0x00000000, 0x00000000 },   /* floating registers*/ \
1836   { 0x00000000, 0x00000000, 0x00000001, 0x00000000, 0x00000000, 0x00000000 },   /* hi register */       \
1837   { 0x00000000, 0x00000000, 0x00000002, 0x00000000, 0x00000000, 0x00000000 },   /* lo register */       \
1838   { 0x00000000, 0x00000000, 0x00000003, 0x00000000, 0x00000000, 0x00000000 },   /* mul/div registers */ \
1839   { 0x00000000, 0x00000000, 0xffff0000, 0x0000ffff, 0x00000000, 0x00000000 },   /* cop0 registers */    \
1840   { 0x00000000, 0x00000000, 0x00000000, 0xffff0000, 0x0000ffff, 0x00000000 },   /* cop2 registers */    \
1841   { 0x00000000, 0x00000000, 0x00000000, 0x00000000, 0xffff0000, 0x0000ffff },   /* cop3 registers */    \
1842   { 0xffffffff, 0x00000000, 0x00000001, 0x00000000, 0x00000000, 0x00000000 },   /* union classes */     \
1843   { 0xffffffff, 0x00000000, 0x00000002, 0x00000000, 0x00000000, 0x00000000 },                           \
1844   { 0x00000000, 0xffffffff, 0x00000001, 0x00000000, 0x00000000, 0x00000000 },                           \
1845   { 0xffffffff, 0x00000000, 0xffff0000, 0x0000ffff, 0x00000000, 0x00000000 },                           \
1846   { 0xffffffff, 0x00000000, 0x00000000, 0xffff0000, 0x0000ffff, 0x00000000 },                           \
1847   { 0xffffffff, 0x00000000, 0x00000000, 0x00000000, 0xffff0000, 0x0000ffff },                           \
1848   { 0x00000000, 0x00000000, 0xffff0000, 0xffffffff, 0xffffffff, 0x0000ffff },                           \
1849   { 0xffffffff, 0x00000000, 0xffff0000, 0xffffffff, 0xffffffff, 0x0000ffff },                           \
1850   { 0x00000000, 0x00000000, 0x000007f8, 0x00000000, 0x00000000, 0x00000000 },   /* status registers */  \
1851   { 0xffffffff, 0xffffffff, 0xffff07ff, 0xffffffff, 0xffffffff, 0x0000ffff }    /* all registers */     \
1852 }
1853
1854
1855 /* A C expression whose value is a register class containing hard
1856    register REGNO.  In general there is more that one such class;
1857    choose a class which is "minimal", meaning that no smaller class
1858    also contains the register.  */
1859
1860 extern const enum reg_class mips_regno_to_class[];
1861
1862 #define REGNO_REG_CLASS(REGNO) mips_regno_to_class[ (REGNO) ]
1863
1864 /* A macro whose definition is the name of the class to which a
1865    valid base register must belong.  A base register is one used in
1866    an address which is the register value plus a displacement.  */
1867
1868 #define BASE_REG_CLASS  (TARGET_MIPS16 ? M16_REGS : GR_REGS)
1869
1870 /* A macro whose definition is the name of the class to which a
1871    valid index register must belong.  An index register is one used
1872    in an address where its value is either multiplied by a scale
1873    factor or added to another register (as well as added to a
1874    displacement).  */
1875
1876 #define INDEX_REG_CLASS NO_REGS
1877
1878 /* When SMALL_REGISTER_CLASSES is nonzero, the compiler allows
1879    registers explicitly used in the rtl to be used as spill registers
1880    but prevents the compiler from extending the lifetime of these
1881    registers.  */
1882
1883 #define SMALL_REGISTER_CLASSES (TARGET_MIPS16)
1884
1885 /* This macro is used later on in the file.  */
1886 #define GR_REG_CLASS_P(CLASS)                                           \
1887   ((CLASS) == GR_REGS || (CLASS) == M16_REGS || (CLASS) == T_REG        \
1888    || (CLASS) == M16_T_REGS || (CLASS) == M16_NA_REGS                   \
1889    || (CLASS) == PIC_FN_ADDR_REG || (CLASS) == LEA_REGS)
1890
1891 /* This macro is also used later on in the file.  */
1892 #define COP_REG_CLASS_P(CLASS)                                          \
1893   ((CLASS)  == COP0_REGS || (CLASS) == COP2_REGS || (CLASS) == COP3_REGS)
1894
1895 /* REG_ALLOC_ORDER is to order in which to allocate registers.  This
1896    is the default value (allocate the registers in numeric order).  We
1897    define it just so that we can override it for the mips16 target in
1898    ORDER_REGS_FOR_LOCAL_ALLOC.  */
1899
1900 #define REG_ALLOC_ORDER                                                 \
1901 {  0,  1,  2,  3,  4,  5,  6,  7,  8,  9, 10, 11, 12, 13, 14, 15,       \
1902   16, 17, 18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31,       \
1903   32, 33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,       \
1904   48, 49, 50, 51, 52, 53, 54, 55, 56, 57, 58, 59, 60, 61, 62, 63,       \
1905   64, 65, 66, 67, 68, 69, 70, 71, 72, 73, 74, 75, 76, 77, 78, 79,       \
1906   80, 81, 82, 83, 84, 85, 86, 87, 88, 89, 90, 91, 92, 93, 94, 95,       \
1907   96, 97, 98, 99, 100,101,102,103,104,105,106,107,108,109,110,111,      \
1908   112,113,114,115,116,117,118,119,120,121,122,123,124,125,126,127,      \
1909   128,129,130,131,132,133,134,135,136,137,138,139,140,141,142,143,      \
1910   144,145,146,147,148,149,150,151,152,153,154,155,156,157,158,159,      \
1911   160,161,162,163,164,165,166,167,168,169,170,171,172,173,174,175       \
1912 }
1913
1914 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
1915    to be rearranged based on a particular function.  On the mips16, we
1916    want to allocate $24 (T_REG) before other registers for
1917    instructions for which it is possible.  */
1918
1919 #define ORDER_REGS_FOR_LOCAL_ALLOC mips_order_regs_for_local_alloc ()
1920
1921 /* REGISTER AND CONSTANT CLASSES */
1922
1923 /* Get reg_class from a letter such as appears in the machine
1924    description.
1925
1926    DEFINED REGISTER CLASSES:
1927
1928    'd'  General (aka integer) registers
1929         Normally this is GR_REGS, but in mips16 mode this is M16_REGS
1930    'y'  General registers (in both mips16 and non mips16 mode)
1931    'e'  mips16 non argument registers (M16_NA_REGS)
1932    't'  mips16 temporary register ($24)
1933    'f'  Floating point registers
1934    'h'  Hi register
1935    'l'  Lo register
1936    'x'  Multiply/divide registers
1937    'z'  FP Status register
1938    'B'  Cop0 register
1939    'C'  Cop2 register
1940    'D'  Cop3 register
1941    'b'  All registers */
1942
1943 extern enum reg_class mips_char_to_class[256];
1944
1945 #define REG_CLASS_FROM_LETTER(C) mips_char_to_class[(unsigned char)(C)]
1946
1947 /* True if VALUE is a signed 16-bit number.  */
1948
1949 #define SMALL_OPERAND(VALUE) \
1950   ((unsigned HOST_WIDE_INT) (VALUE) + 0x8000 < 0x10000)
1951
1952 /* True if VALUE is an unsigned 16-bit number.  */
1953
1954 #define SMALL_OPERAND_UNSIGNED(VALUE) \
1955   (((VALUE) & ~(unsigned HOST_WIDE_INT) 0xffff) == 0)
1956
1957 /* True if VALUE can be loaded into a register using LUI.  */
1958
1959 #define LUI_OPERAND(VALUE)                                      \
1960   (((VALUE) | 0x7fff0000) == 0x7fff0000                         \
1961    || ((VALUE) | 0x7fff0000) + 0x10000 == 0)
1962
1963 /* Return a value X with the low 16 bits clear, and such that
1964    VALUE - X is a signed 16-bit value.  */
1965
1966 #define CONST_HIGH_PART(VALUE) \
1967   (((VALUE) + 0x8000) & ~(unsigned HOST_WIDE_INT) 0xffff)
1968
1969 #define CONST_LOW_PART(VALUE) \
1970   ((VALUE) - CONST_HIGH_PART (VALUE))
1971
1972 #define SMALL_INT(X) SMALL_OPERAND (INTVAL (X))
1973 #define SMALL_INT_UNSIGNED(X) SMALL_OPERAND_UNSIGNED (INTVAL (X))
1974 #define LUI_INT(X) LUI_OPERAND (INTVAL (X))
1975
1976 /* The letters I, J, K, L, M, N, O, and P in a register constraint
1977    string can be used to stand for particular ranges of immediate
1978    operands.  This macro defines what the ranges are.  C is the
1979    letter, and VALUE is a constant value.  Return 1 if VALUE is
1980    in the range specified by C.  */
1981
1982 /* For MIPS:
1983
1984    `I'  is used for the range of constants an arithmetic insn can
1985         actually contain (16 bits signed integers).
1986
1987    `J'  is used for the range which is just zero (ie, $r0).
1988
1989    `K'  is used for the range of constants a logical insn can actually
1990         contain (16 bit zero-extended integers).
1991
1992    `L'  is used for the range of constants that be loaded with lui
1993         (ie, the bottom 16 bits are zero).
1994
1995    `M'  is used for the range of constants that take two words to load
1996         (ie, not matched by `I', `K', and `L').
1997
1998    `N'  is used for negative 16 bit constants other than -65536.
1999
2000    `O'  is a 15 bit signed integer.
2001
2002    `P'  is used for positive 16 bit constants.  */
2003
2004 #define CONST_OK_FOR_LETTER_P(VALUE, C)                                 \
2005   ((C) == 'I' ? SMALL_OPERAND (VALUE)                                   \
2006    : (C) == 'J' ? ((VALUE) == 0)                                        \
2007    : (C) == 'K' ? SMALL_OPERAND_UNSIGNED (VALUE)                        \
2008    : (C) == 'L' ? LUI_OPERAND (VALUE)                                   \
2009    : (C) == 'M' ? (!SMALL_OPERAND (VALUE)                               \
2010                    && !SMALL_OPERAND_UNSIGNED (VALUE)                   \
2011                    && !LUI_OPERAND (VALUE))                             \
2012    : (C) == 'N' ? ((unsigned HOST_WIDE_INT) ((VALUE) + 0xffff) < 0xffff) \
2013    : (C) == 'O' ? ((unsigned HOST_WIDE_INT) ((VALUE) + 0x4000) < 0x8000) \
2014    : (C) == 'P' ? ((VALUE) != 0 && (((VALUE) & ~0x0000ffff) == 0))      \
2015    : 0)
2016
2017 /* Similar, but for floating constants, and defining letters G and H.
2018    Here VALUE is the CONST_DOUBLE rtx itself.  */
2019
2020 /* For Mips
2021
2022   'G'   : Floating point 0 */
2023
2024 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)                          \
2025   ((C) == 'G'                                                           \
2026    && (VALUE) == CONST0_RTX (GET_MODE (VALUE)))
2027
2028 /* Letters in the range `Q' through `U' may be defined in a
2029    machine-dependent fashion to stand for arbitrary operand types.
2030    The machine description macro `EXTRA_CONSTRAINT' is passed the
2031    operand as its first argument and the constraint letter as its
2032    second operand.
2033
2034    `Q' is for signed 16-bit constants.
2035    `R' is for single-instruction memory references.  Note that this
2036          constraint has often been used in linux and glibc code.
2037    `S' is for legitimate constant call addresses.
2038    `T' is for constant move_operands that cannot be safely loaded into $25.
2039    `U' is for constant move_operands that can be safely loaded into $25.
2040    `W' is for memory references that are based on a member of BASE_REG_CLASS.
2041          This is true for all non-mips16 references (although it can somtimes
2042          be indirect if !TARGET_EXPLICIT_RELOCS).  For mips16, it excludes
2043          stack and constant-pool references.  */
2044
2045 #define EXTRA_CONSTRAINT(OP,CODE)                                       \
2046   (((CODE) == 'Q')        ? const_arith_operand (OP, VOIDmode)          \
2047    : ((CODE) == 'R')      ? (GET_CODE (OP) == MEM                       \
2048                              && mips_fetch_insns (OP) == 1)             \
2049    : ((CODE) == 'S')      ? (CONSTANT_P (OP)                            \
2050                              && call_insn_operand (OP, VOIDmode))       \
2051    : ((CODE) == 'T')      ? (CONSTANT_P (OP)                            \
2052                              && move_operand (OP, VOIDmode)             \
2053                              && mips_dangerous_for_la25_p (OP))         \
2054    : ((CODE) == 'U')      ? (CONSTANT_P (OP)                            \
2055                              && move_operand (OP, VOIDmode)             \
2056                              && !mips_dangerous_for_la25_p (OP))        \
2057    : ((CODE) == 'W')      ? (GET_CODE (OP) == MEM                       \
2058                              && memory_operand (OP, VOIDmode)           \
2059                              && (!TARGET_MIPS16                         \
2060                                  || (!stack_operand (OP, VOIDmode)      \
2061                                      && !CONSTANT_P (XEXP (OP, 0)))))   \
2062    : FALSE)
2063
2064 /* Say which of the above are memory constraints.  */
2065 #define EXTRA_MEMORY_CONSTRAINT(C, STR) ((C) == 'R' || (C) == 'W')
2066
2067 #define PREFERRED_RELOAD_CLASS(X,CLASS)                                 \
2068   mips_preferred_reload_class (X, CLASS)
2069
2070 /* Certain machines have the property that some registers cannot be
2071    copied to some other registers without using memory.  Define this
2072    macro on those machines to be a C expression that is nonzero if
2073    objects of mode MODE in registers of CLASS1 can only be copied to
2074    registers of class CLASS2 by storing a register of CLASS1 into
2075    memory and loading that memory location into a register of CLASS2.
2076
2077    Do not define this macro if its value would always be zero.  */
2078 #if 0
2079 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)                   \
2080   ((!TARGET_DEBUG_H_MODE                                                \
2081     && GET_MODE_CLASS (MODE) == MODE_INT                                \
2082     && ((CLASS1 == FP_REGS && GR_REG_CLASS_P (CLASS2))                  \
2083         || (GR_REG_CLASS_P (CLASS1) && CLASS2 == FP_REGS)))             \
2084    || (TARGET_FLOAT64 && !TARGET_64BIT && (MODE) == DFmode              \
2085        && ((GR_REG_CLASS_P (CLASS1) && CLASS2 == FP_REGS)               \
2086            || (GR_REG_CLASS_P (CLASS2) && CLASS1 == FP_REGS))))
2087 #endif
2088 /* The HI and LO registers can only be reloaded via the general
2089    registers.  Condition code registers can only be loaded to the
2090    general registers, and from the floating point registers.  */
2091
2092 #define SECONDARY_INPUT_RELOAD_CLASS(CLASS, MODE, X)                    \
2093   mips_secondary_reload_class (CLASS, MODE, X, 1)
2094 #define SECONDARY_OUTPUT_RELOAD_CLASS(CLASS, MODE, X)                   \
2095   mips_secondary_reload_class (CLASS, MODE, X, 0)
2096
2097 /* Return the maximum number of consecutive registers
2098    needed to represent mode MODE in a register of class CLASS.  */
2099
2100 #define CLASS_MAX_NREGS(CLASS, MODE) mips_class_max_nregs (CLASS, MODE)
2101
2102 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
2103   mips_cannot_change_mode_class (FROM, TO, CLASS)
2104 \f
2105 /* Stack layout; function entry, exit and calling.  */
2106
2107 #define STACK_GROWS_DOWNWARD
2108
2109 /* The offset of the first local variable from the beginning of the frame.
2110    See compute_frame_size for details about the frame layout.  */
2111 #define STARTING_FRAME_OFFSET                                           \
2112   (current_function_outgoing_args_size                                  \
2113    + (TARGET_ABICALLS && !TARGET_NEWABI                                 \
2114       ? MIPS_STACK_ALIGN (UNITS_PER_WORD) : 0))
2115
2116 #define RETURN_ADDR_RTX mips_return_addr
2117
2118 /* Since the mips16 ISA mode is encoded in the least-significant bit
2119    of the address, mask it off return addresses for purposes of
2120    finding exception handling regions.  */
2121
2122 #define MASK_RETURN_ADDR GEN_INT (-2)
2123
2124
2125 /* Similarly, don't use the least-significant bit to tell pointers to
2126    code from vtable index.  */
2127
2128 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_delta
2129
2130 /* The eliminations to $17 are only used for mips16 code.  See the
2131    definition of HARD_FRAME_POINTER_REGNUM.  */
2132
2133 #define ELIMINABLE_REGS                                                 \
2134 {{ ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM},                         \
2135  { ARG_POINTER_REGNUM,   GP_REG_FIRST + 30},                            \
2136  { ARG_POINTER_REGNUM,   GP_REG_FIRST + 17},                            \
2137  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                         \
2138  { FRAME_POINTER_REGNUM, GP_REG_FIRST + 30},                            \
2139  { FRAME_POINTER_REGNUM, GP_REG_FIRST + 17}}
2140
2141 /* We can always eliminate to the hard frame pointer.  We can eliminate
2142    to the stack pointer unless a frame pointer is needed.
2143
2144    In mips16 mode, we need a frame pointer for a large frame; otherwise,
2145    reload may be unable to compute the address of a local variable,
2146    since there is no way to add a large constant to the stack pointer
2147    without using a temporary register.  */
2148 #define CAN_ELIMINATE(FROM, TO)                                         \
2149   ((TO) == HARD_FRAME_POINTER_REGNUM                                    \
2150    || ((TO) == STACK_POINTER_REGNUM && !frame_pointer_needed            \
2151        && (!TARGET_MIPS16                                               \
2152            || compute_frame_size (get_frame_size ()) < 32768)))
2153
2154 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
2155   (OFFSET) = mips_initial_elimination_offset ((FROM), (TO))
2156
2157 /* Allocate stack space for arguments at the beginning of each function.  */
2158 #define ACCUMULATE_OUTGOING_ARGS 1
2159
2160 /* The argument pointer always points to the first argument.  */
2161 #define FIRST_PARM_OFFSET(FNDECL) 0
2162
2163 /* o32 and o64 reserve stack space for all argument registers.  */
2164 #define REG_PARM_STACK_SPACE(FNDECL)                    \
2165   (TARGET_OLDABI                                        \
2166    ? (MAX_ARGS_IN_REGISTERS * UNITS_PER_WORD)           \
2167    : 0)
2168
2169 /* Define this if it is the responsibility of the caller to
2170    allocate the area reserved for arguments passed in registers.
2171    If `ACCUMULATE_OUTGOING_ARGS' is also defined, the only effect
2172    of this macro is to determine whether the space is included in
2173    `current_function_outgoing_args_size'.  */
2174 #define OUTGOING_REG_PARM_STACK_SPACE
2175
2176 #define STACK_BOUNDARY ((TARGET_OLDABI || mips_abi == ABI_EABI) ? 64 : 128)
2177 \f
2178 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
2179
2180 /* Symbolic macros for the registers used to return integer and floating
2181    point values.  */
2182
2183 #define GP_RETURN (GP_REG_FIRST + 2)
2184 #define FP_RETURN ((TARGET_SOFT_FLOAT) ? GP_RETURN : (FP_REG_FIRST + 0))
2185
2186 #define MAX_ARGS_IN_REGISTERS (TARGET_OLDABI ? 4 : 8)
2187
2188 /* Largest possible value of MAX_ARGS_IN_REGISTERS.  */
2189
2190 #define BIGGEST_MAX_ARGS_IN_REGISTERS 8
2191
2192 /* Symbolic macros for the first/last argument registers.  */
2193
2194 #define GP_ARG_FIRST (GP_REG_FIRST + 4)
2195 #define GP_ARG_LAST  (GP_ARG_FIRST + MAX_ARGS_IN_REGISTERS - 1)
2196 #define FP_ARG_FIRST (FP_REG_FIRST + 12)
2197 #define FP_ARG_LAST  (FP_ARG_FIRST + MAX_ARGS_IN_REGISTERS - 1)
2198
2199 #define LIBCALL_VALUE(MODE) \
2200   mips_function_value (NULL_TREE, NULL, (MODE))
2201
2202 #define FUNCTION_VALUE(VALTYPE, FUNC) \
2203   mips_function_value ((VALTYPE), (FUNC), VOIDmode)
2204
2205 /* 1 if N is a possible register number for a function value.
2206    On the MIPS, R2 R3 and F0 F2 are the only register thus used.
2207    Currently, R2 and F0 are only implemented here (C has no complex type)  */
2208
2209 #define FUNCTION_VALUE_REGNO_P(N) ((N) == GP_RETURN || (N) == FP_RETURN \
2210   || (LONG_DOUBLE_TYPE_SIZE == 128 && FP_RETURN != GP_RETURN \
2211       && (N) == FP_RETURN + 2))
2212
2213 /* 1 if N is a possible register number for function argument passing.
2214    We have no FP argument registers when soft-float.  When FP registers
2215    are 32 bits, we can't directly reference the odd numbered ones.  */
2216
2217 #define FUNCTION_ARG_REGNO_P(N)                                 \
2218   ((IN_RANGE((N), GP_ARG_FIRST, GP_ARG_LAST)                    \
2219     || (IN_RANGE((N), FP_ARG_FIRST, FP_ARG_LAST)                \
2220         && ((N) % FP_INC == 0) && mips_abi != ABI_O64))         \
2221    && !fixed_regs[N])
2222 \f
2223 /* This structure has to cope with two different argument allocation
2224    schemes.  Most MIPS ABIs view the arguments as a struct, of which the
2225    first N words go in registers and the rest go on the stack.  If I < N,
2226    the Ith word might go in Ith integer argument register or the
2227    Ith floating-point one.  For these ABIs, we only need to remember
2228    the number of words passed so far.
2229
2230    The EABI instead allocates the integer and floating-point arguments
2231    separately.  The first N words of FP arguments go in FP registers,
2232    the rest go on the stack.  Likewise, the first N words of the other
2233    arguments go in integer registers, and the rest go on the stack.  We
2234    need to maintain three counts: the number of integer registers used,
2235    the number of floating-point registers used, and the number of words
2236    passed on the stack.
2237
2238    We could keep separate information for the two ABIs (a word count for
2239    the standard ABIs, and three separate counts for the EABI).  But it
2240    seems simpler to view the standard ABIs as forms of EABI that do not
2241    allocate floating-point registers.
2242
2243    So for the standard ABIs, the first N words are allocated to integer
2244    registers, and function_arg decides on an argument-by-argument basis
2245    whether that argument should really go in an integer register, or in
2246    a floating-point one.  */
2247
2248 typedef struct mips_args {
2249   /* Always true for varargs functions.  Otherwise true if at least
2250      one argument has been passed in an integer register.  */
2251   int gp_reg_found;
2252
2253   /* The number of arguments seen so far.  */
2254   unsigned int arg_number;
2255
2256   /* For EABI, the number of integer registers used so far.  For other
2257      ABIs, the number of words passed in registers (whether integer
2258      or floating-point).  */
2259   unsigned int num_gprs;
2260
2261   /* For EABI, the number of floating-point registers used so far.  */
2262   unsigned int num_fprs;
2263
2264   /* The number of words passed on the stack.  */
2265   unsigned int stack_words;
2266
2267   /* On the mips16, we need to keep track of which floating point
2268      arguments were passed in general registers, but would have been
2269      passed in the FP regs if this were a 32 bit function, so that we
2270      can move them to the FP regs if we wind up calling a 32 bit
2271      function.  We record this information in fp_code, encoded in base
2272      four.  A zero digit means no floating point argument, a one digit
2273      means an SFmode argument, and a two digit means a DFmode argument,
2274      and a three digit is not used.  The low order digit is the first
2275      argument.  Thus 6 == 1 * 4 + 2 means a DFmode argument followed by
2276      an SFmode argument.  ??? A more sophisticated approach will be
2277      needed if MIPS_ABI != ABI_32.  */
2278   int fp_code;
2279
2280   /* True if the function has a prototype.  */
2281   int prototype;
2282 } CUMULATIVE_ARGS;
2283
2284 /* Initialize a variable CUM of type CUMULATIVE_ARGS
2285    for a call to a function whose data type is FNTYPE.
2286    For a library call, FNTYPE is 0.  */
2287
2288 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
2289   init_cumulative_args (&CUM, FNTYPE, LIBNAME)                          \
2290
2291 /* Update the data in CUM to advance over an argument
2292    of mode MODE and data type TYPE.
2293    (TYPE is null for libcalls where that information may not be available.)  */
2294
2295 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)                    \
2296   function_arg_advance (&CUM, MODE, TYPE, NAMED)
2297
2298 /* Determine where to put an argument to a function.
2299    Value is zero to push the argument on the stack,
2300    or a hard register in which to store the argument.
2301
2302    MODE is the argument's machine mode.
2303    TYPE is the data type of the argument (as a tree).
2304     This is null for libcalls where that information may
2305     not be available.
2306    CUM is a variable of type CUMULATIVE_ARGS which gives info about
2307     the preceding args and about the function being called.
2308    NAMED is nonzero if this argument is a named parameter
2309     (otherwise it is an extra parameter matching an ellipsis).  */
2310
2311 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
2312   function_arg( &CUM, MODE, TYPE, NAMED)
2313
2314 /* For an arg passed partly in registers and partly in memory,
2315    this is the number of registers used.
2316    For args passed entirely in registers or entirely in memory, zero.  */
2317
2318 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
2319   function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
2320
2321 /* If defined, a C expression that gives the alignment boundary, in
2322    bits, of an argument with the specified mode and type.  If it is
2323    not defined,  `PARM_BOUNDARY' is used for all arguments.  */
2324
2325 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE)                               \
2326   (((TYPE) != 0)                                                        \
2327         ? ((TYPE_ALIGN(TYPE) <= PARM_BOUNDARY)                          \
2328                 ? PARM_BOUNDARY                                         \
2329                 : TYPE_ALIGN(TYPE))                                     \
2330         : ((GET_MODE_ALIGNMENT(MODE) <= PARM_BOUNDARY)                  \
2331                 ? PARM_BOUNDARY                                         \
2332                 : GET_MODE_ALIGNMENT(MODE)))
2333
2334 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED)          \
2335   function_arg_pass_by_reference (&CUM, MODE, TYPE, NAMED)
2336
2337 #define FUNCTION_ARG_PADDING(MODE, TYPE)                \
2338   (mips_pad_arg_upward (MODE, TYPE) ? upward : downward)
2339
2340 #define BLOCK_REG_PADDING(MODE, TYPE, FIRST)            \
2341   (mips_pad_reg_upward (MODE, TYPE) ? upward : downward)
2342
2343 #define FUNCTION_ARG_CALLEE_COPIES(CUM, MODE, TYPE, NAMED)              \
2344   (mips_abi == ABI_EABI && (NAMED)                                      \
2345    && FUNCTION_ARG_PASS_BY_REFERENCE (CUM, MODE, TYPE, NAMED))
2346
2347 /* Modified version of the macro in expr.h.  Only return true if
2348    the type has a variable size or if the front end requires it
2349    to be passed by reference.  */
2350 #define MUST_PASS_IN_STACK(MODE,TYPE)                   \
2351   ((TYPE) != 0                                          \
2352    && (TREE_CODE (TYPE_SIZE (TYPE)) != INTEGER_CST      \
2353        || TREE_ADDRESSABLE (TYPE)))
2354
2355 /* True if using EABI and varargs can be passed in floating-point
2356    registers.  Under these conditions, we need a more complex form
2357    of va_list, which tracks GPR, FPR and stack arguments separately.  */
2358 #define EABI_FLOAT_VARARGS_P \
2359         (mips_abi == ABI_EABI && UNITS_PER_FPVALUE >= UNITS_PER_DOUBLE)
2360
2361 \f
2362 /* Say that the epilogue uses the return address register.  Note that
2363    in the case of sibcalls, the values "used by the epilogue" are
2364    considered live at the start of the called function.  */
2365 #define EPILOGUE_USES(REGNO) ((REGNO) == 31)
2366
2367 /* Treat LOC as a byte offset from the stack pointer and round it up
2368    to the next fully-aligned offset.  */
2369 #define MIPS_STACK_ALIGN(LOC)                                           \
2370   ((TARGET_OLDABI || mips_abi == ABI_EABI)                              \
2371    ? ((LOC) + 7) & ~7                                                   \
2372    : ((LOC) + 15) & ~15)
2373
2374 \f
2375 /* Implement `va_start' for varargs and stdarg.  */
2376 #define EXPAND_BUILTIN_VA_START(valist, nextarg) \
2377   mips_va_start (valist, nextarg)
2378
2379 /* Implement `va_arg'.  */
2380 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
2381   mips_va_arg (valist, type)
2382 \f
2383 /* Output assembler code to FILE to increment profiler label # LABELNO
2384    for profiling a function entry.  */
2385
2386 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
2387 {                                                                       \
2388   if (TARGET_MIPS16)                                                    \
2389     sorry ("mips16 function profiling");                                \
2390   fprintf (FILE, "\t.set\tnoat\n");                                     \
2391   fprintf (FILE, "\tmove\t%s,%s\t\t# save current return address\n",    \
2392            reg_names[GP_REG_FIRST + 1], reg_names[GP_REG_FIRST + 31]);  \
2393   if (!TARGET_NEWABI)                                                   \
2394     {                                                                   \
2395       fprintf (FILE,                                                    \
2396                "\t%s\t%s,%s,%d\t\t# _mcount pops 2 words from  stack\n", \
2397                TARGET_64BIT ? "dsubu" : "subu",                         \
2398                reg_names[STACK_POINTER_REGNUM],                         \
2399                reg_names[STACK_POINTER_REGNUM],                         \
2400                Pmode == DImode ? 16 : 8);                               \
2401     }                                                                   \
2402   fprintf (FILE, "\tjal\t_mcount\n");                                   \
2403   fprintf (FILE, "\t.set\tat\n");                                       \
2404 }
2405
2406 /* Define this macro if the code for function profiling should come
2407    before the function prologue.  Normally, the profiling code comes
2408    after.  */
2409
2410 /* #define PROFILE_BEFORE_PROLOGUE */
2411
2412 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
2413    the stack pointer does not matter.  The value is tested only in
2414    functions that have frame pointers.
2415    No definition is equivalent to always zero.  */
2416
2417 #define EXIT_IGNORE_STACK 1
2418
2419 \f
2420 /* A C statement to output, on the stream FILE, assembler code for a
2421    block of data that contains the constant parts of a trampoline.
2422    This code should not include a label--the label is taken care of
2423    automatically.  */
2424
2425 #define TRAMPOLINE_TEMPLATE(STREAM)                                      \
2426 {                                                                        \
2427   fprintf (STREAM, "\t.word\t0x03e00821\t\t# move   $1,$31\n");         \
2428   fprintf (STREAM, "\t.word\t0x04110001\t\t# bgezal $0,.+8\n");         \
2429   fprintf (STREAM, "\t.word\t0x00000000\t\t# nop\n");                   \
2430   if (ptr_mode == DImode)                                               \
2431     {                                                                   \
2432       fprintf (STREAM, "\t.word\t0xdfe30014\t\t# ld     $3,20($31)\n"); \
2433       fprintf (STREAM, "\t.word\t0xdfe2001c\t\t# ld     $2,28($31)\n"); \
2434     }                                                                   \
2435   else                                                                  \
2436     {                                                                   \
2437       fprintf (STREAM, "\t.word\t0x8fe30014\t\t# lw     $3,20($31)\n"); \
2438       fprintf (STREAM, "\t.word\t0x8fe20018\t\t# lw     $2,24($31)\n"); \
2439     }                                                                   \
2440   fprintf (STREAM, "\t.word\t0x0060c821\t\t# move   $25,$3 (abicalls)\n"); \
2441   fprintf (STREAM, "\t.word\t0x00600008\t\t# jr     $3\n");             \
2442   fprintf (STREAM, "\t.word\t0x0020f821\t\t# move   $31,$1\n");         \
2443   if (ptr_mode == DImode)                                               \
2444     {                                                                   \
2445       fprintf (STREAM, "\t.dword\t0x00000000\t\t# <function address>\n"); \
2446       fprintf (STREAM, "\t.dword\t0x00000000\t\t# <static chain value>\n"); \
2447     }                                                                   \
2448   else                                                                  \
2449     {                                                                   \
2450       fprintf (STREAM, "\t.word\t0x00000000\t\t# <function address>\n"); \
2451       fprintf (STREAM, "\t.word\t0x00000000\t\t# <static chain value>\n"); \
2452     }                                                                   \
2453 }
2454
2455 /* A C expression for the size in bytes of the trampoline, as an
2456    integer.  */
2457
2458 #define TRAMPOLINE_SIZE (32 + GET_MODE_SIZE (ptr_mode) * 2)
2459
2460 /* Alignment required for trampolines, in bits.  */
2461
2462 #define TRAMPOLINE_ALIGNMENT GET_MODE_BITSIZE (ptr_mode)
2463
2464 /* INITIALIZE_TRAMPOLINE calls this library function to flush
2465    program and data caches.  */
2466
2467 #ifndef CACHE_FLUSH_FUNC
2468 #define CACHE_FLUSH_FUNC "_flush_cache"
2469 #endif
2470
2471 /* A C statement to initialize the variable parts of a trampoline.
2472    ADDR is an RTX for the address of the trampoline; FNADDR is an
2473    RTX for the address of the nested function; STATIC_CHAIN is an
2474    RTX for the static chain value that should be passed to the
2475    function when it is called.  */
2476
2477 #define INITIALIZE_TRAMPOLINE(ADDR, FUNC, CHAIN)                            \
2478 {                                                                           \
2479   rtx func_addr, chain_addr;                                                \
2480                                                                             \
2481   func_addr = plus_constant (ADDR, 32);                                     \
2482   chain_addr = plus_constant (func_addr, GET_MODE_SIZE (ptr_mode));         \
2483   emit_move_insn (gen_rtx_MEM (ptr_mode, func_addr), FUNC);                 \
2484   emit_move_insn (gen_rtx_MEM (ptr_mode, chain_addr), CHAIN);               \
2485                                                                             \
2486   /* Flush both caches.  We need to flush the data cache in case            \
2487      the system has a write-back cache.  */                                 \
2488   /* ??? Should check the return value for errors.  */                      \
2489   if (mips_cache_flush_func && mips_cache_flush_func[0])                    \
2490     emit_library_call (gen_rtx_SYMBOL_REF (Pmode, mips_cache_flush_func),   \
2491                        0, VOIDmode, 3, ADDR, Pmode,                         \
2492                        GEN_INT (TRAMPOLINE_SIZE), TYPE_MODE (integer_type_node),\
2493                        GEN_INT (3), TYPE_MODE (integer_type_node));         \
2494 }
2495 \f
2496 /* Addressing modes, and classification of registers for them.  */
2497
2498 #define REGNO_OK_FOR_INDEX_P(REGNO) 0
2499 #define REGNO_MODE_OK_FOR_BASE_P(REGNO, MODE) \
2500   mips_regno_mode_ok_for_base_p (REGNO, MODE, 1)
2501
2502 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
2503    and check its validity for a certain class.
2504    We have two alternate definitions for each of them.
2505    The usual definition accepts all pseudo regs; the other rejects them all.
2506    The symbol REG_OK_STRICT causes the latter definition to be used.
2507
2508    Most source files want to accept pseudo regs in the hope that
2509    they will get allocated to the class that the insn wants them to be in.
2510    Some source files that are used after register allocation
2511    need to be strict.  */
2512
2513 #ifndef REG_OK_STRICT
2514 #define REG_MODE_OK_FOR_BASE_P(X, MODE) \
2515   mips_regno_mode_ok_for_base_p (REGNO (X), MODE, 0)
2516 #else
2517 #define REG_MODE_OK_FOR_BASE_P(X, MODE) \
2518   mips_regno_mode_ok_for_base_p (REGNO (X), MODE, 1)
2519 #endif
2520
2521 #define REG_OK_FOR_INDEX_P(X) 0
2522
2523 \f
2524 /* Maximum number of registers that can appear in a valid memory address.  */
2525
2526 #define MAX_REGS_PER_ADDRESS 1
2527
2528 /* A C compound statement with a conditional `goto LABEL;' executed
2529    if X (an RTX) is a legitimate memory address on the target
2530    machine for a memory operand of mode MODE.  */
2531
2532 #if 1
2533 #define GO_PRINTF(x)    fprintf(stderr, (x))
2534 #define GO_PRINTF2(x,y) fprintf(stderr, (x), (y))
2535 #define GO_DEBUG_RTX(x) debug_rtx(x)
2536
2537 #else
2538 #define GO_PRINTF(x)
2539 #define GO_PRINTF2(x,y)
2540 #define GO_DEBUG_RTX(x)
2541 #endif
2542
2543 #ifdef REG_OK_STRICT
2544 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
2545 {                                               \
2546   if (mips_legitimate_address_p (MODE, X, 1))   \
2547     goto ADDR;                                  \
2548 }
2549 #else
2550 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR) \
2551 {                                               \
2552   if (mips_legitimate_address_p (MODE, X, 0))   \
2553     goto ADDR;                                  \
2554 }
2555 #endif
2556
2557 /* Check for constness inline but use mips_legitimate_address_p
2558    to check whether a constant really is an address.  */
2559
2560 #define CONSTANT_ADDRESS_P(X) \
2561   (CONSTANT_P (X) && mips_legitimate_address_p (SImode, X, 0))
2562
2563 #define LEGITIMATE_CONSTANT_P(X) (mips_const_insns (X) > 0)
2564
2565 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)                     \
2566   do {                                                          \
2567     if (mips_legitimize_address (&(X), MODE))                   \
2568       goto WIN;                                                 \
2569   } while (0)
2570
2571
2572 /* A C statement or compound statement with a conditional `goto
2573    LABEL;' executed if memory address X (an RTX) can have different
2574    meanings depending on the machine mode of the memory reference it
2575    is used for.
2576
2577    Autoincrement and autodecrement addresses typically have
2578    mode-dependent effects because the amount of the increment or
2579    decrement is the size of the operand being addressed.  Some
2580    machines have other mode-dependent addresses.  Many RISC machines
2581    have no mode-dependent addresses.
2582
2583    You may assume that ADDR is a valid address for the machine.  */
2584
2585 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL) {}
2586
2587 /* This handles the magic '..CURRENT_FUNCTION' symbol, which means
2588    'the start of the function that this code is output in'.  */
2589
2590 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
2591   if (strcmp (NAME, "..CURRENT_FUNCTION") == 0)                         \
2592     asm_fprintf ((FILE), "%U%s",                                        \
2593                  XSTR (XEXP (DECL_RTL (current_function_decl), 0), 0)); \
2594   else                                                                  \
2595     asm_fprintf ((FILE), "%U%s", (NAME))
2596
2597 /* The mips16 wants the constant pool to be after the function,
2598    because the PC relative load instructions use unsigned offsets.  */
2599
2600 #define CONSTANT_POOL_BEFORE_FUNCTION (! TARGET_MIPS16)
2601
2602 #define ASM_OUTPUT_POOL_EPILOGUE(FILE, FNNAME, FNDECL, SIZE)    \
2603   mips_string_length = 0;
2604 \f
2605 /* Specify the machine mode that this machine uses
2606    for the index in the tablejump instruction.
2607    ??? Using HImode in mips16 mode can cause overflow.  */
2608 #define CASE_VECTOR_MODE \
2609   (TARGET_MIPS16 ? HImode : ptr_mode)
2610
2611 /* Define as C expression which evaluates to nonzero if the tablejump
2612    instruction expects the table to contain offsets from the address of the
2613    table.
2614    Do not define this if the table should contain absolute addresses.  */
2615 #define CASE_VECTOR_PC_RELATIVE (TARGET_MIPS16)
2616
2617 /* Define this as 1 if `char' should by default be signed; else as 0.  */
2618 #ifndef DEFAULT_SIGNED_CHAR
2619 #define DEFAULT_SIGNED_CHAR 1
2620 #endif
2621
2622 /* Max number of bytes we can move from memory to memory
2623    in one reasonably fast instruction.  */
2624 #define MOVE_MAX (TARGET_64BIT ? 8 : 4)
2625 #define MAX_MOVE_MAX 8
2626
2627 /* Define this macro as a C expression which is nonzero if
2628    accessing less than a word of memory (i.e. a `char' or a
2629    `short') is no faster than accessing a word of memory, i.e., if
2630    such access require more than one instruction or if there is no
2631    difference in cost between byte and (aligned) word loads.
2632
2633    On RISC machines, it tends to generate better code to define
2634    this as 1, since it avoids making a QI or HI mode register.  */
2635 #define SLOW_BYTE_ACCESS 1
2636
2637 /* Define this to be nonzero if shift instructions ignore all but the low-order
2638    few bits.  */
2639 #define SHIFT_COUNT_TRUNCATED 1
2640
2641 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
2642    is done just by pretending it is already truncated.  */
2643 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) \
2644   (TARGET_64BIT ? ((INPREC) <= 32 || (OUTPREC) > 32) : 1)
2645
2646
2647 /* Specify the machine mode that pointers have.
2648    After generation of rtl, the compiler makes no further distinction
2649    between pointers and any other objects of this machine mode.  */
2650
2651 #ifndef Pmode
2652 #define Pmode (TARGET_64BIT && TARGET_LONG64 ? DImode : SImode)
2653 #endif
2654
2655 /* Give call MEMs SImode since it is the "most permissive" mode
2656    for both 32-bit and 64-bit targets.  */
2657
2658 #define FUNCTION_MODE SImode
2659
2660 \f
2661 /* The cost of loading values from the constant pool.  It should be
2662    larger than the cost of any constant we want to synthesize in-line.  */
2663
2664 #define CONSTANT_POOL_COST COSTS_N_INSNS (8)
2665
2666 /* A C expression for the cost of moving data from a register in
2667    class FROM to one in class TO.  The classes are expressed using
2668    the enumeration values such as `GENERAL_REGS'.  A value of 2 is
2669    the default; other values are interpreted relative to that.
2670
2671    It is not required that the cost always equal 2 when FROM is the
2672    same as TO; on some machines it is expensive to move between
2673    registers if they are not general registers.
2674
2675    If reload sees an insn consisting of a single `set' between two
2676    hard registers, and if `REGISTER_MOVE_COST' applied to their
2677    classes returns a value of 2, reload does not check to ensure
2678    that the constraints of the insn are met.  Setting a cost of
2679    other than 2 will allow reload to verify that the constraints are
2680    met.  You should do this if the `movM' pattern's constraints do
2681    not allow such copying.  */
2682
2683 #define REGISTER_MOVE_COST(MODE, FROM, TO)                              \
2684   mips_register_move_cost (MODE, FROM, TO)
2685
2686 /* ??? Fix this to be right for the R8000.  */
2687 #define MEMORY_MOVE_COST(MODE,CLASS,TO_P) \
2688   (((TUNE_MIPS4000 || TUNE_MIPS6000) ? 6 : 4) \
2689    + memory_move_secondary_cost ((MODE), (CLASS), (TO_P)))
2690
2691 /* Define if copies to/from condition code registers should be avoided.
2692
2693    This is needed for the MIPS because reload_outcc is not complete;
2694    it needs to handle cases where the source is a general or another
2695    condition code register.  */
2696 #define AVOID_CCMODE_COPIES
2697
2698 /* A C expression for the cost of a branch instruction.  A value of
2699    1 is the default; other values are interpreted relative to that.  */
2700
2701 /* ??? Fix this to be right for the R8000.  */
2702 #define BRANCH_COST                                                     \
2703   ((! TARGET_MIPS16                                                     \
2704     && (TUNE_MIPS4000 || TUNE_MIPS6000))        \
2705    ? 2 : 1)
2706
2707 /* If defined, modifies the length assigned to instruction INSN as a
2708    function of the context in which it is used.  LENGTH is an lvalue
2709    that contains the initially computed length of the insn and should
2710    be updated with the correct length of the insn.  */
2711 #define ADJUST_INSN_LENGTH(INSN, LENGTH) \
2712   ((LENGTH) = mips_adjust_insn_length ((INSN), (LENGTH)))
2713
2714 \f
2715 /* Optionally define this if you have added predicates to
2716    `MACHINE.c'.  This macro is called within an initializer of an
2717    array of structures.  The first field in the structure is the
2718    name of a predicate and the second field is an array of rtl
2719    codes.  For each predicate, list all rtl codes that can be in
2720    expressions matched by the predicate.  The list should have a
2721    trailing comma.  Here is an example of two entries in the list
2722    for a typical RISC machine:
2723
2724    #define PREDICATE_CODES \
2725      {"gen_reg_rtx_operand", {SUBREG, REG}},  \
2726      {"reg_or_short_cint_operand", {SUBREG, REG, CONST_INT}},
2727
2728    Defining this macro does not affect the generated code (however,
2729    incorrect definitions that omit an rtl code that may be matched
2730    by the predicate can cause the compiler to malfunction).
2731    Instead, it allows the table built by `genrecog' to be more
2732    compact and efficient, thus speeding up the compiler.  The most
2733    important predicates to include in the list specified by this
2734    macro are thoses used in the most insn patterns.  */
2735
2736 #define PREDICATE_CODES                                                 \
2737   {"uns_arith_operand",         { REG, CONST_INT, SUBREG, ADDRESSOF }}, \
2738   {"symbolic_operand",          { CONST, SYMBOL_REF, LABEL_REF }},      \
2739   {"global_got_operand",        { CONST, SYMBOL_REF, LABEL_REF }},      \
2740   {"local_got_operand",         { CONST, SYMBOL_REF, LABEL_REF }},      \
2741   {"const_arith_operand",       { CONST_INT }},                         \
2742   {"small_data_pattern",        { SET, PARALLEL, UNSPEC,                \
2743                                   UNSPEC_VOLATILE }},                   \
2744   {"arith_operand",             { REG, CONST_INT, CONST, SUBREG, ADDRESSOF }},  \
2745   {"reg_or_0_operand",          { REG, CONST_INT, CONST_DOUBLE, SUBREG, ADDRESSOF }}, \
2746   {"small_int",                 { CONST_INT }},                         \
2747   {"const_float_1_operand",     { CONST_DOUBLE }},                      \
2748   {"reg_or_const_float_1_operand", { CONST_DOUBLE, REG}},               \
2749   {"equality_op",               { EQ, NE }},                            \
2750   {"cmp_op",                    { EQ, NE, GT, GE, GTU, GEU, LT, LE,     \
2751                                   LTU, LEU }},                          \
2752   {"trap_cmp_op",               { EQ, NE, GE, GEU, LT, LTU }},          \
2753   {"pc_or_label_operand",       { PC, LABEL_REF }},                     \
2754   {"call_insn_operand",         { CONST, SYMBOL_REF, LABEL_REF, REG }}, \
2755   {"move_operand",              { CONST_INT, CONST_DOUBLE, CONST,       \
2756                                   SYMBOL_REF, LABEL_REF, SUBREG,        \
2757                                   REG, MEM}},                           \
2758   {"stack_operand",             { MEM }},                               \
2759   {"consttable_operand",        { LABEL_REF, SYMBOL_REF, CONST_INT,     \
2760                                   CONST_DOUBLE, CONST }},               \
2761   {"fcc_register_operand",      { REG, SUBREG }},                       \
2762   {"hilo_operand",              { REG }},                               \
2763   {"extend_operator",           { ZERO_EXTEND, SIGN_EXTEND }},
2764
2765 /* A list of predicates that do special things with modes, and so
2766    should not elicit warnings for VOIDmode match_operand.  */
2767
2768 #define SPECIAL_MODE_PREDICATES \
2769   "pc_or_label_operand",
2770 \f
2771 /* Control the assembler format that we output.  */
2772
2773 /* Output to assembler file text saying following lines
2774    may contain character constants, extra white space, comments, etc.  */
2775
2776 #ifndef ASM_APP_ON
2777 #define ASM_APP_ON " #APP\n"
2778 #endif
2779
2780 /* Output to assembler file text saying following lines
2781    no longer contain unusual constructs.  */
2782
2783 #ifndef ASM_APP_OFF
2784 #define ASM_APP_OFF " #NO_APP\n"
2785 #endif
2786
2787 /* How to refer to registers in assembler output.
2788    This sequence is indexed by compiler's hard-register-number (see above).
2789
2790    In order to support the two different conventions for register names,
2791    we use the name of a table set up in mips.c, which is overwritten
2792    if -mrnames is used.  */
2793
2794 #define REGISTER_NAMES                                                  \
2795 {                                                                       \
2796   &mips_reg_names[ 0][0],                                               \
2797   &mips_reg_names[ 1][0],                                               \
2798   &mips_reg_names[ 2][0],                                               \
2799   &mips_reg_names[ 3][0],                                               \
2800   &mips_reg_names[ 4][0],                                               \
2801   &mips_reg_names[ 5][0],                                               \
2802   &mips_reg_names[ 6][0],                                               \
2803   &mips_reg_names[ 7][0],                                               \
2804   &mips_reg_names[ 8][0],                                               \
2805   &mips_reg_names[ 9][0],                                               \
2806   &mips_reg_names[10][0],                                               \
2807   &mips_reg_names[11][0],                                               \
2808   &mips_reg_names[12][0],                                               \
2809   &mips_reg_names[13][0],                                               \
2810   &mips_reg_names[14][0],                                               \
2811   &mips_reg_names[15][0],                                               \
2812   &mips_reg_names[16][0],                                               \
2813   &mips_reg_names[17][0],                                               \
2814   &mips_reg_names[18][0],                                               \
2815   &mips_reg_names[19][0],                                               \
2816   &mips_reg_names[20][0],                                               \
2817   &mips_reg_names[21][0],                                               \
2818   &mips_reg_names[22][0],                                               \
2819   &mips_reg_names[23][0],                                               \
2820   &mips_reg_names[24][0],                                               \
2821   &mips_reg_names[25][0],                                               \
2822   &mips_reg_names[26][0],                                               \
2823   &mips_reg_names[27][0],                                               \
2824   &mips_reg_names[28][0],                                               \
2825   &mips_reg_names[29][0],                                               \
2826   &mips_reg_names[30][0],                                               \
2827   &mips_reg_names[31][0],                                               \
2828   &mips_reg_names[32][0],                                               \
2829   &mips_reg_names[33][0],                                               \
2830   &mips_reg_names[34][0],                                               \
2831   &mips_reg_names[35][0],                                               \
2832   &mips_reg_names[36][0],                                               \
2833   &mips_reg_names[37][0],                                               \
2834   &mips_reg_names[38][0],                                               \
2835   &mips_reg_names[39][0],                                               \
2836   &mips_reg_names[40][0],                                               \
2837   &mips_reg_names[41][0],                                               \
2838   &mips_reg_names[42][0],                                               \
2839   &mips_reg_names[43][0],                                               \
2840   &mips_reg_names[44][0],                                               \
2841   &mips_reg_names[45][0],                                               \
2842   &mips_reg_names[46][0],                                               \
2843   &mips_reg_names[47][0],                                               \
2844   &mips_reg_names[48][0],                                               \
2845   &mips_reg_names[49][0],                                               \
2846   &mips_reg_names[50][0],                                               \
2847   &mips_reg_names[51][0],                                               \
2848   &mips_reg_names[52][0],                                               \
2849   &mips_reg_names[53][0],                                               \
2850   &mips_reg_names[54][0],                                               \
2851   &mips_reg_names[55][0],                                               \
2852   &mips_reg_names[56][0],                                               \
2853   &mips_reg_names[57][0],                                               \
2854   &mips_reg_names[58][0],                                               \
2855   &mips_reg_names[59][0],                                               \
2856   &mips_reg_names[60][0],                                               \
2857   &mips_reg_names[61][0],                                               \
2858   &mips_reg_names[62][0],                                               \
2859   &mips_reg_names[63][0],                                               \
2860   &mips_reg_names[64][0],                                               \
2861   &mips_reg_names[65][0],                                               \
2862   &mips_reg_names[66][0],                                               \
2863   &mips_reg_names[67][0],                                               \
2864   &mips_reg_names[68][0],                                               \
2865   &mips_reg_names[69][0],                                               \
2866   &mips_reg_names[70][0],                                               \
2867   &mips_reg_names[71][0],                                               \
2868   &mips_reg_names[72][0],                                               \
2869   &mips_reg_names[73][0],                                               \
2870   &mips_reg_names[74][0],                                               \
2871   &mips_reg_names[75][0],                                               \
2872   &mips_reg_names[76][0],                                               \
2873   &mips_reg_names[77][0],                                               \
2874   &mips_reg_names[78][0],                                               \
2875   &mips_reg_names[79][0],                                               \
2876   &mips_reg_names[80][0],                                               \
2877   &mips_reg_names[81][0],                                               \
2878   &mips_reg_names[82][0],                                               \
2879   &mips_reg_names[83][0],                                               \
2880   &mips_reg_names[84][0],                                               \
2881   &mips_reg_names[85][0],                                               \
2882   &mips_reg_names[86][0],                                               \
2883   &mips_reg_names[87][0],                                               \
2884   &mips_reg_names[88][0],                                               \
2885   &mips_reg_names[89][0],                                               \
2886   &mips_reg_names[90][0],                                               \
2887   &mips_reg_names[91][0],                                               \
2888   &mips_reg_names[92][0],                                               \
2889   &mips_reg_names[93][0],                                               \
2890   &mips_reg_names[94][0],                                               \
2891   &mips_reg_names[95][0],                                               \
2892   &mips_reg_names[96][0],                                               \
2893   &mips_reg_names[97][0],                                               \
2894   &mips_reg_names[98][0],                                               \
2895   &mips_reg_names[99][0],                                               \
2896   &mips_reg_names[100][0],                                              \
2897   &mips_reg_names[101][0],                                              \
2898   &mips_reg_names[102][0],                                              \
2899   &mips_reg_names[103][0],                                              \
2900   &mips_reg_names[104][0],                                              \
2901   &mips_reg_names[105][0],                                              \
2902   &mips_reg_names[106][0],                                              \
2903   &mips_reg_names[107][0],                                              \
2904   &mips_reg_names[108][0],                                              \
2905   &mips_reg_names[109][0],                                              \
2906   &mips_reg_names[110][0],                                              \
2907   &mips_reg_names[111][0],                                              \
2908   &mips_reg_names[112][0],                                              \
2909   &mips_reg_names[113][0],                                              \
2910   &mips_reg_names[114][0],                                              \
2911   &mips_reg_names[115][0],                                              \
2912   &mips_reg_names[116][0],                                              \
2913   &mips_reg_names[117][0],                                              \
2914   &mips_reg_names[118][0],                                              \
2915   &mips_reg_names[119][0],                                              \
2916   &mips_reg_names[120][0],                                              \
2917   &mips_reg_names[121][0],                                              \
2918   &mips_reg_names[122][0],                                              \
2919   &mips_reg_names[123][0],                                              \
2920   &mips_reg_names[124][0],                                              \
2921   &mips_reg_names[125][0],                                              \
2922   &mips_reg_names[126][0],                                              \
2923   &mips_reg_names[127][0],                                              \
2924   &mips_reg_names[128][0],                                              \
2925   &mips_reg_names[129][0],                                              \
2926   &mips_reg_names[130][0],                                              \
2927   &mips_reg_names[131][0],                                              \
2928   &mips_reg_names[132][0],                                              \
2929   &mips_reg_names[133][0],                                              \
2930   &mips_reg_names[134][0],                                              \
2931   &mips_reg_names[135][0],                                              \
2932   &mips_reg_names[136][0],                                              \
2933   &mips_reg_names[137][0],                                              \
2934   &mips_reg_names[138][0],                                              \
2935   &mips_reg_names[139][0],                                              \
2936   &mips_reg_names[140][0],                                              \
2937   &mips_reg_names[141][0],                                              \
2938   &mips_reg_names[142][0],                                              \
2939   &mips_reg_names[143][0],                                              \
2940   &mips_reg_names[144][0],                                              \
2941   &mips_reg_names[145][0],                                              \
2942   &mips_reg_names[146][0],                                              \
2943   &mips_reg_names[147][0],                                              \
2944   &mips_reg_names[148][0],                                              \
2945   &mips_reg_names[149][0],                                              \
2946   &mips_reg_names[150][0],                                              \
2947   &mips_reg_names[151][0],                                              \
2948   &mips_reg_names[152][0],                                              \
2949   &mips_reg_names[153][0],                                              \
2950   &mips_reg_names[154][0],                                              \
2951   &mips_reg_names[155][0],                                              \
2952   &mips_reg_names[156][0],                                              \
2953   &mips_reg_names[157][0],                                              \
2954   &mips_reg_names[158][0],                                              \
2955   &mips_reg_names[159][0],                                              \
2956   &mips_reg_names[160][0],                                              \
2957   &mips_reg_names[161][0],                                              \
2958   &mips_reg_names[162][0],                                              \
2959   &mips_reg_names[163][0],                                              \
2960   &mips_reg_names[164][0],                                              \
2961   &mips_reg_names[165][0],                                              \
2962   &mips_reg_names[166][0],                                              \
2963   &mips_reg_names[167][0],                                              \
2964   &mips_reg_names[168][0],                                              \
2965   &mips_reg_names[169][0],                                              \
2966   &mips_reg_names[170][0],                                              \
2967   &mips_reg_names[171][0],                                              \
2968   &mips_reg_names[172][0],                                              \
2969   &mips_reg_names[173][0],                                              \
2970   &mips_reg_names[174][0],                                              \
2971   &mips_reg_names[175][0]                                               \
2972 }
2973
2974 /* If defined, a C initializer for an array of structures
2975    containing a name and a register number.  This macro defines
2976    additional names for hard registers, thus allowing the `asm'
2977    option in declarations to refer to registers using alternate
2978    names.
2979
2980    We define both names for the integer registers here.  */
2981
2982 #define ADDITIONAL_REGISTER_NAMES                                       \
2983 {                                                                       \
2984   { "$0",        0 + GP_REG_FIRST },                                    \
2985   { "$1",        1 + GP_REG_FIRST },                                    \
2986   { "$2",        2 + GP_REG_FIRST },                                    \
2987   { "$3",        3 + GP_REG_FIRST },                                    \
2988   { "$4",        4 + GP_REG_FIRST },                                    \
2989   { "$5",        5 + GP_REG_FIRST },                                    \
2990   { "$6",        6 + GP_REG_FIRST },                                    \
2991   { "$7",        7 + GP_REG_FIRST },                                    \
2992   { "$8",        8 + GP_REG_FIRST },                                    \
2993   { "$9",        9 + GP_REG_FIRST },                                    \
2994   { "$10",      10 + GP_REG_FIRST },                                    \
2995   { "$11",      11 + GP_REG_FIRST },                                    \
2996   { "$12",      12 + GP_REG_FIRST },                                    \
2997   { "$13",      13 + GP_REG_FIRST },                                    \
2998   { "$14",      14 + GP_REG_FIRST },                                    \
2999   { "$15",      15 + GP_REG_FIRST },                                    \
3000   { "$16",      16 + GP_REG_FIRST },                                    \
3001   { "$17",      17 + GP_REG_FIRST },                                    \
3002   { "$18",      18 + GP_REG_FIRST },                                    \
3003   { "$19",      19 + GP_REG_FIRST },                                    \
3004   { "$20",      20 + GP_REG_FIRST },                                    \
3005   { "$21",      21 + GP_REG_FIRST },                                    \
3006   { "$22",      22 + GP_REG_FIRST },                                    \
3007   { "$23",      23 + GP_REG_FIRST },                                    \
3008   { "$24",      24 + GP_REG_FIRST },                                    \
3009   { "$25",      25 + GP_REG_FIRST },                                    \
3010   { "$26",      26 + GP_REG_FIRST },                                    \
3011   { "$27",      27 + GP_REG_FIRST },                                    \
3012   { "$28",      28 + GP_REG_FIRST },                                    \
3013   { "$29",      29 + GP_REG_FIRST },                                    \
3014   { "$30",      30 + GP_REG_FIRST },                                    \
3015   { "$31",      31 + GP_REG_FIRST },                                    \
3016   { "$sp",      29 + GP_REG_FIRST },                                    \
3017   { "$fp",      30 + GP_REG_FIRST },                                    \
3018   { "at",        1 + GP_REG_FIRST },                                    \
3019   { "v0",        2 + GP_REG_FIRST },                                    \
3020   { "v1",        3 + GP_REG_FIRST },                                    \
3021   { "a0",        4 + GP_REG_FIRST },                                    \
3022   { "a1",        5 + GP_REG_FIRST },                                    \
3023   { "a2",        6 + GP_REG_FIRST },                                    \
3024   { "a3",        7 + GP_REG_FIRST },                                    \
3025   { "t0",        8 + GP_REG_FIRST },                                    \
3026   { "t1",        9 + GP_REG_FIRST },                                    \
3027   { "t2",       10 + GP_REG_FIRST },                                    \
3028   { "t3",       11 + GP_REG_FIRST },                                    \
3029   { "t4",       12 + GP_REG_FIRST },                                    \
3030   { "t5",       13 + GP_REG_FIRST },                                    \
3031   { "t6",       14 + GP_REG_FIRST },                                    \
3032   { "t7",       15 + GP_REG_FIRST },                                    \
3033   { "s0",       16 + GP_REG_FIRST },                                    \
3034   { "s1",       17 + GP_REG_FIRST },                                    \
3035   { "s2",       18 + GP_REG_FIRST },                                    \
3036   { "s3",       19 + GP_REG_FIRST },                                    \
3037   { "s4",       20 + GP_REG_FIRST },                                    \
3038   { "s5",       21 + GP_REG_FIRST },                                    \
3039   { "s6",       22 + GP_REG_FIRST },                                    \
3040   { "s7",       23 + GP_REG_FIRST },                                    \
3041   { "t8",       24 + GP_REG_FIRST },                                    \
3042   { "t9",       25 + GP_REG_FIRST },                                    \
3043   { "k0",       26 + GP_REG_FIRST },                                    \
3044   { "k1",       27 + GP_REG_FIRST },                                    \
3045   { "gp",       28 + GP_REG_FIRST },                                    \
3046   { "sp",       29 + GP_REG_FIRST },                                    \
3047   { "fp",       30 + GP_REG_FIRST },                                    \
3048   { "ra",       31 + GP_REG_FIRST },                                    \
3049   { "$sp",      29 + GP_REG_FIRST },                                    \
3050   { "$fp",      30 + GP_REG_FIRST }                                     \
3051   ALL_COP_ADDITIONAL_REGISTER_NAMES                                     \
3052 }
3053
3054 /* This is meant to be redefined in the host dependent files.  It is a
3055    set of alternative names and regnums for mips coprocessors.  */
3056
3057 #define ALL_COP_ADDITIONAL_REGISTER_NAMES
3058
3059 /* A C compound statement to output to stdio stream STREAM the
3060    assembler syntax for an instruction operand X.  X is an RTL
3061    expression.
3062
3063    CODE is a value that can be used to specify one of several ways
3064    of printing the operand.  It is used when identical operands
3065    must be printed differently depending on the context.  CODE
3066    comes from the `%' specification that was used to request
3067    printing of the operand.  If the specification was just `%DIGIT'
3068    then CODE is 0; if the specification was `%LTR DIGIT' then CODE
3069    is the ASCII code for LTR.
3070
3071    If X is a register, this macro should print the register's name.
3072    The names can be found in an array `reg_names' whose type is
3073    `char *[]'.  `reg_names' is initialized from `REGISTER_NAMES'.
3074
3075    When the machine description has a specification `%PUNCT' (a `%'
3076    followed by a punctuation character), this macro is called with
3077    a null pointer for X and the punctuation character for CODE.
3078
3079    See mips.c for the MIPS specific codes.  */
3080
3081 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
3082
3083 /* A C expression which evaluates to true if CODE is a valid
3084    punctuation character for use in the `PRINT_OPERAND' macro.  If
3085    `PRINT_OPERAND_PUNCT_VALID_P' is not defined, it means that no
3086    punctuation characters (except for the standard one, `%') are
3087    used in this way.  */
3088
3089 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) mips_print_operand_punct[CODE]
3090
3091 /* A C compound statement to output to stdio stream STREAM the
3092    assembler syntax for an instruction operand that is a memory
3093    reference whose address is ADDR.  ADDR is an RTL expression.  */
3094
3095 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
3096
3097
3098 /* A C statement, to be executed after all slot-filler instructions
3099    have been output.  If necessary, call `dbr_sequence_length' to
3100    determine the number of slots filled in a sequence (zero if not
3101    currently outputting a sequence), to decide how many no-ops to
3102    output, or whatever.
3103
3104    Don't define this macro if it has nothing to do, but it is
3105    helpful in reading assembly output if the extent of the delay
3106    sequence is made explicit (e.g. with white space).
3107
3108    Note that output routines for instructions with delay slots must
3109    be prepared to deal with not being output as part of a sequence
3110    (i.e.  when the scheduling pass is not run, or when no slot
3111    fillers could be found.)  The variable `final_sequence' is null
3112    when not processing a sequence, otherwise it contains the
3113    `sequence' rtx being output.  */
3114
3115 #define DBR_OUTPUT_SEQEND(STREAM)                                       \
3116 do                                                                      \
3117   {                                                                     \
3118     if (set_nomacro > 0 && --set_nomacro == 0)                          \
3119       fputs ("\t.set\tmacro\n", STREAM);                                \
3120                                                                         \
3121     if (set_noreorder > 0 && --set_noreorder == 0)                      \
3122       fputs ("\t.set\treorder\n", STREAM);                              \
3123                                                                         \
3124     fputs ("\n", STREAM);                                               \
3125   }                                                                     \
3126 while (0)
3127
3128
3129 /* How to tell the debugger about changes of source files.  */
3130
3131 #ifndef SET_FILE_NUMBER
3132 #define SET_FILE_NUMBER() ++num_source_filenames
3133 #endif
3134
3135 #define ASM_OUTPUT_SOURCE_FILENAME(STREAM, NAME)                        \
3136   mips_output_filename (STREAM, NAME)
3137
3138 /* This is defined so that it can be overridden in iris6.h.  */
3139 #define ASM_OUTPUT_FILENAME(STREAM, NUM_SOURCE_FILENAMES, NAME) \
3140 do                                                              \
3141   {                                                             \
3142     fprintf (STREAM, "\t.file\t%d ", NUM_SOURCE_FILENAMES);     \
3143     output_quoted_string (STREAM, NAME);                        \
3144     fputs ("\n", STREAM);                                       \
3145   }                                                             \
3146 while (0)
3147
3148 /* This is how to output a note the debugger telling it the line number
3149    to which the following sequence of instructions corresponds.
3150    Silicon graphics puts a label after each .loc.  */
3151
3152 #ifndef LABEL_AFTER_LOC
3153 #define LABEL_AFTER_LOC(STREAM)
3154 #endif
3155
3156 #ifndef ASM_OUTPUT_SOURCE_LINE
3157 #define ASM_OUTPUT_SOURCE_LINE(STREAM, LINE, COUNTER)           \
3158   mips_output_lineno (STREAM, LINE)
3159 #endif
3160
3161 /* The MIPS implementation uses some labels for its own purpose.  The
3162    following lists what labels are created, and are all formed by the
3163    pattern $L[a-z].*.  The machine independent portion of GCC creates
3164    labels matching:  $L[A-Z][0-9]+ and $L[0-9]+.
3165
3166         LM[0-9]+        Silicon Graphics/ECOFF stabs label before each stmt.
3167         $Lb[0-9]+       Begin blocks for MIPS debug support
3168         $Lc[0-9]+       Label for use in s<xx> operation.
3169         $Le[0-9]+       End blocks for MIPS debug support  */
3170
3171 #undef ASM_DECLARE_OBJECT_NAME
3172 #define ASM_DECLARE_OBJECT_NAME(STREAM, NAME, DECL) \
3173   mips_declare_object (STREAM, NAME, "", ":\n", 0)
3174
3175 /* Globalizing directive for a label.  */
3176 #define GLOBAL_ASM_OP "\t.globl\t"
3177
3178 /* This says how to define a global common symbol.  */
3179
3180 #define ASM_OUTPUT_ALIGNED_DECL_COMMON mips_output_aligned_decl_common
3181
3182 /* This says how to define a local common symbol (ie, not visible to
3183    linker).  */
3184
3185 #define ASM_OUTPUT_LOCAL(STREAM, NAME, SIZE, ROUNDED)                   \
3186   mips_declare_object (STREAM, NAME, "\n\t.lcomm\t", ",%u\n", (int)(SIZE))
3187
3188
3189 /* This says how to output an external.  It would be possible not to
3190    output anything and let undefined symbol become external. However
3191    the assembler uses length information on externals to allocate in
3192    data/sdata bss/sbss, thereby saving exec time.  */
3193
3194 #define ASM_OUTPUT_EXTERNAL(STREAM,DECL,NAME) \
3195   mips_output_external(STREAM,DECL,NAME)
3196
3197 /* This is how to declare a function name.  The actual work of
3198    emitting the label is moved to function_prologue, so that we can
3199    get the line number correctly emitted before the .ent directive,
3200    and after any .file directives.  Define as empty so that the function
3201    is not declared before the .ent directive elsewhere.  */
3202
3203 #undef ASM_DECLARE_FUNCTION_NAME
3204 #define ASM_DECLARE_FUNCTION_NAME(STREAM,NAME,DECL)
3205
3206 #ifndef FUNCTION_NAME_ALREADY_DECLARED
3207 #define FUNCTION_NAME_ALREADY_DECLARED 0
3208 #endif
3209
3210 /* This is how to store into the string LABEL
3211    the symbol_ref name of an internal numbered label where
3212    PREFIX is the class of label and NUM is the number within the class.
3213    This is suitable for output with `assemble_name'.  */
3214
3215 #undef ASM_GENERATE_INTERNAL_LABEL
3216 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)                   \
3217   sprintf ((LABEL), "*%s%s%ld", (LOCAL_LABEL_PREFIX), (PREFIX), (long)(NUM))
3218
3219 /* This is how to output an element of a case-vector that is absolute.  */
3220
3221 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE)                          \
3222   fprintf (STREAM, "\t%s\t%sL%d\n",                                     \
3223            ptr_mode == DImode ? ".dword" : ".word",                     \
3224            LOCAL_LABEL_PREFIX,                                          \
3225            VALUE)
3226
3227 /* This is how to output an element of a case-vector that is relative.
3228    This is used for pc-relative code (e.g. when TARGET_ABICALLS or
3229    TARGET_EMBEDDED_PIC).  */
3230
3231 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, BODY, VALUE, REL)              \
3232 do {                                                                    \
3233   if (TARGET_MIPS16)                                                    \
3234     fprintf (STREAM, "\t.half\t%sL%d-%sL%d\n",                          \
3235              LOCAL_LABEL_PREFIX, VALUE, LOCAL_LABEL_PREFIX, REL);       \
3236   else if (TARGET_EMBEDDED_PIC)                                         \
3237     fprintf (STREAM, "\t%s\t%sL%d-%sLS%d\n",                            \
3238              ptr_mode == DImode ? ".dword" : ".word",                   \
3239              LOCAL_LABEL_PREFIX, VALUE, LOCAL_LABEL_PREFIX, REL);       \
3240   else if (TARGET_GPWORD)                                               \
3241     fprintf (STREAM, "\t%s\t%sL%d\n",                                   \
3242              ptr_mode == DImode ? ".gpdword" : ".gpword",               \
3243              LOCAL_LABEL_PREFIX, VALUE);                                \
3244   else                                                                  \
3245     fprintf (STREAM, "\t%s\t%sL%d\n",                                   \
3246              ptr_mode == DImode ? ".dword" : ".word",                   \
3247              LOCAL_LABEL_PREFIX, VALUE);                                \
3248 } while (0)
3249
3250 /* When generating embedded PIC or mips16 code we want to put the jump
3251    table in the .text section.  In all other cases, we want to put the
3252    jump table in the .rdata section.  Unfortunately, we can't use
3253    JUMP_TABLES_IN_TEXT_SECTION, because it is not conditional.
3254    Instead, we use ASM_OUTPUT_CASE_LABEL to switch back to the .text
3255    section if appropriate.  */
3256 #undef ASM_OUTPUT_CASE_LABEL
3257 #define ASM_OUTPUT_CASE_LABEL(FILE, PREFIX, NUM, INSN)                  \
3258 do {                                                                    \
3259   if (TARGET_EMBEDDED_PIC || TARGET_MIPS16)                             \
3260     function_section (current_function_decl);                           \
3261   (*targetm.asm_out.internal_label) (FILE, PREFIX, NUM);                \
3262 } while (0)
3263
3264 /* This is how to output an assembler line
3265    that says to advance the location counter
3266    to a multiple of 2**LOG bytes.  */
3267
3268 #define ASM_OUTPUT_ALIGN(STREAM,LOG)                                    \
3269   fprintf (STREAM, "\t.align\t%d\n", (LOG))
3270
3271 /* This is how to output an assembler line to advance the location
3272    counter by SIZE bytes.  */
3273
3274 #undef ASM_OUTPUT_SKIP
3275 #define ASM_OUTPUT_SKIP(STREAM,SIZE)                                    \
3276   fprintf (STREAM, "\t.space\t"HOST_WIDE_INT_PRINT_UNSIGNED"\n", (SIZE))
3277
3278 /* This is how to output a string.  */
3279 #undef ASM_OUTPUT_ASCII
3280 #define ASM_OUTPUT_ASCII(STREAM, STRING, LEN)                           \
3281   mips_output_ascii (STREAM, STRING, LEN, "\t.ascii\t")
3282
3283 /* Output #ident as a in the read-only data section.  */
3284 #undef  ASM_OUTPUT_IDENT
3285 #define ASM_OUTPUT_IDENT(FILE, STRING)                                  \
3286 {                                                                       \
3287   const char *p = STRING;                                               \
3288   int size = strlen (p) + 1;                                            \
3289   readonly_data_section ();                                             \
3290   assemble_string (p, size);                                            \
3291 }
3292 \f
3293 /* Default to -G 8 */
3294 #ifndef MIPS_DEFAULT_GVALUE
3295 #define MIPS_DEFAULT_GVALUE 8
3296 #endif
3297
3298 /* Define the strings to put out for each section in the object file.  */
3299 #define TEXT_SECTION_ASM_OP     "\t.text"       /* instructions */
3300 #define DATA_SECTION_ASM_OP     "\t.data"       /* large data */
3301 #define SDATA_SECTION_ASM_OP    "\t.sdata"      /* small data */
3302
3303 #undef READONLY_DATA_SECTION_ASM_OP
3304 #define READONLY_DATA_SECTION_ASM_OP    "\t.rdata"      /* read-only data */
3305
3306 /* Given a decl node or constant node, choose the section to output it in
3307    and select that section.  */
3308
3309 #undef  TARGET_ASM_SELECT_SECTION
3310 #define TARGET_ASM_SELECT_SECTION  mips_select_section
3311 \f
3312 #define ASM_OUTPUT_REG_PUSH(STREAM,REGNO)                               \
3313 do                                                                      \
3314   {                                                                     \
3315     fprintf (STREAM, "\t%s\t%s,%s,8\n\t%s\t%s,0(%s)\n",                 \
3316              TARGET_64BIT ? "dsubu" : "subu",                           \
3317              reg_names[STACK_POINTER_REGNUM],                           \
3318              reg_names[STACK_POINTER_REGNUM],                           \
3319              TARGET_64BIT ? "sd" : "sw",                                \
3320              reg_names[REGNO],                                          \
3321              reg_names[STACK_POINTER_REGNUM]);                          \
3322   }                                                                     \
3323 while (0)
3324
3325 #define ASM_OUTPUT_REG_POP(STREAM,REGNO)                                \
3326 do                                                                      \
3327   {                                                                     \
3328     if (! set_noreorder)                                                \
3329       fprintf (STREAM, "\t.set\tnoreorder\n");                          \
3330                                                                         \
3331     fprintf (STREAM, "\t%s\t%s,0(%s)\n\t%s\t%s,%s,8\n",                 \
3332              TARGET_64BIT ? "ld" : "lw",                                \
3333              reg_names[REGNO],                                          \
3334              reg_names[STACK_POINTER_REGNUM],                           \
3335              TARGET_64BIT ? "daddu" : "addu",                           \
3336              reg_names[STACK_POINTER_REGNUM],                           \
3337              reg_names[STACK_POINTER_REGNUM]);                          \
3338                                                                         \
3339     if (! set_noreorder)                                                \
3340       fprintf (STREAM, "\t.set\treorder\n");                            \
3341   }                                                                     \
3342 while (0)
3343
3344 /* How to start an assembler comment.
3345    The leading space is important (the mips native assembler requires it).  */
3346 #ifndef ASM_COMMENT_START
3347 #define ASM_COMMENT_START " #"
3348 #endif
3349 \f
3350 /* Default definitions for size_t and ptrdiff_t.  We must override the
3351    definitions from ../svr4.h on mips-*-linux-gnu.  */
3352
3353 #undef SIZE_TYPE
3354 #define SIZE_TYPE (POINTER_SIZE == 64 ? "long unsigned int" : "unsigned int")
3355
3356 #undef PTRDIFF_TYPE
3357 #define PTRDIFF_TYPE (POINTER_SIZE == 64 ? "long int" : "int")
3358
3359 /* See mips_expand_prologue's use of loadgp for when this should be
3360    true.  */
3361
3362 #define DONT_ACCESS_GBLS_AFTER_EPILOGUE (TARGET_ABICALLS && !TARGET_OLDABI)
3363 \f
3364
3365 #define DFMODE_NAN \
3366         unsigned short DFbignan[4] = {0x7ff7, 0xffff, 0xffff, 0xffff}; \
3367         unsigned short DFlittlenan[4] = {0xffff, 0xffff, 0xffff, 0xfff7}
3368 #define SFMODE_NAN \
3369         unsigned short SFbignan[2] = {0x7fbf, 0xffff}; \
3370         unsigned short SFlittlenan[2] = {0xffff, 0xffbf}
3371
3372 /* Generate calls to memcpy, etc., not bcopy, etc.  */
3373 #define TARGET_MEM_FUNCTIONS
3374
3375 #ifndef __mips16
3376 /* Since the bits of the _init and _fini function is spread across
3377    many object files, each potentially with its own GP, we must assume
3378    we need to load our GP.  We don't preserve $gp or $ra, since each
3379    init/fini chunk is supposed to initialize $gp, and crti/crtn
3380    already take care of preserving $ra and, when appropriate, $gp.  */
3381 #if (defined _ABIO32 && _MIPS_SIM == _ABIO32)
3382 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
3383    asm (SECTION_OP "\n\
3384         .set noreorder\n\
3385         bal 1f\n\
3386         nop\n\
3387 1:      .cpload $31\n\
3388         .set reorder\n\
3389         jal " USER_LABEL_PREFIX #FUNC "\n\
3390         " TEXT_SECTION_ASM_OP);
3391 #endif /* Switch to #elif when we're no longer limited by K&R C.  */
3392 #if (defined _ABIN32 && _MIPS_SIM == _ABIN32) \
3393    || (defined _ABI64 && _MIPS_SIM == _ABI64)
3394 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
3395    asm (SECTION_OP "\n\
3396         .set noreorder\n\
3397         bal 1f\n\
3398         nop\n\
3399 1:      .set reorder\n\
3400         .cpsetup $31, $2, 1b\n\
3401         jal " USER_LABEL_PREFIX #FUNC "\n\
3402         " TEXT_SECTION_ASM_OP);
3403 #endif
3404 #endif