OSDN Git Service

* c4x.c (c4x_fp_reglist): Const-ify.
[pf3gnuchains/gcc-fork.git] / gcc / config / mcore / mcore.h
1 /* Definitions of target machine for GNU compiler,
2    for Motorola M*CORE Processor.
3    Copyright (C) 1993, 1999, 2000, 2001, 2002 Free Software Foundation, Inc.
4
5 This file is part of GNU CC.
6
7 GNU CC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 2, or (at your option)
10 any later version.
11
12 GNU CC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GNU CC; see the file COPYING.  If not, write to
19 the Free Software Foundation, 59 Temple Place - Suite 330,
20 Boston, MA 02111-1307, USA.  */
21
22 #ifndef GCC_MCORE_H
23 #define GCC_MCORE_H
24
25 /* RBE: need to move these elsewhere.  */
26 #undef  LIKE_PPC_ABI 
27 #define MCORE_STRUCT_ARGS
28 /* RBE: end of "move elsewhere".  */
29
30 #include "hwint.h"
31
32 #ifndef HAVE_MACHINE_MODES
33 #include "machmode.h"
34 #endif
35
36 /* Run-time Target Specification.  */
37 #define TARGET_MCORE
38
39 /* Get tree.c to declare a target-specific specialization of
40    merge_decl_attributes.  */
41 #define TARGET_DLLIMPORT_DECL_ATTRIBUTES
42
43 /* Support the __declspec keyword by turning them into attributes.
44    We currently only support: dllexport and dllimport.
45    Note that the current way we do this may result in a collision with
46    predefined attributes later on.  This can be solved by using one attribute,
47    say __declspec__, and passing args to it.  The problem with that approach
48    is that args are not accumulated: each new appearance would clobber any
49    existing args.  XXX- FIXME the definition below relies upon string
50    concatenation, which is non-portable.  */
51 #define CPP_PREDEFINES \
52   "-D__mcore__ -D__MCORE__=1 -D__declspec(x)=__attribute__((x))" SUBTARGET_CPP_PREDEFINES
53
54 /* If -m4align is ever re-enabled then uncomment this line as well:
55    #define CPP_SPEC "%{!m4align:-D__MCORE_ALIGN_8__} %{m4align:-D__MCORE__ALIGN_4__}" */
56
57 #undef  CPP_SPEC
58 #define CPP_SPEC "                                                      \
59 %{mbig-endian:                                                          \
60   %{mlittle-endian:%echoose either big or little endian, not both}      \
61   -D__MCOREBE__}                                                        \
62 %{m210:                                                                 \
63   %{m340:%echoose either m340 or m210 not both}                         \
64   %{mlittle-endian:%ethe m210 does not have little endian support}      \
65   -D__M210__}                                                           \
66 %{!mbig-endian: -D__MCORELE__}                                          \
67 %{!m210: -D__M340__}                                                    \
68 "
69 /* If -m4align is ever re-enabled then add this line to the definition of CPP_SPEC
70    %{!m4align:-D__MCORE_ALIGN_8__} %{m4align:-D__MCORE__ALIGN_4__} */
71
72 /* We don't have a -lg library, so don't put it in the list.  */
73 #undef  LIB_SPEC
74 #define LIB_SPEC "%{!shared: %{!p:%{!pg:-lc}}%{p:-lc_p}%{pg:-lc_p}}"
75
76 #undef  ASM_SPEC
77 #define ASM_SPEC "%{mbig-endian:-EB} %{m210:-cpu=210 -EB}"
78
79 #undef  LINK_SPEC
80 #define LINK_SPEC "%{mbig-endian:-EB} %{m210:-EB} -X"
81
82 /* Can only count on 16 bits of availability; change to long would affect
83    many architecture specific files (other architectures...).  */
84 extern int target_flags;
85
86 #define HARDLIT_BIT        (1 << 0) /* Build in-line literals using 2 insns */
87 #define ALIGN8_BIT         (1 << 1) /* Max alignment goes to 8 instead of 4 */
88 #define DIV_BIT            (1 << 2) /* Generate divide instructions */
89 #define RELAX_IMM_BIT      (1 << 3) /* Arbitrary immediates in and, or, tst */
90 #define W_FIELD_BIT        (1 << 4) /* Generate bit insv/extv using SImode */
91 #define OVERALIGN_FUNC_BIT (1 << 5) /* Align functions to 4 byte boundary */
92 #define CGDATA_BIT         (1 << 6) /* Generate callgraph data */
93 #define SLOW_BYTES_BIT     (1 << 7) /* Slow byte access */
94 #define LITTLE_END_BIT     (1 << 8) /* Generate little endian code */
95 #define M340_BIT           (1 << 9) /* Generate code for the m340 */
96
97 #define TARGET_DEFAULT     \
98  (HARDLIT_BIT | ALIGN8_BIT | DIV_BIT | RELAX_IMM_BIT | M340_BIT | LITTLE_END_BIT)
99
100 #ifndef MULTILIB_DEFAULTS
101 #define MULTILIB_DEFAULTS { "mlittle-endian", "m340" }
102 #endif
103
104 #define TARGET_HARDLIT          (target_flags & HARDLIT_BIT)
105 /* The ability to have 4 byte alignment is being suppressed for now.
106    If this ability is reenabled, you must enable the definition below
107    *and* edit t-mcore to enable multilibs for 4 byte alignment code.  */
108 #if 0 
109 #define TARGET_8ALIGN           (target_flags & ALIGN8_BIT)
110 #else
111 #define TARGET_8ALIGN           1
112 #endif
113 #define TARGET_DIV              (target_flags & DIV_BIT)
114 #define TARGET_RELAX_IMM        (target_flags & RELAX_IMM_BIT)
115 #define TARGET_W_FIELD          (target_flags & W_FIELD_BIT)
116 #define TARGET_OVERALIGN_FUNC   (target_flags & OVERALIGN_FUNC_BIT)
117 #define TARGET_CG_DATA          (target_flags & CGDATA_BIT)
118 #define TARGET_CG_DATA          (target_flags & CGDATA_BIT)
119 #define TARGET_SLOW_BYTES       (target_flags & SLOW_BYTES_BIT)
120 #define TARGET_LITTLE_END       (target_flags & LITTLE_END_BIT)
121 #define TARGET_M340             (target_flags & M340_BIT)
122
123
124 #define TARGET_SWITCHES                                                 \
125 { {"hardlit",               HARDLIT_BIT,                                \
126      N_("Inline constants if it can be done in 2 insns or less") },     \
127   {"no-hardlit",          - HARDLIT_BIT,                                \
128      N_("Inline constants if it only takes 1 instruction") },           \
129   {"4align",              - ALIGN8_BIT,                                 \
130      N_("Set maximum alignment to 4") },                                \
131   {"8align",                ALIGN8_BIT,                                 \
132      N_("Set maximum alignment to 8") },                                \
133   {"div",                   DIV_BIT,                                    \
134      "" },                                                              \
135   {"no-div",              - DIV_BIT,                                    \
136      N_("Do not use the divide instruction") },                         \
137   {"relax-immediates",      RELAX_IMM_BIT,                              \
138      "" },                                                              \
139   {"no-relax-immediates", - RELAX_IMM_BIT,                              \
140      N_("Do not arbitary sized immediates in bit operations") },        \
141   {"wide-bitfields",        W_FIELD_BIT,                                \
142      N_("Always treat bit-field as int-sized") },                       \
143   {"no-wide-bitfields",   - W_FIELD_BIT,                                \
144      "" },                                                              \
145   {"4byte-functions",       OVERALIGN_FUNC_BIT,                         \
146      N_("Force functions to be aligned to a 4 byte boundary") },        \
147   {"no-4byte-functions",  - OVERALIGN_FUNC_BIT,                         \
148      N_("Force functions to be aligned to a 2 byte boundary") },        \
149   {"callgraph-data",        CGDATA_BIT,                                 \
150      N_("Emit call graph information") },                               \
151   {"no-callgraph-data",   - CGDATA_BIT,                                 \
152      "" },                                                              \
153   {"slow-bytes",            SLOW_BYTES_BIT,                             \
154      N_("Prefer word accesses over byte accesses") },                   \
155   {"no-slow-bytes",       - SLOW_BYTES_BIT,                             \
156      "" },                                                              \
157   { "no-lsim",              0, "" },                                    \
158   {"little-endian",         LITTLE_END_BIT,                             \
159      N_("Generate little endian code") },                               \
160   {"big-endian",          - LITTLE_END_BIT,                             \
161      "" },                                                              \
162   {"210",                 - M340_BIT,                                   \
163      "" },                                                              \
164   {"340",                   M340_BIT,                                   \
165      N_("Generate code for the M*Core M340") },                         \
166   {"",                      TARGET_DEFAULT,                             \
167      "" }                                                               \
168 }
169
170 extern char * mcore_current_function_name;
171  
172 /* Target specific options (as opposed to the switches above).  */
173 extern const char * mcore_stack_increment_string;
174
175 #define TARGET_OPTIONS                                                  \
176 {                                                                       \
177   {"stack-increment=", & mcore_stack_increment_string,                  \
178      N_("Maximum amount for a single stack increment operation")}       \
179 }
180
181 /* The MCore ABI says that bitfields are unsigned by default. */
182 /* The EPOC C++ environment does not support exceptions.  */
183 #define CC1_SPEC "-funsigned-bitfields %{!DIN_GCC:-fno-rtti} %{!DIN_GCC:-fno-exceptions}"
184
185 /* What options are we going to default to specific settings when
186    -O* happens; the user can subsequently override these settings.
187   
188    Omitting the frame pointer is a very good idea on the MCore.
189    Scheduling isn't worth anything on the current MCore implementation.  */
190 #define OPTIMIZATION_OPTIONS(LEVEL,SIZE)        \
191 {                                               \
192   if (LEVEL)                                    \
193     {                                           \
194       flag_no_function_cse = 1;                 \
195       flag_omit_frame_pointer = 1;              \
196                                                 \
197       if (LEVEL >= 2)                           \
198         {                                       \
199           flag_caller_saves = 0;                \
200           flag_schedule_insns = 0;              \
201           flag_schedule_insns_after_reload = 0; \
202         }                                       \
203     }                                           \
204   if (SIZE)                                     \
205     {                                           \
206       target_flags &= ~ HARDLIT_BIT;            \
207     }                                           \
208 }
209
210 /* What options are we going to force to specific settings,
211    regardless of what the user thought he wanted.
212    We also use this for some post-processing of options. */
213 #define OVERRIDE_OPTIONS  mcore_override_options ()
214
215 /* Target machine storage Layout.  */
216
217 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)       \
218   if (GET_MODE_CLASS (MODE) == MODE_INT         \
219       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
220     {                                           \
221       (MODE) = SImode;                          \
222       (UNSIGNEDP) = 1;                          \
223     }
224
225 #define PROMOTE_FUNCTION_ARGS
226
227 #define PROMOTE_FUNCTION_RETURN
228
229 /* Define this if most significant bit is lowest numbered
230    in instructions that operate on numbered bit-fields.  */
231 #define BITS_BIG_ENDIAN  0
232
233 /* Define this if most significant byte of a word is the lowest numbered.  */
234 #define BYTES_BIG_ENDIAN (! TARGET_LITTLE_END)
235
236 /* Define this if most significant word of a multiword number is the lowest
237    numbered.  */
238 #define WORDS_BIG_ENDIAN (! TARGET_LITTLE_END)
239
240 #define LIBGCC2_WORDS_BIG_ENDIAN 1
241 #ifdef __MCORELE__
242 #undef  LIBGCC2_WORDS_BIG_ENDIAN
243 #define LIBGCC2_WORDS_BIG_ENDIAN 0
244 #endif
245
246 #define MAX_BITS_PER_WORD 32
247
248 /* Width of a word, in units (bytes).  */
249 #define UNITS_PER_WORD  4
250
251 /* Width in bits of a pointer.
252    See also the macro `Pmode' defined below.  */
253 #define POINTER_SIZE  32
254
255 /* A C expression for the size in bits of the type `long long' on the
256    target machine.  If you don't define this, the default is two
257    words.  */
258 #define LONG_LONG_TYPE_SIZE 64
259
260 /* the size of the boolean type -- in C++; */
261 #define BOOL_TYPE_SIZE  8
262
263 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
264 #define PARM_BOUNDARY   32
265
266 /* Doubles must be alogned to an 8 byte boundary.  */
267 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
268   ((MODE != BLKmode && (GET_MODE_SIZE (MODE) == 8)) \
269    ? BIGGEST_ALIGNMENT : PARM_BOUNDARY)
270      
271 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
272 #define STACK_BOUNDARY  (TARGET_8ALIGN ? 64 : 32)
273
274 /* Largest increment in UNITS we allow the stack to grow in a single operation.  */
275 extern int mcore_stack_increment;
276 #define STACK_UNITS_MAXSTEP  4096
277
278 /* Allocation boundary (in *bits*) for the code of a function.  */
279 #define FUNCTION_BOUNDARY  ((TARGET_OVERALIGN_FUNC) ? 32 : 16)
280
281 /* Alignment of field after `int : 0' in a structure.  */
282 #define EMPTY_FIELD_BOUNDARY  32
283
284 /* No data type wants to be aligned rounder than this.  */
285 #define BIGGEST_ALIGNMENT  (TARGET_8ALIGN ? 64 : 32)
286
287 /* The best alignment to use in cases where we have a choice.  */
288 #define FASTEST_ALIGNMENT 32
289
290 /* Every structures size must be a multiple of 8 bits.  */
291 #define STRUCTURE_SIZE_BOUNDARY 8
292
293 /* Look at the fundamental type that is used for a bitfield and use 
294    that to impose alignment on the enclosing structure.
295    struct s {int a:8}; should have same alignment as "int", not "char".  */
296 #define PCC_BITFIELD_TYPE_MATTERS       1
297
298 /* Largest integer machine mode for structures.  If undefined, the default
299    is GET_MODE_SIZE(DImode).  */
300 #define MAX_FIXED_MODE_SIZE 32
301
302 /* Make strings word-aligned so strcpy from constants will be faster.  */
303 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
304   ((TREE_CODE (EXP) == STRING_CST       \
305     && (ALIGN) < FASTEST_ALIGNMENT)     \
306    ? FASTEST_ALIGNMENT : (ALIGN))
307
308 /* Make arrays of chars word-aligned for the same reasons.  */
309 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
310   (TREE_CODE (TYPE) == ARRAY_TYPE               \
311    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
312    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
313      
314 /* Set this nonzero if move instructions will actually fail to work
315    when given unaligned data.  */
316 #define STRICT_ALIGNMENT 1
317
318 /* Standard register usage.  */
319
320 /* Register allocation for our first guess 
321
322         r0              stack pointer
323         r1              scratch, target reg for xtrb?
324         r2-r7           arguments.
325         r8-r14          call saved
326         r15             link register
327         ap              arg pointer (doesn't really exist, always eliminated)
328         c               c bit
329         fp              frame pointer (doesn't really exist, always eliminated)
330         x19             two control registers  */
331
332 /* Number of actual hardware registers.
333    The hardware registers are assigned numbers for the compiler
334    from 0 to just below FIRST_PSEUDO_REGISTER.
335    All registers that the compiler knows about must be given numbers,
336    even those that are not normally considered general registers.
337
338    MCore has 16 integer registers and 2 control registers + the arg
339    pointer.  */
340
341 #define FIRST_PSEUDO_REGISTER 20
342
343 #define R1_REG  1       /* where literals are forced */
344 #define LK_REG  15      /* overloaded on general register */
345 #define AP_REG  16      /* fake arg pointer register */
346 /* RBE: mcore.md depends on CC_REG being set to 17 */
347 #define CC_REG  17      /* can't name it C_REG */
348 #define FP_REG  18      /* fake frame pointer register */
349
350 /* Specify the registers used for certain standard purposes.
351    The values of these macros are register numbers.  */
352
353
354 #undef PC_REGNUM /* Define this if the program counter is overloaded on a register.  */
355 #define STACK_POINTER_REGNUM 0 /* Register to use for pushing function arguments.  */
356 #define FRAME_POINTER_REGNUM 8 /* When we need FP, use r8.  */
357
358 /* The assembler's names for the registers.  RFP need not always be used as
359    the Real framepointer; it can also be used as a normal general register.
360    Note that the name `fp' is horribly misleading since `fp' is in fact only
361    the argument-and-return-context pointer.  */
362 #define REGISTER_NAMES                                  \
363 {                                                       \
364   "sp", "r1", "r2",  "r3",  "r4",  "r5",  "r6",  "r7",  \
365   "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15", \
366   "apvirtual",  "c", "fpvirtual", "x19" \
367 }
368
369 /* 1 for registers that have pervasive standard uses
370    and are not available for the register allocator.  */
371 #define FIXED_REGISTERS  \
372  /*  r0  r1  r2  r3  r4  r5  r6  r7  r8  r9  r10 r11 r12 r13 r14 r15 ap  c  fp x19 */ \
373    { 1,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  0,  1,  1, 1, 1}
374
375 /* 1 for registers not available across function calls.
376    These must include the FIXED_REGISTERS and also any
377    registers that can be used without being saved.
378    The latter must include the registers where values are returned
379    and the register where structure-value addresses are passed.
380    Aside from that, you can include as many other registers as you like.  */
381
382 /* RBE: r15 {link register} not available across calls,
383  *  But we don't mark it that way here... */
384 #define CALL_USED_REGISTERS \
385  /*  r0  r1  r2  r3  r4  r5  r6  r7  r8  r9  r10 r11 r12 r13 r14 r15 ap  c   fp x19 */ \
386    { 1,  1,  1,  1,  1,  1,  1,  1,  0,  0,  0,  0,  0,  0,  0,  0,  1,  1,  1, 1}
387
388 /* The order in which register should be allocated.  */
389 #define REG_ALLOC_ORDER  \
390  /* r7  r6  r5  r4  r3  r2  r15 r14 r13 r12 r11 r10  r9  r8  r1  r0  ap  c   fp x19*/ \
391   {  7,  6,  5,  4,  3,  2,  15, 14, 13, 12, 11, 10,  9,  8,  1,  0, 16, 17, 18, 19}
392
393 /* Return number of consecutive hard regs needed starting at reg REGNO
394    to hold something of mode MODE.
395    This is ordinarily the length in words of a value of mode MODE
396    but can be less for certain modes in special long registers.
397
398    On the MCore regs are UNITS_PER_WORD bits wide; */
399 #define HARD_REGNO_NREGS(REGNO, MODE)  \
400    (((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
401
402 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.
403    We may keep double values in even registers.  */
404 #define HARD_REGNO_MODE_OK(REGNO, MODE)  \
405   ((TARGET_8ALIGN && GET_MODE_SIZE (MODE) > UNITS_PER_WORD) ? (((REGNO) & 1) == 0) : (REGNO < 18))
406
407 /* Value is 1 if it is a good idea to tie two pseudo registers
408    when one has mode MODE1 and one has mode MODE2.
409    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
410    for any hard reg, then this must be 0 for correct output.  */
411 #define MODES_TIEABLE_P(MODE1, MODE2) \
412   ((MODE1) == (MODE2) || GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2))
413
414 /* Value should be nonzero if functions must have frame pointers.
415    Zero means the frame pointer need not be set up (and parms may be accessed
416    via the stack pointer) in functions that seem suitable.  */
417 #define FRAME_POINTER_REQUIRED  0
418
419 /* Definitions for register eliminations.
420
421    We have two registers that can be eliminated on the MCore.  First, the
422    frame pointer register can often be eliminated in favor of the stack
423    pointer register.  Secondly, the argument pointer register can always be
424    eliminated; it is replaced with either the stack or frame pointer.  */
425
426 /* Base register for access to arguments of the function.  */
427 #define ARG_POINTER_REGNUM      16
428
429 /* Register in which the static-chain is passed to a function.  */
430 #define STATIC_CHAIN_REGNUM     1
431
432 /* This is an array of structures.  Each structure initializes one pair
433    of eliminable registers.  The "from" register number is given first,
434    followed by "to".  Eliminations of the same "from" register are listed
435    in order of preference.  */
436 #define ELIMINABLE_REGS                         \
437 {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM}, \
438  { ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM}, \
439  { ARG_POINTER_REGNUM,   FRAME_POINTER_REGNUM},}
440
441 /* Given FROM and TO register numbers, say whether this elimination
442    is allowed.  */
443 #define CAN_ELIMINATE(FROM, TO) \
444   (!((FROM) == FRAME_POINTER_REGNUM && FRAME_POINTER_REQUIRED))
445
446 /* Define the offset between two registers, one to be eliminated, and the other
447    its replacement, at the start of a routine.  */
448 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
449   OFFSET = mcore_initial_elimination_offset (FROM, TO)
450
451 /* Place that structure value return address is placed.  */
452 #define STRUCT_VALUE 0
453
454 /* Define the classes of registers for register constraints in the
455    machine description.  Also define ranges of constants.
456
457    One of the classes must always be named ALL_REGS and include all hard regs.
458    If there is more than one class, another class must be named NO_REGS
459    and contain no registers.
460
461    The name GENERAL_REGS must be the name of a class (or an alias for
462    another name such as ALL_REGS).  This is the class of registers
463    that is allowed by "g" or "r" in a register constraint.
464    Also, registers outside this class are allocated only when
465    instructions express preferences for them.
466
467    The classes must be numbered in nondecreasing order; that is,
468    a larger-numbered class must never be contained completely
469    in a smaller-numbered class.
470
471    For any two classes, it is very desirable that there be another
472    class that represents their union.  */
473
474 /* The MCore has only general registers. There are
475    also some special purpose registers: the T bit register, the
476    procedure Link and the Count Registers */
477 enum reg_class
478 {
479   NO_REGS,
480   ONLYR1_REGS,
481   LRW_REGS,
482   GENERAL_REGS,
483   C_REGS,
484   ALL_REGS,
485   LIM_REG_CLASSES
486 };
487
488 #define N_REG_CLASSES  (int) LIM_REG_CLASSES
489
490 /* Give names of register classes as strings for dump file.   */
491 #define REG_CLASS_NAMES  \
492 {                       \
493   "NO_REGS",            \
494   "ONLYR1_REGS",        \
495   "LRW_REGS",           \
496   "GENERAL_REGS",       \
497   "C_REGS",             \
498   "ALL_REGS",           \
499 }
500
501 /* Define which registers fit in which classes.
502    This is an initializer for a vector of HARD_REG_SET
503    of length N_REG_CLASSES.  */
504
505 /* ??? STACK_POINTER_REGNUM should be excluded from LRW_REGS.  */
506 #define REG_CLASS_CONTENTS              \
507 {                                       \
508   {0x000000},  /* NO_REGS       */      \
509   {0x000002},  /* ONLYR1_REGS   */      \
510   {0x007FFE},  /* LRW_REGS      */      \
511   {0x01FFFF},  /* GENERAL_REGS  */      \
512   {0x020000},  /* C_REGS        */      \
513   {0x0FFFFF}   /* ALL_REGS      */      \
514 }
515
516 /* The same information, inverted:
517    Return the class number of the smallest class containing
518    reg number REGNO.  This could be a conditional expression
519    or could index an array.  */
520
521 extern const int regno_reg_class[FIRST_PSEUDO_REGISTER];
522 #define REGNO_REG_CLASS(REGNO) regno_reg_class[REGNO]
523
524 /* When defined, the compiler allows registers explicitly used in the
525    rtl to be used as spill registers but prevents the compiler from
526    extending the lifetime of these registers.  */
527 #define SMALL_REGISTER_CLASSES 1
528  
529 /* The class value for index registers, and the one for base regs.  */
530 #define INDEX_REG_CLASS  NO_REGS
531 #define BASE_REG_CLASS   GENERAL_REGS
532
533 /* Get reg_class from a letter such as appears in the machine 
534    description.  */
535 extern const enum reg_class reg_class_from_letter[];
536
537 #define REG_CLASS_FROM_LETTER(C) \
538    ( ISLOWER (C) ? reg_class_from_letter[(C) - 'a'] : NO_REGS )
539
540 /* The letters I, J, K, L, M, N, O, and P in a register constraint string
541    can be used to stand for particular ranges of immediate operands.
542    This macro defines what the ranges are.
543    C is the letter, and VALUE is a constant value.
544    Return 1 if VALUE is in the range specified by C.
545         I: loadable by movi (0..127)
546         J: arithmetic operand 1..32
547         K: shift operand 0..31
548         L: negative arithmetic operand -1..-32
549         M: powers of two, constants loadable by bgeni
550         N: powers of two minus 1, constants loadable by bmaski, including -1
551         O: allowed by cmov with two constants +/- 1 of each other
552         P: values we will generate 'inline' -- without an 'lrw'
553
554    Others defined for use after reload
555         Q: constant 1
556         R: a label
557         S: 0/1/2 cleared bits out of 32 [for bclri's]
558         T: 2 set bits out of 32 [for bseti's]
559         U: constant 0
560         xxxS: 1 cleared bit out of 32 (complement of power of 2). for bclri
561         xxxT: 2 cleared bits out of 32. for pairs of bclris.  */
562 #define CONST_OK_FOR_I(VALUE) (((int)(VALUE)) >= 0 && ((int)(VALUE)) <= 0x7f)
563 #define CONST_OK_FOR_J(VALUE) (((int)(VALUE)) >  0 && ((int)(VALUE)) <= 32)
564 #define CONST_OK_FOR_L(VALUE) (((int)(VALUE)) <  0 && ((int)(VALUE)) >= -32)
565 #define CONST_OK_FOR_K(VALUE) (((int)(VALUE)) >= 0 && ((int)(VALUE)) <= 31)
566 #define CONST_OK_FOR_M(VALUE) (exact_log2 (VALUE) >= 0)
567 #define CONST_OK_FOR_N(VALUE) (((int)(VALUE)) == -1 || exact_log2 ((VALUE) + 1) >= 0)
568 #define CONST_OK_FOR_O(VALUE) (CONST_OK_FOR_I(VALUE) || \
569                                CONST_OK_FOR_M(VALUE) || \
570                                CONST_OK_FOR_N(VALUE) || \
571                                CONST_OK_FOR_M((int)(VALUE) - 1) || \
572                                CONST_OK_FOR_N((int)(VALUE) + 1))
573
574 #define CONST_OK_FOR_P(VALUE) (mcore_const_ok_for_inline (VALUE)) 
575
576 #define CONST_OK_FOR_LETTER_P(VALUE, C)     \
577      ((C) == 'I' ? CONST_OK_FOR_I (VALUE)   \
578     : (C) == 'J' ? CONST_OK_FOR_J (VALUE)   \
579     : (C) == 'L' ? CONST_OK_FOR_L (VALUE)   \
580     : (C) == 'K' ? CONST_OK_FOR_K (VALUE)   \
581     : (C) == 'M' ? CONST_OK_FOR_M (VALUE)   \
582     : (C) == 'N' ? CONST_OK_FOR_N (VALUE)   \
583     : (C) == 'P' ? CONST_OK_FOR_P (VALUE)   \
584     : (C) == 'O' ? CONST_OK_FOR_O (VALUE)   \
585     : 0)
586
587 /* Similar, but for floating constants, and defining letters G and H.
588    Here VALUE is the CONST_DOUBLE rtx itself.  */
589 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C) \
590    ((C) == 'G' ? CONST_OK_FOR_I (CONST_DOUBLE_HIGH (VALUE)) \
591               && CONST_OK_FOR_I (CONST_DOUBLE_LOW (VALUE))  \
592     : 0)
593
594 /* Letters in the range `Q' through `U' in a register constraint string
595    may be defined in a machine-dependent fashion to stand for arbitrary
596    operand types.  */
597 #define EXTRA_CONSTRAINT(OP, C)                         \
598   ((C) == 'R' ? (GET_CODE (OP) == MEM                   \
599                  && GET_CODE (XEXP (OP, 0)) == LABEL_REF) \
600    : (C) == 'S' ? (GET_CODE (OP) == CONST_INT \
601                    && mcore_num_zeros (INTVAL (OP)) <= 2) \
602    : (C) == 'T' ? (GET_CODE (OP) == CONST_INT \
603                    && mcore_num_ones (INTVAL (OP)) == 2) \
604    : (C) == 'Q' ? (GET_CODE (OP) == CONST_INT \
605                    && INTVAL(OP) == 1) \
606    : (C) == 'U' ? (GET_CODE (OP) == CONST_INT \
607                    && INTVAL(OP) == 0) \
608    : 0)
609
610 /* Given an rtx X being reloaded into a reg required to be
611    in class CLASS, return the class of reg to actually use.
612    In general this is just CLASS; but on some machines
613    in some cases it is preferable to use a more restrictive class.  */
614 #define PREFERRED_RELOAD_CLASS(X, CLASS) mcore_reload_class (X, CLASS)
615
616 /* Return the register class of a scratch register needed to copy IN into
617    or out of a register in CLASS in MODE.  If it can be done directly,
618    NO_REGS is returned.  */
619 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) NO_REGS
620
621 /* Return the maximum number of consecutive registers
622    needed to represent mode MODE in a register of class CLASS. 
623
624    On MCore this is the size of MODE in words.  */
625 #define CLASS_MAX_NREGS(CLASS, MODE)  \
626      (ROUND_ADVANCE (GET_MODE_SIZE (MODE)))
627
628 /* Stack layout; function entry, exit and calling.  */
629
630 /* Define the number of register that can hold parameters.
631    These two macros are used only in other macro definitions below.  */
632 #define NPARM_REGS 6
633 #define FIRST_PARM_REG 2
634 #define FIRST_RET_REG 2
635
636 /* Define this if pushing a word on the stack
637    makes the stack pointer a smaller address.  */
638 #define STACK_GROWS_DOWNWARD  
639
640 /* Define this if the nominal address of the stack frame
641    is at the high-address end of the local variables;
642    that is, each additional local variable allocated
643    goes at a more negative offset in the frame.  */
644 /* We don't define this, because the MCore does not support
645    addresses with negative offsets.  */
646 /* #define FRAME_GROWS_DOWNWARD */
647
648 /* Offset within stack frame to start allocating local variables at.
649    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
650    first local allocated.  Otherwise, it is the offset to the BEGINNING
651    of the first local allocated.  */
652 #define STARTING_FRAME_OFFSET  0
653
654 /* If defined, the maximum amount of space required for outgoing arguments
655    will be computed and placed into the variable
656    `current_function_outgoing_args_size'.  No space will be pushed
657    onto the stack for each call; instead, the function prologue should
658    increase the stack frame size by this amount.  */
659 #define ACCUMULATE_OUTGOING_ARGS 1
660
661 /* Offset of first parameter from the argument pointer register value.  */
662 #define FIRST_PARM_OFFSET(FNDECL)  0
663
664 /* Value is the number of byte of arguments automatically
665    popped when returning from a subroutine call.
666    FUNTYPE is the data type of the function (as a tree),
667    or for a library call it is an identifier node for the subroutine name.
668    SIZE is the number of bytes of arguments passed on the stack.
669
670    On the MCore, the callee does not pop any of its arguments that were passed
671    on the stack.  */
672 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE) 0
673
674 /* Define how to find the value returned by a function.
675    VALTYPE is the data type of the value (as a tree).
676    If the precise function being called is known, FUNC is its FUNCTION_DECL;
677    otherwise, FUNC is 0.  */
678 #define FUNCTION_VALUE(VALTYPE, FUNC)  mcore_function_value (VALTYPE, FUNC)
679
680 /* Don't default to pcc-struct-return, because gcc is the only compiler, and
681    we want to retain compatibility with older gcc versions.  */
682 #define DEFAULT_PCC_STRUCT_RETURN 0
683
684 /* how we are going to return big values */
685 /*
686  * #define RETURN_IN_MEMORY(TYPE) \
687  *   (TYPE_MODE (TYPE) == BLKmode \
688  *    || ((TREE_CODE (TYPE) == RECORD_TYPE || TREE_CODE(TYPE) == UNION_TYPE) \
689  *        && !(TYPE_MODE (TYPE) == SImode \
690  *          || (TYPE_MODE (TYPE) == BLKmode \
691  *              && TYPE_ALIGN (TYPE) == BITS_PER_WORD \
692  *              && int_size_in_bytes (TYPE) == UNITS_PER_WORD))))
693  */ 
694
695
696 /* How many registers to use for struct return.  */
697 #define RETURN_IN_MEMORY(TYPE) (int_size_in_bytes (TYPE) > 2 * UNITS_PER_WORD)
698
699 /* Define how to find the value returned by a library function
700    assuming the value has mode MODE.  */
701 #define LIBCALL_VALUE(MODE)  gen_rtx (REG, MODE, FIRST_RET_REG)
702
703 /* 1 if N is a possible register number for a function value.
704    On the MCore, only r4 can return results.  */
705 #define FUNCTION_VALUE_REGNO_P(REGNO)  ((REGNO) == FIRST_RET_REG)
706
707 #define MUST_PASS_IN_STACK(MODE,TYPE)  \
708   mcore_must_pass_on_stack (MODE, TYPE)
709
710 /* 1 if N is a possible register number for function argument passing.  */
711 #define FUNCTION_ARG_REGNO_P(REGNO)  \
712   ((REGNO) >= FIRST_PARM_REG && (REGNO) < (NPARM_REGS + FIRST_PARM_REG))
713
714 /* Define a data type for recording info about an argument list
715    during the scan of that argument list.  This data type should
716    hold all necessary information about the function itself
717    and about the args processed so far, enough to enable macros
718    such as FUNCTION_ARG to determine where the next arg should go.
719
720    On MCore, this is a single integer, which is a number of words
721    of arguments scanned so far (including the invisible argument,
722    if any, which holds the structure-value-address).
723    Thus NARGREGS or more means all following args should go on the stack.  */
724 #define CUMULATIVE_ARGS  int
725
726 #define ROUND_ADVANCE(SIZE)     \
727   ((SIZE + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
728
729 /* Round a register number up to a proper boundary for an arg of mode 
730    MODE. 
731    
732    We round to an even reg for things larger than a word.  */
733 #define ROUND_REG(X, MODE)                              \
734   ((TARGET_8ALIGN                                       \
735    && GET_MODE_UNIT_SIZE ((MODE)) > UNITS_PER_WORD)     \
736    ? ((X) + ((X) & 1)) : (X))
737
738
739 /* Initialize a variable CUM of type CUMULATIVE_ARGS
740    for a call to a function whose data type is FNTYPE.
741    For a library call, FNTYPE is 0.
742
743    On MCore, the offset always starts at 0: the first parm reg is always
744    the same reg.  */
745 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT)  \
746   ((CUM) = 0)
747
748 /* Update the data in CUM to advance over an argument
749    of mode MODE and data type TYPE.
750    (TYPE is null for libcalls where that information may not be
751    available.)  */
752 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)       \
753  ((CUM) = (ROUND_REG ((CUM), (MODE))                       \
754            + ((NAMED) * mcore_num_arg_regs (MODE, TYPE)))) \
755
756 /* Define where to put the arguments to a function.  */
757 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
758   mcore_function_arg (CUM, MODE, TYPE, NAMED)
759
760 /* A C expression that indicates when an argument must be passed by
761    reference.  If nonzero for an argument, a copy of that argument is
762    made in memory and a pointer to the argument is passed instead of
763    the argument itself.  The pointer is passed in whatever way is
764    appropriate for passing a pointer to that type.  */
765 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
766   MUST_PASS_IN_STACK (MODE, TYPE)
767
768 /* For an arg passed partly in registers and partly in memory,
769    this is the number of registers used.
770    For args passed entirely in registers or entirely in memory, zero.
771    Any arg that starts in the first NPARM_REGS regs but won't entirely
772    fit in them needs partial registers on the MCore.  */
773 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
774   mcore_function_arg_partial_nregs (CUM, MODE, TYPE, NAMED)
775
776 /* Perform any needed actions needed for a function that is receiving a
777    variable number of arguments.  */
778 #define SETUP_INCOMING_VARARGS(ASF, MODE, TYPE, PAS, ST) \
779   mcore_setup_incoming_varargs (ASF, MODE, TYPE, & PAS)
780
781 /* Call the function profiler with a given profile label.  */
782 #define FUNCTION_PROFILER(STREAM,LABELNO)               \
783 {                                                       \
784   fprintf (STREAM, "    trap    1\n");                  \
785   fprintf (STREAM, "    .align  2\n");                  \
786   fprintf (STREAM, "    .long   LP%d\n", (LABELNO));    \
787 }
788
789 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
790    the stack pointer does not matter.  The value is tested only in
791    functions that have frame pointers.
792    No definition is equivalent to always zero.  */
793 #define EXIT_IGNORE_STACK 0
794
795 /* Output assembler code for a block containing the constant parts
796    of a trampoline, leaving space for the variable parts.
797
798    On the MCore, the trapoline looks like:
799         lrw     r1,  function
800         lrw     r13, area
801         jmp     r13
802         or      r0, r0
803     .literals                                                */
804 #define TRAMPOLINE_TEMPLATE(FILE)               \
805 {                                               \
806   fprintf ((FILE), "    .short  0x7102\n");     \
807   fprintf ((FILE), "    .short  0x7d02\n");     \
808   fprintf ((FILE), "    .short  0x00cd\n");     \
809   fprintf ((FILE), "    .short  0x1e00\n");     \
810   fprintf ((FILE), "    .long   0\n");          \
811   fprintf ((FILE), "    .long   0\n");          \
812 }
813
814 /* Length in units of the trampoline for entering a nested function.  */
815 #define TRAMPOLINE_SIZE  12
816
817 /* Alignment required for a trampoline in bits.  */
818 #define TRAMPOLINE_ALIGNMENT  32
819
820 /* Emit RTL insns to initialize the variable parts of a trampoline.
821    FNADDR is an RTX for the address of the function's pure code.
822    CXT is an RTX for the static chain value for the function.  */
823 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)  \
824 {                                                                       \
825   emit_move_insn (gen_rtx (MEM, SImode, plus_constant ((TRAMP), 8)),    \
826                   (CXT));                                               \
827   emit_move_insn (gen_rtx (MEM, SImode, plus_constant ((TRAMP), 12)),   \
828                   (FNADDR));                                            \
829 }
830
831 /* Macros to check register numbers against specific register classes.  */
832
833 /* These assume that REGNO is a hard or pseudo reg number.
834    They give nonzero only if REGNO is a hard reg of the suitable class
835    or a pseudo reg currently allocated to a suitable hard reg.
836    Since they use reg_renumber, they are safe only once reg_renumber
837    has been allocated, which happens in local-alloc.c.  */
838 #define REGNO_OK_FOR_BASE_P(REGNO)  \
839   ((REGNO) < AP_REG || (unsigned) reg_renumber[(REGNO)] < AP_REG)
840
841 #define REGNO_OK_FOR_INDEX_P(REGNO)   0
842
843 /* Maximum number of registers that can appear in a valid memory 
844    address.  */
845 #define MAX_REGS_PER_ADDRESS 1
846
847 /* Recognize any constant value that is a valid address.  */
848 #define CONSTANT_ADDRESS_P(X)    (GET_CODE (X) == LABEL_REF)
849
850 /* Nonzero if the constant value X is a legitimate general operand.
851    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.
852
853    On the MCore, allow anything but a double.  */
854 #define LEGITIMATE_CONSTANT_P(X) (GET_CODE(X) != CONST_DOUBLE)
855
856 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)
857 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
858    and check its validity for a certain class.
859    We have two alternate definitions for each of them.
860    The usual definition accepts all pseudo regs; the other rejects
861    them unless they have been allocated suitable hard regs.
862    The symbol REG_OK_STRICT causes the latter definition to be used.  */
863 #ifndef REG_OK_STRICT
864
865 /* Nonzero if X is a hard reg that can be used as a base reg
866    or if it is a pseudo reg.  */
867 #define REG_OK_FOR_BASE_P(X) \
868         (REGNO (X) <= 16 || REGNO (X) >= FIRST_PSEUDO_REGISTER)
869
870 /* Nonzero if X is a hard reg that can be used as an index
871    or if it is a pseudo reg.  */
872 #define REG_OK_FOR_INDEX_P(X)   0
873
874 #else
875
876 /* Nonzero if X is a hard reg that can be used as a base reg.  */
877 #define REG_OK_FOR_BASE_P(X)    \
878         REGNO_OK_FOR_BASE_P (REGNO (X))
879
880 /* Nonzero if X is a hard reg that can be used as an index.  */
881 #define REG_OK_FOR_INDEX_P(X)   0
882
883 #endif
884 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
885    that is a valid memory address for an instruction.
886    The MODE argument is the machine mode for the MEM expression
887    that wants to use this address.
888
889    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS.  */
890 #define BASE_REGISTER_RTX_P(X)  \
891   (GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))
892
893 #define INDEX_REGISTER_RTX_P(X)  \
894   (GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))
895
896
897 /* Jump to LABEL if X is a valid address RTX.  This must also take
898    REG_OK_STRICT into account when deciding about valid registers, but it uses
899    the above macros so we are in luck.  
900  
901    Allow  REG
902           REG+disp 
903
904    A legitimate index for a QI is 0..15, for HI is 0..30, for SI is 0..60,
905    and for DI is 0..56 because we use two SI loads, etc.  */
906 #define GO_IF_LEGITIMATE_INDEX(MODE, REGNO, OP, LABEL)                  \
907   do                                                                    \
908     {                                                                   \
909       if (GET_CODE (OP) == CONST_INT)                                   \
910         {                                                               \
911           if (GET_MODE_SIZE (MODE) >= 4                                 \
912               && (((unsigned)INTVAL (OP)) % 4) == 0                     \
913               &&  ((unsigned)INTVAL (OP)) <= 64 - GET_MODE_SIZE (MODE)) \
914             goto LABEL;                                                 \
915           if (GET_MODE_SIZE (MODE) == 2                                 \
916               && (((unsigned)INTVAL (OP)) % 2) == 0                     \
917               &&  ((unsigned)INTVAL (OP)) <= 30)                        \
918             goto LABEL;                                                 \
919           if (GET_MODE_SIZE (MODE) == 1                                 \
920               && ((unsigned)INTVAL (OP)) <= 15)                         \
921             goto LABEL;                                                 \
922         }                                                               \
923     }                                                                   \
924   while (0)
925
926 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                  \
927 {                                                                 \
928   if (BASE_REGISTER_RTX_P (X))                                    \
929     goto LABEL;                                                   \
930   else if (GET_CODE (X) == PLUS || GET_CODE (X) == LO_SUM)        \
931     {                                                             \
932       rtx xop0 = XEXP (X,0);                                      \
933       rtx xop1 = XEXP (X,1);                                      \
934       if (BASE_REGISTER_RTX_P (xop0))                             \
935         GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop0), xop1, LABEL); \
936       if (BASE_REGISTER_RTX_P (xop1))                             \
937         GO_IF_LEGITIMATE_INDEX (MODE, REGNO (xop1), xop0, LABEL); \
938     }                                                             \
939 }                                                                  
940                                                                    
941 /* Go to LABEL if ADDR (a legitimate address expression)
942    has an effect that depends on the machine mode it is used for.  */
943 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)  \
944 {                                                                       \
945   if (   GET_CODE (ADDR) == PRE_DEC || GET_CODE (ADDR) == POST_DEC      \
946       || GET_CODE (ADDR) == PRE_INC || GET_CODE (ADDR) == POST_INC)     \
947     goto LABEL;                                                         \
948 }
949
950 /* Specify the machine mode that this machine uses
951    for the index in the tablejump instruction.  */
952 #define CASE_VECTOR_MODE SImode
953
954 /* Define this if the tablejump instruction expects the table
955    to contain offsets from the address of the table.
956    Do not define this if the table should contain absolute addresses.  */
957 /* #define CASE_VECTOR_PC_RELATIVE */
958
959 /* 'char' is signed by default.  */
960 #define DEFAULT_SIGNED_CHAR  0
961
962 /* The type of size_t unsigned int.  */
963 #define SIZE_TYPE "unsigned int"
964
965 /* Don't cse the address of the function being compiled.  */
966 #define NO_RECURSIVE_FUNCTION_CSE 1
967
968 /* Max number of bytes we can move from memory to memory
969    in one reasonably fast instruction.  */
970 #define MOVE_MAX 4
971
972 /* Define if operations between registers always perform the operation
973    on the full register even if a narrower mode is specified.  */
974 #define WORD_REGISTER_OPERATIONS
975
976 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
977    will either zero-extend or sign-extend.  The value of this macro should
978    be the code that says which one of the two operations is implicitly
979    done, NIL if none.  */
980 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
981
982 /* Nonzero if access to memory by bytes is slow and undesirable.  */
983 #define SLOW_BYTE_ACCESS TARGET_SLOW_BYTES
984
985 /* We assume that the store-condition-codes instructions store 0 for false
986    and some other value for true.  This is the value stored for true.  */
987 #define STORE_FLAG_VALUE 1
988
989 /* Immediate shift counts are truncated by the output routines (or was it
990    the assembler?).  Shift counts in a register are truncated by ARM.  Note
991    that the native compiler puts too large (> 32) immediate shift counts
992    into a register and shifts by the register, letting the ARM decide what
993    to do instead of doing that itself.  */
994 #define SHIFT_COUNT_TRUNCATED 1
995
996 /* All integers have the same format so truncation is easy.  */
997 #define TRULY_NOOP_TRUNCATION(OUTPREC,INPREC)  1
998
999 /* Define this if addresses of constant functions
1000    shouldn't be put through pseudo regs where they can be cse'd.
1001    Desirable on machines where ordinary constants are expensive
1002    but a CALL with constant address is cheap.  */
1003 /* why is this defined??? -- dac */
1004 #define NO_FUNCTION_CSE 1
1005
1006 /* Chars and shorts should be passed as ints.  */
1007 #define PROMOTE_PROTOTYPES 1
1008
1009 /* The machine modes of pointers and functions.  */
1010 #define Pmode          SImode
1011 #define FUNCTION_MODE  Pmode
1012
1013 /* The relative costs of various types of constants.  Note that cse.c defines
1014    REG = 1, SUBREG = 2, any node = (2 + sum of subnodes).  */
1015 #define CONST_COSTS(RTX, CODE, OUTER_CODE)      \
1016   case CONST_INT:                               \
1017     return mcore_const_costs (RTX, OUTER_CODE); \
1018   case CONST:                                   \
1019   case LABEL_REF:                               \
1020   case SYMBOL_REF:                              \
1021     return 5;                                   \
1022   case CONST_DOUBLE:                            \
1023       return 10;
1024
1025 /* provide the cost for an address calculation.
1026    All addressing modes cost the same on the MCore.  */
1027 #define ADDRESS_COST(RTX)       1
1028
1029 /* Provide the cost of an rtl expression. */
1030 #define RTX_COSTS(X, CODE, OUTER_CODE)                  \
1031   case AND:                                             \
1032     return COSTS_N_INSNS (mcore_and_cost (X));          \
1033   case IOR:                                             \
1034     return COSTS_N_INSNS (mcore_ior_cost (X));          \
1035   case DIV:                                             \
1036   case UDIV:                                            \
1037   case MOD:                                             \
1038   case UMOD:                                            \
1039     return COSTS_N_INSNS (100);                         \
1040   case FLOAT:                                           \
1041   case FIX:                                             \
1042     return 100;
1043
1044 /* Compute extra cost of moving data between one register class
1045    and another.  All register moves are cheap.  */
1046 #define REGISTER_MOVE_COST(MODE, SRCCLASS, DSTCLASS) 2
1047
1048 #define WORD_REGISTER_OPERATIONS
1049
1050 /* Implicit library calls should use memcpy, not bcopy, etc.  */
1051 #define TARGET_MEM_FUNCTIONS
1052
1053 /* Assembler output control.  */
1054 #define ASM_COMMENT_START "\t//"
1055
1056 #define ASM_APP_ON      "// inline asm begin\n"
1057 #define ASM_APP_OFF     "// inline asm end\n"
1058
1059 #define FILE_ASM_OP     "\t.file\n"
1060
1061 /* Switch to the text or data segment.  */
1062 #define TEXT_SECTION_ASM_OP  "\t.text"
1063 #define DATA_SECTION_ASM_OP  "\t.data"
1064
1065 #undef  EXTRA_SECTIONS
1066 #define EXTRA_SECTIONS SUBTARGET_EXTRA_SECTIONS
1067
1068 #undef  EXTRA_SECTION_FUNCTIONS
1069 #define EXTRA_SECTION_FUNCTIONS                 \
1070   SUBTARGET_EXTRA_SECTION_FUNCTIONS             \
1071   SWITCH_SECTION_FUNCTION
1072
1073 /* Switch to SECTION (an `enum in_section').
1074
1075    ??? This facility should be provided by GCC proper.
1076    The problem is that we want to temporarily switch sections in
1077    ASM_DECLARE_OBJECT_NAME and then switch back to the original section
1078    afterwards.  */
1079 #define SWITCH_SECTION_FUNCTION                                 \
1080 static void switch_to_section PARAMS ((enum in_section, tree)); \
1081 static void                                                     \
1082 switch_to_section (section, decl)                               \
1083      enum in_section section;                                   \
1084      tree decl;                                                 \
1085 {                                                               \
1086   switch (section)                                              \
1087     {                                                           \
1088       case in_text: text_section (); break;                     \
1089       case in_data: data_section (); break;                     \
1090       case in_named: named_section (decl, NULL, 0); break;      \
1091       SUBTARGET_SWITCH_SECTIONS                                 \
1092       default: abort (); break;                                 \
1093     }                                                           \
1094 }
1095
1096 /* Switch into a generic section.  */
1097 #undef TARGET_ASM_NAMED_SECTION
1098 #define TARGET_ASM_NAMED_SECTION  mcore_asm_named_section
1099
1100 /* This is how to output an insn to push a register on the stack.
1101    It need not be very fast code.  */
1102 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)  \
1103   fprintf (FILE, "\tsubi\t %s,%d\n\tstw\t %s,(%s)\n",   \
1104            reg_names[STACK_POINTER_REGNUM],             \
1105            (STACK_BOUNDARY / BITS_PER_UNIT),            \
1106            reg_names[REGNO],                            \
1107            reg_names[STACK_POINTER_REGNUM])
1108
1109 /* Length in instructions of the code output by ASM_OUTPUT_REG_PUSH.  */
1110 #define REG_PUSH_LENGTH 2
1111
1112 /* This is how to output an insn to pop a register from the stack.  */
1113 #define ASM_OUTPUT_REG_POP(FILE,REGNO)  \
1114   fprintf (FILE, "\tldw\t %s,(%s)\n\taddi\t %s,%d\n",   \
1115            reg_names[REGNO],                            \
1116            reg_names[STACK_POINTER_REGNUM],             \
1117            reg_names[STACK_POINTER_REGNUM],             \
1118            (STACK_BOUNDARY / BITS_PER_UNIT))
1119
1120   
1121 /* Output a label definition.  */
1122 #define ASM_OUTPUT_LABEL(FILE,NAME)  \
1123   do { assemble_name (FILE, NAME); fputs (":\n", FILE); } while (0)
1124
1125 /* Output a reference to a label.  */
1126 #undef  ASM_OUTPUT_LABELREF
1127 #define ASM_OUTPUT_LABELREF(STREAM, NAME)  \
1128   fprintf (STREAM, "%s%s", USER_LABEL_PREFIX, MCORE_STRIP_NAME_ENCODING (NAME))
1129
1130
1131 /* This is how to output an assembler line
1132    that says to advance the location counter
1133    to a multiple of 2**LOG bytes.  */
1134 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1135   if ((LOG) != 0)                       \
1136     fprintf (FILE, "\t.align\t%d\n", LOG)
1137
1138 #ifndef ASM_DECLARE_RESULT
1139 #define ASM_DECLARE_RESULT(FILE, RESULT)
1140 #endif
1141
1142 /* Strip export encoding from a function name.  */
1143 #define MCORE_STRIP_NAME_ENCODING(SYM_NAME) \
1144   ((SYM_NAME) + ((SYM_NAME)[0] == '@' ? 3 : 0))
1145
1146 /* Strip any text from SYM_NAME added by ENCODE_SECTION_INFO and store
1147    the result in VAR.  */
1148 #undef  STRIP_NAME_ENCODING
1149 #define STRIP_NAME_ENCODING(VAR, SYM_NAME) \
1150   (VAR) = MCORE_STRIP_NAME_ENCODING (SYM_NAME)
1151
1152 #undef  UNIQUE_SECTION
1153 #define UNIQUE_SECTION(DECL, RELOC) mcore_unique_section (DECL, RELOC)
1154
1155 #define MULTIPLE_SYMBOL_SPACES 1
1156
1157 #define SUPPORTS_ONE_ONLY 1
1158
1159 /* A pair of macros to output things for the callgraph data.
1160    VALUE means (to the tools that reads this info later):
1161         0 a call from src to dst
1162         1 the call is special (e.g. dst is "unknown" or "alloca")
1163         2 the call is special (e.g., the src is a table instead of routine)
1164   
1165    Frame sizes are augmented with timestamps to help later tools 
1166    differentiate between static entities with same names in different
1167    files.  */
1168 extern long mcore_current_compilation_timestamp;
1169 #define ASM_OUTPUT_CG_NODE(FILE,SRCNAME,VALUE)                          \
1170   do                                                                    \
1171     {                                                                   \
1172       if (mcore_current_compilation_timestamp == 0)                     \
1173         mcore_current_compilation_timestamp = time (0);                 \
1174       fprintf ((FILE),"\t.equ\t__$frame$size$_%s_$_%08lx,%d\n",         \
1175              (SRCNAME), mcore_current_compilation_timestamp, (VALUE));  \
1176     }                                                                   \
1177   while (0)
1178
1179 #define ASM_OUTPUT_CG_EDGE(FILE,SRCNAME,DSTNAME,VALUE)          \
1180   do                                                            \
1181     {                                                           \
1182       fprintf ((FILE),"\t.equ\t__$function$call$_%s_$_%s,%d\n", \
1183              (SRCNAME), (DSTNAME), (VALUE));                    \
1184     }                                                           \
1185   while (0)
1186
1187 /* Output a globalising directive for a label.  */
1188 #define ASM_GLOBALIZE_LABEL(STREAM,NAME)  \
1189   (fprintf (STREAM, "\t.export\t"),       \
1190    assemble_name (STREAM, NAME),          \
1191    fputc ('\n',STREAM))                   \
1192
1193 /* The prefix to add to user-visible assembler symbols. */
1194 #undef  USER_LABEL_PREFIX
1195 #define USER_LABEL_PREFIX ""
1196
1197 /* Make an internal label into a string.  */
1198 #undef  ASM_GENERATE_INTERNAL_LABEL
1199 #define ASM_GENERATE_INTERNAL_LABEL(STRING, PREFIX, NUM)  \
1200   sprintf (STRING, "*.%s%ld", PREFIX, (long) NUM)
1201
1202 /* Output an internal label definition.  */
1203 #undef  ASM_OUTPUT_INTERNAL_LABEL
1204 #define ASM_OUTPUT_INTERNAL_LABEL(FILE,PREFIX,NUM)      \
1205   fprintf (FILE, ".%s%d:\n", PREFIX, NUM)
1206
1207 /* Construct a private name.  */
1208 #define ASM_FORMAT_PRIVATE_NAME(OUTVAR,NAME,NUMBER)  \
1209   ((OUTVAR) = (char *) alloca (strlen (NAME) + 10),  \
1210    sprintf ((OUTVAR), "%s.%d", (NAME), (NUMBER)))
1211
1212 /* Jump tables must be 32 bit aligned. */
1213 #undef  ASM_OUTPUT_CASE_LABEL
1214 #define ASM_OUTPUT_CASE_LABEL(STREAM,PREFIX,NUM,TABLE) \
1215   fprintf (STREAM, "\t.align 2\n.%s%d:\n", PREFIX, NUM);
1216
1217 /* Output a relative address. Not needed since jump tables are absolute
1218    but we must define it anyway.  */
1219 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM,BODY,VALUE,REL)  \
1220   fputs ("- - - ASM_OUTPUT_ADDR_DIFF_ELT called!\n", STREAM)
1221
1222 /* Output an element of a dispatch table.  */
1223 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM,VALUE)  \
1224     fprintf (STREAM, "\t.long\t.L%d\n", VALUE)
1225
1226 /* Output various types of constants.  */
1227
1228 /* This is how to output an assembler line
1229    that says to advance the location counter by SIZE bytes.  */
1230 #undef  ASM_OUTPUT_SKIP
1231 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1232   fprintf (FILE, "\t.fill %d, 1\n", (SIZE))
1233
1234 /* This says how to output an assembler line
1235    to define a global common symbol, with alignment information.  */
1236 /* XXX - for now we ignore the alignment.  */     
1237 #undef  ASM_OUTPUT_ALIGNED_COMMON
1238 #define ASM_OUTPUT_ALIGNED_COMMON(FILE, NAME, SIZE, ALIGN)      \
1239   do                                                            \
1240     {                                                           \
1241       if (mcore_dllexport_name_p (NAME))                        \
1242         MCORE_EXPORT_NAME (FILE, NAME)                          \
1243       if (! mcore_dllimport_name_p (NAME))                      \
1244         {                                                       \
1245           fputs ("\t.comm\t", FILE);                            \
1246           assemble_name (FILE, NAME);                           \
1247           fprintf (FILE, ",%d\n", SIZE);                        \
1248         }                                                       \
1249     }                                                           \
1250   while (0)
1251
1252 /* This says how to output an assembler line
1253    to define an external symbol.  */
1254 #define ASM_OUTPUT_EXTERNAL(FILE, DECL, NAME)   \
1255   do                                            \
1256     {                                           \
1257       fputs ("\t.import\t", (FILE));            \
1258       assemble_name ((FILE), (NAME));           \
1259       fputs ("\n", (FILE));                     \
1260     }                                           \
1261   while (0)
1262      
1263 #undef  ASM_OUTPUT_EXTERNAL
1264 /* RBE: we undefined this and let gas do it's "undefined is imported"
1265    games. This is because when we use this, we get a marked 
1266    reference through the call to assemble_name and this forces C++
1267    inlined member functions (or any inlined function) to be instantiated
1268    regardless of whether any callsites remain.
1269    This makes this aspect of the compiler non-ABI compliant.  */
1270
1271 /* Similar, but for libcall. FUN is an rtx.  */
1272 #undef  ASM_OUTPUT_EXTERNAL_LIBCALL
1273 #define ASM_OUTPUT_EXTERNAL_LIBCALL(FILE, FUN)  \
1274   do                                            \
1275     {                                           \
1276       fprintf (FILE, "\t.import\t");            \
1277       assemble_name (FILE, XSTR (FUN, 0));      \
1278       fprintf (FILE, "\n");                     \
1279     }                                           \
1280   while (0)
1281
1282
1283 /* This says how to output an assembler line
1284    to define a local common symbol...  */
1285 #undef  ASM_OUTPUT_LOCAL
1286 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE, ROUNDED)     \
1287   (fputs ("\t.lcomm\t", FILE),                          \
1288   assemble_name (FILE, NAME),                           \
1289   fprintf (FILE, ",%d\n", SIZE))
1290
1291 /* ... and how to define a local common symbol whose alignment
1292    we wish to specify.  ALIGN comes in as bits, we have to turn
1293    it into bytes.  */
1294 #undef  ASM_OUTPUT_ALIGNED_LOCAL
1295 #define ASM_OUTPUT_ALIGNED_LOCAL(FILE, NAME, SIZE, ALIGN)               \
1296   do                                                                    \
1297     {                                                                   \
1298       fputs ("\t.bss\t", (FILE));                                       \
1299       assemble_name ((FILE), (NAME));                                   \
1300       fprintf ((FILE), ",%d,%d\n", (SIZE), (ALIGN) / BITS_PER_UNIT);    \
1301     }                                                                   \
1302   while (0)
1303
1304 /* We must mark dll symbols specially.  Definitions of dllexport'd objects
1305    install some info in the .drective (PE) or .exports (ELF) sections.   */
1306 #undef  ENCODE_SECTION_INFO
1307 #define ENCODE_SECTION_INFO(DECL, FIRST) \
1308   mcore_encode_section_info (DECL, FIRST)
1309
1310 /* Print operand X (an rtx) in assembler syntax to file FILE.
1311    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
1312    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
1313 #define PRINT_OPERAND(STREAM, X, CODE)  mcore_print_operand (STREAM, X, CODE)
1314
1315 /* Print a memory address as an operand to reference that memory location.  */
1316 #define PRINT_OPERAND_ADDRESS(STREAM,X)  mcore_print_operand_address (STREAM, X)
1317
1318 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
1319   ((CHAR)=='.' || (CHAR) == '#' || (CHAR) == '*' || (CHAR) == '^' || (CHAR) == '!')
1320
1321 /* This is to handle loads from the constant pool.  */
1322 #define MACHINE_DEPENDENT_REORG(X) mcore_dependent_reorg (X)
1323
1324 #define PREDICATE_CODES                                                 \
1325   { "mcore_arith_reg_operand",          { REG, SUBREG }},               \
1326   { "mcore_general_movsrc_operand",     { MEM, CONST_INT, REG, SUBREG }},\
1327   { "mcore_general_movdst_operand",     { MEM, CONST_INT, REG, SUBREG }},\
1328   { "mcore_reload_operand",             { MEM, REG, SUBREG }},          \
1329   { "mcore_arith_J_operand",            { CONST_INT, REG, SUBREG }},    \
1330   { "mcore_arith_K_operand",            { CONST_INT, REG, SUBREG }},    \
1331   { "mcore_arith_K_operand_not_0",      { CONST_INT, REG, SUBREG }},    \
1332   { "mcore_arith_M_operand",            { CONST_INT, REG, SUBREG }},    \
1333   { "mcore_arith_K_S_operand",          { CONST_INT, REG, SUBREG }},    \
1334   { "mcore_arith_O_operand",            { CONST_INT, REG, SUBREG }},    \
1335   { "mcore_arith_imm_operand",          { CONST_INT, REG, SUBREG }},    \
1336   { "mcore_arith_any_imm_operand",      { CONST_INT, REG, SUBREG }},    \
1337   { "mcore_literal_K_operand",          { CONST_INT }},                 \
1338   { "mcore_addsub_operand",             { CONST_INT, REG, SUBREG }},    \
1339   { "mcore_compare_operand",            { CONST_INT, REG, SUBREG }},    \
1340   { "mcore_load_multiple_operation",    { PARALLEL }},                  \
1341   { "mcore_store_multiple_operation",   { PARALLEL }},                  \
1342   { "mcore_call_address_operand",       { REG, SUBREG, CONST_INT }},    \
1343
1344 #endif /* ! GCC_MCORE_H */