OSDN Git Service

PR target/35088
[pf3gnuchains/gcc-fork.git] / gcc / config / m68k / m68k.h
1 /* Definitions of target machine for GCC for Motorola 680x0/ColdFire.
2    Copyright (C) 1987, 1988, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 3, or (at your option)
10 any later version.
11
12 GCC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING3.  If not see
19 <http://www.gnu.org/licenses/>.  */
20
21 /* We need to have MOTOROLA always defined (either 0 or 1) because we use
22    if-statements and ?: on it.  This way we have compile-time error checking
23    for both the MOTOROLA and MIT code paths.  We do rely on the host compiler
24    to optimize away all constant tests.  */
25 #if MOTOROLA  /* Use the Motorola assembly syntax.  */
26 # define TARGET_VERSION fprintf (stderr, " (68k, Motorola syntax)")
27 #else
28 # define MOTOROLA 0  /* Use the MIT assembly syntax.  */
29 # define TARGET_VERSION fprintf (stderr, " (68k, MIT syntax)")
30 #endif
31
32 /* Handle --with-cpu default option from configure script.  */
33 #define OPTION_DEFAULT_SPECS                                            \
34   { "cpu",   "%{!mc68000:%{!m68000:%{!m68302:%{!m68010:%{!mc68020:%{!m68020:\
35 %{!m68030:%{!m68040:%{!m68020-40:%{!m68020-60:%{!m68060:%{!mcpu32:\
36 %{!m68332:%{!m5200:%{!m5206e:%{!m528x:%{!m5307:%{!m5407:%{!mcfv4e:\
37 %{!mcpu=*:%{!march=*:-%(VALUE)}}}}}}}}}}}}}}}}}}}}}" },
38
39 /* Pass flags to gas indicating which type of processor we have.  This
40    can be simplified when we can rely on the assembler supporting .cpu
41    and .arch directives.  */
42
43 #define ASM_CPU_SPEC "\
44 %{m68851}%{mno-68851} %{m68881}%{mno-68881} %{msoft-float:-mno-float} \
45 %{m68000}%{m68302}%{mc68000}%{m68010}%{m68020}%{mc68020}%{m68030}\
46 %{m68040}%{m68020-40:-m68040}%{m68020-60:-m68040}\
47 %{m68060}%{mcpu32}%{m68332}%{m5200}%{m5206e}%{m528x}%{m5307}%{m5407}%{mcfv4e}\
48 %{mcpu=*:-mcpu=%*}%{march=*:-march=%*}\
49 "
50 #define ASM_PCREL_SPEC "%{fPIC|fpic|mpcrel:--pcrel} \
51  %{msep-data|mid-shared-library:--pcrel} \
52 "
53
54 #define ASM_SPEC "%(asm_cpu_spec) %(asm_pcrel_spec)"
55
56 #define EXTRA_SPECS                                     \
57   { "asm_cpu_spec", ASM_CPU_SPEC },                     \
58   { "asm_pcrel_spec", ASM_PCREL_SPEC },                 \
59   SUBTARGET_EXTRA_SPECS
60
61 #define SUBTARGET_EXTRA_SPECS
62
63 /* Note that some other tm.h files include this one and then override
64    many of the definitions that relate to assembler syntax.  */
65
66 #define TARGET_CPU_CPP_BUILTINS()                                       \
67   do                                                                    \
68     {                                                                   \
69       builtin_define ("__m68k__");                                      \
70       builtin_define_std ("mc68000");                                   \
71       /* The other mc680x0 macros have traditionally been derived       \
72          from the tuning setting.  For example, -m68020-60 defines      \
73          m68060, even though it generates pure 68020 code.  */          \
74       switch (m68k_tune)                                                \
75         {                                                               \
76         case u68010:                                                    \
77           builtin_define_std ("mc68010");                               \
78           break;                                                        \
79                                                                         \
80         case u68020:                                                    \
81           builtin_define_std ("mc68020");                               \
82           break;                                                        \
83                                                                         \
84         case u68030:                                                    \
85           builtin_define_std ("mc68030");                               \
86           break;                                                        \
87                                                                         \
88         case u68040:                                                    \
89           builtin_define_std ("mc68040");                               \
90           break;                                                        \
91                                                                         \
92         case u68060:                                                    \
93           builtin_define_std ("mc68060");                               \
94           break;                                                        \
95                                                                         \
96         case u68020_60:                                                 \
97           builtin_define_std ("mc68060");                               \
98           /* Fall through.  */                                          \
99         case u68020_40:                                                 \
100           builtin_define_std ("mc68040");                               \
101           builtin_define_std ("mc68030");                               \
102           builtin_define_std ("mc68020");                               \
103           break;                                                        \
104                                                                         \
105         case ucpu32:                                                    \
106           builtin_define_std ("mc68332");                               \
107           builtin_define_std ("mcpu32");                                \
108           builtin_define_std ("mc68020");                               \
109           break;                                                        \
110                                                                         \
111         case ucfv1:                                                     \
112           builtin_define ("__mcfv1__");                                 \
113           break;                                                        \
114                                                                         \
115         case ucfv2:                                                     \
116           builtin_define ("__mcfv2__");                                 \
117           break;                                                        \
118                                                                         \
119         case ucfv3:                                                     \
120           builtin_define ("__mcfv3__");                                 \
121           break;                                                        \
122                                                                         \
123         case ucfv4:                                                     \
124           builtin_define ("__mcfv4__");                                 \
125           break;                                                        \
126                                                                         \
127         case ucfv4e:                                                    \
128           builtin_define ("__mcfv4e__");                                \
129           break;                                                        \
130                                                                         \
131         case ucfv5:                                                     \
132           builtin_define ("__mcfv5__");                                 \
133           break;                                                        \
134                                                                         \
135         default:                                                        \
136           break;                                                        \
137         }                                                               \
138                                                                         \
139       if (TARGET_68881)                                                 \
140         builtin_define ("__HAVE_68881__");                              \
141                                                                         \
142       if (TARGET_COLDFIRE)                                              \
143         {                                                               \
144           const char *tmp;                                              \
145                                                                         \
146           tmp = m68k_cpp_cpu_ident ("cf");                              \
147           if (tmp)                                                      \
148             builtin_define (tmp);                                       \
149           tmp = m68k_cpp_cpu_family ("cf");                             \
150           if (tmp)                                                      \
151             builtin_define (tmp);                                       \
152           builtin_define ("__mcoldfire__");                             \
153                                                                         \
154           if (TARGET_ISAC)                                              \
155             builtin_define ("__mcfisac__");                             \
156           else if (TARGET_ISAB)                                         \
157             {                                                           \
158               builtin_define ("__mcfisab__");                           \
159               /* ISA_B: Legacy 5407 defines.  */                        \
160               builtin_define ("__mcf5400__");                           \
161               builtin_define ("__mcf5407__");                           \
162             }                                                           \
163           else if (TARGET_ISAAPLUS)                                     \
164             {                                                           \
165               builtin_define ("__mcfisaaplus__");                       \
166               /* ISA_A+: legacy defines.  */                            \
167               builtin_define ("__mcf528x__");                           \
168               builtin_define ("__mcf5200__");                           \
169             }                                                           \
170           else                                                          \
171             {                                                           \
172               builtin_define ("__mcfisaa__");                           \
173               /* ISA_A: legacy defines.  */                             \
174               switch (m68k_tune)                                        \
175                 {                                                       \
176                 case ucfv2:                                             \
177                   builtin_define ("__mcf5200__");                       \
178                   break;                                                \
179                                                                         \
180                 case ucfv3:                                             \
181                   builtin_define ("__mcf5307__");                       \
182                   builtin_define ("__mcf5300__");                       \
183                   break;                                                \
184                                                                         \
185                 default:                                                \
186                   break;                                                \
187                 }                                                       \
188             }                                                           \
189         }                                                               \
190                                                                         \
191       if (TARGET_COLDFIRE_FPU)                                          \
192         builtin_define ("__mcffpu__");                                  \
193                                                                         \
194       if (TARGET_CF_HWDIV)                                              \
195         builtin_define ("__mcfhwdiv__");                                \
196                                                                         \
197       if (TARGET_FIDOA)                                                 \
198         builtin_define ("__mfido__");                                   \
199                                                                         \
200       builtin_assert ("cpu=m68k");                                      \
201       builtin_assert ("machine=m68k");                                  \
202     }                                                                   \
203   while (0)
204
205 /* Classify the groups of pseudo-ops used to assemble QI, HI and SI
206    quantities.  */
207 #define INT_OP_STANDARD 0       /* .byte, .short, .long */
208 #define INT_OP_DOT_WORD 1       /* .byte, .word, .long */
209 #define INT_OP_NO_DOT   2       /* byte, short, long */
210 #define INT_OP_DC       3       /* dc.b, dc.w, dc.l */
211
212 /* Set the default.  */
213 #define INT_OP_GROUP INT_OP_DOT_WORD
214
215 /* Bit values used by m68k-devices.def to identify processor capabilities.  */
216 #define FL_BITFIELD  (1 << 0)    /* Support bitfield instructions.  */
217 #define FL_68881     (1 << 1)    /* (Default) support for 68881/2.  */
218 #define FL_COLDFIRE  (1 << 2)    /* ColdFire processor.  */
219 #define FL_CF_HWDIV  (1 << 3)    /* ColdFire hardware divide supported.  */
220 #define FL_CF_MAC    (1 << 4)    /* ColdFire MAC unit supported.  */
221 #define FL_CF_EMAC   (1 << 5)    /* ColdFire eMAC unit supported.  */
222 #define FL_CF_EMAC_B (1 << 6)    /* ColdFire eMAC-B unit supported.  */
223 #define FL_CF_USP    (1 << 7)    /* ColdFire User Stack Pointer supported.  */
224 #define FL_CF_FPU    (1 << 8)    /* ColdFire FPU supported.  */
225 #define FL_ISA_68000 (1 << 9)
226 #define FL_ISA_68010 (1 << 10)
227 #define FL_ISA_68020 (1 << 11)
228 #define FL_ISA_68040 (1 << 12)
229 #define FL_ISA_A     (1 << 13)
230 #define FL_ISA_APLUS (1 << 14)
231 #define FL_ISA_B     (1 << 15)
232 #define FL_ISA_C     (1 << 16)
233 #define FL_FIDOA     (1 << 17)
234 #define FL_MMU       0   /* Used by multilib machinery.  */
235
236 #define TARGET_68010            ((m68k_cpu_flags & FL_ISA_68010) != 0)
237 #define TARGET_68020            ((m68k_cpu_flags & FL_ISA_68020) != 0)
238 #define TARGET_68040            ((m68k_cpu_flags & FL_ISA_68040) != 0)
239 #define TARGET_COLDFIRE         ((m68k_cpu_flags & FL_COLDFIRE) != 0)
240 #define TARGET_COLDFIRE_FPU     (m68k_fpu == FPUTYPE_COLDFIRE)
241 #define TARGET_68881            (m68k_fpu == FPUTYPE_68881)
242 #define TARGET_FIDOA            ((m68k_cpu_flags & FL_FIDOA) != 0)
243
244 /* Size (in bytes) of FPU registers.  */
245 #define TARGET_FP_REG_SIZE      (TARGET_COLDFIRE ? 8 : 12)
246
247 #define TARGET_ISAAPLUS         ((m68k_cpu_flags & FL_ISA_APLUS) != 0)
248 #define TARGET_ISAB             ((m68k_cpu_flags & FL_ISA_B) != 0)
249 #define TARGET_ISAC             ((m68k_cpu_flags & FL_ISA_C) != 0)
250
251 /* Some instructions are common to more than one ISA.  */
252 #define ISA_HAS_MVS_MVZ (TARGET_ISAB || TARGET_ISAC)
253 #define ISA_HAS_FF1     (TARGET_ISAAPLUS || TARGET_ISAC)
254
255 #define TUNE_68000      (m68k_tune == u68000)
256 #define TUNE_68010      (m68k_tune == u68010)
257 #define TUNE_68000_10   (TUNE_68000 || TUNE_68010)
258 #define TUNE_68030      (m68k_tune == u68030 \
259                          || m68k_tune == u68020_40 \
260                          || m68k_tune == u68020_60)
261 #define TUNE_68040      (m68k_tune == u68040 \
262                          || m68k_tune == u68020_40 \
263                          || m68k_tune == u68020_60)
264 #define TUNE_68060      (m68k_tune == u68060 || m68k_tune == u68020_60)
265 #define TUNE_68040_60   (TUNE_68040 || TUNE_68060)
266 #define TUNE_CPU32      (m68k_tune == ucpu32)
267 #define TUNE_CFV1       (m68k_tune == ucfv1)
268 #define TUNE_CFV2       (m68k_tune == ucfv2)
269
270 #define OVERRIDE_OPTIONS   override_options()
271
272 /* These are meant to be redefined in the host dependent files */
273 #define SUBTARGET_OVERRIDE_OPTIONS
274 \f
275 /* target machine storage layout */
276
277 /* "long double" is the same as "double" on ColdFire and fido
278    targets.  */
279
280 #define LONG_DOUBLE_TYPE_SIZE                   \
281   ((TARGET_COLDFIRE || TARGET_FIDOA) ? 64 : 80)
282
283 /* We need to know the size of long double at compile-time in libgcc2.  */
284
285 #if defined(__mcoldfire__) || defined(__mfido__)
286 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
287 #else
288 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 80
289 #endif
290
291 /* Set the value of FLT_EVAL_METHOD in float.h.  When using 68040 fp
292    instructions, we get proper intermediate rounding, otherwise we
293    get extended precision results.  */
294 #define TARGET_FLT_EVAL_METHOD ((TARGET_68040 || ! TARGET_68881) ? 0 : 2)
295
296 #define BITS_BIG_ENDIAN 1
297 #define BYTES_BIG_ENDIAN 1
298 #define WORDS_BIG_ENDIAN 1
299
300 #define UNITS_PER_WORD 4
301
302 #define PARM_BOUNDARY (TARGET_SHORT ? 16 : 32)
303 #define STACK_BOUNDARY 16
304 #define FUNCTION_BOUNDARY 16
305 #define EMPTY_FIELD_BOUNDARY 16
306 /* ColdFire and fido strongly prefer a 32-bit aligned stack.  */
307 #define PREFERRED_STACK_BOUNDARY \
308   ((TARGET_COLDFIRE || TARGET_FIDOA) ? 32 : 16)
309
310 /* No data type wants to be aligned rounder than this.
311    Most published ABIs say that ints should be aligned on 16-bit
312    boundaries, but CPUs with 32-bit busses get better performance
313    aligned on 32-bit boundaries.  */
314 #define BIGGEST_ALIGNMENT (TARGET_ALIGN_INT ? 32 : 16)
315
316 #define STRICT_ALIGNMENT (TARGET_STRICT_ALIGNMENT)
317 #define M68K_HONOR_TARGET_STRICT_ALIGNMENT 1
318
319 #define DWARF_CIE_DATA_ALIGNMENT -2
320
321 #define INT_TYPE_SIZE (TARGET_SHORT ? 16 : 32)
322
323 /* Define these to avoid dependence on meaning of `int'.  */
324 #define WCHAR_TYPE "long int"
325 #define WCHAR_TYPE_SIZE 32
326
327 /* Maximum number of library IDs we permit with -mid-shared-library.  */
328 #define MAX_LIBRARY_ID 255
329
330 \f
331 /* Standard register usage.  */
332
333 /* For the m68k, we give the data registers numbers 0-7,
334    the address registers numbers 010-017 (8-15),
335    and the 68881 floating point registers numbers 020-027 (16-23).
336    We also have a fake `arg-pointer' register 030 (24) used for
337    register elimination.  */
338 #define FIRST_PSEUDO_REGISTER 25
339
340 /* All m68k targets (except AmigaOS) use %a5 as the PIC register  */
341 #define PIC_OFFSET_TABLE_REGNUM                         \
342   (!flag_pic ? INVALID_REGNUM                           \
343    : reload_completed ? REGNO (pic_offset_table_rtx)    \
344    : PIC_REG)
345
346 /* 1 for registers that have pervasive standard uses
347    and are not available for the register allocator.
348    On the m68k, only the stack pointer is such.
349    Our fake arg-pointer is obviously fixed as well.  */
350 #define FIXED_REGISTERS        \
351  {/* Data registers.  */       \
352   0, 0, 0, 0, 0, 0, 0, 0,      \
353                                \
354   /* Address registers.  */    \
355   0, 0, 0, 0, 0, 0, 0, 1,      \
356                                \
357   /* Floating point registers  \
358      (if available).  */       \
359   0, 0, 0, 0, 0, 0, 0, 0,      \
360                                \
361   /* Arg pointer.  */          \
362   1 }
363
364 /* 1 for registers not available across function calls.
365    These must include the FIXED_REGISTERS and also any
366    registers that can be used without being saved.
367    The latter must include the registers where values are returned
368    and the register where structure-value addresses are passed.
369    Aside from that, you can include as many other registers as you like.  */
370 #define CALL_USED_REGISTERS     \
371  {/* Data registers.  */        \
372   1, 1, 0, 0, 0, 0, 0, 0,       \
373                                 \
374   /* Address registers.  */     \
375   1, 1, 0, 0, 0, 0, 0, 1,       \
376                                 \
377   /* Floating point registers   \
378      (if available).  */        \
379   1, 1, 0, 0, 0, 0, 0, 0,       \
380                                 \
381   /* Arg pointer.  */           \
382   1 }
383
384 #define REG_ALLOC_ORDER         \
385 { /* d0/d1/a0/a1 */             \
386   0, 1, 8, 9,                   \
387   /* d2-d7 */                   \
388   2, 3, 4, 5, 6, 7,             \
389   /* a2-a7/arg */               \
390   10, 11, 12, 13, 14, 15, 24,   \
391   /* fp0-fp7 */                 \
392   16, 17, 18, 19, 20, 21, 22, 23\
393 }
394
395
396 /* Make sure everything's fine if we *don't* have a given processor.
397    This assumes that putting a register in fixed_regs will keep the
398    compiler's mitts completely off it.  We don't bother to zero it out
399    of register classes.  */
400 #define CONDITIONAL_REGISTER_USAGE                              \
401 {                                                               \
402   int i;                                                        \
403   HARD_REG_SET x;                                               \
404   if (!TARGET_HARD_FLOAT)                                       \
405     {                                                           \
406       COPY_HARD_REG_SET (x, reg_class_contents[(int)FP_REGS]);  \
407       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)               \
408         if (TEST_HARD_REG_BIT (x, i))                           \
409           fixed_regs[i] = call_used_regs[i] = 1;                \
410     }                                                           \
411   if (flag_pic)                                                 \
412     fixed_regs[PIC_REG] = call_used_regs[PIC_REG] = 1;          \
413 }
414
415 /* On the m68k, ordinary registers hold 32 bits worth;
416    for the 68881 registers, a single register is always enough for
417    anything that can be stored in them at all.  */
418 #define HARD_REGNO_NREGS(REGNO, MODE)   \
419   ((REGNO) >= 16 ? GET_MODE_NUNITS (MODE)       \
420    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
421
422 /* A C expression that is nonzero if hard register NEW_REG can be
423    considered for use as a rename register for OLD_REG register.  */
424
425 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
426   m68k_hard_regno_rename_ok (OLD_REG, NEW_REG)
427
428 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
429   m68k_regno_mode_ok ((REGNO), (MODE))
430
431 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
432   m68k_secondary_reload_class (CLASS, MODE, X)
433
434 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
435   (! TARGET_HARD_FLOAT                                  \
436    || ((GET_MODE_CLASS (MODE1) == MODE_FLOAT            \
437         || GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)        \
438        == (GET_MODE_CLASS (MODE2) == MODE_FLOAT         \
439            || GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT)))
440
441 /* Specify the registers used for certain standard purposes.
442    The values of these macros are register numbers.  */
443
444 #define STACK_POINTER_REGNUM SP_REG
445
446 /* Most m68k targets use %a6 as a frame pointer.  The AmigaOS
447    ABI uses %a6 for shared library calls, therefore the frame
448    pointer is shifted to %a5 on this target.  */
449 #define FRAME_POINTER_REGNUM A6_REG
450
451 #define FRAME_POINTER_REQUIRED 0
452
453 /* Base register for access to arguments of the function.
454  * This isn't a hardware register. It will be eliminated to the
455  * stack pointer or frame pointer.
456  */
457 #define ARG_POINTER_REGNUM 24
458
459 #define STATIC_CHAIN_REGNUM A0_REG
460 #define M68K_STATIC_CHAIN_REG_NAME REGISTER_PREFIX "a0"
461
462 /* Register in which address to store a structure value
463    is passed to a function.  */
464 #define M68K_STRUCT_VALUE_REGNUM A1_REG
465
466 \f
467
468 /* The m68k has three kinds of registers, so eight classes would be
469    a complete set.  One of them is not needed.  */
470 enum reg_class {
471   NO_REGS, DATA_REGS,
472   ADDR_REGS, FP_REGS,
473   GENERAL_REGS, DATA_OR_FP_REGS,
474   ADDR_OR_FP_REGS, ALL_REGS,
475   LIM_REG_CLASSES };
476
477 #define N_REG_CLASSES (int) LIM_REG_CLASSES
478
479 #define REG_CLASS_NAMES \
480  { "NO_REGS", "DATA_REGS",              \
481    "ADDR_REGS", "FP_REGS",              \
482    "GENERAL_REGS", "DATA_OR_FP_REGS",   \
483    "ADDR_OR_FP_REGS", "ALL_REGS" }
484
485 #define REG_CLASS_CONTENTS \
486 {                                       \
487   {0x00000000},  /* NO_REGS */          \
488   {0x000000ff},  /* DATA_REGS */        \
489   {0x0100ff00},  /* ADDR_REGS */        \
490   {0x00ff0000},  /* FP_REGS */          \
491   {0x0100ffff},  /* GENERAL_REGS */     \
492   {0x00ff00ff},  /* DATA_OR_FP_REGS */  \
493   {0x01ffff00},  /* ADDR_OR_FP_REGS */  \
494   {0x01ffffff},  /* ALL_REGS */         \
495 }
496
497 extern enum reg_class regno_reg_class[];
498 #define REGNO_REG_CLASS(REGNO) (regno_reg_class[(REGNO)])
499 #define INDEX_REG_CLASS GENERAL_REGS
500 #define BASE_REG_CLASS ADDR_REGS
501
502 #define PREFERRED_RELOAD_CLASS(X,CLASS) \
503   m68k_preferred_reload_class (X, CLASS)
504
505 /* On the m68k, this is the size of MODE in words,
506    except in the FP regs, where a single reg is always enough.  */
507 #define CLASS_MAX_NREGS(CLASS, MODE)    \
508  ((CLASS) == FP_REGS ? 1 \
509   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
510
511 /* Moves between fp regs and other regs are two insns.  */
512 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)        \
513   ((((CLASS1) == FP_REGS) != ((CLASS2) == FP_REGS)) ? 4 : 2)
514 \f
515 /* Stack layout; function entry, exit and calling.  */
516
517 #define STACK_GROWS_DOWNWARD 1
518 #define FRAME_GROWS_DOWNWARD 1
519 #define STARTING_FRAME_OFFSET 0
520
521 /* On the 680x0, sp@- in a byte insn really pushes a word.
522    On the ColdFire, sp@- in a byte insn pushes just a byte.  */
523 #define PUSH_ROUNDING(BYTES) (TARGET_COLDFIRE ? BYTES : ((BYTES) + 1) & ~1)
524
525 #define FIRST_PARM_OFFSET(FNDECL) 8
526
527 /* On the 68000, the RTS insn cannot pop anything.
528    On the 68010, the RTD insn may be used to pop them if the number
529      of args is fixed, but if the number is variable then the caller
530      must pop them all.  RTD can't be used for library calls now
531      because the library is compiled with the Unix compiler.
532    Use of RTD is a selectable option, since it is incompatible with
533    standard Unix calling sequences.  If the option is not selected,
534    the caller must always pop the args.  */
535 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE)   \
536   ((TARGET_RTD && (!(FUNDECL) || TREE_CODE (FUNDECL) != IDENTIFIER_NODE)        \
537     && (TYPE_ARG_TYPES (FUNTYPE) == 0                           \
538         || (TREE_VALUE (tree_last (TYPE_ARG_TYPES (FUNTYPE)))   \
539             == void_type_node)))                                \
540    ? (SIZE) : 0)
541
542 /* On the m68k the return value defaults to D0.  */
543 #define FUNCTION_VALUE(VALTYPE, FUNC)  \
544   gen_rtx_REG (TYPE_MODE (VALTYPE), D0_REG)
545
546 /* On the m68k the return value defaults to D0.  */
547 #define LIBCALL_VALUE(MODE)  gen_rtx_REG (MODE, D0_REG)
548
549 /* On the m68k, D0 is usually the only register used.  */
550 #define FUNCTION_VALUE_REGNO_P(N) ((N) == D0_REG)
551
552 /* Define this to be true when FUNCTION_VALUE_REGNO_P is true for
553    more than one register.
554    XXX This macro is m68k specific and used only for m68kemb.h.  */
555 #define NEEDS_UNTYPED_CALL 0
556
557 /* On the m68k, all arguments are usually pushed on the stack.  */
558 #define FUNCTION_ARG_REGNO_P(N) 0
559 \f
560 /* On the m68k, this is a single integer, which is a number of bytes
561    of arguments scanned so far.  */
562 #define CUMULATIVE_ARGS int
563
564 /* On the m68k, the offset starts at 0.  */
565 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
566  ((CUM) = 0)
567
568 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
569  ((CUM) += ((MODE) != BLKmode                   \
570             ? (GET_MODE_SIZE (MODE) + 3) & ~3   \
571             : (int_size_in_bytes (TYPE) + 3) & ~3))
572
573 /* On the m68k all args are always pushed.  */
574 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) 0
575
576 #define FUNCTION_PROFILER(FILE, LABELNO)  \
577   asm_fprintf (FILE, "\tlea %LLP%d,%Ra0\n\tjsr mcount\n", (LABELNO))
578
579 #define EXIT_IGNORE_STACK 1
580
581 /* Output assembler code for a block containing the constant parts
582    of a trampoline, leaving space for the variable parts.
583
584    On the m68k, the trampoline looks like this:
585      movl #STATIC,a0
586      jmp  FUNCTION
587
588    WARNING: Targets that may run on 68040+ cpus must arrange for
589    the instruction cache to be flushed.  Previous incarnations of
590    the m68k trampoline code attempted to get around this by either
591    using an out-of-line transfer function or pc-relative data, but
592    the fact remains that the code to jump to the transfer function
593    or the code to load the pc-relative data needs to be flushed
594    just as much as the "variable" portion of the trampoline.
595    Recognizing that a cache flush is going to be required anyway,
596    dispense with such notions and build a smaller trampoline.
597
598    Since more instructions are required to move a template into
599    place than to create it on the spot, don't use a template.  */
600
601 #define TRAMPOLINE_SIZE 12
602 #define TRAMPOLINE_ALIGNMENT 16
603
604 /* Targets redefine this to invoke code to either flush the cache,
605    or enable stack execution (or both).  */
606 #ifndef FINALIZE_TRAMPOLINE
607 #define FINALIZE_TRAMPOLINE(TRAMP)
608 #endif
609
610 /* We generate a two-instructions program at address TRAMP :
611         movea.l &CXT,%a0
612         jmp FNADDR  */
613 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
614 {                                                                       \
615   emit_move_insn (gen_rtx_MEM (HImode, TRAMP),                          \
616                   GEN_INT(0x207C + ((STATIC_CHAIN_REGNUM-8) << 9)));    \
617   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 2)), CXT); \
618   emit_move_insn (gen_rtx_MEM (HImode, plus_constant (TRAMP, 6)),       \
619                   GEN_INT(0x4EF9));                                     \
620   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 8)), FNADDR); \
621   FINALIZE_TRAMPOLINE(TRAMP);                                           \
622 }
623
624 /* This is the library routine that is used to transfer control from the
625    trampoline to the actual nested function.  It is defined for backward
626    compatibility, for linking with object code that used the old trampoline
627    definition.
628
629    A colon is used with no explicit operands to cause the template string
630    to be scanned for %-constructs.
631
632    The function name __transfer_from_trampoline is not actually used.
633    The function definition just permits use of "asm with operands"
634    (though the operand list is empty).  */
635 #define TRANSFER_FROM_TRAMPOLINE                                \
636 void                                                            \
637 __transfer_from_trampoline ()                                   \
638 {                                                               \
639   register char *a0 asm (M68K_STATIC_CHAIN_REG_NAME);           \
640   asm (GLOBAL_ASM_OP "___trampoline");                          \
641   asm ("___trampoline:");                                       \
642   asm volatile ("move%.l %0,%@" : : "m" (a0[22]));              \
643   asm volatile ("move%.l %1,%0" : "=a" (a0) : "m" (a0[18]));    \
644   asm ("rts":);                                                 \
645 }
646 \f
647 /* There are two registers that can always be eliminated on the m68k.
648    The frame pointer and the arg pointer can be replaced by either the
649    hard frame pointer or to the stack pointer, depending upon the
650    circumstances.  The hard frame pointer is not used before reload and
651    so it is not eligible for elimination.  */
652 #define ELIMINABLE_REGS                                 \
653 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM },          \
654  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM },          \
655  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM }}
656
657 #define CAN_ELIMINATE(FROM, TO) \
658   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
659
660 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
661   (OFFSET) = m68k_initial_elimination_offset(FROM, TO)
662 \f
663 /* Addressing modes, and classification of registers for them.  */
664
665 #define HAVE_POST_INCREMENT 1
666 #define HAVE_PRE_DECREMENT 1
667
668 /* Macros to check register numbers against specific register classes.  */
669
670 /* True for data registers, D0 through D7.  */
671 #define DATA_REGNO_P(REGNO)     IN_RANGE (REGNO, 0, 7)
672
673 /* True for address registers, A0 through A7.  */
674 #define ADDRESS_REGNO_P(REGNO)  IN_RANGE (REGNO, 8, 15)
675
676 /* True for integer registers, D0 through D7 and A0 through A7.  */
677 #define INT_REGNO_P(REGNO)      IN_RANGE (REGNO, 0, 15)
678
679 /* True for floating point registers, FP0 through FP7.  */
680 #define FP_REGNO_P(REGNO)       IN_RANGE (REGNO, 16, 23)
681
682 #define REGNO_OK_FOR_INDEX_P(REGNO)                     \
683   (INT_REGNO_P (REGNO)                                  \
684    || INT_REGNO_P (reg_renumber[REGNO]))
685
686 #define REGNO_OK_FOR_BASE_P(REGNO)                      \
687   (ADDRESS_REGNO_P (REGNO)                              \
688    || ADDRESS_REGNO_P (reg_renumber[REGNO]))
689
690 #define REGNO_OK_FOR_INDEX_NONSTRICT_P(REGNO)           \
691   (INT_REGNO_P (REGNO)                                  \
692    || REGNO == ARG_POINTER_REGNUM                       \
693    || REGNO >= FIRST_PSEUDO_REGISTER)
694
695 #define REGNO_OK_FOR_BASE_NONSTRICT_P(REGNO)            \
696   (ADDRESS_REGNO_P (REGNO)                              \
697    || REGNO == ARG_POINTER_REGNUM                       \
698    || REGNO >= FIRST_PSEUDO_REGISTER)
699
700 /* Now macros that check whether X is a register and also,
701    strictly, whether it is in a specified class.
702
703    These macros are specific to the m68k, and may be used only
704    in code for printing assembler insns and in conditions for
705    define_optimization.  */
706
707 /* 1 if X is a data register.  */
708 #define DATA_REG_P(X)   (REG_P (X) && DATA_REGNO_P (REGNO (X)))
709
710 /* 1 if X is an fp register.  */
711 #define FP_REG_P(X)     (REG_P (X) && FP_REGNO_P (REGNO (X)))
712
713 /* 1 if X is an address register  */
714 #define ADDRESS_REG_P(X) (REG_P (X) && ADDRESS_REGNO_P (REGNO (X)))
715 \f
716 /* True if SYMBOL + OFFSET constants must refer to something within
717    SYMBOL's section.  */
718 #ifndef M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P
719 #define M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P 0
720 #endif
721
722 #define MAX_REGS_PER_ADDRESS 2
723
724 #define CONSTANT_ADDRESS_P(X)                                           \
725   ((GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF             \
726     || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST               \
727     || GET_CODE (X) == HIGH)                                            \
728    && LEGITIMATE_CONSTANT_P (X))
729
730 /* Nonzero if the constant value X is a legitimate general operand.
731    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
732 #define LEGITIMATE_CONSTANT_P(X)                                \
733   (GET_MODE (X) != XFmode                                       \
734    && !m68k_illegitimate_symbolic_constant_p (X))
735
736 #ifndef REG_OK_STRICT
737 #define REG_STRICT_P 0
738 #else
739 #define REG_STRICT_P 1
740 #endif
741
742 #define LEGITIMATE_PIC_OPERAND_P(X)                             \
743   (!symbolic_operand (X, VOIDmode)                              \
744    || (TARGET_PCREL && REG_STRICT_P))
745
746 #define REG_OK_FOR_BASE_P(X) \
747   m68k_legitimate_base_reg_p (X, REG_STRICT_P)
748
749 #define REG_OK_FOR_INDEX_P(X) \
750   m68k_legitimate_index_reg_p (X, REG_STRICT_P)
751
752 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
753   do                                                                    \
754     {                                                                   \
755       if (m68k_legitimate_address_p (MODE, X, REG_STRICT_P))            \
756         goto ADDR;                                                      \
757     }                                                                   \
758   while (0)
759
760 /* This address is OK as it stands.  */
761 #define PIC_CASE_VECTOR_ADDRESS(index) index
762 \f
763 /* For the 68000, we handle X+REG by loading X into a register R and
764    using R+REG.  R will go in an address reg and indexing will be used.
765    However, if REG is a broken-out memory address or multiplication,
766    nothing needs to be done because REG can certainly go in an address reg.  */
767 #define COPY_ONCE(Y) if (!copied) { Y = copy_rtx (Y); copied = ch = 1; }
768 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)   \
769 { register int ch = (X) != (OLDX);                                      \
770   if (GET_CODE (X) == PLUS)                                             \
771     { int copied = 0;                                                   \
772       if (GET_CODE (XEXP (X, 0)) == MULT)                               \
773         { COPY_ONCE (X); XEXP (X, 0) = force_operand (XEXP (X, 0), 0);} \
774       if (GET_CODE (XEXP (X, 1)) == MULT)                               \
775         { COPY_ONCE (X); XEXP (X, 1) = force_operand (XEXP (X, 1), 0);} \
776       if (ch && GET_CODE (XEXP (X, 1)) == REG                           \
777           && GET_CODE (XEXP (X, 0)) == REG)                             \
778         { if (TARGET_COLDFIRE_FPU                                       \
779               && GET_MODE_CLASS (MODE) == MODE_FLOAT)                   \
780             { COPY_ONCE (X); X = force_operand (X, 0);}                 \
781           goto WIN; }                                                   \
782       if (ch) { GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN); }              \
783       if (GET_CODE (XEXP (X, 0)) == REG                                 \
784                || (GET_CODE (XEXP (X, 0)) == SIGN_EXTEND                \
785                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == REG           \
786                    && GET_MODE (XEXP (XEXP (X, 0), 0)) == HImode))      \
787         { register rtx temp = gen_reg_rtx (Pmode);                      \
788           register rtx val = force_operand (XEXP (X, 1), 0);            \
789           emit_move_insn (temp, val);                                   \
790           COPY_ONCE (X);                                                \
791           XEXP (X, 1) = temp;                                           \
792           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
793               && GET_CODE (XEXP (X, 0)) == REG)                         \
794             X = force_operand (X, 0);                                   \
795           goto WIN; }                                                   \
796       else if (GET_CODE (XEXP (X, 1)) == REG                            \
797                || (GET_CODE (XEXP (X, 1)) == SIGN_EXTEND                \
798                    && GET_CODE (XEXP (XEXP (X, 1), 0)) == REG           \
799                    && GET_MODE (XEXP (XEXP (X, 1), 0)) == HImode))      \
800         { register rtx temp = gen_reg_rtx (Pmode);                      \
801           register rtx val = force_operand (XEXP (X, 0), 0);            \
802           emit_move_insn (temp, val);                                   \
803           COPY_ONCE (X);                                                \
804           XEXP (X, 0) = temp;                                           \
805           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
806               && GET_CODE (XEXP (X, 1)) == REG)                         \
807             X = force_operand (X, 0);                                   \
808           goto WIN; }}}
809
810 /* On the 68000, only predecrement and postincrement address depend thus
811    (the amount of decrement or increment being the length of the operand).
812    These are now treated generically in recog.c.  */
813 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)
814 \f
815 #define CASE_VECTOR_MODE HImode
816 #define CASE_VECTOR_PC_RELATIVE 1
817
818 #define DEFAULT_SIGNED_CHAR 1
819 #define MOVE_MAX 4
820 #define SLOW_BYTE_ACCESS 0
821
822 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
823
824 /* The ColdFire FF1 instruction returns 32 for zero. */
825 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = 32, 1)
826
827 #define STORE_FLAG_VALUE (-1)
828
829 #define Pmode SImode
830 #define FUNCTION_MODE QImode
831
832 \f
833 /* Tell final.c how to eliminate redundant test instructions.  */
834
835 /* Here we define machine-dependent flags and fields in cc_status
836    (see `conditions.h').  */
837
838 /* Set if the cc value is actually in the 68881, so a floating point
839    conditional branch must be output.  */
840 #define CC_IN_68881 04000
841
842 /* On the 68000, all the insns to store in an address register fail to
843    set the cc's.  However, in some cases these instructions can make it
844    possibly invalid to use the saved cc's.  In those cases we clear out
845    some or all of the saved cc's so they won't be used.  */
846 #define NOTICE_UPDATE_CC(EXP,INSN) notice_update_cc (EXP, INSN)
847
848 #define OUTPUT_JUMP(NORMAL, FLOAT, NO_OV)  \
849 do { if (cc_prev_status.flags & CC_IN_68881)                    \
850     return FLOAT;                                               \
851   if (cc_prev_status.flags & CC_NO_OVERFLOW)                    \
852     return NO_OV;                                               \
853   return NORMAL; } while (0)
854 \f
855 /* Control the assembler format that we output.  */
856
857 #define ASM_APP_ON "#APP\n"
858 #define ASM_APP_OFF "#NO_APP\n"
859 #define TEXT_SECTION_ASM_OP "\t.text"
860 #define DATA_SECTION_ASM_OP "\t.data"
861 #define GLOBAL_ASM_OP "\t.globl\t"
862 #define REGISTER_PREFIX ""
863 #define LOCAL_LABEL_PREFIX ""
864 #define USER_LABEL_PREFIX "_"
865 #define IMMEDIATE_PREFIX "#"
866
867 #define REGISTER_NAMES \
868 {REGISTER_PREFIX"d0", REGISTER_PREFIX"d1", REGISTER_PREFIX"d2", \
869  REGISTER_PREFIX"d3", REGISTER_PREFIX"d4", REGISTER_PREFIX"d5", \
870  REGISTER_PREFIX"d6", REGISTER_PREFIX"d7",                      \
871  REGISTER_PREFIX"a0", REGISTER_PREFIX"a1", REGISTER_PREFIX"a2", \
872  REGISTER_PREFIX"a3", REGISTER_PREFIX"a4", REGISTER_PREFIX"a5", \
873  REGISTER_PREFIX"a6", REGISTER_PREFIX"sp",                      \
874  REGISTER_PREFIX"fp0", REGISTER_PREFIX"fp1", REGISTER_PREFIX"fp2", \
875  REGISTER_PREFIX"fp3", REGISTER_PREFIX"fp4", REGISTER_PREFIX"fp5", \
876  REGISTER_PREFIX"fp6", REGISTER_PREFIX"fp7", REGISTER_PREFIX"argptr" }
877
878 #define M68K_FP_REG_NAME REGISTER_PREFIX"fp"
879
880 /* Return a register name by index, handling %fp nicely.
881    We don't replace %fp for targets that don't map it to %a6
882    since it may confuse GAS.  */
883 #define M68K_REGNAME(r) ( \
884   ((FRAME_POINTER_REGNUM == A6_REG) \
885     && ((r) == FRAME_POINTER_REGNUM) \
886     && frame_pointer_needed) ? \
887     M68K_FP_REG_NAME : reg_names[(r)])
888
889 /* On the Sun-3, the floating point registers have numbers
890    18 to 25, not 16 to 23 as they do in the compiler.  */
891 #define DBX_REGISTER_NUMBER(REGNO) ((REGNO) < 16 ? (REGNO) : (REGNO) + 2)
892
893 /* Before the prologue, RA is at 0(%sp).  */
894 #define INCOMING_RETURN_ADDR_RTX \
895   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
896
897 /* After the prologue, RA is at 4(AP) in the current frame.  */
898 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
899   ((COUNT) == 0                                                            \
900    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, UNITS_PER_WORD)) \
901    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
902
903 /* We must not use the DBX register numbers for the DWARF 2 CFA column
904    numbers because that maps to numbers beyond FIRST_PSEUDO_REGISTER.
905    Instead use the identity mapping.  */
906 #define DWARF_FRAME_REGNUM(REG) \
907   (INT_REGNO_P (REG) || FP_REGNO_P (REG) ? (REG) : INVALID_REGNUM)
908
909 /* The return column was originally 24, but gcc used 25 for a while too.
910    Define both registers 24 and 25 as Pmode ones and use 24 in our own
911    unwind information.  */
912 #define DWARF_FRAME_REGISTERS 25
913 #define DWARF_FRAME_RETURN_COLUMN 24
914 #define DWARF_ALT_FRAME_RETURN_COLUMN 25
915
916 /* Before the prologue, the top of the frame is at 4(%sp).  */
917 #define INCOMING_FRAME_SP_OFFSET 4
918
919 /* All registers are live on exit from an interrupt routine.  */
920 #define EPILOGUE_USES(REGNO)                                    \
921   (reload_completed                                             \
922    && (m68k_get_function_kind (current_function_decl)   \
923        == m68k_fk_interrupt_handler))
924
925 /* Describe how we implement __builtin_eh_return.  */
926 #define EH_RETURN_DATA_REGNO(N) \
927   ((N) < 2 ? (N) : INVALID_REGNUM)
928 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, A0_REG)
929 #define EH_RETURN_HANDLER_RTX                                       \
930   gen_rtx_MEM (Pmode,                                               \
931                gen_rtx_PLUS (Pmode, arg_pointer_rtx,                \
932                              plus_constant (EH_RETURN_STACKADJ_RTX, \
933                                             UNITS_PER_WORD)))
934
935 /* Select a format to encode pointers in exception handling data.  CODE
936    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
937    true if the symbol may be affected by dynamic relocations.
938
939    TARGET_ID_SHARED_LIBRARY and TARGET_SEP_DATA are designed to support
940    a read-only text segment without imposing a fixed gap between the
941    text and data segments.  As a result, the text segment cannot refer
942    to anything in the data segment, even in PC-relative form.  Because
943    .eh_frame refers to both code and data, it follows that .eh_frame
944    must be in the data segment itself, and that the offset between
945    .eh_frame and code will not be a link-time constant.
946
947    In theory, we could create a read-only .eh_frame by using DW_EH_PE_pcrel
948    | DW_EH_PE_indirect for all code references.  However, gcc currently
949    handles indirect references using a per-TU constant pool.  This means
950    that if a function and its eh_frame are removed by the linker, the
951    eh_frame's indirect references to the removed function will not be
952    removed, leading to an unresolved symbol error.
953
954    It isn't clear that any -msep-data or -mid-shared-library target
955    would benefit from a read-only .eh_frame anyway.  In particular,
956    no known target that supports these options has a feature like
957    PT_GNU_RELRO.  Without any such feature to motivate them, indirect
958    references would be unnecessary bloat, so we simply use an absolute
959    pointer for code and global references.  We still use pc-relative
960    references to data, as this avoids a relocation.  */
961 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                         \
962   (flag_pic                                                                \
963    && !((TARGET_ID_SHARED_LIBRARY || TARGET_SEP_DATA)                      \
964         && ((GLOBAL) || (CODE)))                                           \
965    ? ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4 \
966    : DW_EH_PE_absptr)
967
968 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
969   asm_fprintf (FILE, "%U%s", NAME)
970
971 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
972   sprintf (LABEL, "*%s%s%ld", LOCAL_LABEL_PREFIX, PREFIX, (long)(NUM))
973
974 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)                 \
975   asm_fprintf (FILE, (MOTOROLA                          \
976                       ? "\tmove.l %s,-(%Rsp)\n"         \
977                       : "\tmovel %s,%Rsp@-\n"),         \
978                reg_names[REGNO])
979
980 #define ASM_OUTPUT_REG_POP(FILE,REGNO)                  \
981   asm_fprintf (FILE, (MOTOROLA                          \
982                       ? "\tmove.l (%Rsp)+,%s\n"         \
983                       : "\tmovel %Rsp@+,%s\n"),         \
984                reg_names[REGNO])
985
986 /* The m68k does not use absolute case-vectors, but we must define this macro
987    anyway.  */
988 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
989   asm_fprintf (FILE, "\t.long %LL%d\n", VALUE)
990
991 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
992   asm_fprintf (FILE, "\t.word %LL%d-%LL%d\n", VALUE, REL)
993
994 /* We don't have a way to align to more than a two-byte boundary, so do the
995    best we can and don't complain.  */
996 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
997   if ((LOG) >= 1)                       \
998     fprintf (FILE, "\t.even\n");
999
1000 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1001   fprintf (FILE, "\t.skip %u\n", (int)(SIZE))
1002
1003 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
1004 ( fputs (".comm ", (FILE)),                     \
1005   assemble_name ((FILE), (NAME)),               \
1006   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1007
1008 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE, ROUNDED)  \
1009 ( fputs (".lcomm ", (FILE)),                    \
1010   assemble_name ((FILE), (NAME)),               \
1011   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1012
1013 /* Output a float value (represented as a C double) as an immediate operand.
1014    This macro is m68k-specific.  */
1015 #define ASM_OUTPUT_FLOAT_OPERAND(CODE,FILE,VALUE)               \
1016  do {                                                           \
1017       if (CODE == 'f')                                          \
1018         {                                                       \
1019           char dstr[30];                                        \
1020           real_to_decimal (dstr, &(VALUE), sizeof (dstr), 9, 0); \
1021           asm_fprintf ((FILE), "%I0r%s", dstr);                 \
1022         }                                                       \
1023       else                                                      \
1024         {                                                       \
1025           long l;                                               \
1026           REAL_VALUE_TO_TARGET_SINGLE (VALUE, l);               \
1027           asm_fprintf ((FILE), "%I0x%lx", l);                   \
1028         }                                                       \
1029      } while (0)
1030
1031 /* Output a double value (represented as a C double) as an immediate operand.
1032    This macro is m68k-specific.  */
1033 #define ASM_OUTPUT_DOUBLE_OPERAND(FILE,VALUE)                           \
1034  do { char dstr[30];                                                    \
1035       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1036       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1037     } while (0)
1038
1039 /* Note, long double immediate operands are not actually
1040    generated by m68k.md.  */
1041 #define ASM_OUTPUT_LONG_DOUBLE_OPERAND(FILE,VALUE)                      \
1042  do { char dstr[30];                                                    \
1043       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1044       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1045     } while (0)
1046
1047 /* On the 68000, we use several CODE characters:
1048    '.' for dot needed in Motorola-style opcode names.
1049    '-' for an operand pushing on the stack:
1050        sp@-, -(sp) or -(%sp) depending on the style of syntax.
1051    '+' for an operand pushing on the stack:
1052        sp@+, (sp)+ or (%sp)+ depending on the style of syntax.
1053    '@' for a reference to the top word on the stack:
1054        sp@, (sp) or (%sp) depending on the style of syntax.
1055    '#' for an immediate operand prefix (# in MIT and Motorola syntax
1056        but & in SGS syntax).
1057    '!' for the fpcr register (used in some float-to-fixed conversions).
1058    '$' for the letter `s' in an op code, but only on the 68040.
1059    '&' for the letter `d' in an op code, but only on the 68040.
1060    '/' for register prefix needed by longlong.h.
1061    '?' for m68k_library_id_string
1062
1063    'b' for byte insn (no effect, on the Sun; this is for the ISI).
1064    'd' to force memory addressing to be absolute, not relative.
1065    'f' for float insn (print a CONST_DOUBLE as a float rather than in hex)
1066    'x' for float insn (print a CONST_DOUBLE as a float rather than in hex),
1067        or print pair of registers as rx:ry.  */
1068
1069 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)                               \
1070   ((CODE) == '.' || (CODE) == '#' || (CODE) == '-'                      \
1071    || (CODE) == '+' || (CODE) == '@' || (CODE) == '!'                   \
1072    || (CODE) == '$' || (CODE) == '&' || (CODE) == '/' || (CODE) == '?')
1073
1074
1075 /* See m68k.c for the m68k specific codes.  */
1076 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1077
1078 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
1079
1080 /* Values used in the MICROARCH argument to M68K_DEVICE.  */
1081 enum uarch_type
1082 {
1083   u68000,
1084   u68010,
1085   u68020,
1086   u68020_40,
1087   u68020_60,
1088   u68030,
1089   u68040,
1090   u68060,
1091   ucpu32,
1092   ucfv1,
1093   ucfv2,
1094   ucfv3,
1095   ucfv4,
1096   ucfv4e,
1097   ucfv5,
1098   unk_arch
1099 };
1100
1101 /* An enumeration of all supported target devices.  */
1102 enum target_device
1103 {
1104 #define M68K_DEVICE(NAME,ENUM_VALUE,FAMILY,MULTILIB,MICROARCH,ISA,FLAGS) \
1105   ENUM_VALUE,
1106 #include "m68k-devices.def"
1107 #undef M68K_DEVICE
1108   unk_device
1109 };
1110
1111 enum fpu_type
1112 {
1113   FPUTYPE_NONE,
1114   FPUTYPE_68881,
1115   FPUTYPE_COLDFIRE
1116 };
1117
1118 enum m68k_function_kind
1119 {
1120   m68k_fk_normal_function,
1121   m68k_fk_interrupt_handler,
1122   m68k_fk_interrupt_thread
1123 };
1124
1125 /* Variables in m68k.c; see there for details.  */
1126 extern const char *m68k_library_id_string;
1127 extern int m68k_last_compare_had_fp_operands;
1128 extern enum target_device m68k_cpu;
1129 extern enum uarch_type m68k_tune;
1130 extern enum fpu_type m68k_fpu;
1131 extern unsigned int m68k_cpu_flags;
1132 extern const char *m68k_symbolic_call;
1133 extern const char *m68k_symbolic_jump;
1134
1135 enum M68K_SYMBOLIC_CALL { M68K_SYMBOLIC_CALL_NONE, M68K_SYMBOLIC_CALL_JSR,
1136                           M68K_SYMBOLIC_CALL_BSR_C, M68K_SYMBOLIC_CALL_BSR_P };
1137
1138 extern enum M68K_SYMBOLIC_CALL m68k_symbolic_call_var;
1139
1140 /* ??? HOST_WIDE_INT is not being defined for auto-generated files.
1141    Workaround that.  */
1142 #ifdef HOST_WIDE_INT
1143 typedef enum { MOVL, SWAP, NEGW, NOTW, NOTB, MOVQ, MVS, MVZ }
1144   M68K_CONST_METHOD;
1145
1146 extern M68K_CONST_METHOD m68k_const_method (HOST_WIDE_INT);
1147 #endif
1148
1149 extern void m68k_emit_move_double (rtx [2]);
1150
1151 #define CPU_UNITS_QUERY 1