OSDN Git Service

gcc/
[pf3gnuchains/gcc-fork.git] / gcc / config / m68k / m68k.h
1 /* Definitions of target machine for GCC for Motorola 680x0/ColdFire.
2    Copyright (C) 1987, 1988, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 2, or (at your option)
10 any later version.
11
12 GCC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to
19 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
20 Boston, MA 02110-1301, USA.  */
21
22 /* We need to have MOTOROLA always defined (either 0 or 1) because we use
23    if-statements and ?: on it.  This way we have compile-time error checking
24    for both the MOTOROLA and MIT code paths.  We do rely on the host compiler
25    to optimize away all constant tests.  */
26 #ifdef MOTOROLA
27 # undef MOTOROLA
28 # define MOTOROLA 1  /* Use the Motorola assembly syntax.  */
29 # define TARGET_VERSION fprintf (stderr, " (68k, Motorola syntax)")
30 #else
31 # define TARGET_VERSION fprintf (stderr, " (68k, MIT syntax)")
32 # define MOTOROLA 0  /* Use the MIT assembly syntax.  */
33 #endif
34
35 /* Handle --with-cpu default option from configure script.  */
36 #define OPTION_DEFAULT_SPECS                                            \
37   { "cpu",   "%{!mc68000:%{!m68000:%{!m68302:%{!m68010:%{!mc68020:%{!m68020:\
38 %{!m68030:%{!m68040:%{!m68020-40:%{!m68020-60:%{!m68060:%{!mcpu32:\
39 %{!m68332:%{!m5200:%{!m5206e:%{!m528x:%{!m5307:%{!m5407:%{!mcfv4e:\
40 -%(VALUE)}}}}}}}}}}}}}}}}}}}" },
41
42 /* Pass flags to gas indicating which type of processor we have.  This
43    can be simplified when we can rely on the assembler supporting .cpu
44    and .arch directives.  */
45
46 #define ASM_CPU_SPEC "\
47 %{m68851}%{mno-68851} %{m68881}%{mno-68881} %{msoft-float:-mno-float} \
48 %{m68000}%{m68302}%{mc68000}%{m68010}%{m68020}%{mc68020}%{m68030}\
49 %{m68040}%{m68020-40:-m68040}%{m68020-60:-m68040}\
50 %{m68060}%{mcpu32}%{m68332}%{m5200}%{m5206e}%{m528x}%{m5307}%{m5407}%{mcfv4e}\
51 "
52
53 #define ASM_SPEC "%(asm_cpu_spec)"
54
55 #define EXTRA_SPECS                                     \
56   { "asm_cpu_spec", ASM_CPU_SPEC },                     \
57   SUBTARGET_EXTRA_SPECS
58
59 #define SUBTARGET_EXTRA_SPECS
60
61 /* Note that some other tm.h files include this one and then override
62    many of the definitions that relate to assembler syntax.  */
63
64 #define TARGET_CPU_CPP_BUILTINS()                                       \
65   do                                                                    \
66     {                                                                   \
67       builtin_define ("__m68k__");                                      \
68       builtin_define_std ("mc68000");                                   \
69       if (TARGET_68040_ONLY)                                            \
70         {                                                               \
71           if (TUNE_68060)                                               \
72             builtin_define_std ("mc68060");                             \
73           else                                                          \
74             builtin_define_std ("mc68040");                             \
75         }                                                               \
76       else if (TUNE_68060) /* -m68020-60 */                             \
77         {                                                               \
78           builtin_define_std ("mc68060");                               \
79           builtin_define_std ("mc68040");                               \
80           builtin_define_std ("mc68030");                               \
81           builtin_define_std ("mc68020");                               \
82         }                                                               \
83       else if (TUNE_68040) /* -m68020-40 */                             \
84         {                                                               \
85           builtin_define_std ("mc68040");                               \
86           builtin_define_std ("mc68030");                               \
87           builtin_define_std ("mc68020");                               \
88         }                                                               \
89       else if (TUNE_68030)                                              \
90         builtin_define_std ("mc68030");                                 \
91       else if (TARGET_68020)                                            \
92         builtin_define_std ("mc68020");                                 \
93       else if (TUNE_68010)                                              \
94         builtin_define_std ("mc68010");                                 \
95       if (TARGET_68881)                                                 \
96         builtin_define ("__HAVE_68881__");                              \
97       if (TUNE_CPU32)                                                   \
98         {                                                               \
99           builtin_define_std ("mc68332");                               \
100           builtin_define_std ("mcpu32");                                \
101         }                                                               \
102       if (TARGET_COLDFIRE)                                              \
103         builtin_define ("__mcoldfire__");                               \
104       if (TARGET_5200)                                                  \
105         builtin_define ("__mcf5200__");                                 \
106       if (TARGET_528x)                                                  \
107         {                                                               \
108           builtin_define ("__mcf528x__");                               \
109           builtin_define ("__mcf5200__");                               \
110         }                                                               \
111       if (TARGET_CFV3)                                                  \
112         {                                                               \
113           builtin_define ("__mcf5300__");                               \
114           builtin_define ("__mcf5307__");                               \
115         }                                                               \
116       if (TARGET_CFV4)                                                  \
117         {                                                               \
118           builtin_define ("__mcf5400__");                               \
119           builtin_define ("__mcf5407__");                               \
120         }                                                               \
121       if (TARGET_CFV4E)                                                 \
122         {                                                               \
123           builtin_define ("__mcfv4e__");                                \
124         }                                                               \
125       if (TARGET_CF_HWDIV)                                              \
126         builtin_define ("__mcfhwdiv__");                                \
127       builtin_assert ("cpu=m68k");                                      \
128       builtin_assert ("machine=m68k");                                  \
129     }                                                                   \
130   while (0)
131
132 /* Classify the groups of pseudo-ops used to assemble QI, HI and SI
133    quantities.  */
134 #define INT_OP_STANDARD 0       /* .byte, .short, .long */
135 #define INT_OP_DOT_WORD 1       /* .byte, .word, .long */
136 #define INT_OP_NO_DOT   2       /* byte, short, long */
137 #define INT_OP_DC       3       /* dc.b, dc.w, dc.l */
138
139 /* Set the default.  */
140 #define INT_OP_GROUP INT_OP_DOT_WORD
141
142 /* Compile for a CPU32.  A 68020 without bitfields is a good
143    heuristic for a CPU32.  */
144 #define TUNE_CPU32      (TARGET_68020 && !TARGET_BITFIELD)
145
146 /* Is the target a ColdFire?  */
147 #define MASK_COLDFIRE \
148   (MASK_5200 | MASK_528x | MASK_CFV3 | MASK_CFV4 | MASK_CFV4E)
149 #define TARGET_COLDFIRE ((target_flags & MASK_COLDFIRE) != 0)
150
151 #define TARGET_COLDFIRE_FPU     TARGET_CFV4E
152
153 #define TARGET_HARD_FLOAT       (TARGET_68881 || TARGET_COLDFIRE_FPU)
154 /* Size (in bytes) of FPU registers.  */
155 #define TARGET_FP_REG_SIZE      (TARGET_COLDFIRE ? 8 : 12)
156
157 #define TARGET_ISAB             TARGET_CFV4
158
159 #define TUNE_68000_10   (!TARGET_68020 && !TARGET_COLDFIRE)
160 #define TUNE_68010      TARGET_68010
161 #define TUNE_68030      TARGET_68030
162 #define TUNE_68040      TARGET_68040
163 #define TUNE_68060      TARGET_68060
164 #define TUNE_68040_60   (TUNE_68040 || TUNE_68060)
165 #define TUNE_CFV2       TARGET_5200
166
167 #define OVERRIDE_OPTIONS   override_options()
168
169 /* These are meant to be redefined in the host dependent files */
170 #define SUBTARGET_OVERRIDE_OPTIONS
171 \f
172 /* target machine storage layout */
173
174 #define LONG_DOUBLE_TYPE_SIZE 80
175
176 /* Set the value of FLT_EVAL_METHOD in float.h.  When using 68040 fp
177    instructions, we get proper intermediate rounding, otherwise we
178    get extended precision results.  */
179 #define TARGET_FLT_EVAL_METHOD ((TARGET_68040_ONLY || ! TARGET_68881) ? 0 : 2)
180
181 #define BITS_BIG_ENDIAN 1
182 #define BYTES_BIG_ENDIAN 1
183 #define WORDS_BIG_ENDIAN 1
184
185 #define UNITS_PER_WORD 4
186
187 #define PARM_BOUNDARY (TARGET_SHORT ? 16 : 32)
188 #define STACK_BOUNDARY 16
189 #define FUNCTION_BOUNDARY 16
190 #define EMPTY_FIELD_BOUNDARY 16
191
192 /* No data type wants to be aligned rounder than this.
193    Most published ABIs say that ints should be aligned on 16 bit
194    boundaries, but CPUs with 32-bit busses get better performance
195    aligned on 32-bit boundaries.  ColdFires without a misalignment
196    module require 32-bit alignment.  */
197 #define BIGGEST_ALIGNMENT (TARGET_ALIGN_INT ? 32 : 16)
198
199 #define STRICT_ALIGNMENT (TARGET_STRICT_ALIGNMENT)
200
201 #define INT_TYPE_SIZE (TARGET_SHORT ? 16 : 32)
202
203 /* Define these to avoid dependence on meaning of `int'.  */
204 #define WCHAR_TYPE "long int"
205 #define WCHAR_TYPE_SIZE 32
206
207 /* Maximum number of library IDs we permit with -mid-shared-library.  */
208 #define MAX_LIBRARY_ID 255
209
210 \f
211 /* Standard register usage.  */
212
213 /* For the m68k, we give the data registers numbers 0-7,
214    the address registers numbers 010-017 (8-15),
215    and the 68881 floating point registers numbers 020-027 (16-24).
216    We also have a fake `arg-pointer' register 030 (25) used for
217    register elimination.  */
218 #define FIRST_PSEUDO_REGISTER 25
219
220 /* All m68k targets (except AmigaOS) use %a5 as the PIC register  */
221 #define PIC_OFFSET_TABLE_REGNUM (flag_pic ? 13 : INVALID_REGNUM)
222
223 /* 1 for registers that have pervasive standard uses
224    and are not available for the register allocator.
225    On the m68k, only the stack pointer is such.
226    Our fake arg-pointer is obviously fixed as well.  */
227 #define FIXED_REGISTERS        \
228  {/* Data registers.  */       \
229   0, 0, 0, 0, 0, 0, 0, 0,      \
230                                \
231   /* Address registers.  */    \
232   0, 0, 0, 0, 0, 0, 0, 1,      \
233                                \
234   /* Floating point registers  \
235      (if available).  */       \
236   0, 0, 0, 0, 0, 0, 0, 0,      \
237                                \
238   /* Arg pointer.  */          \
239   1 }
240
241 /* 1 for registers not available across function calls.
242    These must include the FIXED_REGISTERS and also any
243    registers that can be used without being saved.
244    The latter must include the registers where values are returned
245    and the register where structure-value addresses are passed.
246    Aside from that, you can include as many other registers as you like.  */
247 #define CALL_USED_REGISTERS     \
248  {/* Data registers.  */        \
249   1, 1, 0, 0, 0, 0, 0, 0,       \
250                                 \
251   /* Address registers.  */     \
252   1, 1, 0, 0, 0, 0, 0, 1,       \
253                                 \
254   /* Floating point registers   \
255      (if available).  */        \
256   1, 1, 0, 0, 0, 0, 0, 0,       \
257                                 \
258   /* Arg pointer.  */           \
259   1 }
260
261 #define REG_ALLOC_ORDER         \
262 { /* d0/d1/a0/a1 */             \
263   0, 1, 8, 9,                   \
264   /* d2-d7 */                   \
265   2, 3, 4, 5, 6, 7,             \
266   /* a2-a7/arg */               \
267   10, 11, 12, 13, 14, 15, 24,   \
268   /* fp0-fp7 */                 \
269   16, 17, 18, 19, 20, 21, 22, 23\
270 }
271
272
273 /* Make sure everything's fine if we *don't* have a given processor.
274    This assumes that putting a register in fixed_regs will keep the
275    compiler's mitts completely off it.  We don't bother to zero it out
276    of register classes.  */
277 #define CONDITIONAL_REGISTER_USAGE                              \
278 {                                                               \
279   int i;                                                        \
280   HARD_REG_SET x;                                               \
281   if (!TARGET_HARD_FLOAT)                                       \
282     {                                                           \
283       COPY_HARD_REG_SET (x, reg_class_contents[(int)FP_REGS]);  \
284       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)               \
285         if (TEST_HARD_REG_BIT (x, i))                           \
286           fixed_regs[i] = call_used_regs[i] = 1;                \
287     }                                                           \
288   if (PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)                \
289     fixed_regs[PIC_OFFSET_TABLE_REGNUM]                         \
290       = call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;            \
291 }
292
293 /* On the m68k, ordinary registers hold 32 bits worth;
294    for the 68881 registers, a single register is always enough for
295    anything that can be stored in them at all.  */
296 #define HARD_REGNO_NREGS(REGNO, MODE)   \
297   ((REGNO) >= 16 ? GET_MODE_NUNITS (MODE)       \
298    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
299
300 /* A C expression that is nonzero if hard register NEW_REG can be
301    considered for use as a rename register for OLD_REG register.  */
302
303 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
304   m68k_hard_regno_rename_ok (OLD_REG, NEW_REG)
305
306 /* Value is true if hard register REGNO can hold a value of machine-mode MODE.
307    On the 68000, the cpu registers can hold any mode except bytes in
308    address registers, the 68881 registers can hold only SFmode or DFmode.  */
309
310 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
311   m68k_regno_mode_ok ((REGNO), (MODE))
312
313 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
314   (! TARGET_HARD_FLOAT                                  \
315    || ((GET_MODE_CLASS (MODE1) == MODE_FLOAT            \
316         || GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)        \
317        == (GET_MODE_CLASS (MODE2) == MODE_FLOAT         \
318            || GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT)))
319
320 /* Specify the registers used for certain standard purposes.
321    The values of these macros are register numbers.  */
322
323 #define STACK_POINTER_REGNUM 15
324
325 /* Most m68k targets use %a6 as a frame pointer.  The AmigaOS
326    ABI uses %a6 for shared library calls, therefore the frame
327    pointer is shifted to %a5 on this target.  */
328 #define FRAME_POINTER_REGNUM 14
329
330 #define FRAME_POINTER_REQUIRED 0
331
332 /* Base register for access to arguments of the function.
333  * This isn't a hardware register. It will be eliminated to the
334  * stack pointer or frame pointer.
335  */
336 #define ARG_POINTER_REGNUM 24
337
338 #define STATIC_CHAIN_REGNUM 8
339
340 /* Register in which address to store a structure value
341    is passed to a function.  */
342 #define M68K_STRUCT_VALUE_REGNUM 9
343
344 \f
345
346 /* The m68k has three kinds of registers, so eight classes would be
347    a complete set.  One of them is not needed.  */
348 enum reg_class {
349   NO_REGS, DATA_REGS,
350   ADDR_REGS, FP_REGS,
351   GENERAL_REGS, DATA_OR_FP_REGS,
352   ADDR_OR_FP_REGS, ALL_REGS,
353   LIM_REG_CLASSES };
354
355 #define N_REG_CLASSES (int) LIM_REG_CLASSES
356
357 #define REG_CLASS_NAMES \
358  { "NO_REGS", "DATA_REGS",              \
359    "ADDR_REGS", "FP_REGS",              \
360    "GENERAL_REGS", "DATA_OR_FP_REGS",   \
361    "ADDR_OR_FP_REGS", "ALL_REGS" }
362
363 #define REG_CLASS_CONTENTS \
364 {                                       \
365   {0x00000000},  /* NO_REGS */          \
366   {0x000000ff},  /* DATA_REGS */        \
367   {0x0100ff00},  /* ADDR_REGS */        \
368   {0x00ff0000},  /* FP_REGS */          \
369   {0x0100ffff},  /* GENERAL_REGS */     \
370   {0x00ff00ff},  /* DATA_OR_FP_REGS */  \
371   {0x01ffff00},  /* ADDR_OR_FP_REGS */  \
372   {0x01ffffff},  /* ALL_REGS */         \
373 }
374
375 extern enum reg_class regno_reg_class[];
376 #define REGNO_REG_CLASS(REGNO) (regno_reg_class[(REGNO)])
377 #define INDEX_REG_CLASS GENERAL_REGS
378 #define BASE_REG_CLASS ADDR_REGS
379
380 /* We do a trick here to modify the effective constraints on the
381    machine description; we zorch the constraint letters that aren't
382    appropriate for a specific target.  This allows us to guarantee
383    that a specific kind of register will not be used for a given target
384    without fiddling with the register classes above.  */
385 #define REG_CLASS_FROM_LETTER(C) \
386   ((C) == 'a' ? ADDR_REGS :                     \
387    ((C) == 'd' ? DATA_REGS :                    \
388     ((C) == 'f' ? (TARGET_HARD_FLOAT ?          \
389                    FP_REGS : NO_REGS) :         \
390      NO_REGS)))
391
392 /* For the m68k, `I' is used for the range 1 to 8
393    allowed as immediate shift counts and in addq.
394    `J' is used for the range of signed numbers that fit in 16 bits.
395    `K' is for numbers that moveq can't handle.
396    `L' is for range -8 to -1, range of values that can be added with subq.
397    `M' is for numbers that moveq+notb can't handle.
398    'N' is for range 24 to 31, rotatert:SI 8 to 1 expressed as rotate.
399    'O' is for 16 (for rotate using swap).
400    'P' is for range 8 to 15, rotatert:HI 8 to 1 expressed as rotate.  */
401 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
402   ((C) == 'I' ? (VALUE) > 0 && (VALUE) <= 8 : \
403    (C) == 'J' ? (VALUE) >= -0x8000 && (VALUE) <= 0x7FFF : \
404    (C) == 'K' ? (VALUE) < -0x80 || (VALUE) >= 0x80 : \
405    (C) == 'L' ? (VALUE) < 0 && (VALUE) >= -8 : \
406    (C) == 'M' ? (VALUE) < -0x100 || (VALUE) >= 0x100 : \
407    (C) == 'N' ? (VALUE) >= 24 && (VALUE) <= 31 : \
408    (C) == 'O' ? (VALUE) == 16 : \
409    (C) == 'P' ? (VALUE) >= 8 && (VALUE) <= 15 : 0)
410
411 /* "G" defines all of the floating constants that are *NOT* 68881
412    constants.  This is so 68881 constants get reloaded and the
413    fpmovecr is used.  */
414 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
415   ((C) == 'G' ? ! (TARGET_68881 && standard_68881_constant_p (VALUE)) : 0 )
416
417 /* `Q' means address register indirect addressing mode.
418    `S' is for operands that satisfy 'm' when -mpcrel is in effect.
419    `T' is for operands that satisfy 's' when -mpcrel is not in effect.
420    `U' is for register offset addressing.  */
421 #define EXTRA_CONSTRAINT(OP,CODE)                       \
422   (((CODE) == 'S')                                      \
423    ? (TARGET_PCREL                                      \
424       && GET_CODE (OP) == MEM                           \
425       && (GET_CODE (XEXP (OP, 0)) == SYMBOL_REF         \
426           || GET_CODE (XEXP (OP, 0)) == LABEL_REF       \
427           || GET_CODE (XEXP (OP, 0)) == CONST))         \
428    :                                                    \
429   (((CODE) == 'T')                                      \
430    ? ( !TARGET_PCREL                                    \
431       && (GET_CODE (OP) == SYMBOL_REF                   \
432           || GET_CODE (OP) == LABEL_REF                 \
433           || GET_CODE (OP) == CONST))                   \
434    :                                                    \
435   (((CODE) == 'Q')                                      \
436    ? (GET_CODE (OP) == MEM                              \
437       && GET_CODE (XEXP (OP, 0)) == REG)                \
438    :                                                    \
439   (((CODE) == 'U')                                      \
440    ? (GET_CODE (OP) == MEM                              \
441       && GET_CODE (XEXP (OP, 0)) == PLUS                \
442       && GET_CODE (XEXP (XEXP (OP, 0), 0)) == REG       \
443       && GET_CODE (XEXP (XEXP (OP, 0), 1)) == CONST_INT) \
444    :                                                    \
445    0))))
446
447 /* On the m68k, use a data reg if possible when the
448    value is a constant in the range where moveq could be used
449    and we ensure that QImodes are reloaded into data regs.  */
450 #define PREFERRED_RELOAD_CLASS(X,CLASS)  \
451   ((GET_CODE (X) == CONST_INT                   \
452     && (unsigned) (INTVAL (X) + 0x80) < 0x100   \
453     && (CLASS) != ADDR_REGS)                    \
454    ? DATA_REGS                                  \
455    : (GET_MODE (X) == QImode && (CLASS) != ADDR_REGS) \
456    ? DATA_REGS                                  \
457    : (GET_CODE (X) == CONST_DOUBLE                                      \
458       && GET_MODE_CLASS (GET_MODE (X)) == MODE_FLOAT)                   \
459    ? (TARGET_HARD_FLOAT && (CLASS == FP_REGS || CLASS == DATA_OR_FP_REGS) \
460       ? FP_REGS : NO_REGS)                                              \
461    : (TARGET_PCREL                              \
462       && (GET_CODE (X) == SYMBOL_REF || GET_CODE (X) == CONST \
463           || GET_CODE (X) == LABEL_REF))        \
464    ? ADDR_REGS                                  \
465    : (CLASS))
466
467 /* Force QImode output reloads from subregs to be allocated to data regs,
468    since QImode stores from address regs are not supported.  We make the
469    assumption that if the class is not ADDR_REGS, then it must be a superset
470    of DATA_REGS.  */
471 #define LIMIT_RELOAD_CLASS(MODE, CLASS) \
472   (((MODE) == QImode && (CLASS) != ADDR_REGS)   \
473    ? DATA_REGS                                  \
474    : (CLASS))
475
476 /* On the m68k, this is the size of MODE in words,
477    except in the FP regs, where a single reg is always enough.  */
478 #define CLASS_MAX_NREGS(CLASS, MODE)    \
479  ((CLASS) == FP_REGS ? 1 \
480   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
481
482 /* Moves between fp regs and other regs are two insns.  */
483 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)        \
484   (((CLASS1) == FP_REGS && (CLASS2) != FP_REGS)         \
485     || ((CLASS2) == FP_REGS && (CLASS1) != FP_REGS)     \
486     ? 4 : 2)
487 \f
488 /* Stack layout; function entry, exit and calling.  */
489
490 #define STACK_GROWS_DOWNWARD
491 #define FRAME_GROWS_DOWNWARD 1
492 #define STARTING_FRAME_OFFSET 0
493
494 /* On the 680x0, sp@- in a byte insn really pushes a word.
495    On the ColdFire, sp@- in a byte insn pushes just a byte.  */
496 #define PUSH_ROUNDING(BYTES) (TARGET_COLDFIRE ? BYTES : ((BYTES) + 1) & ~1)
497
498 #define FIRST_PARM_OFFSET(FNDECL) 8
499
500 /* On the 68000, the RTS insn cannot pop anything.
501    On the 68010, the RTD insn may be used to pop them if the number
502      of args is fixed, but if the number is variable then the caller
503      must pop them all.  RTD can't be used for library calls now
504      because the library is compiled with the Unix compiler.
505    Use of RTD is a selectable option, since it is incompatible with
506    standard Unix calling sequences.  If the option is not selected,
507    the caller must always pop the args.  */
508 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE)   \
509   ((TARGET_RTD && (!(FUNDECL) || TREE_CODE (FUNDECL) != IDENTIFIER_NODE)        \
510     && (TYPE_ARG_TYPES (FUNTYPE) == 0                           \
511         || (TREE_VALUE (tree_last (TYPE_ARG_TYPES (FUNTYPE)))   \
512             == void_type_node)))                                \
513    ? (SIZE) : 0)
514
515 /* On the m68k the return value is always in D0.  */
516 #define FUNCTION_VALUE(VALTYPE, FUNC)  \
517   gen_rtx_REG (TYPE_MODE (VALTYPE), 0)
518
519 /* On the m68k the return value is always in D0.  */
520 #define LIBCALL_VALUE(MODE)  gen_rtx_REG (MODE, 0)
521
522 /* On the m68k, D0 is the only register used.  */
523 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 0)
524
525 /* Define this to be true when FUNCTION_VALUE_REGNO_P is true for
526    more than one register.
527    XXX This macro is m68k specific and used only for m68kemb.h.  */
528 #define NEEDS_UNTYPED_CALL 0
529
530 #define PCC_STATIC_STRUCT_RETURN
531
532 /* On the m68k, all arguments are usually pushed on the stack.  */
533 #define FUNCTION_ARG_REGNO_P(N) 0
534 \f
535 /* On the m68k, this is a single integer, which is a number of bytes
536    of arguments scanned so far.  */
537 #define CUMULATIVE_ARGS int
538
539 /* On the m68k, the offset starts at 0.  */
540 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
541  ((CUM) = 0)
542
543 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
544  ((CUM) += ((MODE) != BLKmode                   \
545             ? (GET_MODE_SIZE (MODE) + 3) & ~3   \
546             : (int_size_in_bytes (TYPE) + 3) & ~3))
547
548 /* On the m68k all args are always pushed.  */
549 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) 0
550
551 #define FUNCTION_PROFILER(FILE, LABELNO)  \
552   asm_fprintf (FILE, "\tlea %LLP%d,%Ra0\n\tjsr mcount\n", (LABELNO))
553
554 #define EXIT_IGNORE_STACK 1
555
556 /* Determine if the epilogue should be output as RTL.
557    You should override this if you define FUNCTION_EXTRA_EPILOGUE.
558
559    XXX This macro is m68k-specific and only used in m68k.md.  */
560 #define USE_RETURN_INSN use_return_insn ()
561
562 /* Output assembler code for a block containing the constant parts
563    of a trampoline, leaving space for the variable parts.
564
565    On the m68k, the trampoline looks like this:
566      movl #STATIC,a0
567      jmp  FUNCTION
568
569    WARNING: Targets that may run on 68040+ cpus must arrange for
570    the instruction cache to be flushed.  Previous incarnations of
571    the m68k trampoline code attempted to get around this by either
572    using an out-of-line transfer function or pc-relative data, but
573    the fact remains that the code to jump to the transfer function
574    or the code to load the pc-relative data needs to be flushed
575    just as much as the "variable" portion of the trampoline.
576    Recognizing that a cache flush is going to be required anyway,
577    dispense with such notions and build a smaller trampoline.
578
579    Since more instructions are required to move a template into
580    place than to create it on the spot, don't use a template.  */
581
582 #define TRAMPOLINE_SIZE 12
583 #define TRAMPOLINE_ALIGNMENT 16
584
585 /* Targets redefine this to invoke code to either flush the cache,
586    or enable stack execution (or both).  */
587 #ifndef FINALIZE_TRAMPOLINE
588 #define FINALIZE_TRAMPOLINE(TRAMP)
589 #endif
590
591 /* We generate a two-instructions program at address TRAMP :
592         movea.l &CXT,%a0
593         jmp FNADDR  */
594 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
595 {                                                                       \
596   emit_move_insn (gen_rtx_MEM (HImode, TRAMP), GEN_INT(0x207C));        \
597   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 2)), CXT); \
598   emit_move_insn (gen_rtx_MEM (HImode, plus_constant (TRAMP, 6)),       \
599                   GEN_INT(0x4EF9));                                     \
600   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 8)), FNADDR); \
601   FINALIZE_TRAMPOLINE(TRAMP);                                           \
602 }
603
604 /* This is the library routine that is used to transfer control from the
605    trampoline to the actual nested function.  It is defined for backward
606    compatibility, for linking with object code that used the old trampoline
607    definition.
608
609    A colon is used with no explicit operands to cause the template string
610    to be scanned for %-constructs.
611
612    The function name __transfer_from_trampoline is not actually used.
613    The function definition just permits use of "asm with operands"
614    (though the operand list is empty).  */
615 #define TRANSFER_FROM_TRAMPOLINE                                \
616 void                                                            \
617 __transfer_from_trampoline ()                                   \
618 {                                                               \
619   register char *a0 asm ("%a0");                                \
620   asm (GLOBAL_ASM_OP "___trampoline");                          \
621   asm ("___trampoline:");                                       \
622   asm volatile ("move%.l %0,%@" : : "m" (a0[22]));              \
623   asm volatile ("move%.l %1,%0" : "=a" (a0) : "m" (a0[18]));    \
624   asm ("rts":);                                                 \
625 }
626 \f
627 /* There are two registers that can always be eliminated on the m68k.
628    The frame pointer and the arg pointer can be replaced by either the
629    hard frame pointer or to the stack pointer, depending upon the
630    circumstances.  The hard frame pointer is not used before reload and
631    so it is not eligible for elimination.  */
632 #define ELIMINABLE_REGS                                 \
633 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM },          \
634  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM },          \
635  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM }}
636
637 #define CAN_ELIMINATE(FROM, TO) \
638   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
639
640 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
641   (OFFSET) = m68k_initial_elimination_offset(FROM, TO)
642 \f
643 /* Addressing modes, and classification of registers for them.  */
644
645 #define HAVE_POST_INCREMENT 1
646 #define HAVE_PRE_DECREMENT 1
647
648 /* Macros to check register numbers against specific register classes.  */
649
650 #define REGNO_OK_FOR_INDEX_P(REGNO) \
651 ((REGNO) < 16 || (unsigned) reg_renumber[REGNO] < 16)
652 #define REGNO_OK_FOR_BASE_P(REGNO) \
653 (((REGNO) ^ 010) < 8 || (unsigned) (reg_renumber[REGNO] ^ 010) < 8)
654 #define REGNO_OK_FOR_DATA_P(REGNO) \
655 ((REGNO) < 8 || (unsigned) reg_renumber[REGNO] < 8)
656 #define REGNO_OK_FOR_FP_P(REGNO) \
657 (((REGNO) ^ 020) < 8 || (unsigned) (reg_renumber[REGNO] ^ 020) < 8)
658
659 /* Now macros that check whether X is a register and also,
660    strictly, whether it is in a specified class.
661
662    These macros are specific to the m68k, and may be used only
663    in code for printing assembler insns and in conditions for
664    define_optimization.  */
665
666 /* 1 if X is a data register.  */
667 #define DATA_REG_P(X) (REG_P (X) && REGNO_OK_FOR_DATA_P (REGNO (X)))
668
669 /* 1 if X is an fp register.  */
670 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
671
672 /* 1 if X is an address register  */
673 #define ADDRESS_REG_P(X) (REG_P (X) && REGNO_OK_FOR_BASE_P (REGNO (X)))
674 \f
675
676 #define MAX_REGS_PER_ADDRESS 2
677
678 #define CONSTANT_ADDRESS_P(X)   \
679   (GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF              \
680    || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST                \
681    || GET_CODE (X) == HIGH)
682
683 /* Nonzero if the constant value X is a legitimate general operand.
684    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
685 #define LEGITIMATE_CONSTANT_P(X) (GET_MODE (X) != XFmode)
686
687 #ifndef REG_OK_STRICT
688 #define PCREL_GENERAL_OPERAND_OK 0
689 #else
690 #define PCREL_GENERAL_OPERAND_OK (TARGET_PCREL)
691 #endif
692
693 #define LEGITIMATE_PIC_OPERAND_P(X)     \
694   (! symbolic_operand (X, VOIDmode)                             \
695    || (GET_CODE (X) == SYMBOL_REF && SYMBOL_REF_FLAG (X))       \
696    || PCREL_GENERAL_OPERAND_OK)
697
698 #ifndef REG_OK_STRICT
699
700 /* Nonzero if X is a hard reg that can be used as an index
701    or if it is a pseudo reg.  */
702 #define REG_OK_FOR_INDEX_P(X) ((REGNO (X) ^ 020) >= 8)
703 /* Nonzero if X is a hard reg that can be used as a base reg
704    or if it is a pseudo reg.  */
705 #define REG_OK_FOR_BASE_P(X) ((REGNO (X) & ~027) != 0)
706
707 #else
708
709 /* Nonzero if X is a hard reg that can be used as an index.  */
710 #define REG_OK_FOR_INDEX_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
711 /* Nonzero if X is a hard reg that can be used as a base reg.  */
712 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
713
714 #endif
715 \f
716 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
717    that is a valid memory address for an instruction.
718    The MODE argument is the machine mode for the MEM expression
719    that wants to use this address.
720
721    When generating PIC, an address involving a SYMBOL_REF is legitimate
722    if and only if it is the sum of pic_offset_table_rtx and the SYMBOL_REF.
723    We use LEGITIMATE_PIC_OPERAND_P to throw out the illegitimate addresses,
724    and we explicitly check for the sum of pic_offset_table_rtx and a SYMBOL_REF.
725
726    Likewise for a LABEL_REF when generating PIC.
727
728    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS.  */
729
730 /* Allow SUBREG everywhere we allow REG.  This results in better code.  It
731    also makes function inlining work when inline functions are called with
732    arguments that are SUBREGs.  */
733
734 #define LEGITIMATE_BASE_REG_P(X)   \
735   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))       \
736    || (GET_CODE (X) == SUBREG                           \
737        && GET_CODE (SUBREG_REG (X)) == REG              \
738        && REG_OK_FOR_BASE_P (SUBREG_REG (X))))
739
740 #define INDIRECTABLE_1_ADDRESS_P(X)  \
741   ((CONSTANT_ADDRESS_P (X) && (!flag_pic || LEGITIMATE_PIC_OPERAND_P (X))) \
742    || LEGITIMATE_BASE_REG_P (X)                                         \
743    || ((GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_INC)            \
744        && LEGITIMATE_BASE_REG_P (XEXP (X, 0)))                          \
745    || (GET_CODE (X) == PLUS                                             \
746        && LEGITIMATE_BASE_REG_P (XEXP (X, 0))                           \
747        && GET_CODE (XEXP (X, 1)) == CONST_INT                           \
748        && (TARGET_68020                                                 \
749            || ((unsigned) INTVAL (XEXP (X, 1)) + 0x8000) < 0x10000))    \
750    || (GET_CODE (X) == PLUS && XEXP (X, 0) == pic_offset_table_rtx      \
751        && flag_pic && GET_CODE (XEXP (X, 1)) == SYMBOL_REF)             \
752    || (GET_CODE (X) == PLUS && XEXP (X, 0) == pic_offset_table_rtx      \
753        && flag_pic && GET_CODE (XEXP (X, 1)) == LABEL_REF))
754
755 #define GO_IF_NONINDEXED_ADDRESS(X, ADDR)  \
756 { if (INDIRECTABLE_1_ADDRESS_P (X)) goto ADDR; }
757
758 /* Only labels on dispatch tables are valid for indexing from.  */
759 #define GO_IF_INDEXABLE_BASE(X, ADDR)                           \
760 { rtx temp;                                                     \
761   if (GET_CODE (X) == LABEL_REF                                 \
762       && (temp = next_nonnote_insn (XEXP (X, 0))) != 0          \
763       && GET_CODE (temp) == JUMP_INSN                           \
764       && (GET_CODE (PATTERN (temp)) == ADDR_VEC                 \
765           || GET_CODE (PATTERN (temp)) == ADDR_DIFF_VEC))       \
766     goto ADDR;                                                  \
767   if (LEGITIMATE_BASE_REG_P (X)) goto ADDR; }
768
769 #define GO_IF_INDEXING(X, ADDR) \
770 { if (GET_CODE (X) == PLUS && LEGITIMATE_INDEX_P (XEXP (X, 0)))         \
771     { GO_IF_INDEXABLE_BASE (XEXP (X, 1), ADDR); }                       \
772   if (GET_CODE (X) == PLUS && LEGITIMATE_INDEX_P (XEXP (X, 1)))         \
773     { GO_IF_INDEXABLE_BASE (XEXP (X, 0), ADDR); } }
774
775 #define GO_IF_INDEXED_ADDRESS(X, ADDR)   \
776 { GO_IF_INDEXING (X, ADDR);                                             \
777   if (GET_CODE (X) == PLUS)                                             \
778     { if (GET_CODE (XEXP (X, 1)) == CONST_INT                           \
779           && (TARGET_68020 || (unsigned) INTVAL (XEXP (X, 1)) + 0x80 < 0x100))          \
780         { rtx go_temp = XEXP (X, 0); GO_IF_INDEXING (go_temp, ADDR); }  \
781       if (GET_CODE (XEXP (X, 0)) == CONST_INT                           \
782           && (TARGET_68020 || (unsigned) INTVAL (XEXP (X, 0)) + 0x80 < 0x100))          \
783         { rtx go_temp = XEXP (X, 1); GO_IF_INDEXING (go_temp, ADDR); } } }
784
785 /* ColdFire/5200 does not allow HImode index registers.  */
786 #define LEGITIMATE_INDEX_REG_P(X)   \
787   ((GET_CODE (X) == REG && REG_OK_FOR_INDEX_P (X))      \
788    || (! TARGET_COLDFIRE                                        \
789        && GET_CODE (X) == SIGN_EXTEND                   \
790        && GET_CODE (XEXP (X, 0)) == REG                 \
791        && GET_MODE (XEXP (X, 0)) == HImode              \
792        && REG_OK_FOR_INDEX_P (XEXP (X, 0)))             \
793    || (GET_CODE (X) == SUBREG                           \
794        && GET_CODE (SUBREG_REG (X)) == REG              \
795        && REG_OK_FOR_INDEX_P (SUBREG_REG (X))))
796
797 #define LEGITIMATE_INDEX_P(X)   \
798    (LEGITIMATE_INDEX_REG_P (X)                          \
799     || ((TARGET_68020 || TARGET_COLDFIRE) && GET_CODE (X) == MULT \
800         && LEGITIMATE_INDEX_REG_P (XEXP (X, 0))         \
801         && GET_CODE (XEXP (X, 1)) == CONST_INT          \
802         && (INTVAL (XEXP (X, 1)) == 2                   \
803             || INTVAL (XEXP (X, 1)) == 4                \
804             || (INTVAL (XEXP (X, 1)) == 8               \
805                 && (TARGET_COLDFIRE_FPU || !TARGET_COLDFIRE)))))
806
807 /* Coldfire FPU only accepts addressing modes 2-5 */
808 #define GO_IF_COLDFIRE_FPU_LEGITIMATE_ADDRESS(MODE, X, ADDR)            \
809 { if (LEGITIMATE_BASE_REG_P (X)                                         \
810       || ((GET_CODE (X) == PRE_DEC || GET_CODE (X) == POST_INC)         \
811           && LEGITIMATE_BASE_REG_P (XEXP (X, 0)))                       \
812       || ((GET_CODE (X) == PLUS) && LEGITIMATE_BASE_REG_P (XEXP (X, 0)) \
813           && (GET_CODE (XEXP (X, 1)) == CONST_INT)                      \
814           && ((((unsigned) INTVAL (XEXP (X, 1)) + 0x8000) < 0x10000)))) \
815   goto ADDR;}
816
817 /* If pic, we accept INDEX+LABEL, which is what do_tablejump makes.  */
818 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
819 { if (TARGET_COLDFIRE_FPU && (GET_MODE_CLASS (MODE) == MODE_FLOAT))     \
820     {                                                                   \
821       GO_IF_COLDFIRE_FPU_LEGITIMATE_ADDRESS (MODE, X, ADDR);            \
822     }                                                                   \
823   else                                                                  \
824     {                                                                   \
825       GO_IF_NONINDEXED_ADDRESS (X, ADDR);                               \
826       GO_IF_INDEXED_ADDRESS (X, ADDR);                                  \
827       if (flag_pic && MODE == CASE_VECTOR_MODE && GET_CODE (X) == PLUS  \
828           && LEGITIMATE_INDEX_P (XEXP (X, 0))                           \
829           && GET_CODE (XEXP (X, 1)) == LABEL_REF)                       \
830         goto ADDR;                                                      \
831     }}
832
833 /* Don't call memory_address_noforce for the address to fetch
834    the switch offset.  This address is ok as it stands (see above),
835    but memory_address_noforce would alter it.  */
836 #define PIC_CASE_VECTOR_ADDRESS(index) index
837 \f
838 /* For the 68000, we handle X+REG by loading X into a register R and
839    using R+REG.  R will go in an address reg and indexing will be used.
840    However, if REG is a broken-out memory address or multiplication,
841    nothing needs to be done because REG can certainly go in an address reg.  */
842 #define COPY_ONCE(Y) if (!copied) { Y = copy_rtx (Y); copied = ch = 1; }
843 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)   \
844 { register int ch = (X) != (OLDX);                                      \
845   if (GET_CODE (X) == PLUS)                                             \
846     { int copied = 0;                                                   \
847       if (GET_CODE (XEXP (X, 0)) == MULT)                               \
848         { COPY_ONCE (X); XEXP (X, 0) = force_operand (XEXP (X, 0), 0);} \
849       if (GET_CODE (XEXP (X, 1)) == MULT)                               \
850         { COPY_ONCE (X); XEXP (X, 1) = force_operand (XEXP (X, 1), 0);} \
851       if (ch && GET_CODE (XEXP (X, 1)) == REG                           \
852           && GET_CODE (XEXP (X, 0)) == REG)                             \
853         { if (TARGET_COLDFIRE_FPU                                       \
854               && GET_MODE_CLASS (MODE) == MODE_FLOAT)                   \
855             { COPY_ONCE (X); X = force_operand (X, 0);}                 \
856           goto WIN; }                                                   \
857       if (ch) { GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN); }              \
858       if (GET_CODE (XEXP (X, 0)) == REG                                 \
859                || (GET_CODE (XEXP (X, 0)) == SIGN_EXTEND                \
860                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == REG           \
861                    && GET_MODE (XEXP (XEXP (X, 0), 0)) == HImode))      \
862         { register rtx temp = gen_reg_rtx (Pmode);                      \
863           register rtx val = force_operand (XEXP (X, 1), 0);            \
864           emit_move_insn (temp, val);                                   \
865           COPY_ONCE (X);                                                \
866           XEXP (X, 1) = temp;                                           \
867           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
868               && GET_CODE (XEXP (X, 0)) == REG)                         \
869             X = force_operand (X, 0);                                   \
870           goto WIN; }                                                   \
871       else if (GET_CODE (XEXP (X, 1)) == REG                            \
872                || (GET_CODE (XEXP (X, 1)) == SIGN_EXTEND                \
873                    && GET_CODE (XEXP (XEXP (X, 1), 0)) == REG           \
874                    && GET_MODE (XEXP (XEXP (X, 1), 0)) == HImode))      \
875         { register rtx temp = gen_reg_rtx (Pmode);                      \
876           register rtx val = force_operand (XEXP (X, 0), 0);            \
877           emit_move_insn (temp, val);                                   \
878           COPY_ONCE (X);                                                \
879           XEXP (X, 0) = temp;                                           \
880           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
881               && GET_CODE (XEXP (X, 1)) == REG)                         \
882             X = force_operand (X, 0);                                   \
883           goto WIN; }}}
884
885 /* On the 68000, only predecrement and postincrement address depend thus
886    (the amount of decrement or increment being the length of the operand).
887    These are now treated generically in recog.c.  */
888 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)
889 \f
890 #define CASE_VECTOR_MODE HImode
891 #define CASE_VECTOR_PC_RELATIVE 1
892
893 #define DEFAULT_SIGNED_CHAR 1
894 #define MOVE_MAX 4
895 #define SLOW_BYTE_ACCESS 0
896
897 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
898
899 #define STORE_FLAG_VALUE (-1)
900
901 #define Pmode SImode
902 #define FUNCTION_MODE QImode
903
904 \f
905 /* Tell final.c how to eliminate redundant test instructions.  */
906
907 /* Here we define machine-dependent flags and fields in cc_status
908    (see `conditions.h').  */
909
910 /* Set if the cc value is actually in the 68881, so a floating point
911    conditional branch must be output.  */
912 #define CC_IN_68881 04000
913
914 /* On the 68000, all the insns to store in an address register fail to
915    set the cc's.  However, in some cases these instructions can make it
916    possibly invalid to use the saved cc's.  In those cases we clear out
917    some or all of the saved cc's so they won't be used.  */
918 #define NOTICE_UPDATE_CC(EXP,INSN) notice_update_cc (EXP, INSN)
919
920 #define OUTPUT_JUMP(NORMAL, FLOAT, NO_OV)  \
921 do { if (cc_prev_status.flags & CC_IN_68881)                    \
922     return FLOAT;                                               \
923   if (cc_prev_status.flags & CC_NO_OVERFLOW)                    \
924     return NO_OV;                                               \
925   return NORMAL; } while (0)
926 \f
927 /* Control the assembler format that we output.  */
928
929 #define ASM_APP_ON "#APP\n"
930 #define ASM_APP_OFF "#NO_APP\n"
931 #define TEXT_SECTION_ASM_OP "\t.text"
932 #define DATA_SECTION_ASM_OP "\t.data"
933 #define GLOBAL_ASM_OP "\t.globl\t"
934 #define REGISTER_PREFIX ""
935 #define LOCAL_LABEL_PREFIX ""
936 #define USER_LABEL_PREFIX "_"
937 #define IMMEDIATE_PREFIX "#"
938
939 #define REGISTER_NAMES \
940 {REGISTER_PREFIX"d0", REGISTER_PREFIX"d1", REGISTER_PREFIX"d2", \
941  REGISTER_PREFIX"d3", REGISTER_PREFIX"d4", REGISTER_PREFIX"d5", \
942  REGISTER_PREFIX"d6", REGISTER_PREFIX"d7",                      \
943  REGISTER_PREFIX"a0", REGISTER_PREFIX"a1", REGISTER_PREFIX"a2", \
944  REGISTER_PREFIX"a3", REGISTER_PREFIX"a4", REGISTER_PREFIX"a5", \
945  REGISTER_PREFIX"a6", REGISTER_PREFIX"sp",                      \
946  REGISTER_PREFIX"fp0", REGISTER_PREFIX"fp1", REGISTER_PREFIX"fp2", \
947  REGISTER_PREFIX"fp3", REGISTER_PREFIX"fp4", REGISTER_PREFIX"fp5", \
948  REGISTER_PREFIX"fp6", REGISTER_PREFIX"fp7", REGISTER_PREFIX"argptr" }
949
950 #define M68K_FP_REG_NAME REGISTER_PREFIX"fp"
951
952 /* Return a register name by index, handling %fp nicely.
953    We don't replace %fp for targets that don't map it to %a6
954    since it may confuse GAS.  */
955 #define M68K_REGNAME(r) ( \
956   ((FRAME_POINTER_REGNUM == 14) \
957     && ((r) == FRAME_POINTER_REGNUM) \
958     && frame_pointer_needed) ? \
959     M68K_FP_REG_NAME : reg_names[(r)])
960
961 /* On the Sun-3, the floating point registers have numbers
962    18 to 25, not 16 to 23 as they do in the compiler.  */
963 #define DBX_REGISTER_NUMBER(REGNO) ((REGNO) < 16 ? (REGNO) : (REGNO) + 2)
964
965 /* Before the prologue, RA is at 0(%sp).  */
966 #define INCOMING_RETURN_ADDR_RTX \
967   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
968
969 /* After the prologue, RA is at 4(AP) in the current frame.  */
970 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
971   ((COUNT) == 0                                                            \
972    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, UNITS_PER_WORD)) \
973    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
974
975 /* We must not use the DBX register numbers for the DWARF 2 CFA column
976    numbers because that maps to numbers beyond FIRST_PSEUDO_REGISTER.
977    Instead use the identity mapping.  */
978 #define DWARF_FRAME_REGNUM(REG) REG
979
980 /* Before the prologue, the top of the frame is at 4(%sp).  */
981 #define INCOMING_FRAME_SP_OFFSET 4
982
983 /* Describe how we implement __builtin_eh_return.  */
984 #define EH_RETURN_DATA_REGNO(N) \
985   ((N) < 2 ? (N) : INVALID_REGNUM)
986 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 8)
987 #define EH_RETURN_HANDLER_RTX                                       \
988   gen_rtx_MEM (Pmode,                                               \
989                gen_rtx_PLUS (Pmode, arg_pointer_rtx,                \
990                              plus_constant (EH_RETURN_STACKADJ_RTX, \
991                                             UNITS_PER_WORD)))
992
993 /* Select a format to encode pointers in exception handling data.  CODE
994    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
995    true if the symbol may be affected by dynamic relocations.  */
996 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                         \
997   (flag_pic                                                                \
998    ? ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4 \
999    : DW_EH_PE_absptr)
1000
1001 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1002   asm_fprintf (FILE, "%U%s", NAME)
1003
1004 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1005   sprintf (LABEL, "*%s%s%ld", LOCAL_LABEL_PREFIX, PREFIX, (long)(NUM))
1006
1007 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)  \
1008   asm_fprintf (FILE, "\tmovel %s,%Rsp@-\n", reg_names[REGNO])
1009 #define ASM_OUTPUT_REG_POP(FILE,REGNO)  \
1010   asm_fprintf (FILE, "\tmovel %Rsp@+,%s\n", reg_names[REGNO])
1011
1012 /* The m68k does not use absolute case-vectors, but we must define this macro
1013    anyway.  */
1014 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1015   asm_fprintf (FILE, "\t.long %LL%d\n", VALUE)
1016
1017 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
1018   asm_fprintf (FILE, "\t.word %LL%d-%LL%d\n", VALUE, REL)
1019
1020 /* We don't have a way to align to more than a two-byte boundary, so do the
1021    best we can and don't complain.  */
1022 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1023   if ((LOG) >= 1)                       \
1024     fprintf (FILE, "\t.even\n");
1025
1026 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1027   fprintf (FILE, "\t.skip %u\n", (int)(SIZE))
1028
1029 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
1030 ( fputs (".comm ", (FILE)),                     \
1031   assemble_name ((FILE), (NAME)),               \
1032   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1033
1034 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE, ROUNDED)  \
1035 ( fputs (".lcomm ", (FILE)),                    \
1036   assemble_name ((FILE), (NAME)),               \
1037   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1038
1039 /* Output a float value (represented as a C double) as an immediate operand.
1040    This macro is m68k-specific.  */
1041 #define ASM_OUTPUT_FLOAT_OPERAND(CODE,FILE,VALUE)               \
1042  do {                                                           \
1043       if (CODE == 'f')                                          \
1044         {                                                       \
1045           char dstr[30];                                        \
1046           real_to_decimal (dstr, &(VALUE), sizeof (dstr), 9, 0); \
1047           asm_fprintf ((FILE), "%I0r%s", dstr);                 \
1048         }                                                       \
1049       else                                                      \
1050         {                                                       \
1051           long l;                                               \
1052           REAL_VALUE_TO_TARGET_SINGLE (VALUE, l);               \
1053           asm_fprintf ((FILE), "%I0x%lx", l);                   \
1054         }                                                       \
1055      } while (0)
1056
1057 /* Output a double value (represented as a C double) as an immediate operand.
1058    This macro is m68k-specific.  */
1059 #define ASM_OUTPUT_DOUBLE_OPERAND(FILE,VALUE)                           \
1060  do { char dstr[30];                                                    \
1061       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1062       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1063     } while (0)
1064
1065 /* Note, long double immediate operands are not actually
1066    generated by m68k.md.  */
1067 #define ASM_OUTPUT_LONG_DOUBLE_OPERAND(FILE,VALUE)                      \
1068  do { char dstr[30];                                                    \
1069       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1070       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1071     } while (0)
1072
1073 /* On the 68000, we use several CODE characters:
1074    '.' for dot needed in Motorola-style opcode names.
1075    '-' for an operand pushing on the stack:
1076        sp@-, -(sp) or -(%sp) depending on the style of syntax.
1077    '+' for an operand pushing on the stack:
1078        sp@+, (sp)+ or (%sp)+ depending on the style of syntax.
1079    '@' for a reference to the top word on the stack:
1080        sp@, (sp) or (%sp) depending on the style of syntax.
1081    '#' for an immediate operand prefix (# in MIT and Motorola syntax
1082        but & in SGS syntax).
1083    '!' for the fpcr register (used in some float-to-fixed conversions).
1084    '$' for the letter `s' in an op code, but only on the 68040.
1085    '&' for the letter `d' in an op code, but only on the 68040.
1086    '/' for register prefix needed by longlong.h.
1087
1088    'b' for byte insn (no effect, on the Sun; this is for the ISI).
1089    'd' to force memory addressing to be absolute, not relative.
1090    'f' for float insn (print a CONST_DOUBLE as a float rather than in hex)
1091    'o' for operands to go directly to output_operand_address (bypassing
1092        print_operand_address--used only for SYMBOL_REFs under TARGET_PCREL)
1093    'x' for float insn (print a CONST_DOUBLE as a float rather than in hex),
1094        or print pair of registers as rx:ry.  */
1095
1096 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)                               \
1097   ((CODE) == '.' || (CODE) == '#' || (CODE) == '-'                      \
1098    || (CODE) == '+' || (CODE) == '@' || (CODE) == '!'                   \
1099    || (CODE) == '$' || (CODE) == '&' || (CODE) == '/')
1100
1101
1102 /* See m68k.c for the m68k specific codes.  */
1103 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1104
1105 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
1106
1107 /* Variables in m68k.c */
1108 extern const char *m68k_library_id_string;
1109 extern int m68k_last_compare_had_fp_operands;