OSDN Git Service

gcc/
[pf3gnuchains/gcc-fork.git] / gcc / config / m68k / m68k.h
1 /* Definitions of target machine for GCC for Motorola 680x0/ColdFire.
2    Copyright (C) 1987, 1988, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 2, or (at your option)
10 any later version.
11
12 GCC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to
19 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
20 Boston, MA 02110-1301, USA.  */
21
22 /* We need to have MOTOROLA always defined (either 0 or 1) because we use
23    if-statements and ?: on it.  This way we have compile-time error checking
24    for both the MOTOROLA and MIT code paths.  We do rely on the host compiler
25    to optimize away all constant tests.  */
26 #if MOTOROLA  /* Use the Motorola assembly syntax.  */
27 # define TARGET_VERSION fprintf (stderr, " (68k, Motorola syntax)")
28 #else
29 # define MOTOROLA 0  /* Use the MIT assembly syntax.  */
30 # define TARGET_VERSION fprintf (stderr, " (68k, MIT syntax)")
31 #endif
32
33 /* Handle --with-cpu default option from configure script.  */
34 #define OPTION_DEFAULT_SPECS                                            \
35   { "cpu",   "%{!mc68000:%{!m68000:%{!m68302:%{!m68010:%{!mc68020:%{!m68020:\
36 %{!m68030:%{!m68040:%{!m68020-40:%{!m68020-60:%{!m68060:%{!mcpu32:\
37 %{!m68332:%{!m5200:%{!m5206e:%{!m528x:%{!m5307:%{!m5407:%{!mcfv4e:\
38 %{!mcpu=*:%{!march=*:-%(VALUE)}}}}}}}}}}}}}}}}}}}}}" },
39
40 /* Pass flags to gas indicating which type of processor we have.  This
41    can be simplified when we can rely on the assembler supporting .cpu
42    and .arch directives.  */
43
44 #define ASM_CPU_SPEC "\
45 %{m68851}%{mno-68851} %{m68881}%{mno-68881} %{msoft-float:-mno-float} \
46 %{m68000}%{m68302}%{mc68000}%{m68010}%{m68020}%{mc68020}%{m68030}\
47 %{m68040}%{m68020-40:-m68040}%{m68020-60:-m68040}\
48 %{m68060}%{mcpu32}%{m68332}%{m5200}%{m5206e}%{m528x}%{m5307}%{m5407}%{mcfv4e}\
49 %{mcpu=*:-mcpu=%*}%{march=*:-march=%*}\
50 "
51
52 #define ASM_SPEC "%(asm_cpu_spec)"
53
54 #define EXTRA_SPECS                                     \
55   { "asm_cpu_spec", ASM_CPU_SPEC },                     \
56   SUBTARGET_EXTRA_SPECS
57
58 #define SUBTARGET_EXTRA_SPECS
59
60 /* Note that some other tm.h files include this one and then override
61    many of the definitions that relate to assembler syntax.  */
62
63 #define TARGET_CPU_CPP_BUILTINS()                                       \
64   do                                                                    \
65     {                                                                   \
66       builtin_define ("__m68k__");                                      \
67       builtin_define_std ("mc68000");                                   \
68       /* The other mc680x0 macros have traditionally been derived       \
69          from the tuning setting.  For example, -m68020-60 defines      \
70          m68060, even though it generates pure 68020 code.  */          \
71       switch (m68k_tune)                                                \
72         {                                                               \
73         case u68010:                                                    \
74           builtin_define_std ("mc68010");                               \
75           break;                                                        \
76                                                                         \
77         case u68020:                                                    \
78           builtin_define_std ("mc68020");                               \
79           break;                                                        \
80                                                                         \
81         case u68030:                                                    \
82           builtin_define_std ("mc68030");                               \
83           break;                                                        \
84                                                                         \
85         case u68040:                                                    \
86           builtin_define_std ("mc68040");                               \
87           break;                                                        \
88                                                                         \
89         case u68060:                                                    \
90           builtin_define_std ("mc68060");                               \
91           break;                                                        \
92                                                                         \
93         case u68020_60:                                                 \
94           builtin_define_std ("mc68060");                               \
95           /* Fall through.  */                                          \
96         case u68020_40:                                                 \
97           builtin_define_std ("mc68040");                               \
98           builtin_define_std ("mc68030");                               \
99           builtin_define_std ("mc68020");                               \
100           break;                                                        \
101                                                                         \
102         case ucpu32:                                                    \
103           builtin_define_std ("mc68332");                               \
104           builtin_define_std ("mcpu32");                                \
105           builtin_define_std ("mc68020");                               \
106           break;                                                        \
107                                                                         \
108         case ucfv2:                                                     \
109           builtin_define ("__mcfv2__");                                 \
110           break;                                                        \
111                                                                         \
112         case ucfv3:                                                     \
113           builtin_define ("__mcfv3__");                                 \
114           break;                                                        \
115                                                                         \
116         case ucfv4:                                                     \
117           builtin_define ("__mcfv4__");                                 \
118           break;                                                        \
119                                                                         \
120         case ucfv4e:                                                    \
121           builtin_define ("__mcfv4e__");                                \
122           break;                                                        \
123                                                                         \
124         case ucfv5:                                                     \
125           builtin_define ("__mcfv5__");                                 \
126           break;                                                        \
127                                                                         \
128         default:                                                        \
129           break;                                                        \
130         }                                                               \
131                                                                         \
132       if (TARGET_68881)                                                 \
133         builtin_define ("__HAVE_68881__");                              \
134                                                                         \
135       if (TARGET_COLDFIRE)                                              \
136         {                                                               \
137           const char *tmp;                                              \
138                                                                         \
139           tmp = m68k_cpp_cpu_ident ("cf");                              \
140           if (tmp)                                                      \
141             builtin_define (tmp);                                       \
142           tmp = m68k_cpp_cpu_family ("cf");                             \
143           if (tmp)                                                      \
144             builtin_define (tmp);                                       \
145           builtin_define ("__mcoldfire__");                             \
146                                                                         \
147           if (TARGET_ISAC)                                              \
148             builtin_define ("__mcfisac__");                             \
149           else if (TARGET_ISAB)                                         \
150             {                                                           \
151               builtin_define ("__mcfisab__");                           \
152               /* ISA_B: Legacy 5407 defines.  */                        \
153               builtin_define ("__mcf5400__");                           \
154               builtin_define ("__mcf5407__");                           \
155             }                                                           \
156           else if (TARGET_ISAAPLUS)                                     \
157             {                                                           \
158               builtin_define ("__mcfisaaplus__");                       \
159               /* ISA_A+: legacy defines.  */                            \
160               builtin_define ("__mcf528x__");                           \
161               builtin_define ("__mcf5200__");                           \
162             }                                                           \
163           else                                                          \
164             {                                                           \
165               builtin_define ("__mcfisaa__");                           \
166               /* ISA_A: legacy defines.  */                             \
167               switch (m68k_tune)                                        \
168                 {                                                       \
169                 case ucfv2:                                             \
170                   builtin_define ("__mcf5200__");                       \
171                   break;                                                \
172                                                                         \
173                 case ucfv3:                                             \
174                   builtin_define ("__mcf5307__");                       \
175                   builtin_define ("__mcf5300__");                       \
176                   break;                                                \
177                                                                         \
178                 default:                                                \
179                   break;                                                \
180                 }                                                       \
181             }                                                           \
182         }                                                               \
183                                                                         \
184       if (TARGET_COLDFIRE_FPU)                                          \
185         builtin_define ("__mcffpu__");                                  \
186                                                                         \
187       if (TARGET_CF_HWDIV)                                              \
188         builtin_define ("__mcfhwdiv__");                                \
189                                                                         \
190       if (TARGET_FIDOA)                                                 \
191         builtin_define ("__mfido__");                                   \
192                                                                         \
193       builtin_assert ("cpu=m68k");                                      \
194       builtin_assert ("machine=m68k");                                  \
195     }                                                                   \
196   while (0)
197
198 /* Classify the groups of pseudo-ops used to assemble QI, HI and SI
199    quantities.  */
200 #define INT_OP_STANDARD 0       /* .byte, .short, .long */
201 #define INT_OP_DOT_WORD 1       /* .byte, .word, .long */
202 #define INT_OP_NO_DOT   2       /* byte, short, long */
203 #define INT_OP_DC       3       /* dc.b, dc.w, dc.l */
204
205 /* Set the default.  */
206 #define INT_OP_GROUP INT_OP_DOT_WORD
207
208 /* Bit values used by m68k-devices.def to identify processor capabilities.  */
209 #define FL_BITFIELD  (1 << 0)    /* Support bitfield instructions.  */
210 #define FL_68881     (1 << 1)    /* (Default) support for 68881/2.  */
211 #define FL_COLDFIRE  (1 << 2)    /* ColdFire processor.  */
212 #define FL_CF_HWDIV  (1 << 3)    /* ColdFire hardware divide supported.  */
213 #define FL_CF_MAC    (1 << 4)    /* ColdFire MAC unit supported.  */
214 #define FL_CF_EMAC   (1 << 5)    /* ColdFire eMAC unit supported.  */
215 #define FL_CF_EMAC_B (1 << 6)    /* ColdFire eMAC-B unit supported.  */
216 #define FL_CF_USP    (1 << 7)    /* ColdFire User Stack Pointer supported.  */
217 #define FL_CF_FPU    (1 << 8)    /* ColdFire FPU supported.  */
218 #define FL_ISA_68000 (1 << 9)
219 #define FL_ISA_68010 (1 << 10)
220 #define FL_ISA_68020 (1 << 11)
221 #define FL_ISA_68040 (1 << 12)
222 #define FL_ISA_A     (1 << 13)
223 #define FL_ISA_APLUS (1 << 14)
224 #define FL_ISA_B     (1 << 15)
225 #define FL_ISA_C     (1 << 16)
226 #define FL_FIDOA     (1 << 17)
227 #define FL_MMU       0   /* Used by multilib machinery.  */
228
229 #define TARGET_68010            ((m68k_cpu_flags & FL_ISA_68010) != 0)
230 #define TARGET_68020            ((m68k_cpu_flags & FL_ISA_68020) != 0)
231 #define TARGET_68040            ((m68k_cpu_flags & FL_ISA_68040) != 0)
232 #define TARGET_COLDFIRE         ((m68k_cpu_flags & FL_COLDFIRE) != 0)
233 #define TARGET_COLDFIRE_FPU     (m68k_fpu == FPUTYPE_COLDFIRE)
234 #define TARGET_68881            (m68k_fpu == FPUTYPE_68881)
235 #define TARGET_FIDOA            ((m68k_cpu_flags & FL_FIDOA) != 0)
236
237 /* Size (in bytes) of FPU registers.  */
238 #define TARGET_FP_REG_SIZE      (TARGET_COLDFIRE ? 8 : 12)
239
240 #define TARGET_ISAAPLUS         ((m68k_cpu_flags & FL_ISA_APLUS) != 0)
241 #define TARGET_ISAB             ((m68k_cpu_flags & FL_ISA_B) != 0)
242 #define TARGET_ISAC             ((m68k_cpu_flags & FL_ISA_C) != 0)
243
244 #define TUNE_68000      (m68k_tune == u68000)
245 #define TUNE_68010      (m68k_tune == u68010)
246 #define TUNE_68000_10   (TUNE_68000 || TUNE_68010)
247 #define TUNE_68030      (m68k_tune == u68030 \
248                          || m68k_tune == u68020_40 \
249                          || m68k_tune == u68020_60)
250 #define TUNE_68040      (m68k_tune == u68040 \
251                          || m68k_tune == u68020_40 \
252                          || m68k_tune == u68020_60)
253 #define TUNE_68060      (m68k_tune == u68060 || m68k_tune == u68020_60)
254 #define TUNE_68040_60   (TUNE_68040 || TUNE_68060)
255 #define TUNE_CPU32      (m68k_tune == ucpu32)
256 #define TUNE_CFV2       (m68k_tune == ucfv2)
257
258 #define OVERRIDE_OPTIONS   override_options()
259
260 /* These are meant to be redefined in the host dependent files */
261 #define SUBTARGET_OVERRIDE_OPTIONS
262 \f
263 /* target machine storage layout */
264
265 /* "long double" is the same as "double" on ColdFire targets.  */
266
267 #define LONG_DOUBLE_TYPE_SIZE (TARGET_COLDFIRE ? 64 : 80)
268
269 /* We need to know the size of long double at compile-time in libgcc2.  */
270
271 #ifdef __mcoldfire__
272 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
273 #else
274 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 80
275 #endif
276
277 /* Set the value of FLT_EVAL_METHOD in float.h.  When using 68040 fp
278    instructions, we get proper intermediate rounding, otherwise we
279    get extended precision results.  */
280 #define TARGET_FLT_EVAL_METHOD ((TARGET_68040 || ! TARGET_68881) ? 0 : 2)
281
282 #define BITS_BIG_ENDIAN 1
283 #define BYTES_BIG_ENDIAN 1
284 #define WORDS_BIG_ENDIAN 1
285
286 #define UNITS_PER_WORD 4
287
288 #define PARM_BOUNDARY (TARGET_SHORT ? 16 : 32)
289 #define STACK_BOUNDARY 16
290 #define FUNCTION_BOUNDARY 16
291 #define EMPTY_FIELD_BOUNDARY 16
292 /* ColdFire strongly prefers a 32-bit aligned stack.  */
293 #define PREFERRED_STACK_BOUNDARY (TARGET_COLDFIRE ? 32 : 16)
294
295 /* No data type wants to be aligned rounder than this.
296    Most published ABIs say that ints should be aligned on 16-bit
297    boundaries, but CPUs with 32-bit busses get better performance
298    aligned on 32-bit boundaries.  ColdFires without a misalignment
299    module require 32-bit alignment.  */
300 #define BIGGEST_ALIGNMENT (TARGET_ALIGN_INT ? 32 : 16)
301
302 #define STRICT_ALIGNMENT (TARGET_STRICT_ALIGNMENT)
303
304 #define INT_TYPE_SIZE (TARGET_SHORT ? 16 : 32)
305
306 /* Define these to avoid dependence on meaning of `int'.  */
307 #define WCHAR_TYPE "long int"
308 #define WCHAR_TYPE_SIZE 32
309
310 /* Maximum number of library IDs we permit with -mid-shared-library.  */
311 #define MAX_LIBRARY_ID 255
312
313 \f
314 /* Standard register usage.  */
315
316 /* For the m68k, we give the data registers numbers 0-7,
317    the address registers numbers 010-017 (8-15),
318    and the 68881 floating point registers numbers 020-027 (16-23).
319    We also have a fake `arg-pointer' register 030 (24) used for
320    register elimination.  */
321 #define FIRST_PSEUDO_REGISTER 25
322
323 /* All m68k targets (except AmigaOS) use %a5 as the PIC register  */
324 #define PIC_OFFSET_TABLE_REGNUM                         \
325   (!flag_pic ? INVALID_REGNUM                           \
326    : reload_completed ? REGNO (pic_offset_table_rtx)    \
327    : PIC_REG)
328
329 /* 1 for registers that have pervasive standard uses
330    and are not available for the register allocator.
331    On the m68k, only the stack pointer is such.
332    Our fake arg-pointer is obviously fixed as well.  */
333 #define FIXED_REGISTERS        \
334  {/* Data registers.  */       \
335   0, 0, 0, 0, 0, 0, 0, 0,      \
336                                \
337   /* Address registers.  */    \
338   0, 0, 0, 0, 0, 0, 0, 1,      \
339                                \
340   /* Floating point registers  \
341      (if available).  */       \
342   0, 0, 0, 0, 0, 0, 0, 0,      \
343                                \
344   /* Arg pointer.  */          \
345   1 }
346
347 /* 1 for registers not available across function calls.
348    These must include the FIXED_REGISTERS and also any
349    registers that can be used without being saved.
350    The latter must include the registers where values are returned
351    and the register where structure-value addresses are passed.
352    Aside from that, you can include as many other registers as you like.  */
353 #define CALL_USED_REGISTERS     \
354  {/* Data registers.  */        \
355   1, 1, 0, 0, 0, 0, 0, 0,       \
356                                 \
357   /* Address registers.  */     \
358   1, 1, 0, 0, 0, 0, 0, 1,       \
359                                 \
360   /* Floating point registers   \
361      (if available).  */        \
362   1, 1, 0, 0, 0, 0, 0, 0,       \
363                                 \
364   /* Arg pointer.  */           \
365   1 }
366
367 #define REG_ALLOC_ORDER         \
368 { /* d0/d1/a0/a1 */             \
369   0, 1, 8, 9,                   \
370   /* d2-d7 */                   \
371   2, 3, 4, 5, 6, 7,             \
372   /* a2-a7/arg */               \
373   10, 11, 12, 13, 14, 15, 24,   \
374   /* fp0-fp7 */                 \
375   16, 17, 18, 19, 20, 21, 22, 23\
376 }
377
378
379 /* Make sure everything's fine if we *don't* have a given processor.
380    This assumes that putting a register in fixed_regs will keep the
381    compiler's mitts completely off it.  We don't bother to zero it out
382    of register classes.  */
383 #define CONDITIONAL_REGISTER_USAGE                              \
384 {                                                               \
385   int i;                                                        \
386   HARD_REG_SET x;                                               \
387   if (!TARGET_HARD_FLOAT)                                       \
388     {                                                           \
389       COPY_HARD_REG_SET (x, reg_class_contents[(int)FP_REGS]);  \
390       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)               \
391         if (TEST_HARD_REG_BIT (x, i))                           \
392           fixed_regs[i] = call_used_regs[i] = 1;                \
393     }                                                           \
394   if (flag_pic)                                                 \
395     fixed_regs[PIC_REG] = call_used_regs[PIC_REG] = 1;          \
396 }
397
398 /* On the m68k, ordinary registers hold 32 bits worth;
399    for the 68881 registers, a single register is always enough for
400    anything that can be stored in them at all.  */
401 #define HARD_REGNO_NREGS(REGNO, MODE)   \
402   ((REGNO) >= 16 ? GET_MODE_NUNITS (MODE)       \
403    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
404
405 /* A C expression that is nonzero if hard register NEW_REG can be
406    considered for use as a rename register for OLD_REG register.  */
407
408 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
409   m68k_hard_regno_rename_ok (OLD_REG, NEW_REG)
410
411 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
412   m68k_regno_mode_ok ((REGNO), (MODE))
413
414 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
415   m68k_secondary_reload_class (CLASS, MODE, X)
416
417 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
418   (! TARGET_HARD_FLOAT                                  \
419    || ((GET_MODE_CLASS (MODE1) == MODE_FLOAT            \
420         || GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)        \
421        == (GET_MODE_CLASS (MODE2) == MODE_FLOAT         \
422            || GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT)))
423
424 /* Specify the registers used for certain standard purposes.
425    The values of these macros are register numbers.  */
426
427 #define STACK_POINTER_REGNUM 15
428
429 /* Most m68k targets use %a6 as a frame pointer.  The AmigaOS
430    ABI uses %a6 for shared library calls, therefore the frame
431    pointer is shifted to %a5 on this target.  */
432 #define FRAME_POINTER_REGNUM 14
433
434 #define FRAME_POINTER_REQUIRED 0
435
436 /* Base register for access to arguments of the function.
437  * This isn't a hardware register. It will be eliminated to the
438  * stack pointer or frame pointer.
439  */
440 #define ARG_POINTER_REGNUM 24
441
442 #define STATIC_CHAIN_REGNUM 8
443 #define M68K_STATIC_CHAIN_REG_NAME REGISTER_PREFIX "a0"
444
445 /* Register in which address to store a structure value
446    is passed to a function.  */
447 #define M68K_STRUCT_VALUE_REGNUM 9
448
449 \f
450
451 /* The m68k has three kinds of registers, so eight classes would be
452    a complete set.  One of them is not needed.  */
453 enum reg_class {
454   NO_REGS, DATA_REGS,
455   ADDR_REGS, FP_REGS,
456   GENERAL_REGS, DATA_OR_FP_REGS,
457   ADDR_OR_FP_REGS, ALL_REGS,
458   LIM_REG_CLASSES };
459
460 #define N_REG_CLASSES (int) LIM_REG_CLASSES
461
462 #define REG_CLASS_NAMES \
463  { "NO_REGS", "DATA_REGS",              \
464    "ADDR_REGS", "FP_REGS",              \
465    "GENERAL_REGS", "DATA_OR_FP_REGS",   \
466    "ADDR_OR_FP_REGS", "ALL_REGS" }
467
468 #define REG_CLASS_CONTENTS \
469 {                                       \
470   {0x00000000},  /* NO_REGS */          \
471   {0x000000ff},  /* DATA_REGS */        \
472   {0x0100ff00},  /* ADDR_REGS */        \
473   {0x00ff0000},  /* FP_REGS */          \
474   {0x0100ffff},  /* GENERAL_REGS */     \
475   {0x00ff00ff},  /* DATA_OR_FP_REGS */  \
476   {0x01ffff00},  /* ADDR_OR_FP_REGS */  \
477   {0x01ffffff},  /* ALL_REGS */         \
478 }
479
480 extern enum reg_class regno_reg_class[];
481 #define REGNO_REG_CLASS(REGNO) (regno_reg_class[(REGNO)])
482 #define INDEX_REG_CLASS GENERAL_REGS
483 #define BASE_REG_CLASS ADDR_REGS
484
485 /* We do a trick here to modify the effective constraints on the
486    machine description; we zorch the constraint letters that aren't
487    appropriate for a specific target.  This allows us to guarantee
488    that a specific kind of register will not be used for a given target
489    without fiddling with the register classes above.  */
490 #define REG_CLASS_FROM_LETTER(C) \
491   ((C) == 'a' ? ADDR_REGS :                     \
492    ((C) == 'd' ? DATA_REGS :                    \
493     ((C) == 'f' ? (TARGET_HARD_FLOAT ?          \
494                    FP_REGS : NO_REGS) :         \
495      NO_REGS)))
496
497 /* For the m68k, `I' is used for the range 1 to 8
498    allowed as immediate shift counts and in addq.
499    `J' is used for the range of signed numbers that fit in 16 bits.
500    `K' is for numbers that moveq can't handle.
501    `L' is for range -8 to -1, range of values that can be added with subq.
502    `M' is for numbers that moveq+notb can't handle.
503    'N' is for range 24 to 31, rotatert:SI 8 to 1 expressed as rotate.
504    'O' is for 16 (for rotate using swap).
505    'P' is for range 8 to 15, rotatert:HI 8 to 1 expressed as rotate.
506    'R' is for numbers that mov3q can handle.  */
507 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
508   ((C) == 'I' ? (VALUE) > 0 && (VALUE) <= 8 : \
509    (C) == 'J' ? (VALUE) >= -0x8000 && (VALUE) <= 0x7FFF : \
510    (C) == 'K' ? (VALUE) < -0x80 || (VALUE) >= 0x80 : \
511    (C) == 'L' ? (VALUE) < 0 && (VALUE) >= -8 : \
512    (C) == 'M' ? (VALUE) < -0x100 || (VALUE) >= 0x100 : \
513    (C) == 'N' ? (VALUE) >= 24 && (VALUE) <= 31 : \
514    (C) == 'O' ? (VALUE) == 16 : \
515    (C) == 'P' ? (VALUE) >= 8 && (VALUE) <= 15 : \
516    (C) == 'R' ? valid_mov3q_const (VALUE) : 0)
517
518 /* "G" defines all of the floating constants that are *NOT* 68881
519    constants.  This is so 68881 constants get reloaded and the
520    fpmovecr is used.  */
521 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
522   ((C) == 'G' ? ! (TARGET_68881 && standard_68881_constant_p (VALUE)) : 0 )
523
524 /* `Q' means address register indirect addressing mode.
525    `S' is for operands that satisfy 'm' when -mpcrel is in effect.
526    `T' is for operands that satisfy 's' when -mpcrel is not in effect.
527    `U' is for register offset addressing.
528    `W' is for const_call_operands.  */
529 #define EXTRA_CONSTRAINT(OP,CODE)                       \
530   ((CODE) == 'S'                                        \
531    ? (TARGET_PCREL                                      \
532       && GET_CODE (OP) == MEM                           \
533       && (GET_CODE (XEXP (OP, 0)) == SYMBOL_REF         \
534           || GET_CODE (XEXP (OP, 0)) == LABEL_REF       \
535           || GET_CODE (XEXP (OP, 0)) == CONST))         \
536    :                                                    \
537    (CODE) == 'T'                                        \
538    ? (!flag_pic                                         \
539       && (GET_CODE (OP) == SYMBOL_REF                   \
540           || GET_CODE (OP) == LABEL_REF                 \
541           || GET_CODE (OP) == CONST))                   \
542    :                                                    \
543    (CODE) == 'Q'                                        \
544    ? m68k_matches_q_p (OP)                              \
545    :                                                    \
546    (CODE) == 'U'                                        \
547    ? m68k_matches_u_p (OP)                              \
548    :                                                    \
549    (CODE) == 'W'                                        \
550    ? const_call_operand (OP, VOIDmode)                  \
551    : 0)
552
553 #define PREFERRED_RELOAD_CLASS(X,CLASS) \
554   m68k_preferred_reload_class (X, CLASS)
555
556 /* On the m68k, this is the size of MODE in words,
557    except in the FP regs, where a single reg is always enough.  */
558 #define CLASS_MAX_NREGS(CLASS, MODE)    \
559  ((CLASS) == FP_REGS ? 1 \
560   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
561
562 /* Moves between fp regs and other regs are two insns.  */
563 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)        \
564   ((((CLASS1) == FP_REGS) != ((CLASS2) == FP_REGS)) ? 4 : 2)
565 \f
566 /* Stack layout; function entry, exit and calling.  */
567
568 #define STACK_GROWS_DOWNWARD 1
569 #define FRAME_GROWS_DOWNWARD 1
570 #define STARTING_FRAME_OFFSET 0
571
572 /* On the 680x0, sp@- in a byte insn really pushes a word.
573    On the ColdFire, sp@- in a byte insn pushes just a byte.  */
574 #define PUSH_ROUNDING(BYTES) (TARGET_COLDFIRE ? BYTES : ((BYTES) + 1) & ~1)
575
576 #define FIRST_PARM_OFFSET(FNDECL) 8
577
578 /* On the 68000, the RTS insn cannot pop anything.
579    On the 68010, the RTD insn may be used to pop them if the number
580      of args is fixed, but if the number is variable then the caller
581      must pop them all.  RTD can't be used for library calls now
582      because the library is compiled with the Unix compiler.
583    Use of RTD is a selectable option, since it is incompatible with
584    standard Unix calling sequences.  If the option is not selected,
585    the caller must always pop the args.  */
586 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE)   \
587   ((TARGET_RTD && (!(FUNDECL) || TREE_CODE (FUNDECL) != IDENTIFIER_NODE)        \
588     && (TYPE_ARG_TYPES (FUNTYPE) == 0                           \
589         || (TREE_VALUE (tree_last (TYPE_ARG_TYPES (FUNTYPE)))   \
590             == void_type_node)))                                \
591    ? (SIZE) : 0)
592
593 /* On the m68k the return value defaults to D0.  */
594 #define FUNCTION_VALUE(VALTYPE, FUNC)  \
595   gen_rtx_REG (TYPE_MODE (VALTYPE), 0)
596
597 /* On the m68k the return value defaults to D0.  */
598 #define LIBCALL_VALUE(MODE)  gen_rtx_REG (MODE, 0)
599
600 /* On the m68k, D0 is usually the only register used.  */
601 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 0)
602
603 /* Define this to be true when FUNCTION_VALUE_REGNO_P is true for
604    more than one register.
605    XXX This macro is m68k specific and used only for m68kemb.h.  */
606 #define NEEDS_UNTYPED_CALL 0
607
608 /* On the m68k, all arguments are usually pushed on the stack.  */
609 #define FUNCTION_ARG_REGNO_P(N) 0
610 \f
611 /* On the m68k, this is a single integer, which is a number of bytes
612    of arguments scanned so far.  */
613 #define CUMULATIVE_ARGS int
614
615 /* On the m68k, the offset starts at 0.  */
616 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
617  ((CUM) = 0)
618
619 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
620  ((CUM) += ((MODE) != BLKmode                   \
621             ? (GET_MODE_SIZE (MODE) + 3) & ~3   \
622             : (int_size_in_bytes (TYPE) + 3) & ~3))
623
624 /* On the m68k all args are always pushed.  */
625 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) 0
626
627 #define FUNCTION_PROFILER(FILE, LABELNO)  \
628   asm_fprintf (FILE, "\tlea %LLP%d,%Ra0\n\tjsr mcount\n", (LABELNO))
629
630 #define EXIT_IGNORE_STACK 1
631
632 /* Output assembler code for a block containing the constant parts
633    of a trampoline, leaving space for the variable parts.
634
635    On the m68k, the trampoline looks like this:
636      movl #STATIC,a0
637      jmp  FUNCTION
638
639    WARNING: Targets that may run on 68040+ cpus must arrange for
640    the instruction cache to be flushed.  Previous incarnations of
641    the m68k trampoline code attempted to get around this by either
642    using an out-of-line transfer function or pc-relative data, but
643    the fact remains that the code to jump to the transfer function
644    or the code to load the pc-relative data needs to be flushed
645    just as much as the "variable" portion of the trampoline.
646    Recognizing that a cache flush is going to be required anyway,
647    dispense with such notions and build a smaller trampoline.
648
649    Since more instructions are required to move a template into
650    place than to create it on the spot, don't use a template.  */
651
652 #define TRAMPOLINE_SIZE 12
653 #define TRAMPOLINE_ALIGNMENT 16
654
655 /* Targets redefine this to invoke code to either flush the cache,
656    or enable stack execution (or both).  */
657 #ifndef FINALIZE_TRAMPOLINE
658 #define FINALIZE_TRAMPOLINE(TRAMP)
659 #endif
660
661 /* We generate a two-instructions program at address TRAMP :
662         movea.l &CXT,%a0
663         jmp FNADDR  */
664 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
665 {                                                                       \
666   emit_move_insn (gen_rtx_MEM (HImode, TRAMP),                          \
667                   GEN_INT(0x207C + ((STATIC_CHAIN_REGNUM-8) << 9)));    \
668   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 2)), CXT); \
669   emit_move_insn (gen_rtx_MEM (HImode, plus_constant (TRAMP, 6)),       \
670                   GEN_INT(0x4EF9));                                     \
671   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 8)), FNADDR); \
672   FINALIZE_TRAMPOLINE(TRAMP);                                           \
673 }
674
675 /* This is the library routine that is used to transfer control from the
676    trampoline to the actual nested function.  It is defined for backward
677    compatibility, for linking with object code that used the old trampoline
678    definition.
679
680    A colon is used with no explicit operands to cause the template string
681    to be scanned for %-constructs.
682
683    The function name __transfer_from_trampoline is not actually used.
684    The function definition just permits use of "asm with operands"
685    (though the operand list is empty).  */
686 #define TRANSFER_FROM_TRAMPOLINE                                \
687 void                                                            \
688 __transfer_from_trampoline ()                                   \
689 {                                                               \
690   register char *a0 asm (M68K_STATIC_CHAIN_REG_NAME);           \
691   asm (GLOBAL_ASM_OP "___trampoline");                          \
692   asm ("___trampoline:");                                       \
693   asm volatile ("move%.l %0,%@" : : "m" (a0[22]));              \
694   asm volatile ("move%.l %1,%0" : "=a" (a0) : "m" (a0[18]));    \
695   asm ("rts":);                                                 \
696 }
697 \f
698 /* There are two registers that can always be eliminated on the m68k.
699    The frame pointer and the arg pointer can be replaced by either the
700    hard frame pointer or to the stack pointer, depending upon the
701    circumstances.  The hard frame pointer is not used before reload and
702    so it is not eligible for elimination.  */
703 #define ELIMINABLE_REGS                                 \
704 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM },          \
705  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM },          \
706  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM }}
707
708 #define CAN_ELIMINATE(FROM, TO) \
709   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
710
711 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
712   (OFFSET) = m68k_initial_elimination_offset(FROM, TO)
713 \f
714 /* Addressing modes, and classification of registers for them.  */
715
716 #define HAVE_POST_INCREMENT 1
717 #define HAVE_PRE_DECREMENT 1
718
719 /* Macros to check register numbers against specific register classes.  */
720
721 /* True for data registers, D0 through D7.  */
722 #define DATA_REGNO_P(REGNO) ((unsigned int) (REGNO) < 8)
723
724 /* True for address registers, A0 through A7.  */
725 #define ADDRESS_REGNO_P(REGNO) (((unsigned int) (REGNO) - 8) < 8)
726
727 /* True for integer registers, D0 through D7 and A0 through A7.  */
728 #define INT_REGNO_P(REGNO) ((unsigned int) (REGNO) < 16)
729
730 /* True for floating point registers, FP0 through FP7.  */
731 #define FP_REGNO_P(REGNO) (((unsigned int) (REGNO) - 16) < 8)
732
733 #define REGNO_OK_FOR_INDEX_P(REGNO)                     \
734   (INT_REGNO_P (REGNO)                                  \
735    || INT_REGNO_P (reg_renumber[REGNO]))
736
737 #define REGNO_OK_FOR_BASE_P(REGNO)                      \
738   (ADDRESS_REGNO_P (REGNO)                              \
739    || ADDRESS_REGNO_P (reg_renumber[REGNO]))
740
741 #define REGNO_OK_FOR_DATA_P(REGNO)                      \
742   (DATA_REGNO_P (REGNO)                                 \
743    || DATA_REGNO_P (reg_renumber[REGNO]))
744
745 #define REGNO_OK_FOR_FP_P(REGNO)                        \
746   (FP_REGNO_P (REGNO)                                   \
747    || FP_REGNO_P (reg_renumber[REGNO]))
748
749 /* Now macros that check whether X is a register and also,
750    strictly, whether it is in a specified class.
751
752    These macros are specific to the m68k, and may be used only
753    in code for printing assembler insns and in conditions for
754    define_optimization.  */
755
756 /* 1 if X is a data register.  */
757 #define DATA_REG_P(X) (REG_P (X) && REGNO_OK_FOR_DATA_P (REGNO (X)))
758
759 /* 1 if X is an fp register.  */
760 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
761
762 /* 1 if X is an address register  */
763 #define ADDRESS_REG_P(X) (REG_P (X) && REGNO_OK_FOR_BASE_P (REGNO (X)))
764 \f
765 /* True if SYMBOL + OFFSET constants must refer to something within
766    SYMBOL's section.  */
767 #ifndef M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P
768 #define M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P 0
769 #endif
770
771 #define MAX_REGS_PER_ADDRESS 2
772
773 #define CONSTANT_ADDRESS_P(X)                                           \
774   ((GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF             \
775     || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST               \
776     || GET_CODE (X) == HIGH)                                            \
777    && LEGITIMATE_CONSTANT_P (X))
778
779 /* Nonzero if the constant value X is a legitimate general operand.
780    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
781 #define LEGITIMATE_CONSTANT_P(X)                                \
782   (GET_MODE (X) != XFmode                                       \
783    && !m68k_illegitimate_symbolic_constant_p (X))
784
785 #ifndef REG_OK_STRICT
786 #define REG_STRICT_P 0
787 #else
788 #define REG_STRICT_P 1
789 #endif
790
791 #define LEGITIMATE_PIC_OPERAND_P(X)                             \
792   (!symbolic_operand (X, VOIDmode)                              \
793    || (TARGET_PCREL && REG_STRICT_P))
794
795 #define REG_OK_FOR_BASE_P(X) \
796   m68k_legitimate_base_reg_p (X, REG_STRICT_P)
797
798 #define REG_OK_FOR_INDEX_P(X) \
799   m68k_legitimate_index_reg_p (X, REG_STRICT_P)
800
801 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
802   do                                                                    \
803     {                                                                   \
804       if (m68k_legitimate_address_p (MODE, X, REG_STRICT_P))            \
805         goto ADDR;                                                      \
806     }                                                                   \
807   while (0)
808
809 /* Don't call memory_address_noforce for the address to fetch
810    the switch offset.  This address is ok as it stands,
811    but memory_address_noforce would alter it.  */
812 #define PIC_CASE_VECTOR_ADDRESS(index) index
813 \f
814 /* For the 68000, we handle X+REG by loading X into a register R and
815    using R+REG.  R will go in an address reg and indexing will be used.
816    However, if REG is a broken-out memory address or multiplication,
817    nothing needs to be done because REG can certainly go in an address reg.  */
818 #define COPY_ONCE(Y) if (!copied) { Y = copy_rtx (Y); copied = ch = 1; }
819 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)   \
820 { register int ch = (X) != (OLDX);                                      \
821   if (GET_CODE (X) == PLUS)                                             \
822     { int copied = 0;                                                   \
823       if (GET_CODE (XEXP (X, 0)) == MULT)                               \
824         { COPY_ONCE (X); XEXP (X, 0) = force_operand (XEXP (X, 0), 0);} \
825       if (GET_CODE (XEXP (X, 1)) == MULT)                               \
826         { COPY_ONCE (X); XEXP (X, 1) = force_operand (XEXP (X, 1), 0);} \
827       if (ch && GET_CODE (XEXP (X, 1)) == REG                           \
828           && GET_CODE (XEXP (X, 0)) == REG)                             \
829         { if (TARGET_COLDFIRE_FPU                                       \
830               && GET_MODE_CLASS (MODE) == MODE_FLOAT)                   \
831             { COPY_ONCE (X); X = force_operand (X, 0);}                 \
832           goto WIN; }                                                   \
833       if (ch) { GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN); }              \
834       if (GET_CODE (XEXP (X, 0)) == REG                                 \
835                || (GET_CODE (XEXP (X, 0)) == SIGN_EXTEND                \
836                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == REG           \
837                    && GET_MODE (XEXP (XEXP (X, 0), 0)) == HImode))      \
838         { register rtx temp = gen_reg_rtx (Pmode);                      \
839           register rtx val = force_operand (XEXP (X, 1), 0);            \
840           emit_move_insn (temp, val);                                   \
841           COPY_ONCE (X);                                                \
842           XEXP (X, 1) = temp;                                           \
843           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
844               && GET_CODE (XEXP (X, 0)) == REG)                         \
845             X = force_operand (X, 0);                                   \
846           goto WIN; }                                                   \
847       else if (GET_CODE (XEXP (X, 1)) == REG                            \
848                || (GET_CODE (XEXP (X, 1)) == SIGN_EXTEND                \
849                    && GET_CODE (XEXP (XEXP (X, 1), 0)) == REG           \
850                    && GET_MODE (XEXP (XEXP (X, 1), 0)) == HImode))      \
851         { register rtx temp = gen_reg_rtx (Pmode);                      \
852           register rtx val = force_operand (XEXP (X, 0), 0);            \
853           emit_move_insn (temp, val);                                   \
854           COPY_ONCE (X);                                                \
855           XEXP (X, 0) = temp;                                           \
856           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
857               && GET_CODE (XEXP (X, 1)) == REG)                         \
858             X = force_operand (X, 0);                                   \
859           goto WIN; }}}
860
861 /* On the 68000, only predecrement and postincrement address depend thus
862    (the amount of decrement or increment being the length of the operand).
863    These are now treated generically in recog.c.  */
864 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)
865 \f
866 #define CASE_VECTOR_MODE HImode
867 #define CASE_VECTOR_PC_RELATIVE 1
868
869 #define DEFAULT_SIGNED_CHAR 1
870 #define MOVE_MAX 4
871 #define SLOW_BYTE_ACCESS 0
872
873 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
874
875 /* The ColdFire FF1 instruction returns 32 for zero. */
876 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = 32, 1)
877
878 #define STORE_FLAG_VALUE (-1)
879
880 #define Pmode SImode
881 #define FUNCTION_MODE QImode
882
883 \f
884 /* Tell final.c how to eliminate redundant test instructions.  */
885
886 /* Here we define machine-dependent flags and fields in cc_status
887    (see `conditions.h').  */
888
889 /* Set if the cc value is actually in the 68881, so a floating point
890    conditional branch must be output.  */
891 #define CC_IN_68881 04000
892
893 /* On the 68000, all the insns to store in an address register fail to
894    set the cc's.  However, in some cases these instructions can make it
895    possibly invalid to use the saved cc's.  In those cases we clear out
896    some or all of the saved cc's so they won't be used.  */
897 #define NOTICE_UPDATE_CC(EXP,INSN) notice_update_cc (EXP, INSN)
898
899 #define OUTPUT_JUMP(NORMAL, FLOAT, NO_OV)  \
900 do { if (cc_prev_status.flags & CC_IN_68881)                    \
901     return FLOAT;                                               \
902   if (cc_prev_status.flags & CC_NO_OVERFLOW)                    \
903     return NO_OV;                                               \
904   return NORMAL; } while (0)
905 \f
906 /* Control the assembler format that we output.  */
907
908 #define ASM_APP_ON "#APP\n"
909 #define ASM_APP_OFF "#NO_APP\n"
910 #define TEXT_SECTION_ASM_OP "\t.text"
911 #define DATA_SECTION_ASM_OP "\t.data"
912 #define GLOBAL_ASM_OP "\t.globl\t"
913 #define REGISTER_PREFIX ""
914 #define LOCAL_LABEL_PREFIX ""
915 #define USER_LABEL_PREFIX "_"
916 #define IMMEDIATE_PREFIX "#"
917
918 #define REGISTER_NAMES \
919 {REGISTER_PREFIX"d0", REGISTER_PREFIX"d1", REGISTER_PREFIX"d2", \
920  REGISTER_PREFIX"d3", REGISTER_PREFIX"d4", REGISTER_PREFIX"d5", \
921  REGISTER_PREFIX"d6", REGISTER_PREFIX"d7",                      \
922  REGISTER_PREFIX"a0", REGISTER_PREFIX"a1", REGISTER_PREFIX"a2", \
923  REGISTER_PREFIX"a3", REGISTER_PREFIX"a4", REGISTER_PREFIX"a5", \
924  REGISTER_PREFIX"a6", REGISTER_PREFIX"sp",                      \
925  REGISTER_PREFIX"fp0", REGISTER_PREFIX"fp1", REGISTER_PREFIX"fp2", \
926  REGISTER_PREFIX"fp3", REGISTER_PREFIX"fp4", REGISTER_PREFIX"fp5", \
927  REGISTER_PREFIX"fp6", REGISTER_PREFIX"fp7", REGISTER_PREFIX"argptr" }
928
929 #define M68K_FP_REG_NAME REGISTER_PREFIX"fp"
930
931 /* Return a register name by index, handling %fp nicely.
932    We don't replace %fp for targets that don't map it to %a6
933    since it may confuse GAS.  */
934 #define M68K_REGNAME(r) ( \
935   ((FRAME_POINTER_REGNUM == 14) \
936     && ((r) == FRAME_POINTER_REGNUM) \
937     && frame_pointer_needed) ? \
938     M68K_FP_REG_NAME : reg_names[(r)])
939
940 /* On the Sun-3, the floating point registers have numbers
941    18 to 25, not 16 to 23 as they do in the compiler.  */
942 #define DBX_REGISTER_NUMBER(REGNO) ((REGNO) < 16 ? (REGNO) : (REGNO) + 2)
943
944 /* Before the prologue, RA is at 0(%sp).  */
945 #define INCOMING_RETURN_ADDR_RTX \
946   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
947
948 /* After the prologue, RA is at 4(AP) in the current frame.  */
949 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
950   ((COUNT) == 0                                                            \
951    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, UNITS_PER_WORD)) \
952    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
953
954 /* We must not use the DBX register numbers for the DWARF 2 CFA column
955    numbers because that maps to numbers beyond FIRST_PSEUDO_REGISTER.
956    Instead use the identity mapping.  */
957 #define DWARF_FRAME_REGNUM(REG) \
958   (INT_REGNO_P (REG) || FP_REGNO_P (REG) ? (REG) : INVALID_REGNUM)
959
960 /* The return column was originally 24, but gcc used 25 for a while too.
961    Define both registers 24 and 25 as Pmode ones and use 24 in our own
962    unwind information.  */
963 #define DWARF_FRAME_REGISTERS 25
964 #define DWARF_FRAME_RETURN_COLUMN 24
965 #define DWARF_ALT_FRAME_RETURN_COLUMN 25
966
967 /* Before the prologue, the top of the frame is at 4(%sp).  */
968 #define INCOMING_FRAME_SP_OFFSET 4
969
970 /* All registers are live on exit from an interrupt routine.  */
971 #define EPILOGUE_USES(REGNO) \
972   (reload_completed && m68k_interrupt_function_p (current_function_decl))
973
974 /* Describe how we implement __builtin_eh_return.  */
975 #define EH_RETURN_DATA_REGNO(N) \
976   ((N) < 2 ? (N) : INVALID_REGNUM)
977 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, A0_REG)
978 #define EH_RETURN_HANDLER_RTX                                       \
979   gen_rtx_MEM (Pmode,                                               \
980                gen_rtx_PLUS (Pmode, arg_pointer_rtx,                \
981                              plus_constant (EH_RETURN_STACKADJ_RTX, \
982                                             UNITS_PER_WORD)))
983
984 /* Select a format to encode pointers in exception handling data.  CODE
985    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
986    true if the symbol may be affected by dynamic relocations.
987
988    TARGET_ID_SHARED_LIBRARY and TARGET_SEP_DATA are designed to support
989    a read-only text segment without imposing a fixed gap between the
990    text and data segments.  As a result, the text segment cannot refer
991    to anything in the data segment, even in PC-relative form.  Because
992    .eh_frame refers to both code and data, it follows that .eh_frame
993    must be in the data segment itself, and that the offset between
994    .eh_frame and code will not be a link-time constant.
995
996    In theory, we could create a read-only .eh_frame by using DW_EH_PE_pcrel
997    | DW_EH_PE_indirect for all code references.  However, gcc currently
998    handles indirect references using a per-TU constant pool.  This means
999    that if a function and its eh_frame are removed by the linker, the
1000    eh_frame's indirect references to the removed function will not be
1001    removed, leading to an unresolved symbol error.
1002
1003    It isn't clear that any -msep-data or -mid-shared-library target
1004    would benefit from a read-only .eh_frame anyway.  In particular,
1005    no known target that supports these options has a feature like
1006    PT_GNU_RELRO.  Without any such feature to motivate them, indirect
1007    references would be unnecessary bloat, so we simply use an absolute
1008    pointer for code and global references.  We still use pc-relative
1009    references to data, as this avoids a relocation.  */
1010 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                         \
1011   (flag_pic                                                                \
1012    && !((TARGET_ID_SHARED_LIBRARY || TARGET_SEP_DATA)                      \
1013         && ((GLOBAL) || (CODE)))                                           \
1014    ? ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4 \
1015    : DW_EH_PE_absptr)
1016
1017 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1018   asm_fprintf (FILE, "%U%s", NAME)
1019
1020 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1021   sprintf (LABEL, "*%s%s%ld", LOCAL_LABEL_PREFIX, PREFIX, (long)(NUM))
1022
1023 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)                 \
1024   asm_fprintf (FILE, (MOTOROLA                          \
1025                       ? "\tmove.l %s,-(%Rsp)\n"         \
1026                       : "\tmovel %s,%Rsp@-\n"),         \
1027                reg_names[REGNO])
1028
1029 #define ASM_OUTPUT_REG_POP(FILE,REGNO)                  \
1030   asm_fprintf (FILE, (MOTOROLA                          \
1031                       ? "\tmove.l (%Rsp)+,%s\n"         \
1032                       : "\tmovel %Rsp@+,%s\n"),         \
1033                reg_names[REGNO])
1034
1035 /* The m68k does not use absolute case-vectors, but we must define this macro
1036    anyway.  */
1037 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1038   asm_fprintf (FILE, "\t.long %LL%d\n", VALUE)
1039
1040 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
1041   asm_fprintf (FILE, "\t.word %LL%d-%LL%d\n", VALUE, REL)
1042
1043 /* We don't have a way to align to more than a two-byte boundary, so do the
1044    best we can and don't complain.  */
1045 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1046   if ((LOG) >= 1)                       \
1047     fprintf (FILE, "\t.even\n");
1048
1049 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1050   fprintf (FILE, "\t.skip %u\n", (int)(SIZE))
1051
1052 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
1053 ( fputs (".comm ", (FILE)),                     \
1054   assemble_name ((FILE), (NAME)),               \
1055   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1056
1057 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE, ROUNDED)  \
1058 ( fputs (".lcomm ", (FILE)),                    \
1059   assemble_name ((FILE), (NAME)),               \
1060   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1061
1062 /* Output a float value (represented as a C double) as an immediate operand.
1063    This macro is m68k-specific.  */
1064 #define ASM_OUTPUT_FLOAT_OPERAND(CODE,FILE,VALUE)               \
1065  do {                                                           \
1066       if (CODE == 'f')                                          \
1067         {                                                       \
1068           char dstr[30];                                        \
1069           real_to_decimal (dstr, &(VALUE), sizeof (dstr), 9, 0); \
1070           asm_fprintf ((FILE), "%I0r%s", dstr);                 \
1071         }                                                       \
1072       else                                                      \
1073         {                                                       \
1074           long l;                                               \
1075           REAL_VALUE_TO_TARGET_SINGLE (VALUE, l);               \
1076           asm_fprintf ((FILE), "%I0x%lx", l);                   \
1077         }                                                       \
1078      } while (0)
1079
1080 /* Output a double value (represented as a C double) as an immediate operand.
1081    This macro is m68k-specific.  */
1082 #define ASM_OUTPUT_DOUBLE_OPERAND(FILE,VALUE)                           \
1083  do { char dstr[30];                                                    \
1084       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1085       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1086     } while (0)
1087
1088 /* Note, long double immediate operands are not actually
1089    generated by m68k.md.  */
1090 #define ASM_OUTPUT_LONG_DOUBLE_OPERAND(FILE,VALUE)                      \
1091  do { char dstr[30];                                                    \
1092       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1093       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1094     } while (0)
1095
1096 /* On the 68000, we use several CODE characters:
1097    '.' for dot needed in Motorola-style opcode names.
1098    '-' for an operand pushing on the stack:
1099        sp@-, -(sp) or -(%sp) depending on the style of syntax.
1100    '+' for an operand pushing on the stack:
1101        sp@+, (sp)+ or (%sp)+ depending on the style of syntax.
1102    '@' for a reference to the top word on the stack:
1103        sp@, (sp) or (%sp) depending on the style of syntax.
1104    '#' for an immediate operand prefix (# in MIT and Motorola syntax
1105        but & in SGS syntax).
1106    '!' for the fpcr register (used in some float-to-fixed conversions).
1107    '$' for the letter `s' in an op code, but only on the 68040.
1108    '&' for the letter `d' in an op code, but only on the 68040.
1109    '/' for register prefix needed by longlong.h.
1110    '?' for m68k_library_id_string
1111
1112    'b' for byte insn (no effect, on the Sun; this is for the ISI).
1113    'd' to force memory addressing to be absolute, not relative.
1114    'f' for float insn (print a CONST_DOUBLE as a float rather than in hex)
1115    'x' for float insn (print a CONST_DOUBLE as a float rather than in hex),
1116        or print pair of registers as rx:ry.  */
1117
1118 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)                               \
1119   ((CODE) == '.' || (CODE) == '#' || (CODE) == '-'                      \
1120    || (CODE) == '+' || (CODE) == '@' || (CODE) == '!'                   \
1121    || (CODE) == '$' || (CODE) == '&' || (CODE) == '/' || (CODE) == '?')
1122
1123
1124 /* See m68k.c for the m68k specific codes.  */
1125 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1126
1127 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
1128
1129 /* Values used in the MICROARCH argument to M68K_DEVICE.  */
1130 enum uarch_type
1131 {
1132   u68000,
1133   u68010,
1134   u68020,
1135   u68020_40,
1136   u68020_60,
1137   u68030,
1138   u68040,
1139   u68060,
1140   ucpu32,
1141   ucfv2,
1142   ucfv3,
1143   ucfv4,
1144   ucfv4e,
1145   ucfv5,
1146   unk_arch
1147 };
1148
1149 /* An enumeration of all supported target devices.  */
1150 enum target_device
1151 {
1152 #define M68K_DEVICE(NAME,ENUM_VALUE,FAMILY,MULTILIB,MICROARCH,ISA,FLAGS) \
1153   ENUM_VALUE,
1154 #include "m68k-devices.def"
1155 #undef M68K_DEVICE
1156   unk_device
1157 };
1158
1159 enum fpu_type
1160 {
1161   FPUTYPE_NONE,
1162   FPUTYPE_68881,
1163   FPUTYPE_COLDFIRE
1164 };
1165
1166 /* Variables in m68k.c; see there for details.  */
1167 extern const char *m68k_library_id_string;
1168 extern int m68k_last_compare_had_fp_operands;
1169 extern enum target_device m68k_cpu;
1170 extern enum uarch_type m68k_tune;
1171 extern enum fpu_type m68k_fpu;
1172 extern unsigned int m68k_cpu_flags;
1173 extern const char *m68k_symbolic_call;
1174 extern const char *m68k_symbolic_jump;