OSDN Git Service

5c5d59ebfb799d9d2f7696c33856e393010e4adc
[pf3gnuchains/gcc-fork.git] / gcc / config / m68k / m68k.h
1 /* Definitions of target machine for GCC for Motorola 680x0/ColdFire.
2    Copyright (C) 1987, 1988, 1993, 1994, 1995, 1996, 1997, 1998, 1999,
3    2000, 2001, 2002, 2003, 2004, 2005, 2006 Free Software Foundation, Inc.
4
5 This file is part of GCC.
6
7 GCC is free software; you can redistribute it and/or modify
8 it under the terms of the GNU General Public License as published by
9 the Free Software Foundation; either version 2, or (at your option)
10 any later version.
11
12 GCC is distributed in the hope that it will be useful,
13 but WITHOUT ANY WARRANTY; without even the implied warranty of
14 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
15 GNU General Public License for more details.
16
17 You should have received a copy of the GNU General Public License
18 along with GCC; see the file COPYING.  If not, write to
19 the Free Software Foundation, 51 Franklin Street, Fifth Floor,
20 Boston, MA 02110-1301, USA.  */
21
22 /* We need to have MOTOROLA always defined (either 0 or 1) because we use
23    if-statements and ?: on it.  This way we have compile-time error checking
24    for both the MOTOROLA and MIT code paths.  We do rely on the host compiler
25    to optimize away all constant tests.  */
26 #if MOTOROLA  /* Use the Motorola assembly syntax.  */
27 # define TARGET_VERSION fprintf (stderr, " (68k, Motorola syntax)")
28 #else
29 # define MOTOROLA 0  /* Use the MIT assembly syntax.  */
30 # define TARGET_VERSION fprintf (stderr, " (68k, MIT syntax)")
31 #endif
32
33 /* Handle --with-cpu default option from configure script.  */
34 #define OPTION_DEFAULT_SPECS                                            \
35   { "cpu",   "%{!mc68000:%{!m68000:%{!m68302:%{!m68010:%{!mc68020:%{!m68020:\
36 %{!m68030:%{!m68040:%{!m68020-40:%{!m68020-60:%{!m68060:%{!mcpu32:\
37 %{!m68332:%{!m5200:%{!m5206e:%{!m528x:%{!m5307:%{!m5407:%{!mcfv4e:\
38 %{!mcpu=*:%{!march=*:-%(VALUE)}}}}}}}}}}}}}}}}}}}}}" },
39
40 /* Pass flags to gas indicating which type of processor we have.  This
41    can be simplified when we can rely on the assembler supporting .cpu
42    and .arch directives.  */
43
44 #define ASM_CPU_SPEC "\
45 %{m68851}%{mno-68851} %{m68881}%{mno-68881} %{msoft-float:-mno-float} \
46 %{m68000}%{m68302}%{mc68000}%{m68010}%{m68020}%{mc68020}%{m68030}\
47 %{m68040}%{m68020-40:-m68040}%{m68020-60:-m68040}\
48 %{m68060}%{mcpu32}%{m68332}%{m5200}%{m5206e}%{m528x}%{m5307}%{m5407}%{mcfv4e}\
49 %{mcpu=*:-mcpu=%*}%{march=*:-march=%*}\
50 "
51
52 #define ASM_SPEC "%(asm_cpu_spec)"
53
54 #define EXTRA_SPECS                                     \
55   { "asm_cpu_spec", ASM_CPU_SPEC },                     \
56   SUBTARGET_EXTRA_SPECS
57
58 #define SUBTARGET_EXTRA_SPECS
59
60 /* Note that some other tm.h files include this one and then override
61    many of the definitions that relate to assembler syntax.  */
62
63 #define TARGET_CPU_CPP_BUILTINS()                                       \
64   do                                                                    \
65     {                                                                   \
66       builtin_define ("__m68k__");                                      \
67       builtin_define_std ("mc68000");                                   \
68       /* The other mc680x0 macros have traditionally been derived       \
69          from the tuning setting.  For example, -m68020-60 defines      \
70          m68060, even though it generates pure 68020 code.  */          \
71       switch (m68k_tune)                                                \
72         {                                                               \
73         case u68010:                                                    \
74           builtin_define_std ("mc68010");                               \
75           break;                                                        \
76                                                                         \
77         case u68020:                                                    \
78           builtin_define_std ("mc68020");                               \
79           break;                                                        \
80                                                                         \
81         case u68030:                                                    \
82           builtin_define_std ("mc68030");                               \
83           break;                                                        \
84                                                                         \
85         case u68040:                                                    \
86           builtin_define_std ("mc68040");                               \
87           break;                                                        \
88                                                                         \
89         case u68060:                                                    \
90           builtin_define_std ("mc68060");                               \
91           break;                                                        \
92                                                                         \
93         case u68020_60:                                                 \
94           builtin_define_std ("mc68060");                               \
95           /* Fall through.  */                                          \
96         case u68020_40:                                                 \
97           builtin_define_std ("mc68040");                               \
98           builtin_define_std ("mc68030");                               \
99           builtin_define_std ("mc68020");                               \
100           break;                                                        \
101                                                                         \
102         case ucpu32:                                                    \
103           builtin_define_std ("mc68332");                               \
104           builtin_define_std ("mcpu32");                                \
105           builtin_define_std ("mc68020");                               \
106           break;                                                        \
107                                                                         \
108         case ucfv2:                                                     \
109           builtin_define ("__mcfv2__");                                 \
110           break;                                                        \
111                                                                         \
112         case ucfv3:                                                     \
113           builtin_define ("__mcfv3__");                                 \
114           break;                                                        \
115                                                                         \
116         case ucfv4:                                                     \
117           builtin_define ("__mcfv4__");                                 \
118           break;                                                        \
119                                                                         \
120         case ucfv4e:                                                    \
121           builtin_define ("__mcfv4e__");                                \
122           break;                                                        \
123                                                                         \
124         case ucfv5:                                                     \
125           builtin_define ("__mcfv5__");                                 \
126           break;                                                        \
127                                                                         \
128         default:                                                        \
129           break;                                                        \
130         }                                                               \
131                                                                         \
132       if (TARGET_68881)                                                 \
133         builtin_define ("__HAVE_68881__");                              \
134                                                                         \
135       if (TARGET_COLDFIRE)                                              \
136         {                                                               \
137           const char *tmp;                                              \
138                                                                         \
139           tmp = m68k_cpp_cpu_ident ("cf");                              \
140           if (tmp)                                                      \
141             builtin_define (tmp);                                       \
142           tmp = m68k_cpp_cpu_family ("cf");                             \
143           if (tmp)                                                      \
144             builtin_define (tmp);                                       \
145           builtin_define ("__mcoldfire__");                             \
146                                                                         \
147           if (TARGET_ISAC)                                              \
148             builtin_define ("__mcfisac__");                             \
149           else if (TARGET_ISAB)                                         \
150             {                                                           \
151               builtin_define ("__mcfisab__");                           \
152               /* ISA_B: Legacy 5407 defines.  */                        \
153               builtin_define ("__mcf5400__");                           \
154               builtin_define ("__mcf5407__");                           \
155             }                                                           \
156           else if (TARGET_ISAAPLUS)                                     \
157             {                                                           \
158               builtin_define ("__mcfisaaplus__");                       \
159               /* ISA_A+: legacy defines.  */                            \
160               builtin_define ("__mcf528x__");                           \
161               builtin_define ("__mcf5200__");                           \
162             }                                                           \
163           else                                                          \
164             {                                                           \
165               builtin_define ("__mcfisaa__");                           \
166               /* ISA_A: legacy defines.  */                             \
167               switch (m68k_tune)                                        \
168                 {                                                       \
169                 case ucfv2:                                             \
170                   builtin_define ("__mcf5200__");                       \
171                   break;                                                \
172                                                                         \
173                 case ucfv3:                                             \
174                   builtin_define ("__mcf5307__");                       \
175                   builtin_define ("__mcf5300__");                       \
176                   break;                                                \
177                                                                         \
178                 default:                                                \
179                   break;                                                \
180                 }                                                       \
181             }                                                           \
182         }                                                               \
183                                                                         \
184       if (TARGET_COLDFIRE_FPU)                                          \
185         builtin_define ("__mcffpu__");                                  \
186                                                                         \
187       if (TARGET_CF_HWDIV)                                              \
188         builtin_define ("__mcfhwdiv__");                                \
189                                                                         \
190       builtin_assert ("cpu=m68k");                                      \
191       builtin_assert ("machine=m68k");                                  \
192     }                                                                   \
193   while (0)
194
195 /* Classify the groups of pseudo-ops used to assemble QI, HI and SI
196    quantities.  */
197 #define INT_OP_STANDARD 0       /* .byte, .short, .long */
198 #define INT_OP_DOT_WORD 1       /* .byte, .word, .long */
199 #define INT_OP_NO_DOT   2       /* byte, short, long */
200 #define INT_OP_DC       3       /* dc.b, dc.w, dc.l */
201
202 /* Set the default.  */
203 #define INT_OP_GROUP INT_OP_DOT_WORD
204
205 /* Bit values used by m68k-devices.def to identify processor capabilities.  */
206 #define FL_BITFIELD  (1 << 0)    /* Support bitfield instructions.  */
207 #define FL_68881     (1 << 1)    /* (Default) support for 68881/2.  */
208 #define FL_COLDFIRE  (1 << 2)    /* ColdFire processor.  */
209 #define FL_CF_HWDIV  (1 << 3)    /* ColdFire hardware divide supported.  */
210 #define FL_CF_MAC    (1 << 4)    /* ColdFire MAC unit supported.  */
211 #define FL_CF_EMAC   (1 << 5)    /* ColdFire eMAC unit supported.  */
212 #define FL_CF_EMAC_B (1 << 6)    /* ColdFire eMAC-B unit supported.  */
213 #define FL_CF_USP    (1 << 7)    /* ColdFire User Stack Pointer supported.  */
214 #define FL_CF_FPU    (1 << 8)    /* ColdFire FPU supported.  */
215 #define FL_ISA_68000 (1 << 9)
216 #define FL_ISA_68010 (1 << 10)
217 #define FL_ISA_68020 (1 << 11)
218 #define FL_ISA_68040 (1 << 12)
219 #define FL_ISA_A     (1 << 13)
220 #define FL_ISA_APLUS (1 << 14)
221 #define FL_ISA_B     (1 << 15)
222 #define FL_ISA_C     (1 << 16)
223 #define FL_MMU       0   /* Used by multilib machinery.  */
224
225 #define TARGET_68010            ((m68k_cpu_flags & FL_ISA_68010) != 0)
226 #define TARGET_68020            ((m68k_cpu_flags & FL_ISA_68020) != 0)
227 #define TARGET_68040            ((m68k_cpu_flags & FL_ISA_68040) != 0)
228 #define TARGET_COLDFIRE         ((m68k_cpu_flags & FL_COLDFIRE) != 0)
229 #define TARGET_COLDFIRE_FPU     (m68k_fpu == FPUTYPE_COLDFIRE)
230 #define TARGET_68881            (m68k_fpu == FPUTYPE_68881)
231
232 /* Size (in bytes) of FPU registers.  */
233 #define TARGET_FP_REG_SIZE      (TARGET_COLDFIRE ? 8 : 12)
234
235 #define TARGET_ISAAPLUS         ((m68k_cpu_flags & FL_ISA_APLUS) != 0)
236 #define TARGET_ISAB             ((m68k_cpu_flags & FL_ISA_B) != 0)
237 #define TARGET_ISAC             ((m68k_cpu_flags & FL_ISA_C) != 0)
238
239 #define TUNE_68000      (m68k_tune == u68000)
240 #define TUNE_68010      (m68k_tune == u68010)
241 #define TUNE_68000_10   (TUNE_68000 || TUNE_68010)
242 #define TUNE_68030      (m68k_tune == u68030 \
243                          || m68k_tune == u68020_40 \
244                          || m68k_tune == u68020_60)
245 #define TUNE_68040      (m68k_tune == u68040 \
246                          || m68k_tune == u68020_40 \
247                          || m68k_tune == u68020_60)
248 #define TUNE_68060      (m68k_tune == u68060 || m68k_tune == u68020_60)
249 #define TUNE_68040_60   (TUNE_68040 || TUNE_68060)
250 #define TUNE_CPU32      (m68k_tune == ucpu32)
251 #define TUNE_CFV2       (m68k_tune == ucfv2)
252
253 #define OVERRIDE_OPTIONS   override_options()
254
255 /* These are meant to be redefined in the host dependent files */
256 #define SUBTARGET_OVERRIDE_OPTIONS
257 \f
258 /* target machine storage layout */
259
260 /* "long double" is the same as "double" on ColdFire targets.  */
261
262 #define LONG_DOUBLE_TYPE_SIZE (TARGET_COLDFIRE ? 64 : 80)
263
264 /* We need to know the size of long double at compile-time in libgcc2.  */
265
266 #ifdef __mcoldfire__
267 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 64
268 #else
269 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 80
270 #endif
271
272 /* Set the value of FLT_EVAL_METHOD in float.h.  When using 68040 fp
273    instructions, we get proper intermediate rounding, otherwise we
274    get extended precision results.  */
275 #define TARGET_FLT_EVAL_METHOD ((TARGET_68040 || ! TARGET_68881) ? 0 : 2)
276
277 #define BITS_BIG_ENDIAN 1
278 #define BYTES_BIG_ENDIAN 1
279 #define WORDS_BIG_ENDIAN 1
280
281 #define UNITS_PER_WORD 4
282
283 #define PARM_BOUNDARY (TARGET_SHORT ? 16 : 32)
284 #define STACK_BOUNDARY 16
285 #define FUNCTION_BOUNDARY 16
286 #define EMPTY_FIELD_BOUNDARY 16
287 /* ColdFire strongly prefers a 32-bit aligned stack.  */
288 #define PREFERRED_STACK_BOUNDARY (TARGET_COLDFIRE ? 32 : 16)
289
290 /* No data type wants to be aligned rounder than this.
291    Most published ABIs say that ints should be aligned on 16-bit
292    boundaries, but CPUs with 32-bit busses get better performance
293    aligned on 32-bit boundaries.  ColdFires without a misalignment
294    module require 32-bit alignment.  */
295 #define BIGGEST_ALIGNMENT (TARGET_ALIGN_INT ? 32 : 16)
296
297 #define STRICT_ALIGNMENT (TARGET_STRICT_ALIGNMENT)
298
299 #define INT_TYPE_SIZE (TARGET_SHORT ? 16 : 32)
300
301 /* Define these to avoid dependence on meaning of `int'.  */
302 #define WCHAR_TYPE "long int"
303 #define WCHAR_TYPE_SIZE 32
304
305 /* Maximum number of library IDs we permit with -mid-shared-library.  */
306 #define MAX_LIBRARY_ID 255
307
308 \f
309 /* Standard register usage.  */
310
311 /* For the m68k, we give the data registers numbers 0-7,
312    the address registers numbers 010-017 (8-15),
313    and the 68881 floating point registers numbers 020-027 (16-23).
314    We also have a fake `arg-pointer' register 030 (24) used for
315    register elimination.  */
316 #define FIRST_PSEUDO_REGISTER 25
317
318 /* All m68k targets (except AmigaOS) use %a5 as the PIC register  */
319 #define PIC_OFFSET_TABLE_REGNUM                         \
320   (!flag_pic ? INVALID_REGNUM                           \
321    : reload_completed ? REGNO (pic_offset_table_rtx)    \
322    : PIC_REG)
323
324 /* 1 for registers that have pervasive standard uses
325    and are not available for the register allocator.
326    On the m68k, only the stack pointer is such.
327    Our fake arg-pointer is obviously fixed as well.  */
328 #define FIXED_REGISTERS        \
329  {/* Data registers.  */       \
330   0, 0, 0, 0, 0, 0, 0, 0,      \
331                                \
332   /* Address registers.  */    \
333   0, 0, 0, 0, 0, 0, 0, 1,      \
334                                \
335   /* Floating point registers  \
336      (if available).  */       \
337   0, 0, 0, 0, 0, 0, 0, 0,      \
338                                \
339   /* Arg pointer.  */          \
340   1 }
341
342 /* 1 for registers not available across function calls.
343    These must include the FIXED_REGISTERS and also any
344    registers that can be used without being saved.
345    The latter must include the registers where values are returned
346    and the register where structure-value addresses are passed.
347    Aside from that, you can include as many other registers as you like.  */
348 #define CALL_USED_REGISTERS     \
349  {/* Data registers.  */        \
350   1, 1, 0, 0, 0, 0, 0, 0,       \
351                                 \
352   /* Address registers.  */     \
353   1, 1, 0, 0, 0, 0, 0, 1,       \
354                                 \
355   /* Floating point registers   \
356      (if available).  */        \
357   1, 1, 0, 0, 0, 0, 0, 0,       \
358                                 \
359   /* Arg pointer.  */           \
360   1 }
361
362 #define REG_ALLOC_ORDER         \
363 { /* d0/d1/a0/a1 */             \
364   0, 1, 8, 9,                   \
365   /* d2-d7 */                   \
366   2, 3, 4, 5, 6, 7,             \
367   /* a2-a7/arg */               \
368   10, 11, 12, 13, 14, 15, 24,   \
369   /* fp0-fp7 */                 \
370   16, 17, 18, 19, 20, 21, 22, 23\
371 }
372
373
374 /* Make sure everything's fine if we *don't* have a given processor.
375    This assumes that putting a register in fixed_regs will keep the
376    compiler's mitts completely off it.  We don't bother to zero it out
377    of register classes.  */
378 #define CONDITIONAL_REGISTER_USAGE                              \
379 {                                                               \
380   int i;                                                        \
381   HARD_REG_SET x;                                               \
382   if (!TARGET_HARD_FLOAT)                                       \
383     {                                                           \
384       COPY_HARD_REG_SET (x, reg_class_contents[(int)FP_REGS]);  \
385       for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)               \
386         if (TEST_HARD_REG_BIT (x, i))                           \
387           fixed_regs[i] = call_used_regs[i] = 1;                \
388     }                                                           \
389   if (flag_pic)                                                 \
390     fixed_regs[PIC_REG] = call_used_regs[PIC_REG] = 1;          \
391 }
392
393 /* On the m68k, ordinary registers hold 32 bits worth;
394    for the 68881 registers, a single register is always enough for
395    anything that can be stored in them at all.  */
396 #define HARD_REGNO_NREGS(REGNO, MODE)   \
397   ((REGNO) >= 16 ? GET_MODE_NUNITS (MODE)       \
398    : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
399
400 /* A C expression that is nonzero if hard register NEW_REG can be
401    considered for use as a rename register for OLD_REG register.  */
402
403 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
404   m68k_hard_regno_rename_ok (OLD_REG, NEW_REG)
405
406 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
407   m68k_regno_mode_ok ((REGNO), (MODE))
408
409 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
410   m68k_secondary_reload_class (CLASS, MODE, X)
411
412 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
413   (! TARGET_HARD_FLOAT                                  \
414    || ((GET_MODE_CLASS (MODE1) == MODE_FLOAT            \
415         || GET_MODE_CLASS (MODE1) == MODE_COMPLEX_FLOAT)        \
416        == (GET_MODE_CLASS (MODE2) == MODE_FLOAT         \
417            || GET_MODE_CLASS (MODE2) == MODE_COMPLEX_FLOAT)))
418
419 /* Specify the registers used for certain standard purposes.
420    The values of these macros are register numbers.  */
421
422 #define STACK_POINTER_REGNUM 15
423
424 /* Most m68k targets use %a6 as a frame pointer.  The AmigaOS
425    ABI uses %a6 for shared library calls, therefore the frame
426    pointer is shifted to %a5 on this target.  */
427 #define FRAME_POINTER_REGNUM 14
428
429 #define FRAME_POINTER_REQUIRED 0
430
431 /* Base register for access to arguments of the function.
432  * This isn't a hardware register. It will be eliminated to the
433  * stack pointer or frame pointer.
434  */
435 #define ARG_POINTER_REGNUM 24
436
437 #define STATIC_CHAIN_REGNUM 8
438 #define M68K_STATIC_CHAIN_REG_NAME REGISTER_PREFIX "a0"
439
440 /* Register in which address to store a structure value
441    is passed to a function.  */
442 #define M68K_STRUCT_VALUE_REGNUM 9
443
444 \f
445
446 /* The m68k has three kinds of registers, so eight classes would be
447    a complete set.  One of them is not needed.  */
448 enum reg_class {
449   NO_REGS, DATA_REGS,
450   ADDR_REGS, FP_REGS,
451   GENERAL_REGS, DATA_OR_FP_REGS,
452   ADDR_OR_FP_REGS, ALL_REGS,
453   LIM_REG_CLASSES };
454
455 #define N_REG_CLASSES (int) LIM_REG_CLASSES
456
457 #define REG_CLASS_NAMES \
458  { "NO_REGS", "DATA_REGS",              \
459    "ADDR_REGS", "FP_REGS",              \
460    "GENERAL_REGS", "DATA_OR_FP_REGS",   \
461    "ADDR_OR_FP_REGS", "ALL_REGS" }
462
463 #define REG_CLASS_CONTENTS \
464 {                                       \
465   {0x00000000},  /* NO_REGS */          \
466   {0x000000ff},  /* DATA_REGS */        \
467   {0x0100ff00},  /* ADDR_REGS */        \
468   {0x00ff0000},  /* FP_REGS */          \
469   {0x0100ffff},  /* GENERAL_REGS */     \
470   {0x00ff00ff},  /* DATA_OR_FP_REGS */  \
471   {0x01ffff00},  /* ADDR_OR_FP_REGS */  \
472   {0x01ffffff},  /* ALL_REGS */         \
473 }
474
475 extern enum reg_class regno_reg_class[];
476 #define REGNO_REG_CLASS(REGNO) (regno_reg_class[(REGNO)])
477 #define INDEX_REG_CLASS GENERAL_REGS
478 #define BASE_REG_CLASS ADDR_REGS
479
480 /* We do a trick here to modify the effective constraints on the
481    machine description; we zorch the constraint letters that aren't
482    appropriate for a specific target.  This allows us to guarantee
483    that a specific kind of register will not be used for a given target
484    without fiddling with the register classes above.  */
485 #define REG_CLASS_FROM_LETTER(C) \
486   ((C) == 'a' ? ADDR_REGS :                     \
487    ((C) == 'd' ? DATA_REGS :                    \
488     ((C) == 'f' ? (TARGET_HARD_FLOAT ?          \
489                    FP_REGS : NO_REGS) :         \
490      NO_REGS)))
491
492 /* For the m68k, `I' is used for the range 1 to 8
493    allowed as immediate shift counts and in addq.
494    `J' is used for the range of signed numbers that fit in 16 bits.
495    `K' is for numbers that moveq can't handle.
496    `L' is for range -8 to -1, range of values that can be added with subq.
497    `M' is for numbers that moveq+notb can't handle.
498    'N' is for range 24 to 31, rotatert:SI 8 to 1 expressed as rotate.
499    'O' is for 16 (for rotate using swap).
500    'P' is for range 8 to 15, rotatert:HI 8 to 1 expressed as rotate.
501    'R' is for numbers that mov3q can handle.  */
502 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
503   ((C) == 'I' ? (VALUE) > 0 && (VALUE) <= 8 : \
504    (C) == 'J' ? (VALUE) >= -0x8000 && (VALUE) <= 0x7FFF : \
505    (C) == 'K' ? (VALUE) < -0x80 || (VALUE) >= 0x80 : \
506    (C) == 'L' ? (VALUE) < 0 && (VALUE) >= -8 : \
507    (C) == 'M' ? (VALUE) < -0x100 || (VALUE) >= 0x100 : \
508    (C) == 'N' ? (VALUE) >= 24 && (VALUE) <= 31 : \
509    (C) == 'O' ? (VALUE) == 16 : \
510    (C) == 'P' ? (VALUE) >= 8 && (VALUE) <= 15 : \
511    (C) == 'R' ? valid_mov3q_const (VALUE) : 0)
512
513 /* "G" defines all of the floating constants that are *NOT* 68881
514    constants.  This is so 68881 constants get reloaded and the
515    fpmovecr is used.  */
516 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C)  \
517   ((C) == 'G' ? ! (TARGET_68881 && standard_68881_constant_p (VALUE)) : 0 )
518
519 /* `Q' means address register indirect addressing mode.
520    `S' is for operands that satisfy 'm' when -mpcrel is in effect.
521    `T' is for operands that satisfy 's' when -mpcrel is not in effect.
522    `U' is for register offset addressing.
523    `W' is for const_call_operands.  */
524 #define EXTRA_CONSTRAINT(OP,CODE)                       \
525   ((CODE) == 'S'                                        \
526    ? (TARGET_PCREL                                      \
527       && GET_CODE (OP) == MEM                           \
528       && (GET_CODE (XEXP (OP, 0)) == SYMBOL_REF         \
529           || GET_CODE (XEXP (OP, 0)) == LABEL_REF       \
530           || GET_CODE (XEXP (OP, 0)) == CONST))         \
531    :                                                    \
532    (CODE) == 'T'                                        \
533    ? (!flag_pic                                         \
534       && (GET_CODE (OP) == SYMBOL_REF                   \
535           || GET_CODE (OP) == LABEL_REF                 \
536           || GET_CODE (OP) == CONST))                   \
537    :                                                    \
538    (CODE) == 'Q'                                        \
539    ? m68k_matches_q_p (OP)                              \
540    :                                                    \
541    (CODE) == 'U'                                        \
542    ? m68k_matches_u_p (OP)                              \
543    :                                                    \
544    (CODE) == 'W'                                        \
545    ? const_call_operand (OP, VOIDmode)                  \
546    : 0)
547
548 #define PREFERRED_RELOAD_CLASS(X,CLASS) \
549   m68k_preferred_reload_class (X, CLASS)
550
551 /* On the m68k, this is the size of MODE in words,
552    except in the FP regs, where a single reg is always enough.  */
553 #define CLASS_MAX_NREGS(CLASS, MODE)    \
554  ((CLASS) == FP_REGS ? 1 \
555   : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
556
557 /* Moves between fp regs and other regs are two insns.  */
558 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2)        \
559   ((((CLASS1) == FP_REGS) != ((CLASS2) == FP_REGS)) ? 4 : 2)
560 \f
561 /* Stack layout; function entry, exit and calling.  */
562
563 #define STACK_GROWS_DOWNWARD 1
564 #define FRAME_GROWS_DOWNWARD 1
565 #define STARTING_FRAME_OFFSET 0
566
567 /* On the 680x0, sp@- in a byte insn really pushes a word.
568    On the ColdFire, sp@- in a byte insn pushes just a byte.  */
569 #define PUSH_ROUNDING(BYTES) (TARGET_COLDFIRE ? BYTES : ((BYTES) + 1) & ~1)
570
571 #define FIRST_PARM_OFFSET(FNDECL) 8
572
573 /* On the 68000, the RTS insn cannot pop anything.
574    On the 68010, the RTD insn may be used to pop them if the number
575      of args is fixed, but if the number is variable then the caller
576      must pop them all.  RTD can't be used for library calls now
577      because the library is compiled with the Unix compiler.
578    Use of RTD is a selectable option, since it is incompatible with
579    standard Unix calling sequences.  If the option is not selected,
580    the caller must always pop the args.  */
581 #define RETURN_POPS_ARGS(FUNDECL,FUNTYPE,SIZE)   \
582   ((TARGET_RTD && (!(FUNDECL) || TREE_CODE (FUNDECL) != IDENTIFIER_NODE)        \
583     && (TYPE_ARG_TYPES (FUNTYPE) == 0                           \
584         || (TREE_VALUE (tree_last (TYPE_ARG_TYPES (FUNTYPE)))   \
585             == void_type_node)))                                \
586    ? (SIZE) : 0)
587
588 /* On the m68k the return value defaults to D0.  */
589 #define FUNCTION_VALUE(VALTYPE, FUNC)  \
590   gen_rtx_REG (TYPE_MODE (VALTYPE), 0)
591
592 /* On the m68k the return value defaults to D0.  */
593 #define LIBCALL_VALUE(MODE)  gen_rtx_REG (MODE, 0)
594
595 /* On the m68k, D0 is usually the only register used.  */
596 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 0)
597
598 /* Define this to be true when FUNCTION_VALUE_REGNO_P is true for
599    more than one register.
600    XXX This macro is m68k specific and used only for m68kemb.h.  */
601 #define NEEDS_UNTYPED_CALL 0
602
603 /* On the m68k, all arguments are usually pushed on the stack.  */
604 #define FUNCTION_ARG_REGNO_P(N) 0
605 \f
606 /* On the m68k, this is a single integer, which is a number of bytes
607    of arguments scanned so far.  */
608 #define CUMULATIVE_ARGS int
609
610 /* On the m68k, the offset starts at 0.  */
611 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
612  ((CUM) = 0)
613
614 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED)    \
615  ((CUM) += ((MODE) != BLKmode                   \
616             ? (GET_MODE_SIZE (MODE) + 3) & ~3   \
617             : (int_size_in_bytes (TYPE) + 3) & ~3))
618
619 /* On the m68k all args are always pushed.  */
620 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) 0
621
622 #define FUNCTION_PROFILER(FILE, LABELNO)  \
623   asm_fprintf (FILE, "\tlea %LLP%d,%Ra0\n\tjsr mcount\n", (LABELNO))
624
625 #define EXIT_IGNORE_STACK 1
626
627 /* Output assembler code for a block containing the constant parts
628    of a trampoline, leaving space for the variable parts.
629
630    On the m68k, the trampoline looks like this:
631      movl #STATIC,a0
632      jmp  FUNCTION
633
634    WARNING: Targets that may run on 68040+ cpus must arrange for
635    the instruction cache to be flushed.  Previous incarnations of
636    the m68k trampoline code attempted to get around this by either
637    using an out-of-line transfer function or pc-relative data, but
638    the fact remains that the code to jump to the transfer function
639    or the code to load the pc-relative data needs to be flushed
640    just as much as the "variable" portion of the trampoline.
641    Recognizing that a cache flush is going to be required anyway,
642    dispense with such notions and build a smaller trampoline.
643
644    Since more instructions are required to move a template into
645    place than to create it on the spot, don't use a template.  */
646
647 #define TRAMPOLINE_SIZE 12
648 #define TRAMPOLINE_ALIGNMENT 16
649
650 /* Targets redefine this to invoke code to either flush the cache,
651    or enable stack execution (or both).  */
652 #ifndef FINALIZE_TRAMPOLINE
653 #define FINALIZE_TRAMPOLINE(TRAMP)
654 #endif
655
656 /* We generate a two-instructions program at address TRAMP :
657         movea.l &CXT,%a0
658         jmp FNADDR  */
659 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                       \
660 {                                                                       \
661   emit_move_insn (gen_rtx_MEM (HImode, TRAMP),                          \
662                   GEN_INT(0x207C + ((STATIC_CHAIN_REGNUM-8) << 9)));    \
663   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 2)), CXT); \
664   emit_move_insn (gen_rtx_MEM (HImode, plus_constant (TRAMP, 6)),       \
665                   GEN_INT(0x4EF9));                                     \
666   emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 8)), FNADDR); \
667   FINALIZE_TRAMPOLINE(TRAMP);                                           \
668 }
669
670 /* This is the library routine that is used to transfer control from the
671    trampoline to the actual nested function.  It is defined for backward
672    compatibility, for linking with object code that used the old trampoline
673    definition.
674
675    A colon is used with no explicit operands to cause the template string
676    to be scanned for %-constructs.
677
678    The function name __transfer_from_trampoline is not actually used.
679    The function definition just permits use of "asm with operands"
680    (though the operand list is empty).  */
681 #define TRANSFER_FROM_TRAMPOLINE                                \
682 void                                                            \
683 __transfer_from_trampoline ()                                   \
684 {                                                               \
685   register char *a0 asm (M68K_STATIC_CHAIN_REG_NAME);           \
686   asm (GLOBAL_ASM_OP "___trampoline");                          \
687   asm ("___trampoline:");                                       \
688   asm volatile ("move%.l %0,%@" : : "m" (a0[22]));              \
689   asm volatile ("move%.l %1,%0" : "=a" (a0) : "m" (a0[18]));    \
690   asm ("rts":);                                                 \
691 }
692 \f
693 /* There are two registers that can always be eliminated on the m68k.
694    The frame pointer and the arg pointer can be replaced by either the
695    hard frame pointer or to the stack pointer, depending upon the
696    circumstances.  The hard frame pointer is not used before reload and
697    so it is not eligible for elimination.  */
698 #define ELIMINABLE_REGS                                 \
699 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM },          \
700  { ARG_POINTER_REGNUM, FRAME_POINTER_REGNUM },          \
701  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM }}
702
703 #define CAN_ELIMINATE(FROM, TO) \
704   ((TO) == STACK_POINTER_REGNUM ? ! frame_pointer_needed : 1)
705
706 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                    \
707   (OFFSET) = m68k_initial_elimination_offset(FROM, TO)
708 \f
709 /* Addressing modes, and classification of registers for them.  */
710
711 #define HAVE_POST_INCREMENT 1
712 #define HAVE_PRE_DECREMENT 1
713
714 /* Macros to check register numbers against specific register classes.  */
715
716 /* True for data registers, D0 through D7.  */
717 #define DATA_REGNO_P(REGNO) ((unsigned int) (REGNO) < 8)
718
719 /* True for address registers, A0 through A7.  */
720 #define ADDRESS_REGNO_P(REGNO) (((unsigned int) (REGNO) - 8) < 8)
721
722 /* True for integer registers, D0 through D7 and A0 through A7.  */
723 #define INT_REGNO_P(REGNO) ((unsigned int) (REGNO) < 16)
724
725 /* True for floating point registers, FP0 through FP7.  */
726 #define FP_REGNO_P(REGNO) (((unsigned int) (REGNO) - 16) < 8)
727
728 #define REGNO_OK_FOR_INDEX_P(REGNO)                     \
729   (INT_REGNO_P (REGNO)                                  \
730    || INT_REGNO_P (reg_renumber[REGNO]))
731
732 #define REGNO_OK_FOR_BASE_P(REGNO)                      \
733   (ADDRESS_REGNO_P (REGNO)                              \
734    || ADDRESS_REGNO_P (reg_renumber[REGNO]))
735
736 #define REGNO_OK_FOR_DATA_P(REGNO)                      \
737   (DATA_REGNO_P (REGNO)                                 \
738    || DATA_REGNO_P (reg_renumber[REGNO]))
739
740 #define REGNO_OK_FOR_FP_P(REGNO)                        \
741   (FP_REGNO_P (REGNO)                                   \
742    || FP_REGNO_P (reg_renumber[REGNO]))
743
744 /* Now macros that check whether X is a register and also,
745    strictly, whether it is in a specified class.
746
747    These macros are specific to the m68k, and may be used only
748    in code for printing assembler insns and in conditions for
749    define_optimization.  */
750
751 /* 1 if X is a data register.  */
752 #define DATA_REG_P(X) (REG_P (X) && REGNO_OK_FOR_DATA_P (REGNO (X)))
753
754 /* 1 if X is an fp register.  */
755 #define FP_REG_P(X) (REG_P (X) && REGNO_OK_FOR_FP_P (REGNO (X)))
756
757 /* 1 if X is an address register  */
758 #define ADDRESS_REG_P(X) (REG_P (X) && REGNO_OK_FOR_BASE_P (REGNO (X)))
759 \f
760 /* True if SYMBOL + OFFSET constants must refer to something within
761    SYMBOL's section.  */
762 #ifndef M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P
763 #define M68K_OFFSETS_MUST_BE_WITHIN_SECTIONS_P 0
764 #endif
765
766 #define MAX_REGS_PER_ADDRESS 2
767
768 #define CONSTANT_ADDRESS_P(X)                                           \
769   ((GET_CODE (X) == LABEL_REF || GET_CODE (X) == SYMBOL_REF             \
770     || GET_CODE (X) == CONST_INT || GET_CODE (X) == CONST               \
771     || GET_CODE (X) == HIGH)                                            \
772    && LEGITIMATE_CONSTANT_P (X))
773
774 /* Nonzero if the constant value X is a legitimate general operand.
775    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
776 #define LEGITIMATE_CONSTANT_P(X)                                \
777   (GET_MODE (X) != XFmode                                       \
778    && !m68k_illegitimate_symbolic_constant_p (X))
779
780 #ifndef REG_OK_STRICT
781 #define REG_STRICT_P 0
782 #else
783 #define REG_STRICT_P 1
784 #endif
785
786 #define LEGITIMATE_PIC_OPERAND_P(X)                             \
787   (!symbolic_operand (X, VOIDmode)                              \
788    || (TARGET_PCREL && REG_STRICT_P))
789
790 #define REG_OK_FOR_BASE_P(X) \
791   m68k_legitimate_base_reg_p (X, REG_STRICT_P)
792
793 #define REG_OK_FOR_INDEX_P(X) \
794   m68k_legitimate_index_reg_p (X, REG_STRICT_P)
795
796 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
797   do                                                                    \
798     {                                                                   \
799       if (m68k_legitimate_address_p (MODE, X, REG_STRICT_P))            \
800         goto ADDR;                                                      \
801     }                                                                   \
802   while (0)
803
804 /* Don't call memory_address_noforce for the address to fetch
805    the switch offset.  This address is ok as it stands,
806    but memory_address_noforce would alter it.  */
807 #define PIC_CASE_VECTOR_ADDRESS(index) index
808 \f
809 /* For the 68000, we handle X+REG by loading X into a register R and
810    using R+REG.  R will go in an address reg and indexing will be used.
811    However, if REG is a broken-out memory address or multiplication,
812    nothing needs to be done because REG can certainly go in an address reg.  */
813 #define COPY_ONCE(Y) if (!copied) { Y = copy_rtx (Y); copied = ch = 1; }
814 #define LEGITIMIZE_ADDRESS(X,OLDX,MODE,WIN)   \
815 { register int ch = (X) != (OLDX);                                      \
816   if (GET_CODE (X) == PLUS)                                             \
817     { int copied = 0;                                                   \
818       if (GET_CODE (XEXP (X, 0)) == MULT)                               \
819         { COPY_ONCE (X); XEXP (X, 0) = force_operand (XEXP (X, 0), 0);} \
820       if (GET_CODE (XEXP (X, 1)) == MULT)                               \
821         { COPY_ONCE (X); XEXP (X, 1) = force_operand (XEXP (X, 1), 0);} \
822       if (ch && GET_CODE (XEXP (X, 1)) == REG                           \
823           && GET_CODE (XEXP (X, 0)) == REG)                             \
824         { if (TARGET_COLDFIRE_FPU                                       \
825               && GET_MODE_CLASS (MODE) == MODE_FLOAT)                   \
826             { COPY_ONCE (X); X = force_operand (X, 0);}                 \
827           goto WIN; }                                                   \
828       if (ch) { GO_IF_LEGITIMATE_ADDRESS (MODE, X, WIN); }              \
829       if (GET_CODE (XEXP (X, 0)) == REG                                 \
830                || (GET_CODE (XEXP (X, 0)) == SIGN_EXTEND                \
831                    && GET_CODE (XEXP (XEXP (X, 0), 0)) == REG           \
832                    && GET_MODE (XEXP (XEXP (X, 0), 0)) == HImode))      \
833         { register rtx temp = gen_reg_rtx (Pmode);                      \
834           register rtx val = force_operand (XEXP (X, 1), 0);            \
835           emit_move_insn (temp, val);                                   \
836           COPY_ONCE (X);                                                \
837           XEXP (X, 1) = temp;                                           \
838           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
839               && GET_CODE (XEXP (X, 0)) == REG)                         \
840             X = force_operand (X, 0);                                   \
841           goto WIN; }                                                   \
842       else if (GET_CODE (XEXP (X, 1)) == REG                            \
843                || (GET_CODE (XEXP (X, 1)) == SIGN_EXTEND                \
844                    && GET_CODE (XEXP (XEXP (X, 1), 0)) == REG           \
845                    && GET_MODE (XEXP (XEXP (X, 1), 0)) == HImode))      \
846         { register rtx temp = gen_reg_rtx (Pmode);                      \
847           register rtx val = force_operand (XEXP (X, 0), 0);            \
848           emit_move_insn (temp, val);                                   \
849           COPY_ONCE (X);                                                \
850           XEXP (X, 0) = temp;                                           \
851           if (TARGET_COLDFIRE_FPU && GET_MODE_CLASS (MODE) == MODE_FLOAT \
852               && GET_CODE (XEXP (X, 1)) == REG)                         \
853             X = force_operand (X, 0);                                   \
854           goto WIN; }}}
855
856 /* On the 68000, only predecrement and postincrement address depend thus
857    (the amount of decrement or increment being the length of the operand).
858    These are now treated generically in recog.c.  */
859 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR,LABEL)
860 \f
861 #define CASE_VECTOR_MODE HImode
862 #define CASE_VECTOR_PC_RELATIVE 1
863
864 #define DEFAULT_SIGNED_CHAR 1
865 #define MOVE_MAX 4
866 #define SLOW_BYTE_ACCESS 0
867
868 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
869
870 /* The ColdFire FF1 instruction returns 32 for zero. */
871 #define CLZ_DEFINED_VALUE_AT_ZERO(MODE, VALUE) ((VALUE) = 32, 1)
872
873 #define STORE_FLAG_VALUE (-1)
874
875 #define Pmode SImode
876 #define FUNCTION_MODE QImode
877
878 \f
879 /* Tell final.c how to eliminate redundant test instructions.  */
880
881 /* Here we define machine-dependent flags and fields in cc_status
882    (see `conditions.h').  */
883
884 /* Set if the cc value is actually in the 68881, so a floating point
885    conditional branch must be output.  */
886 #define CC_IN_68881 04000
887
888 /* On the 68000, all the insns to store in an address register fail to
889    set the cc's.  However, in some cases these instructions can make it
890    possibly invalid to use the saved cc's.  In those cases we clear out
891    some or all of the saved cc's so they won't be used.  */
892 #define NOTICE_UPDATE_CC(EXP,INSN) notice_update_cc (EXP, INSN)
893
894 #define OUTPUT_JUMP(NORMAL, FLOAT, NO_OV)  \
895 do { if (cc_prev_status.flags & CC_IN_68881)                    \
896     return FLOAT;                                               \
897   if (cc_prev_status.flags & CC_NO_OVERFLOW)                    \
898     return NO_OV;                                               \
899   return NORMAL; } while (0)
900 \f
901 /* Control the assembler format that we output.  */
902
903 #define ASM_APP_ON "#APP\n"
904 #define ASM_APP_OFF "#NO_APP\n"
905 #define TEXT_SECTION_ASM_OP "\t.text"
906 #define DATA_SECTION_ASM_OP "\t.data"
907 #define GLOBAL_ASM_OP "\t.globl\t"
908 #define REGISTER_PREFIX ""
909 #define LOCAL_LABEL_PREFIX ""
910 #define USER_LABEL_PREFIX "_"
911 #define IMMEDIATE_PREFIX "#"
912
913 #define REGISTER_NAMES \
914 {REGISTER_PREFIX"d0", REGISTER_PREFIX"d1", REGISTER_PREFIX"d2", \
915  REGISTER_PREFIX"d3", REGISTER_PREFIX"d4", REGISTER_PREFIX"d5", \
916  REGISTER_PREFIX"d6", REGISTER_PREFIX"d7",                      \
917  REGISTER_PREFIX"a0", REGISTER_PREFIX"a1", REGISTER_PREFIX"a2", \
918  REGISTER_PREFIX"a3", REGISTER_PREFIX"a4", REGISTER_PREFIX"a5", \
919  REGISTER_PREFIX"a6", REGISTER_PREFIX"sp",                      \
920  REGISTER_PREFIX"fp0", REGISTER_PREFIX"fp1", REGISTER_PREFIX"fp2", \
921  REGISTER_PREFIX"fp3", REGISTER_PREFIX"fp4", REGISTER_PREFIX"fp5", \
922  REGISTER_PREFIX"fp6", REGISTER_PREFIX"fp7", REGISTER_PREFIX"argptr" }
923
924 #define M68K_FP_REG_NAME REGISTER_PREFIX"fp"
925
926 /* Return a register name by index, handling %fp nicely.
927    We don't replace %fp for targets that don't map it to %a6
928    since it may confuse GAS.  */
929 #define M68K_REGNAME(r) ( \
930   ((FRAME_POINTER_REGNUM == 14) \
931     && ((r) == FRAME_POINTER_REGNUM) \
932     && frame_pointer_needed) ? \
933     M68K_FP_REG_NAME : reg_names[(r)])
934
935 /* On the Sun-3, the floating point registers have numbers
936    18 to 25, not 16 to 23 as they do in the compiler.  */
937 #define DBX_REGISTER_NUMBER(REGNO) ((REGNO) < 16 ? (REGNO) : (REGNO) + 2)
938
939 /* Before the prologue, RA is at 0(%sp).  */
940 #define INCOMING_RETURN_ADDR_RTX \
941   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
942
943 /* After the prologue, RA is at 4(AP) in the current frame.  */
944 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
945   ((COUNT) == 0                                                            \
946    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, UNITS_PER_WORD)) \
947    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
948
949 /* We must not use the DBX register numbers for the DWARF 2 CFA column
950    numbers because that maps to numbers beyond FIRST_PSEUDO_REGISTER.
951    Instead use the identity mapping.  */
952 #define DWARF_FRAME_REGNUM(REG) \
953   (INT_REGNO_P (REG) || FP_REGNO_P (REG) ? (REG) : INVALID_REGNUM)
954
955 /* The return column was originally 24, but gcc used 25 for a while too.
956    Define both registers 24 and 25 as Pmode ones and use 24 in our own
957    unwind information.  */
958 #define DWARF_FRAME_REGISTERS 25
959 #define DWARF_FRAME_RETURN_COLUMN 24
960 #define DWARF_ALT_FRAME_RETURN_COLUMN 25
961
962 /* Before the prologue, the top of the frame is at 4(%sp).  */
963 #define INCOMING_FRAME_SP_OFFSET 4
964
965 /* All registers are live on exit from an interrupt routine.  */
966 #define EPILOGUE_USES(REGNO) \
967   (reload_completed && m68k_interrupt_function_p (current_function_decl))
968
969 /* Describe how we implement __builtin_eh_return.  */
970 #define EH_RETURN_DATA_REGNO(N) \
971   ((N) < 2 ? (N) : INVALID_REGNUM)
972 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, A0_REG)
973 #define EH_RETURN_HANDLER_RTX                                       \
974   gen_rtx_MEM (Pmode,                                               \
975                gen_rtx_PLUS (Pmode, arg_pointer_rtx,                \
976                              plus_constant (EH_RETURN_STACKADJ_RTX, \
977                                             UNITS_PER_WORD)))
978
979 /* Select a format to encode pointers in exception handling data.  CODE
980    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
981    true if the symbol may be affected by dynamic relocations.
982
983    TARGET_ID_SHARED_LIBRARY and TARGET_SEP_DATA are designed to support
984    a read-only text segment without imposing a fixed gap between the
985    text and data segments.  As a result, the text segment cannot refer
986    to anything in the data segment, even in PC-relative form.  Because
987    .eh_frame refers to both code and data, it follows that .eh_frame
988    must be in the data segment itself, and that the offset between
989    .eh_frame and code will not be a link-time constant.
990
991    In theory, we could create a read-only .eh_frame by using DW_EH_PE_pcrel
992    | DW_EH_PE_indirect for all code references.  However, gcc currently
993    handles indirect references using a per-TU constant pool.  This means
994    that if a function and its eh_frame are removed by the linker, the
995    eh_frame's indirect references to the removed function will not be
996    removed, leading to an unresolved symbol error.
997
998    It isn't clear that any -msep-data or -mid-shared-library target
999    would benefit from a read-only .eh_frame anyway.  In particular,
1000    no known target that supports these options has a feature like
1001    PT_GNU_RELRO.  Without any such feature to motivate them, indirect
1002    references would be unnecessary bloat, so we simply use an absolute
1003    pointer for code and global references.  We still use pc-relative
1004    references to data, as this avoids a relocation.  */
1005 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                         \
1006   (flag_pic                                                                \
1007    && !((TARGET_ID_SHARED_LIBRARY || TARGET_SEP_DATA)                      \
1008         && ((GLOBAL) || (CODE)))                                           \
1009    ? ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_pcrel | DW_EH_PE_sdata4 \
1010    : DW_EH_PE_absptr)
1011
1012 #define ASM_OUTPUT_LABELREF(FILE,NAME)  \
1013   asm_fprintf (FILE, "%U%s", NAME)
1014
1015 #define ASM_GENERATE_INTERNAL_LABEL(LABEL,PREFIX,NUM)   \
1016   sprintf (LABEL, "*%s%s%ld", LOCAL_LABEL_PREFIX, PREFIX, (long)(NUM))
1017
1018 #define ASM_OUTPUT_REG_PUSH(FILE,REGNO)                 \
1019   asm_fprintf (FILE, (MOTOROLA                          \
1020                       ? "\tmove.l %s,-(%Rsp)\n"         \
1021                       : "\tmovel %s,%Rsp@-\n"),         \
1022                reg_names[REGNO])
1023
1024 #define ASM_OUTPUT_REG_POP(FILE,REGNO)                  \
1025   asm_fprintf (FILE, (MOTOROLA                          \
1026                       ? "\tmove.l (%Rsp)+,%s\n"         \
1027                       : "\tmovel %Rsp@+,%s\n"),         \
1028                reg_names[REGNO])
1029
1030 /* The m68k does not use absolute case-vectors, but we must define this macro
1031    anyway.  */
1032 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
1033   asm_fprintf (FILE, "\t.long %LL%d\n", VALUE)
1034
1035 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)  \
1036   asm_fprintf (FILE, "\t.word %LL%d-%LL%d\n", VALUE, REL)
1037
1038 /* We don't have a way to align to more than a two-byte boundary, so do the
1039    best we can and don't complain.  */
1040 #define ASM_OUTPUT_ALIGN(FILE,LOG)      \
1041   if ((LOG) >= 1)                       \
1042     fprintf (FILE, "\t.even\n");
1043
1044 #define ASM_OUTPUT_SKIP(FILE,SIZE)  \
1045   fprintf (FILE, "\t.skip %u\n", (int)(SIZE))
1046
1047 #define ASM_OUTPUT_COMMON(FILE, NAME, SIZE, ROUNDED)  \
1048 ( fputs (".comm ", (FILE)),                     \
1049   assemble_name ((FILE), (NAME)),               \
1050   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1051
1052 #define ASM_OUTPUT_LOCAL(FILE, NAME, SIZE, ROUNDED)  \
1053 ( fputs (".lcomm ", (FILE)),                    \
1054   assemble_name ((FILE), (NAME)),               \
1055   fprintf ((FILE), ",%u\n", (int)(ROUNDED)))
1056
1057 /* Output a float value (represented as a C double) as an immediate operand.
1058    This macro is m68k-specific.  */
1059 #define ASM_OUTPUT_FLOAT_OPERAND(CODE,FILE,VALUE)               \
1060  do {                                                           \
1061       if (CODE == 'f')                                          \
1062         {                                                       \
1063           char dstr[30];                                        \
1064           real_to_decimal (dstr, &(VALUE), sizeof (dstr), 9, 0); \
1065           asm_fprintf ((FILE), "%I0r%s", dstr);                 \
1066         }                                                       \
1067       else                                                      \
1068         {                                                       \
1069           long l;                                               \
1070           REAL_VALUE_TO_TARGET_SINGLE (VALUE, l);               \
1071           asm_fprintf ((FILE), "%I0x%lx", l);                   \
1072         }                                                       \
1073      } while (0)
1074
1075 /* Output a double value (represented as a C double) as an immediate operand.
1076    This macro is m68k-specific.  */
1077 #define ASM_OUTPUT_DOUBLE_OPERAND(FILE,VALUE)                           \
1078  do { char dstr[30];                                                    \
1079       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1080       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1081     } while (0)
1082
1083 /* Note, long double immediate operands are not actually
1084    generated by m68k.md.  */
1085 #define ASM_OUTPUT_LONG_DOUBLE_OPERAND(FILE,VALUE)                      \
1086  do { char dstr[30];                                                    \
1087       real_to_decimal (dstr, &(VALUE), sizeof (dstr), 0, 1);            \
1088       asm_fprintf (FILE, "%I0r%s", dstr);                               \
1089     } while (0)
1090
1091 /* On the 68000, we use several CODE characters:
1092    '.' for dot needed in Motorola-style opcode names.
1093    '-' for an operand pushing on the stack:
1094        sp@-, -(sp) or -(%sp) depending on the style of syntax.
1095    '+' for an operand pushing on the stack:
1096        sp@+, (sp)+ or (%sp)+ depending on the style of syntax.
1097    '@' for a reference to the top word on the stack:
1098        sp@, (sp) or (%sp) depending on the style of syntax.
1099    '#' for an immediate operand prefix (# in MIT and Motorola syntax
1100        but & in SGS syntax).
1101    '!' for the fpcr register (used in some float-to-fixed conversions).
1102    '$' for the letter `s' in an op code, but only on the 68040.
1103    '&' for the letter `d' in an op code, but only on the 68040.
1104    '/' for register prefix needed by longlong.h.
1105    '?' for m68k_library_id_string
1106
1107    'b' for byte insn (no effect, on the Sun; this is for the ISI).
1108    'd' to force memory addressing to be absolute, not relative.
1109    'f' for float insn (print a CONST_DOUBLE as a float rather than in hex)
1110    'x' for float insn (print a CONST_DOUBLE as a float rather than in hex),
1111        or print pair of registers as rx:ry.  */
1112
1113 #define PRINT_OPERAND_PUNCT_VALID_P(CODE)                               \
1114   ((CODE) == '.' || (CODE) == '#' || (CODE) == '-'                      \
1115    || (CODE) == '+' || (CODE) == '@' || (CODE) == '!'                   \
1116    || (CODE) == '$' || (CODE) == '&' || (CODE) == '/' || (CODE) == '?')
1117
1118
1119 /* See m68k.c for the m68k specific codes.  */
1120 #define PRINT_OPERAND(FILE, X, CODE) print_operand (FILE, X, CODE)
1121
1122 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) print_operand_address (FILE, ADDR)
1123
1124 /* Values used in the MICROARCH argument to M68K_DEVICE.  */
1125 enum uarch_type
1126 {
1127   u68000,
1128   u68010,
1129   u68020,
1130   u68020_40,
1131   u68020_60,
1132   u68030,
1133   u68040,
1134   u68060,
1135   ucpu32,
1136   ucfv2,
1137   ucfv3,
1138   ucfv4,
1139   ucfv4e,
1140   ucfv5,
1141   unk_arch
1142 };
1143
1144 /* An enumeration of all supported target devices.  */
1145 enum target_device
1146 {
1147 #define M68K_DEVICE(NAME,ENUM_VALUE,FAMILY,MULTILIB,MICROARCH,ISA,FLAGS) \
1148   ENUM_VALUE,
1149 #include "m68k-devices.def"
1150 #undef M68K_DEVICE
1151   unk_device
1152 };
1153
1154 enum fpu_type
1155 {
1156   FPUTYPE_NONE,
1157   FPUTYPE_68881,
1158   FPUTYPE_COLDFIRE
1159 };
1160
1161 /* Variables in m68k.c; see there for details.  */
1162 extern const char *m68k_library_id_string;
1163 extern int m68k_last_compare_had_fp_operands;
1164 extern enum target_device m68k_cpu;
1165 extern enum uarch_type m68k_tune;
1166 extern enum fpu_type m68k_fpu;
1167 extern unsigned int m68k_cpu_flags;
1168 extern const char *m68k_symbolic_call;
1169 extern const char *m68k_symbolic_jump;