OSDN Git Service

* config/m32r/m32r.h (INITIALIZE_TRAMPOLINE): Provide alternative version for 64...
[pf3gnuchains/gcc-fork.git] / gcc / config / m32r / m32r.h
1 /* Definitions of target machine for GNU compiler, Renesas M32R cpu.
2    Copyright (C) 1996, 1997, 1998, 1999, 2000, 2001, 2002, 2003, 2004,
3    2005, 2006, 2007 Free Software Foundation, Inc.
4
5    This file is part of GCC.
6
7    GCC is free software; you can redistribute it and/or modify it
8    under the terms of the GNU General Public License as published
9    by the Free Software Foundation; either version 2, or (at your
10    option) any later version.
11
12    GCC is distributed in the hope that it will be useful, but WITHOUT
13    ANY WARRANTY; without even the implied warranty of MERCHANTABILITY
14    or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public
15    License for more details.
16
17    You should have received a copy of the GNU General Public License
18    along with GCC; see the file COPYING.  If not, write to
19    the Free Software Foundation, 51 Franklin Street, Fifth Floor,
20    Boston, MA 02110-1301, USA.  */
21
22 /* Things to do:
23 - longlong.h?
24 */
25
26 #undef SWITCH_TAKES_ARG
27 #undef WORD_SWITCH_TAKES_ARG
28 #undef HANDLE_SYSV_PRAGMA
29 #undef SIZE_TYPE
30 #undef PTRDIFF_TYPE
31 #undef WCHAR_TYPE
32 #undef WCHAR_TYPE_SIZE
33 #undef TARGET_VERSION
34 #undef CPP_SPEC
35 #undef ASM_SPEC
36 #undef LINK_SPEC
37 #undef STARTFILE_SPEC
38 #undef ENDFILE_SPEC
39
40 #undef ASM_APP_ON
41 #undef ASM_APP_OFF
42 \f
43
44 /* M32R/X overrides.  */
45 /* Print subsidiary information on the compiler version in use.  */
46 #define TARGET_VERSION fprintf (stderr, " (m32r/x/2)");
47
48 /* Additional flags for the preprocessor.  */
49 #define CPP_CPU_SPEC "%{m32rx:-D__M32RX__ -D__m32rx__ -U__M32R2__ -U__m32r2__} \
50 %{m32r2:-D__M32R2__ -D__m32r2__ -U__M32RX__ -U__m32rx__} \
51 %{m32r:-U__M32RX__  -U__m32rx__ -U__M32R2__ -U__m32r2__} \
52  "
53
54 /* Assembler switches.  */
55 #define ASM_CPU_SPEC \
56 "%{m32r} %{m32rx} %{m32r2} %{!O0: %{O*: -O}} --no-warn-explicit-parallel-conflicts"
57
58 /* Use m32rx specific crt0/crtinit/crtfini files.  */
59 #define STARTFILE_CPU_SPEC "%{!shared:crt0.o%s} %{m32rx:m32rx/crtinit.o%s} %{!m32rx:crtinit.o%s}"
60 #define ENDFILE_CPU_SPEC "-lgloss %{m32rx:m32rx/crtfini.o%s} %{!m32rx:crtfini.o%s}"
61
62 /* Define this macro as a C expression for the initializer of an array of
63    strings to tell the driver program which options are defaults for this
64    target and thus do not need to be handled specially when using
65    `MULTILIB_OPTIONS'.  */
66 #define SUBTARGET_MULTILIB_DEFAULTS , "m32r"
67
68 /* Number of additional registers the subtarget defines.  */
69 #define SUBTARGET_NUM_REGISTERS 1
70
71 /* 1 for registers that cannot be allocated.  */
72 #define SUBTARGET_FIXED_REGISTERS , 1
73
74 /* 1 for registers that are not available across function calls.  */
75 #define SUBTARGET_CALL_USED_REGISTERS , 1
76
77 /* Order to allocate model specific registers.  */
78 #define SUBTARGET_REG_ALLOC_ORDER , 19
79
80 /* Registers which are accumulators.  */
81 #define SUBTARGET_REG_CLASS_ACCUM 0x80000
82
83 /* All registers added.  */
84 #define SUBTARGET_REG_CLASS_ALL SUBTARGET_REG_CLASS_ACCUM
85
86 /* Additional accumulator registers.  */
87 #define SUBTARGET_ACCUM_P(REGNO) ((REGNO) == 19)
88
89 /* Define additional register names.  */
90 #define SUBTARGET_REGISTER_NAMES , "a1"
91 /* end M32R/X overrides.  */
92
93 /* Print subsidiary information on the compiler version in use.  */
94 #ifndef TARGET_VERSION
95 #define TARGET_VERSION fprintf (stderr, " (m32r)")
96 #endif
97
98 /* Switch  Recognition by gcc.c.  Add -G xx support.  */
99
100 #undef  SWITCH_TAKES_ARG
101 #define SWITCH_TAKES_ARG(CHAR) \
102 (DEFAULT_SWITCH_TAKES_ARG (CHAR) || (CHAR) == 'G')
103
104 /* Names to predefine in the preprocessor for this target machine.  */
105 /* __M32R__ is defined by the existing compiler so we use that.  */
106 #define TARGET_CPU_CPP_BUILTINS()               \
107   do                                            \
108     {                                           \
109       builtin_define ("__M32R__");              \
110       builtin_define ("__m32r__");              \
111       builtin_assert ("cpu=m32r");              \
112       builtin_assert ("machine=m32r");          \
113       builtin_define (TARGET_BIG_ENDIAN         \
114                       ? "__BIG_ENDIAN__" : "__LITTLE_ENDIAN__"); \
115     }                                           \
116   while (0)
117
118 /* This macro defines names of additional specifications to put in the specs
119    that can be used in various specifications like CC1_SPEC.  Its definition
120    is an initializer with a subgrouping for each command option.
121
122    Each subgrouping contains a string constant, that defines the
123    specification name, and a string constant that used by the GCC driver
124    program.
125
126    Do not define this macro if it does not need to do anything.  */
127
128 #ifndef SUBTARGET_EXTRA_SPECS
129 #define SUBTARGET_EXTRA_SPECS
130 #endif
131
132 #ifndef ASM_CPU_SPEC
133 #define ASM_CPU_SPEC ""
134 #endif
135
136 #ifndef CPP_CPU_SPEC
137 #define CPP_CPU_SPEC ""
138 #endif
139
140 #ifndef CC1_CPU_SPEC
141 #define CC1_CPU_SPEC ""
142 #endif
143
144 #ifndef LINK_CPU_SPEC
145 #define LINK_CPU_SPEC ""
146 #endif
147
148 #ifndef STARTFILE_CPU_SPEC
149 #define STARTFILE_CPU_SPEC "%{!shared:crt0.o%s} crtinit.o%s"
150 #endif
151
152 #ifndef ENDFILE_CPU_SPEC
153 #define ENDFILE_CPU_SPEC "-lgloss crtfini.o%s"
154 #endif
155
156 #ifndef RELAX_SPEC
157 #if 0 /* Not supported yet.  */
158 #define RELAX_SPEC "%{mrelax:-relax}"
159 #else
160 #define RELAX_SPEC ""
161 #endif
162 #endif
163
164 #define EXTRA_SPECS                                                     \
165   { "asm_cpu",                  ASM_CPU_SPEC },                         \
166   { "cpp_cpu",                  CPP_CPU_SPEC },                         \
167   { "cc1_cpu",                  CC1_CPU_SPEC },                         \
168   { "link_cpu",                 LINK_CPU_SPEC },                        \
169   { "startfile_cpu",            STARTFILE_CPU_SPEC },                   \
170   { "endfile_cpu",              ENDFILE_CPU_SPEC },                     \
171   { "relax",                    RELAX_SPEC },                           \
172   SUBTARGET_EXTRA_SPECS
173
174 #define CPP_SPEC "%(cpp_cpu)"
175
176 #undef  CC1_SPEC
177 #define CC1_SPEC "%{G*} %(cc1_cpu)"
178
179 /* Options to pass on to the assembler.  */
180 #undef  ASM_SPEC
181 #define ASM_SPEC "%{v} %(asm_cpu) %(relax) %{fpic|fpie:-K PIC} %{fPIC|fPIE:-K PIC}"
182
183 #define LINK_SPEC "%{v} %(link_cpu) %(relax)"
184
185 #undef  STARTFILE_SPEC
186 #define STARTFILE_SPEC "%(startfile_cpu)"
187
188 #undef  ENDFILE_SPEC
189 #define ENDFILE_SPEC "%(endfile_cpu)"
190
191 #undef LIB_SPEC
192 \f
193 /* Run-time compilation parameters selecting different hardware subsets.  */
194
195 #define TARGET_M32R             (! TARGET_M32RX && ! TARGET_M32R2)
196
197 #ifndef TARGET_LITTLE_ENDIAN
198 #define TARGET_LITTLE_ENDIAN    0
199 #endif
200 #define TARGET_BIG_ENDIAN       (! TARGET_LITTLE_ENDIAN)
201
202 /* This defaults us to m32r.  */
203 #ifndef TARGET_CPU_DEFAULT
204 #define TARGET_CPU_DEFAULT 0
205 #endif
206
207 /* Code Models
208
209    Code models are used to select between two choices of two separate
210    possibilities (address space size, call insn to use):
211
212    small: addresses use 24 bits, use bl to make calls
213    medium: addresses use 32 bits, use bl to make calls (*1)
214    large: addresses use 32 bits, use seth/add3/jl to make calls (*2)
215
216    The fourth is "addresses use 24 bits, use seth/add3/jl to make calls" but
217    using this one doesn't make much sense.
218
219    (*1) The linker may eventually be able to relax seth/add3 -> ld24.
220    (*2) The linker may eventually be able to relax seth/add3/jl -> bl.
221
222    Internally these are recorded as TARGET_ADDR{24,32} and
223    TARGET_CALL{26,32}.
224
225    The __model__ attribute can be used to select the code model to use when
226    accessing particular objects.  */
227
228 enum m32r_model { M32R_MODEL_SMALL, M32R_MODEL_MEDIUM, M32R_MODEL_LARGE };
229
230 extern enum m32r_model m32r_model;
231 #define TARGET_MODEL_SMALL  (m32r_model == M32R_MODEL_SMALL)
232 #define TARGET_MODEL_MEDIUM (m32r_model == M32R_MODEL_MEDIUM)
233 #define TARGET_MODEL_LARGE  (m32r_model == M32R_MODEL_LARGE)
234 #define TARGET_ADDR24       (m32r_model == M32R_MODEL_SMALL)
235 #define TARGET_ADDR32       (! TARGET_ADDR24)
236 #define TARGET_CALL26       (! TARGET_CALL32)
237 #define TARGET_CALL32       (m32r_model == M32R_MODEL_LARGE)
238
239 /* The default is the small model.  */
240 #ifndef M32R_MODEL_DEFAULT
241 #define M32R_MODEL_DEFAULT M32R_MODEL_SMALL
242 #endif
243
244 /* Small Data Area
245
246    The SDA consists of sections .sdata, .sbss, and .scommon.
247    .scommon isn't a real section, symbols in it have their section index
248    set to SHN_M32R_SCOMMON, though support for it exists in the linker script.
249
250    Two switches control the SDA:
251
252    -G NNN        - specifies the maximum size of variable to go in the SDA
253
254    -msdata=foo   - specifies how such variables are handled
255
256         -msdata=none  - small data area is disabled
257
258         -msdata=sdata - small data goes in the SDA, special code isn't
259                         generated to use it, and special relocs aren't
260                         generated
261
262         -msdata=use   - small data goes in the SDA, special code is generated
263                         to use the SDA and special relocs are generated
264
265    The SDA is not multilib'd, it isn't necessary.
266    MULTILIB_EXTRA_OPTS is set in tmake_file to -msdata=sdata so multilib'd
267    libraries have small data in .sdata/SHN_M32R_SCOMMON so programs that use
268    -msdata=use will successfully link with them (references in header files
269    will cause the compiler to emit code that refers to library objects in
270    .data).  ??? There can be a problem if the user passes a -G value greater
271    than the default and a library object in a header file is that size.
272    The default is 8 so this should be rare - if it occurs the user
273    is required to rebuild the libraries or use a smaller value for -G.  */
274
275 /* Maximum size of variables that go in .sdata/.sbss.
276    The -msdata=foo switch also controls how small variables are handled.  */
277 #ifndef SDATA_DEFAULT_SIZE
278 #define SDATA_DEFAULT_SIZE 8
279 #endif
280
281 enum m32r_sdata { M32R_SDATA_NONE, M32R_SDATA_SDATA, M32R_SDATA_USE };
282
283 extern enum m32r_sdata m32r_sdata;
284 #define TARGET_SDATA_NONE  (m32r_sdata == M32R_SDATA_NONE)
285 #define TARGET_SDATA_SDATA (m32r_sdata == M32R_SDATA_SDATA)
286 #define TARGET_SDATA_USE   (m32r_sdata == M32R_SDATA_USE)
287
288 /* Default is to disable the SDA
289    [for upward compatibility with previous toolchains].  */
290 #ifndef M32R_SDATA_DEFAULT
291 #define M32R_SDATA_DEFAULT M32R_SDATA_NONE
292 #endif
293
294 /* Define this macro as a C expression for the initializer of an array of
295    strings to tell the driver program which options are defaults for this
296    target and thus do not need to be handled specially when using
297    `MULTILIB_OPTIONS'.  */
298 #ifndef SUBTARGET_MULTILIB_DEFAULTS
299 #define SUBTARGET_MULTILIB_DEFAULTS
300 #endif
301
302 #ifndef MULTILIB_DEFAULTS
303 #define MULTILIB_DEFAULTS { "mmodel=small" SUBTARGET_MULTILIB_DEFAULTS }
304 #endif
305
306 /* Sometimes certain combinations of command options do not make
307    sense on a particular target machine.  You can define a macro
308    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
309    defined, is executed once just after all the command options have
310    been parsed.
311
312    Don't use this macro to turn on various extra optimizations for
313    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
314
315 #ifndef SUBTARGET_OVERRIDE_OPTIONS
316 #define SUBTARGET_OVERRIDE_OPTIONS
317 #endif
318
319 #define OVERRIDE_OPTIONS                        \
320   do                                            \
321     {                                           \
322       /* These need to be done at start up.     \
323          It's convenient to do them here.  */   \
324       m32r_init ();                             \
325       SUBTARGET_OVERRIDE_OPTIONS                \
326     }                                           \
327   while (0)
328
329 #ifndef SUBTARGET_OPTIMIZATION_OPTIONS
330 #define SUBTARGET_OPTIMIZATION_OPTIONS
331 #endif
332
333 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE)       \
334   do                                            \
335     {                                           \
336       if (LEVEL == 1)                           \
337         flag_regmove = TRUE;                    \
338                                                 \
339       if (SIZE)                                 \
340         {                                       \
341           flag_omit_frame_pointer = TRUE;       \
342         }                                       \
343                                                 \
344       SUBTARGET_OPTIMIZATION_OPTIONS            \
345     }                                           \
346   while (0)
347
348 /* Define this macro if debugging can be performed even without a
349    frame pointer.  If this macro is defined, GCC will turn on the
350    `-fomit-frame-pointer' option whenever `-O' is specified.  */
351 #define CAN_DEBUG_WITHOUT_FP
352 \f
353 /* Target machine storage layout.  */
354
355 /* Define this if most significant bit is lowest numbered
356    in instructions that operate on numbered bit-fields.  */
357 #define BITS_BIG_ENDIAN 1
358
359 /* Define this if most significant byte of a word is the lowest numbered.  */
360 #define BYTES_BIG_ENDIAN (TARGET_LITTLE_ENDIAN == 0)
361
362 /* Define this if most significant word of a multiword number is the lowest
363    numbered.  */
364 #define WORDS_BIG_ENDIAN (TARGET_LITTLE_ENDIAN == 0)
365
366 /* Define this macro if WORDS_BIG_ENDIAN is not constant.  This must
367    be a constant value with the same meaning as WORDS_BIG_ENDIAN,
368    which will be used only when compiling libgcc2.c.  Typically the
369    value will be set based on preprocessor defines.  */
370 /*#define LIBGCC2_WORDS_BIG_ENDIAN 1*/
371
372 /* Width of a word, in units (bytes).  */
373 #define UNITS_PER_WORD 4
374
375 /* Define this macro if it is advisable to hold scalars in registers
376    in a wider mode than that declared by the program.  In such cases, 
377    the value is constrained to be within the bounds of the declared
378    type, but kept valid in the wider mode.  The signedness of the
379    extension may differ from that of the type.  */
380 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)     \
381   if (GET_MODE_CLASS (MODE) == MODE_INT         \
382       && GET_MODE_SIZE (MODE) < UNITS_PER_WORD) \
383     {                                           \
384       (MODE) = SImode;                          \
385     }
386
387 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
388 #define PARM_BOUNDARY 32
389
390 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
391 #define STACK_BOUNDARY 32
392
393 /* ALIGN FRAMES on word boundaries */
394 #define M32R_STACK_ALIGN(LOC) (((LOC) + 3) & ~ 3)
395
396 /* Allocation boundary (in *bits*) for the code of a function.  */
397 #define FUNCTION_BOUNDARY 32
398
399 /* Alignment of field after `int : 0' in a structure.  */
400 #define EMPTY_FIELD_BOUNDARY 32
401
402 /* Every structure's size must be a multiple of this.  */
403 #define STRUCTURE_SIZE_BOUNDARY 8
404
405 /* A bit-field declared as `int' forces `int' alignment for the struct.  */
406 #define PCC_BITFIELD_TYPE_MATTERS 1
407
408 /* No data type wants to be aligned rounder than this.  */
409 #define BIGGEST_ALIGNMENT 32
410
411 /* The best alignment to use in cases where we have a choice.  */
412 #define FASTEST_ALIGNMENT 32
413
414 /* Make strings word-aligned so strcpy from constants will be faster.  */
415 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
416   ((TREE_CODE (EXP) == STRING_CST       \
417     && (ALIGN) < FASTEST_ALIGNMENT)     \
418    ? FASTEST_ALIGNMENT : (ALIGN))
419
420 /* Make arrays of chars word-aligned for the same reasons.  */
421 #define DATA_ALIGNMENT(TYPE, ALIGN)                                     \
422   (TREE_CODE (TYPE) == ARRAY_TYPE                                       \
423    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode                            \
424    && (ALIGN) < FASTEST_ALIGNMENT ? FASTEST_ALIGNMENT : (ALIGN))
425
426 /* Set this nonzero if move instructions will actually fail to work
427    when given unaligned data.  */
428 #define STRICT_ALIGNMENT 1
429
430 /* Define LAVEL_ALIGN to calculate code length of PNOP at labels.  */
431 #define LABEL_ALIGN(insn) 2
432 \f
433 /* Layout of source language data types.  */
434
435 #define SHORT_TYPE_SIZE         16
436 #define INT_TYPE_SIZE           32
437 #define LONG_TYPE_SIZE          32
438 #define LONG_LONG_TYPE_SIZE     64
439 #define FLOAT_TYPE_SIZE         32
440 #define DOUBLE_TYPE_SIZE        64
441 #define LONG_DOUBLE_TYPE_SIZE   64
442
443 /* Define this as 1 if `char' should by default be signed; else as 0.  */
444 #define DEFAULT_SIGNED_CHAR 1
445
446 #define SIZE_TYPE "long unsigned int"
447 #define PTRDIFF_TYPE "long int"
448 #define WCHAR_TYPE "short unsigned int"
449 #define WCHAR_TYPE_SIZE 16
450 \f
451 /* Standard register usage.  */
452
453 /* Number of actual hardware registers.
454    The hardware registers are assigned numbers for the compiler
455    from 0 to just below FIRST_PSEUDO_REGISTER.
456    All registers that the compiler knows about must be given numbers,
457    even those that are not normally considered general registers.  */
458
459 #define M32R_NUM_REGISTERS      19
460
461 #ifndef SUBTARGET_NUM_REGISTERS
462 #define SUBTARGET_NUM_REGISTERS 0
463 #endif
464
465 #define FIRST_PSEUDO_REGISTER (M32R_NUM_REGISTERS + SUBTARGET_NUM_REGISTERS)
466         
467 /* 1 for registers that have pervasive standard uses
468    and are not available for the register allocator.
469
470    0-3   - arguments/results
471    4-5   - call used [4 is used as a tmp during prologue/epilogue generation]
472    6     - call used, gptmp
473    7     - call used, static chain pointer
474    8-11  - call saved
475    12    - call saved [reserved for global pointer]
476    13    - frame pointer
477    14    - subroutine link register
478    15    - stack pointer
479    16    - arg pointer
480    17    - carry flag
481    18    - accumulator
482    19    - accumulator 1 in the m32r/x
483    By default, the extension registers are not available.  */
484
485 #ifndef SUBTARGET_FIXED_REGISTERS
486 #define SUBTARGET_FIXED_REGISTERS
487 #endif
488
489 #define FIXED_REGISTERS         \
490 {                               \
491   0, 0, 0, 0, 0, 0, 0, 0,       \
492   0, 0, 0, 0, 0, 0, 0, 1,       \
493   1, 1, 1                       \
494   SUBTARGET_FIXED_REGISTERS     \
495 }
496
497 /* 1 for registers not available across function calls.
498    These must include the FIXED_REGISTERS and also any
499    registers that can be used without being saved.
500    The latter must include the registers where values are returned
501    and the register where structure-value addresses are passed.
502    Aside from that, you can include as many other registers as you like.  */
503
504 #ifndef SUBTARGET_CALL_USED_REGISTERS
505 #define SUBTARGET_CALL_USED_REGISTERS
506 #endif
507
508 #define CALL_USED_REGISTERS     \
509 {                               \
510   1, 1, 1, 1, 1, 1, 1, 1,       \
511   0, 0, 0, 0, 0, 0, 1, 1,       \
512   1, 1, 1                       \
513   SUBTARGET_CALL_USED_REGISTERS \
514 }
515
516 #define CALL_REALLY_USED_REGISTERS CALL_USED_REGISTERS
517
518 /* Zero or more C statements that may conditionally modify two variables
519    `fixed_regs' and `call_used_regs' (both of type `char []') after they
520    have been initialized from the two preceding macros.
521
522    This is necessary in case the fixed or call-clobbered registers depend
523    on target flags.
524
525    You need not define this macro if it has no work to do.  */
526
527 #ifdef SUBTARGET_CONDITIONAL_REGISTER_USAGE
528 #define CONDITIONAL_REGISTER_USAGE SUBTARGET_CONDITIONAL_REGISTER_USAGE
529 #else
530 #define CONDITIONAL_REGISTER_USAGE                       \
531   do                                                     \
532     {                                                    \
533       if (flag_pic)                                      \
534        {                                                 \
535          fixed_regs[PIC_OFFSET_TABLE_REGNUM] = 1;        \
536          call_used_regs[PIC_OFFSET_TABLE_REGNUM] = 1;    \
537        }                                                 \
538     }                                                    \
539   while (0)
540 #endif
541
542 /* If defined, an initializer for a vector of integers, containing the
543    numbers of hard registers in the order in which GCC should
544    prefer to use them (from most preferred to least).  */
545
546 #ifndef SUBTARGET_REG_ALLOC_ORDER
547 #define SUBTARGET_REG_ALLOC_ORDER
548 #endif
549
550 #if 1 /* Better for int code.  */
551 #define REG_ALLOC_ORDER                         \
552 {                                               \
553   4,  5,  6,  7,  2,  3,  8,  9, 10,            \
554   11, 12, 13, 14,  0,  1, 15, 16, 17, 18        \
555   SUBTARGET_REG_ALLOC_ORDER                     \
556 }
557
558 #else /* Better for fp code at expense of int code.  */
559 #define REG_ALLOC_ORDER                         \
560 {                                               \
561    0,  1,  2,  3,  4,  5,  6,  7,  8,           \
562    9, 10, 11, 12, 13, 14, 15, 16, 17, 18        \
563   SUBTARGET_REG_ALLOC_ORDER                     \
564 }
565 #endif
566
567 /* Return number of consecutive hard regs needed starting at reg REGNO
568    to hold something of mode MODE.
569    This is ordinarily the length in words of a value of mode MODE
570    but can be less for certain modes in special long registers.  */
571 #define HARD_REGNO_NREGS(REGNO, MODE) \
572   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
573
574 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
575 extern const unsigned int m32r_hard_regno_mode_ok[FIRST_PSEUDO_REGISTER];
576 extern unsigned int m32r_mode_class[];
577 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
578   ((m32r_hard_regno_mode_ok[REGNO] & m32r_mode_class[MODE]) != 0)
579
580 /* A C expression that is nonzero if it is desirable to choose
581    register allocation so as to avoid move instructions between a
582    value of mode MODE1 and a value of mode MODE2.
583
584    If `HARD_REGNO_MODE_OK (R, MODE1)' and `HARD_REGNO_MODE_OK (R,
585    MODE2)' are ever different for any R, then `MODES_TIEABLE_P (MODE1,
586    MODE2)' must be zero.  */
587
588 /* Tie QI/HI/SI modes together.  */
589 #define MODES_TIEABLE_P(MODE1, MODE2)           \
590   (   GET_MODE_CLASS (MODE1) == MODE_INT        \
591    && GET_MODE_CLASS (MODE2) == MODE_INT        \
592    && GET_MODE_SIZE (MODE1) <= UNITS_PER_WORD   \
593    && GET_MODE_SIZE (MODE2) <= UNITS_PER_WORD)
594
595 #define HARD_REGNO_RENAME_OK(OLD_REG, NEW_REG) \
596   m32r_hard_regno_rename_ok (OLD_REG, NEW_REG)
597 \f
598 /* Register classes and constants.  */
599
600 /* Define the classes of registers for register constraints in the
601    machine description.  Also define ranges of constants.
602
603    One of the classes must always be named ALL_REGS and include all hard regs.
604    If there is more than one class, another class must be named NO_REGS
605    and contain no registers.
606
607    The name GENERAL_REGS must be the name of a class (or an alias for
608    another name such as ALL_REGS).  This is the class of registers
609    that is allowed by "g" or "r" in a register constraint.
610    Also, registers outside this class are allocated only when
611    instructions express preferences for them.
612
613    The classes must be numbered in nondecreasing order; that is,
614    a larger-numbered class must never be contained completely
615    in a smaller-numbered class.
616
617    For any two classes, it is very desirable that there be another
618    class that represents their union.
619
620    It is important that any condition codes have class NO_REGS.
621    See `register_operand'.  */
622
623 enum reg_class
624 {
625   NO_REGS, CARRY_REG, ACCUM_REGS, GENERAL_REGS, ALL_REGS, LIM_REG_CLASSES
626 };
627
628 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
629
630 /* Give names of register classes as strings for dump file.  */
631 #define REG_CLASS_NAMES \
632   { "NO_REGS", "CARRY_REG", "ACCUM_REGS", "GENERAL_REGS", "ALL_REGS" }
633
634 /* Define which registers fit in which classes.
635    This is an initializer for a vector of HARD_REG_SET
636    of length N_REG_CLASSES.  */
637
638 #ifndef SUBTARGET_REG_CLASS_CARRY
639 #define SUBTARGET_REG_CLASS_CARRY 0
640 #endif
641
642 #ifndef SUBTARGET_REG_CLASS_ACCUM
643 #define SUBTARGET_REG_CLASS_ACCUM 0
644 #endif
645
646 #ifndef SUBTARGET_REG_CLASS_GENERAL
647 #define SUBTARGET_REG_CLASS_GENERAL 0
648 #endif
649
650 #ifndef SUBTARGET_REG_CLASS_ALL
651 #define SUBTARGET_REG_CLASS_ALL 0
652 #endif
653
654 #define REG_CLASS_CONTENTS                                              \
655 {                                                                       \
656   { 0x00000 },                                                          \
657   { 0x20000 | SUBTARGET_REG_CLASS_CARRY },                              \
658   { 0x40000 | SUBTARGET_REG_CLASS_ACCUM },                              \
659   { 0x1ffff | SUBTARGET_REG_CLASS_GENERAL },                            \
660   { 0x7ffff | SUBTARGET_REG_CLASS_ALL },                                \
661 }
662
663 /* The same information, inverted:
664    Return the class number of the smallest class containing
665    reg number REGNO.  This could be a conditional expression
666    or could index an array.  */
667 extern enum reg_class m32r_regno_reg_class[FIRST_PSEUDO_REGISTER];
668 #define REGNO_REG_CLASS(REGNO) (m32r_regno_reg_class[REGNO])
669
670 /* The class value for index registers, and the one for base regs.  */
671 #define INDEX_REG_CLASS GENERAL_REGS
672 #define BASE_REG_CLASS GENERAL_REGS
673
674 /* These assume that REGNO is a hard or pseudo reg number.
675    They give nonzero only if REGNO is a hard reg of the suitable class
676    or a pseudo reg currently allocated to a suitable hard reg.
677    Since they use reg_renumber, they are safe only once reg_renumber
678    has been allocated, which happens in local-alloc.c.  */
679 #define REGNO_OK_FOR_BASE_P(REGNO) \
680   ((REGNO) < FIRST_PSEUDO_REGISTER                      \
681    ? GPR_P (REGNO) || (REGNO) == ARG_POINTER_REGNUM     \
682    : GPR_P (reg_renumber[REGNO]))
683
684 #define REGNO_OK_FOR_INDEX_P(REGNO) REGNO_OK_FOR_BASE_P(REGNO)
685
686 /* Given an rtx X being reloaded into a reg required to be
687    in class CLASS, return the class of reg to actually use.
688    In general this is just CLASS; but on some machines
689    in some cases it is preferable to use a more restrictive class.  */
690 #define PREFERRED_RELOAD_CLASS(X,CLASS) (CLASS)
691
692 /* Return the maximum number of consecutive registers
693    needed to represent mode MODE in a register of class CLASS.  */
694 #define CLASS_MAX_NREGS(CLASS, MODE) \
695   ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
696
697 /* Return true if a value is inside a range.  */
698 #define IN_RANGE_P(VALUE, LOW, HIGH)                    \
699   (((unsigned HOST_WIDE_INT)((VALUE) - (LOW)))          \
700    <= ((unsigned HOST_WIDE_INT)((HIGH) - (LOW))))
701
702 /* Some range macros.  */
703 #define INT16_P(X)     ((X) >= - 0x8000 && (X) <= 0x7fff)
704 #define CMP_INT16_P(X) ((X) >= - 0x7fff && (X) <= 0x8000)
705 #define UINT16_P(X)   (((unsigned HOST_WIDE_INT) (X)) <= 0x0000ffff)
706 #define UINT24_P(X)   (((unsigned HOST_WIDE_INT) (X)) <= 0x00ffffff)
707 \f
708 /* Stack layout and stack pointer usage.  */
709
710 /* Define this macro if pushing a word onto the stack moves the stack
711    pointer to a smaller address.  */
712 #define STACK_GROWS_DOWNWARD
713
714 /* Offset from frame pointer to start allocating local variables at.
715    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
716    first local allocated.  Otherwise, it is the offset to the BEGINNING
717    of the first local allocated.  */
718 /* The frame pointer points at the same place as the stack pointer, except if
719    alloca has been called.  */
720 #define STARTING_FRAME_OFFSET \
721   M32R_STACK_ALIGN (current_function_outgoing_args_size)
722
723 /* Offset from the stack pointer register to the first location at which
724    outgoing arguments are placed.  */
725 #define STACK_POINTER_OFFSET 0
726
727 /* Offset of first parameter from the argument pointer register value.  */
728 #define FIRST_PARM_OFFSET(FNDECL) 0
729
730 /* Register to use for pushing function arguments.  */
731 #define STACK_POINTER_REGNUM 15
732
733 /* Base register for access to local variables of the function.  */
734 #define FRAME_POINTER_REGNUM 13
735
736 /* Base register for access to arguments of the function.  */
737 #define ARG_POINTER_REGNUM 16
738
739 /* Register in which static-chain is passed to a function.
740    This must not be a register used by the prologue.  */
741 #define STATIC_CHAIN_REGNUM  7
742
743 /* These aren't official macros.  */
744 #define PROLOGUE_TMP_REGNUM  4
745 #define RETURN_ADDR_REGNUM  14
746 /* #define GP_REGNUM        12 */
747 #define CARRY_REGNUM        17
748 #define ACCUM_REGNUM        18
749 #define M32R_MAX_INT_REGS   16
750
751 #ifndef SUBTARGET_GPR_P
752 #define SUBTARGET_GPR_P(REGNO) 0
753 #endif
754
755 #ifndef SUBTARGET_ACCUM_P
756 #define SUBTARGET_ACCUM_P(REGNO) 0
757 #endif
758
759 #ifndef SUBTARGET_CARRY_P
760 #define SUBTARGET_CARRY_P(REGNO) 0
761 #endif
762
763 #define GPR_P(REGNO)   (IN_RANGE_P ((REGNO), 0, 15) || SUBTARGET_GPR_P (REGNO))
764 #define ACCUM_P(REGNO) ((REGNO) == ACCUM_REGNUM || SUBTARGET_ACCUM_P (REGNO))
765 #define CARRY_P(REGNO) ((REGNO) == CARRY_REGNUM || SUBTARGET_CARRY_P (REGNO))
766 \f
767 /* Eliminating the frame and arg pointers.  */
768
769 /* A C expression which is nonzero if a function must have and use a
770    frame pointer.  This expression is evaluated in the reload pass.
771    If its value is nonzero the function will have a frame pointer.  */
772 #define FRAME_POINTER_REQUIRED current_function_calls_alloca
773
774 #if 0
775 /* C statement to store the difference between the frame pointer
776    and the stack pointer values immediately after the function prologue.
777    If `ELIMINABLE_REGS' is defined, this macro will be not be used and
778    need not be defined.  */
779 #define INITIAL_FRAME_POINTER_OFFSET(VAR) \
780 ((VAR) = m32r_compute_frame_size (get_frame_size ()))
781 #endif
782
783 /* If defined, this macro specifies a table of register pairs used to
784    eliminate unneeded registers that point into the stack frame.  If
785    it is not defined, the only elimination attempted by the compiler
786    is to replace references to the frame pointer with references to
787    the stack pointer.
788
789    Note that the elimination of the argument pointer with the stack
790    pointer is specified first since that is the preferred elimination.  */
791
792 #define ELIMINABLE_REGS                                 \
793 {{ FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM },        \
794  { ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM },        \
795  { ARG_POINTER_REGNUM,   FRAME_POINTER_REGNUM }}
796
797 /* A C expression that returns nonzero if the compiler is allowed to
798    try to replace register number FROM-REG with register number
799    TO-REG.  This macro need only be defined if `ELIMINABLE_REGS' is
800    defined, and will usually be the constant 1, since most of the
801    cases preventing register elimination are things that the compiler
802    already knows about.  */
803
804 #define CAN_ELIMINATE(FROM, TO)                                         \
805   ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM         \
806    ? ! frame_pointer_needed                                             \
807    : 1)
808
809 /* This macro is similar to `INITIAL_FRAME_POINTER_OFFSET'.  It
810    specifies the initial difference between the specified pair of
811    registers.  This macro must be defined if `ELIMINABLE_REGS' is
812    defined.  */
813
814 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET)                            \
815   do                                                                            \
816     {                                                                           \
817       int size = m32r_compute_frame_size (get_frame_size ());                   \
818                                                                                 \
819       if ((FROM) == FRAME_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM)       \
820         (OFFSET) = 0;                                                           \
821       else if ((FROM) == ARG_POINTER_REGNUM && (TO) == FRAME_POINTER_REGNUM)    \
822         (OFFSET) = size - current_function_pretend_args_size;                   \
823       else if ((FROM) == ARG_POINTER_REGNUM && (TO) == STACK_POINTER_REGNUM)    \
824         (OFFSET) = size - current_function_pretend_args_size;                   \
825       else                                                                      \
826         gcc_unreachable ();                                                             \
827     }                                                                           \
828   while (0)
829 \f
830 /* Function argument passing.  */
831
832 /* If defined, the maximum amount of space required for outgoing
833    arguments will be computed and placed into the variable
834    `current_function_outgoing_args_size'.  No space will be pushed
835    onto the stack for each call; instead, the function prologue should
836    increase the stack frame size by this amount.  */
837 #define ACCUMULATE_OUTGOING_ARGS 1
838
839 /* Value is the number of bytes of arguments automatically
840    popped when returning from a subroutine call.
841    FUNDECL is the declaration node of the function (as a tree),
842    FUNTYPE is the data type of the function (as a tree),
843    or for a library call it is an identifier node for the subroutine name.
844    SIZE is the number of bytes of arguments passed on the stack.  */
845 #define RETURN_POPS_ARGS(DECL, FUNTYPE, SIZE) 0
846
847 /* Define a data type for recording info about an argument list
848    during the scan of that argument list.  This data type should
849    hold all necessary information about the function itself
850    and about the args processed so far, enough to enable macros
851    such as FUNCTION_ARG to determine where the next arg should go.  */
852 #define CUMULATIVE_ARGS int
853
854 /* Initialize a variable CUM of type CUMULATIVE_ARGS
855    for a call to a function whose data type is FNTYPE.
856    For a library call, FNTYPE is 0.  */
857 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
858   ((CUM) = 0)
859
860 /* The number of registers used for parameter passing.  Local to this file.  */
861 #define M32R_MAX_PARM_REGS 4
862
863 /* 1 if N is a possible register number for function argument passing.  */
864 #define FUNCTION_ARG_REGNO_P(N) \
865   ((unsigned) (N) < M32R_MAX_PARM_REGS)
866
867 /* The ROUND_ADVANCE* macros are local to this file.  */
868 /* Round SIZE up to a word boundary.  */
869 #define ROUND_ADVANCE(SIZE) \
870   (((SIZE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
871
872 /* Round arg MODE/TYPE up to the next word boundary.  */
873 #define ROUND_ADVANCE_ARG(MODE, TYPE) \
874   ((MODE) == BLKmode                            \
875    ? ROUND_ADVANCE ((unsigned int) int_size_in_bytes (TYPE))    \
876    : ROUND_ADVANCE ((unsigned int) GET_MODE_SIZE (MODE)))
877
878 /* Round CUM up to the necessary point for argument MODE/TYPE.  */
879 #define ROUND_ADVANCE_CUM(CUM, MODE, TYPE) (CUM)
880
881 /* Return boolean indicating arg of type TYPE and mode MODE will be passed in
882    a reg.  This includes arguments that have to be passed by reference as the
883    pointer to them is passed in a reg if one is available (and that is what
884    we're given).
885    This macro is only used in this file.  */
886 #define PASS_IN_REG_P(CUM, MODE, TYPE) \
887   (ROUND_ADVANCE_CUM ((CUM), (MODE), (TYPE)) < M32R_MAX_PARM_REGS)
888
889 /* Determine where to put an argument to a function.
890    Value is zero to push the argument on the stack,
891    or a hard register in which to store the argument.
892
893    MODE is the argument's machine mode.
894    TYPE is the data type of the argument (as a tree).
895     This is null for libcalls where that information may
896     not be available.
897    CUM is a variable of type CUMULATIVE_ARGS which gives info about
898     the preceding args and about the function being called.
899    NAMED is nonzero if this argument is a named parameter
900     (otherwise it is an extra parameter matching an ellipsis).  */
901 /* On the M32R the first M32R_MAX_PARM_REGS args are normally in registers
902    and the rest are pushed.  */
903 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
904   (PASS_IN_REG_P ((CUM), (MODE), (TYPE))                        \
905    ? gen_rtx_REG ((MODE), ROUND_ADVANCE_CUM ((CUM), (MODE), (TYPE)))    \
906    : 0)
907
908 /* Update the data in CUM to advance over an argument
909    of mode MODE and data type TYPE.
910    (TYPE is null for libcalls where that information may not be available.)  */
911 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
912   ((CUM) = (ROUND_ADVANCE_CUM ((CUM), (MODE), (TYPE)) \
913           + ROUND_ADVANCE_ARG ((MODE), (TYPE))))
914
915 /* If defined, a C expression that gives the alignment boundary, in bits,
916    of an argument with the specified mode and type.  If it is not defined, 
917    PARM_BOUNDARY is used for all arguments.  */
918 #if 0
919 /* We assume PARM_BOUNDARY == UNITS_PER_WORD here.  */
920 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
921   (((TYPE) ? TYPE_ALIGN (TYPE) : GET_MODE_BITSIZE (MODE)) <= PARM_BOUNDARY \
922    ? PARM_BOUNDARY : 2 * PARM_BOUNDARY)
923 #endif
924 \f
925 /* Function results.  */
926
927 /* Define how to find the value returned by a function.
928    VALTYPE is the data type of the value (as a tree).
929    If the precise function being called is known, FUNC is its FUNCTION_DECL;
930    otherwise, FUNC is 0.  */
931 #define FUNCTION_VALUE(VALTYPE, FUNC) gen_rtx_REG (TYPE_MODE (VALTYPE), 0)
932
933 /* Define how to find the value returned by a library function
934    assuming the value has mode MODE.  */
935 #define LIBCALL_VALUE(MODE) gen_rtx_REG (MODE, 0)
936
937 /* 1 if N is a possible register number for a function value
938    as seen by the caller.  */
939 /* ??? What about r1 in DI/DF values.  */
940 #define FUNCTION_VALUE_REGNO_P(N) ((N) == 0)
941
942 /* Tell GCC to use TARGET_RETURN_IN_MEMORY.  */
943 #define DEFAULT_PCC_STRUCT_RETURN 0
944 \f
945 /* Function entry and exit.  */
946
947 /* Initialize data used by insn expanders.  This is called from
948    init_emit, once for each function, before code is generated.  */
949 #define INIT_EXPANDERS m32r_init_expanders ()
950
951 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
952    the stack pointer does not matter.  The value is tested only in
953    functions that have frame pointers.
954    No definition is equivalent to always zero.  */
955 #define EXIT_IGNORE_STACK 1
956
957 /* Output assembler code to FILE to increment profiler label # LABELNO
958    for profiling a function entry.  */
959 #undef  FUNCTION_PROFILER
960 #define FUNCTION_PROFILER(FILE, LABELNO)                        \
961   do                                                            \
962     {                                                           \
963       if (flag_pic)                                             \
964         {                                                       \
965           fprintf (FILE, "\tld24 r14,#mcount\n");               \
966           fprintf (FILE, "\tadd r14,r12\n");                    \
967           fprintf (FILE, "\tld r14,@r14\n");                    \
968           fprintf (FILE, "\tjl r14\n");                         \
969         }                                                       \
970       else                                                      \
971         {                                                       \
972           if (TARGET_ADDR24)                                    \
973             fprintf (FILE, "\tbl mcount\n");                    \
974           else                                                  \
975             {                                                   \
976               fprintf (FILE, "\tseth r14,#high(mcount)\n");     \
977               fprintf (FILE, "\tor3 r14,r14,#low(mcount)\n");   \
978               fprintf (FILE, "\tjl r14\n");                     \
979             }                                                   \
980         }                                                       \
981       fprintf (FILE, "\taddi sp,#4\n");                         \
982     }                                                           \
983   while (0)
984 \f
985 /* Trampolines.  */
986
987 /* On the M32R, the trampoline is:
988
989         mv      r7, lr   -> bl L1        ; 178e 7e01
990 L1:     add3    r6, lr, #L2-L1           ; 86ae 000c (L2 - L1 = 12)
991         mv      lr, r7   -> ld r7,@r6+   ; 1e87 27e6
992         ld      r6, @r6  -> jmp r6       ; 26c6 1fc6
993 L2:     .word STATIC
994         .word FUNCTION  */
995
996 #ifndef CACHE_FLUSH_FUNC
997 #define CACHE_FLUSH_FUNC "_flush_cache"
998 #endif
999 #ifndef CACHE_FLUSH_TRAP
1000 #define CACHE_FLUSH_TRAP 12
1001 #endif
1002
1003 /* Length in bytes of the trampoline for entering a nested function.  */
1004 #define TRAMPOLINE_SIZE 24
1005
1006 /* Emit RTL insns to initialize the variable parts of a trampoline.
1007    FNADDR is an RTX for the address of the function's pure code.
1008    CXT is an RTX for the static chain value for the function.  */
1009 #if HOST_BITS_PER_WIDE_INT > 32
1010 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                               \
1011   do                                                                            \
1012     {                                                                           \
1013       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 0)),           \
1014                       GEN_INT                                                   \
1015                       (TARGET_LITTLE_ENDIAN ? 0x017e8e17 : 0x178e7e01));        \
1016       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 4)),           \
1017                       GEN_INT                                                   \
1018                       (TARGET_LITTLE_ENDIAN ? 0x0c00ae86 : 0xffffffff86ae000c));\
1019       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 8)),           \
1020                       GEN_INT                                                   \
1021                       (TARGET_LITTLE_ENDIAN ? 0xffffffffe627871e : 0x1e8727e6));\
1022       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 12)),          \
1023                       GEN_INT                                                   \
1024                       (TARGET_LITTLE_ENDIAN ? 0xffffffffc616c626 : 0x26c61fc6));\
1025       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 16)),          \
1026                       (CXT));                                                   \
1027       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 20)),          \
1028                       (FNADDR));                                                \
1029       if (m32r_cache_flush_trap >= 0)                                           \
1030         emit_insn (gen_flush_icache (validize_mem (gen_rtx_MEM (SImode, TRAMP)),\
1031                                      GEN_INT (m32r_cache_flush_trap) ));        \
1032       else if (m32r_cache_flush_func && m32r_cache_flush_func[0])               \
1033         emit_library_call (m32r_function_symbol (m32r_cache_flush_func),        \
1034                            0, VOIDmode, 3, TRAMP, Pmode,                        \
1035                            GEN_INT (TRAMPOLINE_SIZE), SImode,                   \
1036                            GEN_INT (3), SImode);                                \
1037     }                                                                           \
1038   while (0)
1039 #else
1040 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT)                               \
1041   do                                                                            \
1042     {                                                                           \
1043       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 0)),           \
1044                       GEN_INT                                                   \
1045                       (TARGET_LITTLE_ENDIAN ? 0x017e8e17 : 0x178e7e01));        \
1046       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 4)),           \
1047                       GEN_INT                                                   \
1048                       (TARGET_LITTLE_ENDIAN ? 0x0c00ae86 : 0x86ae000c));        \
1049       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 8)),           \
1050                       GEN_INT                                                   \
1051                       (TARGET_LITTLE_ENDIAN ? 0xe627871e : 0x1e8727e6));        \
1052       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 12)),          \
1053                       GEN_INT                                                   \
1054                       (TARGET_LITTLE_ENDIAN ? 0xc616c626 : 0x26c61fc6));        \
1055       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 16)),          \
1056                       (CXT));                                                   \
1057       emit_move_insn (gen_rtx_MEM (SImode, plus_constant (TRAMP, 20)),          \
1058                       (FNADDR));                                                \
1059       if (m32r_cache_flush_trap >= 0)                                           \
1060         emit_insn (gen_flush_icache (validize_mem (gen_rtx_MEM (SImode, TRAMP)),\
1061                                      GEN_INT (m32r_cache_flush_trap) ));        \
1062       else if (m32r_cache_flush_func && m32r_cache_flush_func[0])               \
1063         emit_library_call (m32r_function_symbol (m32r_cache_flush_func),        \
1064                            0, VOIDmode, 3, TRAMP, Pmode,                        \
1065                            GEN_INT (TRAMPOLINE_SIZE), SImode,                   \
1066                            GEN_INT (3), SImode);                                \
1067     }                                                                           \
1068   while (0)
1069 #endif
1070 \f
1071 #define RETURN_ADDR_RTX(COUNT, FRAME) m32r_return_addr (COUNT)
1072
1073 #define INCOMING_RETURN_ADDR_RTX   gen_rtx_REG (Pmode, RETURN_ADDR_REGNUM)
1074
1075 /* Addressing modes, and classification of registers for them.  */
1076
1077 /* Maximum number of registers that can appear in a valid memory address.  */
1078 #define MAX_REGS_PER_ADDRESS 1
1079
1080 /* We have post-inc load and pre-dec,pre-inc store,
1081    but only for 4 byte vals.  */
1082 #define HAVE_PRE_DECREMENT  1
1083 #define HAVE_PRE_INCREMENT  1
1084 #define HAVE_POST_INCREMENT 1
1085
1086 /* Recognize any constant value that is a valid address.  */
1087 #define CONSTANT_ADDRESS_P(X)   \
1088   (    GET_CODE (X) == LABEL_REF  \
1089    ||  GET_CODE (X) == SYMBOL_REF \
1090    ||  GET_CODE (X) == CONST_INT  \
1091    || (GET_CODE (X) == CONST      \
1092        && ! (flag_pic && ! m32r_legitimate_pic_operand_p (X))))
1093
1094 /* Nonzero if the constant value X is a legitimate general operand.
1095    We don't allow (plus symbol large-constant) as the relocations can't
1096    describe it.  INTVAL > 32767 handles both 16-bit and 24-bit relocations.
1097    We allow all CONST_DOUBLE's as the md file patterns will force the
1098    constant to memory if they can't handle them.  */
1099
1100 #define LEGITIMATE_CONSTANT_P(X)                                        \
1101   (! (GET_CODE (X) == CONST                                             \
1102       && GET_CODE (XEXP (X, 0)) == PLUS                                 \
1103       && GET_CODE (XEXP (XEXP (X, 0), 0)) == SYMBOL_REF                 \
1104       && GET_CODE (XEXP (XEXP (X, 0), 1)) == CONST_INT                  \
1105       && (unsigned HOST_WIDE_INT) INTVAL (XEXP (XEXP (X, 0), 1)) > 32767))
1106
1107 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1108    and check its validity for a certain class.
1109    We have two alternate definitions for each of them.
1110    The usual definition accepts all pseudo regs; the other rejects
1111    them unless they have been allocated suitable hard regs.
1112    The symbol REG_OK_STRICT causes the latter definition to be used.
1113
1114    Most source files want to accept pseudo regs in the hope that
1115    they will get allocated to the class that the insn wants them to be in.
1116    Source files for reload pass need to be strict.
1117    After reload, it makes no difference, since pseudo regs have
1118    been eliminated by then.  */
1119
1120 #ifdef REG_OK_STRICT
1121
1122 /* Nonzero if X is a hard reg that can be used as a base reg.  */
1123 #define REG_OK_FOR_BASE_P(X) GPR_P (REGNO (X))
1124 /* Nonzero if X is a hard reg that can be used as an index.  */
1125 #define REG_OK_FOR_INDEX_P(X) REG_OK_FOR_BASE_P (X)
1126
1127 #else
1128
1129 /* Nonzero if X is a hard reg that can be used as a base reg
1130    or if it is a pseudo reg.  */
1131 #define REG_OK_FOR_BASE_P(X)            \
1132   (GPR_P (REGNO (X))                    \
1133    || (REGNO (X)) == ARG_POINTER_REGNUM \
1134    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1135 /* Nonzero if X is a hard reg that can be used as an index
1136    or if it is a pseudo reg.  */
1137 #define REG_OK_FOR_INDEX_P(X) REG_OK_FOR_BASE_P (X)
1138
1139 #endif
1140
1141 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1142    that is a valid memory address for an instruction.
1143    The MODE argument is the machine mode for the MEM expression
1144    that wants to use this address.  */
1145
1146 /* Local to this file.  */
1147 #define RTX_OK_FOR_BASE_P(X) (REG_P (X) && REG_OK_FOR_BASE_P (X))
1148
1149 /* Local to this file.  */
1150 #define RTX_OK_FOR_OFFSET_P(X) \
1151   (GET_CODE (X) == CONST_INT && INT16_P (INTVAL (X)))
1152
1153 /* Local to this file.  */
1154 #define LEGITIMATE_OFFSET_ADDRESS_P(MODE, X)                    \
1155   (GET_CODE (X) == PLUS                                         \
1156    && RTX_OK_FOR_BASE_P (XEXP (X, 0))                           \
1157    && RTX_OK_FOR_OFFSET_P (XEXP (X, 1)))
1158
1159 /* Local to this file.  */
1160 /* For LO_SUM addresses, do not allow them if the MODE is > 1 word,
1161    since more than one instruction will be required.  */
1162 #define LEGITIMATE_LO_SUM_ADDRESS_P(MODE, X)                    \
1163   (GET_CODE (X) == LO_SUM                                       \
1164    && (MODE != BLKmode && GET_MODE_SIZE (MODE) <= UNITS_PER_WORD)\
1165    && RTX_OK_FOR_BASE_P (XEXP (X, 0))                           \
1166    && CONSTANT_P (XEXP (X, 1)))
1167
1168 /* Local to this file.  */
1169 /* Is this a load and increment operation.  */
1170 #define LOAD_POSTINC_P(MODE, X)                                 \
1171   (((MODE) == SImode || (MODE) == SFmode)                       \
1172    && GET_CODE (X) == POST_INC                                  \
1173    && GET_CODE (XEXP (X, 0)) == REG                             \
1174    && RTX_OK_FOR_BASE_P (XEXP (X, 0)))
1175
1176 /* Local to this file.  */
1177 /* Is this an increment/decrement and store operation.  */
1178 #define STORE_PREINC_PREDEC_P(MODE, X)                          \
1179   (((MODE) == SImode || (MODE) == SFmode)                       \
1180    && (GET_CODE (X) == PRE_INC || GET_CODE (X) == PRE_DEC)      \
1181    && GET_CODE (XEXP (X, 0)) == REG                             \
1182    && RTX_OK_FOR_BASE_P (XEXP (X, 0)))
1183
1184 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                 \
1185   do                                                            \
1186     {                                                           \
1187       if (RTX_OK_FOR_BASE_P (X))                                \
1188         goto ADDR;                                              \
1189       if (LEGITIMATE_OFFSET_ADDRESS_P ((MODE), (X)))            \
1190         goto ADDR;                                              \
1191       if (LEGITIMATE_LO_SUM_ADDRESS_P ((MODE), (X)))            \
1192         goto ADDR;                                              \
1193       if (LOAD_POSTINC_P ((MODE), (X)))                         \
1194         goto ADDR;                                              \
1195       if (STORE_PREINC_PREDEC_P ((MODE), (X)))                  \
1196         goto ADDR;                                              \
1197     }                                                           \
1198   while (0)
1199
1200 /* Try machine-dependent ways of modifying an illegitimate address
1201    to be legitimate.  If we find one, return the new, valid address.
1202    This macro is used in only one place: `memory_address' in explow.c.
1203
1204    OLDX is the address as it was before break_out_memory_refs was called.
1205    In some cases it is useful to look at this to decide what needs to be done.
1206
1207    MODE and WIN are passed so that this macro can use
1208    GO_IF_LEGITIMATE_ADDRESS.
1209
1210    It is always safe for this macro to do nothing.  It exists to recognize
1211    opportunities to optimize the output.  */
1212
1213 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                   \
1214   do                                                             \
1215     {                                                            \
1216       if (flag_pic)                                              \
1217         (X) = m32r_legitimize_pic_address (X, NULL_RTX);         \
1218       if (memory_address_p (MODE, X))                            \
1219         goto WIN;                                                \
1220     }                                                            \
1221   while (0)
1222
1223 /* Go to LABEL if ADDR (a legitimate address expression)
1224    has an effect that depends on the machine mode it is used for.  */
1225 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)               \
1226   do                                                            \
1227     {                                                           \
1228       if (GET_CODE (ADDR) == LO_SUM)                            \
1229         goto LABEL;                                             \
1230     }                                                           \
1231   while (0)
1232 \f
1233 /* Condition code usage.  */
1234
1235 /* Return nonzero if SELECT_CC_MODE will never return MODE for a
1236    floating point inequality comparison.  */
1237 #define REVERSIBLE_CC_MODE(MODE) 1 /*???*/
1238 \f
1239 /* Costs.  */
1240
1241 /* Compute extra cost of moving data between one register class
1242    and another.  */
1243 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) 2
1244
1245 /* Compute the cost of moving data between registers and memory.  */
1246 /* Memory is 3 times as expensive as registers.
1247    ??? Is that the right way to look at it?  */
1248 #define MEMORY_MOVE_COST(MODE,CLASS,IN_P) \
1249 (GET_MODE_SIZE (MODE) <= UNITS_PER_WORD ? 6 : 12)
1250
1251 /* The cost of a branch insn.  */
1252 /* A value of 2 here causes GCC to avoid using branches in comparisons like
1253    while (a < N && a).  Branches aren't that expensive on the M32R so
1254    we define this as 1.  Defining it as 2 had a heavy hit in fp-bit.c.  */
1255 #define BRANCH_COST ((TARGET_BRANCH_COST) ? 2 : 1)
1256
1257 /* Nonzero if access to memory by bytes is slow and undesirable.
1258    For RISC chips, it means that access to memory by bytes is no
1259    better than access by words when possible, so grab a whole word
1260    and maybe make use of that.  */
1261 #define SLOW_BYTE_ACCESS 1
1262
1263 /* Define this macro if it is as good or better to call a constant
1264    function address than to call an address kept in a register.  */
1265 #define NO_FUNCTION_CSE
1266 \f
1267 /* Section selection.  */
1268
1269 #define TEXT_SECTION_ASM_OP     "\t.section .text"
1270 #define DATA_SECTION_ASM_OP     "\t.section .data"
1271 #define BSS_SECTION_ASM_OP      "\t.section .bss"
1272
1273 /* Define this macro if jump tables (for tablejump insns) should be
1274    output in the text section, along with the assembler instructions.
1275    Otherwise, the readonly data section is used.
1276    This macro is irrelevant if there is no separate readonly data section.  */
1277 #define JUMP_TABLES_IN_TEXT_SECTION (flag_pic)
1278 \f
1279 /* Position Independent Code.  */
1280
1281 /* The register number of the register used to address a table of static
1282    data addresses in memory.  In some cases this register is defined by a
1283    processor's ``application binary interface'' (ABI).  When this macro
1284    is defined, RTL is generated for this register once, as with the stack
1285    pointer and frame pointer registers.  If this macro is not defined, it
1286    is up to the machine-dependent files to allocate such a register (if
1287    necessary).  */
1288 #define PIC_OFFSET_TABLE_REGNUM 12
1289
1290 /* Define this macro if the register defined by PIC_OFFSET_TABLE_REGNUM is
1291    clobbered by calls.  Do not define this macro if PIC_OFFSET_TABLE_REGNUM
1292    is not defined.  */
1293 /* This register is call-saved on the M32R.  */
1294 /*#define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED*/
1295
1296 /* A C expression that is nonzero if X is a legitimate immediate
1297    operand on the target machine when generating position independent code.
1298    You can assume that X satisfies CONSTANT_P, so you need not
1299    check this.  You can also assume `flag_pic' is true, so you need not
1300    check it either.  You need not define this macro if all constants
1301    (including SYMBOL_REF) can be immediate operands when generating
1302    position independent code.  */
1303 #define LEGITIMATE_PIC_OPERAND_P(X) m32r_legitimate_pic_operand_p (X)
1304 \f
1305 /* Control the assembler format that we output.  */
1306
1307 /* A C string constant describing how to begin a comment in the target
1308    assembler language.  The compiler assumes that the comment will
1309    end at the end of the line.  */
1310 #define ASM_COMMENT_START ";"
1311
1312 /* Output to assembler file text saying following lines
1313    may contain character constants, extra white space, comments, etc.  */
1314 #define ASM_APP_ON ""
1315
1316 /* Output to assembler file text saying following lines
1317    no longer contain unusual constructs.  */
1318 #define ASM_APP_OFF ""
1319
1320 /* Globalizing directive for a label.  */
1321 #define GLOBAL_ASM_OP "\t.global\t"
1322
1323 /* We do not use DBX_LINES_FUNCTION_RELATIVE or
1324    dbxout_stab_value_internal_label_diff here because
1325    we need to use .debugsym for the line label.  */
1326
1327 #define DBX_OUTPUT_SOURCE_LINE(file, line, counter)                     \
1328   do                                                                    \
1329     {                                                                   \
1330       const char * begin_label =                                        \
1331         XSTR (XEXP (DECL_RTL (current_function_decl), 0), 0);           \
1332       char label[64];                                                   \
1333       ASM_GENERATE_INTERNAL_LABEL (label, "LM", counter);               \
1334                                                                         \
1335       dbxout_begin_stabn_sline (line);                                  \
1336       assemble_name (file, label);                                      \
1337       putc ('-', file);                                                 \
1338       assemble_name (file, begin_label);                                \
1339       fputs ("\n\t.debugsym ", file);                                   \
1340       assemble_name (file, label);                                      \
1341       putc ('\n', file);                                                \
1342       counter += 1;                                                     \
1343      }                                                                  \
1344   while (0)
1345
1346 /* How to refer to registers in assembler output.
1347    This sequence is indexed by compiler's hard-register-number (see above).  */
1348 #ifndef SUBTARGET_REGISTER_NAMES
1349 #define SUBTARGET_REGISTER_NAMES
1350 #endif
1351
1352 #define REGISTER_NAMES                                  \
1353 {                                                       \
1354   "r0", "r1", "r2", "r3", "r4", "r5", "r6", "r7",       \
1355   "r8", "r9", "r10", "r11", "r12", "fp", "lr", "sp",    \
1356   "ap", "cbit", "a0"                                    \
1357   SUBTARGET_REGISTER_NAMES                              \
1358 }
1359
1360 /* If defined, a C initializer for an array of structures containing
1361    a name and a register number.  This macro defines additional names
1362    for hard registers, thus allowing the `asm' option in declarations
1363    to refer to registers using alternate names.  */
1364 #ifndef SUBTARGET_ADDITIONAL_REGISTER_NAMES
1365 #define SUBTARGET_ADDITIONAL_REGISTER_NAMES
1366 #endif
1367
1368 #define ADDITIONAL_REGISTER_NAMES       \
1369 {                                       \
1370   /*{ "gp", GP_REGNUM },*/              \
1371   { "r13", FRAME_POINTER_REGNUM },      \
1372   { "r14", RETURN_ADDR_REGNUM },        \
1373   { "r15", STACK_POINTER_REGNUM },      \
1374   SUBTARGET_ADDITIONAL_REGISTER_NAMES   \
1375 }
1376
1377 /* A C expression which evaluates to true if CODE is a valid
1378    punctuation character for use in the `PRINT_OPERAND' macro.  */
1379 extern char m32r_punct_chars[256];
1380 #define PRINT_OPERAND_PUNCT_VALID_P(CHAR) \
1381   m32r_punct_chars[(unsigned char) (CHAR)]
1382
1383 /* Print operand X (an rtx) in assembler syntax to file FILE.
1384    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
1385    For `%' followed by punctuation, CODE is the punctuation and X is null.  */
1386 #define PRINT_OPERAND(FILE, X, CODE) \
1387   m32r_print_operand (FILE, X, CODE)
1388
1389 /* A C compound statement to output to stdio stream STREAM the
1390    assembler syntax for an instruction operand that is a memory
1391    reference whose address is ADDR.  ADDR is an RTL expression.  */
1392 #define PRINT_OPERAND_ADDRESS(FILE, ADDR) \
1393   m32r_print_operand_address (FILE, ADDR)
1394
1395 /* If defined, C string expressions to be used for the `%R', `%L',
1396    `%U', and `%I' options of `asm_fprintf' (see `final.c').  These
1397    are useful when a single `md' file must support multiple assembler
1398    formats.  In that case, the various `tm.h' files can define these
1399    macros differently.  */
1400 #define REGISTER_PREFIX         ""
1401 #define LOCAL_LABEL_PREFIX      ".L"
1402 #define USER_LABEL_PREFIX       ""
1403 #define IMMEDIATE_PREFIX        "#"
1404
1405 /* This is how to output an element of a case-vector that is absolute.  */
1406 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)            \
1407    do                                                   \
1408      {                                                  \
1409        char label[30];                                  \
1410        ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE); \
1411        fprintf (FILE, "\t.word\t");                     \
1412        assemble_name (FILE, label);                     \
1413        fprintf (FILE, "\n");                            \
1414      }                                                  \
1415   while (0)
1416
1417 /* This is how to output an element of a case-vector that is relative.  */
1418 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL)\
1419   do                                                    \
1420     {                                                   \
1421       char label[30];                                   \
1422       ASM_GENERATE_INTERNAL_LABEL (label, "L", VALUE);  \
1423       fprintf (FILE, "\t.word\t");                      \
1424       assemble_name (FILE, label);                      \
1425       fprintf (FILE, "-");                              \
1426       ASM_GENERATE_INTERNAL_LABEL (label, "L", REL);    \
1427       assemble_name (FILE, label);                      \
1428       fprintf (FILE, "\n");                             \
1429     }                                                   \
1430   while (0)
1431
1432 /* The desired alignment for the location counter at the beginning
1433    of a loop.  */
1434 /* On the M32R, align loops to 32 byte boundaries (cache line size)
1435    if -malign-loops.  */
1436 #define LOOP_ALIGN(LABEL) (TARGET_ALIGN_LOOPS ? 5 : 0)
1437
1438 /* Define this to be the maximum number of insns to move around when moving
1439    a loop test from the top of a loop to the bottom
1440    and seeing whether to duplicate it.  The default is thirty.
1441
1442    Loop unrolling currently doesn't like this optimization, so
1443    disable doing if we are unrolling loops and saving space.  */
1444 #define LOOP_TEST_THRESHOLD (optimize_size                              \
1445                              && !flag_unroll_loops                      \
1446                              && !flag_unroll_all_loops ? 2 : 30)
1447
1448 /* This is how to output an assembler line
1449    that says to advance the location counter
1450    to a multiple of 2**LOG bytes.  */
1451 /* .balign is used to avoid confusion.  */
1452 #define ASM_OUTPUT_ALIGN(FILE,LOG)                      \
1453   do                                                    \
1454     {                                                   \
1455       if ((LOG) != 0)                                   \
1456         fprintf (FILE, "\t.balign %d\n", 1 << (LOG));   \
1457     }                                                   \
1458   while (0)
1459
1460 /* Like `ASM_OUTPUT_COMMON' except takes the required alignment as a
1461    separate, explicit argument.  If you define this macro, it is used in
1462    place of `ASM_OUTPUT_COMMON', and gives you more flexibility in
1463    handling the required alignment of the variable.  The alignment is
1464    specified as the number of bits.  */
1465
1466 #define SCOMMON_ASM_OP "\t.scomm\t"
1467
1468 #undef  ASM_OUTPUT_ALIGNED_COMMON
1469 #define ASM_OUTPUT_ALIGNED_COMMON(FILE, NAME, SIZE, ALIGN)              \
1470   do                                                                    \
1471     {                                                                   \
1472       if (! TARGET_SDATA_NONE                                           \
1473           && (SIZE) > 0 && (SIZE) <= g_switch_value)                    \
1474         fprintf ((FILE), "%s", SCOMMON_ASM_OP);                         \
1475       else                                                              \
1476         fprintf ((FILE), "%s", COMMON_ASM_OP);                          \
1477       assemble_name ((FILE), (NAME));                                   \
1478       fprintf ((FILE), ",%u,%u\n", (int)(SIZE), (ALIGN) / BITS_PER_UNIT);\
1479     }                                                                   \
1480   while (0)
1481
1482 #define ASM_OUTPUT_ALIGNED_BSS(FILE, DECL, NAME, SIZE, ALIGN)           \
1483   do                                                                    \
1484     {                                                                   \
1485       if (! TARGET_SDATA_NONE                                           \
1486           && (SIZE) > 0 && (SIZE) <= g_switch_value)                    \
1487         switch_to_section (get_named_section (NULL, ".sbss", 0));       \
1488       else                                                              \
1489         switch_to_section (bss_section);                                \
1490       ASM_OUTPUT_ALIGN (FILE, floor_log2 (ALIGN / BITS_PER_UNIT));      \
1491       last_assemble_variable_decl = DECL;                               \
1492       ASM_DECLARE_OBJECT_NAME (FILE, NAME, DECL);                       \
1493       ASM_OUTPUT_SKIP (FILE, SIZE ? SIZE : 1);                          \
1494     }                                                                   \
1495   while (0)
1496 \f
1497 /* Debugging information.  */
1498
1499 /* Generate DBX and DWARF debugging information.  */
1500 #define DBX_DEBUGGING_INFO    1
1501 #define DWARF2_DEBUGGING_INFO 1
1502
1503 /* Use DWARF2 debugging info by default.  */
1504 #undef  PREFERRED_DEBUGGING_TYPE
1505 #define PREFERRED_DEBUGGING_TYPE DWARF2_DEBUG
1506
1507 /* Turn off splitting of long stabs.  */
1508 #define DBX_CONTIN_LENGTH 0
1509 \f
1510 /* Miscellaneous.  */
1511
1512 /* Specify the machine mode that this machine uses
1513    for the index in the tablejump instruction.  */
1514 #define CASE_VECTOR_MODE (flag_pic ? SImode : Pmode)
1515
1516 /* Define if operations between registers always perform the operation
1517    on the full register even if a narrower mode is specified.  */
1518 #define WORD_REGISTER_OPERATIONS
1519
1520 /* Define if loading in MODE, an integral mode narrower than BITS_PER_WORD
1521    will either zero-extend or sign-extend.  The value of this macro should
1522    be the code that says which one of the two operations is implicitly
1523    done, UNKNOWN if none.  */
1524 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1525
1526 /* Max number of bytes we can move from memory
1527    to memory in one reasonably fast instruction.  */
1528 #define MOVE_MAX 4
1529
1530 /* Define this to be nonzero if shift instructions ignore all but the low-order
1531    few bits.  */
1532 #define SHIFT_COUNT_TRUNCATED 1
1533
1534 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1535    is done just by pretending it is already truncated.  */
1536 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1537
1538 /* Specify the machine mode that pointers have.
1539    After generation of rtl, the compiler makes no further distinction
1540    between pointers and any other objects of this machine mode.  */
1541 /* ??? The M32R doesn't have full 32-bit pointers, but making this PSImode has
1542    its own problems (you have to add extendpsisi2 and truncsipsi2).
1543    Try to avoid it.  */
1544 #define Pmode SImode
1545
1546 /* A function address in a call instruction.  */
1547 #define FUNCTION_MODE SImode
1548 \f
1549 /* Define the information needed to generate branch and scc insns.  This is
1550    stored from the compare operation.  Note that we can't use "rtx" here
1551    since it hasn't been defined!  */
1552 extern struct rtx_def * m32r_compare_op0;
1553 extern struct rtx_def * m32r_compare_op1;
1554
1555 /* M32R function types.  */
1556 enum m32r_function_type
1557 {
1558   M32R_FUNCTION_UNKNOWN, M32R_FUNCTION_NORMAL, M32R_FUNCTION_INTERRUPT
1559 };
1560
1561 #define M32R_INTERRUPT_P(TYPE) ((TYPE) == M32R_FUNCTION_INTERRUPT)
1562
1563 /* The maximum number of bytes to copy using pairs of load/store instructions.
1564    If a block is larger than this then a loop will be generated to copy
1565    MAX_MOVE_BYTES chunks at a time.  The value of 32 is a semi-arbitrary choice.
1566    A customer uses Dhrystome as their benchmark, and Dhrystone has a 31 byte
1567    string copy in it.  */
1568 #define MAX_MOVE_BYTES 32