OSDN Git Service

* config/fp-bit.c: Follow spelling conventions.
[pf3gnuchains/gcc-fork.git] / gcc / config / ia64 / ia64.h
1 /* Definitions of target machine GNU compiler.  IA-64 version.
2    Copyright (C) 1999, 2000, 2001, 2002 Free Software Foundation, Inc.
3    Contributed by James E. Wilson <wilson@cygnus.com> and
4                   David Mosberger <davidm@hpl.hp.com>.
5
6 This file is part of GNU CC.
7
8 GNU CC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 2, or (at your option)
11 any later version.
12
13 GNU CC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GNU CC; see the file COPYING.  If not, write to
20 the Free Software Foundation, 59 Temple Place - Suite 330,
21 Boston, MA 02111-1307, USA.  */
22
23 /* ??? Look at ABI group documents for list of preprocessor macros and
24    other features required for ABI compliance.  */
25
26 /* ??? Functions containing a non-local goto target save many registers.  Why?
27    See for instance execute/920428-2.c.  */
28
29 /* ??? Add support for short data/bss sections.  */
30
31 \f
32 /* Run-time target specifications */
33
34 /* Target CPU builtins.  */
35 #define TARGET_CPU_CPP_BUILTINS()               \
36 do {                                            \
37         builtin_assert("cpu=ia64");             \
38         builtin_assert("machine=ia64");         \
39         builtin_define("__ia64");               \
40         builtin_define("__ia64__");             \
41         builtin_define("__itanium__");          \
42         builtin_define("__ELF__");              \
43         if (!TARGET_ILP32)                      \
44           {                                     \
45             builtin_define("_LP64");            \
46             builtin_define("__LP64__");         \
47           }                                     \
48         if (TARGET_BIG_ENDIAN)                  \
49           builtin_define("__BIG_ENDIAN__");     \
50 } while (0)
51
52 #define EXTRA_SPECS \
53   { "asm_extra", ASM_EXTRA_SPEC },
54
55 #define CC1_SPEC "%(cc1_cpu) "
56
57 #define ASM_EXTRA_SPEC ""
58
59
60 /* This declaration should be present.  */
61 extern int target_flags;
62
63 /* This series of macros is to allow compiler command arguments to enable or
64    disable the use of optional features of the target machine.  */
65
66 #define MASK_BIG_ENDIAN 0x00000001      /* Generate big endian code.  */
67
68 #define MASK_GNU_AS     0x00000002      /* Generate code for GNU as.  */
69
70 #define MASK_GNU_LD     0x00000004      /* Generate code for GNU ld.  */
71
72 #define MASK_NO_PIC     0x00000008      /* Generate code without GP reg.  */
73
74 #define MASK_VOL_ASM_STOP 0x00000010    /* Emit stop bits for vol ext asm.  */
75
76 #define MASK_ILP32      0x00000020      /* Generate ILP32 code.  */
77
78 #define MASK_B_STEP     0x00000040      /* Emit code for Itanium B step.  */
79
80 #define MASK_REG_NAMES  0x00000080      /* Use in/loc/out register names.  */
81
82 #define MASK_NO_SDATA   0x00000100      /* Disable sdata/scommon/sbss.  */
83
84 #define MASK_CONST_GP   0x00000200      /* treat gp as program-wide constant */
85
86 #define MASK_AUTO_PIC   0x00000400      /* generate automatically PIC */
87
88 #define MASK_INLINE_DIV_LAT 0x00000800  /* inline div, min latency.  */
89
90 #define MASK_INLINE_DIV_THR 0x00001000  /* inline div, max throughput.  */
91
92 #define MASK_DWARF2_ASM 0x40000000      /* test dwarf2 line info via gas.  */
93
94 #define TARGET_BIG_ENDIAN       (target_flags & MASK_BIG_ENDIAN)
95
96 #define TARGET_GNU_AS           (target_flags & MASK_GNU_AS)
97
98 #define TARGET_GNU_LD           (target_flags & MASK_GNU_LD)
99
100 #define TARGET_NO_PIC           (target_flags & MASK_NO_PIC)
101
102 #define TARGET_VOL_ASM_STOP     (target_flags & MASK_VOL_ASM_STOP)
103
104 #define TARGET_ILP32            (target_flags & MASK_ILP32)
105
106 #define TARGET_B_STEP           (target_flags & MASK_B_STEP)
107
108 #define TARGET_REG_NAMES        (target_flags & MASK_REG_NAMES)
109
110 #define TARGET_NO_SDATA         (target_flags & MASK_NO_SDATA)
111
112 #define TARGET_CONST_GP         (target_flags & MASK_CONST_GP)
113
114 #define TARGET_AUTO_PIC         (target_flags & MASK_AUTO_PIC)
115
116 #define TARGET_INLINE_DIV_LAT   (target_flags & MASK_INLINE_DIV_LAT)
117
118 #define TARGET_INLINE_DIV_THR   (target_flags & MASK_INLINE_DIV_THR)
119
120 #define TARGET_INLINE_DIV \
121   (target_flags & (MASK_INLINE_DIV_LAT | MASK_INLINE_DIV_THR))
122
123 #define TARGET_DWARF2_ASM       (target_flags & MASK_DWARF2_ASM)
124
125 extern int ia64_tls_size;
126 #define TARGET_TLS14            (ia64_tls_size == 14)
127 #define TARGET_TLS22            (ia64_tls_size == 22)
128 #define TARGET_TLS64            (ia64_tls_size == 64)
129
130 #define TARGET_HPUX_LD          0
131
132 /* This macro defines names of command options to set and clear bits in
133    `target_flags'.  Its definition is an initializer with a subgrouping for
134    each command option.  */
135
136 #define TARGET_SWITCHES                                                 \
137 {                                                                       \
138   { "big-endian",       MASK_BIG_ENDIAN,                                \
139       N_("Generate big endian code") },                                 \
140   { "little-endian",    -MASK_BIG_ENDIAN,                               \
141       N_("Generate little endian code") },                              \
142   { "gnu-as",           MASK_GNU_AS,                                    \
143       N_("Generate code for GNU as") },                                 \
144   { "no-gnu-as",        -MASK_GNU_AS,                                   \
145       N_("Generate code for Intel as") },                               \
146   { "gnu-ld",           MASK_GNU_LD,                                    \
147       N_("Generate code for GNU ld") },                                 \
148   { "no-gnu-ld",        -MASK_GNU_LD,                                   \
149       N_("Generate code for Intel ld") },                               \
150   { "no-pic",           MASK_NO_PIC,                                    \
151       N_("Generate code without GP reg") },                             \
152   { "volatile-asm-stop", MASK_VOL_ASM_STOP,                             \
153       N_("Emit stop bits before and after volatile extended asms") },   \
154   { "no-volatile-asm-stop", -MASK_VOL_ASM_STOP,                         \
155       N_("Don't emit stop bits before and after volatile extended asms") }, \
156   { "b-step",           MASK_B_STEP,                                    \
157       N_("Emit code for Itanium (TM) processor B step")},               \
158   { "register-names",   MASK_REG_NAMES,                                 \
159       N_("Use in/loc/out register names")},                             \
160   { "no-sdata",         MASK_NO_SDATA,                                  \
161       N_("Disable use of sdata/scommon/sbss")},                         \
162   { "sdata",            -MASK_NO_SDATA,                                 \
163       N_("Enable use of sdata/scommon/sbss")},                          \
164   { "constant-gp",      MASK_CONST_GP,                                  \
165       N_("gp is constant (but save/restore gp on indirect calls)") },   \
166   { "auto-pic",         MASK_AUTO_PIC,                                  \
167       N_("Generate self-relocatable code") },                           \
168   { "inline-divide-min-latency", MASK_INLINE_DIV_LAT,                   \
169       N_("Generate inline division, optimize for latency") },           \
170   { "inline-divide-max-throughput", MASK_INLINE_DIV_THR,                \
171       N_("Generate inline division, optimize for throughput") },        \
172   { "dwarf2-asm",       MASK_DWARF2_ASM,                                \
173       N_("Enable Dwarf 2 line debug info via GNU as")},                 \
174   { "no-dwarf2-asm",    -MASK_DWARF2_ASM,                               \
175       N_("Disable Dwarf 2 line debug info via GNU as")},                \
176   SUBTARGET_SWITCHES                                                    \
177   { "",                 TARGET_DEFAULT | TARGET_CPU_DEFAULT,            \
178       NULL }                                                            \
179 }
180
181 /* Default target_flags if no switches are specified  */
182
183 #ifndef TARGET_DEFAULT
184 #define TARGET_DEFAULT MASK_DWARF2_ASM
185 #endif
186
187 #ifndef TARGET_CPU_DEFAULT
188 #define TARGET_CPU_DEFAULT 0
189 #endif
190
191 #ifndef SUBTARGET_SWITCHES
192 #define SUBTARGET_SWITCHES
193 #endif
194
195 /* This macro is similar to `TARGET_SWITCHES' but defines names of command
196    options that have values.  Its definition is an initializer with a
197    subgrouping for each command option.  */
198
199 extern const char *ia64_fixed_range_string;
200 extern const char *ia64_tls_size_string;
201 #define TARGET_OPTIONS \
202 {                                                                       \
203   { "fixed-range=",     &ia64_fixed_range_string,                       \
204       N_("Specify range of registers to make fixed")},                  \
205   { "tls-size=",        &ia64_tls_size_string,                          \
206       N_("Specify bit size of immediate TLS offsets")},                 \
207 }
208
209 /* Sometimes certain combinations of command options do not make sense on a
210    particular target machine.  You can define a macro `OVERRIDE_OPTIONS' to
211    take account of this.  This macro, if defined, is executed once just after
212    all the command options have been parsed.  */
213
214 #define OVERRIDE_OPTIONS ia64_override_options ()
215
216 /* Some machines may desire to change what optimizations are performed for
217    various optimization levels.  This macro, if defined, is executed once just
218    after the optimization level is determined and before the remainder of the
219    command options have been parsed.  Values set in this macro are used as the
220    default values for the other command line options.  */
221
222 /* #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) */
223 \f
224 /* Driver configuration */
225
226 /* A C string constant that tells the GNU CC driver program options to pass to
227    `cc1'.  It can also specify how to translate options you give to GNU CC into
228    options for GNU CC to pass to the `cc1'.  */
229
230 #undef CC1_SPEC
231 #define CC1_SPEC "%{G*}"
232
233 /* A C string constant that tells the GNU CC driver program options to pass to
234    `cc1plus'.  It can also specify how to translate options you give to GNU CC
235    into options for GNU CC to pass to the `cc1plus'.  */
236
237 /* #define CC1PLUS_SPEC "" */
238 \f
239 /* Storage Layout */
240
241 /* Define this macro to have the value 1 if the most significant bit in a byte
242    has the lowest number; otherwise define it to have the value zero.  */
243
244 #define BITS_BIG_ENDIAN 0
245
246 #define BYTES_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
247
248 /* Define this macro to have the value 1 if, in a multiword object, the most
249    significant word has the lowest number.  */
250
251 #define WORDS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
252
253 #if defined(__BIG_ENDIAN__)
254 #define LIBGCC2_WORDS_BIG_ENDIAN 1
255 #else
256 #define LIBGCC2_WORDS_BIG_ENDIAN 0
257 #endif
258
259 #define UNITS_PER_WORD 8
260
261 #define POINTER_SIZE (TARGET_ILP32 ? 32 : 64)
262
263 /* A C expression whose value is zero if pointers that need to be extended
264    from being `POINTER_SIZE' bits wide to `Pmode' are sign-extended and one if
265    they are zero-extended and negative one if there is an ptr_extend operation.
266
267    You need not define this macro if the `POINTER_SIZE' is equal to the width
268    of `Pmode'.  */
269 /* Need this for 32 bit pointers, see hpux.h for setting it.  */
270 /* #define POINTERS_EXTEND_UNSIGNED */
271
272 /* A macro to update MODE and UNSIGNEDP when an object whose type is TYPE and
273    which has the specified mode and signedness is to be stored in a register.
274    This macro is only called when TYPE is a scalar type.  */
275 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)                               \
276 do                                                                      \
277   {                                                                     \
278     if (GET_MODE_CLASS (MODE) == MODE_INT                               \
279         && GET_MODE_SIZE (MODE) < 4)                                    \
280       (MODE) = SImode;                                                  \
281   }                                                                     \
282 while (0)
283
284 /* ??? ABI doesn't allow us to define this.  */
285 /* #define PROMOTE_FUNCTION_ARGS */
286
287 /* ??? ABI doesn't allow us to define this.  */
288 /* #define PROMOTE_FUNCTION_RETURN */
289
290 #define PARM_BOUNDARY 64
291
292 /* Define this macro if you wish to preserve a certain alignment for the stack
293    pointer.  The definition is a C expression for the desired alignment
294    (measured in bits).  */
295
296 #define STACK_BOUNDARY 128
297
298 /* Align frames on double word boundaries */
299 #ifndef IA64_STACK_ALIGN
300 #define IA64_STACK_ALIGN(LOC) (((LOC) + 15) & ~15)
301 #endif
302
303 #define FUNCTION_BOUNDARY 128
304
305 /* Optional x86 80-bit float, quad-precision 128-bit float, and quad-word
306    128 bit integers all require 128 bit alignment.  */
307 #define BIGGEST_ALIGNMENT 128
308
309 /* If defined, a C expression to compute the alignment for a static variable.
310    TYPE is the data type, and ALIGN is the alignment that the object
311    would ordinarily have.  The value of this macro is used instead of that
312    alignment to align the object.  */
313
314 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
315   (TREE_CODE (TYPE) == ARRAY_TYPE               \
316    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
317    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
318
319 /* If defined, a C expression to compute the alignment given to a constant that
320    is being placed in memory.  CONSTANT is the constant and ALIGN is the
321    alignment that the object would ordinarily have.  The value of this macro is
322    used instead of that alignment to align the object.  */
323
324 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
325   (TREE_CODE (EXP) == STRING_CST        \
326    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
327
328 #define STRICT_ALIGNMENT 1
329
330 /* Define this if you wish to imitate the way many other C compilers handle
331    alignment of bitfields and the structures that contain them.
332    The behavior is that the type written for a bitfield (`int', `short', or
333    other integer type) imposes an alignment for the entire structure, as if the
334    structure really did contain an ordinary field of that type.  In addition,
335    the bitfield is placed within the structure so that it would fit within such
336    a field, not crossing a boundary for it.  */
337 #define PCC_BITFIELD_TYPE_MATTERS 1
338
339 /* An integer expression for the size in bits of the largest integer machine
340    mode that should actually be used.  */
341
342 /* Allow pairs of registers to be used, which is the intent of the default.  */
343 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TImode)
344
345 /* A code distinguishing the floating point format of the target machine.  */
346 #define TARGET_FLOAT_FORMAT IEEE_FLOAT_FORMAT
347
348 /* By default, the C++ compiler will use function addresses in the
349    vtable entries.  Setting this nonzero tells the compiler to use
350    function descriptors instead.  The value of this macro says how
351    many words wide the descriptor is (normally 2).  It is assumed
352    that the address of a function descriptor may be treated as a
353    pointer to a function.
354
355    For reasons known only to HP, the vtable entries (as opposed to
356    normal function descriptors) are 16 bytes wide in 32-bit mode as
357    well, even though the 3rd and 4th words are unused.  */
358 #define TARGET_VTABLE_USES_DESCRIPTORS (TARGET_ILP32 ? 4 : 2)
359
360 /* Due to silliness in the HPUX linker, vtable entries must be
361    8-byte aligned even in 32-bit mode.  Rather than create multiple
362    ABIs, force this restriction on everyone else too.  */
363 #define TARGET_VTABLE_ENTRY_ALIGN  64
364
365 /* Due to the above, we need extra padding for the data entries below 0
366    to retain the alignment of the descriptors.  */
367 #define TARGET_VTABLE_DATA_ENTRY_DISTANCE (TARGET_ILP32 ? 2 : 1)
368 \f
369 /* Layout of Source Language Data Types */
370
371 #define INT_TYPE_SIZE 32
372
373 #define SHORT_TYPE_SIZE 16
374
375 #define LONG_TYPE_SIZE (TARGET_ILP32 ? 32 : 64)
376
377 #define MAX_LONG_TYPE_SIZE 64
378
379 #define LONG_LONG_TYPE_SIZE 64
380
381 #define FLOAT_TYPE_SIZE 32
382
383 #define DOUBLE_TYPE_SIZE 64
384
385 #define LONG_DOUBLE_TYPE_SIZE 128
386
387 /* Tell real.c that this is the 80-bit Intel extended float format
388    packaged in a 128-bit entity.  */
389
390 #define INTEL_EXTENDED_IEEE_FORMAT 1
391
392 #define DEFAULT_SIGNED_CHAR 1
393
394 /* A C expression for a string describing the name of the data type to use for
395    size values.  The typedef name `size_t' is defined using the contents of the
396    string.  */
397 /* ??? Needs to be defined for P64 code.  */
398 /* #define SIZE_TYPE */
399
400 /* A C expression for a string describing the name of the data type to use for
401    the result of subtracting two pointers.  The typedef name `ptrdiff_t' is
402    defined using the contents of the string.  See `SIZE_TYPE' above for more
403    information.  */
404 /* ??? Needs to be defined for P64 code.  */
405 /* #define PTRDIFF_TYPE */
406
407 /* A C expression for a string describing the name of the data type to use for
408    wide characters.  The typedef name `wchar_t' is defined using the contents
409    of the string.  See `SIZE_TYPE' above for more information.  */
410 /* #define WCHAR_TYPE */
411
412 /* A C expression for the size in bits of the data type for wide characters.
413    This is used in `cpp', which cannot make use of `WCHAR_TYPE'.  */
414 /* #define WCHAR_TYPE_SIZE */
415
416 \f
417 /* Register Basics */
418
419 /* Number of hardware registers known to the compiler.
420    We have 128 general registers, 128 floating point registers,
421    64 predicate registers, 8 branch registers, one frame pointer,
422    and several "application" registers.  */
423
424 #define FIRST_PSEUDO_REGISTER 335
425
426 /* Ranges for the various kinds of registers.  */
427 #define ADDL_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 3)
428 #define GR_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 127)
429 #define FR_REGNO_P(REGNO) ((REGNO) >= 128 && (REGNO) <= 255)
430 #define PR_REGNO_P(REGNO) ((REGNO) >= 256 && (REGNO) <= 319)
431 #define BR_REGNO_P(REGNO) ((REGNO) >= 320 && (REGNO) <= 327)
432 #define GENERAL_REGNO_P(REGNO) \
433   (GR_REGNO_P (REGNO)                                                   \
434    || (REGNO) == FRAME_POINTER_REGNUM                                   \
435    || (REGNO) == RETURN_ADDRESS_POINTER_REGNUM)
436
437 #define GR_REG(REGNO) ((REGNO) + 0)
438 #define FR_REG(REGNO) ((REGNO) + 128)
439 #define PR_REG(REGNO) ((REGNO) + 256)
440 #define BR_REG(REGNO) ((REGNO) + 320)
441 #define OUT_REG(REGNO) ((REGNO) + 120)
442 #define IN_REG(REGNO) ((REGNO) + 112)
443 #define LOC_REG(REGNO) ((REGNO) + 32)
444
445 #define AR_CCV_REGNUM   330
446 #define AR_UNAT_REGNUM  331
447 #define AR_PFS_REGNUM   332
448 #define AR_LC_REGNUM    333
449 #define AR_EC_REGNUM    334
450
451 #define IN_REGNO_P(REGNO) ((REGNO) >= IN_REG (0) && (REGNO) <= IN_REG (7))
452 #define LOC_REGNO_P(REGNO) ((REGNO) >= LOC_REG (0) && (REGNO) <= LOC_REG (79))
453 #define OUT_REGNO_P(REGNO) ((REGNO) >= OUT_REG (0) && (REGNO) <= OUT_REG (7))
454
455 #define AR_M_REGNO_P(REGNO) ((REGNO) == AR_CCV_REGNUM \
456                              || (REGNO) == AR_UNAT_REGNUM)
457 #define AR_I_REGNO_P(REGNO) ((REGNO) >= AR_PFS_REGNUM \
458                              && (REGNO) < FIRST_PSEUDO_REGISTER)
459 #define AR_REGNO_P(REGNO) ((REGNO) >= AR_CCV_REGNUM \
460                            && (REGNO) < FIRST_PSEUDO_REGISTER)
461
462
463 /* ??? Don't really need two sets of macros.  I like this one better because
464    it is less typing.  */
465 #define R_GR(REGNO) GR_REG (REGNO)
466 #define R_FR(REGNO) FR_REG (REGNO)
467 #define R_PR(REGNO) PR_REG (REGNO)
468 #define R_BR(REGNO) BR_REG (REGNO)
469
470 /* An initializer that says which registers are used for fixed purposes all
471    throughout the compiled code and are therefore not available for general
472    allocation.
473
474    r0: constant 0
475    r1: global pointer (gp)
476    r12: stack pointer (sp)
477    r13: thread pointer (tp)
478    f0: constant 0.0
479    f1: constant 1.0
480    p0: constant true
481    fp: eliminable frame pointer */
482
483 /* The last 16 stacked regs are reserved for the 8 input and 8 output
484    registers.  */
485
486 #define FIXED_REGISTERS \
487 { /* General registers.  */                             \
488   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0,       \
489   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
490   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
491   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
492   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
493   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
494   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
495   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
496   /* Floating-point registers.  */                      \
497   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
498   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
499   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
500   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
501   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
502   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
503   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
504   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
505   /* Predicate registers.  */                           \
506   1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
507   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
508   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
509   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
510   /* Branch registers.  */                              \
511   0, 0, 0, 0, 0, 0, 0, 0,                               \
512   /*FP RA CCV UNAT PFS LC EC */                         \
513      1, 1,  1,   1,  1, 0, 1                            \
514  }
515
516 /* Like `FIXED_REGISTERS' but has 1 for each register that is clobbered
517    (in general) by function calls as well as for fixed registers.  This
518    macro therefore identifies the registers that are not available for
519    general allocation of values that must live across function calls.  */
520
521 #define CALL_USED_REGISTERS \
522 { /* General registers.  */                             \
523   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
524   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
525   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
526   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
527   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
528   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
529   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
530   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
531   /* Floating-point registers.  */                      \
532   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
533   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
534   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
535   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
536   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
537   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
538   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
539   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
540   /* Predicate registers.  */                           \
541   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
542   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
543   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
544   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
545   /* Branch registers.  */                              \
546   1, 0, 0, 0, 0, 0, 1, 1,                               \
547   /*FP RA CCV UNAT PFS LC EC */                         \
548      1, 1,  1,   1,  1, 0, 1                            \
549 }
550
551 /* Like `CALL_USED_REGISTERS' but used to overcome a historical
552    problem which makes CALL_USED_REGISTERS *always* include
553    all the FIXED_REGISTERS.  Until this problem has been
554    resolved this macro can be used to overcome this situation.
555    In particular, block_propagate() requires this list
556    be acurate, or we can remove registers which should be live.
557    This macro is used in regs_invalidated_by_call.  */
558
559 #define CALL_REALLY_USED_REGISTERS \
560 { /* General registers.  */                             \
561   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1, 1, 1,       \
562   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
563   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
564   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
565   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
566   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
567   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
568   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
569   /* Floating-point registers.  */                      \
570   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
571   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
572   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
573   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
574   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
575   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
576   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
577   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
578   /* Predicate registers.  */                           \
579   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
580   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
581   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
582   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
583   /* Branch registers.  */                              \
584   1, 0, 0, 0, 0, 0, 1, 1,                               \
585   /*FP RA CCV UNAT PFS LC EC */                         \
586      0, 0,  1,   0,  1, 0, 0                            \
587 }
588
589
590 /* Define this macro if the target machine has register windows.  This C
591    expression returns the register number as seen by the called function
592    corresponding to the register number OUT as seen by the calling function.
593    Return OUT if register number OUT is not an outbound register.  */
594
595 #define INCOMING_REGNO(OUT) \
596   ((unsigned) ((OUT) - OUT_REG (0)) < 8 ? IN_REG ((OUT) - OUT_REG (0)) : (OUT))
597
598 /* Define this macro if the target machine has register windows.  This C
599    expression returns the register number as seen by the calling function
600    corresponding to the register number IN as seen by the called function.
601    Return IN if register number IN is not an inbound register.  */
602
603 #define OUTGOING_REGNO(IN) \
604   ((unsigned) ((IN) - IN_REG (0)) < 8 ? OUT_REG ((IN) - IN_REG (0)) : (IN))
605
606 /* Define this macro if the target machine has register windows.  This
607    C expression returns true if the register is call-saved but is in the
608    register window.  */
609
610 #define LOCAL_REGNO(REGNO) \
611   (IN_REGNO_P (REGNO) || LOC_REGNO_P (REGNO))
612
613 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
614    return the mode to be used for the comparison.  Must be defined if
615    EXTRA_CC_MODES is defined.  */
616
617 #define SELECT_CC_MODE(OP,X,Y)  CCmode
618 \f
619 /* Order of allocation of registers */
620
621 /* If defined, an initializer for a vector of integers, containing the numbers
622    of hard registers in the order in which GNU CC should prefer to use them
623    (from most preferred to least).
624
625    If this macro is not defined, registers are used lowest numbered first (all
626    else being equal).
627
628    One use of this macro is on machines where the highest numbered registers
629    must always be saved and the save-multiple-registers instruction supports
630    only sequences of consecutive registers.  On such machines, define
631    `REG_ALLOC_ORDER' to be an initializer that lists the highest numbered
632    allocatable register first.  */
633
634 /* ??? Should the GR return value registers come before or after the rest
635    of the caller-save GRs?  */
636
637 #define REG_ALLOC_ORDER                                                    \
638 {                                                                          \
639   /* Caller-saved general registers.  */                                   \
640   R_GR (14), R_GR (15), R_GR (16), R_GR (17),                              \
641   R_GR (18), R_GR (19), R_GR (20), R_GR (21), R_GR (22), R_GR (23),        \
642   R_GR (24), R_GR (25), R_GR (26), R_GR (27), R_GR (28), R_GR (29),        \
643   R_GR (30), R_GR (31),                                                    \
644   /* Output registers.  */                                                 \
645   R_GR (120), R_GR (121), R_GR (122), R_GR (123), R_GR (124), R_GR (125),  \
646   R_GR (126), R_GR (127),                                                  \
647   /* Caller-saved general registers, also used for return values.  */      \
648   R_GR (8), R_GR (9), R_GR (10), R_GR (11),                                \
649   /* addl caller-saved general registers.  */                              \
650   R_GR (2), R_GR (3),                                                      \
651   /* Caller-saved FP registers.  */                                        \
652   R_FR (6), R_FR (7),                                                      \
653   /* Caller-saved FP registers, used for parameters and return values.  */ \
654   R_FR (8), R_FR (9), R_FR (10), R_FR (11),                                \
655   R_FR (12), R_FR (13), R_FR (14), R_FR (15),                              \
656   /* Rotating caller-saved FP registers.  */                               \
657   R_FR (32), R_FR (33), R_FR (34), R_FR (35),                              \
658   R_FR (36), R_FR (37), R_FR (38), R_FR (39), R_FR (40), R_FR (41),        \
659   R_FR (42), R_FR (43), R_FR (44), R_FR (45), R_FR (46), R_FR (47),        \
660   R_FR (48), R_FR (49), R_FR (50), R_FR (51), R_FR (52), R_FR (53),        \
661   R_FR (54), R_FR (55), R_FR (56), R_FR (57), R_FR (58), R_FR (59),        \
662   R_FR (60), R_FR (61), R_FR (62), R_FR (63), R_FR (64), R_FR (65),        \
663   R_FR (66), R_FR (67), R_FR (68), R_FR (69), R_FR (70), R_FR (71),        \
664   R_FR (72), R_FR (73), R_FR (74), R_FR (75), R_FR (76), R_FR (77),        \
665   R_FR (78), R_FR (79), R_FR (80), R_FR (81), R_FR (82), R_FR (83),        \
666   R_FR (84), R_FR (85), R_FR (86), R_FR (87), R_FR (88), R_FR (89),        \
667   R_FR (90), R_FR (91), R_FR (92), R_FR (93), R_FR (94), R_FR (95),        \
668   R_FR (96), R_FR (97), R_FR (98), R_FR (99), R_FR (100), R_FR (101),      \
669   R_FR (102), R_FR (103), R_FR (104), R_FR (105), R_FR (106), R_FR (107),  \
670   R_FR (108), R_FR (109), R_FR (110), R_FR (111), R_FR (112), R_FR (113),  \
671   R_FR (114), R_FR (115), R_FR (116), R_FR (117), R_FR (118), R_FR (119),  \
672   R_FR (120), R_FR (121), R_FR (122), R_FR (123), R_FR (124), R_FR (125),  \
673   R_FR (126), R_FR (127),                                                  \
674   /* Caller-saved predicate registers.  */                                 \
675   R_PR (6), R_PR (7), R_PR (8), R_PR (9), R_PR (10), R_PR (11),            \
676   R_PR (12), R_PR (13), R_PR (14), R_PR (15),                              \
677   /* Rotating caller-saved predicate registers.  */                        \
678   R_PR (16), R_PR (17),                                                    \
679   R_PR (18), R_PR (19), R_PR (20), R_PR (21), R_PR (22), R_PR (23),        \
680   R_PR (24), R_PR (25), R_PR (26), R_PR (27), R_PR (28), R_PR (29),        \
681   R_PR (30), R_PR (31), R_PR (32), R_PR (33), R_PR (34), R_PR (35),        \
682   R_PR (36), R_PR (37), R_PR (38), R_PR (39), R_PR (40), R_PR (41),        \
683   R_PR (42), R_PR (43), R_PR (44), R_PR (45), R_PR (46), R_PR (47),        \
684   R_PR (48), R_PR (49), R_PR (50), R_PR (51), R_PR (52), R_PR (53),        \
685   R_PR (54), R_PR (55), R_PR (56), R_PR (57), R_PR (58), R_PR (59),        \
686   R_PR (60), R_PR (61), R_PR (62), R_PR (63),                              \
687   /* Caller-saved branch registers.  */                                    \
688   R_BR (6), R_BR (7),                                                      \
689                                                                            \
690   /* Stacked callee-saved general registers.  */                           \
691   R_GR (32), R_GR (33), R_GR (34), R_GR (35),                              \
692   R_GR (36), R_GR (37), R_GR (38), R_GR (39), R_GR (40), R_GR (41),        \
693   R_GR (42), R_GR (43), R_GR (44), R_GR (45), R_GR (46), R_GR (47),        \
694   R_GR (48), R_GR (49), R_GR (50), R_GR (51), R_GR (52), R_GR (53),        \
695   R_GR (54), R_GR (55), R_GR (56), R_GR (57), R_GR (58), R_GR (59),        \
696   R_GR (60), R_GR (61), R_GR (62), R_GR (63), R_GR (64), R_GR (65),        \
697   R_GR (66), R_GR (67), R_GR (68), R_GR (69), R_GR (70), R_GR (71),        \
698   R_GR (72), R_GR (73), R_GR (74), R_GR (75), R_GR (76), R_GR (77),        \
699   R_GR (78), R_GR (79), R_GR (80), R_GR (81), R_GR (82), R_GR (83),        \
700   R_GR (84), R_GR (85), R_GR (86), R_GR (87), R_GR (88), R_GR (89),        \
701   R_GR (90), R_GR (91), R_GR (92), R_GR (93), R_GR (94), R_GR (95),        \
702   R_GR (96), R_GR (97), R_GR (98), R_GR (99), R_GR (100), R_GR (101),      \
703   R_GR (102), R_GR (103), R_GR (104), R_GR (105), R_GR (106), R_GR (107),  \
704   R_GR (108),                                                              \
705   /* Input registers.  */                                                  \
706   R_GR (112), R_GR (113), R_GR (114), R_GR (115), R_GR (116), R_GR (117),  \
707   R_GR (118), R_GR (119),                                                  \
708   /* Callee-saved general registers.  */                                   \
709   R_GR (4), R_GR (5), R_GR (6), R_GR (7),                                  \
710   /* Callee-saved FP registers.  */                                        \
711   R_FR (2), R_FR (3), R_FR (4), R_FR (5), R_FR (16), R_FR (17),            \
712   R_FR (18), R_FR (19), R_FR (20), R_FR (21), R_FR (22), R_FR (23),        \
713   R_FR (24), R_FR (25), R_FR (26), R_FR (27), R_FR (28), R_FR (29),        \
714   R_FR (30), R_FR (31),                                                    \
715   /* Callee-saved predicate registers.  */                                 \
716   R_PR (1), R_PR (2), R_PR (3), R_PR (4), R_PR (5),                        \
717   /* Callee-saved branch registers.  */                                    \
718   R_BR (1), R_BR (2), R_BR (3), R_BR (4), R_BR (5),                        \
719                                                                            \
720   /* ??? Stacked registers reserved for fp, rp, and ar.pfs.  */            \
721   R_GR (109), R_GR (110), R_GR (111),                                      \
722                                                                            \
723   /* Special general registers.  */                                        \
724   R_GR (0), R_GR (1), R_GR (12), R_GR (13),                                \
725   /* Special FP registers.  */                                             \
726   R_FR (0), R_FR (1),                                                      \
727   /* Special predicate registers.  */                                      \
728   R_PR (0),                                                                \
729   /* Special branch registers.  */                                         \
730   R_BR (0),                                                                \
731   /* Other fixed registers.  */                                            \
732   FRAME_POINTER_REGNUM, RETURN_ADDRESS_POINTER_REGNUM,                     \
733   AR_CCV_REGNUM, AR_UNAT_REGNUM, AR_PFS_REGNUM, AR_LC_REGNUM,              \
734   AR_EC_REGNUM                                                             \
735 }
736 \f
737 /* How Values Fit in Registers */
738
739 /* A C expression for the number of consecutive hard registers, starting at
740    register number REGNO, required to hold a value of mode MODE.  */
741
742 /* ??? We say that BImode PR values require two registers.  This allows us to
743    easily store the normal and inverted values.  We use CCImode to indicate
744    a single predicate register.  */
745
746 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
747   ((REGNO) == PR_REG (0) && (MODE) == DImode ? 64                       \
748    : PR_REGNO_P (REGNO) && (MODE) == BImode ? 2                         \
749    : PR_REGNO_P (REGNO) && (MODE) == CCImode ? 1                        \
750    : FR_REGNO_P (REGNO) && (MODE) == TFmode && INTEL_EXTENDED_IEEE_FORMAT ? 1 \
751    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
752
753 /* A C expression that is nonzero if it is permissible to store a value of mode
754    MODE in hard register number REGNO (or in several registers starting with
755    that one).  */
756
757 #define HARD_REGNO_MODE_OK(REGNO, MODE)                         \
758   (FR_REGNO_P (REGNO) ?                                         \
759      GET_MODE_CLASS (MODE) != MODE_CC &&                        \
760      (MODE) != TImode &&                                        \
761      (MODE) != BImode &&                                        \
762      ((MODE) != TFmode || INTEL_EXTENDED_IEEE_FORMAT)           \
763    : PR_REGNO_P (REGNO) ?                                       \
764      (MODE) == BImode || GET_MODE_CLASS (MODE) == MODE_CC       \
765    : GR_REGNO_P (REGNO) ? (MODE) != CCImode && (MODE) != TFmode \
766    : AR_REGNO_P (REGNO) ? (MODE) == DImode                      \
767    : BR_REGNO_P (REGNO) ? (MODE) == DImode                      \
768    : 0)
769
770 /* A C expression that is nonzero if it is desirable to choose register
771    allocation so as to avoid move instructions between a value of mode MODE1
772    and a value of mode MODE2.
773
774    If `HARD_REGNO_MODE_OK (R, MODE1)' and `HARD_REGNO_MODE_OK (R, MODE2)' are
775    ever different for any R, then `MODES_TIEABLE_P (MODE1, MODE2)' must be
776    zero.  */
777 /* Don't tie integer and FP modes, as that causes us to get integer registers
778    allocated for FP instructions.  TFmode only supported in FP registers so
779    we can't tie it with any other modes.  */
780 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
781   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)     \
782    && (((MODE1) == TFmode) == ((MODE2) == TFmode))      \
783    && (((MODE1) == BImode) == ((MODE2) == BImode)))
784 \f
785 /* Handling Leaf Functions */
786
787 /* A C initializer for a vector, indexed by hard register number, which
788    contains 1 for a register that is allowable in a candidate for leaf function
789    treatment.  */
790 /* ??? This might be useful.  */
791 /* #define LEAF_REGISTERS */
792
793 /* A C expression whose value is the register number to which REGNO should be
794    renumbered, when a function is treated as a leaf function.  */
795 /* ??? This might be useful.  */
796 /* #define LEAF_REG_REMAP(REGNO) */
797
798 \f
799 /* Register Classes */
800
801 /* An enumeral type that must be defined with all the register class names as
802    enumeral values.  `NO_REGS' must be first.  `ALL_REGS' must be the last
803    register class, followed by one more enumeral value, `LIM_REG_CLASSES',
804    which is not a register class but rather tells how many classes there
805    are.  */
806 /* ??? When compiling without optimization, it is possible for the only use of
807    a pseudo to be a parameter load from the stack with a REG_EQUIV note.
808    Regclass handles this case specially and does not assign any costs to the
809    pseudo.  The pseudo then ends up using the last class before ALL_REGS.
810    Thus we must not let either PR_REGS or BR_REGS be the last class.  The
811    testcase for this is gcc.c-torture/execute/va-arg-7.c.  */
812 enum reg_class
813 {
814   NO_REGS,
815   PR_REGS,
816   BR_REGS,
817   AR_M_REGS,
818   AR_I_REGS,
819   ADDL_REGS,
820   GR_REGS,
821   FR_REGS,
822   GR_AND_BR_REGS,
823   GR_AND_FR_REGS,
824   ALL_REGS,
825   LIM_REG_CLASSES
826 };
827
828 #define GENERAL_REGS GR_REGS
829
830 /* The number of distinct register classes.  */
831 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
832
833 /* An initializer containing the names of the register classes as C string
834    constants.  These names are used in writing some of the debugging dumps.  */
835 #define REG_CLASS_NAMES \
836 { "NO_REGS", "PR_REGS", "BR_REGS", "AR_M_REGS", "AR_I_REGS", \
837   "ADDL_REGS", "GR_REGS", "FR_REGS", \
838   "GR_AND_BR_REGS", "GR_AND_FR_REGS", "ALL_REGS" }
839
840 /* An initializer containing the contents of the register classes, as integers
841    which are bit masks.  The Nth integer specifies the contents of class N.
842    The way the integer MASK is interpreted is that register R is in the class
843    if `MASK & (1 << R)' is 1.  */
844 #define REG_CLASS_CONTENTS \
845 {                                                       \
846   /* NO_REGS.  */                                       \
847   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
848     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
849     0x00000000, 0x00000000, 0x0000 },                   \
850   /* PR_REGS.  */                                       \
851   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
852     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
853     0xFFFFFFFF, 0xFFFFFFFF, 0x0000 },                   \
854   /* BR_REGS.  */                                       \
855   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
856     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
857     0x00000000, 0x00000000, 0x00FF },                   \
858   /* AR_M_REGS.  */                                     \
859   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
860     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
861     0x00000000, 0x00000000, 0x0C00 },                   \
862   /* AR_I_REGS.  */                                     \
863   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
864     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
865     0x00000000, 0x00000000, 0x7000 },                   \
866   /* ADDL_REGS.  */                                     \
867   { 0x0000000F, 0x00000000, 0x00000000, 0x00000000,     \
868     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
869     0x00000000, 0x00000000, 0x0000 },                   \
870   /* GR_REGS.  */                                       \
871   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
872     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
873     0x00000000, 0x00000000, 0x0300 },                   \
874   /* FR_REGS.  */                                       \
875   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
876     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
877     0x00000000, 0x00000000, 0x0000 },                   \
878   /* GR_AND_BR_REGS.  */                                \
879   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
880     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
881     0x00000000, 0x00000000, 0x03FF },                   \
882   /* GR_AND_FR_REGS.  */                                \
883   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
884     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
885     0x00000000, 0x00000000, 0x0300 },                   \
886   /* ALL_REGS.  */                                      \
887   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
888     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
889     0xFFFFFFFF, 0xFFFFFFFF, 0x7FFF },                   \
890 }
891
892 /* A C expression whose value is a register class containing hard register
893    REGNO.  In general there is more than one such class; choose a class which
894    is "minimal", meaning that no smaller class also contains the register.  */
895 /* The NO_REGS case is primarily for the benefit of rws_access_reg, which
896    may call here with private (invalid) register numbers, such as
897    REG_VOLATILE.  */
898 #define REGNO_REG_CLASS(REGNO) \
899 (ADDL_REGNO_P (REGNO) ? ADDL_REGS       \
900  : GENERAL_REGNO_P (REGNO) ? GR_REGS    \
901  : FR_REGNO_P (REGNO) ? FR_REGS         \
902  : PR_REGNO_P (REGNO) ? PR_REGS         \
903  : BR_REGNO_P (REGNO) ? BR_REGS         \
904  : AR_M_REGNO_P (REGNO) ? AR_M_REGS     \
905  : AR_I_REGNO_P (REGNO) ? AR_I_REGS     \
906  : NO_REGS)
907
908 /* A macro whose definition is the name of the class to which a valid base
909    register must belong.  A base register is one used in an address which is
910    the register value plus a displacement.  */
911 #define BASE_REG_CLASS GENERAL_REGS
912
913 /* A macro whose definition is the name of the class to which a valid index
914    register must belong.  An index register is one used in an address where its
915    value is either multiplied by a scale factor or added to another register
916    (as well as added to a displacement).  This is needed for POST_MODIFY.  */
917 #define INDEX_REG_CLASS GENERAL_REGS
918
919 /* A C expression which defines the machine-dependent operand constraint
920    letters for register classes.  If CHAR is such a letter, the value should be
921    the register class corresponding to it.  Otherwise, the value should be
922    `NO_REGS'.  The register letter `r', corresponding to class `GENERAL_REGS',
923    will not be passed to this macro; you do not need to handle it.  */
924
925 #define REG_CLASS_FROM_LETTER(CHAR) \
926 ((CHAR) == 'f' ? FR_REGS                \
927  : (CHAR) == 'a' ? ADDL_REGS            \
928  : (CHAR) == 'b' ? BR_REGS              \
929  : (CHAR) == 'c' ? PR_REGS              \
930  : (CHAR) == 'd' ? AR_M_REGS            \
931  : (CHAR) == 'e' ? AR_I_REGS            \
932  : NO_REGS)
933
934 /* A C expression which is nonzero if register number NUM is suitable for use
935    as a base register in operand addresses.  It may be either a suitable hard
936    register or a pseudo register that has been allocated such a hard reg.  */
937 #define REGNO_OK_FOR_BASE_P(REGNO) \
938   (GENERAL_REGNO_P (REGNO) || GENERAL_REGNO_P (reg_renumber[REGNO]))
939
940 /* A C expression which is nonzero if register number NUM is suitable for use
941    as an index register in operand addresses.  It may be either a suitable hard
942    register or a pseudo register that has been allocated such a hard reg.
943    This is needed for POST_MODIFY.  */
944 #define REGNO_OK_FOR_INDEX_P(NUM) REGNO_OK_FOR_BASE_P (NUM)
945
946 /* A C expression that places additional restrictions on the register class to
947    use when it is necessary to copy value X into a register in class CLASS.
948    The value is a register class; perhaps CLASS, or perhaps another, smaller
949    class.  */
950
951 /* Don't allow volatile mem reloads into floating point registers.  This
952    is defined to force reload to choose the r/m case instead of the f/f case
953    when reloading (set (reg fX) (mem/v)).
954
955    Do not reload expressions into AR regs.  */
956
957 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
958   (CLASS == FR_REGS && GET_CODE (X) == MEM && MEM_VOLATILE_P (X) ? NO_REGS   \
959    : CLASS == FR_REGS && GET_CODE (X) == CONST_DOUBLE ? NO_REGS              \
960    : GET_RTX_CLASS (GET_CODE (X)) != 'o'                                     \
961      && (CLASS == AR_M_REGS || CLASS == AR_I_REGS) ? NO_REGS                 \
962    : CLASS)
963
964 /* You should define this macro to indicate to the reload phase that it may
965    need to allocate at least one register for a reload in addition to the
966    register to contain the data.  Specifically, if copying X to a register
967    CLASS in MODE requires an intermediate register, you should define this
968    to return the largest register class all of whose registers can be used
969    as intermediate registers or scratch registers.  */
970
971 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
972  ia64_secondary_reload_class (CLASS, MODE, X)
973
974 /* Certain machines have the property that some registers cannot be copied to
975    some other registers without using memory.  Define this macro on those
976    machines to be a C expression that is nonzero if objects of mode M in
977    registers of CLASS1 can only be copied to registers of class CLASS2 by
978    storing a register of CLASS1 into memory and loading that memory location
979    into a register of CLASS2.  */
980
981 #if 0
982 /* ??? May need this, but since we've disallowed TFmode in GR_REGS,
983    I'm not quite sure how it could be invoked.  The normal problems
984    with unions should be solved with the addressof fiddling done by
985    movtf and friends.  */
986 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)                   \
987   ((MODE) == TFmode && (((CLASS1) == GR_REGS && (CLASS2) == FR_REGS)    \
988                         || ((CLASS1) == FR_REGS && (CLASS2) == GR_REGS)))
989 #endif
990
991 /* A C expression for the maximum number of consecutive registers of
992    class CLASS needed to hold a value of mode MODE.
993    This is closely related to the macro `HARD_REGNO_NREGS'.  */
994
995 #define CLASS_MAX_NREGS(CLASS, MODE) \
996   ((MODE) == BImode && (CLASS) == PR_REGS ? 2                   \
997    : ((CLASS) == FR_REGS && (MODE) == TFmode) ? 1               \
998    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
999
1000 /* If defined, gives a class of registers that cannot be used as the
1001    operand of a SUBREG that changes the mode of the object illegally.  */
1002
1003 #define CLASS_CANNOT_CHANGE_MODE        FR_REGS
1004
1005 /* Defines illegal mode changes for CLASS_CANNOT_CHANGE_MODE.
1006    In FP regs, we can't change FP values to integer values and vice
1007    versa, but we can change e.g. DImode to SImode.  */
1008
1009 #define CLASS_CANNOT_CHANGE_MODE_P(FROM,TO) \
1010   (GET_MODE_CLASS (FROM) != GET_MODE_CLASS (TO))
1011
1012 /* A C expression that defines the machine-dependent operand constraint
1013    letters (`I', `J', `K', .. 'P') that specify particular ranges of
1014    integer values.  */
1015
1016 /* 14 bit signed immediate for arithmetic instructions.  */
1017 #define CONST_OK_FOR_I(VALUE) \
1018   ((unsigned HOST_WIDE_INT)(VALUE) + 0x2000 < 0x4000)
1019 /* 22 bit signed immediate for arith instructions with r0/r1/r2/r3 source.  */
1020 #define CONST_OK_FOR_J(VALUE) \
1021   ((unsigned HOST_WIDE_INT)(VALUE) + 0x200000 < 0x400000)
1022 /* 8 bit signed immediate for logical instructions.  */
1023 #define CONST_OK_FOR_K(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x80 < 0x100)
1024 /* 8 bit adjusted signed immediate for compare pseudo-ops.  */
1025 #define CONST_OK_FOR_L(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x7F < 0x100)
1026 /* 6 bit unsigned immediate for shift counts.  */
1027 #define CONST_OK_FOR_M(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) < 0x40)
1028 /* 9 bit signed immediate for load/store post-increments.  */
1029 #define CONST_OK_FOR_N(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x100 < 0x200)
1030 /* 0 for r0.  Used by Linux kernel, do not change.  */
1031 #define CONST_OK_FOR_O(VALUE) ((VALUE) == 0)
1032 /* 0 or -1 for dep instruction.  */
1033 #define CONST_OK_FOR_P(VALUE) ((VALUE) == 0 || (VALUE) == -1)
1034
1035 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
1036 ((C) == 'I' ? CONST_OK_FOR_I (VALUE)            \
1037  : (C) == 'J' ? CONST_OK_FOR_J (VALUE)          \
1038  : (C) == 'K' ? CONST_OK_FOR_K (VALUE)          \
1039  : (C) == 'L' ? CONST_OK_FOR_L (VALUE)          \
1040  : (C) == 'M' ? CONST_OK_FOR_M (VALUE)          \
1041  : (C) == 'N' ? CONST_OK_FOR_N (VALUE)          \
1042  : (C) == 'O' ? CONST_OK_FOR_O (VALUE)          \
1043  : (C) == 'P' ? CONST_OK_FOR_P (VALUE)          \
1044  : 0)
1045
1046 /* A C expression that defines the machine-dependent operand constraint letters
1047    (`G', `H') that specify particular ranges of `const_double' values.  */
1048
1049 /* 0.0 and 1.0 for fr0 and fr1.  */
1050 #define CONST_DOUBLE_OK_FOR_G(VALUE) \
1051   ((VALUE) == CONST0_RTX (GET_MODE (VALUE))     \
1052    || (VALUE) == CONST1_RTX (GET_MODE (VALUE)))
1053
1054 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C) \
1055   ((C) == 'G' ? CONST_DOUBLE_OK_FOR_G (VALUE) : 0)
1056
1057 /* A C expression that defines the optional machine-dependent constraint
1058    letters (`Q', `R', `S', `T', `U') that can be used to segregate specific
1059    types of operands, usually memory references, for the target machine.  */
1060
1061 /* Non-volatile memory for FP_REG loads/stores.  */
1062 #define CONSTRAINT_OK_FOR_Q(VALUE) \
1063   (memory_operand((VALUE), VOIDmode) && ! MEM_VOLATILE_P (VALUE))
1064 /* 1..4 for shladd arguments.  */
1065 #define CONSTRAINT_OK_FOR_R(VALUE) \
1066   (GET_CODE (VALUE) == CONST_INT && INTVAL (VALUE) >= 1 && INTVAL (VALUE) <= 4)
1067 /* Non-post-inc memory for asms and other unsavory creatures.  */
1068 #define CONSTRAINT_OK_FOR_S(VALUE)                              \
1069   (GET_CODE (VALUE) == MEM                                      \
1070    && GET_RTX_CLASS (GET_CODE (XEXP ((VALUE), 0))) != 'a'       \
1071    && (reload_in_progress || memory_operand ((VALUE), VOIDmode)))
1072
1073 #define EXTRA_CONSTRAINT(VALUE, C) \
1074   ((C) == 'Q' ? CONSTRAINT_OK_FOR_Q (VALUE)     \
1075    : (C) == 'R' ? CONSTRAINT_OK_FOR_R (VALUE)   \
1076    : (C) == 'S' ? CONSTRAINT_OK_FOR_S (VALUE)   \
1077    : 0)
1078 \f
1079 /* Basic Stack Layout */
1080
1081 /* Define this macro if pushing a word onto the stack moves the stack pointer
1082    to a smaller address.  */
1083 #define STACK_GROWS_DOWNWARD 1
1084
1085 /* Define this macro if the addresses of local variable slots are at negative
1086    offsets from the frame pointer.  */
1087 /* #define FRAME_GROWS_DOWNWARD */
1088
1089 /* Offset from the frame pointer to the first local variable slot to
1090    be allocated.  */
1091 #define STARTING_FRAME_OFFSET 0
1092
1093 /* Offset from the stack pointer register to the first location at which
1094    outgoing arguments are placed.  If not specified, the default value of zero
1095    is used.  This is the proper value for most machines.  */
1096 /* IA64 has a 16 byte scratch area that is at the bottom of the stack.  */
1097 #define STACK_POINTER_OFFSET 16
1098
1099 /* Offset from the argument pointer register to the first argument's address.
1100    On some machines it may depend on the data type of the function.  */
1101 #define FIRST_PARM_OFFSET(FUNDECL) 0
1102
1103 /* A C expression whose value is RTL representing the value of the return
1104    address for the frame COUNT steps up from the current frame, after the
1105    prologue.  */
1106
1107 /* ??? Frames other than zero would likely require interpreting the frame
1108    unwind info, so we don't try to support them.  We would also need to define
1109    DYNAMIC_CHAIN_ADDRESS and SETUP_FRAME_ADDRESS (for the reg stack flush).  */
1110
1111 #define RETURN_ADDR_RTX(COUNT, FRAME) \
1112   ((COUNT) == 0 ? return_address_pointer_rtx : const0_rtx)
1113
1114 /* A C expression whose value is RTL representing the location of the incoming
1115    return address at the beginning of any function, before the prologue.  This
1116    RTL is either a `REG', indicating that the return value is saved in `REG',
1117    or a `MEM' representing a location in the stack.  This enables DWARF2
1118    unwind info for C++ EH.  */
1119 #define INCOMING_RETURN_ADDR_RTX gen_rtx_REG (VOIDmode, BR_REG (0))
1120
1121 /* ??? This is not defined because of three problems.
1122    1) dwarf2out.c assumes that DWARF_FRAME_RETURN_COLUMN fits in one byte.
1123    The default value is FIRST_PSEUDO_REGISTER which doesn't.  This can be
1124    worked around by setting PC_REGNUM to FR_REG (0) which is an otherwise
1125    unused register number.
1126    2) dwarf2out_frame_debug core dumps while processing prologue insns.  We
1127    need to refine which insns have RTX_FRAME_RELATED_P set and which don't.
1128    3) It isn't possible to turn off EH frame info by defining DWARF2_UNIND_INFO
1129    to zero, despite what the documentation implies, because it is tested in
1130    a few places with #ifdef instead of #if.  */
1131 #undef INCOMING_RETURN_ADDR_RTX
1132
1133 /* A C expression whose value is an integer giving the offset, in bytes, from
1134    the value of the stack pointer register to the top of the stack frame at the
1135    beginning of any function, before the prologue.  The top of the frame is
1136    defined to be the value of the stack pointer in the previous frame, just
1137    before the call instruction.  */
1138 #define INCOMING_FRAME_SP_OFFSET 0
1139
1140 \f
1141 /* Register That Address the Stack Frame.  */
1142
1143 /* The register number of the stack pointer register, which must also be a
1144    fixed register according to `FIXED_REGISTERS'.  On most machines, the
1145    hardware determines which register this is.  */
1146
1147 #define STACK_POINTER_REGNUM 12
1148
1149 /* The register number of the frame pointer register, which is used to access
1150    automatic variables in the stack frame.  On some machines, the hardware
1151    determines which register this is.  On other machines, you can choose any
1152    register you wish for this purpose.  */
1153
1154 #define FRAME_POINTER_REGNUM 328
1155
1156 /* Base register for access to local variables of the function.  */
1157 #define HARD_FRAME_POINTER_REGNUM  LOC_REG (79)
1158
1159 /* The register number of the arg pointer register, which is used to access the
1160    function's argument list.  */
1161 /* r0 won't otherwise be used, so put the always eliminated argument pointer
1162    in it.  */
1163 #define ARG_POINTER_REGNUM R_GR(0)
1164
1165 /* Due to the way varargs and argument spilling happens, the argument
1166    pointer is not 16-byte aligned like the stack pointer.  */
1167 #define INIT_EXPANDERS                                  \
1168   do {                                                  \
1169     if (cfun && cfun->emit->regno_pointer_align)        \
1170       REGNO_POINTER_ALIGN (ARG_POINTER_REGNUM) = 64;    \
1171   } while (0)
1172
1173 /* The register number for the return address register.  For IA-64, this
1174    is not actually a pointer as the name suggests, but that's a name that
1175    gen_rtx_REG already takes care to keep unique.  We modify
1176    return_address_pointer_rtx in ia64_expand_prologue to reference the
1177    final output regnum.  */
1178 #define RETURN_ADDRESS_POINTER_REGNUM 329
1179
1180 /* Register numbers used for passing a function's static chain pointer.  */
1181 /* ??? The ABI sez the static chain should be passed as a normal parameter.  */
1182 #define STATIC_CHAIN_REGNUM 15
1183 \f
1184 /* Eliminating the Frame Pointer and the Arg Pointer */
1185
1186 /* A C expression which is nonzero if a function must have and use a frame
1187    pointer.  This expression is evaluated in the reload pass.  If its value is
1188    nonzero the function will have a frame pointer.  */
1189 #define FRAME_POINTER_REQUIRED 0
1190
1191 /* Show we can debug even without a frame pointer.  */
1192 #define CAN_DEBUG_WITHOUT_FP
1193
1194 /* If defined, this macro specifies a table of register pairs used to eliminate
1195    unneeded registers that point into the stack frame.  */
1196
1197 #define ELIMINABLE_REGS                                                 \
1198 {                                                                       \
1199   {ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM},                         \
1200   {ARG_POINTER_REGNUM,   HARD_FRAME_POINTER_REGNUM},                    \
1201   {FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                         \
1202   {FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},                    \
1203   {RETURN_ADDRESS_POINTER_REGNUM, BR_REG (0)},                          \
1204 }
1205
1206 /* A C expression that returns nonzero if the compiler is allowed to try to
1207    replace register number FROM with register number TO.  The frame pointer
1208    is automatically handled.  */
1209
1210 #define CAN_ELIMINATE(FROM, TO) \
1211   (TO == BR_REG (0) ? current_function_is_leaf : 1)
1212
1213 /* This macro is similar to `INITIAL_FRAME_POINTER_OFFSET'.  It
1214    specifies the initial difference between the specified pair of
1215    registers.  This macro must be defined if `ELIMINABLE_REGS' is
1216    defined.  */
1217 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1218   ((OFFSET) = ia64_initial_elimination_offset ((FROM), (TO)))
1219 \f
1220 /* Passing Function Arguments on the Stack */
1221
1222 /* Define this macro if an argument declared in a prototype as an integral type
1223    smaller than `int' should actually be passed as an `int'.  In addition to
1224    avoiding errors in certain cases of mismatch, it also makes for better code
1225    on certain machines.  */
1226 /* ??? Investigate.  */
1227 /* #define PROMOTE_PROTOTYPES */
1228
1229 /* If defined, the maximum amount of space required for outgoing arguments will
1230    be computed and placed into the variable
1231    `current_function_outgoing_args_size'.  */
1232
1233 #define ACCUMULATE_OUTGOING_ARGS 1
1234
1235 /* A C expression that should indicate the number of bytes of its own arguments
1236    that a function pops on returning, or 0 if the function pops no arguments
1237    and the caller must therefore pop them all after the function returns.  */
1238
1239 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, STACK_SIZE) 0
1240
1241 \f
1242 /* Function Arguments in Registers */
1243
1244 #define MAX_ARGUMENT_SLOTS 8
1245 #define MAX_INT_RETURN_SLOTS 4
1246 #define GR_ARG_FIRST IN_REG (0)
1247 #define GR_RET_FIRST GR_REG (8)
1248 #define GR_RET_LAST  GR_REG (11)
1249 #define FR_ARG_FIRST FR_REG (8)
1250 #define FR_RET_FIRST FR_REG (8)
1251 #define FR_RET_LAST  FR_REG (15)
1252 #define AR_ARG_FIRST OUT_REG (0)
1253
1254 /* A C expression that controls whether a function argument is passed in a
1255    register, and which register.  */
1256
1257 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1258   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 0)
1259
1260 /* Define this macro if the target machine has "register windows", so that the
1261    register in which a function sees an arguments is not necessarily the same
1262    as the one in which the caller passed the argument.  */
1263
1264 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1265   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 1)
1266
1267 /* A C expression for the number of words, at the beginning of an argument,
1268    must be put in registers.  The value must be zero for arguments that are
1269    passed entirely in registers or that are entirely pushed on the stack.  */
1270
1271 #define FUNCTION_ARG_PARTIAL_NREGS(CUM, MODE, TYPE, NAMED) \
1272  ia64_function_arg_partial_nregs (&CUM, MODE, TYPE, NAMED)
1273
1274 /* A C expression that indicates when an argument must be passed by reference.
1275    If nonzero for an argument, a copy of that argument is made in memory and a
1276    pointer to the argument is passed instead of the argument itself.  The
1277    pointer is passed in whatever way is appropriate for passing a pointer to
1278    that type.  */
1279
1280 #define FUNCTION_ARG_PASS_BY_REFERENCE(CUM, MODE, TYPE, NAMED) \
1281   ia64_function_arg_pass_by_reference (&CUM, MODE, TYPE, NAMED)
1282
1283 /* A C type for declaring a variable that is used as the first argument of
1284    `FUNCTION_ARG' and other related values.  For some target machines, the type
1285    `int' suffices and can hold the number of bytes of argument so far.  */
1286
1287 typedef struct ia64_args
1288 {
1289   int words;                    /* # words of arguments so far  */
1290   int int_regs;                 /* # GR registers used so far  */
1291   int fp_regs;                  /* # FR registers used so far  */
1292   int prototype;                /* whether function prototyped  */
1293 } CUMULATIVE_ARGS;
1294
1295 /* A C statement (sans semicolon) for initializing the variable CUM for the
1296    state at the beginning of the argument list.  */
1297
1298 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT) \
1299 do {                                                                    \
1300   (CUM).words = 0;                                                      \
1301   (CUM).int_regs = 0;                                                   \
1302   (CUM).fp_regs = 0;                                                    \
1303   (CUM).prototype = ((FNTYPE) && TYPE_ARG_TYPES (FNTYPE)) || (LIBNAME); \
1304 } while (0)
1305
1306 /* Like `INIT_CUMULATIVE_ARGS' but overrides it for the purposes of finding the
1307    arguments for the function being compiled.  If this macro is undefined,
1308    `INIT_CUMULATIVE_ARGS' is used instead.  */
1309
1310 /* We set prototype to true so that we never try to return a PARALLEL from
1311    function_arg.  */
1312 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1313 do {                                                                    \
1314   (CUM).words = 0;                                                      \
1315   (CUM).int_regs = 0;                                                   \
1316   (CUM).fp_regs = 0;                                                    \
1317   (CUM).prototype = 1;                                                  \
1318 } while (0)
1319
1320 /* A C statement (sans semicolon) to update the summarizer variable CUM to
1321    advance past an argument in the argument list.  The values MODE, TYPE and
1322    NAMED describe that argument.  Once this is done, the variable CUM is
1323    suitable for analyzing the *following* argument with `FUNCTION_ARG'.  */
1324
1325 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1326  ia64_function_arg_advance (&CUM, MODE, TYPE, NAMED)
1327
1328 /* If defined, a C expression that gives the alignment boundary, in bits, of an
1329    argument with the specified mode and type.  */
1330
1331 /* Arguments with alignment larger than 8 bytes start at the next even
1332    boundary.  See ia64_function_arg.  */
1333
1334 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1335   (((TYPE) ? (TYPE_ALIGN (TYPE) > 8 * BITS_PER_UNIT)            \
1336     : (((((MODE) == BLKmode                                     \
1337           ? int_size_in_bytes (TYPE) : GET_MODE_SIZE (MODE))    \
1338          + UNITS_PER_WORD - 1) / UNITS_PER_WORD) > 1))          \
1339     ? 128 : PARM_BOUNDARY)
1340
1341 /* A C expression that is nonzero if REGNO is the number of a hard register in
1342    which function arguments are sometimes passed.  This does *not* include
1343    implicit arguments such as the static chain and the structure-value address.
1344    On many machines, no registers can be used for this purpose since all
1345    function arguments are pushed on the stack.  */
1346 #define FUNCTION_ARG_REGNO_P(REGNO) \
1347 (((REGNO) >= GR_ARG_FIRST && (REGNO) < (GR_ARG_FIRST + MAX_ARGUMENT_SLOTS)) \
1348  || ((REGNO) >= FR_ARG_FIRST && (REGNO) < (FR_ARG_FIRST + MAX_ARGUMENT_SLOTS)))
1349 \f
1350 /* Implement `va_arg'.  */
1351 #define EXPAND_BUILTIN_VA_ARG(valist, type) \
1352   ia64_va_arg (valist, type)
1353 \f
1354 /* How Scalar Function Values are Returned */
1355
1356 /* A C expression to create an RTX representing the place where a function
1357    returns a value of data type VALTYPE.  */
1358
1359 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1360   ia64_function_value (VALTYPE, FUNC)
1361
1362 /* A C expression to create an RTX representing the place where a library
1363    function returns a value of mode MODE.  */
1364
1365 #define LIBCALL_VALUE(MODE) \
1366   gen_rtx_REG (MODE,                                                    \
1367                (((GET_MODE_CLASS (MODE) == MODE_FLOAT                   \
1368                  || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) &&     \
1369                       ((MODE) != TFmode || INTEL_EXTENDED_IEEE_FORMAT)) \
1370                 ? FR_RET_FIRST : GR_RET_FIRST))
1371
1372 /* A C expression that is nonzero if REGNO is the number of a hard register in
1373    which the values of called function may come back.  */
1374
1375 #define FUNCTION_VALUE_REGNO_P(REGNO)                           \
1376   (((REGNO) >= GR_RET_FIRST && (REGNO) <= GR_RET_LAST)          \
1377    || ((REGNO) >= FR_RET_FIRST && (REGNO) <= FR_RET_LAST))
1378
1379 \f
1380 /* How Large Values are Returned */
1381
1382 /* A nonzero value says to return the function value in memory, just as large
1383    structures are always returned.  */
1384
1385 #define RETURN_IN_MEMORY(TYPE) \
1386   ia64_return_in_memory (TYPE)
1387
1388 /* If you define this macro to be 0, then the conventions used for structure
1389    and union return values are decided by the `RETURN_IN_MEMORY' macro.  */
1390
1391 #define DEFAULT_PCC_STRUCT_RETURN 0
1392
1393 /* If the structure value address is passed in a register, then
1394    `STRUCT_VALUE_REGNUM' should be the number of that register.  */
1395
1396 #define STRUCT_VALUE_REGNUM GR_REG (8)
1397
1398 \f
1399 /* Caller-Saves Register Allocation */
1400
1401 /* A C expression to determine whether it is worthwhile to consider placing a
1402    pseudo-register in a call-clobbered hard register and saving and restoring
1403    it around each function call.  The expression should be 1 when this is worth
1404    doing, and 0 otherwise.
1405
1406    If you don't define this macro, a default is used which is good on most
1407    machines: `4 * CALLS < REFS'.  */
1408 /* ??? Investigate.  */
1409 /* #define CALLER_SAVE_PROFITABLE(REFS, CALLS) */
1410
1411 \f
1412 /* Function Entry and Exit */
1413
1414 /* Define this macro as a C expression that is nonzero if the return
1415    instruction or the function epilogue ignores the value of the stack pointer;
1416    in other words, if it is safe to delete an instruction to adjust the stack
1417    pointer before a return from the function.  */
1418
1419 #define EXIT_IGNORE_STACK 1
1420
1421 /* Define this macro as a C expression that is nonzero for registers
1422    used by the epilogue or the `return' pattern.  */
1423
1424 #define EPILOGUE_USES(REGNO) ia64_epilogue_uses (REGNO)
1425
1426 /* Nonzero for registers used by the exception handling mechanism.  */
1427
1428 #define EH_USES(REGNO) ia64_eh_uses (REGNO)
1429
1430 /* Output at beginning of assembler file.  */
1431
1432 #define ASM_FILE_START(FILE) \
1433   emit_safe_across_calls (FILE)
1434
1435 /* A C compound statement that outputs the assembler code for a thunk function,
1436    used to implement C++ virtual function calls with multiple inheritance.  */
1437
1438 #define ASM_OUTPUT_MI_THUNK(FILE, THUNK_FNDECL, DELTA, FUNCTION) \
1439 do {                                                                    \
1440   if (CONST_OK_FOR_I (DELTA))                                           \
1441     {                                                                   \
1442       fprintf (FILE, "\tadds r32 = ");                                  \
1443       fprintf (FILE, HOST_WIDE_INT_PRINT_DEC, (DELTA));                 \
1444       fprintf (FILE, ", r32\n");                                        \
1445     }                                                                   \
1446   else                                                                  \
1447     {                                                                   \
1448       if (CONST_OK_FOR_J (DELTA))                                       \
1449         {                                                               \
1450           fprintf (FILE, "\taddl r2 = ");                               \
1451           fprintf (FILE, HOST_WIDE_INT_PRINT_DEC, (DELTA));             \
1452           fprintf (FILE, ", r0\n");                                     \
1453         }                                                               \
1454       else                                                              \
1455         {                                                               \
1456           fprintf (FILE, "\tmovl r2 = ");                               \
1457           fprintf (FILE, HOST_WIDE_INT_PRINT_DEC, (DELTA));             \
1458           fprintf (FILE, "\n");                                         \
1459         }                                                               \
1460       fprintf (FILE, "\t;;\n");                                         \
1461       fprintf (FILE, "\tadd r32 = r2, r32\n");                          \
1462     }                                                                   \
1463   fprintf (FILE, "\tbr ");                                              \
1464   assemble_name (FILE, XSTR (XEXP (DECL_RTL (FUNCTION), 0), 0));        \
1465   fprintf (FILE, "\n");                                                 \
1466 } while (0)
1467
1468 /* Output part N of a function descriptor for DECL.  For ia64, both
1469    words are emitted with a single relocation, so ignore N > 0.  */
1470 #define ASM_OUTPUT_FDESC(FILE, DECL, PART)                              \
1471 do {                                                                    \
1472   if ((PART) == 0)                                                      \
1473     {                                                                   \
1474       if (TARGET_ILP32)                                                 \
1475         fputs ("\tdata8.ua @iplt(", FILE);                              \
1476       else                                                              \
1477         fputs ("\tdata16.ua @iplt(", FILE);                             \
1478       assemble_name (FILE, XSTR (XEXP (DECL_RTL (DECL), 0), 0));        \
1479       fputs (")\n", FILE);                                              \
1480       if (TARGET_ILP32)                                                 \
1481         fputs ("\tdata8.ua 0\n", FILE);                                 \
1482     }                                                                   \
1483 } while (0)
1484 \f
1485 /* Generating Code for Profiling.  */
1486
1487 /* A C statement or compound statement to output to FILE some assembler code to
1488    call the profiling subroutine `mcount'.  */
1489
1490 #undef FUNCTION_PROFILER
1491 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
1492 do {                                                                    \
1493   char buf[20];                                                         \
1494   ASM_GENERATE_INTERNAL_LABEL (buf, "LP", LABELNO);                     \
1495   fputs ("\talloc out0 = ar.pfs, 8, 0, 4, 0\n", FILE);                  \
1496   if (TARGET_AUTO_PIC)                                                  \
1497     fputs ("\tmovl out3 = @gprel(", FILE);                              \
1498   else                                                                  \
1499     fputs ("\taddl out3 = @ltoff(", FILE);                              \
1500   assemble_name (FILE, buf);                                            \
1501   if (TARGET_AUTO_PIC)                                                  \
1502     fputs (");;\n", FILE);                                              \
1503   else                                                                  \
1504     fputs ("), r1;;\n", FILE);                                          \
1505   fputs ("\tmov out1 = r1\n", FILE);                                    \
1506   fputs ("\tmov out2 = b0\n", FILE);                                    \
1507   fputs ("\tbr.call.sptk.many b0 = _mcount;;\n", FILE);                 \
1508 } while (0)
1509 \f
1510 /* Implementing the Varargs Macros.  */
1511
1512 /* Define this macro to store the anonymous register arguments into the stack
1513    so that all the arguments appear to have been passed consecutively on the
1514    stack.  */
1515
1516 #define SETUP_INCOMING_VARARGS(ARGS_SO_FAR, MODE, TYPE, PRETEND_ARGS_SIZE, SECOND_TIME) \
1517     ia64_setup_incoming_varargs (ARGS_SO_FAR, MODE, TYPE, & PRETEND_ARGS_SIZE, SECOND_TIME)
1518
1519 /* Define this macro if the location where a function argument is passed
1520    depends on whether or not it is a named argument.  */
1521
1522 #define STRICT_ARGUMENT_NAMING  1
1523
1524 \f
1525 /* Trampolines for Nested Functions.  */
1526
1527 /* We need 32 bytes, so we can save the sp, ar.rnat, ar.bsp, and ar.pfs of
1528    the function containing a non-local goto target.  */
1529
1530 #define STACK_SAVEAREA_MODE(LEVEL) \
1531   ((LEVEL) == SAVE_NONLOCAL ? OImode : Pmode)
1532
1533 /* Output assembler code for a block containing the constant parts of
1534    a trampoline, leaving space for the variable parts.
1535
1536    The trampoline should set the static chain pointer to value placed
1537    into the trampoline and should branch to the specified routine.
1538    To make the normal indirect-subroutine calling convention work,
1539    the trampoline must look like a function descriptor; the first
1540    word being the target address and the second being the target's
1541    global pointer.
1542
1543    We abuse the concept of a global pointer by arranging for it
1544    to point to the data we need to load.  The complete trampoline
1545    has the following form:
1546
1547                 +-------------------+ \
1548         TRAMP:  | __ia64_trampoline | |
1549                 +-------------------+  > fake function descriptor
1550                 | TRAMP+16          | |
1551                 +-------------------+ /
1552                 | target descriptor |
1553                 +-------------------+
1554                 | static link       |
1555                 +-------------------+
1556 */
1557
1558 /* A C expression for the size in bytes of the trampoline, as an integer.  */
1559
1560 #define TRAMPOLINE_SIZE         32
1561
1562 /* Alignment required for trampolines, in bits.  */
1563
1564 #define TRAMPOLINE_ALIGNMENT    64
1565
1566 /* A C statement to initialize the variable parts of a trampoline.  */
1567
1568 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, STATIC_CHAIN) \
1569   ia64_initialize_trampoline((ADDR), (FNADDR), (STATIC_CHAIN))
1570 \f
1571 /* Implicit Calls to Library Routines */
1572
1573 /* Define this macro if GNU CC should generate calls to the System V (and ANSI
1574    C) library functions `memcpy' and `memset' rather than the BSD functions
1575    `bcopy' and `bzero'.  */
1576
1577 #define TARGET_MEM_FUNCTIONS
1578
1579 \f
1580 /* Addressing Modes */
1581
1582 /* Define this macro if the machine supports post-increment addressing.  */
1583
1584 #define HAVE_POST_INCREMENT 1
1585 #define HAVE_POST_DECREMENT 1
1586 #define HAVE_POST_MODIFY_DISP 1
1587 #define HAVE_POST_MODIFY_REG 1
1588
1589 /* A C expression that is 1 if the RTX X is a constant which is a valid
1590    address.  */
1591
1592 #define CONSTANT_ADDRESS_P(X) 0
1593
1594 /* The max number of registers that can appear in a valid memory address.  */
1595
1596 #define MAX_REGS_PER_ADDRESS 2
1597
1598 /* A C compound statement with a conditional `goto LABEL;' executed if X (an
1599    RTX) is a legitimate memory address on the target machine for a memory
1600    operand of mode MODE.  */
1601
1602 #define LEGITIMATE_ADDRESS_REG(X)                                       \
1603   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
1604    || (GET_CODE (X) == SUBREG && GET_CODE (XEXP (X, 0)) == REG          \
1605        && REG_OK_FOR_BASE_P (XEXP (X, 0))))
1606
1607 #define LEGITIMATE_ADDRESS_DISP(R, X)                                   \
1608   (GET_CODE (X) == PLUS                                                 \
1609    && rtx_equal_p (R, XEXP (X, 0))                                      \
1610    && (LEGITIMATE_ADDRESS_REG (XEXP (X, 1))                             \
1611        || (GET_CODE (XEXP (X, 1)) == CONST_INT                          \
1612            && INTVAL (XEXP (X, 1)) >= -256                              \
1613            && INTVAL (XEXP (X, 1)) < 256)))
1614
1615 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                        \
1616 do {                                                                    \
1617   if (LEGITIMATE_ADDRESS_REG (X))                                       \
1618     goto LABEL;                                                         \
1619   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == POST_DEC)       \
1620            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1621            && XEXP (X, 0) != arg_pointer_rtx)                           \
1622     goto LABEL;                                                         \
1623   else if (GET_CODE (X) == POST_MODIFY                                  \
1624            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1625            && XEXP (X, 0) != arg_pointer_rtx                            \
1626            && LEGITIMATE_ADDRESS_DISP (XEXP (X, 0), XEXP (X, 1)))       \
1627     goto LABEL;                                                         \
1628 } while (0)
1629
1630 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1631    use as a base register.  */
1632
1633 #ifdef REG_OK_STRICT
1634 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1635 #else
1636 #define REG_OK_FOR_BASE_P(X) \
1637   (GENERAL_REGNO_P (REGNO (X)) || (REGNO (X) >= FIRST_PSEUDO_REGISTER))
1638 #endif
1639
1640 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1641    use as an index register.  This is needed for POST_MODIFY.  */
1642
1643 #define REG_OK_FOR_INDEX_P(X) REG_OK_FOR_BASE_P (X)
1644
1645 /* A C compound statement that attempts to replace X with a valid memory
1646    address for an operand of mode MODE.
1647
1648    This must be present, but there is nothing useful to be done here.  */
1649
1650 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)
1651
1652 /* A C statement or compound statement with a conditional `goto LABEL;'
1653    executed if memory address X (an RTX) can have different meanings depending
1654    on the machine mode of the memory reference it is used for or if the address
1655    is valid for some modes but not others.  */
1656
1657 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                       \
1658   if (GET_CODE (ADDR) == POST_DEC || GET_CODE (ADDR) == POST_INC)       \
1659     goto LABEL;
1660
1661 /* A C expression that is nonzero if X is a legitimate constant for an
1662    immediate operand on the target machine.  */
1663
1664 #define LEGITIMATE_CONSTANT_P(X) \
1665   (GET_CODE (X) != CONST_DOUBLE || GET_MODE (X) == VOIDmode     \
1666    || GET_MODE (X) == DImode || CONST_DOUBLE_OK_FOR_G (X))      \
1667
1668 \f
1669 /* Condition Code Status */
1670
1671 /* One some machines not all possible comparisons are defined, but you can
1672    convert an invalid comparison into a valid one.  */
1673 /* ??? Investigate.  See the alpha definition.  */
1674 /* #define CANONICALIZE_COMPARISON(CODE, OP0, OP1) */
1675
1676 \f
1677 /* Describing Relative Costs of Operations */
1678
1679 /* A part of a C `switch' statement that describes the relative costs of
1680    constant RTL expressions.  */
1681
1682 /* ??? This is incomplete.  */
1683
1684 #define CONST_COSTS(X, CODE, OUTER_CODE)                                \
1685   case CONST_INT:                                                       \
1686     if ((X) == const0_rtx)                                              \
1687       return 0;                                                         \
1688     switch (OUTER_CODE)                                                 \
1689       {                                                                 \
1690       case SET:                                                         \
1691         return CONST_OK_FOR_J (INTVAL (X)) ? 0 : COSTS_N_INSNS (1);     \
1692       case PLUS:                                                        \
1693         if (CONST_OK_FOR_I (INTVAL (X)))                                \
1694           return 0;                                                     \
1695         if (CONST_OK_FOR_J (INTVAL (X)))                                \
1696           return 1;                                                     \
1697         return COSTS_N_INSNS (1);                                       \
1698       default:                                                          \
1699         if (CONST_OK_FOR_K (INTVAL (X)) || CONST_OK_FOR_L (INTVAL (X))) \
1700           return 0;                                                     \
1701         return COSTS_N_INSNS (1);                                       \
1702       }                                                                 \
1703   case CONST_DOUBLE:                                                    \
1704     return COSTS_N_INSNS (1);                                           \
1705   case CONST:                                                           \
1706   case SYMBOL_REF:                                                      \
1707   case LABEL_REF:                                                       \
1708     return COSTS_N_INSNS (3);
1709
1710 /* Like `CONST_COSTS' but applies to nonconstant RTL expressions.  */
1711
1712 #define RTX_COSTS(X, CODE, OUTER_CODE)                                  \
1713   case MULT:                                                            \
1714     /* For multiplies wider than HImode, we have to go to the FPU,      \
1715        which normally involves copies.  Plus there's the latency        \
1716        of the multiply itself, and the latency of the instructions to   \
1717        transfer integer regs to FP regs.  */                            \
1718     if (GET_MODE_SIZE (GET_MODE (X)) > 2)                               \
1719       return COSTS_N_INSNS (10);                                        \
1720     return COSTS_N_INSNS (2);                                           \
1721   case PLUS:                                                            \
1722   case MINUS:                                                           \
1723   case ASHIFT:                                                          \
1724   case ASHIFTRT:                                                        \
1725   case LSHIFTRT:                                                        \
1726     return COSTS_N_INSNS (1);                                           \
1727   case DIV:                                                             \
1728   case UDIV:                                                            \
1729   case MOD:                                                             \
1730   case UMOD:                                                            \
1731     /* We make divide expensive, so that divide-by-constant will be     \
1732        optimized to a multiply.  */                                     \
1733     return COSTS_N_INSNS (60);
1734
1735 /* An expression giving the cost of an addressing mode that contains ADDRESS.
1736    If not defined, the cost is computed from the ADDRESS expression and the
1737    `CONST_COSTS' values.  */
1738
1739 #define ADDRESS_COST(ADDRESS) 0
1740
1741 /* A C expression for the cost of moving data from a register in class FROM to
1742    one in class TO, using MODE.  */
1743
1744 #define REGISTER_MOVE_COST  ia64_register_move_cost
1745
1746 /* A C expression for the cost of moving data of mode M between a
1747    register and memory.  */
1748 #define MEMORY_MOVE_COST(MODE,CLASS,IN) \
1749   ((CLASS) == GENERAL_REGS || (CLASS) == FR_REGS \
1750    || (CLASS) == GR_AND_FR_REGS ? 4 : 10)
1751
1752 /* A C expression for the cost of a branch instruction.  A value of 1 is the
1753    default; other values are interpreted relative to that.  Used by the
1754    if-conversion code as max instruction count.  */
1755 /* ??? This requires investigation.  The primary effect might be how
1756    many additional insn groups we run into, vs how good the dynamic
1757    branch predictor is.  */
1758
1759 #define BRANCH_COST 6
1760
1761 /* Define this macro as a C expression which is nonzero if accessing less than
1762    a word of memory (i.e. a `char' or a `short') is no faster than accessing a
1763    word of memory.  */
1764
1765 #define SLOW_BYTE_ACCESS 1
1766
1767 /* Define this macro if it is as good or better to call a constant function
1768    address than to call an address kept in a register.
1769
1770    Indirect function calls are more expensive that direct function calls, so
1771    don't cse function addresses.  */
1772
1773 #define NO_FUNCTION_CSE
1774
1775 \f
1776 /* Dividing the output into sections.  */
1777
1778 /* A C expression whose value is a string containing the assembler operation
1779    that should precede instructions and read-only data.  */
1780
1781 #define TEXT_SECTION_ASM_OP "\t.text"
1782
1783 /* A C expression whose value is a string containing the assembler operation to
1784    identify the following data as writable initialized data.  */
1785
1786 #define DATA_SECTION_ASM_OP "\t.data"
1787
1788 /* If defined, a C expression whose value is a string containing the assembler
1789    operation to identify the following data as uninitialized global data.  */
1790
1791 #define BSS_SECTION_ASM_OP "\t.bss"
1792
1793 #define ENCODE_SECTION_INFO_CHAR '@'
1794
1795 #define IA64_DEFAULT_GVALUE 8
1796 \f
1797 /* Position Independent Code.  */
1798
1799 /* The register number of the register used to address a table of static data
1800    addresses in memory.  */
1801
1802 /* ??? Should modify ia64.md to use pic_offset_table_rtx instead of
1803    gen_rtx_REG (DImode, 1).  */
1804
1805 /* ??? Should we set flag_pic?  Probably need to define
1806    LEGITIMIZE_PIC_OPERAND_P to make that work.  */
1807
1808 #define PIC_OFFSET_TABLE_REGNUM GR_REG (1)
1809
1810 /* Define this macro if the register defined by `PIC_OFFSET_TABLE_REGNUM' is
1811    clobbered by calls.  */
1812
1813 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED
1814
1815 \f
1816 /* The Overall Framework of an Assembler File.  */
1817
1818 /* A C string constant describing how to begin a comment in the target
1819    assembler language.  The compiler assumes that the comment will end at the
1820    end of the line.  */
1821
1822 #define ASM_COMMENT_START "//"
1823
1824 /* A C string constant for text to be output before each `asm' statement or
1825    group of consecutive ones.  */
1826
1827 /* ??? This won't work with the Intel assembler, because it does not accept
1828    # as a comment start character.  However, //APP does not work in gas, so we
1829    can't use that either.  Same problem for ASM_APP_OFF below.  */
1830
1831 #define ASM_APP_ON "#APP\n"
1832
1833 /* A C string constant for text to be output after each `asm' statement or
1834    group of consecutive ones.  */
1835
1836 #define ASM_APP_OFF "#NO_APP\n"
1837
1838 \f
1839 /* Output of Data.  */
1840
1841 /* This is how to output an assembler line defining a `char' constant
1842    to an xdata segment.  */
1843
1844 #define ASM_OUTPUT_XDATA_CHAR(FILE, SECTION, VALUE)                     \
1845 do {                                                                    \
1846   fprintf (FILE, "\t.xdata1\t\"%s\", ", SECTION);                       \
1847   output_addr_const (FILE, (VALUE));                                    \
1848   fprintf (FILE, "\n");                                                 \
1849 } while (0)
1850
1851 /* This is how to output an assembler line defining a `short' constant
1852    to an xdata segment.  */
1853
1854 #define ASM_OUTPUT_XDATA_SHORT(FILE, SECTION, VALUE)                    \
1855 do {                                                                    \
1856   fprintf (FILE, "\t.xdata2\t\"%s\", ", SECTION);                       \
1857   output_addr_const (FILE, (VALUE));                                    \
1858   fprintf (FILE, "\n");                                                 \
1859 } while (0)
1860
1861 /* This is how to output an assembler line defining an `int' constant
1862    to an xdata segment.  We also handle symbol output here.  */
1863
1864 /* ??? For ILP32, also need to handle function addresses here.  */
1865
1866 #define ASM_OUTPUT_XDATA_INT(FILE, SECTION, VALUE)                      \
1867 do {                                                                    \
1868   fprintf (FILE, "\t.xdata4\t\"%s\", ", SECTION);                       \
1869   output_addr_const (FILE, (VALUE));                                    \
1870   fprintf (FILE, "\n");                                                 \
1871 } while (0)
1872
1873 /* This is how to output an assembler line defining a `long' constant
1874    to an xdata segment.  We also handle symbol output here.  */
1875
1876 #define ASM_OUTPUT_XDATA_DOUBLE_INT(FILE, SECTION, VALUE)               \
1877 do {                                                                    \
1878   int need_closing_paren = 0;                                           \
1879   fprintf (FILE, "\t.xdata8\t\"%s\", ", SECTION);                       \
1880   if (!(TARGET_NO_PIC || TARGET_AUTO_PIC)                               \
1881       && GET_CODE (VALUE) == SYMBOL_REF)                                \
1882     {                                                                   \
1883       fprintf (FILE, SYMBOL_REF_FLAG (VALUE) ? "@fptr(" : "@segrel(");  \
1884       need_closing_paren = 1;                                           \
1885     }                                                                   \
1886   output_addr_const (FILE, VALUE);                                      \
1887   if (need_closing_paren)                                               \
1888     fprintf (FILE, ")");                                                \
1889   fprintf (FILE, "\n");                                                 \
1890 } while (0)
1891
1892
1893 \f
1894 /* Output of Uninitialized Variables.  */
1895
1896 /* This is all handled by svr4.h.  */
1897
1898 \f
1899 /* Output and Generation of Labels.  */
1900
1901 /* A C statement (sans semicolon) to output to the stdio stream STREAM the
1902    assembler definition of a label named NAME.  */
1903
1904 /* See the ASM_OUTPUT_LABELREF definition in sysv4.h for an explanation of
1905    why ia64_asm_output_label exists.  */
1906
1907 extern int ia64_asm_output_label;
1908 #define ASM_OUTPUT_LABEL(STREAM, NAME)                                  \
1909 do {                                                                    \
1910   ia64_asm_output_label = 1;                                            \
1911   assemble_name (STREAM, NAME);                                         \
1912   fputs (":\n", STREAM);                                                \
1913   ia64_asm_output_label = 0;                                            \
1914 } while (0)
1915
1916 /* Globalizing directive for a label.  */
1917 #define GLOBAL_ASM_OP "\t.global "
1918
1919 /* A C statement (sans semicolon) to output to the stdio stream STREAM any text
1920    necessary for declaring the name of an external symbol named NAME which is
1921    referenced in this compilation but not defined.  */
1922
1923 #define ASM_OUTPUT_EXTERNAL(FILE, DECL, NAME) \
1924   ia64_asm_output_external (FILE, DECL, NAME)
1925
1926 /* A C statement to store into the string STRING a label whose name is made
1927    from the string PREFIX and the number NUM.  */
1928
1929 #define ASM_GENERATE_INTERNAL_LABEL(LABEL, PREFIX, NUM) \
1930 do {                                                                    \
1931   sprintf (LABEL, "*.%s%d", PREFIX, NUM);                               \
1932 } while (0)
1933
1934 /* A C expression to assign to OUTVAR (which is a variable of type `char *') a
1935    newly allocated string made from the string NAME and the number NUMBER, with
1936    some suitable punctuation added.  */
1937
1938 /* ??? Not sure if using a ? in the name for Intel as is safe.  */
1939
1940 #define ASM_FORMAT_PRIVATE_NAME(OUTVAR, NAME, NUMBER)                   \
1941 do {                                                                    \
1942   (OUTVAR) = (char *) alloca (strlen (NAME) + 12);                      \
1943   sprintf (OUTVAR, "%s%c%ld", (NAME), (TARGET_GNU_AS ? '.' : '?'),      \
1944            (long)(NUMBER));                                             \
1945 } while (0)
1946
1947 /* A C statement to output to the stdio stream STREAM assembler code which
1948    defines (equates) the symbol NAME to have the value VALUE.  */
1949
1950 #define ASM_OUTPUT_DEF(STREAM, NAME, VALUE) \
1951 do {                                                                    \
1952   assemble_name (STREAM, NAME);                                         \
1953   fputs (" = ", STREAM);                                                \
1954   assemble_name (STREAM, VALUE);                                        \
1955   fputc ('\n', STREAM);                                                 \
1956 } while (0)
1957
1958 \f
1959 /* Macros Controlling Initialization Routines.  */
1960
1961 /* This is handled by svr4.h and sysv4.h.  */
1962
1963 \f
1964 /* Output of Assembler Instructions.  */
1965
1966 /* A C initializer containing the assembler's names for the machine registers,
1967    each one as a C string constant.  */
1968
1969 #define REGISTER_NAMES \
1970 {                                                                       \
1971   /* General registers.  */                                             \
1972   "r0", "r1", "r2", "r3", "r4", "r5", "r6", "r7", "r8", "r9",           \
1973   "r10", "r11", "r12", "r13", "r14", "r15", "r16", "r17", "r18", "r19", \
1974   "r20", "r21", "r22", "r23", "r24", "r25", "r26", "r27", "r28", "r29", \
1975   "r30", "r31",                                                         \
1976   /* Local registers.  */                                               \
1977   "loc0", "loc1", "loc2", "loc3", "loc4", "loc5", "loc6", "loc7",       \
1978   "loc8", "loc9", "loc10","loc11","loc12","loc13","loc14","loc15",      \
1979   "loc16","loc17","loc18","loc19","loc20","loc21","loc22","loc23",      \
1980   "loc24","loc25","loc26","loc27","loc28","loc29","loc30","loc31",      \
1981   "loc32","loc33","loc34","loc35","loc36","loc37","loc38","loc39",      \
1982   "loc40","loc41","loc42","loc43","loc44","loc45","loc46","loc47",      \
1983   "loc48","loc49","loc50","loc51","loc52","loc53","loc54","loc55",      \
1984   "loc56","loc57","loc58","loc59","loc60","loc61","loc62","loc63",      \
1985   "loc64","loc65","loc66","loc67","loc68","loc69","loc70","loc71",      \
1986   "loc72","loc73","loc74","loc75","loc76","loc77","loc78","loc79",      \
1987   /* Input registers.  */                                               \
1988   "in0",  "in1",  "in2",  "in3",  "in4",  "in5",  "in6",  "in7",        \
1989   /* Output registers.  */                                              \
1990   "out0", "out1", "out2", "out3", "out4", "out5", "out6", "out7",       \
1991   /* Floating-point registers.  */                                      \
1992   "f0", "f1", "f2", "f3", "f4", "f5", "f6", "f7", "f8", "f9",           \
1993   "f10", "f11", "f12", "f13", "f14", "f15", "f16", "f17", "f18", "f19", \
1994   "f20", "f21", "f22", "f23", "f24", "f25", "f26", "f27", "f28", "f29", \
1995   "f30", "f31", "f32", "f33", "f34", "f35", "f36", "f37", "f38", "f39", \
1996   "f40", "f41", "f42", "f43", "f44", "f45", "f46", "f47", "f48", "f49", \
1997   "f50", "f51", "f52", "f53", "f54", "f55", "f56", "f57", "f58", "f59", \
1998   "f60", "f61", "f62", "f63", "f64", "f65", "f66", "f67", "f68", "f69", \
1999   "f70", "f71", "f72", "f73", "f74", "f75", "f76", "f77", "f78", "f79", \
2000   "f80", "f81", "f82", "f83", "f84", "f85", "f86", "f87", "f88", "f89", \
2001   "f90", "f91", "f92", "f93", "f94", "f95", "f96", "f97", "f98", "f99", \
2002   "f100","f101","f102","f103","f104","f105","f106","f107","f108","f109",\
2003   "f110","f111","f112","f113","f114","f115","f116","f117","f118","f119",\
2004   "f120","f121","f122","f123","f124","f125","f126","f127",              \
2005   /* Predicate registers.  */                                           \
2006   "p0", "p1", "p2", "p3", "p4", "p5", "p6", "p7", "p8", "p9",           \
2007   "p10", "p11", "p12", "p13", "p14", "p15", "p16", "p17", "p18", "p19", \
2008   "p20", "p21", "p22", "p23", "p24", "p25", "p26", "p27", "p28", "p29", \
2009   "p30", "p31", "p32", "p33", "p34", "p35", "p36", "p37", "p38", "p39", \
2010   "p40", "p41", "p42", "p43", "p44", "p45", "p46", "p47", "p48", "p49", \
2011   "p50", "p51", "p52", "p53", "p54", "p55", "p56", "p57", "p58", "p59", \
2012   "p60", "p61", "p62", "p63",                                           \
2013   /* Branch registers.  */                                              \
2014   "b0", "b1", "b2", "b3", "b4", "b5", "b6", "b7",                       \
2015   /* Frame pointer.  Return address.  */                                \
2016   "sfp", "retaddr", "ar.ccv", "ar.unat", "ar.pfs", "ar.lc", "ar.ec",    \
2017 }
2018
2019 /* If defined, a C initializer for an array of structures containing a name and
2020    a register number.  This macro defines additional names for hard registers,
2021    thus allowing the `asm' option in declarations to refer to registers using
2022    alternate names.  */
2023
2024 #define ADDITIONAL_REGISTER_NAMES \
2025 {                                                                       \
2026   { "gp", R_GR (1) },                                                   \
2027   { "sp", R_GR (12) },                                                  \
2028   { "in0", IN_REG (0) },                                                \
2029   { "in1", IN_REG (1) },                                                \
2030   { "in2", IN_REG (2) },                                                \
2031   { "in3", IN_REG (3) },                                                \
2032   { "in4", IN_REG (4) },                                                \
2033   { "in5", IN_REG (5) },                                                \
2034   { "in6", IN_REG (6) },                                                \
2035   { "in7", IN_REG (7) },                                                \
2036   { "out0", OUT_REG (0) },                                              \
2037   { "out1", OUT_REG (1) },                                              \
2038   { "out2", OUT_REG (2) },                                              \
2039   { "out3", OUT_REG (3) },                                              \
2040   { "out4", OUT_REG (4) },                                              \
2041   { "out5", OUT_REG (5) },                                              \
2042   { "out6", OUT_REG (6) },                                              \
2043   { "out7", OUT_REG (7) },                                              \
2044   { "loc0", LOC_REG (0) },                                              \
2045   { "loc1", LOC_REG (1) },                                              \
2046   { "loc2", LOC_REG (2) },                                              \
2047   { "loc3", LOC_REG (3) },                                              \
2048   { "loc4", LOC_REG (4) },                                              \
2049   { "loc5", LOC_REG (5) },                                              \
2050   { "loc6", LOC_REG (6) },                                              \
2051   { "loc7", LOC_REG (7) },                                              \
2052   { "loc8", LOC_REG (8) },                                              \
2053   { "loc9", LOC_REG (9) },                                              \
2054   { "loc10", LOC_REG (10) },                                            \
2055   { "loc11", LOC_REG (11) },                                            \
2056   { "loc12", LOC_REG (12) },                                            \
2057   { "loc13", LOC_REG (13) },                                            \
2058   { "loc14", LOC_REG (14) },                                            \
2059   { "loc15", LOC_REG (15) },                                            \
2060   { "loc16", LOC_REG (16) },                                            \
2061   { "loc17", LOC_REG (17) },                                            \
2062   { "loc18", LOC_REG (18) },                                            \
2063   { "loc19", LOC_REG (19) },                                            \
2064   { "loc20", LOC_REG (20) },                                            \
2065   { "loc21", LOC_REG (21) },                                            \
2066   { "loc22", LOC_REG (22) },                                            \
2067   { "loc23", LOC_REG (23) },                                            \
2068   { "loc24", LOC_REG (24) },                                            \
2069   { "loc25", LOC_REG (25) },                                            \
2070   { "loc26", LOC_REG (26) },                                            \
2071   { "loc27", LOC_REG (27) },                                            \
2072   { "loc28", LOC_REG (28) },                                            \
2073   { "loc29", LOC_REG (29) },                                            \
2074   { "loc30", LOC_REG (30) },                                            \
2075   { "loc31", LOC_REG (31) },                                            \
2076   { "loc32", LOC_REG (32) },                                            \
2077   { "loc33", LOC_REG (33) },                                            \
2078   { "loc34", LOC_REG (34) },                                            \
2079   { "loc35", LOC_REG (35) },                                            \
2080   { "loc36", LOC_REG (36) },                                            \
2081   { "loc37", LOC_REG (37) },                                            \
2082   { "loc38", LOC_REG (38) },                                            \
2083   { "loc39", LOC_REG (39) },                                            \
2084   { "loc40", LOC_REG (40) },                                            \
2085   { "loc41", LOC_REG (41) },                                            \
2086   { "loc42", LOC_REG (42) },                                            \
2087   { "loc43", LOC_REG (43) },                                            \
2088   { "loc44", LOC_REG (44) },                                            \
2089   { "loc45", LOC_REG (45) },                                            \
2090   { "loc46", LOC_REG (46) },                                            \
2091   { "loc47", LOC_REG (47) },                                            \
2092   { "loc48", LOC_REG (48) },                                            \
2093   { "loc49", LOC_REG (49) },                                            \
2094   { "loc50", LOC_REG (50) },                                            \
2095   { "loc51", LOC_REG (51) },                                            \
2096   { "loc52", LOC_REG (52) },                                            \
2097   { "loc53", LOC_REG (53) },                                            \
2098   { "loc54", LOC_REG (54) },                                            \
2099   { "loc55", LOC_REG (55) },                                            \
2100   { "loc56", LOC_REG (56) },                                            \
2101   { "loc57", LOC_REG (57) },                                            \
2102   { "loc58", LOC_REG (58) },                                            \
2103   { "loc59", LOC_REG (59) },                                            \
2104   { "loc60", LOC_REG (60) },                                            \
2105   { "loc61", LOC_REG (61) },                                            \
2106   { "loc62", LOC_REG (62) },                                            \
2107   { "loc63", LOC_REG (63) },                                            \
2108   { "loc64", LOC_REG (64) },                                            \
2109   { "loc65", LOC_REG (65) },                                            \
2110   { "loc66", LOC_REG (66) },                                            \
2111   { "loc67", LOC_REG (67) },                                            \
2112   { "loc68", LOC_REG (68) },                                            \
2113   { "loc69", LOC_REG (69) },                                            \
2114   { "loc70", LOC_REG (70) },                                            \
2115   { "loc71", LOC_REG (71) },                                            \
2116   { "loc72", LOC_REG (72) },                                            \
2117   { "loc73", LOC_REG (73) },                                            \
2118   { "loc74", LOC_REG (74) },                                            \
2119   { "loc75", LOC_REG (75) },                                            \
2120   { "loc76", LOC_REG (76) },                                            \
2121   { "loc77", LOC_REG (77) },                                            \
2122   { "loc78", LOC_REG (78) },                                            \
2123   { "loc79", LOC_REG (79) },                                            \
2124 }
2125
2126 /* A C compound statement to output to stdio stream STREAM the assembler syntax
2127    for an instruction operand X.  X is an RTL expression.  */
2128
2129 #define PRINT_OPERAND(STREAM, X, CODE) \
2130   ia64_print_operand (STREAM, X, CODE)
2131
2132 /* A C expression which evaluates to true if CODE is a valid punctuation
2133    character for use in the `PRINT_OPERAND' macro.  */
2134
2135 /* ??? Keep this around for now, as we might need it later.  */
2136
2137 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2138   ((CODE) == '+' || (CODE) == ',')
2139
2140 /* A C compound statement to output to stdio stream STREAM the assembler syntax
2141    for an instruction operand that is a memory reference whose address is X.  X
2142    is an RTL expression.  */
2143
2144 #define PRINT_OPERAND_ADDRESS(STREAM, X) \
2145   ia64_print_operand_address (STREAM, X)
2146
2147 /* If defined, C string expressions to be used for the `%R', `%L', `%U', and
2148    `%I' options of `asm_fprintf' (see `final.c').  */
2149
2150 #define REGISTER_PREFIX ""
2151 #define LOCAL_LABEL_PREFIX "."
2152 #define USER_LABEL_PREFIX ""
2153 #define IMMEDIATE_PREFIX ""
2154
2155 \f
2156 /* Output of dispatch tables.  */
2157
2158 /* This macro should be provided on machines where the addresses in a dispatch
2159    table are relative to the table's own address.  */
2160
2161 /* ??? Depends on the pointer size.  */
2162
2163 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, BODY, VALUE, REL) \
2164   fprintf (STREAM, "\tdata8 @pcrel(.L%d)\n", VALUE)
2165
2166 /* This is how to output an element of a case-vector that is absolute.
2167    (Ia64 does not use such vectors, but we must define this macro anyway.)  */
2168
2169 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE) abort ()
2170
2171 /* Jump tables only need 8 byte alignment.  */
2172
2173 #define ADDR_VEC_ALIGN(ADDR_VEC) 3
2174
2175 \f
2176 /* Assembler Commands for Exception Regions.  */
2177
2178 /* Select a format to encode pointers in exception handling data.  CODE
2179    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2180    true if the symbol may be affected by dynamic relocations.  */
2181 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)       \
2182   (((CODE) == 1 ? DW_EH_PE_textrel : DW_EH_PE_datarel)  \
2183    | ((GLOBAL) ? DW_EH_PE_indirect : 0) | DW_EH_PE_udata8)
2184
2185 /* Handle special EH pointer encodings.  Absolute, pc-relative, and
2186    indirect are handled automatically.  */
2187 #define ASM_MAYBE_OUTPUT_ENCODED_ADDR_RTX(FILE, ENCODING, SIZE, ADDR, DONE) \
2188   do {                                                                  \
2189     const char *reltag = NULL;                                          \
2190     if (((ENCODING) & 0xF0) == DW_EH_PE_textrel)                        \
2191       reltag = "@segrel(";                                              \
2192     else if (((ENCODING) & 0xF0) == DW_EH_PE_datarel)                   \
2193       reltag = "@gprel(";                                               \
2194     if (reltag)                                                         \
2195       {                                                                 \
2196         fputs (integer_asm_op (SIZE, FALSE), FILE);                     \
2197         fputs (reltag, FILE);                                           \
2198         assemble_name (FILE, XSTR (ADDR, 0));                           \
2199         fputc (')', FILE);                                              \
2200         goto DONE;                                                      \
2201       }                                                                 \
2202   } while (0)
2203
2204 \f
2205 /* Assembler Commands for Alignment.  */
2206
2207 /* ??? Investigate.  */
2208
2209 /* The alignment (log base 2) to put in front of LABEL, which follows
2210    a BARRIER.  */
2211
2212 /* #define LABEL_ALIGN_AFTER_BARRIER(LABEL) */
2213
2214 /* The desired alignment for the location counter at the beginning
2215    of a loop.  */
2216
2217 /* #define LOOP_ALIGN(LABEL) */
2218
2219 /* Define this macro if `ASM_OUTPUT_SKIP' should not be used in the text
2220    section because it fails put zeros in the bytes that are skipped.  */
2221
2222 #define ASM_NO_SKIP_IN_TEXT 1
2223
2224 /* A C statement to output to the stdio stream STREAM an assembler command to
2225    advance the location counter to a multiple of 2 to the POWER bytes.  */
2226
2227 #define ASM_OUTPUT_ALIGN(STREAM, POWER) \
2228   fprintf (STREAM, "\t.align %d\n", 1<<(POWER))
2229
2230 \f
2231 /* Macros Affecting all Debug Formats.  */
2232
2233 /* This is handled in svr4.h and sysv4.h.  */
2234
2235 \f
2236 /* Specific Options for DBX Output.  */
2237
2238 /* This is handled by dbxelf.h which is included by svr4.h.  */
2239
2240 \f
2241 /* Open ended Hooks for DBX Output.  */
2242
2243 /* Likewise.  */
2244
2245 \f
2246 /* File names in DBX format.  */
2247
2248 /* Likewise.  */
2249
2250 \f
2251 /* Macros for SDB and Dwarf Output.  */
2252
2253 /* Define this macro if GNU CC should produce dwarf version 2 format debugging
2254    output in response to the `-g' option.  */
2255
2256 #define DWARF2_DEBUGGING_INFO 1
2257
2258 #define DWARF2_ASM_LINE_DEBUG_INFO (TARGET_DWARF2_ASM)
2259
2260 /* Use tags for debug info labels, so that they don't break instruction
2261    bundles.  This also avoids getting spurious DV warnings from the
2262    assembler.  This is similar to ASM_OUTPUT_INTERNAL_LABEL, except that we
2263    add brackets around the label.  */
2264
2265 #define ASM_OUTPUT_DEBUG_LABEL(FILE, PREFIX, NUM) \
2266   fprintf (FILE, "[.%s%d:]\n", PREFIX, NUM)
2267
2268 /* Use section-relative relocations for debugging offsets.  Unlike other
2269    targets that fake this by putting the section VMA at 0, IA-64 has
2270    proper relocations for them.  */
2271 #define ASM_OUTPUT_DWARF_OFFSET(FILE, SIZE, LABEL)      \
2272   do {                                                  \
2273     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2274     fputs ("@secrel(", FILE);                           \
2275     assemble_name (FILE, LABEL);                        \
2276     fputc (')', FILE);                                  \
2277   } while (0)
2278
2279 /* Emit a PC-relative relocation.  */
2280 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
2281   do {                                                  \
2282     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
2283     fputs ("@pcrel(", FILE);                            \
2284     assemble_name (FILE, LABEL);                        \
2285     fputc (')', FILE);                                  \
2286   } while (0)
2287 \f
2288 /* Register Renaming Parameters.  */
2289
2290 /* A C expression that is nonzero if hard register number REGNO2 can be
2291    considered for use as a rename register for REGNO1 */
2292
2293 #define HARD_REGNO_RENAME_OK(REGNO1,REGNO2) \
2294   ia64_hard_regno_rename_ok((REGNO1), (REGNO2))
2295
2296 \f
2297 /* Miscellaneous Parameters.  */
2298
2299 /* Define this if you have defined special-purpose predicates in the file
2300    `MACHINE.c'.  For each predicate, list all rtl codes that can be in
2301    expressions matched by the predicate.  */
2302
2303 #define PREDICATE_CODES \
2304 { "call_operand", {SUBREG, REG, SYMBOL_REF}},                           \
2305 { "got_symbolic_operand", {SYMBOL_REF, CONST, LABEL_REF}},              \
2306 { "sdata_symbolic_operand", {SYMBOL_REF, CONST}},                       \
2307 { "symbolic_operand", {SYMBOL_REF, CONST, LABEL_REF}},                  \
2308 { "function_operand", {SYMBOL_REF}},                                    \
2309 { "setjmp_operand", {SYMBOL_REF}},                                      \
2310 { "destination_operand", {SUBREG, REG, MEM}},                           \
2311 { "not_postinc_memory_operand", {MEM}},                                 \
2312 { "move_operand", {SUBREG, REG, MEM, CONST_INT, CONST_DOUBLE,           \
2313                      CONSTANT_P_RTX, SYMBOL_REF, CONST, LABEL_REF}},    \
2314 { "gr_register_operand", {SUBREG, REG}},                                \
2315 { "fr_register_operand", {SUBREG, REG}},                                \
2316 { "grfr_register_operand", {SUBREG, REG}},                              \
2317 { "gr_nonimmediate_operand", {SUBREG, REG, MEM}},                       \
2318 { "fr_nonimmediate_operand", {SUBREG, REG, MEM}},                       \
2319 { "grfr_nonimmediate_operand", {SUBREG, REG, MEM}},                     \
2320 { "gr_reg_or_0_operand", {SUBREG, REG, CONST_INT}},                     \
2321 { "gr_reg_or_5bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2322 { "gr_reg_or_6bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2323 { "gr_reg_or_8bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},  \
2324 { "grfr_reg_or_8bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2325 { "gr_reg_or_8bit_adjusted_operand", {SUBREG, REG, CONST_INT,           \
2326                                      CONSTANT_P_RTX}},                  \
2327 { "gr_reg_or_8bit_and_adjusted_operand", {SUBREG, REG, CONST_INT,       \
2328                                          CONSTANT_P_RTX}},              \
2329 { "gr_reg_or_14bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2330 { "gr_reg_or_22bit_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}}, \
2331 { "shift_count_operand", {SUBREG, REG, CONST_INT, CONSTANT_P_RTX}},     \
2332 { "shift_32bit_count_operand", {SUBREG, REG, CONST_INT,                 \
2333                                   CONSTANT_P_RTX}},                     \
2334 { "shladd_operand", {CONST_INT}},                                       \
2335 { "fetchadd_operand", {CONST_INT}},                                     \
2336 { "fr_reg_or_fp01_operand", {SUBREG, REG, CONST_DOUBLE}},               \
2337 { "normal_comparison_operator", {EQ, NE, GT, LE, GTU, LEU}},            \
2338 { "adjusted_comparison_operator", {LT, GE, LTU, GEU}},                  \
2339 { "signed_inequality_operator", {GE, GT, LE, LT}},                      \
2340 { "predicate_operator", {NE, EQ}},                                      \
2341 { "condop_operator", {PLUS, MINUS, IOR, XOR, AND}},                     \
2342 { "ar_lc_reg_operand", {REG}},                                          \
2343 { "ar_ccv_reg_operand", {REG}},                                         \
2344 { "ar_pfs_reg_operand", {REG}},                                         \
2345 { "general_tfmode_operand", {SUBREG, REG, CONST_DOUBLE, MEM}},          \
2346 { "destination_tfmode_operand", {SUBREG, REG, MEM}},                    \
2347 { "tfreg_or_fp01_operand", {REG, CONST_DOUBLE}},                        \
2348 { "basereg_operand", {SUBREG, REG}},
2349
2350 /* An alias for a machine mode name.  This is the machine mode that elements of
2351    a jump-table should have.  */
2352
2353 #define CASE_VECTOR_MODE Pmode
2354
2355 /* Define as C expression which evaluates to nonzero if the tablejump
2356    instruction expects the table to contain offsets from the address of the
2357    table.  */
2358
2359 #define CASE_VECTOR_PC_RELATIVE 1
2360
2361 /* Define this macro if operations between registers with integral mode smaller
2362    than a word are always performed on the entire register.  */
2363
2364 #define WORD_REGISTER_OPERATIONS
2365
2366 /* Define this macro to be a C expression indicating when insns that read
2367    memory in MODE, an integral mode narrower than a word, set the bits outside
2368    of MODE to be either the sign-extension or the zero-extension of the data
2369    read.  */
2370
2371 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
2372
2373 /* The maximum number of bytes that a single instruction can move quickly from
2374    memory to memory.  */
2375 #define MOVE_MAX 8
2376
2377 /* A C expression which is nonzero if on this machine it is safe to "convert"
2378    an integer of INPREC bits to one of OUTPREC bits (where OUTPREC is smaller
2379    than INPREC) by merely operating on it as if it had only OUTPREC bits.  */
2380
2381 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
2382
2383 /* A C expression describing the value returned by a comparison operator with
2384    an integral mode and stored by a store-flag instruction (`sCOND') when the
2385    condition is true.  */
2386
2387 /* ??? Investigate using -1 instead of 1.  */
2388
2389 #define STORE_FLAG_VALUE 1
2390
2391 /* An alias for the machine mode for pointers.  */
2392
2393 /* ??? This would change if we had ILP32 support.  */
2394
2395 #define Pmode DImode
2396
2397 /* An alias for the machine mode used for memory references to functions being
2398    called, in `call' RTL expressions.  */
2399
2400 #define FUNCTION_MODE Pmode
2401
2402 /* Define this macro to handle System V style pragmas: #pragma pack and
2403    #pragma weak.  Note, #pragma weak will only be supported if SUPPORT_WEAK is
2404    defined.  */
2405
2406 /* If this architecture supports prefetch, define this to be the number of
2407    prefetch commands that can be executed in parallel.
2408
2409    ??? This number is bogus and needs to be replaced before the value is
2410    actually used in optimizations.  */
2411
2412 #define SIMULTANEOUS_PREFETCHES 6
2413
2414 /* If this architecture supports prefetch, define this to be the size of
2415    the cache line that is prefetched.  */
2416
2417 #define PREFETCH_BLOCK 32
2418
2419 #define HANDLE_SYSV_PRAGMA
2420
2421 /* In rare cases, correct code generation requires extra machine dependent
2422    processing between the second jump optimization pass and delayed branch
2423    scheduling.  On those machines, define this macro as a C statement to act on
2424    the code starting at INSN.  */
2425
2426 #define MACHINE_DEPENDENT_REORG(INSN) ia64_reorg (INSN)
2427
2428 /* A C expression for the maximum number of instructions to execute via
2429    conditional execution instructions instead of a branch.  A value of
2430    BRANCH_COST+1 is the default if the machine does not use
2431    cc0, and 1 if it does use cc0.  */
2432 /* ??? Investigate.  */
2433 #define MAX_CONDITIONAL_EXECUTE 12
2434
2435 extern int ia64_final_schedule;
2436
2437 #define IA64_UNWIND_INFO        1
2438 #define IA64_UNWIND_EMIT(f,i)   process_for_unwind_directive (f,i)
2439
2440 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 15 : INVALID_REGNUM)
2441
2442 /* This function contains machine specific function data.  */
2443 struct machine_function GTY(())
2444 {
2445   /* The new stack pointer when unwinding from EH.  */
2446   rtx ia64_eh_epilogue_sp;
2447
2448   /* The new bsp value when unwinding from EH.  */
2449   rtx ia64_eh_epilogue_bsp;
2450
2451   /* The GP value save register.  */
2452   rtx ia64_gp_save;
2453
2454   /* The number of varargs registers to save.  */
2455   int n_varargs;
2456 };
2457
2458
2459 enum ia64_builtins
2460 {
2461   IA64_BUILTIN_SYNCHRONIZE,
2462
2463   IA64_BUILTIN_FETCH_AND_ADD_SI,
2464   IA64_BUILTIN_FETCH_AND_SUB_SI,
2465   IA64_BUILTIN_FETCH_AND_OR_SI,
2466   IA64_BUILTIN_FETCH_AND_AND_SI,
2467   IA64_BUILTIN_FETCH_AND_XOR_SI,
2468   IA64_BUILTIN_FETCH_AND_NAND_SI,
2469
2470   IA64_BUILTIN_ADD_AND_FETCH_SI,
2471   IA64_BUILTIN_SUB_AND_FETCH_SI,
2472   IA64_BUILTIN_OR_AND_FETCH_SI,
2473   IA64_BUILTIN_AND_AND_FETCH_SI,
2474   IA64_BUILTIN_XOR_AND_FETCH_SI,
2475   IA64_BUILTIN_NAND_AND_FETCH_SI,
2476
2477   IA64_BUILTIN_BOOL_COMPARE_AND_SWAP_SI,
2478   IA64_BUILTIN_VAL_COMPARE_AND_SWAP_SI,
2479
2480   IA64_BUILTIN_SYNCHRONIZE_SI,
2481
2482   IA64_BUILTIN_LOCK_TEST_AND_SET_SI,
2483
2484   IA64_BUILTIN_LOCK_RELEASE_SI,
2485
2486   IA64_BUILTIN_FETCH_AND_ADD_DI,
2487   IA64_BUILTIN_FETCH_AND_SUB_DI,
2488   IA64_BUILTIN_FETCH_AND_OR_DI,
2489   IA64_BUILTIN_FETCH_AND_AND_DI,
2490   IA64_BUILTIN_FETCH_AND_XOR_DI,
2491   IA64_BUILTIN_FETCH_AND_NAND_DI,
2492
2493   IA64_BUILTIN_ADD_AND_FETCH_DI,
2494   IA64_BUILTIN_SUB_AND_FETCH_DI,
2495   IA64_BUILTIN_OR_AND_FETCH_DI,
2496   IA64_BUILTIN_AND_AND_FETCH_DI,
2497   IA64_BUILTIN_XOR_AND_FETCH_DI,
2498   IA64_BUILTIN_NAND_AND_FETCH_DI,
2499
2500   IA64_BUILTIN_BOOL_COMPARE_AND_SWAP_DI,
2501   IA64_BUILTIN_VAL_COMPARE_AND_SWAP_DI,
2502
2503   IA64_BUILTIN_SYNCHRONIZE_DI,
2504
2505   IA64_BUILTIN_LOCK_TEST_AND_SET_DI,
2506
2507   IA64_BUILTIN_LOCK_RELEASE_DI,
2508
2509   IA64_BUILTIN_BSP,
2510   IA64_BUILTIN_FLUSHRS
2511 };
2512
2513 /* Codes for expand_compare_and_swap and expand_swap_and_compare.  */
2514 enum fetchop_code {
2515   IA64_ADD_OP, IA64_SUB_OP, IA64_OR_OP, IA64_AND_OP, IA64_XOR_OP, IA64_NAND_OP
2516 };
2517
2518 #define DONT_USE_BUILTIN_SETJMP
2519
2520 /* Output any profiling code before the prologue.  */
2521
2522 #undef  PROFILE_BEFORE_PROLOGUE
2523 #define PROFILE_BEFORE_PROLOGUE 1
2524
2525 /* End of ia64.h */