OSDN Git Service

362064af9e203de1cafb10ba5696ca40e96c1c56
[pf3gnuchains/gcc-fork.git] / gcc / config / ia64 / ia64.h
1 /* Definitions of target machine GNU compiler.  IA-64 version.
2    Copyright (C) 1999, 2000, 2001, 2002, 2003, 2004, 2005
3    Free Software Foundation, Inc.
4    Contributed by James E. Wilson <wilson@cygnus.com> and
5                   David Mosberger <davidm@hpl.hp.com>.
6
7 This file is part of GCC.
8
9 GCC is free software; you can redistribute it and/or modify
10 it under the terms of the GNU General Public License as published by
11 the Free Software Foundation; either version 2, or (at your option)
12 any later version.
13
14 GCC is distributed in the hope that it will be useful,
15 but WITHOUT ANY WARRANTY; without even the implied warranty of
16 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
17 GNU General Public License for more details.
18
19 You should have received a copy of the GNU General Public License
20 along with GCC; see the file COPYING.  If not, write to
21 the Free Software Foundation, 59 Temple Place - Suite 330,
22 Boston, MA 02111-1307, USA.  */
23
24 /* ??? Look at ABI group documents for list of preprocessor macros and
25    other features required for ABI compliance.  */
26
27 /* ??? Functions containing a non-local goto target save many registers.  Why?
28    See for instance execute/920428-2.c.  */
29
30 \f
31 /* Run-time target specifications */
32
33 /* Target CPU builtins.  */
34 #define TARGET_CPU_CPP_BUILTINS()               \
35 do {                                            \
36         builtin_assert("cpu=ia64");             \
37         builtin_assert("machine=ia64");         \
38         builtin_define("__ia64");               \
39         builtin_define("__ia64__");             \
40         builtin_define("__itanium__");          \
41         if (TARGET_BIG_ENDIAN)                  \
42           builtin_define("__BIG_ENDIAN__");     \
43 } while (0)
44
45 #ifndef SUBTARGET_EXTRA_SPECS
46 #define SUBTARGET_EXTRA_SPECS
47 #endif
48
49 #define EXTRA_SPECS \
50   { "asm_extra", ASM_EXTRA_SPEC }, \
51   SUBTARGET_EXTRA_SPECS
52
53 #define CC1_SPEC "%(cc1_cpu) "
54
55 #define ASM_EXTRA_SPEC ""
56
57 /* Variables which are this size or smaller are put in the sdata/sbss
58    sections.  */
59 extern unsigned int ia64_section_threshold;
60
61 /* If the assembler supports thread-local storage, assume that the
62    system does as well.  If a particular target system has an
63    assembler that supports TLS -- but the rest of the system does not
64    support TLS -- that system should explicit define TARGET_HAVE_TLS
65    to false in its own configuration file.  */
66 #if !defined(TARGET_HAVE_TLS) && defined(HAVE_AS_TLS)
67 #define TARGET_HAVE_TLS true
68 #endif
69
70 extern int ia64_tls_size;
71 #define TARGET_TLS14            (ia64_tls_size == 14)
72 #define TARGET_TLS22            (ia64_tls_size == 22)
73 #define TARGET_TLS64            (ia64_tls_size == 64)
74
75 #define TARGET_HPUX             0
76 #define TARGET_HPUX_LD          0
77
78 #ifndef TARGET_ILP32
79 #define TARGET_ILP32 0
80 #endif
81
82 #ifndef HAVE_AS_LTOFFX_LDXMOV_RELOCS
83 #define HAVE_AS_LTOFFX_LDXMOV_RELOCS 0
84 #endif
85
86 /* Values for TARGET_INLINE_FLOAT_DIV, TARGET_INLINE_INT_DIV, and
87    TARGET_INLINE_SQRT.  */
88
89 enum ia64_inline_type
90 {
91   INL_NO = 0,
92   INL_MIN_LAT = 1,
93   INL_MAX_THR = 2
94 };
95
96 /* Default target_flags if no switches are specified  */
97
98 #ifndef TARGET_DEFAULT
99 #define TARGET_DEFAULT (MASK_DWARF2_ASM)
100 #endif
101
102 #ifndef TARGET_CPU_DEFAULT
103 #define TARGET_CPU_DEFAULT 0
104 #endif
105
106 /* Which processor to schedule for. The cpu attribute defines a list
107    that mirrors this list, so changes to ia64.md must be made at the
108    same time.  */
109
110 enum processor_type
111 {
112   PROCESSOR_ITANIUM,                    /* Original Itanium.  */
113   PROCESSOR_ITANIUM2,
114   PROCESSOR_max
115 };
116
117 extern enum processor_type ia64_tune;
118
119 /* Sometimes certain combinations of command options do not make sense on a
120    particular target machine.  You can define a macro `OVERRIDE_OPTIONS' to
121    take account of this.  This macro, if defined, is executed once just after
122    all the command options have been parsed.  */
123
124 #define OVERRIDE_OPTIONS ia64_override_options ()
125
126 /* Some machines may desire to change what optimizations are performed for
127    various optimization levels.  This macro, if defined, is executed once just
128    after the optimization level is determined and before the remainder of the
129    command options have been parsed.  Values set in this macro are used as the
130    default values for the other command line options.  */
131
132 /* #define OPTIMIZATION_OPTIONS(LEVEL,SIZE) */
133 \f
134 /* Driver configuration */
135
136 /* A C string constant that tells the GCC driver program options to pass to
137    `cc1'.  It can also specify how to translate options you give to GCC into
138    options for GCC to pass to the `cc1'.  */
139
140 #undef CC1_SPEC
141 #define CC1_SPEC "%{G*}"
142
143 /* A C string constant that tells the GCC driver program options to pass to
144    `cc1plus'.  It can also specify how to translate options you give to GCC
145    into options for GCC to pass to the `cc1plus'.  */
146
147 /* #define CC1PLUS_SPEC "" */
148 \f
149 /* Storage Layout */
150
151 /* Define this macro to have the value 1 if the most significant bit in a byte
152    has the lowest number; otherwise define it to have the value zero.  */
153
154 #define BITS_BIG_ENDIAN 0
155
156 #define BYTES_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
157
158 /* Define this macro to have the value 1 if, in a multiword object, the most
159    significant word has the lowest number.  */
160
161 #define WORDS_BIG_ENDIAN (TARGET_BIG_ENDIAN != 0)
162
163 #if defined(__BIG_ENDIAN__)
164 #define LIBGCC2_WORDS_BIG_ENDIAN 1
165 #else
166 #define LIBGCC2_WORDS_BIG_ENDIAN 0
167 #endif
168
169 #define UNITS_PER_WORD 8
170
171 #define UNITS_PER_SIMD_WORD UNITS_PER_WORD
172
173 #define POINTER_SIZE (TARGET_ILP32 ? 32 : 64)
174
175 /* A C expression whose value is zero if pointers that need to be extended
176    from being `POINTER_SIZE' bits wide to `Pmode' are sign-extended and one if
177    they are zero-extended and negative one if there is a ptr_extend operation.
178
179    You need not define this macro if the `POINTER_SIZE' is equal to the width
180    of `Pmode'.  */
181 /* Need this for 32 bit pointers, see hpux.h for setting it.  */
182 /* #define POINTERS_EXTEND_UNSIGNED */
183
184 /* A macro to update MODE and UNSIGNEDP when an object whose type is TYPE and
185    which has the specified mode and signedness is to be stored in a register.
186    This macro is only called when TYPE is a scalar type.  */
187 #define PROMOTE_MODE(MODE,UNSIGNEDP,TYPE)                               \
188 do                                                                      \
189   {                                                                     \
190     if (GET_MODE_CLASS (MODE) == MODE_INT                               \
191         && GET_MODE_SIZE (MODE) < 4)                                    \
192       (MODE) = SImode;                                                  \
193   }                                                                     \
194 while (0)
195
196 #define PARM_BOUNDARY 64
197
198 /* Define this macro if you wish to preserve a certain alignment for the stack
199    pointer.  The definition is a C expression for the desired alignment
200    (measured in bits).  */
201
202 #define STACK_BOUNDARY 128
203
204 /* Align frames on double word boundaries */
205 #ifndef IA64_STACK_ALIGN
206 #define IA64_STACK_ALIGN(LOC) (((LOC) + 15) & ~15)
207 #endif
208
209 #define FUNCTION_BOUNDARY 128
210
211 /* Optional x86 80-bit float, quad-precision 128-bit float, and quad-word
212    128 bit integers all require 128 bit alignment.  */
213 #define BIGGEST_ALIGNMENT 128
214
215 /* If defined, a C expression to compute the alignment for a static variable.
216    TYPE is the data type, and ALIGN is the alignment that the object
217    would ordinarily have.  The value of this macro is used instead of that
218    alignment to align the object.  */
219
220 #define DATA_ALIGNMENT(TYPE, ALIGN)             \
221   (TREE_CODE (TYPE) == ARRAY_TYPE               \
222    && TYPE_MODE (TREE_TYPE (TYPE)) == QImode    \
223    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
224
225 /* If defined, a C expression to compute the alignment given to a constant that
226    is being placed in memory.  CONSTANT is the constant and ALIGN is the
227    alignment that the object would ordinarily have.  The value of this macro is
228    used instead of that alignment to align the object.  */
229
230 #define CONSTANT_ALIGNMENT(EXP, ALIGN)  \
231   (TREE_CODE (EXP) == STRING_CST        \
232    && (ALIGN) < BITS_PER_WORD ? BITS_PER_WORD : (ALIGN))
233
234 #define STRICT_ALIGNMENT 1
235
236 /* Define this if you wish to imitate the way many other C compilers handle
237    alignment of bitfields and the structures that contain them.
238    The behavior is that the type written for a bit-field (`int', `short', or
239    other integer type) imposes an alignment for the entire structure, as if the
240    structure really did contain an ordinary field of that type.  In addition,
241    the bit-field is placed within the structure so that it would fit within such
242    a field, not crossing a boundary for it.  */
243 #define PCC_BITFIELD_TYPE_MATTERS 1
244
245 /* An integer expression for the size in bits of the largest integer machine
246    mode that should actually be used.  */
247
248 /* Allow pairs of registers to be used, which is the intent of the default.  */
249 #define MAX_FIXED_MODE_SIZE GET_MODE_BITSIZE (TImode)
250
251 /* By default, the C++ compiler will use function addresses in the
252    vtable entries.  Setting this nonzero tells the compiler to use
253    function descriptors instead.  The value of this macro says how
254    many words wide the descriptor is (normally 2).  It is assumed
255    that the address of a function descriptor may be treated as a
256    pointer to a function.
257
258    For reasons known only to HP, the vtable entries (as opposed to
259    normal function descriptors) are 16 bytes wide in 32-bit mode as
260    well, even though the 3rd and 4th words are unused.  */
261 #define TARGET_VTABLE_USES_DESCRIPTORS (TARGET_ILP32 ? 4 : 2)
262
263 /* Due to silliness in the HPUX linker, vtable entries must be
264    8-byte aligned even in 32-bit mode.  Rather than create multiple
265    ABIs, force this restriction on everyone else too.  */
266 #define TARGET_VTABLE_ENTRY_ALIGN  64
267
268 /* Due to the above, we need extra padding for the data entries below 0
269    to retain the alignment of the descriptors.  */
270 #define TARGET_VTABLE_DATA_ENTRY_DISTANCE (TARGET_ILP32 ? 2 : 1)
271 \f
272 /* Layout of Source Language Data Types */
273
274 #define INT_TYPE_SIZE 32
275
276 #define SHORT_TYPE_SIZE 16
277
278 #define LONG_TYPE_SIZE (TARGET_ILP32 ? 32 : 64)
279
280 #define LONG_LONG_TYPE_SIZE 64
281
282 #define FLOAT_TYPE_SIZE 32
283
284 #define DOUBLE_TYPE_SIZE 64
285
286 /* long double is XFmode normally, TFmode for HPUX.  */
287 #define LONG_DOUBLE_TYPE_SIZE (TARGET_HPUX ? 128 : 80)
288
289 /* We always want the XFmode operations from libgcc2.c.  */
290 #define LIBGCC2_LONG_DOUBLE_TYPE_SIZE 80
291
292 #define DEFAULT_SIGNED_CHAR 1
293
294 /* A C expression for a string describing the name of the data type to use for
295    size values.  The typedef name `size_t' is defined using the contents of the
296    string.  */
297 /* ??? Needs to be defined for P64 code.  */
298 /* #define SIZE_TYPE */
299
300 /* A C expression for a string describing the name of the data type to use for
301    the result of subtracting two pointers.  The typedef name `ptrdiff_t' is
302    defined using the contents of the string.  See `SIZE_TYPE' above for more
303    information.  */
304 /* ??? Needs to be defined for P64 code.  */
305 /* #define PTRDIFF_TYPE */
306
307 /* A C expression for a string describing the name of the data type to use for
308    wide characters.  The typedef name `wchar_t' is defined using the contents
309    of the string.  See `SIZE_TYPE' above for more information.  */
310 /* #define WCHAR_TYPE */
311
312 /* A C expression for the size in bits of the data type for wide characters.
313    This is used in `cpp', which cannot make use of `WCHAR_TYPE'.  */
314 /* #define WCHAR_TYPE_SIZE */
315
316 \f
317 /* Register Basics */
318
319 /* Number of hardware registers known to the compiler.
320    We have 128 general registers, 128 floating point registers,
321    64 predicate registers, 8 branch registers, one frame pointer,
322    and several "application" registers.  */
323
324 #define FIRST_PSEUDO_REGISTER 334
325
326 /* Ranges for the various kinds of registers.  */
327 #define ADDL_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 3)
328 #define GR_REGNO_P(REGNO) ((unsigned HOST_WIDE_INT) (REGNO) <= 127)
329 #define FR_REGNO_P(REGNO) ((REGNO) >= 128 && (REGNO) <= 255)
330 #define PR_REGNO_P(REGNO) ((REGNO) >= 256 && (REGNO) <= 319)
331 #define BR_REGNO_P(REGNO) ((REGNO) >= 320 && (REGNO) <= 327)
332 #define GENERAL_REGNO_P(REGNO) \
333   (GR_REGNO_P (REGNO) || (REGNO) == FRAME_POINTER_REGNUM)
334
335 #define GR_REG(REGNO) ((REGNO) + 0)
336 #define FR_REG(REGNO) ((REGNO) + 128)
337 #define PR_REG(REGNO) ((REGNO) + 256)
338 #define BR_REG(REGNO) ((REGNO) + 320)
339 #define OUT_REG(REGNO) ((REGNO) + 120)
340 #define IN_REG(REGNO) ((REGNO) + 112)
341 #define LOC_REG(REGNO) ((REGNO) + 32)
342
343 #define AR_CCV_REGNUM   329
344 #define AR_UNAT_REGNUM  330
345 #define AR_PFS_REGNUM   331
346 #define AR_LC_REGNUM    332
347 #define AR_EC_REGNUM    333
348
349 #define IN_REGNO_P(REGNO) ((REGNO) >= IN_REG (0) && (REGNO) <= IN_REG (7))
350 #define LOC_REGNO_P(REGNO) ((REGNO) >= LOC_REG (0) && (REGNO) <= LOC_REG (79))
351 #define OUT_REGNO_P(REGNO) ((REGNO) >= OUT_REG (0) && (REGNO) <= OUT_REG (7))
352
353 #define AR_M_REGNO_P(REGNO) ((REGNO) == AR_CCV_REGNUM \
354                              || (REGNO) == AR_UNAT_REGNUM)
355 #define AR_I_REGNO_P(REGNO) ((REGNO) >= AR_PFS_REGNUM \
356                              && (REGNO) < FIRST_PSEUDO_REGISTER)
357 #define AR_REGNO_P(REGNO) ((REGNO) >= AR_CCV_REGNUM \
358                            && (REGNO) < FIRST_PSEUDO_REGISTER)
359
360
361 /* ??? Don't really need two sets of macros.  I like this one better because
362    it is less typing.  */
363 #define R_GR(REGNO) GR_REG (REGNO)
364 #define R_FR(REGNO) FR_REG (REGNO)
365 #define R_PR(REGNO) PR_REG (REGNO)
366 #define R_BR(REGNO) BR_REG (REGNO)
367
368 /* An initializer that says which registers are used for fixed purposes all
369    throughout the compiled code and are therefore not available for general
370    allocation.
371
372    r0: constant 0
373    r1: global pointer (gp)
374    r12: stack pointer (sp)
375    r13: thread pointer (tp)
376    f0: constant 0.0
377    f1: constant 1.0
378    p0: constant true
379    fp: eliminable frame pointer */
380
381 /* The last 16 stacked regs are reserved for the 8 input and 8 output
382    registers.  */
383
384 #define FIXED_REGISTERS \
385 { /* General registers.  */                             \
386   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 0, 0,       \
387   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
388   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
389   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
390   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
391   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
392   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
393   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
394   /* Floating-point registers.  */                      \
395   1, 1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
396   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
397   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
398   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
399   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
400   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
401   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
402   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
403   /* Predicate registers.  */                           \
404   1, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
405   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
406   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
407   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
408   /* Branch registers.  */                              \
409   0, 0, 0, 0, 0, 0, 0, 0,                               \
410   /*FP CCV UNAT PFS LC EC */                            \
411      1,  1,   1,  1, 0, 1                               \
412  }
413
414 /* Like `FIXED_REGISTERS' but has 1 for each register that is clobbered
415    (in general) by function calls as well as for fixed registers.  This
416    macro therefore identifies the registers that are not available for
417    general allocation of values that must live across function calls.  */
418
419 #define CALL_USED_REGISTERS \
420 { /* General registers.  */                             \
421   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
422   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
423   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
424   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
425   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
426   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
427   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
428   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
429   /* Floating-point registers.  */                      \
430   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
431   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
432   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
433   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
434   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
435   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
436   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
437   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
438   /* Predicate registers.  */                           \
439   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
440   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
441   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
442   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
443   /* Branch registers.  */                              \
444   1, 0, 0, 0, 0, 0, 1, 1,                               \
445   /*FP CCV UNAT PFS LC EC */                            \
446      1,  1,   1,  1, 0, 1                               \
447 }
448
449 /* Like `CALL_USED_REGISTERS' but used to overcome a historical
450    problem which makes CALL_USED_REGISTERS *always* include
451    all the FIXED_REGISTERS.  Until this problem has been
452    resolved this macro can be used to overcome this situation.
453    In particular, block_propagate() requires this list
454    be accurate, or we can remove registers which should be live.
455    This macro is used in regs_invalidated_by_call.  */
456
457 #define CALL_REALLY_USED_REGISTERS \
458 { /* General registers.  */                             \
459   1, 1, 1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 0, 1, 1, 1,       \
460   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
461   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
462   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
463   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
464   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
465   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
466   0, 0, 0, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1,       \
467   /* Floating-point registers.  */                      \
468   1, 1, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
469   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
470   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
471   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
472   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
473   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
474   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
475   1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
476   /* Predicate registers.  */                           \
477   1, 0, 0, 0, 0, 0, 1, 1, 1, 1, 1, 1, 1, 1, 1, 1,       \
478   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
479   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
480   0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0, 0,       \
481   /* Branch registers.  */                              \
482   1, 0, 0, 0, 0, 0, 1, 1,                               \
483   /*FP CCV UNAT PFS LC EC */                            \
484      0,  1,   0,  1, 0, 0                               \
485 }
486
487
488 /* Define this macro if the target machine has register windows.  This C
489    expression returns the register number as seen by the called function
490    corresponding to the register number OUT as seen by the calling function.
491    Return OUT if register number OUT is not an outbound register.  */
492
493 #define INCOMING_REGNO(OUT) \
494   ((unsigned) ((OUT) - OUT_REG (0)) < 8 ? IN_REG ((OUT) - OUT_REG (0)) : (OUT))
495
496 /* Define this macro if the target machine has register windows.  This C
497    expression returns the register number as seen by the calling function
498    corresponding to the register number IN as seen by the called function.
499    Return IN if register number IN is not an inbound register.  */
500
501 #define OUTGOING_REGNO(IN) \
502   ((unsigned) ((IN) - IN_REG (0)) < 8 ? OUT_REG ((IN) - IN_REG (0)) : (IN))
503
504 /* Define this macro if the target machine has register windows.  This
505    C expression returns true if the register is call-saved but is in the
506    register window.  */
507
508 #define LOCAL_REGNO(REGNO) \
509   (IN_REGNO_P (REGNO) || LOC_REGNO_P (REGNO))
510
511 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
512    return the mode to be used for the comparison.  Must be defined if
513    EXTRA_CC_MODES is defined.  */
514
515 #define SELECT_CC_MODE(OP,X,Y)  CCmode
516 \f
517 /* Order of allocation of registers */
518
519 /* If defined, an initializer for a vector of integers, containing the numbers
520    of hard registers in the order in which GCC should prefer to use them
521    (from most preferred to least).
522
523    If this macro is not defined, registers are used lowest numbered first (all
524    else being equal).
525
526    One use of this macro is on machines where the highest numbered registers
527    must always be saved and the save-multiple-registers instruction supports
528    only sequences of consecutive registers.  On such machines, define
529    `REG_ALLOC_ORDER' to be an initializer that lists the highest numbered
530    allocatable register first.  */
531
532 /* ??? Should the GR return value registers come before or after the rest
533    of the caller-save GRs?  */
534
535 #define REG_ALLOC_ORDER                                                    \
536 {                                                                          \
537   /* Caller-saved general registers.  */                                   \
538   R_GR (14), R_GR (15), R_GR (16), R_GR (17),                              \
539   R_GR (18), R_GR (19), R_GR (20), R_GR (21), R_GR (22), R_GR (23),        \
540   R_GR (24), R_GR (25), R_GR (26), R_GR (27), R_GR (28), R_GR (29),        \
541   R_GR (30), R_GR (31),                                                    \
542   /* Output registers.  */                                                 \
543   R_GR (120), R_GR (121), R_GR (122), R_GR (123), R_GR (124), R_GR (125),  \
544   R_GR (126), R_GR (127),                                                  \
545   /* Caller-saved general registers, also used for return values.  */      \
546   R_GR (8), R_GR (9), R_GR (10), R_GR (11),                                \
547   /* addl caller-saved general registers.  */                              \
548   R_GR (2), R_GR (3),                                                      \
549   /* Caller-saved FP registers.  */                                        \
550   R_FR (6), R_FR (7),                                                      \
551   /* Caller-saved FP registers, used for parameters and return values.  */ \
552   R_FR (8), R_FR (9), R_FR (10), R_FR (11),                                \
553   R_FR (12), R_FR (13), R_FR (14), R_FR (15),                              \
554   /* Rotating caller-saved FP registers.  */                               \
555   R_FR (32), R_FR (33), R_FR (34), R_FR (35),                              \
556   R_FR (36), R_FR (37), R_FR (38), R_FR (39), R_FR (40), R_FR (41),        \
557   R_FR (42), R_FR (43), R_FR (44), R_FR (45), R_FR (46), R_FR (47),        \
558   R_FR (48), R_FR (49), R_FR (50), R_FR (51), R_FR (52), R_FR (53),        \
559   R_FR (54), R_FR (55), R_FR (56), R_FR (57), R_FR (58), R_FR (59),        \
560   R_FR (60), R_FR (61), R_FR (62), R_FR (63), R_FR (64), R_FR (65),        \
561   R_FR (66), R_FR (67), R_FR (68), R_FR (69), R_FR (70), R_FR (71),        \
562   R_FR (72), R_FR (73), R_FR (74), R_FR (75), R_FR (76), R_FR (77),        \
563   R_FR (78), R_FR (79), R_FR (80), R_FR (81), R_FR (82), R_FR (83),        \
564   R_FR (84), R_FR (85), R_FR (86), R_FR (87), R_FR (88), R_FR (89),        \
565   R_FR (90), R_FR (91), R_FR (92), R_FR (93), R_FR (94), R_FR (95),        \
566   R_FR (96), R_FR (97), R_FR (98), R_FR (99), R_FR (100), R_FR (101),      \
567   R_FR (102), R_FR (103), R_FR (104), R_FR (105), R_FR (106), R_FR (107),  \
568   R_FR (108), R_FR (109), R_FR (110), R_FR (111), R_FR (112), R_FR (113),  \
569   R_FR (114), R_FR (115), R_FR (116), R_FR (117), R_FR (118), R_FR (119),  \
570   R_FR (120), R_FR (121), R_FR (122), R_FR (123), R_FR (124), R_FR (125),  \
571   R_FR (126), R_FR (127),                                                  \
572   /* Caller-saved predicate registers.  */                                 \
573   R_PR (6), R_PR (7), R_PR (8), R_PR (9), R_PR (10), R_PR (11),            \
574   R_PR (12), R_PR (13), R_PR (14), R_PR (15),                              \
575   /* Rotating caller-saved predicate registers.  */                        \
576   R_PR (16), R_PR (17),                                                    \
577   R_PR (18), R_PR (19), R_PR (20), R_PR (21), R_PR (22), R_PR (23),        \
578   R_PR (24), R_PR (25), R_PR (26), R_PR (27), R_PR (28), R_PR (29),        \
579   R_PR (30), R_PR (31), R_PR (32), R_PR (33), R_PR (34), R_PR (35),        \
580   R_PR (36), R_PR (37), R_PR (38), R_PR (39), R_PR (40), R_PR (41),        \
581   R_PR (42), R_PR (43), R_PR (44), R_PR (45), R_PR (46), R_PR (47),        \
582   R_PR (48), R_PR (49), R_PR (50), R_PR (51), R_PR (52), R_PR (53),        \
583   R_PR (54), R_PR (55), R_PR (56), R_PR (57), R_PR (58), R_PR (59),        \
584   R_PR (60), R_PR (61), R_PR (62), R_PR (63),                              \
585   /* Caller-saved branch registers.  */                                    \
586   R_BR (6), R_BR (7),                                                      \
587                                                                            \
588   /* Stacked callee-saved general registers.  */                           \
589   R_GR (32), R_GR (33), R_GR (34), R_GR (35),                              \
590   R_GR (36), R_GR (37), R_GR (38), R_GR (39), R_GR (40), R_GR (41),        \
591   R_GR (42), R_GR (43), R_GR (44), R_GR (45), R_GR (46), R_GR (47),        \
592   R_GR (48), R_GR (49), R_GR (50), R_GR (51), R_GR (52), R_GR (53),        \
593   R_GR (54), R_GR (55), R_GR (56), R_GR (57), R_GR (58), R_GR (59),        \
594   R_GR (60), R_GR (61), R_GR (62), R_GR (63), R_GR (64), R_GR (65),        \
595   R_GR (66), R_GR (67), R_GR (68), R_GR (69), R_GR (70), R_GR (71),        \
596   R_GR (72), R_GR (73), R_GR (74), R_GR (75), R_GR (76), R_GR (77),        \
597   R_GR (78), R_GR (79), R_GR (80), R_GR (81), R_GR (82), R_GR (83),        \
598   R_GR (84), R_GR (85), R_GR (86), R_GR (87), R_GR (88), R_GR (89),        \
599   R_GR (90), R_GR (91), R_GR (92), R_GR (93), R_GR (94), R_GR (95),        \
600   R_GR (96), R_GR (97), R_GR (98), R_GR (99), R_GR (100), R_GR (101),      \
601   R_GR (102), R_GR (103), R_GR (104), R_GR (105), R_GR (106), R_GR (107),  \
602   R_GR (108),                                                              \
603   /* Input registers.  */                                                  \
604   R_GR (112), R_GR (113), R_GR (114), R_GR (115), R_GR (116), R_GR (117),  \
605   R_GR (118), R_GR (119),                                                  \
606   /* Callee-saved general registers.  */                                   \
607   R_GR (4), R_GR (5), R_GR (6), R_GR (7),                                  \
608   /* Callee-saved FP registers.  */                                        \
609   R_FR (2), R_FR (3), R_FR (4), R_FR (5), R_FR (16), R_FR (17),            \
610   R_FR (18), R_FR (19), R_FR (20), R_FR (21), R_FR (22), R_FR (23),        \
611   R_FR (24), R_FR (25), R_FR (26), R_FR (27), R_FR (28), R_FR (29),        \
612   R_FR (30), R_FR (31),                                                    \
613   /* Callee-saved predicate registers.  */                                 \
614   R_PR (1), R_PR (2), R_PR (3), R_PR (4), R_PR (5),                        \
615   /* Callee-saved branch registers.  */                                    \
616   R_BR (1), R_BR (2), R_BR (3), R_BR (4), R_BR (5),                        \
617                                                                            \
618   /* ??? Stacked registers reserved for fp, rp, and ar.pfs.  */            \
619   R_GR (109), R_GR (110), R_GR (111),                                      \
620                                                                            \
621   /* Special general registers.  */                                        \
622   R_GR (0), R_GR (1), R_GR (12), R_GR (13),                                \
623   /* Special FP registers.  */                                             \
624   R_FR (0), R_FR (1),                                                      \
625   /* Special predicate registers.  */                                      \
626   R_PR (0),                                                                \
627   /* Special branch registers.  */                                         \
628   R_BR (0),                                                                \
629   /* Other fixed registers.  */                                            \
630   FRAME_POINTER_REGNUM,                                                    \
631   AR_CCV_REGNUM, AR_UNAT_REGNUM, AR_PFS_REGNUM, AR_LC_REGNUM,              \
632   AR_EC_REGNUM                                                             \
633 }
634 \f
635 /* How Values Fit in Registers */
636
637 /* A C expression for the number of consecutive hard registers, starting at
638    register number REGNO, required to hold a value of mode MODE.  */
639
640 /* ??? We say that BImode PR values require two registers.  This allows us to
641    easily store the normal and inverted values.  We use CCImode to indicate
642    a single predicate register.  */
643
644 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
645   ((REGNO) == PR_REG (0) && (MODE) == DImode ? 64                       \
646    : PR_REGNO_P (REGNO) && (MODE) == BImode ? 2                         \
647    : PR_REGNO_P (REGNO) && (MODE) == CCImode ? 1                        \
648    : FR_REGNO_P (REGNO) && (MODE) == XFmode ? 1                         \
649    : FR_REGNO_P (REGNO) && (MODE) == XCmode ? 2                         \
650    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
651
652 /* A C expression that is nonzero if it is permissible to store a value of mode
653    MODE in hard register number REGNO (or in several registers starting with
654    that one).  */
655
656 #define HARD_REGNO_MODE_OK(REGNO, MODE)                         \
657   (FR_REGNO_P (REGNO) ?                                         \
658      GET_MODE_CLASS (MODE) != MODE_CC &&                        \
659      (MODE) != TImode &&                                        \
660      (MODE) != BImode &&                                        \
661      (MODE) != TFmode                                           \
662    : PR_REGNO_P (REGNO) ?                                       \
663      (MODE) == BImode || GET_MODE_CLASS (MODE) == MODE_CC       \
664    : GR_REGNO_P (REGNO) ?                                       \
665      (MODE) != CCImode && (MODE) != XFmode && (MODE) != XCmode  \
666    : AR_REGNO_P (REGNO) ? (MODE) == DImode                      \
667    : BR_REGNO_P (REGNO) ? (MODE) == DImode                      \
668    : 0)
669
670 /* A C expression that is nonzero if it is desirable to choose register
671    allocation so as to avoid move instructions between a value of mode MODE1
672    and a value of mode MODE2.
673
674    If `HARD_REGNO_MODE_OK (R, MODE1)' and `HARD_REGNO_MODE_OK (R, MODE2)' are
675    ever different for any R, then `MODES_TIEABLE_P (MODE1, MODE2)' must be
676    zero.  */
677 /* Don't tie integer and FP modes, as that causes us to get integer registers
678    allocated for FP instructions.  XFmode only supported in FP registers so
679    we can't tie it with any other modes.  */
680 #define MODES_TIEABLE_P(MODE1, MODE2)                   \
681   (GET_MODE_CLASS (MODE1) == GET_MODE_CLASS (MODE2)     \
682    && ((((MODE1) == XFmode) || ((MODE1) == XCmode))     \
683        == (((MODE2) == XFmode) || ((MODE2) == XCmode))) \
684    && (((MODE1) == BImode) == ((MODE2) == BImode)))
685
686 /* Specify the modes required to caller save a given hard regno.
687    We need to ensure floating pt regs are not saved as DImode.  */
688
689 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE) \
690   ((FR_REGNO_P (REGNO) && (NREGS) == 1) ? XFmode        \
691    : choose_hard_reg_mode ((REGNO), (NREGS), false))
692 \f
693 /* Handling Leaf Functions */
694
695 /* A C initializer for a vector, indexed by hard register number, which
696    contains 1 for a register that is allowable in a candidate for leaf function
697    treatment.  */
698 /* ??? This might be useful.  */
699 /* #define LEAF_REGISTERS */
700
701 /* A C expression whose value is the register number to which REGNO should be
702    renumbered, when a function is treated as a leaf function.  */
703 /* ??? This might be useful.  */
704 /* #define LEAF_REG_REMAP(REGNO) */
705
706 \f
707 /* Register Classes */
708
709 /* An enumeral type that must be defined with all the register class names as
710    enumeral values.  `NO_REGS' must be first.  `ALL_REGS' must be the last
711    register class, followed by one more enumeral value, `LIM_REG_CLASSES',
712    which is not a register class but rather tells how many classes there
713    are.  */
714 /* ??? When compiling without optimization, it is possible for the only use of
715    a pseudo to be a parameter load from the stack with a REG_EQUIV note.
716    Regclass handles this case specially and does not assign any costs to the
717    pseudo.  The pseudo then ends up using the last class before ALL_REGS.
718    Thus we must not let either PR_REGS or BR_REGS be the last class.  The
719    testcase for this is gcc.c-torture/execute/va-arg-7.c.  */
720 enum reg_class
721 {
722   NO_REGS,
723   PR_REGS,
724   BR_REGS,
725   AR_M_REGS,
726   AR_I_REGS,
727   ADDL_REGS,
728   GR_REGS,
729   FR_REGS,
730   GR_AND_BR_REGS,
731   GR_AND_FR_REGS,
732   ALL_REGS,
733   LIM_REG_CLASSES
734 };
735
736 #define GENERAL_REGS GR_REGS
737
738 /* The number of distinct register classes.  */
739 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
740
741 /* An initializer containing the names of the register classes as C string
742    constants.  These names are used in writing some of the debugging dumps.  */
743 #define REG_CLASS_NAMES \
744 { "NO_REGS", "PR_REGS", "BR_REGS", "AR_M_REGS", "AR_I_REGS", \
745   "ADDL_REGS", "GR_REGS", "FR_REGS", \
746   "GR_AND_BR_REGS", "GR_AND_FR_REGS", "ALL_REGS" }
747
748 /* An initializer containing the contents of the register classes, as integers
749    which are bit masks.  The Nth integer specifies the contents of class N.
750    The way the integer MASK is interpreted is that register R is in the class
751    if `MASK & (1 << R)' is 1.  */
752 #define REG_CLASS_CONTENTS \
753 {                                                       \
754   /* NO_REGS.  */                                       \
755   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
756     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
757     0x00000000, 0x00000000, 0x0000 },                   \
758   /* PR_REGS.  */                                       \
759   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
760     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
761     0xFFFFFFFF, 0xFFFFFFFF, 0x0000 },                   \
762   /* BR_REGS.  */                                       \
763   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
764     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
765     0x00000000, 0x00000000, 0x00FF },                   \
766   /* AR_M_REGS.  */                                     \
767   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
768     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
769     0x00000000, 0x00000000, 0x0600 },                   \
770   /* AR_I_REGS.  */                                     \
771   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
772     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
773     0x00000000, 0x00000000, 0x3800 },                   \
774   /* ADDL_REGS.  */                                     \
775   { 0x0000000F, 0x00000000, 0x00000000, 0x00000000,     \
776     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
777     0x00000000, 0x00000000, 0x0000 },                   \
778   /* GR_REGS.  */                                       \
779   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
780     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
781     0x00000000, 0x00000000, 0x0100 },                   \
782   /* FR_REGS.  */                                       \
783   { 0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
784     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
785     0x00000000, 0x00000000, 0x0000 },                   \
786   /* GR_AND_BR_REGS.  */                                \
787   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
788     0x00000000, 0x00000000, 0x00000000, 0x00000000,     \
789     0x00000000, 0x00000000, 0x01FF },                   \
790   /* GR_AND_FR_REGS.  */                                \
791   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
792     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
793     0x00000000, 0x00000000, 0x0100 },                   \
794   /* ALL_REGS.  */                                      \
795   { 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
796     0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF, 0xFFFFFFFF,     \
797     0xFFFFFFFF, 0xFFFFFFFF, 0x3FFF },                   \
798 }
799
800 /* A C expression whose value is a register class containing hard register
801    REGNO.  In general there is more than one such class; choose a class which
802    is "minimal", meaning that no smaller class also contains the register.  */
803 /* The NO_REGS case is primarily for the benefit of rws_access_reg, which
804    may call here with private (invalid) register numbers, such as
805    REG_VOLATILE.  */
806 #define REGNO_REG_CLASS(REGNO) \
807 (ADDL_REGNO_P (REGNO) ? ADDL_REGS       \
808  : GENERAL_REGNO_P (REGNO) ? GR_REGS    \
809  : FR_REGNO_P (REGNO) ? FR_REGS         \
810  : PR_REGNO_P (REGNO) ? PR_REGS         \
811  : BR_REGNO_P (REGNO) ? BR_REGS         \
812  : AR_M_REGNO_P (REGNO) ? AR_M_REGS     \
813  : AR_I_REGNO_P (REGNO) ? AR_I_REGS     \
814  : NO_REGS)
815
816 /* A macro whose definition is the name of the class to which a valid base
817    register must belong.  A base register is one used in an address which is
818    the register value plus a displacement.  */
819 #define BASE_REG_CLASS GENERAL_REGS
820
821 /* A macro whose definition is the name of the class to which a valid index
822    register must belong.  An index register is one used in an address where its
823    value is either multiplied by a scale factor or added to another register
824    (as well as added to a displacement).  This is needed for POST_MODIFY.  */
825 #define INDEX_REG_CLASS GENERAL_REGS
826
827 /* A C expression which defines the machine-dependent operand constraint
828    letters for register classes.  If CHAR is such a letter, the value should be
829    the register class corresponding to it.  Otherwise, the value should be
830    `NO_REGS'.  The register letter `r', corresponding to class `GENERAL_REGS',
831    will not be passed to this macro; you do not need to handle it.  */
832
833 #define REG_CLASS_FROM_LETTER(CHAR) \
834 ((CHAR) == 'f' ? FR_REGS                \
835  : (CHAR) == 'a' ? ADDL_REGS            \
836  : (CHAR) == 'b' ? BR_REGS              \
837  : (CHAR) == 'c' ? PR_REGS              \
838  : (CHAR) == 'd' ? AR_M_REGS            \
839  : (CHAR) == 'e' ? AR_I_REGS            \
840  : NO_REGS)
841
842 /* A C expression which is nonzero if register number NUM is suitable for use
843    as a base register in operand addresses.  It may be either a suitable hard
844    register or a pseudo register that has been allocated such a hard reg.  */
845 #define REGNO_OK_FOR_BASE_P(REGNO) \
846   (GENERAL_REGNO_P (REGNO) || GENERAL_REGNO_P (reg_renumber[REGNO]))
847
848 /* A C expression which is nonzero if register number NUM is suitable for use
849    as an index register in operand addresses.  It may be either a suitable hard
850    register or a pseudo register that has been allocated such a hard reg.
851    This is needed for POST_MODIFY.  */
852 #define REGNO_OK_FOR_INDEX_P(NUM) REGNO_OK_FOR_BASE_P (NUM)
853
854 /* A C expression that places additional restrictions on the register class to
855    use when it is necessary to copy value X into a register in class CLASS.
856    The value is a register class; perhaps CLASS, or perhaps another, smaller
857    class.  */
858
859 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
860   ia64_preferred_reload_class (X, CLASS)
861
862 /* You should define this macro to indicate to the reload phase that it may
863    need to allocate at least one register for a reload in addition to the
864    register to contain the data.  Specifically, if copying X to a register
865    CLASS in MODE requires an intermediate register, you should define this
866    to return the largest register class all of whose registers can be used
867    as intermediate registers or scratch registers.  */
868
869 #define SECONDARY_RELOAD_CLASS(CLASS, MODE, X) \
870  ia64_secondary_reload_class (CLASS, MODE, X)
871
872 /* Certain machines have the property that some registers cannot be copied to
873    some other registers without using memory.  Define this macro on those
874    machines to be a C expression that is nonzero if objects of mode M in
875    registers of CLASS1 can only be copied to registers of class CLASS2 by
876    storing a register of CLASS1 into memory and loading that memory location
877    into a register of CLASS2.  */
878
879 #if 0
880 /* ??? May need this, but since we've disallowed XFmode in GR_REGS,
881    I'm not quite sure how it could be invoked.  The normal problems
882    with unions should be solved with the addressof fiddling done by
883    movxf and friends.  */
884 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE)                   \
885   (((MODE) == XFmode || (MODE) == XCmode)                               \
886    && (((CLASS1) == GR_REGS && (CLASS2) == FR_REGS)                     \
887        || ((CLASS1) == FR_REGS && (CLASS2) == GR_REGS)))
888 #endif
889
890 /* A C expression for the maximum number of consecutive registers of
891    class CLASS needed to hold a value of mode MODE.
892    This is closely related to the macro `HARD_REGNO_NREGS'.  */
893
894 #define CLASS_MAX_NREGS(CLASS, MODE) \
895   ((MODE) == BImode && (CLASS) == PR_REGS ? 2                   \
896    : ((CLASS) == FR_REGS && (MODE) == XFmode) ? 1               \
897    : ((CLASS) == FR_REGS && (MODE) == XCmode) ? 2               \
898    : (GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)
899
900 /* In FP regs, we can't change FP values to integer values and vice
901    versa, but we can change e.g. DImode to SImode.  */
902
903 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS)       \
904   (GET_MODE_CLASS (FROM) != GET_MODE_CLASS (TO)         \
905    ? reg_classes_intersect_p (CLASS, FR_REGS) : 0)
906
907 /* A C expression that defines the machine-dependent operand constraint
908    letters (`I', `J', `K', .. 'P') that specify particular ranges of
909    integer values.  */
910
911 /* 14 bit signed immediate for arithmetic instructions.  */
912 #define CONST_OK_FOR_I(VALUE) \
913   ((unsigned HOST_WIDE_INT)(VALUE) + 0x2000 < 0x4000)
914 /* 22 bit signed immediate for arith instructions with r0/r1/r2/r3 source.  */
915 #define CONST_OK_FOR_J(VALUE) \
916   ((unsigned HOST_WIDE_INT)(VALUE) + 0x200000 < 0x400000)
917 /* 8 bit signed immediate for logical instructions.  */
918 #define CONST_OK_FOR_K(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x80 < 0x100)
919 /* 8 bit adjusted signed immediate for compare pseudo-ops.  */
920 #define CONST_OK_FOR_L(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x7F < 0x100)
921 /* 6 bit unsigned immediate for shift counts.  */
922 #define CONST_OK_FOR_M(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) < 0x40)
923 /* 9 bit signed immediate for load/store post-increments.  */
924 #define CONST_OK_FOR_N(VALUE) ((unsigned HOST_WIDE_INT)(VALUE) + 0x100 < 0x200)
925 /* 0 for r0.  Used by Linux kernel, do not change.  */
926 #define CONST_OK_FOR_O(VALUE) ((VALUE) == 0)
927 /* 0 or -1 for dep instruction.  */
928 #define CONST_OK_FOR_P(VALUE) ((VALUE) == 0 || (VALUE) == -1)
929
930 #define CONST_OK_FOR_LETTER_P(VALUE, C) \
931   ia64_const_ok_for_letter_p (VALUE, C)
932
933 /* A C expression that defines the machine-dependent operand constraint letters
934    (`G', `H') that specify particular ranges of `const_double' values.  */
935
936 /* 0.0 and 1.0 for fr0 and fr1.  */
937 #define CONST_DOUBLE_OK_FOR_G(VALUE) \
938   ((VALUE) == CONST0_RTX (GET_MODE (VALUE))     \
939    || (VALUE) == CONST1_RTX (GET_MODE (VALUE)))
940
941 #define CONST_DOUBLE_OK_FOR_LETTER_P(VALUE, C) \
942   ia64_const_double_ok_for_letter_p (VALUE, C)
943
944 /* A C expression that defines the optional machine-dependent constraint
945    letters (`Q', `R', `S', `T', `U') that can be used to segregate specific
946    types of operands, usually memory references, for the target machine.  */
947
948 #define EXTRA_CONSTRAINT(VALUE, C) \
949   ia64_extra_constraint (VALUE, C)
950 \f
951 /* Basic Stack Layout */
952
953 /* Define this macro if pushing a word onto the stack moves the stack pointer
954    to a smaller address.  */
955 #define STACK_GROWS_DOWNWARD 1
956
957 /* Define this macro if the addresses of local variable slots are at negative
958    offsets from the frame pointer.  */
959 /* #define FRAME_GROWS_DOWNWARD */
960
961 /* Offset from the frame pointer to the first local variable slot to
962    be allocated.  */
963 #define STARTING_FRAME_OFFSET 0
964
965 /* Offset from the stack pointer register to the first location at which
966    outgoing arguments are placed.  If not specified, the default value of zero
967    is used.  This is the proper value for most machines.  */
968 /* IA64 has a 16 byte scratch area that is at the bottom of the stack.  */
969 #define STACK_POINTER_OFFSET 16
970
971 /* Offset from the argument pointer register to the first argument's address.
972    On some machines it may depend on the data type of the function.  */
973 #define FIRST_PARM_OFFSET(FUNDECL) 0
974
975 /* A C expression whose value is RTL representing the value of the return
976    address for the frame COUNT steps up from the current frame, after the
977    prologue.  */
978
979 /* ??? Frames other than zero would likely require interpreting the frame
980    unwind info, so we don't try to support them.  We would also need to define
981    DYNAMIC_CHAIN_ADDRESS and SETUP_FRAME_ADDRESS (for the reg stack flush).  */
982
983 #define RETURN_ADDR_RTX(COUNT, FRAME) \
984   ia64_return_addr_rtx (COUNT, FRAME)
985
986 /* A C expression whose value is RTL representing the location of the incoming
987    return address at the beginning of any function, before the prologue.  This
988    RTL is either a `REG', indicating that the return value is saved in `REG',
989    or a `MEM' representing a location in the stack.  This enables DWARF2
990    unwind info for C++ EH.  */
991 #define INCOMING_RETURN_ADDR_RTX gen_rtx_REG (VOIDmode, BR_REG (0))
992
993 /* ??? This is not defined because of three problems.
994    1) dwarf2out.c assumes that DWARF_FRAME_RETURN_COLUMN fits in one byte.
995    The default value is FIRST_PSEUDO_REGISTER which doesn't.  This can be
996    worked around by setting PC_REGNUM to FR_REG (0) which is an otherwise
997    unused register number.
998    2) dwarf2out_frame_debug core dumps while processing prologue insns.  We
999    need to refine which insns have RTX_FRAME_RELATED_P set and which don't.
1000    3) It isn't possible to turn off EH frame info by defining DWARF2_UNIND_INFO
1001    to zero, despite what the documentation implies, because it is tested in
1002    a few places with #ifdef instead of #if.  */
1003 #undef INCOMING_RETURN_ADDR_RTX
1004
1005 /* A C expression whose value is an integer giving the offset, in bytes, from
1006    the value of the stack pointer register to the top of the stack frame at the
1007    beginning of any function, before the prologue.  The top of the frame is
1008    defined to be the value of the stack pointer in the previous frame, just
1009    before the call instruction.  */
1010 #define INCOMING_FRAME_SP_OFFSET 0
1011
1012 \f
1013 /* Register That Address the Stack Frame.  */
1014
1015 /* The register number of the stack pointer register, which must also be a
1016    fixed register according to `FIXED_REGISTERS'.  On most machines, the
1017    hardware determines which register this is.  */
1018
1019 #define STACK_POINTER_REGNUM 12
1020
1021 /* The register number of the frame pointer register, which is used to access
1022    automatic variables in the stack frame.  On some machines, the hardware
1023    determines which register this is.  On other machines, you can choose any
1024    register you wish for this purpose.  */
1025
1026 #define FRAME_POINTER_REGNUM 328
1027
1028 /* Base register for access to local variables of the function.  */
1029 #define HARD_FRAME_POINTER_REGNUM  LOC_REG (79)
1030
1031 /* The register number of the arg pointer register, which is used to access the
1032    function's argument list.  */
1033 /* r0 won't otherwise be used, so put the always eliminated argument pointer
1034    in it.  */
1035 #define ARG_POINTER_REGNUM R_GR(0)
1036
1037 /* Due to the way varargs and argument spilling happens, the argument
1038    pointer is not 16-byte aligned like the stack pointer.  */
1039 #define INIT_EXPANDERS                                  \
1040   do {                                                  \
1041     if (cfun && cfun->emit->regno_pointer_align)        \
1042       REGNO_POINTER_ALIGN (ARG_POINTER_REGNUM) = 64;    \
1043   } while (0)
1044
1045 /* Register numbers used for passing a function's static chain pointer.  */
1046 /* ??? The ABI sez the static chain should be passed as a normal parameter.  */
1047 #define STATIC_CHAIN_REGNUM 15
1048 \f
1049 /* Eliminating the Frame Pointer and the Arg Pointer */
1050
1051 /* A C expression which is nonzero if a function must have and use a frame
1052    pointer.  This expression is evaluated in the reload pass.  If its value is
1053    nonzero the function will have a frame pointer.  */
1054 #define FRAME_POINTER_REQUIRED 0
1055
1056 /* Show we can debug even without a frame pointer.  */
1057 #define CAN_DEBUG_WITHOUT_FP
1058
1059 /* If defined, this macro specifies a table of register pairs used to eliminate
1060    unneeded registers that point into the stack frame.  */
1061
1062 #define ELIMINABLE_REGS                                                 \
1063 {                                                                       \
1064   {ARG_POINTER_REGNUM,   STACK_POINTER_REGNUM},                         \
1065   {ARG_POINTER_REGNUM,   HARD_FRAME_POINTER_REGNUM},                    \
1066   {FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},                         \
1067   {FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},                    \
1068 }
1069
1070 /* A C expression that returns nonzero if the compiler is allowed to try to
1071    replace register number FROM with register number TO.  The frame pointer
1072    is automatically handled.  */
1073
1074 #define CAN_ELIMINATE(FROM, TO) \
1075   (TO == BR_REG (0) ? current_function_is_leaf : 1)
1076
1077 /* This macro is similar to `INITIAL_FRAME_POINTER_OFFSET'.  It
1078    specifies the initial difference between the specified pair of
1079    registers.  This macro must be defined if `ELIMINABLE_REGS' is
1080    defined.  */
1081 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1082   ((OFFSET) = ia64_initial_elimination_offset ((FROM), (TO)))
1083 \f
1084 /* Passing Function Arguments on the Stack */
1085
1086 /* If defined, the maximum amount of space required for outgoing arguments will
1087    be computed and placed into the variable
1088    `current_function_outgoing_args_size'.  */
1089
1090 #define ACCUMULATE_OUTGOING_ARGS 1
1091
1092 /* A C expression that should indicate the number of bytes of its own arguments
1093    that a function pops on returning, or 0 if the function pops no arguments
1094    and the caller must therefore pop them all after the function returns.  */
1095
1096 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, STACK_SIZE) 0
1097
1098 \f
1099 /* Function Arguments in Registers */
1100
1101 #define MAX_ARGUMENT_SLOTS 8
1102 #define MAX_INT_RETURN_SLOTS 4
1103 #define GR_ARG_FIRST IN_REG (0)
1104 #define GR_RET_FIRST GR_REG (8)
1105 #define GR_RET_LAST  GR_REG (11)
1106 #define FR_ARG_FIRST FR_REG (8)
1107 #define FR_RET_FIRST FR_REG (8)
1108 #define FR_RET_LAST  FR_REG (15)
1109 #define AR_ARG_FIRST OUT_REG (0)
1110
1111 /* A C expression that controls whether a function argument is passed in a
1112    register, and which register.  */
1113
1114 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1115   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 0)
1116
1117 /* Define this macro if the target machine has "register windows", so that the
1118    register in which a function sees an arguments is not necessarily the same
1119    as the one in which the caller passed the argument.  */
1120
1121 #define FUNCTION_INCOMING_ARG(CUM, MODE, TYPE, NAMED) \
1122   ia64_function_arg (&CUM, MODE, TYPE, NAMED, 1)
1123
1124 /* A C type for declaring a variable that is used as the first argument of
1125    `FUNCTION_ARG' and other related values.  For some target machines, the type
1126    `int' suffices and can hold the number of bytes of argument so far.  */
1127
1128 typedef struct ia64_args
1129 {
1130   int words;                    /* # words of arguments so far  */
1131   int int_regs;                 /* # GR registers used so far  */
1132   int fp_regs;                  /* # FR registers used so far  */
1133   int prototype;                /* whether function prototyped  */
1134 } CUMULATIVE_ARGS;
1135
1136 /* A C statement (sans semicolon) for initializing the variable CUM for the
1137    state at the beginning of the argument list.  */
1138
1139 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, INDIRECT, N_NAMED_ARGS) \
1140 do {                                                                    \
1141   (CUM).words = 0;                                                      \
1142   (CUM).int_regs = 0;                                                   \
1143   (CUM).fp_regs = 0;                                                    \
1144   (CUM).prototype = ((FNTYPE) && TYPE_ARG_TYPES (FNTYPE)) || (LIBNAME); \
1145 } while (0)
1146
1147 /* Like `INIT_CUMULATIVE_ARGS' but overrides it for the purposes of finding the
1148    arguments for the function being compiled.  If this macro is undefined,
1149    `INIT_CUMULATIVE_ARGS' is used instead.  */
1150
1151 /* We set prototype to true so that we never try to return a PARALLEL from
1152    function_arg.  */
1153 #define INIT_CUMULATIVE_INCOMING_ARGS(CUM, FNTYPE, LIBNAME) \
1154 do {                                                                    \
1155   (CUM).words = 0;                                                      \
1156   (CUM).int_regs = 0;                                                   \
1157   (CUM).fp_regs = 0;                                                    \
1158   (CUM).prototype = 1;                                                  \
1159 } while (0)
1160
1161 /* A C statement (sans semicolon) to update the summarizer variable CUM to
1162    advance past an argument in the argument list.  The values MODE, TYPE and
1163    NAMED describe that argument.  Once this is done, the variable CUM is
1164    suitable for analyzing the *following* argument with `FUNCTION_ARG'.  */
1165
1166 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1167  ia64_function_arg_advance (&CUM, MODE, TYPE, NAMED)
1168
1169 /* If defined, a C expression that gives the alignment boundary, in bits, of an
1170    argument with the specified mode and type.  */
1171
1172 /* Return the alignment boundary in bits for an argument with a specified
1173    mode and type.  */
1174
1175 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
1176   ia64_function_arg_boundary (MODE, TYPE)
1177
1178 /* A C expression that is nonzero if REGNO is the number of a hard register in
1179    which function arguments are sometimes passed.  This does *not* include
1180    implicit arguments such as the static chain and the structure-value address.
1181    On many machines, no registers can be used for this purpose since all
1182    function arguments are pushed on the stack.  */
1183 #define FUNCTION_ARG_REGNO_P(REGNO) \
1184 (((REGNO) >= AR_ARG_FIRST && (REGNO) < (AR_ARG_FIRST + MAX_ARGUMENT_SLOTS)) \
1185  || ((REGNO) >= FR_ARG_FIRST && (REGNO) < (FR_ARG_FIRST + MAX_ARGUMENT_SLOTS)))
1186 \f
1187 /* How Scalar Function Values are Returned */
1188
1189 /* A C expression to create an RTX representing the place where a function
1190    returns a value of data type VALTYPE.  */
1191
1192 #define FUNCTION_VALUE(VALTYPE, FUNC) \
1193   ia64_function_value (VALTYPE, FUNC)
1194
1195 /* A C expression to create an RTX representing the place where a library
1196    function returns a value of mode MODE.  */
1197
1198 #define LIBCALL_VALUE(MODE) \
1199   gen_rtx_REG (MODE,                                                    \
1200                (((GET_MODE_CLASS (MODE) == MODE_FLOAT                   \
1201                  || GET_MODE_CLASS (MODE) == MODE_COMPLEX_FLOAT) &&     \
1202                       (MODE) != TFmode) \
1203                 ? FR_RET_FIRST : GR_RET_FIRST))
1204
1205 /* A C expression that is nonzero if REGNO is the number of a hard register in
1206    which the values of called function may come back.  */
1207
1208 #define FUNCTION_VALUE_REGNO_P(REGNO)                           \
1209   (((REGNO) >= GR_RET_FIRST && (REGNO) <= GR_RET_LAST)          \
1210    || ((REGNO) >= FR_RET_FIRST && (REGNO) <= FR_RET_LAST))
1211
1212 \f
1213 /* How Large Values are Returned */
1214
1215 #define DEFAULT_PCC_STRUCT_RETURN 0
1216
1217 \f
1218 /* Caller-Saves Register Allocation */
1219
1220 /* A C expression to determine whether it is worthwhile to consider placing a
1221    pseudo-register in a call-clobbered hard register and saving and restoring
1222    it around each function call.  The expression should be 1 when this is worth
1223    doing, and 0 otherwise.
1224
1225    If you don't define this macro, a default is used which is good on most
1226    machines: `4 * CALLS < REFS'.  */
1227 /* ??? Investigate.  */
1228 /* #define CALLER_SAVE_PROFITABLE(REFS, CALLS) */
1229
1230 \f
1231 /* Function Entry and Exit */
1232
1233 /* Define this macro as a C expression that is nonzero if the return
1234    instruction or the function epilogue ignores the value of the stack pointer;
1235    in other words, if it is safe to delete an instruction to adjust the stack
1236    pointer before a return from the function.  */
1237
1238 #define EXIT_IGNORE_STACK 1
1239
1240 /* Define this macro as a C expression that is nonzero for registers
1241    used by the epilogue or the `return' pattern.  */
1242
1243 #define EPILOGUE_USES(REGNO) ia64_epilogue_uses (REGNO)
1244
1245 /* Nonzero for registers used by the exception handling mechanism.  */
1246
1247 #define EH_USES(REGNO) ia64_eh_uses (REGNO)
1248
1249 /* Output part N of a function descriptor for DECL.  For ia64, both
1250    words are emitted with a single relocation, so ignore N > 0.  */
1251 #define ASM_OUTPUT_FDESC(FILE, DECL, PART)                              \
1252 do {                                                                    \
1253   if ((PART) == 0)                                                      \
1254     {                                                                   \
1255       if (TARGET_ILP32)                                                 \
1256         fputs ("\tdata8.ua @iplt(", FILE);                              \
1257       else                                                              \
1258         fputs ("\tdata16.ua @iplt(", FILE);                             \
1259       mark_decl_referenced (DECL);                                      \
1260       assemble_name (FILE, XSTR (XEXP (DECL_RTL (DECL), 0), 0));        \
1261       fputs (")\n", FILE);                                              \
1262       if (TARGET_ILP32)                                                 \
1263         fputs ("\tdata8.ua 0\n", FILE);                                 \
1264     }                                                                   \
1265 } while (0)
1266 \f
1267 /* Generating Code for Profiling.  */
1268
1269 /* A C statement or compound statement to output to FILE some assembler code to
1270    call the profiling subroutine `mcount'.  */
1271
1272 #undef FUNCTION_PROFILER
1273 #define FUNCTION_PROFILER(FILE, LABELNO)                                \
1274 do {                                                                    \
1275   char buf[20];                                                         \
1276   ASM_GENERATE_INTERNAL_LABEL (buf, "LP", LABELNO);                     \
1277   fputs ("\talloc out0 = ar.pfs, 8, 0, 4, 0\n", FILE);                  \
1278   if (TARGET_AUTO_PIC)                                                  \
1279     fputs ("\tmovl out3 = @gprel(", FILE);                              \
1280   else                                                                  \
1281     fputs ("\taddl out3 = @ltoff(", FILE);                              \
1282   assemble_name (FILE, buf);                                            \
1283   if (TARGET_AUTO_PIC)                                                  \
1284     fputs (");;\n", FILE);                                              \
1285   else                                                                  \
1286     fputs ("), r1;;\n", FILE);                                          \
1287   fputs ("\tmov out1 = r1\n", FILE);                                    \
1288   fputs ("\tmov out2 = b0\n", FILE);                                    \
1289   fputs ("\tbr.call.sptk.many b0 = _mcount;;\n", FILE);                 \
1290 } while (0)
1291 \f
1292 /* Trampolines for Nested Functions.  */
1293
1294 /* We need 32 bytes, so we can save the sp, ar.rnat, ar.bsp, and ar.pfs of
1295    the function containing a non-local goto target.  */
1296
1297 #define STACK_SAVEAREA_MODE(LEVEL) \
1298   ((LEVEL) == SAVE_NONLOCAL ? OImode : Pmode)
1299
1300 /* Output assembler code for a block containing the constant parts of
1301    a trampoline, leaving space for the variable parts.
1302
1303    The trampoline should set the static chain pointer to value placed
1304    into the trampoline and should branch to the specified routine.
1305    To make the normal indirect-subroutine calling convention work,
1306    the trampoline must look like a function descriptor; the first
1307    word being the target address and the second being the target's
1308    global pointer.
1309
1310    We abuse the concept of a global pointer by arranging for it
1311    to point to the data we need to load.  The complete trampoline
1312    has the following form:
1313
1314                 +-------------------+ \
1315         TRAMP:  | __ia64_trampoline | |
1316                 +-------------------+  > fake function descriptor
1317                 | TRAMP+16          | |
1318                 +-------------------+ /
1319                 | target descriptor |
1320                 +-------------------+
1321                 | static link       |
1322                 +-------------------+
1323 */
1324
1325 /* A C expression for the size in bytes of the trampoline, as an integer.  */
1326
1327 #define TRAMPOLINE_SIZE         32
1328
1329 /* Alignment required for trampolines, in bits.  */
1330
1331 #define TRAMPOLINE_ALIGNMENT    64
1332
1333 /* A C statement to initialize the variable parts of a trampoline.  */
1334
1335 #define INITIALIZE_TRAMPOLINE(ADDR, FNADDR, STATIC_CHAIN) \
1336   ia64_initialize_trampoline((ADDR), (FNADDR), (STATIC_CHAIN))
1337 \f
1338 /* Addressing Modes */
1339
1340 /* Define this macro if the machine supports post-increment addressing.  */
1341
1342 #define HAVE_POST_INCREMENT 1
1343 #define HAVE_POST_DECREMENT 1
1344 #define HAVE_POST_MODIFY_DISP 1
1345 #define HAVE_POST_MODIFY_REG 1
1346
1347 /* A C expression that is 1 if the RTX X is a constant which is a valid
1348    address.  */
1349
1350 #define CONSTANT_ADDRESS_P(X) 0
1351
1352 /* The max number of registers that can appear in a valid memory address.  */
1353
1354 #define MAX_REGS_PER_ADDRESS 2
1355
1356 /* A C compound statement with a conditional `goto LABEL;' executed if X (an
1357    RTX) is a legitimate memory address on the target machine for a memory
1358    operand of mode MODE.  */
1359
1360 #define LEGITIMATE_ADDRESS_REG(X)                                       \
1361   ((GET_CODE (X) == REG && REG_OK_FOR_BASE_P (X))                       \
1362    || (GET_CODE (X) == SUBREG && GET_CODE (XEXP (X, 0)) == REG          \
1363        && REG_OK_FOR_BASE_P (XEXP (X, 0))))
1364
1365 #define LEGITIMATE_ADDRESS_DISP(R, X)                                   \
1366   (GET_CODE (X) == PLUS                                                 \
1367    && rtx_equal_p (R, XEXP (X, 0))                                      \
1368    && (LEGITIMATE_ADDRESS_REG (XEXP (X, 1))                             \
1369        || (GET_CODE (XEXP (X, 1)) == CONST_INT                          \
1370            && INTVAL (XEXP (X, 1)) >= -256                              \
1371            && INTVAL (XEXP (X, 1)) < 256)))
1372
1373 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, LABEL)                        \
1374 do {                                                                    \
1375   if (LEGITIMATE_ADDRESS_REG (X))                                       \
1376     goto LABEL;                                                         \
1377   else if ((GET_CODE (X) == POST_INC || GET_CODE (X) == POST_DEC)       \
1378            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1379            && XEXP (X, 0) != arg_pointer_rtx)                           \
1380     goto LABEL;                                                         \
1381   else if (GET_CODE (X) == POST_MODIFY                                  \
1382            && LEGITIMATE_ADDRESS_REG (XEXP (X, 0))                      \
1383            && XEXP (X, 0) != arg_pointer_rtx                            \
1384            && LEGITIMATE_ADDRESS_DISP (XEXP (X, 0), XEXP (X, 1)))       \
1385     goto LABEL;                                                         \
1386 } while (0)
1387
1388 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1389    use as a base register.  */
1390
1391 #ifdef REG_OK_STRICT
1392 #define REG_OK_FOR_BASE_P(X) REGNO_OK_FOR_BASE_P (REGNO (X))
1393 #else
1394 #define REG_OK_FOR_BASE_P(X) \
1395   (GENERAL_REGNO_P (REGNO (X)) || (REGNO (X) >= FIRST_PSEUDO_REGISTER))
1396 #endif
1397
1398 /* A C expression that is nonzero if X (assumed to be a `reg' RTX) is valid for
1399    use as an index register.  This is needed for POST_MODIFY.  */
1400
1401 #define REG_OK_FOR_INDEX_P(X) REG_OK_FOR_BASE_P (X)
1402
1403 /* A C statement or compound statement with a conditional `goto LABEL;'
1404    executed if memory address X (an RTX) can have different meanings depending
1405    on the machine mode of the memory reference it is used for or if the address
1406    is valid for some modes but not others.  */
1407
1408 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)                       \
1409   if (GET_CODE (ADDR) == POST_DEC || GET_CODE (ADDR) == POST_INC)       \
1410     goto LABEL;
1411
1412 /* A C expression that is nonzero if X is a legitimate constant for an
1413    immediate operand on the target machine.  */
1414
1415 #define LEGITIMATE_CONSTANT_P(X) \
1416   (GET_CODE (X) != CONST_DOUBLE || GET_MODE (X) == VOIDmode     \
1417    || GET_MODE (X) == DImode || CONST_DOUBLE_OK_FOR_G (X))      \
1418
1419 \f
1420 /* Condition Code Status */
1421
1422 /* One some machines not all possible comparisons are defined, but you can
1423    convert an invalid comparison into a valid one.  */
1424 /* ??? Investigate.  See the alpha definition.  */
1425 /* #define CANONICALIZE_COMPARISON(CODE, OP0, OP1) */
1426
1427 \f
1428 /* Describing Relative Costs of Operations */
1429
1430 /* A C expression for the cost of moving data from a register in class FROM to
1431    one in class TO, using MODE.  */
1432
1433 #define REGISTER_MOVE_COST  ia64_register_move_cost
1434
1435 /* A C expression for the cost of moving data of mode M between a
1436    register and memory.  */
1437 #define MEMORY_MOVE_COST(MODE,CLASS,IN) \
1438   ((CLASS) == GENERAL_REGS || (CLASS) == FR_REGS \
1439    || (CLASS) == GR_AND_FR_REGS ? 4 : 10)
1440
1441 /* A C expression for the cost of a branch instruction.  A value of 1 is the
1442    default; other values are interpreted relative to that.  Used by the
1443    if-conversion code as max instruction count.  */
1444 /* ??? This requires investigation.  The primary effect might be how
1445    many additional insn groups we run into, vs how good the dynamic
1446    branch predictor is.  */
1447
1448 #define BRANCH_COST 6
1449
1450 /* Define this macro as a C expression which is nonzero if accessing less than
1451    a word of memory (i.e. a `char' or a `short') is no faster than accessing a
1452    word of memory.  */
1453
1454 #define SLOW_BYTE_ACCESS 1
1455
1456 /* Define this macro if it is as good or better to call a constant function
1457    address than to call an address kept in a register.
1458
1459    Indirect function calls are more expensive that direct function calls, so
1460    don't cse function addresses.  */
1461
1462 #define NO_FUNCTION_CSE
1463
1464 \f
1465 /* Dividing the output into sections.  */
1466
1467 /* A C expression whose value is a string containing the assembler operation
1468    that should precede instructions and read-only data.  */
1469
1470 #define TEXT_SECTION_ASM_OP "\t.text"
1471
1472 /* A C expression whose value is a string containing the assembler operation to
1473    identify the following data as writable initialized data.  */
1474
1475 #define DATA_SECTION_ASM_OP "\t.data"
1476
1477 /* If defined, a C expression whose value is a string containing the assembler
1478    operation to identify the following data as uninitialized global data.  */
1479
1480 #define BSS_SECTION_ASM_OP "\t.bss"
1481
1482 #define IA64_DEFAULT_GVALUE 8
1483 \f
1484 /* Position Independent Code.  */
1485
1486 /* The register number of the register used to address a table of static data
1487    addresses in memory.  */
1488
1489 /* ??? Should modify ia64.md to use pic_offset_table_rtx instead of
1490    gen_rtx_REG (DImode, 1).  */
1491
1492 /* ??? Should we set flag_pic?  Probably need to define
1493    LEGITIMIZE_PIC_OPERAND_P to make that work.  */
1494
1495 #define PIC_OFFSET_TABLE_REGNUM GR_REG (1)
1496
1497 /* Define this macro if the register defined by `PIC_OFFSET_TABLE_REGNUM' is
1498    clobbered by calls.  */
1499
1500 #define PIC_OFFSET_TABLE_REG_CALL_CLOBBERED
1501
1502 \f
1503 /* The Overall Framework of an Assembler File.  */
1504
1505 /* A C string constant describing how to begin a comment in the target
1506    assembler language.  The compiler assumes that the comment will end at the
1507    end of the line.  */
1508
1509 #define ASM_COMMENT_START "//"
1510
1511 /* A C string constant for text to be output before each `asm' statement or
1512    group of consecutive ones.  */
1513
1514 #define ASM_APP_ON (TARGET_GNU_AS ? "#APP\n" : "//APP\n")
1515
1516 /* A C string constant for text to be output after each `asm' statement or
1517    group of consecutive ones.  */
1518
1519 #define ASM_APP_OFF (TARGET_GNU_AS ? "#NO_APP\n" : "//NO_APP\n")
1520 \f
1521 /* Output of Uninitialized Variables.  */
1522
1523 /* This is all handled by svr4.h.  */
1524
1525 \f
1526 /* Output and Generation of Labels.  */
1527
1528 /* A C statement (sans semicolon) to output to the stdio stream STREAM the
1529    assembler definition of a label named NAME.  */
1530
1531 /* See the ASM_OUTPUT_LABELREF definition in sysv4.h for an explanation of
1532    why ia64_asm_output_label exists.  */
1533
1534 extern int ia64_asm_output_label;
1535 #define ASM_OUTPUT_LABEL(STREAM, NAME)                                  \
1536 do {                                                                    \
1537   ia64_asm_output_label = 1;                                            \
1538   assemble_name (STREAM, NAME);                                         \
1539   fputs (":\n", STREAM);                                                \
1540   ia64_asm_output_label = 0;                                            \
1541 } while (0)
1542
1543 /* Globalizing directive for a label.  */
1544 #define GLOBAL_ASM_OP "\t.global "
1545
1546 /* A C statement (sans semicolon) to output to the stdio stream STREAM any text
1547    necessary for declaring the name of an external symbol named NAME which is
1548    referenced in this compilation but not defined.  */
1549
1550 #define ASM_OUTPUT_EXTERNAL(FILE, DECL, NAME) \
1551   ia64_asm_output_external (FILE, DECL, NAME)
1552
1553 /* A C statement to store into the string STRING a label whose name is made
1554    from the string PREFIX and the number NUM.  */
1555
1556 #define ASM_GENERATE_INTERNAL_LABEL(LABEL, PREFIX, NUM) \
1557 do {                                                                    \
1558   sprintf (LABEL, "*.%s%d", PREFIX, NUM);                               \
1559 } while (0)
1560
1561 /* ??? Not sure if using a ? in the name for Intel as is safe.  */
1562
1563 #define ASM_PN_FORMAT (TARGET_GNU_AS ? "%s.%lu" : "%s?%lu")
1564
1565 /* A C statement to output to the stdio stream STREAM assembler code which
1566    defines (equates) the symbol NAME to have the value VALUE.  */
1567
1568 #define ASM_OUTPUT_DEF(STREAM, NAME, VALUE) \
1569 do {                                                                    \
1570   assemble_name (STREAM, NAME);                                         \
1571   fputs (" = ", STREAM);                                                \
1572   assemble_name (STREAM, VALUE);                                        \
1573   fputc ('\n', STREAM);                                                 \
1574 } while (0)
1575
1576 \f
1577 /* Macros Controlling Initialization Routines.  */
1578
1579 /* This is handled by svr4.h and sysv4.h.  */
1580
1581 \f
1582 /* Output of Assembler Instructions.  */
1583
1584 /* A C initializer containing the assembler's names for the machine registers,
1585    each one as a C string constant.  */
1586
1587 #define REGISTER_NAMES \
1588 {                                                                       \
1589   /* General registers.  */                                             \
1590   "ap", "r1", "r2", "r3", "r4", "r5", "r6", "r7", "r8", "r9",           \
1591   "r10", "r11", "r12", "r13", "r14", "r15", "r16", "r17", "r18", "r19", \
1592   "r20", "r21", "r22", "r23", "r24", "r25", "r26", "r27", "r28", "r29", \
1593   "r30", "r31",                                                         \
1594   /* Local registers.  */                                               \
1595   "loc0", "loc1", "loc2", "loc3", "loc4", "loc5", "loc6", "loc7",       \
1596   "loc8", "loc9", "loc10","loc11","loc12","loc13","loc14","loc15",      \
1597   "loc16","loc17","loc18","loc19","loc20","loc21","loc22","loc23",      \
1598   "loc24","loc25","loc26","loc27","loc28","loc29","loc30","loc31",      \
1599   "loc32","loc33","loc34","loc35","loc36","loc37","loc38","loc39",      \
1600   "loc40","loc41","loc42","loc43","loc44","loc45","loc46","loc47",      \
1601   "loc48","loc49","loc50","loc51","loc52","loc53","loc54","loc55",      \
1602   "loc56","loc57","loc58","loc59","loc60","loc61","loc62","loc63",      \
1603   "loc64","loc65","loc66","loc67","loc68","loc69","loc70","loc71",      \
1604   "loc72","loc73","loc74","loc75","loc76","loc77","loc78","loc79",      \
1605   /* Input registers.  */                                               \
1606   "in0",  "in1",  "in2",  "in3",  "in4",  "in5",  "in6",  "in7",        \
1607   /* Output registers.  */                                              \
1608   "out0", "out1", "out2", "out3", "out4", "out5", "out6", "out7",       \
1609   /* Floating-point registers.  */                                      \
1610   "f0", "f1", "f2", "f3", "f4", "f5", "f6", "f7", "f8", "f9",           \
1611   "f10", "f11", "f12", "f13", "f14", "f15", "f16", "f17", "f18", "f19", \
1612   "f20", "f21", "f22", "f23", "f24", "f25", "f26", "f27", "f28", "f29", \
1613   "f30", "f31", "f32", "f33", "f34", "f35", "f36", "f37", "f38", "f39", \
1614   "f40", "f41", "f42", "f43", "f44", "f45", "f46", "f47", "f48", "f49", \
1615   "f50", "f51", "f52", "f53", "f54", "f55", "f56", "f57", "f58", "f59", \
1616   "f60", "f61", "f62", "f63", "f64", "f65", "f66", "f67", "f68", "f69", \
1617   "f70", "f71", "f72", "f73", "f74", "f75", "f76", "f77", "f78", "f79", \
1618   "f80", "f81", "f82", "f83", "f84", "f85", "f86", "f87", "f88", "f89", \
1619   "f90", "f91", "f92", "f93", "f94", "f95", "f96", "f97", "f98", "f99", \
1620   "f100","f101","f102","f103","f104","f105","f106","f107","f108","f109",\
1621   "f110","f111","f112","f113","f114","f115","f116","f117","f118","f119",\
1622   "f120","f121","f122","f123","f124","f125","f126","f127",              \
1623   /* Predicate registers.  */                                           \
1624   "p0", "p1", "p2", "p3", "p4", "p5", "p6", "p7", "p8", "p9",           \
1625   "p10", "p11", "p12", "p13", "p14", "p15", "p16", "p17", "p18", "p19", \
1626   "p20", "p21", "p22", "p23", "p24", "p25", "p26", "p27", "p28", "p29", \
1627   "p30", "p31", "p32", "p33", "p34", "p35", "p36", "p37", "p38", "p39", \
1628   "p40", "p41", "p42", "p43", "p44", "p45", "p46", "p47", "p48", "p49", \
1629   "p50", "p51", "p52", "p53", "p54", "p55", "p56", "p57", "p58", "p59", \
1630   "p60", "p61", "p62", "p63",                                           \
1631   /* Branch registers.  */                                              \
1632   "b0", "b1", "b2", "b3", "b4", "b5", "b6", "b7",                       \
1633   /* Frame pointer.  Application registers.  */                         \
1634   "sfp", "ar.ccv", "ar.unat", "ar.pfs", "ar.lc", "ar.ec",       \
1635 }
1636
1637 /* If defined, a C initializer for an array of structures containing a name and
1638    a register number.  This macro defines additional names for hard registers,
1639    thus allowing the `asm' option in declarations to refer to registers using
1640    alternate names.  */
1641
1642 #define ADDITIONAL_REGISTER_NAMES \
1643 {                                                                       \
1644   { "gp", R_GR (1) },                                                   \
1645   { "sp", R_GR (12) },                                                  \
1646   { "in0", IN_REG (0) },                                                \
1647   { "in1", IN_REG (1) },                                                \
1648   { "in2", IN_REG (2) },                                                \
1649   { "in3", IN_REG (3) },                                                \
1650   { "in4", IN_REG (4) },                                                \
1651   { "in5", IN_REG (5) },                                                \
1652   { "in6", IN_REG (6) },                                                \
1653   { "in7", IN_REG (7) },                                                \
1654   { "out0", OUT_REG (0) },                                              \
1655   { "out1", OUT_REG (1) },                                              \
1656   { "out2", OUT_REG (2) },                                              \
1657   { "out3", OUT_REG (3) },                                              \
1658   { "out4", OUT_REG (4) },                                              \
1659   { "out5", OUT_REG (5) },                                              \
1660   { "out6", OUT_REG (6) },                                              \
1661   { "out7", OUT_REG (7) },                                              \
1662   { "loc0", LOC_REG (0) },                                              \
1663   { "loc1", LOC_REG (1) },                                              \
1664   { "loc2", LOC_REG (2) },                                              \
1665   { "loc3", LOC_REG (3) },                                              \
1666   { "loc4", LOC_REG (4) },                                              \
1667   { "loc5", LOC_REG (5) },                                              \
1668   { "loc6", LOC_REG (6) },                                              \
1669   { "loc7", LOC_REG (7) },                                              \
1670   { "loc8", LOC_REG (8) },                                              \
1671   { "loc9", LOC_REG (9) },                                              \
1672   { "loc10", LOC_REG (10) },                                            \
1673   { "loc11", LOC_REG (11) },                                            \
1674   { "loc12", LOC_REG (12) },                                            \
1675   { "loc13", LOC_REG (13) },                                            \
1676   { "loc14", LOC_REG (14) },                                            \
1677   { "loc15", LOC_REG (15) },                                            \
1678   { "loc16", LOC_REG (16) },                                            \
1679   { "loc17", LOC_REG (17) },                                            \
1680   { "loc18", LOC_REG (18) },                                            \
1681   { "loc19", LOC_REG (19) },                                            \
1682   { "loc20", LOC_REG (20) },                                            \
1683   { "loc21", LOC_REG (21) },                                            \
1684   { "loc22", LOC_REG (22) },                                            \
1685   { "loc23", LOC_REG (23) },                                            \
1686   { "loc24", LOC_REG (24) },                                            \
1687   { "loc25", LOC_REG (25) },                                            \
1688   { "loc26", LOC_REG (26) },                                            \
1689   { "loc27", LOC_REG (27) },                                            \
1690   { "loc28", LOC_REG (28) },                                            \
1691   { "loc29", LOC_REG (29) },                                            \
1692   { "loc30", LOC_REG (30) },                                            \
1693   { "loc31", LOC_REG (31) },                                            \
1694   { "loc32", LOC_REG (32) },                                            \
1695   { "loc33", LOC_REG (33) },                                            \
1696   { "loc34", LOC_REG (34) },                                            \
1697   { "loc35", LOC_REG (35) },                                            \
1698   { "loc36", LOC_REG (36) },                                            \
1699   { "loc37", LOC_REG (37) },                                            \
1700   { "loc38", LOC_REG (38) },                                            \
1701   { "loc39", LOC_REG (39) },                                            \
1702   { "loc40", LOC_REG (40) },                                            \
1703   { "loc41", LOC_REG (41) },                                            \
1704   { "loc42", LOC_REG (42) },                                            \
1705   { "loc43", LOC_REG (43) },                                            \
1706   { "loc44", LOC_REG (44) },                                            \
1707   { "loc45", LOC_REG (45) },                                            \
1708   { "loc46", LOC_REG (46) },                                            \
1709   { "loc47", LOC_REG (47) },                                            \
1710   { "loc48", LOC_REG (48) },                                            \
1711   { "loc49", LOC_REG (49) },                                            \
1712   { "loc50", LOC_REG (50) },                                            \
1713   { "loc51", LOC_REG (51) },                                            \
1714   { "loc52", LOC_REG (52) },                                            \
1715   { "loc53", LOC_REG (53) },                                            \
1716   { "loc54", LOC_REG (54) },                                            \
1717   { "loc55", LOC_REG (55) },                                            \
1718   { "loc56", LOC_REG (56) },                                            \
1719   { "loc57", LOC_REG (57) },                                            \
1720   { "loc58", LOC_REG (58) },                                            \
1721   { "loc59", LOC_REG (59) },                                            \
1722   { "loc60", LOC_REG (60) },                                            \
1723   { "loc61", LOC_REG (61) },                                            \
1724   { "loc62", LOC_REG (62) },                                            \
1725   { "loc63", LOC_REG (63) },                                            \
1726   { "loc64", LOC_REG (64) },                                            \
1727   { "loc65", LOC_REG (65) },                                            \
1728   { "loc66", LOC_REG (66) },                                            \
1729   { "loc67", LOC_REG (67) },                                            \
1730   { "loc68", LOC_REG (68) },                                            \
1731   { "loc69", LOC_REG (69) },                                            \
1732   { "loc70", LOC_REG (70) },                                            \
1733   { "loc71", LOC_REG (71) },                                            \
1734   { "loc72", LOC_REG (72) },                                            \
1735   { "loc73", LOC_REG (73) },                                            \
1736   { "loc74", LOC_REG (74) },                                            \
1737   { "loc75", LOC_REG (75) },                                            \
1738   { "loc76", LOC_REG (76) },                                            \
1739   { "loc77", LOC_REG (77) },                                            \
1740   { "loc78", LOC_REG (78) },                                            \
1741   { "loc79", LOC_REG (79) },                                            \
1742 }
1743
1744 /* Emit a dtp-relative reference to a TLS variable.  */
1745
1746 #ifdef HAVE_AS_TLS
1747 #define ASM_OUTPUT_DWARF_DTPREL(FILE, SIZE, X) \
1748   ia64_output_dwarf_dtprel (FILE, SIZE, X)
1749 #endif
1750
1751 /* A C compound statement to output to stdio stream STREAM the assembler syntax
1752    for an instruction operand X.  X is an RTL expression.  */
1753
1754 #define PRINT_OPERAND(STREAM, X, CODE) \
1755   ia64_print_operand (STREAM, X, CODE)
1756
1757 /* A C expression which evaluates to true if CODE is a valid punctuation
1758    character for use in the `PRINT_OPERAND' macro.  */
1759
1760 /* ??? Keep this around for now, as we might need it later.  */
1761
1762 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
1763   ((CODE) == '+' || (CODE) == ',')
1764
1765 /* A C compound statement to output to stdio stream STREAM the assembler syntax
1766    for an instruction operand that is a memory reference whose address is X.  X
1767    is an RTL expression.  */
1768
1769 #define PRINT_OPERAND_ADDRESS(STREAM, X) \
1770   ia64_print_operand_address (STREAM, X)
1771
1772 /* If defined, C string expressions to be used for the `%R', `%L', `%U', and
1773    `%I' options of `asm_fprintf' (see `final.c').  */
1774
1775 #define REGISTER_PREFIX ""
1776 #define LOCAL_LABEL_PREFIX "."
1777 #define USER_LABEL_PREFIX ""
1778 #define IMMEDIATE_PREFIX ""
1779
1780 \f
1781 /* Output of dispatch tables.  */
1782
1783 /* This macro should be provided on machines where the addresses in a dispatch
1784    table are relative to the table's own address.  */
1785
1786 /* ??? Depends on the pointer size.  */
1787
1788 #define ASM_OUTPUT_ADDR_DIFF_ELT(STREAM, BODY, VALUE, REL)      \
1789   do {                                                          \
1790   if (TARGET_ILP32)                                             \
1791     fprintf (STREAM, "\tdata4 @pcrel(.L%d)\n", VALUE);          \
1792   else                                                          \
1793     fprintf (STREAM, "\tdata8 @pcrel(.L%d)\n", VALUE);          \
1794   } while (0)
1795
1796 /* This is how to output an element of a case-vector that is absolute.
1797    (Ia64 does not use such vectors, but we must define this macro anyway.)  */
1798
1799 #define ASM_OUTPUT_ADDR_VEC_ELT(STREAM, VALUE) gcc_unreachable ()
1800
1801 /* Jump tables only need 8 byte alignment.  */
1802
1803 #define ADDR_VEC_ALIGN(ADDR_VEC) 3
1804
1805 \f
1806 /* Assembler Commands for Exception Regions.  */
1807
1808 /* Select a format to encode pointers in exception handling data.  CODE
1809    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
1810    true if the symbol may be affected by dynamic relocations.  */
1811 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE,GLOBAL)       \
1812   (((CODE) == 1 ? DW_EH_PE_textrel : DW_EH_PE_datarel)  \
1813    | ((GLOBAL) ? DW_EH_PE_indirect : 0)                 \
1814    | (TARGET_ILP32 ? DW_EH_PE_udata4 : DW_EH_PE_udata8))
1815
1816 /* Handle special EH pointer encodings.  Absolute, pc-relative, and
1817    indirect are handled automatically.  */
1818 #define ASM_MAYBE_OUTPUT_ENCODED_ADDR_RTX(FILE, ENCODING, SIZE, ADDR, DONE) \
1819   do {                                                                  \
1820     const char *reltag = NULL;                                          \
1821     if (((ENCODING) & 0xF0) == DW_EH_PE_textrel)                        \
1822       reltag = "@segrel(";                                              \
1823     else if (((ENCODING) & 0xF0) == DW_EH_PE_datarel)                   \
1824       reltag = "@gprel(";                                               \
1825     if (reltag)                                                         \
1826       {                                                                 \
1827         fputs (integer_asm_op (SIZE, FALSE), FILE);                     \
1828         fputs (reltag, FILE);                                           \
1829         assemble_name (FILE, XSTR (ADDR, 0));                           \
1830         fputc (')', FILE);                                              \
1831         goto DONE;                                                      \
1832       }                                                                 \
1833   } while (0)
1834
1835 \f
1836 /* Assembler Commands for Alignment.  */
1837
1838 /* ??? Investigate.  */
1839
1840 /* The alignment (log base 2) to put in front of LABEL, which follows
1841    a BARRIER.  */
1842
1843 /* #define LABEL_ALIGN_AFTER_BARRIER(LABEL) */
1844
1845 /* The desired alignment for the location counter at the beginning
1846    of a loop.  */
1847
1848 /* #define LOOP_ALIGN(LABEL) */
1849
1850 /* Define this macro if `ASM_OUTPUT_SKIP' should not be used in the text
1851    section because it fails put zeros in the bytes that are skipped.  */
1852
1853 #define ASM_NO_SKIP_IN_TEXT 1
1854
1855 /* A C statement to output to the stdio stream STREAM an assembler command to
1856    advance the location counter to a multiple of 2 to the POWER bytes.  */
1857
1858 #define ASM_OUTPUT_ALIGN(STREAM, POWER) \
1859   fprintf (STREAM, "\t.align %d\n", 1<<(POWER))
1860
1861 \f
1862 /* Macros Affecting all Debug Formats.  */
1863
1864 /* This is handled in svr4.h and sysv4.h.  */
1865
1866 \f
1867 /* Specific Options for DBX Output.  */
1868
1869 /* This is handled by dbxelf.h which is included by svr4.h.  */
1870
1871 \f
1872 /* Open ended Hooks for DBX Output.  */
1873
1874 /* Likewise.  */
1875
1876 \f
1877 /* File names in DBX format.  */
1878
1879 /* Likewise.  */
1880
1881 \f
1882 /* Macros for SDB and Dwarf Output.  */
1883
1884 /* Define this macro if GCC should produce dwarf version 2 format debugging
1885    output in response to the `-g' option.  */
1886
1887 #define DWARF2_DEBUGGING_INFO 1
1888
1889 #define DWARF2_ASM_LINE_DEBUG_INFO (TARGET_DWARF2_ASM)
1890
1891 /* Use tags for debug info labels, so that they don't break instruction
1892    bundles.  This also avoids getting spurious DV warnings from the
1893    assembler.  This is similar to (*targetm.asm_out.internal_label), except that we
1894    add brackets around the label.  */
1895
1896 #define ASM_OUTPUT_DEBUG_LABEL(FILE, PREFIX, NUM) \
1897   fprintf (FILE, TARGET_GNU_AS ? "[.%s%d:]\n" : ".%s%d:\n", PREFIX, NUM)
1898
1899 /* Use section-relative relocations for debugging offsets.  Unlike other
1900    targets that fake this by putting the section VMA at 0, IA-64 has
1901    proper relocations for them.  */
1902 #define ASM_OUTPUT_DWARF_OFFSET(FILE, SIZE, LABEL)      \
1903   do {                                                  \
1904     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1905     fputs ("@secrel(", FILE);                           \
1906     assemble_name (FILE, LABEL);                        \
1907     fputc (')', FILE);                                  \
1908   } while (0)
1909
1910 /* Emit a PC-relative relocation.  */
1911 #define ASM_OUTPUT_DWARF_PCREL(FILE, SIZE, LABEL)       \
1912   do {                                                  \
1913     fputs (integer_asm_op (SIZE, FALSE), FILE);         \
1914     fputs ("@pcrel(", FILE);                            \
1915     assemble_name (FILE, LABEL);                        \
1916     fputc (')', FILE);                                  \
1917   } while (0)
1918 \f
1919 /* Register Renaming Parameters.  */
1920
1921 /* A C expression that is nonzero if hard register number REGNO2 can be
1922    considered for use as a rename register for REGNO1 */
1923
1924 #define HARD_REGNO_RENAME_OK(REGNO1,REGNO2) \
1925   ia64_hard_regno_rename_ok((REGNO1), (REGNO2))
1926
1927 \f
1928 /* Miscellaneous Parameters.  */
1929
1930 /* Flag to mark data that is in the small address area (addressable
1931    via "addl", that is, within a 2MByte offset of 0.  */
1932 #define SYMBOL_FLAG_SMALL_ADDR          (SYMBOL_FLAG_MACH_DEP << 0)
1933 #define SYMBOL_REF_SMALL_ADDR_P(X)      \
1934         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_SMALL_ADDR) != 0)
1935
1936 /* An alias for a machine mode name.  This is the machine mode that elements of
1937    a jump-table should have.  */
1938
1939 #define CASE_VECTOR_MODE ptr_mode
1940
1941 /* Define as C expression which evaluates to nonzero if the tablejump
1942    instruction expects the table to contain offsets from the address of the
1943    table.  */
1944
1945 #define CASE_VECTOR_PC_RELATIVE 1
1946
1947 /* Define this macro if operations between registers with integral mode smaller
1948    than a word are always performed on the entire register.  */
1949
1950 #define WORD_REGISTER_OPERATIONS
1951
1952 /* Define this macro to be a C expression indicating when insns that read
1953    memory in MODE, an integral mode narrower than a word, set the bits outside
1954    of MODE to be either the sign-extension or the zero-extension of the data
1955    read.  */
1956
1957 #define LOAD_EXTEND_OP(MODE) ZERO_EXTEND
1958
1959 /* The maximum number of bytes that a single instruction can move quickly from
1960    memory to memory.  */
1961 #define MOVE_MAX 8
1962
1963 /* A C expression which is nonzero if on this machine it is safe to "convert"
1964    an integer of INPREC bits to one of OUTPREC bits (where OUTPREC is smaller
1965    than INPREC) by merely operating on it as if it had only OUTPREC bits.  */
1966
1967 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1968
1969 /* A C expression describing the value returned by a comparison operator with
1970    an integral mode and stored by a store-flag instruction (`sCOND') when the
1971    condition is true.  */
1972
1973 /* ??? Investigate using STORE_FLAG_VALUE of -1 instead of 1.  */
1974
1975 /* An alias for the machine mode for pointers.  */
1976
1977 /* ??? This would change if we had ILP32 support.  */
1978
1979 #define Pmode DImode
1980
1981 /* An alias for the machine mode used for memory references to functions being
1982    called, in `call' RTL expressions.  */
1983
1984 #define FUNCTION_MODE Pmode
1985
1986 /* Define this macro to handle System V style pragmas: #pragma pack and
1987    #pragma weak.  Note, #pragma weak will only be supported if SUPPORT_WEAK is
1988    defined.  */
1989
1990 /* If this architecture supports prefetch, define this to be the number of
1991    prefetch commands that can be executed in parallel.
1992
1993    ??? This number is bogus and needs to be replaced before the value is
1994    actually used in optimizations.  */
1995
1996 #define SIMULTANEOUS_PREFETCHES 6
1997
1998 /* If this architecture supports prefetch, define this to be the size of
1999    the cache line that is prefetched.  */
2000
2001 #define PREFETCH_BLOCK 32
2002
2003 #define HANDLE_SYSV_PRAGMA 1
2004
2005 /* A C expression for the maximum number of instructions to execute via
2006    conditional execution instructions instead of a branch.  A value of
2007    BRANCH_COST+1 is the default if the machine does not use
2008    cc0, and 1 if it does use cc0.  */
2009 /* ??? Investigate.  */
2010 #define MAX_CONDITIONAL_EXECUTE 12
2011
2012 extern int ia64_final_schedule;
2013
2014 #define TARGET_UNWIND_INFO      1
2015
2016 #define EH_RETURN_DATA_REGNO(N) ((N) < 4 ? (N) + 15 : INVALID_REGNUM)
2017
2018 /* This function contains machine specific function data.  */
2019 struct machine_function GTY(())
2020 {
2021   /* The new stack pointer when unwinding from EH.  */
2022   rtx ia64_eh_epilogue_sp;
2023
2024   /* The new bsp value when unwinding from EH.  */
2025   rtx ia64_eh_epilogue_bsp;
2026
2027   /* The GP value save register.  */
2028   rtx ia64_gp_save;
2029
2030   /* The number of varargs registers to save.  */
2031   int n_varargs;
2032
2033   /* The number of the next unwind state to copy.  */
2034   int state_num;
2035 };
2036
2037 #define DONT_USE_BUILTIN_SETJMP
2038
2039 /* Output any profiling code before the prologue.  */
2040
2041 #undef  PROFILE_BEFORE_PROLOGUE
2042 #define PROFILE_BEFORE_PROLOGUE 1
2043
2044 /* Initialize library function table. */
2045 #undef TARGET_INIT_LIBFUNCS
2046 #define TARGET_INIT_LIBFUNCS ia64_init_libfuncs
2047 \f
2048
2049 /* Switch on code for querying unit reservations.  */
2050 #define CPU_UNITS_QUERY 1
2051
2052 /* End of ia64.h */