OSDN Git Service

* config/i386/i386.h: Fix whitespace issues.
[pf3gnuchains/gcc-fork.git] / gcc / config / i386 / i386.h
1 /* Definitions of target machine for GCC for IA-32.
2    Copyright (C) 1988, 1992, 1994, 1995, 1996, 1997, 1998, 1999, 2000,
3    2001, 2002, 2003, 2004, 2005, 2006, 2007
4    Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify
9 it under the terms of the GNU General Public License as published by
10 the Free Software Foundation; either version 3, or (at your option)
11 any later version.
12
13 GCC is distributed in the hope that it will be useful,
14 but WITHOUT ANY WARRANTY; without even the implied warranty of
15 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
16 GNU General Public License for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING3.  If not see
20 <http://www.gnu.org/licenses/>.  */
21
22 /* The purpose of this file is to define the characteristics of the i386,
23    independent of assembler syntax or operating system.
24
25    Three other files build on this one to describe a specific assembler syntax:
26    bsd386.h, att386.h, and sun386.h.
27
28    The actual tm.h file for a particular system should include
29    this file, and then the file for the appropriate assembler syntax.
30
31    Many macros that specify assembler syntax are omitted entirely from
32    this file because they really belong in the files for particular
33    assemblers.  These include RP, IP, LPREFIX, PUT_OP_SIZE, USE_STAR,
34    ADDR_BEG, ADDR_END, PRINT_IREG, PRINT_SCALE, PRINT_B_I_S, and many
35    that start with ASM_ or end in ASM_OP.  */
36
37 /* Redefines for option macros.  */
38
39 #define TARGET_64BIT    OPTION_ISA_64BIT
40 #define TARGET_MMX      OPTION_ISA_MMX
41 #define TARGET_3DNOW    OPTION_ISA_3DNOW
42 #define TARGET_3DNOW_A  OPTION_ISA_3DNOW_A
43 #define TARGET_SSE      OPTION_ISA_SSE
44 #define TARGET_SSE2     OPTION_ISA_SSE2
45 #define TARGET_SSE3     OPTION_ISA_SSE3
46 #define TARGET_SSSE3    OPTION_ISA_SSSE3
47 #define TARGET_SSE4_1   OPTION_ISA_SSE4_1
48 #define TARGET_SSE4_2   OPTION_ISA_SSE4_2
49 #define TARGET_AVX      OPTION_ISA_AVX
50 #define TARGET_FMA      OPTION_ISA_FMA
51 #define TARGET_SSE4A    OPTION_ISA_SSE4A
52 #define TARGET_SSE5     OPTION_ISA_SSE5
53 #define TARGET_ROUND    OPTION_ISA_ROUND
54 #define TARGET_ABM      OPTION_ISA_ABM
55 #define TARGET_POPCNT   OPTION_ISA_POPCNT
56 #define TARGET_SAHF     OPTION_ISA_SAHF
57 #define TARGET_AES      OPTION_ISA_AES
58 #define TARGET_PCLMUL   OPTION_ISA_PCLMUL
59 #define TARGET_CMPXCHG16B OPTION_ISA_CX16
60
61
62 /* SSE5 and SSE4.1 define the same round instructions */
63 #define OPTION_MASK_ISA_ROUND   (OPTION_MASK_ISA_SSE4_1 | OPTION_MASK_ISA_SSE5)
64 #define OPTION_ISA_ROUND        ((ix86_isa_flags & OPTION_MASK_ISA_ROUND) != 0)
65
66 #include "config/vxworks-dummy.h"
67
68 /* Algorithm to expand string function with.  */
69 enum stringop_alg
70 {
71    no_stringop,
72    libcall,
73    rep_prefix_1_byte,
74    rep_prefix_4_byte,
75    rep_prefix_8_byte,
76    loop_1_byte,
77    loop,
78    unrolled_loop
79 };
80
81 #define NAX_STRINGOP_ALGS 4
82
83 /* Specify what algorithm to use for stringops on known size.
84    When size is unknown, the UNKNOWN_SIZE alg is used.  When size is
85    known at compile time or estimated via feedback, the SIZE array
86    is walked in order until MAX is greater then the estimate (or -1
87    means infinity).  Corresponding ALG is used then.
88    For example initializer:
89     {{256, loop}, {-1, rep_prefix_4_byte}}
90    will use loop for blocks smaller or equal to 256 bytes, rep prefix will
91    be used otherwise.  */
92 struct stringop_algs
93 {
94   const enum stringop_alg unknown_size;
95   const struct stringop_strategy {
96     const int max;
97     const enum stringop_alg alg;
98   } size [NAX_STRINGOP_ALGS];
99 };
100
101 /* Define the specific costs for a given cpu */
102
103 struct processor_costs {
104   const int add;                /* cost of an add instruction */
105   const int lea;                /* cost of a lea instruction */
106   const int shift_var;          /* variable shift costs */
107   const int shift_const;        /* constant shift costs */
108   const int mult_init[5];       /* cost of starting a multiply
109                                    in QImode, HImode, SImode, DImode, TImode*/
110   const int mult_bit;           /* cost of multiply per each bit set */
111   const int divide[5];          /* cost of a divide/mod
112                                    in QImode, HImode, SImode, DImode, TImode*/
113   int movsx;                    /* The cost of movsx operation.  */
114   int movzx;                    /* The cost of movzx operation.  */
115   const int large_insn;         /* insns larger than this cost more */
116   const int move_ratio;         /* The threshold of number of scalar
117                                    memory-to-memory move insns.  */
118   const int movzbl_load;        /* cost of loading using movzbl */
119   const int int_load[3];        /* cost of loading integer registers
120                                    in QImode, HImode and SImode relative
121                                    to reg-reg move (2).  */
122   const int int_store[3];       /* cost of storing integer register
123                                    in QImode, HImode and SImode */
124   const int fp_move;            /* cost of reg,reg fld/fst */
125   const int fp_load[3];         /* cost of loading FP register
126                                    in SFmode, DFmode and XFmode */
127   const int fp_store[3];        /* cost of storing FP register
128                                    in SFmode, DFmode and XFmode */
129   const int mmx_move;           /* cost of moving MMX register.  */
130   const int mmx_load[2];        /* cost of loading MMX register
131                                    in SImode and DImode */
132   const int mmx_store[2];       /* cost of storing MMX register
133                                    in SImode and DImode */
134   const int sse_move;           /* cost of moving SSE register.  */
135   const int sse_load[3];        /* cost of loading SSE register
136                                    in SImode, DImode and TImode*/
137   const int sse_store[3];       /* cost of storing SSE register
138                                    in SImode, DImode and TImode*/
139   const int mmxsse_to_integer;  /* cost of moving mmxsse register to
140                                    integer and vice versa.  */
141   const int l1_cache_size;      /* size of l1 cache, in kilobytes.  */
142   const int l2_cache_size;      /* size of l2 cache, in kilobytes.  */
143   const int prefetch_block;     /* bytes moved to cache for prefetch.  */
144   const int simultaneous_prefetches; /* number of parallel prefetch
145                                    operations.  */
146   const int branch_cost;        /* Default value for BRANCH_COST.  */
147   const int fadd;               /* cost of FADD and FSUB instructions.  */
148   const int fmul;               /* cost of FMUL instruction.  */
149   const int fdiv;               /* cost of FDIV instruction.  */
150   const int fabs;               /* cost of FABS instruction.  */
151   const int fchs;               /* cost of FCHS instruction.  */
152   const int fsqrt;              /* cost of FSQRT instruction.  */
153                                 /* Specify what algorithm
154                                    to use for stringops on unknown size.  */
155   struct stringop_algs memcpy[2], memset[2];
156   const int scalar_stmt_cost;   /* Cost of any scalar operation, excluding
157                                    load and store.  */
158   const int scalar_load_cost;   /* Cost of scalar load.  */
159   const int scalar_store_cost;  /* Cost of scalar store.  */
160   const int vec_stmt_cost;      /* Cost of any vector operation, excluding
161                                    load, store, vector-to-scalar and
162                                    scalar-to-vector operation.  */
163   const int vec_to_scalar_cost;    /* Cost of vect-to-scalar operation.  */
164   const int scalar_to_vec_cost;    /* Cost of scalar-to-vector operation.  */
165   const int vec_align_load_cost;   /* Cost of aligned vector load.  */
166   const int vec_unalign_load_cost; /* Cost of unaligned vector load.  */
167   const int vec_store_cost;        /* Cost of vector store.  */
168   const int cond_taken_branch_cost;    /* Cost of taken branch for vectorizer
169                                           cost model.  */
170   const int cond_not_taken_branch_cost;/* Cost of not taken branch for
171                                           vectorizer cost model.  */
172 };
173
174 extern const struct processor_costs *ix86_cost;
175 extern const struct processor_costs ix86_size_cost;
176
177 #define ix86_cur_cost() \
178   (optimize_insn_for_size_p () ? &ix86_size_cost: ix86_cost)
179
180 /* Macros used in the machine description to test the flags.  */
181
182 /* configure can arrange to make this 2, to force a 486.  */
183
184 #ifndef TARGET_CPU_DEFAULT
185 #define TARGET_CPU_DEFAULT TARGET_CPU_DEFAULT_generic
186 #endif
187
188 #ifndef TARGET_FPMATH_DEFAULT
189 #define TARGET_FPMATH_DEFAULT \
190   (TARGET_64BIT && TARGET_SSE ? FPMATH_SSE : FPMATH_387)
191 #endif
192
193 #define TARGET_FLOAT_RETURNS_IN_80387 TARGET_FLOAT_RETURNS
194
195 /* 64bit Sledgehammer mode.  For libgcc2 we make sure this is a
196    compile-time constant.  */
197 #ifdef IN_LIBGCC2
198 #undef TARGET_64BIT
199 #ifdef __x86_64__
200 #define TARGET_64BIT 1
201 #else
202 #define TARGET_64BIT 0
203 #endif
204 #else
205 #ifndef TARGET_BI_ARCH
206 #undef TARGET_64BIT
207 #if TARGET_64BIT_DEFAULT
208 #define TARGET_64BIT 1
209 #else
210 #define TARGET_64BIT 0
211 #endif
212 #endif
213 #endif
214
215 #define HAS_LONG_COND_BRANCH 1
216 #define HAS_LONG_UNCOND_BRANCH 1
217
218 #define TARGET_386 (ix86_tune == PROCESSOR_I386)
219 #define TARGET_486 (ix86_tune == PROCESSOR_I486)
220 #define TARGET_PENTIUM (ix86_tune == PROCESSOR_PENTIUM)
221 #define TARGET_PENTIUMPRO (ix86_tune == PROCESSOR_PENTIUMPRO)
222 #define TARGET_GEODE (ix86_tune == PROCESSOR_GEODE)
223 #define TARGET_K6 (ix86_tune == PROCESSOR_K6)
224 #define TARGET_ATHLON (ix86_tune == PROCESSOR_ATHLON)
225 #define TARGET_PENTIUM4 (ix86_tune == PROCESSOR_PENTIUM4)
226 #define TARGET_K8 (ix86_tune == PROCESSOR_K8)
227 #define TARGET_ATHLON_K8 (TARGET_K8 || TARGET_ATHLON)
228 #define TARGET_NOCONA (ix86_tune == PROCESSOR_NOCONA)
229 #define TARGET_CORE2 (ix86_tune == PROCESSOR_CORE2)
230 #define TARGET_GENERIC32 (ix86_tune == PROCESSOR_GENERIC32)
231 #define TARGET_GENERIC64 (ix86_tune == PROCESSOR_GENERIC64)
232 #define TARGET_GENERIC (TARGET_GENERIC32 || TARGET_GENERIC64)
233 #define TARGET_AMDFAM10 (ix86_tune == PROCESSOR_AMDFAM10)
234
235 /* Feature tests against the various tunings.  */
236 enum ix86_tune_indices {
237   X86_TUNE_USE_LEAVE,
238   X86_TUNE_PUSH_MEMORY,
239   X86_TUNE_ZERO_EXTEND_WITH_AND,
240   X86_TUNE_USE_BIT_TEST,
241   X86_TUNE_UNROLL_STRLEN,
242   X86_TUNE_DEEP_BRANCH_PREDICTION,
243   X86_TUNE_BRANCH_PREDICTION_HINTS,
244   X86_TUNE_DOUBLE_WITH_ADD,
245   X86_TUNE_USE_SAHF,
246   X86_TUNE_MOVX,
247   X86_TUNE_PARTIAL_REG_STALL,
248   X86_TUNE_PARTIAL_FLAG_REG_STALL,
249   X86_TUNE_USE_HIMODE_FIOP,
250   X86_TUNE_USE_SIMODE_FIOP,
251   X86_TUNE_USE_MOV0,
252   X86_TUNE_USE_CLTD,
253   X86_TUNE_USE_XCHGB,
254   X86_TUNE_SPLIT_LONG_MOVES,
255   X86_TUNE_READ_MODIFY_WRITE,
256   X86_TUNE_READ_MODIFY,
257   X86_TUNE_PROMOTE_QIMODE,
258   X86_TUNE_FAST_PREFIX,
259   X86_TUNE_SINGLE_STRINGOP,
260   X86_TUNE_QIMODE_MATH,
261   X86_TUNE_HIMODE_MATH,
262   X86_TUNE_PROMOTE_QI_REGS,
263   X86_TUNE_PROMOTE_HI_REGS,
264   X86_TUNE_ADD_ESP_4,
265   X86_TUNE_ADD_ESP_8,
266   X86_TUNE_SUB_ESP_4,
267   X86_TUNE_SUB_ESP_8,
268   X86_TUNE_INTEGER_DFMODE_MOVES,
269   X86_TUNE_PARTIAL_REG_DEPENDENCY,
270   X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY,
271   X86_TUNE_SSE_UNALIGNED_MOVE_OPTIMAL,
272   X86_TUNE_SSE_SPLIT_REGS,
273   X86_TUNE_SSE_TYPELESS_STORES,
274   X86_TUNE_SSE_LOAD0_BY_PXOR,
275   X86_TUNE_MEMORY_MISMATCH_STALL,
276   X86_TUNE_PROLOGUE_USING_MOVE,
277   X86_TUNE_EPILOGUE_USING_MOVE,
278   X86_TUNE_SHIFT1,
279   X86_TUNE_USE_FFREEP,
280   X86_TUNE_INTER_UNIT_MOVES,
281   X86_TUNE_INTER_UNIT_CONVERSIONS,
282   X86_TUNE_FOUR_JUMP_LIMIT,
283   X86_TUNE_SCHEDULE,
284   X86_TUNE_USE_BT,
285   X86_TUNE_USE_INCDEC,
286   X86_TUNE_PAD_RETURNS,
287   X86_TUNE_EXT_80387_CONSTANTS,
288   X86_TUNE_SHORTEN_X87_SSE,
289   X86_TUNE_AVOID_VECTOR_DECODE,
290   X86_TUNE_PROMOTE_HIMODE_IMUL,
291   X86_TUNE_SLOW_IMUL_IMM32_MEM,
292   X86_TUNE_SLOW_IMUL_IMM8,
293   X86_TUNE_MOVE_M1_VIA_OR,
294   X86_TUNE_NOT_UNPAIRABLE,
295   X86_TUNE_NOT_VECTORMODE,
296   X86_TUNE_USE_VECTOR_CONVERTS,
297   X86_TUNE_FUSE_CMP_AND_BRANCH,
298
299   X86_TUNE_LAST
300 };
301
302 extern unsigned char ix86_tune_features[X86_TUNE_LAST];
303
304 #define TARGET_USE_LEAVE        ix86_tune_features[X86_TUNE_USE_LEAVE]
305 #define TARGET_PUSH_MEMORY      ix86_tune_features[X86_TUNE_PUSH_MEMORY]
306 #define TARGET_ZERO_EXTEND_WITH_AND \
307         ix86_tune_features[X86_TUNE_ZERO_EXTEND_WITH_AND]
308 #define TARGET_USE_BIT_TEST     ix86_tune_features[X86_TUNE_USE_BIT_TEST]
309 #define TARGET_UNROLL_STRLEN    ix86_tune_features[X86_TUNE_UNROLL_STRLEN]
310 #define TARGET_DEEP_BRANCH_PREDICTION \
311         ix86_tune_features[X86_TUNE_DEEP_BRANCH_PREDICTION]
312 #define TARGET_BRANCH_PREDICTION_HINTS \
313         ix86_tune_features[X86_TUNE_BRANCH_PREDICTION_HINTS]
314 #define TARGET_DOUBLE_WITH_ADD  ix86_tune_features[X86_TUNE_DOUBLE_WITH_ADD]
315 #define TARGET_USE_SAHF         ix86_tune_features[X86_TUNE_USE_SAHF]
316 #define TARGET_MOVX             ix86_tune_features[X86_TUNE_MOVX]
317 #define TARGET_PARTIAL_REG_STALL ix86_tune_features[X86_TUNE_PARTIAL_REG_STALL]
318 #define TARGET_PARTIAL_FLAG_REG_STALL \
319         ix86_tune_features[X86_TUNE_PARTIAL_FLAG_REG_STALL]
320 #define TARGET_USE_HIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_HIMODE_FIOP]
321 #define TARGET_USE_SIMODE_FIOP  ix86_tune_features[X86_TUNE_USE_SIMODE_FIOP]
322 #define TARGET_USE_MOV0         ix86_tune_features[X86_TUNE_USE_MOV0]
323 #define TARGET_USE_CLTD         ix86_tune_features[X86_TUNE_USE_CLTD]
324 #define TARGET_USE_XCHGB        ix86_tune_features[X86_TUNE_USE_XCHGB]
325 #define TARGET_SPLIT_LONG_MOVES ix86_tune_features[X86_TUNE_SPLIT_LONG_MOVES]
326 #define TARGET_READ_MODIFY_WRITE ix86_tune_features[X86_TUNE_READ_MODIFY_WRITE]
327 #define TARGET_READ_MODIFY      ix86_tune_features[X86_TUNE_READ_MODIFY]
328 #define TARGET_PROMOTE_QImode   ix86_tune_features[X86_TUNE_PROMOTE_QIMODE]
329 #define TARGET_FAST_PREFIX      ix86_tune_features[X86_TUNE_FAST_PREFIX]
330 #define TARGET_SINGLE_STRINGOP  ix86_tune_features[X86_TUNE_SINGLE_STRINGOP]
331 #define TARGET_QIMODE_MATH      ix86_tune_features[X86_TUNE_QIMODE_MATH]
332 #define TARGET_HIMODE_MATH      ix86_tune_features[X86_TUNE_HIMODE_MATH]
333 #define TARGET_PROMOTE_QI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_QI_REGS]
334 #define TARGET_PROMOTE_HI_REGS  ix86_tune_features[X86_TUNE_PROMOTE_HI_REGS]
335 #define TARGET_ADD_ESP_4        ix86_tune_features[X86_TUNE_ADD_ESP_4]
336 #define TARGET_ADD_ESP_8        ix86_tune_features[X86_TUNE_ADD_ESP_8]
337 #define TARGET_SUB_ESP_4        ix86_tune_features[X86_TUNE_SUB_ESP_4]
338 #define TARGET_SUB_ESP_8        ix86_tune_features[X86_TUNE_SUB_ESP_8]
339 #define TARGET_INTEGER_DFMODE_MOVES \
340         ix86_tune_features[X86_TUNE_INTEGER_DFMODE_MOVES]
341 #define TARGET_PARTIAL_REG_DEPENDENCY \
342         ix86_tune_features[X86_TUNE_PARTIAL_REG_DEPENDENCY]
343 #define TARGET_SSE_PARTIAL_REG_DEPENDENCY \
344         ix86_tune_features[X86_TUNE_SSE_PARTIAL_REG_DEPENDENCY]
345 #define TARGET_SSE_UNALIGNED_MOVE_OPTIMAL \
346         ix86_tune_features[X86_TUNE_SSE_UNALIGNED_MOVE_OPTIMAL]
347 #define TARGET_SSE_SPLIT_REGS   ix86_tune_features[X86_TUNE_SSE_SPLIT_REGS]
348 #define TARGET_SSE_TYPELESS_STORES \
349         ix86_tune_features[X86_TUNE_SSE_TYPELESS_STORES]
350 #define TARGET_SSE_LOAD0_BY_PXOR ix86_tune_features[X86_TUNE_SSE_LOAD0_BY_PXOR]
351 #define TARGET_MEMORY_MISMATCH_STALL \
352         ix86_tune_features[X86_TUNE_MEMORY_MISMATCH_STALL]
353 #define TARGET_PROLOGUE_USING_MOVE \
354         ix86_tune_features[X86_TUNE_PROLOGUE_USING_MOVE]
355 #define TARGET_EPILOGUE_USING_MOVE \
356         ix86_tune_features[X86_TUNE_EPILOGUE_USING_MOVE]
357 #define TARGET_SHIFT1           ix86_tune_features[X86_TUNE_SHIFT1]
358 #define TARGET_USE_FFREEP       ix86_tune_features[X86_TUNE_USE_FFREEP]
359 #define TARGET_INTER_UNIT_MOVES ix86_tune_features[X86_TUNE_INTER_UNIT_MOVES]
360 #define TARGET_INTER_UNIT_CONVERSIONS\
361         ix86_tune_features[X86_TUNE_INTER_UNIT_CONVERSIONS]
362 #define TARGET_FOUR_JUMP_LIMIT  ix86_tune_features[X86_TUNE_FOUR_JUMP_LIMIT]
363 #define TARGET_SCHEDULE         ix86_tune_features[X86_TUNE_SCHEDULE]
364 #define TARGET_USE_BT           ix86_tune_features[X86_TUNE_USE_BT]
365 #define TARGET_USE_INCDEC       ix86_tune_features[X86_TUNE_USE_INCDEC]
366 #define TARGET_PAD_RETURNS      ix86_tune_features[X86_TUNE_PAD_RETURNS]
367 #define TARGET_EXT_80387_CONSTANTS \
368         ix86_tune_features[X86_TUNE_EXT_80387_CONSTANTS]
369 #define TARGET_SHORTEN_X87_SSE  ix86_tune_features[X86_TUNE_SHORTEN_X87_SSE]
370 #define TARGET_AVOID_VECTOR_DECODE \
371         ix86_tune_features[X86_TUNE_AVOID_VECTOR_DECODE]
372 #define TARGET_TUNE_PROMOTE_HIMODE_IMUL \
373         ix86_tune_features[X86_TUNE_PROMOTE_HIMODE_IMUL]
374 #define TARGET_SLOW_IMUL_IMM32_MEM \
375         ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM32_MEM]
376 #define TARGET_SLOW_IMUL_IMM8   ix86_tune_features[X86_TUNE_SLOW_IMUL_IMM8]
377 #define TARGET_MOVE_M1_VIA_OR   ix86_tune_features[X86_TUNE_MOVE_M1_VIA_OR]
378 #define TARGET_NOT_UNPAIRABLE   ix86_tune_features[X86_TUNE_NOT_UNPAIRABLE]
379 #define TARGET_NOT_VECTORMODE   ix86_tune_features[X86_TUNE_NOT_VECTORMODE]
380 #define TARGET_USE_VECTOR_CONVERTS \
381         ix86_tune_features[X86_TUNE_USE_VECTOR_CONVERTS]
382 #define TARGET_FUSE_CMP_AND_BRANCH \
383         ix86_tune_features[X86_TUNE_FUSE_CMP_AND_BRANCH]
384
385 /* Feature tests against the various architecture variations.  */
386 enum ix86_arch_indices {
387   X86_ARCH_CMOVE,               /* || TARGET_SSE */
388   X86_ARCH_CMPXCHG,
389   X86_ARCH_CMPXCHG8B,
390   X86_ARCH_XADD,
391   X86_ARCH_BSWAP,
392
393   X86_ARCH_LAST
394 };
395
396 extern unsigned char ix86_arch_features[X86_ARCH_LAST];
397
398 #define TARGET_CMOVE            ix86_arch_features[X86_ARCH_CMOVE]
399 #define TARGET_CMPXCHG          ix86_arch_features[X86_ARCH_CMPXCHG]
400 #define TARGET_CMPXCHG8B        ix86_arch_features[X86_ARCH_CMPXCHG8B]
401 #define TARGET_XADD             ix86_arch_features[X86_ARCH_XADD]
402 #define TARGET_BSWAP            ix86_arch_features[X86_ARCH_BSWAP]
403
404 #define TARGET_FISTTP           (TARGET_SSE3 && TARGET_80387)
405
406 extern int x86_prefetch_sse;
407
408 #define TARGET_PREFETCH_SSE     x86_prefetch_sse
409
410 #define ASSEMBLER_DIALECT       (ix86_asm_dialect)
411
412 #define TARGET_SSE_MATH         ((ix86_fpmath & FPMATH_SSE) != 0)
413 #define TARGET_MIX_SSE_I387 \
414  ((ix86_fpmath & (FPMATH_SSE | FPMATH_387)) == (FPMATH_SSE | FPMATH_387))
415
416 #define TARGET_GNU_TLS          (ix86_tls_dialect == TLS_DIALECT_GNU)
417 #define TARGET_GNU2_TLS         (ix86_tls_dialect == TLS_DIALECT_GNU2)
418 #define TARGET_ANY_GNU_TLS      (TARGET_GNU_TLS || TARGET_GNU2_TLS)
419 #define TARGET_SUN_TLS          (ix86_tls_dialect == TLS_DIALECT_SUN)
420
421 extern int ix86_isa_flags;
422
423 #ifndef TARGET_64BIT_DEFAULT
424 #define TARGET_64BIT_DEFAULT 0
425 #endif
426 #ifndef TARGET_TLS_DIRECT_SEG_REFS_DEFAULT
427 #define TARGET_TLS_DIRECT_SEG_REFS_DEFAULT 0
428 #endif
429
430 /* Fence to use after loop using storent.  */
431
432 extern tree x86_mfence;
433 #define FENCE_FOLLOWING_MOVNT x86_mfence
434
435 /* Once GDB has been enhanced to deal with functions without frame
436    pointers, we can change this to allow for elimination of
437    the frame pointer in leaf functions.  */
438 #define TARGET_DEFAULT 0
439
440 /* Extra bits to force.  */
441 #define TARGET_SUBTARGET_DEFAULT 0
442 #define TARGET_SUBTARGET_ISA_DEFAULT 0
443
444 /* Extra bits to force on w/ 32-bit mode.  */
445 #define TARGET_SUBTARGET32_DEFAULT 0
446 #define TARGET_SUBTARGET32_ISA_DEFAULT 0
447
448 /* Extra bits to force on w/ 64-bit mode.  */
449 #define TARGET_SUBTARGET64_DEFAULT 0
450 #define TARGET_SUBTARGET64_ISA_DEFAULT 0
451
452 /* This is not really a target flag, but is done this way so that
453    it's analogous to similar code for Mach-O on PowerPC.  darwin.h
454    redefines this to 1.  */
455 #define TARGET_MACHO 0
456
457 /* Likewise, for the Windows 64-bit ABI.  */
458 #define TARGET_64BIT_MS_ABI (TARGET_64BIT && ix86_cfun_abi () == MS_ABI)
459
460 /* Available call abi.  */
461 enum calling_abi
462 {
463   SYSV_ABI = 0,
464   MS_ABI = 1
465 };
466
467 /* The default abi form used by target.  */
468 #define DEFAULT_ABI SYSV_ABI
469
470 /* Subtargets may reset this to 1 in order to enable 96-bit long double
471    with the rounding mode forced to 53 bits.  */
472 #define TARGET_96_ROUND_53_LONG_DOUBLE 0
473
474 /* Sometimes certain combinations of command options do not make
475    sense on a particular target machine.  You can define a macro
476    `OVERRIDE_OPTIONS' to take account of this.  This macro, if
477    defined, is executed once just after all the command options have
478    been parsed.
479
480    Don't use this macro to turn on various extra optimizations for
481    `-O'.  That is what `OPTIMIZATION_OPTIONS' is for.  */
482
483 #define OVERRIDE_OPTIONS override_options (true)
484
485 /* Define this to change the optimizations performed by default.  */
486 #define OPTIMIZATION_OPTIONS(LEVEL, SIZE) \
487   optimization_options ((LEVEL), (SIZE))
488
489 /* -march=native handling only makes sense with compiler running on
490    an x86 or x86_64 chip.  If changing this condition, also change
491    the condition in driver-i386.c.  */
492 #if defined(__i386__) || defined(__x86_64__)
493 /* In driver-i386.c.  */
494 extern const char *host_detect_local_cpu (int argc, const char **argv);
495 #define EXTRA_SPEC_FUNCTIONS \
496   { "local_cpu_detect", host_detect_local_cpu },
497 #define HAVE_LOCAL_CPU_DETECT
498 #endif
499
500 #if TARGET_64BIT_DEFAULT
501 #define OPT_ARCH64 "!m32"
502 #define OPT_ARCH32 "m32"
503 #else
504 #define OPT_ARCH64 "m64"
505 #define OPT_ARCH32 "!m64"
506 #endif
507
508 /* Support for configure-time defaults of some command line options.
509    The order here is important so that -march doesn't squash the
510    tune or cpu values.  */
511 #define OPTION_DEFAULT_SPECS                                       \
512   {"tune", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" }, \
513   {"tune_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
514   {"tune_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
515   {"cpu", "%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}" },  \
516   {"cpu_32", "%{" OPT_ARCH32 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
517   {"cpu_64", "%{" OPT_ARCH64 ":%{!mtune=*:%{!mcpu=*:%{!march=*:-mtune=%(VALUE)}}}}" }, \
518   {"arch", "%{!march=*:-march=%(VALUE)}"},                         \
519   {"arch_32", "%{" OPT_ARCH32 ":%{!march=*:-march=%(VALUE)}}"},    \
520   {"arch_64", "%{" OPT_ARCH64 ":%{!march=*:-march=%(VALUE)}}"},
521
522 /* Specs for the compiler proper */
523
524 #ifndef CC1_CPU_SPEC
525 #define CC1_CPU_SPEC_1 "\
526 %{mcpu=*:-mtune=%* \
527 %n`-mcpu=' is deprecated. Use `-mtune=' or '-march=' instead.\n} \
528 %<mcpu=* \
529 %{mintel-syntax:-masm=intel \
530 %n`-mintel-syntax' is deprecated. Use `-masm=intel' instead.\n} \
531 %{mno-intel-syntax:-masm=att \
532 %n`-mno-intel-syntax' is deprecated. Use `-masm=att' instead.\n}"
533
534 #ifndef HAVE_LOCAL_CPU_DETECT
535 #define CC1_CPU_SPEC CC1_CPU_SPEC_1
536 #else
537 #define CC1_CPU_SPEC CC1_CPU_SPEC_1 \
538 "%{march=native:%<march=native %:local_cpu_detect(arch) \
539   %{!mtune=*:%<mtune=native %:local_cpu_detect(tune)}} \
540 %{mtune=native:%<mtune=native %:local_cpu_detect(tune)}"
541 #endif
542 #endif
543 \f
544 /* Target CPU builtins.  */
545 #define TARGET_CPU_CPP_BUILTINS() ix86_target_macros ()
546
547 /* Target Pragmas.  */
548 #define REGISTER_TARGET_PRAGMAS() ix86_register_pragmas ()
549
550 enum target_cpu_default
551 {
552   TARGET_CPU_DEFAULT_generic = 0,
553
554   TARGET_CPU_DEFAULT_i386,
555   TARGET_CPU_DEFAULT_i486,
556   TARGET_CPU_DEFAULT_pentium,
557   TARGET_CPU_DEFAULT_pentium_mmx,
558   TARGET_CPU_DEFAULT_pentiumpro,
559   TARGET_CPU_DEFAULT_pentium2,
560   TARGET_CPU_DEFAULT_pentium3,
561   TARGET_CPU_DEFAULT_pentium4,
562   TARGET_CPU_DEFAULT_pentium_m,
563   TARGET_CPU_DEFAULT_prescott,
564   TARGET_CPU_DEFAULT_nocona,
565   TARGET_CPU_DEFAULT_core2,
566
567   TARGET_CPU_DEFAULT_geode,
568   TARGET_CPU_DEFAULT_k6,
569   TARGET_CPU_DEFAULT_k6_2,
570   TARGET_CPU_DEFAULT_k6_3,
571   TARGET_CPU_DEFAULT_athlon,
572   TARGET_CPU_DEFAULT_athlon_sse,
573   TARGET_CPU_DEFAULT_k8,
574   TARGET_CPU_DEFAULT_amdfam10,
575
576   TARGET_CPU_DEFAULT_max
577 };
578
579 #ifndef CC1_SPEC
580 #define CC1_SPEC "%(cc1_cpu) "
581 #endif
582
583 /* This macro defines names of additional specifications to put in the
584    specs that can be used in various specifications like CC1_SPEC.  Its
585    definition is an initializer with a subgrouping for each command option.
586
587    Each subgrouping contains a string constant, that defines the
588    specification name, and a string constant that used by the GCC driver
589    program.
590
591    Do not define this macro if it does not need to do anything.  */
592
593 #ifndef SUBTARGET_EXTRA_SPECS
594 #define SUBTARGET_EXTRA_SPECS
595 #endif
596
597 #define EXTRA_SPECS                                                     \
598   { "cc1_cpu",  CC1_CPU_SPEC },                                         \
599   SUBTARGET_EXTRA_SPECS
600 \f
601
602 /* Set the value of FLT_EVAL_METHOD in float.h.  When using only the
603    FPU, assume that the fpcw is set to extended precision; when using
604    only SSE, rounding is correct; when using both SSE and the FPU,
605    the rounding precision is indeterminate, since either may be chosen
606    apparently at random.  */
607 #define TARGET_FLT_EVAL_METHOD \
608   (TARGET_MIX_SSE_I387 ? -1 : TARGET_SSE_MATH ? 0 : 2)
609
610 /* target machine storage layout */
611
612 #define SHORT_TYPE_SIZE 16
613 #define INT_TYPE_SIZE 32
614 #define FLOAT_TYPE_SIZE 32
615 #define LONG_TYPE_SIZE BITS_PER_WORD
616 #define DOUBLE_TYPE_SIZE 64
617 #define LONG_LONG_TYPE_SIZE 64
618 #define LONG_DOUBLE_TYPE_SIZE 80
619
620 #define WIDEST_HARDWARE_FP_SIZE LONG_DOUBLE_TYPE_SIZE
621
622 #if defined (TARGET_BI_ARCH) || TARGET_64BIT_DEFAULT
623 #define MAX_BITS_PER_WORD 64
624 #else
625 #define MAX_BITS_PER_WORD 32
626 #endif
627
628 /* Define this if most significant byte of a word is the lowest numbered.  */
629 /* That is true on the 80386.  */
630
631 #define BITS_BIG_ENDIAN 0
632
633 /* Define this if most significant byte of a word is the lowest numbered.  */
634 /* That is not true on the 80386.  */
635 #define BYTES_BIG_ENDIAN 0
636
637 /* Define this if most significant word of a multiword number is the lowest
638    numbered.  */
639 /* Not true for 80386 */
640 #define WORDS_BIG_ENDIAN 0
641
642 /* Width of a word, in units (bytes).  */
643 #define UNITS_PER_WORD          (TARGET_64BIT ? 8 : 4)
644 #ifdef IN_LIBGCC2
645 #define MIN_UNITS_PER_WORD      (TARGET_64BIT ? 8 : 4)
646 #else
647 #define MIN_UNITS_PER_WORD      4
648 #endif
649
650 /* Allocation boundary (in *bits*) for storing arguments in argument list.  */
651 #define PARM_BOUNDARY BITS_PER_WORD
652
653 /* Boundary (in *bits*) on which stack pointer should be aligned.  */
654 #define STACK_BOUNDARY \
655  (TARGET_64BIT && DEFAULT_ABI == MS_ABI ? 128 : BITS_PER_WORD)
656
657 /* Stack boundary of the main function guaranteed by OS.  */
658 #define MAIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
659
660 /* Minimum stack boundary.  */
661 #define MIN_STACK_BOUNDARY (TARGET_64BIT ? 128 : 32)
662
663 /* Boundary (in *bits*) on which the stack pointer prefers to be
664    aligned; the compiler cannot rely on having this alignment.  */
665 #define PREFERRED_STACK_BOUNDARY ix86_preferred_stack_boundary
666
667 /* It should be MIN_STACK_BOUNDARY.  But we set it to 128 bits for
668    both 32bit and 64bit, to support codes that need 128 bit stack
669    alignment for SSE instructions, but can't realign the stack.  */
670 #define PREFERRED_STACK_BOUNDARY_DEFAULT 128
671
672 /* 1 if -mstackrealign should be turned on by default.  It will
673    generate an alternate prologue and epilogue that realigns the
674    runtime stack if nessary.  This supports mixing codes that keep a
675    4-byte aligned stack, as specified by i386 psABI, with codes that
676    need a 16-byte aligned stack, as required by SSE instructions.  If
677    STACK_REALIGN_DEFAULT is 1 and PREFERRED_STACK_BOUNDARY_DEFAULT is
678    128, stacks for all functions may be realigned.  */
679 #define STACK_REALIGN_DEFAULT 0
680
681 /* Boundary (in *bits*) on which the incoming stack is aligned.  */
682 #define INCOMING_STACK_BOUNDARY ix86_incoming_stack_boundary
683
684 /* Target OS keeps a vector-aligned (128-bit, 16-byte) stack.  This is
685    mandatory for the 64-bit ABI, and may or may not be true for other
686    operating systems.  */
687 #define TARGET_KEEPS_VECTOR_ALIGNED_STACK TARGET_64BIT
688
689 /* Minimum allocation boundary for the code of a function.  */
690 #define FUNCTION_BOUNDARY 8
691
692 /* C++ stores the virtual bit in the lowest bit of function pointers.  */
693 #define TARGET_PTRMEMFUNC_VBIT_LOCATION ptrmemfunc_vbit_in_pfn
694
695 /* Alignment of field after `int : 0' in a structure.  */
696
697 #define EMPTY_FIELD_BOUNDARY BITS_PER_WORD
698
699 /* Minimum size in bits of the largest boundary to which any
700    and all fundamental data types supported by the hardware
701    might need to be aligned. No data type wants to be aligned
702    rounder than this.
703
704    Pentium+ prefers DFmode values to be aligned to 64 bit boundary
705    and Pentium Pro XFmode values at 128 bit boundaries.  */
706
707 #define BIGGEST_ALIGNMENT (TARGET_AVX ? 256: 128)
708
709 /* Maximum stack alignment.  */
710 #define MAX_STACK_ALIGNMENT MAX_OFILE_ALIGNMENT
711
712 /* Decide whether a variable of mode MODE should be 128 bit aligned.  */
713 #define ALIGN_MODE_128(MODE) \
714  ((MODE) == XFmode || SSE_REG_MODE_P (MODE))
715
716 /* The published ABIs say that doubles should be aligned on word
717    boundaries, so lower the alignment for structure fields unless
718    -malign-double is set.  */
719
720 /* ??? Blah -- this macro is used directly by libobjc.  Since it
721    supports no vector modes, cut out the complexity and fall back
722    on BIGGEST_FIELD_ALIGNMENT.  */
723 #ifdef IN_TARGET_LIBS
724 #ifdef __x86_64__
725 #define BIGGEST_FIELD_ALIGNMENT 128
726 #else
727 #define BIGGEST_FIELD_ALIGNMENT 32
728 #endif
729 #else
730 #define ADJUST_FIELD_ALIGN(FIELD, COMPUTED) \
731    x86_field_alignment (FIELD, COMPUTED)
732 #endif
733
734 /* If defined, a C expression to compute the alignment given to a
735    constant that is being placed in memory.  EXP is the constant
736    and ALIGN is the alignment that the object would ordinarily have.
737    The value of this macro is used instead of that alignment to align
738    the object.
739
740    If this macro is not defined, then ALIGN is used.
741
742    The typical use of this macro is to increase alignment for string
743    constants to be word aligned so that `strcpy' calls that copy
744    constants can be done inline.  */
745
746 #define CONSTANT_ALIGNMENT(EXP, ALIGN) ix86_constant_alignment ((EXP), (ALIGN))
747
748 /* If defined, a C expression to compute the alignment for a static
749    variable.  TYPE is the data type, and ALIGN is the alignment that
750    the object would ordinarily have.  The value of this macro is used
751    instead of that alignment to align the object.
752
753    If this macro is not defined, then ALIGN is used.
754
755    One use of this macro is to increase alignment of medium-size
756    data to make it all fit in fewer cache lines.  Another is to
757    cause character arrays to be word-aligned so that `strcpy' calls
758    that copy constants to character arrays can be done inline.  */
759
760 #define DATA_ALIGNMENT(TYPE, ALIGN) ix86_data_alignment ((TYPE), (ALIGN))
761
762 /* If defined, a C expression to compute the alignment for a local
763    variable.  TYPE is the data type, and ALIGN is the alignment that
764    the object would ordinarily have.  The value of this macro is used
765    instead of that alignment to align the object.
766
767    If this macro is not defined, then ALIGN is used.
768
769    One use of this macro is to increase alignment of medium-size
770    data to make it all fit in fewer cache lines.  */
771
772 #define LOCAL_ALIGNMENT(TYPE, ALIGN) \
773   ix86_local_alignment ((TYPE), VOIDmode, (ALIGN))
774
775 /* If defined, a C expression to compute the alignment for stack slot.
776    TYPE is the data type, MODE is the widest mode available, and ALIGN
777    is the alignment that the slot would ordinarily have.  The value of
778    this macro is used instead of that alignment to align the slot.
779
780    If this macro is not defined, then ALIGN is used when TYPE is NULL,
781    Otherwise, LOCAL_ALIGNMENT will be used.
782
783    One use of this macro is to set alignment of stack slot to the
784    maximum alignment of all possible modes which the slot may have.  */
785
786 #define STACK_SLOT_ALIGNMENT(TYPE, MODE, ALIGN) \
787   ix86_local_alignment ((TYPE), (MODE), (ALIGN))
788
789 /* If defined, a C expression that gives the alignment boundary, in
790    bits, of an argument with the specified mode and type.  If it is
791    not defined, `PARM_BOUNDARY' is used for all arguments.  */
792
793 #define FUNCTION_ARG_BOUNDARY(MODE, TYPE) \
794   ix86_function_arg_boundary ((MODE), (TYPE))
795
796 /* Set this nonzero if move instructions will actually fail to work
797    when given unaligned data.  */
798 #define STRICT_ALIGNMENT 0
799
800 /* If bit field type is int, don't let it cross an int,
801    and give entire struct the alignment of an int.  */
802 /* Required on the 386 since it doesn't have bit-field insns.  */
803 #define PCC_BITFIELD_TYPE_MATTERS 1
804 \f
805 /* Standard register usage.  */
806
807 /* This processor has special stack-like registers.  See reg-stack.c
808    for details.  */
809
810 #define STACK_REGS
811
812 #define IS_STACK_MODE(MODE)                                     \
813   (((MODE) == SFmode && (!TARGET_SSE || !TARGET_SSE_MATH))      \
814    || ((MODE) == DFmode && (!TARGET_SSE2 || !TARGET_SSE_MATH))  \
815    || (MODE) == XFmode)
816
817 /* Number of actual hardware registers.
818    The hardware registers are assigned numbers for the compiler
819    from 0 to just below FIRST_PSEUDO_REGISTER.
820    All registers that the compiler knows about must be given numbers,
821    even those that are not normally considered general registers.
822
823    In the 80386 we give the 8 general purpose registers the numbers 0-7.
824    We number the floating point registers 8-15.
825    Note that registers 0-7 can be accessed as a  short or int,
826    while only 0-3 may be used with byte `mov' instructions.
827
828    Reg 16 does not correspond to any hardware register, but instead
829    appears in the RTL as an argument pointer prior to reload, and is
830    eliminated during reloading in favor of either the stack or frame
831    pointer.  */
832
833 #define FIRST_PSEUDO_REGISTER 53
834
835 /* Number of hardware registers that go into the DWARF-2 unwind info.
836    If not defined, equals FIRST_PSEUDO_REGISTER.  */
837
838 #define DWARF_FRAME_REGISTERS 17
839
840 /* 1 for registers that have pervasive standard uses
841    and are not available for the register allocator.
842    On the 80386, the stack pointer is such, as is the arg pointer.
843
844    The value is zero if the register is not fixed on either 32 or
845    64 bit targets, one if the register if fixed on both 32 and 64
846    bit targets, two if it is only fixed on 32bit targets and three
847    if its only fixed on 64bit targets.
848    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
849  */
850 #define FIXED_REGISTERS                                         \
851 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
852 {  0, 0, 0, 0, 0, 0, 0, 1, 0,  0,  0,  0,  0,  0,  0,  0,       \
853 /*arg,flags,fpsr,fpcr,frame*/                                   \
854     1,    1,   1,   1,    1,                                    \
855 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
856      0,   0,   0,   0,   0,   0,   0,   0,                      \
857 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
858      0,   0,   0,   0,   0,   0,   0,   0,                      \
859 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
860      2,   2,   2,   2,   2,   2,   2,   2,                      \
861 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
862      2,   2,    2,    2,    2,    2,    2,    2 }
863
864
865 /* 1 for registers not available across function calls.
866    These must include the FIXED_REGISTERS and also any
867    registers that can be used without being saved.
868    The latter must include the registers where values are returned
869    and the register where structure-value addresses are passed.
870    Aside from that, you can include as many other registers as you like.
871
872    The value is zero if the register is not call used on either 32 or
873    64 bit targets, one if the register if call used on both 32 and 64
874    bit targets, two if it is only call used on 32bit targets and three
875    if its only call used on 64bit targets.
876    Proper values are computed in the CONDITIONAL_REGISTER_USAGE.
877 */
878 #define CALL_USED_REGISTERS                                     \
879 /*ax,dx,cx,bx,si,di,bp,sp,st,st1,st2,st3,st4,st5,st6,st7*/      \
880 {  1, 1, 1, 0, 3, 3, 0, 1, 1,  1,  1,  1,  1,  1,  1,  1,       \
881 /*arg,flags,fpsr,fpcr,frame*/                                   \
882     1,   1,    1,   1,    1,                                    \
883 /*xmm0,xmm1,xmm2,xmm3,xmm4,xmm5,xmm6,xmm7*/                     \
884      1,   1,   1,   1,   1,   1,   1,   1,                      \
885 /*mmx0,mmx1,mmx2,mmx3,mmx4,mmx5,mmx6,mmx7*/                     \
886      1,   1,   1,   1,   1,   1,   1,   1,                      \
887 /*  r8,  r9, r10, r11, r12, r13, r14, r15*/                     \
888      1,   1,   1,   1,   2,   2,   2,   2,                      \
889 /*xmm8,xmm9,xmm10,xmm11,xmm12,xmm13,xmm14,xmm15*/               \
890      1,   1,    1,    1,    1,    1,    1,    1 }
891
892 /* Order in which to allocate registers.  Each register must be
893    listed once, even those in FIXED_REGISTERS.  List frame pointer
894    late and fixed registers last.  Note that, in general, we prefer
895    registers listed in CALL_USED_REGISTERS, keeping the others
896    available for storage of persistent values.
897
898    The ORDER_REGS_FOR_LOCAL_ALLOC actually overwrite the order,
899    so this is just empty initializer for array.  */
900
901 #define REG_ALLOC_ORDER                                         \
902 {  0, 1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11, 12, 13, 14, 15, 16, 17,\
903    18, 19, 20, 21, 22, 23, 24, 25, 26, 27, 28, 29, 30, 31, 32,  \
904    33, 34, 35, 36, 37, 38, 39, 40, 41, 42, 43, 44, 45, 46, 47,  \
905    48, 49, 50, 51, 52 }
906
907 /* ORDER_REGS_FOR_LOCAL_ALLOC is a macro which permits reg_alloc_order
908    to be rearranged based on a particular function.  When using sse math,
909    we want to allocate SSE before x87 registers and vice versa.  */
910
911 #define ORDER_REGS_FOR_LOCAL_ALLOC x86_order_regs_for_local_alloc ()
912
913
914 #define OVERRIDE_ABI_FORMAT(FNDECL) ix86_call_abi_override (FNDECL)
915
916 /* Macro to conditionally modify fixed_regs/call_used_regs.  */
917 #define CONDITIONAL_REGISTER_USAGE                                      \
918 do {                                                                    \
919     int i;                                                              \
920     unsigned int j;                                                     \
921     for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                         \
922       {                                                                 \
923         if (fixed_regs[i] > 1)                                          \
924           fixed_regs[i] = (fixed_regs[i] == (TARGET_64BIT ? 3 : 2));    \
925         if (call_used_regs[i] > 1)                                      \
926           call_used_regs[i] = (call_used_regs[i]                        \
927                                == (TARGET_64BIT ? 3 : 2));              \
928       }                                                                 \
929     j = PIC_OFFSET_TABLE_REGNUM;                                        \
930     if (j != INVALID_REGNUM)                                            \
931       {                                                                 \
932         fixed_regs[j] = 1;                                              \
933         call_used_regs[j] = 1;                                          \
934       }                                                                 \
935     if (! TARGET_MMX)                                                   \
936       {                                                                 \
937         int i;                                                          \
938         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
939           if (TEST_HARD_REG_BIT (reg_class_contents[(int)MMX_REGS], i)) \
940             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
941       }                                                                 \
942     if (! TARGET_SSE)                                                   \
943       {                                                                 \
944         int i;                                                          \
945         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
946           if (TEST_HARD_REG_BIT (reg_class_contents[(int)SSE_REGS], i)) \
947             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
948       }                                                                 \
949     if (! TARGET_80387 && ! TARGET_FLOAT_RETURNS_IN_80387)              \
950       {                                                                 \
951         int i;                                                          \
952         HARD_REG_SET x;                                                 \
953         COPY_HARD_REG_SET (x, reg_class_contents[(int)FLOAT_REGS]);     \
954         for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)                     \
955           if (TEST_HARD_REG_BIT (x, i))                                 \
956             fixed_regs[i] = call_used_regs[i] = 1, reg_names[i] = "";   \
957       }                                                                 \
958     if (! TARGET_64BIT)                                                 \
959       {                                                                 \
960         int i;                                                          \
961         for (i = FIRST_REX_INT_REG; i <= LAST_REX_INT_REG; i++)         \
962           reg_names[i] = "";                                            \
963         for (i = FIRST_REX_SSE_REG; i <= LAST_REX_SSE_REG; i++)         \
964           reg_names[i] = "";                                            \
965       }                                                                 \
966     if (TARGET_64BIT && DEFAULT_ABI == MS_ABI)                          \
967       {                                                                 \
968         call_used_regs[4 /*RSI*/] = 0;                                  \
969         call_used_regs[5 /*RDI*/] = 0;                                  \
970       }                                                                 \
971   } while (0)
972
973 /* Return number of consecutive hard regs needed starting at reg REGNO
974    to hold something of mode MODE.
975    This is ordinarily the length in words of a value of mode MODE
976    but can be less for certain modes in special long registers.
977
978    Actually there are no two word move instructions for consecutive
979    registers.  And only registers 0-3 may have mov byte instructions
980    applied to them.
981    */
982
983 #define HARD_REGNO_NREGS(REGNO, MODE)                                   \
984   (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)     \
985    ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                    \
986    : ((MODE) == XFmode                                                  \
987       ? (TARGET_64BIT ? 2 : 3)                                          \
988       : (MODE) == XCmode                                                \
989       ? (TARGET_64BIT ? 4 : 6)                                          \
990       : ((GET_MODE_SIZE (MODE) + UNITS_PER_WORD - 1) / UNITS_PER_WORD)))
991
992 #define HARD_REGNO_NREGS_HAS_PADDING(REGNO, MODE)                       \
993   ((TARGET_128BIT_LONG_DOUBLE && !TARGET_64BIT)                         \
994    ? (FP_REGNO_P (REGNO) || SSE_REGNO_P (REGNO) || MMX_REGNO_P (REGNO)  \
995       ? 0                                                               \
996       : ((MODE) == XFmode || (MODE) == XCmode))                         \
997    : 0)
998
999 #define HARD_REGNO_NREGS_WITH_PADDING(REGNO, MODE) ((MODE) == XFmode ? 4 : 8)
1000
1001 #define VALID_AVX256_REG_MODE(MODE)                                     \
1002   ((MODE) == V32QImode || (MODE) == V16HImode || (MODE) == V8SImode     \
1003    || (MODE) == V4DImode || (MODE) == V8SFmode || (MODE) == V4DFmode)
1004
1005 #define VALID_SSE2_REG_MODE(MODE)                                       \
1006   ((MODE) == V16QImode || (MODE) == V8HImode || (MODE) == V2DFmode      \
1007    || (MODE) == V2DImode || (MODE) == DFmode)
1008
1009 #define VALID_SSE_REG_MODE(MODE)                                        \
1010   ((MODE) == TImode || (MODE) == V4SFmode || (MODE) == V4SImode         \
1011    || (MODE) == SFmode || (MODE) == TFmode)
1012
1013 #define VALID_MMX_REG_MODE_3DNOW(MODE) \
1014   ((MODE) == V2SFmode || (MODE) == SFmode)
1015
1016 #define VALID_MMX_REG_MODE(MODE)                                        \
1017   ((MODE == V1DImode) || (MODE) == DImode                               \
1018    || (MODE) == V2SImode || (MODE) == SImode                            \
1019    || (MODE) == V4HImode || (MODE) == V8QImode)
1020
1021 /* ??? No autovectorization into MMX or 3DNOW until we can reliably
1022    place emms and femms instructions.
1023    FIXME: AVX has 32byte floating point vector operations and 16byte
1024    integer vector operations.  But vectorizer doesn't support
1025    different sizes for integer and floating point vectors.  We limit
1026    vector size to 16byte.  */
1027 #define UNITS_PER_SIMD_WORD(MODE)                                       \
1028   (TARGET_AVX ? (((MODE) == DFmode || (MODE) == SFmode) ? 16 : 16)      \
1029               : (TARGET_SSE ? 16 : UNITS_PER_WORD))
1030
1031 #define VALID_DFP_MODE_P(MODE) \
1032   ((MODE) == SDmode || (MODE) == DDmode || (MODE) == TDmode)
1033
1034 #define VALID_FP_MODE_P(MODE)                                           \
1035   ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode             \
1036    || (MODE) == SCmode || (MODE) == DCmode || (MODE) == XCmode)         \
1037
1038 #define VALID_INT_MODE_P(MODE)                                          \
1039   ((MODE) == QImode || (MODE) == HImode || (MODE) == SImode             \
1040    || (MODE) == DImode                                                  \
1041    || (MODE) == CQImode || (MODE) == CHImode || (MODE) == CSImode       \
1042    || (MODE) == CDImode                                                 \
1043    || (TARGET_64BIT && ((MODE) == TImode || (MODE) == CTImode           \
1044                         || (MODE) == TFmode || (MODE) == TCmode)))
1045
1046 /* Return true for modes passed in SSE registers.  */
1047 #define SSE_REG_MODE_P(MODE)                                            \
1048   ((MODE) == TImode || (MODE) == V16QImode || (MODE) == TFmode          \
1049    || (MODE) == V8HImode || (MODE) == V2DFmode || (MODE) == V2DImode    \
1050    || (MODE) == V4SFmode || (MODE) == V4SImode || (MODE) == V32QImode   \
1051    || (MODE) == V16HImode || (MODE) == V8SImode || (MODE) == V4DImode   \
1052    || (MODE) == V8SFmode || (MODE) == V4DFmode)
1053
1054 /* Value is 1 if hard register REGNO can hold a value of machine-mode MODE.  */
1055
1056 #define HARD_REGNO_MODE_OK(REGNO, MODE) \
1057    ix86_hard_regno_mode_ok ((REGNO), (MODE))
1058
1059 /* Value is 1 if it is a good idea to tie two pseudo registers
1060    when one has mode MODE1 and one has mode MODE2.
1061    If HARD_REGNO_MODE_OK could produce different values for MODE1 and MODE2,
1062    for any hard reg, then this must be 0 for correct output.  */
1063
1064 #define MODES_TIEABLE_P(MODE1, MODE2)  ix86_modes_tieable_p (MODE1, MODE2)
1065
1066 /* It is possible to write patterns to move flags; but until someone
1067    does it,  */
1068 #define AVOID_CCMODE_COPIES
1069
1070 /* Specify the modes required to caller save a given hard regno.
1071    We do this on i386 to prevent flags from being saved at all.
1072
1073    Kill any attempts to combine saving of modes.  */
1074
1075 #define HARD_REGNO_CALLER_SAVE_MODE(REGNO, NREGS, MODE)                 \
1076   (CC_REGNO_P (REGNO) ? VOIDmode                                        \
1077    : (MODE) == VOIDmode && (NREGS) != 1 ? VOIDmode                      \
1078    : (MODE) == VOIDmode ? choose_hard_reg_mode ((REGNO), (NREGS), false) \
1079    : (MODE) == HImode && !TARGET_PARTIAL_REG_STALL ? SImode             \
1080    : (MODE) == QImode && (REGNO) >= 4 && !TARGET_64BIT ? SImode         \
1081    : (MODE))
1082
1083 /* Specify the registers used for certain standard purposes.
1084    The values of these macros are register numbers.  */
1085
1086 /* on the 386 the pc register is %eip, and is not usable as a general
1087    register.  The ordinary mov instructions won't work */
1088 /* #define PC_REGNUM  */
1089
1090 /* Register to use for pushing function arguments.  */
1091 #define STACK_POINTER_REGNUM 7
1092
1093 /* Base register for access to local variables of the function.  */
1094 #define HARD_FRAME_POINTER_REGNUM 6
1095
1096 /* Base register for access to local variables of the function.  */
1097 #define FRAME_POINTER_REGNUM 20
1098
1099 /* First floating point reg */
1100 #define FIRST_FLOAT_REG 8
1101
1102 /* First & last stack-like regs */
1103 #define FIRST_STACK_REG FIRST_FLOAT_REG
1104 #define LAST_STACK_REG (FIRST_FLOAT_REG + 7)
1105
1106 #define FIRST_SSE_REG (FRAME_POINTER_REGNUM + 1)
1107 #define LAST_SSE_REG  (FIRST_SSE_REG + 7)
1108
1109 #define FIRST_MMX_REG  (LAST_SSE_REG + 1)
1110 #define LAST_MMX_REG   (FIRST_MMX_REG + 7)
1111
1112 #define FIRST_REX_INT_REG  (LAST_MMX_REG + 1)
1113 #define LAST_REX_INT_REG   (FIRST_REX_INT_REG + 7)
1114
1115 #define FIRST_REX_SSE_REG  (LAST_REX_INT_REG + 1)
1116 #define LAST_REX_SSE_REG   (FIRST_REX_SSE_REG + 7)
1117
1118 /* Value should be nonzero if functions must have frame pointers.
1119    Zero means the frame pointer need not be set up (and parms
1120    may be accessed via the stack pointer) in functions that seem suitable.
1121    This is computed in `reload', in reload1.c.  */
1122 #define FRAME_POINTER_REQUIRED  ix86_frame_pointer_required ()
1123
1124 /* Override this in other tm.h files to cope with various OS lossage
1125    requiring a frame pointer.  */
1126 #ifndef SUBTARGET_FRAME_POINTER_REQUIRED
1127 #define SUBTARGET_FRAME_POINTER_REQUIRED 0
1128 #endif
1129
1130 /* Make sure we can access arbitrary call frames.  */
1131 #define SETUP_FRAME_ADDRESSES()  ix86_setup_frame_addresses ()
1132
1133 /* Base register for access to arguments of the function.  */
1134 #define ARG_POINTER_REGNUM 16
1135
1136 /* Register in which static-chain is passed to a function.
1137    We do use ECX as static chain register for 32 bit ABI.  On the
1138    64bit ABI, ECX is an argument register, so we use R10 instead.  */
1139 #define STATIC_CHAIN_REGNUM (TARGET_64BIT ? R10_REG : CX_REG)
1140
1141 /* Register to hold the addressing base for position independent
1142    code access to data items.  We don't use PIC pointer for 64bit
1143    mode.  Define the regnum to dummy value to prevent gcc from
1144    pessimizing code dealing with EBX.
1145
1146    To avoid clobbering a call-saved register unnecessarily, we renumber
1147    the pic register when possible.  The change is visible after the
1148    prologue has been emitted.  */
1149
1150 #define REAL_PIC_OFFSET_TABLE_REGNUM  BX_REG
1151
1152 #define PIC_OFFSET_TABLE_REGNUM                         \
1153   ((TARGET_64BIT && ix86_cmodel == CM_SMALL_PIC)        \
1154    || !flag_pic ? INVALID_REGNUM                        \
1155    : reload_completed ? REGNO (pic_offset_table_rtx)    \
1156    : REAL_PIC_OFFSET_TABLE_REGNUM)
1157
1158 #define GOT_SYMBOL_NAME "_GLOBAL_OFFSET_TABLE_"
1159
1160 /* This is overridden by <cygwin.h>.  */
1161 #define MS_AGGREGATE_RETURN 0
1162
1163 /* This is overridden by <netware.h>.  */
1164 #define KEEP_AGGREGATE_RETURN_POINTER 0
1165 \f
1166 /* Define the classes of registers for register constraints in the
1167    machine description.  Also define ranges of constants.
1168
1169    One of the classes must always be named ALL_REGS and include all hard regs.
1170    If there is more than one class, another class must be named NO_REGS
1171    and contain no registers.
1172
1173    The name GENERAL_REGS must be the name of a class (or an alias for
1174    another name such as ALL_REGS).  This is the class of registers
1175    that is allowed by "g" or "r" in a register constraint.
1176    Also, registers outside this class are allocated only when
1177    instructions express preferences for them.
1178
1179    The classes must be numbered in nondecreasing order; that is,
1180    a larger-numbered class must never be contained completely
1181    in a smaller-numbered class.
1182
1183    For any two classes, it is very desirable that there be another
1184    class that represents their union.
1185
1186    It might seem that class BREG is unnecessary, since no useful 386
1187    opcode needs reg %ebx.  But some systems pass args to the OS in ebx,
1188    and the "b" register constraint is useful in asms for syscalls.
1189
1190    The flags, fpsr and fpcr registers are in no class.  */
1191
1192 enum reg_class
1193 {
1194   NO_REGS,
1195   AREG, DREG, CREG, BREG, SIREG, DIREG,
1196   AD_REGS,                      /* %eax/%edx for DImode */
1197   Q_REGS,                       /* %eax %ebx %ecx %edx */
1198   NON_Q_REGS,                   /* %esi %edi %ebp %esp */
1199   INDEX_REGS,                   /* %eax %ebx %ecx %edx %esi %edi %ebp */
1200   LEGACY_REGS,                  /* %eax %ebx %ecx %edx %esi %edi %ebp %esp */
1201   GENERAL_REGS,                 /* %eax %ebx %ecx %edx %esi %edi %ebp %esp %r8 - %r15*/
1202   FP_TOP_REG, FP_SECOND_REG,    /* %st(0) %st(1) */
1203   FLOAT_REGS,
1204   SSE_FIRST_REG,
1205   SSE_REGS,
1206   MMX_REGS,
1207   FP_TOP_SSE_REGS,
1208   FP_SECOND_SSE_REGS,
1209   FLOAT_SSE_REGS,
1210   FLOAT_INT_REGS,
1211   INT_SSE_REGS,
1212   FLOAT_INT_SSE_REGS,
1213   ALL_REGS, LIM_REG_CLASSES
1214 };
1215
1216 #define N_REG_CLASSES ((int) LIM_REG_CLASSES)
1217
1218 #define INTEGER_CLASS_P(CLASS) \
1219   reg_class_subset_p ((CLASS), GENERAL_REGS)
1220 #define FLOAT_CLASS_P(CLASS) \
1221   reg_class_subset_p ((CLASS), FLOAT_REGS)
1222 #define SSE_CLASS_P(CLASS) \
1223   reg_class_subset_p ((CLASS), SSE_REGS)
1224 #define MMX_CLASS_P(CLASS) \
1225   ((CLASS) == MMX_REGS)
1226 #define MAYBE_INTEGER_CLASS_P(CLASS) \
1227   reg_classes_intersect_p ((CLASS), GENERAL_REGS)
1228 #define MAYBE_FLOAT_CLASS_P(CLASS) \
1229   reg_classes_intersect_p ((CLASS), FLOAT_REGS)
1230 #define MAYBE_SSE_CLASS_P(CLASS) \
1231   reg_classes_intersect_p (SSE_REGS, (CLASS))
1232 #define MAYBE_MMX_CLASS_P(CLASS) \
1233   reg_classes_intersect_p (MMX_REGS, (CLASS))
1234
1235 #define Q_CLASS_P(CLASS) \
1236   reg_class_subset_p ((CLASS), Q_REGS)
1237
1238 /* Give names of register classes as strings for dump file.  */
1239
1240 #define REG_CLASS_NAMES \
1241 {  "NO_REGS",                           \
1242    "AREG", "DREG", "CREG", "BREG",      \
1243    "SIREG", "DIREG",                    \
1244    "AD_REGS",                           \
1245    "Q_REGS", "NON_Q_REGS",              \
1246    "INDEX_REGS",                        \
1247    "LEGACY_REGS",                       \
1248    "GENERAL_REGS",                      \
1249    "FP_TOP_REG", "FP_SECOND_REG",       \
1250    "FLOAT_REGS",                        \
1251    "SSE_FIRST_REG",                     \
1252    "SSE_REGS",                          \
1253    "MMX_REGS",                          \
1254    "FP_TOP_SSE_REGS",                   \
1255    "FP_SECOND_SSE_REGS",                \
1256    "FLOAT_SSE_REGS",                    \
1257    "FLOAT_INT_REGS",                    \
1258    "INT_SSE_REGS",                      \
1259    "FLOAT_INT_SSE_REGS",                \
1260    "ALL_REGS" }
1261
1262 /* Define which registers fit in which classes.
1263    This is an initializer for a vector of HARD_REG_SET
1264    of length N_REG_CLASSES.  */
1265
1266 #define REG_CLASS_CONTENTS                                              \
1267 {     { 0x00,     0x0 },                                                \
1268       { 0x01,     0x0 }, { 0x02, 0x0 }, /* AREG, DREG */                \
1269       { 0x04,     0x0 }, { 0x08, 0x0 }, /* CREG, BREG */                \
1270       { 0x10,     0x0 }, { 0x20, 0x0 }, /* SIREG, DIREG */              \
1271       { 0x03,     0x0 },                /* AD_REGS */                   \
1272       { 0x0f,     0x0 },                /* Q_REGS */                    \
1273   { 0x1100f0,  0x1fe0 },                /* NON_Q_REGS */                \
1274       { 0x7f,  0x1fe0 },                /* INDEX_REGS */                \
1275   { 0x1100ff,     0x0 },                /* LEGACY_REGS */               \
1276   { 0x1100ff,  0x1fe0 },                /* GENERAL_REGS */              \
1277      { 0x100,     0x0 }, { 0x0200, 0x0 },/* FP_TOP_REG, FP_SECOND_REG */\
1278     { 0xff00,     0x0 },                /* FLOAT_REGS */                \
1279   { 0x200000,     0x0 },                /* SSE_FIRST_REG */             \
1280 { 0x1fe00000,0x1fe000 },                /* SSE_REGS */                  \
1281 { 0xe0000000,    0x1f },                /* MMX_REGS */                  \
1282 { 0x1fe00100,0x1fe000 },                /* FP_TOP_SSE_REG */            \
1283 { 0x1fe00200,0x1fe000 },                /* FP_SECOND_SSE_REG */         \
1284 { 0x1fe0ff00,0x3fe000 },                /* FLOAT_SSE_REGS */            \
1285    { 0x1ffff,  0x1fe0 },                /* FLOAT_INT_REGS */            \
1286 { 0x1fe100ff,0x1fffe0 },                /* INT_SSE_REGS */              \
1287 { 0x1fe1ffff,0x1fffe0 },                /* FLOAT_INT_SSE_REGS */        \
1288 { 0xffffffff,0x1fffff }                                                 \
1289 }
1290
1291 /* The following macro defines cover classes for Integrated Register
1292    Allocator.  Cover classes is a set of non-intersected register
1293    classes covering all hard registers used for register allocation
1294    purpose.  Any move between two registers of a cover class should be
1295    cheaper than load or store of the registers.  The macro value is
1296    array of register classes with LIM_REG_CLASSES used as the end
1297    marker.  */
1298
1299 #define IRA_COVER_CLASSES                                                    \
1300 {                                                                            \
1301   GENERAL_REGS, FLOAT_REGS, MMX_REGS, SSE_REGS, LIM_REG_CLASSES              \
1302 }
1303
1304 /* The same information, inverted:
1305    Return the class number of the smallest class containing
1306    reg number REGNO.  This could be a conditional expression
1307    or could index an array.  */
1308
1309 #define REGNO_REG_CLASS(REGNO) (regclass_map[REGNO])
1310
1311 /* When defined, the compiler allows registers explicitly used in the
1312    rtl to be used as spill registers but prevents the compiler from
1313    extending the lifetime of these registers.  */
1314
1315 #define SMALL_REGISTER_CLASSES 1
1316
1317 #define QI_REG_P(X) (REG_P (X) && REGNO (X) < 4)
1318
1319 #define GENERAL_REGNO_P(N) \
1320   ((N) <= STACK_POINTER_REGNUM || REX_INT_REGNO_P (N))
1321
1322 #define GENERAL_REG_P(X) \
1323   (REG_P (X) && GENERAL_REGNO_P (REGNO (X)))
1324
1325 #define ANY_QI_REG_P(X) (TARGET_64BIT ? GENERAL_REG_P(X) : QI_REG_P (X))
1326
1327 #define REX_INT_REGNO_P(N) \
1328   IN_RANGE ((N), FIRST_REX_INT_REG, LAST_REX_INT_REG)
1329 #define REX_INT_REG_P(X) (REG_P (X) && REX_INT_REGNO_P (REGNO (X)))
1330
1331 #define FP_REG_P(X) (REG_P (X) && FP_REGNO_P (REGNO (X)))
1332 #define FP_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1333 #define ANY_FP_REG_P(X) (REG_P (X) && ANY_FP_REGNO_P (REGNO (X)))
1334 #define ANY_FP_REGNO_P(N) (FP_REGNO_P (N) || SSE_REGNO_P (N))
1335
1336 #define X87_FLOAT_MODE_P(MODE)  \
1337   (TARGET_80387 && ((MODE) == SFmode || (MODE) == DFmode || (MODE) == XFmode))
1338
1339 #define SSE_REG_P(N) (REG_P (N) && SSE_REGNO_P (REGNO (N)))
1340 #define SSE_REGNO_P(N)                                          \
1341   (IN_RANGE ((N), FIRST_SSE_REG, LAST_SSE_REG)                  \
1342    || REX_SSE_REGNO_P (N))
1343
1344 #define REX_SSE_REGNO_P(N) \
1345   IN_RANGE ((N), FIRST_REX_SSE_REG, LAST_REX_SSE_REG)
1346
1347 #define SSE_REGNO(N) \
1348   ((N) < 8 ? FIRST_SSE_REG + (N) : FIRST_REX_SSE_REG + (N) - 8)
1349
1350 #define SSE_FLOAT_MODE_P(MODE) \
1351   ((TARGET_SSE && (MODE) == SFmode) || (TARGET_SSE2 && (MODE) == DFmode))
1352
1353 #define SSE_VEC_FLOAT_MODE_P(MODE) \
1354   ((TARGET_SSE && (MODE) == V4SFmode) || (TARGET_SSE2 && (MODE) == V2DFmode))
1355
1356 #define AVX_FLOAT_MODE_P(MODE) \
1357   (TARGET_AVX && ((MODE) == SFmode || (MODE) == DFmode))
1358
1359 #define AVX128_VEC_FLOAT_MODE_P(MODE) \
1360   (TARGET_AVX && ((MODE) == V4SFmode || (MODE) == V2DFmode))
1361
1362 #define AVX256_VEC_FLOAT_MODE_P(MODE) \
1363   (TARGET_AVX && ((MODE) == V8SFmode || (MODE) == V4DFmode))
1364
1365 #define AVX_VEC_FLOAT_MODE_P(MODE) \
1366   (TARGET_AVX && ((MODE) == V4SFmode || (MODE) == V2DFmode \
1367                   || (MODE) == V8SFmode || (MODE) == V4DFmode))
1368
1369 #define MMX_REG_P(XOP) (REG_P (XOP) && MMX_REGNO_P (REGNO (XOP)))
1370 #define MMX_REGNO_P(N) IN_RANGE ((N), FIRST_MMX_REG, LAST_MMX_REG)
1371
1372 #define STACK_REG_P(XOP) (REG_P (XOP) && STACK_REGNO_P (REGNO (XOP)))
1373 #define STACK_REGNO_P(N) IN_RANGE ((N), FIRST_STACK_REG, LAST_STACK_REG)
1374
1375 #define STACK_TOP_P(XOP) (REG_P (XOP) && REGNO (XOP) == FIRST_STACK_REG)
1376
1377 #define CC_REG_P(X) (REG_P (X) && CC_REGNO_P (REGNO (X)))
1378 #define CC_REGNO_P(X) ((X) == FLAGS_REG || (X) == FPSR_REG)
1379
1380 /* The class value for index registers, and the one for base regs.  */
1381
1382 #define INDEX_REG_CLASS INDEX_REGS
1383 #define BASE_REG_CLASS GENERAL_REGS
1384
1385 /* Place additional restrictions on the register class to use when it
1386    is necessary to be able to hold a value of mode MODE in a reload
1387    register for which class CLASS would ordinarily be used.  */
1388
1389 #define LIMIT_RELOAD_CLASS(MODE, CLASS)                         \
1390   ((MODE) == QImode && !TARGET_64BIT                            \
1391    && ((CLASS) == ALL_REGS || (CLASS) == GENERAL_REGS           \
1392        || (CLASS) == LEGACY_REGS || (CLASS) == INDEX_REGS)      \
1393    ? Q_REGS : (CLASS))
1394
1395 /* Given an rtx X being reloaded into a reg required to be
1396    in class CLASS, return the class of reg to actually use.
1397    In general this is just CLASS; but on some machines
1398    in some cases it is preferable to use a more restrictive class.
1399    On the 80386 series, we prevent floating constants from being
1400    reloaded into floating registers (since no move-insn can do that)
1401    and we ensure that QImodes aren't reloaded into the esi or edi reg.  */
1402
1403 /* Put float CONST_DOUBLE in the constant pool instead of fp regs.
1404    QImode must go into class Q_REGS.
1405    Narrow ALL_REGS to GENERAL_REGS.  This supports allowing movsf and
1406    movdf to do mem-to-mem moves through integer regs.  */
1407
1408 #define PREFERRED_RELOAD_CLASS(X, CLASS) \
1409    ix86_preferred_reload_class ((X), (CLASS))
1410
1411 /* Discourage putting floating-point values in SSE registers unless
1412    SSE math is being used, and likewise for the 387 registers.  */
1413
1414 #define PREFERRED_OUTPUT_RELOAD_CLASS(X, CLASS) \
1415    ix86_preferred_output_reload_class ((X), (CLASS))
1416
1417 /* If we are copying between general and FP registers, we need a memory
1418    location. The same is true for SSE and MMX registers.  */
1419 #define SECONDARY_MEMORY_NEEDED(CLASS1, CLASS2, MODE) \
1420   ix86_secondary_memory_needed ((CLASS1), (CLASS2), (MODE), 1)
1421
1422 /* Get_secondary_mem widens integral modes to BITS_PER_WORD.
1423    There is no need to emit full 64 bit move on 64 bit targets
1424    for integral modes that can be moved using 32 bit move.  */
1425 #define SECONDARY_MEMORY_NEEDED_MODE(MODE)                      \
1426   (GET_MODE_BITSIZE (MODE) < 32 && INTEGRAL_MODE_P (MODE)       \
1427    ? mode_for_size (32, GET_MODE_CLASS (MODE), 0)               \
1428    : MODE)
1429
1430 /* Return the maximum number of consecutive registers
1431    needed to represent mode MODE in a register of class CLASS.  */
1432 /* On the 80386, this is the size of MODE in words,
1433    except in the FP regs, where a single reg is always enough.  */
1434 #define CLASS_MAX_NREGS(CLASS, MODE)                                    \
1435  (!MAYBE_INTEGER_CLASS_P (CLASS)                                        \
1436   ? (COMPLEX_MODE_P (MODE) ? 2 : 1)                                     \
1437   : (((((MODE) == XFmode ? 12 : GET_MODE_SIZE (MODE)))                  \
1438       + UNITS_PER_WORD - 1) / UNITS_PER_WORD))
1439
1440 /* A C expression whose value is nonzero if pseudos that have been
1441    assigned to registers of class CLASS would likely be spilled
1442    because registers of CLASS are needed for spill registers.
1443
1444    The default value of this macro returns 1 if CLASS has exactly one
1445    register and zero otherwise.  On most machines, this default
1446    should be used.  Only define this macro to some other expression
1447    if pseudo allocated by `local-alloc.c' end up in memory because
1448    their hard registers were needed for spill registers.  If this
1449    macro returns nonzero for those classes, those pseudos will only
1450    be allocated by `global.c', which knows how to reallocate the
1451    pseudo to another register.  If there would not be another
1452    register available for reallocation, you should not change the
1453    definition of this macro since the only effect of such a
1454    definition would be to slow down register allocation.  */
1455
1456 #define CLASS_LIKELY_SPILLED_P(CLASS)                                   \
1457   (((CLASS) == AREG)                                                    \
1458    || ((CLASS) == DREG)                                                 \
1459    || ((CLASS) == CREG)                                                 \
1460    || ((CLASS) == BREG)                                                 \
1461    || ((CLASS) == AD_REGS)                                              \
1462    || ((CLASS) == SIREG)                                                \
1463    || ((CLASS) == DIREG)                                                \
1464    || ((CLASS) == FP_TOP_REG)                                           \
1465    || ((CLASS) == FP_SECOND_REG))
1466
1467 /* Return a class of registers that cannot change FROM mode to TO mode.  */
1468
1469 #define CANNOT_CHANGE_MODE_CLASS(FROM, TO, CLASS) \
1470   ix86_cannot_change_mode_class (FROM, TO, CLASS)
1471 \f
1472 /* Stack layout; function entry, exit and calling.  */
1473
1474 /* Define this if pushing a word on the stack
1475    makes the stack pointer a smaller address.  */
1476 #define STACK_GROWS_DOWNWARD
1477
1478 /* Define this to nonzero if the nominal address of the stack frame
1479    is at the high-address end of the local variables;
1480    that is, each additional local variable allocated
1481    goes at a more negative offset in the frame.  */
1482 #define FRAME_GROWS_DOWNWARD 1
1483
1484 /* Offset within stack frame to start allocating local variables at.
1485    If FRAME_GROWS_DOWNWARD, this is the offset to the END of the
1486    first local allocated.  Otherwise, it is the offset to the BEGINNING
1487    of the first local allocated.  */
1488 #define STARTING_FRAME_OFFSET 0
1489
1490 /* If we generate an insn to push BYTES bytes,
1491    this says how many the stack pointer really advances by.
1492    On 386, we have pushw instruction that decrements by exactly 2 no
1493    matter what the position was, there is no pushb.
1494    But as CIE data alignment factor on this arch is -4, we need to make
1495    sure all stack pointer adjustments are in multiple of 4.
1496
1497    For 64bit ABI we round up to 8 bytes.
1498  */
1499
1500 #define PUSH_ROUNDING(BYTES) \
1501   (TARGET_64BIT              \
1502    ? (((BYTES) + 7) & (-8))  \
1503    : (((BYTES) + 3) & (-4)))
1504
1505 /* If defined, the maximum amount of space required for outgoing arguments will
1506    be computed and placed into the variable
1507    `crtl->outgoing_args_size'.  No space will be pushed onto the
1508    stack for each call; instead, the function prologue should increase the stack
1509    frame size by this amount.  */
1510
1511 #define ACCUMULATE_OUTGOING_ARGS TARGET_ACCUMULATE_OUTGOING_ARGS
1512
1513 /* If defined, a C expression whose value is nonzero when we want to use PUSH
1514    instructions to pass outgoing arguments.  */
1515
1516 #define PUSH_ARGS (TARGET_PUSH_ARGS && !ACCUMULATE_OUTGOING_ARGS)
1517
1518 /* We want the stack and args grow in opposite directions, even if
1519    PUSH_ARGS is 0.  */
1520 #define PUSH_ARGS_REVERSED 1
1521
1522 /* Offset of first parameter from the argument pointer register value.  */
1523 #define FIRST_PARM_OFFSET(FNDECL) 0
1524
1525 /* Define this macro if functions should assume that stack space has been
1526    allocated for arguments even when their values are passed in registers.
1527
1528    The value of this macro is the size, in bytes, of the area reserved for
1529    arguments passed in registers for the function represented by FNDECL.
1530
1531    This space can be allocated by the caller, or be a part of the
1532    machine-dependent stack frame: `OUTGOING_REG_PARM_STACK_SPACE' says
1533    which.  */
1534 #define REG_PARM_STACK_SPACE(FNDECL) ix86_reg_parm_stack_space (FNDECL)
1535
1536 #define OUTGOING_REG_PARM_STACK_SPACE(FNTYPE) \
1537   (ix86_function_type_abi (FNTYPE) == MS_ABI)
1538
1539 /* Value is the number of bytes of arguments automatically
1540    popped when returning from a subroutine call.
1541    FUNDECL is the declaration node of the function (as a tree),
1542    FUNTYPE is the data type of the function (as a tree),
1543    or for a library call it is an identifier node for the subroutine name.
1544    SIZE is the number of bytes of arguments passed on the stack.
1545
1546    On the 80386, the RTD insn may be used to pop them if the number
1547      of args is fixed, but if the number is variable then the caller
1548      must pop them all.  RTD can't be used for library calls now
1549      because the library is compiled with the Unix compiler.
1550    Use of RTD is a selectable option, since it is incompatible with
1551    standard Unix calling sequences.  If the option is not selected,
1552    the caller must always pop the args.
1553
1554    The attribute stdcall is equivalent to RTD on a per module basis.  */
1555
1556 #define RETURN_POPS_ARGS(FUNDECL, FUNTYPE, SIZE) \
1557   ix86_return_pops_args ((FUNDECL), (FUNTYPE), (SIZE))
1558
1559 #define FUNCTION_VALUE_REGNO_P(N) ix86_function_value_regno_p (N)
1560
1561 /* Define how to find the value returned by a library function
1562    assuming the value has mode MODE.  */
1563
1564 #define LIBCALL_VALUE(MODE) ix86_libcall_value (MODE)
1565
1566 /* Define the size of the result block used for communication between
1567    untyped_call and untyped_return.  The block contains a DImode value
1568    followed by the block used by fnsave and frstor.  */
1569
1570 #define APPLY_RESULT_SIZE (8+108)
1571
1572 /* 1 if N is a possible register number for function argument passing.  */
1573 #define FUNCTION_ARG_REGNO_P(N) ix86_function_arg_regno_p (N)
1574
1575 /* Define a data type for recording info about an argument list
1576    during the scan of that argument list.  This data type should
1577    hold all necessary information about the function itself
1578    and about the args processed so far, enough to enable macros
1579    such as FUNCTION_ARG to determine where the next arg should go.  */
1580
1581 typedef struct ix86_args {
1582   int words;                    /* # words passed so far */
1583   int nregs;                    /* # registers available for passing */
1584   int regno;                    /* next available register number */
1585   int fastcall;                 /* fastcall calling convention is used */
1586   int sse_words;                /* # sse words passed so far */
1587   int sse_nregs;                /* # sse registers available for passing */
1588   int warn_avx;                 /* True when we want to warn about AVX ABI.  */
1589   int warn_sse;                 /* True when we want to warn about SSE ABI.  */
1590   int warn_mmx;                 /* True when we want to warn about MMX ABI.  */
1591   int sse_regno;                /* next available sse register number */
1592   int mmx_words;                /* # mmx words passed so far */
1593   int mmx_nregs;                /* # mmx registers available for passing */
1594   int mmx_regno;                /* next available mmx register number */
1595   int maybe_vaarg;              /* true for calls to possibly vardic fncts.  */
1596   int float_in_sse;             /* 1 if in 32-bit mode SFmode (2 for DFmode) should
1597                                    be passed in SSE registers.  Otherwise 0.  */
1598   int call_abi;                 /* Set to SYSV_ABI for sysv abi. Otherwise
1599                                    MS_ABI for ms abi.  */
1600 } CUMULATIVE_ARGS;
1601
1602 /* Initialize a variable CUM of type CUMULATIVE_ARGS
1603    for a call to a function whose data type is FNTYPE.
1604    For a library call, FNTYPE is 0.  */
1605
1606 #define INIT_CUMULATIVE_ARGS(CUM, FNTYPE, LIBNAME, FNDECL, N_NAMED_ARGS) \
1607   init_cumulative_args (&(CUM), (FNTYPE), (LIBNAME), (FNDECL))
1608
1609 /* Update the data in CUM to advance over an argument
1610    of mode MODE and data type TYPE.
1611    (TYPE is null for libcalls where that information may not be available.)  */
1612
1613 #define FUNCTION_ARG_ADVANCE(CUM, MODE, TYPE, NAMED) \
1614   function_arg_advance (&(CUM), (MODE), (TYPE), (NAMED))
1615
1616 /* Define where to put the arguments to a function.
1617    Value is zero to push the argument on the stack,
1618    or a hard register in which to store the argument.
1619
1620    MODE is the argument's machine mode.
1621    TYPE is the data type of the argument (as a tree).
1622     This is null for libcalls where that information may
1623     not be available.
1624    CUM is a variable of type CUMULATIVE_ARGS which gives info about
1625     the preceding args and about the function being called.
1626    NAMED is nonzero if this argument is a named parameter
1627     (otherwise it is an extra parameter matching an ellipsis).  */
1628
1629 #define FUNCTION_ARG(CUM, MODE, TYPE, NAMED) \
1630   function_arg (&(CUM), (MODE), (TYPE), (NAMED))
1631
1632 #define TARGET_ASM_FILE_END ix86_file_end
1633 #define NEED_INDICATE_EXEC_STACK 0
1634
1635 /* Output assembler code to FILE to increment profiler label # LABELNO
1636    for profiling a function entry.  */
1637
1638 #define FUNCTION_PROFILER(FILE, LABELNO) x86_function_profiler (FILE, LABELNO)
1639
1640 #define MCOUNT_NAME "_mcount"
1641
1642 #define PROFILE_COUNT_REGISTER "edx"
1643
1644 /* EXIT_IGNORE_STACK should be nonzero if, when returning from a function,
1645    the stack pointer does not matter.  The value is tested only in
1646    functions that have frame pointers.
1647    No definition is equivalent to always zero.  */
1648 /* Note on the 386 it might be more efficient not to define this since
1649    we have to restore it ourselves from the frame pointer, in order to
1650    use pop */
1651
1652 #define EXIT_IGNORE_STACK 1
1653
1654 /* Output assembler code for a block containing the constant parts
1655    of a trampoline, leaving space for the variable parts.  */
1656
1657 /* On the 386, the trampoline contains two instructions:
1658      mov #STATIC,ecx
1659      jmp FUNCTION
1660    The trampoline is generated entirely at runtime.  The operand of JMP
1661    is the address of FUNCTION relative to the instruction following the
1662    JMP (which is 5 bytes long).  */
1663
1664 /* Length in units of the trampoline for entering a nested function.  */
1665
1666 #define TRAMPOLINE_SIZE (TARGET_64BIT ? 23 : 10)
1667
1668 /* Emit RTL insns to initialize the variable parts of a trampoline.
1669    FNADDR is an RTX for the address of the function's pure code.
1670    CXT is an RTX for the static chain value for the function.  */
1671
1672 #define INITIALIZE_TRAMPOLINE(TRAMP, FNADDR, CXT) \
1673   x86_initialize_trampoline ((TRAMP), (FNADDR), (CXT))
1674 \f
1675 /* Definitions for register eliminations.
1676
1677    This is an array of structures.  Each structure initializes one pair
1678    of eliminable registers.  The "from" register number is given first,
1679    followed by "to".  Eliminations of the same "from" register are listed
1680    in order of preference.
1681
1682    There are two registers that can always be eliminated on the i386.
1683    The frame pointer and the arg pointer can be replaced by either the
1684    hard frame pointer or to the stack pointer, depending upon the
1685    circumstances.  The hard frame pointer is not used before reload and
1686    so it is not eligible for elimination.  */
1687
1688 #define ELIMINABLE_REGS                                 \
1689 {{ ARG_POINTER_REGNUM, STACK_POINTER_REGNUM},           \
1690  { ARG_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM},      \
1691  { FRAME_POINTER_REGNUM, STACK_POINTER_REGNUM},         \
1692  { FRAME_POINTER_REGNUM, HARD_FRAME_POINTER_REGNUM}}    \
1693
1694 /* Given FROM and TO register numbers, say whether this elimination is
1695    allowed.   */
1696
1697 #define CAN_ELIMINATE(FROM, TO) ix86_can_eliminate ((FROM), (TO))
1698
1699 /* Define the offset between two registers, one to be eliminated, and the other
1700    its replacement, at the start of a routine.  */
1701
1702 #define INITIAL_ELIMINATION_OFFSET(FROM, TO, OFFSET) \
1703   ((OFFSET) = ix86_initial_elimination_offset ((FROM), (TO)))
1704 \f
1705 /* Addressing modes, and classification of registers for them.  */
1706
1707 /* Macros to check register numbers against specific register classes.  */
1708
1709 /* These assume that REGNO is a hard or pseudo reg number.
1710    They give nonzero only if REGNO is a hard reg of the suitable class
1711    or a pseudo reg currently allocated to a suitable hard reg.
1712    Since they use reg_renumber, they are safe only once reg_renumber
1713    has been allocated, which happens in local-alloc.c.  */
1714
1715 #define REGNO_OK_FOR_INDEX_P(REGNO)                                     \
1716   ((REGNO) < STACK_POINTER_REGNUM                                       \
1717    || REX_INT_REGNO_P (REGNO)                                           \
1718    || (unsigned) reg_renumber[(REGNO)] < STACK_POINTER_REGNUM           \
1719    || REX_INT_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1720
1721 #define REGNO_OK_FOR_BASE_P(REGNO)                                      \
1722   (GENERAL_REGNO_P (REGNO)                                              \
1723    || (REGNO) == ARG_POINTER_REGNUM                                     \
1724    || (REGNO) == FRAME_POINTER_REGNUM                                   \
1725    || GENERAL_REGNO_P ((unsigned) reg_renumber[(REGNO)]))
1726
1727 /* The macros REG_OK_FOR..._P assume that the arg is a REG rtx
1728    and check its validity for a certain class.
1729    We have two alternate definitions for each of them.
1730    The usual definition accepts all pseudo regs; the other rejects
1731    them unless they have been allocated suitable hard regs.
1732    The symbol REG_OK_STRICT causes the latter definition to be used.
1733
1734    Most source files want to accept pseudo regs in the hope that
1735    they will get allocated to the class that the insn wants them to be in.
1736    Source files for reload pass need to be strict.
1737    After reload, it makes no difference, since pseudo regs have
1738    been eliminated by then.  */
1739
1740
1741 /* Non strict versions, pseudos are ok.  */
1742 #define REG_OK_FOR_INDEX_NONSTRICT_P(X)                                 \
1743   (REGNO (X) < STACK_POINTER_REGNUM                                     \
1744    || REX_INT_REGNO_P (REGNO (X))                                       \
1745    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1746
1747 #define REG_OK_FOR_BASE_NONSTRICT_P(X)                                  \
1748   (GENERAL_REGNO_P (REGNO (X))                                          \
1749    || REGNO (X) == ARG_POINTER_REGNUM                                   \
1750    || REGNO (X) == FRAME_POINTER_REGNUM                                 \
1751    || REGNO (X) >= FIRST_PSEUDO_REGISTER)
1752
1753 /* Strict versions, hard registers only */
1754 #define REG_OK_FOR_INDEX_STRICT_P(X) REGNO_OK_FOR_INDEX_P (REGNO (X))
1755 #define REG_OK_FOR_BASE_STRICT_P(X)  REGNO_OK_FOR_BASE_P (REGNO (X))
1756
1757 #ifndef REG_OK_STRICT
1758 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_NONSTRICT_P (X)
1759 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_NONSTRICT_P (X)
1760
1761 #else
1762 #define REG_OK_FOR_INDEX_P(X)  REG_OK_FOR_INDEX_STRICT_P (X)
1763 #define REG_OK_FOR_BASE_P(X)   REG_OK_FOR_BASE_STRICT_P (X)
1764 #endif
1765
1766 /* GO_IF_LEGITIMATE_ADDRESS recognizes an RTL expression
1767    that is a valid memory address for an instruction.
1768    The MODE argument is the machine mode for the MEM expression
1769    that wants to use this address.
1770
1771    The other macros defined here are used only in GO_IF_LEGITIMATE_ADDRESS,
1772    except for CONSTANT_ADDRESS_P which is usually machine-independent.
1773
1774    See legitimize_pic_address in i386.c for details as to what
1775    constitutes a legitimate address when -fpic is used.  */
1776
1777 #define MAX_REGS_PER_ADDRESS 2
1778
1779 #define CONSTANT_ADDRESS_P(X)  constant_address_p (X)
1780
1781 /* Nonzero if the constant value X is a legitimate general operand.
1782    It is given that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1783
1784 #define LEGITIMATE_CONSTANT_P(X)  legitimate_constant_p (X)
1785
1786 #ifdef REG_OK_STRICT
1787 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1788 do {                                                                    \
1789   if (legitimate_address_p ((MODE), (X), 1))                            \
1790     goto ADDR;                                                          \
1791 } while (0)
1792
1793 #else
1794 #define GO_IF_LEGITIMATE_ADDRESS(MODE, X, ADDR)                         \
1795 do {                                                                    \
1796   if (legitimate_address_p ((MODE), (X), 0))                            \
1797     goto ADDR;                                                          \
1798 } while (0)
1799
1800 #endif
1801
1802 /* If defined, a C expression to determine the base term of address X.
1803    This macro is used in only one place: `find_base_term' in alias.c.
1804
1805    It is always safe for this macro to not be defined.  It exists so
1806    that alias analysis can understand machine-dependent addresses.
1807
1808    The typical use of this macro is to handle addresses containing
1809    a label_ref or symbol_ref within an UNSPEC.  */
1810
1811 #define FIND_BASE_TERM(X) ix86_find_base_term (X)
1812
1813 /* Try machine-dependent ways of modifying an illegitimate address
1814    to be legitimate.  If we find one, return the new, valid address.
1815    This macro is used in only one place: `memory_address' in explow.c.
1816
1817    OLDX is the address as it was before break_out_memory_refs was called.
1818    In some cases it is useful to look at this to decide what needs to be done.
1819
1820    MODE and WIN are passed so that this macro can use
1821    GO_IF_LEGITIMATE_ADDRESS.
1822
1823    It is always safe for this macro to do nothing.  It exists to recognize
1824    opportunities to optimize the output.
1825
1826    For the 80386, we handle X+REG by loading X into a register R and
1827    using R+REG.  R will go in a general reg and indexing will be used.
1828    However, if REG is a broken-out memory address or multiplication,
1829    nothing needs to be done because REG can certainly go in a general reg.
1830
1831    When -fpic is used, special handling is needed for symbolic references.
1832    See comments by legitimize_pic_address in i386.c for details.  */
1833
1834 #define LEGITIMIZE_ADDRESS(X, OLDX, MODE, WIN)                          \
1835 do {                                                                    \
1836   (X) = legitimize_address ((X), (OLDX), (MODE));                       \
1837   if (memory_address_p ((MODE), (X)))                                   \
1838     goto WIN;                                                           \
1839 } while (0)
1840
1841 /* Nonzero if the constant value X is a legitimate general operand
1842    when generating PIC code.  It is given that flag_pic is on and
1843    that X satisfies CONSTANT_P or is a CONST_DOUBLE.  */
1844
1845 #define LEGITIMATE_PIC_OPERAND_P(X) legitimate_pic_operand_p (X)
1846
1847 #define SYMBOLIC_CONST(X)       \
1848   (GET_CODE (X) == SYMBOL_REF                                           \
1849    || GET_CODE (X) == LABEL_REF                                         \
1850    || (GET_CODE (X) == CONST && symbolic_reference_mentioned_p (X)))
1851
1852 /* Go to LABEL if ADDR (a legitimate address expression)
1853    has an effect that depends on the machine mode it is used for.
1854    On the 80386, only postdecrement and postincrement address depend thus
1855    (the amount of decrement or increment being the length of the operand).
1856    These are now caught in recog.c.  */
1857 #define GO_IF_MODE_DEPENDENT_ADDRESS(ADDR, LABEL)
1858 \f
1859 /* Max number of args passed in registers.  If this is more than 3, we will
1860    have problems with ebx (register #4), since it is a caller save register and
1861    is also used as the pic register in ELF.  So for now, don't allow more than
1862    3 registers to be passed in registers.  */
1863
1864 /* Abi specific values for REGPARM_MAX and SSE_REGPARM_MAX */
1865 #define X86_64_REGPARM_MAX 6
1866 #define X64_REGPARM_MAX 4
1867 #define X86_32_REGPARM_MAX 3
1868
1869 #define X86_64_SSE_REGPARM_MAX 8
1870 #define X64_SSE_REGPARM_MAX 4
1871 #define X86_32_SSE_REGPARM_MAX (TARGET_SSE ? 3 : 0)
1872
1873 #define REGPARM_MAX                                                     \
1874   (TARGET_64BIT ? (TARGET_64BIT_MS_ABI ? X64_REGPARM_MAX                \
1875                    : X86_64_REGPARM_MAX)                                \
1876    : X86_32_REGPARM_MAX)
1877
1878 #define SSE_REGPARM_MAX                                                 \
1879   (TARGET_64BIT ? (TARGET_64BIT_MS_ABI ? X64_SSE_REGPARM_MAX            \
1880                    : X86_64_SSE_REGPARM_MAX)                            \
1881    : X86_32_SSE_REGPARM_MAX)
1882
1883 #define MMX_REGPARM_MAX (TARGET_64BIT ? 0 : (TARGET_MMX ? 3 : 0))
1884
1885 \f
1886 /* Specify the machine mode that this machine uses
1887    for the index in the tablejump instruction.  */
1888 #define CASE_VECTOR_MODE \
1889  (!TARGET_64BIT || (flag_pic && ix86_cmodel != CM_LARGE_PIC) ? SImode : DImode)
1890
1891 /* Define this as 1 if `char' should by default be signed; else as 0.  */
1892 #define DEFAULT_SIGNED_CHAR 1
1893
1894 /* Max number of bytes we can move from memory to memory
1895    in one reasonably fast instruction.  */
1896 #define MOVE_MAX 16
1897
1898 /* MOVE_MAX_PIECES is the number of bytes at a time which we can
1899    move efficiently, as opposed to  MOVE_MAX which is the maximum
1900    number of bytes we can move with a single instruction.  */
1901 #define MOVE_MAX_PIECES (TARGET_64BIT ? 8 : 4)
1902
1903 /* If a memory-to-memory move would take MOVE_RATIO or more simple
1904    move-instruction pairs, we will do a movmem or libcall instead.
1905    Increasing the value will always make code faster, but eventually
1906    incurs high cost in increased code size.
1907
1908    If you don't define this, a reasonable default is used.  */
1909
1910 #define MOVE_RATIO(speed) ((speed) ? ix86_cost->move_ratio : 3)
1911
1912 /* If a clear memory operation would take CLEAR_RATIO or more simple
1913    move-instruction sequences, we will do a clrmem or libcall instead.  */
1914
1915 #define CLEAR_RATIO(speed) ((speed) ? MIN (6, ix86_cost->move_ratio) : 2)
1916
1917 /* Define if shifts truncate the shift count
1918    which implies one can omit a sign-extension or zero-extension
1919    of a shift count.  */
1920 /* On i386, shifts do truncate the count.  But bit opcodes don't.  */
1921
1922 /* #define SHIFT_COUNT_TRUNCATED */
1923
1924 /* Value is 1 if truncating an integer of INPREC bits to OUTPREC bits
1925    is done just by pretending it is already truncated.  */
1926 #define TRULY_NOOP_TRUNCATION(OUTPREC, INPREC) 1
1927
1928 /* A macro to update M and UNSIGNEDP when an object whose type is
1929    TYPE and which has the specified mode and signedness is to be
1930    stored in a register.  This macro is only called when TYPE is a
1931    scalar type.
1932
1933    On i386 it is sometimes useful to promote HImode and QImode
1934    quantities to SImode.  The choice depends on target type.  */
1935
1936 #define PROMOTE_MODE(MODE, UNSIGNEDP, TYPE)             \
1937 do {                                                    \
1938   if (((MODE) == HImode && TARGET_PROMOTE_HI_REGS)      \
1939       || ((MODE) == QImode && TARGET_PROMOTE_QI_REGS))  \
1940     (MODE) = SImode;                                    \
1941 } while (0)
1942
1943 /* Specify the machine mode that pointers have.
1944    After generation of rtl, the compiler makes no further distinction
1945    between pointers and any other objects of this machine mode.  */
1946 #define Pmode (TARGET_64BIT ? DImode : SImode)
1947
1948 /* A function address in a call instruction
1949    is a byte address (for indexing purposes)
1950    so give the MEM rtx a byte's mode.  */
1951 #define FUNCTION_MODE QImode
1952 \f
1953 /* A C expression for the cost of moving data from a register in class FROM to
1954    one in class TO.  The classes are expressed using the enumeration values
1955    such as `GENERAL_REGS'.  A value of 2 is the default; other values are
1956    interpreted relative to that.
1957
1958    It is not required that the cost always equal 2 when FROM is the same as TO;
1959    on some machines it is expensive to move between registers if they are not
1960    general registers.  */
1961
1962 #define REGISTER_MOVE_COST(MODE, CLASS1, CLASS2) \
1963    ix86_register_move_cost ((MODE), (CLASS1), (CLASS2))
1964
1965 /* A C expression for the cost of moving data of mode M between a
1966    register and memory.  A value of 2 is the default; this cost is
1967    relative to those in `REGISTER_MOVE_COST'.
1968
1969    If moving between registers and memory is more expensive than
1970    between two registers, you should define this macro to express the
1971    relative cost.  */
1972
1973 #define MEMORY_MOVE_COST(MODE, CLASS, IN)       \
1974   ix86_memory_move_cost ((MODE), (CLASS), (IN))
1975
1976 /* A C expression for the cost of a branch instruction.  A value of 1
1977    is the default; other values are interpreted relative to that.  */
1978
1979 #define BRANCH_COST(speed_p, predictable_p) \
1980   (!(speed_p) ? 2 : (predictable_p) ? 0 : ix86_branch_cost)
1981
1982 /* Define this macro as a C expression which is nonzero if accessing
1983    less than a word of memory (i.e. a `char' or a `short') is no
1984    faster than accessing a word of memory, i.e., if such access
1985    require more than one instruction or if there is no difference in
1986    cost between byte and (aligned) word loads.
1987
1988    When this macro is not defined, the compiler will access a field by
1989    finding the smallest containing object; when it is defined, a
1990    fullword load will be used if alignment permits.  Unless bytes
1991    accesses are faster than word accesses, using word accesses is
1992    preferable since it may eliminate subsequent memory access if
1993    subsequent accesses occur to other fields in the same word of the
1994    structure, but to different bytes.  */
1995
1996 #define SLOW_BYTE_ACCESS 0
1997
1998 /* Nonzero if access to memory by shorts is slow and undesirable.  */
1999 #define SLOW_SHORT_ACCESS 0
2000
2001 /* Define this macro to be the value 1 if unaligned accesses have a
2002    cost many times greater than aligned accesses, for example if they
2003    are emulated in a trap handler.
2004
2005    When this macro is nonzero, the compiler will act as if
2006    `STRICT_ALIGNMENT' were nonzero when generating code for block
2007    moves.  This can cause significantly more instructions to be
2008    produced.  Therefore, do not set this macro nonzero if unaligned
2009    accesses only add a cycle or two to the time for a memory access.
2010
2011    If the value of this macro is always zero, it need not be defined.  */
2012
2013 /* #define SLOW_UNALIGNED_ACCESS(MODE, ALIGN) 0 */
2014
2015 /* Define this macro if it is as good or better to call a constant
2016    function address than to call an address kept in a register.
2017
2018    Desirable on the 386 because a CALL with a constant address is
2019    faster than one with a register address.  */
2020
2021 #define NO_FUNCTION_CSE
2022 \f
2023 /* Given a comparison code (EQ, NE, etc.) and the first operand of a COMPARE,
2024    return the mode to be used for the comparison.
2025
2026    For floating-point equality comparisons, CCFPEQmode should be used.
2027    VOIDmode should be used in all other cases.
2028
2029    For integer comparisons against zero, reduce to CCNOmode or CCZmode if
2030    possible, to allow for more combinations.  */
2031
2032 #define SELECT_CC_MODE(OP, X, Y) ix86_cc_mode ((OP), (X), (Y))
2033
2034 /* Return nonzero if MODE implies a floating point inequality can be
2035    reversed.  */
2036
2037 #define REVERSIBLE_CC_MODE(MODE) 1
2038
2039 /* A C expression whose value is reversed condition code of the CODE for
2040    comparison done in CC_MODE mode.  */
2041 #define REVERSE_CONDITION(CODE, MODE) ix86_reverse_condition ((CODE), (MODE))
2042
2043 \f
2044 /* Control the assembler format that we output, to the extent
2045    this does not vary between assemblers.  */
2046
2047 /* How to refer to registers in assembler output.
2048    This sequence is indexed by compiler's hard-register-number (see above).  */
2049
2050 /* In order to refer to the first 8 regs as 32-bit regs, prefix an "e".
2051    For non floating point regs, the following are the HImode names.
2052
2053    For float regs, the stack top is sometimes referred to as "%st(0)"
2054    instead of just "%st".  PRINT_OPERAND handles this with the "y" code.  */
2055
2056 #define HI_REGISTER_NAMES                                               \
2057 {"ax","dx","cx","bx","si","di","bp","sp",                               \
2058  "st","st(1)","st(2)","st(3)","st(4)","st(5)","st(6)","st(7)",          \
2059  "argp", "flags", "fpsr", "fpcr", "frame",                              \
2060  "xmm0","xmm1","xmm2","xmm3","xmm4","xmm5","xmm6","xmm7",               \
2061  "mm0", "mm1", "mm2", "mm3", "mm4", "mm5", "mm6", "mm7",                \
2062  "r8", "r9", "r10", "r11", "r12", "r13", "r14", "r15",                  \
2063  "xmm8", "xmm9", "xmm10", "xmm11", "xmm12", "xmm13", "xmm14", "xmm15"}
2064
2065 #define REGISTER_NAMES HI_REGISTER_NAMES
2066
2067 /* Table of additional register names to use in user input.  */
2068
2069 #define ADDITIONAL_REGISTER_NAMES \
2070 { { "eax", 0 }, { "edx", 1 }, { "ecx", 2 }, { "ebx", 3 },       \
2071   { "esi", 4 }, { "edi", 5 }, { "ebp", 6 }, { "esp", 7 },       \
2072   { "rax", 0 }, { "rdx", 1 }, { "rcx", 2 }, { "rbx", 3 },       \
2073   { "rsi", 4 }, { "rdi", 5 }, { "rbp", 6 }, { "rsp", 7 },       \
2074   { "al", 0 }, { "dl", 1 }, { "cl", 2 }, { "bl", 3 },           \
2075   { "ah", 0 }, { "dh", 1 }, { "ch", 2 }, { "bh", 3 } }
2076
2077 /* Note we are omitting these since currently I don't know how
2078 to get gcc to use these, since they want the same but different
2079 number as al, and ax.
2080 */
2081
2082 #define QI_REGISTER_NAMES \
2083 {"al", "dl", "cl", "bl", "sil", "dil", "bpl", "spl",}
2084
2085 /* These parallel the array above, and can be used to access bits 8:15
2086    of regs 0 through 3.  */
2087
2088 #define QI_HIGH_REGISTER_NAMES \
2089 {"ah", "dh", "ch", "bh", }
2090
2091 /* How to renumber registers for dbx and gdb.  */
2092
2093 #define DBX_REGISTER_NUMBER(N) \
2094   (TARGET_64BIT ? dbx64_register_map[(N)] : dbx_register_map[(N)])
2095
2096 extern int const dbx_register_map[FIRST_PSEUDO_REGISTER];
2097 extern int const dbx64_register_map[FIRST_PSEUDO_REGISTER];
2098 extern int const svr4_dbx_register_map[FIRST_PSEUDO_REGISTER];
2099
2100 /* Before the prologue, RA is at 0(%esp).  */
2101 #define INCOMING_RETURN_ADDR_RTX \
2102   gen_rtx_MEM (VOIDmode, gen_rtx_REG (VOIDmode, STACK_POINTER_REGNUM))
2103
2104 /* After the prologue, RA is at -4(AP) in the current frame.  */
2105 #define RETURN_ADDR_RTX(COUNT, FRAME)                                      \
2106   ((COUNT) == 0                                                            \
2107    ? gen_rtx_MEM (Pmode, plus_constant (arg_pointer_rtx, -UNITS_PER_WORD)) \
2108    : gen_rtx_MEM (Pmode, plus_constant (FRAME, UNITS_PER_WORD)))
2109
2110 /* PC is dbx register 8; let's use that column for RA.  */
2111 #define DWARF_FRAME_RETURN_COLUMN       (TARGET_64BIT ? 16 : 8)
2112
2113 /* Before the prologue, the top of the frame is at 4(%esp).  */
2114 #define INCOMING_FRAME_SP_OFFSET UNITS_PER_WORD
2115
2116 /* Describe how we implement __builtin_eh_return.  */
2117 #define EH_RETURN_DATA_REGNO(N) ((N) < 2 ? (N) : INVALID_REGNUM)
2118 #define EH_RETURN_STACKADJ_RTX  gen_rtx_REG (Pmode, 2)
2119
2120
2121 /* Select a format to encode pointers in exception handling data.  CODE
2122    is 0 for data, 1 for code labels, 2 for function pointers.  GLOBAL is
2123    true if the symbol may be affected by dynamic relocations.
2124
2125    ??? All x86 object file formats are capable of representing this.
2126    After all, the relocation needed is the same as for the call insn.
2127    Whether or not a particular assembler allows us to enter such, I
2128    guess we'll have to see.  */
2129 #define ASM_PREFERRED_EH_DATA_FORMAT(CODE, GLOBAL)                      \
2130   asm_preferred_eh_data_format ((CODE), (GLOBAL))
2131
2132 /* This is how to output an insn to push a register on the stack.
2133    It need not be very fast code.  */
2134
2135 #define ASM_OUTPUT_REG_PUSH(FILE, REGNO)  \
2136 do {                                                                    \
2137   if (TARGET_64BIT)                                                     \
2138     asm_fprintf ((FILE), "\tpush{q}\t%%r%s\n",                          \
2139                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2140   else                                                                  \
2141     asm_fprintf ((FILE), "\tpush{l}\t%%e%s\n", reg_names[(REGNO)]);     \
2142 } while (0)
2143
2144 /* This is how to output an insn to pop a register from the stack.
2145    It need not be very fast code.  */
2146
2147 #define ASM_OUTPUT_REG_POP(FILE, REGNO)  \
2148 do {                                                                    \
2149   if (TARGET_64BIT)                                                     \
2150     asm_fprintf ((FILE), "\tpop{q}\t%%r%s\n",                           \
2151                  reg_names[(REGNO)] + (REX_INT_REGNO_P (REGNO) != 0));  \
2152   else                                                                  \
2153     asm_fprintf ((FILE), "\tpop{l}\t%%e%s\n", reg_names[(REGNO)]);      \
2154 } while (0)
2155
2156 /* This is how to output an element of a case-vector that is absolute.  */
2157
2158 #define ASM_OUTPUT_ADDR_VEC_ELT(FILE, VALUE)  \
2159   ix86_output_addr_vec_elt ((FILE), (VALUE))
2160
2161 /* This is how to output an element of a case-vector that is relative.  */
2162
2163 #define ASM_OUTPUT_ADDR_DIFF_ELT(FILE, BODY, VALUE, REL) \
2164   ix86_output_addr_diff_elt ((FILE), (VALUE), (REL))
2165
2166 /* When we see %v, we will print the 'v' prefix if TARGET_AVX is
2167    true.  */
2168
2169 #define ASM_OUTPUT_AVX_PREFIX(STREAM, PTR)      \
2170 {                                               \
2171   if ((PTR)[0] == '%' && (PTR)[1] == 'v')       \
2172     {                                           \
2173       if (TARGET_AVX)                           \
2174         (PTR) += 1;                             \
2175       else                                      \
2176         (PTR) += 2;                             \
2177     }                                           \
2178 }
2179
2180 /* A C statement or statements which output an assembler instruction
2181    opcode to the stdio stream STREAM.  The macro-operand PTR is a
2182    variable of type `char *' which points to the opcode name in
2183    its "internal" form--the form that is written in the machine
2184    description.  */
2185
2186 #define ASM_OUTPUT_OPCODE(STREAM, PTR) \
2187   ASM_OUTPUT_AVX_PREFIX ((STREAM), (PTR))
2188
2189 /* Under some conditions we need jump tables in the text section,
2190    because the assembler cannot handle label differences between
2191    sections.  This is the case for x86_64 on Mach-O for example.  */
2192
2193 #define JUMP_TABLES_IN_TEXT_SECTION \
2194   (flag_pic && ((TARGET_MACHO && TARGET_64BIT) \
2195    || (!TARGET_64BIT && !HAVE_AS_GOTOFF_IN_DATA)))
2196
2197 /* Switch to init or fini section via SECTION_OP, emit a call to FUNC,
2198    and switch back.  For x86 we do this only to save a few bytes that
2199    would otherwise be unused in the text section.  */
2200 #define CRT_CALL_STATIC_FUNCTION(SECTION_OP, FUNC)      \
2201    asm (SECTION_OP "\n\t"                               \
2202         "call " USER_LABEL_PREFIX #FUNC "\n"            \
2203         TEXT_SECTION_ASM_OP);
2204 \f
2205 /* Print operand X (an rtx) in assembler syntax to file FILE.
2206    CODE is a letter or dot (`z' in `%z0') or 0 if no letter was specified.
2207    Effect of various CODE letters is described in i386.c near
2208    print_operand function.  */
2209
2210 #define PRINT_OPERAND_PUNCT_VALID_P(CODE) \
2211   ((CODE) == '*' || (CODE) == '+' || (CODE) == '&' || (CODE) == ';')
2212
2213 #define PRINT_OPERAND(FILE, X, CODE)  \
2214   print_operand ((FILE), (X), (CODE))
2215
2216 #define PRINT_OPERAND_ADDRESS(FILE, ADDR)  \
2217   print_operand_address ((FILE), (ADDR))
2218
2219 #define OUTPUT_ADDR_CONST_EXTRA(FILE, X, FAIL)  \
2220 do {                                            \
2221   if (! output_addr_const_extra (FILE, (X)))    \
2222     goto FAIL;                                  \
2223 } while (0);
2224 \f
2225 /* Which processor to schedule for. The cpu attribute defines a list that
2226    mirrors this list, so changes to i386.md must be made at the same time.  */
2227
2228 enum processor_type
2229 {
2230   PROCESSOR_I386 = 0,                   /* 80386 */
2231   PROCESSOR_I486,                       /* 80486DX, 80486SX, 80486DX[24] */
2232   PROCESSOR_PENTIUM,
2233   PROCESSOR_PENTIUMPRO,
2234   PROCESSOR_GEODE,
2235   PROCESSOR_K6,
2236   PROCESSOR_ATHLON,
2237   PROCESSOR_PENTIUM4,
2238   PROCESSOR_K8,
2239   PROCESSOR_NOCONA,
2240   PROCESSOR_CORE2,
2241   PROCESSOR_GENERIC32,
2242   PROCESSOR_GENERIC64,
2243   PROCESSOR_AMDFAM10,
2244   PROCESSOR_max
2245 };
2246
2247 extern enum processor_type ix86_tune;
2248 extern enum processor_type ix86_arch;
2249
2250 enum fpmath_unit
2251 {
2252   FPMATH_387 = 1,
2253   FPMATH_SSE = 2
2254 };
2255
2256 extern enum fpmath_unit ix86_fpmath;
2257
2258 enum tls_dialect
2259 {
2260   TLS_DIALECT_GNU,
2261   TLS_DIALECT_GNU2,
2262   TLS_DIALECT_SUN
2263 };
2264
2265 extern enum tls_dialect ix86_tls_dialect;
2266
2267 enum cmodel {
2268   CM_32,        /* The traditional 32-bit ABI.  */
2269   CM_SMALL,     /* Assumes all code and data fits in the low 31 bits.  */
2270   CM_KERNEL,    /* Assumes all code and data fits in the high 31 bits.  */
2271   CM_MEDIUM,    /* Assumes code fits in the low 31 bits; data unlimited.  */
2272   CM_LARGE,     /* No assumptions.  */
2273   CM_SMALL_PIC, /* Assumes code+data+got/plt fits in a 31 bit region.  */
2274   CM_MEDIUM_PIC,/* Assumes code+got/plt fits in a 31 bit region.  */
2275   CM_LARGE_PIC  /* No assumptions.  */
2276 };
2277
2278 extern enum cmodel ix86_cmodel;
2279
2280 /* Size of the RED_ZONE area.  */
2281 #define RED_ZONE_SIZE 128
2282 /* Reserved area of the red zone for temporaries.  */
2283 #define RED_ZONE_RESERVE 8
2284
2285 enum asm_dialect {
2286   ASM_ATT,
2287   ASM_INTEL
2288 };
2289
2290 extern enum asm_dialect ix86_asm_dialect;
2291 extern unsigned int ix86_preferred_stack_boundary;
2292 extern unsigned int ix86_incoming_stack_boundary;
2293 extern int ix86_branch_cost, ix86_section_threshold;
2294
2295 /* Smallest class containing REGNO.  */
2296 extern enum reg_class const regclass_map[FIRST_PSEUDO_REGISTER];
2297
2298 extern rtx ix86_compare_op0;    /* operand 0 for comparisons */
2299 extern rtx ix86_compare_op1;    /* operand 1 for comparisons */
2300 extern rtx ix86_compare_emitted;
2301 \f
2302 /* To properly truncate FP values into integers, we need to set i387 control
2303    word.  We can't emit proper mode switching code before reload, as spills
2304    generated by reload may truncate values incorrectly, but we still can avoid
2305    redundant computation of new control word by the mode switching pass.
2306    The fldcw instructions are still emitted redundantly, but this is probably
2307    not going to be noticeable problem, as most CPUs do have fast path for
2308    the sequence.
2309
2310    The machinery is to emit simple truncation instructions and split them
2311    before reload to instructions having USEs of two memory locations that
2312    are filled by this code to old and new control word.
2313
2314    Post-reload pass may be later used to eliminate the redundant fildcw if
2315    needed.  */
2316
2317 enum ix86_entity
2318 {
2319   I387_TRUNC = 0,
2320   I387_FLOOR,
2321   I387_CEIL,
2322   I387_MASK_PM,
2323   MAX_386_ENTITIES
2324 };
2325
2326 enum ix86_stack_slot
2327 {
2328   SLOT_VIRTUAL = 0,
2329   SLOT_TEMP,
2330   SLOT_CW_STORED,
2331   SLOT_CW_TRUNC,
2332   SLOT_CW_FLOOR,
2333   SLOT_CW_CEIL,
2334   SLOT_CW_MASK_PM,
2335   MAX_386_STACK_LOCALS
2336 };
2337
2338 /* Define this macro if the port needs extra instructions inserted
2339    for mode switching in an optimizing compilation.  */
2340
2341 #define OPTIMIZE_MODE_SWITCHING(ENTITY) \
2342    ix86_optimize_mode_switching[(ENTITY)]
2343
2344 /* If you define `OPTIMIZE_MODE_SWITCHING', you have to define this as
2345    initializer for an array of integers.  Each initializer element N
2346    refers to an entity that needs mode switching, and specifies the
2347    number of different modes that might need to be set for this
2348    entity.  The position of the initializer in the initializer -
2349    starting counting at zero - determines the integer that is used to
2350    refer to the mode-switched entity in question.  */
2351
2352 #define NUM_MODES_FOR_MODE_SWITCHING \
2353    { I387_CW_ANY, I387_CW_ANY, I387_CW_ANY, I387_CW_ANY }
2354
2355 /* ENTITY is an integer specifying a mode-switched entity.  If
2356    `OPTIMIZE_MODE_SWITCHING' is defined, you must define this macro to
2357    return an integer value not larger than the corresponding element
2358    in `NUM_MODES_FOR_MODE_SWITCHING', to denote the mode that ENTITY
2359    must be switched into prior to the execution of INSN. */
2360
2361 #define MODE_NEEDED(ENTITY, I) ix86_mode_needed ((ENTITY), (I))
2362
2363 /* This macro specifies the order in which modes for ENTITY are
2364    processed.  0 is the highest priority.  */
2365
2366 #define MODE_PRIORITY_TO_MODE(ENTITY, N) (N)
2367
2368 /* Generate one or more insns to set ENTITY to MODE.  HARD_REG_LIVE
2369    is the set of hard registers live at the point where the insn(s)
2370    are to be inserted.  */
2371
2372 #define EMIT_MODE_SET(ENTITY, MODE, HARD_REGS_LIVE)                     \
2373   ((MODE) != I387_CW_ANY && (MODE) != I387_CW_UNINITIALIZED             \
2374    ? emit_i387_cw_initialization (MODE), 0                              \
2375    : 0)
2376
2377 \f
2378 /* Avoid renaming of stack registers, as doing so in combination with
2379    scheduling just increases amount of live registers at time and in
2380    the turn amount of fxch instructions needed.
2381
2382    ??? Maybe Pentium chips benefits from renaming, someone can try....  */
2383
2384 #define HARD_REGNO_RENAME_OK(SRC, TARGET)  \
2385   (! IN_RANGE ((SRC), FIRST_STACK_REG, LAST_STACK_REG))
2386
2387 \f
2388 #define FASTCALL_PREFIX '@'
2389 \f
2390 struct machine_function GTY(())
2391 {
2392   struct stack_local_entry *stack_locals;
2393   const char *some_ld_name;
2394   int varargs_gpr_size;
2395   int varargs_fpr_size;
2396   int accesses_prev_frame;
2397   int optimize_mode_switching[MAX_386_ENTITIES];
2398   int needs_cld;
2399   /* Set by ix86_compute_frame_layout and used by prologue/epilogue
2400      expander to determine the style used.  */
2401   int use_fast_prologue_epilogue;
2402   /* Number of saved registers USE_FAST_PROLOGUE_EPILOGUE has been computed
2403      for.  */
2404   int use_fast_prologue_epilogue_nregs;
2405   /* If true, the current function needs the default PIC register, not
2406      an alternate register (on x86) and must not use the red zone (on
2407      x86_64), even if it's a leaf function.  We don't want the
2408      function to be regarded as non-leaf because TLS calls need not
2409      affect register allocation.  This flag is set when a TLS call
2410      instruction is expanded within a function, and never reset, even
2411      if all such instructions are optimized away.  Use the
2412      ix86_current_function_calls_tls_descriptor macro for a better
2413      approximation.  */
2414   int tls_descriptor_call_expanded_p;
2415   /* This value is used for amd64 targets and specifies the current abi
2416      to be used. MS_ABI means ms abi. Otherwise SYSV_ABI means sysv abi.  */
2417   int call_abi;
2418 };
2419
2420 #define ix86_stack_locals (cfun->machine->stack_locals)
2421 #define ix86_varargs_gpr_size (cfun->machine->varargs_gpr_size)
2422 #define ix86_varargs_fpr_size (cfun->machine->varargs_fpr_size)
2423 #define ix86_optimize_mode_switching (cfun->machine->optimize_mode_switching)
2424 #define ix86_current_function_needs_cld (cfun->machine->needs_cld)
2425 #define ix86_tls_descriptor_calls_expanded_in_cfun \
2426   (cfun->machine->tls_descriptor_call_expanded_p)
2427 /* Since tls_descriptor_call_expanded is not cleared, even if all TLS
2428    calls are optimized away, we try to detect cases in which it was
2429    optimized away.  Since such instructions (use (reg REG_SP)), we can
2430    verify whether there's any such instruction live by testing that
2431    REG_SP is live.  */
2432 #define ix86_current_function_calls_tls_descriptor \
2433   (ix86_tls_descriptor_calls_expanded_in_cfun && df_regs_ever_live_p (SP_REG))
2434
2435 /* Control behavior of x86_file_start.  */
2436 #define X86_FILE_START_VERSION_DIRECTIVE false
2437 #define X86_FILE_START_FLTUSED false
2438
2439 /* Flag to mark data that is in the large address area.  */
2440 #define SYMBOL_FLAG_FAR_ADDR            (SYMBOL_FLAG_MACH_DEP << 0)
2441 #define SYMBOL_REF_FAR_ADDR_P(X)        \
2442         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_FAR_ADDR) != 0)
2443
2444 /* Flags to mark dllimport/dllexport.  Used by PE ports, but handy to
2445    have defined always, to avoid ifdefing.  */
2446 #define SYMBOL_FLAG_DLLIMPORT           (SYMBOL_FLAG_MACH_DEP << 1)
2447 #define SYMBOL_REF_DLLIMPORT_P(X) \
2448         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLIMPORT) != 0)
2449
2450 #define SYMBOL_FLAG_DLLEXPORT           (SYMBOL_FLAG_MACH_DEP << 2)
2451 #define SYMBOL_REF_DLLEXPORT_P(X) \
2452         ((SYMBOL_REF_FLAGS (X) & SYMBOL_FLAG_DLLEXPORT) != 0)
2453
2454 /* Model costs for vectorizer.  */
2455
2456 /* Cost of conditional branch.  */
2457 #undef TARG_COND_BRANCH_COST
2458 #define TARG_COND_BRANCH_COST           ix86_cost->branch_cost
2459
2460 /* Enum through the target specific extra va_list types.
2461    Please, do not iterate the base va_list type name.  */
2462 #define TARGET_ENUM_VA_LIST(IDX, PNAME, PTYPE) \
2463   (TARGET_64BIT ? ix86_enum_va_list (IDX, PNAME, PTYPE) : 0)
2464
2465 /* Cost of any scalar operation, excluding load and store.  */
2466 #undef TARG_SCALAR_STMT_COST
2467 #define TARG_SCALAR_STMT_COST           ix86_cost->scalar_stmt_cost
2468
2469 /* Cost of scalar load.  */
2470 #undef TARG_SCALAR_LOAD_COST
2471 #define TARG_SCALAR_LOAD_COST           ix86_cost->scalar_load_cost
2472
2473 /* Cost of scalar store.  */
2474 #undef TARG_SCALAR_STORE_COST
2475 #define TARG_SCALAR_STORE_COST          ix86_cost->scalar_store_cost
2476
2477 /* Cost of any vector operation, excluding load, store or vector to scalar
2478    operation.  */
2479 #undef TARG_VEC_STMT_COST
2480 #define TARG_VEC_STMT_COST              ix86_cost->vec_stmt_cost
2481
2482 /* Cost of vector to scalar operation.  */
2483 #undef TARG_VEC_TO_SCALAR_COST
2484 #define TARG_VEC_TO_SCALAR_COST         ix86_cost->vec_to_scalar_cost
2485
2486 /* Cost of scalar to vector operation.  */
2487 #undef TARG_SCALAR_TO_VEC_COST
2488 #define TARG_SCALAR_TO_VEC_COST         ix86_cost->scalar_to_vec_cost
2489
2490 /* Cost of aligned vector load.  */
2491 #undef TARG_VEC_LOAD_COST
2492 #define TARG_VEC_LOAD_COST              ix86_cost->vec_align_load_cost
2493
2494 /* Cost of misaligned vector load.  */
2495 #undef TARG_VEC_UNALIGNED_LOAD_COST
2496 #define TARG_VEC_UNALIGNED_LOAD_COST    ix86_cost->vec_unalign_load_cost
2497
2498 /* Cost of vector store.  */
2499 #undef TARG_VEC_STORE_COST
2500 #define TARG_VEC_STORE_COST             ix86_cost->vec_store_cost
2501
2502 /* Cost of conditional taken branch for vectorizer cost model.  */
2503 #undef TARG_COND_TAKEN_BRANCH_COST
2504 #define TARG_COND_TAKEN_BRANCH_COST     ix86_cost->cond_taken_branch_cost
2505
2506 /* Cost of conditional not taken branch for vectorizer cost model.  */
2507 #undef TARG_COND_NOT_TAKEN_BRANCH_COST
2508 #define TARG_COND_NOT_TAKEN_BRANCH_COST ix86_cost->cond_not_taken_branch_cost
2509
2510 /*
2511 Local variables:
2512 version-control: t
2513 End:
2514 */